--- /srv/rebuilderd/tmp/rebuilderdbxzI3u/inputs/yesod_1.6.2.3-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbxzI3u/out/yesod_1.6.2.3-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-22 20:15:47.000000 debian-binary │ -rw-r--r-- 0 0 0 1020 2026-02-22 20:15:47.000000 control.tar.xz │ --rw-r--r-- 0 0 0 11512184 2026-02-22 20:15:47.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 11534448 2026-02-22 20:15:47.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./control │ │ │ @@ -1,13 +1,13 @@ │ │ │ Package: yesod │ │ │ Source: haskell-yesod-bin │ │ │ Version: 1.6.2.3-2 │ │ │ Architecture: armhf │ │ │ Maintainer: Debian Haskell Group │ │ │ -Installed-Size: 70900 │ │ │ +Installed-Size: 70904 │ │ │ Depends: libc6 (>= 2.38), libffi8 (>= 3.4), libgmp10 (>= 2:6.3.0+dfsg), libnuma1 (>= 2.0.11), libyaml-0-2, zlib1g (>= 1:1.1.4) │ │ │ Recommends: ghc (>= 8), libghc-aeson-dev, libghc-classy-prelude-conduit-dev, libghc-classy-prelude-dev, libghc-classy-prelude-yesod-dev, libghc-conduit-dev, libghc-data-default-dev, libghc-fast-logger-dev, libghc-file-embed-dev, libghc-hjsmin-dev, libghc-hspec-dev, libghc-http-client-tls-dev, libghc-http-conduit-dev, libghc-monad-control-dev, libghc-monad-logger-dev, libghc-persistent-dev, libghc-persistent-sqlite-dev, libghc-persistent-template-dev, libghc-resourcet-dev, libghc-safe-dev, libghc-shakespeare-dev, libghc-unordered-containers-dev, libghc-vector-dev, libghc-wai-extra-dev, libghc-wai-logger-dev, libghc-warp-dev, libghc-yaml-dev, libghc-yesod-auth-dev, libghc-yesod-core-dev, libghc-yesod-dev, libghc-yesod-form-dev, libghc-yesod-static-dev, libghc-yesod-test-dev │ │ │ Section: haskell │ │ │ Priority: optional │ │ │ Homepage: https://www.yesodweb.com/ │ │ │ Description: helper executables for the Haskell web framework Yesod │ │ │ Provides scaffolding, devel server, and some simple code generation helpers │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 20:15:47.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 20:15:47.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 20:15:47.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 72585112 2026-02-22 20:15:47.000000 ./usr/bin/yesod │ │ │ +-rwxr-xr-x 0 root (0) root (0) 72589192 2026-02-22 20:15:47.000000 ./usr/bin/yesod │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 20:15:47.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 20:15:47.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 20:15:47.000000 ./usr/share/doc/yesod/ │ │ │ -rw-r--r-- 0 root (0) root (0) 726 2026-02-22 20:15:47.000000 ./usr/share/doc/yesod/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 2356 2024-02-10 17:07:31.000000 ./usr/share/doc/yesod/changelog.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1386 2025-11-11 02:16:39.000000 ./usr/share/doc/yesod/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 20:15:47.000000 ./usr/share/lintian/ │ │ ├── ./usr/bin/yesod │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x14fe9 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 72583872 (bytes into file) │ │ │ │ + Start of section headers: 72587952 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,22 +4,22 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x4224800 0x4224800 R E 0x1000 │ │ │ │ - LOAD 0x4224830 0x0422d830 0x0422d830 0x3140f8 0x3169bc RW 0x1000 │ │ │ │ - DYNAMIC 0x4225edc 0x0422eedc 0x0422eedc 0x00118 0x00118 RW 0x4 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x4224cc0 0x4224cc0 R E 0x1000 │ │ │ │ + LOAD 0x4225830 0x0422e830 0x0422e830 0x3140e8 0x3169bc RW 0x1000 │ │ │ │ + DYNAMIC 0x4226edc 0x0422fedc 0x0422fedc 0x00118 0x00118 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x42247f8 0x0422c7f8 0x0422c7f8 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x4224cb8 0x0422ccb8 0x0422ccb8 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x4000ddc 0x04008ddc 0x04008ddc 0x00008 0x00008 R 0x4 │ │ │ │ - GNU_RELRO 0x4224830 0x0422d830 0x0422d830 0x017d0 0x017d0 RW 0x10 │ │ │ │ + ARM_EXIDX 0x40012b4 0x040092b4 0x040092b4 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_RELRO 0x4225830 0x0422e830 0x0422e830 0x017d0 0x017d0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ │ 03 .data.rel.ro.local .fini_array .init_array .data.rel.ro .dynamic .data .tm_clone_table .got .bss │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x4538ac0: │ │ │ │ +There are 31 section headers, starting at offset 0x4539ab0: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,30 +11,30 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000b030 003030 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000b05c 00305c 00033c 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000b398 003398 0001a0 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000b538 003538 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000b640 003640 000b28 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000c168 004168 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000c174 004174 0010d0 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000d248 005248 3ffbb8c 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 04008dd4 4000dd4 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 04008ddc 4000ddc 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 04008e00 4000e00 2239f2 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 0422c7f4 42247f4 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 0422c7f8 42247f8 000008 00 A 0 0 4 │ │ │ │ - [19] .data.rel.ro.local PROGBITS 0422d830 4224830 000064 00 WA 0 0 4 │ │ │ │ - [20] .fini_array FINI_ARRAY 0422d894 4224894 000004 04 WA 0 0 4 │ │ │ │ - [21] .init_array INIT_ARRAY 0422d898 4224898 000008 04 WA 0 0 4 │ │ │ │ - [22] .data.rel.ro PROGBITS 0422d8a0 42248a0 00163c 00 WA 0 0 16 │ │ │ │ - [23] .dynamic DYNAMIC 0422eedc 4225edc 000118 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 0422f000 4226000 30b58c 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 0453a58c 453158c 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 0453a58c 453158c 00739c 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 04541940 4538928 0028ac 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 4538928 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 4538944 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 453897f 000141 00 0 0 1 │ │ │ │ + [13] .text PROGBITS 0000d248 005248 3ffc064 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 040092ac 40012ac 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 040092b4 40012b4 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 040092c0 40012c0 2239f2 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 0422ccb4 4224cb4 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 0422ccb8 4224cb8 000008 00 A 0 0 4 │ │ │ │ + [19] .data.rel.ro.local PROGBITS 0422e830 4225830 000064 00 WA 0 0 4 │ │ │ │ + [20] .fini_array FINI_ARRAY 0422e894 4225894 000004 04 WA 0 0 4 │ │ │ │ + [21] .init_array INIT_ARRAY 0422e898 4225898 000008 04 WA 0 0 4 │ │ │ │ + [22] .data.rel.ro PROGBITS 0422e8a0 42258a0 00163c 00 WA 0 0 16 │ │ │ │ + [23] .dynamic DYNAMIC 0422fedc 4226edc 000118 08 WA 5 0 4 │ │ │ │ + [24] .data PROGBITS 04230000 4227000 30b57c 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 0453b57c 453257c 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 0453b57c 453257c 00739c 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 04542940 4539918 0028ac 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 4539918 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 4539934 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 453996f 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,417 +1,417 @@ │ │ │ │ │ │ │ │ Symbol table '.dynsym' contains 414 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ - 1: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (2) │ │ │ │ - 2: 00000000 0 FUNC GLOBAL DEFAULT UND inotify_init1@GLIBC_2.9 (3) │ │ │ │ - 3: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (4) │ │ │ │ - 4: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (2) │ │ │ │ - 5: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (2) │ │ │ │ - 6: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ - 7: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (2) │ │ │ │ - 8: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (4) │ │ │ │ - 9: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (4) │ │ │ │ - 10: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (4) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (2) │ │ │ │ - 12: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (2) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (2) │ │ │ │ - 15: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (5) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (2) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (2) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (2) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (2) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (2) │ │ │ │ - 22: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (4) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (4) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (2) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (6) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (2) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (2) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (2) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (2) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (2) │ │ │ │ - 32: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (4) │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (2) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (19) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (2) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (2) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (2) │ │ │ │ - 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (2) │ │ │ │ - 40: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (4) │ │ │ │ - 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (4) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (2) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (4) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (4) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (2) │ │ │ │ - 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (2) │ │ │ │ - 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (2) │ │ │ │ - 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (4) │ │ │ │ - 49: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (4) │ │ │ │ - 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (4) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (4) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (20) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (20) │ │ │ │ - 54: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (20) │ │ │ │ - 55: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (19) │ │ │ │ - 56: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (19) │ │ │ │ - 57: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (2) │ │ │ │ - 58: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (2) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (2) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (4) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (4) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (4) │ │ │ │ - 63: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (7) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (4) │ │ │ │ - 65: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (8) │ │ │ │ - 66: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (17) │ │ │ │ - 67: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (17) │ │ │ │ - 68: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (17) │ │ │ │ - 69: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (17) │ │ │ │ - 70: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (17) │ │ │ │ - 71: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (17) │ │ │ │ - 72: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (17) │ │ │ │ - 73: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (17) │ │ │ │ - 74: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (17) │ │ │ │ - 75: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (17) │ │ │ │ - 76: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (17) │ │ │ │ - 77: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (17) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (18) │ │ │ │ - 79: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (18) │ │ │ │ - 80: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (18) │ │ │ │ - 81: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (2) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (2) │ │ │ │ - 83: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (2) │ │ │ │ - 84: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (2) │ │ │ │ - 85: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (2) │ │ │ │ - 86: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (2) │ │ │ │ - 87: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (4) │ │ │ │ - 88: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (4) │ │ │ │ - 89: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ - 90: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (2) │ │ │ │ - 91: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (2) │ │ │ │ - 92: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (2) │ │ │ │ - 93: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (5) │ │ │ │ - 94: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (2) │ │ │ │ - 95: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (5) │ │ │ │ - 96: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (2) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (2) │ │ │ │ - 98: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ - 100: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (2) │ │ │ │ - 101: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ - 102: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ - 103: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (2) │ │ │ │ - 104: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (4) │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (2) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (2) │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (9) │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (9) │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (4) │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND clock_gettime@GLIBC_2.17 (8) │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getres@GLIBC_2.17 (8) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (4) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (4) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (4) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (10) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (4) │ │ │ │ - 172: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (4) │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (4) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ - 177: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ - 180: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 181: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (21) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (21) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (21) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (21) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (21) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (21) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (21) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (21) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (21) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (22) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (22) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (21) │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (21) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (21) │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (23) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (21) │ │ │ │ - 198: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (21) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (21) │ │ │ │ - 200: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (21) │ │ │ │ - 201: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (21) │ │ │ │ - 202: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (21) │ │ │ │ - 203: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (21) │ │ │ │ - 204: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (21) │ │ │ │ - 205: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (21) │ │ │ │ - 206: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (21) │ │ │ │ - 207: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (23) │ │ │ │ - 208: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (22) │ │ │ │ - 209: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (21) │ │ │ │ - 210: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (21) │ │ │ │ - 211: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (21) │ │ │ │ - 212: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (21) │ │ │ │ - 213: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (23) │ │ │ │ - 214: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (21) │ │ │ │ - 215: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (21) │ │ │ │ - 216: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (22) │ │ │ │ - 217: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (21) │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (21) │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (21) │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (21) │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ - 224: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ - 226: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND inotify_rm_watch@GLIBC_2.4 (2) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND inotify_add_watch@GLIBC_2.4 (2) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (2) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND pread@GLIBC_2.4 (2) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (4) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (4) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (2) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND sendfile@GLIBC_2.4 (2) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (4) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (4) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (4) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (4) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (11) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (4) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (4) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (3) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (12) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (13) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (2) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (15) │ │ │ │ - 299: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (2) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (2) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (2) │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (2) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (2) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (2) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (2) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (2) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (2) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (2) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (2) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (2) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND shutdown@GLIBC_2.4 (2) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (2) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (2) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (2) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (2) │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (2) │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (2) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (2) │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (2) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (2) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND fdopen@GLIBC_2.4 (2) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_delete │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_delete │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_event_delete │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_parse │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_initialize │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_file │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_string │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_alias_event_initialize │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_scalar_event_initialize │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_start_event_initialize │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_start_event_initialize │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_end_event_initialize │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_end_event_initialize │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_start_event_initialize │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_emit │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_end_event_initialize │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_end_event_initialize │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_initialize │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_unicode │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_width │ │ │ │ - 344: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output_file │ │ │ │ - 345: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (2) │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output │ │ │ │ - 348: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_start_event_initialize │ │ │ │ - 349: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ - 350: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ - 351: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (2) │ │ │ │ - 352: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (2) │ │ │ │ - 353: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ - 354: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ - 355: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ - 356: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (2) │ │ │ │ - 357: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (2) │ │ │ │ - 358: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (2) │ │ │ │ - 359: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (2) │ │ │ │ - 360: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (2) │ │ │ │ - 361: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (2) │ │ │ │ - 362: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (2) │ │ │ │ - 363: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (2) │ │ │ │ - 364: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (2) │ │ │ │ - 365: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ - 366: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (2) │ │ │ │ - 367: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (2) │ │ │ │ - 368: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (2) │ │ │ │ - 369: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (2) │ │ │ │ - 370: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (2) │ │ │ │ - 371: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (2) │ │ │ │ - 372: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (2) │ │ │ │ - 373: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (2) │ │ │ │ - 374: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (2) │ │ │ │ - 375: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (2) │ │ │ │ - 376: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (2) │ │ │ │ - 377: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ - 378: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (2) │ │ │ │ - 379: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (2) │ │ │ │ - 380: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (2) │ │ │ │ - 381: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (2) │ │ │ │ - 382: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (2) │ │ │ │ - 383: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ - 384: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (2) │ │ │ │ - 385: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (2) │ │ │ │ - 386: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ - 387: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ - 388: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ - 389: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (2) │ │ │ │ - 390: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ - 391: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (2) │ │ │ │ - 392: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (2) │ │ │ │ - 393: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ - 394: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ - 395: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (2) │ │ │ │ - 396: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (2) │ │ │ │ - 397: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (2) │ │ │ │ - 398: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (2) │ │ │ │ - 399: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (2) │ │ │ │ - 400: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (16) │ │ │ │ - 401: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (2) │ │ │ │ - 402: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (2) │ │ │ │ - 403: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (2) │ │ │ │ - 404: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (2) │ │ │ │ - 405: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (2) │ │ │ │ - 406: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (2) │ │ │ │ - 407: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (2) │ │ │ │ - 408: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (2) │ │ │ │ - 409: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (2) │ │ │ │ - 410: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (2) │ │ │ │ + 1: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (2) │ │ │ │ + 2: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 3: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ + 4: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (4) │ │ │ │ + 5: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 6: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (5) │ │ │ │ + 7: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (6) │ │ │ │ + 8: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ + 9: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (7) │ │ │ │ + 10: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ + 11: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (4) │ │ │ │ + 12: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (4) │ │ │ │ + 13: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (4) │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (4) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (4) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (4) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (4) │ │ │ │ + 21: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (4) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (8) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (4) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (4) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (4) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (4) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (4) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (4) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (4) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (4) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (9) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (4) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (4) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (4) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (4) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (4) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (4) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (4) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (19) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (4) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (4) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (4) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (4) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (4) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (4) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (4) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (4) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (20) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (20) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (20) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (19) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (19) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (4) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (4) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (4) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (10) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (11) │ │ │ │ + 73: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (17) │ │ │ │ + 74: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (17) │ │ │ │ + 75: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (17) │ │ │ │ + 76: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (17) │ │ │ │ + 77: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (17) │ │ │ │ + 78: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (17) │ │ │ │ + 79: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (17) │ │ │ │ + 80: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (17) │ │ │ │ + 81: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (17) │ │ │ │ + 82: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (17) │ │ │ │ + 83: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (17) │ │ │ │ + 84: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (17) │ │ │ │ + 85: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (18) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (18) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (18) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (4) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (4) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (4) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (4) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (4) │ │ │ │ + 93: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (4) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (4) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (4) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (4) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (4) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (8) │ │ │ │ + 101: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (4) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (8) │ │ │ │ + 103: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (4) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (4) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (4) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (4) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (4) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (4) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (4) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (4) │ │ │ │ + 111: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (4) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (4) │ │ │ │ + 113: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (4) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (4) │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (4) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (4) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (4) │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (4) │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (4) │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (12) │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (12) │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (4) │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (4) │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (4) │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (4) │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (4) │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (4) │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (4) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (4) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (4) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (4) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (4) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (4) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (4) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (4) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (4) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (4) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (4) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND inotify_init1@GLIBC_2.9 (2) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getres@GLIBC_2.17 (11) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND clock_gettime@GLIBC_2.17 (11) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (4) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (4) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (4) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (4) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (4) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (4) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (4) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (4) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (4) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (4) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (4) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (13) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (4) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (4) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (4) │ │ │ │ + 198: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (4) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (4) │ │ │ │ + 200: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (4) │ │ │ │ + 201: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (4) │ │ │ │ + 202: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (4) │ │ │ │ + 203: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (4) │ │ │ │ + 204: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (4) │ │ │ │ + 205: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (4) │ │ │ │ + 206: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (4) │ │ │ │ + 207: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (4) │ │ │ │ + 208: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (4) │ │ │ │ + 209: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (4) │ │ │ │ + 210: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (4) │ │ │ │ + 211: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (4) │ │ │ │ + 212: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (4) │ │ │ │ + 213: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (4) │ │ │ │ + 214: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (4) │ │ │ │ + 215: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (4) │ │ │ │ + 216: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (4) │ │ │ │ + 217: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (4) │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (4) │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (4) │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (4) │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (4) │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (4) │ │ │ │ + 223: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (4) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (4) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (4) │ │ │ │ + 226: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (4) │ │ │ │ + 227: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (4) │ │ │ │ + 228: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (4) │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (4) │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (4) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (4) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (4) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (4) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (4) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (4) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (4) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (4) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (4) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (4) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (4) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (4) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (4) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (4) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (4) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (4) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (4) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (4) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (4) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (4) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (4) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (4) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (4) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (4) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (4) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (4) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (4) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND shutdown@GLIBC_2.4 (4) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (4) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (4) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (4) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (4) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (4) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (4) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (4) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (4) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (4) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (4) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (4) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (4) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (14) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (4) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (4) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (4) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (4) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (4) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (4) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (4) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (4) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (4) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (4) │ │ │ │ + 281: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (4) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (4) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (15) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (4) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (4) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (4) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (4) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (4) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (4) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (4) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (16) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (4) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (4) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (4) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (4) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (4) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (4) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (4) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (4) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (4) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (4) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (4) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (4) │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (4) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (4) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (4) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (4) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (4) │ │ │ │ + 320: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (4) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (4) │ │ │ │ + 323: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 324: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (21) │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (21) │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (21) │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (21) │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (21) │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (21) │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (21) │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (21) │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (21) │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (22) │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (22) │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (21) │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (21) │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (21) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (23) │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (21) │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (21) │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (21) │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (21) │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (21) │ │ │ │ + 345: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (21) │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (21) │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (21) │ │ │ │ + 348: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (21) │ │ │ │ + 349: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (21) │ │ │ │ + 350: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (23) │ │ │ │ + 351: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (22) │ │ │ │ + 352: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (21) │ │ │ │ + 353: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (21) │ │ │ │ + 354: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (21) │ │ │ │ + 355: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (21) │ │ │ │ + 356: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (23) │ │ │ │ + 357: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (21) │ │ │ │ + 358: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (21) │ │ │ │ + 359: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (22) │ │ │ │ + 360: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (21) │ │ │ │ + 361: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (21) │ │ │ │ + 362: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (21) │ │ │ │ + 363: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (21) │ │ │ │ + 364: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (4) │ │ │ │ + 365: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (4) │ │ │ │ + 366: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (4) │ │ │ │ + 367: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (4) │ │ │ │ + 368: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (4) │ │ │ │ + 369: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (4) │ │ │ │ + 370: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ + 371: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (4) │ │ │ │ + 372: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (4) │ │ │ │ + 373: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (4) │ │ │ │ + 374: 00000000 0 FUNC GLOBAL DEFAULT UND inotify_rm_watch@GLIBC_2.4 (4) │ │ │ │ + 375: 00000000 0 FUNC GLOBAL DEFAULT UND inotify_add_watch@GLIBC_2.4 (4) │ │ │ │ + 376: 00000000 0 FUNC GLOBAL DEFAULT UND fdopen@GLIBC_2.4 (4) │ │ │ │ + 377: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_delete │ │ │ │ + 378: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_delete │ │ │ │ + 379: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_event_delete │ │ │ │ + 380: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_parse │ │ │ │ + 381: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (4) │ │ │ │ + 382: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_initialize │ │ │ │ + 383: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_file │ │ │ │ + 384: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_string │ │ │ │ + 385: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (4) │ │ │ │ + 386: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_alias_event_initialize │ │ │ │ + 387: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_scalar_event_initialize │ │ │ │ + 388: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_start_event_initialize │ │ │ │ + 389: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_start_event_initialize │ │ │ │ + 390: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_end_event_initialize │ │ │ │ + 391: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_end_event_initialize │ │ │ │ + 392: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_start_event_initialize │ │ │ │ + 393: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_emit │ │ │ │ + 394: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_end_event_initialize │ │ │ │ + 395: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_end_event_initialize │ │ │ │ + 396: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_initialize │ │ │ │ + 397: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_unicode │ │ │ │ + 398: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_width │ │ │ │ + 399: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output_file │ │ │ │ + 400: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (4) │ │ │ │ + 401: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (4) │ │ │ │ + 402: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output │ │ │ │ + 403: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_start_event_initialize │ │ │ │ + 404: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (4) │ │ │ │ + 405: 00000000 0 FUNC GLOBAL DEFAULT UND pread@GLIBC_2.4 (4) │ │ │ │ + 406: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (4) │ │ │ │ + 407: 00000000 0 FUNC GLOBAL DEFAULT UND sendfile@GLIBC_2.4 (4) │ │ │ │ + 408: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (4) │ │ │ │ + 409: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (4) │ │ │ │ + 410: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 411: 0000d130 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (17) │ │ │ │ - 412: 0000c248 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ + 412: 0000c254 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (4) │ │ │ │ 413: 0000cef0 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (17) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,396 +1,396 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x3538 contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0453a4a8 00004202 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -04541054 00004215 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0453a498 00004302 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -04541050 00004315 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -0453a4b8 00004402 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0454104c 00004415 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0453a4f8 00004502 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -04541048 00004515 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0453a4d8 00004602 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -04541044 00004615 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0453a528 00004702 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -04541040 00004715 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -0453a4c8 00004802 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0454103c 00004815 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0453a538 00004902 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -04541038 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0453a508 00004a02 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -04541034 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -0453a488 00004b02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -04541030 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0453a4e8 00004c02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0454102c 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0453a518 00004d02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -04541028 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -04540ef4 00005e15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -04540ed0 00006815 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -04541340 0000a615 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -04541338 0000a715 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -0453a590 0000b115 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -04541334 0000f315 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0454133c 0000f415 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0453ee74 00012b15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -0453ee8c 00019c15 R_ARM_GLOB_DAT 0000c248 free@GLIBC_2.4 │ │ │ │ +0454232c 00000515 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +04542324 00000615 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0453b498 00004902 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +04542044 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0453b488 00004a02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +04542040 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0453b4a8 00004b02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0454203c 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0453b4e8 00004c02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +04542038 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0453b4c8 00004d02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +04542034 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0453b518 00004e02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +04542030 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0453b4b8 00004f02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0454202c 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0453b528 00005002 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +04542028 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +0453b4f8 00005102 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +04542024 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +0453b478 00005202 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +04542020 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0453b4d8 00005302 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0454201c 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0453b508 00005402 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +04542018 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +04541ee4 00006515 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +04541ec0 00006f15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +04542330 0000aa15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +04542328 0000ab15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +04540908 00011915 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +0453b580 00014015 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +0453ed78 00019c15 R_ARM_GLOB_DAT 0000c254 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x3640 contains 357 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -04541394 00000316 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -04541398 0000ae16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -0454139c 0000b116 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -045413a0 0000dd16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -045413a4 0000de16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -045413a8 0000df16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -045413ac 0000e016 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -045413b0 0000e116 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -045413b4 0000e216 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -045413b8 0000e316 R_ARM_JUMP_SLOT 00000000 inotify_rm_watch@GLIBC_2.4 │ │ │ │ -045413bc 0000e416 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -045413c0 00000216 R_ARM_JUMP_SLOT 00000000 inotify_init1@GLIBC_2.9 │ │ │ │ -045413c4 0000e516 R_ARM_JUMP_SLOT 00000000 inotify_add_watch@GLIBC_2.4 │ │ │ │ -045413c8 0000e616 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -045413cc 0000e716 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -045413d0 0000e816 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -045413d4 00019c16 R_ARM_JUMP_SLOT 0000c248 free@GLIBC_2.4 │ │ │ │ -045413d8 0000e916 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -045413dc 0000ea16 R_ARM_JUMP_SLOT 00000000 pread@GLIBC_2.4 │ │ │ │ -045413e0 0000d816 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -045413e4 0000ed16 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ -045413e8 0000ee16 R_ARM_JUMP_SLOT 00000000 sendfile@GLIBC_2.4 │ │ │ │ -045413ec 0000a116 R_ARM_JUMP_SLOT 00000000 clock_getres@GLIBC_2.17 │ │ │ │ -045413f0 0000a016 R_ARM_JUMP_SLOT 00000000 clock_gettime@GLIBC_2.17 │ │ │ │ -045413f4 0000a316 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -045413f8 0000b316 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -045413fc 0000f916 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -04541400 0000fa16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -04541404 0000fb16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -04541408 0000fc16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ -0454140c 0000fd16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ -04541410 0000fe16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ -04541414 0000ff16 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ -04541418 00010016 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ -0454141c 00010116 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ -04541420 00010216 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ -04541424 00010316 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ -04541428 00010416 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ -0454142c 00010716 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ -04541430 00010616 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ -04541434 00010516 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ -04541438 00010816 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -0454143c 00010916 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -04541440 00010b16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -04541444 00010a16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -04541448 0000f516 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -0454144c 00010c16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -04541450 00010e16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -04541454 00010d16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -04541458 00011016 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -0454145c 00010f16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -04541460 00011216 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -04541464 0000f616 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -04541468 00011816 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -0454146c 00011a16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -04541470 00011e16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -04541474 00012016 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -04541478 00012116 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -0454147c 00012316 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -04541480 00012516 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -04541484 0000f716 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -04541488 00012816 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -0454148c 00011316 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -04541490 00011116 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -04541494 00011516 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -04541498 00011416 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -0454149c 00011716 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -045414a0 00011616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -045414a4 00011b16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -045414a8 00011916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -045414ac 00011d16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -045414b0 00011c16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -045414b4 00012916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -045414b8 00011f16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -045414bc 00012416 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -045414c0 00012216 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -045414c4 00012716 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -045414c8 00012616 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -045414cc 00012a16 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -045414d0 00012c16 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ -045414d4 00012d16 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ -045414d8 00012e16 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ -045414dc 00012f16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ -045414e0 00013016 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ -045414e4 00013116 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ -045414e8 00013216 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ -045414ec 00013316 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ -045414f0 00013416 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ -045414f4 00013516 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ -045414f8 00013716 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ -045414fc 00013616 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ -04541500 00013816 R_ARM_JUMP_SLOT 00000000 shutdown@GLIBC_2.4 │ │ │ │ -04541504 00013916 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ -04541508 00013a16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ -0454150c 00013b16 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ -04541510 0000f816 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ -04541514 00013c16 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ -04541518 00013e16 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ -0454151c 00013d16 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ -04541520 00013f16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -04541524 00014116 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ -04541528 00014016 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ -0454152c 00014216 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ -04541530 00014316 R_ARM_JUMP_SLOT 00000000 fdopen@GLIBC_2.4 │ │ │ │ -04541534 00014416 R_ARM_JUMP_SLOT 00000000 yaml_emitter_delete │ │ │ │ -04541538 00014516 R_ARM_JUMP_SLOT 00000000 yaml_parser_delete │ │ │ │ -0454153c 00014616 R_ARM_JUMP_SLOT 00000000 yaml_event_delete │ │ │ │ -04541540 00014716 R_ARM_JUMP_SLOT 00000000 yaml_parser_parse │ │ │ │ -04541544 00014816 R_ARM_JUMP_SLOT 00000000 yaml_parser_initialize │ │ │ │ -04541548 00014916 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_file │ │ │ │ -0454154c 00014a16 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_string │ │ │ │ -04541550 00014b16 R_ARM_JUMP_SLOT 00000000 yaml_alias_event_initialize │ │ │ │ -04541554 00014c16 R_ARM_JUMP_SLOT 00000000 yaml_scalar_event_initialize │ │ │ │ -04541558 00014d16 R_ARM_JUMP_SLOT 00000000 yaml_sequence_start_event_initialize │ │ │ │ -0454155c 00014e16 R_ARM_JUMP_SLOT 00000000 yaml_mapping_start_event_initialize │ │ │ │ -04541560 00014f16 R_ARM_JUMP_SLOT 00000000 yaml_document_end_event_initialize │ │ │ │ -04541564 00015016 R_ARM_JUMP_SLOT 00000000 yaml_stream_end_event_initialize │ │ │ │ -04541568 00015116 R_ARM_JUMP_SLOT 00000000 yaml_stream_start_event_initialize │ │ │ │ -0454156c 00015216 R_ARM_JUMP_SLOT 00000000 yaml_emitter_emit │ │ │ │ -04541570 00015316 R_ARM_JUMP_SLOT 00000000 yaml_sequence_end_event_initialize │ │ │ │ -04541574 00015416 R_ARM_JUMP_SLOT 00000000 yaml_mapping_end_event_initialize │ │ │ │ -04541578 00015516 R_ARM_JUMP_SLOT 00000000 yaml_emitter_initialize │ │ │ │ -0454157c 00015616 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_unicode │ │ │ │ -04541580 00015716 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_width │ │ │ │ -04541584 00015816 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output_file │ │ │ │ -04541588 00015916 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -0454158c 00015a16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -04541590 00015b16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output │ │ │ │ -04541594 00015c16 R_ARM_JUMP_SLOT 00000000 yaml_document_start_event_initialize │ │ │ │ -04541598 00015d16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -0454159c 00015e16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -045415a0 00015f16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -045415a4 00016016 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -045415a8 0000eb16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -045415ac 00016116 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -045415b0 0000ec16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -045415b4 00016916 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -045415b8 00016a16 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -045415bc 00016816 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -045415c0 00017816 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -045415c4 00017916 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -045415c8 00017a16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -045415cc 00017b16 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -045415d0 00017c16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -045415d4 0000f316 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -045415d8 0000f416 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -045415dc 00018416 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -045415e0 00018316 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -045415e4 00018216 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -045415e8 00018116 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -045415ec 00017d16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -045415f0 00017e16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -045415f4 00018916 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -045415f8 00019416 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -045415fc 0000ac16 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -04541600 0000ad16 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -04541604 0000aa16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -04541608 0000ab16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -0454160c 0000c416 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -04541610 0000a916 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -04541614 0000b216 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -04541618 0000be16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -0454161c 0000d516 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -04541620 0000c916 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -04541624 0000d616 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -04541628 0000ce16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -0454162c 0000d016 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -04541630 0000da16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -04541634 0000b916 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -04541638 0000c716 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -0454163c 0000c116 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -04541640 0000d916 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -04541644 0000d416 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -04541648 0000cb16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -0454164c 0000d716 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -04541650 0000a816 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -04541654 0000a716 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -04541658 0000a616 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0454165c 0000a516 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -04541660 0000a416 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -04541664 0000a216 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -04541668 0000ba16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -0454166c 0000c516 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -04541670 0000c616 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -04541674 0000cd16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -04541678 0000b816 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -0454167c 0000cc16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -04541680 0000d216 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -04541684 0000b616 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -04541688 0000dc16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -0454168c 0000cf16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -04541690 0000b716 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -04541694 0000c316 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -04541698 0000c216 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -0454169c 0000db16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -045416a0 0000bd16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -045416a4 0000c816 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -045416a8 0000ca16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -045416ac 0000d116 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -045416b0 0000bb16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -045416b4 0000bf16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -045416b8 00009f16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -045416bc 00018a16 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -045416c0 00009916 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -045416c4 00009a16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -045416c8 00009b16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -045416cc 00009c16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -045416d0 00009d16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -045416d4 00009e16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -045416d8 00017f16 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -045416dc 00018616 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -045416e0 00009616 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -045416e4 00009516 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -045416e8 00009416 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -045416ec 00009316 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -045416f0 00009216 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -045416f4 00009116 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -045416f8 00009016 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -045416fc 00008f16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -04541700 00008e16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -04541704 00008d16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -04541708 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -0454170c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -04541710 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -04541714 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -04541718 0000bc16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -0454171c 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -04541720 00008716 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -04541724 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -04541728 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -0454172c 00008416 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -04541730 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -04541734 00008216 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -04541738 00008116 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -0454173c 00008016 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -04541740 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -04541744 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -04541748 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -0454174c 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -04541750 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -04541754 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -04541758 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -0454175c 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -04541760 00007716 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -04541764 00007616 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -04541768 00007516 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -0454176c 00007416 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -04541770 00007316 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -04541774 00007216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -04541778 00007116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -0454177c 00007016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -04541780 00006f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -04541784 00006d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -04541788 00006e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -0454178c 00006c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -04541790 00006b16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -04541794 00006a16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -04541798 00006916 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -0454179c 00006716 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -045417a0 00006616 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -045417a4 00006516 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -045417a8 00006416 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -045417ac 00006316 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -045417b0 00006216 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -045417b4 00005d16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -045417b8 00006116 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -045417bc 00005f16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -045417c0 00016d16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -045417c4 00016e16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -045417c8 00006016 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -045417cc 00005c16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -045417d0 00005b16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -045417d4 0000b016 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -045417d8 00005a16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -045417dc 00005916 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -045417e0 00005416 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -045417e4 00005316 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -045417e8 00005816 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -045417ec 00005716 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -045417f0 0000af16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -045417f4 00005616 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -045417f8 00005516 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -045417fc 00019a16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -04541800 00005216 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -04541804 00005116 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -04541808 00005016 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -0454180c 00019d16 R_ARM_JUMP_SLOT 0000cef0 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -04541810 00004f16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -04541814 00004e16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -04541818 00004116 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -0454181c 00004016 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -04541820 00003f16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -04541824 00003e16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -04541828 00016216 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -0454182c 00001a16 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -04541830 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -04541834 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -04541838 00003b16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -0454183c 00003a16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -04541840 00003916 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -04541844 00003816 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -04541848 00003716 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -0454184c 00003616 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -04541850 00003516 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -04541854 00003416 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -04541858 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -0454185c 00003316 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -04541860 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -04541864 00003216 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -04541868 00002716 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -0454186c 00002216 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -04541870 00002416 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -04541874 00001f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -04541878 00002116 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -0454187c 00001d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -04541880 00003116 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -04541884 00001b16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -04541888 00001c16 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -0454188c 00003016 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -04541890 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -04541894 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -04541898 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -0454189c 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -045418a0 00002916 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -045418a4 00002816 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -045418a8 00002616 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ -045418ac 00002516 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -045418b0 00002316 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -045418b4 00002016 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -045418b8 00001e16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -045418bc 00016316 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -045418c0 0000c016 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -045418c4 0000d316 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -045418c8 00001916 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -045418cc 00019b16 R_ARM_JUMP_SLOT 0000d130 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -045418d0 00001816 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -045418d4 00001716 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -045418d8 00001616 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -045418dc 00001516 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -045418e0 00001016 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -045418e4 00001416 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -045418e8 00001316 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -045418ec 00001216 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -045418f0 00001116 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -045418f4 00000f16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -045418f8 00000616 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -045418fc 00000416 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -04541900 00000e16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -04541904 00000d16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -04541908 00000c16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -0454190c 00000b16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -04541910 00000a16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -04541914 00000916 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -04541918 00000816 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -0454191c 00000716 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -04541920 00000516 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -04541924 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +04542384 00000a16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +04542388 0000eb16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +0454238c 00014016 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +04542390 00016c16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +04542394 00016d16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +04542398 00016e16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +0454239c 00016f16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +045423a0 00017016 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +045423a4 00017116 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +045423a8 00017316 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +045423ac 00017416 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +045423b0 00017516 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +045423b4 00017616 R_ARM_JUMP_SLOT 00000000 inotify_rm_watch@GLIBC_2.4 │ │ │ │ +045423b8 0000ad16 R_ARM_JUMP_SLOT 00000000 inotify_init1@GLIBC_2.9 │ │ │ │ +045423bc 00017716 R_ARM_JUMP_SLOT 00000000 inotify_add_watch@GLIBC_2.4 │ │ │ │ +045423c0 00017816 R_ARM_JUMP_SLOT 00000000 fdopen@GLIBC_2.4 │ │ │ │ +045423c4 00017916 R_ARM_JUMP_SLOT 00000000 yaml_emitter_delete │ │ │ │ +045423c8 00019c16 R_ARM_JUMP_SLOT 0000c254 free@GLIBC_2.4 │ │ │ │ +045423cc 00017a16 R_ARM_JUMP_SLOT 00000000 yaml_parser_delete │ │ │ │ +045423d0 00017b16 R_ARM_JUMP_SLOT 00000000 yaml_event_delete │ │ │ │ +045423d4 00017c16 R_ARM_JUMP_SLOT 00000000 yaml_parser_parse │ │ │ │ +045423d8 00017d16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +045423dc 00017e16 R_ARM_JUMP_SLOT 00000000 yaml_parser_initialize │ │ │ │ +045423e0 00017f16 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_file │ │ │ │ +045423e4 00018016 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_string │ │ │ │ +045423e8 00018216 R_ARM_JUMP_SLOT 00000000 yaml_alias_event_initialize │ │ │ │ +045423ec 00018316 R_ARM_JUMP_SLOT 00000000 yaml_scalar_event_initialize │ │ │ │ +045423f0 00018416 R_ARM_JUMP_SLOT 00000000 yaml_sequence_start_event_initialize │ │ │ │ +045423f4 00018516 R_ARM_JUMP_SLOT 00000000 yaml_mapping_start_event_initialize │ │ │ │ +045423f8 00018616 R_ARM_JUMP_SLOT 00000000 yaml_document_end_event_initialize │ │ │ │ +045423fc 00018716 R_ARM_JUMP_SLOT 00000000 yaml_stream_end_event_initialize │ │ │ │ +04542400 00018816 R_ARM_JUMP_SLOT 00000000 yaml_stream_start_event_initialize │ │ │ │ +04542404 00018916 R_ARM_JUMP_SLOT 00000000 yaml_emitter_emit │ │ │ │ +04542408 00018a16 R_ARM_JUMP_SLOT 00000000 yaml_sequence_end_event_initialize │ │ │ │ +0454240c 00018b16 R_ARM_JUMP_SLOT 00000000 yaml_mapping_end_event_initialize │ │ │ │ +04542410 00018c16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_initialize │ │ │ │ +04542414 00018d16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_unicode │ │ │ │ +04542418 00018e16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_width │ │ │ │ +0454241c 00018f16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output_file │ │ │ │ +04542420 00018116 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +04542424 00019016 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +04542428 00019216 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output │ │ │ │ +0454242c 00019316 R_ARM_JUMP_SLOT 00000000 yaml_document_start_event_initialize │ │ │ │ +04542430 00019116 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +04542434 0000ae16 R_ARM_JUMP_SLOT 00000000 clock_getres@GLIBC_2.17 │ │ │ │ +04542438 0000af16 R_ARM_JUMP_SLOT 00000000 clock_gettime@GLIBC_2.17 │ │ │ │ +0454243c 00019416 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +04542440 00019516 R_ARM_JUMP_SLOT 00000000 pread@GLIBC_2.4 │ │ │ │ +04542444 00016716 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +04542448 00019616 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ +0454244c 00019716 R_ARM_JUMP_SLOT 00000000 sendfile@GLIBC_2.4 │ │ │ │ +04542450 00014216 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +04542454 00019916 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +04542458 00019816 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +0454245c 00019a16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +04542460 00017216 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +04542464 00013e16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ +04542468 00013d16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ +0454246c 00013c16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ +04542470 00013b16 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ +04542474 00013a16 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ +04542478 00013916 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ +0454247c 00013816 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ +04542480 00013716 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ +04542484 00013616 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ +04542488 00013316 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ +0454248c 00013416 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ +04542490 00013516 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ +04542494 00013116 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +04542498 00013216 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +0454249c 00012816 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +045424a0 00012916 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +045424a4 00000216 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +045424a8 00012516 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +045424ac 00013016 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +045424b0 00012f16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +045424b4 00012e16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +045424b8 00012d16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +045424bc 00012c16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +045424c0 00000116 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +045424c4 00012b16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +045424c8 00012a16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +045424cc 00012716 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +045424d0 00012616 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +045424d4 00012416 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +045424d8 00011f16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +045424dc 00012116 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +045424e0 00000916 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +045424e4 00011d16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +045424e8 00011816 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +045424ec 00011a16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +045424f0 00011616 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +045424f4 00011716 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +045424f8 00011416 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +045424fc 00011516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +04542500 00011216 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +04542504 00011316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +04542508 00011016 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +0454250c 00011116 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +04542510 00012316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +04542514 00010f16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +04542518 00012216 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +0454251c 00012016 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +04542520 00011e16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +04542524 00011c16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +04542528 00011b16 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +0454252c 00010e16 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +04542530 00010d16 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ +04542534 00010c16 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ +04542538 00010a16 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ +0454253c 00010916 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ +04542540 00010b16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ +04542544 00010816 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ +04542548 00010716 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ +0454254c 00010616 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ +04542550 00010516 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ +04542554 00010416 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ +04542558 00010216 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ +0454255c 00010316 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ +04542560 00010116 R_ARM_JUMP_SLOT 00000000 shutdown@GLIBC_2.4 │ │ │ │ +04542564 00010016 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ +04542568 0000ff16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ +0454256c 0000fe16 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ +04542570 00000716 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ +04542574 0000fd16 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ +04542578 0000fb16 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ +0454257c 0000fc16 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ +04542580 0000fa16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +04542584 0000f916 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ +04542588 0000f716 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ +0454258c 0000f816 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ +04542590 0000f516 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +04542594 0000f616 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +04542598 0000f416 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +0454259c 00000816 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +045425a0 0000f316 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +045425a4 00000316 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +045425a8 0000e816 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +045425ac 0000e916 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +045425b0 0000ea16 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +045425b4 0000da16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +045425b8 0000d916 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +045425bc 0000d716 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +045425c0 0000d816 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +045425c4 0000d616 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +045425c8 00000616 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +045425cc 00000516 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +045425d0 0000ce16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +045425d4 0000cf16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +045425d8 0000d016 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +045425dc 0000d116 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +045425e0 0000d516 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +045425e4 0000d416 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +045425e8 0000c916 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +045425ec 0000ba16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +045425f0 0000b216 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +045425f4 0000b316 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +045425f8 0000b116 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +045425fc 0000b016 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +04542600 00015316 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +04542604 00014116 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +04542608 00014d16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +0454260c 00016416 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +04542610 00015816 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +04542614 00016516 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +04542618 00015d16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +0454261c 00015f16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +04542620 00016916 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +04542624 00014816 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +04542628 00015616 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +0454262c 00015016 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +04542630 00016816 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +04542634 00016316 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +04542638 00015a16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +0454263c 00016616 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +04542640 0000ac16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +04542644 0000ab16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +04542648 0000aa16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0454264c 0000a916 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +04542650 0000a816 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +04542654 0000a716 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +04542658 00014916 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +0454265c 00015416 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +04542660 00015516 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +04542664 00015c16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +04542668 00014716 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +0454266c 00015b16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +04542670 00016116 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +04542674 00014516 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +04542678 00016b16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +0454267c 00015e16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +04542680 00014616 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +04542684 00015216 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +04542688 00015116 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +0454268c 00016a16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +04542690 00014c16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +04542694 00015716 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +04542698 00015916 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +0454269c 00016016 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +045426a0 00014a16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +045426a4 00014e16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +045426a8 0000a616 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +045426ac 0000c816 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +045426b0 0000a016 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +045426b4 0000a116 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +045426b8 0000a216 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +045426bc 0000a316 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +045426c0 0000a416 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +045426c4 0000a516 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +045426c8 0000d316 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +045426cc 0000cc16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +045426d0 00009d16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +045426d4 00009c16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +045426d8 00009b16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +045426dc 00009a16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +045426e0 00009916 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +045426e4 00009816 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +045426e8 00009716 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +045426ec 00009616 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +045426f0 00009516 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +045426f4 00009416 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +045426f8 00009316 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +045426fc 00009216 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +04542700 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +04542704 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +04542708 00014b16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +0454270c 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +04542710 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +04542714 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +04542718 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +0454271c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +04542720 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +04542724 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +04542728 00008816 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +0454272c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +04542730 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +04542734 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +04542738 00008416 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +0454273c 00008316 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +04542740 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +04542744 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +04542748 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +0454274c 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +04542750 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +04542754 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +04542758 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +0454275c 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +04542760 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +04542764 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +04542768 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +0454276c 00007716 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +04542770 00007616 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +04542774 00007416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +04542778 00007516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +0454277c 00007316 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +04542780 00007216 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +04542784 00007116 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +04542788 00007016 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +0454278c 00006e16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +04542790 00006d16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +04542794 00006c16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +04542798 00006b16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +0454279c 00006a16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +045427a0 00006916 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +045427a4 00006416 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +045427a8 00006816 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +045427ac 00006616 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +045427b0 0000e516 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +045427b4 0000e416 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +045427b8 00006716 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +045427bc 00006316 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +045427c0 00006216 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +045427c4 00013f16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +045427c8 00006116 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +045427cc 00006016 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +045427d0 00005b16 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +045427d4 00005a16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +045427d8 00005f16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +045427dc 00005e16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +045427e0 0000ec16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +045427e4 00005d16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +045427e8 00005c16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +045427ec 0000b516 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +045427f0 00005916 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +045427f4 00005816 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +045427f8 00005716 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +045427fc 00019d16 R_ARM_JUMP_SLOT 0000cef0 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +04542800 00005616 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +04542804 00005516 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +04542808 00004816 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +0454280c 00004716 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +04542810 00004616 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +04542814 00004516 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +04542818 0000f016 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +0454281c 00002116 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +04542820 00004416 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +04542824 00004316 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +04542828 00004216 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +0454282c 00004116 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +04542830 00004016 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +04542834 00003f16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +04542838 00003e16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +0454283c 00003d16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +04542840 00003c16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +04542844 00003b16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +04542848 00003416 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +0454284c 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +04542850 00003116 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +04542854 00003916 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +04542858 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +0454285c 00002916 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +04542860 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +04542864 00002616 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +04542868 00002816 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +0454286c 00002416 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +04542870 00003816 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +04542874 00002216 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +04542878 00002316 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +0454287c 00003716 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +04542880 00003616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +04542884 00003516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +04542888 00003316 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +0454288c 00003216 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +04542890 00003016 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +04542894 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +04542898 00002d16 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ +0454289c 00002c16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +045428a0 00002a16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +045428a4 00002716 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +045428a8 00002516 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +045428ac 0000f216 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +045428b0 00014f16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +045428b4 00016216 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +045428b8 00002016 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +045428bc 00019b16 R_ARM_JUMP_SLOT 0000d130 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +045428c0 00001f16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +045428c4 00001e16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +045428c8 00001d16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +045428cc 00001c16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +045428d0 00001716 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +045428d4 00001b16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +045428d8 00001a16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +045428dc 00001916 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +045428e0 00001816 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +045428e4 00001616 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +045428e8 00000d16 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +045428ec 00000b16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +045428f0 00001516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +045428f4 00001416 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +045428f8 00001316 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +045428fc 00001216 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +04542900 00001116 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +04542904 00001016 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +04542908 00000f16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +0454290c 00000e16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +04542910 00000c16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +04542914 00000416 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,33 +1,33 @@ │ │ │ │ │ │ │ │ -Dynamic section at offset 0x4225edc contains 30 entries: │ │ │ │ +Dynamic section at offset 0x4226edc contains 30 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x4541388 │ │ │ │ + 0x00000003 (PLTGOT) 0x4542378 │ │ │ │ 0x00000002 (PLTRELSZ) 2856 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xb640 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xb538 │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ 0x00000006 (SYMTAB) 0x81d4 │ │ │ │ 0x0000000b (SYMENT) 16 (bytes) │ │ │ │ 0x00000005 (STRTAB) 0x9bb4 │ │ │ │ 0x0000000a (STRSZ) 5242 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0xb030 │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ - 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libyaml-0.so.2] │ │ │ │ + 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xc168 │ │ │ │ - 0x0000000d (FINI) 0x4008dd4 │ │ │ │ - 0x0000001a (FINI_ARRAY) 0x422d894 │ │ │ │ + 0x0000000d (FINI) 0x40092ac │ │ │ │ + 0x0000001a (FINI_ARRAY) 0x422e894 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ - 0x00000019 (INIT_ARRAY) 0x422d898 │ │ │ │ + 0x00000019 (INIT_ARRAY) 0x422e898 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xb05c │ │ │ │ 0x6ffffffe (VERNEED) 0xb398 │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ │ 0x00000000 (NULL) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0fa63ee16b94dd4350d1cfcfa447ae602d8172b2 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b649eb5b313cd0d76a7b4109fea2235aaecad876 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,133 +1,133 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 414 entries: │ │ │ │ Addr: 0x000000000000b05c Offset: 0x0000305c Link: 4 (.dynsym) │ │ │ │ - 000: 0 (*local*) 2 (GLIBC_2.4) 3 (GLIBC_2.9) 4 (GLIBC_2.34) │ │ │ │ - 004: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 008: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 00c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 5 (GLIBC_2.38) │ │ │ │ - 010: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 014: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 018: 4 (GLIBC_2.34) 2 (GLIBC_2.4) 6 (GLIBC_2.32) 2 (GLIBC_2.4) │ │ │ │ - 01c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 020: 4 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 13 (libnuma_1.1) │ │ │ │ - 024: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 028: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 2 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 02c: 4 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 030: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) │ │ │ │ - 034: 14 (libnuma_1.2) 14 (libnuma_1.2) 14 (libnuma_1.2) 13 (libnuma_1.1) │ │ │ │ - 038: 13 (libnuma_1.1) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 03c: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) 7 (GLIBC_2.8) │ │ │ │ - 040: 4 (GLIBC_2.34) 8 (GLIBC_2.17) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) │ │ │ │ - 044: 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) │ │ │ │ - 048: 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) │ │ │ │ - 04c: 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 12 (LIBFFI_CLOSURE_8.0) 12 (LIBFFI_CLOSURE_8.0) │ │ │ │ - 050: 12 (LIBFFI_CLOSURE_8.0) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 054: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 058: 4 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 05c: 2 (GLIBC_2.4) 5 (GLIBC_2.38) 2 (GLIBC_2.4) 5 (GLIBC_2.38) │ │ │ │ - 060: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 064: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 068: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 06c: 4 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 070: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 074: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 000: 0 (*local*) 2 (GLIBC_2.9) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 004: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 5 (GLIBC_2.33) 6 (GLIBC_2.10) │ │ │ │ + 008: 3 (GLIBC_2.34) 7 (GLIBC_2.11) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ + 00c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 010: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 014: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 8 (GLIBC_2.38) 4 (GLIBC_2.4) │ │ │ │ + 018: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 01c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 020: 4 (GLIBC_2.4) 9 (GLIBC_2.32) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 024: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 028: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 13 (libnuma_1.1) 4 (GLIBC_2.4) │ │ │ │ + 02c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 030: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 034: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 038: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 14 (libnuma_1.2) │ │ │ │ + 03c: 14 (libnuma_1.2) 14 (libnuma_1.2) 13 (libnuma_1.1) 13 (libnuma_1.1) │ │ │ │ + 040: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 044: 3 (GLIBC_2.34) 3 (GLIBC_2.34) a (GLIBC_2.8) 3 (GLIBC_2.34) │ │ │ │ + 048: b (GLIBC_2.17) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) │ │ │ │ + 04c: 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) │ │ │ │ + 050: 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) 11 (LIBFFI_BASE_8.0) │ │ │ │ + 054: 11 (LIBFFI_BASE_8.0) 12 (LIBFFI_CLOSURE_8.0) 12 (LIBFFI_CLOSURE_8.0) 12 (LIBFFI_CLOSURE_8.0) │ │ │ │ + 058: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 05c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 060: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 064: 8 (GLIBC_2.38) 4 (GLIBC_2.4) 8 (GLIBC_2.38) 4 (GLIBC_2.4) │ │ │ │ + 068: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 06c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 070: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 074: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ 078: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 07c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 080: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 08c: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 090: 9 (GLIBC_2.7) 9 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 094: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 098: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 09c: 2 (GLIBC_2.4) 4 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0a0: 8 (GLIBC_2.17) 8 (GLIBC_2.17) 2 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 0a4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.34) 4 (GLIBC_2.34) │ │ │ │ - 0a8: 2 (GLIBC_2.4) a (GLIBC_2.25) 2 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 0ac: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0b0: 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0b4: 0 (*local*) 0 (*local*) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0b8: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0bc: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 16 (GLIBC_2.29) │ │ │ │ - 0c0: 16 (GLIBC_2.29) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0c4: 17 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0c8: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0cc: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 17 (GLIBC_2.27) │ │ │ │ - 0d0: 16 (GLIBC_2.29) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0d4: 15 (GLIBC_2.4) 17 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0d8: 16 (GLIBC_2.29) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0dc: 15 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0e0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0e4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0e8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 0ec: 4 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 0f0: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) b (GLIBC_2.33) │ │ │ │ - 0f4: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 3 (GLIBC_2.9) c (GLIBC_2.11) │ │ │ │ - 0f8: d (GLIBC_2.10) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 0fc: 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 100: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 104: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 108: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 118: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 120: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 124: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 128: 2 (GLIBC_2.4) e (GLIBC_2.29) f (GLIBC_2.15) 2 (GLIBC_2.4) │ │ │ │ - 12c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 130: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 134: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 138: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 13c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 140: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 144: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 148: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 14c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 150: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 154: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 158: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 15c: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 160: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 164: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 168: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 16c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 170: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 174: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 178: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 17c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 180: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 184: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 188: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 18c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 190: 10 (GLIBC_2.28) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 194: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 198: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 11 (LIBFFI_BASE_8.0) │ │ │ │ - 19c: 2 (GLIBC_2.4) 11 (LIBFFI_BASE_8.0) │ │ │ │ + 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 094: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) c (GLIBC_2.7) │ │ │ │ + 098: c (GLIBC_2.7) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 09c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0a0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0a4: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0a8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 0ac: 4 (GLIBC_2.4) 2 (GLIBC_2.9) b (GLIBC_2.17) b (GLIBC_2.17) │ │ │ │ + 0b0: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 0b4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0b8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0bc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) d (GLIBC_2.28) 3 (GLIBC_2.34) │ │ │ │ + 0c0: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ + 0c4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0c8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0cc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0d0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0d4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0d8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0dc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0e0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0e4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0e8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0ec: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0f0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0f4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0f8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0fc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 100: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 104: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 108: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 10c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) e (GLIBC_2.25) 4 (GLIBC_2.4) │ │ │ │ + 110: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 114: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 118: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) f (GLIBC_2.15) │ │ │ │ + 11c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 120: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 10 (GLIBC_2.29) │ │ │ │ + 124: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 128: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 12c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 130: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 134: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 138: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 13c: 0 (*local*) 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 140: 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 144: 0 (*local*) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 148: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 14c: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 16 (GLIBC_2.29) 16 (GLIBC_2.29) │ │ │ │ + 150: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 17 (GLIBC_2.27) │ │ │ │ + 154: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 158: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 15c: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 17 (GLIBC_2.27) 16 (GLIBC_2.29) │ │ │ │ + 160: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 164: 17 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 16 (GLIBC_2.29) │ │ │ │ + 168: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 16c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 170: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ + 174: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 178: 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 17c: 0 (*local*) 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 180: 0 (*local*) 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 184: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 188: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 18c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 190: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 194: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 198: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) 11 (LIBFFI_BASE_8.0) │ │ │ │ + 19c: 4 (GLIBC_2.4) 11 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000b398 Offset: 0x00003398 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 15 │ │ │ │ - 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ │ - 0x0020: Name: GLIBC_2.9 Flags: none Version: 3 │ │ │ │ - 0x0030: Name: GLIBC_2.34 Flags: none Version: 4 │ │ │ │ - 0x0040: Name: GLIBC_2.38 Flags: none Version: 5 │ │ │ │ - 0x0050: Name: GLIBC_2.32 Flags: none Version: 6 │ │ │ │ - 0x0060: Name: GLIBC_2.8 Flags: none Version: 7 │ │ │ │ - 0x0070: Name: GLIBC_2.17 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.7 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.25 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.33 Flags: none Version: 11 │ │ │ │ - 0x00b0: Name: GLIBC_2.11 Flags: none Version: 12 │ │ │ │ - 0x00c0: Name: GLIBC_2.10 Flags: none Version: 13 │ │ │ │ - 0x00d0: Name: GLIBC_2.29 Flags: none Version: 14 │ │ │ │ + 0x0010: Name: GLIBC_2.9 Flags: none Version: 2 │ │ │ │ + 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ + 0x0030: Name: GLIBC_2.4 Flags: none Version: 4 │ │ │ │ + 0x0040: Name: GLIBC_2.33 Flags: none Version: 5 │ │ │ │ + 0x0050: Name: GLIBC_2.10 Flags: none Version: 6 │ │ │ │ + 0x0060: Name: GLIBC_2.11 Flags: none Version: 7 │ │ │ │ + 0x0070: Name: GLIBC_2.38 Flags: none Version: 8 │ │ │ │ + 0x0080: Name: GLIBC_2.32 Flags: none Version: 9 │ │ │ │ + 0x0090: Name: GLIBC_2.8 Flags: none Version: 10 │ │ │ │ + 0x00a0: Name: GLIBC_2.17 Flags: none Version: 11 │ │ │ │ + 0x00b0: Name: GLIBC_2.7 Flags: none Version: 12 │ │ │ │ + 0x00c0: Name: GLIBC_2.28 Flags: none Version: 13 │ │ │ │ + 0x00d0: Name: GLIBC_2.25 Flags: none Version: 14 │ │ │ │ 0x00e0: Name: GLIBC_2.15 Flags: none Version: 15 │ │ │ │ - 0x00f0: Name: GLIBC_2.28 Flags: none Version: 16 │ │ │ │ + 0x00f0: Name: GLIBC_2.29 Flags: none Version: 16 │ │ │ │ 0x0100: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x0110: Name: LIBFFI_BASE_8.0 Flags: none Version: 17 │ │ │ │ 0x0120: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 18 │ │ │ │ 0x0130: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ 0x0140: Name: libnuma_1.1 Flags: none Version: 19 │ │ │ │ 0x0150: Name: libnuma_1.2 Flags: none Version: 20 │ │ │ │ 0x0160: Version: 1 File: libm.so.6 Cnt: 3 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,15 +1,21 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ +GLIBC_2.9 │ │ │ │ +libc.so.6 │ │ │ │ +__fcntl_time64 │ │ │ │ +GLIBC_2.34 │ │ │ │ +__time64 │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ -libc.so.6 │ │ │ │ -inotify_init1 │ │ │ │ -GLIBC_2.9 │ │ │ │ +__lstat64_time64 │ │ │ │ +GLIBC_2.33 │ │ │ │ +GLIBC_2.10 │ │ │ │ +__utimensat64 │ │ │ │ +GLIBC_2.11 │ │ │ │ __libc_start_main │ │ │ │ -GLIBC_2.34 │ │ │ │ mprotect │ │ │ │ dl_iterate_phdr │ │ │ │ __isoc23_sscanf │ │ │ │ GLIBC_2.38 │ │ │ │ newlocale │ │ │ │ uselocale │ │ │ │ freelocale │ │ │ │ @@ -126,85 +132,108 @@ │ │ │ │ __xpg_strerror_r │ │ │ │ iconv_close │ │ │ │ iconv_open │ │ │ │ tcsetattr │ │ │ │ tcgetattr │ │ │ │ sigprocmask │ │ │ │ __utime64 │ │ │ │ -clock_gettime │ │ │ │ -clock_getres │ │ │ │ -__gettimeofday64 │ │ │ │ nl_langinfo │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ ftruncate64 │ │ │ │ -getentropy │ │ │ │ -GLIBC_2.25 │ │ │ │ +inotify_init1 │ │ │ │ +clock_getres │ │ │ │ +clock_gettime │ │ │ │ __localtime64_r │ │ │ │ __clock_getres64 │ │ │ │ __clock_gettime64 │ │ │ │ +setpriority │ │ │ │ +getpriority │ │ │ │ +openat64 │ │ │ │ +fpathconf │ │ │ │ +GLIBC_2.28 │ │ │ │ +__futimes64 │ │ │ │ +__lutimes64 │ │ │ │ +__utimes64 │ │ │ │ +__futimens64 │ │ │ │ +rewinddir │ │ │ │ +fdopendir │ │ │ │ +clearenv │ │ │ │ +unsetenv │ │ │ │ +pathconf │ │ │ │ +readlink │ │ │ │ +truncate64 │ │ │ │ +getlogin │ │ │ │ +setpwent │ │ │ │ +getgrent │ │ │ │ +endpwent │ │ │ │ +setgrent │ │ │ │ +endgrent │ │ │ │ +getpwent │ │ │ │ +setgroups │ │ │ │ +getgroups │ │ │ │ +getpwnam_r │ │ │ │ +getgrnam_r │ │ │ │ +getgrgid_r │ │ │ │ +sigpending │ │ │ │ +sigsuspend │ │ │ │ +sigfillset │ │ │ │ +sigismember │ │ │ │ +sigdelset │ │ │ │ +readdir64 │ │ │ │ +realpath │ │ │ │ +getaddrinfo │ │ │ │ +freeaddrinfo │ │ │ │ +getnameinfo │ │ │ │ +shutdown │ │ │ │ +getsockopt │ │ │ │ +setsockopt │ │ │ │ +getpeername │ │ │ │ +getsockname │ │ │ │ +gai_strerror │ │ │ │ +recvfrom │ │ │ │ +getentropy │ │ │ │ +GLIBC_2.25 │ │ │ │ +posix_spawn_file_actions_destroy │ │ │ │ +posix_spawn_file_actions_init │ │ │ │ +posix_spawnattr_init │ │ │ │ +posix_spawn_file_actions_addclose │ │ │ │ +posix_spawn_file_actions_adddup2 │ │ │ │ +posix_spawn_file_actions_addopen │ │ │ │ +sigemptyset │ │ │ │ +sigaction │ │ │ │ +posix_spawnp │ │ │ │ +GLIBC_2.15 │ │ │ │ +posix_spawnattr_setflags │ │ │ │ +posix_spawnattr_setsigdefault │ │ │ │ +sigaddset │ │ │ │ +posix_spawnattr_destroy │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ +GLIBC_2.29 │ │ │ │ +initgroups │ │ │ │ +getpwuid_r │ │ │ │ +__errno_location │ │ │ │ +zlibVersion │ │ │ │ +inflateReset │ │ │ │ +deflateEnd │ │ │ │ +inflateEnd │ │ │ │ +deflateSetDictionary │ │ │ │ +inflateSetDictionary │ │ │ │ +deflateInit2_ │ │ │ │ +inflateInit2_ │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ -GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ +__gettimeofday64 │ │ │ │ +closedir │ │ │ │ inotify_rm_watch │ │ │ │ inotify_add_watch │ │ │ │ -closedir │ │ │ │ -__utimensat64 │ │ │ │ -__time64 │ │ │ │ -sendfile │ │ │ │ -__lutimes64 │ │ │ │ -__utimes64 │ │ │ │ -__futimes64 │ │ │ │ -__futimens64 │ │ │ │ -GLIBC_2.33 │ │ │ │ -__lstat64_time64 │ │ │ │ -__fcntl_time64 │ │ │ │ -GLIBC_2.11 │ │ │ │ -GLIBC_2.10 │ │ │ │ -__gmpn_popcount │ │ │ │ -inflateInit2_ │ │ │ │ -deflateInit2_ │ │ │ │ -inflateSetDictionary │ │ │ │ -deflateSetDictionary │ │ │ │ -inflateEnd │ │ │ │ -deflateEnd │ │ │ │ -inflateReset │ │ │ │ -zlibVersion │ │ │ │ -__errno_location │ │ │ │ -sigaction │ │ │ │ -sigemptyset │ │ │ │ -posix_spawn_file_actions_addopen │ │ │ │ -posix_spawn_file_actions_adddup2 │ │ │ │ -posix_spawn_file_actions_addclose │ │ │ │ -posix_spawnattr_init │ │ │ │ -posix_spawn_file_actions_init │ │ │ │ -posix_spawn_file_actions_destroy │ │ │ │ -getpwuid_r │ │ │ │ -initgroups │ │ │ │ -sigaddset │ │ │ │ -posix_spawnattr_destroy │ │ │ │ -posix_spawnattr_setflags │ │ │ │ -posix_spawnattr_setsigdefault │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ -posix_spawnp │ │ │ │ -GLIBC_2.15 │ │ │ │ -recvfrom │ │ │ │ -gai_strerror │ │ │ │ -getsockname │ │ │ │ -getpeername │ │ │ │ -setsockopt │ │ │ │ -getsockopt │ │ │ │ -shutdown │ │ │ │ -getaddrinfo │ │ │ │ -getnameinfo │ │ │ │ -freeaddrinfo │ │ │ │ yaml_emitter_delete │ │ │ │ yaml_parser_delete │ │ │ │ yaml_event_delete │ │ │ │ yaml_parser_parse │ │ │ │ yaml_parser_initialize │ │ │ │ yaml_parser_set_input_file │ │ │ │ yaml_parser_set_input_string │ │ │ │ @@ -220,74 +249,45 @@ │ │ │ │ yaml_mapping_end_event_initialize │ │ │ │ yaml_emitter_initialize │ │ │ │ yaml_emitter_set_unicode │ │ │ │ yaml_emitter_set_width │ │ │ │ yaml_emitter_set_output_file │ │ │ │ yaml_emitter_set_output │ │ │ │ yaml_document_start_event_initialize │ │ │ │ -realpath │ │ │ │ -readdir64 │ │ │ │ -sigfillset │ │ │ │ -sigdelset │ │ │ │ -sigismember │ │ │ │ -sigsuspend │ │ │ │ -sigpending │ │ │ │ -getgrgid_r │ │ │ │ -getpwnam_r │ │ │ │ -getgrnam_r │ │ │ │ -getgroups │ │ │ │ -setgroups │ │ │ │ -endpwent │ │ │ │ -setpwent │ │ │ │ -getpwent │ │ │ │ -endgrent │ │ │ │ -setgrent │ │ │ │ -getgrent │ │ │ │ -getlogin │ │ │ │ -truncate64 │ │ │ │ -readlink │ │ │ │ -pathconf │ │ │ │ -unsetenv │ │ │ │ -clearenv │ │ │ │ -fdopendir │ │ │ │ -rewinddir │ │ │ │ -GLIBC_2.28 │ │ │ │ -fpathconf │ │ │ │ -openat64 │ │ │ │ -setpriority │ │ │ │ -getpriority │ │ │ │ -libz.so.1 │ │ │ │ +sendfile │ │ │ │ +__gmpn_popcount │ │ │ │ libyaml-0.so.2 │ │ │ │ +libz.so.1 │ │ │ │ libgmp.so.10 │ │ │ │ elseelif| │ │ │ │ elseelif| │ │ │ │ elseelif │ │ │ │ elseelif │ │ │ │ elseelif| │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +3333UUUU │ │ │ │ +expand 32-byte k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -3333UUUU │ │ │ │ -expand 32-byte k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ @@ -401,15 +401,14 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -507,14 +506,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ +3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ @@ -534,15 +534,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU │ │ │ │ +3333UUUU(;t │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -7980,250 +7980,203 @@ │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Universal_FOSS_exception_1_0 │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Vsftpd_openssl_exception │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.WxWindows_exception_3_1 │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.X11vnc_openssl_exception │ │ │ │ Distribution.Compat.DList │ │ │ │ Cabal-syntax-3.12.1.0-inplace │ │ │ │ stimes: positive multiplier expected │ │ │ │ -Error: couldn't start native file manager: │ │ │ │ -fsnotify: handler threw exception: │ │ │ │ -'WatchManager │ │ │ │ -WatchManager │ │ │ │ -Should never happen │ │ │ │ -src/System/FSNotify.hs │ │ │ │ -System.FSNotify │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.WatchManager │ │ │ │ -'C:FileListener │ │ │ │ -FileListener │ │ │ │ -System.FSNotify.Listener │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Listener.C:FileListener │ │ │ │ -EventType │ │ │ │ -'AddedEvent │ │ │ │ -'ModifiedEvent │ │ │ │ -'RemovedEvent │ │ │ │ -WatchKey │ │ │ │ -'WatchKey │ │ │ │ -WatchData │ │ │ │ -'WatchData │ │ │ │ -PollManager │ │ │ │ -'PollManager │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -System.FSNotify.Polling │ │ │ │ -src/System/FSNotify/Polling.hs │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.PollManager │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.WatchData │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.AddedEvent │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.ModifiedEvent │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.RemovedEvent │ │ │ │ -'WatchConfig │ │ │ │ -WatchConfig │ │ │ │ -'ThreadPerEvent │ │ │ │ -'ThreadPerWatch │ │ │ │ -'SingleThread │ │ │ │ -ThreadingMode │ │ │ │ -'WatchModePoll │ │ │ │ -'WatchModeOS │ │ │ │ -WatchMode │ │ │ │ -'CloseWrite │ │ │ │ -'WatchedDirectoryRemoved │ │ │ │ -'Removed │ │ │ │ -'ModifiedAttributes │ │ │ │ -'Modified │ │ │ │ -'Unknown │ │ │ │ -'IsDirectory │ │ │ │ -EventIsDirectory │ │ │ │ -System.FSNotify.Types │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -watchModePollInterval │ │ │ │ -eventString │ │ │ │ -src/System/FSNotify/Types.hs:48:13-14|case │ │ │ │ -IsDirectory, eventString = │ │ │ │ -IsFile, eventString = │ │ │ │ -IsDirectory} │ │ │ │ -, eventIsDirectory = │ │ │ │ -, eventTime = │ │ │ │ -eventPath = │ │ │ │ -Unknown { │ │ │ │ -CloseWrite { │ │ │ │ -WatchedDirectoryRemoved { │ │ │ │ -Removed { │ │ │ │ -ModifiedAttributes { │ │ │ │ -Modified { │ │ │ │ -IsDirectory │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchConfig │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.SingleThread │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.ThreadPerWatch │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.ThreadPerEvent │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchModePoll │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchModeOS │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Added │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Modified │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.ModifiedAttributes │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Removed │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchedDirectoryRemoved │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.CloseWrite │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Unknown │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.IsFile │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.IsDirectory │ │ │ │ -Error removing watch: │ │ │ │ -src/System/FSNotify/Linux.hs │ │ │ │ -'EventVarietyMismatchException │ │ │ │ -'INotifyListener │ │ │ │ -INotifyListener │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -System.FSNotify.Linux │ │ │ │ -EventVarietyMismatchException │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Linux.EventVarietyMismatchException │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Linux.INotifyListener │ │ │ │ -src/System/FSNotify/Linux/Util.hs │ │ │ │ -System.FSNotify.Linux.Util │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -System.FSNotify.Find │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -System.FSNotify.Path │ │ │ │ -fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ -initINotify │ │ │ │ - │ │ │ │ -Request { │ │ │ │ -ResponseTimeoutDefault │ │ │ │ -ResponseTimeoutNone │ │ │ │ -ResponseTimeoutMicro │ │ │ │ -, proxyPort = │ │ │ │ -Proxy {proxyHost = │ │ │ │ -CJ {expose = │ │ │ │ -, cookie_http_only = │ │ │ │ -, cookie_secure_only = │ │ │ │ -, cookie_host_only = │ │ │ │ -, cookie_persistent = │ │ │ │ -, cookie_last_access_time = │ │ │ │ -, cookie_creation_time = │ │ │ │ -, cookie_path = │ │ │ │ -, cookie_domain = │ │ │ │ -, cookie_expiry_time = │ │ │ │ -, cookie_value = │ │ │ │ -cookie_name = │ │ │ │ -Cookie { │ │ │ │ -FIXME No support for Monoid on RequestBodyIO │ │ │ │ -./Network/HTTP/Client/Types.hs │ │ │ │ -Network.HTTP.Client.Types │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerSettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpExceptionRequest │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidUrlException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusCodeException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyRedirects │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.OverlongHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyHeaderFields │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeout │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionTimeout │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionFailure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidStatusLine │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidHeader │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidRequestHeader │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InternalException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxyConnectException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.NoResponseDataReceived │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TlsNotSupported │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.WrongRequestBodyStreamSize │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseBodyTooShort │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidChunkHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.IncompleteHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidDestinationHost │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpZlibException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxyEnvironmentVariable │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxySettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Manager │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Response │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Request │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StreamFileStatus │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerOpen │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKRaw │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKSecure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostName │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostAddress │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.One │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cons │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutMicro │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutNone │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutDefault │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyLBS │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBS │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBuilder │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStream │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStreamChunked │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyIO │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithConnect │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithoutConnect │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Proxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cookie │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Connection │ │ │ │ -Network.HTTP.Client.Util │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -https_proxy │ │ │ │ -http_proxy │ │ │ │ -, _proxyAuth = │ │ │ │ -ProxySettings {_proxyHost = │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.HTTP.Proxy │ │ │ │ -ProxyProtocol │ │ │ │ -'HTTPProxy │ │ │ │ -'HTTPSProxy │ │ │ │ -ProxySettings │ │ │ │ -'ProxySettings │ │ │ │ -EnvHelper │ │ │ │ -'EHFromRequest │ │ │ │ -'EHNoProxy │ │ │ │ -'EHUseProxy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -no_proxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHFromRequest │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHNoProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHUseProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.ProxySettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPSProxy │ │ │ │ -plistFromList.go [] │ │ │ │ -./Data/KeyedPool.hs │ │ │ │ -'Managed │ │ │ │ -'DontReuse │ │ │ │ -'KeyedPool │ │ │ │ -KeyedPool │ │ │ │ -'PoolOpen │ │ │ │ -'PoolClosed │ │ │ │ -PoolList │ │ │ │ -Data.KeyedPool │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Managed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Reuse │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.DontReuse │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.KeyedPool │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolOpen │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.One │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Cons │ │ │ │ -Network.HTTP.Client.Body │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Set-Cookie │ │ │ │ -./Network/HTTP/Client/Cookies.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Network.HTTP.Client.Cookies │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -localhost │ │ │ │ -localhost. │ │ │ │ -.localhost │ │ │ │ -.localhost. │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -publicsuffixlist/Network/PublicSuffixList/Lookup.hs │ │ │ │ -LookupResult │ │ │ │ -Network.PublicSuffixList.Lookup │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -publicsuffixlist/Network/PublicSuffixList/Lookup.hs:19:13-14|case │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.Inside │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.AtLeaf │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.OffEnd │ │ │ │ -accenture │ │ │ │ -accountant │ │ │ │ -accountants │ │ │ │ -blogspot │ │ │ │ -accident-investigation │ │ │ │ -accident-prevention │ │ │ │ -aerobatic │ │ │ │ -aeroclub │ │ │ │ -aerodrome │ │ │ │ -air-surveillance │ │ │ │ -air-traffic-control │ │ │ │ -aircraft │ │ │ │ -airtraffic │ │ │ │ -ambulance │ │ │ │ -amusement │ │ │ │ -association │ │ │ │ -ballooning │ │ │ │ -catering │ │ │ │ -certification │ │ │ │ -championship │ │ │ │ -civilaviation │ │ │ │ -conference │ │ │ │ -consultant │ │ │ │ -consulting │ │ │ │ -educator │ │ │ │ -emergency │ │ │ │ -engineer │ │ │ │ -entertainment │ │ │ │ -equipment │ │ │ │ -exchange │ │ │ │ -federation │ │ │ │ -government │ │ │ │ -groundhandling │ │ │ │ -hanggliding │ │ │ │ -homebuilt │ │ │ │ -insurance │ │ │ │ -journalist │ │ │ │ -logistics │ │ │ │ -magazine │ │ │ │ -maintenance │ │ │ │ -marketplace │ │ │ │ -microlight │ │ │ │ -modelling │ │ │ │ -navigation │ │ │ │ -parachuting │ │ │ │ -paragliding │ │ │ │ -passenger-association │ │ │ │ -production │ │ │ │ -recreation │ │ │ │ -research │ │ │ │ -rotorcraft │ │ │ │ -scientist │ │ │ │ -services │ │ │ │ -skydiving │ │ │ │ -software │ │ │ │ -workinggroup │ │ │ │ -africamagic │ │ │ │ -airforce │ │ │ │ -allfinanz │ │ │ │ -amsterdam │ │ │ │ -analytics │ │ │ │ -apartments │ │ │ │ -aquarelle │ │ │ │ -blogspot │ │ │ │ -associates │ │ │ │ -blogspot │ │ │ │ -attorney │ │ │ │ -blogspot │ │ │ │ -barcelona │ │ │ │ -barclaycard │ │ │ │ -barclays │ │ │ │ -bargains │ │ │ │ -blogspot │ │ │ │ -for-better │ │ │ │ -for-more │ │ │ │ -for-some │ │ │ │ -blogspot │ │ │ │ -blackfriday │ │ │ │ -bloomberg │ │ │ │ -bnpparibas │ │ │ │ -boutique │ │ │ │ -blogspot │ │ │ │ -bradesco │ │ │ │ -bridgestone │ │ │ │ -broadway │ │ │ │ -brussels │ │ │ │ -budapest │ │ │ │ -builders │ │ │ │ -business │ │ │ │ -blogspot │ │ │ │ -cancerresearch │ │ │ │ -capetown │ │ │ │ -catering │ │ │ │ -ftpaccess │ │ │ │ -game-server │ │ │ │ -myphotos │ │ │ │ -scrapping │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -christmas │ │ │ │ -xn--aroport-bya │ │ │ │ -cipriani │ │ │ │ -cityeats │ │ │ │ -cleaning │ │ │ │ -clothing │ │ │ │ -amazonaws │ │ │ │ -xn--55qx5d │ │ │ │ -xn--io0a7i │ │ │ │ -xn--od0alg │ │ │ │ -amazonaws │ │ │ │ -eu-central-1 │ │ │ │ -eu-west-1 │ │ │ │ -sa-east-1 │ │ │ │ -us-gov-west-1 │ │ │ │ -us-west-1 │ │ │ │ -us-west-2 │ │ │ │ -compute-1 │ │ │ │ -s3-ap-northeast-1 │ │ │ │ -s3-ap-southeast-1 │ │ │ │ -s3-ap-southeast-2 │ │ │ │ -s3-eu-west-1 │ │ │ │ -s3-fips-us-gov-west-1 │ │ │ │ -s3-sa-east-1 │ │ │ │ -s3-us-gov-west-1 │ │ │ │ -s3-us-west-1 │ │ │ │ -s3-us-west-2 │ │ │ │ -s3-website-ap-northeast-1 │ │ │ │ -s3-website-ap-southeast-1 │ │ │ │ -s3-website-ap-southeast-2 │ │ │ │ -s3-website-eu-west-1 │ │ │ │ -s3-website-sa-east-1 │ │ │ │ -s3-website-us-east-1 │ │ │ │ -s3-website-us-gov-west-1 │ │ │ │ -s3-website-us-west-1 │ │ │ │ -s3-website-us-west-2 │ │ │ │ -us-east-1 │ │ │ │ -betainabox │ │ │ │ -blogspot │ │ │ │ -cloudcontrolapp │ │ │ │ -cloudcontrolled │ │ │ │ -codespot │ │ │ │ -dnsalias │ │ │ │ -doesntexist │ │ │ │ -dontexist │ │ │ │ -dreamhosters │ │ │ │ -dyn-o-saur │ │ │ │ -dynalias │ │ │ │ -dyndns-at-home │ │ │ │ -dyndns-at-work │ │ │ │ -dyndns-blog │ │ │ │ -dyndns-free │ │ │ │ -dyndns-home │ │ │ │ -dyndns-ip │ │ │ │ -dyndns-mail │ │ │ │ -dyndns-office │ │ │ │ -dyndns-pics │ │ │ │ -dyndns-remote │ │ │ │ -dyndns-server │ │ │ │ -dyndns-web │ │ │ │ -dyndns-wiki │ │ │ │ -dyndns-work │ │ │ │ -elasticbeanstalk │ │ │ │ -est-a-la-maison │ │ │ │ -est-a-la-masion │ │ │ │ -est-le-patron │ │ │ │ -est-mon-blogueur │ │ │ │ -firebaseapp │ │ │ │ -flynnhub │ │ │ │ -githubusercontent │ │ │ │ -googleapis │ │ │ │ -googlecode │ │ │ │ -herokuapp │ │ │ │ -herokussl │ │ │ │ -hobby-site │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -iamallama │ │ │ │ -is-a-anarchist │ │ │ │ -is-a-blogger │ │ │ │ -is-a-bookkeeper │ │ │ │ -is-a-bulls-fan │ │ │ │ -is-a-caterer │ │ │ │ -is-a-chef │ │ │ │ -is-a-conservative │ │ │ │ -is-a-cpa │ │ │ │ -is-a-cubicle-slave │ │ │ │ -is-a-democrat │ │ │ │ -is-a-designer │ │ │ │ -is-a-doctor │ │ │ │ -is-a-financialadvisor │ │ │ │ -is-a-geek │ │ │ │ -is-a-green │ │ │ │ -is-a-guru │ │ │ │ -is-a-hard-worker │ │ │ │ -is-a-hunter │ │ │ │ -is-a-landscaper │ │ │ │ -is-a-lawyer │ │ │ │ -is-a-liberal │ │ │ │ -is-a-libertarian │ │ │ │ -is-a-llama │ │ │ │ -is-a-musician │ │ │ │ -is-a-nascarfan │ │ │ │ -is-a-nurse │ │ │ │ -is-a-painter │ │ │ │ -is-a-personaltrainer │ │ │ │ -is-a-photographer │ │ │ │ -is-a-player │ │ │ │ -is-a-republican │ │ │ │ -is-a-rockstar │ │ │ │ -is-a-socialist │ │ │ │ -is-a-student │ │ │ │ -is-a-teacher │ │ │ │ -is-a-techie │ │ │ │ -is-a-therapist │ │ │ │ -is-an-accountant │ │ │ │ -is-an-actor │ │ │ │ -is-an-actress │ │ │ │ -is-an-anarchist │ │ │ │ -is-an-artist │ │ │ │ -is-an-engineer │ │ │ │ -is-an-entertainer │ │ │ │ -is-certified │ │ │ │ -is-into-anime │ │ │ │ -is-into-cars │ │ │ │ -is-into-cartoons │ │ │ │ -is-into-games │ │ │ │ -is-not-certified │ │ │ │ -is-slick │ │ │ │ -is-uberleet │ │ │ │ -is-with-theband │ │ │ │ -isa-geek │ │ │ │ -isa-hockeynut │ │ │ │ -issmarterthanyou │ │ │ │ -likes-pie │ │ │ │ -likescandy │ │ │ │ -neat-url │ │ │ │ -operaunite │ │ │ │ -outsystemscloud │ │ │ │ -pagespeedmobilizer │ │ │ │ -saves-the-whales │ │ │ │ -sells-for-less │ │ │ │ -sells-for-u │ │ │ │ -servebbs │ │ │ │ -simple-url │ │ │ │ -space-to-rent │ │ │ │ -teaches-yoga │ │ │ │ -vipsinaapp │ │ │ │ -withgoogle │ │ │ │ -writesthisblog │ │ │ │ -yolasite │ │ │ │ -commbank │ │ │ │ -community │ │ │ │ -computer │ │ │ │ -construction │ │ │ │ -consulting │ │ │ │ -contractors │ │ │ │ -creditcard │ │ │ │ -creditunion │ │ │ │ -cuisinella │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -fuettertdasnetz │ │ │ │ -isteingeek │ │ │ │ -lebtimnetz │ │ │ │ -leitungsen │ │ │ │ -traeumtgerade │ │ │ │ -delivery │ │ │ │ -democrat │ │ │ │ -diamonds │ │ │ │ -directory │ │ │ │ -discount │ │ │ │ -blogspot │ │ │ │ -download │ │ │ │ -education │ │ │ │ -engineer │ │ │ │ -engineering │ │ │ │ -enterprises │ │ │ │ -equipment │ │ │ │ -blogspot │ │ │ │ -eurovision │ │ │ │ -everbank │ │ │ │ -exchange │ │ │ │ -fairwinds │ │ │ │ -feedback │ │ │ │ -blogspot │ │ │ │ -financial │ │ │ │ -firestone │ │ │ │ -firmdale │ │ │ │ -flsmidth │ │ │ │ -football │ │ │ │ -foundation │ │ │ │ -aeroport │ │ │ │ -blogspot │ │ │ │ -chambagri │ │ │ │ -chirurgiens-dentistes │ │ │ │ -experts-comptables │ │ │ │ -geometre-expert │ │ │ │ -huissier-justice │ │ │ │ -notaires │ │ │ │ -pharmacien │ │ │ │ -veterinaire │ │ │ │ -frontier │ │ │ │ -furniture │ │ │ │ -goldpoint │ │ │ │ -blogspot │ │ │ │ -graphics │ │ │ │ -hdfcbank │ │ │ │ -healthcare │ │ │ │ -helsinki │ │ │ │ -blogspot │ │ │ │ -xn--55qx5d │ │ │ │ -xn--ciqpn │ │ │ │ -xn--gmq050i │ │ │ │ -xn--gmqw5a │ │ │ │ -xn--io0a7i │ │ │ │ -xn--lcvr32d │ │ │ │ -xn--mk0axi │ │ │ │ -xn--mxtq1m │ │ │ │ -xn--od0alg │ │ │ │ -xn--od0aq3b │ │ │ │ -xn--tn0ag │ │ │ │ -xn--uc0atv │ │ │ │ -xn--uc0ay4a │ │ │ │ -xn--wcvs22d │ │ │ │ -xn--zf0avx │ │ │ │ -holdings │ │ │ │ -homedepot │ │ │ │ -blogspot │ │ │ │ -ingatlan │ │ │ │ -konyvelo │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -immobilien │ │ │ │ -blogspot │ │ │ │ -industries │ │ │ │ -infiniti │ │ │ │ -barrel-of-knowledge │ │ │ │ -barrell-of-knowledge │ │ │ │ -groks-the │ │ │ │ -groks-this │ │ │ │ -here-for-more │ │ │ │ -knowsitall │ │ │ │ -institute │ │ │ │ -insurance │ │ │ │ -international │ │ │ │ -investments │ │ │ │ -ipiranga │ │ │ │ -xn--mgba3a4f16a │ │ │ │ -xn--mgba3a4fra │ │ │ │ -istanbul │ │ │ │ -agrigento │ │ │ │ -alessandria │ │ │ │ -alto-adige │ │ │ │ -altoadige │ │ │ │ -andria-barletta-trani │ │ │ │ -andria-trani-barletta │ │ │ │ -andriabarlettatrani │ │ │ │ -andriatranibarletta │ │ │ │ -aosta-valley │ │ │ │ -aostavalley │ │ │ │ -ascoli-piceno │ │ │ │ -ascolipiceno │ │ │ │ -avellino │ │ │ │ -barletta-trani-andria │ │ │ │ -barlettatraniandria │ │ │ │ -basilicata │ │ │ │ -benevento │ │ │ │ -blogspot │ │ │ │ -brindisi │ │ │ │ -cagliari │ │ │ │ -calabria │ │ │ │ -caltanissetta │ │ │ │ -campania │ │ │ │ -campidano-medio │ │ │ │ -campidanomedio │ │ │ │ -campobasso │ │ │ │ -carbonia-iglesias │ │ │ │ -carboniaiglesias │ │ │ │ -carrara-massa │ │ │ │ -carraramassa │ │ │ │ -catanzaro │ │ │ │ -cesena-forli │ │ │ │ -cesenaforli │ │ │ │ -dell-ogliastra │ │ │ │ -dellogliastra │ │ │ │ -emilia-romagna │ │ │ │ -emiliaromagna │ │ │ │ -florence │ │ │ │ -forli-cesena │ │ │ │ -forlicesena │ │ │ │ -friuli-v-giulia │ │ │ │ -friuli-ve-giulia │ │ │ │ -friuli-vegiulia │ │ │ │ -friuli-venezia-giulia │ │ │ │ -friuli-veneziagiulia │ │ │ │ -friuli-vgiulia │ │ │ │ -friuliv-giulia │ │ │ │ -friulive-giulia │ │ │ │ -friulivegiulia │ │ │ │ -friulivenezia-giulia │ │ │ │ -friuliveneziagiulia │ │ │ │ -friulivgiulia │ │ │ │ -frosinone │ │ │ │ -grosseto │ │ │ │ -iglesias-carbonia │ │ │ │ -iglesiascarbonia │ │ │ │ -la-spezia │ │ │ │ -laspezia │ │ │ │ -lombardia │ │ │ │ -lombardy │ │ │ │ -macerata │ │ │ │ -massa-carrara │ │ │ │ -massacarrara │ │ │ │ -medio-campidano │ │ │ │ -mediocampidano │ │ │ │ -monza-brianza │ │ │ │ -monza-e-della-brianza │ │ │ │ -monzabrianza │ │ │ │ -monzaebrianza │ │ │ │ -monzaedellabrianza │ │ │ │ -ogliastra │ │ │ │ -olbia-tempio │ │ │ │ -olbiatempio │ │ │ │ -oristano │ │ │ │ -pesaro-urbino │ │ │ │ -pesarourbino │ │ │ │ -piacenza │ │ │ │ -piedmont │ │ │ │ -piemonte │ │ │ │ -pordenone │ │ │ │ -reggio-calabria │ │ │ │ -reggio-emilia │ │ │ │ -reggiocalabria │ │ │ │ -reggioemilia │ │ │ │ -sardegna │ │ │ │ -sardinia │ │ │ │ -siracusa │ │ │ │ -suedtirol │ │ │ │ -tempio-olbia │ │ │ │ -tempioolbia │ │ │ │ -trani-andria-barletta │ │ │ │ -trani-barletta-andria │ │ │ │ -traniandriabarletta │ │ │ │ -tranibarlettaandria │ │ │ │ -trentino │ │ │ │ -trentino-a-adige │ │ │ │ -trentino-aadige │ │ │ │ -trentino-alto-adige │ │ │ │ -trentino-altoadige │ │ │ │ -trentino-s-tirol │ │ │ │ -trentino-stirol │ │ │ │ -trentino-sud-tirol │ │ │ │ -trentino-sudtirol │ │ │ │ -trentino-sued-tirol │ │ │ │ -trentino-suedtirol │ │ │ │ -trentinoa-adige │ │ │ │ -trentinoaadige │ │ │ │ -trentinoalto-adige │ │ │ │ -trentinoaltoadige │ │ │ │ -trentinos-tirol │ │ │ │ -trentinostirol │ │ │ │ -trentinosud-tirol │ │ │ │ -trentinosudtirol │ │ │ │ -trentinosued-tirol │ │ │ │ -trentinosuedtirol │ │ │ │ -urbino-pesaro │ │ │ │ -urbinopesaro │ │ │ │ -val-d-aosta │ │ │ │ -val-daosta │ │ │ │ -vald-aosta │ │ │ │ -valdaosta │ │ │ │ -valle-aosta │ │ │ │ -valle-d-aosta │ │ │ │ -valle-daosta │ │ │ │ -valleaosta │ │ │ │ -valled-aosta │ │ │ │ -valledaosta │ │ │ │ -vallee-aoste │ │ │ │ -valleeaoste │ │ │ │ -verbania │ │ │ │ -vercelli │ │ │ │ -vibo-valentia │ │ │ │ -vibovalentia │ │ │ │ -gamagori │ │ │ │ -higashiura │ │ │ │ -ichinomiya │ │ │ │ -owariasahi │ │ │ │ -shikatsu │ │ │ │ -shinshiro │ │ │ │ -takahama │ │ │ │ -tobishima │ │ │ │ -tokoname │ │ │ │ -toyohashi │ │ │ │ -toyokawa │ │ │ │ -tsushima │ │ │ │ -fujisato │ │ │ │ -hachirogata │ │ │ │ -higashinaruse │ │ │ │ -kamikoani │ │ │ │ -katagami │ │ │ │ -kitaakita │ │ │ │ -moriyoshi │ │ │ │ -yurihonjo │ │ │ │ -hachinohe │ │ │ │ -hashikami │ │ │ │ -hirosaki │ │ │ │ -itayanagi │ │ │ │ -kuroishi │ │ │ │ -nakadomari │ │ │ │ -rokunohe │ │ │ │ -shichinohe │ │ │ │ -blogspot │ │ │ │ -funabashi │ │ │ │ -hanamigawa │ │ │ │ -ichihara │ │ │ │ -ichikawa │ │ │ │ -ichinomiya │ │ │ │ -kamagaya │ │ │ │ -kamogawa │ │ │ │ -katsuura │ │ │ │ -kisarazu │ │ │ │ -kujukuri │ │ │ │ -minamiboso │ │ │ │ -mutsuzawa │ │ │ │ -nagareyama │ │ │ │ -narashino │ │ │ │ -oamishirasato │ │ │ │ -shimofusa │ │ │ │ -sodegaura │ │ │ │ -tateyama │ │ │ │ -tohnosho │ │ │ │ -tomisato │ │ │ │ -yachimata │ │ │ │ -yokaichiba │ │ │ │ -yokoshibahikari │ │ │ │ -yotsukaido │ │ │ │ -kamijima │ │ │ │ -kumakogen │ │ │ │ -matsuyama │ │ │ │ -namikata │ │ │ │ -shikokuchuo │ │ │ │ -yawatahama │ │ │ │ -katsuyama │ │ │ │ -minamiechizen │ │ │ │ -takahama │ │ │ │ -chikushino │ │ │ │ -chikuzen │ │ │ │ -hirokawa │ │ │ │ -hisayama │ │ │ │ -inatsuki │ │ │ │ -miyawaka │ │ │ │ -mizumaki │ │ │ │ -munakata │ │ │ │ -nakagawa │ │ │ │ -sasaguri │ │ │ │ -shinyoshitomi │ │ │ │ -tachiarai │ │ │ │ -yanagawa │ │ │ │ -yukuhashi │ │ │ │ -fukushima │ │ │ │ -aizubange │ │ │ │ -aizumisato │ │ │ │ -aizuwakamatsu │ │ │ │ -fukushima │ │ │ │ -furudono │ │ │ │ -inawashiro │ │ │ │ -ishikawa │ │ │ │ -izumizaki │ │ │ │ -kagamiishi │ │ │ │ -kaneyama │ │ │ │ -kawamata │ │ │ │ -kitakata │ │ │ │ -kitashiobara │ │ │ │ -koriyama │ │ │ │ -nishiaizu │ │ │ │ -samegawa │ │ │ │ -shirakawa │ │ │ │ -sukagawa │ │ │ │ -tamakawa │ │ │ │ -tanagura │ │ │ │ -yamatsuri │ │ │ │ -higashishirakawa │ │ │ │ -kakamigahara │ │ │ │ -kasahara │ │ │ │ -kasamatsu │ │ │ │ -kitagata │ │ │ │ -minokamo │ │ │ │ -mizunami │ │ │ │ -nakatsugawa │ │ │ │ -sakahogi │ │ │ │ -sekigahara │ │ │ │ -shirakawa │ │ │ │ -takayama │ │ │ │ -wanouchi │ │ │ │ -yamagata │ │ │ │ -higashiagatsuma │ │ │ │ -katashina │ │ │ │ -maebashi │ │ │ │ -minakami │ │ │ │ -naganohara │ │ │ │ -nakanojo │ │ │ │ -shibukawa │ │ │ │ -shimonita │ │ │ │ -takasaki │ │ │ │ -takayama │ │ │ │ -tamamura │ │ │ │ -tatebayashi │ │ │ │ -tsukiyono │ │ │ │ -tsumagoi │ │ │ │ -yoshioka │ │ │ │ -hiroshima │ │ │ │ -asaminami │ │ │ │ -fukuyama │ │ │ │ -hatsukaichi │ │ │ │ -higashihiroshima │ │ │ │ -jinsekikogen │ │ │ │ -onomichi │ │ │ │ -osakikamijima │ │ │ │ -seranishi │ │ │ │ -shinichi │ │ │ │ -takehara │ │ │ │ -hokkaido │ │ │ │ -abashiri │ │ │ │ -asahikawa │ │ │ │ -ashibetsu │ │ │ │ -biratori │ │ │ │ -chippubetsu │ │ │ │ -fukagawa │ │ │ │ -fukushima │ │ │ │ -furubira │ │ │ │ -hakodate │ │ │ │ -hamatonbetsu │ │ │ │ -higashikagura │ │ │ │ -higashikawa │ │ │ │ -honbetsu │ │ │ │ -horokanai │ │ │ │ -horonobe │ │ │ │ -ishikari │ │ │ │ -iwamizawa │ │ │ │ -kamifurano │ │ │ │ -kamikawa │ │ │ │ -kamishihoro │ │ │ │ -kamisunagawa │ │ │ │ -kamoenai │ │ │ │ -kembuchi │ │ │ │ -kimobetsu │ │ │ │ -kitahiroshima │ │ │ │ -kiyosato │ │ │ │ -koshimizu │ │ │ │ -kunneppu │ │ │ │ -kuriyama │ │ │ │ -kuromatsunai │ │ │ │ -matsumae │ │ │ │ -minamifurano │ │ │ │ -mombetsu │ │ │ │ -moseushi │ │ │ │ -nakagawa │ │ │ │ -nakasatsunai │ │ │ │ -nakatombetsu │ │ │ │ -niikappu │ │ │ │ -nishiokoppe │ │ │ │ -noboribetsu │ │ │ │ -otoineppu │ │ │ │ -rankoshi │ │ │ │ -rikubetsu │ │ │ │ -rishirifuji │ │ │ │ -sarufutsu │ │ │ │ -shakotan │ │ │ │ -shibecha │ │ │ │ -shibetsu │ │ │ │ -shimamaki │ │ │ │ -shimokawa │ │ │ │ -shinshinotsu │ │ │ │ -shintoku │ │ │ │ -shiranuka │ │ │ │ -shiriuchi │ │ │ │ -sunagawa │ │ │ │ -takikawa │ │ │ │ -takinoue │ │ │ │ -teshikaga │ │ │ │ -tomakomai │ │ │ │ -toyotomi │ │ │ │ -tsubetsu │ │ │ │ -tsukigata │ │ │ │ -utashinai │ │ │ │ -wakkanai │ │ │ │ -amagasaki │ │ │ │ -fukusaki │ │ │ │ -ichikawa │ │ │ │ -kakogawa │ │ │ │ -kamigori │ │ │ │ -kamikawa │ │ │ │ -kawanishi │ │ │ │ -minamiawaji │ │ │ │ -nishinomiya │ │ │ │ -nishiwaki │ │ │ │ -sasayama │ │ │ │ -shinonsen │ │ │ │ -takarazuka │ │ │ │ -takasago │ │ │ │ -chikusei │ │ │ │ -fujishiro │ │ │ │ -hitachinaka │ │ │ │ -hitachiomiya │ │ │ │ -hitachiota │ │ │ │ -inashiki │ │ │ │ -kasumigaura │ │ │ │ -namegata │ │ │ │ -ryugasaki │ │ │ │ -sakuragawa │ │ │ │ -shimodate │ │ │ │ -shimotsuma │ │ │ │ -shirosato │ │ │ │ -takahagi │ │ │ │ -tamatsukuri │ │ │ │ -tsuchiura │ │ │ │ -uchihara │ │ │ │ -yamagata │ │ │ │ -ishikawa │ │ │ │ -kanazawa │ │ │ │ -kawakita │ │ │ │ -nakanoto │ │ │ │ -nonoichi │ │ │ │ -uchinada │ │ │ │ -fujisawa │ │ │ │ -hanamaki │ │ │ │ -hiraizumi │ │ │ │ -ichinohe │ │ │ │ -ichinoseki │ │ │ │ -iwaizumi │ │ │ │ -kamaishi │ │ │ │ -kanegasaki │ │ │ │ -kitakami │ │ │ │ -kuzumaki │ │ │ │ -mizusawa │ │ │ │ -rikuzentakata │ │ │ │ -shizukuishi │ │ │ │ -tanohata │ │ │ │ -higashikagawa │ │ │ │ -kotohira │ │ │ │ -marugame │ │ │ │ -naoshima │ │ │ │ -takamatsu │ │ │ │ -uchinomi │ │ │ │ -zentsuji │ │ │ │ -kagoshima │ │ │ │ -kagoshima │ │ │ │ -kawanabe │ │ │ │ -makurazaki │ │ │ │ -matsumoto │ │ │ │ -minamitane │ │ │ │ -nakatane │ │ │ │ -nishinoomote │ │ │ │ -satsumasendai │ │ │ │ -tarumizu │ │ │ │ -kanagawa │ │ │ │ -chigasaki │ │ │ │ -fujisawa │ │ │ │ -hiratsuka │ │ │ │ -kamakura │ │ │ │ -kiyokawa │ │ │ │ -minamiashigara │ │ │ │ -ninomiya │ │ │ │ -sagamihara │ │ │ │ -samukawa │ │ │ │ -yamakita │ │ │ │ -yokosuka │ │ │ │ -yugawara │ │ │ │ -kawasaki │ │ │ │ -kitakyushu │ │ │ │ -higashitsuno │ │ │ │ -kitagawa │ │ │ │ -motoyama │ │ │ │ -nakamura │ │ │ │ -nishitosa │ │ │ │ -niyodogawa │ │ │ │ -tosashimizu │ │ │ │ -yusuhara │ │ │ │ -kumamoto │ │ │ │ -hitoyoshi │ │ │ │ -kamiamakusa │ │ │ │ -kumamoto │ │ │ │ -minamata │ │ │ │ -minamioguni │ │ │ │ -nishihara │ │ │ │ -takamori │ │ │ │ -yatsushiro │ │ │ │ -fukuchiyama │ │ │ │ -higashiyama │ │ │ │ -kumiyama │ │ │ │ -kyotamba │ │ │ │ -kyotanabe │ │ │ │ -kyotango │ │ │ │ -minamiyamashiro │ │ │ │ -nagaokakyo │ │ │ │ -oyamazaki │ │ │ │ -ujitawara │ │ │ │ -yamashina │ │ │ │ -kameyama │ │ │ │ -kisosaki │ │ │ │ -matsusaka │ │ │ │ -minamiise │ │ │ │ -ureshino │ │ │ │ -yokkaichi │ │ │ │ -furukawa │ │ │ │ -higashimatsushima │ │ │ │ -ishinomaki │ │ │ │ -kawasaki │ │ │ │ -kesennuma │ │ │ │ -marumori │ │ │ │ -matsushima │ │ │ │ -minamisanriku │ │ │ │ -shichikashuku │ │ │ │ -shiogama │ │ │ │ -shiroishi │ │ │ │ -yamamoto │ │ │ │ -miyazaki │ │ │ │ -kadogawa │ │ │ │ -kawaminami │ │ │ │ -kitagawa │ │ │ │ -kitakata │ │ │ │ -kobayashi │ │ │ │ -kunitomi │ │ │ │ -miyakonojo │ │ │ │ -miyazaki │ │ │ │ -morotsuka │ │ │ │ -nichinan │ │ │ │ -nishimera │ │ │ │ -shintomi │ │ │ │ -takaharu │ │ │ │ -takanabe │ │ │ │ -takazaki │ │ │ │ -agematsu │ │ │ │ -chikuhoku │ │ │ │ -karuizawa │ │ │ │ -kawakami │ │ │ │ -kisofukushima │ │ │ │ -kitaaiki │ │ │ │ -komagane │ │ │ │ -matsukawa │ │ │ │ -matsumoto │ │ │ │ -minamiaiki │ │ │ │ -minamimaki │ │ │ │ -minamiminowa │ │ │ │ -mochizuki │ │ │ │ -nakagawa │ │ │ │ -nozawaonsen │ │ │ │ -shimosuwa │ │ │ │ -shinanomachi │ │ │ │ -shiojiri │ │ │ │ -takamori │ │ │ │ -takayama │ │ │ │ -tateshina │ │ │ │ -togakushi │ │ │ │ -yamagata │ │ │ │ -yamanouchi │ │ │ │ -nagasaki │ │ │ │ -kawatana │ │ │ │ -kuchinotsu │ │ │ │ -matsuura │ │ │ │ -nagasaki │ │ │ │ -shimabara │ │ │ │ -shinkamigoto │ │ │ │ -tsushima │ │ │ │ -higashiyoshino │ │ │ │ -kamikitayama │ │ │ │ -kashihara │ │ │ │ -katsuragi │ │ │ │ -kawakami │ │ │ │ -kawanishi │ │ │ │ -kurotaki │ │ │ │ -nosegawa │ │ │ │ -shimoichi │ │ │ │ -shimokitayama │ │ │ │ -takatori │ │ │ │ -tawaramoto │ │ │ │ -yamatokoriyama │ │ │ │ -yamatotakada │ │ │ │ -itoigawa │ │ │ │ -izumozaki │ │ │ │ -kashiwazaki │ │ │ │ -minamiuonuma │ │ │ │ -murakami │ │ │ │ -sekikawa │ │ │ │ -tokamachi │ │ │ │ -bungoono │ │ │ │ -bungotakada │ │ │ │ -himeshima │ │ │ │ -kamitsue │ │ │ │ -kunisaki │ │ │ │ -asakuchi │ │ │ │ -hayashima │ │ │ │ -kagamino │ │ │ │ -kibichuo │ │ │ │ -kurashiki │ │ │ │ -nishiawakura │ │ │ │ -setouchi │ │ │ │ -takahashi │ │ │ │ -gushikami │ │ │ │ -ishigaki │ │ │ │ -ishikawa │ │ │ │ -kitadaito │ │ │ │ -kitanakagusuku │ │ │ │ -kumejima │ │ │ │ -kunigami │ │ │ │ -minamidaito │ │ │ │ -nakagusuku │ │ │ │ -nishihara │ │ │ │ -taketomi │ │ │ │ -tokashiki │ │ │ │ -tomigusuku │ │ │ │ -yonabaru │ │ │ │ -yonaguni │ │ │ │ -chihayaakasaka │ │ │ │ -fujiidera │ │ │ │ -habikino │ │ │ │ -higashiosaka │ │ │ │ -higashisumiyoshi │ │ │ │ -higashiyodogawa │ │ │ │ -hirakata │ │ │ │ -izumiotsu │ │ │ │ -izumisano │ │ │ │ -kashiwara │ │ │ │ -kawachinagano │ │ │ │ -kishiwada │ │ │ │ -kumatori │ │ │ │ -matsubara │ │ │ │ -moriguchi │ │ │ │ -neyagawa │ │ │ │ -osakasayama │ │ │ │ -shijonawate │ │ │ │ -shimamoto │ │ │ │ -takaishi │ │ │ │ -takatsuki │ │ │ │ -tondabayashi │ │ │ │ -toyonaka │ │ │ │ -fukudomi │ │ │ │ -hamatama │ │ │ │ -kamimine │ │ │ │ -kitagata │ │ │ │ -kitahata │ │ │ │ -nishiarita │ │ │ │ -shiroishi │ │ │ │ -yoshinogari │ │ │ │ -chichibu │ │ │ │ -fujimino │ │ │ │ -hatogaya │ │ │ │ -hatoyama │ │ │ │ -higashichichibu │ │ │ │ -higashimatsuyama │ │ │ │ -iwatsuki │ │ │ │ -kamiizumi │ │ │ │ -kamikawa │ │ │ │ -kamisato │ │ │ │ -kasukabe │ │ │ │ -kawaguchi │ │ │ │ -kawajima │ │ │ │ -kitamoto │ │ │ │ -koshigaya │ │ │ │ -kumagaya │ │ │ │ -matsubushi │ │ │ │ -miyashiro │ │ │ │ -moroyama │ │ │ │ -nagatoro │ │ │ │ -namegawa │ │ │ │ -shiraoka │ │ │ │ -tokigawa │ │ │ │ -tokorozawa │ │ │ │ -tsurugashima │ │ │ │ -yoshikawa │ │ │ │ -higashiomi │ │ │ │ -moriyama │ │ │ │ -nagahama │ │ │ │ -nishiazai │ │ │ │ -notogawa │ │ │ │ -omihachiman │ │ │ │ -takashima │ │ │ │ -takatsuki │ │ │ │ -torahime │ │ │ │ -toyosato │ │ │ │ -higashiizumo │ │ │ │ -kakinoki │ │ │ │ -nishinoshima │ │ │ │ -okinoshima │ │ │ │ -okuizumo │ │ │ │ -shizuoka │ │ │ │ -fujikawa │ │ │ │ -fujinomiya │ │ │ │ -hamamatsu │ │ │ │ -higashiizu │ │ │ │ -izunokuni │ │ │ │ -kakegawa │ │ │ │ -kawanehon │ │ │ │ -kikugawa │ │ │ │ -makinohara │ │ │ │ -matsuzaki │ │ │ │ -minamiizu │ │ │ │ -morimachi │ │ │ │ -nishiizu │ │ │ │ -omaezaki │ │ │ │ -shizuoka │ │ │ │ -ashikaga │ │ │ │ -kaminokawa │ │ │ │ -karasuyama │ │ │ │ -nasushiobara │ │ │ │ -nishikata │ │ │ │ -ohtawara │ │ │ │ -shimotsuke │ │ │ │ -takanezawa │ │ │ │ -utsunomiya │ │ │ │ -tokushima │ │ │ │ -komatsushima │ │ │ │ -matsushige │ │ │ │ -nakagawa │ │ │ │ -sanagochi │ │ │ │ -shishikui │ │ │ │ -tokushima │ │ │ │ -akishima │ │ │ │ -aogashima │ │ │ │ -hachioji │ │ │ │ -higashikurume │ │ │ │ -higashimurayama │ │ │ │ -higashiyamato │ │ │ │ -hinohara │ │ │ │ -itabashi │ │ │ │ -katsushika │ │ │ │ -kokubunji │ │ │ │ -kouzushima │ │ │ │ -kunitachi │ │ │ │ -musashimurayama │ │ │ │ -musashino │ │ │ │ -ogasawara │ │ │ │ -setagaya │ │ │ │ -shinagawa │ │ │ │ -shinjuku │ │ │ │ -suginami │ │ │ │ -tachikawa │ │ │ │ -kawahara │ │ │ │ -nichinan │ │ │ │ -sakaiminato │ │ │ │ -fukumitsu │ │ │ │ -funahashi │ │ │ │ -kamiichi │ │ │ │ -nakaniikawa │ │ │ │ -namerikawa │ │ │ │ -tateyama │ │ │ │ -wakayama │ │ │ │ -aridagawa │ │ │ │ -hashimoto │ │ │ │ -hirogawa │ │ │ │ -kamitonda │ │ │ │ -katsuragi │ │ │ │ -kinokawa │ │ │ │ -kitayama │ │ │ │ -kozagawa │ │ │ │ -kudoyama │ │ │ │ -kushimoto │ │ │ │ -nachikatsuura │ │ │ │ -shirahama │ │ │ │ -wakayama │ │ │ │ -xn--0trq7p7nn │ │ │ │ -xn--1ctwo │ │ │ │ -xn--1lqs03n │ │ │ │ -xn--1lqs71d │ │ │ │ -xn--2m4a15e │ │ │ │ -xn--32vp30h │ │ │ │ -xn--4it168d │ │ │ │ -xn--4it797k │ │ │ │ -xn--4pvxs │ │ │ │ -xn--5js045d │ │ │ │ -xn--5rtp49c │ │ │ │ -xn--5rtq34k │ │ │ │ -xn--6btw5a │ │ │ │ -xn--6orx2r │ │ │ │ -xn--7t0a264c │ │ │ │ -xn--8ltr62k │ │ │ │ -xn--8pvr4u │ │ │ │ -xn--c3s14m │ │ │ │ -xn--d5qv7z876c │ │ │ │ -xn--djrs72d6uy │ │ │ │ -xn--djty4k │ │ │ │ -xn--efvn9s │ │ │ │ -xn--ehqz56n │ │ │ │ -xn--elqq16h │ │ │ │ -xn--f6qx53a │ │ │ │ -xn--k7yn95e │ │ │ │ -xn--kbrq7o │ │ │ │ -xn--klt787d │ │ │ │ -xn--kltp7d │ │ │ │ -xn--kltx9a │ │ │ │ -xn--klty5x │ │ │ │ -xn--mkru45i │ │ │ │ -xn--nit225k │ │ │ │ -xn--ntso0iqx3a │ │ │ │ -xn--ntsq17g │ │ │ │ -xn--pssu33l │ │ │ │ -xn--qqqt11m │ │ │ │ -xn--rht27z │ │ │ │ -xn--rht3d │ │ │ │ -xn--rht61e │ │ │ │ -xn--rny31h │ │ │ │ -xn--tor131o │ │ │ │ -xn--uist22h │ │ │ │ -xn--uisz3g │ │ │ │ -xn--uuwu58a │ │ │ │ -xn--vgu402c │ │ │ │ -xn--zbx025d │ │ │ │ -yamagata │ │ │ │ -funagata │ │ │ │ -higashine │ │ │ │ -kaminoyama │ │ │ │ -kaneyama │ │ │ │ -kawanishi │ │ │ │ -mamurogawa │ │ │ │ -murayama │ │ │ │ -nakayama │ │ │ │ -nishikawa │ │ │ │ -obanazawa │ │ │ │ -sakegawa │ │ │ │ -shirataka │ │ │ │ -takahata │ │ │ │ -tsuruoka │ │ │ │ -yamagata │ │ │ │ -yamanobe │ │ │ │ -yonezawa │ │ │ │ -yamaguchi │ │ │ │ -kudamatsu │ │ │ │ -shimonoseki │ │ │ │ -tokuyama │ │ │ │ -yamanashi │ │ │ │ -fujikawa │ │ │ │ -fujikawaguchiko │ │ │ │ -fujiyoshida │ │ │ │ -hayakawa │ │ │ │ -ichikawamisato │ │ │ │ -minami-alps │ │ │ │ -nakamichi │ │ │ │ -narusawa │ │ │ │ -nirasaki │ │ │ │ -nishikatsura │ │ │ │ -tabayama │ │ │ │ -uenohara │ │ │ │ -yamanakako │ │ │ │ -yamanashi │ │ │ │ -yokohama │ │ │ │ -notaires │ │ │ │ -pharmaciens │ │ │ │ -veterinaire │ │ │ │ -blogspot │ │ │ │ -chungbuk │ │ │ │ -chungnam │ │ │ │ -gyeongbuk │ │ │ │ -gyeonggi │ │ │ │ -gyeongnam │ │ │ │ -lancaster │ │ │ │ -landrover │ │ │ │ -lifeinsurance │ │ │ │ -lifestyle │ │ │ │ -lighting │ │ │ │ -management │ │ │ │ -marketing │ │ │ │ -marriott │ │ │ │ -melbourne │ │ │ │ -memorial │ │ │ │ -microsoft │ │ │ │ -montblanc │ │ │ │ -mortgage │ │ │ │ -motorcycles │ │ │ │ -movistar │ │ │ │ -blogspot │ │ │ │ -multichoice │ │ │ │ -agriculture │ │ │ │ -airguard │ │ │ │ -ambulance │ │ │ │ -american │ │ │ │ -americana │ │ │ │ -americanantiques │ │ │ │ -americanart │ │ │ │ -amsterdam │ │ │ │ -annefrank │ │ │ │ -anthropology │ │ │ │ -antiques │ │ │ │ -aquarium │ │ │ │ -arboretum │ │ │ │ -archaeological │ │ │ │ -archaeology │ │ │ │ -architecture │ │ │ │ -artanddesign │ │ │ │ -artcenter │ │ │ │ -arteducation │ │ │ │ -artgallery │ │ │ │ -artsandcrafts │ │ │ │ -asmatart │ │ │ │ -assassination │ │ │ │ -association │ │ │ │ -astronomy │ │ │ │ -australia │ │ │ │ -automotive │ │ │ │ -aviation │ │ │ │ -baltimore │ │ │ │ -barcelona │ │ │ │ -baseball │ │ │ │ -beauxarts │ │ │ │ -beeldengeluid │ │ │ │ -bellevue │ │ │ │ -berkeley │ │ │ │ -birthplace │ │ │ │ -botanical │ │ │ │ -botanicalgarden │ │ │ │ -botanicgarden │ │ │ │ -brandywinevalley │ │ │ │ -britishcolumbia │ │ │ │ -broadcast │ │ │ │ -brussels │ │ │ │ -bruxelles │ │ │ │ -building │ │ │ │ -cadaques │ │ │ │ -california │ │ │ │ -cambridge │ │ │ │ -capebreton │ │ │ │ -cartoonart │ │ │ │ -casadelamoneda │ │ │ │ -chattanooga │ │ │ │ -cheltenham │ │ │ │ -chesapeakebay │ │ │ │ -children │ │ │ │ -childrens │ │ │ │ -childrensgarden │ │ │ │ -chiropractic │ │ │ │ -chocolate │ │ │ │ -christiansburg │ │ │ │ -cincinnati │ │ │ │ -civilisation │ │ │ │ -civilization │ │ │ │ -civilwar │ │ │ │ -coastaldefence │ │ │ │ -collection │ │ │ │ -colonialwilliamsburg │ │ │ │ -coloradoplateau │ │ │ │ -columbia │ │ │ │ -columbus │ │ │ │ -communication │ │ │ │ -communications │ │ │ │ -community │ │ │ │ -computer │ │ │ │ -computerhistory │ │ │ │ -contemporary │ │ │ │ -contemporaryart │ │ │ │ -copenhagen │ │ │ │ -corporation │ │ │ │ -corvette │ │ │ │ -countryestate │ │ │ │ -cranbrook │ │ │ │ -creation │ │ │ │ -cultural │ │ │ │ -culturalcenter │ │ │ │ -database │ │ │ │ -decorativearts │ │ │ │ -delaware │ │ │ │ -delmenhorst │ │ │ │ -dinosaur │ │ │ │ -discovery │ │ │ │ -donostia │ │ │ │ -eastafrica │ │ │ │ -eastcoast │ │ │ │ -education │ │ │ │ -educational │ │ │ │ -egyptian │ │ │ │ -eisenbahn │ │ │ │ -elvendrell │ │ │ │ -embroidery │ │ │ │ -encyclopedic │ │ │ │ -entomology │ │ │ │ -environment │ │ │ │ -environmentalconservation │ │ │ │ -epilepsy │ │ │ │ -ethnology │ │ │ │ -exhibition │ │ │ │ -farmequipment │ │ │ │ -farmstead │ │ │ │ -figueres │ │ │ │ -filatelia │ │ │ │ -finearts │ │ │ │ -flanders │ │ │ │ -fortmissoula │ │ │ │ -fortworth │ │ │ │ -foundation │ │ │ │ -francaise │ │ │ │ -frankfurt │ │ │ │ -franziskaner │ │ │ │ -freemasonry │ │ │ │ -freiburg │ │ │ │ -fribourg │ │ │ │ -fundacio │ │ │ │ -furniture │ │ │ │ -geelvinck │ │ │ │ -gemological │ │ │ │ -grandrapids │ │ │ │ -guernsey │ │ │ │ -halloffame │ │ │ │ -harvestcelebration │ │ │ │ -heimatunduhren │ │ │ │ -helsinki │ │ │ │ -hembygdsforbund │ │ │ │ -heritage │ │ │ │ -histoire │ │ │ │ -historical │ │ │ │ -historicalsociety │ │ │ │ -historichouses │ │ │ │ -historisch │ │ │ │ -historisches │ │ │ │ -historyofscience │ │ │ │ -horology │ │ │ │ -humanities │ │ │ │ -illustration │ │ │ │ -imageandsound │ │ │ │ -indianapolis │ │ │ │ -indianmarket │ │ │ │ -intelligence │ │ │ │ -interactive │ │ │ │ -isleofman │ │ │ │ -jefferson │ │ │ │ -jerusalem │ │ │ │ -jewishart │ │ │ │ -journalism │ │ │ │ -judygarland │ │ │ │ -juedisches │ │ │ │ -karikatur │ │ │ │ -koebenhavn │ │ │ │ -kunstsammlung │ │ │ │ -kunstunddesign │ │ │ │ -lancashire │ │ │ │ -lewismiller │ │ │ │ -livinghistory │ │ │ │ -localhistory │ │ │ │ -losangeles │ │ │ │ -loyalist │ │ │ │ -luxembourg │ │ │ │ -mallorca │ │ │ │ -manchester │ │ │ │ -mansions │ │ │ │ -maritime │ │ │ │ -maritimo │ │ │ │ -maryland │ │ │ │ -marylhurst │ │ │ │ -medizinhistorisches │ │ │ │ -memorial │ │ │ │ -mesaverde │ │ │ │ -michigan │ │ │ │ -midatlantic │ │ │ │ -military │ │ │ │ -minnesota │ │ │ │ -missoula │ │ │ │ -monmouth │ │ │ │ -monticello │ │ │ │ -montreal │ │ │ │ -motorcycle │ │ │ │ -muenchen │ │ │ │ -muenster │ │ │ │ -mulhouse │ │ │ │ -museumcenter │ │ │ │ -museumvereniging │ │ │ │ -national │ │ │ │ -nationalfirearms │ │ │ │ -nationalheritage │ │ │ │ -nativeamerican │ │ │ │ -naturalhistory │ │ │ │ -naturalhistorymuseum │ │ │ │ -naturalsciences │ │ │ │ -naturhistorisches │ │ │ │ -natuurwetenschappen │ │ │ │ -naumburg │ │ │ │ -nebraska │ │ │ │ -newhampshire │ │ │ │ -newjersey │ │ │ │ -newmexico │ │ │ │ -newspaper │ │ │ │ -nuernberg │ │ │ │ -nuremberg │ │ │ │ -oceanographic │ │ │ │ -oceanographique │ │ │ │ -oregontrail │ │ │ │ -paderborn │ │ │ │ -palmsprings │ │ │ │ -pasadena │ │ │ │ -pharmacy │ │ │ │ -philadelphia │ │ │ │ -philadelphiaarea │ │ │ │ -philately │ │ │ │ -photography │ │ │ │ -pittsburgh │ │ │ │ -planetarium │ │ │ │ -plantation │ │ │ │ -portland │ │ │ │ -portlligat │ │ │ │ -posts-and-telecommunications │ │ │ │ -preservation │ │ │ │ -presidio │ │ │ │ -railroad │ │ │ │ -research │ │ │ │ -resistance │ │ │ │ -riodejaneiro │ │ │ │ -rochester │ │ │ │ -saintlouis │ │ │ │ -salvadordali │ │ │ │ -salzburg │ │ │ │ -sandiego │ │ │ │ -sanfrancisco │ │ │ │ -santabarbara │ │ │ │ -santacruz │ │ │ │ -saskatchewan │ │ │ │ -savannahga │ │ │ │ -schlesisches │ │ │ │ -schoenbrunn │ │ │ │ -schokoladen │ │ │ │ -science-fiction │ │ │ │ -scienceandhistory │ │ │ │ -scienceandindustry │ │ │ │ -sciencecenter │ │ │ │ -sciencecenters │ │ │ │ -sciencehistory │ │ │ │ -sciences │ │ │ │ -sciencesnaturelles │ │ │ │ -scotland │ │ │ │ -settlement │ │ │ │ -settlers │ │ │ │ -sherbrooke │ │ │ │ -soundandvision │ │ │ │ -southcarolina │ │ │ │ -southwest │ │ │ │ -stalbans │ │ │ │ -starnberg │ │ │ │ -stateofdelaware │ │ │ │ -steiermark │ │ │ │ -stockholm │ │ │ │ -stpetersburg │ │ │ │ -stuttgart │ │ │ │ -surgeonshall │ │ │ │ -svizzera │ │ │ │ -technology │ │ │ │ -telekommunikation │ │ │ │ -television │ │ │ │ -timekeeping │ │ │ │ -topology │ │ │ │ -transport │ │ │ │ -undersea │ │ │ │ -university │ │ │ │ -usantiques │ │ │ │ -uscountryestate │ │ │ │ -usculture │ │ │ │ -usdecorativearts │ │ │ │ -usgarden │ │ │ │ -ushistory │ │ │ │ -uslivinghistory │ │ │ │ -versailles │ │ │ │ -virginia │ │ │ │ -vlaanderen │ │ │ │ -volkenkunde │ │ │ │ -wallonie │ │ │ │ -washingtondc │ │ │ │ -watch-and-clock │ │ │ │ -watchandclock │ │ │ │ -westfalen │ │ │ │ -wildlife │ │ │ │ -williamsburg │ │ │ │ -windmill │ │ │ │ -workshop │ │ │ │ -xn--9dbhblg6di │ │ │ │ -xn--comunicaes-v6a2o │ │ │ │ -xn--correios-e-telecomunicaes-ghc29a │ │ │ │ -xn--h1aegh │ │ │ │ -xn--lns-qla │ │ │ │ -yorkshire │ │ │ │ -yosemite │ │ │ │ -zoological │ │ │ │ -blogspot │ │ │ │ -mzansimagic │ │ │ │ -at-band-camp │ │ │ │ -azure-mobile │ │ │ │ -azurewebsites │ │ │ │ -broke-it │ │ │ │ -buyshouses │ │ │ │ -cloudapp │ │ │ │ -cloudfront │ │ │ │ -dnsalias │ │ │ │ -dontexist │ │ │ │ -dynalias │ │ │ │ -dynathome │ │ │ │ -endofinternet │ │ │ │ -ham-radio-op │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -in-the-band │ │ │ │ -is-a-chef │ │ │ │ -is-a-geek │ │ │ │ -isa-geek │ │ │ │ -kicks-ass │ │ │ │ -office-on-the │ │ │ │ -scrapper-site │ │ │ │ -sells-it │ │ │ │ -servebbs │ │ │ │ -serveftp │ │ │ │ -thruhere │ │ │ │ -blogspot │ │ │ │ -aarborte │ │ │ │ -akershus │ │ │ │ -aknoluokta │ │ │ │ -akrehamn │ │ │ │ -alaheadju │ │ │ │ -alstahaug │ │ │ │ -andasuolo │ │ │ │ -audnedaln │ │ │ │ -aurskog-holand │ │ │ │ -austevoll │ │ │ │ -austrheim │ │ │ │ -badaddja │ │ │ │ -bahcavuotna │ │ │ │ -bahccavuotna │ │ │ │ -balestrand │ │ │ │ -ballangen │ │ │ │ -balsfjord │ │ │ │ -batsfjord │ │ │ │ -bearalvahki │ │ │ │ -berlevag │ │ │ │ -birkenes │ │ │ │ -bjerkreim │ │ │ │ -blogspot │ │ │ │ -bremanger │ │ │ │ -bronnoysund │ │ │ │ -brumunddal │ │ │ │ -buskerud │ │ │ │ -cahcesuolo │ │ │ │ -davvenjarga │ │ │ │ -davvesiida │ │ │ │ -dielddanuorri │ │ │ │ -divtasvuodna │ │ │ │ -divttasvuotna │ │ │ │ -drangedal │ │ │ │ -egersund │ │ │ │ -eidfjord │ │ │ │ -eidsberg │ │ │ │ -eidsvoll │ │ │ │ -eigersund │ │ │ │ -engerdal │ │ │ │ -evenassi │ │ │ │ -evje-og-hornnes │ │ │ │ -flakstad │ │ │ │ -flatanger │ │ │ │ -flekkefjord │ │ │ │ -flesberg │ │ │ │ -folkebibl │ │ │ │ -fredrikstad │ │ │ │ -fylkesbibl │ │ │ │ -fyresdal │ │ │ │ -gaivuotna │ │ │ │ -gangaviika │ │ │ │ -giehtavuoatna │ │ │ │ -gildeskal │ │ │ │ -gjerdrum │ │ │ │ -gjerstad │ │ │ │ -gratangen │ │ │ │ -grimstad │ │ │ │ -guovdageaidnu │ │ │ │ -hagebostad │ │ │ │ -hammarfeasta │ │ │ │ -hammerfest │ │ │ │ -hattfjelldal │ │ │ │ -haugesund │ │ │ │ -xn--vler-qoa │ │ │ │ -hemsedal │ │ │ │ -hjartdal │ │ │ │ -hjelmeland │ │ │ │ -hokksund │ │ │ │ -holmestrand │ │ │ │ -holtalen │ │ │ │ -honefoss │ │ │ │ -hordaland │ │ │ │ -hornindal │ │ │ │ -hoyanger │ │ │ │ -hoylandet │ │ │ │ -hyllestad │ │ │ │ -jan-mayen │ │ │ │ -jessheim │ │ │ │ -jevnaker │ │ │ │ -jorpeland │ │ │ │ -karasjohka │ │ │ │ -karasjok │ │ │ │ -kautokeino │ │ │ │ -kirkenes │ │ │ │ -kongsberg │ │ │ │ -kongsvinger │ │ │ │ -kopervik │ │ │ │ -kraanghke │ │ │ │ -kristiansand │ │ │ │ -kristiansund │ │ │ │ -krodsherad │ │ │ │ -krokstadelva │ │ │ │ -kvafjord │ │ │ │ -kvalsund │ │ │ │ -kvanangen │ │ │ │ -kvinesdal │ │ │ │ -kvinnherad │ │ │ │ -kviteseid │ │ │ │ -laakesvuemie │ │ │ │ -langevag │ │ │ │ -lavangen │ │ │ │ -leangaviika │ │ │ │ -leikanger │ │ │ │ -leirfjord │ │ │ │ -levanger │ │ │ │ -lillehammer │ │ │ │ -lillesand │ │ │ │ -lindesnes │ │ │ │ -lodingen │ │ │ │ -lorenskog │ │ │ │ -malatvuopmi │ │ │ │ -marnardal │ │ │ │ -masfjorden │ │ │ │ -matta-varjjat │ │ │ │ -midtre-gauldal │ │ │ │ -mjondalen │ │ │ │ -mo-i-rana │ │ │ │ -more-og-romsdal │ │ │ │ -moskenes │ │ │ │ -naamesjevuemie │ │ │ │ -namdalseid │ │ │ │ -namsskogan │ │ │ │ -nannestad │ │ │ │ -narviika │ │ │ │ -naustdal │ │ │ │ -navuotna │ │ │ │ -nedre-eiker │ │ │ │ -nesodden │ │ │ │ -nesoddtangen │ │ │ │ -nissedal │ │ │ │ -nittedal │ │ │ │ -nord-aurdal │ │ │ │ -nord-fron │ │ │ │ -nord-odal │ │ │ │ -nordkapp │ │ │ │ -nordland │ │ │ │ -xn--b-5ga │ │ │ │ -xn--hery-ira │ │ │ │ -nordre-land │ │ │ │ -nordreisa │ │ │ │ -nore-og-uvdal │ │ │ │ -notodden │ │ │ │ -notteroy │ │ │ │ -omasvuotna │ │ │ │ -oppegard │ │ │ │ -orkanger │ │ │ │ -ostre-toten │ │ │ │ -overhalla │ │ │ │ -ovre-eiker │ │ │ │ -oygarden │ │ │ │ -oystre-slidre │ │ │ │ -porsanger │ │ │ │ -porsangu │ │ │ │ -porsgrunn │ │ │ │ -rahkkeravju │ │ │ │ -rakkestad │ │ │ │ -ralingen │ │ │ │ -randaberg │ │ │ │ -rendalen │ │ │ │ -rennesoy │ │ │ │ -ringerike │ │ │ │ -ringsaker │ │ │ │ -salangen │ │ │ │ -samnanger │ │ │ │ -sandefjord │ │ │ │ -sandnessjoen │ │ │ │ -sarpsborg │ │ │ │ -sauherad │ │ │ │ -skanland │ │ │ │ -skedsmokorset │ │ │ │ -skiptvet │ │ │ │ -skjervoy │ │ │ │ -snillfjord │ │ │ │ -sondre-land │ │ │ │ -songdalen │ │ │ │ -sor-aurdal │ │ │ │ -sor-fron │ │ │ │ -sor-odal │ │ │ │ -sor-varanger │ │ │ │ -sorreisa │ │ │ │ -sortland │ │ │ │ -spjelkavik │ │ │ │ -spydeberg │ │ │ │ -stathelle │ │ │ │ -stavanger │ │ │ │ -steinkjer │ │ │ │ -stjordal │ │ │ │ -stjordalshalsen │ │ │ │ -stor-elvdal │ │ │ │ -storfjord │ │ │ │ -surnadal │ │ │ │ -svalbard │ │ │ │ -sykkylven │ │ │ │ -tananger │ │ │ │ -telemark │ │ │ │ -xn--b-5ga │ │ │ │ -tingvoll │ │ │ │ -tjeldsund │ │ │ │ -tonsberg │ │ │ │ -troandin │ │ │ │ -trogstad │ │ │ │ -trondheim │ │ │ │ -tvedestrand │ │ │ │ -tysfjord │ │ │ │ -ullensaker │ │ │ │ -ullensvang │ │ │ │ -vanylven │ │ │ │ -vegarshei │ │ │ │ -vennesla │ │ │ │ -vestfold │ │ │ │ -vestre-slidre │ │ │ │ -vestre-toten │ │ │ │ -vestvagoy │ │ │ │ -vevelstad │ │ │ │ -vindafjord │ │ │ │ -vossevangen │ │ │ │ -xn--andy-ira │ │ │ │ -xn--asky-ira │ │ │ │ -xn--aurskog-hland-jnb │ │ │ │ -xn--avery-yua │ │ │ │ -xn--bdddj-mrabd │ │ │ │ -xn--bearalvhki-y4a │ │ │ │ -xn--berlevg-jxa │ │ │ │ -xn--bhcavuotna-s4a │ │ │ │ -xn--bhccavuotna-k7a │ │ │ │ -xn--bidr-5nac │ │ │ │ -xn--bievt-0qa │ │ │ │ -xn--bjarky-fya │ │ │ │ -xn--bjddar-pta │ │ │ │ -xn--blt-elab │ │ │ │ -xn--bmlo-gra │ │ │ │ -xn--bod-2na │ │ │ │ -xn--brnny-wuac │ │ │ │ -xn--brnnysund-m8ac │ │ │ │ -xn--brum-voa │ │ │ │ -xn--btsfjord-9za │ │ │ │ -xn--davvenjrga-y4a │ │ │ │ -xn--dnna-gra │ │ │ │ -xn--drbak-wua │ │ │ │ -xn--dyry-ira │ │ │ │ -xn--eveni-0qa01ga │ │ │ │ -xn--finny-yua │ │ │ │ -xn--fjord-lra │ │ │ │ -xn--fl-zia │ │ │ │ -xn--flor-jra │ │ │ │ -xn--frde-gra │ │ │ │ -xn--frna-woa │ │ │ │ -xn--frya-hra │ │ │ │ -xn--ggaviika-8ya47h │ │ │ │ -xn--gildeskl-g0a │ │ │ │ -xn--givuotna-8ya │ │ │ │ -xn--gjvik-wua │ │ │ │ -xn--gls-elac │ │ │ │ -xn--h-2fa │ │ │ │ -xn--hbmer-xqa │ │ │ │ -xn--hcesuolo-7ya35b │ │ │ │ -xn--hgebostad-g3a │ │ │ │ -xn--hmmrfeasta-s4ac │ │ │ │ -xn--hnefoss-q1a │ │ │ │ -xn--hobl-ira │ │ │ │ -xn--holtlen-hxa │ │ │ │ -xn--hpmir-xqa │ │ │ │ -xn--hyanger-q1a │ │ │ │ -xn--hylandet-54a │ │ │ │ -xn--indery-fya │ │ │ │ -xn--jlster-bya │ │ │ │ -xn--jrpeland-54a │ │ │ │ -xn--karmy-yua │ │ │ │ -xn--kfjord-iua │ │ │ │ -xn--klbu-woa │ │ │ │ -xn--koluokta-7ya57h │ │ │ │ -xn--krager-gya │ │ │ │ -xn--kranghke-b0a │ │ │ │ -xn--krdsherad-m8a │ │ │ │ -xn--krehamn-dxa │ │ │ │ -xn--krjohka-hwab49j │ │ │ │ -xn--ksnes-uua │ │ │ │ -xn--kvfjord-nxa │ │ │ │ -xn--kvitsy-fya │ │ │ │ -xn--kvnangen-k0a │ │ │ │ -xn--l-1fa │ │ │ │ -xn--laheadju-7ya │ │ │ │ -xn--langevg-jxa │ │ │ │ -xn--ldingen-q1a │ │ │ │ -xn--leagaviika-52b │ │ │ │ -xn--lesund-hua │ │ │ │ -xn--lgrd-poac │ │ │ │ -xn--lhppi-xqa │ │ │ │ -xn--linds-pra │ │ │ │ -xn--loabt-0qa │ │ │ │ -xn--lrdal-sra │ │ │ │ -xn--lrenskog-54a │ │ │ │ -xn--lt-liac │ │ │ │ -xn--lten-gra │ │ │ │ -xn--lury-ira │ │ │ │ -xn--mely-ira │ │ │ │ -xn--merker-kua │ │ │ │ -xn--mjndalen-64a │ │ │ │ -xn--mlatvuopmi-s4a │ │ │ │ -xn--mli-tla │ │ │ │ -xn--mlselv-iua │ │ │ │ -xn--moreke-jua │ │ │ │ -xn--mosjen-eya │ │ │ │ -xn--mot-tla │ │ │ │ -xn--mre-og-romsdal-qqb │ │ │ │ -xn--hery-ira │ │ │ │ -xn--msy-ula0h │ │ │ │ -xn--mtta-vrjjat-k7af │ │ │ │ -xn--muost-0qa │ │ │ │ -xn--nmesjevuemie-tcba │ │ │ │ -xn--nry-yla5g │ │ │ │ -xn--nttery-byae │ │ │ │ -xn--nvuotna-hwa │ │ │ │ -xn--oppegrd-ixa │ │ │ │ -xn--ostery-fya │ │ │ │ -xn--osyro-wua │ │ │ │ -xn--porsgu-sta26f │ │ │ │ -xn--rady-ira │ │ │ │ -xn--rdal-poa │ │ │ │ -xn--rde-ula │ │ │ │ -xn--rdy-0nab │ │ │ │ -xn--rennesy-v1a │ │ │ │ -xn--rhkkervju-01af │ │ │ │ -xn--rholt-mra │ │ │ │ -xn--risa-5na │ │ │ │ -xn--risr-ira │ │ │ │ -xn--rland-uua │ │ │ │ -xn--rlingen-mxa │ │ │ │ -xn--rmskog-bya │ │ │ │ -xn--rros-gra │ │ │ │ -xn--rskog-uua │ │ │ │ -xn--rst-0na │ │ │ │ -xn--rsta-fra │ │ │ │ -xn--ryken-vua │ │ │ │ -xn--ryrvik-bya │ │ │ │ -xn--s-1fa │ │ │ │ -xn--sandnessjen-ogb │ │ │ │ -xn--sandy-yua │ │ │ │ -xn--seral-lra │ │ │ │ -xn--sgne-gra │ │ │ │ -xn--skierv-uta │ │ │ │ -xn--skjervy-v1a │ │ │ │ -xn--skjk-soa │ │ │ │ -xn--sknit-yqa │ │ │ │ -xn--sknland-fxa │ │ │ │ -xn--slat-5na │ │ │ │ -xn--slt-elab │ │ │ │ -xn--smla-hra │ │ │ │ -xn--smna-gra │ │ │ │ -xn--snase-nra │ │ │ │ -xn--sndre-land-0cb │ │ │ │ -xn--snes-poa │ │ │ │ -xn--snsa-roa │ │ │ │ -xn--sr-aurdal-l8a │ │ │ │ -xn--sr-fron-q1a │ │ │ │ -xn--sr-odal-q1a │ │ │ │ -xn--sr-varanger-ggb │ │ │ │ -xn--srfold-bya │ │ │ │ -xn--srreisa-q1a │ │ │ │ -xn--srum-gra │ │ │ │ -xn--stfold-9xa │ │ │ │ -xn--vler-qoa │ │ │ │ -xn--stjrdal-s1a │ │ │ │ -xn--stjrdalshalsen-sqb │ │ │ │ -xn--stre-toten-zcb │ │ │ │ -xn--tjme-hra │ │ │ │ -xn--tnsberg-q1a │ │ │ │ -xn--trany-yua │ │ │ │ -xn--trgstad-r1a │ │ │ │ -xn--trna-woa │ │ │ │ -xn--troms-zua │ │ │ │ -xn--tysvr-vra │ │ │ │ -xn--unjrga-rta │ │ │ │ -xn--vads-jra │ │ │ │ -xn--vard-jra │ │ │ │ -xn--vegrshei-c0a │ │ │ │ -xn--vestvgy-ixa6o │ │ │ │ -xn--vg-yiab │ │ │ │ -xn--vgan-qoa │ │ │ │ -xn--vgsy-qoa0j │ │ │ │ -xn--vre-eiker-k8a │ │ │ │ -xn--vrggt-xqad │ │ │ │ -xn--vry-yla5g │ │ │ │ -xn--yer-zna │ │ │ │ -xn--ygarden-p1a │ │ │ │ -xn--ystre-slidre-ujb │ │ │ │ -merseine │ │ │ │ -shacknet │ │ │ │ -blogspot │ │ │ │ -parliament │ │ │ │ -xn--mori-qsa │ │ │ │ -blogsite │ │ │ │ -boldlygoingnowhere │ │ │ │ -dnsalias │ │ │ │ -doesntexist │ │ │ │ -dontexist │ │ │ │ -dynalias │ │ │ │ -endofinternet │ │ │ │ -endoftheinternet │ │ │ │ -game-host │ │ │ │ -hobby-site │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -is-a-bruinsfan │ │ │ │ -is-a-candidate │ │ │ │ -is-a-celticsfan │ │ │ │ -is-a-chef │ │ │ │ -is-a-geek │ │ │ │ -is-a-knight │ │ │ │ -is-a-linux-user │ │ │ │ -is-a-patsfan │ │ │ │ -is-a-soxfan │ │ │ │ -is-found │ │ │ │ -is-saved │ │ │ │ -is-very-bad │ │ │ │ -is-very-evil │ │ │ │ -is-very-good │ │ │ │ -is-very-nice │ │ │ │ -is-very-sweet │ │ │ │ -isa-geek │ │ │ │ -kicks-ass │ │ │ │ -misconfused │ │ │ │ -readmyblog │ │ │ │ -sellsyourhome │ │ │ │ -servebbs │ │ │ │ -serveftp │ │ │ │ -servegame │ │ │ │ -stuff-4-sale │ │ │ │ -orientexpress │ │ │ │ -pamperedchef │ │ │ │ -partners │ │ │ │ -passagens │ │ │ │ -pharmacy │ │ │ │ -photography │ │ │ │ -pictures │ │ │ │ -augustow │ │ │ │ -babia-gora │ │ │ │ -bialowieza │ │ │ │ -bialystok │ │ │ │ -bieszczady │ │ │ │ -boleslawiec │ │ │ │ -bydgoszcz │ │ │ │ -dlugoleka │ │ │ │ -starostwo │ │ │ │ -jaworzno │ │ │ │ -jelenia-gora │ │ │ │ -katowice │ │ │ │ -kazimierz-dolny │ │ │ │ -kobierzyce │ │ │ │ -kolobrzeg │ │ │ │ -konskowola │ │ │ │ -limanowa │ │ │ │ -malopolska │ │ │ │ -mazowsze │ │ │ │ -nieruchomosci │ │ │ │ -nowaruda │ │ │ │ -ostroleka │ │ │ │ -ostrowiec │ │ │ │ -ostrowwlkp │ │ │ │ -podlasie │ │ │ │ -polkowice │ │ │ │ -pomorskie │ │ │ │ -prochowice │ │ │ │ -pruszkow │ │ │ │ -przeworsk │ │ │ │ -rawa-maz │ │ │ │ -realestate │ │ │ │ -sosnowiec │ │ │ │ -stalowa-wola │ │ │ │ -starachowice │ │ │ │ -stargard │ │ │ │ -swidnica │ │ │ │ -swiebodzin │ │ │ │ -swinoujscie │ │ │ │ -szczecin │ │ │ │ -szczytno │ │ │ │ -tarnobrzeg │ │ │ │ -turystyka │ │ │ │ -walbrzych │ │ │ │ -warszawa │ │ │ │ -wloclawek │ │ │ │ -wodzislaw │ │ │ │ -zachpomor │ │ │ │ -zakopane │ │ │ │ -zgorzelec │ │ │ │ -plumbing │ │ │ │ -productions │ │ │ │ -properties │ │ │ │ -property │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -redstone │ │ │ │ -redumbrella │ │ │ │ -reliance │ │ │ │ -republican │ │ │ │ -restaurant │ │ │ │ -blogspot │ │ │ │ -arkhangelsk │ │ │ │ -astrakhan │ │ │ │ -bashkiria │ │ │ │ -belgorod │ │ │ │ -blogspot │ │ │ │ -buryatia │ │ │ │ -chelyabinsk │ │ │ │ -chukotka │ │ │ │ -chuvashia │ │ │ │ -dagestan │ │ │ │ -joshkar-ola │ │ │ │ -k-uralsk │ │ │ │ -kalmykia │ │ │ │ -kamchatka │ │ │ │ -kemerovo │ │ │ │ -khabarovsk │ │ │ │ -khakassia │ │ │ │ -kostroma │ │ │ │ -krasnoyarsk │ │ │ │ -kustanai │ │ │ │ -magnitka │ │ │ │ -mordovia │ │ │ │ -murmansk │ │ │ │ -nakhodka │ │ │ │ -novosibirsk │ │ │ │ -orenburg │ │ │ │ -pyatigorsk │ │ │ │ -rubtsovsk │ │ │ │ -sakhalin │ │ │ │ -simbirsk │ │ │ │ -smolensk │ │ │ │ -stavropol │ │ │ │ -tatarstan │ │ │ │ -tsaritsyn │ │ │ │ -udmurtia │ │ │ │ -ulan-ude │ │ │ │ -vladikavkaz │ │ │ │ -vladimir │ │ │ │ -vladivostok │ │ │ │ -volgograd │ │ │ │ -voronezh │ │ │ │ -yaroslavl │ │ │ │ -yekaterinburg │ │ │ │ -yuzhno-sakhalinsk │ │ │ │ -saarland │ │ │ │ -sandvikcoromant │ │ │ │ -scholarships │ │ │ │ -blogspot │ │ │ │ -kommunalforbund │ │ │ │ -naturbruksgymn │ │ │ │ -services │ │ │ │ -blogspot │ │ │ │ -platform │ │ │ │ -blogspot │ │ │ │ -software │ │ │ │ -solutions │ │ │ │ -spreadbetting │ │ │ │ -consulado │ │ │ │ -embaixada │ │ │ │ -principe │ │ │ │ -statebank │ │ │ │ -stcgroup │ │ │ │ -stockholm │ │ │ │ -arkhangelsk │ │ │ │ -balashov │ │ │ │ -bashkiria │ │ │ │ -dagestan │ │ │ │ -kalmykia │ │ │ │ -khakassia │ │ │ │ -krasnodar │ │ │ │ -mordovia │ │ │ │ -murmansk │ │ │ │ -pokrovsk │ │ │ │ -togliatti │ │ │ │ -vladikavkaz │ │ │ │ -vladimir │ │ │ │ -supersport │ │ │ │ -supplies │ │ │ │ -symantec │ │ │ │ -tatamotors │ │ │ │ -blogspot │ │ │ │ -technology │ │ │ │ -telecity │ │ │ │ -telefonica │ │ │ │ -blogspot │ │ │ │ -training │ │ │ │ -travelers │ │ │ │ -travelersinsurance │ │ │ │ -better-than │ │ │ │ -on-the-web │ │ │ │ -worse-than │ │ │ │ -blogspot │ │ │ │ -xn--czrw28b │ │ │ │ -xn--uc0atv │ │ │ │ -xn--zf0ao64a │ │ │ │ -cherkassy │ │ │ │ -cherkasy │ │ │ │ -chernigov │ │ │ │ -chernihiv │ │ │ │ -chernivtsi │ │ │ │ -chernovtsy │ │ │ │ -dnepropetrovsk │ │ │ │ -dnipropetrovsk │ │ │ │ -ivano-frankivsk │ │ │ │ -khmelnitskiy │ │ │ │ -khmelnytskyi │ │ │ │ -kirovograd │ │ │ │ -mykolaiv │ │ │ │ -nikolaev │ │ │ │ -sebastopol │ │ │ │ -sevastopol │ │ │ │ -ternopil │ │ │ │ -uzhgorod │ │ │ │ -vinnytsia │ │ │ │ -zaporizhzhe │ │ │ │ -zaporizhzhia │ │ │ │ -zhitomir │ │ │ │ -zhytomyr │ │ │ │ -blogspot │ │ │ │ -university │ │ │ │ -land-4-sale │ │ │ │ -stuff-4-sale │ │ │ │ -vacations │ │ │ │ -ventures │ │ │ │ -versicherung │ │ │ │ -vistaprint │ │ │ │ -vlaanderen │ │ │ │ -weatherchannel │ │ │ │ -williamhill │ │ │ │ -xn--11b4c3d │ │ │ │ -xn--1ck2e1b │ │ │ │ -xn--1qqw23a │ │ │ │ -xn--30rr7y │ │ │ │ -xn--3bst00m │ │ │ │ -xn--3ds443g │ │ │ │ -xn--3e0b707e │ │ │ │ -xn--3pxu8k │ │ │ │ -xn--42c2d9a │ │ │ │ -xn--45brj9c │ │ │ │ -xn--45q11c │ │ │ │ -xn--4gbrim │ │ │ │ -xn--54b7fta0cc │ │ │ │ -xn--55qw42g │ │ │ │ -xn--55qx5d │ │ │ │ -xn--5tzm5g │ │ │ │ -xn--6frz82g │ │ │ │ -xn--6qq986b3xl │ │ │ │ -xn--80adxhks │ │ │ │ -xn--80ao21a │ │ │ │ -xn--80asehdb │ │ │ │ -xn--80aswg │ │ │ │ -xn--8y0a063a │ │ │ │ -xn--90a3ac │ │ │ │ -xn--80au │ │ │ │ -xn--90azh │ │ │ │ -xn--c1avg │ │ │ │ -xn--d1at │ │ │ │ -xn--o1ac │ │ │ │ -xn--o1ach │ │ │ │ -xn--9dbq2a │ │ │ │ -xn--9et52u │ │ │ │ -xn--9krt00a │ │ │ │ -xn--b4w605ferd │ │ │ │ -xn--bck1b9a5dre4c │ │ │ │ -xn--c1avg │ │ │ │ -xn--c2br7g │ │ │ │ -xn--cck2b3b │ │ │ │ -xn--cg4bki │ │ │ │ -xn--clchc0ea0b2g2a9gcd │ │ │ │ -xn--czr694b │ │ │ │ -xn--czrs0t │ │ │ │ -xn--czru2d │ │ │ │ -xn--d1acj3b │ │ │ │ -xn--eckvdtc9d │ │ │ │ -xn--efvy88h │ │ │ │ -xn--estv75g │ │ │ │ -xn--fhbei │ │ │ │ -xn--fiq228c5hs │ │ │ │ -xn--fiq64b │ │ │ │ -xn--fiqs8s │ │ │ │ -xn--fiqz9s │ │ │ │ -xn--fjq720a │ │ │ │ -xn--flw351e │ │ │ │ -xn--fpcrj9c3d │ │ │ │ -xn--fzc2c9e2c │ │ │ │ -xn--g2xx48c │ │ │ │ -xn--gckr3f0f │ │ │ │ -xn--gecrj9c │ │ │ │ -xn--h2brj9c │ │ │ │ -xn--hxt814e │ │ │ │ -xn--i1b6b1a6a2e │ │ │ │ -xn--imr513n │ │ │ │ -xn--io0a7i │ │ │ │ -xn--j1aef │ │ │ │ -xn--j1amh │ │ │ │ -xn--j6w193g │ │ │ │ -xn--jlq61u9w7b │ │ │ │ -xn--jvr189m │ │ │ │ -xn--kcrx77d1x4a │ │ │ │ -xn--kprw13d │ │ │ │ -xn--kpry57d │ │ │ │ -xn--kpu716f │ │ │ │ -xn--kput3i │ │ │ │ -xn--l1acc │ │ │ │ -xn--lgbbat1ad8j │ │ │ │ -xn--mgb2ddes │ │ │ │ -xn--mgb9awbf │ │ │ │ -xn--mgba3a3ejt │ │ │ │ -xn--mgba3a4f16a │ │ │ │ -xn--mgba3a4fra │ │ │ │ -xn--mgbaam7a8h │ │ │ │ -xn--mgbab2bd │ │ │ │ -xn--mgbayh7gpa │ │ │ │ -xn--mgbb9fbpob │ │ │ │ -xn--mgbbh1a71e │ │ │ │ -xn--mgbc0a9azcg │ │ │ │ -xn--mgberp4a5d4a87g │ │ │ │ -xn--mgberp4a5d4ar │ │ │ │ -xn--mgbqly7c0a67fbc │ │ │ │ -xn--mgbqly7cvafr │ │ │ │ -xn--mgbt3dhd │ │ │ │ -xn--mgbtf8fl │ │ │ │ -xn--mgbx4cd0ab │ │ │ │ -xn--mk1bu44c │ │ │ │ -xn--mxtq1m │ │ │ │ -xn--ngbc5azd │ │ │ │ -xn--ngbe9e0a │ │ │ │ -xn--nnx388a │ │ │ │ -xn--node │ │ │ │ -xn--nqv7f │ │ │ │ -xn--nqv7fs00ema │ │ │ │ -xn--nyqy26a │ │ │ │ -xn--o3cw4h │ │ │ │ -xn--ogbpf8fl │ │ │ │ -xn--p1acf │ │ │ │ -xn--p1ai │ │ │ │ -xn--pbt977c │ │ │ │ -xn--pgbs0dh │ │ │ │ -xn--pssy2u │ │ │ │ -xn--q9jyb4c │ │ │ │ -xn--qcka1pmc │ │ │ │ -xn--rhqv96g │ │ │ │ -xn--rovu88b │ │ │ │ -xn--s9brj9c │ │ │ │ -xn--ses554g │ │ │ │ -xn--t60b56a │ │ │ │ -xn--tckwe │ │ │ │ -xn--unup4y │ │ │ │ -xn--vermgensberater-ctb │ │ │ │ -xn--vermgensberatung-pwb │ │ │ │ -xn--vhquv │ │ │ │ -xn--vuq861b │ │ │ │ -xn--wgbh1c │ │ │ │ -xn--wgbl6a │ │ │ │ -xn--xhq521b │ │ │ │ -xn--xkc2al3hye2a │ │ │ │ -xn--xkc2dl3a5ee0h │ │ │ │ -xn--yfro4i67o │ │ │ │ -xn--ygbi2ammx │ │ │ │ -xn--zfr164b │ │ │ │ -yodobashi │ │ │ │ -yokohama │ │ │ │ -kawasaki │ │ │ │ -kitakyushu │ │ │ │ -yokohama │ │ │ │ -teledata │ │ │ │ -Network.PublicSuffixList.DataStructure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.PublicSuffixList.Serialize │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Blaze.ByteString.Builder │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ -'PrefsMod │ │ │ │ -PrefsMod │ │ │ │ -'InfoMod │ │ │ │ -Options.Applicative.Builder │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -disabled option │ │ │ │ -cannot parse value ` │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Options.Applicative.Builder.Completer │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'DefaultProp │ │ │ │ -DefaultProp │ │ │ │ -HasMetavar │ │ │ │ -HasValue │ │ │ │ -HasCompleter │ │ │ │ -'ArgumentFields │ │ │ │ -ArgumentFields │ │ │ │ -'CommandFields │ │ │ │ -CommandFields │ │ │ │ -'FlagFields │ │ │ │ -FlagFields │ │ │ │ -'OptionFields │ │ │ │ -OptionFields │ │ │ │ -Options.Applicative.Builder.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ -Options.Applicative.Extra │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Invalid option ` │ │ │ │ -Invalid argument ` │ │ │ │ -` expects an argument. │ │ │ │ -The option ` │ │ │ │ -Missing: │ │ │ │ -Did you mean this? │ │ │ │ -Did you mean one of these? │ │ │ │ -Show version information │ │ │ │ -Show this help text │ │ │ │ -Options.Applicative.Help.Chunk │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Nothing} │ │ │ │ -Chunk {unChunk = │ │ │ │ -Global options: │ │ │ │ -Available options: │ │ │ │ -Available commands: │ │ │ │ -default: │ │ │ │ -'AlwaysRequired │ │ │ │ -'MaybeRequired │ │ │ │ -'NeverRequired │ │ │ │ -Parenthetic │ │ │ │ -'OptDescStyle │ │ │ │ -OptDescStyle │ │ │ │ -Options.Applicative.Help.Core │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -AlwaysRequired │ │ │ │ -MaybeRequired │ │ │ │ -NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ -Options.Applicative.Help.Levenshtein │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Help.Pretty │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'ParserHelp │ │ │ │ -ParserHelp │ │ │ │ -Options.Applicative.Help.Types │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ -CompletionResult _ │ │ │ │ - │ │ │ │ -CmdStart │ │ │ │ -, prefShowHelpOnEmpty = │ │ │ │ -, prefShowHelpOnError = │ │ │ │ -, prefDisambiguate = │ │ │ │ -ParserPrefs {prefMultiSuffix = │ │ │ │ -True, prefTabulateFill = │ │ │ │ -False, prefTabulateFill = │ │ │ │ -, prefHelpShowGlobal = │ │ │ │ -, prefHelpLongEquals = │ │ │ │ -, prefColumns = │ │ │ │ -, prefBacktrack = │ │ │ │ -Backtrack │ │ │ │ -NoBacktrack │ │ │ │ -SubparserInline │ │ │ │ -OptShort │ │ │ │ -OptLong │ │ │ │ -True, propDescMod = _ } │ │ │ │ -False, propDescMod = _ } │ │ │ │ -, propShowGlobal = │ │ │ │ -, propShowDefault = │ │ │ │ -, propMetaVar = │ │ │ │ -, propHelp = │ │ │ │ -Internal │ │ │ │ -OptProperties { propVisibility = │ │ │ │ -Success │ │ │ │ -Failure │ │ │ │ -CompletionInvoked │ │ │ │ -Intersperse │ │ │ │ -NoIntersperse │ │ │ │ -AllPositionals │ │ │ │ -ForwardOptions │ │ │ │ -ArgumentReachability {argumentIsUnreachable = │ │ │ │ -MarkDefault │ │ │ │ -NoDefault │ │ │ │ -BindNode │ │ │ │ -AltNode │ │ │ │ -MultNode │ │ │ │ -Option {optProps = │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Types │ │ │ │ -IsCmdStart │ │ │ │ -'CmdStart │ │ │ │ -'CmdCont │ │ │ │ -Backtracking │ │ │ │ -'Backtrack │ │ │ │ -'NoBacktrack │ │ │ │ -'SubparserInline │ │ │ │ -ParserPrefs │ │ │ │ -'ParserPrefs │ │ │ │ -'OptLong │ │ │ │ -'OptShort │ │ │ │ -OptVisibility │ │ │ │ -'Internal │ │ │ │ -'Visible │ │ │ │ -OptProperties │ │ │ │ -'OptProperties │ │ │ │ -Completer │ │ │ │ -'Completer │ │ │ │ -CompletionResult │ │ │ │ -'CompletionResult │ │ │ │ -ParserFailure │ │ │ │ -'ParserFailure │ │ │ │ -ParserResult │ │ │ │ -'Success │ │ │ │ -'Failure │ │ │ │ -'CompletionInvoked │ │ │ │ -ArgPolicy │ │ │ │ -'Intersperse │ │ │ │ -'NoIntersperse │ │ │ │ -'AllPositionals │ │ │ │ -'ForwardOptions │ │ │ │ -SomeParser │ │ │ │ -ParseError │ │ │ │ -'UnknownError │ │ │ │ -'ShowHelpText │ │ │ │ -'ErrorMsg │ │ │ │ -'InfoMsg │ │ │ │ -'ExpectsArgError │ │ │ │ -'UnexpectedError │ │ │ │ -'MissingError │ │ │ │ -'CReader │ │ │ │ -OptReader │ │ │ │ -'FlagReader │ │ │ │ -'OptReader │ │ │ │ -'ArgReader │ │ │ │ -'SomeParser │ │ │ │ -ParserInfo │ │ │ │ -'ParserInfo │ │ │ │ -'CmdReader │ │ │ │ -'Context │ │ │ │ -ArgumentReachability │ │ │ │ -'ArgumentReachability │ │ │ │ -AltNodeType │ │ │ │ -'MarkDefault │ │ │ │ -'NoDefault │ │ │ │ -'BindNode │ │ │ │ -'MultNode │ │ │ │ -'AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Internal │ │ │ │ -ComplResult │ │ │ │ -'ComplResult │ │ │ │ -'ComplParser │ │ │ │ -'ComplOption │ │ │ │ -Completion │ │ │ │ -'Completion │ │ │ │ -'NondetT │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ -'Enriched │ │ │ │ -'Standard │ │ │ │ -Richness │ │ │ │ -Options.Applicative.BashCompletion │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -sh-completion-script │ │ │ │ -ish-completion-script │ │ │ │ -ash-completion-script │ │ │ │ -bash-completion-index │ │ │ │ -ash-completion-word │ │ │ │ -bash-completion-command-desc-length │ │ │ │ -bash-completion-option-desc-length │ │ │ │ -bash-completion-enriched │ │ │ │ -#compdef │ │ │ │ - compadd -f -- $word │ │ │ │ - compadd -l -d desc -- $parts[1] │ │ │ │ - local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ - else │ │ │ │ - compadd -d desc -- $parts[1] │ │ │ │ - local desc=("$parts[1] ($parts[2])") │ │ │ │ - if [[ $word[1] == "-" ]]; then │ │ │ │ - if [[ -n $parts[2] ]]; then │ │ │ │ - IFS=$'\t' parts=($( echo $word )) │ │ │ │ - # Split the line at a tab if there is one. │ │ │ │ - local -a parts │ │ │ │ -for word in $completions; do │ │ │ │ - "${request[@]}" )) │ │ │ │ -IFS=$'\n' completions=($( │ │ │ │ - request=(${request[@]} --bash-completion-word $arg) │ │ │ │ -for arg in ${words[@]}; do │ │ │ │ -request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ -local index=$((CURRENT - 1)) │ │ │ │ -local word │ │ │ │ -local completions │ │ │ │ -local request │ │ │ │ - function _ │ │ │ │ - --arguments '(_ │ │ │ │ -complete --no-files --command │ │ │ │ - end │ │ │ │ - echo -E "$opt" │ │ │ │ - else │ │ │ │ - echo -E "$opt/" │ │ │ │ - if test -d $opt │ │ │ │ - $tmpline) │ │ │ │ - for opt in ( │ │ │ │ - set tmpline $tmpline --bash-completion-word $arg │ │ │ │ - for arg in $cl │ │ │ │ - set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ - set -l cn (count $cn) │ │ │ │ - set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ - # Hack around fish issue #3934 │ │ │ │ - set -l cl (commandline --tokenize --current-process) │ │ │ │ -complete -o filenames -F _ │ │ │ │ - "${CMDLINE[@]}") ) │ │ │ │ - COMPREPLY=( $( │ │ │ │ - done │ │ │ │ - CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ - for arg in ${COMP_WORDS[@]}; do │ │ │ │ - CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ - local IFS=$'\n' │ │ │ │ - local CMDLINE │ │ │ │ -Enriched │ │ │ │ -Standard │ │ │ │ -src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ -'OptWord │ │ │ │ -Options.Applicative.Common │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ -overflow │ │ │ │ -'SetAnsiStyle │ │ │ │ -AnsiStyle │ │ │ │ -'Italicized │ │ │ │ -'Underlined │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -Intensity │ │ │ │ -'Magenta │ │ │ │ - styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ -There are │ │ │ │ -There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ -src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ -Prettyprinter.Render.Terminal.Internal │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ -, ansiUnderlining = │ │ │ │ -, ansiItalics = │ │ │ │ -, ansiBold = │ │ │ │ -, ansiBackground = │ │ │ │ -SetAnsiStyle {ansiForeground = │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -Underlined │ │ │ │ -Italicized │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ -SAnnPush │ │ │ │ -SAnnPop │ │ │ │ -LayoutOptions {layoutPageWidth = │ │ │ │ -AvailablePerLine │ │ │ │ -Unbounded │ │ │ │ -Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ -'LayoutOptions │ │ │ │ -LayoutOptions │ │ │ │ -'UndoAnn │ │ │ │ -LayoutPipeline │ │ │ │ -'Nesting │ │ │ │ -'WithPageWidth │ │ │ │ -'FlatAlt │ │ │ │ -'Annotated │ │ │ │ -'AvailablePerLine │ │ │ │ -'Unbounded │ │ │ │ -PageWidth │ │ │ │ -'FittingPredicate │ │ │ │ -FittingPredicate │ │ │ │ -'RecordedWhitespace │ │ │ │ -'AnnotationLevel │ │ │ │ -WhitespaceStrippingState │ │ │ │ -'SAnnPush │ │ │ │ -'SAnnPop │ │ │ │ -SimpleDocStream │ │ │ │ -'Shallow │ │ │ │ -FusionDepth │ │ │ │ -'DontRemove │ │ │ │ -AnnotationRemoval │ │ │ │ -'Flattened │ │ │ │ -'NeverFlat │ │ │ │ -'AlreadyFlat │ │ │ │ -FlattenResult │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -src/Prettyprinter/Internal.hs │ │ │ │ -Prettyprinter.Internal │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -overflow │ │ │ │ -src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ - an empty style stack! Please report this as a bug. │ │ │ │ -Please report this as a bug │ │ │ │ - must not appear in a rendered │ │ │ │ -SimpleDocStream │ │ │ │ -. This is a bug in the layout algorithm! │ │ │ │ -An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ -src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ -Prettyprinter.Render.Util.Panic │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Prettyprinter.Symbols.Ascii │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -START_FILE │ │ │ │ -./Text/ProjectTemplate.hs │ │ │ │ -'InvalidInput │ │ │ │ -'BinaryLoopNeedsOneLine │ │ │ │ -{-# START_FILE │ │ │ │ -{-# START_FILE BASE64 │ │ │ │ -ProjectTemplateException │ │ │ │ -Text.ProjectTemplate │ │ │ │ -project-template-0.2.1.0-3Z1TiS1mgOa8aRVpEfWdzx │ │ │ │ -InvalidInput │ │ │ │ -BinaryLoopNeedsOneLine │ │ │ │ -project-template-0.2.1.0-3Z1TiS1mgOa8aRVpEfWdzx:Text.ProjectTemplate.InvalidInput │ │ │ │ -project-template-0.2.1.0-3Z1TiS1mgOa8aRVpEfWdzx:Text.ProjectTemplate.BinaryLoopNeedsOneLine │ │ │ │ -Data.Conduit.Network │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ -./Data/Conduit/Process/Typed.hs │ │ │ │ -Data.Conduit.Process.Typed │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ -'NewDecodeException │ │ │ │ -'LengthExceeded │ │ │ │ -'TextException │ │ │ │ -'EncodeException │ │ │ │ -'DecodeException │ │ │ │ -'NewCodec │ │ │ │ -ISO-8859-1 │ │ │ │ -head_empty │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -./Data/Conduit/Text.hs │ │ │ │ -UTF-32-BE │ │ │ │ -UTF-32-LE │ │ │ │ -UTF-16-BE │ │ │ │ -UTF-16-LE │ │ │ │ -_codecName │ │ │ │ -codecEncode │ │ │ │ -codecDecode │ │ │ │ -Data.Conduit.Text.TextException: │ │ │ │ -Data.Conduit.Text.linesBounded: line too long: │ │ │ │ -. Encountered at byte sequence │ │ │ │ - bytes. Error encountered in stream at offset │ │ │ │ -Data.Conduit.Text.decode: Error decoding stream of │ │ │ │ - when parsing char: │ │ │ │ -Error encoding legacy Data.Conduit.Text codec │ │ │ │ - when parsing byte: │ │ │ │ -Error decoding legacy Data.Conduit.Text codec │ │ │ │ -NewCodec │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ -Data.Conduit.Text │ │ │ │ -TextException │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.DecodeException │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.EncodeException │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.LengthExceeded │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.TextException │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.NewDecodeException │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.Codec │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.NewCodec │ │ │ │ -Arg: use_process_jobs │ │ │ │ -Type: Bool │ │ │ │ -In module `System.Process.Typed' │ │ │ │ -startProcess │ │ │ │ -src/System/Process/Typed.hs │ │ │ │ -'Process │ │ │ │ -System.Process.Typed │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm │ │ │ │ -Running process: │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Process │ │ │ │ -'ByteStringOutputException │ │ │ │ -'ExitCodeException │ │ │ │ -'ProcessConfig │ │ │ │ -StreamSpec │ │ │ │ -ProcessConfig │ │ │ │ -'Cleanup │ │ │ │ -'STOutput │ │ │ │ -'STInput │ │ │ │ -StreamType │ │ │ │ -/dev/null │ │ │ │ -Invariant violation: making StreamSpec with CreatePipe unexpectedly did not return a Handle │ │ │ │ -src/System/Process/Typed/Internal.hs │ │ │ │ -ByteStringOutputException │ │ │ │ -Standard output: │ │ │ │ -Standard error: │ │ │ │ - when running │ │ │ │ -Received │ │ │ │ -Raw command: │ │ │ │ -Shell command: │ │ │ │ -Run from: │ │ │ │ -Modified environment: │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm │ │ │ │ -System.Process.Typed.Internal │ │ │ │ -ExitCodeException │ │ │ │ -ByteStringOutputException │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.ByteStringOutputException │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.ExitCodeException │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.StreamSpec │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.ProcessConfig │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.STInput │ │ │ │ -typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.STOutput │ │ │ │ -commitAndReleaseBuffer │ │ │ │ -say-0.1.0.1-5VDIwPz3Wao88Dmh26Jp0K │ │ │ │ -putEntry: long filename support is a GNU extension │ │ │ │ -putEntry: long symlink support is a GNU extension │ │ │ │ -putEntry: support for files over 8Gb is a Ustar extension │ │ │ │ -packAscii │ │ │ │ -./Codec/Archive/Tar/Write.hs │ │ │ │ -Codec.Archive.Tar.Write │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal │ │ │ │ -./Codec/Archive/Tar/Pack.hs │ │ │ │ -Codec.Archive.Tar.Pack │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal │ │ │ │ -packAscii: only ASCII inputs are supported, but got │ │ │ │ -./Codec/Archive/Tar/PackAscii.hs │ │ │ │ -Codec.Archive.Tar.PackAscii │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal │ │ │ │ -'NoLinkEntryAfterTypeKEntry │ │ │ │ -'TwoTypeLEntries │ │ │ │ -'TwoTypeKEntries │ │ │ │ -NoLinkEntryAfterTypeKEntry │ │ │ │ -TwoTypeLEntries │ │ │ │ -TwoTypeKEntries │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal │ │ │ │ -Codec.Archive.Tar.LongNames │ │ │ │ -DecodeLongNamesError │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.LongNames.TwoTypeKEntries │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.LongNames.TwoTypeLEntries │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.LongNames.NoLinkEntryAfterTypeKEntry │ │ │ │ -File name too long: │ │ │ │ -File name empty │ │ │ │ -./Codec/Archive/Tar/Types.hs │ │ │ │ -GnuFormat} │ │ │ │ -UstarFormat} │ │ │ │ -V7Format} │ │ │ │ -, entryFormat = │ │ │ │ -, entryTime = │ │ │ │ -, entryOwnership = │ │ │ │ -, entryPermissions = │ │ │ │ -, entryContent = │ │ │ │ -Entry {entryTarPath = │ │ │ │ -BlockDevice │ │ │ │ -CharacterDevice │ │ │ │ -NormalFile │ │ │ │ -OtherEntryType │ │ │ │ -NamedPipe │ │ │ │ -HardLink │ │ │ │ -SymbolicLink │ │ │ │ -Directory │ │ │ │ -, groupId = │ │ │ │ -, ownerId = │ │ │ │ -, groupName = │ │ │ │ -Ownership {ownerName = │ │ │ │ -LinkTarget │ │ │ │ -././@LongLink │ │ │ │ -Codec/Archive/Tar/Types.hs:622:7-8|case │ │ │ │ -Codec/Archive/Tar/Types.hs:194:5-6|case │ │ │ │ -GenEntries │ │ │ │ -'TooLong │ │ │ │ -'IsAbsolute │ │ │ │ -'LinkTarget │ │ │ │ -LinkTarget │ │ │ │ -'FileNameTooLong │ │ │ │ -'FileNameOK │ │ │ │ -'FileNameEmpty │ │ │ │ -ToTarPathResult │ │ │ │ -'TarPath │ │ │ │ -GenEntry │ │ │ │ -'GnuFormat │ │ │ │ -'UstarFormat │ │ │ │ -'V7Format │ │ │ │ -'Ownership │ │ │ │ -Ownership │ │ │ │ -'BlockDevice │ │ │ │ -'CharacterDevice │ │ │ │ -'OtherEntryType │ │ │ │ -'NormalFile │ │ │ │ -'HardLink │ │ │ │ -'SymbolicLink │ │ │ │ -'NamedPipe │ │ │ │ -'Directory │ │ │ │ -GenEntryContent │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -GnuFormat │ │ │ │ -UstarFormat │ │ │ │ -V7Format │ │ │ │ -The link target is too long │ │ │ │ -" is unexpectedly absolute │ │ │ │ -Link target " │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal │ │ │ │ -Codec.Archive.Tar.Types │ │ │ │ -LinkTargetException │ │ │ │ -TooLong │ │ │ │ -IsAbsolute │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.Next │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.Done │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.Fail │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.IsAbsolute │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.TooLong │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.FileNameEmpty │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.FileNameOK │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.FileNameTooLong │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.TarPath │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.Entry │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.V7Format │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.UstarFormat │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.GnuFormat │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.Ownership │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.NormalFile │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.Directory │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.SymbolicLink │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.HardLink │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.CharacterDevice │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.BlockDevice │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.NamedPipe │ │ │ │ -tar-0.6.4.0-HLYGARAPrM2Hn77UOI4aOJ-tar-internal:Codec.Archive.Tar.Types.OtherEntryType │ │ │ │ -openTempFile │ │ │ │ -openBinaryTempFile │ │ │ │ -openTempFileWithDefaultPermissions │ │ │ │ -openBinaryTempFileWithDefaultPermissions │ │ │ │ -openTempFile': Template string must not contain path separator characters: │ │ │ │ -./System/File/OsPath/Internal.hs │ │ │ │ -withFile │ │ │ │ -withBinaryFile │ │ │ │ -withFile' │ │ │ │ -withBinaryFile' │ │ │ │ -openBinaryFile │ │ │ │ -openFile │ │ │ │ -openExistingFile │ │ │ │ -openFileWithCloseOnExec │ │ │ │ -openExistingFileWithCloseOnExec │ │ │ │ -System.File.OsPath.Internal │ │ │ │ -file-io-0.1.5-INC5VbTvEuACkAfRh2mzDc │ │ │ │ -lenientDecode: failed to decode │ │ │ │ -posix/System/File/Platform.hs │ │ │ │ -%x-%x-%x │ │ │ │ -System.File.Platform │ │ │ │ -file-io-0.1.5-INC5VbTvEuACkAfRh2mzDc │ │ │ │ -System.Directory.OsPath.Contents │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg │ │ │ │ -'DirStream │ │ │ │ -DirStream │ │ │ │ -System.Directory.OsPath.Streaming.Internal │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Streaming.Internal.DirStream │ │ │ │ -'DirReadCache │ │ │ │ -DirReadCache │ │ │ │ -'RawDirStream │ │ │ │ -RawDirStream │ │ │ │ -System.Directory.OsPath.Streaming.Internal.Raw │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Streaming.Internal.Raw.DirReadCache │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Streaming.Internal.Raw.RawDirStream │ │ │ │ -'Relative │ │ │ │ -Relative │ │ │ │ -'Basename │ │ │ │ -Basename │ │ │ │ -'Directory │ │ │ │ -FileType │ │ │ │ -'Symlink │ │ │ │ -'Regular │ │ │ │ -SymlinkType │ │ │ │ -System.Directory.OsPath.Types │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg │ │ │ │ -Relative {unRelative = │ │ │ │ -Basename {unBasename = │ │ │ │ -Directory │ │ │ │ -Directory │ │ │ │ -src/System/Directory/OsPath/Types.hs:32:25-26|case │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Types.File │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Types.Directory │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Types.Other │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Types.Regular │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg:System.Directory.OsPath.Types.Symlink │ │ │ │ -System.Directory.OsPath.FileType │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg │ │ │ │ -System.Directory.OsPath.Utils │ │ │ │ -directory-ospath-streaming-0.2.2-Druwq96UfTOCE7wEFkCzFg │ │ │ │ -'Counter │ │ │ │ -Control.Concurrent.Counter.Lifted.IO │ │ │ │ -atomic-counter-0.1.2.4-JRJfOBQSkCsFmj2VqHlhnJ │ │ │ │ -'Counter │ │ │ │ -Control.Concurrent.Counter.Lifted.ST │ │ │ │ -atomic-counter-0.1.2.4-JRJfOBQSkCsFmj2VqHlhnJ │ │ │ │ -atomic-counter-0.1.2.4-JRJfOBQSkCsFmj2VqHlhnJ:Control.Concurrent.Counter.Lifted.ST.Counter │ │ │ │ -'Counter │ │ │ │ -Control.Concurrent.Counter.Unlifted │ │ │ │ -atomic-counter-0.1.2.4-JRJfOBQSkCsFmj2VqHlhnJ │ │ │ │ Content-Disposition │ │ │ │ filename │ │ │ │ Content-Type │ │ │ │ application/octet-stream │ │ │ │ application/x-www-form-urlencoded │ │ │ │ multipart/form-data │ │ │ │ boundary │ │ │ │ @@ -12005,273 +8497,2127 @@ │ │ │ │ wai-extra-3.1.18-13zmu0Y4orTDPAxRuIsyTa:Network.Wai.Parse.FilenameTooLong │ │ │ │ wai-extra-3.1.18-13zmu0Y4orTDPAxRuIsyTa:Network.Wai.Parse.TooManyHeaderLines │ │ │ │ wai-extra-3.1.18-13zmu0Y4orTDPAxRuIsyTa:Network.Wai.Parse.Source │ │ │ │ wai-extra-3.1.18-13zmu0Y4orTDPAxRuIsyTa:Network.Wai.Parse.UrlEncoded │ │ │ │ wai-extra-3.1.18-13zmu0Y4orTDPAxRuIsyTa:Network.Wai.Parse.Multipart │ │ │ │ wai-extra-3.1.18-13zmu0Y4orTDPAxRuIsyTa:Network.Wai.Parse.FileInfo │ │ │ │ wai-extra-3.1.18-13zmu0Y4orTDPAxRuIsyTa:Network.Wai.Parse.ParseRequestBodyOptions │ │ │ │ -%x:%x:%x:%x:%x:%x:%x:%x │ │ │ │ -Network.Wai.Logger.IP │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ -partitioned │ │ │ │ -samesite │ │ │ │ -httponly │ │ │ │ -; Partitioned │ │ │ │ -; SameSite=None │ │ │ │ -; SameSite=Strict │ │ │ │ -; SameSite=Lax │ │ │ │ -; Secure │ │ │ │ -; HttpOnly │ │ │ │ -; Domain= │ │ │ │ -; Max-Age= │ │ │ │ -; Expires= │ │ │ │ -'SetCookie │ │ │ │ -SetCookie │ │ │ │ -SameSiteOption │ │ │ │ -Web.Cookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX │ │ │ │ -%a, %d-%b-%Y %X GMT │ │ │ │ -True, setCookieSameSite = │ │ │ │ -, setCookiePartitioned = │ │ │ │ -False, setCookieSameSite = │ │ │ │ -, setCookieSecure = │ │ │ │ -, setCookieHttpOnly = │ │ │ │ -, setCookieDomain = │ │ │ │ -, setCookieMaxAge = │ │ │ │ -, setCookieExpires = │ │ │ │ -, setCookiePath = │ │ │ │ -, setCookieValue = │ │ │ │ -SetCookie {setCookieName = │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.SetCookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Lax │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Strict │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.None │ │ │ │ -Data.ByteString.Base64 │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -invalid padding at offset: │ │ │ │ -errorEmptyList │ │ │ │ -Base64-encoded bytestring has invalid padding │ │ │ │ -Base64-encoded bytestring has invalid size │ │ │ │ -Base64-encoded bytestring is unpadded or has invalid padding │ │ │ │ -Base64-encoded bytestring required to be unpadded │ │ │ │ -invalid character at offset: │ │ │ │ -non-canonical encoding detected at offset: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Base64.encode: input too long │ │ │ │ -./Data/ByteString/Base64/Internal.hs │ │ │ │ -EncodeTable │ │ │ │ -'Unpadded │ │ │ │ -'Don'tCare │ │ │ │ -Data.ByteString.Base64.Internal │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.ET │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Padded │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Don'tCare │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Unpadded │ │ │ │ -System.Console.ANSI.Codes │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ - (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ - (gray) is outside of the range 0 to 23. │ │ │ │ -toEnum{Color}: tag ( │ │ │ │ -toEnum{ColorIntensity}: tag ( │ │ │ │ -toEnum{ConsoleLayer}: tag ( │ │ │ │ -toEnum{BlinkSpeed}: tag ( │ │ │ │ -toEnum{Underlining}: tag ( │ │ │ │ -toEnum{ConsoleIntensity}: tag ( │ │ │ │ +Error: couldn't start native file manager: │ │ │ │ +fsnotify: handler threw exception: │ │ │ │ +'WatchManager │ │ │ │ +WatchManager │ │ │ │ +Should never happen │ │ │ │ +src/System/FSNotify.hs │ │ │ │ +System.FSNotify │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.WatchManager │ │ │ │ +'C:FileListener │ │ │ │ +FileListener │ │ │ │ +System.FSNotify.Listener │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Listener.C:FileListener │ │ │ │ +EventType │ │ │ │ +'AddedEvent │ │ │ │ +'ModifiedEvent │ │ │ │ +'RemovedEvent │ │ │ │ +WatchKey │ │ │ │ +'WatchKey │ │ │ │ +WatchData │ │ │ │ +'WatchData │ │ │ │ +PollManager │ │ │ │ +'PollManager │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +System.FSNotify.Polling │ │ │ │ +src/System/FSNotify/Polling.hs │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.PollManager │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.WatchData │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.AddedEvent │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.ModifiedEvent │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Polling.RemovedEvent │ │ │ │ +'WatchConfig │ │ │ │ +WatchConfig │ │ │ │ +'ThreadPerEvent │ │ │ │ +'ThreadPerWatch │ │ │ │ +'SingleThread │ │ │ │ +ThreadingMode │ │ │ │ +'WatchModePoll │ │ │ │ +'WatchModeOS │ │ │ │ +WatchMode │ │ │ │ +'CloseWrite │ │ │ │ +'WatchedDirectoryRemoved │ │ │ │ +'Removed │ │ │ │ +'ModifiedAttributes │ │ │ │ +'Modified │ │ │ │ +'Unknown │ │ │ │ +'IsDirectory │ │ │ │ +EventIsDirectory │ │ │ │ +System.FSNotify.Types │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +watchModePollInterval │ │ │ │ +eventString │ │ │ │ +src/System/FSNotify/Types.hs:48:13-14|case │ │ │ │ +IsDirectory, eventString = │ │ │ │ +IsFile, eventString = │ │ │ │ +IsDirectory} │ │ │ │ +, eventIsDirectory = │ │ │ │ +, eventTime = │ │ │ │ +eventPath = │ │ │ │ +Unknown { │ │ │ │ +CloseWrite { │ │ │ │ +WatchedDirectoryRemoved { │ │ │ │ +Removed { │ │ │ │ +ModifiedAttributes { │ │ │ │ +Modified { │ │ │ │ +IsDirectory │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchConfig │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.SingleThread │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.ThreadPerWatch │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.ThreadPerEvent │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchModePoll │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchModeOS │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Added │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Modified │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.ModifiedAttributes │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Removed │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.WatchedDirectoryRemoved │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.CloseWrite │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.Unknown │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.IsFile │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Types.IsDirectory │ │ │ │ +Error removing watch: │ │ │ │ +src/System/FSNotify/Linux.hs │ │ │ │ +'EventVarietyMismatchException │ │ │ │ +'INotifyListener │ │ │ │ +INotifyListener │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +System.FSNotify.Linux │ │ │ │ +EventVarietyMismatchException │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Linux.EventVarietyMismatchException │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8:System.FSNotify.Linux.INotifyListener │ │ │ │ +src/System/FSNotify/Linux/Util.hs │ │ │ │ +System.FSNotify.Linux.Util │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +System.FSNotify.Find │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +System.FSNotify.Path │ │ │ │ +fsnotify-0.4.4.0-6m7s18kcWJuD4T1piCUqO8 │ │ │ │ +initINotify │ │ │ │ +> P256_BITSPERDIGIT) == 0 │ │ │ │ +top <= 1 │ │ │ │ +top == 0 │ │ │ │ +SHA-512/%d │ │ │ │ + │ │ │ │ +cbits/decaf/ed448goldilocks/decaf.c │ │ │ │ +position >= 0 │ │ │ │ +current==0 │ │ │ │ +API_NS(point_valid)(p) | ~succ │ │ │ │ +API_NS(point_valid)(p) || ~succ │ │ │ │ +control_var[contv].addend │ │ │ │ +control_pre[contp].addend │ │ │ │ +contv == ncb_var │ │ │ │ +contp == ncb_pre │ │ │ │ +SigEd448 │ │ │ │ +cbits/decaf/p448/arch_32/f_impl.c │ │ │ │ +cbits/decaf/p448/f_generic.c │ │ │ │ +word_is_zero((word_t)scarry) | word_is_zero((word_t)scarry+1) │ │ │ │ +word_is_zero((word_t)(carry) + scarry_0) │ │ │ │ +cbits/decaf/ed448goldilocks/scalar.c │ │ │ │ +trailing == 0 │ │ │ │ +residue==0 │ │ │ │ +trailing==0 │ │ │ │ +dup2(child_end) │ │ │ │ +close(child_end) │ │ │ │ +close(parent_end) │ │ │ │ +setup_std_handle_fork(invalid behavior) │ │ │ │ +fcntl(F_DUP_FD) │ │ │ │ +getpwuid │ │ │ │ +initgroups │ │ │ │ +read pipe │ │ │ │ +read pipe bad length │ │ │ │ +/dev/null │ │ │ │ +posix_spawn_file_actions_addopen │ │ │ │ +posix_spawn_file_actions_addclose │ │ │ │ +posix_spawn_file_actions_adddup2 │ │ │ │ +posix_spawn_file_actions_adddup2(child_end) │ │ │ │ +posix_spawn_file_actions_addclose(child_end) │ │ │ │ +posix_spawn_file_actions_addclose(parent_end) │ │ │ │ +posix_spawn_file_actions_addclose(invalid behavior) │ │ │ │ +posix_spawn_file_actions_init │ │ │ │ +posix_spawnattr_init │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ +sigemptyset │ │ │ │ +sigaddset(SIGINT) │ │ │ │ +sigaddset(SIGQUIT) │ │ │ │ +posix_spawnattr_setsigdefault │ │ │ │ +posix_spawnattr_setflags │ │ │ │ +posix_spawnp │ │ │ │ +0123456789abcdef │ │ │ │ +forkOS_entry │ │ │ │ +libraries/ghc-internal/cbits/inputReady.c │ │ │ │ +libraries/ghc-bignum/cbits/gmp_wrappers.c │ │ │ │ +xn == 1 || y != 0 │ │ │ │ +xn >= yn │ │ │ │ +xn == yn || yn > 1 || y0[0] != 0 │ │ │ │ +rn <= xn │ │ │ │ +0 <= *gn && *gn <= gn0 │ │ │ │ +sn <= mp_size_abs(yn) │ │ │ │ +tn <= mp_size_abs(xn) │ │ │ │ +2 <= base && base <= 256 │ │ │ │ +msbf == 0 || msbf == 1 │ │ │ │ +srclen <= SIZEOF_HSWORD │ │ │ │ +rn == sn || rn == sn+1 │ │ │ │ +rop[0]._mp_size > 0 │ │ │ │ +!mp_limb_zero_p(mp,mn) │ │ │ │ +0 < rn && rn <= mn │ │ │ │ +r[0]._mp_size == 0 || r[0]._mp_size == 1 │ │ │ │ +mp[0] & 1 │ │ │ │ +rn == 0 || rn == 1 │ │ │ │ +rts/Capability.c │ │ │ │ +ACQUIRE_LOCK failed (%s:%d): %d │ │ │ │ +RELEASE_LOCK: I do not own this lock: %s %d │ │ │ │ +initCapability │ │ │ │ +moreCapabilities │ │ │ │ +Too many NUMA nodes (max %d) │ │ │ │ +available NUMA node set is empty │ │ │ │ +initCapabilities │ │ │ │ +Can't put stack cloning result into MVar. │ │ │ │ +rts/FileLock.c │ │ │ │ +lockFile │ │ │ │ +foreignExportStablePtr │ │ │ │ +rts/Globals.c │ │ │ │ +allocSegment │ │ │ │ +allocHashList │ │ │ │ +allocHashTable │ │ │ │ +initCapabilityIOManager │ │ │ │ +warning: setIOManagerControlFd called with illegal capability number. │ │ │ │ +rts/Messages.c │ │ │ │ +executeMessage: %p │ │ │ │ +rts/IPE.c │ │ │ │ +An IPE buffer list node has been compressed, but the decompression library (zstd) is not available. │ │ │ │ +updateIpeMap: ip_ents │ │ │ │ +removeFromQueues: %d │ │ │ │ +throwTo: unrecognised why_blocked (%d) │ │ │ │ +error: %s: the rts is not paused. Did you forget to call rts_pause? │ │ │ │ +error: %s: called from a different OS thread than rts_pause. │ │ │ │ +error: %s: the pausing thread does not own all capabilities. │ │ │ │ + Have you manually released a capability after calling rts_pause? │ │ │ │ +error: a C finalizer called back into Haskell. │ │ │ │ + This was previously allowed, but is disallowed in GHC 6.10.2 and later. │ │ │ │ + To create finalizers that may call back into Haskell, use │ │ │ │ + Foreign.Concurrent.newForeignPtr instead of Foreign.newForeignPtr. │ │ │ │ +error: rts_lock: The RTS is already paused by this thread. │ │ │ │ + There is no need to call rts_lock if you have already called rts_pause. │ │ │ │ +rts/RtsAPI.c │ │ │ │ +%s: uncaught exception │ │ │ │ +%s: interrupted │ │ │ │ +%s: Return code (%d) not ok │ │ │ │ +error: rts_pause: attempting to pause via an unsafe FFI call. │ │ │ │ + Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ +error: rts_pause: attempting to pause from a Task that owns a capability. │ │ │ │ + Have you already acquired a capability e.g. with rts_lock? │ │ │ │ +error: rts_pause: This thread has already paused the RTS. │ │ │ │ +rts_pause │ │ │ │ +rts_resume │ │ │ │ +rts_listThreads │ │ │ │ +rts_listMiscRoots │ │ │ │ +hs_try_putmvar │ │ │ │ +Link with -rtsopts to enable them. │ │ │ │ +Use hs_init_with_rtsopts() to enable them. │ │ │ │ +bad RTS option: %s │ │ │ │ +error in RTS option %s: size outside allowed range (%u - %u) │ │ │ │ +RtsFlags.c:appendRtsArg │ │ │ │ +RtsFlags.c:splitRtsFlags() │ │ │ │ +copyArgv 1 │ │ │ │ +Most RTS options are disabled. %s │ │ │ │ +RTS options are disabled. %s │ │ │ │ +RTS options are disabled for setuid binaries. %s │ │ │ │ +unexpected RTS argument: %s │ │ │ │ +install-signal-handlers=yes │ │ │ │ +install-signal-handlers=no │ │ │ │ +install-seh-handlers=yes │ │ │ │ +install-seh-handlers=no │ │ │ │ +generate-stack-traces=yes │ │ │ │ +generate-stack-traces=no │ │ │ │ +generate-crash-dumps │ │ │ │ +null-eventlog-writer │ │ │ │ +machine-readable │ │ │ │ +disable-delayed-os-memory-return │ │ │ │ +internal-counters │ │ │ │ +io-manager=native │ │ │ │ +io-manager=posix │ │ │ │ +eventlog-flush-interval= │ │ │ │ +bad value for --eventlog-flush-interval │ │ │ │ +copying-gc │ │ │ │ +nonmoving-gc │ │ │ │ +nonmoving-dense-allocator-count= │ │ │ │ +bad value for --nonmoving-dense-allocator-count │ │ │ │ +write-tix-file=yes │ │ │ │ +write-tix-file=no │ │ │ │ +%s: This GHC build was compiled without NUMA support. │ │ │ │ +%s: unknown flag │ │ │ │ +%s: OS reports NUMA is not available │ │ │ │ +long-gc-sync= │ │ │ │ +no-automatic-heap-samples │ │ │ │ +no-automatic-time-samples │ │ │ │ +automatic-era-increment │ │ │ │ +unknown RTS option: %s │ │ │ │ +the flag %s requires the program to be built with -debug │ │ │ │ +bad value for -maxN │ │ │ │ +Can't open stats file %s │ │ │ │ +flag -po expects an argument │ │ │ │ +the flag %s requires the program to be built with -prof │ │ │ │ +-h is deprecated, use -hT instead. │ │ │ │ +bad value for -i │ │ │ │ +bad value for -C │ │ │ │ +bad value for -V │ │ │ │ +bad value for -N │ │ │ │ +Using large values for -N is not allowed by default. %s │ │ │ │ +incomplete RTS option: %s │ │ │ │ +-qn must be 1 or greater │ │ │ │ +bad value for -e │ │ │ │ +the flag %s requires the program to be built with -ticky │ │ │ │ +-ol expects filename │ │ │ │ +Unknown output flag -o%c │ │ │ │ +Program not compiled with ticky-ticky support │ │ │ │ +unknown trace option: %c │ │ │ │ +-xb: requires argument │ │ │ │ +The -xt option has been removed (#16795) │ │ │ │ +flag -%c given an argument when none was expected: %s │ │ │ │ +Internal error in the RTS options parser │ │ │ │ +setupRtsFlags │ │ │ │ +Warning: Ignoring GHCRTS variable as RTS options are disabled. │ │ │ │ + %s │ │ │ │ +stack chunk buffer size (-kb) must be less than 50%% │ │ │ │ +of the stack chunk size (-kc) │ │ │ │ +Maximum heap size (-M) is smaller than suggested heap size (-H) │ │ │ │ +Setting maximum heap size to suggested heap size ( %llu ) │ │ │ │ +maximum heap size (-M) is smaller than minimum alloc area size (-A) │ │ │ │ +The non-moving collector doesn't support -G1 │ │ │ │ +The mark-region collector can only be used with profiling │ │ │ │ +when linked against the profiled RTS. │ │ │ │ +The non-moving collector cannot be used in conjunction with │ │ │ │ +the compacting collector. │ │ │ │ +The ticky-ticky eventlog output cannot be used in conjunction with │ │ │ │ ++RTS -r. │ │ │ │ +Usage: [+RTS | -RTS ] ... --RTS │ │ │ │ + +RTS Indicates run time system options follow │ │ │ │ + -RTS Indicates program arguments follow │ │ │ │ + --RTS Indicates that ALL subsequent arguments will be given to the │ │ │ │ + program (including any of these RTS flags) │ │ │ │ +The following run time system options may be available (note that some │ │ │ │ +of these may not be usable unless this program was linked with the -rtsopts │ │ │ │ + -? Prints this message and exits; the program is not executed │ │ │ │ + --info Print information about the RTS used by this program │ │ │ │ + --nonmoving-gc │ │ │ │ + Selects the non-moving mark-and-sweep garbage collector to │ │ │ │ + manage the oldest generation. │ │ │ │ + --copying-gc │ │ │ │ + Selects the copying garbage collector to manage all generations. │ │ │ │ + -K Sets the maximum stack size (default: 80% of the heap) │ │ │ │ + e.g.: -K32k -K512k -K8M │ │ │ │ + -ki Sets the initial thread stack size (default 1k) e.g.: -ki4k -ki2m │ │ │ │ + -kc Sets the stack chunk size (default 32k) │ │ │ │ + -kb Sets the stack chunk buffer size (default 1k) │ │ │ │ + -A Sets the minimum allocation area size (default 4m) e.g.: -A20m -A10k │ │ │ │ + -AL Sets the amount of large-object memory that can be allocated │ │ │ │ + before a GC is triggered (default: the value of -A) │ │ │ │ + -F Sets the collecting threshold for old generations as a factor of │ │ │ │ + the live data in that generation the last time it was collected │ │ │ │ + (default: 2.0) │ │ │ │ + -Fd Sets the inverse rate which memory is returned to the OS after being │ │ │ │ + optimistically retained after being allocated. Subsequent major │ │ │ │ + collections not caused by heap overflow will return an amount of │ │ │ │ + memory controlled by this factor (higher is slower). Setting the factor │ │ │ │ + to 0 means memory is not returned. │ │ │ │ + (default 4.0) │ │ │ │ + -n Allocation area chunk size (0 = disabled, default: 0) │ │ │ │ + -O Sets the minimum size of the old generation (default 1M) │ │ │ │ + -M Sets the maximum heap size (default unlimited) e.g.: -M256k -M1G │ │ │ │ + -H Sets the minimum heap size (default 0M) e.g.: -H24m -H1G │ │ │ │ + -xb Sets the address from which a suitable start for the heap memory │ │ │ │ + will be searched from. This is useful if the default address │ │ │ │ + clashes with some third-party library. │ │ │ │ + -xn Use the non-moving collector for the old generation. │ │ │ │ + -m Minimum % of heap which must be available (default 3%) │ │ │ │ + -G Number of generations (default: 2) │ │ │ │ + -c Use in-place compaction instead of copying in the oldest generation │ │ │ │ + when live data is at least % of the maximum heap size set with │ │ │ │ + -M (default: 30%) │ │ │ │ + -c Use in-place compaction for all oldest generation collections │ │ │ │ + (the default is to use copying) │ │ │ │ + -w Use mark-region for the oldest generation (experimental) │ │ │ │ + -I Perform full GC after idle time (default: 0.3, 0 == off) │ │ │ │ + -T Collect GC statistics (useful for in-program statistics access) │ │ │ │ + -t[] One-line GC statistics (if omitted, uses stderr) │ │ │ │ + -s[] Summary GC statistics (if omitted, uses stderr) │ │ │ │ + -S[] Detailed GC statistics (if omitted, uses stderr) │ │ │ │ + -Z Don't squeeze out update frames on context switch │ │ │ │ + -B Sound the bell at the start of each garbage collection │ │ │ │ + -h Heap residency profile (output file .hp) │ │ │ │ + -hT Produce a heap profile grouped by closure type │ │ │ │ + -hi Produce a heap profile grouped by info table address │ │ │ │ + -po Override profiling output file name prefix (program name by default) │ │ │ │ + -i Time between heap profile samples (seconds, default: 0.1) │ │ │ │ + --no-automatic-heap-samples │ │ │ │ + Do not start the heap profile interval timer on start-up, │ │ │ │ + Rather, the application will be responsible for triggering │ │ │ │ + heap profiler samples. │ │ │ │ + -ol Send binary eventlog to (default: .eventlog) │ │ │ │ + -l[flags] Log events to a file │ │ │ │ + where [flags] can contain: │ │ │ │ + s scheduler events │ │ │ │ + g GC and heap events │ │ │ │ + n non-moving GC heap census events │ │ │ │ + p par spark events (sampled) │ │ │ │ + f par spark events (full detail) │ │ │ │ + u user events (emitted from Haskell code) │ │ │ │ + a all event classes above │ │ │ │ + -x disable an event class, for any flag above │ │ │ │ + the initial enabled event classes are 'sgpu' │ │ │ │ + --eventlog-flush-interval= │ │ │ │ + Periodically flush the eventlog at the specified interval. │ │ │ │ + -C Context-switch interval in seconds. │ │ │ │ + 0 or no argument means switch as often as possible. │ │ │ │ + Default: 0.02 sec. │ │ │ │ + -V Master tick interval in seconds (0 == disable timer). │ │ │ │ + This sets the resolution for -C and the heap profile timer -i, │ │ │ │ + and is the frequency of time profile samples. │ │ │ │ + Default: 0.01 sec. │ │ │ │ + -N[] Use processors (default: 1, -N alone determines │ │ │ │ + the number of processors to use automatically) │ │ │ │ + -maxN[] Use up to processors automatically │ │ │ │ + -qg[] Use parallel GC only for generations >= │ │ │ │ + (default: 0, -qg alone turns off parallel GC) │ │ │ │ + -qb[] Use load-balancing in the parallel GC only for generations >= │ │ │ │ + (default: 1 for -A < 32M, 0 otherwise; │ │ │ │ + -qb alone turns off load-balancing) │ │ │ │ + -qn Use threads for parallel GC (defaults to value of -N) │ │ │ │ + -qa Use the OS to set thread affinity (experimental) │ │ │ │ + -qm Don't automatically migrate threads between CPUs │ │ │ │ + -qi If a processor has been idle for the last GCs, do not │ │ │ │ + wake it up for a non-load-balancing parallel GC. │ │ │ │ + (0 disables, default: 0) │ │ │ │ + --numa[=] │ │ │ │ + Use NUMA, nodes given by (default: off) │ │ │ │ + --install-signal-handlers= │ │ │ │ + Install signal handlers (default: yes) │ │ │ │ + --io-manager= │ │ │ │ + The I/O manager subsystem to use. (default: posix) │ │ │ │ + -e Maximum number of outstanding local sparks (default: 4096) │ │ │ │ + -xq The allocation limit given to a thread after it receives │ │ │ │ + an AllocationLimitExceeded exception. (default: 100k) │ │ │ │ + -Mgrace= │ │ │ │ + The amount of allocation after the program receives a │ │ │ │ + HeapOverflow exception before the exception is thrown again, if │ │ │ │ + the program is still exceeding the heap limit. │ │ │ │ + --write-tix-file= │ │ │ │ + Whether to write .tix at the end of execution. │ │ │ │ + (default: yes) │ │ │ │ +RTS options may also be specified using the GHCRTS environment variable. │ │ │ │ +Other RTS options may be available for programs compiled a different way. │ │ │ │ +The GHC User's Guide has full details. │ │ │ │ +main thread exited (uncaught exception) │ │ │ │ +interrupted │ │ │ │ +main thread completed with invalid status │ │ │ │ +%s: internal error: │ │ │ │ +internal error: │ │ │ │ +arm_unknown_linux │ │ │ │ + (GHC version %s for %s) │ │ │ │ + Please report this as a GHC bug: https://www.haskell.org/ghc/reportabug │ │ │ │ +ASSERTION FAILED: file %s, line %u │ │ │ │ +Encountered incorrectly aligned pointer. This can't be good. │ │ │ │ +Encountered out of bounds array access. │ │ │ │ +Encountered overlapping source/destination ranges in a memcpy-using op. │ │ │ │ +warning: too many hs_exit()s │ │ │ │ +hs_init_ghc: reinitializing the RTS after shutdown is not currently supported │ │ │ │ + │ │ │ │ +stgStrndup │ │ │ │ +%llu,%03llu │ │ │ │ +%llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ + [("GHC RTS", "YES") │ │ │ │ +GHC version │ │ │ │ + ,("%s", "%s") │ │ │ │ +armv7-unknown-linux │ │ │ │ +Build platform │ │ │ │ +Build architecture │ │ │ │ +Build OS │ │ │ │ +Build vendor │ │ │ │ +Host platform │ │ │ │ +Host architecture │ │ │ │ +Host vendor │ │ │ │ +Target platform │ │ │ │ +Target architecture │ │ │ │ +Target OS │ │ │ │ +Target vendor │ │ │ │ +Word size │ │ │ │ +Compiler unregisterised │ │ │ │ +Tables next to code │ │ │ │ +Flag -with-rtsopts │ │ │ │ +acquireAllCapabilities: got the wrong capability │ │ │ │ +rts/Schedule.c │ │ │ │ +forkProcess │ │ │ │ +setNumCapabilities: Capability count must be positive │ │ │ │ +setNumCapabilities: Attempt to increase capability count beyond maximum capability count %u; clamping... │ │ │ │ +scheduleDoGC │ │ │ │ +schedule: re-entered unsafely. │ │ │ │ + Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ +sched_state: %u │ │ │ │ +schedule: invalid prev_what_next=%u field │ │ │ │ +allocation of %ld bytes too large (GHC should have complained at compile-time) │ │ │ │ +finished bound thread that isn't mine │ │ │ │ +schedule: invalid thread return code %d │ │ │ │ +resurrectThreads: thread blocked in a strange way: %d │ │ │ │ +spark evaluator │ │ │ │ +rts/StableName.c │ │ │ │ +initStableNameTable │ │ │ │ +enlargeStableNameTable │ │ │ │ +rts/StablePtr.c │ │ │ │ +initStablePtrTable │ │ │ │ +enlargeStablePtrTable │ │ │ │ +rts/StaticPtrTable.c │ │ │ │ +hs_spt_insert: entry │ │ │ │ + Alloc Copied Live GC GC TOT TOT Page Flts │ │ │ │ + bytes bytes bytes user elap user elap │ │ │ │ +initStats │ │ │ │ +rts/Stats.c │ │ │ │ +# sync %6.3f │ │ │ │ +%9llu %9llu %9llu │ │ │ │ + %6.3f %6.3f %8.3f %8.3f %4u %4u (Gen: %2d) │ │ │ │ +alloc_RTSSummaryStats.gc_summary_stats │ │ │ │ +%9u %9.9s %9.9s │ │ │ │ + %6.3f %6.3f │ │ │ │ +%16s bytes allocated in the heap │ │ │ │ +%16s bytes copied during GC │ │ │ │ +%16s bytes maximum residency (%u sample(s)) │ │ │ │ +%16s bytes maximum slop │ │ │ │ +%16llu MiB total memory in use (%llu MiB lost due to fragmentation) │ │ │ │ + Tot time (elapsed) Avg pause Max pause │ │ │ │ + Gen %2d %5d colls, %5d par %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ + Gen %2d %5d syncs, %6.3fs %3.4fs %3.4fs │ │ │ │ + Gen %2d concurrent, %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ + Parallel GC work balance: %.2f%% (serial 0%%, perfect 100%%) │ │ │ │ + TASKS: %d (%d bound, %d peak workers (%d total), using -N%d) │ │ │ │ + SPARKS: %llu (%u converted, %u overflowed, %u dud, %u GC'd, %u fizzled) │ │ │ │ + INIT time %7.3fs (%7.3fs elapsed) │ │ │ │ + MUT time %7.3fs (%7.3fs elapsed) │ │ │ │ + GC time %7.3fs (%7.3fs elapsed) │ │ │ │ + CONC GC time %7.3fs (%7.3fs elapsed) │ │ │ │ + EXIT time %7.3fs (%7.3fs elapsed) │ │ │ │ + Total time %7.3fs (%7.3fs elapsed) │ │ │ │ + Alloc rate %s bytes per MUT second │ │ │ │ + Productivity %5.1f%% of total user, %.1f%% of total elapsed │ │ │ │ +Internal Counters require the RTS to be built with PROF_SPIN │ │ │ │ +bytes allocated │ │ │ │ + [("%s", "%llu") │ │ │ │ + ,("num_GCs", "%u") │ │ │ │ + ,("average_bytes_used", "%llu") │ │ │ │ + ,("max_bytes_used", "%llu") │ │ │ │ + ,("num_byte_usage_samples", "%u") │ │ │ │ + ,("peak_megabytes_allocated", "%llu") │ │ │ │ + ,("init_cpu_seconds", "%f") │ │ │ │ + ,("init_wall_seconds", "%f") │ │ │ │ + ,("mut_cpu_seconds", "%f") │ │ │ │ + ,("mut_wall_seconds", "%f") │ │ │ │ + ,("GC_cpu_seconds", "%f") │ │ │ │ + ,("GC_wall_seconds", "%f") │ │ │ │ + ,("exit_cpu_seconds", "%f") │ │ │ │ + ,("exit_wall_seconds", "%f") │ │ │ │ + ,("total_cpu_seconds", "%f") │ │ │ │ + ,("total_wall_seconds", "%f") │ │ │ │ + ,("major_gcs", "%u") │ │ │ │ + ,("allocated_bytes", "%llu") │ │ │ │ + ,("max_live_bytes", "%llu") │ │ │ │ + ,("max_large_objects_bytes", "%llu") │ │ │ │ + ,("max_compact_bytes", "%llu") │ │ │ │ + ,("max_slop_bytes", "%llu") │ │ │ │ + ,("max_mem_in_use_bytes", "%llu") │ │ │ │ + ,("cumulative_live_bytes", "%llu") │ │ │ │ + ,("copied_bytes", "%llu") │ │ │ │ + ,("par_copied_bytes", "%llu") │ │ │ │ + ,("cumulative_par_max_copied_bytes", "%llu") │ │ │ │ + ,("cumulative_par_balanced_copied_bytes", "%llu") │ │ │ │ + ,("fragmentation_bytes", "%llu") │ │ │ │ + ,("alloc_rate", "%llu") │ │ │ │ + ,("productivity_cpu_percent", "%f") │ │ │ │ + ,("productivity_wall_percent", "%f") │ │ │ │ + ,("bound_task_count", "%u") │ │ │ │ + ,("sparks_count", "%llu") │ │ │ │ + ,("sparks_converted", "%u") │ │ │ │ + ,("sparks_overflowed", "%u") │ │ │ │ + ,("sparks_dud ", "%u") │ │ │ │ + ,("sparks_gcd", "%u") │ │ │ │ + ,("sparks_fizzled", "%u") │ │ │ │ + ,("work_balance", "%f") │ │ │ │ + ,("n_capabilities", "%u") │ │ │ │ + ,("task_count", "%u") │ │ │ │ + ,("peak_worker_count", "%u") │ │ │ │ + ,("worker_count", "%u") │ │ │ │ + ,("gen_%u_collections", "%u") │ │ │ │ + ,("gen_%u_par_collections", "%u") │ │ │ │ + ,("gen_%u_cpu_seconds", "%f") │ │ │ │ + ,("gen_%u_wall_seconds", "%f") │ │ │ │ + ,("gen_%u_max_pause_seconds", "%f") │ │ │ │ + ,("gen_%u_avg_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_sync_wall_seconds", "%f") │ │ │ │ + ,("nonmoving_sync_max_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_sync_avg_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_cpu_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_wall_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_max_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_avg_pause_seconds", "%f") │ │ │ │ +<> │ │ │ │ +---------------------------------------------------------------------- │ │ │ │ + Gen Max Mut-list Blocks Large Compacts Live Slop │ │ │ │ + Blocks Bytes Objects │ │ │ │ +---------------------------------------------------------------------- │ │ │ │ +%5d %7u %9d │ │ │ │ +%8u %8d %8d %9u %9u │ │ │ │ +---------------------------------------------------------------------- │ │ │ │ +%51s%9u %9u │ │ │ │ +newInCall │ │ │ │ +rts/Task.c │ │ │ │ +freeMyTask() called, but the Task is not stopped; ignoring │ │ │ │ +freeMyTask() called on a worker; ignoring │ │ │ │ +newBoundTask: RTS is not initialised; call hs_init() first │ │ │ │ +ghc_worker │ │ │ │ +failed to create OS thread │ │ │ │ +rts/Threads.c │ │ │ │ +removeThreadFromQueue: not found │ │ │ │ +removeThreadFromDeQueue: not found │ │ │ │ +threadStackUnderflow: not enough space for return values │ │ │ │ +listThreads: Found too few threads │ │ │ │ +rts/TopHandler.c │ │ │ │ +getTopHandlerThread: neither a WEAK nor a DEAD_WEAK: %p %p %d │ │ │ │ +GHC-%s %s │ │ │ │ +DeQue,roundUp2: invalid size 0 requested │ │ │ │ +newWSDeque │ │ │ │ +newWSDeque:data space │ │ │ │ +printAndClearEventLog: could not flush event log │ │ │ │ +rts/eventlog/EventLog.c │ │ │ │ +eventlog_init_func │ │ │ │ +moreCapEventBufs │ │ │ │ +initEventsBuf │ │ │ │ +postSchedEvent: unknown event tag %d │ │ │ │ +postSparkEvent: unknown event tag %d │ │ │ │ +postCapEvent: unknown event tag %d │ │ │ │ +postCapsetEvent: unknown event tag %d │ │ │ │ +Event size exceeds EVENT_PAYLOAD_SIZE_MAX, bail out │ │ │ │ +Event size exceeds buffer size, bail out │ │ │ │ +Event size exceeds EVENT_PAYLOAD_SIZE_MAX, record only %u out of %u args │ │ │ │ +postHeapEvent: unknown event tag %d │ │ │ │ +getHeapProfBreakdown: unknown heap profiling mode │ │ │ │ +Create thread │ │ │ │ +Run thread │ │ │ │ +Stop thread │ │ │ │ +Thread runnable │ │ │ │ +Migrate thread │ │ │ │ +Wakeup thread │ │ │ │ +Starting GC │ │ │ │ +Finished GC │ │ │ │ +Request sequential GC │ │ │ │ +Request parallel GC │ │ │ │ +Create spark thread │ │ │ │ +Log message │ │ │ │ +Block marker │ │ │ │ +User message │ │ │ │ +GC working │ │ │ │ +Create capability set │ │ │ │ +Delete capability set │ │ │ │ +Add capability to capability set │ │ │ │ +Remove capability from capability set │ │ │ │ +RTS name and version │ │ │ │ +Program arguments │ │ │ │ +Program environment variables │ │ │ │ +Process ID │ │ │ │ +Parent process ID │ │ │ │ +Spark counters │ │ │ │ +Spark create │ │ │ │ +Spark dud │ │ │ │ +Spark overflow │ │ │ │ +Spark run │ │ │ │ +Spark steal │ │ │ │ +Spark fizzle │ │ │ │ +Spark GC │ │ │ │ +Intern string │ │ │ │ +Wall clock time │ │ │ │ +Thread label │ │ │ │ +Create capability │ │ │ │ +Delete capability │ │ │ │ +Disable capability │ │ │ │ +Enable capability │ │ │ │ +Total heap memory ever allocated │ │ │ │ +Current heap size (number of allocated mblocks) │ │ │ │ +Current heap live data │ │ │ │ +Heap static parameters │ │ │ │ +GC statistics │ │ │ │ +Synchronise stop-the-world GC │ │ │ │ +Task create │ │ │ │ +Task migrate │ │ │ │ +Task delete │ │ │ │ +User marker │ │ │ │ +Empty event for bug #9003 │ │ │ │ +The RTS attempted to return heap memory to the OS │ │ │ │ +Report the size of the heap in blocks │ │ │ │ +Start of heap profile │ │ │ │ +Cost-centre definition │ │ │ │ +Start of heap profile sample │ │ │ │ +Heap profile cost-centre sample │ │ │ │ +Heap profile string sample │ │ │ │ +End of heap profile sample │ │ │ │ +Start of heap profile (biographical) sample │ │ │ │ +Time profile cost-centre stack │ │ │ │ +Start of a time profile │ │ │ │ +An IPE entry │ │ │ │ +User binary message │ │ │ │ +Begin concurrent mark phase │ │ │ │ +End concurrent mark phase │ │ │ │ +Begin concurrent GC synchronisation │ │ │ │ +End concurrent mark synchronisation │ │ │ │ +Begin concurrent sweep phase │ │ │ │ +End concurrent sweep phase │ │ │ │ +Update remembered set flushed │ │ │ │ +Nonmoving heap census │ │ │ │ +Report the amount of segments pruned and remaining on the free list. │ │ │ │ +Ticky-ticky entry counter definition │ │ │ │ +Ticky-ticky entry counter sample │ │ │ │ +Ticky-ticky entry counter begin sample │ │ │ │ +initEventLogFileWriter │ │ │ │ +%s.eventlog │ │ │ │ +%s.%llu.eventlog │ │ │ │ +initEventLogFileWriter: can't open %s │ │ │ │ +rts/eventlog/EventLogWriter.c │ │ │ │ +Warning: slow GC sync: still waiting for cap %d │ │ │ │ +Warning: waited %lluus for GC sync │ │ │ │ +malloc: failed on request for %u bytes; message: %s │ │ │ │ +Heap exhausted; │ │ │ │ +Current maximum heap size is %u bytes (%u MB). │ │ │ │ +Use `+RTS -M' to increase it. │ │ │ │ +Relink with -rtsopts and use `+RTS -M' to increase it. │ │ │ │ +Out of memory │ │ │ │ +Stack space overflow: current size %u bytes. │ │ │ │ +Use `+RTS -Ksize -RTS' to increase it. │ │ │ │ +Relink with -rtsopts and use `+RTS -Ksize -RTS' to increase it. │ │ │ │ +freeGroup: block size is zero │ │ │ │ +allocGroup: requested zero blocks │ │ │ │ +allocGroup: free list corrupted │ │ │ │ +rts/sm/BlockAlloc.c │ │ │ │ +allocAlignedGroupOnNode: allocating megablocks is not supported │ │ │ │ + requested blocks: %u │ │ │ │ + required for alignment: %u │ │ │ │ + megablock size (in blocks): %u │ │ │ │ +MBlock freeing is already deferred │ │ │ │ +MBlock freeing was never deferred │ │ │ │ +rts/sm/GC.c │ │ │ │ +initGcThreads │ │ │ │ +alloc_gc_threads │ │ │ │ +tidyWeakList: not WEAK: %d, %p │ │ │ │ +traverseWeakPtrList │ │ │ │ +Pruning free segment list. │ │ │ │ +sorted free segment list │ │ │ │ +rts/sm/NonMoving.c │ │ │ │ +Finished pruning free segment list. │ │ │ │ +allocators array │ │ │ │ +nonmoving-mark │ │ │ │ +nonmovingInitConcurrentWorker: failed to spawn mark thread: %s │ │ │ │ +Aborted nonmoving collection due to on-going collection │ │ │ │ +Aborted nonmoving collection due to on-going shutdown │ │ │ │ +Starting nonmoving GC preparation │ │ │ │ +mark queue │ │ │ │ +Marking roots for nonmoving GC │ │ │ │ +Finished marking roots for nonmoving GC │ │ │ │ +Finished nonmoving GC preparation │ │ │ │ +rts/sm/NonMovingMark.c │ │ │ │ +updateRemembSetPushThunk: invalid thunk pushed: p=%p, type=%d │ │ │ │ +trace_stack: weird activation record found on stack: %d │ │ │ │ +mark_closure(static): strange closure type %d │ │ │ │ +Strange closure in nonmoving mark: %p │ │ │ │ +mark_closure: unimplemented/strange closure type %d @ %p │ │ │ │ +nonmoving_eval_thunk_selector: strange selectee %d │ │ │ │ +rts/sm/NonMovingSweep.c │ │ │ │ +scavenge_stack: weird activation record found on stack: %d │ │ │ │ +scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ +scavenge_one: strange object %d │ │ │ │ +scavenge_static: strange closure %d │ │ │ │ +scavenge_mark_stack: unimplemented/strange closure type %d @ %p │ │ │ │ +rts/sm/Storage.c │ │ │ │ +storageAddCapabilities │ │ │ │ +initStorage: gens │ │ │ │ +WARNING: compact/sweep is incompatible with -G1; disabled │ │ │ │ +rts/adjustor/LibffiAdjustor.c │ │ │ │ +exec_to_writable: not found │ │ │ │ +createAdjustor │ │ │ │ +char_to_ffi_type: unknown type '%c' │ │ │ │ +createAdjustor: convention %d not supported on this platform │ │ │ │ +ffi_prep_cif failed: %d │ │ │ │ +ffi_alloc_prep_closure failed: %d │ │ │ │ +createAdjustor: failed to allocate memory │ │ │ │ +clock_gettime │ │ │ │ +getCurrentThreadCPUTime: no supported │ │ │ │ +Ticker: poll failed: %s │ │ │ │ +Ticker: read(timerfd) failed with %s and returned %zd │ │ │ │ +rts/posix/ticker/TimerFd.c │ │ │ │ +timerfd_create: %s │ │ │ │ +timerfd_settime: %s │ │ │ │ +pipe: %s │ │ │ │ +ghc_ticker │ │ │ │ +Ticker: Failed to spawn thread: %s │ │ │ │ +Ticker: Failed to write to pipe: %s │ │ │ │ +Ticker: Failed to join: %s │ │ │ │ +out of memory (requested %u bytes) │ │ │ │ +getMBlock: mmap: %s │ │ │ │ +gen_map_mblocks: munmap failed │ │ │ │ +getMBlock: munmap failed │ │ │ │ +getPageSize: cannot get page size │ │ │ │ +osNumaMask: too many NUMA nodes (%d) │ │ │ │ +rts/posix/OSThreads.c │ │ │ │ +pthread_cond_timedwait failed │ │ │ │ +createAttachedOSThread │ │ │ │ +newThreadLocalKey: %s │ │ │ │ +setThreadLocalVar: %s │ │ │ │ +freeThreadLocalKey: %s │ │ │ │ +numa_run_on_node │ │ │ │ +joinOSThread: error %d │ │ │ │ +lost signal due to full pipe: %d │ │ │ │ +This build does not support backtraces. │ │ │ │ +ioManagerWakeup: write │ │ │ │ +ioManagerDie: write │ │ │ │ +rts/posix/Signals.c │ │ │ │ +more_handlers │ │ │ │ +stg_sig_install: bad spi │ │ │ │ +sigaction │ │ │ │ +sigprocmask │ │ │ │ +warning: failed to install SIGINT handler │ │ │ │ +warning: failed to install SIGPIPE handler │ │ │ │ +warning: failed to install SIGQUIT handler │ │ │ │ +warning: failed to install SIGTSTP handler │ │ │ │ +warning: failed to uninstall SIGINT handler │ │ │ │ +warning: failed to uninstall SIGPIPE handler │ │ │ │ +newArena │ │ │ │ +rts/CheckUnload.c │ │ │ │ +reserveOCSectionIndices │ │ │ │ +OCSectionIndices │ │ │ │ +OCSectionIndices::indices │ │ │ │ +Invalid Object │ │ │ │ +closurePtrs: Cannot handle type %s yet │ │ │ │ +heap_view_closurePtrs │ │ │ │ +Hpc failure: %s │ │ │ │ +(perhaps remove %s file?) │ │ │ │ +(perhaps remove .tix file?) │ │ │ │ +HPCTIXDIR │ │ │ │ +HPCTIXFILE │ │ │ │ +Hpc.startupHpc │ │ │ │ +%s/%s-%d.tix │ │ │ │ +('%c' '%c') │ │ │ │ +parse error when reading .tix file │ │ │ │ +Hpc.readTix │ │ │ │ +Hpc.expectString │ │ │ │ +in module '%s' │ │ │ │ +module mismatch with .tix/.mix file hash number │ │ │ │ +Hpc.hs_hpc_module │ │ │ │ +inconsistent number of tick boxes │ │ │ │ + TixModule "%s" %u %u [ │ │ │ │ +unsupported tuple size %d │ │ │ │ +bci_MKPAP │ │ │ │ +interpretBCO: hit a CASEFAIL │ │ │ │ +interpretBCO: unknown or unimplemented opcode %d │ │ │ │ +Could not run initializers of Object Code %s. │ │ │ │ +unloadObj: can't find `%s' to unload │ │ │ │ +freeSegments │ │ │ │ +indirect-data │ │ │ │ + │ │ │ │ +(GHCi built-in symbols) │ │ │ │ +ghciInsertToSymbolTable │ │ │ │ +Symbol type mismatch (existing %d, new %d). │ │ │ │ +symbolTypeString: unknown symbol type (%d) │ │ │ │ +Symbol %s was defined by %s to be a %s symbol. │ │ │ │ + yet was defined by %s to be a %s symbol. │ │ │ │ +GHC runtime linker: fatal error: I found a duplicate definition for symbol │ │ │ │ +whilst processing object file │ │ │ │ +The symbol was previously defined in │ │ │ │ +This could be caused by: │ │ │ │ + * Loading two different object files which export the same symbol │ │ │ │ + * Specifying the same object file twice on the GHCi command line │ │ │ │ + * An incorrect `package.conf' entry, causing some object to be │ │ │ │ + loaded twice. │ │ │ │ +__cxa_atexit │ │ │ │ +__cxa_finalize │ │ │ │ +_DYNAMIC │ │ │ │ +__fini_array_end │ │ │ │ +__fini_array_start │ │ │ │ +__dso_handle │ │ │ │ +ghciInsertSymbolTable failed │ │ │ │ +(([^ ()])+\.so([^ :()])*):([ ])*(invalid ELF header|file too short|invalid file format|Exec format error) │ │ │ │ +Compiling re_invalid failed │ │ │ │ +(GROUP|INPUT) *\( *([^ )]+) │ │ │ │ +Compiling re_realso failed │ │ │ │ +rts/Linker.c │ │ │ │ +Warning: If linking fails, consider installing KB2533623. │ │ │ │ + sec %2d[alloc: %d; kind: %d]: %p - %p; mmaped: %p - %p │ │ │ │ +^^ Could not load '%s', dependency unresolved. See top entry above. │ │ │ │ +lookupSymbol: Failed to run initializers. │ │ │ │ +freePreloadObjectFile │ │ │ │ +freeObjectCode │ │ │ │ +mkOc(oc) │ │ │ │ +loadObj: %s: file doesn't exist │ │ │ │ +loadObj: can't open %s │ │ │ │ +mmap: failed. errno = %d │ │ │ │ +Could not load Object Code %s. │ │ │ │ +addSection(SectionFormatInfo) │ │ │ │ +unloadObjNativeObj_: can't find `%p' to unload │ │ │ │ +initSegment(segment) │ │ │ │ +pathdir(path) │ │ │ │ +ptr 0x%p (enable -DDEBUG for more info) │ │ │ │ +obj 0x%p (enable -DDEBUG for more info) │ │ │ │ +INVALID_OBJECT │ │ │ │ +CONSTR_1_0 │ │ │ │ +CONSTR_0_1 │ │ │ │ +CONSTR_2_0 │ │ │ │ +CONSTR_1_1 │ │ │ │ +CONSTR_0_2 │ │ │ │ +CONSTR_NOCAF │ │ │ │ +FUN_STATIC │ │ │ │ +THUNK_1_0 │ │ │ │ +THUNK_0_1 │ │ │ │ +THUNK_2_0 │ │ │ │ +THUNK_1_1 │ │ │ │ +THUNK_0_2 │ │ │ │ +THUNK_STATIC │ │ │ │ +THUNK_SELECTOR │ │ │ │ +AP_STACK │ │ │ │ +IND_STATIC │ │ │ │ +RET_SMALL │ │ │ │ +UPDATE_FRAME │ │ │ │ +CATCH_FRAME │ │ │ │ +UNDERFLOW_FRAME │ │ │ │ +STOP_FRAME │ │ │ │ +BLOCKING_QUEUE │ │ │ │ +BLACKHOLE │ │ │ │ +MVAR_CLEAN │ │ │ │ +MVAR_DIRTY │ │ │ │ +ARR_WORDS │ │ │ │ +MUT_ARR_PTRS_CLEAN │ │ │ │ +MUT_ARR_PTRS_DIRTY │ │ │ │ +MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ +MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ +MUT_VAR_CLEAN │ │ │ │ +MUT_VAR_DIRTY │ │ │ │ +MUT_PRIM │ │ │ │ +TREC_CHUNK │ │ │ │ +ATOMICALLY_FRAME │ │ │ │ +CATCH_RETRY_FRAME │ │ │ │ +CATCH_STM_FRAME │ │ │ │ +WHITEHOLE │ │ │ │ +SMALL_MUT_ARR_PTRS_CLEAN │ │ │ │ +SMALL_MUT_ARR_PTRS_DIRTY │ │ │ │ +SMALL_MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ +SMALL_MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ +COMPACT_NFDATA │ │ │ │ +CONTINUATION │ │ │ │ +closureIdentity │ │ │ │ +heapCensus, found compact object in the wrong list │ │ │ │ +heapCensus, unknown object: %d │ │ │ │ +Couldn't allocate heap profiler locale │ │ │ │ +initHeapProfiling │ │ │ │ +hpFileName │ │ │ │ +Can't open profiling report file %s │ │ │ │ +DATE "%s" │ │ │ │ +SAMPLE_UNIT "seconds" │ │ │ │ +VALUE_UNIT "bytes" │ │ │ │ +BEGIN_SAMPLE │ │ │ │ +END_SAMPLE │ │ │ │ +dumpCensus; doHeapProfile │ │ │ │ +setSymbolInfo │ │ │ │ +stg_mkWeakzh │ │ │ │ +stg_mkWeakNoFinalizzerzh │ │ │ │ +stg_addCFinalizzerToWeakzh │ │ │ │ +stg_makeStableNamezh │ │ │ │ +stg_finalizzeWeakzh │ │ │ │ +ticky_entry_ctrs │ │ │ │ +ENT_VIA_NODE_ctr │ │ │ │ +ENT_STATIC_THK_SINGLE_ctr │ │ │ │ +ENT_STATIC_THK_MANY_ctr │ │ │ │ +ENT_DYN_THK_SINGLE_ctr │ │ │ │ +ENT_DYN_THK_MANY_ctr │ │ │ │ +ENT_STATIC_FUN_DIRECT_ctr │ │ │ │ +ENT_DYN_FUN_DIRECT_ctr │ │ │ │ +ENT_STATIC_CON_ctr │ │ │ │ +ENT_DYN_CON_ctr │ │ │ │ +ENT_STATIC_IND_ctr │ │ │ │ +ENT_DYN_IND_ctr │ │ │ │ +ENT_PERM_IND_ctr │ │ │ │ +ENT_PAP_ctr │ │ │ │ +ENT_CONTINUATION_ctr │ │ │ │ +ENT_AP_ctr │ │ │ │ +ENT_AP_STACK_ctr │ │ │ │ +ENT_BH_ctr │ │ │ │ +ENT_LNE_ctr │ │ │ │ +UNKNOWN_CALL_ctr │ │ │ │ +SLOW_CALL_fast_v16_ctr │ │ │ │ +SLOW_CALL_fast_v_ctr │ │ │ │ +SLOW_CALL_fast_f_ctr │ │ │ │ +SLOW_CALL_fast_d_ctr │ │ │ │ +SLOW_CALL_fast_l_ctr │ │ │ │ +SLOW_CALL_fast_n_ctr │ │ │ │ +SLOW_CALL_fast_p_ctr │ │ │ │ +SLOW_CALL_fast_pv_ctr │ │ │ │ +SLOW_CALL_fast_pp_ctr │ │ │ │ +SLOW_CALL_fast_ppv_ctr │ │ │ │ +SLOW_CALL_fast_ppp_ctr │ │ │ │ +SLOW_CALL_fast_pppv_ctr │ │ │ │ +SLOW_CALL_fast_pppp_ctr │ │ │ │ +SLOW_CALL_fast_ppppp_ctr │ │ │ │ +SLOW_CALL_fast_pppppp_ctr │ │ │ │ +VERY_SLOW_CALL_ctr │ │ │ │ +ticky_slow_call_unevald │ │ │ │ +SLOW_CALL_ctr │ │ │ │ +MULTI_CHUNK_SLOW_CALL_ctr │ │ │ │ +MULTI_CHUNK_SLOW_CALL_CHUNKS_ctr │ │ │ │ +KNOWN_CALL_ctr │ │ │ │ +KNOWN_CALL_TOO_FEW_ARGS_ctr │ │ │ │ +KNOWN_CALL_EXTRA_ARGS_ctr │ │ │ │ +SLOW_CALL_FUN_TOO_FEW_ctr │ │ │ │ +SLOW_CALL_FUN_CORRECT_ctr │ │ │ │ +SLOW_CALL_FUN_TOO_MANY_ctr │ │ │ │ +SLOW_CALL_PAP_TOO_FEW_ctr │ │ │ │ +SLOW_CALL_PAP_CORRECT_ctr │ │ │ │ +SLOW_CALL_PAP_TOO_MANY_ctr │ │ │ │ +SLOW_CALL_UNEVALD_ctr │ │ │ │ +UPDF_OMITTED_ctr │ │ │ │ +UPDF_PUSHED_ctr │ │ │ │ +CATCHF_PUSHED_ctr │ │ │ │ +UPDF_RCC_PUSHED_ctr │ │ │ │ +UPDF_RCC_OMITTED_ctr │ │ │ │ +UPD_SQUEEZED_ctr │ │ │ │ +UPD_CON_IN_NEW_ctr │ │ │ │ +UPD_CON_IN_PLACE_ctr │ │ │ │ +UPD_PAP_IN_NEW_ctr │ │ │ │ +UPD_PAP_IN_PLACE_ctr │ │ │ │ +ALLOC_HEAP_ctr │ │ │ │ +ALLOC_HEAP_tot │ │ │ │ +HEAP_CHK_ctr │ │ │ │ +STK_CHK_ctr │ │ │ │ +ALLOC_RTS_ctr │ │ │ │ +ALLOC_RTS_tot │ │ │ │ +ALLOC_FUN_ctr │ │ │ │ +ALLOC_FUN_adm │ │ │ │ +ALLOC_FUN_gds │ │ │ │ +ALLOC_FUN_slp │ │ │ │ +UPD_NEW_IND_ctr │ │ │ │ +UPD_NEW_PERM_IND_ctr │ │ │ │ +UPD_OLD_IND_ctr │ │ │ │ +UPD_OLD_PERM_IND_ctr │ │ │ │ +UPD_CAF_BH_UPDATABLE_ctr │ │ │ │ +UPD_CAF_BH_SINGLE_ENTRY_ctr │ │ │ │ +GC_SEL_ABANDONED_ctr │ │ │ │ +GC_SEL_MINOR_ctr │ │ │ │ +GC_SEL_MAJOR_ctr │ │ │ │ +GC_FAILED_PROMOTION_ctr │ │ │ │ +ALLOC_UP_THK_ctr │ │ │ │ +ALLOC_SE_THK_ctr │ │ │ │ +ALLOC_THK_adm │ │ │ │ +ALLOC_THK_gds │ │ │ │ +ALLOC_THK_slp │ │ │ │ +ALLOC_CON_ctr │ │ │ │ +ALLOC_CON_adm │ │ │ │ +ALLOC_CON_gds │ │ │ │ +ALLOC_CON_slp │ │ │ │ +ALLOC_TUP_ctr │ │ │ │ +ALLOC_TUP_adm │ │ │ │ +ALLOC_TUP_gds │ │ │ │ +ALLOC_TUP_slp │ │ │ │ +ALLOC_BH_ctr │ │ │ │ +ALLOC_BH_adm │ │ │ │ +ALLOC_BH_gds │ │ │ │ +ALLOC_BH_slp │ │ │ │ +ALLOC_PRIM_ctr │ │ │ │ +ALLOC_PRIM_adm │ │ │ │ +ALLOC_PRIM_gds │ │ │ │ +ALLOC_PRIM_slp │ │ │ │ +ALLOC_PAP_ctr │ │ │ │ +ALLOC_PAP_adm │ │ │ │ +ALLOC_PAP_gds │ │ │ │ +ALLOC_PAP_slp │ │ │ │ +ALLOC_TSO_ctr │ │ │ │ +ALLOC_TSO_tot │ │ │ │ +ALLOC_STACK_ctr │ │ │ │ +ALLOC_STACK_tot │ │ │ │ +RET_NEW_ctr │ │ │ │ +RET_OLD_ctr │ │ │ │ +RET_UNBOXED_TUP_ctr │ │ │ │ +RET_SEMI_loads_avoided │ │ │ │ +TAG_UNTAGGED_pred │ │ │ │ +TAG_UNTAGGED_miss │ │ │ │ +TAG_TAGGED_pred │ │ │ │ +TAG_TAGGED_miss │ │ │ │ +RET_NEW_hst │ │ │ │ +RET_OLD_hst │ │ │ │ +RET_UNBOXED_TUP_hst │ │ │ │ +backtraceFree │ │ │ │ +libdwGetBacktrace │ │ │ │ +libdwLookupLocation │ │ │ │ +libdwPoolTake │ │ │ │ +libdwPoolRelease │ │ │ │ +libdwPoolClear │ │ │ │ +StgReturn │ │ │ │ +stg_gc_noregs │ │ │ │ +stg_ret_v_info │ │ │ │ +stg_ret_p_info │ │ │ │ +stg_ret_n_info │ │ │ │ +stg_ret_f_info │ │ │ │ +stg_ret_d_info │ │ │ │ +stg_ret_l_info │ │ │ │ +stg_ret_t_info │ │ │ │ +stg_ctoi_t │ │ │ │ +stg_primcall_info │ │ │ │ +stg_gc_prim_p │ │ │ │ +stg_gc_prim_pp │ │ │ │ +stg_gc_prim_n │ │ │ │ +stg_enter_info │ │ │ │ +__stg_gc_enter_1 │ │ │ │ +stg_gc_unpt_r1 │ │ │ │ +stg_gc_unbx_r1 │ │ │ │ +stg_gc_f1 │ │ │ │ +stg_gc_d1 │ │ │ │ +stg_gc_l1 │ │ │ │ +stg_gc_pp │ │ │ │ +stg_gc_ppp │ │ │ │ +stg_gc_pppp │ │ │ │ +__stg_gc_fun │ │ │ │ +stg_gc_fun_info │ │ │ │ +stg_yield_noregs │ │ │ │ +stg_yield_to_interpreter │ │ │ │ +stg_block_noregs │ │ │ │ +stg_block_takemvar │ │ │ │ +stg_block_readmvar │ │ │ │ +stg_block_putmvar │ │ │ │ +MainCapability │ │ │ │ +loadNativeObj │ │ │ │ +addLibrarySearchPath │ │ │ │ +removeLibrarySearchPath │ │ │ │ +findSystemLibrary │ │ │ │ +__int_encodeDouble │ │ │ │ +__word_encodeDouble │ │ │ │ +__int_encodeFloat │ │ │ │ +__word_encodeFloat │ │ │ │ +stg_atomicallyzh │ │ │ │ +flushEventLog │ │ │ │ +deRefStablePtr │ │ │ │ +debugBelch │ │ │ │ +errorBelch │ │ │ │ +sysErrorBelch │ │ │ │ +stg_getMaskingStatezh │ │ │ │ +stg_maskAsyncExceptionszh │ │ │ │ +stg_maskUninterruptiblezh │ │ │ │ +stg_catchzh │ │ │ │ +stg_catchRetryzh │ │ │ │ +stg_catchSTMzh │ │ │ │ +stg_clearCCSzh │ │ │ │ +stg_compactAddWithSharingzh │ │ │ │ +stg_compactAddzh │ │ │ │ +stg_compactNewzh │ │ │ │ +stg_compactResizzezh │ │ │ │ +stg_compactContainszh │ │ │ │ +stg_compactContainsAnyzh │ │ │ │ +stg_compactGetFirstBlockzh │ │ │ │ +stg_compactGetNextBlockzh │ │ │ │ +stg_compactAllocateBlockzh │ │ │ │ +stg_compactFixupPointerszh │ │ │ │ +stg_compactSizzezh │ │ │ │ +closure_flags │ │ │ │ +eq_thread │ │ │ │ +cmp_thread │ │ │ │ +stg_decodeDoublezu2Intzh │ │ │ │ +stg_decodeDoublezuInt64zh │ │ │ │ +stg_decodeFloatzuIntzh │ │ │ │ +stg_delayzh │ │ │ │ +stg_deRefWeakzh │ │ │ │ +stg_deRefStablePtrzh │ │ │ │ +dirty_MUT_VAR │ │ │ │ +dirty_TVAR │ │ │ │ +stg_forkzh │ │ │ │ +stg_forkOnzh │ │ │ │ +forkOS_createThread │ │ │ │ +freeHaskellFunctionPtr │ │ │ │ +getOrSetGHCConcSignalSignalHandlerStore │ │ │ │ +getOrSetGHCConcWindowsPendingDelaysStore │ │ │ │ +getOrSetGHCConcWindowsIOManagerThreadStore │ │ │ │ +getOrSetGHCConcWindowsProddingStore │ │ │ │ +getOrSetSystemEventThreadEventManagerStore │ │ │ │ +getOrSetSystemEventThreadIOManagerThreadStore │ │ │ │ +getOrSetSystemTimerThreadEventManagerStore │ │ │ │ +getOrSetSystemTimerThreadIOManagerThreadStore │ │ │ │ +getOrSetLibHSghcFastStringTable │ │ │ │ +getRTSStats │ │ │ │ +getRTSStatsEnabled │ │ │ │ +getOrSetLibHSghcGlobalHasPprDebug │ │ │ │ +getOrSetLibHSghcGlobalHasNoDebugOutput │ │ │ │ +getOrSetLibHSghcGlobalHasNoStateHack │ │ │ │ +ghc_unique_counter64 │ │ │ │ +ghc_unique_inc │ │ │ │ +genericRaise │ │ │ │ +getProgArgv │ │ │ │ +getFullProgArgv │ │ │ │ +setFullProgArgv │ │ │ │ +freeFullProgArgv │ │ │ │ +getProcessElapsedTime │ │ │ │ +getStablePtr │ │ │ │ +registerForeignExports │ │ │ │ +hs_init_with_rtsopts │ │ │ │ +hs_init_ghc │ │ │ │ +hs_exit_nowait │ │ │ │ +hs_set_argv │ │ │ │ +hs_perform_gc │ │ │ │ +hs_lock_stable_ptr_table │ │ │ │ +hs_unlock_stable_ptr_table │ │ │ │ +hs_lock_stable_tables │ │ │ │ +hs_unlock_stable_tables │ │ │ │ +hs_free_stable_ptr │ │ │ │ +hs_free_stable_ptr_unsafe │ │ │ │ +hs_free_fun_ptr │ │ │ │ +hs_hpc_rootModule │ │ │ │ +hs_hpc_module │ │ │ │ +hs_thread_done │ │ │ │ +defaultRtsConfig │ │ │ │ +initLinker │ │ │ │ +initLinker_ │ │ │ │ +stg_unpackClosurezh │ │ │ │ +stg_closureSizzezh │ │ │ │ +stg_whereFromzh │ │ │ │ +stg_getApStackValzh │ │ │ │ +stg_getSparkzh │ │ │ │ +stg_numSparkszh │ │ │ │ +stg_isCurrentThreadBoundzh │ │ │ │ +stg_isEmptyMVarzh │ │ │ │ +stg_killThreadzh │ │ │ │ +stg_listThreadszh │ │ │ │ +stg_threadLabelzh │ │ │ │ +loadArchive │ │ │ │ +purgeObj │ │ │ │ +insertSymbol │ │ │ │ +lookupSymbol │ │ │ │ +lookupSymbolInNativeObj │ │ │ │ +stg_makeStablePtrzh │ │ │ │ +stg_mkApUpd0zh │ │ │ │ +stg_labelThreadzh │ │ │ │ +stg_newArrayzh │ │ │ │ +stg_copyArrayzh │ │ │ │ +stg_copyMutableArrayzh │ │ │ │ +stg_cloneArrayzh │ │ │ │ +stg_cloneMutableArrayzh │ │ │ │ +stg_freezzeArrayzh │ │ │ │ +stg_thawArrayzh │ │ │ │ +stg_casArrayzh │ │ │ │ +stg_newSmallArrayzh │ │ │ │ +stg_unsafeThawSmallArrayzh │ │ │ │ +stg_cloneSmallArrayzh │ │ │ │ +stg_cloneSmallMutableArrayzh │ │ │ │ +stg_freezzeSmallArrayzh │ │ │ │ +stg_thawSmallArrayzh │ │ │ │ +stg_copySmallArrayzh │ │ │ │ +stg_copySmallMutableArrayzh │ │ │ │ +stg_casSmallArrayzh │ │ │ │ +stg_copyArray_barrier │ │ │ │ +stg_newBCOzh │ │ │ │ +stg_newByteArrayzh │ │ │ │ +stg_casIntArrayzh │ │ │ │ +stg_casInt8Arrayzh │ │ │ │ +stg_casInt16Arrayzh │ │ │ │ +stg_casInt32Arrayzh │ │ │ │ +stg_casInt64Arrayzh │ │ │ │ +stg_newMVarzh │ │ │ │ +stg_newMutVarzh │ │ │ │ +stg_newTVarzh │ │ │ │ +stg_readIOPortzh │ │ │ │ +stg_writeIOPortzh │ │ │ │ +stg_newIOPortzh │ │ │ │ +stg_noDuplicatezh │ │ │ │ +stg_atomicModifyMutVar2zh │ │ │ │ +stg_atomicModifyMutVarzuzh │ │ │ │ +stg_casMutVarzh │ │ │ │ +stg_newPinnedByteArrayzh │ │ │ │ +stg_newAlignedPinnedByteArrayzh │ │ │ │ +stg_isByteArrayPinnedzh │ │ │ │ +stg_isMutableByteArrayPinnedzh │ │ │ │ +stg_shrinkMutableByteArrayzh │ │ │ │ +stg_resizzeMutableByteArrayzh │ │ │ │ +stg_shrinkSmallMutableArrayzh │ │ │ │ +newSpark │ │ │ │ +updateRemembSetPushThunk │ │ │ │ +updateRemembSetPushThunk_ │ │ │ │ +updateRemembSetPushClosure_ │ │ │ │ +performGC │ │ │ │ +performMajorGC │ │ │ │ +performBlockingMajorGC │ │ │ │ +prog_argc │ │ │ │ +prog_argv │ │ │ │ +stg_putMVarzh │ │ │ │ +stg_raisezh │ │ │ │ +stg_raiseDivZZerozh │ │ │ │ +stg_raiseUnderflowzh │ │ │ │ +stg_raiseOverflowzh │ │ │ │ +stg_raiseIOzh │ │ │ │ +stg_keepAlivezh │ │ │ │ +stg_paniczh │ │ │ │ +stg_absentErrorzh │ │ │ │ +stg_readTVarzh │ │ │ │ +stg_readTVarIOzh │ │ │ │ +resumeThread │ │ │ │ +setNumCapabilities │ │ │ │ +getNumberOfProcessors │ │ │ │ +resolveObjs │ │ │ │ +stg_retryzh │ │ │ │ +rts_apply │ │ │ │ +rts_checkSchedStatus │ │ │ │ +rts_eval │ │ │ │ +rts_evalIO │ │ │ │ +rts_evalLazyIO │ │ │ │ +rts_evalStableIOMain │ │ │ │ +rts_evalStableIO │ │ │ │ +rts_eval_ │ │ │ │ +rts_inCall │ │ │ │ +rts_getBool │ │ │ │ +rts_getChar │ │ │ │ +rts_getDouble │ │ │ │ +rts_getFloat │ │ │ │ +rts_getInt │ │ │ │ +rts_getInt8 │ │ │ │ +rts_getInt16 │ │ │ │ +rts_getInt32 │ │ │ │ +rts_getInt64 │ │ │ │ +rts_getPtr │ │ │ │ +rts_getFunPtr │ │ │ │ +rts_getStablePtr │ │ │ │ +rts_getThreadId │ │ │ │ +rts_getWord │ │ │ │ +rts_getWord8 │ │ │ │ +rts_getWord16 │ │ │ │ +rts_getWord32 │ │ │ │ +rts_getWord64 │ │ │ │ +rts_lock │ │ │ │ +rts_mkBool │ │ │ │ +rts_mkChar │ │ │ │ +rts_mkDouble │ │ │ │ +rts_mkFloat │ │ │ │ +rts_mkInt │ │ │ │ +rts_mkInt8 │ │ │ │ +rts_mkInt16 │ │ │ │ +rts_mkInt32 │ │ │ │ +rts_mkInt64 │ │ │ │ +rts_mkPtr │ │ │ │ +rts_mkFunPtr │ │ │ │ +rts_mkStablePtr │ │ │ │ +rts_mkString │ │ │ │ +rts_mkWord │ │ │ │ +rts_mkWord8 │ │ │ │ +rts_mkWord16 │ │ │ │ +rts_mkWord32 │ │ │ │ +rts_mkWord64 │ │ │ │ +rts_unlock │ │ │ │ +rts_unsafeGetMyCapability │ │ │ │ +rtsSupportsBoundThreads │ │ │ │ +rts_isProfiled │ │ │ │ +rts_isDynamic │ │ │ │ +rts_isThreaded │ │ │ │ +rts_isDebugged │ │ │ │ +rts_isTracing │ │ │ │ +rts_setInCallCapability │ │ │ │ +rts_enableThreadAllocationLimit │ │ │ │ +rts_disableThreadAllocationLimit │ │ │ │ +rts_setMainThread │ │ │ │ +setProgArgv │ │ │ │ +startupHaskell │ │ │ │ +shutdownHaskell │ │ │ │ +shutdownHaskellAndExit │ │ │ │ +stable_name_table │ │ │ │ +stable_ptr_table │ │ │ │ +reportStackOverflow │ │ │ │ +reportHeapOverflow │ │ │ │ +stg_CAF_BLACKHOLE_info │ │ │ │ +stg_BLACKHOLE_info │ │ │ │ +__stg_EAGER_BLACKHOLE_info │ │ │ │ +stg_BLOCKING_QUEUE_CLEAN_info │ │ │ │ +stg_BLOCKING_QUEUE_DIRTY_info │ │ │ │ +startTimer │ │ │ │ +stg_MVAR_CLEAN_info │ │ │ │ +stg_MVAR_DIRTY_info │ │ │ │ +stg_TVAR_CLEAN_info │ │ │ │ +stg_TVAR_DIRTY_info │ │ │ │ +stg_IND_STATIC_info │ │ │ │ +stg_ARR_WORDS_info │ │ │ │ +stg_MUT_ARR_PTRS_DIRTY_info │ │ │ │ +stg_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ +stg_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ +stg_SMALL_MUT_ARR_PTRS_DIRTY_info │ │ │ │ +stg_SMALL_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ +stg_SMALL_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ +stg_MUT_VAR_CLEAN_info │ │ │ │ +stg_MUT_VAR_DIRTY_info │ │ │ │ +stg_WEAK_info │ │ │ │ +stg_SRT_1_info │ │ │ │ +stg_SRT_2_info │ │ │ │ +stg_SRT_3_info │ │ │ │ +stg_SRT_4_info │ │ │ │ +stg_SRT_5_info │ │ │ │ +stg_SRT_6_info │ │ │ │ +stg_SRT_7_info │ │ │ │ +stg_SRT_8_info │ │ │ │ +stg_SRT_9_info │ │ │ │ +stg_SRT_10_info │ │ │ │ +stg_SRT_11_info │ │ │ │ +stg_SRT_12_info │ │ │ │ +stg_SRT_13_info │ │ │ │ +stg_SRT_14_info │ │ │ │ +stg_SRT_15_info │ │ │ │ +stg_SRT_16_info │ │ │ │ +stg_ap_v_info │ │ │ │ +stg_ap_f_info │ │ │ │ +stg_ap_d_info │ │ │ │ +stg_ap_l_info │ │ │ │ +stg_ap_v16_info │ │ │ │ +stg_ap_v32_info │ │ │ │ +stg_ap_v64_info │ │ │ │ +stg_ap_n_info │ │ │ │ +stg_ap_p_info │ │ │ │ +stg_ap_pv_info │ │ │ │ +stg_ap_pp_info │ │ │ │ +stg_ap_ppv_info │ │ │ │ +stg_ap_ppp_info │ │ │ │ +stg_ap_pppv_info │ │ │ │ +stg_ap_pppp_info │ │ │ │ +stg_ap_ppppp_info │ │ │ │ +stg_ap_pppppp_info │ │ │ │ +stg_ap_0_fast │ │ │ │ +stg_ap_v_fast │ │ │ │ +stg_ap_f_fast │ │ │ │ +stg_ap_d_fast │ │ │ │ +stg_ap_l_fast │ │ │ │ +stg_ap_v16_fast │ │ │ │ +stg_ap_v32_fast │ │ │ │ +stg_ap_v64_fast │ │ │ │ +stg_ap_n_fast │ │ │ │ +stg_ap_p_fast │ │ │ │ +stg_ap_pv_fast │ │ │ │ +stg_ap_pp_fast │ │ │ │ +stg_ap_ppv_fast │ │ │ │ +stg_ap_ppp_fast │ │ │ │ +stg_ap_pppv_fast │ │ │ │ +stg_ap_pppp_fast │ │ │ │ +stg_ap_ppppp_fast │ │ │ │ +stg_ap_pppppp_fast │ │ │ │ +stg_ap_1_upd_info │ │ │ │ +stg_ap_2_upd_info │ │ │ │ +stg_ap_3_upd_info │ │ │ │ +stg_ap_4_upd_info │ │ │ │ +stg_ap_5_upd_info │ │ │ │ +stg_ap_6_upd_info │ │ │ │ +stg_ap_7_upd_info │ │ │ │ +stg_exit │ │ │ │ +stg_sel_0_upd_info │ │ │ │ +stg_sel_1_upd_info │ │ │ │ +stg_sel_2_upd_info │ │ │ │ +stg_sel_3_upd_info │ │ │ │ +stg_sel_4_upd_info │ │ │ │ +stg_sel_5_upd_info │ │ │ │ +stg_sel_6_upd_info │ │ │ │ +stg_sel_7_upd_info │ │ │ │ +stg_sel_8_upd_info │ │ │ │ +stg_sel_9_upd_info │ │ │ │ +stg_sel_10_upd_info │ │ │ │ +stg_sel_11_upd_info │ │ │ │ +stg_sel_12_upd_info │ │ │ │ +stg_sel_13_upd_info │ │ │ │ +stg_sel_14_upd_info │ │ │ │ +stg_sel_15_upd_info │ │ │ │ +stg_sel_0_noupd_info │ │ │ │ +stg_sel_1_noupd_info │ │ │ │ +stg_sel_2_noupd_info │ │ │ │ +stg_sel_3_noupd_info │ │ │ │ +stg_sel_4_noupd_info │ │ │ │ +stg_sel_5_noupd_info │ │ │ │ +stg_sel_6_noupd_info │ │ │ │ +stg_sel_7_noupd_info │ │ │ │ +stg_sel_8_noupd_info │ │ │ │ +stg_sel_9_noupd_info │ │ │ │ +stg_sel_10_noupd_info │ │ │ │ +stg_sel_11_noupd_info │ │ │ │ +stg_sel_12_noupd_info │ │ │ │ +stg_sel_13_noupd_info │ │ │ │ +stg_sel_14_noupd_info │ │ │ │ +stg_sel_15_noupd_info │ │ │ │ +stg_unpack_cstring_info │ │ │ │ +stg_unpack_cstring_utf8_info │ │ │ │ +stg_upd_frame_info │ │ │ │ +stg_bh_upd_frame_info │ │ │ │ +stg_orig_thunk_info_frame_info │ │ │ │ +suspendThread │ │ │ │ +stg_takeMVarzh │ │ │ │ +stg_readMVarzh │ │ │ │ +stg_threadStatuszh │ │ │ │ +stg_tryPutMVarzh │ │ │ │ +stg_tryTakeMVarzh │ │ │ │ +stg_tryReadMVarzh │ │ │ │ +stg_unmaskAsyncExceptionszh │ │ │ │ +unloadObj │ │ │ │ +stg_unsafeThawArrayzh │ │ │ │ +stg_waitReadzh │ │ │ │ +stg_waitWritezh │ │ │ │ +stg_writeTVarzh │ │ │ │ +stg_yieldzh │ │ │ │ +stg_badAlignment_entry │ │ │ │ +stg_interp_constr1_entry │ │ │ │ +stg_interp_constr2_entry │ │ │ │ +stg_interp_constr3_entry │ │ │ │ +stg_interp_constr4_entry │ │ │ │ +stg_interp_constr5_entry │ │ │ │ +stg_interp_constr6_entry │ │ │ │ +stg_interp_constr7_entry │ │ │ │ +stg_arg_bitmaps │ │ │ │ +large_alloc_lim │ │ │ │ +allocate │ │ │ │ +allocateExecPage │ │ │ │ +freezeExecPage │ │ │ │ +freeExecPage │ │ │ │ +getAllocations │ │ │ │ +revertCAFs │ │ │ │ +RtsFlags │ │ │ │ +rts_breakpoint_io_action │ │ │ │ +rts_stop_next_breakpoint │ │ │ │ +rts_stop_on_exception │ │ │ │ +stopTimer │ │ │ │ +n_capabilities │ │ │ │ +max_n_capabilities │ │ │ │ +enabled_capabilities │ │ │ │ +stg_traceEventzh │ │ │ │ +stg_traceMarkerzh │ │ │ │ +stg_traceBinaryEventzh │ │ │ │ +stg_getThreadAllocationCounterzh │ │ │ │ +stg_setThreadAllocationCounterzh │ │ │ │ +getMonotonicNSec │ │ │ │ +unlockFile │ │ │ │ +startProfTimer │ │ │ │ +stopProfTimer │ │ │ │ +startHeapProfTimer │ │ │ │ +stopHeapProfTimer │ │ │ │ +setUserEra │ │ │ │ +incrementUserEra │ │ │ │ +getUserEra │ │ │ │ +requestHeapCensus │ │ │ │ +atomic_inc │ │ │ │ +atomic_dec │ │ │ │ +hs_spt_lookup │ │ │ │ +hs_spt_insert │ │ │ │ +hs_spt_insert_stableptr │ │ │ │ +hs_spt_remove │ │ │ │ +hs_spt_keys │ │ │ │ +hs_spt_key_count │ │ │ │ +_assertFail │ │ │ │ +keepCAFs │ │ │ │ +registerInfoProvList │ │ │ │ +lookupIPE │ │ │ │ +sendCloneStackMessage │ │ │ │ +cloneStack │ │ │ │ +decodeClonedStack │ │ │ │ +stg_newPromptTagzh │ │ │ │ +stg_promptzh │ │ │ │ +stg_control0zh │ │ │ │ +arenaAlloc │ │ │ │ +arenaFree │ │ │ │ +rts_clearMemory │ │ │ │ +setKeepCAFs │ │ │ │ +rtsBadAlignmentBarf │ │ │ │ +rtsOutOfBoundsAccess │ │ │ │ +rtsMemcpyRangeOverlap │ │ │ │ +stg_castWord64ToDoublezh │ │ │ │ +stg_castDoubleToWord64zh │ │ │ │ +stg_castWord32ToFloatzh │ │ │ │ +stg_castFloatToWord32zh │ │ │ │ +setIOManagerControlFd │ │ │ │ +setTimerManagerControlFd │ │ │ │ +setIOManagerWakeupFd │ │ │ │ +blockUserSignals │ │ │ │ +unblockUserSignals │ │ │ │ +stg_CHARLIKE_closure │ │ │ │ +stg_INTLIKE_closure │ │ │ │ +__hscore_get_saved_termios │ │ │ │ +__hscore_set_saved_termios │ │ │ │ +shutdownHaskellAndSignal │ │ │ │ +signal_handlers │ │ │ │ +stg_sig_install │ │ │ │ +rtsTimerSignal │ │ │ │ +nocldstop │ │ │ │ +__divdi3 │ │ │ │ +__udivdi3 │ │ │ │ +__moddi3 │ │ │ │ +__umoddi3 │ │ │ │ +__muldi3 │ │ │ │ +__ashldi3 │ │ │ │ +__ashrdi3 │ │ │ │ +__lshrdi3 │ │ │ │ +__fixunsdfdi │ │ │ │ +ffi_prep_cif │ │ │ │ +ffi_call │ │ │ │ +ffi_type_void │ │ │ │ +ffi_type_float │ │ │ │ +ffi_type_double │ │ │ │ +ffi_type_sint64 │ │ │ │ +ffi_type_uint64 │ │ │ │ +ffi_type_sint32 │ │ │ │ +ffi_type_uint32 │ │ │ │ +ffi_type_sint16 │ │ │ │ +ffi_type_uint16 │ │ │ │ +ffi_type_sint8 │ │ │ │ +ffi_type_uint8 │ │ │ │ +ffi_type_pointer │ │ │ │ +nonmoving_write_barrier_enabled │ │ │ │ +(noname) │ │ │ │ +ocInit_Elf(ObjectCodeFormatInfo) │ │ │ │ +ocInit_Elf(ElfRelocationTable │ │ │ │ +ocInit_Elf(ElfSymbolTable │ │ │ │ +ocInit_Elf(ElfSymbol) │ │ │ │ +%s: not an ELF object │ │ │ │ +%s: unsupported ELF format │ │ │ │ +%s: unknown endianness │ │ │ │ +%s: not a relocatable object (.o) file │ │ │ │ +%s: RTS linker not implemented on PowerPC 64-bit │ │ │ │ +%s: RTS linker not implemented on s390 │ │ │ │ +%s: RTS linker not implemented on riscv │ │ │ │ +%s: RTS linker not implemented on loongarch64 │ │ │ │ +%s: unknown architecture (e_machine == %d) │ │ │ │ +rts/linker/Elf.c │ │ │ │ +%s: no section header string table │ │ │ │ +%s: relocation section #%d has no symbol table │ │ │ │ +This object file has probably been fully stripped. Such files cannot be linked. │ │ │ │ +%s: relocation section #%d has an invalid link field (%d) │ │ │ │ +%s: relocation section #%d does not link to a symbol table │ │ │ │ +%s: relocation section #%d has an invalid info field (%d) │ │ │ │ +%s: symbol table section #%d has an invalid link field (%d) │ │ │ │ +%s: symbol table section #%d does not link to a string table │ │ │ │ +%s: non-integral number of symbol table entries │ │ │ │ +ocGetNames_ELF(sections) │ │ │ │ +Failed to create GOT for %s │ │ │ │ +.init_array │ │ │ │ +.init_array.%d │ │ │ │ +.fini_array │ │ │ │ +.fini_array.%d │ │ │ │ +.ctors.%d │ │ │ │ +.dtors.%d │ │ │ │ +ocGetNames_ELF(oc->symbols) │ │ │ │ +ocGetNames_ELF: Failed to allocate memory for SHN_COMMONs │ │ │ │ +_GLOBAL_OFFSET_TABLE_ │ │ │ │ +%s: unknown symbol `%s' │ │ │ │ +Unable to create veneer for ARM_CALL │ │ │ │ +Unable to create veneer for ARM_THM_CALL │ │ │ │ +%s: Thumb to ARM transition with JUMP8 relocation not supported │ │ │ │ +%s: Thumb to ARM transition with JUMP11 relocation not supported │ │ │ │ +%s: unhandled ELF relocation(Rel) type %u │ │ │ │ +%s: unsupported internal ELF TLSGD relocation for symbol `%s' │ │ │ │ +%s: ELF TLSGD relocation for symbol `%s' not supported on the target platform │ │ │ │ +%s: unhandled ELF relocation(RelA) type %u │ │ │ │ +The entry size (%d) of the symtab isn't %d │ │ │ │ +addInitFini │ │ │ │ +rts/linker/InitFini.c │ │ │ │ +unknown InitFiniKind │ │ │ │ +loadArchive(fileName) │ │ │ │ +loadArchive: loadObj: can't read `%s' │ │ │ │ +loadArchive: Failed reading header from `%s' │ │ │ │ +loadArchive: Not an archive: `%s' │ │ │ │ +loadArchive: Failed reading file name from `%s' │ │ │ │ +loadArchive: Failed reading mod time from `%s' │ │ │ │ +loadArchive: Failed reading owner from `%s' │ │ │ │ +loadArchive: Failed reading group from `%s' │ │ │ │ +loadArchive: Failed reading mode from `%s' │ │ │ │ +loadArchive: Failed reading size from `%s' │ │ │ │ +loadArchive: Failed reading magic from `%s' │ │ │ │ +loadArchive: Failed reading magic from `%s' at %ld. Got %c%c │ │ │ │ +Failed reading filename from `%s' │ │ │ │ +BSD-variant filename size not found while reading filename from `%s' │ │ │ │ +loadArchive: GNU-variant filename without an index while reading from `%s' │ │ │ │ +loadArchive: GNU-variant filename offset %d out of range [0..%d] while reading filename from `%s' │ │ │ │ +loadArchive: GNU-variant filename offset %d invalid (range [0..%d]) while reading filename from `%s' │ │ │ │ + │ │ │ │ +SYM64/ │ │ │ │ +loadArchive: invalid GNU-variant filename `%.16s' while reading filename from `%s' │ │ │ │ +loadArchive(image) │ │ │ │ +loadArchive(file) │ │ │ │ +loadObj: can't read thin archive `%s' │ │ │ │ +loadArchive: error whilst reading `%s' │ │ │ │ +%s(#%d:%.*s) │ │ │ │ +loadArchive: GNU-variant index found, but already have an index, while reading filename from `%s' │ │ │ │ +loadArchive: error whilst seeking by %d in `%s' │ │ │ │ +loadArchive: Failed reading padding from `%s' │ │ │ │ +loadArchive_ │ │ │ │ +rts/linker/LoadArchive.c │ │ │ │ +loadNativeObjCb_ │ │ │ │ +loadNativeObj_POSIX: unknown error │ │ │ │ +loadNativeObj_POSIX │ │ │ │ +loadNativeObj_POSIX: already loaded as non-dynamic object │ │ │ │ +dl_iterate_phdr failed to find obj │ │ │ │ +m32_release_page │ │ │ │ +m32_new_allocator │ │ │ │ +m32_filled_page_set_next: Page %p not within 4GB of program text │ │ │ │ +m32_alloc: Failed to map pages for %zd bytes │ │ │ │ +m32_alloc: warning: Allocation of %zd bytes resulted in pages above 4GB (%p) │ │ │ │ +m32_alloc_page: failed to allocate pages within 4GB of program text (got %p) │ │ │ │ +mmap %zx bytes at %p │ │ │ │ +Try specifying an address with +RTS -xm -RTS │ │ │ │ +invalid MemoryAccess │ │ │ │ +mmapForLinker: failed to mmap() memory between %p and %p; asked for %zu bytes at %p. Try specifying an address with +RTS -xm -RTS │ │ │ │ +munmap: %s │ │ │ │ +no-access │ │ │ │ +read-only │ │ │ │ +read-write │ │ │ │ +read-write-then-read-execute │ │ │ │ +read-execute │ │ │ │ +read-write-execute │ │ │ │ +mprotectForLinker: failed to protect %zd bytes at %p as %s │ │ │ │ +checkProddableBlock: invalid fixup in runtime linker: %p │ │ │ │ +addProddableBlock │ │ │ │ +ocAllocateExtras │ │ │ │ +MAP_FAILED. errno=%d │ │ │ │ +Failed to lookup symbol: %s │ │ │ │ +Something went wrong! Symbol %s has null address. │ │ │ │ +Not good either! │ │ │ │ +unable to protect memory │ │ │ │ +rts/linker/elf_got.c │ │ │ │ +rts/sm/CNF.c │ │ │ │ +build_fixup_table │ │ │ │ +Invalid non-NFData closure (type %d) in Compact │ │ │ │ +get_threaded_info │ │ │ │ +thread_stack: weird activation record found on stack: %d │ │ │ │ +update_fwd: unknown/strange object %d │ │ │ │ +thread_static: strange closure %d │ │ │ │ +update_fwd_large: unknown/strange object %d │ │ │ │ +unthread │ │ │ │ +evacuate(static): strange closure type %d │ │ │ │ +evacuate: stack frame at %p │ │ │ │ +evacuate: strange closure type %d │ │ │ │ +eval_thunk_selector: strange selectee %d │ │ │ │ +rts/sm/NonMovingAllocate.c │ │ │ │ +current segment array │ │ │ │ +nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ +Memory map: │ │ │ │ +/proc/self/maps │ │ │ │ + Could not open /proc/self/maps │ │ │ │ + Error: %s │ │ │ │ HTTP/1.1 426 Upgrade Required \r │ │ │ │ Upgrade: TLS/1.0, HTTP/1.1 \r │ │ │ │ Connection: Upgrade \r │ │ │ │ Content-Type: text/plain │ │ │ │ http/1.1 │ │ │ │ 'ClientClosedConnectionPrematurely │ │ │ │ 'InsecureConnectionDenied │ │ │ │ @@ -12303,1410 +10649,14 @@ │ │ │ │ CertFromRef │ │ │ │ warp-tls-3.4.13-GnI9mEhjQocJgF95JPLCqj:Network.Wai.Handler.WarpTLS.Internal.TLSSettings │ │ │ │ warp-tls-3.4.13-GnI9mEhjQocJgF95JPLCqj:Network.Wai.Handler.WarpTLS.Internal.DenyInsecure │ │ │ │ warp-tls-3.4.13-GnI9mEhjQocJgF95JPLCqj:Network.Wai.Handler.WarpTLS.Internal.AllowInsecure │ │ │ │ warp-tls-3.4.13-GnI9mEhjQocJgF95JPLCqj:Network.Wai.Handler.WarpTLS.Internal.CertFromFile │ │ │ │ warp-tls-3.4.13-GnI9mEhjQocJgF95JPLCqj:Network.Wai.Handler.WarpTLS.Internal.CertFromMemory │ │ │ │ warp-tls-3.4.13-GnI9mEhjQocJgF95JPLCqj:Network.Wai.Handler.WarpTLS.Internal.CertFromRef │ │ │ │ -Invalid value in $PORT: │ │ │ │ -./Network/Wai/Handler/Warp/Run.hs │ │ │ │ -Warp just forked │ │ │ │ -Warp HTTP/2 │ │ │ │ -Warp HTTP/1.1 │ │ │ │ -Network.Wai.Handler.Warp.Run │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -positionRead │ │ │ │ -Network.Wai.Handler.Warp.SendFile │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Payload too large │ │ │ │ -Request header fields too large │ │ │ │ -Bad Request │ │ │ │ -Something went wrong │ │ │ │ -Exception: │ │ │ │ -text/plain; charset=utf-8 │ │ │ │ -./Network/Wai/Handler/Warp/Settings.hs │ │ │ │ -Settings │ │ │ │ -'ProxyProtocolOptional │ │ │ │ -'ProxyProtocolRequired │ │ │ │ -'ProxyProtocolNone │ │ │ │ -ProxyProtocol │ │ │ │ -Network.Wai.Handler.Warp.Settings │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.Settings │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolNone │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolRequired │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolOptional │ │ │ │ -Transport │ │ │ │ -'InternalInfo │ │ │ │ -InternalInfo │ │ │ │ -'Connection │ │ │ │ -Connection │ │ │ │ -'WriteBuffer │ │ │ │ -WriteBuffer │ │ │ │ -'ExceptionInsideResponseBody │ │ │ │ -'BadProxyHeader │ │ │ │ -'BadFirstLine │ │ │ │ -'NotEnoughLines │ │ │ │ -'RequestHeaderFieldsTooLarge │ │ │ │ -'PayloadTooLarge │ │ │ │ -'OverLargeHeader │ │ │ │ -'ConnectionClosedByPeer │ │ │ │ -'IncompleteHeaders │ │ │ │ -'NonHttp │ │ │ │ -tlsMajorVersion │ │ │ │ -tlsMinorVersion │ │ │ │ -tlsNegotiatedProtocol │ │ │ │ -tlsChiperID │ │ │ │ -tlsClientCertificate │ │ │ │ -quicNegotiatedProtocol │ │ │ │ -quicChiperID │ │ │ │ -quicClientCertificate │ │ │ │ -Network/Wai/Handler/Warp/Types.hs:49:15-16|case │ │ │ │ -Warp: Invalid PROXY protocol header: │ │ │ │ -Warp: Invalid first line of request: │ │ │ │ -Warp: Incomplete request headers, received: │ │ │ │ -Request header fields too large │ │ │ │ -Payload too large │ │ │ │ -Warp: Request headers too large, possible memory attack detected. Closing connection. │ │ │ │ -Warp: Client closed connection prematurely │ │ │ │ -Warp: Request headers did not finish transmission │ │ │ │ -Warp: Request line specified a non-HTTP request │ │ │ │ -ExceptionInsideResponseBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.Types │ │ │ │ -InvalidRequest │ │ │ │ -ExceptionInsideResponseBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TCP │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TLS │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.QUIC │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Source │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.InternalInfo │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Connection │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.WriteBuffer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.FileId │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NotEnoughLines │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadFirstLine │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NonHttp │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.IncompleteHeaders │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.ConnectionClosedByPeer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.OverLargeHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadProxyHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.PayloadTooLarge │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.RequestHeaderFieldsTooLarge │ │ │ │ -dist-ghc/build/autogen/Paths_warp.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -/usr/etc │ │ │ │ -warp_sysconfdir │ │ │ │ -/usr/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9 │ │ │ │ -warp_libexecdir │ │ │ │ -/usr/share/warp │ │ │ │ -warp_datadir │ │ │ │ -/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace │ │ │ │ -warp_dynlibdir │ │ │ │ -/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp_libdir │ │ │ │ -/usr/bin │ │ │ │ -warp_bindir │ │ │ │ -Paths_warp │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -epochTime │ │ │ │ -ate cacher (AutoUpdate) │ │ │ │ -Network.Wai.Handler.Warp.Date │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Fd cacher (Reaper) │ │ │ │ -'MutableFdCache │ │ │ │ -MutableFdCache │ │ │ │ -'FdEntry │ │ │ │ -'MutableStatus │ │ │ │ -MutableStatus │ │ │ │ -'Inactive │ │ │ │ -Network.Wai.Handler.Warp.FdCache │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.FdEntry │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Active │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Inactive │ │ │ │ -FileInfoCache:getAndRegisterInfo │ │ │ │ -FileInfoCache:negative │ │ │ │ -File info cacher (Reaper) │ │ │ │ -FileInfoCache:getInfo │ │ │ │ -./Network/Wai/Handler/Warp/FileInfoCache.hs │ │ │ │ -'Positive │ │ │ │ -'Negative │ │ │ │ -'FileInfo │ │ │ │ -FileInfo │ │ │ │ -Network.Wai.Handler.Warp.FileInfoCache │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -, fileInfoDate = │ │ │ │ -, fileInfoTime = │ │ │ │ -, fileInfoSize = │ │ │ │ -FileInfo {fileInfoName = │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Negative │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Positive │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.FileInfo │ │ │ │ -keepAliveRef not filled │ │ │ │ -./Network/Wai/Handler/Warp/HTTP1.hs │ │ │ │ -'CloseConnection │ │ │ │ -'ReuseConnection │ │ │ │ -ReuseConnection │ │ │ │ -Network.Wai.Handler.Warp.HTTP1 │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.ReuseConnection │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.CloseConnection │ │ │ │ -Weak TLS │ │ │ │ -Warp HTTP/2 │ │ │ │ - http2server │ │ │ │ -Pattern match failure in 'do' block at Network/Wai/Handler/Warp/HTTP2.hs:104:13-33 │ │ │ │ -./Network/Wai/Handler/Warp/HTTP2.hs │ │ │ │ -Network.Wai.Handler.Warp.HTTP2 │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.File │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.PushPromise │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -./Network/Wai/Handler/Warp/HTTP2/Request.hs │ │ │ │ -fromJust │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.Request │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -ResponseRaw is not supported in HTTP/2 │ │ │ │ -./Network/Wai/Handler/Warp/HTTP2/Response.hs │ │ │ │ -text/plain; charset=utf-8 │ │ │ │ -File not found │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.Response │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -'HTTP2Data │ │ │ │ -HTTP2Data │ │ │ │ -'PushPromise │ │ │ │ -PushPromise │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.Types │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -, promisedWeight = │ │ │ │ -, promisedResponseHeaders = │ │ │ │ -, promisedFile = │ │ │ │ -promisedPath = │ │ │ │ -PushPromise { │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.HTTP2Data │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.PushPromise │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.HashMap │ │ │ │ -'HashMap │ │ │ │ -if-unmodified-since │ │ │ │ -transfer-encoding │ │ │ │ -if-modified-since │ │ │ │ -if-none-match │ │ │ │ -user-agent │ │ │ │ -connection │ │ │ │ -if-range │ │ │ │ -if-match │ │ │ │ -pred{RequestHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{RequestHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ -content-length │ │ │ │ -last-modified │ │ │ │ -pred{ResponseHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ResponseHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -'ResLastModified │ │ │ │ -'ResDate │ │ │ │ -'ResServer │ │ │ │ -'ResContentLength │ │ │ │ -ResponseHeaderIndex │ │ │ │ -'ReqIfNoneMatch │ │ │ │ -'ReqIfMatch │ │ │ │ -'ReqUserAgent │ │ │ │ -'ReqReferer │ │ │ │ -'ReqIfRange │ │ │ │ -'ReqIfUnmodifiedSince │ │ │ │ -'ReqIfModifiedSince │ │ │ │ -'ReqHost │ │ │ │ -'ReqRange │ │ │ │ -'ReqConnection │ │ │ │ -'ReqExpect │ │ │ │ -'ReqTransferEncoding │ │ │ │ -'ReqContentLength │ │ │ │ -RequestHeaderIndex │ │ │ │ -toEnum{RequestHeaderIndex}: tag ( │ │ │ │ -toEnum{ResponseHeaderIndex}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -./Network/Wai/Handler/Warp/Header.hs │ │ │ │ -Network.Wai.Handler.Warp.Header │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResContentLength │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResServer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResDate │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResLastModified │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqContentLength │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqTransferEncoding │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqExpect │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqConnection │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqRange │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqHost │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfModifiedSince │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfUnmodifiedSince │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfRange │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqReferer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqUserAgent │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfMatch │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfNoneMatch │ │ │ │ -./Network/Wai/Handler/Warp/Imports.hs │ │ │ │ -Network.Wai.Handler.Warp.Imports │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.ReadInt │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -100-continue │ │ │ │ -HTTP/1.1 100 Continue │ │ │ │ -HTTP/1.0 100 Continue │ │ │ │ -./Network/Wai/Handler/Warp/Request.hs │ │ │ │ -'THStatus │ │ │ │ -THStatus │ │ │ │ -'NoKeepAliveRequest │ │ │ │ -'SubsequentRequest │ │ │ │ -'FirstRequest │ │ │ │ -FirstRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.Request │ │ │ │ -NoKeepAliveRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.THStatus │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.NoKeepAliveRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.FirstRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.SubsequentRequest │ │ │ │ -./Network/Wai/Handler/Warp/RequestHeader.hs │ │ │ │ -Network.Wai.Handler.Warp.RequestHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -keep-alive │ │ │ │ -File not found │ │ │ │ -text/plain; charset=utf-8 │ │ │ │ -'RspBuilder │ │ │ │ -'RspStream │ │ │ │ -'RspFile │ │ │ │ -'RspNoBody │ │ │ │ -Network.Wai.Handler.Warp.Response │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspNoBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspFile │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspBuilder │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspStream │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspRaw │ │ │ │ -HTTP/1.1 │ │ │ │ -HTTP/1.0 │ │ │ │ -Network.Wai.Handler.Warp.ResponseHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -'MultiMap │ │ │ │ -MultiMap │ │ │ │ -Network.Wai.Handler.Warp.MultiMap │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -./Network/Wai/Handler/Warp/Conduit.hs │ │ │ │ -DoneChunking │ │ │ │ -HaveLen │ │ │ │ -NeedLenNewline │ │ │ │ -'CSource │ │ │ │ -'HaveLen │ │ │ │ -'DoneChunking │ │ │ │ -'NeedLenNewline │ │ │ │ -'NeedLen │ │ │ │ -ChunkState │ │ │ │ -'ISource │ │ │ │ -Network.Wai.Handler.Warp.Conduit │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.CSource │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLen │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLenNewline │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.HaveLen │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.DoneChunking │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.ISource │ │ │ │ -Network/Wai/Handler/Warp/File.hs:29:15-16|case │ │ │ │ -'WithoutBody │ │ │ │ -'WithBody │ │ │ │ -RspFileInfo │ │ │ │ -Network.Wai.Handler.Warp.File │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -WithBody │ │ │ │ -WithoutBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithoutBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithBody │ │ │ │ - which is bigger than the specified maximum of │ │ │ │ -Sending a Builder response required a buffer of size │ │ │ │ -./Network/Wai/Handler/Warp/IO.hs │ │ │ │ -Network.Wai.Handler.Warp.IO │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -packIntegral │ │ │ │ -./Network/Wai/Handler/Warp/PackInt.hs │ │ │ │ -Network.Wai.Handler.Warp.PackInt │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Data.Word8 │ │ │ │ -word8-0.1.3-HbXLCeZ5ayM4KohJxi6UML │ │ │ │ -'PartOfFile │ │ │ │ -'EntireFile │ │ │ │ -FileRange │ │ │ │ -Network.Sendfile.Types │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ -rangeOffset │ │ │ │ -rangeLength │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.EntireFile │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.PartOfFile │ │ │ │ -Network.SendFile.Linux.sendfileloop │ │ │ │ -Network.SendFile.Linux.sendloop │ │ │ │ -Network.Sendfile.Linux │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ -./Network/HTTP2/H2/Settings.hs │ │ │ │ -fromJust │ │ │ │ -'Settings │ │ │ │ -Settings │ │ │ │ -Network.HTTP2.H2.Settings │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -, maxConcurrentStreams = │ │ │ │ -, enablePush = │ │ │ │ -headerTableSize = │ │ │ │ -, maxHeaderListSize = │ │ │ │ -, maxFrameSize = │ │ │ │ -, initialWindowSize = │ │ │ │ -, rstRateLimit = │ │ │ │ -, settingsRateLimit = │ │ │ │ -, emptyFrameRateLimit = │ │ │ │ -, pingRateLimit = │ │ │ │ -Settings { │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Settings.Settings │ │ │ │ -enable push must be 0 or 1 │ │ │ │ -Max frame size must be in between 16384 and 16777215 │ │ │ │ -Connection was reset │ │ │ │ -Stream{id= │ │ │ │ -Closed: │ │ │ │ -HalfClosedLocal: │ │ │ │ -Reserved │ │ │ │ -HalfClosedRemote │ │ │ │ -ResetByMe │ │ │ │ -Finished │ │ │ │ -'StreamErrorIsReceived │ │ │ │ -'BadThingHappen │ │ │ │ -'StreamErrorIsSent │ │ │ │ -'ConnectionErrorIsSent │ │ │ │ -'ConnectionErrorIsReceived │ │ │ │ -'ConnectionIsTimeout │ │ │ │ -'ConnectionIsClosed │ │ │ │ -'CFrames │ │ │ │ -'OHeader │ │ │ │ -OutputType │ │ │ │ -'Reserved │ │ │ │ -'HalfClosedRemote │ │ │ │ -StreamState │ │ │ │ -'CancelledStream │ │ │ │ -'ResetByMe │ │ │ │ -'Finished │ │ │ │ -ClosedCode │ │ │ │ -'Continued │ │ │ │ -'HasBody │ │ │ │ -'JustOpened │ │ │ │ -OpenState │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HTTP2.H2.Types │ │ │ │ -CancelledStream │ │ │ │ -HTTP2Error │ │ │ │ -StreamErrorIsReceived │ │ │ │ -BadThingHappen │ │ │ │ -StreamErrorIsSent │ │ │ │ -ConnectionErrorIsSent │ │ │ │ -ConnectionErrorIsReceived │ │ │ │ -ConnectionIsTimeout │ │ │ │ -ConnectionIsClosed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Config │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsClosed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsTimeout │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsReceived │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsSent │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsReceived │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsSent │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.BadThingHappen │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CFrames │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Done │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Cont │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Output │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OHeader │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OPush │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ONext │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Stream │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Idle │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Open │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HalfClosedRemote │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Closed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reserved │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CancelledStream │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Finished │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Killed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reset │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ResetByMe │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.JustOpened │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Continued │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.NoBody │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HasBody │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Body │ │ │ │ -'EncodeInfo │ │ │ │ -Network.HTTP2.Frame.Encode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Nothing} │ │ │ │ -, encodePadding = │ │ │ │ -, encodeStreamId = │ │ │ │ -EncodeInfo {encodeFlags = │ │ │ │ -encodePadding │ │ │ │ -encodeStreamId │ │ │ │ -encodeFlags │ │ │ │ -EncodeInfo │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Encode.EncodeInfo │ │ │ │ -Network/HTTP2/Frame/Types.hs:489:27-28|case │ │ │ │ -framePayload │ │ │ │ -frameHeader │ │ │ │ -UnknownFrame │ │ │ │ -ContinuationFrame │ │ │ │ -WindowUpdateFrame │ │ │ │ -GoAwayFrame │ │ │ │ -PingFrame │ │ │ │ -PushPromiseFrame │ │ │ │ -SettingsFrame │ │ │ │ -RSTStreamFrame │ │ │ │ -PriorityFrame │ │ │ │ -HeadersFrame │ │ │ │ -DataFrame │ │ │ │ -Read for FrameType │ │ │ │ -, framePayload = │ │ │ │ -Frame {frameHeader = │ │ │ │ -ContinuationFrame │ │ │ │ -GoAwayFrame │ │ │ │ -PingFrame │ │ │ │ -HeadersFrame │ │ │ │ -DataFrame │ │ │ │ -UnknownFrame │ │ │ │ -WindowUpdateFrame │ │ │ │ -PushPromiseFrame │ │ │ │ -SettingsFrame │ │ │ │ -RSTStreamFrame │ │ │ │ -PriorityFrame │ │ │ │ -Priority {exclusive = │ │ │ │ -, weight = │ │ │ │ -, streamDependency = │ │ │ │ -, streamId = │ │ │ │ -, flags = │ │ │ │ -FrameHeader {payloadLength = │ │ │ │ -'WindowUpdateFrame │ │ │ │ -'RSTStreamFrame │ │ │ │ -'PriorityFrame │ │ │ │ -'PushPromiseFrame │ │ │ │ -'UnknownFrame │ │ │ │ -'GoAwayFrame │ │ │ │ -'HeadersFrame │ │ │ │ -'ContinuationFrame │ │ │ │ -'PingFrame │ │ │ │ -'DataFrame │ │ │ │ -'SettingsFrame │ │ │ │ -FramePayload │ │ │ │ -'FrameHeader │ │ │ │ -'Priority │ │ │ │ -'FrameType │ │ │ │ -FrameType │ │ │ │ -'SettingsKey │ │ │ │ -'ErrorCode │ │ │ │ -FrameType │ │ │ │ -FrameData │ │ │ │ -FrameHeaders │ │ │ │ -FramePriority │ │ │ │ -FrameRSTStream │ │ │ │ -FrameSettings │ │ │ │ -FramePushPromise │ │ │ │ -FramePing │ │ │ │ -FrameGoAway │ │ │ │ -FrameWindowUpdate │ │ │ │ -FrameContinuation │ │ │ │ -ErrorCode │ │ │ │ -ProtocolError │ │ │ │ -InternalError │ │ │ │ -FlowControlError │ │ │ │ -SettingsTimeout │ │ │ │ -StreamClosed │ │ │ │ -FrameSizeError │ │ │ │ -RefusedStream │ │ │ │ -CompressionError │ │ │ │ -ConnectError │ │ │ │ -EnhanceYourCalm │ │ │ │ -InadequateSecurity │ │ │ │ -HTTP11Required │ │ │ │ -streamId │ │ │ │ -payloadLength │ │ │ │ -FrameHeader │ │ │ │ -ErrorCode │ │ │ │ -fromJust │ │ │ │ -Read for SettingsKey │ │ │ │ -./Network/HTTP2/Frame/Types.hs │ │ │ │ -Network.HTTP2.Frame.Types │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -SettingsKey │ │ │ │ -SettingsKey │ │ │ │ -SettingsMaxHeaderListSize │ │ │ │ -SettingsMaxFrameSize │ │ │ │ -SettingsInitialWindowSize │ │ │ │ -SettingsMaxConcurrentStreams │ │ │ │ -SettingsEnablePush │ │ │ │ -SettingsTokenHeaderTableSize │ │ │ │ -exclusive │ │ │ │ -Priority │ │ │ │ -streamDependency │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Frame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.DataFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.HeadersFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PriorityFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.RSTStreamFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.SettingsFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PushPromiseFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PingFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.GoAwayFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.WindowUpdateFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.ContinuationFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.UnknownFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.FrameHeader │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Priority │ │ │ │ -Response other than OutBodyBuilder is not supported │ │ │ │ -./Network/HTTP2/Server/Run.hs │ │ │ │ -Preface mismatch │ │ │ │ -'ServerIO │ │ │ │ -ServerIO │ │ │ │ -'ServerConfig │ │ │ │ -ServerConfig │ │ │ │ -Network.HTTP2.Server.Run │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -, settings = │ │ │ │ -, connectionWindowSize = │ │ │ │ -ServerConfig {numberOfWorkers = │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerIO │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerConfig │ │ │ │ -H2 response sender for stream │ │ │ │ -./Network/HTTP2/Server/Worker.hs │ │ │ │ -fromJust │ │ │ │ -H2 server push │ │ │ │ -H2 response streaming sender for │ │ │ │ -Network.HTTP2.Server.Worker │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -PRI * HTTP/2.0 │ │ │ │ -Network.HTTP2.Frame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -exceeds max concurrent │ │ │ │ -toClientInfo │ │ │ │ -toServerInfo │ │ │ │ -./Network/HTTP2/H2/Context.hs │ │ │ │ -'ServerInfo │ │ │ │ -'Context │ │ │ │ -RoleInfo │ │ │ │ -ServerInfo │ │ │ │ -'ClientInfo │ │ │ │ -ClientInfo │ │ │ │ -Network.HTTP2.H2.Context │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Context │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIS │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIC │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.ClientInfo │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Client │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Server │ │ │ │ -H2 receiver │ │ │ │ -stream id should be odd │ │ │ │ -push promise is not allowed │ │ │ │ -unknown frame │ │ │ │ -exceeds maximum frame size │ │ │ │ -push not enabled │ │ │ │ -ack settings has a body │ │ │ │ -too many settings │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:268:5-27 │ │ │ │ -too many ping │ │ │ │ -push promise must specify an even stream identifier │ │ │ │ -wrong header fragment for push promise │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:319:5-29 │ │ │ │ -continuation frame must follow │ │ │ │ -header must not be sent to half or fully closed stream │ │ │ │ -stream identifier must not decrease │ │ │ │ -this frame is not allowed in an idle stream: │ │ │ │ -continuation in trailer is not supported │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:404:5-23 │ │ │ │ -too many empty headers │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:374:5-24 │ │ │ │ -no body but content-length is not zero │ │ │ │ -exceeds connection flow-control limit │ │ │ │ -exceeds stream flow-control limit │ │ │ │ -too many empty data │ │ │ │ -actual body length is not the same as content-length │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:428:9-22 │ │ │ │ -too many empty continuation │ │ │ │ -Header is too big │ │ │ │ -Header is too fragmented │ │ │ │ -too many rst_stream │ │ │ │ -continue frame cannot come here │ │ │ │ -an illegal frame follows header/continuation frames │ │ │ │ -illegal data frame for │ │ │ │ -illegal frame │ │ │ │ -priority depends on itself │ │ │ │ -treat a stream error as a connection error │ │ │ │ -./Network/HTTP2/H2/Receiver.hs │ │ │ │ -Network.HTTP2.H2.Receiver │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Receiver.Source │ │ │ │ -H2 sender │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:202:25-49 │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:297:21-37 │ │ │ │ -cannot compress the header │ │ │ │ -./Network/HTTP2/H2/Sender.hs │ │ │ │ -Network.HTTP2.H2.Sender │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.C │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.O │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.Flush │ │ │ │ -'StreamOutOfScope │ │ │ │ -'StreamCancelled │ │ │ │ -'StreamPushedFinal │ │ │ │ -StreamOutOfScope │ │ │ │ -StreamCancelled │ │ │ │ -StreamPushedFinal │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HTTP2.H2.Stream │ │ │ │ -StreamTerminated │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamPushedFinal │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamCancelled │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamOutOfScope │ │ │ │ -'EvenStreamTable │ │ │ │ -EvenStreamTable │ │ │ │ -'OddStreamTable │ │ │ │ -OddStreamTable │ │ │ │ -Network.HTTP2.H2.StreamTable │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -rsingleRight │ │ │ │ -lsingleLeft │ │ │ │ -rdoubleRight │ │ │ │ -rdoubleLeft │ │ │ │ -ldoubleRight │ │ │ │ -rsingleLeft │ │ │ │ -ldoubleLeft │ │ │ │ -malformed tree │ │ │ │ -lsingleRight │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.EvenStreamTable │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.OddStreamTable │ │ │ │ -'LoopCheck │ │ │ │ -LoopCheck │ │ │ │ -Network.HTTP2.H2.Sync │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sync.LoopCheck │ │ │ │ -Network.HTTP2.H2.Window │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -decodeWithPadding │ │ │ │ -./Network/HTTP2/Frame/Decode.hs │ │ │ │ -padding is not enough │ │ │ │ -Settings is too large │ │ │ │ -window update must not be 0 │ │ │ │ -payload is too short │ │ │ │ -cannot used in control stream │ │ │ │ -cannot used in non-zero stream │ │ │ │ -insufficient payload for Pad Length │ │ │ │ -insufficient payload for priority fields │ │ │ │ -insufficient payload for Pad Length and priority fields │ │ │ │ -payload length is not 5 in priority frame │ │ │ │ -payload length is not 4 in rst stream frame │ │ │ │ -payload length is not multiple of 6 in settings frame │ │ │ │ -payload length must be 0 if ack flag is set │ │ │ │ -push promise must be used with an odd stream identifier │ │ │ │ -payload length is 8 in ping frame │ │ │ │ -goaway body must be 8 bytes or larger │ │ │ │ -payload length is 4 in window update frame │ │ │ │ -'FrameDecodeError │ │ │ │ -FrameDecodeError │ │ │ │ -FrameDecodeError │ │ │ │ -Network.HTTP2.Frame.Decode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Decode.FrameDecodeError │ │ │ │ -Network.HPACK │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/HPACK/HeaderBlock/Decode.hs │ │ │ │ -Network.HPACK.HeaderBlock.Decode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -./Network/HPACK/HeaderBlock/Encode.hs │ │ │ │ -toEncodeInfo │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -Network.HPACK.HeaderBlock.Encode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -Network.HPACK.HeaderBlock.Integer │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Negative exponent │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -./Network/HPACK/Huffman/Decode.hs │ │ │ │ -Network/HPACK/Huffman/Decode.hs:(122,1)-(131,56)|function step │ │ │ │ -'WayStep │ │ │ │ -'GoBack2 │ │ │ │ -'Forward │ │ │ │ -'EndOfString │ │ │ │ -Network.HPACK.Huffman.Decode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -GoBack2 │ │ │ │ -Forward │ │ │ │ -EndOfString │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Non │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.One │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Two │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.WayStep │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.EndOfString │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Forward │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack2 │ │ │ │ -./Network/HPACK/Huffman/Encode.hs │ │ │ │ -Network.HPACK.Huffman.Encode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Huffman.Params │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Huffman.Table │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/HPACK/Huffman/Tree.hs │ │ │ │ -Network.HPACK.Huffman.Tree │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Tip │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Bin │ │ │ │ - Table size: │ │ │ │ -toDecodeInfo │ │ │ │ -toEncodeInfo │ │ │ │ -./Network/HPACK/Table/Dynamic.hs │ │ │ │ -TableSizeAction │ │ │ │ -'DynamicTable │ │ │ │ -DynamicTable │ │ │ │ -CodeInfo │ │ │ │ -'DecodeInfo │ │ │ │ -DecodeInfo │ │ │ │ -'EncodeInfo │ │ │ │ -EncodeInfo │ │ │ │ -Network.HPACK.Table.Dynamic │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Keep │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Change │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Ignore │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DynamicTable │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CIE │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CID │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DecodeInfo │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.EncodeInfo │ │ │ │ -dummyValue │ │ │ │ -Network.HPACK.Table.Entry │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Entry.Entry │ │ │ │ -StaticEntry │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Table.RevIndex │ │ │ │ -KeyValue │ │ │ │ -'KeyValue │ │ │ │ -StaticEntry │ │ │ │ -'StaticEntry │ │ │ │ -RevIndex │ │ │ │ -'RevIndex │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.RevIndex │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.StaticEntry │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.KeyValue │ │ │ │ -www-authenticate │ │ │ │ -user-agent │ │ │ │ -transfer-encoding │ │ │ │ -strict-transport-security │ │ │ │ -set-cookie │ │ │ │ -retry-after │ │ │ │ -proxy-authorization │ │ │ │ -proxy-authenticate │ │ │ │ -max-forwards │ │ │ │ -location │ │ │ │ -last-modified │ │ │ │ -if-unmodified-since │ │ │ │ -if-range │ │ │ │ -if-none-match │ │ │ │ -if-modified-since │ │ │ │ -if-match │ │ │ │ -content-type │ │ │ │ -content-range │ │ │ │ -content-location │ │ │ │ -content-length │ │ │ │ -content-language │ │ │ │ -content-encoding │ │ │ │ -content-disposition │ │ │ │ -cache-control │ │ │ │ -authorization │ │ │ │ -access-control-allow-origin │ │ │ │ -accept-ranges │ │ │ │ -accept-language │ │ │ │ -gzip, deflate │ │ │ │ -accept-encoding │ │ │ │ -accept-charset │ │ │ │ -/index.html │ │ │ │ -:authority │ │ │ │ -Network.HPACK.Table.Static │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -'IndexOverrun │ │ │ │ -'TooLargeHeader │ │ │ │ -'IllegalHeaderName │ │ │ │ -'HeaderBlockTruncated │ │ │ │ -'IllegalTableSizeUpdate │ │ │ │ -'TooLargeTableSize │ │ │ │ -'TooSmallTableSize │ │ │ │ -'TooLongEos │ │ │ │ -'IllegalEos │ │ │ │ -'EosInTheMiddle │ │ │ │ -'EncodeStrategy │ │ │ │ -EncodeStrategy │ │ │ │ -CompressionAlgo │ │ │ │ -Network/HPACK/Types.hs:90:15-16|case │ │ │ │ -, useHuffman = │ │ │ │ -compressionAlgo = │ │ │ │ -EncodeStrategy { │ │ │ │ -Network/HPACK/Types.hs:35:49-50|case │ │ │ │ -TooLargeHeader │ │ │ │ -IllegalHeaderName │ │ │ │ -HeaderBlockTruncated │ │ │ │ -IllegalTableSizeUpdate │ │ │ │ -TooLargeTableSize │ │ │ │ -TooSmallTableSize │ │ │ │ -TooLongEos │ │ │ │ -IllegalEos │ │ │ │ -EosInTheMiddle │ │ │ │ -IndexOverrun │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Types │ │ │ │ -DecodeError │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IndexOverrun │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EosInTheMiddle │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalEos │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLongEos │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooSmallTableSize │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeTableSize │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalTableSizeUpdate │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.HeaderBlockTruncated │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalHeaderName │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeHeader │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EncodeStrategy │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Naive │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Static │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Linear │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.SIndex │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.DIndex │ │ │ │ -trailers │ │ │ │ -illegal header │ │ │ │ -Transfer-Encoding │ │ │ │ -illegal trailer │ │ │ │ -./Network/HTTP2/H2/HPACK.hs │ │ │ │ -Network.HTTP2.H2.HPACK │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Huffman.Bit │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.F │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.T │ │ │ │ -, txfLimit = │ │ │ │ -TxFlow {txfSent = │ │ │ │ -, rxfLimit = │ │ │ │ -, rxfReceived = │ │ │ │ -, rxfConsumed = │ │ │ │ -RxFlow {rxfBufSize = │ │ │ │ -'FCTMaxData │ │ │ │ -'FCTWindowUpdate │ │ │ │ -FlowControlType │ │ │ │ -Network.Control.Flow │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTWindowUpdate │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTMaxData │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.RxFlow │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.TxFlow │ │ │ │ -'LRUCacheRef │ │ │ │ -LRUCacheRef │ │ │ │ -'LRUCache │ │ │ │ -LRUCache │ │ │ │ -Network.Control.LRUCache │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ -, lcQueue = │ │ │ │ -, lcTick = │ │ │ │ -LRUCache {lcLimit = │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.LRUCache.LRUCache │ │ │ │ -'Counter │ │ │ │ -Network.Control.Rate │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Rate.Counter │ │ │ │ -'PushPromise │ │ │ │ -PushPromise │ │ │ │ -Network.HTTP.Semantics.Server │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.PushPromise │ │ │ │ -'Response │ │ │ │ -Response │ │ │ │ -'Request │ │ │ │ -Network.HTTP.Semantics.Server.Internal │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -Response │ │ │ │ -Request │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.Internal.Aux │ │ │ │ -access-control-allow-credentials │ │ │ │ -access-control-request-headers │ │ │ │ -access-control-request-method │ │ │ │ -access-control-expose-headers │ │ │ │ -access-control-allow-headers │ │ │ │ -access-control-allow-methods │ │ │ │ -access-control-allow-origin │ │ │ │ -upgrade-insecure-requests │ │ │ │ -strict-transport-security │ │ │ │ -content-security-policy │ │ │ │ -x-content-type-options │ │ │ │ -if-unmodified-since │ │ │ │ -proxy-authorization │ │ │ │ -content-disposition │ │ │ │ -timing-allow-origin │ │ │ │ -proxy-authenticate │ │ │ │ -if-modified-since │ │ │ │ -transfer-encoding │ │ │ │ -content-language │ │ │ │ -www-authenticate │ │ │ │ -content-encoding │ │ │ │ -content-location │ │ │ │ -x-xss-protection │ │ │ │ -accept-language │ │ │ │ -accept-encoding │ │ │ │ -x-forwarded-for │ │ │ │ -x-frame-options │ │ │ │ -content-length │ │ │ │ -accept-charset │ │ │ │ -last-modified │ │ │ │ -content-range │ │ │ │ -if-none-match │ │ │ │ -cache-control │ │ │ │ -authorization │ │ │ │ -accept-ranges │ │ │ │ -content-type │ │ │ │ -max-forwards │ │ │ │ -retry-after │ │ │ │ -early-data │ │ │ │ -set-cookie │ │ │ │ -connection │ │ │ │ -user-agent │ │ │ │ -forwarded │ │ │ │ -expect-ct │ │ │ │ -if-range │ │ │ │ -if-match │ │ │ │ -location │ │ │ │ -:authority │ │ │ │ -Accept-Charset │ │ │ │ -Accept-Encoding │ │ │ │ -Accept-Language │ │ │ │ -Accept-Ranges │ │ │ │ -Access-Control-Allow-Origin │ │ │ │ -Authorization │ │ │ │ -Cache-Control │ │ │ │ -Content-Disposition │ │ │ │ -Content-Encoding │ │ │ │ -Content-Language │ │ │ │ -Content-Length │ │ │ │ -Content-Location │ │ │ │ -Content-Range │ │ │ │ -Content-Type │ │ │ │ -If-Match │ │ │ │ -If-Modified-Since │ │ │ │ -If-None-Match │ │ │ │ -If-Range │ │ │ │ -If-Unmodified-Since │ │ │ │ -Last-Modified │ │ │ │ -Location │ │ │ │ -Max-Forwards │ │ │ │ -Proxy-Authenticate │ │ │ │ -Proxy-Authorization │ │ │ │ -Retry-After │ │ │ │ -Set-Cookie │ │ │ │ -Strict-Transport-Security │ │ │ │ -Transfer-Encoding │ │ │ │ -User-Agent │ │ │ │ -Www-Authenticate │ │ │ │ -Connection │ │ │ │ -Access-Control-Allow-Credentials │ │ │ │ -Access-Control-Allow-Headers │ │ │ │ -Access-Control-Allow-Methods │ │ │ │ -Access-Control-Expose-Headers │ │ │ │ -Access-Control-Request-Headers │ │ │ │ -Access-Control-Request-Method │ │ │ │ -Content-Security-Policy │ │ │ │ -Early-Data │ │ │ │ -Expect-Ct │ │ │ │ -Forwarded │ │ │ │ -Timing-Allow-Origin │ │ │ │ -Upgrade-Insecure-Requests │ │ │ │ -X-Content-Type-Options │ │ │ │ -X-Forwarded-For │ │ │ │ -X-Frame-Options │ │ │ │ -X-Xss-Protection │ │ │ │ -for other tokens │ │ │ │ -./Network/HTTP/Semantics/Token.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -True, tokenKey = │ │ │ │ -False, tokenKey = │ │ │ │ -, isPseudo = │ │ │ │ -, shouldBeIndexed = │ │ │ │ -tokenIx = │ │ │ │ -Network.HTTP.Semantics.Token │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Token.Token │ │ │ │ -'Refresher │ │ │ │ -Sentinel │ │ │ │ -Network.HTTP.Semantics.File │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Closer │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Refresher │ │ │ │ -'StreamingBuilder │ │ │ │ -'StreamingCancelled │ │ │ │ -'StreamingFinished │ │ │ │ -'StreamingFlush │ │ │ │ -StreamingChunk │ │ │ │ -'EndOfStream │ │ │ │ -'NotEndOfStream │ │ │ │ -IsEndOfStream │ │ │ │ -'CancelNext │ │ │ │ -Network.HTTP.Semantics.FillBuf │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFinished │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingCancelled │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFlush │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingBuilder │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.NotEndOfStream │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.EndOfStream │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.Next │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.CancelNext │ │ │ │ -Network.HTTP.Semantics.Status │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -'NextTrailersMaker │ │ │ │ -'Trailers │ │ │ │ -NextTrailersMaker │ │ │ │ -Network.HTTP.Semantics.Trailer │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.NextTrailersMaker │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.Trailers │ │ │ │ -'OutBodyFile │ │ │ │ -'OutBodyBuilder │ │ │ │ -'OutBodyStreamingIface │ │ │ │ -'OutBodyStreaming │ │ │ │ -'OutBodyNone │ │ │ │ -'FileSpec │ │ │ │ -FileSpec │ │ │ │ -OutBodyIface │ │ │ │ -Network.HTTP.Semantics.Types │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -FileSpec │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutObj │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyNone │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreaming │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreamingIface │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyBuilder │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyFile │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.FileSpec │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.InpObj │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyIface │ │ │ │ -Codec.Binary.UTF8.String │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -Data.ByteString.UTF8 │ │ │ │ -errorEmptyList │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -./Data/ByteString/UTF8.hs │ │ │ │ -WAI timeout manager (Reaper) │ │ │ │ -./System/TimeManager.hs │ │ │ │ -'TimeoutThread │ │ │ │ -'Manager │ │ │ │ -'NoManager │ │ │ │ -'Inactive │ │ │ │ -Thread killed by timeout manager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ -System.TimeManager │ │ │ │ -TimeoutThread │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.TimeoutThread │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Handle │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Manager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.NoManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Active │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Inactive │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Paused │ │ │ │ -./System/ThreadManager.hs │ │ │ │ -'KilledByThreadManager │ │ │ │ -'ThreadManager │ │ │ │ -ThreadManager │ │ │ │ -'ManagedThread │ │ │ │ -ManagedThread │ │ │ │ -KilledByThreadManager │ │ │ │ -System.ThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ -KilledByThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.KilledByThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ManagedThread │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ -Network.HTTP.Date.Converter │ │ │ │ -Network.HTTP.Date.Formatter │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ -___MonTueWedThuFriSatSun │ │ │ │ -___JanFebMarAprMayJunJulAugSepOctNovDec │ │ │ │ -'HTTPDate │ │ │ │ -HTTPDate │ │ │ │ -Network.HTTP.Date.Types │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ -, hdWkday = │ │ │ │ -, hdSecond = │ │ │ │ -, hdMinute = │ │ │ │ -, hdHour = │ │ │ │ -, hdDay = │ │ │ │ -, hdMonth = │ │ │ │ -HTTPDate {hdYear = │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu:Network.HTTP.Date.Types.HTTPDate │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -Network.HTTP.Date.Parser │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ -'NoPadding │ │ │ │ -Data.ByteString.Builder.HTTP.Chunked │ │ │ │ -bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI │ │ │ │ -bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.NoPadding │ │ │ │ -bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.PadTo │ │ │ │ -Network.Wai │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ -'ResponseReceived │ │ │ │ -ResponseReceived │ │ │ │ -'ResponseRaw │ │ │ │ -'ResponseBuilder │ │ │ │ -'ResponseFile │ │ │ │ -'ResponseStream │ │ │ │ -Response │ │ │ │ -'FilePart │ │ │ │ -FilePart │ │ │ │ -'Request │ │ │ │ -'KnownLength │ │ │ │ -'ChunkedBody │ │ │ │ -RequestBodyLength │ │ │ │ -Network.Wai.Internal │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ -, filePartFileSize = │ │ │ │ -, filePartByteCount = │ │ │ │ -FilePart {filePartOffset = │ │ │ │ -requestHeaderRange = │ │ │ │ -requestHeaderHost = │ │ │ │ -requestBodyLength = │ │ │ │ -vault = │ │ │ │ -requestBody = │ │ │ │ -queryString = │ │ │ │ -pathInfo = │ │ │ │ -remoteHost = │ │ │ │ -isSecure = │ │ │ │ -requestHeaders = │ │ │ │ -rawQueryString = │ │ │ │ -rawPathInfo = │ │ │ │ -httpVersion = │ │ │ │ -requestMethod = │ │ │ │ -Request { │ │ │ │ -KnownLength │ │ │ │ -ChunkedBody │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseReceived │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseFile │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseBuilder │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseStream │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseRaw │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.FilePart │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.Request │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ChunkedBody │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.KnownLength │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -Data.HashMap.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ -Data.Vault.ST.Lazy │ │ │ │ -vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL:Data.Vault.ST.Lazy.Locker │ │ │ │ -Data.Unique.Really │ │ │ │ -vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ -Accept-Charset │ │ │ │ -Accept-Encoding │ │ │ │ -Accept-Language │ │ │ │ -Accept-Ranges │ │ │ │ -Authorization │ │ │ │ -Cache-Control │ │ │ │ -Connection │ │ │ │ -Content-Encoding │ │ │ │ -Content-Language │ │ │ │ -Content-Length │ │ │ │ -Content-Location │ │ │ │ -Content-MD5 │ │ │ │ -Content-Range │ │ │ │ -Content-Type │ │ │ │ -If-Match │ │ │ │ -If-Modified-Since │ │ │ │ -If-None-Match │ │ │ │ -If-Range │ │ │ │ -If-Unmodified-Since │ │ │ │ -Last-Modified │ │ │ │ -Location │ │ │ │ -Max-Forwards │ │ │ │ -Proxy-Authenticate │ │ │ │ -Proxy-Authorization │ │ │ │ -Retry-After │ │ │ │ -Transfer-Encoding │ │ │ │ -User-Agent │ │ │ │ -WWW-Authenticate │ │ │ │ -Content-Disposition │ │ │ │ -MIME-Version │ │ │ │ -Set-Cookie │ │ │ │ -Preference-Applied │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ByteRangeFromTo │ │ │ │ -'ByteRangeSuffix │ │ │ │ -'ByteRangeFrom │ │ │ │ -ByteRangeFromTo │ │ │ │ -ByteRangeFrom │ │ │ │ -ByteRangeSuffix │ │ │ │ -Network.HTTP.Types.Header.ByteRange │ │ │ │ -ByteRangeFromTo │ │ │ │ -ByteRangeSuffix │ │ │ │ -ByteRangeFrom │ │ │ │ -Network/HTTP/Types/Header.hs:468:11-12|case │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Header │ │ │ │ -ByteRange │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeFrom │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeFromTo │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeSuffix │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'OPTIONS │ │ │ │ -'CONNECT │ │ │ │ -Network.HTTP.Types.Method.StdMethod │ │ │ │ -toEnum{StdMethod}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -pred{StdMethod}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{StdMethod}: tried to take `succ' of last tag in enumeration │ │ │ │ -./Network/HTTP/Types/Method.hs │ │ │ │ -StdMethod │ │ │ │ -Network.HTTP.Types.Method │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.GET │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.POST │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.HEAD │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.PUT │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.DELETE │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.TRACE │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.CONNECT │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.OPTIONS │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.PATCH │ │ │ │ -, statusMessage = │ │ │ │ -Status {statusCode = │ │ │ │ -Network Authentication Required │ │ │ │ -HTTP Version Not Supported │ │ │ │ -Gateway Timeout │ │ │ │ -Service Unavailable │ │ │ │ -Bad Gateway │ │ │ │ -Not Implemented │ │ │ │ -Internal Server Error │ │ │ │ -Request Header Fields Too Large │ │ │ │ -Too Many Requests │ │ │ │ -Precondition Required │ │ │ │ -Upgrade Required │ │ │ │ -Unprocessable Entity │ │ │ │ -I'm a teapot │ │ │ │ -Expectation Failed │ │ │ │ -Requested Range Not Satisfiable │ │ │ │ -Unsupported Media Type │ │ │ │ -Request-URI Too Long │ │ │ │ -Request Entity Too Large │ │ │ │ -Precondition Failed │ │ │ │ -Length Required │ │ │ │ -Conflict │ │ │ │ -Request Timeout │ │ │ │ -Proxy Authentication Required │ │ │ │ -Not Acceptable │ │ │ │ -Method Not Allowed │ │ │ │ -Not Found │ │ │ │ -Forbidden │ │ │ │ -Payment Required │ │ │ │ -Unauthorized │ │ │ │ -Bad Request │ │ │ │ -Permanent Redirect │ │ │ │ -Temporary Redirect │ │ │ │ -Use Proxy │ │ │ │ -Not Modified │ │ │ │ -See Other │ │ │ │ -Moved Permanently │ │ │ │ -Multiple Choices │ │ │ │ -Partial Content │ │ │ │ -Reset Content │ │ │ │ -No Content │ │ │ │ -Non-Authoritative Information │ │ │ │ -Accepted │ │ │ │ -Switching Protocols │ │ │ │ -Continue │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Network.HTTP.Types.Status.Status │ │ │ │ -statusMessage │ │ │ │ -statusCode │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Status │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Status.Status │ │ │ │ -https:// │ │ │ │ --_.~:@&=+$, │ │ │ │ -EscapeItem │ │ │ │ -Network.HTTP.Types.URI │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network/HTTP/Types/URI.hs:500:21-22|case │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QE │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QN │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'HttpVersion │ │ │ │ -Network.HTTP.Types.Version.HttpVersion │ │ │ │ -httpMinor │ │ │ │ -httpMajor │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Version │ │ │ │ -HttpVersion │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Version.HttpVersion │ │ │ │ -'C:FoldCase │ │ │ │ -FoldCase │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.CaseInsensitive.Internal │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh │ │ │ │ -Data.CaseInsensitive.Internal.CI │ │ │ │ -foldedCase │ │ │ │ -original │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.C:FoldCase │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.CI │ │ │ │ rdoubleLeft │ │ │ │ rdoubleRight │ │ │ │ lsingleRight │ │ │ │ ldoubleLeft │ │ │ │ rsingleRight │ │ │ │ rsingleLeft │ │ │ │ ldoubleRight │ │ │ │ @@ -13725,56 +10675,14 @@ │ │ │ │ tls-session-manager-0.0.8-20mxGSOf0sDAMbm05ajVoG:Network.TLS.SessionManager.Fresh │ │ │ │ tls-session-manager-0.0.8-20mxGSOf0sDAMbm05ajVoG:Network.TLS.SessionManager.Used │ │ │ │ tls-session-manager-0.0.8-20mxGSOf0sDAMbm05ajVoG:Network.TLS.SessionManager.SingleUse │ │ │ │ tls-session-manager-0.0.8-20mxGSOf0sDAMbm05ajVoG:Network.TLS.SessionManager.MultipleUse │ │ │ │ tls-session-manager-0.0.8-20mxGSOf0sDAMbm05ajVoG:Network.TLS.SessionManager.Add │ │ │ │ tls-session-manager-0.0.8-20mxGSOf0sDAMbm05ajVoG:Network.TLS.SessionManager.Del │ │ │ │ tls-session-manager-0.0.8-20mxGSOf0sDAMbm05ajVoG:Network.TLS.SessionManager.Config │ │ │ │ -TourView │ │ │ │ -rdoubleRight │ │ │ │ -rdoubleLeft │ │ │ │ -ldoubleLeft │ │ │ │ -rsingleRight │ │ │ │ -ldoubleRight │ │ │ │ -lsingleLeft │ │ │ │ -rsingleLeft │ │ │ │ -malformed tree │ │ │ │ -lsingleRight │ │ │ │ -empty loser tree │ │ │ │ -empty queue │ │ │ │ -Data.OrdPSQ.Internal. │ │ │ │ -src/Data/OrdPSQ/Internal.hs │ │ │ │ -Data.OrdPSQ.Internal │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Null │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Single │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Play │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Void │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Winner │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Start │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.LLoser │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.RLoser │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.E │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -'BufferOverrun │ │ │ │ -'ReadBuffer │ │ │ │ -ReadBuffer │ │ │ │ -Readable │ │ │ │ -'WriteBuffer │ │ │ │ -WriteBuffer │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -Network.ByteOrder │ │ │ │ -BufferOverrun │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.BufferOverrun │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.C:Readable │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.WriteBuffer │ │ │ │ clock_gettime │ │ │ │ clock_getres │ │ │ │ toEnum{Clock}: tag ( │ │ │ │ ) is outside of enumeration's range (0, │ │ │ │ succ{Clock}: tried to take `succ' of last tag in enumeration │ │ │ │ pred{Clock}: tried to take `pred' of first tag in enumeration │ │ │ │ System/Clock.hsc │ │ │ │ @@ -13796,39 +10704,14 @@ │ │ │ │ clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Realtime │ │ │ │ clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.ProcessCPUTime │ │ │ │ clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.ThreadCPUTime │ │ │ │ clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.MonotonicRaw │ │ │ │ clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Boottime │ │ │ │ clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.MonotonicCoarse │ │ │ │ clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.RealtimeCoarse │ │ │ │ -'Workload │ │ │ │ -'NoReaper │ │ │ │ -'ReaperSettings │ │ │ │ -ReaperSettings │ │ │ │ -Control.Reaper.reaper: unexpected NoReaper (2) │ │ │ │ -Control.Reaper.reaper: unexpected NoReaper (1) │ │ │ │ -./Control/Reaper.hs │ │ │ │ -Control.Reaper │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.NoReaper │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Workload │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.ReaperSettings │ │ │ │ -Control.Reaper.Internal │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Internal.Reaper │ │ │ │ -Control.AutoUpdate.mkAutoUpdate: worker thread exited normally, which should be impossible due to usage of infinite loop │ │ │ │ -Control.AutoUpdate.mkAutoUpdate: worker thread exited with exception: │ │ │ │ -./Control/AutoUpdate/Thread.hs │ │ │ │ -Control.AutoUpdate.Thread │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -'UpdateState │ │ │ │ -UpdateState │ │ │ │ -Control.AutoUpdate.Event │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.AutoUpdate.Event.UpdateState │ │ │ │ 'NullCompression │ │ │ │ NullCompression │ │ │ │ 'Compression │ │ │ │ Compression │ │ │ │ 'C:CompressionC │ │ │ │ CompressionC │ │ │ │ Network.TLS.Compression │ │ │ │ @@ -15541,28 +12424,14 @@ │ │ │ │ record bad format │ │ │ │ plaintext exceeding record size limit: │ │ │ │ bad record mac Stream/Block │ │ │ │ Network.TLS.Record.Decrypt │ │ │ │ tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ Network.TLS.Record.Encrypt │ │ │ │ tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -'UnixDiffTime │ │ │ │ -UnixDiffTime │ │ │ │ -'UnixTime │ │ │ │ -UnixTime │ │ │ │ -Data.UnixTime.Types │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ -, udtMicroSeconds = │ │ │ │ -UnixDiffTime {udtSeconds = │ │ │ │ -, utMicroSeconds = │ │ │ │ -UnixTime {utSeconds = │ │ │ │ -not enough bytes │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixDiffTime │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixTime │ │ │ │ -getClockTime │ │ │ │ GSerialiseSum │ │ │ │ GSerialiseProd │ │ │ │ Serialise │ │ │ │ GSerialiseDecode │ │ │ │ GSerialiseEncode │ │ │ │ Deserialised type: │ │ │ │ Expected type: │ │ │ │ @@ -16447,65 +13316,14 @@ │ │ │ │ ValidationCacheDenied │ │ │ │ ValidationCachePass │ │ │ │ Data/X509/Validation/Cache.hs:39:21-22|case │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCache │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCachePass │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheDenied │ │ │ │ crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheUnknown │ │ │ │ -IPv4 field list length != 4 │ │ │ │ -enumFromThenTo: Incompatible IP families │ │ │ │ -enumFromTo: Incompatible IP families │ │ │ │ -enumFromThen: Incompatible IP families │ │ │ │ -toIPv6 field list length != 8 │ │ │ │ -ip4ToIp6 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -Data.IP.Addr.IPv4 │ │ │ │ -Data.IP.Addr.IPv6 │ │ │ │ -Data.IP.Addr.IP │ │ │ │ -toIPv6b field list length != 16 │ │ │ │ -./Data/IP/Addr.hs │ │ │ │ -Data.IP.Addr │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1 │ │ │ │ -errorEmptyList │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.List │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv4 │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv6 │ │ │ │ -System/ByteOrder.hs:35:12-13|case │ │ │ │ -LittleEndian │ │ │ │ -BigEndian │ │ │ │ -BigEndian │ │ │ │ -LittleEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz │ │ │ │ -System.ByteOrder │ │ │ │ -ByteOrder │ │ │ │ -'BigEndian │ │ │ │ -'LittleEndian │ │ │ │ -Pattern match failure in 'do' block at System/ByteOrder.hs:51:10-22 │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.BigEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.LittleEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.Mixed │ │ │ │ -'C:Input │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -./Text/Appar/Input.hs │ │ │ │ -Text.Appar.Input │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Input.C:Input │ │ │ │ -MkParser │ │ │ │ -Text.Appar.Parser │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Parser.P │ │ │ │ ./Data/X509/CertificateStore.hs │ │ │ │ 'CertificateStores │ │ │ │ 'CertificateStore │ │ │ │ CertificateStore │ │ │ │ Data.X509.CertificateStore │ │ │ │ crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ stimes: positive multiplier expected │ │ │ │ @@ -16531,206 +13349,2124 @@ │ │ │ │ ecdsaFromASN1: unknown curve │ │ │ │ ecdsaFromASN1: unexpected curve format │ │ │ │ ecdsaFromASN1: curve is missing │ │ │ │ rsaFromASN1: RSA.PrivateKey: │ │ │ │ rsaFromASN1: unexpected format │ │ │ │ Data.X509.Memory │ │ │ │ crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ -./Data/X509/EC.hs │ │ │ │ -undefined │ │ │ │ -Data.X509.EC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -CertificateChain │ │ │ │ -'CertificateChainRaw │ │ │ │ -CertificateChainRaw │ │ │ │ -'CertificateChain │ │ │ │ -CertificateChain │ │ │ │ -Data.X509.CertificateChain │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -CertificateChainRaw │ │ │ │ -toASN1: X509.SignatureAlg.HashAlg: Unknown hash │ │ │ │ -unknown OID for │ │ │ │ -Data/X509/AlgorithmIdentifier.hs:49:20-21|case │ │ │ │ -Data/X509/AlgorithmIdentifier.hs:40:20-21|case │ │ │ │ -fromASN1: X509.SignatureALG: EdDSA requires absent parameter │ │ │ │ -fromASN1: X509.SignatureALG: unknown format │ │ │ │ -./Data/X509/AlgorithmIdentifier.hs │ │ │ │ -'SignatureALG │ │ │ │ -'SignatureALG_IntrinsicHash │ │ │ │ -'SignatureALG_Unknown │ │ │ │ -SignatureALG │ │ │ │ -'PubKeyALG_Unknown │ │ │ │ -'PubKeyALG_DH │ │ │ │ -'PubKeyALG_Ed448 │ │ │ │ -'PubKeyALG_Ed25519 │ │ │ │ -'PubKeyALG_X448 │ │ │ │ -'PubKeyALG_X25519 │ │ │ │ -'PubKeyALG_EC │ │ │ │ -'PubKeyALG_DSA │ │ │ │ -'PubKeyALG_RSAPSS │ │ │ │ -'PubKeyALG_RSA │ │ │ │ -PubKeyALG │ │ │ │ -'HashSHA512 │ │ │ │ -'HashSHA384 │ │ │ │ -'HashSHA256 │ │ │ │ -'HashSHA224 │ │ │ │ -'HashSHA1 │ │ │ │ -'HashMD5 │ │ │ │ -'HashMD2 │ │ │ │ -Data.X509.AlgorithmIdentifier │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -SignatureALG_Unknown │ │ │ │ -SignatureALG_IntrinsicHash │ │ │ │ -SignatureALG │ │ │ │ -PubKeyALG_Unknown │ │ │ │ -PubKeyALG_DH │ │ │ │ -PubKeyALG_Ed448 │ │ │ │ -PubKeyALG_Ed25519 │ │ │ │ -PubKeyALG_X448 │ │ │ │ -PubKeyALG_X25519 │ │ │ │ -PubKeyALG_EC │ │ │ │ -PubKeyALG_DSA │ │ │ │ -PubKeyALG_RSAPSS │ │ │ │ -PubKeyALG_RSA │ │ │ │ -HashSHA512 │ │ │ │ -HashSHA384 │ │ │ │ -HashSHA256 │ │ │ │ -HashSHA224 │ │ │ │ -HashSHA1 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_IntrinsicHash │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSAPSS │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_EC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DH │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD2 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD5 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA1 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA224 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA256 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA384 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA512 │ │ │ │ -expecting [OID,String] got [] │ │ │ │ -expecting [OID,String] got │ │ │ │ -'DistinguishedNameInner │ │ │ │ -DistinguishedNameInner │ │ │ │ -'DnEmailAddress │ │ │ │ -'DnOrganizationUnit │ │ │ │ -'DnOrganization │ │ │ │ -'DnCountry │ │ │ │ -'DnCommonName │ │ │ │ -DnElement │ │ │ │ -'DistinguishedName │ │ │ │ -DistinguishedName │ │ │ │ -Data.X509.DistinguishedName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -DistinguishedNameInner │ │ │ │ -DnEmailAddress │ │ │ │ -DnOrganizationUnit │ │ │ │ -DnOrganization │ │ │ │ -DnCountry │ │ │ │ -DnCommonName │ │ │ │ -DistinguishedName {getDistinguishedElements = │ │ │ │ +Failed reading: bad argument: │ │ │ │ +Not a valid Unicode code point │ │ │ │ +Failed reading: Invalid Bool encoding │ │ │ │ +Failed reading: Invalid Ordering encoding │ │ │ │ +Failed reading: Unknown encoding for constructor │ │ │ │ +Failed reading: mzero │ │ │ │ +GSerializeGet.V1 │ │ │ │ +'C:SumSize │ │ │ │ +'C:Serialize │ │ │ │ +Serialize │ │ │ │ +GSerializeGet │ │ │ │ +GSerializePut │ │ │ │ + constructors │ │ │ │ + a type with │ │ │ │ +src/Data/Serialize.hs │ │ │ │ +Data.Serialize │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +Failed reading: Internal error: unexpected Partial. │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +Negative exponent │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.C:Serialize │ │ │ │ +Data.Serialize.Put │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ stimes: positive multiplier expected │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCommonName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCountry │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganization │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganizationUnit │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnEmailAddress │ │ │ │ -bad validity format │ │ │ │ -missing serial │ │ │ │ -unexpected type for version │ │ │ │ -'Certificate │ │ │ │ -Certificate │ │ │ │ -'CertKeyUsageDecipherOnly │ │ │ │ -'CertKeyUsageEncipherOnly │ │ │ │ -'CertKeyUsageCRLSign │ │ │ │ -'CertKeyUsageKeyCertSign │ │ │ │ -'CertKeyUsageKeyAgreement │ │ │ │ -'CertKeyUsageDataEncipherment │ │ │ │ -'CertKeyUsageKeyEncipherment │ │ │ │ -'CertKeyUsageNonRepudiation │ │ │ │ -'CertKeyUsageDigitalSignature │ │ │ │ -CertKeyUsage │ │ │ │ -Data.X509.Cert │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -, certExtensions = │ │ │ │ -, certPubKey = │ │ │ │ -, certSubjectDN = │ │ │ │ -, certValidity = │ │ │ │ -, certIssuerDN = │ │ │ │ -, certSignatureAlg = │ │ │ │ -, certSerial = │ │ │ │ -Certificate {certVersion = │ │ │ │ -CertKeyUsageDecipherOnly │ │ │ │ -CertKeyUsageEncipherOnly │ │ │ │ -CertKeyUsageCRLSign │ │ │ │ -CertKeyUsageKeyCertSign │ │ │ │ -CertKeyUsageKeyAgreement │ │ │ │ -CertKeyUsageDataEncipherment │ │ │ │ -CertKeyUsageKeyEncipherment │ │ │ │ -CertKeyUsageNonRepudiation │ │ │ │ -CertKeyUsageDigitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.Certificate │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDigitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageNonRepudiation │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDataEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyAgreement │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyCertSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageCRLSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageEncipherOnly │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDecipherOnly │ │ │ │ -fromASN1: X509.Pubkey: EC unknown curve │ │ │ │ -fromASN1: X509.PubKey: unknown EC format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown X25519 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown X448 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown Ed25519 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown Ed448 format: [] │ │ │ │ -fromASN1: unknown public key OID: │ │ │ │ -fromASN1: X509.PubKey: unknown format:[] │ │ │ │ -fromASN1: X509.PubKey: unknown RSA format: │ │ │ │ -fromASN1: X509.PubKey: unknown DSA format │ │ │ │ -fromASN1: X509.PubKey: unknown EC format: │ │ │ │ -fromASN1: X509.PubKey: unknown X25519 format: │ │ │ │ -fromASN1: X509.PubKey: unknown X448 format: │ │ │ │ -fromASN1: X509.PubKey: unknown Ed25519 format: │ │ │ │ -fromASN1: X509.PubKey: unknown Ed448 format: │ │ │ │ - bitarray cannot be parsed: │ │ │ │ - bitarray contains an invalid public key: │ │ │ │ -fromASN1: X509.PubKey │ │ │ │ -fromASN1: X509.PubKey: unknown format: │ │ │ │ -fromASN1: RSA.PublicKey: │ │ │ │ -fromASN1: RSA.PublicKey: unexpected format │ │ │ │ -rsaPubFromASN1: invalid OID │ │ │ │ -rsaPubFromASN1: Invalid version, expecting 0 │ │ │ │ -Data/X509/PublicKey.hs:80:20-21|case │ │ │ │ -Data/X509/PublicKey.hs:66:20-21|case │ │ │ │ -'PubKeyUnknown │ │ │ │ -'PubKeyEd448 │ │ │ │ -'PubKeyEd25519 │ │ │ │ -'PubKeyX448 │ │ │ │ -'PubKeyX25519 │ │ │ │ -'PubKeyEC │ │ │ │ -'PubKeyDSA │ │ │ │ -'PubKeyRSA │ │ │ │ -'PubKeyDH │ │ │ │ -'PubKeyEC_Named │ │ │ │ -'PubKeyEC_Prime │ │ │ │ -PubKeyEC │ │ │ │ -'SerializedPoint │ │ │ │ -SerializedPoint │ │ │ │ -undefined curve OID: │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +Failed reading: not all bytes parsed in isolate │ │ │ │ +Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ +Failed reading: mzero │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.Serialize.Get │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +Failed reading: Internal error: unexpected Partial. │ │ │ │ +Empty call stack │ │ │ │ +src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ +Partial _ │ │ │ │ +Failed reading: empty │ │ │ │ +Failed reading: │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +Data.Serialize.IEEE754 │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +'PrefsMod │ │ │ │ +PrefsMod │ │ │ │ +'InfoMod │ │ │ │ +Options.Applicative.Builder │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +disabled option │ │ │ │ +cannot parse value ` │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Options.Applicative.Builder.Completer │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'DefaultProp │ │ │ │ +DefaultProp │ │ │ │ +HasMetavar │ │ │ │ +HasValue │ │ │ │ +HasCompleter │ │ │ │ +'ArgumentFields │ │ │ │ +ArgumentFields │ │ │ │ +'CommandFields │ │ │ │ +CommandFields │ │ │ │ +'FlagFields │ │ │ │ +FlagFields │ │ │ │ +'OptionFields │ │ │ │ +OptionFields │ │ │ │ +Options.Applicative.Builder.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ +Options.Applicative.Extra │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Invalid option ` │ │ │ │ +Invalid argument ` │ │ │ │ +` expects an argument. │ │ │ │ +The option ` │ │ │ │ +Missing: │ │ │ │ +Did you mean this? │ │ │ │ +Did you mean one of these? │ │ │ │ +Show version information │ │ │ │ +Show this help text │ │ │ │ +Options.Applicative.Help.Chunk │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Nothing} │ │ │ │ +Chunk {unChunk = │ │ │ │ +Global options: │ │ │ │ +Available options: │ │ │ │ +Available commands: │ │ │ │ +default: │ │ │ │ +'AlwaysRequired │ │ │ │ +'MaybeRequired │ │ │ │ +'NeverRequired │ │ │ │ +Parenthetic │ │ │ │ +'OptDescStyle │ │ │ │ +OptDescStyle │ │ │ │ +Options.Applicative.Help.Core │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +AlwaysRequired │ │ │ │ +MaybeRequired │ │ │ │ +NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ +Options.Applicative.Help.Levenshtein │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Help.Pretty │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'ParserHelp │ │ │ │ +ParserHelp │ │ │ │ +Options.Applicative.Help.Types │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ +CompletionResult _ │ │ │ │ + │ │ │ │ +CmdStart │ │ │ │ +, prefShowHelpOnEmpty = │ │ │ │ +, prefShowHelpOnError = │ │ │ │ +, prefDisambiguate = │ │ │ │ +ParserPrefs {prefMultiSuffix = │ │ │ │ +True, prefTabulateFill = │ │ │ │ +False, prefTabulateFill = │ │ │ │ +, prefHelpShowGlobal = │ │ │ │ +, prefHelpLongEquals = │ │ │ │ +, prefColumns = │ │ │ │ +, prefBacktrack = │ │ │ │ +Backtrack │ │ │ │ +NoBacktrack │ │ │ │ +SubparserInline │ │ │ │ +OptShort │ │ │ │ +OptLong │ │ │ │ +True, propDescMod = _ } │ │ │ │ +False, propDescMod = _ } │ │ │ │ +, propShowGlobal = │ │ │ │ +, propShowDefault = │ │ │ │ +, propMetaVar = │ │ │ │ +, propHelp = │ │ │ │ +Internal │ │ │ │ +OptProperties { propVisibility = │ │ │ │ +Success │ │ │ │ +Failure │ │ │ │ +CompletionInvoked │ │ │ │ +Intersperse │ │ │ │ +NoIntersperse │ │ │ │ +AllPositionals │ │ │ │ +ForwardOptions │ │ │ │ +ArgumentReachability {argumentIsUnreachable = │ │ │ │ +MarkDefault │ │ │ │ +NoDefault │ │ │ │ +BindNode │ │ │ │ +AltNode │ │ │ │ +MultNode │ │ │ │ +Option {optProps = │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Types │ │ │ │ +IsCmdStart │ │ │ │ +'CmdStart │ │ │ │ +'CmdCont │ │ │ │ +Backtracking │ │ │ │ +'Backtrack │ │ │ │ +'NoBacktrack │ │ │ │ +'SubparserInline │ │ │ │ +ParserPrefs │ │ │ │ +'ParserPrefs │ │ │ │ +'OptLong │ │ │ │ +'OptShort │ │ │ │ +OptVisibility │ │ │ │ +'Internal │ │ │ │ +'Visible │ │ │ │ +OptProperties │ │ │ │ +'OptProperties │ │ │ │ +Completer │ │ │ │ +'Completer │ │ │ │ +CompletionResult │ │ │ │ +'CompletionResult │ │ │ │ +ParserFailure │ │ │ │ +'ParserFailure │ │ │ │ +ParserResult │ │ │ │ +'Success │ │ │ │ +'Failure │ │ │ │ +'CompletionInvoked │ │ │ │ +ArgPolicy │ │ │ │ +'Intersperse │ │ │ │ +'NoIntersperse │ │ │ │ +'AllPositionals │ │ │ │ +'ForwardOptions │ │ │ │ +SomeParser │ │ │ │ +ParseError │ │ │ │ +'UnknownError │ │ │ │ +'ShowHelpText │ │ │ │ +'ErrorMsg │ │ │ │ +'InfoMsg │ │ │ │ +'ExpectsArgError │ │ │ │ +'UnexpectedError │ │ │ │ +'MissingError │ │ │ │ +'CReader │ │ │ │ +OptReader │ │ │ │ +'FlagReader │ │ │ │ +'OptReader │ │ │ │ +'ArgReader │ │ │ │ +'SomeParser │ │ │ │ +ParserInfo │ │ │ │ +'ParserInfo │ │ │ │ +'CmdReader │ │ │ │ +'Context │ │ │ │ +ArgumentReachability │ │ │ │ +'ArgumentReachability │ │ │ │ +AltNodeType │ │ │ │ +'MarkDefault │ │ │ │ +'NoDefault │ │ │ │ +'BindNode │ │ │ │ +'MultNode │ │ │ │ +'AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Internal │ │ │ │ +ComplResult │ │ │ │ +'ComplResult │ │ │ │ +'ComplParser │ │ │ │ +'ComplOption │ │ │ │ +Completion │ │ │ │ +'Completion │ │ │ │ +'NondetT │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ +'Enriched │ │ │ │ +'Standard │ │ │ │ +Richness │ │ │ │ +Options.Applicative.BashCompletion │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +sh-completion-script │ │ │ │ +ish-completion-script │ │ │ │ +ash-completion-script │ │ │ │ +bash-completion-index │ │ │ │ +ash-completion-word │ │ │ │ +bash-completion-command-desc-length │ │ │ │ +bash-completion-option-desc-length │ │ │ │ +bash-completion-enriched │ │ │ │ +#compdef │ │ │ │ + compadd -f -- $word │ │ │ │ + compadd -l -d desc -- $parts[1] │ │ │ │ + local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ + else │ │ │ │ + compadd -d desc -- $parts[1] │ │ │ │ + local desc=("$parts[1] ($parts[2])") │ │ │ │ + if [[ $word[1] == "-" ]]; then │ │ │ │ + if [[ -n $parts[2] ]]; then │ │ │ │ + IFS=$'\t' parts=($( echo $word )) │ │ │ │ + # Split the line at a tab if there is one. │ │ │ │ + local -a parts │ │ │ │ +for word in $completions; do │ │ │ │ + "${request[@]}" )) │ │ │ │ +IFS=$'\n' completions=($( │ │ │ │ + request=(${request[@]} --bash-completion-word $arg) │ │ │ │ +for arg in ${words[@]}; do │ │ │ │ +request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ +local index=$((CURRENT - 1)) │ │ │ │ +local word │ │ │ │ +local completions │ │ │ │ +local request │ │ │ │ + function _ │ │ │ │ + --arguments '(_ │ │ │ │ +complete --no-files --command │ │ │ │ + end │ │ │ │ + echo -E "$opt" │ │ │ │ + else │ │ │ │ + echo -E "$opt/" │ │ │ │ + if test -d $opt │ │ │ │ + $tmpline) │ │ │ │ + for opt in ( │ │ │ │ + set tmpline $tmpline --bash-completion-word $arg │ │ │ │ + for arg in $cl │ │ │ │ + set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ + set -l cn (count $cn) │ │ │ │ + set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ + # Hack around fish issue #3934 │ │ │ │ + set -l cl (commandline --tokenize --current-process) │ │ │ │ +complete -o filenames -F _ │ │ │ │ + "${CMDLINE[@]}") ) │ │ │ │ + COMPREPLY=( $( │ │ │ │ + done │ │ │ │ + CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ + for arg in ${COMP_WORDS[@]}; do │ │ │ │ + CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ + local IFS=$'\n' │ │ │ │ + local CMDLINE │ │ │ │ +Enriched │ │ │ │ +Standard │ │ │ │ +src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ +'OptWord │ │ │ │ +Options.Applicative.Common │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ +overflow │ │ │ │ +'SetAnsiStyle │ │ │ │ +AnsiStyle │ │ │ │ +'Italicized │ │ │ │ +'Underlined │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +Intensity │ │ │ │ +'Magenta │ │ │ │ + styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ +There are │ │ │ │ +There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ +src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ +Prettyprinter.Render.Terminal.Internal │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ +, ansiUnderlining = │ │ │ │ +, ansiItalics = │ │ │ │ +, ansiBold = │ │ │ │ +, ansiBackground = │ │ │ │ +SetAnsiStyle {ansiForeground = │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +Underlined │ │ │ │ +Italicized │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ +System.Console.ANSI.Codes │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ + (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ + (gray) is outside of the range 0 to 23. │ │ │ │ +toEnum{Color}: tag ( │ │ │ │ +toEnum{ColorIntensity}: tag ( │ │ │ │ +toEnum{ConsoleLayer}: tag ( │ │ │ │ +toEnum{BlinkSpeed}: tag ( │ │ │ │ +toEnum{Underlining}: tag ( │ │ │ │ +toEnum{ConsoleIntensity}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +SetPaletteColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetItalicized │ │ │ │ +SetDefaultColor │ │ │ │ +SetRGBColor │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetConsoleIntensity │ │ │ │ +pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +src/System/Console/ANSI/Types.hs │ │ │ │ +'SetDefaultColor │ │ │ │ +'SetPaletteColor │ │ │ │ +'SetColor │ │ │ │ +'SetBlinkSpeed │ │ │ │ +'SetUnderlining │ │ │ │ +'SetSwapForegroundBackground │ │ │ │ +'SetVisible │ │ │ │ +'SetItalicized │ │ │ │ +'SetConsoleIntensity │ │ │ │ +'SetRGBColor │ │ │ │ +'NormalIntensity │ │ │ │ +'FaintIntensity │ │ │ │ +'BoldIntensity │ │ │ │ +ConsoleIntensity │ │ │ │ +'NoUnderline │ │ │ │ +'DashedUnderline │ │ │ │ +'DottedUnderline │ │ │ │ +'CurlyUnderline │ │ │ │ +'DoubleUnderline │ │ │ │ +'SingleUnderline │ │ │ │ +'NoBlink │ │ │ │ +'RapidBlink │ │ │ │ +'SlowBlink │ │ │ │ +BlinkSpeed │ │ │ │ +'Underlining │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +ConsoleLayer │ │ │ │ +ColorIntensity │ │ │ │ +'Magenta │ │ │ │ +System.Console.ANSI.Types │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +SetDefaultColor │ │ │ │ +SetPaletteColor │ │ │ │ +SetRGBColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetItalicized │ │ │ │ +SetConsoleIntensity │ │ │ │ +NormalIntensity │ │ │ │ +FaintIntensity │ │ │ │ +BoldIntensity │ │ │ │ +NoUnderline │ │ │ │ +DashedUnderline │ │ │ │ +DottedUnderline │ │ │ │ +CurlyUnderline │ │ │ │ +DoubleUnderline │ │ │ │ +SingleUnderline │ │ │ │ +RapidBlink │ │ │ │ +SlowBlink │ │ │ │ +Underlining │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ +Data.Colour │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +withOpacity │ │ │ │ +transparent │ │ │ │ + `withOpacity` │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ +./Data/Colour/SRGB.hs │ │ │ │ +Data.Colour.SRGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +'RGBSpace │ │ │ │ +RGBSpace │ │ │ │ +'TransferFunction │ │ │ │ +TransferFunction │ │ │ │ +Data.Colour.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ +Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ +ColourOps │ │ │ │ +AffineSpace │ │ │ │ +AlphaColour │ │ │ │ +./Data/Colour/Internal.hs │ │ │ │ +Data.Colour.Internal │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ +Data.Colour.Chan │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkRGBGamut │ │ │ │ +'RGBGamut │ │ │ │ +RGBGamut │ │ │ │ +Data.Colour.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ +Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ +mkRGBGamut │ │ │ │ +, channelBlue = │ │ │ │ +, channelGreen = │ │ │ │ +RGB {channelRed = │ │ │ │ +channelBlue │ │ │ │ +channelGreen │ │ │ │ +channelRed │ │ │ │ +;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ +Data.Colour.Matrix │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ +Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ +Chromaticity │ │ │ │ +Data.Colour.CIE.Chromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkChromaticity │ │ │ │ +mkChromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ +Data.Colour.SRGB.Linear │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data.Colour.CIE.Illuminant │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +SAnnPush │ │ │ │ +SAnnPop │ │ │ │ +LayoutOptions {layoutPageWidth = │ │ │ │ +AvailablePerLine │ │ │ │ +Unbounded │ │ │ │ +Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ +'LayoutOptions │ │ │ │ +LayoutOptions │ │ │ │ +'UndoAnn │ │ │ │ +LayoutPipeline │ │ │ │ +'Nesting │ │ │ │ +'WithPageWidth │ │ │ │ +'FlatAlt │ │ │ │ +'Annotated │ │ │ │ +'AvailablePerLine │ │ │ │ +'Unbounded │ │ │ │ +PageWidth │ │ │ │ +'FittingPredicate │ │ │ │ +FittingPredicate │ │ │ │ +'RecordedWhitespace │ │ │ │ +'AnnotationLevel │ │ │ │ +WhitespaceStrippingState │ │ │ │ +'SAnnPush │ │ │ │ +'SAnnPop │ │ │ │ +SimpleDocStream │ │ │ │ +'Shallow │ │ │ │ +FusionDepth │ │ │ │ +'DontRemove │ │ │ │ +AnnotationRemoval │ │ │ │ +'Flattened │ │ │ │ +'NeverFlat │ │ │ │ +'AlreadyFlat │ │ │ │ +FlattenResult │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +src/Prettyprinter/Internal.hs │ │ │ │ +Prettyprinter.Internal │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +overflow │ │ │ │ +src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ + an empty style stack! Please report this as a bug. │ │ │ │ +Please report this as a bug │ │ │ │ + must not appear in a rendered │ │ │ │ +SimpleDocStream │ │ │ │ +. This is a bug in the layout algorithm! │ │ │ │ +An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ +src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ +Prettyprinter.Render.Util.Panic │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +Prettyprinter.Symbols.Ascii │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +Invalid value in $PORT: │ │ │ │ +./Network/Wai/Handler/Warp/Run.hs │ │ │ │ +Warp just forked │ │ │ │ +Warp HTTP/2 │ │ │ │ +Warp HTTP/1.1 │ │ │ │ +Network.Wai.Handler.Warp.Run │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +positionRead │ │ │ │ +Network.Wai.Handler.Warp.SendFile │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Payload too large │ │ │ │ +Request header fields too large │ │ │ │ +Bad Request │ │ │ │ +Something went wrong │ │ │ │ +Exception: │ │ │ │ +text/plain; charset=utf-8 │ │ │ │ +./Network/Wai/Handler/Warp/Settings.hs │ │ │ │ +Settings │ │ │ │ +'ProxyProtocolOptional │ │ │ │ +'ProxyProtocolRequired │ │ │ │ +'ProxyProtocolNone │ │ │ │ +ProxyProtocol │ │ │ │ +Network.Wai.Handler.Warp.Settings │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.Settings │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolNone │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolRequired │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolOptional │ │ │ │ +Transport │ │ │ │ +'InternalInfo │ │ │ │ +InternalInfo │ │ │ │ +'Connection │ │ │ │ +Connection │ │ │ │ +'WriteBuffer │ │ │ │ +WriteBuffer │ │ │ │ +'ExceptionInsideResponseBody │ │ │ │ +'BadProxyHeader │ │ │ │ +'BadFirstLine │ │ │ │ +'NotEnoughLines │ │ │ │ +'RequestHeaderFieldsTooLarge │ │ │ │ +'PayloadTooLarge │ │ │ │ +'OverLargeHeader │ │ │ │ +'ConnectionClosedByPeer │ │ │ │ +'IncompleteHeaders │ │ │ │ +'NonHttp │ │ │ │ +tlsMajorVersion │ │ │ │ +tlsMinorVersion │ │ │ │ +tlsNegotiatedProtocol │ │ │ │ +tlsChiperID │ │ │ │ +tlsClientCertificate │ │ │ │ +quicNegotiatedProtocol │ │ │ │ +quicChiperID │ │ │ │ +quicClientCertificate │ │ │ │ +Network/Wai/Handler/Warp/Types.hs:49:15-16|case │ │ │ │ +Warp: Invalid PROXY protocol header: │ │ │ │ +Warp: Invalid first line of request: │ │ │ │ +Warp: Incomplete request headers, received: │ │ │ │ +Request header fields too large │ │ │ │ +Payload too large │ │ │ │ +Warp: Request headers too large, possible memory attack detected. Closing connection. │ │ │ │ +Warp: Client closed connection prematurely │ │ │ │ +Warp: Request headers did not finish transmission │ │ │ │ +Warp: Request line specified a non-HTTP request │ │ │ │ +ExceptionInsideResponseBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.Types │ │ │ │ +InvalidRequest │ │ │ │ +ExceptionInsideResponseBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TCP │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TLS │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.QUIC │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Source │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.InternalInfo │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Connection │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.WriteBuffer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.FileId │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NotEnoughLines │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadFirstLine │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NonHttp │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.IncompleteHeaders │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.ConnectionClosedByPeer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.OverLargeHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadProxyHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.PayloadTooLarge │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.RequestHeaderFieldsTooLarge │ │ │ │ +dist-ghc/build/autogen/Paths_warp.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +/usr/etc │ │ │ │ +warp_sysconfdir │ │ │ │ +/usr/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9 │ │ │ │ +warp_libexecdir │ │ │ │ +/usr/share/warp │ │ │ │ +warp_datadir │ │ │ │ +/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace │ │ │ │ +warp_dynlibdir │ │ │ │ +/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp_libdir │ │ │ │ +/usr/bin │ │ │ │ +warp_bindir │ │ │ │ +Paths_warp │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +epochTime │ │ │ │ +ate cacher (AutoUpdate) │ │ │ │ +Network.Wai.Handler.Warp.Date │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Fd cacher (Reaper) │ │ │ │ +'MutableFdCache │ │ │ │ +MutableFdCache │ │ │ │ +'FdEntry │ │ │ │ +'MutableStatus │ │ │ │ +MutableStatus │ │ │ │ +'Inactive │ │ │ │ +Network.Wai.Handler.Warp.FdCache │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.FdEntry │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Active │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Inactive │ │ │ │ +FileInfoCache:getAndRegisterInfo │ │ │ │ +FileInfoCache:negative │ │ │ │ +File info cacher (Reaper) │ │ │ │ +FileInfoCache:getInfo │ │ │ │ +./Network/Wai/Handler/Warp/FileInfoCache.hs │ │ │ │ +'Positive │ │ │ │ +'Negative │ │ │ │ +'FileInfo │ │ │ │ +FileInfo │ │ │ │ +Network.Wai.Handler.Warp.FileInfoCache │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +, fileInfoDate = │ │ │ │ +, fileInfoTime = │ │ │ │ +, fileInfoSize = │ │ │ │ +FileInfo {fileInfoName = │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Negative │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Positive │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.FileInfo │ │ │ │ +keepAliveRef not filled │ │ │ │ +./Network/Wai/Handler/Warp/HTTP1.hs │ │ │ │ +'CloseConnection │ │ │ │ +'ReuseConnection │ │ │ │ +ReuseConnection │ │ │ │ +Network.Wai.Handler.Warp.HTTP1 │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.ReuseConnection │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.CloseConnection │ │ │ │ +Weak TLS │ │ │ │ +Warp HTTP/2 │ │ │ │ + http2server │ │ │ │ +Pattern match failure in 'do' block at Network/Wai/Handler/Warp/HTTP2.hs:104:13-33 │ │ │ │ +./Network/Wai/Handler/Warp/HTTP2.hs │ │ │ │ +Network.Wai.Handler.Warp.HTTP2 │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.File │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.PushPromise │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +./Network/Wai/Handler/Warp/HTTP2/Request.hs │ │ │ │ +fromJust │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.Request │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +ResponseRaw is not supported in HTTP/2 │ │ │ │ +./Network/Wai/Handler/Warp/HTTP2/Response.hs │ │ │ │ +text/plain; charset=utf-8 │ │ │ │ +File not found │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.Response │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +'HTTP2Data │ │ │ │ +HTTP2Data │ │ │ │ +'PushPromise │ │ │ │ +PushPromise │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.Types │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +, promisedWeight = │ │ │ │ +, promisedResponseHeaders = │ │ │ │ +, promisedFile = │ │ │ │ +promisedPath = │ │ │ │ +PushPromise { │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.HTTP2Data │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.PushPromise │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.HashMap │ │ │ │ +'HashMap │ │ │ │ +if-unmodified-since │ │ │ │ +transfer-encoding │ │ │ │ +if-modified-since │ │ │ │ +if-none-match │ │ │ │ +user-agent │ │ │ │ +connection │ │ │ │ +if-range │ │ │ │ +if-match │ │ │ │ +pred{RequestHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{RequestHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ +content-length │ │ │ │ +last-modified │ │ │ │ +pred{ResponseHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ResponseHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +'ResLastModified │ │ │ │ +'ResDate │ │ │ │ +'ResServer │ │ │ │ +'ResContentLength │ │ │ │ +ResponseHeaderIndex │ │ │ │ +'ReqIfNoneMatch │ │ │ │ +'ReqIfMatch │ │ │ │ +'ReqUserAgent │ │ │ │ +'ReqReferer │ │ │ │ +'ReqIfRange │ │ │ │ +'ReqIfUnmodifiedSince │ │ │ │ +'ReqIfModifiedSince │ │ │ │ +'ReqHost │ │ │ │ +'ReqRange │ │ │ │ +'ReqConnection │ │ │ │ +'ReqExpect │ │ │ │ +'ReqTransferEncoding │ │ │ │ +'ReqContentLength │ │ │ │ +RequestHeaderIndex │ │ │ │ +toEnum{RequestHeaderIndex}: tag ( │ │ │ │ +toEnum{ResponseHeaderIndex}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +./Network/Wai/Handler/Warp/Header.hs │ │ │ │ +Network.Wai.Handler.Warp.Header │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResContentLength │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResServer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResDate │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResLastModified │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqContentLength │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqTransferEncoding │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqExpect │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqConnection │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqRange │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqHost │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfModifiedSince │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfUnmodifiedSince │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfRange │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqReferer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqUserAgent │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfMatch │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfNoneMatch │ │ │ │ +./Network/Wai/Handler/Warp/Imports.hs │ │ │ │ +Network.Wai.Handler.Warp.Imports │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.ReadInt │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +100-continue │ │ │ │ +HTTP/1.1 100 Continue │ │ │ │ +HTTP/1.0 100 Continue │ │ │ │ +./Network/Wai/Handler/Warp/Request.hs │ │ │ │ +'THStatus │ │ │ │ +THStatus │ │ │ │ +'NoKeepAliveRequest │ │ │ │ +'SubsequentRequest │ │ │ │ +'FirstRequest │ │ │ │ +FirstRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.Request │ │ │ │ +NoKeepAliveRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.THStatus │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.NoKeepAliveRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.FirstRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.SubsequentRequest │ │ │ │ +./Network/Wai/Handler/Warp/RequestHeader.hs │ │ │ │ +Network.Wai.Handler.Warp.RequestHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +keep-alive │ │ │ │ +File not found │ │ │ │ +text/plain; charset=utf-8 │ │ │ │ +'RspBuilder │ │ │ │ +'RspStream │ │ │ │ +'RspFile │ │ │ │ +'RspNoBody │ │ │ │ +Network.Wai.Handler.Warp.Response │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspNoBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspFile │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspBuilder │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspStream │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspRaw │ │ │ │ +HTTP/1.1 │ │ │ │ +HTTP/1.0 │ │ │ │ +Network.Wai.Handler.Warp.ResponseHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +'MultiMap │ │ │ │ +MultiMap │ │ │ │ +Network.Wai.Handler.Warp.MultiMap │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +./Network/Wai/Handler/Warp/Conduit.hs │ │ │ │ +DoneChunking │ │ │ │ +HaveLen │ │ │ │ +NeedLenNewline │ │ │ │ +'CSource │ │ │ │ +'HaveLen │ │ │ │ +'DoneChunking │ │ │ │ +'NeedLenNewline │ │ │ │ +'NeedLen │ │ │ │ +ChunkState │ │ │ │ +'ISource │ │ │ │ +Network.Wai.Handler.Warp.Conduit │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.CSource │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLen │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLenNewline │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.HaveLen │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.DoneChunking │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.ISource │ │ │ │ +Network/Wai/Handler/Warp/File.hs:29:15-16|case │ │ │ │ +'WithoutBody │ │ │ │ +'WithBody │ │ │ │ +RspFileInfo │ │ │ │ +Network.Wai.Handler.Warp.File │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +WithBody │ │ │ │ +WithoutBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithoutBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithBody │ │ │ │ + which is bigger than the specified maximum of │ │ │ │ +Sending a Builder response required a buffer of size │ │ │ │ +./Network/Wai/Handler/Warp/IO.hs │ │ │ │ +Network.Wai.Handler.Warp.IO │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +packIntegral │ │ │ │ +./Network/Wai/Handler/Warp/PackInt.hs │ │ │ │ +Network.Wai.Handler.Warp.PackInt │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +'PartOfFile │ │ │ │ +'EntireFile │ │ │ │ +FileRange │ │ │ │ +Network.Sendfile.Types │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ +rangeOffset │ │ │ │ +rangeLength │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.EntireFile │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.PartOfFile │ │ │ │ +Network.SendFile.Linux.sendfileloop │ │ │ │ +Network.SendFile.Linux.sendloop │ │ │ │ +Network.Sendfile.Linux │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ +Network.Socket.BufferPool.Buffer │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ +Network.Socket.BufferPool.Recv │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ +'BufferPool │ │ │ │ +BufferPool │ │ │ │ +Network.Socket.BufferPool.Types │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M:Network.Socket.BufferPool.Types.BufferPool │ │ │ │ +./Network/HTTP2/H2/Settings.hs │ │ │ │ +fromJust │ │ │ │ +'Settings │ │ │ │ +Settings │ │ │ │ +Network.HTTP2.H2.Settings │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +, maxConcurrentStreams = │ │ │ │ +, enablePush = │ │ │ │ +headerTableSize = │ │ │ │ +, maxHeaderListSize = │ │ │ │ +, maxFrameSize = │ │ │ │ +, initialWindowSize = │ │ │ │ +, rstRateLimit = │ │ │ │ +, settingsRateLimit = │ │ │ │ +, emptyFrameRateLimit = │ │ │ │ +, pingRateLimit = │ │ │ │ +Settings { │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Settings.Settings │ │ │ │ +enable push must be 0 or 1 │ │ │ │ +Max frame size must be in between 16384 and 16777215 │ │ │ │ +Connection was reset │ │ │ │ +Stream{id= │ │ │ │ +Closed: │ │ │ │ +HalfClosedLocal: │ │ │ │ +Reserved │ │ │ │ +HalfClosedRemote │ │ │ │ +ResetByMe │ │ │ │ +Finished │ │ │ │ +'StreamErrorIsReceived │ │ │ │ +'BadThingHappen │ │ │ │ +'StreamErrorIsSent │ │ │ │ +'ConnectionErrorIsSent │ │ │ │ +'ConnectionErrorIsReceived │ │ │ │ +'ConnectionIsTimeout │ │ │ │ +'ConnectionIsClosed │ │ │ │ +'CFrames │ │ │ │ +'OHeader │ │ │ │ +OutputType │ │ │ │ +'Reserved │ │ │ │ +'HalfClosedRemote │ │ │ │ +StreamState │ │ │ │ +'CancelledStream │ │ │ │ +'ResetByMe │ │ │ │ +'Finished │ │ │ │ +ClosedCode │ │ │ │ +'Continued │ │ │ │ +'HasBody │ │ │ │ +'JustOpened │ │ │ │ +OpenState │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HTTP2.H2.Types │ │ │ │ +CancelledStream │ │ │ │ +HTTP2Error │ │ │ │ +StreamErrorIsReceived │ │ │ │ +BadThingHappen │ │ │ │ +StreamErrorIsSent │ │ │ │ +ConnectionErrorIsSent │ │ │ │ +ConnectionErrorIsReceived │ │ │ │ +ConnectionIsTimeout │ │ │ │ +ConnectionIsClosed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Config │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsClosed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsTimeout │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsReceived │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsSent │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsReceived │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsSent │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.BadThingHappen │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CFrames │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Done │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Cont │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Output │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OHeader │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OPush │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ONext │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Stream │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Idle │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Open │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HalfClosedRemote │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Closed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reserved │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CancelledStream │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Finished │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Killed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reset │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ResetByMe │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.JustOpened │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Continued │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.NoBody │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HasBody │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Body │ │ │ │ +'EncodeInfo │ │ │ │ +Network.HTTP2.Frame.Encode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Nothing} │ │ │ │ +, encodePadding = │ │ │ │ +, encodeStreamId = │ │ │ │ +EncodeInfo {encodeFlags = │ │ │ │ +encodePadding │ │ │ │ +encodeStreamId │ │ │ │ +encodeFlags │ │ │ │ +EncodeInfo │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Encode.EncodeInfo │ │ │ │ +Network/HTTP2/Frame/Types.hs:489:27-28|case │ │ │ │ +framePayload │ │ │ │ +frameHeader │ │ │ │ +UnknownFrame │ │ │ │ +ContinuationFrame │ │ │ │ +WindowUpdateFrame │ │ │ │ +GoAwayFrame │ │ │ │ +PingFrame │ │ │ │ +PushPromiseFrame │ │ │ │ +SettingsFrame │ │ │ │ +RSTStreamFrame │ │ │ │ +PriorityFrame │ │ │ │ +HeadersFrame │ │ │ │ +DataFrame │ │ │ │ +Read for FrameType │ │ │ │ +, framePayload = │ │ │ │ +Frame {frameHeader = │ │ │ │ +ContinuationFrame │ │ │ │ +GoAwayFrame │ │ │ │ +PingFrame │ │ │ │ +HeadersFrame │ │ │ │ +DataFrame │ │ │ │ +UnknownFrame │ │ │ │ +WindowUpdateFrame │ │ │ │ +PushPromiseFrame │ │ │ │ +SettingsFrame │ │ │ │ +RSTStreamFrame │ │ │ │ +PriorityFrame │ │ │ │ +Priority {exclusive = │ │ │ │ +, weight = │ │ │ │ +, streamDependency = │ │ │ │ +, streamId = │ │ │ │ +, flags = │ │ │ │ +FrameHeader {payloadLength = │ │ │ │ +'WindowUpdateFrame │ │ │ │ +'RSTStreamFrame │ │ │ │ +'PriorityFrame │ │ │ │ +'PushPromiseFrame │ │ │ │ +'UnknownFrame │ │ │ │ +'GoAwayFrame │ │ │ │ +'HeadersFrame │ │ │ │ +'ContinuationFrame │ │ │ │ +'PingFrame │ │ │ │ +'DataFrame │ │ │ │ +'SettingsFrame │ │ │ │ +FramePayload │ │ │ │ +'FrameHeader │ │ │ │ +'Priority │ │ │ │ +'FrameType │ │ │ │ +FrameType │ │ │ │ +'SettingsKey │ │ │ │ +'ErrorCode │ │ │ │ +FrameType │ │ │ │ +FrameData │ │ │ │ +FrameHeaders │ │ │ │ +FramePriority │ │ │ │ +FrameRSTStream │ │ │ │ +FrameSettings │ │ │ │ +FramePushPromise │ │ │ │ +FramePing │ │ │ │ +FrameGoAway │ │ │ │ +FrameWindowUpdate │ │ │ │ +FrameContinuation │ │ │ │ +ErrorCode │ │ │ │ +ProtocolError │ │ │ │ +InternalError │ │ │ │ +FlowControlError │ │ │ │ +SettingsTimeout │ │ │ │ +StreamClosed │ │ │ │ +FrameSizeError │ │ │ │ +RefusedStream │ │ │ │ +CompressionError │ │ │ │ +ConnectError │ │ │ │ +EnhanceYourCalm │ │ │ │ +InadequateSecurity │ │ │ │ +HTTP11Required │ │ │ │ +streamId │ │ │ │ +payloadLength │ │ │ │ +FrameHeader │ │ │ │ +ErrorCode │ │ │ │ +fromJust │ │ │ │ +Read for SettingsKey │ │ │ │ +./Network/HTTP2/Frame/Types.hs │ │ │ │ +Network.HTTP2.Frame.Types │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +SettingsKey │ │ │ │ +SettingsKey │ │ │ │ +SettingsMaxHeaderListSize │ │ │ │ +SettingsMaxFrameSize │ │ │ │ +SettingsInitialWindowSize │ │ │ │ +SettingsMaxConcurrentStreams │ │ │ │ +SettingsEnablePush │ │ │ │ +SettingsTokenHeaderTableSize │ │ │ │ +exclusive │ │ │ │ +Priority │ │ │ │ +streamDependency │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Frame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.DataFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.HeadersFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PriorityFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.RSTStreamFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.SettingsFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PushPromiseFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PingFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.GoAwayFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.WindowUpdateFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.ContinuationFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.UnknownFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.FrameHeader │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Priority │ │ │ │ +Response other than OutBodyBuilder is not supported │ │ │ │ +./Network/HTTP2/Server/Run.hs │ │ │ │ +Preface mismatch │ │ │ │ +'ServerIO │ │ │ │ +ServerIO │ │ │ │ +'ServerConfig │ │ │ │ +ServerConfig │ │ │ │ +Network.HTTP2.Server.Run │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +, settings = │ │ │ │ +, connectionWindowSize = │ │ │ │ +ServerConfig {numberOfWorkers = │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerIO │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerConfig │ │ │ │ +H2 response sender for stream │ │ │ │ +./Network/HTTP2/Server/Worker.hs │ │ │ │ +fromJust │ │ │ │ +H2 server push │ │ │ │ +H2 response streaming sender for │ │ │ │ +Network.HTTP2.Server.Worker │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +PRI * HTTP/2.0 │ │ │ │ +Network.HTTP2.Frame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +exceeds max concurrent │ │ │ │ +toClientInfo │ │ │ │ +toServerInfo │ │ │ │ +./Network/HTTP2/H2/Context.hs │ │ │ │ +'ServerInfo │ │ │ │ +'Context │ │ │ │ +RoleInfo │ │ │ │ +ServerInfo │ │ │ │ +'ClientInfo │ │ │ │ +ClientInfo │ │ │ │ +Network.HTTP2.H2.Context │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Context │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIS │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIC │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.ClientInfo │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Client │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Server │ │ │ │ +H2 receiver │ │ │ │ +stream id should be odd │ │ │ │ +push promise is not allowed │ │ │ │ +unknown frame │ │ │ │ +exceeds maximum frame size │ │ │ │ +push not enabled │ │ │ │ +ack settings has a body │ │ │ │ +too many settings │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:268:5-27 │ │ │ │ +too many ping │ │ │ │ +push promise must specify an even stream identifier │ │ │ │ +wrong header fragment for push promise │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:319:5-29 │ │ │ │ +continuation frame must follow │ │ │ │ +header must not be sent to half or fully closed stream │ │ │ │ +stream identifier must not decrease │ │ │ │ +this frame is not allowed in an idle stream: │ │ │ │ +continuation in trailer is not supported │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:404:5-23 │ │ │ │ +too many empty headers │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:374:5-24 │ │ │ │ +no body but content-length is not zero │ │ │ │ +exceeds connection flow-control limit │ │ │ │ +exceeds stream flow-control limit │ │ │ │ +too many empty data │ │ │ │ +actual body length is not the same as content-length │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:428:9-22 │ │ │ │ +too many empty continuation │ │ │ │ +Header is too big │ │ │ │ +Header is too fragmented │ │ │ │ +too many rst_stream │ │ │ │ +continue frame cannot come here │ │ │ │ +an illegal frame follows header/continuation frames │ │ │ │ +illegal data frame for │ │ │ │ +illegal frame │ │ │ │ +priority depends on itself │ │ │ │ +treat a stream error as a connection error │ │ │ │ +./Network/HTTP2/H2/Receiver.hs │ │ │ │ +Network.HTTP2.H2.Receiver │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Receiver.Source │ │ │ │ +H2 sender │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:202:25-49 │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:297:21-37 │ │ │ │ +cannot compress the header │ │ │ │ +./Network/HTTP2/H2/Sender.hs │ │ │ │ +Network.HTTP2.H2.Sender │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.C │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.O │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.Flush │ │ │ │ +'StreamOutOfScope │ │ │ │ +'StreamCancelled │ │ │ │ +'StreamPushedFinal │ │ │ │ +StreamOutOfScope │ │ │ │ +StreamCancelled │ │ │ │ +StreamPushedFinal │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HTTP2.H2.Stream │ │ │ │ +StreamTerminated │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamPushedFinal │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamCancelled │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamOutOfScope │ │ │ │ +'EvenStreamTable │ │ │ │ +EvenStreamTable │ │ │ │ +'OddStreamTable │ │ │ │ +OddStreamTable │ │ │ │ +Network.HTTP2.H2.StreamTable │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +rsingleRight │ │ │ │ +lsingleLeft │ │ │ │ +rdoubleRight │ │ │ │ +rdoubleLeft │ │ │ │ +ldoubleRight │ │ │ │ +rsingleLeft │ │ │ │ +ldoubleLeft │ │ │ │ +malformed tree │ │ │ │ +lsingleRight │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.EvenStreamTable │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.OddStreamTable │ │ │ │ +'LoopCheck │ │ │ │ +LoopCheck │ │ │ │ +Network.HTTP2.H2.Sync │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sync.LoopCheck │ │ │ │ +Network.HTTP2.H2.Window │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +decodeWithPadding │ │ │ │ +./Network/HTTP2/Frame/Decode.hs │ │ │ │ +padding is not enough │ │ │ │ +Settings is too large │ │ │ │ +window update must not be 0 │ │ │ │ +payload is too short │ │ │ │ +cannot used in control stream │ │ │ │ +cannot used in non-zero stream │ │ │ │ +insufficient payload for Pad Length │ │ │ │ +insufficient payload for priority fields │ │ │ │ +insufficient payload for Pad Length and priority fields │ │ │ │ +payload length is not 5 in priority frame │ │ │ │ +payload length is not 4 in rst stream frame │ │ │ │ +payload length is not multiple of 6 in settings frame │ │ │ │ +payload length must be 0 if ack flag is set │ │ │ │ +push promise must be used with an odd stream identifier │ │ │ │ +payload length is 8 in ping frame │ │ │ │ +goaway body must be 8 bytes or larger │ │ │ │ +payload length is 4 in window update frame │ │ │ │ +'FrameDecodeError │ │ │ │ +FrameDecodeError │ │ │ │ +FrameDecodeError │ │ │ │ +Network.HTTP2.Frame.Decode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Decode.FrameDecodeError │ │ │ │ +Network.HPACK │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/HPACK/HeaderBlock/Decode.hs │ │ │ │ +Network.HPACK.HeaderBlock.Decode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +./Network/HPACK/HeaderBlock/Encode.hs │ │ │ │ +toEncodeInfo │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +Network.HPACK.HeaderBlock.Encode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +Network.HPACK.HeaderBlock.Integer │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Negative exponent │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +./Network/HPACK/Huffman/Decode.hs │ │ │ │ +Network/HPACK/Huffman/Decode.hs:(122,1)-(131,56)|function step │ │ │ │ +'WayStep │ │ │ │ +'GoBack2 │ │ │ │ +'Forward │ │ │ │ +'EndOfString │ │ │ │ +Network.HPACK.Huffman.Decode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +GoBack2 │ │ │ │ +Forward │ │ │ │ +EndOfString │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Non │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.One │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Two │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.WayStep │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.EndOfString │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Forward │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack2 │ │ │ │ +./Network/HPACK/Huffman/Encode.hs │ │ │ │ +Network.HPACK.Huffman.Encode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Huffman.Params │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Huffman.Table │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/HPACK/Huffman/Tree.hs │ │ │ │ +Network.HPACK.Huffman.Tree │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Tip │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Bin │ │ │ │ + Table size: │ │ │ │ +toDecodeInfo │ │ │ │ +toEncodeInfo │ │ │ │ +./Network/HPACK/Table/Dynamic.hs │ │ │ │ +TableSizeAction │ │ │ │ +'DynamicTable │ │ │ │ +DynamicTable │ │ │ │ +CodeInfo │ │ │ │ +'DecodeInfo │ │ │ │ +DecodeInfo │ │ │ │ +'EncodeInfo │ │ │ │ +EncodeInfo │ │ │ │ +Network.HPACK.Table.Dynamic │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Keep │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Change │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Ignore │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DynamicTable │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CIE │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CID │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DecodeInfo │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.EncodeInfo │ │ │ │ +dummyValue │ │ │ │ +Network.HPACK.Table.Entry │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Entry.Entry │ │ │ │ +StaticEntry │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Table.RevIndex │ │ │ │ +KeyValue │ │ │ │ +'KeyValue │ │ │ │ +StaticEntry │ │ │ │ +'StaticEntry │ │ │ │ +RevIndex │ │ │ │ +'RevIndex │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.RevIndex │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.StaticEntry │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.KeyValue │ │ │ │ +www-authenticate │ │ │ │ +user-agent │ │ │ │ +transfer-encoding │ │ │ │ +strict-transport-security │ │ │ │ +set-cookie │ │ │ │ +retry-after │ │ │ │ +proxy-authorization │ │ │ │ +proxy-authenticate │ │ │ │ +max-forwards │ │ │ │ +location │ │ │ │ +last-modified │ │ │ │ +if-unmodified-since │ │ │ │ +if-range │ │ │ │ +if-none-match │ │ │ │ +if-modified-since │ │ │ │ +if-match │ │ │ │ +content-type │ │ │ │ +content-range │ │ │ │ +content-location │ │ │ │ +content-length │ │ │ │ +content-language │ │ │ │ +content-encoding │ │ │ │ +content-disposition │ │ │ │ +cache-control │ │ │ │ +authorization │ │ │ │ +access-control-allow-origin │ │ │ │ +accept-ranges │ │ │ │ +accept-language │ │ │ │ +gzip, deflate │ │ │ │ +accept-encoding │ │ │ │ +accept-charset │ │ │ │ +/index.html │ │ │ │ +:authority │ │ │ │ +Network.HPACK.Table.Static │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +'IndexOverrun │ │ │ │ +'TooLargeHeader │ │ │ │ +'IllegalHeaderName │ │ │ │ +'HeaderBlockTruncated │ │ │ │ +'IllegalTableSizeUpdate │ │ │ │ +'TooLargeTableSize │ │ │ │ +'TooSmallTableSize │ │ │ │ +'TooLongEos │ │ │ │ +'IllegalEos │ │ │ │ +'EosInTheMiddle │ │ │ │ +'EncodeStrategy │ │ │ │ +EncodeStrategy │ │ │ │ +CompressionAlgo │ │ │ │ +Network/HPACK/Types.hs:90:15-16|case │ │ │ │ +, useHuffman = │ │ │ │ +compressionAlgo = │ │ │ │ +EncodeStrategy { │ │ │ │ +Network/HPACK/Types.hs:35:49-50|case │ │ │ │ +TooLargeHeader │ │ │ │ +IllegalHeaderName │ │ │ │ +HeaderBlockTruncated │ │ │ │ +IllegalTableSizeUpdate │ │ │ │ +TooLargeTableSize │ │ │ │ +TooSmallTableSize │ │ │ │ +TooLongEos │ │ │ │ +IllegalEos │ │ │ │ +EosInTheMiddle │ │ │ │ +IndexOverrun │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Types │ │ │ │ +DecodeError │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IndexOverrun │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EosInTheMiddle │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalEos │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLongEos │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooSmallTableSize │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeTableSize │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalTableSizeUpdate │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.HeaderBlockTruncated │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalHeaderName │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeHeader │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EncodeStrategy │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Naive │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Static │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Linear │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.SIndex │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.DIndex │ │ │ │ +trailers │ │ │ │ +illegal header │ │ │ │ +Transfer-Encoding │ │ │ │ +illegal trailer │ │ │ │ +./Network/HTTP2/H2/HPACK.hs │ │ │ │ +Network.HTTP2.H2.HPACK │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Huffman.Bit │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.F │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.T │ │ │ │ +, txfLimit = │ │ │ │ +TxFlow {txfSent = │ │ │ │ +, rxfLimit = │ │ │ │ +, rxfReceived = │ │ │ │ +, rxfConsumed = │ │ │ │ +RxFlow {rxfBufSize = │ │ │ │ +'FCTMaxData │ │ │ │ +'FCTWindowUpdate │ │ │ │ +FlowControlType │ │ │ │ +Network.Control.Flow │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTWindowUpdate │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTMaxData │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.RxFlow │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.TxFlow │ │ │ │ +'LRUCacheRef │ │ │ │ +LRUCacheRef │ │ │ │ +'LRUCache │ │ │ │ +LRUCache │ │ │ │ +Network.Control.LRUCache │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ +, lcQueue = │ │ │ │ +, lcTick = │ │ │ │ +LRUCache {lcLimit = │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.LRUCache.LRUCache │ │ │ │ +'Counter │ │ │ │ +Network.Control.Rate │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Rate.Counter │ │ │ │ +TourView │ │ │ │ +rdoubleRight │ │ │ │ +rdoubleLeft │ │ │ │ +ldoubleLeft │ │ │ │ +rsingleRight │ │ │ │ +ldoubleRight │ │ │ │ +lsingleLeft │ │ │ │ +rsingleLeft │ │ │ │ +malformed tree │ │ │ │ +lsingleRight │ │ │ │ +empty loser tree │ │ │ │ +empty queue │ │ │ │ +Data.OrdPSQ.Internal. │ │ │ │ +src/Data/OrdPSQ/Internal.hs │ │ │ │ +Data.OrdPSQ.Internal │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Null │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Single │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Play │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Void │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Winner │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Start │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.LLoser │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.RLoser │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.E │ │ │ │ +'PushPromise │ │ │ │ +PushPromise │ │ │ │ +Network.HTTP.Semantics.Server │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.PushPromise │ │ │ │ +'Response │ │ │ │ +Response │ │ │ │ +'Request │ │ │ │ +Network.HTTP.Semantics.Server.Internal │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +Response │ │ │ │ +Request │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.Internal.Aux │ │ │ │ +access-control-allow-credentials │ │ │ │ +access-control-request-headers │ │ │ │ +access-control-request-method │ │ │ │ +access-control-expose-headers │ │ │ │ +access-control-allow-headers │ │ │ │ +access-control-allow-methods │ │ │ │ +access-control-allow-origin │ │ │ │ +upgrade-insecure-requests │ │ │ │ +strict-transport-security │ │ │ │ +content-security-policy │ │ │ │ +x-content-type-options │ │ │ │ +if-unmodified-since │ │ │ │ +proxy-authorization │ │ │ │ +content-disposition │ │ │ │ +timing-allow-origin │ │ │ │ +proxy-authenticate │ │ │ │ +if-modified-since │ │ │ │ +transfer-encoding │ │ │ │ +content-language │ │ │ │ +www-authenticate │ │ │ │ +content-encoding │ │ │ │ +content-location │ │ │ │ +x-xss-protection │ │ │ │ +accept-language │ │ │ │ +accept-encoding │ │ │ │ +x-forwarded-for │ │ │ │ +x-frame-options │ │ │ │ +content-length │ │ │ │ +accept-charset │ │ │ │ +last-modified │ │ │ │ +content-range │ │ │ │ +if-none-match │ │ │ │ +cache-control │ │ │ │ +authorization │ │ │ │ +accept-ranges │ │ │ │ +content-type │ │ │ │ +max-forwards │ │ │ │ +retry-after │ │ │ │ +early-data │ │ │ │ +set-cookie │ │ │ │ +connection │ │ │ │ +user-agent │ │ │ │ +forwarded │ │ │ │ +expect-ct │ │ │ │ +if-range │ │ │ │ +if-match │ │ │ │ +location │ │ │ │ +:authority │ │ │ │ +Accept-Charset │ │ │ │ +Accept-Encoding │ │ │ │ +Accept-Language │ │ │ │ +Accept-Ranges │ │ │ │ +Access-Control-Allow-Origin │ │ │ │ +Authorization │ │ │ │ +Cache-Control │ │ │ │ +Content-Disposition │ │ │ │ +Content-Encoding │ │ │ │ +Content-Language │ │ │ │ +Content-Length │ │ │ │ +Content-Location │ │ │ │ +Content-Range │ │ │ │ +Content-Type │ │ │ │ +If-Match │ │ │ │ +If-Modified-Since │ │ │ │ +If-None-Match │ │ │ │ +If-Range │ │ │ │ +If-Unmodified-Since │ │ │ │ +Last-Modified │ │ │ │ +Location │ │ │ │ +Max-Forwards │ │ │ │ +Proxy-Authenticate │ │ │ │ +Proxy-Authorization │ │ │ │ +Retry-After │ │ │ │ +Set-Cookie │ │ │ │ +Strict-Transport-Security │ │ │ │ +Transfer-Encoding │ │ │ │ +User-Agent │ │ │ │ +Www-Authenticate │ │ │ │ +Connection │ │ │ │ +Access-Control-Allow-Credentials │ │ │ │ +Access-Control-Allow-Headers │ │ │ │ +Access-Control-Allow-Methods │ │ │ │ +Access-Control-Expose-Headers │ │ │ │ +Access-Control-Request-Headers │ │ │ │ +Access-Control-Request-Method │ │ │ │ +Content-Security-Policy │ │ │ │ +Early-Data │ │ │ │ +Expect-Ct │ │ │ │ +Forwarded │ │ │ │ +Timing-Allow-Origin │ │ │ │ +Upgrade-Insecure-Requests │ │ │ │ +X-Content-Type-Options │ │ │ │ +X-Forwarded-For │ │ │ │ +X-Frame-Options │ │ │ │ +X-Xss-Protection │ │ │ │ +for other tokens │ │ │ │ +./Network/HTTP/Semantics/Token.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +True, tokenKey = │ │ │ │ +False, tokenKey = │ │ │ │ +, isPseudo = │ │ │ │ +, shouldBeIndexed = │ │ │ │ +tokenIx = │ │ │ │ +Network.HTTP.Semantics.Token │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Token.Token │ │ │ │ +'Refresher │ │ │ │ +Sentinel │ │ │ │ +Network.HTTP.Semantics.File │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Closer │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Refresher │ │ │ │ +'StreamingBuilder │ │ │ │ +'StreamingCancelled │ │ │ │ +'StreamingFinished │ │ │ │ +'StreamingFlush │ │ │ │ +StreamingChunk │ │ │ │ +'EndOfStream │ │ │ │ +'NotEndOfStream │ │ │ │ +IsEndOfStream │ │ │ │ +'CancelNext │ │ │ │ +Network.HTTP.Semantics.FillBuf │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFinished │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingCancelled │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFlush │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingBuilder │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.NotEndOfStream │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.EndOfStream │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.Next │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.CancelNext │ │ │ │ +Network.HTTP.Semantics.Status │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +'NextTrailersMaker │ │ │ │ +'Trailers │ │ │ │ +NextTrailersMaker │ │ │ │ +Network.HTTP.Semantics.Trailer │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.NextTrailersMaker │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.Trailers │ │ │ │ +'OutBodyFile │ │ │ │ +'OutBodyBuilder │ │ │ │ +'OutBodyStreamingIface │ │ │ │ +'OutBodyStreaming │ │ │ │ +'OutBodyNone │ │ │ │ +'FileSpec │ │ │ │ +FileSpec │ │ │ │ +OutBodyIface │ │ │ │ +Network.HTTP.Semantics.Types │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +FileSpec │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutObj │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyNone │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreaming │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreamingIface │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyBuilder │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyFile │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.FileSpec │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.InpObj │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyIface │ │ │ │ +Codec.Binary.UTF8.String │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +Data.ByteString.UTF8 │ │ │ │ +errorEmptyList │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +./Data/ByteString/UTF8.hs │ │ │ │ +WAI timeout manager (Reaper) │ │ │ │ +./System/TimeManager.hs │ │ │ │ +'TimeoutThread │ │ │ │ +'Manager │ │ │ │ +'NoManager │ │ │ │ +'Inactive │ │ │ │ +Thread killed by timeout manager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ +System.TimeManager │ │ │ │ +TimeoutThread │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.TimeoutThread │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Handle │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Manager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.NoManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Active │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Inactive │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Paused │ │ │ │ +./System/ThreadManager.hs │ │ │ │ +'KilledByThreadManager │ │ │ │ +'ThreadManager │ │ │ │ +ThreadManager │ │ │ │ +'ManagedThread │ │ │ │ +ManagedThread │ │ │ │ +KilledByThreadManager │ │ │ │ +System.ThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ +KilledByThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.KilledByThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ManagedThread │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +'BufferOverrun │ │ │ │ +'ReadBuffer │ │ │ │ +ReadBuffer │ │ │ │ +Readable │ │ │ │ +'WriteBuffer │ │ │ │ +WriteBuffer │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +Network.ByteOrder │ │ │ │ +BufferOverrun │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.BufferOverrun │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.C:Readable │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.WriteBuffer │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +Network.HTTP.Date.Converter │ │ │ │ +Network.HTTP.Date.Formatter │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +___MonTueWedThuFriSatSun │ │ │ │ +___JanFebMarAprMayJunJulAugSepOctNovDec │ │ │ │ +'HTTPDate │ │ │ │ +HTTPDate │ │ │ │ +Network.HTTP.Date.Types │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +, hdWkday = │ │ │ │ +, hdSecond = │ │ │ │ +, hdMinute = │ │ │ │ +, hdHour = │ │ │ │ +, hdDay = │ │ │ │ +, hdMonth = │ │ │ │ +HTTPDate {hdYear = │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu:Network.HTTP.Date.Types.HTTPDate │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +Network.HTTP.Date.Parser │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +./Data/X509/EC.hs │ │ │ │ +undefined │ │ │ │ +Data.X509.EC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +CertificateChain │ │ │ │ +'CertificateChainRaw │ │ │ │ +CertificateChainRaw │ │ │ │ +'CertificateChain │ │ │ │ +CertificateChain │ │ │ │ +Data.X509.CertificateChain │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +CertificateChainRaw │ │ │ │ +toASN1: X509.SignatureAlg.HashAlg: Unknown hash │ │ │ │ +unknown OID for │ │ │ │ +Data/X509/AlgorithmIdentifier.hs:49:20-21|case │ │ │ │ +Data/X509/AlgorithmIdentifier.hs:40:20-21|case │ │ │ │ +fromASN1: X509.SignatureALG: EdDSA requires absent parameter │ │ │ │ +fromASN1: X509.SignatureALG: unknown format │ │ │ │ +./Data/X509/AlgorithmIdentifier.hs │ │ │ │ +'SignatureALG │ │ │ │ +'SignatureALG_IntrinsicHash │ │ │ │ +'SignatureALG_Unknown │ │ │ │ +SignatureALG │ │ │ │ +'PubKeyALG_Unknown │ │ │ │ +'PubKeyALG_DH │ │ │ │ +'PubKeyALG_Ed448 │ │ │ │ +'PubKeyALG_Ed25519 │ │ │ │ +'PubKeyALG_X448 │ │ │ │ +'PubKeyALG_X25519 │ │ │ │ +'PubKeyALG_EC │ │ │ │ +'PubKeyALG_DSA │ │ │ │ +'PubKeyALG_RSAPSS │ │ │ │ +'PubKeyALG_RSA │ │ │ │ +PubKeyALG │ │ │ │ +'HashSHA512 │ │ │ │ +'HashSHA384 │ │ │ │ +'HashSHA256 │ │ │ │ +'HashSHA224 │ │ │ │ +'HashSHA1 │ │ │ │ +'HashMD5 │ │ │ │ +'HashMD2 │ │ │ │ +Data.X509.AlgorithmIdentifier │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +SignatureALG_Unknown │ │ │ │ +SignatureALG_IntrinsicHash │ │ │ │ +SignatureALG │ │ │ │ +PubKeyALG_Unknown │ │ │ │ +PubKeyALG_DH │ │ │ │ +PubKeyALG_Ed448 │ │ │ │ +PubKeyALG_Ed25519 │ │ │ │ +PubKeyALG_X448 │ │ │ │ +PubKeyALG_X25519 │ │ │ │ +PubKeyALG_EC │ │ │ │ +PubKeyALG_DSA │ │ │ │ +PubKeyALG_RSAPSS │ │ │ │ +PubKeyALG_RSA │ │ │ │ +HashSHA512 │ │ │ │ +HashSHA384 │ │ │ │ +HashSHA256 │ │ │ │ +HashSHA224 │ │ │ │ +HashSHA1 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_IntrinsicHash │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSAPSS │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_EC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DH │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD2 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD5 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA1 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA224 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA256 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA384 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA512 │ │ │ │ +expecting [OID,String] got [] │ │ │ │ +expecting [OID,String] got │ │ │ │ +'DistinguishedNameInner │ │ │ │ +DistinguishedNameInner │ │ │ │ +'DnEmailAddress │ │ │ │ +'DnOrganizationUnit │ │ │ │ +'DnOrganization │ │ │ │ +'DnCountry │ │ │ │ +'DnCommonName │ │ │ │ +DnElement │ │ │ │ +'DistinguishedName │ │ │ │ +DistinguishedName │ │ │ │ +Data.X509.DistinguishedName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +DistinguishedNameInner │ │ │ │ +DnEmailAddress │ │ │ │ +DnOrganizationUnit │ │ │ │ +DnOrganization │ │ │ │ +DnCountry │ │ │ │ +DnCommonName │ │ │ │ +DistinguishedName {getDistinguishedElements = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCommonName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCountry │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganization │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganizationUnit │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnEmailAddress │ │ │ │ +bad validity format │ │ │ │ +missing serial │ │ │ │ +unexpected type for version │ │ │ │ +'Certificate │ │ │ │ +Certificate │ │ │ │ +'CertKeyUsageDecipherOnly │ │ │ │ +'CertKeyUsageEncipherOnly │ │ │ │ +'CertKeyUsageCRLSign │ │ │ │ +'CertKeyUsageKeyCertSign │ │ │ │ +'CertKeyUsageKeyAgreement │ │ │ │ +'CertKeyUsageDataEncipherment │ │ │ │ +'CertKeyUsageKeyEncipherment │ │ │ │ +'CertKeyUsageNonRepudiation │ │ │ │ +'CertKeyUsageDigitalSignature │ │ │ │ +CertKeyUsage │ │ │ │ +Data.X509.Cert │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +, certExtensions = │ │ │ │ +, certPubKey = │ │ │ │ +, certSubjectDN = │ │ │ │ +, certValidity = │ │ │ │ +, certIssuerDN = │ │ │ │ +, certSignatureAlg = │ │ │ │ +, certSerial = │ │ │ │ +Certificate {certVersion = │ │ │ │ +CertKeyUsageDecipherOnly │ │ │ │ +CertKeyUsageEncipherOnly │ │ │ │ +CertKeyUsageCRLSign │ │ │ │ +CertKeyUsageKeyCertSign │ │ │ │ +CertKeyUsageKeyAgreement │ │ │ │ +CertKeyUsageDataEncipherment │ │ │ │ +CertKeyUsageKeyEncipherment │ │ │ │ +CertKeyUsageNonRepudiation │ │ │ │ +CertKeyUsageDigitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.Certificate │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDigitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageNonRepudiation │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDataEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyAgreement │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyCertSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageCRLSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageEncipherOnly │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDecipherOnly │ │ │ │ +fromASN1: X509.Pubkey: EC unknown curve │ │ │ │ +fromASN1: X509.PubKey: unknown EC format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown X25519 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown X448 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown Ed25519 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown Ed448 format: [] │ │ │ │ +fromASN1: unknown public key OID: │ │ │ │ +fromASN1: X509.PubKey: unknown format:[] │ │ │ │ +fromASN1: X509.PubKey: unknown RSA format: │ │ │ │ +fromASN1: X509.PubKey: unknown DSA format │ │ │ │ +fromASN1: X509.PubKey: unknown EC format: │ │ │ │ +fromASN1: X509.PubKey: unknown X25519 format: │ │ │ │ +fromASN1: X509.PubKey: unknown X448 format: │ │ │ │ +fromASN1: X509.PubKey: unknown Ed25519 format: │ │ │ │ +fromASN1: X509.PubKey: unknown Ed448 format: │ │ │ │ + bitarray cannot be parsed: │ │ │ │ + bitarray contains an invalid public key: │ │ │ │ +fromASN1: X509.PubKey │ │ │ │ +fromASN1: X509.PubKey: unknown format: │ │ │ │ +fromASN1: RSA.PublicKey: │ │ │ │ +fromASN1: RSA.PublicKey: unexpected format │ │ │ │ +rsaPubFromASN1: invalid OID │ │ │ │ +rsaPubFromASN1: Invalid version, expecting 0 │ │ │ │ +Data/X509/PublicKey.hs:80:20-21|case │ │ │ │ +Data/X509/PublicKey.hs:66:20-21|case │ │ │ │ +'PubKeyUnknown │ │ │ │ +'PubKeyEd448 │ │ │ │ +'PubKeyEd25519 │ │ │ │ +'PubKeyX448 │ │ │ │ +'PubKeyX25519 │ │ │ │ +'PubKeyEC │ │ │ │ +'PubKeyDSA │ │ │ │ +'PubKeyRSA │ │ │ │ +'PubKeyDH │ │ │ │ +'PubKeyEC_Named │ │ │ │ +'PubKeyEC_Prime │ │ │ │ +PubKeyEC │ │ │ │ +'SerializedPoint │ │ │ │ +SerializedPoint │ │ │ │ +undefined curve OID: │ │ │ │ encodeInner: unimplemented public key EC_Prime │ │ │ │ encodeInner: unimplemented public key DH │ │ │ │ ./Data/X509/PublicKey.hs │ │ │ │ Data.X509.PublicKey │ │ │ │ crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ pubkeyEC_a │ │ │ │ pubkeyEC_b │ │ │ │ @@ -17056,20 +15792,14 @@ │ │ │ │ pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ Data.PEM.Types │ │ │ │ pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ , pemContent = │ │ │ │ , pemHeader = │ │ │ │ pemName = │ │ │ │ pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV:Data.PEM.Types.PEM │ │ │ │ -not an expected container │ │ │ │ -ParseASN1 │ │ │ │ -Data.ASN1.Parse │ │ │ │ -asn1-parse-0.9.5-94luBq2anuS1AFScnQQpTN │ │ │ │ -runParseASN1: remaining state │ │ │ │ -empty Alternative │ │ │ │ ./Crypto/Cipher/AES.hs │ │ │ │ Crypto.Cipher.AES │ │ │ │ crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ undefined │ │ │ │ XChaCha: key length should be 256 bits │ │ │ │ XChaCha: nonce length should be 192 bits │ │ │ │ XChaCha: rounds should be 8, 12 or 20 │ │ │ │ @@ -18067,1616 +16797,14 @@ │ │ │ │ ./Crypto/Random/Entropy/Unix.hs │ │ │ │ 'DevURandom │ │ │ │ DevURandom │ │ │ │ 'DevRandom │ │ │ │ DevRandom │ │ │ │ Crypto.Random.Entropy.Unix │ │ │ │ crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -cbits/p256/p256.c │ │ │ │ -(borrow >> P256_BITSPERDIGIT) == 0 │ │ │ │ -top <= 1 │ │ │ │ -top == 0 │ │ │ │ -SHA-512/%d │ │ │ │ - │ │ │ │ -cbits/decaf/ed448goldilocks/decaf.c │ │ │ │ -position >= 0 │ │ │ │ -current==0 │ │ │ │ -API_NS(point_valid)(p) | ~succ │ │ │ │ -API_NS(point_valid)(p) || ~succ │ │ │ │ -control_var[contv].addend │ │ │ │ -control_pre[contp].addend │ │ │ │ -contv == ncb_var │ │ │ │ -contp == ncb_pre │ │ │ │ -SigEd448 │ │ │ │ -cbits/decaf/p448/arch_32/f_impl.c │ │ │ │ -cbits/decaf/p448/f_generic.c │ │ │ │ -word_is_zero((word_t)scarry) | word_is_zero((word_t)scarry+1) │ │ │ │ -word_is_zero((word_t)(carry) + scarry_0) │ │ │ │ -cbits/decaf/ed448goldilocks/scalar.c │ │ │ │ -trailing == 0 │ │ │ │ -residue==0 │ │ │ │ -trailing==0 │ │ │ │ -dup2(child_end) │ │ │ │ -close(child_end) │ │ │ │ -close(parent_end) │ │ │ │ -setup_std_handle_fork(invalid behavior) │ │ │ │ -fcntl(F_DUP_FD) │ │ │ │ -getpwuid │ │ │ │ -initgroups │ │ │ │ -read pipe │ │ │ │ -read pipe bad length │ │ │ │ -/dev/null │ │ │ │ -posix_spawn_file_actions_addopen │ │ │ │ -posix_spawn_file_actions_addclose │ │ │ │ -posix_spawn_file_actions_adddup2 │ │ │ │ -posix_spawn_file_actions_adddup2(child_end) │ │ │ │ -posix_spawn_file_actions_addclose(child_end) │ │ │ │ -posix_spawn_file_actions_addclose(parent_end) │ │ │ │ -posix_spawn_file_actions_addclose(invalid behavior) │ │ │ │ -posix_spawn_file_actions_init │ │ │ │ -posix_spawnattr_init │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ -sigemptyset │ │ │ │ -sigaddset(SIGINT) │ │ │ │ -sigaddset(SIGQUIT) │ │ │ │ -posix_spawnattr_setsigdefault │ │ │ │ -posix_spawnattr_setflags │ │ │ │ -posix_spawnp │ │ │ │ -0123456789abcdef │ │ │ │ -forkOS_entry │ │ │ │ -libraries/ghc-internal/cbits/inputReady.c │ │ │ │ -libraries/ghc-bignum/cbits/gmp_wrappers.c │ │ │ │ -xn == 1 || y != 0 │ │ │ │ -xn >= yn │ │ │ │ -xn == yn || yn > 1 || y0[0] != 0 │ │ │ │ -rn <= xn │ │ │ │ -0 <= *gn && *gn <= gn0 │ │ │ │ -sn <= mp_size_abs(yn) │ │ │ │ -tn <= mp_size_abs(xn) │ │ │ │ -2 <= base && base <= 256 │ │ │ │ -msbf == 0 || msbf == 1 │ │ │ │ -srclen <= SIZEOF_HSWORD │ │ │ │ -rn == sn || rn == sn+1 │ │ │ │ -rop[0]._mp_size > 0 │ │ │ │ -!mp_limb_zero_p(mp,mn) │ │ │ │ -0 < rn && rn <= mn │ │ │ │ -r[0]._mp_size == 0 || r[0]._mp_size == 1 │ │ │ │ -mp[0] & 1 │ │ │ │ -rn == 0 || rn == 1 │ │ │ │ -rts/Capability.c │ │ │ │ -ACQUIRE_LOCK failed (%s:%d): %d │ │ │ │ -RELEASE_LOCK: I do not own this lock: %s %d │ │ │ │ -initCapability │ │ │ │ -moreCapabilities │ │ │ │ -Too many NUMA nodes (max %d) │ │ │ │ -available NUMA node set is empty │ │ │ │ -initCapabilities │ │ │ │ -Can't put stack cloning result into MVar. │ │ │ │ -rts/FileLock.c │ │ │ │ -lockFile │ │ │ │ -foreignExportStablePtr │ │ │ │ -rts/Globals.c │ │ │ │ -allocSegment │ │ │ │ -allocHashList │ │ │ │ -allocHashTable │ │ │ │ -initCapabilityIOManager │ │ │ │ -warning: setIOManagerControlFd called with illegal capability number. │ │ │ │ -rts/Messages.c │ │ │ │ -executeMessage: %p │ │ │ │ -rts/IPE.c │ │ │ │ -An IPE buffer list node has been compressed, but the decompression library (zstd) is not available. │ │ │ │ -updateIpeMap: ip_ents │ │ │ │ -removeFromQueues: %d │ │ │ │ -throwTo: unrecognised why_blocked (%d) │ │ │ │ -error: %s: the rts is not paused. Did you forget to call rts_pause? │ │ │ │ -error: %s: called from a different OS thread than rts_pause. │ │ │ │ -error: %s: the pausing thread does not own all capabilities. │ │ │ │ - Have you manually released a capability after calling rts_pause? │ │ │ │ -error: a C finalizer called back into Haskell. │ │ │ │ - This was previously allowed, but is disallowed in GHC 6.10.2 and later. │ │ │ │ - To create finalizers that may call back into Haskell, use │ │ │ │ - Foreign.Concurrent.newForeignPtr instead of Foreign.newForeignPtr. │ │ │ │ -error: rts_lock: The RTS is already paused by this thread. │ │ │ │ - There is no need to call rts_lock if you have already called rts_pause. │ │ │ │ -rts/RtsAPI.c │ │ │ │ -%s: uncaught exception │ │ │ │ -%s: interrupted │ │ │ │ -%s: Return code (%d) not ok │ │ │ │ -error: rts_pause: attempting to pause via an unsafe FFI call. │ │ │ │ - Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ -error: rts_pause: attempting to pause from a Task that owns a capability. │ │ │ │ - Have you already acquired a capability e.g. with rts_lock? │ │ │ │ -error: rts_pause: This thread has already paused the RTS. │ │ │ │ -rts_pause │ │ │ │ -rts_resume │ │ │ │ -rts_listThreads │ │ │ │ -rts_listMiscRoots │ │ │ │ -hs_try_putmvar │ │ │ │ -Link with -rtsopts to enable them. │ │ │ │ -Use hs_init_with_rtsopts() to enable them. │ │ │ │ -bad RTS option: %s │ │ │ │ -error in RTS option %s: size outside allowed range (%u - %u) │ │ │ │ -RtsFlags.c:appendRtsArg │ │ │ │ -RtsFlags.c:splitRtsFlags() │ │ │ │ -copyArgv 1 │ │ │ │ -Most RTS options are disabled. %s │ │ │ │ -RTS options are disabled. %s │ │ │ │ -RTS options are disabled for setuid binaries. %s │ │ │ │ -unexpected RTS argument: %s │ │ │ │ -install-signal-handlers=yes │ │ │ │ -install-signal-handlers=no │ │ │ │ -install-seh-handlers=yes │ │ │ │ -install-seh-handlers=no │ │ │ │ -generate-stack-traces=yes │ │ │ │ -generate-stack-traces=no │ │ │ │ -generate-crash-dumps │ │ │ │ -null-eventlog-writer │ │ │ │ -machine-readable │ │ │ │ -disable-delayed-os-memory-return │ │ │ │ -internal-counters │ │ │ │ -io-manager=native │ │ │ │ -io-manager=posix │ │ │ │ -eventlog-flush-interval= │ │ │ │ -bad value for --eventlog-flush-interval │ │ │ │ -copying-gc │ │ │ │ -nonmoving-gc │ │ │ │ -nonmoving-dense-allocator-count= │ │ │ │ -bad value for --nonmoving-dense-allocator-count │ │ │ │ -write-tix-file=yes │ │ │ │ -write-tix-file=no │ │ │ │ -%s: This GHC build was compiled without NUMA support. │ │ │ │ -%s: unknown flag │ │ │ │ -%s: OS reports NUMA is not available │ │ │ │ -long-gc-sync= │ │ │ │ -no-automatic-heap-samples │ │ │ │ -no-automatic-time-samples │ │ │ │ -automatic-era-increment │ │ │ │ -unknown RTS option: %s │ │ │ │ -the flag %s requires the program to be built with -debug │ │ │ │ -bad value for -maxN │ │ │ │ -Can't open stats file %s │ │ │ │ -flag -po expects an argument │ │ │ │ -the flag %s requires the program to be built with -prof │ │ │ │ --h is deprecated, use -hT instead. │ │ │ │ -bad value for -i │ │ │ │ -bad value for -C │ │ │ │ -bad value for -V │ │ │ │ -bad value for -N │ │ │ │ -Using large values for -N is not allowed by default. %s │ │ │ │ -incomplete RTS option: %s │ │ │ │ --qn must be 1 or greater │ │ │ │ -bad value for -e │ │ │ │ -the flag %s requires the program to be built with -ticky │ │ │ │ --ol expects filename │ │ │ │ -Unknown output flag -o%c │ │ │ │ -Program not compiled with ticky-ticky support │ │ │ │ -unknown trace option: %c │ │ │ │ --xb: requires argument │ │ │ │ -The -xt option has been removed (#16795) │ │ │ │ -flag -%c given an argument when none was expected: %s │ │ │ │ -Internal error in the RTS options parser │ │ │ │ -setupRtsFlags │ │ │ │ -Warning: Ignoring GHCRTS variable as RTS options are disabled. │ │ │ │ - %s │ │ │ │ -stack chunk buffer size (-kb) must be less than 50%% │ │ │ │ -of the stack chunk size (-kc) │ │ │ │ -Maximum heap size (-M) is smaller than suggested heap size (-H) │ │ │ │ -Setting maximum heap size to suggested heap size ( %llu ) │ │ │ │ -maximum heap size (-M) is smaller than minimum alloc area size (-A) │ │ │ │ -The non-moving collector doesn't support -G1 │ │ │ │ -The mark-region collector can only be used with profiling │ │ │ │ -when linked against the profiled RTS. │ │ │ │ -The non-moving collector cannot be used in conjunction with │ │ │ │ -the compacting collector. │ │ │ │ -The ticky-ticky eventlog output cannot be used in conjunction with │ │ │ │ -+RTS -r. │ │ │ │ -Usage: [+RTS | -RTS ] ... --RTS │ │ │ │ - +RTS Indicates run time system options follow │ │ │ │ - -RTS Indicates program arguments follow │ │ │ │ - --RTS Indicates that ALL subsequent arguments will be given to the │ │ │ │ - program (including any of these RTS flags) │ │ │ │ -The following run time system options may be available (note that some │ │ │ │ -of these may not be usable unless this program was linked with the -rtsopts │ │ │ │ - -? Prints this message and exits; the program is not executed │ │ │ │ - --info Print information about the RTS used by this program │ │ │ │ - --nonmoving-gc │ │ │ │ - Selects the non-moving mark-and-sweep garbage collector to │ │ │ │ - manage the oldest generation. │ │ │ │ - --copying-gc │ │ │ │ - Selects the copying garbage collector to manage all generations. │ │ │ │ - -K Sets the maximum stack size (default: 80% of the heap) │ │ │ │ - e.g.: -K32k -K512k -K8M │ │ │ │ - -ki Sets the initial thread stack size (default 1k) e.g.: -ki4k -ki2m │ │ │ │ - -kc Sets the stack chunk size (default 32k) │ │ │ │ - -kb Sets the stack chunk buffer size (default 1k) │ │ │ │ - -A Sets the minimum allocation area size (default 4m) e.g.: -A20m -A10k │ │ │ │ - -AL Sets the amount of large-object memory that can be allocated │ │ │ │ - before a GC is triggered (default: the value of -A) │ │ │ │ - -F Sets the collecting threshold for old generations as a factor of │ │ │ │ - the live data in that generation the last time it was collected │ │ │ │ - (default: 2.0) │ │ │ │ - -Fd Sets the inverse rate which memory is returned to the OS after being │ │ │ │ - optimistically retained after being allocated. Subsequent major │ │ │ │ - collections not caused by heap overflow will return an amount of │ │ │ │ - memory controlled by this factor (higher is slower). Setting the factor │ │ │ │ - to 0 means memory is not returned. │ │ │ │ - (default 4.0) │ │ │ │ - -n Allocation area chunk size (0 = disabled, default: 0) │ │ │ │ - -O Sets the minimum size of the old generation (default 1M) │ │ │ │ - -M Sets the maximum heap size (default unlimited) e.g.: -M256k -M1G │ │ │ │ - -H Sets the minimum heap size (default 0M) e.g.: -H24m -H1G │ │ │ │ - -xb Sets the address from which a suitable start for the heap memory │ │ │ │ - will be searched from. This is useful if the default address │ │ │ │ - clashes with some third-party library. │ │ │ │ - -xn Use the non-moving collector for the old generation. │ │ │ │ - -m Minimum % of heap which must be available (default 3%) │ │ │ │ - -G Number of generations (default: 2) │ │ │ │ - -c Use in-place compaction instead of copying in the oldest generation │ │ │ │ - when live data is at least % of the maximum heap size set with │ │ │ │ - -M (default: 30%) │ │ │ │ - -c Use in-place compaction for all oldest generation collections │ │ │ │ - (the default is to use copying) │ │ │ │ - -w Use mark-region for the oldest generation (experimental) │ │ │ │ - -I Perform full GC after idle time (default: 0.3, 0 == off) │ │ │ │ - -T Collect GC statistics (useful for in-program statistics access) │ │ │ │ - -t[] One-line GC statistics (if omitted, uses stderr) │ │ │ │ - -s[] Summary GC statistics (if omitted, uses stderr) │ │ │ │ - -S[] Detailed GC statistics (if omitted, uses stderr) │ │ │ │ - -Z Don't squeeze out update frames on context switch │ │ │ │ - -B Sound the bell at the start of each garbage collection │ │ │ │ - -h Heap residency profile (output file .hp) │ │ │ │ - -hT Produce a heap profile grouped by closure type │ │ │ │ - -hi Produce a heap profile grouped by info table address │ │ │ │ - -po Override profiling output file name prefix (program name by default) │ │ │ │ - -i Time between heap profile samples (seconds, default: 0.1) │ │ │ │ - --no-automatic-heap-samples │ │ │ │ - Do not start the heap profile interval timer on start-up, │ │ │ │ - Rather, the application will be responsible for triggering │ │ │ │ - heap profiler samples. │ │ │ │ - -ol Send binary eventlog to (default: .eventlog) │ │ │ │ - -l[flags] Log events to a file │ │ │ │ - where [flags] can contain: │ │ │ │ - s scheduler events │ │ │ │ - g GC and heap events │ │ │ │ - n non-moving GC heap census events │ │ │ │ - p par spark events (sampled) │ │ │ │ - f par spark events (full detail) │ │ │ │ - u user events (emitted from Haskell code) │ │ │ │ - a all event classes above │ │ │ │ - -x disable an event class, for any flag above │ │ │ │ - the initial enabled event classes are 'sgpu' │ │ │ │ - --eventlog-flush-interval= │ │ │ │ - Periodically flush the eventlog at the specified interval. │ │ │ │ - -C Context-switch interval in seconds. │ │ │ │ - 0 or no argument means switch as often as possible. │ │ │ │ - Default: 0.02 sec. │ │ │ │ - -V Master tick interval in seconds (0 == disable timer). │ │ │ │ - This sets the resolution for -C and the heap profile timer -i, │ │ │ │ - and is the frequency of time profile samples. │ │ │ │ - Default: 0.01 sec. │ │ │ │ - -N[] Use processors (default: 1, -N alone determines │ │ │ │ - the number of processors to use automatically) │ │ │ │ - -maxN[] Use up to processors automatically │ │ │ │ - -qg[] Use parallel GC only for generations >= │ │ │ │ - (default: 0, -qg alone turns off parallel GC) │ │ │ │ - -qb[] Use load-balancing in the parallel GC only for generations >= │ │ │ │ - (default: 1 for -A < 32M, 0 otherwise; │ │ │ │ - -qb alone turns off load-balancing) │ │ │ │ - -qn Use threads for parallel GC (defaults to value of -N) │ │ │ │ - -qa Use the OS to set thread affinity (experimental) │ │ │ │ - -qm Don't automatically migrate threads between CPUs │ │ │ │ - -qi If a processor has been idle for the last GCs, do not │ │ │ │ - wake it up for a non-load-balancing parallel GC. │ │ │ │ - (0 disables, default: 0) │ │ │ │ - --numa[=] │ │ │ │ - Use NUMA, nodes given by (default: off) │ │ │ │ - --install-signal-handlers= │ │ │ │ - Install signal handlers (default: yes) │ │ │ │ - --io-manager= │ │ │ │ - The I/O manager subsystem to use. (default: posix) │ │ │ │ - -e Maximum number of outstanding local sparks (default: 4096) │ │ │ │ - -xq The allocation limit given to a thread after it receives │ │ │ │ - an AllocationLimitExceeded exception. (default: 100k) │ │ │ │ - -Mgrace= │ │ │ │ - The amount of allocation after the program receives a │ │ │ │ - HeapOverflow exception before the exception is thrown again, if │ │ │ │ - the program is still exceeding the heap limit. │ │ │ │ - --write-tix-file= │ │ │ │ - Whether to write .tix at the end of execution. │ │ │ │ - (default: yes) │ │ │ │ -RTS options may also be specified using the GHCRTS environment variable. │ │ │ │ -Other RTS options may be available for programs compiled a different way. │ │ │ │ -The GHC User's Guide has full details. │ │ │ │ -main thread exited (uncaught exception) │ │ │ │ -interrupted │ │ │ │ -main thread completed with invalid status │ │ │ │ -%s: internal error: │ │ │ │ -internal error: │ │ │ │ -arm_unknown_linux │ │ │ │ - (GHC version %s for %s) │ │ │ │ - Please report this as a GHC bug: https://www.haskell.org/ghc/reportabug │ │ │ │ -ASSERTION FAILED: file %s, line %u │ │ │ │ -Encountered incorrectly aligned pointer. This can't be good. │ │ │ │ -Encountered out of bounds array access. │ │ │ │ -Encountered overlapping source/destination ranges in a memcpy-using op. │ │ │ │ -warning: too many hs_exit()s │ │ │ │ -hs_init_ghc: reinitializing the RTS after shutdown is not currently supported │ │ │ │ - │ │ │ │ -stgStrndup │ │ │ │ -%llu,%03llu │ │ │ │ -%llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ - [("GHC RTS", "YES") │ │ │ │ -GHC version │ │ │ │ - ,("%s", "%s") │ │ │ │ -armv7-unknown-linux │ │ │ │ -Build platform │ │ │ │ -Build architecture │ │ │ │ -Build OS │ │ │ │ -Build vendor │ │ │ │ -Host platform │ │ │ │ -Host architecture │ │ │ │ -Host vendor │ │ │ │ -Target platform │ │ │ │ -Target architecture │ │ │ │ -Target OS │ │ │ │ -Target vendor │ │ │ │ -Word size │ │ │ │ -Compiler unregisterised │ │ │ │ -Tables next to code │ │ │ │ -Flag -with-rtsopts │ │ │ │ -acquireAllCapabilities: got the wrong capability │ │ │ │ -rts/Schedule.c │ │ │ │ -forkProcess │ │ │ │ -setNumCapabilities: Capability count must be positive │ │ │ │ -setNumCapabilities: Attempt to increase capability count beyond maximum capability count %u; clamping... │ │ │ │ -scheduleDoGC │ │ │ │ -schedule: re-entered unsafely. │ │ │ │ - Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ -sched_state: %u │ │ │ │ -schedule: invalid prev_what_next=%u field │ │ │ │ -allocation of %ld bytes too large (GHC should have complained at compile-time) │ │ │ │ -finished bound thread that isn't mine │ │ │ │ -schedule: invalid thread return code %d │ │ │ │ -resurrectThreads: thread blocked in a strange way: %d │ │ │ │ -spark evaluator │ │ │ │ -rts/StableName.c │ │ │ │ -initStableNameTable │ │ │ │ -enlargeStableNameTable │ │ │ │ -rts/StablePtr.c │ │ │ │ -initStablePtrTable │ │ │ │ -enlargeStablePtrTable │ │ │ │ -rts/StaticPtrTable.c │ │ │ │ -hs_spt_insert: entry │ │ │ │ - Alloc Copied Live GC GC TOT TOT Page Flts │ │ │ │ - bytes bytes bytes user elap user elap │ │ │ │ -initStats │ │ │ │ -rts/Stats.c │ │ │ │ -# sync %6.3f │ │ │ │ -%9llu %9llu %9llu │ │ │ │ - %6.3f %6.3f %8.3f %8.3f %4u %4u (Gen: %2d) │ │ │ │ -alloc_RTSSummaryStats.gc_summary_stats │ │ │ │ -%9u %9.9s %9.9s │ │ │ │ - %6.3f %6.3f │ │ │ │ -%16s bytes allocated in the heap │ │ │ │ -%16s bytes copied during GC │ │ │ │ -%16s bytes maximum residency (%u sample(s)) │ │ │ │ -%16s bytes maximum slop │ │ │ │ -%16llu MiB total memory in use (%llu MiB lost due to fragmentation) │ │ │ │ - Tot time (elapsed) Avg pause Max pause │ │ │ │ - Gen %2d %5d colls, %5d par %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ - Gen %2d %5d syncs, %6.3fs %3.4fs %3.4fs │ │ │ │ - Gen %2d concurrent, %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ - Parallel GC work balance: %.2f%% (serial 0%%, perfect 100%%) │ │ │ │ - TASKS: %d (%d bound, %d peak workers (%d total), using -N%d) │ │ │ │ - SPARKS: %llu (%u converted, %u overflowed, %u dud, %u GC'd, %u fizzled) │ │ │ │ - INIT time %7.3fs (%7.3fs elapsed) │ │ │ │ - MUT time %7.3fs (%7.3fs elapsed) │ │ │ │ - GC time %7.3fs (%7.3fs elapsed) │ │ │ │ - CONC GC time %7.3fs (%7.3fs elapsed) │ │ │ │ - EXIT time %7.3fs (%7.3fs elapsed) │ │ │ │ - Total time %7.3fs (%7.3fs elapsed) │ │ │ │ - Alloc rate %s bytes per MUT second │ │ │ │ - Productivity %5.1f%% of total user, %.1f%% of total elapsed │ │ │ │ -Internal Counters require the RTS to be built with PROF_SPIN │ │ │ │ -bytes allocated │ │ │ │ - [("%s", "%llu") │ │ │ │ - ,("num_GCs", "%u") │ │ │ │ - ,("average_bytes_used", "%llu") │ │ │ │ - ,("max_bytes_used", "%llu") │ │ │ │ - ,("num_byte_usage_samples", "%u") │ │ │ │ - ,("peak_megabytes_allocated", "%llu") │ │ │ │ - ,("init_cpu_seconds", "%f") │ │ │ │ - ,("init_wall_seconds", "%f") │ │ │ │ - ,("mut_cpu_seconds", "%f") │ │ │ │ - ,("mut_wall_seconds", "%f") │ │ │ │ - ,("GC_cpu_seconds", "%f") │ │ │ │ - ,("GC_wall_seconds", "%f") │ │ │ │ - ,("exit_cpu_seconds", "%f") │ │ │ │ - ,("exit_wall_seconds", "%f") │ │ │ │ - ,("total_cpu_seconds", "%f") │ │ │ │ - ,("total_wall_seconds", "%f") │ │ │ │ - ,("major_gcs", "%u") │ │ │ │ - ,("allocated_bytes", "%llu") │ │ │ │ - ,("max_live_bytes", "%llu") │ │ │ │ - ,("max_large_objects_bytes", "%llu") │ │ │ │ - ,("max_compact_bytes", "%llu") │ │ │ │ - ,("max_slop_bytes", "%llu") │ │ │ │ - ,("max_mem_in_use_bytes", "%llu") │ │ │ │ - ,("cumulative_live_bytes", "%llu") │ │ │ │ - ,("copied_bytes", "%llu") │ │ │ │ - ,("par_copied_bytes", "%llu") │ │ │ │ - ,("cumulative_par_max_copied_bytes", "%llu") │ │ │ │ - ,("cumulative_par_balanced_copied_bytes", "%llu") │ │ │ │ - ,("fragmentation_bytes", "%llu") │ │ │ │ - ,("alloc_rate", "%llu") │ │ │ │ - ,("productivity_cpu_percent", "%f") │ │ │ │ - ,("productivity_wall_percent", "%f") │ │ │ │ - ,("bound_task_count", "%u") │ │ │ │ - ,("sparks_count", "%llu") │ │ │ │ - ,("sparks_converted", "%u") │ │ │ │ - ,("sparks_overflowed", "%u") │ │ │ │ - ,("sparks_dud ", "%u") │ │ │ │ - ,("sparks_gcd", "%u") │ │ │ │ - ,("sparks_fizzled", "%u") │ │ │ │ - ,("work_balance", "%f") │ │ │ │ - ,("n_capabilities", "%u") │ │ │ │ - ,("task_count", "%u") │ │ │ │ - ,("peak_worker_count", "%u") │ │ │ │ - ,("worker_count", "%u") │ │ │ │ - ,("gen_%u_collections", "%u") │ │ │ │ - ,("gen_%u_par_collections", "%u") │ │ │ │ - ,("gen_%u_cpu_seconds", "%f") │ │ │ │ - ,("gen_%u_wall_seconds", "%f") │ │ │ │ - ,("gen_%u_max_pause_seconds", "%f") │ │ │ │ - ,("gen_%u_avg_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_sync_wall_seconds", "%f") │ │ │ │ - ,("nonmoving_sync_max_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_sync_avg_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_cpu_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_wall_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_max_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_avg_pause_seconds", "%f") │ │ │ │ -<> │ │ │ │ ----------------------------------------------------------------------- │ │ │ │ - Gen Max Mut-list Blocks Large Compacts Live Slop │ │ │ │ - Blocks Bytes Objects │ │ │ │ ----------------------------------------------------------------------- │ │ │ │ -%5d %7u %9d │ │ │ │ -%8u %8d %8d %9u %9u │ │ │ │ ----------------------------------------------------------------------- │ │ │ │ -%51s%9u %9u │ │ │ │ -newInCall │ │ │ │ -rts/Task.c │ │ │ │ -freeMyTask() called, but the Task is not stopped; ignoring │ │ │ │ -freeMyTask() called on a worker; ignoring │ │ │ │ -newBoundTask: RTS is not initialised; call hs_init() first │ │ │ │ -ghc_worker │ │ │ │ -failed to create OS thread │ │ │ │ -rts/Threads.c │ │ │ │ -removeThreadFromQueue: not found │ │ │ │ -removeThreadFromDeQueue: not found │ │ │ │ -threadStackUnderflow: not enough space for return values │ │ │ │ -listThreads: Found too few threads │ │ │ │ -rts/TopHandler.c │ │ │ │ -getTopHandlerThread: neither a WEAK nor a DEAD_WEAK: %p %p %d │ │ │ │ -GHC-%s %s │ │ │ │ -DeQue,roundUp2: invalid size 0 requested │ │ │ │ -newWSDeque │ │ │ │ -newWSDeque:data space │ │ │ │ -printAndClearEventLog: could not flush event log │ │ │ │ -rts/eventlog/EventLog.c │ │ │ │ -eventlog_init_func │ │ │ │ -moreCapEventBufs │ │ │ │ -initEventsBuf │ │ │ │ -postSchedEvent: unknown event tag %d │ │ │ │ -postSparkEvent: unknown event tag %d │ │ │ │ -postCapEvent: unknown event tag %d │ │ │ │ -postCapsetEvent: unknown event tag %d │ │ │ │ -Event size exceeds EVENT_PAYLOAD_SIZE_MAX, bail out │ │ │ │ -Event size exceeds buffer size, bail out │ │ │ │ -Event size exceeds EVENT_PAYLOAD_SIZE_MAX, record only %u out of %u args │ │ │ │ -postHeapEvent: unknown event tag %d │ │ │ │ -getHeapProfBreakdown: unknown heap profiling mode │ │ │ │ -Create thread │ │ │ │ -Run thread │ │ │ │ -Stop thread │ │ │ │ -Thread runnable │ │ │ │ -Migrate thread │ │ │ │ -Wakeup thread │ │ │ │ -Starting GC │ │ │ │ -Finished GC │ │ │ │ -Request sequential GC │ │ │ │ -Request parallel GC │ │ │ │ -Create spark thread │ │ │ │ -Log message │ │ │ │ -Block marker │ │ │ │ -User message │ │ │ │ -GC working │ │ │ │ -Create capability set │ │ │ │ -Delete capability set │ │ │ │ -Add capability to capability set │ │ │ │ -Remove capability from capability set │ │ │ │ -RTS name and version │ │ │ │ -Program arguments │ │ │ │ -Program environment variables │ │ │ │ -Process ID │ │ │ │ -Parent process ID │ │ │ │ -Spark counters │ │ │ │ -Spark create │ │ │ │ -Spark dud │ │ │ │ -Spark overflow │ │ │ │ -Spark run │ │ │ │ -Spark steal │ │ │ │ -Spark fizzle │ │ │ │ -Spark GC │ │ │ │ -Intern string │ │ │ │ -Wall clock time │ │ │ │ -Thread label │ │ │ │ -Create capability │ │ │ │ -Delete capability │ │ │ │ -Disable capability │ │ │ │ -Enable capability │ │ │ │ -Total heap memory ever allocated │ │ │ │ -Current heap size (number of allocated mblocks) │ │ │ │ -Current heap live data │ │ │ │ -Heap static parameters │ │ │ │ -GC statistics │ │ │ │ -Synchronise stop-the-world GC │ │ │ │ -Task create │ │ │ │ -Task migrate │ │ │ │ -Task delete │ │ │ │ -User marker │ │ │ │ -Empty event for bug #9003 │ │ │ │ -The RTS attempted to return heap memory to the OS │ │ │ │ -Report the size of the heap in blocks │ │ │ │ -Start of heap profile │ │ │ │ -Cost-centre definition │ │ │ │ -Start of heap profile sample │ │ │ │ -Heap profile cost-centre sample │ │ │ │ -Heap profile string sample │ │ │ │ -End of heap profile sample │ │ │ │ -Start of heap profile (biographical) sample │ │ │ │ -Time profile cost-centre stack │ │ │ │ -Start of a time profile │ │ │ │ -An IPE entry │ │ │ │ -User binary message │ │ │ │ -Begin concurrent mark phase │ │ │ │ -End concurrent mark phase │ │ │ │ -Begin concurrent GC synchronisation │ │ │ │ -End concurrent mark synchronisation │ │ │ │ -Begin concurrent sweep phase │ │ │ │ -End concurrent sweep phase │ │ │ │ -Update remembered set flushed │ │ │ │ -Nonmoving heap census │ │ │ │ -Report the amount of segments pruned and remaining on the free list. │ │ │ │ -Ticky-ticky entry counter definition │ │ │ │ -Ticky-ticky entry counter sample │ │ │ │ -Ticky-ticky entry counter begin sample │ │ │ │ -initEventLogFileWriter │ │ │ │ -%s.eventlog │ │ │ │ -%s.%llu.eventlog │ │ │ │ -initEventLogFileWriter: can't open %s │ │ │ │ -rts/eventlog/EventLogWriter.c │ │ │ │ -Warning: slow GC sync: still waiting for cap %d │ │ │ │ -Warning: waited %lluus for GC sync │ │ │ │ -malloc: failed on request for %u bytes; message: %s │ │ │ │ -Heap exhausted; │ │ │ │ -Current maximum heap size is %u bytes (%u MB). │ │ │ │ -Use `+RTS -M' to increase it. │ │ │ │ -Relink with -rtsopts and use `+RTS -M' to increase it. │ │ │ │ -Out of memory │ │ │ │ -Stack space overflow: current size %u bytes. │ │ │ │ -Use `+RTS -Ksize -RTS' to increase it. │ │ │ │ -Relink with -rtsopts and use `+RTS -Ksize -RTS' to increase it. │ │ │ │ -freeGroup: block size is zero │ │ │ │ -allocGroup: requested zero blocks │ │ │ │ -allocGroup: free list corrupted │ │ │ │ -rts/sm/BlockAlloc.c │ │ │ │ -allocAlignedGroupOnNode: allocating megablocks is not supported │ │ │ │ - requested blocks: %u │ │ │ │ - required for alignment: %u │ │ │ │ - megablock size (in blocks): %u │ │ │ │ -MBlock freeing is already deferred │ │ │ │ -MBlock freeing was never deferred │ │ │ │ -rts/sm/GC.c │ │ │ │ -initGcThreads │ │ │ │ -alloc_gc_threads │ │ │ │ -tidyWeakList: not WEAK: %d, %p │ │ │ │ -traverseWeakPtrList │ │ │ │ -Pruning free segment list. │ │ │ │ -sorted free segment list │ │ │ │ -rts/sm/NonMoving.c │ │ │ │ -Finished pruning free segment list. │ │ │ │ -allocators array │ │ │ │ -nonmoving-mark │ │ │ │ -nonmovingInitConcurrentWorker: failed to spawn mark thread: %s │ │ │ │ -Aborted nonmoving collection due to on-going collection │ │ │ │ -Aborted nonmoving collection due to on-going shutdown │ │ │ │ -Starting nonmoving GC preparation │ │ │ │ -mark queue │ │ │ │ -Marking roots for nonmoving GC │ │ │ │ -Finished marking roots for nonmoving GC │ │ │ │ -Finished nonmoving GC preparation │ │ │ │ -rts/sm/NonMovingMark.c │ │ │ │ -updateRemembSetPushThunk: invalid thunk pushed: p=%p, type=%d │ │ │ │ -trace_stack: weird activation record found on stack: %d │ │ │ │ -mark_closure(static): strange closure type %d │ │ │ │ -Strange closure in nonmoving mark: %p │ │ │ │ -mark_closure: unimplemented/strange closure type %d @ %p │ │ │ │ -nonmoving_eval_thunk_selector: strange selectee %d │ │ │ │ -rts/sm/NonMovingSweep.c │ │ │ │ -scavenge_stack: weird activation record found on stack: %d │ │ │ │ -scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ -scavenge_one: strange object %d │ │ │ │ -scavenge_static: strange closure %d │ │ │ │ -scavenge_mark_stack: unimplemented/strange closure type %d @ %p │ │ │ │ -rts/sm/Storage.c │ │ │ │ -storageAddCapabilities │ │ │ │ -initStorage: gens │ │ │ │ -WARNING: compact/sweep is incompatible with -G1; disabled │ │ │ │ -rts/adjustor/LibffiAdjustor.c │ │ │ │ -exec_to_writable: not found │ │ │ │ -createAdjustor │ │ │ │ -char_to_ffi_type: unknown type '%c' │ │ │ │ -createAdjustor: convention %d not supported on this platform │ │ │ │ -ffi_prep_cif failed: %d │ │ │ │ -ffi_alloc_prep_closure failed: %d │ │ │ │ -createAdjustor: failed to allocate memory │ │ │ │ -clock_gettime │ │ │ │ -getCurrentThreadCPUTime: no supported │ │ │ │ -Ticker: poll failed: %s │ │ │ │ -Ticker: read(timerfd) failed with %s and returned %zd │ │ │ │ -rts/posix/ticker/TimerFd.c │ │ │ │ -timerfd_create: %s │ │ │ │ -timerfd_settime: %s │ │ │ │ -pipe: %s │ │ │ │ -ghc_ticker │ │ │ │ -Ticker: Failed to spawn thread: %s │ │ │ │ -Ticker: Failed to write to pipe: %s │ │ │ │ -Ticker: Failed to join: %s │ │ │ │ -out of memory (requested %u bytes) │ │ │ │ -getMBlock: mmap: %s │ │ │ │ -gen_map_mblocks: munmap failed │ │ │ │ -getMBlock: munmap failed │ │ │ │ -getPageSize: cannot get page size │ │ │ │ -osNumaMask: too many NUMA nodes (%d) │ │ │ │ -rts/posix/OSThreads.c │ │ │ │ -pthread_cond_timedwait failed │ │ │ │ -createAttachedOSThread │ │ │ │ -newThreadLocalKey: %s │ │ │ │ -setThreadLocalVar: %s │ │ │ │ -freeThreadLocalKey: %s │ │ │ │ -numa_run_on_node │ │ │ │ -joinOSThread: error %d │ │ │ │ -lost signal due to full pipe: %d │ │ │ │ -This build does not support backtraces. │ │ │ │ -ioManagerWakeup: write │ │ │ │ -ioManagerDie: write │ │ │ │ -rts/posix/Signals.c │ │ │ │ -more_handlers │ │ │ │ -stg_sig_install: bad spi │ │ │ │ -sigaction │ │ │ │ -sigprocmask │ │ │ │ -warning: failed to install SIGINT handler │ │ │ │ -warning: failed to install SIGPIPE handler │ │ │ │ -warning: failed to install SIGQUIT handler │ │ │ │ -warning: failed to install SIGTSTP handler │ │ │ │ -warning: failed to uninstall SIGINT handler │ │ │ │ -warning: failed to uninstall SIGPIPE handler │ │ │ │ -newArena │ │ │ │ -rts/CheckUnload.c │ │ │ │ -reserveOCSectionIndices │ │ │ │ -OCSectionIndices │ │ │ │ -OCSectionIndices::indices │ │ │ │ -Invalid Object │ │ │ │ -closurePtrs: Cannot handle type %s yet │ │ │ │ -heap_view_closurePtrs │ │ │ │ -Hpc failure: %s │ │ │ │ -(perhaps remove %s file?) │ │ │ │ -(perhaps remove .tix file?) │ │ │ │ -HPCTIXDIR │ │ │ │ -HPCTIXFILE │ │ │ │ -Hpc.startupHpc │ │ │ │ -%s/%s-%d.tix │ │ │ │ -('%c' '%c') │ │ │ │ -parse error when reading .tix file │ │ │ │ -Hpc.readTix │ │ │ │ -Hpc.expectString │ │ │ │ -in module '%s' │ │ │ │ -module mismatch with .tix/.mix file hash number │ │ │ │ -Hpc.hs_hpc_module │ │ │ │ -inconsistent number of tick boxes │ │ │ │ - TixModule "%s" %u %u [ │ │ │ │ -unsupported tuple size %d │ │ │ │ -bci_MKPAP │ │ │ │ -interpretBCO: hit a CASEFAIL │ │ │ │ -interpretBCO: unknown or unimplemented opcode %d │ │ │ │ -Could not run initializers of Object Code %s. │ │ │ │ -unloadObj: can't find `%s' to unload │ │ │ │ -freeSegments │ │ │ │ -indirect-data │ │ │ │ - │ │ │ │ -(GHCi built-in symbols) │ │ │ │ -ghciInsertToSymbolTable │ │ │ │ -Symbol type mismatch (existing %d, new %d). │ │ │ │ -symbolTypeString: unknown symbol type (%d) │ │ │ │ -Symbol %s was defined by %s to be a %s symbol. │ │ │ │ - yet was defined by %s to be a %s symbol. │ │ │ │ -GHC runtime linker: fatal error: I found a duplicate definition for symbol │ │ │ │ -whilst processing object file │ │ │ │ -The symbol was previously defined in │ │ │ │ -This could be caused by: │ │ │ │ - * Loading two different object files which export the same symbol │ │ │ │ - * Specifying the same object file twice on the GHCi command line │ │ │ │ - * An incorrect `package.conf' entry, causing some object to be │ │ │ │ - loaded twice. │ │ │ │ -__cxa_atexit │ │ │ │ -__cxa_finalize │ │ │ │ -_DYNAMIC │ │ │ │ -__fini_array_end │ │ │ │ -__fini_array_start │ │ │ │ -__dso_handle │ │ │ │ -ghciInsertSymbolTable failed │ │ │ │ -(([^ ()])+\.so([^ :()])*):([ ])*(invalid ELF header|file too short|invalid file format|Exec format error) │ │ │ │ -Compiling re_invalid failed │ │ │ │ -(GROUP|INPUT) *\( *([^ )]+) │ │ │ │ -Compiling re_realso failed │ │ │ │ -rts/Linker.c │ │ │ │ -Warning: If linking fails, consider installing KB2533623. │ │ │ │ - sec %2d[alloc: %d; kind: %d]: %p - %p; mmaped: %p - %p │ │ │ │ -^^ Could not load '%s', dependency unresolved. See top entry above. │ │ │ │ -lookupSymbol: Failed to run initializers. │ │ │ │ -freePreloadObjectFile │ │ │ │ -freeObjectCode │ │ │ │ -mkOc(oc) │ │ │ │ -loadObj: %s: file doesn't exist │ │ │ │ -loadObj: can't open %s │ │ │ │ -mmap: failed. errno = %d │ │ │ │ -Could not load Object Code %s. │ │ │ │ -addSection(SectionFormatInfo) │ │ │ │ -unloadObjNativeObj_: can't find `%p' to unload │ │ │ │ -initSegment(segment) │ │ │ │ -pathdir(path) │ │ │ │ -ptr 0x%p (enable -DDEBUG for more info) │ │ │ │ -obj 0x%p (enable -DDEBUG for more info) │ │ │ │ -INVALID_OBJECT │ │ │ │ -CONSTR_1_0 │ │ │ │ -CONSTR_0_1 │ │ │ │ -CONSTR_2_0 │ │ │ │ -CONSTR_1_1 │ │ │ │ -CONSTR_0_2 │ │ │ │ -CONSTR_NOCAF │ │ │ │ -FUN_STATIC │ │ │ │ -THUNK_1_0 │ │ │ │ -THUNK_0_1 │ │ │ │ -THUNK_2_0 │ │ │ │ -THUNK_1_1 │ │ │ │ -THUNK_0_2 │ │ │ │ -THUNK_STATIC │ │ │ │ -THUNK_SELECTOR │ │ │ │ -AP_STACK │ │ │ │ -IND_STATIC │ │ │ │ -RET_SMALL │ │ │ │ -UPDATE_FRAME │ │ │ │ -CATCH_FRAME │ │ │ │ -UNDERFLOW_FRAME │ │ │ │ -STOP_FRAME │ │ │ │ -BLOCKING_QUEUE │ │ │ │ -BLACKHOLE │ │ │ │ -MVAR_CLEAN │ │ │ │ -MVAR_DIRTY │ │ │ │ -ARR_WORDS │ │ │ │ -MUT_ARR_PTRS_CLEAN │ │ │ │ -MUT_ARR_PTRS_DIRTY │ │ │ │ -MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ -MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ -MUT_VAR_CLEAN │ │ │ │ -MUT_VAR_DIRTY │ │ │ │ -MUT_PRIM │ │ │ │ -TREC_CHUNK │ │ │ │ -ATOMICALLY_FRAME │ │ │ │ -CATCH_RETRY_FRAME │ │ │ │ -CATCH_STM_FRAME │ │ │ │ -WHITEHOLE │ │ │ │ -SMALL_MUT_ARR_PTRS_CLEAN │ │ │ │ -SMALL_MUT_ARR_PTRS_DIRTY │ │ │ │ -SMALL_MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ -SMALL_MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ -COMPACT_NFDATA │ │ │ │ -CONTINUATION │ │ │ │ -closureIdentity │ │ │ │ -heapCensus, found compact object in the wrong list │ │ │ │ -heapCensus, unknown object: %d │ │ │ │ -Couldn't allocate heap profiler locale │ │ │ │ -initHeapProfiling │ │ │ │ -hpFileName │ │ │ │ -Can't open profiling report file %s │ │ │ │ -DATE "%s" │ │ │ │ -SAMPLE_UNIT "seconds" │ │ │ │ -VALUE_UNIT "bytes" │ │ │ │ -BEGIN_SAMPLE │ │ │ │ -END_SAMPLE │ │ │ │ -dumpCensus; doHeapProfile │ │ │ │ -setSymbolInfo │ │ │ │ -stg_mkWeakzh │ │ │ │ -stg_mkWeakNoFinalizzerzh │ │ │ │ -stg_addCFinalizzerToWeakzh │ │ │ │ -stg_makeStableNamezh │ │ │ │ -stg_finalizzeWeakzh │ │ │ │ -ticky_entry_ctrs │ │ │ │ -ENT_VIA_NODE_ctr │ │ │ │ -ENT_STATIC_THK_SINGLE_ctr │ │ │ │ -ENT_STATIC_THK_MANY_ctr │ │ │ │ -ENT_DYN_THK_SINGLE_ctr │ │ │ │ -ENT_DYN_THK_MANY_ctr │ │ │ │ -ENT_STATIC_FUN_DIRECT_ctr │ │ │ │ -ENT_DYN_FUN_DIRECT_ctr │ │ │ │ -ENT_STATIC_CON_ctr │ │ │ │ -ENT_DYN_CON_ctr │ │ │ │ -ENT_STATIC_IND_ctr │ │ │ │ -ENT_DYN_IND_ctr │ │ │ │ -ENT_PERM_IND_ctr │ │ │ │ -ENT_PAP_ctr │ │ │ │ -ENT_CONTINUATION_ctr │ │ │ │ -ENT_AP_ctr │ │ │ │ -ENT_AP_STACK_ctr │ │ │ │ -ENT_BH_ctr │ │ │ │ -ENT_LNE_ctr │ │ │ │ -UNKNOWN_CALL_ctr │ │ │ │ -SLOW_CALL_fast_v16_ctr │ │ │ │ -SLOW_CALL_fast_v_ctr │ │ │ │ -SLOW_CALL_fast_f_ctr │ │ │ │ -SLOW_CALL_fast_d_ctr │ │ │ │ -SLOW_CALL_fast_l_ctr │ │ │ │ -SLOW_CALL_fast_n_ctr │ │ │ │ -SLOW_CALL_fast_p_ctr │ │ │ │ -SLOW_CALL_fast_pv_ctr │ │ │ │ -SLOW_CALL_fast_pp_ctr │ │ │ │ -SLOW_CALL_fast_ppv_ctr │ │ │ │ -SLOW_CALL_fast_ppp_ctr │ │ │ │ -SLOW_CALL_fast_pppv_ctr │ │ │ │ -SLOW_CALL_fast_pppp_ctr │ │ │ │ -SLOW_CALL_fast_ppppp_ctr │ │ │ │ -SLOW_CALL_fast_pppppp_ctr │ │ │ │ -VERY_SLOW_CALL_ctr │ │ │ │ -ticky_slow_call_unevald │ │ │ │ -SLOW_CALL_ctr │ │ │ │ -MULTI_CHUNK_SLOW_CALL_ctr │ │ │ │ -MULTI_CHUNK_SLOW_CALL_CHUNKS_ctr │ │ │ │ -KNOWN_CALL_ctr │ │ │ │ -KNOWN_CALL_TOO_FEW_ARGS_ctr │ │ │ │ -KNOWN_CALL_EXTRA_ARGS_ctr │ │ │ │ -SLOW_CALL_FUN_TOO_FEW_ctr │ │ │ │ -SLOW_CALL_FUN_CORRECT_ctr │ │ │ │ -SLOW_CALL_FUN_TOO_MANY_ctr │ │ │ │ -SLOW_CALL_PAP_TOO_FEW_ctr │ │ │ │ -SLOW_CALL_PAP_CORRECT_ctr │ │ │ │ -SLOW_CALL_PAP_TOO_MANY_ctr │ │ │ │ -SLOW_CALL_UNEVALD_ctr │ │ │ │ -UPDF_OMITTED_ctr │ │ │ │ -UPDF_PUSHED_ctr │ │ │ │ -CATCHF_PUSHED_ctr │ │ │ │ -UPDF_RCC_PUSHED_ctr │ │ │ │ -UPDF_RCC_OMITTED_ctr │ │ │ │ -UPD_SQUEEZED_ctr │ │ │ │ -UPD_CON_IN_NEW_ctr │ │ │ │ -UPD_CON_IN_PLACE_ctr │ │ │ │ -UPD_PAP_IN_NEW_ctr │ │ │ │ -UPD_PAP_IN_PLACE_ctr │ │ │ │ -ALLOC_HEAP_ctr │ │ │ │ -ALLOC_HEAP_tot │ │ │ │ -HEAP_CHK_ctr │ │ │ │ -STK_CHK_ctr │ │ │ │ -ALLOC_RTS_ctr │ │ │ │ -ALLOC_RTS_tot │ │ │ │ -ALLOC_FUN_ctr │ │ │ │ -ALLOC_FUN_adm │ │ │ │ -ALLOC_FUN_gds │ │ │ │ -ALLOC_FUN_slp │ │ │ │ -UPD_NEW_IND_ctr │ │ │ │ -UPD_NEW_PERM_IND_ctr │ │ │ │ -UPD_OLD_IND_ctr │ │ │ │ -UPD_OLD_PERM_IND_ctr │ │ │ │ -UPD_CAF_BH_UPDATABLE_ctr │ │ │ │ -UPD_CAF_BH_SINGLE_ENTRY_ctr │ │ │ │ -GC_SEL_ABANDONED_ctr │ │ │ │ -GC_SEL_MINOR_ctr │ │ │ │ -GC_SEL_MAJOR_ctr │ │ │ │ -GC_FAILED_PROMOTION_ctr │ │ │ │ -ALLOC_UP_THK_ctr │ │ │ │ -ALLOC_SE_THK_ctr │ │ │ │ -ALLOC_THK_adm │ │ │ │ -ALLOC_THK_gds │ │ │ │ -ALLOC_THK_slp │ │ │ │ -ALLOC_CON_ctr │ │ │ │ -ALLOC_CON_adm │ │ │ │ -ALLOC_CON_gds │ │ │ │ -ALLOC_CON_slp │ │ │ │ -ALLOC_TUP_ctr │ │ │ │ -ALLOC_TUP_adm │ │ │ │ -ALLOC_TUP_gds │ │ │ │ -ALLOC_TUP_slp │ │ │ │ -ALLOC_BH_ctr │ │ │ │ -ALLOC_BH_adm │ │ │ │ -ALLOC_BH_gds │ │ │ │ -ALLOC_BH_slp │ │ │ │ -ALLOC_PRIM_ctr │ │ │ │ -ALLOC_PRIM_adm │ │ │ │ -ALLOC_PRIM_gds │ │ │ │ -ALLOC_PRIM_slp │ │ │ │ -ALLOC_PAP_ctr │ │ │ │ -ALLOC_PAP_adm │ │ │ │ -ALLOC_PAP_gds │ │ │ │ -ALLOC_PAP_slp │ │ │ │ -ALLOC_TSO_ctr │ │ │ │ -ALLOC_TSO_tot │ │ │ │ -ALLOC_STACK_ctr │ │ │ │ -ALLOC_STACK_tot │ │ │ │ -RET_NEW_ctr │ │ │ │ -RET_OLD_ctr │ │ │ │ -RET_UNBOXED_TUP_ctr │ │ │ │ -RET_SEMI_loads_avoided │ │ │ │ -TAG_UNTAGGED_pred │ │ │ │ -TAG_UNTAGGED_miss │ │ │ │ -TAG_TAGGED_pred │ │ │ │ -TAG_TAGGED_miss │ │ │ │ -RET_NEW_hst │ │ │ │ -RET_OLD_hst │ │ │ │ -RET_UNBOXED_TUP_hst │ │ │ │ -backtraceFree │ │ │ │ -libdwGetBacktrace │ │ │ │ -libdwLookupLocation │ │ │ │ -libdwPoolTake │ │ │ │ -libdwPoolRelease │ │ │ │ -libdwPoolClear │ │ │ │ -StgReturn │ │ │ │ -stg_gc_noregs │ │ │ │ -stg_ret_v_info │ │ │ │ -stg_ret_p_info │ │ │ │ -stg_ret_n_info │ │ │ │ -stg_ret_f_info │ │ │ │ -stg_ret_d_info │ │ │ │ -stg_ret_l_info │ │ │ │ -stg_ret_t_info │ │ │ │ -stg_ctoi_t │ │ │ │ -stg_primcall_info │ │ │ │ -stg_gc_prim_p │ │ │ │ -stg_gc_prim_pp │ │ │ │ -stg_gc_prim_n │ │ │ │ -stg_enter_info │ │ │ │ -__stg_gc_enter_1 │ │ │ │ -stg_gc_unpt_r1 │ │ │ │ -stg_gc_unbx_r1 │ │ │ │ -stg_gc_f1 │ │ │ │ -stg_gc_d1 │ │ │ │ -stg_gc_l1 │ │ │ │ -stg_gc_pp │ │ │ │ -stg_gc_ppp │ │ │ │ -stg_gc_pppp │ │ │ │ -__stg_gc_fun │ │ │ │ -stg_gc_fun_info │ │ │ │ -stg_yield_noregs │ │ │ │ -stg_yield_to_interpreter │ │ │ │ -stg_block_noregs │ │ │ │ -stg_block_takemvar │ │ │ │ -stg_block_readmvar │ │ │ │ -stg_block_putmvar │ │ │ │ -MainCapability │ │ │ │ -loadNativeObj │ │ │ │ -addLibrarySearchPath │ │ │ │ -removeLibrarySearchPath │ │ │ │ -findSystemLibrary │ │ │ │ -__int_encodeDouble │ │ │ │ -__word_encodeDouble │ │ │ │ -__int_encodeFloat │ │ │ │ -__word_encodeFloat │ │ │ │ -stg_atomicallyzh │ │ │ │ -flushEventLog │ │ │ │ -deRefStablePtr │ │ │ │ -debugBelch │ │ │ │ -errorBelch │ │ │ │ -sysErrorBelch │ │ │ │ -stg_getMaskingStatezh │ │ │ │ -stg_maskAsyncExceptionszh │ │ │ │ -stg_maskUninterruptiblezh │ │ │ │ -stg_catchzh │ │ │ │ -stg_catchRetryzh │ │ │ │ -stg_catchSTMzh │ │ │ │ -stg_clearCCSzh │ │ │ │ -stg_compactAddWithSharingzh │ │ │ │ -stg_compactAddzh │ │ │ │ -stg_compactNewzh │ │ │ │ -stg_compactResizzezh │ │ │ │ -stg_compactContainszh │ │ │ │ -stg_compactContainsAnyzh │ │ │ │ -stg_compactGetFirstBlockzh │ │ │ │ -stg_compactGetNextBlockzh │ │ │ │ -stg_compactAllocateBlockzh │ │ │ │ -stg_compactFixupPointerszh │ │ │ │ -stg_compactSizzezh │ │ │ │ -closure_flags │ │ │ │ -eq_thread │ │ │ │ -cmp_thread │ │ │ │ -stg_decodeDoublezu2Intzh │ │ │ │ -stg_decodeDoublezuInt64zh │ │ │ │ -stg_decodeFloatzuIntzh │ │ │ │ -stg_delayzh │ │ │ │ -stg_deRefWeakzh │ │ │ │ -stg_deRefStablePtrzh │ │ │ │ -dirty_MUT_VAR │ │ │ │ -dirty_TVAR │ │ │ │ -stg_forkzh │ │ │ │ -stg_forkOnzh │ │ │ │ -forkOS_createThread │ │ │ │ -freeHaskellFunctionPtr │ │ │ │ -getOrSetGHCConcSignalSignalHandlerStore │ │ │ │ -getOrSetGHCConcWindowsPendingDelaysStore │ │ │ │ -getOrSetGHCConcWindowsIOManagerThreadStore │ │ │ │ -getOrSetGHCConcWindowsProddingStore │ │ │ │ -getOrSetSystemEventThreadEventManagerStore │ │ │ │ -getOrSetSystemEventThreadIOManagerThreadStore │ │ │ │ -getOrSetSystemTimerThreadEventManagerStore │ │ │ │ -getOrSetSystemTimerThreadIOManagerThreadStore │ │ │ │ -getOrSetLibHSghcFastStringTable │ │ │ │ -getRTSStats │ │ │ │ -getRTSStatsEnabled │ │ │ │ -getOrSetLibHSghcGlobalHasPprDebug │ │ │ │ -getOrSetLibHSghcGlobalHasNoDebugOutput │ │ │ │ -getOrSetLibHSghcGlobalHasNoStateHack │ │ │ │ -ghc_unique_counter64 │ │ │ │ -ghc_unique_inc │ │ │ │ -genericRaise │ │ │ │ -getProgArgv │ │ │ │ -getFullProgArgv │ │ │ │ -setFullProgArgv │ │ │ │ -freeFullProgArgv │ │ │ │ -getProcessElapsedTime │ │ │ │ -getStablePtr │ │ │ │ -registerForeignExports │ │ │ │ -hs_init_with_rtsopts │ │ │ │ -hs_init_ghc │ │ │ │ -hs_exit_nowait │ │ │ │ -hs_set_argv │ │ │ │ -hs_perform_gc │ │ │ │ -hs_lock_stable_ptr_table │ │ │ │ -hs_unlock_stable_ptr_table │ │ │ │ -hs_lock_stable_tables │ │ │ │ -hs_unlock_stable_tables │ │ │ │ -hs_free_stable_ptr │ │ │ │ -hs_free_stable_ptr_unsafe │ │ │ │ -hs_free_fun_ptr │ │ │ │ -hs_hpc_rootModule │ │ │ │ -hs_hpc_module │ │ │ │ -hs_thread_done │ │ │ │ -defaultRtsConfig │ │ │ │ -initLinker │ │ │ │ -initLinker_ │ │ │ │ -stg_unpackClosurezh │ │ │ │ -stg_closureSizzezh │ │ │ │ -stg_whereFromzh │ │ │ │ -stg_getApStackValzh │ │ │ │ -stg_getSparkzh │ │ │ │ -stg_numSparkszh │ │ │ │ -stg_isCurrentThreadBoundzh │ │ │ │ -stg_isEmptyMVarzh │ │ │ │ -stg_killThreadzh │ │ │ │ -stg_listThreadszh │ │ │ │ -stg_threadLabelzh │ │ │ │ -loadArchive │ │ │ │ -purgeObj │ │ │ │ -insertSymbol │ │ │ │ -lookupSymbol │ │ │ │ -lookupSymbolInNativeObj │ │ │ │ -stg_makeStablePtrzh │ │ │ │ -stg_mkApUpd0zh │ │ │ │ -stg_labelThreadzh │ │ │ │ -stg_newArrayzh │ │ │ │ -stg_copyArrayzh │ │ │ │ -stg_copyMutableArrayzh │ │ │ │ -stg_cloneArrayzh │ │ │ │ -stg_cloneMutableArrayzh │ │ │ │ -stg_freezzeArrayzh │ │ │ │ -stg_thawArrayzh │ │ │ │ -stg_casArrayzh │ │ │ │ -stg_newSmallArrayzh │ │ │ │ -stg_unsafeThawSmallArrayzh │ │ │ │ -stg_cloneSmallArrayzh │ │ │ │ -stg_cloneSmallMutableArrayzh │ │ │ │ -stg_freezzeSmallArrayzh │ │ │ │ -stg_thawSmallArrayzh │ │ │ │ -stg_copySmallArrayzh │ │ │ │ -stg_copySmallMutableArrayzh │ │ │ │ -stg_casSmallArrayzh │ │ │ │ -stg_copyArray_barrier │ │ │ │ -stg_newBCOzh │ │ │ │ -stg_newByteArrayzh │ │ │ │ -stg_casIntArrayzh │ │ │ │ -stg_casInt8Arrayzh │ │ │ │ -stg_casInt16Arrayzh │ │ │ │ -stg_casInt32Arrayzh │ │ │ │ -stg_casInt64Arrayzh │ │ │ │ -stg_newMVarzh │ │ │ │ -stg_newMutVarzh │ │ │ │ -stg_newTVarzh │ │ │ │ -stg_readIOPortzh │ │ │ │ -stg_writeIOPortzh │ │ │ │ -stg_newIOPortzh │ │ │ │ -stg_noDuplicatezh │ │ │ │ -stg_atomicModifyMutVar2zh │ │ │ │ -stg_atomicModifyMutVarzuzh │ │ │ │ -stg_casMutVarzh │ │ │ │ -stg_newPinnedByteArrayzh │ │ │ │ -stg_newAlignedPinnedByteArrayzh │ │ │ │ -stg_isByteArrayPinnedzh │ │ │ │ -stg_isMutableByteArrayPinnedzh │ │ │ │ -stg_shrinkMutableByteArrayzh │ │ │ │ -stg_resizzeMutableByteArrayzh │ │ │ │ -stg_shrinkSmallMutableArrayzh │ │ │ │ -newSpark │ │ │ │ -updateRemembSetPushThunk │ │ │ │ -updateRemembSetPushThunk_ │ │ │ │ -updateRemembSetPushClosure_ │ │ │ │ -performGC │ │ │ │ -performMajorGC │ │ │ │ -performBlockingMajorGC │ │ │ │ -prog_argc │ │ │ │ -prog_argv │ │ │ │ -stg_putMVarzh │ │ │ │ -stg_raisezh │ │ │ │ -stg_raiseDivZZerozh │ │ │ │ -stg_raiseUnderflowzh │ │ │ │ -stg_raiseOverflowzh │ │ │ │ -stg_raiseIOzh │ │ │ │ -stg_keepAlivezh │ │ │ │ -stg_paniczh │ │ │ │ -stg_absentErrorzh │ │ │ │ -stg_readTVarzh │ │ │ │ -stg_readTVarIOzh │ │ │ │ -resumeThread │ │ │ │ -setNumCapabilities │ │ │ │ -getNumberOfProcessors │ │ │ │ -resolveObjs │ │ │ │ -stg_retryzh │ │ │ │ -rts_apply │ │ │ │ -rts_checkSchedStatus │ │ │ │ -rts_eval │ │ │ │ -rts_evalIO │ │ │ │ -rts_evalLazyIO │ │ │ │ -rts_evalStableIOMain │ │ │ │ -rts_evalStableIO │ │ │ │ -rts_eval_ │ │ │ │ -rts_inCall │ │ │ │ -rts_getBool │ │ │ │ -rts_getChar │ │ │ │ -rts_getDouble │ │ │ │ -rts_getFloat │ │ │ │ -rts_getInt │ │ │ │ -rts_getInt8 │ │ │ │ -rts_getInt16 │ │ │ │ -rts_getInt32 │ │ │ │ -rts_getInt64 │ │ │ │ -rts_getPtr │ │ │ │ -rts_getFunPtr │ │ │ │ -rts_getStablePtr │ │ │ │ -rts_getThreadId │ │ │ │ -rts_getWord │ │ │ │ -rts_getWord8 │ │ │ │ -rts_getWord16 │ │ │ │ -rts_getWord32 │ │ │ │ -rts_getWord64 │ │ │ │ -rts_lock │ │ │ │ -rts_mkBool │ │ │ │ -rts_mkChar │ │ │ │ -rts_mkDouble │ │ │ │ -rts_mkFloat │ │ │ │ -rts_mkInt │ │ │ │ -rts_mkInt8 │ │ │ │ -rts_mkInt16 │ │ │ │ -rts_mkInt32 │ │ │ │ -rts_mkInt64 │ │ │ │ -rts_mkPtr │ │ │ │ -rts_mkFunPtr │ │ │ │ -rts_mkStablePtr │ │ │ │ -rts_mkString │ │ │ │ -rts_mkWord │ │ │ │ -rts_mkWord8 │ │ │ │ -rts_mkWord16 │ │ │ │ -rts_mkWord32 │ │ │ │ -rts_mkWord64 │ │ │ │ -rts_unlock │ │ │ │ -rts_unsafeGetMyCapability │ │ │ │ -rtsSupportsBoundThreads │ │ │ │ -rts_isProfiled │ │ │ │ -rts_isDynamic │ │ │ │ -rts_isThreaded │ │ │ │ -rts_isDebugged │ │ │ │ -rts_isTracing │ │ │ │ -rts_setInCallCapability │ │ │ │ -rts_enableThreadAllocationLimit │ │ │ │ -rts_disableThreadAllocationLimit │ │ │ │ -rts_setMainThread │ │ │ │ -setProgArgv │ │ │ │ -startupHaskell │ │ │ │ -shutdownHaskell │ │ │ │ -shutdownHaskellAndExit │ │ │ │ -stable_name_table │ │ │ │ -stable_ptr_table │ │ │ │ -reportStackOverflow │ │ │ │ -reportHeapOverflow │ │ │ │ -stg_CAF_BLACKHOLE_info │ │ │ │ -stg_BLACKHOLE_info │ │ │ │ -__stg_EAGER_BLACKHOLE_info │ │ │ │ -stg_BLOCKING_QUEUE_CLEAN_info │ │ │ │ -stg_BLOCKING_QUEUE_DIRTY_info │ │ │ │ -startTimer │ │ │ │ -stg_MVAR_CLEAN_info │ │ │ │ -stg_MVAR_DIRTY_info │ │ │ │ -stg_TVAR_CLEAN_info │ │ │ │ -stg_TVAR_DIRTY_info │ │ │ │ -stg_IND_STATIC_info │ │ │ │ -stg_ARR_WORDS_info │ │ │ │ -stg_MUT_ARR_PTRS_DIRTY_info │ │ │ │ -stg_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ -stg_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ -stg_SMALL_MUT_ARR_PTRS_DIRTY_info │ │ │ │ -stg_SMALL_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ -stg_SMALL_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ -stg_MUT_VAR_CLEAN_info │ │ │ │ -stg_MUT_VAR_DIRTY_info │ │ │ │ -stg_WEAK_info │ │ │ │ -stg_SRT_1_info │ │ │ │ -stg_SRT_2_info │ │ │ │ -stg_SRT_3_info │ │ │ │ -stg_SRT_4_info │ │ │ │ -stg_SRT_5_info │ │ │ │ -stg_SRT_6_info │ │ │ │ -stg_SRT_7_info │ │ │ │ -stg_SRT_8_info │ │ │ │ -stg_SRT_9_info │ │ │ │ -stg_SRT_10_info │ │ │ │ -stg_SRT_11_info │ │ │ │ -stg_SRT_12_info │ │ │ │ -stg_SRT_13_info │ │ │ │ -stg_SRT_14_info │ │ │ │ -stg_SRT_15_info │ │ │ │ -stg_SRT_16_info │ │ │ │ -stg_ap_v_info │ │ │ │ -stg_ap_f_info │ │ │ │ -stg_ap_d_info │ │ │ │ -stg_ap_l_info │ │ │ │ -stg_ap_v16_info │ │ │ │ -stg_ap_v32_info │ │ │ │ -stg_ap_v64_info │ │ │ │ -stg_ap_n_info │ │ │ │ -stg_ap_p_info │ │ │ │ -stg_ap_pv_info │ │ │ │ -stg_ap_pp_info │ │ │ │ -stg_ap_ppv_info │ │ │ │ -stg_ap_ppp_info │ │ │ │ -stg_ap_pppv_info │ │ │ │ -stg_ap_pppp_info │ │ │ │ -stg_ap_ppppp_info │ │ │ │ -stg_ap_pppppp_info │ │ │ │ -stg_ap_0_fast │ │ │ │ -stg_ap_v_fast │ │ │ │ -stg_ap_f_fast │ │ │ │ -stg_ap_d_fast │ │ │ │ -stg_ap_l_fast │ │ │ │ -stg_ap_v16_fast │ │ │ │ -stg_ap_v32_fast │ │ │ │ -stg_ap_v64_fast │ │ │ │ -stg_ap_n_fast │ │ │ │ -stg_ap_p_fast │ │ │ │ -stg_ap_pv_fast │ │ │ │ -stg_ap_pp_fast │ │ │ │ -stg_ap_ppv_fast │ │ │ │ -stg_ap_ppp_fast │ │ │ │ -stg_ap_pppv_fast │ │ │ │ -stg_ap_pppp_fast │ │ │ │ -stg_ap_ppppp_fast │ │ │ │ -stg_ap_pppppp_fast │ │ │ │ -stg_ap_1_upd_info │ │ │ │ -stg_ap_2_upd_info │ │ │ │ -stg_ap_3_upd_info │ │ │ │ -stg_ap_4_upd_info │ │ │ │ -stg_ap_5_upd_info │ │ │ │ -stg_ap_6_upd_info │ │ │ │ -stg_ap_7_upd_info │ │ │ │ -stg_exit │ │ │ │ -stg_sel_0_upd_info │ │ │ │ -stg_sel_1_upd_info │ │ │ │ -stg_sel_2_upd_info │ │ │ │ -stg_sel_3_upd_info │ │ │ │ -stg_sel_4_upd_info │ │ │ │ -stg_sel_5_upd_info │ │ │ │ -stg_sel_6_upd_info │ │ │ │ -stg_sel_7_upd_info │ │ │ │ -stg_sel_8_upd_info │ │ │ │ -stg_sel_9_upd_info │ │ │ │ -stg_sel_10_upd_info │ │ │ │ -stg_sel_11_upd_info │ │ │ │ -stg_sel_12_upd_info │ │ │ │ -stg_sel_13_upd_info │ │ │ │ -stg_sel_14_upd_info │ │ │ │ -stg_sel_15_upd_info │ │ │ │ -stg_sel_0_noupd_info │ │ │ │ -stg_sel_1_noupd_info │ │ │ │ -stg_sel_2_noupd_info │ │ │ │ -stg_sel_3_noupd_info │ │ │ │ -stg_sel_4_noupd_info │ │ │ │ -stg_sel_5_noupd_info │ │ │ │ -stg_sel_6_noupd_info │ │ │ │ -stg_sel_7_noupd_info │ │ │ │ -stg_sel_8_noupd_info │ │ │ │ -stg_sel_9_noupd_info │ │ │ │ -stg_sel_10_noupd_info │ │ │ │ -stg_sel_11_noupd_info │ │ │ │ -stg_sel_12_noupd_info │ │ │ │ -stg_sel_13_noupd_info │ │ │ │ -stg_sel_14_noupd_info │ │ │ │ -stg_sel_15_noupd_info │ │ │ │ -stg_unpack_cstring_info │ │ │ │ -stg_unpack_cstring_utf8_info │ │ │ │ -stg_upd_frame_info │ │ │ │ -stg_bh_upd_frame_info │ │ │ │ -stg_orig_thunk_info_frame_info │ │ │ │ -suspendThread │ │ │ │ -stg_takeMVarzh │ │ │ │ -stg_readMVarzh │ │ │ │ -stg_threadStatuszh │ │ │ │ -stg_tryPutMVarzh │ │ │ │ -stg_tryTakeMVarzh │ │ │ │ -stg_tryReadMVarzh │ │ │ │ -stg_unmaskAsyncExceptionszh │ │ │ │ -unloadObj │ │ │ │ -stg_unsafeThawArrayzh │ │ │ │ -stg_waitReadzh │ │ │ │ -stg_waitWritezh │ │ │ │ -stg_writeTVarzh │ │ │ │ -stg_yieldzh │ │ │ │ -stg_badAlignment_entry │ │ │ │ -stg_interp_constr1_entry │ │ │ │ -stg_interp_constr2_entry │ │ │ │ -stg_interp_constr3_entry │ │ │ │ -stg_interp_constr4_entry │ │ │ │ -stg_interp_constr5_entry │ │ │ │ -stg_interp_constr6_entry │ │ │ │ -stg_interp_constr7_entry │ │ │ │ -stg_arg_bitmaps │ │ │ │ -large_alloc_lim │ │ │ │ -allocate │ │ │ │ -allocateExecPage │ │ │ │ -freezeExecPage │ │ │ │ -freeExecPage │ │ │ │ -getAllocations │ │ │ │ -revertCAFs │ │ │ │ -RtsFlags │ │ │ │ -rts_breakpoint_io_action │ │ │ │ -rts_stop_next_breakpoint │ │ │ │ -rts_stop_on_exception │ │ │ │ -stopTimer │ │ │ │ -n_capabilities │ │ │ │ -max_n_capabilities │ │ │ │ -enabled_capabilities │ │ │ │ -stg_traceEventzh │ │ │ │ -stg_traceMarkerzh │ │ │ │ -stg_traceBinaryEventzh │ │ │ │ -stg_getThreadAllocationCounterzh │ │ │ │ -stg_setThreadAllocationCounterzh │ │ │ │ -getMonotonicNSec │ │ │ │ -unlockFile │ │ │ │ -startProfTimer │ │ │ │ -stopProfTimer │ │ │ │ -startHeapProfTimer │ │ │ │ -stopHeapProfTimer │ │ │ │ -setUserEra │ │ │ │ -incrementUserEra │ │ │ │ -getUserEra │ │ │ │ -requestHeapCensus │ │ │ │ -atomic_inc │ │ │ │ -atomic_dec │ │ │ │ -hs_spt_lookup │ │ │ │ -hs_spt_insert │ │ │ │ -hs_spt_insert_stableptr │ │ │ │ -hs_spt_remove │ │ │ │ -hs_spt_keys │ │ │ │ -hs_spt_key_count │ │ │ │ -_assertFail │ │ │ │ -keepCAFs │ │ │ │ -registerInfoProvList │ │ │ │ -lookupIPE │ │ │ │ -sendCloneStackMessage │ │ │ │ -cloneStack │ │ │ │ -decodeClonedStack │ │ │ │ -stg_newPromptTagzh │ │ │ │ -stg_promptzh │ │ │ │ -stg_control0zh │ │ │ │ -arenaAlloc │ │ │ │ -arenaFree │ │ │ │ -rts_clearMemory │ │ │ │ -setKeepCAFs │ │ │ │ -rtsBadAlignmentBarf │ │ │ │ -rtsOutOfBoundsAccess │ │ │ │ -rtsMemcpyRangeOverlap │ │ │ │ -stg_castWord64ToDoublezh │ │ │ │ -stg_castDoubleToWord64zh │ │ │ │ -stg_castWord32ToFloatzh │ │ │ │ -stg_castFloatToWord32zh │ │ │ │ -setIOManagerControlFd │ │ │ │ -setTimerManagerControlFd │ │ │ │ -setIOManagerWakeupFd │ │ │ │ -blockUserSignals │ │ │ │ -unblockUserSignals │ │ │ │ -stg_CHARLIKE_closure │ │ │ │ -stg_INTLIKE_closure │ │ │ │ -__hscore_get_saved_termios │ │ │ │ -__hscore_set_saved_termios │ │ │ │ -shutdownHaskellAndSignal │ │ │ │ -signal_handlers │ │ │ │ -stg_sig_install │ │ │ │ -rtsTimerSignal │ │ │ │ -nocldstop │ │ │ │ -__divdi3 │ │ │ │ -__udivdi3 │ │ │ │ -__moddi3 │ │ │ │ -__umoddi3 │ │ │ │ -__muldi3 │ │ │ │ -__ashldi3 │ │ │ │ -__ashrdi3 │ │ │ │ -__lshrdi3 │ │ │ │ -__fixunsdfdi │ │ │ │ -ffi_prep_cif │ │ │ │ -ffi_call │ │ │ │ -ffi_type_void │ │ │ │ -ffi_type_float │ │ │ │ -ffi_type_double │ │ │ │ -ffi_type_sint64 │ │ │ │ -ffi_type_uint64 │ │ │ │ -ffi_type_sint32 │ │ │ │ -ffi_type_uint32 │ │ │ │ -ffi_type_sint16 │ │ │ │ -ffi_type_uint16 │ │ │ │ -ffi_type_sint8 │ │ │ │ -ffi_type_uint8 │ │ │ │ -ffi_type_pointer │ │ │ │ -nonmoving_write_barrier_enabled │ │ │ │ -(noname) │ │ │ │ -ocInit_Elf(ObjectCodeFormatInfo) │ │ │ │ -ocInit_Elf(ElfRelocationTable │ │ │ │ -ocInit_Elf(ElfSymbolTable │ │ │ │ -ocInit_Elf(ElfSymbol) │ │ │ │ -%s: not an ELF object │ │ │ │ -%s: unsupported ELF format │ │ │ │ -%s: unknown endianness │ │ │ │ -%s: not a relocatable object (.o) file │ │ │ │ -%s: RTS linker not implemented on PowerPC 64-bit │ │ │ │ -%s: RTS linker not implemented on s390 │ │ │ │ -%s: RTS linker not implemented on riscv │ │ │ │ -%s: RTS linker not implemented on loongarch64 │ │ │ │ -%s: unknown architecture (e_machine == %d) │ │ │ │ -rts/linker/Elf.c │ │ │ │ -%s: no section header string table │ │ │ │ -%s: relocation section #%d has no symbol table │ │ │ │ -This object file has probably been fully stripped. Such files cannot be linked. │ │ │ │ -%s: relocation section #%d has an invalid link field (%d) │ │ │ │ -%s: relocation section #%d does not link to a symbol table │ │ │ │ -%s: relocation section #%d has an invalid info field (%d) │ │ │ │ -%s: symbol table section #%d has an invalid link field (%d) │ │ │ │ -%s: symbol table section #%d does not link to a string table │ │ │ │ -%s: non-integral number of symbol table entries │ │ │ │ -ocGetNames_ELF(sections) │ │ │ │ -Failed to create GOT for %s │ │ │ │ -.init_array │ │ │ │ -.init_array.%d │ │ │ │ -.fini_array │ │ │ │ -.fini_array.%d │ │ │ │ -.ctors.%d │ │ │ │ -.dtors.%d │ │ │ │ -ocGetNames_ELF(oc->symbols) │ │ │ │ -ocGetNames_ELF: Failed to allocate memory for SHN_COMMONs │ │ │ │ -_GLOBAL_OFFSET_TABLE_ │ │ │ │ -%s: unknown symbol `%s' │ │ │ │ -Unable to create veneer for ARM_CALL │ │ │ │ -Unable to create veneer for ARM_THM_CALL │ │ │ │ -%s: Thumb to ARM transition with JUMP8 relocation not supported │ │ │ │ -%s: Thumb to ARM transition with JUMP11 relocation not supported │ │ │ │ -%s: unhandled ELF relocation(Rel) type %u │ │ │ │ -%s: unsupported internal ELF TLSGD relocation for symbol `%s' │ │ │ │ -%s: ELF TLSGD relocation for symbol `%s' not supported on the target platform │ │ │ │ -%s: unhandled ELF relocation(RelA) type %u │ │ │ │ -The entry size (%d) of the symtab isn't %d │ │ │ │ -addInitFini │ │ │ │ -rts/linker/InitFini.c │ │ │ │ -unknown InitFiniKind │ │ │ │ -loadArchive(fileName) │ │ │ │ -loadArchive: loadObj: can't read `%s' │ │ │ │ -loadArchive: Failed reading header from `%s' │ │ │ │ -loadArchive: Not an archive: `%s' │ │ │ │ -loadArchive: Failed reading file name from `%s' │ │ │ │ -loadArchive: Failed reading mod time from `%s' │ │ │ │ -loadArchive: Failed reading owner from `%s' │ │ │ │ -loadArchive: Failed reading group from `%s' │ │ │ │ -loadArchive: Failed reading mode from `%s' │ │ │ │ -loadArchive: Failed reading size from `%s' │ │ │ │ -loadArchive: Failed reading magic from `%s' │ │ │ │ -loadArchive: Failed reading magic from `%s' at %ld. Got %c%c │ │ │ │ -Failed reading filename from `%s' │ │ │ │ -BSD-variant filename size not found while reading filename from `%s' │ │ │ │ -loadArchive: GNU-variant filename without an index while reading from `%s' │ │ │ │ -loadArchive: GNU-variant filename offset %d out of range [0..%d] while reading filename from `%s' │ │ │ │ -loadArchive: GNU-variant filename offset %d invalid (range [0..%d]) while reading filename from `%s' │ │ │ │ - │ │ │ │ -SYM64/ │ │ │ │ -loadArchive: invalid GNU-variant filename `%.16s' while reading filename from `%s' │ │ │ │ -loadArchive(image) │ │ │ │ -loadArchive(file) │ │ │ │ -loadObj: can't read thin archive `%s' │ │ │ │ -loadArchive: error whilst reading `%s' │ │ │ │ -%s(#%d:%.*s) │ │ │ │ -loadArchive: GNU-variant index found, but already have an index, while reading filename from `%s' │ │ │ │ -loadArchive: error whilst seeking by %d in `%s' │ │ │ │ -loadArchive: Failed reading padding from `%s' │ │ │ │ -loadArchive_ │ │ │ │ -rts/linker/LoadArchive.c │ │ │ │ -loadNativeObjCb_ │ │ │ │ -loadNativeObj_POSIX: unknown error │ │ │ │ -loadNativeObj_POSIX │ │ │ │ -loadNativeObj_POSIX: already loaded as non-dynamic object │ │ │ │ -dl_iterate_phdr failed to find obj │ │ │ │ -m32_release_page │ │ │ │ -m32_new_allocator │ │ │ │ -m32_filled_page_set_next: Page %p not within 4GB of program text │ │ │ │ -m32_alloc: Failed to map pages for %zd bytes │ │ │ │ -m32_alloc: warning: Allocation of %zd bytes resulted in pages above 4GB (%p) │ │ │ │ -m32_alloc_page: failed to allocate pages within 4GB of program text (got %p) │ │ │ │ -mmap %zx bytes at %p │ │ │ │ -Try specifying an address with +RTS -xm -RTS │ │ │ │ -invalid MemoryAccess │ │ │ │ -mmapForLinker: failed to mmap() memory between %p and %p; asked for %zu bytes at %p. Try specifying an address with +RTS -xm -RTS │ │ │ │ -munmap: %s │ │ │ │ -no-access │ │ │ │ -read-only │ │ │ │ -read-write │ │ │ │ -read-write-then-read-execute │ │ │ │ -read-execute │ │ │ │ -read-write-execute │ │ │ │ -mprotectForLinker: failed to protect %zd bytes at %p as %s │ │ │ │ -checkProddableBlock: invalid fixup in runtime linker: %p │ │ │ │ -addProddableBlock │ │ │ │ -ocAllocateExtras │ │ │ │ -MAP_FAILED. errno=%d │ │ │ │ -Failed to lookup symbol: %s │ │ │ │ -Something went wrong! Symbol %s has null address. │ │ │ │ -Not good either! │ │ │ │ -unable to protect memory │ │ │ │ -rts/linker/elf_got.c │ │ │ │ -rts/sm/CNF.c │ │ │ │ -build_fixup_table │ │ │ │ -Invalid non-NFData closure (type %d) in Compact │ │ │ │ -get_threaded_info │ │ │ │ -thread_stack: weird activation record found on stack: %d │ │ │ │ -update_fwd: unknown/strange object %d │ │ │ │ -thread_static: strange closure %d │ │ │ │ -update_fwd_large: unknown/strange object %d │ │ │ │ -unthread │ │ │ │ -evacuate(static): strange closure type %d │ │ │ │ -evacuate: stack frame at %p │ │ │ │ -evacuate: strange closure type %d │ │ │ │ -eval_thunk_selector: strange selectee %d │ │ │ │ -rts/sm/NonMovingAllocate.c │ │ │ │ -current segment array │ │ │ │ -nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ -Memory map: │ │ │ │ -/proc/self/maps │ │ │ │ - Could not open /proc/self/maps │ │ │ │ - Error: %s │ │ │ │ crypton_p256_modmul │ │ │ │ crypton_p256e_modadd │ │ │ │ crypton_p256e_modsub │ │ │ │ :5ptI.T( │ │ │ │ 8IaiS/8, │ │ │ │ CB4cJQlAc │ │ │ │ AOZs\!yA* │ │ │ │ @@ -19715,70 +16843,20 @@ │ │ │ │ crypton_gf_448_mulw_unsigned │ │ │ │ crypton_gf_448_strong_reduce │ │ │ │ 4crypton_decaf_448_scalar_invert │ │ │ │ crypton_decaf_448_scalar_decode_long │ │ │ │ libraries/integer-gmp/src/GHC/Integer/GMP/Internals.hs │ │ │ │ GHC.Integer.GMP.Internals │ │ │ │ integer-gmp-1.1-inplace │ │ │ │ -Failed reading: bad argument: │ │ │ │ -Not a valid Unicode code point │ │ │ │ -Failed reading: Invalid Bool encoding │ │ │ │ -Failed reading: Invalid Ordering encoding │ │ │ │ -Failed reading: Unknown encoding for constructor │ │ │ │ -Failed reading: mzero │ │ │ │ -GSerializeGet.V1 │ │ │ │ -'C:SumSize │ │ │ │ -'C:Serialize │ │ │ │ -Serialize │ │ │ │ -GSerializeGet │ │ │ │ -GSerializePut │ │ │ │ - constructors │ │ │ │ - a type with │ │ │ │ -src/Data/Serialize.hs │ │ │ │ -Data.Serialize │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -Failed reading: Internal error: unexpected Partial. │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -Negative exponent │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.C:Serialize │ │ │ │ -Data.Serialize.Put │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -Failed reading: not all bytes parsed in isolate │ │ │ │ -Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ -Failed reading: mzero │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.Serialize.Get │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -Failed reading: Internal error: unexpected Partial. │ │ │ │ -Empty call stack │ │ │ │ -src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ -Partial _ │ │ │ │ -Failed reading: empty │ │ │ │ -Failed reading: │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -Data.Serialize.IEEE754 │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +not an expected container │ │ │ │ +ParseASN1 │ │ │ │ +Data.ASN1.Parse │ │ │ │ +asn1-parse-0.9.5-94luBq2anuS1AFScnQQpTN │ │ │ │ +runParseASN1: remaining state │ │ │ │ +empty Alternative │ │ │ │ 'PolicyFailed │ │ │ │ 'TypePrimitiveInvalid │ │ │ │ 'TypeDecodingFailed │ │ │ │ 'TypeNotImplemented │ │ │ │ 'ParsingHeaderFail │ │ │ │ 'StreamUnexpectedSituation │ │ │ │ 'ParsingPartial │ │ │ │ @@ -20857,14 +17935,4925 @@ │ │ │ │ ./Data/Hourglass/Calendar.hs │ │ │ │ Data.Hourglass.Calendar │ │ │ │ hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ Data.Hourglass.Utils │ │ │ │ hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ Data.Hourglass.Internal.Unix │ │ │ │ hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +'NoPadding │ │ │ │ +Data.ByteString.Builder.HTTP.Chunked │ │ │ │ +bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI │ │ │ │ +bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.NoPadding │ │ │ │ +bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.PadTo │ │ │ │ +Content-Type │ │ │ │ +http-reverse-proxy detected WebSockets request, but server does not support responseRaw │ │ │ │ + HTTP/1.1 │ │ │ │ + HTTP/1.0 │ │ │ │ +Cannot retry this request body, need to force a new request │ │ │ │ +./Network/HTTP/ReverseProxy.hs │ │ │ │ +timeBound │ │ │ │ +websocket │ │ │ │ +, pdPort = │ │ │ │ +ProxyDest {pdHost = │ │ │ │ +connection │ │ │ │ +x-real-ip │ │ │ │ +x-forwarded-for │ │ │ │ +X-Real-IP │ │ │ │ +content-encoding │ │ │ │ +accept-encoding │ │ │ │ +transfer-encoding │ │ │ │ +content-length │ │ │ │ +text/plain │ │ │ │ +content-type │ │ │ │ +Error connecting to gateway: │ │ │ │ +'SCBCaching │ │ │ │ +'SCBDraining │ │ │ │ +'SCBTooMuchData │ │ │ │ +'WaiProxySettings │ │ │ │ +WaiProxySettings │ │ │ │ +'SIHFromHeader │ │ │ │ +'SIHFromSocket │ │ │ │ +'SIHNone │ │ │ │ +SetIpHeader │ │ │ │ +'LocalWaiProxySettings │ │ │ │ +LocalWaiProxySettings │ │ │ │ +'WPRModifiedRequestSecure │ │ │ │ +'WPRModifiedRequest │ │ │ │ +'WPRProxyDestSecure │ │ │ │ +'WPRProxyDest │ │ │ │ +'WPRResponse │ │ │ │ +'WPRApplication │ │ │ │ +WaiProxyResponse │ │ │ │ +'ProxyDest │ │ │ │ +Network.HTTP.ReverseProxy │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL │ │ │ │ +ProxyDest │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.SCBCaching │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.SCBDraining │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.SCBTooMuchData │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.WaiProxySettings │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.SIHNone │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.SIHFromSocket │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.SIHFromHeader │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.LocalWaiProxySettings │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.WPRResponse │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.WPRProxyDest │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.WPRProxyDestSecure │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.WPRModifiedRequest │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.WPRModifiedRequestSecure │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.WPRApplication │ │ │ │ +http-reverse-proxy-0.6.2.0-9OqkJG5zxYhI5YhGubsJvL:Network.HTTP.ReverseProxy.ProxyDest │ │ │ │ +Data.Word8 │ │ │ │ +word8-0.1.3-HbXLCeZ5ayM4KohJxi6UML │ │ │ │ +%x:%x:%x:%x:%x:%x:%x:%x │ │ │ │ +Network.Wai.Logger.IP │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ +'UnixDiffTime │ │ │ │ +UnixDiffTime │ │ │ │ +'UnixTime │ │ │ │ +UnixTime │ │ │ │ +Data.UnixTime.Types │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ +, udtMicroSeconds = │ │ │ │ +UnixDiffTime {udtSeconds = │ │ │ │ +, utMicroSeconds = │ │ │ │ +UnixTime {utSeconds = │ │ │ │ +not enough bytes │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixDiffTime │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixTime │ │ │ │ +getClockTime │ │ │ │ +'Workload │ │ │ │ +'NoReaper │ │ │ │ +'ReaperSettings │ │ │ │ +ReaperSettings │ │ │ │ +Control.Reaper.reaper: unexpected NoReaper (2) │ │ │ │ +Control.Reaper.reaper: unexpected NoReaper (1) │ │ │ │ +./Control/Reaper.hs │ │ │ │ +Control.Reaper │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.NoReaper │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Workload │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.ReaperSettings │ │ │ │ +Control.Reaper.Internal │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Internal.Reaper │ │ │ │ +Control.AutoUpdate.mkAutoUpdate: worker thread exited normally, which should be impossible due to usage of infinite loop │ │ │ │ +Control.AutoUpdate.mkAutoUpdate: worker thread exited with exception: │ │ │ │ +./Control/AutoUpdate/Thread.hs │ │ │ │ +Control.AutoUpdate.Thread │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +'UpdateState │ │ │ │ +UpdateState │ │ │ │ +Control.AutoUpdate.Event │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.AutoUpdate.Event.UpdateState │ │ │ │ +Network.Wai │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ +'ResponseReceived │ │ │ │ +ResponseReceived │ │ │ │ +'ResponseRaw │ │ │ │ +'ResponseBuilder │ │ │ │ +'ResponseFile │ │ │ │ +'ResponseStream │ │ │ │ +Response │ │ │ │ +'FilePart │ │ │ │ +FilePart │ │ │ │ +'Request │ │ │ │ +'KnownLength │ │ │ │ +'ChunkedBody │ │ │ │ +RequestBodyLength │ │ │ │ +Network.Wai.Internal │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ +, filePartFileSize = │ │ │ │ +, filePartByteCount = │ │ │ │ +FilePart {filePartOffset = │ │ │ │ +requestHeaderRange = │ │ │ │ +requestHeaderHost = │ │ │ │ +requestBodyLength = │ │ │ │ +vault = │ │ │ │ +requestBody = │ │ │ │ +queryString = │ │ │ │ +pathInfo = │ │ │ │ +remoteHost = │ │ │ │ +isSecure = │ │ │ │ +requestHeaders = │ │ │ │ +rawQueryString = │ │ │ │ +rawPathInfo = │ │ │ │ +httpVersion = │ │ │ │ +requestMethod = │ │ │ │ +Request { │ │ │ │ +KnownLength │ │ │ │ +ChunkedBody │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseReceived │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseFile │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseBuilder │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseStream │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseRaw │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.FilePart │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.Request │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ChunkedBody │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.KnownLength │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +Data.HashMap.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ +Data.Vault.ST.Lazy │ │ │ │ +vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL:Data.Vault.ST.Lazy.Locker │ │ │ │ +Data.Unique.Really │ │ │ │ +vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ +START_FILE │ │ │ │ +./Text/ProjectTemplate.hs │ │ │ │ +'InvalidInput │ │ │ │ +'BinaryLoopNeedsOneLine │ │ │ │ +{-# START_FILE │ │ │ │ +{-# START_FILE BASE64 │ │ │ │ +ProjectTemplateException │ │ │ │ +Text.ProjectTemplate │ │ │ │ +project-template-0.2.1.0-3Z1TiS1mgOa8aRVpEfWdzx │ │ │ │ +InvalidInput │ │ │ │ +BinaryLoopNeedsOneLine │ │ │ │ +project-template-0.2.1.0-3Z1TiS1mgOa8aRVpEfWdzx:Text.ProjectTemplate.InvalidInput │ │ │ │ +project-template-0.2.1.0-3Z1TiS1mgOa8aRVpEfWdzx:Text.ProjectTemplate.BinaryLoopNeedsOneLine │ │ │ │ +Data.Conduit.Network │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ +./Data/Conduit/Process/Typed.hs │ │ │ │ +Data.Conduit.Process.Typed │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ +'NewDecodeException │ │ │ │ +'LengthExceeded │ │ │ │ +'TextException │ │ │ │ +'EncodeException │ │ │ │ +'DecodeException │ │ │ │ +'NewCodec │ │ │ │ +ISO-8859-1 │ │ │ │ +head_empty │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +./Data/Conduit/Text.hs │ │ │ │ +UTF-32-BE │ │ │ │ +UTF-32-LE │ │ │ │ +UTF-16-BE │ │ │ │ +UTF-16-LE │ │ │ │ +_codecName │ │ │ │ +codecEncode │ │ │ │ +codecDecode │ │ │ │ +Data.Conduit.Text.TextException: │ │ │ │ +Data.Conduit.Text.linesBounded: line too long: │ │ │ │ +. Encountered at byte sequence │ │ │ │ + bytes. Error encountered in stream at offset │ │ │ │ +Data.Conduit.Text.decode: Error decoding stream of │ │ │ │ + when parsing char: │ │ │ │ +Error encoding legacy Data.Conduit.Text codec │ │ │ │ + when parsing byte: │ │ │ │ +Error decoding legacy Data.Conduit.Text codec │ │ │ │ +NewCodec │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ +Data.Conduit.Text │ │ │ │ +TextException │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.DecodeException │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.EncodeException │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.LengthExceeded │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.TextException │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.NewDecodeException │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.Codec │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Text.NewCodec │ │ │ │ +Arg: use_process_jobs │ │ │ │ +Type: Bool │ │ │ │ +In module `System.Process.Typed' │ │ │ │ +startProcess │ │ │ │ +src/System/Process/Typed.hs │ │ │ │ +'Process │ │ │ │ +System.Process.Typed │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm │ │ │ │ +Running process: │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Process │ │ │ │ +'ByteStringOutputException │ │ │ │ +'ExitCodeException │ │ │ │ +'ProcessConfig │ │ │ │ +StreamSpec │ │ │ │ +ProcessConfig │ │ │ │ +'Cleanup │ │ │ │ +'STOutput │ │ │ │ +'STInput │ │ │ │ +StreamType │ │ │ │ +/dev/null │ │ │ │ +Invariant violation: making StreamSpec with CreatePipe unexpectedly did not return a Handle │ │ │ │ +src/System/Process/Typed/Internal.hs │ │ │ │ +ByteStringOutputException │ │ │ │ +Standard output: │ │ │ │ +Standard error: │ │ │ │ + when running │ │ │ │ +Received │ │ │ │ +Raw command: │ │ │ │ +Shell command: │ │ │ │ +Run from: │ │ │ │ +Modified environment: │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm │ │ │ │ +System.Process.Typed.Internal │ │ │ │ +ExitCodeException │ │ │ │ +ByteStringOutputException │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.ByteStringOutputException │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.ExitCodeException │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.StreamSpec │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.ProcessConfig │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.STInput │ │ │ │ +typed-process-0.2.13.0-2phzib5d8XO9ZtNZy2hPRm:System.Process.Typed.Internal.STOutput │ │ │ │ +satisfyElem │ │ │ │ +endOfInput │ │ │ │ +./Data/Attoparsec/Internal.hs │ │ │ │ +undefined │ │ │ │ +not enough input │ │ │ │ +Data.Attoparsec.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.Attoparsec.Internal.Types │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: mzero │ │ │ │ +Failed reading: mempty │ │ │ │ +Failed reading: empty │ │ │ │ +Incomplete │ │ │ │ +Complete │ │ │ │ +Pos {fromPos = │ │ │ │ +Failed reading: │ │ │ │ +Partial _ │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +Data.Attoparsec.Text │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: satisfy │ │ │ │ +Result: incomplete input │ │ │ │ +Negative exponent │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.SP │ │ │ │ +Data.Attoparsec.ByteString.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ +Data.Attoparsec.Text.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ +undefined │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +Failed reading: takeWhileIncAcc reached end of input │ │ │ │ +Failed reading: takeWhileIncluding reached end of input │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: skip │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: skip │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +Failed reading: takeWith │ │ │ │ +Failed reading: stringCI │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/Text/Internal.hs │ │ │ │ +'Finished │ │ │ │ +'Continue │ │ │ │ +Data.Attoparsec.Text.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Continue │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Finished │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Attoparsec.Number.Number │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Data.Attoparsec.Number │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.I │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.D │ │ │ │ +Data.Attoparsec.ByteString.FastSet │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +FastSet Sorted │ │ │ │ +FastSet Table │ │ │ │ +internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +'FastSet │ │ │ │ +Data.Attoparsec.Text.FastSet │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.Entry │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.FastSet │ │ │ │ +'StringException │ │ │ │ +src/UnliftIO/Exception.hs │ │ │ │ +Called from: │ │ │ │ +UnliftIO.Exception.throwString called with: │ │ │ │ +unliftio-0.2.25.1-IysTP3jVmOGD5aDAyf3Nqh │ │ │ │ +UnliftIO.Exception │ │ │ │ +StringException │ │ │ │ +unliftio-0.2.25.1-IysTP3jVmOGD5aDAyf3Nqh:UnliftIO.Exception.StringException │ │ │ │ +'AsyncExceptionWrapper │ │ │ │ +'SyncExceptionWrapper │ │ │ │ +'StringException │ │ │ │ +catchesHandler │ │ │ │ +catchAsync │ │ │ │ +uninterruptibleMask │ │ │ │ +generalBracket │ │ │ │ +uninterruptibleMask_ │ │ │ │ +src/Control/Exception/Safe.hs │ │ │ │ +Called from: │ │ │ │ +Control.Exception.Safe.throwString called with: │ │ │ │ +safe-exceptions-0.1.7.4-9gCeyIgAb6XAMIaW8J8Cro │ │ │ │ +Control.Exception.Safe │ │ │ │ +StringException │ │ │ │ +SyncExceptionWrapper │ │ │ │ +AsyncExceptionWrapper │ │ │ │ +safe-exceptions-0.1.7.4-9gCeyIgAb6XAMIaW8J8Cro:Control.Exception.Safe.AsyncExceptionWrapper │ │ │ │ +safe-exceptions-0.1.7.4-9gCeyIgAb6XAMIaW8J8Cro:Control.Exception.Safe.SyncExceptionWrapper │ │ │ │ +safe-exceptions-0.1.7.4-9gCeyIgAb6XAMIaW8J8Cro:Control.Exception.Safe.StringException │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkSlice │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +src/Data/Conduit/Combinators.hs │ │ │ │ +Data.Conduit.Combinators │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +Arg: $dMonad │ │ │ │ +Type: Monad m │ │ │ │ +In module `Data.Conduit.Combinators' │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.S │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.Buffer │ │ │ │ +chunksOf size must be positive (given │ │ │ │ +src/Data/Conduit/List.hs │ │ │ │ +Data.Conduit.List │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +'ConduitWithStream │ │ │ │ +ConduitWithStream │ │ │ │ +Data.Conduit.Internal.Fusion │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.ConduitWithStream │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Stream │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Emit │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Skip │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Stop │ │ │ │ +'NeedInput │ │ │ │ +'HaveOutput │ │ │ │ +'Leftover │ │ │ │ +src/Data/Conduit/Internal/Pipe.hs:(413,5)-(418,38)|function go │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Conduit/Internal/Pipe.hs │ │ │ │ +Data.Conduit.Internal.Pipe │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.HaveOutput │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.NeedInput │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Done │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.PipeM │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Leftover │ │ │ │ +'ZipConduit │ │ │ │ +ZipConduit │ │ │ │ +'ZipSink │ │ │ │ +'ZipSource │ │ │ │ +ZipSource │ │ │ │ +'SealedConduitT │ │ │ │ +SealedConduitT │ │ │ │ +ConduitT │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs:(507,5)-(522,34)|function go │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs │ │ │ │ +Data.Conduit.Internal.Conduit │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs:1094:21-22|case │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Chunk │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Flush │ │ │ │ +'ReadHandle │ │ │ │ +ReadHandle │ │ │ │ +Data.Streaming.FileRead │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +'FTOther │ │ │ │ +'FTDirectorySym │ │ │ │ +'FTDirectory │ │ │ │ +'FTFileSym │ │ │ │ +FileType │ │ │ │ +Data.Streaming.Filesystem │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +FTDirectorySym │ │ │ │ +FTDirectory │ │ │ │ +FTFileSym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFile │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFileSym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectory │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectorySym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTOther │ │ │ │ +./Control/Monad/Trans/Resource.hs │ │ │ │ +Control.Monad.Trans.Resource │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +stateCleanupChecked │ │ │ │ +stateCleanup │ │ │ │ +stateAlloc │ │ │ │ +register' │ │ │ │ +'ResourceCleanupException │ │ │ │ +'InvalidAccess │ │ │ │ +MonadResource │ │ │ │ +'ResourceT │ │ │ │ +ResourceT │ │ │ │ +'ReleaseKey │ │ │ │ +ReleaseKey │ │ │ │ +'ReleaseMap │ │ │ │ +'ReleaseMapClosed │ │ │ │ +ReleaseMap │ │ │ │ +generalBracket │ │ │ │ +uninterruptibleMask │ │ │ │ +./Control/Monad/Trans/Resource/Internal.hs │ │ │ │ +, rceOtherCleanupExceptions = │ │ │ │ +, rceFirstCleanupException = │ │ │ │ +ResourceCleanupException {rceOriginalException = │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +Control.Monad.Trans.Resource.Internal │ │ │ │ +InvalidAccess │ │ │ │ +ResourceCleanupException │ │ │ │ +: The mutable state is being accessed after cleanup. Please contact the maintainers. │ │ │ │ +Control.Monad.Trans.Resource. │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ResourceCleanupException │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.InvalidAccess │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.C:MonadResource │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseKey │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMap │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMapClosed │ │ │ │ +'Allocated │ │ │ │ +Allocated │ │ │ │ +'ReleaseExceptionWith │ │ │ │ +'ReleaseNormal │ │ │ │ +'ReleaseEarly │ │ │ │ +ReleaseType │ │ │ │ +ReleaseExceptionWith │ │ │ │ +ReleaseNormal │ │ │ │ +ReleaseEarly │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +Data.Acquire.Internal │ │ │ │ +./Data/Acquire/Internal.hs │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.Allocated │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseEarly │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseNormal │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseExceptionWith │ │ │ │ +MonadUnliftIO │ │ │ │ +UnliftIO │ │ │ │ +Control.Monad.IO.Unlift │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47 │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47:Control.Monad.IO.Unlift.C:MonadUnliftIO │ │ │ │ +'WrappedMono │ │ │ │ +WrappedMono │ │ │ │ +'WrappedPoly │ │ │ │ +WrappedPoly │ │ │ │ +'C:GrowingAppend │ │ │ │ +GrowingAppend │ │ │ │ +MonoComonad │ │ │ │ +MonoPointed │ │ │ │ +MonoTraversable │ │ │ │ +MonoFoldable │ │ │ │ +MonoFunctor │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/MonoTraversable.hs:1356:19-28|_ :< xxs │ │ │ │ +src/Data/MonoTraversable.hs:1366:19-28|xxs :> _ │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Arg: $fMonoFoldableEither │ │ │ │ +Type: forall {a} {b}. │ │ │ │ + Element (Either a b) │ │ │ │ + -> Element (Either a b) -> Element (Either a b) │ │ │ │ +In module `Data.MonoTraversable' │ │ │ │ +Data.MonoTraversable.headEx: empty │ │ │ │ +src/Data/MonoTraversable.hs:1364:15-22|_ :> x │ │ │ │ +src/Data/MonoTraversable.hs:1354:15-22|x :< _ │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +ofoldr1Ex on Either │ │ │ │ +ofoldl1Ex' on Either │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +undefined │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +Data.Text.Lazy │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.MonoTraversable.ofoldMap1Ex │ │ │ │ +src/Data/MonoTraversable.hs │ │ │ │ +Data.MonoTraversable │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.WrappedMono │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoComonad │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoTraversable │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoFoldable │ │ │ │ +src/Data/Sequences.hs:(1027,7)-(1028,32)|function its │ │ │ │ +fromList │ │ │ │ +Data.Vector.Strict │ │ │ │ +src/Data/Vector/Strict.hs │ │ │ │ +src/Data/Vector/Unboxed.hs │ │ │ │ +Data.Vector.Unboxed │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Sequences' │ │ │ │ +src/Data/Vector/Storable.hs │ │ │ │ +Data.Vector.Storable │ │ │ │ +Data.Vector │ │ │ │ +src/Data/Vector.hs │ │ │ │ +fromJust │ │ │ │ +'C:LazySequence │ │ │ │ +LazySequence │ │ │ │ +IsSequence │ │ │ │ +SemiSequence │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkSlice │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +head_empty │ │ │ │ +Data.MonoTraversable │ │ │ │ +src/Data/MonoTraversable.hs │ │ │ │ +vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ +Data.Vector.Algorithms.Merge │ │ │ │ +src/Data/Vector/Algorithms/Merge.hs │ │ │ │ +checkError │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +checkLength │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Sequences.indexEx │ │ │ │ +Data.Sequences.initEx │ │ │ │ +Data.Text.Lazy │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ +overflow │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +emptyError │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Data.Sequences.tailEx │ │ │ │ +src/Data/Sequences.hs │ │ │ │ +Data.Sequences │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Utf8 │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:LazySequence │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Textual │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:IsSequence │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:SemiSequence │ │ │ │ +Data.Vector.Algorithms.Optimal │ │ │ │ +vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ +'Splitter │ │ │ │ +Splitter │ │ │ │ +'KeepBlank │ │ │ │ +'DropBlank │ │ │ │ +EndPolicy │ │ │ │ +'KeepBlankFields │ │ │ │ +'DropBlankFields │ │ │ │ +'Condense │ │ │ │ +CondensePolicy │ │ │ │ +'KeepRight │ │ │ │ +'KeepLeft │ │ │ │ +DelimPolicy │ │ │ │ +'Delimiter │ │ │ │ +Delimiter │ │ │ │ +Data.List.Split.Internals │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ +src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ +KeepBlank │ │ │ │ +DropBlank │ │ │ │ +KeepBlankFields │ │ │ │ +DropBlankFields │ │ │ │ +Condense │ │ │ │ +KeepRight │ │ │ │ +KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +unKeyMap │ │ │ │ +Data.Aeson.KeyMap.KeyMap │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.KeyMap │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +parsing Int failed, │ │ │ │ +parsing Int8 failed, │ │ │ │ +parsing Int16 failed, │ │ │ │ +parsing Int32 failed, │ │ │ │ +parsing Int64 failed, │ │ │ │ +parsing Word failed, │ │ │ │ +parsing Word8 failed, │ │ │ │ +parsing Word16 failed, │ │ │ │ +parsing Word32 failed, │ │ │ │ +parsing Word64 failed, │ │ │ │ +Expecting end-of-input, got │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +parsing Char failed, expected a string of length 1 │ │ │ │ +parsing Natural failed, unexpected negative number │ │ │ │ +parsing Version failed, expected String, but encountered │ │ │ │ +parsing Version failed │ │ │ │ +parsing DaysOfWeek failed, expected String, but encountered │ │ │ │ +DaysOfWeek │ │ │ │ +wednesday │ │ │ │ +thursday │ │ │ │ +saturday │ │ │ │ +Invalid week day │ │ │ │ + (expected "LT", "EQ", or "GT") │ │ │ │ +parsing Ordering failed, unexpected │ │ │ │ +Ordering │ │ │ │ +parsing Ratio failed, found a number with exponent │ │ │ │ +Ratio denominator was 0 │ │ │ │ +, but it must not be greater than 1024 or less than -1024 │ │ │ │ +denominator │ │ │ │ +numerator │ │ │ │ +Rational │ │ │ │ +parsing UUID failed, expected String, but encountered │ │ │ │ +/Date(%s%Q)/ │ │ │ │ +could not parse .NET time │ │ │ │ +DotNetTime │ │ │ │ +Cannot parse Void │ │ │ │ + into Bool │ │ │ │ +cannot parse key │ │ │ │ +invalid UUID │ │ │ │ +parsing NonEmpty failed, unexpected empty list │ │ │ │ +NonEmpty │ │ │ │ +parsing DNonEmpty failed, unexpected empty list │ │ │ │ +DNonEmpty │ │ │ │ +parsing Sum failed, expected an object with a single property where the property key should be either "InL" or "InR" │ │ │ │ +expected an object with a single property where the property key should be either "Left" or "Right" │ │ │ │ + into a tuple of length 2 │ │ │ │ + into a tuple of length 3 │ │ │ │ +(a, b, c) │ │ │ │ + into a tuple of length 4 │ │ │ │ +(a, b, c, d) │ │ │ │ + into a tuple of length 5 │ │ │ │ +(a, b, c, d, e) │ │ │ │ + into a tuple of length 6 │ │ │ │ +(a, b, c, d, e, f) │ │ │ │ + into a tuple of length 7 │ │ │ │ +(a, b, c, d, e, f, g) │ │ │ │ + into a tuple of length 8 │ │ │ │ +(a, b, c, d, e, f, g, h) │ │ │ │ + into a tuple of length 9 │ │ │ │ +(a, b, c, d, e, f, g, h, i) │ │ │ │ + into a tuple of length 10 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j) │ │ │ │ + into a tuple of length 11 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k) │ │ │ │ + into a tuple of length 12 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l) │ │ │ │ + into a tuple of length 13 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l, m) │ │ │ │ + into a tuple of length 14 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l, m, n) │ │ │ │ + into a tuple of length 15 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l, m, n, o) │ │ │ │ +Attempted to parse empty type │ │ │ │ +expected an empty Array, but encountered an Array of length │ │ │ │ + failed, unknown fields: │ │ │ │ +expected tag │ │ │ │ +Map ~Text │ │ │ │ +HashMap ~Text │ │ │ │ +parsing (k, v) failed, expected Array, but encountered │ │ │ │ + into a pair │ │ │ │ +cannot unpack array of length │ │ │ │ +CalendarDiffTime │ │ │ │ +CalendarDiffDays │ │ │ │ +unexpected floating number │ │ │ │ +parsing Int failed, expected Number, but encountered │ │ │ │ +parsing Int8 failed, expected Number, but encountered │ │ │ │ +parsing Int16 failed, expected Number, but encountered │ │ │ │ +parsing Int32 failed, expected Number, but encountered │ │ │ │ +expected Number, but encountered │ │ │ │ +parsing Int64 failed, expected Number, but encountered │ │ │ │ +parsing Word failed, expected Number, but encountered │ │ │ │ +parsing Word8 failed, expected Number, but encountered │ │ │ │ +parsing Word16 failed, expected Number, but encountered │ │ │ │ +parsing Word32 failed, expected Number, but encountered │ │ │ │ +parsing Word64 failed, expected Number, but encountered │ │ │ │ +value is either floating or will cause over or underflow │ │ │ │ +invalid key │ │ │ │ +, expected one of │ │ │ │ +Trailing garbage │ │ │ │ +parsing SystemTime failed, parsing Fixed failed, │ │ │ │ +NominalDiffTime │ │ │ │ +DiffTime │ │ │ │ +, but it must not be greater than 1024 │ │ │ │ +found a number with exponent │ │ │ │ +, but encountered an Array of length │ │ │ │ + failed, expected an Array of length │ │ │ │ + failed, expected tag of the 2-element Array to be one of │ │ │ │ + failed, tag element is not a String │ │ │ │ + failed, expected a 2-element Array, but encountered an Array of length │ │ │ │ + failed, expected Array, but encountered │ │ │ │ + failed, expected an Object with a single pair where the tag is one of │ │ │ │ + failed, expected an Object with a single pair, but found │ │ │ │ + failed, expected Object, but encountered │ │ │ │ + failed, expected tag field to be one of │ │ │ │ + failed, expected Object with key " │ │ │ │ +" containing one of │ │ │ │ +expected Bool, but encountered │ │ │ │ +parsing Scientific failed, expected Number, but encountered │ │ │ │ +Scientific │ │ │ │ +parsing Text failed, expected String, but encountered │ │ │ │ +parsing Lazy Text failed, expected String, but encountered │ │ │ │ +parsing ShortText failed, expected String, but encountered │ │ │ │ +parsing Key failed, expected String, but encountered │ │ │ │ +parsing KeyMap failed, expected Object, but encountered │ │ │ │ +parsing Day failed, expected String, but encountered │ │ │ │ +parsing LocalTime failed, expected String, but encountered │ │ │ │ +parsing ZonedTime failed, expected String, but encountered │ │ │ │ +parsing UTCTime failed, expected String, but encountered │ │ │ │ +parsing Quarter failed, expected String, but encountered │ │ │ │ +parsing Month failed, expected String, but encountered │ │ │ │ +parsing URI failed, expected String, but encountered │ │ │ │ +Data.Vector.Storable.Vector │ │ │ │ +Data.Vector.Primitive.Vector │ │ │ │ +Data.Vector.Unboxed.Vector │ │ │ │ +Lazy Text │ │ │ │ +ShortText │ │ │ │ +could not parse date: Unexpected end-of-input, expecting a digit │ │ │ │ +could not parse date: Non-ASCII character │ │ │ │ +TimeOfDay │ │ │ │ +LocalTime │ │ │ │ +ZonedTime │ │ │ │ +could not parse date: Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ +could not parse date: Non-ASCII character │ │ │ │ +QuarterOfYear │ │ │ │ +could not parse date: │ │ │ │ +, but found tag │ │ │ │ + failed, expected one of the tags │ │ │ │ +Expected object with 'This' and 'That' keys only │ │ │ │ +These a b │ │ │ │ +, but encountered │ │ │ │ +expected │ │ │ │ + failed, unexpected String │ │ │ │ + failed, unexpected │ │ │ │ +unexpected │ │ │ │ + not found │ │ │ │ +Invalid URI │ │ │ │ +FromUntaggedValue │ │ │ │ +FromPair │ │ │ │ +ProductFromJSON │ │ │ │ +RecordFromJSON' │ │ │ │ +RecordFromJSON │ │ │ │ +FieldNames │ │ │ │ +ConsFromJSON' │ │ │ │ +ConsFromJSON │ │ │ │ +FromTaggedObject' │ │ │ │ +FromTaggedObject │ │ │ │ +'C:GFromJSONKey │ │ │ │ +GFromJSONKey │ │ │ │ +ConstructorNames │ │ │ │ +SumFromString │ │ │ │ +ParseSum │ │ │ │ +GFromJSON' │ │ │ │ +FromJSON2 │ │ │ │ +FromJSON1 │ │ │ │ +'C:FromJSONKey │ │ │ │ +FromJSONKey │ │ │ │ +'FromJSONKeyValue │ │ │ │ +'FromJSONKeyTextParser │ │ │ │ +'FromJSONKeyText │ │ │ │ +'FromJSONKeyCoerce │ │ │ │ +FromJSONKeyFunction │ │ │ │ +'C:FromJSON │ │ │ │ +FromJSON │ │ │ │ +GFromJSON │ │ │ │ +'From1Args │ │ │ │ +'NoFromArgs │ │ │ │ +FromArgs │ │ │ │ + failed, │ │ │ │ +parsing │ │ │ │ +src/Data/Aeson/Types/FromJSON.hs │ │ │ │ +Data.Aeson.Types.FromJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +undefined │ │ │ │ + failed, found a number with exponent │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:GFromJSONKey │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON2 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON1 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSONKey │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyCoerce │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyText │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyTextParser │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.NoFromArgs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.From1Args │ │ │ │ +'C:ProductSize │ │ │ │ +ProductSize │ │ │ │ +'Tagged2 │ │ │ │ +'C:AllNullary │ │ │ │ +AllNullary │ │ │ │ +'C:IsRecord │ │ │ │ +IsRecord │ │ │ │ +Data.Aeson.Types.Generic │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.:* │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:And │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:AllNullary │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:IsRecord │ │ │ │ +mfix @Aeson.Parser: $ │ │ │ │ +Error in $ │ │ │ │ +ISuccess │ │ │ │ +Success │ │ │ │ +DotNetTime {fromDotNetTime = │ │ │ │ +rejectUnknownFields = │ │ │ │ +tagSingleConstructors = │ │ │ │ +unwrapUnaryRecords = │ │ │ │ +sumEncoding = │ │ │ │ +allowOmittedFields = │ │ │ │ +omitNothingFields = │ │ │ │ +allNullaryToStringTag = │ │ │ │ +constructorTagModifier =~ │ │ │ │ +fieldLabelModifier =~ │ │ │ │ +ExampleConstructor │ │ │ │ +exampleField │ │ │ │ +Options { │ │ │ │ +, contentsFieldName = │ │ │ │ +TaggedObject {tagFieldName = │ │ │ │ +TwoElemArray │ │ │ │ +ObjectWithSingleField │ │ │ │ +UntaggedValue │ │ │ │ +src/Data/Aeson/Types/Internal.hs │ │ │ │ +'AesonException │ │ │ │ +'JSONKeyOptions │ │ │ │ +JSONKeyOptions │ │ │ │ +'Options │ │ │ │ +'TaggedObject │ │ │ │ +'TwoElemArray │ │ │ │ +'ObjectWithSingleField │ │ │ │ +'UntaggedValue │ │ │ │ +SumEncoding │ │ │ │ +'DotNetTime │ │ │ │ +'Success │ │ │ │ +'ISuccess │ │ │ │ +JSONPathElement │ │ │ │ +contents │ │ │ │ +tagFieldName │ │ │ │ +contentsFieldName │ │ │ │ +src/Data/Aeson/Types/Internal.hs:800:15-16|case │ │ │ │ +fromDotNetTime │ │ │ │ +DotNetTime │ │ │ │ +src/Data/Aeson/Types/Internal.hs:126:27-28|case │ │ │ │ +src/Data/Aeson/Types/Internal.hs:121:26-27|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Object (fromList │ │ │ │ +AesonException │ │ │ │ +AesonException │ │ │ │ +Data.Aeson.Types.Internal.Value │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +src/Data/Aeson/Types/Internal.hs:372:24-25|case │ │ │ │ +src/Data/Aeson/Types/Internal.hs:115:34-35|case │ │ │ │ +fromList │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Data.Vector │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Types.Internal │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.JSONKeyOptions │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Options │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TaggedObject │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.UntaggedValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ObjectWithSingleField │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TwoElemArray │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Object │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Array │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.String │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Number │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Bool │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Null │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Error │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Success │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.IError │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ISuccess │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Key │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Index │ │ │ │ +/Date(%s │ │ │ │ +'C:KeyValuePair │ │ │ │ +KeyValuePair │ │ │ │ +'C:FromPairs │ │ │ │ +FromPairs │ │ │ │ +EncodeProduct │ │ │ │ +WriteProduct │ │ │ │ +RecordToPairs │ │ │ │ +ConsToJSON' │ │ │ │ +ConsToJSON │ │ │ │ +SumToJSON' │ │ │ │ +UntaggedValue │ │ │ │ +TwoElemArray │ │ │ │ +ObjectWithSingleField │ │ │ │ +'C:GToJSONKey │ │ │ │ +GToJSONKey │ │ │ │ +GetConName │ │ │ │ +TaggedObject' │ │ │ │ +TaggedObject │ │ │ │ +SumToJSON │ │ │ │ +'C:ToJSONKey │ │ │ │ +ToJSONKey │ │ │ │ +'ToJSONKeyValue │ │ │ │ +'ToJSONKeyText │ │ │ │ +ToJSONKeyFunction │ │ │ │ +KeyValueOmit │ │ │ │ +KeyValue │ │ │ │ +'C:ToJSON │ │ │ │ +GToJSON' │ │ │ │ +'To1Args │ │ │ │ +'NoToArgs │ │ │ │ +"sunday" │ │ │ │ +"saturday" │ │ │ │ +"friday" │ │ │ │ +"thursday" │ │ │ │ +"wednesday" │ │ │ │ +"tuesday" │ │ │ │ +"monday" │ │ │ │ +src/Data/Aeson/Types/ToJSON.hs │ │ │ │ +Data.Aeson.Types.ToJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +undefined │ │ │ │ +Type: [a] -> Encoding │ │ │ │ +In module `Data.Aeson.Types.ToJSON' │ │ │ │ +Type: a -> Bool │ │ │ │ +In module `Data.Aeson.Types.ToJSON' │ │ │ │ +denominator │ │ │ │ +numerator │ │ │ │ +saturday │ │ │ │ +thursday │ │ │ │ +wednesday │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValuePair │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:FromPairs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON2 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON1 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSONKey │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyText │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValueOmit │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.NoToArgs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.To1Args │ │ │ │ +Unexpected end-of-input, expecting JSON value │ │ │ │ +Unexpected end-of-input, expecting : │ │ │ │ +, expecting : │ │ │ │ +Unexpected end-of-input, expecting , or } │ │ │ │ +, expecting , or } │ │ │ │ +Unexpected end-of-input, expecting key literal │ │ │ │ +, expecting key literal │ │ │ │ +, expecting JSON value │ │ │ │ +Unexpected end-of-input, expecting JSON value or ] │ │ │ │ +Unexpected end-of-input, expecting record key literal or } │ │ │ │ +, expecting record key literal or } │ │ │ │ +Unexpected end-of-input, expecting , or ] │ │ │ │ +, expecting , or ] │ │ │ │ +'\'' while parsing number literal │ │ │ │ +Number literal with leading zero │ │ │ │ +Unexpected end-of-input while parsing number literal │ │ │ │ + while parsing number literal │ │ │ │ +Unexpected │ │ │ │ +Unexpected end-of-input while parsing string literal │ │ │ │ +Unespected control character while parsing string literal │ │ │ │ +Data.Aeson.Decoding.ByteString.Lazy │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Negative exponent │ │ │ │ +'TkRecordOpen │ │ │ │ +'TkRecordErr │ │ │ │ +'TkRecordEnd │ │ │ │ +TkRecord │ │ │ │ +'TkArrayOpen │ │ │ │ +'TkNumber │ │ │ │ +'TkArrayErr │ │ │ │ +'TkArrayEnd │ │ │ │ +'NumScientific │ │ │ │ +'NumDecimal │ │ │ │ +'NumInteger │ │ │ │ +'LitFalse │ │ │ │ +'LitTrue │ │ │ │ +'LitNull │ │ │ │ +Data.Aeson.Decoding.Tokens │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:52:13-14|case │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:32:13-14|case │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:59:13-14|case │ │ │ │ +TkNumber │ │ │ │ +TkArrayOpen │ │ │ │ +TkRecordOpen │ │ │ │ +TkRecordEnd │ │ │ │ +TkRecordErr │ │ │ │ +TkArrayEnd │ │ │ │ +TkArrayErr │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:45:13-14|case │ │ │ │ +NumScientific │ │ │ │ +NumDecimal │ │ │ │ +NumInteger │ │ │ │ +LitFalse │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkPair │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordEnd │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordErr │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkLit │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkText │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkNumber │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayOpen │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordOpen │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkErr │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkItem │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayEnd │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayErr │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumInteger │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumDecimal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumScientific │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitNull │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitTrue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitFalse │ │ │ │ +'Encoding │ │ │ │ +Encoding' │ │ │ │ +Data.Aeson.Encoding.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Empty │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Value │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Aeson.Key.Key │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Key │ │ │ │ +Data.Aeson.Decoding.Conversion │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Decoding.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +TimeOfDay64 │ │ │ │ +Data.Aeson.Encoding.Builder │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.TOD │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.T │ │ │ │ +Data.Aeson.Internal.Scientific │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +'\'' while parsing number literal │ │ │ │ +Unexpected end-of-input while parsing number literal │ │ │ │ + while parsing number literal │ │ │ │ +Unexpected │ │ │ │ +Negative exponent │ │ │ │ +Data.Text.Internal.Encoding.decodeUtf8: Invalid UTF-8 stream │ │ │ │ +src/Data/Aeson/Internal/Unescape.hs │ │ │ │ +Data.Aeson.Internal.Unescape │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Parser.Time │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +could not parse date: │ │ │ │ +'WrapFilterable │ │ │ │ +WrappedFoldable │ │ │ │ +'BoolPair │ │ │ │ +BoolPair │ │ │ │ +WitherableWithIndex │ │ │ │ +FilterableWithIndex │ │ │ │ +Filterable │ │ │ │ +Witherable │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.BoolPair │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:WitherableWithIndex │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:FilterableWithIndex │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Witherable │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Filterable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ThreeByte │ │ │ │ +ThreeByte │ │ │ │ +'UnpackedUUID │ │ │ │ +Data.UUID.Types.UUID │ │ │ │ +clock_seq_low │ │ │ │ +clock_seq_hi_res │ │ │ │ +time_hi_and_version │ │ │ │ +time_mid │ │ │ │ +time_low │ │ │ │ +UnpackedUUID │ │ │ │ +, node_5 = │ │ │ │ +, node_4 = │ │ │ │ +, node_3 = │ │ │ │ +, node_2 = │ │ │ │ +, node_1 = │ │ │ │ +, node_0 = │ │ │ │ +, clock_seq_low = │ │ │ │ +, clock_seq_hi_res = │ │ │ │ +, time_hi_and_version = │ │ │ │ +, time_mid = │ │ │ │ +UnpackedUUID {time_low = │ │ │ │ +src/Data/UUID/Types/Internal.hs │ │ │ │ +not enough bytes │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ +Data.UUID.Types.Internal │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UnpackedUUID │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UUID │ │ │ │ +ByteSource │ │ │ │ +Data.UUID.Types.Internal.Builder │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ +ShortText │ │ │ │ +Data.Text.Short │ │ │ │ +'ShortText │ │ │ │ +Binary.get(ShortText): Invalid UTF-8 stream │ │ │ │ +undefined │ │ │ │ +invalid length │ │ │ │ +invalid offset │ │ │ │ +fromLitAsciiAddr# │ │ │ │ +fromString │ │ │ │ +foldl1: empty ShortText │ │ │ │ +foldr1: empty ShortText │ │ │ │ +dropAround: the impossible happened │ │ │ │ +src/Data/Text/Short/Internal.hs │ │ │ │ +Data.Text.Short.Internal │ │ │ │ +text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b:Data.Text.Short.Internal.MBA# │ │ │ │ +', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ +Unexpected end-of-input, expecting timezone │ │ │ │ +', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ +Unexpected end-of-input, expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ +', expecting colon or a digit │ │ │ │ +', expecting colon or a digit │ │ │ │ +Invalid TimeZone: │ │ │ │ +', expecting a colon, : │ │ │ │ +', expecting a day separator, T or space │ │ │ │ +invalid day: │ │ │ │ +', expecting a digit │ │ │ │ +', expecting a dash, - │ │ │ │ +Unexpected end-of-input, expecting a dash, - │ │ │ │ +Unexpected end-of-input, expecting a day separator, T or space │ │ │ │ +', expecting end-of-input │ │ │ │ +invalid month: │ │ │ │ +Unexpected end-of-input, expecting a digit │ │ │ │ +Invalid time of day: │ │ │ │ +', expecting a colon, : │ │ │ │ +', expecting a digit │ │ │ │ +Unexpected end-of-input, expecting a colon, : │ │ │ │ +Expecting at least one decimal after a dot │ │ │ │ +Unexpectedly over twelve decimals │ │ │ │ +Unexpected end-of-input, expecting a digit │ │ │ │ +', expecting a dash after a year part │ │ │ │ +Unexpected end-of-input, expecting a dash after a year part │ │ │ │ +Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ +'\'', expecting -, +, or a digit │ │ │ │ +Unexpected end-of-input, expecting -, +, or a digit │ │ │ │ +, expecting -, +, or a digit │ │ │ │ +expected year with at least 4 digits │ │ │ │ +', expecting end-of-input │ │ │ │ +', expecting QuarterOfYear digit │ │ │ │ +', expecting QuarterOfYear │ │ │ │ +Unexpected end-of-input, expecting Quarter digit │ │ │ │ +Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ +Non-ASCII character │ │ │ │ +Data.Time.FromText │ │ │ │ +text-iso8601-0.1.1-EumV3BkQ9ywASwZpHEaR5c │ │ │ │ +Unexpected ' │ │ │ │ +Negative exponent │ │ │ │ +Data.Time.Calendar.Quarter.Compat │ │ │ │ +time-compat-1.9.8-GYYpbKeW3HcEA8oTpFyWRN │ │ │ │ +'C:Strict │ │ │ │ +Data.Strict.Classes │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Classes.C:Strict │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Strict.Either.Either │ │ │ │ +Data.Strict.Either.fromRight: Left │ │ │ │ +Data.Strict.Either.fromLeft: Right │ │ │ │ +src/Data/Strict/Either.hs │ │ │ │ +Data.Strict.Either │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/Strict/Either.hs:55:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Left │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Right │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Nothing │ │ │ │ +Data.Strict.Maybe.Maybe │ │ │ │ +Data.Strict.Maybe.fromJust: Nothing │ │ │ │ +src/Data/Strict/Maybe.hs │ │ │ │ +Data.Strict.Maybe │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +src/Data/Strict/Maybe.hs:59:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Nothing │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Just │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Strict.These │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +Data.Strict.These.These │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Strict/These.hs:66:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.This │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.That │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.These │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Strict.Tuple │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +Data.Strict.Tuple.Pair │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Tuple.:!: │ │ │ │ +RepeatWithIndex │ │ │ │ +ZipWithIndex │ │ │ │ +SemialignWithIndex │ │ │ │ +Semialign │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.Align: internal error: Align HashMap: merge │ │ │ │ +Data.Align: internal error: │ │ │ │ +src/Data/Semialign/Internal.hs │ │ │ │ +Data.Semialign.Internal │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe │ │ │ │ +src/Data/Semialign/Internal.hs:(684,25)-(686,43)|case │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:RepeatWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:ZipWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:SemialignWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unzip │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Repeat │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Zip │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unalign │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Align │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Semialign │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Functor.These │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.Functor.These.These1 │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.This1 │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.That1 │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.These1 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.These │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.These.These │ │ │ │ +Invalid These index │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/These.hs:76:13-14|case │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ +Data.These.Combinators │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.Bifunctor.Assoc │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ +Data.Functor.WithIndex.Instances │ │ │ │ +indexed-traversable-instances-0.1.2-GyDVEOGgPiMHRSSrln1MyH │ │ │ │ +invalid slice │ │ │ │ +index out of bounds │ │ │ │ +negative length │ │ │ │ +'Internal │ │ │ │ +checkError │ │ │ │ +internalError │ │ │ │ +*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ +*** Internal error in package vector *** │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ +'Unknown │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ +vector: internal error * for Bundle.size isn't defined │ │ │ │ +vector: internal error abs for Bundle.size isn't defined │ │ │ │ +vector: internal error signum for Bundle.size isn't defined │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Size │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +vector too large │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +Data.Stream.Monadic │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ +Data.Vector.Generic.Mutable.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +Data.Vector.Generic.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ +fromList │ │ │ │ +checkSlice │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Generic' │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +length mismatch │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +Element size mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +fromList │ │ │ │ +Data.Vector.Primitive.Vector │ │ │ │ +src/Data/Vector/Primitive.hs │ │ │ │ +Data.Vector.Primitive │ │ │ │ +undefined │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Storable.hs │ │ │ │ +Data.Vector.Storable │ │ │ │ +fromList │ │ │ │ +Data.Vector.Storable.Vector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ +'V_DoNotUnboxNormalForm │ │ │ │ +'MV_DoNotUnboxNormalForm │ │ │ │ +'DoNotUnboxNormalForm │ │ │ │ +DoNotUnboxNormalForm │ │ │ │ +'V_DoNotUnboxStrict │ │ │ │ +'MV_DoNotUnboxStrict │ │ │ │ +'DoNotUnboxStrict │ │ │ │ +DoNotUnboxStrict │ │ │ │ +'V_DoNotUnboxLazy │ │ │ │ +'MV_DoNotUnboxLazy │ │ │ │ +'DoNotUnboxLazy │ │ │ │ +DoNotUnboxLazy │ │ │ │ +'V_UnboxAs │ │ │ │ +'MV_UnboxAs │ │ │ │ +'C:IsoUnbox │ │ │ │ +IsoUnbox │ │ │ │ +'V_UnboxViaPrim │ │ │ │ +'MV_UnboxViaPrim │ │ │ │ +'UnboxViaPrim │ │ │ │ +UnboxViaPrim │ │ │ │ +'C:Unbox │ │ │ │ +'V_Compose │ │ │ │ +'V_Const │ │ │ │ +'V_WrappedMonoid │ │ │ │ +'V_First │ │ │ │ +'V_Product │ │ │ │ +'V_Identity │ │ │ │ +'V_Complex │ │ │ │ +'V_Double │ │ │ │ +'V_Float │ │ │ │ +'V_Word64 │ │ │ │ +'V_Word32 │ │ │ │ +'V_Word16 │ │ │ │ +'V_Word8 │ │ │ │ +'V_Int64 │ │ │ │ +'V_Int32 │ │ │ │ +'V_Int16 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MV_Compose │ │ │ │ +'MV_Const │ │ │ │ +'MV_WrappedMonoid │ │ │ │ +'MV_Last │ │ │ │ +'MV_First │ │ │ │ +'MV_Product │ │ │ │ +'MV_Dual │ │ │ │ +'MV_Down │ │ │ │ +'MV_Identity │ │ │ │ +'MV_Complex │ │ │ │ +'MV_Bool │ │ │ │ +'MV_Char │ │ │ │ +'MV_Double │ │ │ │ +'MV_Float │ │ │ │ +'MV_Word64 │ │ │ │ +'MV_Word32 │ │ │ │ +'MV_Word16 │ │ │ │ +'MV_Word8 │ │ │ │ +'MV_Word │ │ │ │ +'MV_Int64 │ │ │ │ +'MV_Int32 │ │ │ │ +'MV_Int16 │ │ │ │ +'MV_Int8 │ │ │ │ +'MV_Unit │ │ │ │ +internal/unbox-tuple-instances │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Unboxed/Base.hs │ │ │ │ +Data.Vector.Unboxed.Base │ │ │ │ +fromList │ │ │ │ +Data.Vector.Unboxed.Vector │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:IsoUnbox │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:Unbox │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_6 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_5 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_4 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_3 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_2 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_6 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_5 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_4 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_3 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_2 │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Unboxed' │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +undefined │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Unboxed.hs │ │ │ │ +Data.Vector.Unboxed │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Strict/Mutable.hs │ │ │ │ +Data.Vector.Strict.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Strict.hs │ │ │ │ +Data.Vector.Strict │ │ │ │ +fromList │ │ │ │ +Data.Vector.Strict.Vector │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ +src/Data/Vector/Mutable.hs │ │ │ │ +Data.Vector.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +fromList │ │ │ │ +Data.Vector.Vector │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ +src/Data/Vector/Generic/New.hs │ │ │ │ +Data.Vector.Generic.New │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ +'MVector │ │ │ │ +Element size mismatch │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +undefined │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ +'DropWhile_Yield │ │ │ │ +'DropWhile_Next │ │ │ │ +'DropWhile_Drop │ │ │ │ +DropWhile │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +empty stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +'Present │ │ │ │ +LookupRes │ │ │ │ +'BitmapIndexed │ │ │ │ +'Collision │ │ │ │ +Data.HashMap.Internal.HashMap │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +fromList │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data.HashMap.Internal.(!): key not found │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable k │ │ │ │ +In module `Data.HashMap.Internal' │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList' │ │ │ │ +Data.HashMap.Internal.Array: Undefined element │ │ │ │ +./Data/HashMap/Internal/Array.hs │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ +Data.HashMap.Internal.List │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +Data.HashMap.alterF internal error: impossible adjust │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'HashSet │ │ │ │ +./Data/HashSet/Internal.hs │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable a │ │ │ │ +In module `Data.HashSet.Internal' │ │ │ │ +fromList │ │ │ │ +Data.HashSet.Internal.HashSet │ │ │ │ +Data.HashSet.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Tagged.Tagged │ │ │ │ +undefined │ │ │ │ +src/Data/Tagged.hs │ │ │ │ +Data.Tagged │ │ │ │ +tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs:94:11-57|d : ds' │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs:64:12-63|d : ds' │ │ │ │ +Data.ByteString.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs │ │ │ │ +Data.ByteString.Builder.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +round default defn: Bad value │ │ │ │ +src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ +src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ +undefined │ │ │ │ +toRationalRepetend: Negative repetend index! │ │ │ │ +toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ +not enough bytes │ │ │ │ +formatScientific/doFmt/FFExponent: [] │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Scientific │ │ │ │ +Data.Scientific.Scientific │ │ │ │ +base10Exponent │ │ │ │ +coefficient │ │ │ │ +fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ +src/Data/Scientific.hs │ │ │ │ +Scientific │ │ │ │ +Data.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ +roundTo: bad Value │ │ │ │ +Negative exponent │ │ │ │ +Data.Scientific: uninitialised element │ │ │ │ +src/Utils.hs │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ +Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ +src/Math/NumberTheory/Logarithms.hs │ │ │ │ +Math.NumberTheory.Logarithms │ │ │ │ +integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ +Negative exponent │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +src/Data/Integer/Conversion.hs │ │ │ │ +Data.Integer.Conversion │ │ │ │ +integer-conversion-0.1.1-1d0qPEeJLYF9qYcZwwPBMd │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PrimStorable │ │ │ │ +PrimStorable │ │ │ │ +Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ +./Data/Primitive/Types.hs │ │ │ │ +Data.Primitive.Types │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +undefined │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +byteArrayFromListN │ │ │ │ +Data.Primitive.ByteArray. │ │ │ │ +./Data/Primitive/ByteArray.hs │ │ │ │ +Data.Primitive.ByteArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +'MutablePrimArray │ │ │ │ +MutablePrimArray │ │ │ │ +'PrimArray │ │ │ │ +PrimArray │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +byteArrayToPrimArray │ │ │ │ +Data.Primitive.PrimArray. │ │ │ │ +./Data/Primitive/PrimArray.hs │ │ │ │ +Data.Primitive.PrimArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.MutablePrimArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.PrimArray │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'SmallMutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +'SmallArray │ │ │ │ +fromList │ │ │ │ +Data.Primitive.SmallArray.SmallArray │ │ │ │ +negative multiplier │ │ │ │ +mzipWith │ │ │ │ +mfix for Data.Primitive.SmallArray applied to strict function. │ │ │ │ +mapSmallArray' │ │ │ │ +unsafeSmallArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptySmallArray# │ │ │ │ +SmallArray │ │ │ │ +toConstr │ │ │ │ +SmallMutableArray │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +smallArrayFromListN │ │ │ │ +impossible │ │ │ │ +emptySmallArray │ │ │ │ +Empty SmallArray │ │ │ │ +Data.Primitive.SmallArray. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.SmallArray │ │ │ │ +./Data/Primitive/SmallArray.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallArray │ │ │ │ +Data.Primitive.MutVar │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +Foldable1WithIndex │ │ │ │ +'SNothing │ │ │ │ +'FromMaybe │ │ │ │ +FromMaybe │ │ │ │ +TraversableWithIndex │ │ │ │ +FoldableWithIndex │ │ │ │ +FunctorWithIndex │ │ │ │ +'Indexing │ │ │ │ +Indexing │ │ │ │ +'Sequenced │ │ │ │ +Sequenced │ │ │ │ +'Traversed │ │ │ │ +Traversed │ │ │ │ +Sequenced: value used │ │ │ │ +Traversed: value used │ │ │ │ +src/WithIndex.hs │ │ │ │ +WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ +'UnsafeDList │ │ │ │ +Data.DList.stimes: negative multiplier │ │ │ │ +fromList │ │ │ │ +Data.DList.tail: empty DList │ │ │ │ +Data.DList.head: empty DList │ │ │ │ +./Data/DList/Internal.hs │ │ │ │ +Data.DList.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +fromList │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +DNonEmpty │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Data.DList.DNonEmpty.fromList: empty list │ │ │ │ +./Data/DList/DNonEmpty/Internal.hs │ │ │ │ +Data.DList.DNonEmpty.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +fromNonEmpty │ │ │ │ +fromNonEmpty │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod:Data.DList.DNonEmpty.Internal.:| │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Fix │ │ │ │ +data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb │ │ │ │ +Data.Fix.Fix │ │ │ │ +unfoldMu │ │ │ │ +unfoldNu unFix │ │ │ │ +unfoldNu │ │ │ │ +unfoldMu unFix │ │ │ │ +data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb:Data.Fix.Nu │ │ │ │ +CoArbitrary │ │ │ │ +GCoArbitrary │ │ │ │ +'C:GSubtermsIncl │ │ │ │ +GSubtermsIncl │ │ │ │ +'C:GSubterms │ │ │ │ +GSubterms │ │ │ │ +RecursivelyShrink │ │ │ │ +Arbitrary2 │ │ │ │ +Arbitrary1 │ │ │ │ +'C:Arbitrary │ │ │ │ +Arbitrary │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ +frequency │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs │ │ │ │ +Test.QuickCheck.Arbitrary │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ +Test.QuickCheck.resize: negative size │ │ │ │ +Uncaught exception in sample: │ │ │ │ + │ │ │ │ +fromJust │ │ │ │ +QuickCheck.oneof used with empty list │ │ │ │ +QuickCheck.frequency used with empty list │ │ │ │ +QuickCheck.pick used with empty list │ │ │ │ +QuickCheck.frequency: all weights were zero │ │ │ │ +QuickCheck.frequency: negative weight │ │ │ │ +QuickCheck.elements used with empty list │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +Test.QuickCheck.Gen │ │ │ │ +src/Test/QuickCheck/Gen.hs │ │ │ │ +QuickCheck.growingElements used with empty list │ │ │ │ +'C:Splittable │ │ │ │ +Splittable │ │ │ │ +Test.QuickCheck.Random │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ +src/Test/QuickCheck/Exception.hs │ │ │ │ +Test.QuickCheck.Exception │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ +'NotShrunk │ │ │ │ +Function │ │ │ │ +GFunction │ │ │ │ +Test.QuickCheck.Function │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ +Test.QuickCheck.Poly │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +tryAddresses invariant violated: │ │ │ │ +getAddrInfo returned empty list │ │ │ │ +./Network/HTTP/Client/Connection.hs │ │ │ │ +Network.HTTP.Client.Connection │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +./Network/HTTP/Client/Core.hs │ │ │ │ +Network.HTTP.Client.Core │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ + has newlines │ │ │ │ +'BadHeaders │ │ │ │ +'GoodHeaders │ │ │ │ +HeadersValidationResult │ │ │ │ +Network.HTTP.Client.Headers │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.GoodHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.BadHeaders │ │ │ │ +./Network/HTTP/Client/Manager.hs │ │ │ │ +Proxy-Authorization: │ │ │ │ + HTTP/1.1 │ │ │ │ +CONNECT │ │ │ │ +Proxy-Authorization │ │ │ │ +Network.HTTP.Client.Manager │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Invalid URL │ │ │ │ +localhost │ │ │ │ +Transfer-Encoding │ │ │ │ +100-continue │ │ │ │ +Content-Length │ │ │ │ + HTTP/1.1 │ │ │ │ + HTTP/1.0 │ │ │ │ +https:// │ │ │ │ +Accept-Encoding │ │ │ │ +application/x-www-form-urlencoded │ │ │ │ +Content-Type │ │ │ │ +content-encoding │ │ │ │ +content-type │ │ │ │ +application/x-tar │ │ │ │ +Proxy-Authorization │ │ │ │ +Invalid scheme │ │ │ │ +URL must be absolute │ │ │ │ +Invalid port │ │ │ │ +Authorization │ │ │ │ +Network/HTTP/Client/Request.hs:226:9-79|(username, ':' : password) │ │ │ │ +./Network/HTTP/Client/Request.hs │ │ │ │ +'EncapsulatedPopperException │ │ │ │ +EncapsulatedPopperException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.HTTP.Client.Request │ │ │ │ +EncapsulatedPopperException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Request.EncapsulatedPopperException │ │ │ │ +location │ │ │ │ +content-length │ │ │ │ +transfer-encoding │ │ │ │ +connection │ │ │ │ +Network.HTTP.Client.Response │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +StatusHeaders │ │ │ │ +HostName │ │ │ │ +HostAddress │ │ │ │ +CKProxy │ │ │ │ +CKSecure │ │ │ │ +, thisChunkSize = │ │ │ │ +, readSoFar = │ │ │ │ +StreamFileStatus {fileSize = │ │ │ │ +MaxHeaderLength {unMaxHeaderLength = │ │ │ │ +MaxNumberHeaders {unMaxNumberHeaders = │ │ │ │ +ManagerSettings │ │ │ │ +'HttpExceptionRequest │ │ │ │ +'InvalidUrlException │ │ │ │ +'HttpExceptionContentWrapper │ │ │ │ +'StatusCodeException │ │ │ │ +'InvalidDestinationHost │ │ │ │ +'InvalidRequestHeader │ │ │ │ +'InvalidHeader │ │ │ │ +'InvalidStatusLine │ │ │ │ +'ProxyConnectException │ │ │ │ +'InvalidProxyEnvironmentVariable │ │ │ │ +'InvalidProxySettings │ │ │ │ +'InternalException │ │ │ │ +'ConnectionFailure │ │ │ │ +'HttpZlibException │ │ │ │ +'ResponseBodyTooShort │ │ │ │ +'WrongRequestBodyStreamSize │ │ │ │ +'TooManyRedirects │ │ │ │ +'ConnectionClosed │ │ │ │ +'IncompleteHeaders │ │ │ │ +'InvalidChunkHeaders │ │ │ │ +'TlsNotSupported │ │ │ │ +'NoResponseDataReceived │ │ │ │ +'ConnectionTimeout │ │ │ │ +'ResponseTimeout │ │ │ │ +'TooManyHeaderFields │ │ │ │ +'OverlongHeaders │ │ │ │ +HttpExceptionContent │ │ │ │ +'ProxyOverride │ │ │ │ +ProxyOverride │ │ │ │ +'C:HasHttpManager │ │ │ │ +HasHttpManager │ │ │ │ +'Request │ │ │ │ +'Response │ │ │ │ +Response │ │ │ │ +'MaxNumberHeaders │ │ │ │ +MaxNumberHeaders │ │ │ │ +'MaxHeaderLength │ │ │ │ +MaxHeaderLength │ │ │ │ +'StreamFileStatus │ │ │ │ +StreamFileStatus │ │ │ │ +'ManagerOpen │ │ │ │ +'ManagerClosed │ │ │ │ +ConnsMap │ │ │ │ +'CKProxy │ │ │ │ +'CKSecure │ │ │ │ +'HostAddress │ │ │ │ +'HostName │ │ │ │ +ConnHost │ │ │ │ +NonEmptyList │ │ │ │ +'ResponseClose │ │ │ │ +'ResponseTimeoutMicro │ │ │ │ +'ResponseTimeoutDefault │ │ │ │ +'ResponseTimeoutNone │ │ │ │ +'RequestBodyIO │ │ │ │ +'RequestBodyBS │ │ │ │ +'RequestBodyBuilder │ │ │ │ +'RequestBodyLBS │ │ │ │ +'RequestBodyStream │ │ │ │ +'RequestBodyStreamChunked │ │ │ │ +RequestBody │ │ │ │ +'ProxySecureWithoutConnect │ │ │ │ +'ProxySecureWithConnect │ │ │ │ +ProxySecureMode │ │ │ │ +CookieJar │ │ │ │ +'StatusHeaders │ │ │ │ +StatusHeaders │ │ │ │ +'Connection │ │ │ │ +Connection │ │ │ │ +Network/HTTP/Client/Types.hs:661:15-16|case │ │ │ │ +proxyPort │ │ │ │ +proxyHost │ │ │ │ +cookie_http_only │ │ │ │ +cookie_secure_only │ │ │ │ +cookie_host_only │ │ │ │ +cookie_persistent │ │ │ │ +cookie_last_access_time │ │ │ │ +cookie_creation_time │ │ │ │ +cookie_path │ │ │ │ +cookie_domain │ │ │ │ +cookie_expiry_time │ │ │ │ +cookie_value │ │ │ │ +cookie_name │ │ │ │ +ResponseClose │ │ │ │ +Network/HTTP/Client/Types.hs:888:15-16|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +InvalidUrlException │ │ │ │ +HttpExceptionRequest │ │ │ │ +HttpExceptionContentWrapper {unHttpExceptionContentWrapper = │ │ │ │ +InvalidProxySettings │ │ │ │ +InvalidDestinationHost │ │ │ │ +ResponseBodyTooShort │ │ │ │ +WrongRequestBodyStreamSize │ │ │ │ +InvalidRequestHeader │ │ │ │ +InvalidHeader │ │ │ │ +InvalidStatusLine │ │ │ │ +StatusCodeException │ │ │ │ +TooManyRedirects │ │ │ │ +OverlongHeaders │ │ │ │ +TooManyHeaderFields │ │ │ │ +ResponseTimeout │ │ │ │ +ConnectionTimeout │ │ │ │ +ConnectionFailure │ │ │ │ +InternalException │ │ │ │ +ProxyConnectException │ │ │ │ +NoResponseDataReceived │ │ │ │ +TlsNotSupported │ │ │ │ +InvalidChunkHeaders │ │ │ │ +IncompleteHeaders │ │ │ │ +HttpZlibException │ │ │ │ +InvalidProxyEnvironmentVariable │ │ │ │ +ConnectionClosed │ │ │ │ +, responseCookieJar = │ │ │ │ +, responseEarlyHints = │ │ │ │ +, responseClose' = ResponseClose, responseOriginalRequest = │ │ │ │ +(), responseCookieJar = │ │ │ │ +, responseBody = │ │ │ │ +, responseHeaders = │ │ │ │ +, responseVersion = │ │ │ │ +Response {responseStatus = │ │ │ │ +HttpExceptionContentWrapper │ │ │ │ +HttpException │ │ │ │ +Network/HTTP/Client/Types.hs:907:15-16|case │ │ │ │ + proxySecureMode = │ │ │ │ + requestVersion = │ │ │ │ + responseTimeout = │ │ │ │ + redirectCount = │ │ │ │ + rawBody = │ │ │ │ + proxy = │ │ │ │ + method = │ │ │ │ + queryString = │ │ │ │ + path = │ │ │ │ + requestHeaders = │ │ │ │ + secure = │ │ │ │ + port = │ │ │ │ + host = │ │ │ │ +ProxySecureWithoutConnect │ │ │ │ +ProxySecureWithConnect │ │ │ │ + │ │ │ │ +Request { │ │ │ │ +ResponseTimeoutDefault │ │ │ │ +ResponseTimeoutNone │ │ │ │ +ResponseTimeoutMicro │ │ │ │ +, proxyPort = │ │ │ │ +Proxy {proxyHost = │ │ │ │ +CJ {expose = │ │ │ │ +, cookie_http_only = │ │ │ │ +, cookie_secure_only = │ │ │ │ +, cookie_host_only = │ │ │ │ +, cookie_persistent = │ │ │ │ +, cookie_last_access_time = │ │ │ │ +, cookie_creation_time = │ │ │ │ +, cookie_path = │ │ │ │ +, cookie_domain = │ │ │ │ +, cookie_expiry_time = │ │ │ │ +, cookie_value = │ │ │ │ +cookie_name = │ │ │ │ +Cookie { │ │ │ │ +FIXME No support for Monoid on RequestBodyIO │ │ │ │ +./Network/HTTP/Client/Types.hs │ │ │ │ +Network.HTTP.Client.Types │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerSettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpExceptionRequest │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidUrlException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusCodeException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyRedirects │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.OverlongHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyHeaderFields │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeout │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionTimeout │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionFailure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidStatusLine │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidHeader │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidRequestHeader │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InternalException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxyConnectException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.NoResponseDataReceived │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TlsNotSupported │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.WrongRequestBodyStreamSize │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseBodyTooShort │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidChunkHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.IncompleteHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidDestinationHost │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpZlibException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxyEnvironmentVariable │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxySettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Manager │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Response │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Request │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StreamFileStatus │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerOpen │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKRaw │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKSecure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostName │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostAddress │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.One │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cons │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutMicro │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutNone │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutDefault │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyLBS │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBS │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBuilder │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStream │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStreamChunked │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyIO │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithConnect │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithoutConnect │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Proxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cookie │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Connection │ │ │ │ +Network.HTTP.Client.Util │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +https_proxy │ │ │ │ +http_proxy │ │ │ │ +, _proxyAuth = │ │ │ │ +ProxySettings {_proxyHost = │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.HTTP.Proxy │ │ │ │ +ProxyProtocol │ │ │ │ +'HTTPProxy │ │ │ │ +'HTTPSProxy │ │ │ │ +ProxySettings │ │ │ │ +'ProxySettings │ │ │ │ +EnvHelper │ │ │ │ +'EHFromRequest │ │ │ │ +'EHNoProxy │ │ │ │ +'EHUseProxy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +no_proxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHFromRequest │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHNoProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHUseProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.ProxySettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPSProxy │ │ │ │ +plistFromList.go [] │ │ │ │ +./Data/KeyedPool.hs │ │ │ │ +'Managed │ │ │ │ +'DontReuse │ │ │ │ +'KeyedPool │ │ │ │ +KeyedPool │ │ │ │ +'PoolOpen │ │ │ │ +'PoolClosed │ │ │ │ +PoolList │ │ │ │ +Data.KeyedPool │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Managed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Reuse │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.DontReuse │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.KeyedPool │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolOpen │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.One │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Cons │ │ │ │ +Network.HTTP.Client.Body │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Set-Cookie │ │ │ │ +./Network/HTTP/Client/Cookies.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Network.HTTP.Client.Cookies │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +localhost │ │ │ │ +localhost. │ │ │ │ +.localhost │ │ │ │ +.localhost. │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +publicsuffixlist/Network/PublicSuffixList/Lookup.hs │ │ │ │ +LookupResult │ │ │ │ +Network.PublicSuffixList.Lookup │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +publicsuffixlist/Network/PublicSuffixList/Lookup.hs:19:13-14|case │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.Inside │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.AtLeaf │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.OffEnd │ │ │ │ +accenture │ │ │ │ +accountant │ │ │ │ +accountants │ │ │ │ +blogspot │ │ │ │ +accident-investigation │ │ │ │ +accident-prevention │ │ │ │ +aerobatic │ │ │ │ +aeroclub │ │ │ │ +aerodrome │ │ │ │ +air-surveillance │ │ │ │ +air-traffic-control │ │ │ │ +aircraft │ │ │ │ +airtraffic │ │ │ │ +ambulance │ │ │ │ +amusement │ │ │ │ +association │ │ │ │ +ballooning │ │ │ │ +catering │ │ │ │ +certification │ │ │ │ +championship │ │ │ │ +civilaviation │ │ │ │ +conference │ │ │ │ +consultant │ │ │ │ +consulting │ │ │ │ +educator │ │ │ │ +emergency │ │ │ │ +engineer │ │ │ │ +entertainment │ │ │ │ +equipment │ │ │ │ +exchange │ │ │ │ +federation │ │ │ │ +government │ │ │ │ +groundhandling │ │ │ │ +hanggliding │ │ │ │ +homebuilt │ │ │ │ +insurance │ │ │ │ +journalist │ │ │ │ +logistics │ │ │ │ +magazine │ │ │ │ +maintenance │ │ │ │ +marketplace │ │ │ │ +microlight │ │ │ │ +modelling │ │ │ │ +navigation │ │ │ │ +parachuting │ │ │ │ +paragliding │ │ │ │ +passenger-association │ │ │ │ +production │ │ │ │ +recreation │ │ │ │ +research │ │ │ │ +rotorcraft │ │ │ │ +scientist │ │ │ │ +services │ │ │ │ +skydiving │ │ │ │ +software │ │ │ │ +workinggroup │ │ │ │ +africamagic │ │ │ │ +airforce │ │ │ │ +allfinanz │ │ │ │ +amsterdam │ │ │ │ +analytics │ │ │ │ +apartments │ │ │ │ +aquarelle │ │ │ │ +blogspot │ │ │ │ +associates │ │ │ │ +blogspot │ │ │ │ +attorney │ │ │ │ +blogspot │ │ │ │ +barcelona │ │ │ │ +barclaycard │ │ │ │ +barclays │ │ │ │ +bargains │ │ │ │ +blogspot │ │ │ │ +for-better │ │ │ │ +for-more │ │ │ │ +for-some │ │ │ │ +blogspot │ │ │ │ +blackfriday │ │ │ │ +bloomberg │ │ │ │ +bnpparibas │ │ │ │ +boutique │ │ │ │ +blogspot │ │ │ │ +bradesco │ │ │ │ +bridgestone │ │ │ │ +broadway │ │ │ │ +brussels │ │ │ │ +budapest │ │ │ │ +builders │ │ │ │ +business │ │ │ │ +blogspot │ │ │ │ +cancerresearch │ │ │ │ +capetown │ │ │ │ +catering │ │ │ │ +ftpaccess │ │ │ │ +game-server │ │ │ │ +myphotos │ │ │ │ +scrapping │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +christmas │ │ │ │ +xn--aroport-bya │ │ │ │ +cipriani │ │ │ │ +cityeats │ │ │ │ +cleaning │ │ │ │ +clothing │ │ │ │ +amazonaws │ │ │ │ +xn--55qx5d │ │ │ │ +xn--io0a7i │ │ │ │ +xn--od0alg │ │ │ │ +amazonaws │ │ │ │ +eu-central-1 │ │ │ │ +eu-west-1 │ │ │ │ +sa-east-1 │ │ │ │ +us-gov-west-1 │ │ │ │ +us-west-1 │ │ │ │ +us-west-2 │ │ │ │ +compute-1 │ │ │ │ +s3-ap-northeast-1 │ │ │ │ +s3-ap-southeast-1 │ │ │ │ +s3-ap-southeast-2 │ │ │ │ +s3-eu-west-1 │ │ │ │ +s3-fips-us-gov-west-1 │ │ │ │ +s3-sa-east-1 │ │ │ │ +s3-us-gov-west-1 │ │ │ │ +s3-us-west-1 │ │ │ │ +s3-us-west-2 │ │ │ │ +s3-website-ap-northeast-1 │ │ │ │ +s3-website-ap-southeast-1 │ │ │ │ +s3-website-ap-southeast-2 │ │ │ │ +s3-website-eu-west-1 │ │ │ │ +s3-website-sa-east-1 │ │ │ │ +s3-website-us-east-1 │ │ │ │ +s3-website-us-gov-west-1 │ │ │ │ +s3-website-us-west-1 │ │ │ │ +s3-website-us-west-2 │ │ │ │ +us-east-1 │ │ │ │ +betainabox │ │ │ │ +blogspot │ │ │ │ +cloudcontrolapp │ │ │ │ +cloudcontrolled │ │ │ │ +codespot │ │ │ │ +dnsalias │ │ │ │ +doesntexist │ │ │ │ +dontexist │ │ │ │ +dreamhosters │ │ │ │ +dyn-o-saur │ │ │ │ +dynalias │ │ │ │ +dyndns-at-home │ │ │ │ +dyndns-at-work │ │ │ │ +dyndns-blog │ │ │ │ +dyndns-free │ │ │ │ +dyndns-home │ │ │ │ +dyndns-ip │ │ │ │ +dyndns-mail │ │ │ │ +dyndns-office │ │ │ │ +dyndns-pics │ │ │ │ +dyndns-remote │ │ │ │ +dyndns-server │ │ │ │ +dyndns-web │ │ │ │ +dyndns-wiki │ │ │ │ +dyndns-work │ │ │ │ +elasticbeanstalk │ │ │ │ +est-a-la-maison │ │ │ │ +est-a-la-masion │ │ │ │ +est-le-patron │ │ │ │ +est-mon-blogueur │ │ │ │ +firebaseapp │ │ │ │ +flynnhub │ │ │ │ +githubusercontent │ │ │ │ +googleapis │ │ │ │ +googlecode │ │ │ │ +herokuapp │ │ │ │ +herokussl │ │ │ │ +hobby-site │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +iamallama │ │ │ │ +is-a-anarchist │ │ │ │ +is-a-blogger │ │ │ │ +is-a-bookkeeper │ │ │ │ +is-a-bulls-fan │ │ │ │ +is-a-caterer │ │ │ │ +is-a-chef │ │ │ │ +is-a-conservative │ │ │ │ +is-a-cpa │ │ │ │ +is-a-cubicle-slave │ │ │ │ +is-a-democrat │ │ │ │ +is-a-designer │ │ │ │ +is-a-doctor │ │ │ │ +is-a-financialadvisor │ │ │ │ +is-a-geek │ │ │ │ +is-a-green │ │ │ │ +is-a-guru │ │ │ │ +is-a-hard-worker │ │ │ │ +is-a-hunter │ │ │ │ +is-a-landscaper │ │ │ │ +is-a-lawyer │ │ │ │ +is-a-liberal │ │ │ │ +is-a-libertarian │ │ │ │ +is-a-llama │ │ │ │ +is-a-musician │ │ │ │ +is-a-nascarfan │ │ │ │ +is-a-nurse │ │ │ │ +is-a-painter │ │ │ │ +is-a-personaltrainer │ │ │ │ +is-a-photographer │ │ │ │ +is-a-player │ │ │ │ +is-a-republican │ │ │ │ +is-a-rockstar │ │ │ │ +is-a-socialist │ │ │ │ +is-a-student │ │ │ │ +is-a-teacher │ │ │ │ +is-a-techie │ │ │ │ +is-a-therapist │ │ │ │ +is-an-accountant │ │ │ │ +is-an-actor │ │ │ │ +is-an-actress │ │ │ │ +is-an-anarchist │ │ │ │ +is-an-artist │ │ │ │ +is-an-engineer │ │ │ │ +is-an-entertainer │ │ │ │ +is-certified │ │ │ │ +is-into-anime │ │ │ │ +is-into-cars │ │ │ │ +is-into-cartoons │ │ │ │ +is-into-games │ │ │ │ +is-not-certified │ │ │ │ +is-slick │ │ │ │ +is-uberleet │ │ │ │ +is-with-theband │ │ │ │ +isa-geek │ │ │ │ +isa-hockeynut │ │ │ │ +issmarterthanyou │ │ │ │ +likes-pie │ │ │ │ +likescandy │ │ │ │ +neat-url │ │ │ │ +operaunite │ │ │ │ +outsystemscloud │ │ │ │ +pagespeedmobilizer │ │ │ │ +saves-the-whales │ │ │ │ +sells-for-less │ │ │ │ +sells-for-u │ │ │ │ +servebbs │ │ │ │ +simple-url │ │ │ │ +space-to-rent │ │ │ │ +teaches-yoga │ │ │ │ +vipsinaapp │ │ │ │ +withgoogle │ │ │ │ +writesthisblog │ │ │ │ +yolasite │ │ │ │ +commbank │ │ │ │ +community │ │ │ │ +computer │ │ │ │ +construction │ │ │ │ +consulting │ │ │ │ +contractors │ │ │ │ +creditcard │ │ │ │ +creditunion │ │ │ │ +cuisinella │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +fuettertdasnetz │ │ │ │ +isteingeek │ │ │ │ +lebtimnetz │ │ │ │ +leitungsen │ │ │ │ +traeumtgerade │ │ │ │ +delivery │ │ │ │ +democrat │ │ │ │ +diamonds │ │ │ │ +directory │ │ │ │ +discount │ │ │ │ +blogspot │ │ │ │ +download │ │ │ │ +education │ │ │ │ +engineer │ │ │ │ +engineering │ │ │ │ +enterprises │ │ │ │ +equipment │ │ │ │ +blogspot │ │ │ │ +eurovision │ │ │ │ +everbank │ │ │ │ +exchange │ │ │ │ +fairwinds │ │ │ │ +feedback │ │ │ │ +blogspot │ │ │ │ +financial │ │ │ │ +firestone │ │ │ │ +firmdale │ │ │ │ +flsmidth │ │ │ │ +football │ │ │ │ +foundation │ │ │ │ +aeroport │ │ │ │ +blogspot │ │ │ │ +chambagri │ │ │ │ +chirurgiens-dentistes │ │ │ │ +experts-comptables │ │ │ │ +geometre-expert │ │ │ │ +huissier-justice │ │ │ │ +notaires │ │ │ │ +pharmacien │ │ │ │ +veterinaire │ │ │ │ +frontier │ │ │ │ +furniture │ │ │ │ +goldpoint │ │ │ │ +blogspot │ │ │ │ +graphics │ │ │ │ +hdfcbank │ │ │ │ +healthcare │ │ │ │ +helsinki │ │ │ │ +blogspot │ │ │ │ +xn--55qx5d │ │ │ │ +xn--ciqpn │ │ │ │ +xn--gmq050i │ │ │ │ +xn--gmqw5a │ │ │ │ +xn--io0a7i │ │ │ │ +xn--lcvr32d │ │ │ │ +xn--mk0axi │ │ │ │ +xn--mxtq1m │ │ │ │ +xn--od0alg │ │ │ │ +xn--od0aq3b │ │ │ │ +xn--tn0ag │ │ │ │ +xn--uc0atv │ │ │ │ +xn--uc0ay4a │ │ │ │ +xn--wcvs22d │ │ │ │ +xn--zf0avx │ │ │ │ +holdings │ │ │ │ +homedepot │ │ │ │ +blogspot │ │ │ │ +ingatlan │ │ │ │ +konyvelo │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +immobilien │ │ │ │ +blogspot │ │ │ │ +industries │ │ │ │ +infiniti │ │ │ │ +barrel-of-knowledge │ │ │ │ +barrell-of-knowledge │ │ │ │ +groks-the │ │ │ │ +groks-this │ │ │ │ +here-for-more │ │ │ │ +knowsitall │ │ │ │ +institute │ │ │ │ +insurance │ │ │ │ +international │ │ │ │ +investments │ │ │ │ +ipiranga │ │ │ │ +xn--mgba3a4f16a │ │ │ │ +xn--mgba3a4fra │ │ │ │ +istanbul │ │ │ │ +agrigento │ │ │ │ +alessandria │ │ │ │ +alto-adige │ │ │ │ +altoadige │ │ │ │ +andria-barletta-trani │ │ │ │ +andria-trani-barletta │ │ │ │ +andriabarlettatrani │ │ │ │ +andriatranibarletta │ │ │ │ +aosta-valley │ │ │ │ +aostavalley │ │ │ │ +ascoli-piceno │ │ │ │ +ascolipiceno │ │ │ │ +avellino │ │ │ │ +barletta-trani-andria │ │ │ │ +barlettatraniandria │ │ │ │ +basilicata │ │ │ │ +benevento │ │ │ │ +blogspot │ │ │ │ +brindisi │ │ │ │ +cagliari │ │ │ │ +calabria │ │ │ │ +caltanissetta │ │ │ │ +campania │ │ │ │ +campidano-medio │ │ │ │ +campidanomedio │ │ │ │ +campobasso │ │ │ │ +carbonia-iglesias │ │ │ │ +carboniaiglesias │ │ │ │ +carrara-massa │ │ │ │ +carraramassa │ │ │ │ +catanzaro │ │ │ │ +cesena-forli │ │ │ │ +cesenaforli │ │ │ │ +dell-ogliastra │ │ │ │ +dellogliastra │ │ │ │ +emilia-romagna │ │ │ │ +emiliaromagna │ │ │ │ +florence │ │ │ │ +forli-cesena │ │ │ │ +forlicesena │ │ │ │ +friuli-v-giulia │ │ │ │ +friuli-ve-giulia │ │ │ │ +friuli-vegiulia │ │ │ │ +friuli-venezia-giulia │ │ │ │ +friuli-veneziagiulia │ │ │ │ +friuli-vgiulia │ │ │ │ +friuliv-giulia │ │ │ │ +friulive-giulia │ │ │ │ +friulivegiulia │ │ │ │ +friulivenezia-giulia │ │ │ │ +friuliveneziagiulia │ │ │ │ +friulivgiulia │ │ │ │ +frosinone │ │ │ │ +grosseto │ │ │ │ +iglesias-carbonia │ │ │ │ +iglesiascarbonia │ │ │ │ +la-spezia │ │ │ │ +laspezia │ │ │ │ +lombardia │ │ │ │ +lombardy │ │ │ │ +macerata │ │ │ │ +massa-carrara │ │ │ │ +massacarrara │ │ │ │ +medio-campidano │ │ │ │ +mediocampidano │ │ │ │ +monza-brianza │ │ │ │ +monza-e-della-brianza │ │ │ │ +monzabrianza │ │ │ │ +monzaebrianza │ │ │ │ +monzaedellabrianza │ │ │ │ +ogliastra │ │ │ │ +olbia-tempio │ │ │ │ +olbiatempio │ │ │ │ +oristano │ │ │ │ +pesaro-urbino │ │ │ │ +pesarourbino │ │ │ │ +piacenza │ │ │ │ +piedmont │ │ │ │ +piemonte │ │ │ │ +pordenone │ │ │ │ +reggio-calabria │ │ │ │ +reggio-emilia │ │ │ │ +reggiocalabria │ │ │ │ +reggioemilia │ │ │ │ +sardegna │ │ │ │ +sardinia │ │ │ │ +siracusa │ │ │ │ +suedtirol │ │ │ │ +tempio-olbia │ │ │ │ +tempioolbia │ │ │ │ +trani-andria-barletta │ │ │ │ +trani-barletta-andria │ │ │ │ +traniandriabarletta │ │ │ │ +tranibarlettaandria │ │ │ │ +trentino │ │ │ │ +trentino-a-adige │ │ │ │ +trentino-aadige │ │ │ │ +trentino-alto-adige │ │ │ │ +trentino-altoadige │ │ │ │ +trentino-s-tirol │ │ │ │ +trentino-stirol │ │ │ │ +trentino-sud-tirol │ │ │ │ +trentino-sudtirol │ │ │ │ +trentino-sued-tirol │ │ │ │ +trentino-suedtirol │ │ │ │ +trentinoa-adige │ │ │ │ +trentinoaadige │ │ │ │ +trentinoalto-adige │ │ │ │ +trentinoaltoadige │ │ │ │ +trentinos-tirol │ │ │ │ +trentinostirol │ │ │ │ +trentinosud-tirol │ │ │ │ +trentinosudtirol │ │ │ │ +trentinosued-tirol │ │ │ │ +trentinosuedtirol │ │ │ │ +urbino-pesaro │ │ │ │ +urbinopesaro │ │ │ │ +val-d-aosta │ │ │ │ +val-daosta │ │ │ │ +vald-aosta │ │ │ │ +valdaosta │ │ │ │ +valle-aosta │ │ │ │ +valle-d-aosta │ │ │ │ +valle-daosta │ │ │ │ +valleaosta │ │ │ │ +valled-aosta │ │ │ │ +valledaosta │ │ │ │ +vallee-aoste │ │ │ │ +valleeaoste │ │ │ │ +verbania │ │ │ │ +vercelli │ │ │ │ +vibo-valentia │ │ │ │ +vibovalentia │ │ │ │ +gamagori │ │ │ │ +higashiura │ │ │ │ +ichinomiya │ │ │ │ +owariasahi │ │ │ │ +shikatsu │ │ │ │ +shinshiro │ │ │ │ +takahama │ │ │ │ +tobishima │ │ │ │ +tokoname │ │ │ │ +toyohashi │ │ │ │ +toyokawa │ │ │ │ +tsushima │ │ │ │ +fujisato │ │ │ │ +hachirogata │ │ │ │ +higashinaruse │ │ │ │ +kamikoani │ │ │ │ +katagami │ │ │ │ +kitaakita │ │ │ │ +moriyoshi │ │ │ │ +yurihonjo │ │ │ │ +hachinohe │ │ │ │ +hashikami │ │ │ │ +hirosaki │ │ │ │ +itayanagi │ │ │ │ +kuroishi │ │ │ │ +nakadomari │ │ │ │ +rokunohe │ │ │ │ +shichinohe │ │ │ │ +blogspot │ │ │ │ +funabashi │ │ │ │ +hanamigawa │ │ │ │ +ichihara │ │ │ │ +ichikawa │ │ │ │ +ichinomiya │ │ │ │ +kamagaya │ │ │ │ +kamogawa │ │ │ │ +katsuura │ │ │ │ +kisarazu │ │ │ │ +kujukuri │ │ │ │ +minamiboso │ │ │ │ +mutsuzawa │ │ │ │ +nagareyama │ │ │ │ +narashino │ │ │ │ +oamishirasato │ │ │ │ +shimofusa │ │ │ │ +sodegaura │ │ │ │ +tateyama │ │ │ │ +tohnosho │ │ │ │ +tomisato │ │ │ │ +yachimata │ │ │ │ +yokaichiba │ │ │ │ +yokoshibahikari │ │ │ │ +yotsukaido │ │ │ │ +kamijima │ │ │ │ +kumakogen │ │ │ │ +matsuyama │ │ │ │ +namikata │ │ │ │ +shikokuchuo │ │ │ │ +yawatahama │ │ │ │ +katsuyama │ │ │ │ +minamiechizen │ │ │ │ +takahama │ │ │ │ +chikushino │ │ │ │ +chikuzen │ │ │ │ +hirokawa │ │ │ │ +hisayama │ │ │ │ +inatsuki │ │ │ │ +miyawaka │ │ │ │ +mizumaki │ │ │ │ +munakata │ │ │ │ +nakagawa │ │ │ │ +sasaguri │ │ │ │ +shinyoshitomi │ │ │ │ +tachiarai │ │ │ │ +yanagawa │ │ │ │ +yukuhashi │ │ │ │ +fukushima │ │ │ │ +aizubange │ │ │ │ +aizumisato │ │ │ │ +aizuwakamatsu │ │ │ │ +fukushima │ │ │ │ +furudono │ │ │ │ +inawashiro │ │ │ │ +ishikawa │ │ │ │ +izumizaki │ │ │ │ +kagamiishi │ │ │ │ +kaneyama │ │ │ │ +kawamata │ │ │ │ +kitakata │ │ │ │ +kitashiobara │ │ │ │ +koriyama │ │ │ │ +nishiaizu │ │ │ │ +samegawa │ │ │ │ +shirakawa │ │ │ │ +sukagawa │ │ │ │ +tamakawa │ │ │ │ +tanagura │ │ │ │ +yamatsuri │ │ │ │ +higashishirakawa │ │ │ │ +kakamigahara │ │ │ │ +kasahara │ │ │ │ +kasamatsu │ │ │ │ +kitagata │ │ │ │ +minokamo │ │ │ │ +mizunami │ │ │ │ +nakatsugawa │ │ │ │ +sakahogi │ │ │ │ +sekigahara │ │ │ │ +shirakawa │ │ │ │ +takayama │ │ │ │ +wanouchi │ │ │ │ +yamagata │ │ │ │ +higashiagatsuma │ │ │ │ +katashina │ │ │ │ +maebashi │ │ │ │ +minakami │ │ │ │ +naganohara │ │ │ │ +nakanojo │ │ │ │ +shibukawa │ │ │ │ +shimonita │ │ │ │ +takasaki │ │ │ │ +takayama │ │ │ │ +tamamura │ │ │ │ +tatebayashi │ │ │ │ +tsukiyono │ │ │ │ +tsumagoi │ │ │ │ +yoshioka │ │ │ │ +hiroshima │ │ │ │ +asaminami │ │ │ │ +fukuyama │ │ │ │ +hatsukaichi │ │ │ │ +higashihiroshima │ │ │ │ +jinsekikogen │ │ │ │ +onomichi │ │ │ │ +osakikamijima │ │ │ │ +seranishi │ │ │ │ +shinichi │ │ │ │ +takehara │ │ │ │ +hokkaido │ │ │ │ +abashiri │ │ │ │ +asahikawa │ │ │ │ +ashibetsu │ │ │ │ +biratori │ │ │ │ +chippubetsu │ │ │ │ +fukagawa │ │ │ │ +fukushima │ │ │ │ +furubira │ │ │ │ +hakodate │ │ │ │ +hamatonbetsu │ │ │ │ +higashikagura │ │ │ │ +higashikawa │ │ │ │ +honbetsu │ │ │ │ +horokanai │ │ │ │ +horonobe │ │ │ │ +ishikari │ │ │ │ +iwamizawa │ │ │ │ +kamifurano │ │ │ │ +kamikawa │ │ │ │ +kamishihoro │ │ │ │ +kamisunagawa │ │ │ │ +kamoenai │ │ │ │ +kembuchi │ │ │ │ +kimobetsu │ │ │ │ +kitahiroshima │ │ │ │ +kiyosato │ │ │ │ +koshimizu │ │ │ │ +kunneppu │ │ │ │ +kuriyama │ │ │ │ +kuromatsunai │ │ │ │ +matsumae │ │ │ │ +minamifurano │ │ │ │ +mombetsu │ │ │ │ +moseushi │ │ │ │ +nakagawa │ │ │ │ +nakasatsunai │ │ │ │ +nakatombetsu │ │ │ │ +niikappu │ │ │ │ +nishiokoppe │ │ │ │ +noboribetsu │ │ │ │ +otoineppu │ │ │ │ +rankoshi │ │ │ │ +rikubetsu │ │ │ │ +rishirifuji │ │ │ │ +sarufutsu │ │ │ │ +shakotan │ │ │ │ +shibecha │ │ │ │ +shibetsu │ │ │ │ +shimamaki │ │ │ │ +shimokawa │ │ │ │ +shinshinotsu │ │ │ │ +shintoku │ │ │ │ +shiranuka │ │ │ │ +shiriuchi │ │ │ │ +sunagawa │ │ │ │ +takikawa │ │ │ │ +takinoue │ │ │ │ +teshikaga │ │ │ │ +tomakomai │ │ │ │ +toyotomi │ │ │ │ +tsubetsu │ │ │ │ +tsukigata │ │ │ │ +utashinai │ │ │ │ +wakkanai │ │ │ │ +amagasaki │ │ │ │ +fukusaki │ │ │ │ +ichikawa │ │ │ │ +kakogawa │ │ │ │ +kamigori │ │ │ │ +kamikawa │ │ │ │ +kawanishi │ │ │ │ +minamiawaji │ │ │ │ +nishinomiya │ │ │ │ +nishiwaki │ │ │ │ +sasayama │ │ │ │ +shinonsen │ │ │ │ +takarazuka │ │ │ │ +takasago │ │ │ │ +chikusei │ │ │ │ +fujishiro │ │ │ │ +hitachinaka │ │ │ │ +hitachiomiya │ │ │ │ +hitachiota │ │ │ │ +inashiki │ │ │ │ +kasumigaura │ │ │ │ +namegata │ │ │ │ +ryugasaki │ │ │ │ +sakuragawa │ │ │ │ +shimodate │ │ │ │ +shimotsuma │ │ │ │ +shirosato │ │ │ │ +takahagi │ │ │ │ +tamatsukuri │ │ │ │ +tsuchiura │ │ │ │ +uchihara │ │ │ │ +yamagata │ │ │ │ +ishikawa │ │ │ │ +kanazawa │ │ │ │ +kawakita │ │ │ │ +nakanoto │ │ │ │ +nonoichi │ │ │ │ +uchinada │ │ │ │ +fujisawa │ │ │ │ +hanamaki │ │ │ │ +hiraizumi │ │ │ │ +ichinohe │ │ │ │ +ichinoseki │ │ │ │ +iwaizumi │ │ │ │ +kamaishi │ │ │ │ +kanegasaki │ │ │ │ +kitakami │ │ │ │ +kuzumaki │ │ │ │ +mizusawa │ │ │ │ +rikuzentakata │ │ │ │ +shizukuishi │ │ │ │ +tanohata │ │ │ │ +higashikagawa │ │ │ │ +kotohira │ │ │ │ +marugame │ │ │ │ +naoshima │ │ │ │ +takamatsu │ │ │ │ +uchinomi │ │ │ │ +zentsuji │ │ │ │ +kagoshima │ │ │ │ +kagoshima │ │ │ │ +kawanabe │ │ │ │ +makurazaki │ │ │ │ +matsumoto │ │ │ │ +minamitane │ │ │ │ +nakatane │ │ │ │ +nishinoomote │ │ │ │ +satsumasendai │ │ │ │ +tarumizu │ │ │ │ +kanagawa │ │ │ │ +chigasaki │ │ │ │ +fujisawa │ │ │ │ +hiratsuka │ │ │ │ +kamakura │ │ │ │ +kiyokawa │ │ │ │ +minamiashigara │ │ │ │ +ninomiya │ │ │ │ +sagamihara │ │ │ │ +samukawa │ │ │ │ +yamakita │ │ │ │ +yokosuka │ │ │ │ +yugawara │ │ │ │ +kawasaki │ │ │ │ +kitakyushu │ │ │ │ +higashitsuno │ │ │ │ +kitagawa │ │ │ │ +motoyama │ │ │ │ +nakamura │ │ │ │ +nishitosa │ │ │ │ +niyodogawa │ │ │ │ +tosashimizu │ │ │ │ +yusuhara │ │ │ │ +kumamoto │ │ │ │ +hitoyoshi │ │ │ │ +kamiamakusa │ │ │ │ +kumamoto │ │ │ │ +minamata │ │ │ │ +minamioguni │ │ │ │ +nishihara │ │ │ │ +takamori │ │ │ │ +yatsushiro │ │ │ │ +fukuchiyama │ │ │ │ +higashiyama │ │ │ │ +kumiyama │ │ │ │ +kyotamba │ │ │ │ +kyotanabe │ │ │ │ +kyotango │ │ │ │ +minamiyamashiro │ │ │ │ +nagaokakyo │ │ │ │ +oyamazaki │ │ │ │ +ujitawara │ │ │ │ +yamashina │ │ │ │ +kameyama │ │ │ │ +kisosaki │ │ │ │ +matsusaka │ │ │ │ +minamiise │ │ │ │ +ureshino │ │ │ │ +yokkaichi │ │ │ │ +furukawa │ │ │ │ +higashimatsushima │ │ │ │ +ishinomaki │ │ │ │ +kawasaki │ │ │ │ +kesennuma │ │ │ │ +marumori │ │ │ │ +matsushima │ │ │ │ +minamisanriku │ │ │ │ +shichikashuku │ │ │ │ +shiogama │ │ │ │ +shiroishi │ │ │ │ +yamamoto │ │ │ │ +miyazaki │ │ │ │ +kadogawa │ │ │ │ +kawaminami │ │ │ │ +kitagawa │ │ │ │ +kitakata │ │ │ │ +kobayashi │ │ │ │ +kunitomi │ │ │ │ +miyakonojo │ │ │ │ +miyazaki │ │ │ │ +morotsuka │ │ │ │ +nichinan │ │ │ │ +nishimera │ │ │ │ +shintomi │ │ │ │ +takaharu │ │ │ │ +takanabe │ │ │ │ +takazaki │ │ │ │ +agematsu │ │ │ │ +chikuhoku │ │ │ │ +karuizawa │ │ │ │ +kawakami │ │ │ │ +kisofukushima │ │ │ │ +kitaaiki │ │ │ │ +komagane │ │ │ │ +matsukawa │ │ │ │ +matsumoto │ │ │ │ +minamiaiki │ │ │ │ +minamimaki │ │ │ │ +minamiminowa │ │ │ │ +mochizuki │ │ │ │ +nakagawa │ │ │ │ +nozawaonsen │ │ │ │ +shimosuwa │ │ │ │ +shinanomachi │ │ │ │ +shiojiri │ │ │ │ +takamori │ │ │ │ +takayama │ │ │ │ +tateshina │ │ │ │ +togakushi │ │ │ │ +yamagata │ │ │ │ +yamanouchi │ │ │ │ +nagasaki │ │ │ │ +kawatana │ │ │ │ +kuchinotsu │ │ │ │ +matsuura │ │ │ │ +nagasaki │ │ │ │ +shimabara │ │ │ │ +shinkamigoto │ │ │ │ +tsushima │ │ │ │ +higashiyoshino │ │ │ │ +kamikitayama │ │ │ │ +kashihara │ │ │ │ +katsuragi │ │ │ │ +kawakami │ │ │ │ +kawanishi │ │ │ │ +kurotaki │ │ │ │ +nosegawa │ │ │ │ +shimoichi │ │ │ │ +shimokitayama │ │ │ │ +takatori │ │ │ │ +tawaramoto │ │ │ │ +yamatokoriyama │ │ │ │ +yamatotakada │ │ │ │ +itoigawa │ │ │ │ +izumozaki │ │ │ │ +kashiwazaki │ │ │ │ +minamiuonuma │ │ │ │ +murakami │ │ │ │ +sekikawa │ │ │ │ +tokamachi │ │ │ │ +bungoono │ │ │ │ +bungotakada │ │ │ │ +himeshima │ │ │ │ +kamitsue │ │ │ │ +kunisaki │ │ │ │ +asakuchi │ │ │ │ +hayashima │ │ │ │ +kagamino │ │ │ │ +kibichuo │ │ │ │ +kurashiki │ │ │ │ +nishiawakura │ │ │ │ +setouchi │ │ │ │ +takahashi │ │ │ │ +gushikami │ │ │ │ +ishigaki │ │ │ │ +ishikawa │ │ │ │ +kitadaito │ │ │ │ +kitanakagusuku │ │ │ │ +kumejima │ │ │ │ +kunigami │ │ │ │ +minamidaito │ │ │ │ +nakagusuku │ │ │ │ +nishihara │ │ │ │ +taketomi │ │ │ │ +tokashiki │ │ │ │ +tomigusuku │ │ │ │ +yonabaru │ │ │ │ +yonaguni │ │ │ │ +chihayaakasaka │ │ │ │ +fujiidera │ │ │ │ +habikino │ │ │ │ +higashiosaka │ │ │ │ +higashisumiyoshi │ │ │ │ +higashiyodogawa │ │ │ │ +hirakata │ │ │ │ +izumiotsu │ │ │ │ +izumisano │ │ │ │ +kashiwara │ │ │ │ +kawachinagano │ │ │ │ +kishiwada │ │ │ │ +kumatori │ │ │ │ +matsubara │ │ │ │ +moriguchi │ │ │ │ +neyagawa │ │ │ │ +osakasayama │ │ │ │ +shijonawate │ │ │ │ +shimamoto │ │ │ │ +takaishi │ │ │ │ +takatsuki │ │ │ │ +tondabayashi │ │ │ │ +toyonaka │ │ │ │ +fukudomi │ │ │ │ +hamatama │ │ │ │ +kamimine │ │ │ │ +kitagata │ │ │ │ +kitahata │ │ │ │ +nishiarita │ │ │ │ +shiroishi │ │ │ │ +yoshinogari │ │ │ │ +chichibu │ │ │ │ +fujimino │ │ │ │ +hatogaya │ │ │ │ +hatoyama │ │ │ │ +higashichichibu │ │ │ │ +higashimatsuyama │ │ │ │ +iwatsuki │ │ │ │ +kamiizumi │ │ │ │ +kamikawa │ │ │ │ +kamisato │ │ │ │ +kasukabe │ │ │ │ +kawaguchi │ │ │ │ +kawajima │ │ │ │ +kitamoto │ │ │ │ +koshigaya │ │ │ │ +kumagaya │ │ │ │ +matsubushi │ │ │ │ +miyashiro │ │ │ │ +moroyama │ │ │ │ +nagatoro │ │ │ │ +namegawa │ │ │ │ +shiraoka │ │ │ │ +tokigawa │ │ │ │ +tokorozawa │ │ │ │ +tsurugashima │ │ │ │ +yoshikawa │ │ │ │ +higashiomi │ │ │ │ +moriyama │ │ │ │ +nagahama │ │ │ │ +nishiazai │ │ │ │ +notogawa │ │ │ │ +omihachiman │ │ │ │ +takashima │ │ │ │ +takatsuki │ │ │ │ +torahime │ │ │ │ +toyosato │ │ │ │ +higashiizumo │ │ │ │ +kakinoki │ │ │ │ +nishinoshima │ │ │ │ +okinoshima │ │ │ │ +okuizumo │ │ │ │ +shizuoka │ │ │ │ +fujikawa │ │ │ │ +fujinomiya │ │ │ │ +hamamatsu │ │ │ │ +higashiizu │ │ │ │ +izunokuni │ │ │ │ +kakegawa │ │ │ │ +kawanehon │ │ │ │ +kikugawa │ │ │ │ +makinohara │ │ │ │ +matsuzaki │ │ │ │ +minamiizu │ │ │ │ +morimachi │ │ │ │ +nishiizu │ │ │ │ +omaezaki │ │ │ │ +shizuoka │ │ │ │ +ashikaga │ │ │ │ +kaminokawa │ │ │ │ +karasuyama │ │ │ │ +nasushiobara │ │ │ │ +nishikata │ │ │ │ +ohtawara │ │ │ │ +shimotsuke │ │ │ │ +takanezawa │ │ │ │ +utsunomiya │ │ │ │ +tokushima │ │ │ │ +komatsushima │ │ │ │ +matsushige │ │ │ │ +nakagawa │ │ │ │ +sanagochi │ │ │ │ +shishikui │ │ │ │ +tokushima │ │ │ │ +akishima │ │ │ │ +aogashima │ │ │ │ +hachioji │ │ │ │ +higashikurume │ │ │ │ +higashimurayama │ │ │ │ +higashiyamato │ │ │ │ +hinohara │ │ │ │ +itabashi │ │ │ │ +katsushika │ │ │ │ +kokubunji │ │ │ │ +kouzushima │ │ │ │ +kunitachi │ │ │ │ +musashimurayama │ │ │ │ +musashino │ │ │ │ +ogasawara │ │ │ │ +setagaya │ │ │ │ +shinagawa │ │ │ │ +shinjuku │ │ │ │ +suginami │ │ │ │ +tachikawa │ │ │ │ +kawahara │ │ │ │ +nichinan │ │ │ │ +sakaiminato │ │ │ │ +fukumitsu │ │ │ │ +funahashi │ │ │ │ +kamiichi │ │ │ │ +nakaniikawa │ │ │ │ +namerikawa │ │ │ │ +tateyama │ │ │ │ +wakayama │ │ │ │ +aridagawa │ │ │ │ +hashimoto │ │ │ │ +hirogawa │ │ │ │ +kamitonda │ │ │ │ +katsuragi │ │ │ │ +kinokawa │ │ │ │ +kitayama │ │ │ │ +kozagawa │ │ │ │ +kudoyama │ │ │ │ +kushimoto │ │ │ │ +nachikatsuura │ │ │ │ +shirahama │ │ │ │ +wakayama │ │ │ │ +xn--0trq7p7nn │ │ │ │ +xn--1ctwo │ │ │ │ +xn--1lqs03n │ │ │ │ +xn--1lqs71d │ │ │ │ +xn--2m4a15e │ │ │ │ +xn--32vp30h │ │ │ │ +xn--4it168d │ │ │ │ +xn--4it797k │ │ │ │ +xn--4pvxs │ │ │ │ +xn--5js045d │ │ │ │ +xn--5rtp49c │ │ │ │ +xn--5rtq34k │ │ │ │ +xn--6btw5a │ │ │ │ +xn--6orx2r │ │ │ │ +xn--7t0a264c │ │ │ │ +xn--8ltr62k │ │ │ │ +xn--8pvr4u │ │ │ │ +xn--c3s14m │ │ │ │ +xn--d5qv7z876c │ │ │ │ +xn--djrs72d6uy │ │ │ │ +xn--djty4k │ │ │ │ +xn--efvn9s │ │ │ │ +xn--ehqz56n │ │ │ │ +xn--elqq16h │ │ │ │ +xn--f6qx53a │ │ │ │ +xn--k7yn95e │ │ │ │ +xn--kbrq7o │ │ │ │ +xn--klt787d │ │ │ │ +xn--kltp7d │ │ │ │ +xn--kltx9a │ │ │ │ +xn--klty5x │ │ │ │ +xn--mkru45i │ │ │ │ +xn--nit225k │ │ │ │ +xn--ntso0iqx3a │ │ │ │ +xn--ntsq17g │ │ │ │ +xn--pssu33l │ │ │ │ +xn--qqqt11m │ │ │ │ +xn--rht27z │ │ │ │ +xn--rht3d │ │ │ │ +xn--rht61e │ │ │ │ +xn--rny31h │ │ │ │ +xn--tor131o │ │ │ │ +xn--uist22h │ │ │ │ +xn--uisz3g │ │ │ │ +xn--uuwu58a │ │ │ │ +xn--vgu402c │ │ │ │ +xn--zbx025d │ │ │ │ +yamagata │ │ │ │ +funagata │ │ │ │ +higashine │ │ │ │ +kaminoyama │ │ │ │ +kaneyama │ │ │ │ +kawanishi │ │ │ │ +mamurogawa │ │ │ │ +murayama │ │ │ │ +nakayama │ │ │ │ +nishikawa │ │ │ │ +obanazawa │ │ │ │ +sakegawa │ │ │ │ +shirataka │ │ │ │ +takahata │ │ │ │ +tsuruoka │ │ │ │ +yamagata │ │ │ │ +yamanobe │ │ │ │ +yonezawa │ │ │ │ +yamaguchi │ │ │ │ +kudamatsu │ │ │ │ +shimonoseki │ │ │ │ +tokuyama │ │ │ │ +yamanashi │ │ │ │ +fujikawa │ │ │ │ +fujikawaguchiko │ │ │ │ +fujiyoshida │ │ │ │ +hayakawa │ │ │ │ +ichikawamisato │ │ │ │ +minami-alps │ │ │ │ +nakamichi │ │ │ │ +narusawa │ │ │ │ +nirasaki │ │ │ │ +nishikatsura │ │ │ │ +tabayama │ │ │ │ +uenohara │ │ │ │ +yamanakako │ │ │ │ +yamanashi │ │ │ │ +yokohama │ │ │ │ +notaires │ │ │ │ +pharmaciens │ │ │ │ +veterinaire │ │ │ │ +blogspot │ │ │ │ +chungbuk │ │ │ │ +chungnam │ │ │ │ +gyeongbuk │ │ │ │ +gyeonggi │ │ │ │ +gyeongnam │ │ │ │ +lancaster │ │ │ │ +landrover │ │ │ │ +lifeinsurance │ │ │ │ +lifestyle │ │ │ │ +lighting │ │ │ │ +management │ │ │ │ +marketing │ │ │ │ +marriott │ │ │ │ +melbourne │ │ │ │ +memorial │ │ │ │ +microsoft │ │ │ │ +montblanc │ │ │ │ +mortgage │ │ │ │ +motorcycles │ │ │ │ +movistar │ │ │ │ +blogspot │ │ │ │ +multichoice │ │ │ │ +agriculture │ │ │ │ +airguard │ │ │ │ +ambulance │ │ │ │ +american │ │ │ │ +americana │ │ │ │ +americanantiques │ │ │ │ +americanart │ │ │ │ +amsterdam │ │ │ │ +annefrank │ │ │ │ +anthropology │ │ │ │ +antiques │ │ │ │ +aquarium │ │ │ │ +arboretum │ │ │ │ +archaeological │ │ │ │ +archaeology │ │ │ │ +architecture │ │ │ │ +artanddesign │ │ │ │ +artcenter │ │ │ │ +arteducation │ │ │ │ +artgallery │ │ │ │ +artsandcrafts │ │ │ │ +asmatart │ │ │ │ +assassination │ │ │ │ +association │ │ │ │ +astronomy │ │ │ │ +australia │ │ │ │ +automotive │ │ │ │ +aviation │ │ │ │ +baltimore │ │ │ │ +barcelona │ │ │ │ +baseball │ │ │ │ +beauxarts │ │ │ │ +beeldengeluid │ │ │ │ +bellevue │ │ │ │ +berkeley │ │ │ │ +birthplace │ │ │ │ +botanical │ │ │ │ +botanicalgarden │ │ │ │ +botanicgarden │ │ │ │ +brandywinevalley │ │ │ │ +britishcolumbia │ │ │ │ +broadcast │ │ │ │ +brussels │ │ │ │ +bruxelles │ │ │ │ +building │ │ │ │ +cadaques │ │ │ │ +california │ │ │ │ +cambridge │ │ │ │ +capebreton │ │ │ │ +cartoonart │ │ │ │ +casadelamoneda │ │ │ │ +chattanooga │ │ │ │ +cheltenham │ │ │ │ +chesapeakebay │ │ │ │ +children │ │ │ │ +childrens │ │ │ │ +childrensgarden │ │ │ │ +chiropractic │ │ │ │ +chocolate │ │ │ │ +christiansburg │ │ │ │ +cincinnati │ │ │ │ +civilisation │ │ │ │ +civilization │ │ │ │ +civilwar │ │ │ │ +coastaldefence │ │ │ │ +collection │ │ │ │ +colonialwilliamsburg │ │ │ │ +coloradoplateau │ │ │ │ +columbia │ │ │ │ +columbus │ │ │ │ +communication │ │ │ │ +communications │ │ │ │ +community │ │ │ │ +computer │ │ │ │ +computerhistory │ │ │ │ +contemporary │ │ │ │ +contemporaryart │ │ │ │ +copenhagen │ │ │ │ +corporation │ │ │ │ +corvette │ │ │ │ +countryestate │ │ │ │ +cranbrook │ │ │ │ +creation │ │ │ │ +cultural │ │ │ │ +culturalcenter │ │ │ │ +database │ │ │ │ +decorativearts │ │ │ │ +delaware │ │ │ │ +delmenhorst │ │ │ │ +dinosaur │ │ │ │ +discovery │ │ │ │ +donostia │ │ │ │ +eastafrica │ │ │ │ +eastcoast │ │ │ │ +education │ │ │ │ +educational │ │ │ │ +egyptian │ │ │ │ +eisenbahn │ │ │ │ +elvendrell │ │ │ │ +embroidery │ │ │ │ +encyclopedic │ │ │ │ +entomology │ │ │ │ +environment │ │ │ │ +environmentalconservation │ │ │ │ +epilepsy │ │ │ │ +ethnology │ │ │ │ +exhibition │ │ │ │ +farmequipment │ │ │ │ +farmstead │ │ │ │ +figueres │ │ │ │ +filatelia │ │ │ │ +finearts │ │ │ │ +flanders │ │ │ │ +fortmissoula │ │ │ │ +fortworth │ │ │ │ +foundation │ │ │ │ +francaise │ │ │ │ +frankfurt │ │ │ │ +franziskaner │ │ │ │ +freemasonry │ │ │ │ +freiburg │ │ │ │ +fribourg │ │ │ │ +fundacio │ │ │ │ +furniture │ │ │ │ +geelvinck │ │ │ │ +gemological │ │ │ │ +grandrapids │ │ │ │ +guernsey │ │ │ │ +halloffame │ │ │ │ +harvestcelebration │ │ │ │ +heimatunduhren │ │ │ │ +helsinki │ │ │ │ +hembygdsforbund │ │ │ │ +heritage │ │ │ │ +histoire │ │ │ │ +historical │ │ │ │ +historicalsociety │ │ │ │ +historichouses │ │ │ │ +historisch │ │ │ │ +historisches │ │ │ │ +historyofscience │ │ │ │ +horology │ │ │ │ +humanities │ │ │ │ +illustration │ │ │ │ +imageandsound │ │ │ │ +indianapolis │ │ │ │ +indianmarket │ │ │ │ +intelligence │ │ │ │ +interactive │ │ │ │ +isleofman │ │ │ │ +jefferson │ │ │ │ +jerusalem │ │ │ │ +jewishart │ │ │ │ +journalism │ │ │ │ +judygarland │ │ │ │ +juedisches │ │ │ │ +karikatur │ │ │ │ +koebenhavn │ │ │ │ +kunstsammlung │ │ │ │ +kunstunddesign │ │ │ │ +lancashire │ │ │ │ +lewismiller │ │ │ │ +livinghistory │ │ │ │ +localhistory │ │ │ │ +losangeles │ │ │ │ +loyalist │ │ │ │ +luxembourg │ │ │ │ +mallorca │ │ │ │ +manchester │ │ │ │ +mansions │ │ │ │ +maritime │ │ │ │ +maritimo │ │ │ │ +maryland │ │ │ │ +marylhurst │ │ │ │ +medizinhistorisches │ │ │ │ +memorial │ │ │ │ +mesaverde │ │ │ │ +michigan │ │ │ │ +midatlantic │ │ │ │ +military │ │ │ │ +minnesota │ │ │ │ +missoula │ │ │ │ +monmouth │ │ │ │ +monticello │ │ │ │ +montreal │ │ │ │ +motorcycle │ │ │ │ +muenchen │ │ │ │ +muenster │ │ │ │ +mulhouse │ │ │ │ +museumcenter │ │ │ │ +museumvereniging │ │ │ │ +national │ │ │ │ +nationalfirearms │ │ │ │ +nationalheritage │ │ │ │ +nativeamerican │ │ │ │ +naturalhistory │ │ │ │ +naturalhistorymuseum │ │ │ │ +naturalsciences │ │ │ │ +naturhistorisches │ │ │ │ +natuurwetenschappen │ │ │ │ +naumburg │ │ │ │ +nebraska │ │ │ │ +newhampshire │ │ │ │ +newjersey │ │ │ │ +newmexico │ │ │ │ +newspaper │ │ │ │ +nuernberg │ │ │ │ +nuremberg │ │ │ │ +oceanographic │ │ │ │ +oceanographique │ │ │ │ +oregontrail │ │ │ │ +paderborn │ │ │ │ +palmsprings │ │ │ │ +pasadena │ │ │ │ +pharmacy │ │ │ │ +philadelphia │ │ │ │ +philadelphiaarea │ │ │ │ +philately │ │ │ │ +photography │ │ │ │ +pittsburgh │ │ │ │ +planetarium │ │ │ │ +plantation │ │ │ │ +portland │ │ │ │ +portlligat │ │ │ │ +posts-and-telecommunications │ │ │ │ +preservation │ │ │ │ +presidio │ │ │ │ +railroad │ │ │ │ +research │ │ │ │ +resistance │ │ │ │ +riodejaneiro │ │ │ │ +rochester │ │ │ │ +saintlouis │ │ │ │ +salvadordali │ │ │ │ +salzburg │ │ │ │ +sandiego │ │ │ │ +sanfrancisco │ │ │ │ +santabarbara │ │ │ │ +santacruz │ │ │ │ +saskatchewan │ │ │ │ +savannahga │ │ │ │ +schlesisches │ │ │ │ +schoenbrunn │ │ │ │ +schokoladen │ │ │ │ +science-fiction │ │ │ │ +scienceandhistory │ │ │ │ +scienceandindustry │ │ │ │ +sciencecenter │ │ │ │ +sciencecenters │ │ │ │ +sciencehistory │ │ │ │ +sciences │ │ │ │ +sciencesnaturelles │ │ │ │ +scotland │ │ │ │ +settlement │ │ │ │ +settlers │ │ │ │ +sherbrooke │ │ │ │ +soundandvision │ │ │ │ +southcarolina │ │ │ │ +southwest │ │ │ │ +stalbans │ │ │ │ +starnberg │ │ │ │ +stateofdelaware │ │ │ │ +steiermark │ │ │ │ +stockholm │ │ │ │ +stpetersburg │ │ │ │ +stuttgart │ │ │ │ +surgeonshall │ │ │ │ +svizzera │ │ │ │ +technology │ │ │ │ +telekommunikation │ │ │ │ +television │ │ │ │ +timekeeping │ │ │ │ +topology │ │ │ │ +transport │ │ │ │ +undersea │ │ │ │ +university │ │ │ │ +usantiques │ │ │ │ +uscountryestate │ │ │ │ +usculture │ │ │ │ +usdecorativearts │ │ │ │ +usgarden │ │ │ │ +ushistory │ │ │ │ +uslivinghistory │ │ │ │ +versailles │ │ │ │ +virginia │ │ │ │ +vlaanderen │ │ │ │ +volkenkunde │ │ │ │ +wallonie │ │ │ │ +washingtondc │ │ │ │ +watch-and-clock │ │ │ │ +watchandclock │ │ │ │ +westfalen │ │ │ │ +wildlife │ │ │ │ +williamsburg │ │ │ │ +windmill │ │ │ │ +workshop │ │ │ │ +xn--9dbhblg6di │ │ │ │ +xn--comunicaes-v6a2o │ │ │ │ +xn--correios-e-telecomunicaes-ghc29a │ │ │ │ +xn--h1aegh │ │ │ │ +xn--lns-qla │ │ │ │ +yorkshire │ │ │ │ +yosemite │ │ │ │ +zoological │ │ │ │ +blogspot │ │ │ │ +mzansimagic │ │ │ │ +at-band-camp │ │ │ │ +azure-mobile │ │ │ │ +azurewebsites │ │ │ │ +broke-it │ │ │ │ +buyshouses │ │ │ │ +cloudapp │ │ │ │ +cloudfront │ │ │ │ +dnsalias │ │ │ │ +dontexist │ │ │ │ +dynalias │ │ │ │ +dynathome │ │ │ │ +endofinternet │ │ │ │ +ham-radio-op │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +in-the-band │ │ │ │ +is-a-chef │ │ │ │ +is-a-geek │ │ │ │ +isa-geek │ │ │ │ +kicks-ass │ │ │ │ +office-on-the │ │ │ │ +scrapper-site │ │ │ │ +sells-it │ │ │ │ +servebbs │ │ │ │ +serveftp │ │ │ │ +thruhere │ │ │ │ +blogspot │ │ │ │ +aarborte │ │ │ │ +akershus │ │ │ │ +aknoluokta │ │ │ │ +akrehamn │ │ │ │ +alaheadju │ │ │ │ +alstahaug │ │ │ │ +andasuolo │ │ │ │ +audnedaln │ │ │ │ +aurskog-holand │ │ │ │ +austevoll │ │ │ │ +austrheim │ │ │ │ +badaddja │ │ │ │ +bahcavuotna │ │ │ │ +bahccavuotna │ │ │ │ +balestrand │ │ │ │ +ballangen │ │ │ │ +balsfjord │ │ │ │ +batsfjord │ │ │ │ +bearalvahki │ │ │ │ +berlevag │ │ │ │ +birkenes │ │ │ │ +bjerkreim │ │ │ │ +blogspot │ │ │ │ +bremanger │ │ │ │ +bronnoysund │ │ │ │ +brumunddal │ │ │ │ +buskerud │ │ │ │ +cahcesuolo │ │ │ │ +davvenjarga │ │ │ │ +davvesiida │ │ │ │ +dielddanuorri │ │ │ │ +divtasvuodna │ │ │ │ +divttasvuotna │ │ │ │ +drangedal │ │ │ │ +egersund │ │ │ │ +eidfjord │ │ │ │ +eidsberg │ │ │ │ +eidsvoll │ │ │ │ +eigersund │ │ │ │ +engerdal │ │ │ │ +evenassi │ │ │ │ +evje-og-hornnes │ │ │ │ +flakstad │ │ │ │ +flatanger │ │ │ │ +flekkefjord │ │ │ │ +flesberg │ │ │ │ +folkebibl │ │ │ │ +fredrikstad │ │ │ │ +fylkesbibl │ │ │ │ +fyresdal │ │ │ │ +gaivuotna │ │ │ │ +gangaviika │ │ │ │ +giehtavuoatna │ │ │ │ +gildeskal │ │ │ │ +gjerdrum │ │ │ │ +gjerstad │ │ │ │ +gratangen │ │ │ │ +grimstad │ │ │ │ +guovdageaidnu │ │ │ │ +hagebostad │ │ │ │ +hammarfeasta │ │ │ │ +hammerfest │ │ │ │ +hattfjelldal │ │ │ │ +haugesund │ │ │ │ +xn--vler-qoa │ │ │ │ +hemsedal │ │ │ │ +hjartdal │ │ │ │ +hjelmeland │ │ │ │ +hokksund │ │ │ │ +holmestrand │ │ │ │ +holtalen │ │ │ │ +honefoss │ │ │ │ +hordaland │ │ │ │ +hornindal │ │ │ │ +hoyanger │ │ │ │ +hoylandet │ │ │ │ +hyllestad │ │ │ │ +jan-mayen │ │ │ │ +jessheim │ │ │ │ +jevnaker │ │ │ │ +jorpeland │ │ │ │ +karasjohka │ │ │ │ +karasjok │ │ │ │ +kautokeino │ │ │ │ +kirkenes │ │ │ │ +kongsberg │ │ │ │ +kongsvinger │ │ │ │ +kopervik │ │ │ │ +kraanghke │ │ │ │ +kristiansand │ │ │ │ +kristiansund │ │ │ │ +krodsherad │ │ │ │ +krokstadelva │ │ │ │ +kvafjord │ │ │ │ +kvalsund │ │ │ │ +kvanangen │ │ │ │ +kvinesdal │ │ │ │ +kvinnherad │ │ │ │ +kviteseid │ │ │ │ +laakesvuemie │ │ │ │ +langevag │ │ │ │ +lavangen │ │ │ │ +leangaviika │ │ │ │ +leikanger │ │ │ │ +leirfjord │ │ │ │ +levanger │ │ │ │ +lillehammer │ │ │ │ +lillesand │ │ │ │ +lindesnes │ │ │ │ +lodingen │ │ │ │ +lorenskog │ │ │ │ +malatvuopmi │ │ │ │ +marnardal │ │ │ │ +masfjorden │ │ │ │ +matta-varjjat │ │ │ │ +midtre-gauldal │ │ │ │ +mjondalen │ │ │ │ +mo-i-rana │ │ │ │ +more-og-romsdal │ │ │ │ +moskenes │ │ │ │ +naamesjevuemie │ │ │ │ +namdalseid │ │ │ │ +namsskogan │ │ │ │ +nannestad │ │ │ │ +narviika │ │ │ │ +naustdal │ │ │ │ +navuotna │ │ │ │ +nedre-eiker │ │ │ │ +nesodden │ │ │ │ +nesoddtangen │ │ │ │ +nissedal │ │ │ │ +nittedal │ │ │ │ +nord-aurdal │ │ │ │ +nord-fron │ │ │ │ +nord-odal │ │ │ │ +nordkapp │ │ │ │ +nordland │ │ │ │ +xn--b-5ga │ │ │ │ +xn--hery-ira │ │ │ │ +nordre-land │ │ │ │ +nordreisa │ │ │ │ +nore-og-uvdal │ │ │ │ +notodden │ │ │ │ +notteroy │ │ │ │ +omasvuotna │ │ │ │ +oppegard │ │ │ │ +orkanger │ │ │ │ +ostre-toten │ │ │ │ +overhalla │ │ │ │ +ovre-eiker │ │ │ │ +oygarden │ │ │ │ +oystre-slidre │ │ │ │ +porsanger │ │ │ │ +porsangu │ │ │ │ +porsgrunn │ │ │ │ +rahkkeravju │ │ │ │ +rakkestad │ │ │ │ +ralingen │ │ │ │ +randaberg │ │ │ │ +rendalen │ │ │ │ +rennesoy │ │ │ │ +ringerike │ │ │ │ +ringsaker │ │ │ │ +salangen │ │ │ │ +samnanger │ │ │ │ +sandefjord │ │ │ │ +sandnessjoen │ │ │ │ +sarpsborg │ │ │ │ +sauherad │ │ │ │ +skanland │ │ │ │ +skedsmokorset │ │ │ │ +skiptvet │ │ │ │ +skjervoy │ │ │ │ +snillfjord │ │ │ │ +sondre-land │ │ │ │ +songdalen │ │ │ │ +sor-aurdal │ │ │ │ +sor-fron │ │ │ │ +sor-odal │ │ │ │ +sor-varanger │ │ │ │ +sorreisa │ │ │ │ +sortland │ │ │ │ +spjelkavik │ │ │ │ +spydeberg │ │ │ │ +stathelle │ │ │ │ +stavanger │ │ │ │ +steinkjer │ │ │ │ +stjordal │ │ │ │ +stjordalshalsen │ │ │ │ +stor-elvdal │ │ │ │ +storfjord │ │ │ │ +surnadal │ │ │ │ +svalbard │ │ │ │ +sykkylven │ │ │ │ +tananger │ │ │ │ +telemark │ │ │ │ +xn--b-5ga │ │ │ │ +tingvoll │ │ │ │ +tjeldsund │ │ │ │ +tonsberg │ │ │ │ +troandin │ │ │ │ +trogstad │ │ │ │ +trondheim │ │ │ │ +tvedestrand │ │ │ │ +tysfjord │ │ │ │ +ullensaker │ │ │ │ +ullensvang │ │ │ │ +vanylven │ │ │ │ +vegarshei │ │ │ │ +vennesla │ │ │ │ +vestfold │ │ │ │ +vestre-slidre │ │ │ │ +vestre-toten │ │ │ │ +vestvagoy │ │ │ │ +vevelstad │ │ │ │ +vindafjord │ │ │ │ +vossevangen │ │ │ │ +xn--andy-ira │ │ │ │ +xn--asky-ira │ │ │ │ +xn--aurskog-hland-jnb │ │ │ │ +xn--avery-yua │ │ │ │ +xn--bdddj-mrabd │ │ │ │ +xn--bearalvhki-y4a │ │ │ │ +xn--berlevg-jxa │ │ │ │ +xn--bhcavuotna-s4a │ │ │ │ +xn--bhccavuotna-k7a │ │ │ │ +xn--bidr-5nac │ │ │ │ +xn--bievt-0qa │ │ │ │ +xn--bjarky-fya │ │ │ │ +xn--bjddar-pta │ │ │ │ +xn--blt-elab │ │ │ │ +xn--bmlo-gra │ │ │ │ +xn--bod-2na │ │ │ │ +xn--brnny-wuac │ │ │ │ +xn--brnnysund-m8ac │ │ │ │ +xn--brum-voa │ │ │ │ +xn--btsfjord-9za │ │ │ │ +xn--davvenjrga-y4a │ │ │ │ +xn--dnna-gra │ │ │ │ +xn--drbak-wua │ │ │ │ +xn--dyry-ira │ │ │ │ +xn--eveni-0qa01ga │ │ │ │ +xn--finny-yua │ │ │ │ +xn--fjord-lra │ │ │ │ +xn--fl-zia │ │ │ │ +xn--flor-jra │ │ │ │ +xn--frde-gra │ │ │ │ +xn--frna-woa │ │ │ │ +xn--frya-hra │ │ │ │ +xn--ggaviika-8ya47h │ │ │ │ +xn--gildeskl-g0a │ │ │ │ +xn--givuotna-8ya │ │ │ │ +xn--gjvik-wua │ │ │ │ +xn--gls-elac │ │ │ │ +xn--h-2fa │ │ │ │ +xn--hbmer-xqa │ │ │ │ +xn--hcesuolo-7ya35b │ │ │ │ +xn--hgebostad-g3a │ │ │ │ +xn--hmmrfeasta-s4ac │ │ │ │ +xn--hnefoss-q1a │ │ │ │ +xn--hobl-ira │ │ │ │ +xn--holtlen-hxa │ │ │ │ +xn--hpmir-xqa │ │ │ │ +xn--hyanger-q1a │ │ │ │ +xn--hylandet-54a │ │ │ │ +xn--indery-fya │ │ │ │ +xn--jlster-bya │ │ │ │ +xn--jrpeland-54a │ │ │ │ +xn--karmy-yua │ │ │ │ +xn--kfjord-iua │ │ │ │ +xn--klbu-woa │ │ │ │ +xn--koluokta-7ya57h │ │ │ │ +xn--krager-gya │ │ │ │ +xn--kranghke-b0a │ │ │ │ +xn--krdsherad-m8a │ │ │ │ +xn--krehamn-dxa │ │ │ │ +xn--krjohka-hwab49j │ │ │ │ +xn--ksnes-uua │ │ │ │ +xn--kvfjord-nxa │ │ │ │ +xn--kvitsy-fya │ │ │ │ +xn--kvnangen-k0a │ │ │ │ +xn--l-1fa │ │ │ │ +xn--laheadju-7ya │ │ │ │ +xn--langevg-jxa │ │ │ │ +xn--ldingen-q1a │ │ │ │ +xn--leagaviika-52b │ │ │ │ +xn--lesund-hua │ │ │ │ +xn--lgrd-poac │ │ │ │ +xn--lhppi-xqa │ │ │ │ +xn--linds-pra │ │ │ │ +xn--loabt-0qa │ │ │ │ +xn--lrdal-sra │ │ │ │ +xn--lrenskog-54a │ │ │ │ +xn--lt-liac │ │ │ │ +xn--lten-gra │ │ │ │ +xn--lury-ira │ │ │ │ +xn--mely-ira │ │ │ │ +xn--merker-kua │ │ │ │ +xn--mjndalen-64a │ │ │ │ +xn--mlatvuopmi-s4a │ │ │ │ +xn--mli-tla │ │ │ │ +xn--mlselv-iua │ │ │ │ +xn--moreke-jua │ │ │ │ +xn--mosjen-eya │ │ │ │ +xn--mot-tla │ │ │ │ +xn--mre-og-romsdal-qqb │ │ │ │ +xn--hery-ira │ │ │ │ +xn--msy-ula0h │ │ │ │ +xn--mtta-vrjjat-k7af │ │ │ │ +xn--muost-0qa │ │ │ │ +xn--nmesjevuemie-tcba │ │ │ │ +xn--nry-yla5g │ │ │ │ +xn--nttery-byae │ │ │ │ +xn--nvuotna-hwa │ │ │ │ +xn--oppegrd-ixa │ │ │ │ +xn--ostery-fya │ │ │ │ +xn--osyro-wua │ │ │ │ +xn--porsgu-sta26f │ │ │ │ +xn--rady-ira │ │ │ │ +xn--rdal-poa │ │ │ │ +xn--rde-ula │ │ │ │ +xn--rdy-0nab │ │ │ │ +xn--rennesy-v1a │ │ │ │ +xn--rhkkervju-01af │ │ │ │ +xn--rholt-mra │ │ │ │ +xn--risa-5na │ │ │ │ +xn--risr-ira │ │ │ │ +xn--rland-uua │ │ │ │ +xn--rlingen-mxa │ │ │ │ +xn--rmskog-bya │ │ │ │ +xn--rros-gra │ │ │ │ +xn--rskog-uua │ │ │ │ +xn--rst-0na │ │ │ │ +xn--rsta-fra │ │ │ │ +xn--ryken-vua │ │ │ │ +xn--ryrvik-bya │ │ │ │ +xn--s-1fa │ │ │ │ +xn--sandnessjen-ogb │ │ │ │ +xn--sandy-yua │ │ │ │ +xn--seral-lra │ │ │ │ +xn--sgne-gra │ │ │ │ +xn--skierv-uta │ │ │ │ +xn--skjervy-v1a │ │ │ │ +xn--skjk-soa │ │ │ │ +xn--sknit-yqa │ │ │ │ +xn--sknland-fxa │ │ │ │ +xn--slat-5na │ │ │ │ +xn--slt-elab │ │ │ │ +xn--smla-hra │ │ │ │ +xn--smna-gra │ │ │ │ +xn--snase-nra │ │ │ │ +xn--sndre-land-0cb │ │ │ │ +xn--snes-poa │ │ │ │ +xn--snsa-roa │ │ │ │ +xn--sr-aurdal-l8a │ │ │ │ +xn--sr-fron-q1a │ │ │ │ +xn--sr-odal-q1a │ │ │ │ +xn--sr-varanger-ggb │ │ │ │ +xn--srfold-bya │ │ │ │ +xn--srreisa-q1a │ │ │ │ +xn--srum-gra │ │ │ │ +xn--stfold-9xa │ │ │ │ +xn--vler-qoa │ │ │ │ +xn--stjrdal-s1a │ │ │ │ +xn--stjrdalshalsen-sqb │ │ │ │ +xn--stre-toten-zcb │ │ │ │ +xn--tjme-hra │ │ │ │ +xn--tnsberg-q1a │ │ │ │ +xn--trany-yua │ │ │ │ +xn--trgstad-r1a │ │ │ │ +xn--trna-woa │ │ │ │ +xn--troms-zua │ │ │ │ +xn--tysvr-vra │ │ │ │ +xn--unjrga-rta │ │ │ │ +xn--vads-jra │ │ │ │ +xn--vard-jra │ │ │ │ +xn--vegrshei-c0a │ │ │ │ +xn--vestvgy-ixa6o │ │ │ │ +xn--vg-yiab │ │ │ │ +xn--vgan-qoa │ │ │ │ +xn--vgsy-qoa0j │ │ │ │ +xn--vre-eiker-k8a │ │ │ │ +xn--vrggt-xqad │ │ │ │ +xn--vry-yla5g │ │ │ │ +xn--yer-zna │ │ │ │ +xn--ygarden-p1a │ │ │ │ +xn--ystre-slidre-ujb │ │ │ │ +merseine │ │ │ │ +shacknet │ │ │ │ +blogspot │ │ │ │ +parliament │ │ │ │ +xn--mori-qsa │ │ │ │ +blogsite │ │ │ │ +boldlygoingnowhere │ │ │ │ +dnsalias │ │ │ │ +doesntexist │ │ │ │ +dontexist │ │ │ │ +dynalias │ │ │ │ +endofinternet │ │ │ │ +endoftheinternet │ │ │ │ +game-host │ │ │ │ +hobby-site │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +is-a-bruinsfan │ │ │ │ +is-a-candidate │ │ │ │ +is-a-celticsfan │ │ │ │ +is-a-chef │ │ │ │ +is-a-geek │ │ │ │ +is-a-knight │ │ │ │ +is-a-linux-user │ │ │ │ +is-a-patsfan │ │ │ │ +is-a-soxfan │ │ │ │ +is-found │ │ │ │ +is-saved │ │ │ │ +is-very-bad │ │ │ │ +is-very-evil │ │ │ │ +is-very-good │ │ │ │ +is-very-nice │ │ │ │ +is-very-sweet │ │ │ │ +isa-geek │ │ │ │ +kicks-ass │ │ │ │ +misconfused │ │ │ │ +readmyblog │ │ │ │ +sellsyourhome │ │ │ │ +servebbs │ │ │ │ +serveftp │ │ │ │ +servegame │ │ │ │ +stuff-4-sale │ │ │ │ +orientexpress │ │ │ │ +pamperedchef │ │ │ │ +partners │ │ │ │ +passagens │ │ │ │ +pharmacy │ │ │ │ +photography │ │ │ │ +pictures │ │ │ │ +augustow │ │ │ │ +babia-gora │ │ │ │ +bialowieza │ │ │ │ +bialystok │ │ │ │ +bieszczady │ │ │ │ +boleslawiec │ │ │ │ +bydgoszcz │ │ │ │ +dlugoleka │ │ │ │ +starostwo │ │ │ │ +jaworzno │ │ │ │ +jelenia-gora │ │ │ │ +katowice │ │ │ │ +kazimierz-dolny │ │ │ │ +kobierzyce │ │ │ │ +kolobrzeg │ │ │ │ +konskowola │ │ │ │ +limanowa │ │ │ │ +malopolska │ │ │ │ +mazowsze │ │ │ │ +nieruchomosci │ │ │ │ +nowaruda │ │ │ │ +ostroleka │ │ │ │ +ostrowiec │ │ │ │ +ostrowwlkp │ │ │ │ +podlasie │ │ │ │ +polkowice │ │ │ │ +pomorskie │ │ │ │ +prochowice │ │ │ │ +pruszkow │ │ │ │ +przeworsk │ │ │ │ +rawa-maz │ │ │ │ +realestate │ │ │ │ +sosnowiec │ │ │ │ +stalowa-wola │ │ │ │ +starachowice │ │ │ │ +stargard │ │ │ │ +swidnica │ │ │ │ +swiebodzin │ │ │ │ +swinoujscie │ │ │ │ +szczecin │ │ │ │ +szczytno │ │ │ │ +tarnobrzeg │ │ │ │ +turystyka │ │ │ │ +walbrzych │ │ │ │ +warszawa │ │ │ │ +wloclawek │ │ │ │ +wodzislaw │ │ │ │ +zachpomor │ │ │ │ +zakopane │ │ │ │ +zgorzelec │ │ │ │ +plumbing │ │ │ │ +productions │ │ │ │ +properties │ │ │ │ +property │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +redstone │ │ │ │ +redumbrella │ │ │ │ +reliance │ │ │ │ +republican │ │ │ │ +restaurant │ │ │ │ +blogspot │ │ │ │ +arkhangelsk │ │ │ │ +astrakhan │ │ │ │ +bashkiria │ │ │ │ +belgorod │ │ │ │ +blogspot │ │ │ │ +buryatia │ │ │ │ +chelyabinsk │ │ │ │ +chukotka │ │ │ │ +chuvashia │ │ │ │ +dagestan │ │ │ │ +joshkar-ola │ │ │ │ +k-uralsk │ │ │ │ +kalmykia │ │ │ │ +kamchatka │ │ │ │ +kemerovo │ │ │ │ +khabarovsk │ │ │ │ +khakassia │ │ │ │ +kostroma │ │ │ │ +krasnoyarsk │ │ │ │ +kustanai │ │ │ │ +magnitka │ │ │ │ +mordovia │ │ │ │ +murmansk │ │ │ │ +nakhodka │ │ │ │ +novosibirsk │ │ │ │ +orenburg │ │ │ │ +pyatigorsk │ │ │ │ +rubtsovsk │ │ │ │ +sakhalin │ │ │ │ +simbirsk │ │ │ │ +smolensk │ │ │ │ +stavropol │ │ │ │ +tatarstan │ │ │ │ +tsaritsyn │ │ │ │ +udmurtia │ │ │ │ +ulan-ude │ │ │ │ +vladikavkaz │ │ │ │ +vladimir │ │ │ │ +vladivostok │ │ │ │ +volgograd │ │ │ │ +voronezh │ │ │ │ +yaroslavl │ │ │ │ +yekaterinburg │ │ │ │ +yuzhno-sakhalinsk │ │ │ │ +saarland │ │ │ │ +sandvikcoromant │ │ │ │ +scholarships │ │ │ │ +blogspot │ │ │ │ +kommunalforbund │ │ │ │ +naturbruksgymn │ │ │ │ +services │ │ │ │ +blogspot │ │ │ │ +platform │ │ │ │ +blogspot │ │ │ │ +software │ │ │ │ +solutions │ │ │ │ +spreadbetting │ │ │ │ +consulado │ │ │ │ +embaixada │ │ │ │ +principe │ │ │ │ +statebank │ │ │ │ +stcgroup │ │ │ │ +stockholm │ │ │ │ +arkhangelsk │ │ │ │ +balashov │ │ │ │ +bashkiria │ │ │ │ +dagestan │ │ │ │ +kalmykia │ │ │ │ +khakassia │ │ │ │ +krasnodar │ │ │ │ +mordovia │ │ │ │ +murmansk │ │ │ │ +pokrovsk │ │ │ │ +togliatti │ │ │ │ +vladikavkaz │ │ │ │ +vladimir │ │ │ │ +supersport │ │ │ │ +supplies │ │ │ │ +symantec │ │ │ │ +tatamotors │ │ │ │ +blogspot │ │ │ │ +technology │ │ │ │ +telecity │ │ │ │ +telefonica │ │ │ │ +blogspot │ │ │ │ +training │ │ │ │ +travelers │ │ │ │ +travelersinsurance │ │ │ │ +better-than │ │ │ │ +on-the-web │ │ │ │ +worse-than │ │ │ │ +blogspot │ │ │ │ +xn--czrw28b │ │ │ │ +xn--uc0atv │ │ │ │ +xn--zf0ao64a │ │ │ │ +cherkassy │ │ │ │ +cherkasy │ │ │ │ +chernigov │ │ │ │ +chernihiv │ │ │ │ +chernivtsi │ │ │ │ +chernovtsy │ │ │ │ +dnepropetrovsk │ │ │ │ +dnipropetrovsk │ │ │ │ +ivano-frankivsk │ │ │ │ +khmelnitskiy │ │ │ │ +khmelnytskyi │ │ │ │ +kirovograd │ │ │ │ +mykolaiv │ │ │ │ +nikolaev │ │ │ │ +sebastopol │ │ │ │ +sevastopol │ │ │ │ +ternopil │ │ │ │ +uzhgorod │ │ │ │ +vinnytsia │ │ │ │ +zaporizhzhe │ │ │ │ +zaporizhzhia │ │ │ │ +zhitomir │ │ │ │ +zhytomyr │ │ │ │ +blogspot │ │ │ │ +university │ │ │ │ +land-4-sale │ │ │ │ +stuff-4-sale │ │ │ │ +vacations │ │ │ │ +ventures │ │ │ │ +versicherung │ │ │ │ +vistaprint │ │ │ │ +vlaanderen │ │ │ │ +weatherchannel │ │ │ │ +williamhill │ │ │ │ +xn--11b4c3d │ │ │ │ +xn--1ck2e1b │ │ │ │ +xn--1qqw23a │ │ │ │ +xn--30rr7y │ │ │ │ +xn--3bst00m │ │ │ │ +xn--3ds443g │ │ │ │ +xn--3e0b707e │ │ │ │ +xn--3pxu8k │ │ │ │ +xn--42c2d9a │ │ │ │ +xn--45brj9c │ │ │ │ +xn--45q11c │ │ │ │ +xn--4gbrim │ │ │ │ +xn--54b7fta0cc │ │ │ │ +xn--55qw42g │ │ │ │ +xn--55qx5d │ │ │ │ +xn--5tzm5g │ │ │ │ +xn--6frz82g │ │ │ │ +xn--6qq986b3xl │ │ │ │ +xn--80adxhks │ │ │ │ +xn--80ao21a │ │ │ │ +xn--80asehdb │ │ │ │ +xn--80aswg │ │ │ │ +xn--8y0a063a │ │ │ │ +xn--90a3ac │ │ │ │ +xn--80au │ │ │ │ +xn--90azh │ │ │ │ +xn--c1avg │ │ │ │ +xn--d1at │ │ │ │ +xn--o1ac │ │ │ │ +xn--o1ach │ │ │ │ +xn--9dbq2a │ │ │ │ +xn--9et52u │ │ │ │ +xn--9krt00a │ │ │ │ +xn--b4w605ferd │ │ │ │ +xn--bck1b9a5dre4c │ │ │ │ +xn--c1avg │ │ │ │ +xn--c2br7g │ │ │ │ +xn--cck2b3b │ │ │ │ +xn--cg4bki │ │ │ │ +xn--clchc0ea0b2g2a9gcd │ │ │ │ +xn--czr694b │ │ │ │ +xn--czrs0t │ │ │ │ +xn--czru2d │ │ │ │ +xn--d1acj3b │ │ │ │ +xn--eckvdtc9d │ │ │ │ +xn--efvy88h │ │ │ │ +xn--estv75g │ │ │ │ +xn--fhbei │ │ │ │ +xn--fiq228c5hs │ │ │ │ +xn--fiq64b │ │ │ │ +xn--fiqs8s │ │ │ │ +xn--fiqz9s │ │ │ │ +xn--fjq720a │ │ │ │ +xn--flw351e │ │ │ │ +xn--fpcrj9c3d │ │ │ │ +xn--fzc2c9e2c │ │ │ │ +xn--g2xx48c │ │ │ │ +xn--gckr3f0f │ │ │ │ +xn--gecrj9c │ │ │ │ +xn--h2brj9c │ │ │ │ +xn--hxt814e │ │ │ │ +xn--i1b6b1a6a2e │ │ │ │ +xn--imr513n │ │ │ │ +xn--io0a7i │ │ │ │ +xn--j1aef │ │ │ │ +xn--j1amh │ │ │ │ +xn--j6w193g │ │ │ │ +xn--jlq61u9w7b │ │ │ │ +xn--jvr189m │ │ │ │ +xn--kcrx77d1x4a │ │ │ │ +xn--kprw13d │ │ │ │ +xn--kpry57d │ │ │ │ +xn--kpu716f │ │ │ │ +xn--kput3i │ │ │ │ +xn--l1acc │ │ │ │ +xn--lgbbat1ad8j │ │ │ │ +xn--mgb2ddes │ │ │ │ +xn--mgb9awbf │ │ │ │ +xn--mgba3a3ejt │ │ │ │ +xn--mgba3a4f16a │ │ │ │ +xn--mgba3a4fra │ │ │ │ +xn--mgbaam7a8h │ │ │ │ +xn--mgbab2bd │ │ │ │ +xn--mgbayh7gpa │ │ │ │ +xn--mgbb9fbpob │ │ │ │ +xn--mgbbh1a71e │ │ │ │ +xn--mgbc0a9azcg │ │ │ │ +xn--mgberp4a5d4a87g │ │ │ │ +xn--mgberp4a5d4ar │ │ │ │ +xn--mgbqly7c0a67fbc │ │ │ │ +xn--mgbqly7cvafr │ │ │ │ +xn--mgbt3dhd │ │ │ │ +xn--mgbtf8fl │ │ │ │ +xn--mgbx4cd0ab │ │ │ │ +xn--mk1bu44c │ │ │ │ +xn--mxtq1m │ │ │ │ +xn--ngbc5azd │ │ │ │ +xn--ngbe9e0a │ │ │ │ +xn--nnx388a │ │ │ │ +xn--node │ │ │ │ +xn--nqv7f │ │ │ │ +xn--nqv7fs00ema │ │ │ │ +xn--nyqy26a │ │ │ │ +xn--o3cw4h │ │ │ │ +xn--ogbpf8fl │ │ │ │ +xn--p1acf │ │ │ │ +xn--p1ai │ │ │ │ +xn--pbt977c │ │ │ │ +xn--pgbs0dh │ │ │ │ +xn--pssy2u │ │ │ │ +xn--q9jyb4c │ │ │ │ +xn--qcka1pmc │ │ │ │ +xn--rhqv96g │ │ │ │ +xn--rovu88b │ │ │ │ +xn--s9brj9c │ │ │ │ +xn--ses554g │ │ │ │ +xn--t60b56a │ │ │ │ +xn--tckwe │ │ │ │ +xn--unup4y │ │ │ │ +xn--vermgensberater-ctb │ │ │ │ +xn--vermgensberatung-pwb │ │ │ │ +xn--vhquv │ │ │ │ +xn--vuq861b │ │ │ │ +xn--wgbh1c │ │ │ │ +xn--wgbl6a │ │ │ │ +xn--xhq521b │ │ │ │ +xn--xkc2al3hye2a │ │ │ │ +xn--xkc2dl3a5ee0h │ │ │ │ +xn--yfro4i67o │ │ │ │ +xn--ygbi2ammx │ │ │ │ +xn--zfr164b │ │ │ │ +yodobashi │ │ │ │ +yokohama │ │ │ │ +kawasaki │ │ │ │ +kitakyushu │ │ │ │ +yokohama │ │ │ │ +teledata │ │ │ │ +Network.PublicSuffixList.DataStructure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.PublicSuffixList.Serialize │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ Data.Streaming.ByteString.Builder │ │ │ │ streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ Data.Streaming.ByteString.Builder.Buffer │ │ │ │ streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.ByteString.Builder.Buffer.Buffer │ │ │ │ getSocketFamilyTCP: can't happen │ │ │ │ bindPort: addrs is empty │ │ │ │ @@ -21211,41 +23200,178 @@ │ │ │ │ process-1.6.26.1-inplace:System.Process.Common.CreatePipe │ │ │ │ process-1.6.26.1-inplace:System.Process.Common.NoStream │ │ │ │ process-1.6.26.1-inplace:System.Process.Common.ShellCommand │ │ │ │ process-1.6.26.1-inplace:System.Process.Common.RawCommand │ │ │ │ process-1.6.26.1-inplace │ │ │ │ System.Process.Posix │ │ │ │ libraries/process/System/Process/Posix.hs │ │ │ │ -'ConcurrentlyE │ │ │ │ -ConcurrentlyE │ │ │ │ -'Concurrently │ │ │ │ -Concurrently │ │ │ │ -'ExceptionInLinkedThread │ │ │ │ -'AsyncCancelled │ │ │ │ -waitAnySTM: invalid argument: input list must be non-empty │ │ │ │ -waitAnyCatchSTM: invalid argument: input list must be non-empty │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -./Control/Concurrent/Async/Internal.hs │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ -Control.Concurrent.Async.Internal │ │ │ │ -AsyncCancelled │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ -Network.Socket.BufferPool.Buffer │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ -Network.Socket.BufferPool.Recv │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ -'BufferPool │ │ │ │ -BufferPool │ │ │ │ -Network.Socket.BufferPool.Types │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M:Network.Socket.BufferPool.Types.BufferPool │ │ │ │ +System.Random │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ +StdGen {unStdGen = │ │ │ │ +StateGen {unStateGen = │ │ │ │ +'StateGen │ │ │ │ +StateGen │ │ │ │ +'C:RandomGen │ │ │ │ +RandomGen │ │ │ │ +UniformRange │ │ │ │ +GUniform │ │ │ │ +'StateGenM │ │ │ │ +StateGenM │ │ │ │ +FrozenGen │ │ │ │ +'C:StatefulGen │ │ │ │ +StatefulGen │ │ │ │ +System.Random.Internal │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ +'C:Finite │ │ │ │ +Cardinality │ │ │ │ +GFinite: V1 has no inhabitants │ │ │ │ +src/System/Random/GFinite.hs │ │ │ │ +System.Random.GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +src/System/Random/SplitMix.hs │ │ │ │ +System.Random.SplitMix │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +src/System/Random/SplitMix32.hs │ │ │ │ +System.Random.SplitMix32 │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ +end of input │ │ │ │ +Arg: eta │ │ │ │ +Type: ParseError -> Identity b │ │ │ │ +In module `Network.URI' │ │ │ │ +IPv6 address │ │ │ │ +IPv4 Address │ │ │ │ +Name character │ │ │ │ +uriRegName │ │ │ │ +uriUserInfo │ │ │ │ +Network.URI.URIAuth │ │ │ │ +uriFragment │ │ │ │ +uriQuery │ │ │ │ +uriAuthority │ │ │ │ +uriScheme │ │ │ │ +Network.URI.URI │ │ │ │ +'URIAuth │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +!$&'()*+,;= │ │ │ │ +, uriPort = │ │ │ │ +, uriRegName = │ │ │ │ +uriUserInfo = │ │ │ │ +URIAuth { │ │ │ │ +Decimal octet value too large │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ +Network.URI │ │ │ │ +./Network/URI.hs │ │ │ │ +IP address literal │ │ │ │ +Registered name │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ +Text.Parsec.Char │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +white space │ │ │ │ +uppercase letter │ │ │ │ +lowercase letter │ │ │ │ +letter or digit │ │ │ │ +hexadecimal digit │ │ │ │ +octal digit │ │ │ │ +new-line │ │ │ │ +lf new-line │ │ │ │ +crlf new-line │ │ │ │ +Text.Parsec.Combinator │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ + backtracked │ │ │ │ +end of input │ │ │ │ +'ParseError │ │ │ │ +'Message │ │ │ │ +'UnExpect │ │ │ │ +'SysUnExpect │ │ │ │ +toEnum is undefined for Message │ │ │ │ +end of input │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Error │ │ │ │ +ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ +, column │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SourcePos │ │ │ │ +Text.Parsec.Pos.SourcePos │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Pos │ │ │ │ +SourcePos │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ +'C:Stream │ │ │ │ +'Consumed │ │ │ │ +Consumed │ │ │ │ +Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ +libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ +Text.Parsec.Prim │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +fromList │ │ │ │ +parse error at │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +IPv4 field list length != 4 │ │ │ │ +enumFromThenTo: Incompatible IP families │ │ │ │ +enumFromTo: Incompatible IP families │ │ │ │ +enumFromThen: Incompatible IP families │ │ │ │ +toIPv6 field list length != 8 │ │ │ │ +ip4ToIp6 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +Data.IP.Addr.IPv4 │ │ │ │ +Data.IP.Addr.IPv6 │ │ │ │ +Data.IP.Addr.IP │ │ │ │ +toIPv6b field list length != 16 │ │ │ │ +./Data/IP/Addr.hs │ │ │ │ +Data.IP.Addr │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1 │ │ │ │ +errorEmptyList │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.List │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv4 │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv6 │ │ │ │ Network.Socket.Internal │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ etwork.Socket.recvBuf │ │ │ │ Network.Socket.recvBuf │ │ │ │ non-positive length │ │ │ │ etwork.Socket.recvBufFrom │ │ │ │ Network.Socket.recvBufFrom │ │ │ │ @@ -21519,606 +23645,14 @@ │ │ │ │ , cmsgHdrType = │ │ │ │ , cmsgHdrLevel = │ │ │ │ CmsgHdr {cmsgHdrLen = │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Posix.CmsgHdr.CmsgHdr │ │ │ │ Network.Socket.Posix.IOVec │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Posix.IOVec.IOVec │ │ │ │ -'EncodeOptions │ │ │ │ -EncodeOptions │ │ │ │ -src/Data/Yaml.hs │ │ │ │ -Data.Yaml │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.EncodeOptions │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/Text/Internal.hs │ │ │ │ -Data.Attoparsec.Text.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -'ParseState │ │ │ │ -ParseState │ │ │ │ -'DuplicateKey │ │ │ │ -'LoadSettingsException │ │ │ │ -'NonStringKeyAlias │ │ │ │ -'OtherParseException │ │ │ │ -'AesonException │ │ │ │ -'UnknownAlias │ │ │ │ -'NonStringKey │ │ │ │ -'InvalidYaml │ │ │ │ -'UnexpectedEvent │ │ │ │ -'CyclicIncludes │ │ │ │ -'MultipleDocuments │ │ │ │ -'NonScalarKey │ │ │ │ -_anchorName │ │ │ │ -_received │ │ │ │ -_expected │ │ │ │ -DuplicateKey │ │ │ │ -src/Data/Yaml/Internal.hs │ │ │ │ -ParseException │ │ │ │ -Data.Yaml.Internal │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r │ │ │ │ -YAML exception: │ │ │ │ -Aeson exception: │ │ │ │ -Generic parse exception: │ │ │ │ - Anchor name: │ │ │ │ - Value: │ │ │ │ -Could not parse file as YAML: │ │ │ │ -Non scalar key │ │ │ │ -Unknown alias ` │ │ │ │ -Unexpected event: expected │ │ │ │ -but received │ │ │ │ -Unspecified YAML error │ │ │ │ -YAML parse exception at line │ │ │ │ -, column │ │ │ │ -Multiple YAML documents encountered │ │ │ │ -: Non-string keys are not supported │ │ │ │ -Non-string key alias: │ │ │ │ -Cyclic includes │ │ │ │ -UnknownAlias {_anchorName = │ │ │ │ -UnexpectedEvent {_received = │ │ │ │ -, _expected = │ │ │ │ -NonStringKeyAlias │ │ │ │ -LoadSettingsException │ │ │ │ -NonScalarKey │ │ │ │ -InvalidYaml │ │ │ │ -MultipleDocuments │ │ │ │ -AesonException │ │ │ │ -OtherParseException │ │ │ │ -NonStringKey │ │ │ │ -CyclicIncludes │ │ │ │ -y Y yes Yes YES n N no No NO true True TRUE false False FALSE on On ON off Off OFF null Null NULL ~ * │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.ParseState │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.DuplicateKey │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.NonScalarKey │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.UnknownAlias │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.UnexpectedEvent │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.InvalidYaml │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.MultipleDocuments │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.AesonException │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.OtherParseException │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.NonStringKey │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.NonStringKeyAlias │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.CyclicIncludes │ │ │ │ -yaml-0.11.11.2-9MwpQSL9rJMIvghDVaCU3r:Data.Yaml.Internal.LoadSettingsException │ │ │ │ -Yaml file not found: │ │ │ │ -Yaml out of memory │ │ │ │ -got YamlAliasEvent with empty anchor │ │ │ │ -could not close file: │ │ │ │ -could not open file for write: │ │ │ │ -c_yaml_emitter_initialize failed │ │ │ │ -pred{Style}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Style}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{SequenceStyle}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{SequenceStyle}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{MappingStyle}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{MappingStyle}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{EventType}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{EventType}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{TagRender}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{TagRender}: tried to take `succ' of last tag in enumeration │ │ │ │ -'YamlParseException │ │ │ │ -'YamlException │ │ │ │ -'MarkedEvent │ │ │ │ -MarkedEvent │ │ │ │ -'YamlMark │ │ │ │ -YamlMark │ │ │ │ -'FormatOptions │ │ │ │ -FormatOptions │ │ │ │ -'Implicit │ │ │ │ -'Explicit │ │ │ │ -TagRender │ │ │ │ -'ToEventRawException │ │ │ │ -BufferStruct │ │ │ │ -EmitterStruct │ │ │ │ -'YamlMappingEndEvent │ │ │ │ -'YamlMappingStartEvent │ │ │ │ -'YamlSequenceEndEvent │ │ │ │ -'YamlSequenceStartEvent │ │ │ │ -'YamlScalarEvent │ │ │ │ -'YamlAliasEvent │ │ │ │ -'YamlDocumentEndEvent │ │ │ │ -'YamlDocumentStartEvent │ │ │ │ -'YamlStreamEndEvent │ │ │ │ -'YamlStreamStartEvent │ │ │ │ -'YamlNoEvent │ │ │ │ -EventType │ │ │ │ -FileStruct │ │ │ │ -MarkRawStruct │ │ │ │ -EventRawStruct │ │ │ │ -ParserStruct │ │ │ │ -'EventAlias │ │ │ │ -'EventMappingStart │ │ │ │ -'EventSequenceStart │ │ │ │ -'EventScalar │ │ │ │ -'EventMappingEnd │ │ │ │ -'EventSequenceEnd │ │ │ │ -'EventDocumentEnd │ │ │ │ -'EventDocumentStart │ │ │ │ -'EventStreamEnd │ │ │ │ -'EventStreamStart │ │ │ │ -'BoolTag │ │ │ │ -'NullTag │ │ │ │ -'FloatTag │ │ │ │ -'FlowMapping │ │ │ │ -'BlockMapping │ │ │ │ -'AnyMapping │ │ │ │ -'FlowSequence │ │ │ │ -'BlockSequence │ │ │ │ -'AnySequence │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'PlainNoTag │ │ │ │ -'Literal │ │ │ │ -'DoubleQuoted │ │ │ │ -'SingleQuoted │ │ │ │ -Text.Libyaml.Style │ │ │ │ -toEnum{Style}: tag ( │ │ │ │ -Text.Libyaml.SequenceStyle │ │ │ │ -toEnum{SequenceStyle}: tag ( │ │ │ │ -Text.Libyaml.MappingStyle │ │ │ │ -toEnum{MappingStyle}: tag ( │ │ │ │ -Text.Libyaml.Tag │ │ │ │ -toEnum{EventType}: tag ( │ │ │ │ -toEnum{TagRender}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -src/Text/Libyaml.hs │ │ │ │ -tag:yaml.org,2002:bool │ │ │ │ -tag:yaml.org,2002:float │ │ │ │ -tag:yaml.org,2002:int │ │ │ │ -tag:yaml.org,2002:map │ │ │ │ -tag:yaml.org,2002:null │ │ │ │ -tag:yaml.org,2002:seq │ │ │ │ -tag:yaml.org,2002:set │ │ │ │ -tag:yaml.org,2002:str │ │ │ │ -yamlProblem │ │ │ │ -yamlContext │ │ │ │ -yamlProblemMark │ │ │ │ -YamlMappingEndEvent │ │ │ │ -YamlMappingStartEvent │ │ │ │ -YamlSequenceEndEvent │ │ │ │ -YamlSequenceStartEvent │ │ │ │ -YamlScalarEvent │ │ │ │ -YamlAliasEvent │ │ │ │ -YamlDocumentEndEvent │ │ │ │ -YamlDocumentStartEvent │ │ │ │ -YamlStreamEndEvent │ │ │ │ -YamlStreamStartEvent │ │ │ │ -YamlNoEvent │ │ │ │ -EventMappingStart │ │ │ │ -EventSequenceStart │ │ │ │ -EventMappingEnd │ │ │ │ -EventSequenceEnd │ │ │ │ -EventScalar │ │ │ │ -EventAlias │ │ │ │ -EventDocumentEnd │ │ │ │ -EventDocumentStart │ │ │ │ -EventStreamEnd │ │ │ │ -EventStreamStart │ │ │ │ -src/Text/Libyaml.hs:89:21-22|case │ │ │ │ -src/Text/Libyaml.hs:133:21-22|case │ │ │ │ -FloatTag │ │ │ │ -FlowMapping │ │ │ │ -BlockMapping │ │ │ │ -AnyMapping │ │ │ │ -FlowSequence │ │ │ │ -BlockSequence │ │ │ │ -AnySequence │ │ │ │ -PlainNoTag │ │ │ │ -DoubleQuoted │ │ │ │ -SingleQuoted │ │ │ │ -ToEventRawException │ │ │ │ -, yamlProblemMark = │ │ │ │ -, yamlContext = │ │ │ │ -YamlParseException {yamlProblem = │ │ │ │ -YamlException │ │ │ │ -, yamlColumn = │ │ │ │ -, yamlLine = │ │ │ │ -YamlMark {yamlIndex = │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj │ │ │ │ -Text.Libyaml │ │ │ │ -SequenceStyle │ │ │ │ -MappingStyle │ │ │ │ -ToEventRawException │ │ │ │ -YamlException │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlException │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlParseException │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.MarkedEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlMark │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.FormatOptions │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.Explicit │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.Implicit │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlNoEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlStreamStartEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlStreamEndEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlDocumentStartEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlDocumentEndEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlAliasEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlScalarEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlSequenceStartEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlSequenceEndEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlMappingStartEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.YamlMappingEndEvent │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventStreamStart │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventStreamEnd │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventDocumentStart │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventDocumentEnd │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventAlias │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventScalar │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventSequenceStart │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventSequenceEnd │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventMappingStart │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.EventMappingEnd │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.StrTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.FloatTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.NullTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.BoolTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.SetTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.IntTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.SeqTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.MapTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.UriTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.NoTag │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.AnyMapping │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.BlockMapping │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.FlowMapping │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.AnySequence │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.BlockSequence │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.FlowSequence │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.Any │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.Plain │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.SingleQuoted │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.DoubleQuoted │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.Literal │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.Folded │ │ │ │ -libyaml-0.1.4-KZZMwl8A7y08So7XPhFyrj:Text.Libyaml.PlainNoTag │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkSlice │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -src/Data/Conduit/Combinators.hs │ │ │ │ -Data.Conduit.Combinators │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -Arg: $dMonad │ │ │ │ -Type: Monad m │ │ │ │ -In module `Data.Conduit.Combinators' │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.S │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.Buffer │ │ │ │ -chunksOf size must be positive (given │ │ │ │ -src/Data/Conduit/List.hs │ │ │ │ -Data.Conduit.List │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -'ConduitWithStream │ │ │ │ -ConduitWithStream │ │ │ │ -Data.Conduit.Internal.Fusion │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.ConduitWithStream │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Stream │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Emit │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Skip │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Fusion.Stop │ │ │ │ -'NeedInput │ │ │ │ -'HaveOutput │ │ │ │ -'Leftover │ │ │ │ -src/Data/Conduit/Internal/Pipe.hs:(413,5)-(418,38)|function go │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/Conduit/Internal/Pipe.hs │ │ │ │ -Data.Conduit.Internal.Pipe │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.HaveOutput │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.NeedInput │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Done │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.PipeM │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Leftover │ │ │ │ -'ZipConduit │ │ │ │ -ZipConduit │ │ │ │ -'ZipSink │ │ │ │ -'ZipSource │ │ │ │ -ZipSource │ │ │ │ -'SealedConduitT │ │ │ │ -SealedConduitT │ │ │ │ -ConduitT │ │ │ │ -src/Data/Conduit/Internal/Conduit.hs:(507,5)-(522,34)|function go │ │ │ │ -src/Data/Conduit/Internal/Conduit.hs │ │ │ │ -Data.Conduit.Internal.Conduit │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/Conduit/Internal/Conduit.hs:1094:21-22|case │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Chunk │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Flush │ │ │ │ -'ReadHandle │ │ │ │ -ReadHandle │ │ │ │ -Data.Streaming.FileRead │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -'FTOther │ │ │ │ -'FTDirectorySym │ │ │ │ -'FTDirectory │ │ │ │ -'FTFileSym │ │ │ │ -FileType │ │ │ │ -Data.Streaming.Filesystem │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -FTDirectorySym │ │ │ │ -FTDirectory │ │ │ │ -FTFileSym │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFile │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFileSym │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectory │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectorySym │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTOther │ │ │ │ -./Control/Monad/Trans/Resource.hs │ │ │ │ -Control.Monad.Trans.Resource │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ -stateCleanupChecked │ │ │ │ -stateCleanup │ │ │ │ -stateAlloc │ │ │ │ -register' │ │ │ │ -'ResourceCleanupException │ │ │ │ -'InvalidAccess │ │ │ │ -MonadResource │ │ │ │ -'ResourceT │ │ │ │ -ResourceT │ │ │ │ -'ReleaseKey │ │ │ │ -ReleaseKey │ │ │ │ -'ReleaseMap │ │ │ │ -'ReleaseMapClosed │ │ │ │ -ReleaseMap │ │ │ │ -generalBracket │ │ │ │ -uninterruptibleMask │ │ │ │ -./Control/Monad/Trans/Resource/Internal.hs │ │ │ │ -, rceOtherCleanupExceptions = │ │ │ │ -, rceFirstCleanupException = │ │ │ │ -ResourceCleanupException {rceOriginalException = │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ -Control.Monad.Trans.Resource.Internal │ │ │ │ -InvalidAccess │ │ │ │ -ResourceCleanupException │ │ │ │ -: The mutable state is being accessed after cleanup. Please contact the maintainers. │ │ │ │ -Control.Monad.Trans.Resource. │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ResourceCleanupException │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.InvalidAccess │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.C:MonadResource │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseKey │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMap │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMapClosed │ │ │ │ -'Allocated │ │ │ │ -Allocated │ │ │ │ -'ReleaseExceptionWith │ │ │ │ -'ReleaseNormal │ │ │ │ -'ReleaseEarly │ │ │ │ -ReleaseType │ │ │ │ -ReleaseExceptionWith │ │ │ │ -ReleaseNormal │ │ │ │ -ReleaseEarly │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ -Data.Acquire.Internal │ │ │ │ -./Data/Acquire/Internal.hs │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.Allocated │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseEarly │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseNormal │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseExceptionWith │ │ │ │ -MonadUnliftIO │ │ │ │ -UnliftIO │ │ │ │ -Control.Monad.IO.Unlift │ │ │ │ -unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47 │ │ │ │ -unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47:Control.Monad.IO.Unlift.C:MonadUnliftIO │ │ │ │ -'WrappedMono │ │ │ │ -WrappedMono │ │ │ │ -'WrappedPoly │ │ │ │ -WrappedPoly │ │ │ │ -'C:GrowingAppend │ │ │ │ -GrowingAppend │ │ │ │ -MonoComonad │ │ │ │ -MonoPointed │ │ │ │ -MonoTraversable │ │ │ │ -MonoFoldable │ │ │ │ -MonoFunctor │ │ │ │ -foldr1: empty structure │ │ │ │ -src/Data/MonoTraversable.hs:1356:19-28|_ :< xxs │ │ │ │ -src/Data/MonoTraversable.hs:1366:19-28|xxs :> _ │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Arg: $fMonoFoldableEither │ │ │ │ -Type: forall {a} {b}. │ │ │ │ - Element (Either a b) │ │ │ │ - -> Element (Either a b) -> Element (Either a b) │ │ │ │ -In module `Data.MonoTraversable' │ │ │ │ -Data.MonoTraversable.headEx: empty │ │ │ │ -src/Data/MonoTraversable.hs:1364:15-22|_ :> x │ │ │ │ -src/Data/MonoTraversable.hs:1354:15-22|x :< _ │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -ofoldr1Ex on Either │ │ │ │ -ofoldl1Ex' on Either │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -undefined │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -Data.Text.Lazy │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.MonoTraversable.ofoldMap1Ex │ │ │ │ -src/Data/MonoTraversable.hs │ │ │ │ -Data.MonoTraversable │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.WrappedMono │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoComonad │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoTraversable │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoFoldable │ │ │ │ -src/Data/Sequences.hs:(1027,7)-(1028,32)|function its │ │ │ │ -fromList │ │ │ │ -Data.Vector.Strict │ │ │ │ -src/Data/Vector/Strict.hs │ │ │ │ -src/Data/Vector/Unboxed.hs │ │ │ │ -Data.Vector.Unboxed │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Sequences' │ │ │ │ -src/Data/Vector/Storable.hs │ │ │ │ -Data.Vector.Storable │ │ │ │ -Data.Vector │ │ │ │ -src/Data/Vector.hs │ │ │ │ -fromJust │ │ │ │ -'C:LazySequence │ │ │ │ -LazySequence │ │ │ │ -IsSequence │ │ │ │ -SemiSequence │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkSlice │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -head_empty │ │ │ │ -Data.MonoTraversable │ │ │ │ -src/Data/MonoTraversable.hs │ │ │ │ -vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ -Data.Vector.Algorithms.Merge │ │ │ │ -src/Data/Vector/Algorithms/Merge.hs │ │ │ │ -checkError │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -checkLength │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Sequences.indexEx │ │ │ │ -Data.Sequences.initEx │ │ │ │ -Data.Text.Lazy │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -overflow │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -emptyError │ │ │ │ -Index too large │ │ │ │ -streamError │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Data.Sequences.tailEx │ │ │ │ -src/Data/Sequences.hs │ │ │ │ -Data.Sequences │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Utf8 │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:LazySequence │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Textual │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:IsSequence │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:SemiSequence │ │ │ │ -Data.Vector.Algorithms.Optimal │ │ │ │ -vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ -'Splitter │ │ │ │ -Splitter │ │ │ │ -'KeepBlank │ │ │ │ -'DropBlank │ │ │ │ -EndPolicy │ │ │ │ -'KeepBlankFields │ │ │ │ -'DropBlankFields │ │ │ │ -'Condense │ │ │ │ -CondensePolicy │ │ │ │ -'KeepRight │ │ │ │ -'KeepLeft │ │ │ │ -DelimPolicy │ │ │ │ -'Delimiter │ │ │ │ -Delimiter │ │ │ │ -Data.List.Split.Internals │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ -src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ -KeepBlank │ │ │ │ -DropBlank │ │ │ │ -KeepBlankFields │ │ │ │ -DropBlankFields │ │ │ │ -Condense │ │ │ │ -KeepRight │ │ │ │ -KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ System.Directory │ │ │ │ directory-1.3.8.5-inplace │ │ │ │ removePathForcibly │ │ │ │ copyFile │ │ │ │ atomicCopyFileContents │ │ │ │ withReplacementFile │ │ │ │ .copyFile.tmp │ │ │ │ @@ -22338,718 +23872,229 @@ │ │ │ │ 'GroupEntry │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GroupEntry │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.UserEntry │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GETONE │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GETALL │ │ │ │ unix-2.8.7.0-inplace │ │ │ │ System.Posix.Env.Internal │ │ │ │ -satisfyElem │ │ │ │ -endOfInput │ │ │ │ -./Data/Attoparsec/Internal.hs │ │ │ │ -undefined │ │ │ │ -not enough input │ │ │ │ -Data.Attoparsec.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.Attoparsec.Internal.Types │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: mzero │ │ │ │ -Failed reading: mempty │ │ │ │ -Failed reading: empty │ │ │ │ -Incomplete │ │ │ │ -Complete │ │ │ │ -Pos {fromPos = │ │ │ │ -Failed reading: │ │ │ │ -Partial _ │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -Data.Attoparsec.Text │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: satisfy │ │ │ │ -Result: incomplete input │ │ │ │ -Negative exponent │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.SP │ │ │ │ -Data.Attoparsec.ByteString.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ -Data.Attoparsec.Text.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ -undefined │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -Failed reading: takeWhileIncAcc reached end of input │ │ │ │ -Failed reading: takeWhileIncluding reached end of input │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: skip │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: skip │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -Failed reading: takeWith │ │ │ │ -Failed reading: stringCI │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/Text/Internal.hs │ │ │ │ -'Finished │ │ │ │ -'Continue │ │ │ │ -Data.Attoparsec.Text.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Continue │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Finished │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Attoparsec.Number.Number │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Data.Attoparsec.Number │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.I │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.D │ │ │ │ -Data.Attoparsec.ByteString.FastSet │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -FastSet Sorted │ │ │ │ -FastSet Table │ │ │ │ -internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -'FastSet │ │ │ │ -Data.Attoparsec.Text.FastSet │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.Entry │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.FastSet │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -unKeyMap │ │ │ │ -Data.Aeson.KeyMap.KeyMap │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.KeyMap │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -parsing Int failed, │ │ │ │ -parsing Int8 failed, │ │ │ │ -parsing Int16 failed, │ │ │ │ -parsing Int32 failed, │ │ │ │ -parsing Int64 failed, │ │ │ │ -parsing Word failed, │ │ │ │ -parsing Word8 failed, │ │ │ │ -parsing Word16 failed, │ │ │ │ -parsing Word32 failed, │ │ │ │ -parsing Word64 failed, │ │ │ │ -Expecting end-of-input, got │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -parsing Char failed, expected a string of length 1 │ │ │ │ -parsing Natural failed, unexpected negative number │ │ │ │ -parsing Version failed, expected String, but encountered │ │ │ │ -parsing Version failed │ │ │ │ -parsing DaysOfWeek failed, expected String, but encountered │ │ │ │ -DaysOfWeek │ │ │ │ -wednesday │ │ │ │ -thursday │ │ │ │ -saturday │ │ │ │ -Invalid week day │ │ │ │ - (expected "LT", "EQ", or "GT") │ │ │ │ -parsing Ordering failed, unexpected │ │ │ │ -Ordering │ │ │ │ -parsing Ratio failed, found a number with exponent │ │ │ │ -Ratio denominator was 0 │ │ │ │ -, but it must not be greater than 1024 or less than -1024 │ │ │ │ -denominator │ │ │ │ -numerator │ │ │ │ -Rational │ │ │ │ -parsing UUID failed, expected String, but encountered │ │ │ │ -/Date(%s%Q)/ │ │ │ │ -could not parse .NET time │ │ │ │ -DotNetTime │ │ │ │ -Cannot parse Void │ │ │ │ - into Bool │ │ │ │ -cannot parse key │ │ │ │ -invalid UUID │ │ │ │ -parsing NonEmpty failed, unexpected empty list │ │ │ │ -NonEmpty │ │ │ │ -parsing DNonEmpty failed, unexpected empty list │ │ │ │ -DNonEmpty │ │ │ │ -parsing Sum failed, expected an object with a single property where the property key should be either "InL" or "InR" │ │ │ │ -expected an object with a single property where the property key should be either "Left" or "Right" │ │ │ │ - into a tuple of length 2 │ │ │ │ - into a tuple of length 3 │ │ │ │ -(a, b, c) │ │ │ │ - into a tuple of length 4 │ │ │ │ -(a, b, c, d) │ │ │ │ - into a tuple of length 5 │ │ │ │ -(a, b, c, d, e) │ │ │ │ - into a tuple of length 6 │ │ │ │ -(a, b, c, d, e, f) │ │ │ │ - into a tuple of length 7 │ │ │ │ -(a, b, c, d, e, f, g) │ │ │ │ - into a tuple of length 8 │ │ │ │ -(a, b, c, d, e, f, g, h) │ │ │ │ - into a tuple of length 9 │ │ │ │ -(a, b, c, d, e, f, g, h, i) │ │ │ │ - into a tuple of length 10 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j) │ │ │ │ - into a tuple of length 11 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k) │ │ │ │ - into a tuple of length 12 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l) │ │ │ │ - into a tuple of length 13 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l, m) │ │ │ │ - into a tuple of length 14 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l, m, n) │ │ │ │ - into a tuple of length 15 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l, m, n, o) │ │ │ │ -Attempted to parse empty type │ │ │ │ -expected an empty Array, but encountered an Array of length │ │ │ │ - failed, unknown fields: │ │ │ │ -expected tag │ │ │ │ -Map ~Text │ │ │ │ -HashMap ~Text │ │ │ │ -parsing (k, v) failed, expected Array, but encountered │ │ │ │ - into a pair │ │ │ │ -cannot unpack array of length │ │ │ │ -CalendarDiffTime │ │ │ │ -CalendarDiffDays │ │ │ │ -unexpected floating number │ │ │ │ -parsing Int failed, expected Number, but encountered │ │ │ │ -parsing Int8 failed, expected Number, but encountered │ │ │ │ -parsing Int16 failed, expected Number, but encountered │ │ │ │ -parsing Int32 failed, expected Number, but encountered │ │ │ │ -expected Number, but encountered │ │ │ │ -parsing Int64 failed, expected Number, but encountered │ │ │ │ -parsing Word failed, expected Number, but encountered │ │ │ │ -parsing Word8 failed, expected Number, but encountered │ │ │ │ -parsing Word16 failed, expected Number, but encountered │ │ │ │ -parsing Word32 failed, expected Number, but encountered │ │ │ │ -parsing Word64 failed, expected Number, but encountered │ │ │ │ -value is either floating or will cause over or underflow │ │ │ │ -invalid key │ │ │ │ -, expected one of │ │ │ │ -Trailing garbage │ │ │ │ -parsing SystemTime failed, parsing Fixed failed, │ │ │ │ -NominalDiffTime │ │ │ │ -DiffTime │ │ │ │ -, but it must not be greater than 1024 │ │ │ │ -found a number with exponent │ │ │ │ -, but encountered an Array of length │ │ │ │ - failed, expected an Array of length │ │ │ │ - failed, expected tag of the 2-element Array to be one of │ │ │ │ - failed, tag element is not a String │ │ │ │ - failed, expected a 2-element Array, but encountered an Array of length │ │ │ │ - failed, expected Array, but encountered │ │ │ │ - failed, expected an Object with a single pair where the tag is one of │ │ │ │ - failed, expected an Object with a single pair, but found │ │ │ │ - failed, expected Object, but encountered │ │ │ │ - failed, expected tag field to be one of │ │ │ │ - failed, expected Object with key " │ │ │ │ -" containing one of │ │ │ │ -expected Bool, but encountered │ │ │ │ -parsing Scientific failed, expected Number, but encountered │ │ │ │ -Scientific │ │ │ │ -parsing Text failed, expected String, but encountered │ │ │ │ -parsing Lazy Text failed, expected String, but encountered │ │ │ │ -parsing ShortText failed, expected String, but encountered │ │ │ │ -parsing Key failed, expected String, but encountered │ │ │ │ -parsing KeyMap failed, expected Object, but encountered │ │ │ │ -parsing Day failed, expected String, but encountered │ │ │ │ -parsing LocalTime failed, expected String, but encountered │ │ │ │ -parsing ZonedTime failed, expected String, but encountered │ │ │ │ -parsing UTCTime failed, expected String, but encountered │ │ │ │ -parsing Quarter failed, expected String, but encountered │ │ │ │ -parsing Month failed, expected String, but encountered │ │ │ │ -parsing URI failed, expected String, but encountered │ │ │ │ -Data.Vector.Storable.Vector │ │ │ │ -Data.Vector.Primitive.Vector │ │ │ │ -Data.Vector.Unboxed.Vector │ │ │ │ -Lazy Text │ │ │ │ -ShortText │ │ │ │ -could not parse date: Unexpected end-of-input, expecting a digit │ │ │ │ -could not parse date: Non-ASCII character │ │ │ │ -TimeOfDay │ │ │ │ -LocalTime │ │ │ │ -ZonedTime │ │ │ │ -could not parse date: Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ -could not parse date: Non-ASCII character │ │ │ │ -QuarterOfYear │ │ │ │ -could not parse date: │ │ │ │ -, but found tag │ │ │ │ - failed, expected one of the tags │ │ │ │ -Expected object with 'This' and 'That' keys only │ │ │ │ -These a b │ │ │ │ -, but encountered │ │ │ │ -expected │ │ │ │ - failed, unexpected String │ │ │ │ - failed, unexpected │ │ │ │ -unexpected │ │ │ │ - not found │ │ │ │ -Invalid URI │ │ │ │ -FromUntaggedValue │ │ │ │ -FromPair │ │ │ │ -ProductFromJSON │ │ │ │ -RecordFromJSON' │ │ │ │ -RecordFromJSON │ │ │ │ -FieldNames │ │ │ │ -ConsFromJSON' │ │ │ │ -ConsFromJSON │ │ │ │ -FromTaggedObject' │ │ │ │ -FromTaggedObject │ │ │ │ -'C:GFromJSONKey │ │ │ │ -GFromJSONKey │ │ │ │ -ConstructorNames │ │ │ │ -SumFromString │ │ │ │ -ParseSum │ │ │ │ -GFromJSON' │ │ │ │ -FromJSON2 │ │ │ │ -FromJSON1 │ │ │ │ -'C:FromJSONKey │ │ │ │ -FromJSONKey │ │ │ │ -'FromJSONKeyValue │ │ │ │ -'FromJSONKeyTextParser │ │ │ │ -'FromJSONKeyText │ │ │ │ -'FromJSONKeyCoerce │ │ │ │ -FromJSONKeyFunction │ │ │ │ -'C:FromJSON │ │ │ │ -FromJSON │ │ │ │ -GFromJSON │ │ │ │ -'From1Args │ │ │ │ -'NoFromArgs │ │ │ │ -FromArgs │ │ │ │ - failed, │ │ │ │ -parsing │ │ │ │ -src/Data/Aeson/Types/FromJSON.hs │ │ │ │ -Data.Aeson.Types.FromJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -undefined │ │ │ │ - failed, found a number with exponent │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:GFromJSONKey │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON2 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON1 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSONKey │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyCoerce │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyText │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyTextParser │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.NoFromArgs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.From1Args │ │ │ │ -'C:ProductSize │ │ │ │ -ProductSize │ │ │ │ -'Tagged2 │ │ │ │ -'C:AllNullary │ │ │ │ -AllNullary │ │ │ │ -'C:IsRecord │ │ │ │ -IsRecord │ │ │ │ -Data.Aeson.Types.Generic │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.:* │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:And │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:AllNullary │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:IsRecord │ │ │ │ -mfix @Aeson.Parser: $ │ │ │ │ -Error in $ │ │ │ │ -ISuccess │ │ │ │ -Success │ │ │ │ -DotNetTime {fromDotNetTime = │ │ │ │ -rejectUnknownFields = │ │ │ │ -tagSingleConstructors = │ │ │ │ -unwrapUnaryRecords = │ │ │ │ -sumEncoding = │ │ │ │ -allowOmittedFields = │ │ │ │ -omitNothingFields = │ │ │ │ -allNullaryToStringTag = │ │ │ │ -constructorTagModifier =~ │ │ │ │ -fieldLabelModifier =~ │ │ │ │ -ExampleConstructor │ │ │ │ -exampleField │ │ │ │ -Options { │ │ │ │ -, contentsFieldName = │ │ │ │ -TaggedObject {tagFieldName = │ │ │ │ -TwoElemArray │ │ │ │ -ObjectWithSingleField │ │ │ │ -UntaggedValue │ │ │ │ -src/Data/Aeson/Types/Internal.hs │ │ │ │ -'AesonException │ │ │ │ -'JSONKeyOptions │ │ │ │ -JSONKeyOptions │ │ │ │ -'Options │ │ │ │ -'TaggedObject │ │ │ │ -'TwoElemArray │ │ │ │ -'ObjectWithSingleField │ │ │ │ -'UntaggedValue │ │ │ │ -SumEncoding │ │ │ │ -'DotNetTime │ │ │ │ -'Success │ │ │ │ -'ISuccess │ │ │ │ -JSONPathElement │ │ │ │ -contents │ │ │ │ -tagFieldName │ │ │ │ -contentsFieldName │ │ │ │ -src/Data/Aeson/Types/Internal.hs:800:15-16|case │ │ │ │ -fromDotNetTime │ │ │ │ -DotNetTime │ │ │ │ -src/Data/Aeson/Types/Internal.hs:126:27-28|case │ │ │ │ -src/Data/Aeson/Types/Internal.hs:121:26-27|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Object (fromList │ │ │ │ -AesonException │ │ │ │ -AesonException │ │ │ │ -Data.Aeson.Types.Internal.Value │ │ │ │ +System/ByteOrder.hs:35:12-13|case │ │ │ │ +LittleEndian │ │ │ │ +BigEndian │ │ │ │ +BigEndian │ │ │ │ +LittleEndian │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz │ │ │ │ +System.ByteOrder │ │ │ │ +ByteOrder │ │ │ │ +'BigEndian │ │ │ │ +'LittleEndian │ │ │ │ +Pattern match failure in 'do' block at System/ByteOrder.hs:51:10-22 │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.BigEndian │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.LittleEndian │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.Mixed │ │ │ │ +'C:Input │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +./Text/Appar/Input.hs │ │ │ │ +Text.Appar.Input │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Input.C:Input │ │ │ │ +MkParser │ │ │ │ +Text.Appar.Parser │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Parser.P │ │ │ │ +Accept-Charset │ │ │ │ +Accept-Encoding │ │ │ │ +Accept-Language │ │ │ │ +Accept-Ranges │ │ │ │ +Authorization │ │ │ │ +Cache-Control │ │ │ │ +Connection │ │ │ │ +Content-Encoding │ │ │ │ +Content-Language │ │ │ │ +Content-Length │ │ │ │ +Content-Location │ │ │ │ +Content-MD5 │ │ │ │ +Content-Range │ │ │ │ +Content-Type │ │ │ │ +If-Match │ │ │ │ +If-Modified-Since │ │ │ │ +If-None-Match │ │ │ │ +If-Range │ │ │ │ +If-Unmodified-Since │ │ │ │ +Last-Modified │ │ │ │ +Location │ │ │ │ +Max-Forwards │ │ │ │ +Proxy-Authenticate │ │ │ │ +Proxy-Authorization │ │ │ │ +Retry-After │ │ │ │ +Transfer-Encoding │ │ │ │ +User-Agent │ │ │ │ +WWW-Authenticate │ │ │ │ +Content-Disposition │ │ │ │ +MIME-Version │ │ │ │ +Set-Cookie │ │ │ │ +Preference-Applied │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -src/Data/Aeson/Types/Internal.hs:372:24-25|case │ │ │ │ -src/Data/Aeson/Types/Internal.hs:115:34-35|case │ │ │ │ -fromList │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Data.Vector │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Types.Internal │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.JSONKeyOptions │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Options │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TaggedObject │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.UntaggedValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ObjectWithSingleField │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TwoElemArray │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Object │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Array │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.String │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Number │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Bool │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Null │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Error │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Success │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.IError │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ISuccess │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Key │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Index │ │ │ │ -/Date(%s │ │ │ │ -'C:KeyValuePair │ │ │ │ -KeyValuePair │ │ │ │ -'C:FromPairs │ │ │ │ -FromPairs │ │ │ │ -EncodeProduct │ │ │ │ -WriteProduct │ │ │ │ -RecordToPairs │ │ │ │ -ConsToJSON' │ │ │ │ -ConsToJSON │ │ │ │ -SumToJSON' │ │ │ │ -UntaggedValue │ │ │ │ -TwoElemArray │ │ │ │ -ObjectWithSingleField │ │ │ │ -'C:GToJSONKey │ │ │ │ -GToJSONKey │ │ │ │ -GetConName │ │ │ │ -TaggedObject' │ │ │ │ -TaggedObject │ │ │ │ -SumToJSON │ │ │ │ -'C:ToJSONKey │ │ │ │ -ToJSONKey │ │ │ │ -'ToJSONKeyValue │ │ │ │ -'ToJSONKeyText │ │ │ │ -ToJSONKeyFunction │ │ │ │ -KeyValueOmit │ │ │ │ -KeyValue │ │ │ │ -'C:ToJSON │ │ │ │ -GToJSON' │ │ │ │ -'To1Args │ │ │ │ -'NoToArgs │ │ │ │ -"sunday" │ │ │ │ -"saturday" │ │ │ │ -"friday" │ │ │ │ -"thursday" │ │ │ │ -"wednesday" │ │ │ │ -"tuesday" │ │ │ │ -"monday" │ │ │ │ -src/Data/Aeson/Types/ToJSON.hs │ │ │ │ -Data.Aeson.Types.ToJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -undefined │ │ │ │ -Type: [a] -> Encoding │ │ │ │ -In module `Data.Aeson.Types.ToJSON' │ │ │ │ -Type: a -> Bool │ │ │ │ -In module `Data.Aeson.Types.ToJSON' │ │ │ │ -denominator │ │ │ │ -numerator │ │ │ │ -saturday │ │ │ │ -thursday │ │ │ │ -wednesday │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValuePair │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:FromPairs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON2 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON1 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSONKey │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyText │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValueOmit │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.NoToArgs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.To1Args │ │ │ │ -Unexpected end-of-input, expecting JSON value │ │ │ │ -Unexpected end-of-input, expecting : │ │ │ │ -, expecting : │ │ │ │ -Unexpected end-of-input, expecting , or } │ │ │ │ -, expecting , or } │ │ │ │ -Unexpected end-of-input, expecting key literal │ │ │ │ -, expecting key literal │ │ │ │ -, expecting JSON value │ │ │ │ -Unexpected end-of-input, expecting JSON value or ] │ │ │ │ -Unexpected end-of-input, expecting record key literal or } │ │ │ │ -, expecting record key literal or } │ │ │ │ -Unexpected end-of-input, expecting , or ] │ │ │ │ -, expecting , or ] │ │ │ │ -'\'' while parsing number literal │ │ │ │ -Number literal with leading zero │ │ │ │ -Unexpected end-of-input while parsing number literal │ │ │ │ - while parsing number literal │ │ │ │ -Unexpected │ │ │ │ -Unexpected end-of-input while parsing string literal │ │ │ │ -Unespected control character while parsing string literal │ │ │ │ -Data.Aeson.Decoding.ByteString.Lazy │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Negative exponent │ │ │ │ -'TkRecordOpen │ │ │ │ -'TkRecordErr │ │ │ │ -'TkRecordEnd │ │ │ │ -TkRecord │ │ │ │ -'TkArrayOpen │ │ │ │ -'TkNumber │ │ │ │ -'TkArrayErr │ │ │ │ -'TkArrayEnd │ │ │ │ -'NumScientific │ │ │ │ -'NumDecimal │ │ │ │ -'NumInteger │ │ │ │ -'LitFalse │ │ │ │ -'LitTrue │ │ │ │ -'LitNull │ │ │ │ -Data.Aeson.Decoding.Tokens │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:52:13-14|case │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:32:13-14|case │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:59:13-14|case │ │ │ │ -TkNumber │ │ │ │ -TkArrayOpen │ │ │ │ -TkRecordOpen │ │ │ │ -TkRecordEnd │ │ │ │ -TkRecordErr │ │ │ │ -TkArrayEnd │ │ │ │ -TkArrayErr │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:45:13-14|case │ │ │ │ -NumScientific │ │ │ │ -NumDecimal │ │ │ │ -NumInteger │ │ │ │ -LitFalse │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkPair │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordEnd │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordErr │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkLit │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkText │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkNumber │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayOpen │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordOpen │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkErr │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkItem │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayEnd │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayErr │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumInteger │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumDecimal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumScientific │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitNull │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitTrue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitFalse │ │ │ │ -'Encoding │ │ │ │ -Encoding' │ │ │ │ -Data.Aeson.Encoding.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Empty │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Value │ │ │ │ +'ByteRangeFromTo │ │ │ │ +'ByteRangeSuffix │ │ │ │ +'ByteRangeFrom │ │ │ │ +ByteRangeFromTo │ │ │ │ +ByteRangeFrom │ │ │ │ +ByteRangeSuffix │ │ │ │ +Network.HTTP.Types.Header.ByteRange │ │ │ │ +ByteRangeFromTo │ │ │ │ +ByteRangeSuffix │ │ │ │ +ByteRangeFrom │ │ │ │ +Network/HTTP/Types/Header.hs:468:11-12|case │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ +Network.HTTP.Types.Header │ │ │ │ +ByteRange │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeFrom │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeFromTo │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Header.ByteRangeSuffix │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Data.Aeson.Key.Key │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Key │ │ │ │ -Data.Aeson.Decoding.Conversion │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Decoding.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -TimeOfDay64 │ │ │ │ -Data.Aeson.Encoding.Builder │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.TOD │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.T │ │ │ │ -Data.Aeson.Internal.Scientific │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -'\'' while parsing number literal │ │ │ │ -Unexpected end-of-input while parsing number literal │ │ │ │ - while parsing number literal │ │ │ │ -Unexpected │ │ │ │ -Negative exponent │ │ │ │ -Data.Text.Internal.Encoding.decodeUtf8: Invalid UTF-8 stream │ │ │ │ -src/Data/Aeson/Internal/Unescape.hs │ │ │ │ -Data.Aeson.Internal.Unescape │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Parser.Time │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -could not parse date: │ │ │ │ -'WrapFilterable │ │ │ │ -WrappedFoldable │ │ │ │ -'BoolPair │ │ │ │ -BoolPair │ │ │ │ -WitherableWithIndex │ │ │ │ -FilterableWithIndex │ │ │ │ -Filterable │ │ │ │ -Witherable │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.BoolPair │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:WitherableWithIndex │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:FilterableWithIndex │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Witherable │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Filterable │ │ │ │ +'OPTIONS │ │ │ │ +'CONNECT │ │ │ │ +Network.HTTP.Types.Method.StdMethod │ │ │ │ +toEnum{StdMethod}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +pred{StdMethod}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{StdMethod}: tried to take `succ' of last tag in enumeration │ │ │ │ +./Network/HTTP/Types/Method.hs │ │ │ │ +StdMethod │ │ │ │ +Network.HTTP.Types.Method │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.GET │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.POST │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.HEAD │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.PUT │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.DELETE │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.TRACE │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.CONNECT │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.OPTIONS │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.PATCH │ │ │ │ +, statusMessage = │ │ │ │ +Status {statusCode = │ │ │ │ +Network Authentication Required │ │ │ │ +HTTP Version Not Supported │ │ │ │ +Gateway Timeout │ │ │ │ +Service Unavailable │ │ │ │ +Bad Gateway │ │ │ │ +Not Implemented │ │ │ │ +Internal Server Error │ │ │ │ +Request Header Fields Too Large │ │ │ │ +Too Many Requests │ │ │ │ +Precondition Required │ │ │ │ +Upgrade Required │ │ │ │ +Unprocessable Entity │ │ │ │ +I'm a teapot │ │ │ │ +Expectation Failed │ │ │ │ +Requested Range Not Satisfiable │ │ │ │ +Unsupported Media Type │ │ │ │ +Request-URI Too Long │ │ │ │ +Request Entity Too Large │ │ │ │ +Precondition Failed │ │ │ │ +Length Required │ │ │ │ +Conflict │ │ │ │ +Request Timeout │ │ │ │ +Proxy Authentication Required │ │ │ │ +Not Acceptable │ │ │ │ +Method Not Allowed │ │ │ │ +Not Found │ │ │ │ +Forbidden │ │ │ │ +Payment Required │ │ │ │ +Unauthorized │ │ │ │ +Bad Request │ │ │ │ +Permanent Redirect │ │ │ │ +Temporary Redirect │ │ │ │ +Use Proxy │ │ │ │ +Not Modified │ │ │ │ +See Other │ │ │ │ +Moved Permanently │ │ │ │ +Multiple Choices │ │ │ │ +Partial Content │ │ │ │ +Reset Content │ │ │ │ +No Content │ │ │ │ +Non-Authoritative Information │ │ │ │ +Accepted │ │ │ │ +Switching Protocols │ │ │ │ +Continue │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'ThreeByte │ │ │ │ -ThreeByte │ │ │ │ -'UnpackedUUID │ │ │ │ -Data.UUID.Types.UUID │ │ │ │ -clock_seq_low │ │ │ │ -clock_seq_hi_res │ │ │ │ -time_hi_and_version │ │ │ │ -time_mid │ │ │ │ -time_low │ │ │ │ -UnpackedUUID │ │ │ │ -, node_5 = │ │ │ │ -, node_4 = │ │ │ │ -, node_3 = │ │ │ │ -, node_2 = │ │ │ │ -, node_1 = │ │ │ │ -, node_0 = │ │ │ │ -, clock_seq_low = │ │ │ │ -, clock_seq_hi_res = │ │ │ │ -, time_hi_and_version = │ │ │ │ -, time_mid = │ │ │ │ -UnpackedUUID {time_low = │ │ │ │ -src/Data/UUID/Types/Internal.hs │ │ │ │ -not enough bytes │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ -Data.UUID.Types.Internal │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UnpackedUUID │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UUID │ │ │ │ -ByteSource │ │ │ │ -Data.UUID.Types.Internal.Builder │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ -ShortText │ │ │ │ -Data.Text.Short │ │ │ │ -'ShortText │ │ │ │ -Binary.get(ShortText): Invalid UTF-8 stream │ │ │ │ -undefined │ │ │ │ -invalid length │ │ │ │ -invalid offset │ │ │ │ -fromLitAsciiAddr# │ │ │ │ -fromString │ │ │ │ -foldl1: empty ShortText │ │ │ │ -foldr1: empty ShortText │ │ │ │ -dropAround: the impossible happened │ │ │ │ -src/Data/Text/Short/Internal.hs │ │ │ │ -Data.Text.Short.Internal │ │ │ │ -text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b │ │ │ │ +Network.HTTP.Types.Status.Status │ │ │ │ +statusMessage │ │ │ │ +statusCode │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ +Network.HTTP.Types.Status │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Status.Status │ │ │ │ +https:// │ │ │ │ +-_.~:@&=+$, │ │ │ │ +EscapeItem │ │ │ │ +Network.HTTP.Types.URI │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ +Network/HTTP/Types/URI.hs:500:21-22|case │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QE │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QN │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b:Data.Text.Short.Internal.MBA# │ │ │ │ -', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ -Unexpected end-of-input, expecting timezone │ │ │ │ -', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ -Unexpected end-of-input, expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ -', expecting colon or a digit │ │ │ │ -', expecting colon or a digit │ │ │ │ -Invalid TimeZone: │ │ │ │ -', expecting a colon, : │ │ │ │ -', expecting a day separator, T or space │ │ │ │ -invalid day: │ │ │ │ -', expecting a digit │ │ │ │ -', expecting a dash, - │ │ │ │ -Unexpected end-of-input, expecting a dash, - │ │ │ │ -Unexpected end-of-input, expecting a day separator, T or space │ │ │ │ -', expecting end-of-input │ │ │ │ -invalid month: │ │ │ │ -Unexpected end-of-input, expecting a digit │ │ │ │ -Invalid time of day: │ │ │ │ -', expecting a colon, : │ │ │ │ -', expecting a digit │ │ │ │ -Unexpected end-of-input, expecting a colon, : │ │ │ │ -Expecting at least one decimal after a dot │ │ │ │ -Unexpectedly over twelve decimals │ │ │ │ -Unexpected end-of-input, expecting a digit │ │ │ │ -', expecting a dash after a year part │ │ │ │ -Unexpected end-of-input, expecting a dash after a year part │ │ │ │ -Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ -'\'', expecting -, +, or a digit │ │ │ │ -Unexpected end-of-input, expecting -, +, or a digit │ │ │ │ -, expecting -, +, or a digit │ │ │ │ -expected year with at least 4 digits │ │ │ │ -', expecting end-of-input │ │ │ │ -', expecting QuarterOfYear digit │ │ │ │ -', expecting QuarterOfYear │ │ │ │ -Unexpected end-of-input, expecting Quarter digit │ │ │ │ -Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ -Non-ASCII character │ │ │ │ -Data.Time.FromText │ │ │ │ -text-iso8601-0.1.1-EumV3BkQ9ywASwZpHEaR5c │ │ │ │ -Unexpected ' │ │ │ │ -Negative exponent │ │ │ │ -Data.Time.Calendar.Quarter.Compat │ │ │ │ -time-compat-1.9.8-GYYpbKeW3HcEA8oTpFyWRN │ │ │ │ +'HttpVersion │ │ │ │ +Network.HTTP.Types.Version.HttpVersion │ │ │ │ +httpMinor │ │ │ │ +httpMajor │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ +Network.HTTP.Types.Version │ │ │ │ +HttpVersion │ │ │ │ +http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Version.HttpVersion │ │ │ │ +partitioned │ │ │ │ +samesite │ │ │ │ +httponly │ │ │ │ +; Partitioned │ │ │ │ +; SameSite=None │ │ │ │ +; SameSite=Strict │ │ │ │ +; SameSite=Lax │ │ │ │ +; Secure │ │ │ │ +; HttpOnly │ │ │ │ +; Domain= │ │ │ │ +; Max-Age= │ │ │ │ +; Expires= │ │ │ │ +'SetCookie │ │ │ │ +SetCookie │ │ │ │ +SameSiteOption │ │ │ │ +Web.Cookie │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX │ │ │ │ +%a, %d-%b-%Y %X GMT │ │ │ │ +True, setCookieSameSite = │ │ │ │ +, setCookiePartitioned = │ │ │ │ +False, setCookieSameSite = │ │ │ │ +, setCookieSecure = │ │ │ │ +, setCookieHttpOnly = │ │ │ │ +, setCookieDomain = │ │ │ │ +, setCookieMaxAge = │ │ │ │ +, setCookieExpires = │ │ │ │ +, setCookiePath = │ │ │ │ +, setCookieValue = │ │ │ │ +SetCookie {setCookieName = │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.SetCookie │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Lax │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Strict │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.None │ │ │ │ libraries/time/lib/Data/Time/Calendar/MonthDay.hs │ │ │ │ Data.Time.Calendar.MonthDay │ │ │ │ time-1.12.2-inplace │ │ │ │ Data.Time.Calendar.OrdinalDate │ │ │ │ time-1.12.2-inplace │ │ │ │ 'FirstMostWeek │ │ │ │ 'FirstWholeWeek │ │ │ │ @@ -23359,1016 +24404,76 @@ │ │ │ │ time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCMonthDay │ │ │ │ time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearDay │ │ │ │ time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCWeekDay │ │ │ │ time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearWeek │ │ │ │ time-1.12.2-inplace:Data.Time.Format.Parse.Instances.ISOWeek │ │ │ │ time-1.12.2-inplace:Data.Time.Format.Parse.Instances.SundayWeek │ │ │ │ time-1.12.2-inplace:Data.Time.Format.Parse.Instances.MondayWeek │ │ │ │ -'C:Strict │ │ │ │ -Data.Strict.Classes │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Classes.C:Strict │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.Either.Either │ │ │ │ -Data.Strict.Either.fromRight: Left │ │ │ │ -Data.Strict.Either.fromLeft: Right │ │ │ │ -src/Data/Strict/Either.hs │ │ │ │ -Data.Strict.Either │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -src/Data/Strict/Either.hs:55:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Left │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Right │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Nothing │ │ │ │ -Data.Strict.Maybe.Maybe │ │ │ │ -Data.Strict.Maybe.fromJust: Nothing │ │ │ │ -src/Data/Strict/Maybe.hs │ │ │ │ -Data.Strict.Maybe │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -src/Data/Strict/Maybe.hs:59:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Nothing │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Just │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.These │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -Data.Strict.These.These │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/Strict/These.hs:66:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.This │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.That │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.These │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.Tuple │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -Data.Strict.Tuple.Pair │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Tuple.:!: │ │ │ │ -RepeatWithIndex │ │ │ │ -ZipWithIndex │ │ │ │ -SemialignWithIndex │ │ │ │ -Semialign │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.Align: internal error: Align HashMap: merge │ │ │ │ -Data.Align: internal error: │ │ │ │ -src/Data/Semialign/Internal.hs │ │ │ │ -Data.Semialign.Internal │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe │ │ │ │ -src/Data/Semialign/Internal.hs:(684,25)-(686,43)|case │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:RepeatWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:ZipWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:SemialignWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unzip │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Repeat │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Zip │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unalign │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Align │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Semialign │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Functor.These │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.Functor.These.These1 │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.This1 │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.That1 │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.These1 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.These │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.These.These │ │ │ │ -Invalid These index │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/These.hs:76:13-14|case │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ -Data.These.Combinators │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.Bifunctor.Assoc │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ -Data.Functor.WithIndex.Instances │ │ │ │ -indexed-traversable-instances-0.1.2-GyDVEOGgPiMHRSSrln1MyH │ │ │ │ -invalid slice │ │ │ │ -index out of bounds │ │ │ │ -negative length │ │ │ │ -'Internal │ │ │ │ -checkError │ │ │ │ -internalError │ │ │ │ -*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ -*** Internal error in package vector *** │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ -'Unknown │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ -vector: internal error * for Bundle.size isn't defined │ │ │ │ -vector: internal error abs for Bundle.size isn't defined │ │ │ │ -vector: internal error signum for Bundle.size isn't defined │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Size │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -vector too large │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -Data.Stream.Monadic │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ -Data.Vector.Generic.Mutable.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -Data.Vector.Generic.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ -fromList │ │ │ │ -checkSlice │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Generic' │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -length mismatch │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -Element size mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -fromList │ │ │ │ -Data.Vector.Primitive.Vector │ │ │ │ -src/Data/Vector/Primitive.hs │ │ │ │ -Data.Vector.Primitive │ │ │ │ -undefined │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Storable.hs │ │ │ │ -Data.Vector.Storable │ │ │ │ -fromList │ │ │ │ -Data.Vector.Storable.Vector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ -'V_DoNotUnboxNormalForm │ │ │ │ -'MV_DoNotUnboxNormalForm │ │ │ │ -'DoNotUnboxNormalForm │ │ │ │ -DoNotUnboxNormalForm │ │ │ │ -'V_DoNotUnboxStrict │ │ │ │ -'MV_DoNotUnboxStrict │ │ │ │ -'DoNotUnboxStrict │ │ │ │ -DoNotUnboxStrict │ │ │ │ -'V_DoNotUnboxLazy │ │ │ │ -'MV_DoNotUnboxLazy │ │ │ │ -'DoNotUnboxLazy │ │ │ │ -DoNotUnboxLazy │ │ │ │ -'V_UnboxAs │ │ │ │ -'MV_UnboxAs │ │ │ │ -'C:IsoUnbox │ │ │ │ -IsoUnbox │ │ │ │ -'V_UnboxViaPrim │ │ │ │ -'MV_UnboxViaPrim │ │ │ │ -'UnboxViaPrim │ │ │ │ -UnboxViaPrim │ │ │ │ -'C:Unbox │ │ │ │ -'V_Compose │ │ │ │ -'V_Const │ │ │ │ -'V_WrappedMonoid │ │ │ │ -'V_First │ │ │ │ -'V_Product │ │ │ │ -'V_Identity │ │ │ │ -'V_Complex │ │ │ │ -'V_Double │ │ │ │ -'V_Float │ │ │ │ -'V_Word64 │ │ │ │ -'V_Word32 │ │ │ │ -'V_Word16 │ │ │ │ -'V_Word8 │ │ │ │ -'V_Int64 │ │ │ │ -'V_Int32 │ │ │ │ -'V_Int16 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MV_Compose │ │ │ │ -'MV_Const │ │ │ │ -'MV_WrappedMonoid │ │ │ │ -'MV_Last │ │ │ │ -'MV_First │ │ │ │ -'MV_Product │ │ │ │ -'MV_Dual │ │ │ │ -'MV_Down │ │ │ │ -'MV_Identity │ │ │ │ -'MV_Complex │ │ │ │ -'MV_Bool │ │ │ │ -'MV_Char │ │ │ │ -'MV_Double │ │ │ │ -'MV_Float │ │ │ │ -'MV_Word64 │ │ │ │ -'MV_Word32 │ │ │ │ -'MV_Word16 │ │ │ │ -'MV_Word8 │ │ │ │ -'MV_Word │ │ │ │ -'MV_Int64 │ │ │ │ -'MV_Int32 │ │ │ │ -'MV_Int16 │ │ │ │ -'MV_Int8 │ │ │ │ -'MV_Unit │ │ │ │ -internal/unbox-tuple-instances │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Unboxed/Base.hs │ │ │ │ -Data.Vector.Unboxed.Base │ │ │ │ -fromList │ │ │ │ -Data.Vector.Unboxed.Vector │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:IsoUnbox │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:Unbox │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_6 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_5 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_4 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_3 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_2 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_6 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_5 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_4 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_3 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_2 │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Unboxed' │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -undefined │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Unboxed.hs │ │ │ │ -Data.Vector.Unboxed │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Strict/Mutable.hs │ │ │ │ -Data.Vector.Strict.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Strict.hs │ │ │ │ -Data.Vector.Strict │ │ │ │ -fromList │ │ │ │ -Data.Vector.Strict.Vector │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ -src/Data/Vector/Mutable.hs │ │ │ │ -Data.Vector.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ +'C:FoldCase │ │ │ │ +FoldCase │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ +Data.CaseInsensitive.Internal │ │ │ │ +case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh │ │ │ │ +Data.CaseInsensitive.Internal.CI │ │ │ │ +foldedCase │ │ │ │ +original │ │ │ │ stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -fromList │ │ │ │ -Data.Vector.Vector │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ -src/Data/Vector/Generic/New.hs │ │ │ │ -Data.Vector.Generic.New │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ -'MVector │ │ │ │ -Element size mismatch │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ -'DropWhile_Yield │ │ │ │ -'DropWhile_Next │ │ │ │ -'DropWhile_Drop │ │ │ │ -DropWhile │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -empty stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ -'Present │ │ │ │ -LookupRes │ │ │ │ -'BitmapIndexed │ │ │ │ -'Collision │ │ │ │ -Data.HashMap.Internal.HashMap │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -fromList │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data.HashMap.Internal.(!): key not found │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable k │ │ │ │ -In module `Data.HashMap.Internal' │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList' │ │ │ │ -Data.HashMap.Internal.Array: Undefined element │ │ │ │ -./Data/HashMap/Internal/Array.hs │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ -Data.HashMap.Internal.List │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -Data.HashMap.alterF internal error: impossible adjust │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'HashSet │ │ │ │ -./Data/HashSet/Internal.hs │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable a │ │ │ │ -In module `Data.HashSet.Internal' │ │ │ │ -fromList │ │ │ │ -Data.HashSet.Internal.HashSet │ │ │ │ -Data.HashSet.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Tagged.Tagged │ │ │ │ -undefined │ │ │ │ -src/Data/Tagged.hs │ │ │ │ -Data.Tagged │ │ │ │ -tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs:94:11-57|d : ds' │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs:64:12-63|d : ds' │ │ │ │ -Data.ByteString.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs │ │ │ │ -Data.ByteString.Builder.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -round default defn: Bad value │ │ │ │ -src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ -src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ -undefined │ │ │ │ -toRationalRepetend: Negative repetend index! │ │ │ │ -toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ -not enough bytes │ │ │ │ -formatScientific/doFmt/FFExponent: [] │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Scientific │ │ │ │ -Data.Scientific.Scientific │ │ │ │ -base10Exponent │ │ │ │ -coefficient │ │ │ │ -fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ -src/Data/Scientific.hs │ │ │ │ -Scientific │ │ │ │ -Data.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ -roundTo: bad Value │ │ │ │ -Negative exponent │ │ │ │ -Data.Scientific: uninitialised element │ │ │ │ -src/Utils.hs │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -end of input │ │ │ │ -Arg: eta │ │ │ │ -Type: ParseError -> Identity b │ │ │ │ -In module `Network.URI' │ │ │ │ -IPv6 address │ │ │ │ -IPv4 Address │ │ │ │ -Name character │ │ │ │ -uriRegName │ │ │ │ -uriUserInfo │ │ │ │ -Network.URI.URIAuth │ │ │ │ -uriFragment │ │ │ │ -uriQuery │ │ │ │ -uriAuthority │ │ │ │ -uriScheme │ │ │ │ -Network.URI.URI │ │ │ │ -'URIAuth │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -!$&'()*+,;= │ │ │ │ -, uriPort = │ │ │ │ -, uriRegName = │ │ │ │ -uriUserInfo = │ │ │ │ -URIAuth { │ │ │ │ -Decimal octet value too large │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ -Network.URI │ │ │ │ -./Network/URI.hs │ │ │ │ -IP address literal │ │ │ │ -Registered name │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ -Text.Parsec.Char │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -white space │ │ │ │ -uppercase letter │ │ │ │ -lowercase letter │ │ │ │ -letter or digit │ │ │ │ -hexadecimal digit │ │ │ │ -octal digit │ │ │ │ -new-line │ │ │ │ -lf new-line │ │ │ │ -crlf new-line │ │ │ │ -Text.Parsec.Combinator │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ - backtracked │ │ │ │ -end of input │ │ │ │ -'ParseError │ │ │ │ -'Message │ │ │ │ -'UnExpect │ │ │ │ -'SysUnExpect │ │ │ │ -toEnum is undefined for Message │ │ │ │ -end of input │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Error │ │ │ │ -ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ -, column │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SourcePos │ │ │ │ -Text.Parsec.Pos.SourcePos │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Pos │ │ │ │ -SourcePos │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ -'C:Stream │ │ │ │ -'Consumed │ │ │ │ -Consumed │ │ │ │ -Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ -libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ -Text.Parsec.Prim │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -fromList │ │ │ │ -parse error at │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ -Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ -src/Math/NumberTheory/Logarithms.hs │ │ │ │ -Math.NumberTheory.Logarithms │ │ │ │ -integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ -Negative exponent │ │ │ │ +case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.C:FoldCase │ │ │ │ +case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.CI │ │ │ │ +Blaze.ByteString.Builder │ │ │ │ +blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ +Data.ByteString.Base64 │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ +invalid padding at offset: │ │ │ │ +errorEmptyList │ │ │ │ +Base64-encoded bytestring has invalid padding │ │ │ │ +Base64-encoded bytestring has invalid size │ │ │ │ +Base64-encoded bytestring is unpadded or has invalid padding │ │ │ │ +Base64-encoded bytestring required to be unpadded │ │ │ │ +invalid character at offset: │ │ │ │ +non-canonical encoding detected at offset: │ │ │ │ negative index: │ │ │ │ , length = │ │ │ │ index too large: │ │ │ │ libraries/bytestring/Data/ByteString.hs │ │ │ │ Data.ByteString │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ moduleError │ │ │ │ -src/Data/Integer/Conversion.hs │ │ │ │ -Data.Integer.Conversion │ │ │ │ -integer-conversion-0.1.1-1d0qPEeJLYF9qYcZwwPBMd │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PrimStorable │ │ │ │ -PrimStorable │ │ │ │ -Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ -./Data/Primitive/Types.hs │ │ │ │ -Data.Primitive.Types │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -undefined │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -byteArrayFromListN │ │ │ │ -Data.Primitive.ByteArray. │ │ │ │ -./Data/Primitive/ByteArray.hs │ │ │ │ -Data.Primitive.ByteArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -'MutablePrimArray │ │ │ │ -MutablePrimArray │ │ │ │ -'PrimArray │ │ │ │ -PrimArray │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -byteArrayToPrimArray │ │ │ │ -Data.Primitive.PrimArray. │ │ │ │ -./Data/Primitive/PrimArray.hs │ │ │ │ -Data.Primitive.PrimArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.MutablePrimArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.PrimArray │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'SmallMutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -'SmallArray │ │ │ │ -fromList │ │ │ │ -Data.Primitive.SmallArray.SmallArray │ │ │ │ -negative multiplier │ │ │ │ -mzipWith │ │ │ │ -mfix for Data.Primitive.SmallArray applied to strict function. │ │ │ │ -mapSmallArray' │ │ │ │ -unsafeSmallArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptySmallArray# │ │ │ │ -SmallArray │ │ │ │ -toConstr │ │ │ │ -SmallMutableArray │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -smallArrayFromListN │ │ │ │ -impossible │ │ │ │ -emptySmallArray │ │ │ │ -Empty SmallArray │ │ │ │ -Data.Primitive.SmallArray. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.SmallArray │ │ │ │ -./Data/Primitive/SmallArray.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallArray │ │ │ │ -Data.Primitive.MutVar │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -Foldable1WithIndex │ │ │ │ -'SNothing │ │ │ │ -'FromMaybe │ │ │ │ -FromMaybe │ │ │ │ -TraversableWithIndex │ │ │ │ -FoldableWithIndex │ │ │ │ -FunctorWithIndex │ │ │ │ -'Indexing │ │ │ │ -Indexing │ │ │ │ -'Sequenced │ │ │ │ -Sequenced │ │ │ │ -'Traversed │ │ │ │ -Traversed │ │ │ │ -Sequenced: value used │ │ │ │ -Traversed: value used │ │ │ │ -src/WithIndex.hs │ │ │ │ -WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ -'UnsafeDList │ │ │ │ -Data.DList.stimes: negative multiplier │ │ │ │ -fromList │ │ │ │ -Data.DList.tail: empty DList │ │ │ │ -Data.DList.head: empty DList │ │ │ │ -./Data/DList/Internal.hs │ │ │ │ -Data.DList.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -fromList │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -DNonEmpty │ │ │ │ +Data.ByteString.Base64.encode: input too long │ │ │ │ +./Data/ByteString/Base64/Internal.hs │ │ │ │ +EncodeTable │ │ │ │ +'Unpadded │ │ │ │ +'Don'tCare │ │ │ │ +Data.ByteString.Base64.Internal │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.ET │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Padded │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Don'tCare │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Unpadded │ │ │ │ +'ConcurrentlyE │ │ │ │ +ConcurrentlyE │ │ │ │ +'Concurrently │ │ │ │ +Concurrently │ │ │ │ +'ExceptionInLinkedThread │ │ │ │ +'AsyncCancelled │ │ │ │ +waitAnySTM: invalid argument: input list must be non-empty │ │ │ │ +waitAnyCatchSTM: invalid argument: input list must be non-empty │ │ │ │ +ExceptionInLinkedThread │ │ │ │ +./Control/Concurrent/Async/Internal.hs │ │ │ │ stimes: positive multiplier expected │ │ │ │ -Data.DList.DNonEmpty.fromList: empty list │ │ │ │ -./Data/DList/DNonEmpty/Internal.hs │ │ │ │ -Data.DList.DNonEmpty.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -fromNonEmpty │ │ │ │ -fromNonEmpty │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod:Data.DList.DNonEmpty.Internal.:| │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Fix │ │ │ │ -data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb │ │ │ │ -Data.Fix.Fix │ │ │ │ -unfoldMu │ │ │ │ -unfoldNu unFix │ │ │ │ -unfoldNu │ │ │ │ -unfoldMu unFix │ │ │ │ -data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb:Data.Fix.Nu │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ +Control.Concurrent.Async.Internal │ │ │ │ +AsyncCancelled │ │ │ │ +ExceptionInLinkedThread │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ Hashable2 │ │ │ │ Hashable1 │ │ │ │ 'C:Hashable │ │ │ │ Hashable │ │ │ │ GHashable │ │ │ │ 'HashArgs1 │ │ │ │ 'HashArgs0 │ │ │ │ @@ -24379,14 +24484,243 @@ │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ K@~Data.Hashable.LowLevel │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +libraries/filepath/System/FilePath/Internal.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +System.FilePath.Posix │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +impossible │ │ │ │ +libraries/filepath/System/FilePath/Internal.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +System.FilePath.Windows │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +System.OsPath │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ +System.OsPath.Posix.Internal │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +GHC.Types │ │ │ │ +GHC.Classes │ │ │ │ +ghc-prim │ │ │ │ +libraries/os-string/System/OsString/Internal.hs │ │ │ │ +System.OsString.Internal │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +unsafeEncodeUtf │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Posix │ │ │ │ +libraries/os-string/System/OsString/Common.hs │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +'Handler │ │ │ │ +MonadMask │ │ │ │ +'ExitCaseException │ │ │ │ +'ExitCaseSuccess │ │ │ │ +'ExitCaseAbort │ │ │ │ +ExitCase │ │ │ │ +MonadCatch │ │ │ │ +MonadThrow │ │ │ │ +ExitCaseAbort │ │ │ │ +ExitCaseException │ │ │ │ +ExitCaseSuccess │ │ │ │ +uninterruptibleMask │ │ │ │ +generalBracket │ │ │ │ +exceptions-0.10.9-inplace │ │ │ │ +Control.Monad.Catch │ │ │ │ +libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ +Control.Concurrent.STM.TMVar │ │ │ │ +stm-2.5.3.1-inplace │ │ │ │ +Control.Concurrent.STM.TQueue │ │ │ │ +stm-2.5.3.1-inplace │ │ │ │ +libraries/stm/Control/Concurrent/STM/TQueue.hs:135:15-33|z : zs │ │ │ │ +libraries/stm/Control/Concurrent/STM/TQueue.hs:100:15-33|z : zs │ │ │ │ +stm-2.5.3.1-inplace:Control.Concurrent.STM.TQueue.TQueue │ │ │ │ +'TBQueue │ │ │ │ +libraries/stm/Control/Concurrent/STM/TBQueue.hs:179:15-33|z : zs │ │ │ │ +readTBQueue: impossible │ │ │ │ +libraries/stm/Control/Concurrent/STM/TBQueue.hs │ │ │ │ +Control.Concurrent.STM.TBQueue │ │ │ │ +stm-2.5.3.1-inplace │ │ │ │ +stm-2.5.3.1-inplace:Control.Concurrent.STM.TBQueue.TBQueue │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +'C:MonadRWS │ │ │ │ +MonadRWS │ │ │ │ +Control.Monad.RWS.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +MonadWriter │ │ │ │ +Control.Monad.Writer.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ +commitAndReleaseBuffer │ │ │ │ +say-0.1.0.1-5VDIwPz3Wao88Dmh26Jp0K │ │ │ │ +'Backwards │ │ │ │ +Control.Applicative.Backwards │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Backwards │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Constant │ │ │ │ +Data.Functor.Constant │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Data.Functor.Constant.Constant │ │ │ │ +getConstant │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Constant │ │ │ │ +'Reverse │ │ │ │ +Data.Functor.Reverse │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -24768,348 +25102,14 @@ │ │ │ │ 'C:SumSize │ │ │ │ not enough bytes │ │ │ │ Unknown encoding for constructor │ │ │ │ libraries/binary/src/Data/Binary/Generic.hs │ │ │ │ Data.Binary.Generic │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ undefined │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Posix │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -impossible │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Windows │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -System.OsPath │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ -System.OsPath.Posix.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -GHC.Types │ │ │ │ -GHC.Classes │ │ │ │ -ghc-prim │ │ │ │ -libraries/os-string/System/OsString/Internal.hs │ │ │ │ -System.OsString.Internal │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -unsafeEncodeUtf │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Posix │ │ │ │ -libraries/os-string/System/OsString/Common.hs │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -'Handler │ │ │ │ -MonadMask │ │ │ │ -'ExitCaseException │ │ │ │ -'ExitCaseSuccess │ │ │ │ -'ExitCaseAbort │ │ │ │ -ExitCase │ │ │ │ -MonadCatch │ │ │ │ -MonadThrow │ │ │ │ -ExitCaseAbort │ │ │ │ -ExitCaseException │ │ │ │ -ExitCaseSuccess │ │ │ │ -uninterruptibleMask │ │ │ │ -generalBracket │ │ │ │ -exceptions-0.10.9-inplace │ │ │ │ -Control.Monad.Catch │ │ │ │ -libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -Control.Concurrent.STM.TMVar │ │ │ │ -stm-2.5.3.1-inplace │ │ │ │ -Control.Concurrent.STM.TQueue │ │ │ │ -stm-2.5.3.1-inplace │ │ │ │ -libraries/stm/Control/Concurrent/STM/TQueue.hs:135:15-33|z : zs │ │ │ │ -libraries/stm/Control/Concurrent/STM/TQueue.hs:100:15-33|z : zs │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TQueue.TQueue │ │ │ │ -'TBQueue │ │ │ │ -libraries/stm/Control/Concurrent/STM/TBQueue.hs:179:15-33|z : zs │ │ │ │ -readTBQueue: impossible │ │ │ │ -libraries/stm/Control/Concurrent/STM/TBQueue.hs │ │ │ │ -Control.Concurrent.STM.TBQueue │ │ │ │ -stm-2.5.3.1-inplace │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TBQueue.TBQueue │ │ │ │ -CoArbitrary │ │ │ │ -GCoArbitrary │ │ │ │ -'C:GSubtermsIncl │ │ │ │ -GSubtermsIncl │ │ │ │ -'C:GSubterms │ │ │ │ -GSubterms │ │ │ │ -RecursivelyShrink │ │ │ │ -Arbitrary2 │ │ │ │ -Arbitrary1 │ │ │ │ -'C:Arbitrary │ │ │ │ -Arbitrary │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ -frequency │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs │ │ │ │ -Test.QuickCheck.Arbitrary │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ -Test.QuickCheck.resize: negative size │ │ │ │ -Uncaught exception in sample: │ │ │ │ - │ │ │ │ -fromJust │ │ │ │ -QuickCheck.oneof used with empty list │ │ │ │ -QuickCheck.frequency used with empty list │ │ │ │ -QuickCheck.pick used with empty list │ │ │ │ -QuickCheck.frequency: all weights were zero │ │ │ │ -QuickCheck.frequency: negative weight │ │ │ │ -QuickCheck.elements used with empty list │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -Test.QuickCheck.Gen │ │ │ │ -src/Test/QuickCheck/Gen.hs │ │ │ │ -QuickCheck.growingElements used with empty list │ │ │ │ -'C:Splittable │ │ │ │ -Splittable │ │ │ │ -Test.QuickCheck.Random │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ -src/Test/QuickCheck/Exception.hs │ │ │ │ -Test.QuickCheck.Exception │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ -'NotShrunk │ │ │ │ -Function │ │ │ │ -GFunction │ │ │ │ -Test.QuickCheck.Function │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ -Test.QuickCheck.Poly │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -System.Random │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ -StdGen {unStdGen = │ │ │ │ -StateGen {unStateGen = │ │ │ │ -'StateGen │ │ │ │ -StateGen │ │ │ │ -'C:RandomGen │ │ │ │ -RandomGen │ │ │ │ -UniformRange │ │ │ │ -GUniform │ │ │ │ -'StateGenM │ │ │ │ -StateGenM │ │ │ │ -FrozenGen │ │ │ │ -'C:StatefulGen │ │ │ │ -StatefulGen │ │ │ │ -System.Random.Internal │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ -'C:Finite │ │ │ │ -Cardinality │ │ │ │ -GFinite: V1 has no inhabitants │ │ │ │ -src/System/Random/GFinite.hs │ │ │ │ -System.Random.GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -src/System/Random/SplitMix.hs │ │ │ │ -System.Random.SplitMix │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -src/System/Random/SplitMix32.hs │ │ │ │ -System.Random.SplitMix32 │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -'C:MonadRWS │ │ │ │ -MonadRWS │ │ │ │ -Control.Monad.RWS.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -MonadWriter │ │ │ │ -Control.Monad.Writer.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ -'Backwards │ │ │ │ -Control.Applicative.Backwards │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Backwards │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Constant │ │ │ │ -Data.Functor.Constant │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Data.Functor.Constant.Constant │ │ │ │ -getConstant │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Constant │ │ │ │ -'Reverse │ │ │ │ -Data.Functor.Reverse │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ =U7el#|67 │ │ │ │ nGV5}$ e │ │ │ │ G(SN\_T8h │ │ │ │ 00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ 000102030405060708090a0b0c0d0e0f101112131415161718191a1b1c1d1e1f202122232425262728292a2b2c2d2e2f303132333435363738393a3b3c3d3e3f404142434445464748494a4b4c4d4e4f505152535455565758595a5b5c5d5e5f606162636465666768696a6b6c6d6e6f707172737475767778797a7b7c7d7e7f808182838485868788898a8b8c8d8e8f909192939495969798999a9b9c9d9e9fa0a1a2a3a4a5a6a7a8a9aaabacadaeafb0b1b2b3b4b5b6b7b8b9babbbcbdbebfc0c1c2c3c4c5c6c7c8c9cacbcccdcecfd0d1d2d3d4d5d6d7d8d9dadbdcdddedfe0e1e2e3e4e5e6e7e8e9eaebecedeeeff0f1f2f3f4f5f6f7f8f9fafbfcfdfeff │ │ │ │ negative index: │ │ │ │ , length = │ │ │ │ @@ -26639,14 +26639,18 @@ │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.Above │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.AnnotStart │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.NoAnnot │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.AnnotEnd │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.Chr │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.Str │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.PStr │ │ │ │ +(),;[]`{}_"' │ │ │ │ +!#$%&*+./<=>?@\^|~- │ │ │ │ +GHC.Lexeme │ │ │ │ +ghc-boot-th-9.10.3-inplace │ │ │ │ 'C:NFData │ │ │ │ 'RnfArgs1 │ │ │ │ 'RnfArgs0 │ │ │ │ Control.DeepSeq │ │ │ │ deepseq-1.5.0.0-inplace │ │ │ │ deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData2 │ │ │ │ deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData1 │ │ │ │ @@ -26661,18 +26665,14 @@ │ │ │ │ libraries/array/Data/Array/Base.hs │ │ │ │ Data.Array.Base │ │ │ │ array-0.5.8.0-inplace │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.STUArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:MArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.UArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:IArray │ │ │ │ -(),;[]`{}_"' │ │ │ │ -!#$%&*+./<=>?@\^|~- │ │ │ │ -GHC.Lexeme │ │ │ │ -ghc-boot-th-9.10.3-inplace │ │ │ │ 'WrapArrow │ │ │ │ WrappedArrow │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ 'WrapMonad │ │ │ │ @@ -29897,20 +29897,20 @@ │ │ │ │ M7777UUj │ │ │ │ l8%%"""l%NJFBQlllllllll │ │ │ │ stg_compactWorkerzh │ │ │ │ PROMPT_TAG object (%p) entered! │ │ │ │ +gnMZY.1e │ │ │ │ %>)?!\Pb~ │ │ │ │ *sD'AE V │ │ │ │ -j $AK(5S9Ji │ │ │ │ -JKUR18'K9) │ │ │ │ -"k1ZOgvJ-Rx │ │ │ │ +pq%|1qt │ │ │ │ +j $AK(5S9Ji │ │ │ │ ;Oe7~Fa# │ │ │ │ +JKUR18'K9) │ │ │ │ =JG-( BS │ │ │ │ +"k1ZOgvJ-Rx │ │ │ │ :&%;HdJH │ │ │ │ =/L24R=Y │ │ │ │ ncib;;3d │ │ │ │ `FkWhda) │ │ │ │ gold 1.16 │ │ │ │ .shstrtab │ │ │ │ .note.ABI-tag │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,331 +1,331 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ - 0x00009bb4 005f5f63 78615f61 74657869 7400474c .__cxa_atexit.GL │ │ │ │ - 0x00009bc4 4942435f 322e3400 6c696263 2e736f2e IBC_2.4.libc.so. │ │ │ │ - 0x00009bd4 3600696e 6f746966 795f696e 69743100 6.inotify_init1. │ │ │ │ - 0x00009be4 474c4942 435f322e 39005f5f 6c696263 GLIBC_2.9.__libc │ │ │ │ - 0x00009bf4 5f737461 72745f6d 61696e00 474c4942 _start_main.GLIB │ │ │ │ - 0x00009c04 435f322e 33340066 67657473 006d7072 C_2.34.fgets.mpr │ │ │ │ - 0x00009c14 6f746563 74007265 67657865 6300646c otect.regexec.dl │ │ │ │ - 0x00009c24 5f697465 72617465 5f706864 7200646c _iterate_phdr.dl │ │ │ │ - 0x00009c34 696e666f 00646c6f 70656e00 646c636c info.dlopen.dlcl │ │ │ │ - 0x00009c44 6f736500 66736565 6b006665 6f660066 ose.fseek.feof.f │ │ │ │ - 0x00009c54 74656c6c 00667265 6164005f 5f69736f tell.fread.__iso │ │ │ │ - 0x00009c64 6332335f 73736361 6e660047 4c494243 c23_sscanf.GLIBC │ │ │ │ - 0x00009c74 5f322e33 38006469 726e616d 65006670 _2.38.dirname.fp │ │ │ │ - 0x00009c84 75747300 6e65776c 6f63616c 65007573 uts.newlocale.us │ │ │ │ - 0x00009c94 656c6f63 616c6500 66726565 6c6f6361 elocale.freeloca │ │ │ │ - 0x00009ca4 6c650072 65676672 65650072 6567636f le.regfree.regco │ │ │ │ - 0x00009cb4 6d700064 6c73796d 00646c65 72726f72 mp.dlsym.dlerror │ │ │ │ - 0x00009cc4 00666669 5f63616c 6c004c49 42464649 .ffi_call.LIBFFI │ │ │ │ - 0x00009cd4 5f424153 455f382e 30006c69 62666669 _BASE_8.0.libffi │ │ │ │ - 0x00009ce4 2e736f2e 38006765 74630070 74687265 .so.8.getc.pthre │ │ │ │ - 0x00009cf4 61645f73 69676d61 736b0047 4c494243 ad_sigmask.GLIBC │ │ │ │ - 0x00009d04 5f322e33 32007363 6865645f 7969656c _2.32.sched_yiel │ │ │ │ - 0x00009d14 64007074 68726561 645f6578 69740070 d.pthread_exit.p │ │ │ │ - 0x00009d24 74687265 61645f63 6f6e645f 77616974 thread_cond_wait │ │ │ │ - 0x00009d34 00737973 63616c6c 00707468 72656164 .syscall.pthread │ │ │ │ - 0x00009d44 5f636f6e 645f6272 6f616463 61737400 _cond_broadcast. │ │ │ │ - 0x00009d54 70746872 6561645f 6b696c6c 00707468 pthread_kill.pth │ │ │ │ - 0x00009d64 72656164 5f636f6e 645f7369 676e616c read_cond_signal │ │ │ │ - 0x00009d74 00707468 72656164 5f636f6e 64617474 .pthread_condatt │ │ │ │ - 0x00009d84 725f6465 7374726f 79006e75 6d615f72 r_destroy.numa_r │ │ │ │ - 0x00009d94 756e5f6f 6e5f6e6f 6465006c 69626e75 un_on_node.libnu │ │ │ │ - 0x00009da4 6d615f31 2e31006c 69626e75 6d612e73 ma_1.1.libnuma.s │ │ │ │ - 0x00009db4 6f2e3100 70746872 6561645f 636f6e64 o.1.pthread_cond │ │ │ │ - 0x00009dc4 5f646573 74726f79 00736368 65645f73 _destroy.sched_s │ │ │ │ - 0x00009dd4 65746166 66696e69 74790073 63686564 etaffinity.sched │ │ │ │ - 0x00009de4 5f676574 61666669 6e697479 00707468 _getaffinity.pth │ │ │ │ - 0x00009df4 72656164 5f636f6e 645f696e 69740070 read_cond_init.p │ │ │ │ - 0x00009e04 74687265 61645f6b 65795f64 656c6574 thread_key_delet │ │ │ │ - 0x00009e14 65007074 68726561 645f7365 74737065 e.pthread_setspe │ │ │ │ - 0x00009e24 63696669 63007074 68726561 645f636f cific.pthread_co │ │ │ │ - 0x00009e34 6e646174 74725f69 6e697400 70746872 ndattr_init.pthr │ │ │ │ - 0x00009e44 6561645f 67657473 70656369 66696300 ead_getspecific. │ │ │ │ - 0x00009e54 70746872 6561645f 6b65795f 63726561 pthread_key_crea │ │ │ │ - 0x00009e64 74650070 74687265 61645f73 656c6600 te.pthread_self. │ │ │ │ - 0x00009e74 70746872 6561645f 6d757465 785f6465 pthread_mutex_de │ │ │ │ - 0x00009e84 7374726f 79007074 68726561 645f6d75 stroy.pthread_mu │ │ │ │ - 0x00009e94 7465785f 696e6974 00707468 72656164 tex_init.pthread │ │ │ │ - 0x00009ea4 5f637265 61746500 5f5f7074 68726561 _create.__pthrea │ │ │ │ - 0x00009eb4 645f636f 6e645f74 696d6564 77616974 d_cond_timedwait │ │ │ │ - 0x00009ec4 36340070 74687265 61645f63 6f6e6461 64.pthread_conda │ │ │ │ - 0x00009ed4 7474725f 73657463 6c6f636b 00707468 ttr_setclock.pth │ │ │ │ - 0x00009ee4 72656164 5f736574 6e616d65 5f6e7000 read_setname_np. │ │ │ │ - 0x00009ef4 6e756d61 5f626974 6d61736b 5f667265 numa_bitmask_fre │ │ │ │ - 0x00009f04 65006c69 626e756d 615f312e 32006e75 e.libnuma_1.2.nu │ │ │ │ - 0x00009f14 6d615f67 65745f6d 656d735f 616c6c6f ma_get_mems_allo │ │ │ │ - 0x00009f24 77656400 6e756d61 5f6e756d 5f636f6e wed.numa_num_con │ │ │ │ - 0x00009f34 66696775 7265645f 6e6f6465 73006e75 figured_nodes.nu │ │ │ │ - 0x00009f44 6d615f61 7661696c 61626c65 006d6269 ma_available.mbi │ │ │ │ - 0x00009f54 6e64006d 756e6d61 70006d61 64766973 nd.munmap.madvis │ │ │ │ - 0x00009f64 65006d6d 61703634 00707468 72656164 e.mmap64.pthread │ │ │ │ - 0x00009f74 5f646574 61636800 70746872 6561645f _detach.pthread_ │ │ │ │ - 0x00009f84 6a6f696e 005f5f74 696d6572 66645f73 join.__timerfd_s │ │ │ │ - 0x00009f94 65747469 6d653634 0074696d 65726664 ettime64.timerfd │ │ │ │ - 0x00009fa4 5f637265 61746500 474c4942 435f322e _create.GLIBC_2. │ │ │ │ - 0x00009fb4 38005f5f 67657472 75736167 65363400 8.__getrusage64. │ │ │ │ - 0x00009fc4 636c6f63 6b5f6765 74637075 636c6f63 clock_getcpucloc │ │ │ │ - 0x00009fd4 6b696400 474c4942 435f322e 31370066 kid.GLIBC_2.17.f │ │ │ │ - 0x00009fe4 66695f74 7970655f 646f7562 6c650066 fi_type_double.f │ │ │ │ - 0x00009ff4 66695f74 7970655f 666c6f61 74006666 fi_type_float.ff │ │ │ │ - 0x0000a004 695f7479 70655f73 696e7436 34006666 i_type_sint64.ff │ │ │ │ - 0x0000a014 695f7479 70655f73 696e7431 36006666 i_type_sint16.ff │ │ │ │ - 0x0000a024 695f7479 70655f73 696e7433 32006666 i_type_sint32.ff │ │ │ │ - 0x0000a034 695f7479 70655f75 696e7438 00666669 i_type_uint8.ffi │ │ │ │ - 0x0000a044 5f747970 655f7569 6e743634 00666669 _type_uint64.ffi │ │ │ │ - 0x0000a054 5f747970 655f706f 696e7465 72006666 _type_pointer.ff │ │ │ │ - 0x0000a064 695f7479 70655f75 696e7431 36006666 i_type_uint16.ff │ │ │ │ - 0x0000a074 695f7479 70655f76 6f696400 6666695f i_type_void.ffi_ │ │ │ │ - 0x0000a084 74797065 5f75696e 74333200 6666695f type_uint32.ffi_ │ │ │ │ - 0x0000a094 74797065 5f73696e 74380066 66695f70 type_sint8.ffi_p │ │ │ │ - 0x0000a0a4 7265705f 636c6f73 7572655f 6c6f6300 rep_closure_loc. │ │ │ │ - 0x0000a0b4 4c494246 46495f43 4c4f5355 52455f38 LIBFFI_CLOSURE_8 │ │ │ │ - 0x0000a0c4 2e300066 66695f63 6c6f7375 72655f61 .0.ffi_closure_a │ │ │ │ - 0x0000a0d4 6c6c6f63 00666669 5f707265 705f6369 lloc.ffi_prep_ci │ │ │ │ - 0x0000a0e4 66006666 695f636c 6f737572 655f6672 f.ffi_closure_fr │ │ │ │ - 0x0000a0f4 65650073 74706370 79007673 6e707269 ee.stpcpy.vsnpri │ │ │ │ - 0x0000a104 6e746600 706f7369 785f6d65 6d616c69 ntf.posix_memali │ │ │ │ - 0x0000a114 676e0073 74726e6c 656e0070 72696e74 gn.strnlen.print │ │ │ │ - 0x0000a124 66007075 7473005f 5f637469 6d653634 f.puts.__ctime64 │ │ │ │ - 0x0000a134 5f72005f 5f6e616e 6f736c65 65703634 _r.__nanosleep64 │ │ │ │ - 0x0000a144 00736574 6c6f6361 6c650073 74726572 .setlocale.strer │ │ │ │ - 0x0000a154 726f7200 66707574 63006670 72696e74 ror.fputc.fprint │ │ │ │ - 0x0000a164 66005f5f 69736f63 32335f73 7472746f f.__isoc23_strto │ │ │ │ - 0x0000a174 6c007374 64657272 005f5f69 736f6332 l.stderr.__isoc2 │ │ │ │ - 0x0000a184 335f7374 72746f75 6c007374 72726368 3_strtoul.strrch │ │ │ │ - 0x0000a194 72007374 72647570 00737472 6e636d70 r.strdup.strncmp │ │ │ │ - 0x0000a1a4 00737472 63707900 76667072 696e7466 .strcpy.vfprintf │ │ │ │ - 0x0000a1b4 00737472 6e637079 005f5f63 74797065 .strncpy.__ctype │ │ │ │ - 0x0000a1c4 5f625f6c 6f630073 7472746f 64007374 _b_loc.strtod.st │ │ │ │ - 0x0000a1d4 646f7574 0066666c 75736800 736e7072 dout.fflush.snpr │ │ │ │ - 0x0000a1e4 696e7466 00737472 636d7000 70746872 intf.strcmp.pthr │ │ │ │ - 0x0000a1f4 6561645f 6d757465 785f7472 796c6f63 ead_mutex_tryloc │ │ │ │ - 0x0000a204 6b007074 68726561 645f6d75 7465785f k.pthread_mutex_ │ │ │ │ - 0x0000a214 6c6f636b 00707468 72656164 5f6d7574 lock.pthread_mut │ │ │ │ - 0x0000a224 65785f75 6e6c6f63 6b005f5f 676d706e ex_unlock.__gmpn │ │ │ │ - 0x0000a234 5f6d756c 005f5f67 6d706e5f 6d756c5f _mul.__gmpn_mul_ │ │ │ │ - 0x0000a244 31005f5f 676d706e 5f737562 5f31005f 1.__gmpn_sub_1._ │ │ │ │ - 0x0000a254 5f676d70 6e5f6164 645f3100 5f5f676d _gmpn_add_1.__gm │ │ │ │ - 0x0000a264 706e5f6d 6f645f31 005f5f67 6d706e5f pn_mod_1.__gmpn_ │ │ │ │ - 0x0000a274 73756200 5f5f676d 706e5f61 6464005f sub.__gmpn_add._ │ │ │ │ - 0x0000a284 5f676d70 6e5f6469 7672656d 5f31005f _gmpn_divrem_1._ │ │ │ │ - 0x0000a294 5f676d70 6e5f636d 70005f5f 676d706e _gmpn_cmp.__gmpn │ │ │ │ - 0x0000a2a4 5f786f72 5f6e005f 5f676d70 6e5f696f _xor_n.__gmpn_io │ │ │ │ - 0x0000a2b4 725f6e00 5f5f676d 706e5f61 6e646e5f r_n.__gmpn_andn_ │ │ │ │ - 0x0000a2c4 6e005f5f 676d706e 5f616e64 5f6e005f n.__gmpn_and_n._ │ │ │ │ - 0x0000a2d4 5f676d70 7a5f696e 76657274 005f5f67 _gmpz_invert.__g │ │ │ │ - 0x0000a2e4 6d707a5f 706f776d 5f736563 005f5f67 mpz_powm_sec.__g │ │ │ │ - 0x0000a2f4 6d707a5f 706f776d 005f5f67 6d707a5f mpz_powm.__gmpz_ │ │ │ │ - 0x0000a304 6e657874 7072696d 65005f5f 676d707a nextprime.__gmpz │ │ │ │ - 0x0000a314 5f70726f 6261625f 7072696d 655f7000 _probab_prime_p. │ │ │ │ - 0x0000a324 5f5f676d 707a5f65 78706f72 74005f5f __gmpz_export.__ │ │ │ │ - 0x0000a334 676d707a 5f73697a 65696e62 61736500 gmpz_sizeinbase. │ │ │ │ - 0x0000a344 5f5f676d 706e5f74 6469765f 7172005f __gmpn_tdiv_qr._ │ │ │ │ - 0x0000a354 5f676d70 7a5f6763 64657874 005f5f67 _gmpz_gcdext.__g │ │ │ │ - 0x0000a364 6d707a5f 636c6561 72005f5f 676d707a mpz_clear.__gmpz │ │ │ │ - 0x0000a374 5f676364 005f5f67 6d707a5f 696e6974 _gcd.__gmpz_init │ │ │ │ - 0x0000a384 005f5f67 6d706e5f 6763645f 31005f5f .__gmpn_gcd_1.__ │ │ │ │ - 0x0000a394 676d707a 5f676574 5f645f32 65787000 gmpz_get_d_2exp. │ │ │ │ - 0x0000a3a4 5f5f676d 707a5f67 65745f64 005f5f67 __gmpz_get_d.__g │ │ │ │ - 0x0000a3b4 6d706e5f 6c736869 6674005f 5f676d70 mpn_lshift.__gmp │ │ │ │ - 0x0000a3c4 6e5f7273 68696674 0065706f 6c6c5f63 n_rshift.epoll_c │ │ │ │ - 0x0000a3d4 72656174 65006570 6f6c6c5f 63746c00 reate.epoll_ctl. │ │ │ │ - 0x0000a3e4 65706f6c 6c5f7761 69740065 76656e74 epoll_wait.event │ │ │ │ - 0x0000a3f4 66640047 4c494243 5f322e37 00657665 fd.GLIBC_2.7.eve │ │ │ │ - 0x0000a404 6e746664 5f777269 7465005f 5f787067 ntfd_write.__xpg │ │ │ │ - 0x0000a414 5f737472 6572726f 725f7200 706f6c6c _strerror_r.poll │ │ │ │ - 0x0000a424 0069636f 6e765f63 6c6f7365 0069636f .iconv_close.ico │ │ │ │ - 0x0000a434 6e760069 636f6e76 5f6f7065 6e00756d nv.iconv_open.um │ │ │ │ - 0x0000a444 61736b00 63726561 74007463 73657461 ask.creat.tcseta │ │ │ │ - 0x0000a454 74747200 74636765 74617474 72007369 ttr.tcgetattr.si │ │ │ │ - 0x0000a464 6770726f 636d6173 6b006d6b 6669666f gprocmask.mkfifo │ │ │ │ - 0x0000a474 005f5f75 74696d65 3634006c 7365656b .__utime64.lseek │ │ │ │ - 0x0000a484 36340069 73617474 7900636c 6f636b5f 64.isatty.clock_ │ │ │ │ - 0x0000a494 67657474 696d6500 636c6f63 6b5f6765 gettime.clock_ge │ │ │ │ - 0x0000a4a4 74726573 0063616c 6c6f6300 5f5f6765 tres.calloc.__ge │ │ │ │ - 0x0000a4b4 7474696d 656f6664 61793634 006e6c5f ttimeofday64.nl_ │ │ │ │ - 0x0000a4c4 6c616e67 696e666f 006f7065 6e363400 langinfo.open64. │ │ │ │ - 0x0000a4d4 5f5f6673 74617436 345f7469 6d653634 __fstat64_time64 │ │ │ │ - 0x0000a4e4 005f5f73 74617436 345f7469 6d653634 .__stat64_time64 │ │ │ │ - 0x0000a4f4 00667472 756e6361 74653634 00676574 .ftruncate64.get │ │ │ │ - 0x0000a504 656e7472 6f707900 474c4942 435f322e entropy.GLIBC_2. │ │ │ │ - 0x0000a514 32350074 7a736574 005f5f6c 6f63616c 25.tzset.__local │ │ │ │ - 0x0000a524 74696d65 36345f72 005f5f63 6c6f636b time64_r.__clock │ │ │ │ - 0x0000a534 5f676574 72657336 34005f5f 636c6f63 _getres64.__cloc │ │ │ │ - 0x0000a544 6b5f6765 7474696d 65363400 61626f72 k_gettime64.abor │ │ │ │ - 0x0000a554 74007261 69736500 66777269 7465005f t.raise.fwrite._ │ │ │ │ - 0x0000a564 5f676d6f 6e5f7374 6172745f 5f007173 _gmon_start__.qs │ │ │ │ - 0x0000a574 6f727400 5f5f6173 73657274 5f666169 ort.__assert_fai │ │ │ │ - 0x0000a584 6c005f49 544d5f64 65726567 69737465 l._ITM_deregiste │ │ │ │ - 0x0000a594 72544d43 6c6f6e65 5461626c 65005f49 rTMCloneTable._I │ │ │ │ - 0x0000a5a4 544d5f72 65676973 74657254 4d436c6f TM_registerTMClo │ │ │ │ - 0x0000a5b4 6e655461 626c6500 61636f73 6866006c neTable.acoshf.l │ │ │ │ - 0x0000a5c4 69626d2e 736f2e36 00636f73 00617461 ibm.so.6.cos.ata │ │ │ │ - 0x0000a5d4 6e660063 6f736800 636f7366 00617461 nf.cosh.cosf.ata │ │ │ │ - 0x0000a5e4 6e68006c 64657870 00617461 6e007369 nh.ldexp.atan.si │ │ │ │ - 0x0000a5f4 6e636f73 6600706f 7700474c 4942435f ncosf.pow.GLIBC_ │ │ │ │ - 0x0000a604 322e3239 006c6f67 32006578 706d3100 2.29.log2.expm1. │ │ │ │ - 0x0000a614 6173696e 0074616e 006c6f67 6600474c asin.tan.logf.GL │ │ │ │ - 0x0000a624 4942435f 322e3237 0074616e 66006173 IBC_2.27.tanf.as │ │ │ │ - 0x0000a634 696e6600 73696e00 74616e68 0073696e inf.sin.tanh.sin │ │ │ │ - 0x0000a644 68660061 73696e68 006c6f67 31700074 hf.asinh.log1p.t │ │ │ │ - 0x0000a654 616e6866 0061636f 73660073 696e636f anhf.acosf.sinco │ │ │ │ - 0x0000a664 7300706f 77660065 78700061 636f7368 s.powf.exp.acosh │ │ │ │ - 0x0000a674 00617369 6e686600 6365696c 00657870 .asinhf.ceil.exp │ │ │ │ - 0x0000a684 6d316600 65787066 00636f73 6866006c m1f.expf.coshf.l │ │ │ │ - 0x0000a694 6f673170 66006c6f 67007369 6e660073 og1pf.log.sinf.s │ │ │ │ - 0x0000a6a4 696e6800 61636f73 00617461 6e686600 inh.acos.atanhf. │ │ │ │ - 0x0000a6b4 636c6f73 65006d65 6d637079 0062636d close.memcpy.bcm │ │ │ │ - 0x0000a6c4 70006d65 6d636d70 00676574 70696400 p.memcmp.getpid. │ │ │ │ - 0x0000a6d4 6d656d63 68720069 6e6f7469 66795f72 memchr.inotify_r │ │ │ │ - 0x0000a6e4 6d5f7761 74636800 7374726c 656e0069 m_watch.strlen.i │ │ │ │ - 0x0000a6f4 6e6f7469 66795f61 64645f77 61746368 notify_add_watch │ │ │ │ - 0x0000a704 006d656d 6d6f7665 006d656d 73657400 .memmove.memset. │ │ │ │ - 0x0000a714 636c6f73 65646972 006d616c 6c6f6300 closedir.malloc. │ │ │ │ - 0x0000a724 66726565 00707265 6164005f 5f757469 free.pread.__uti │ │ │ │ - 0x0000a734 6d656e73 61743634 005f5f74 696d6536 mensat64.__time6 │ │ │ │ - 0x0000a744 34007365 6e640073 656e6466 696c6500 4.send.sendfile. │ │ │ │ - 0x0000a754 5f5f6c75 74696d65 73363400 5f5f7574 __lutimes64.__ut │ │ │ │ - 0x0000a764 696d6573 3634005f 5f667574 696d6573 imes64.__futimes │ │ │ │ - 0x0000a774 3634005f 5f667574 696d656e 73363400 64.__futimens64. │ │ │ │ - 0x0000a784 6d6b6e6f 6400474c 4942435f 322e3333 mknod.GLIBC_2.33 │ │ │ │ - 0x0000a794 005f5f6c 73746174 36345f74 696d6536 .__lstat64_time6 │ │ │ │ - 0x0000a7a4 34005f5f 66636e74 6c5f7469 6d653634 4.__fcntl_time64 │ │ │ │ - 0x0000a7b4 00706970 65320065 78656376 70650047 .pipe2.execvpe.G │ │ │ │ - 0x0000a7c4 4c494243 5f322e31 31006163 63657074 LIBC_2.11.accept │ │ │ │ - 0x0000a7d4 3400474c 4942435f 322e3130 00737072 4.GLIBC_2.10.spr │ │ │ │ - 0x0000a7e4 696e7466 00657869 74005f5f 676d706e intf.exit.__gmpn │ │ │ │ - 0x0000a7f4 5f706f70 636f756e 74006c69 7374656e _popcount.listen │ │ │ │ - 0x0000a804 00696e66 6c617465 496e6974 325f0064 .inflateInit2_.d │ │ │ │ - 0x0000a814 65666c61 7465496e 6974325f 00696e66 eflateInit2_.inf │ │ │ │ - 0x0000a824 6c617465 53657444 69637469 6f6e6172 lateSetDictionar │ │ │ │ - 0x0000a834 79006465 666c6174 65536574 44696374 y.deflateSetDict │ │ │ │ - 0x0000a844 696f6e61 72790069 6e666c61 7465456e ionary.inflateEn │ │ │ │ - 0x0000a854 6400696e 666c6174 65006465 666c6174 d.inflate.deflat │ │ │ │ - 0x0000a864 65456e64 00646566 6c617465 00696e66 eEnd.deflate.inf │ │ │ │ - 0x0000a874 6c617465 52657365 74007a6c 69625665 lateReset.zlibVe │ │ │ │ - 0x0000a884 7273696f 6e006164 6c657233 32006765 rsion.adler32.ge │ │ │ │ - 0x0000a894 74706769 64006b69 6c6c7067 00706970 tpgid.killpg.pip │ │ │ │ - 0x0000a8a4 65007379 73636f6e 66006b69 6c6c005f e.sysconf.kill._ │ │ │ │ - 0x0000a8b4 5f657272 6e6f5f6c 6f636174 696f6e00 _errno_location. │ │ │ │ - 0x0000a8c4 77616974 70696400 5f657869 74007772 waitpid._exit.wr │ │ │ │ - 0x0000a8d4 69746500 73657473 69640064 75703200 ite.setsid.dup2. │ │ │ │ - 0x0000a8e4 73657470 67696400 73696761 6374696f setpgid.sigactio │ │ │ │ - 0x0000a8f4 6e007369 67656d70 74797365 7400706f n.sigemptyset.po │ │ │ │ - 0x0000a904 7369785f 73706177 6e5f6669 6c655f61 six_spawn_file_a │ │ │ │ - 0x0000a914 6374696f 6e735f61 64646f70 656e0065 ctions_addopen.e │ │ │ │ - 0x0000a924 78656376 7000666f 726b0070 6f736978 xecvp.fork.posix │ │ │ │ - 0x0000a934 5f737061 776e5f66 696c655f 61637469 _spawn_file_acti │ │ │ │ - 0x0000a944 6f6e735f 61646464 75703200 72656164 ons_adddup2.read │ │ │ │ - 0x0000a954 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ - 0x0000a964 655f6163 74696f6e 735f6164 64636c6f e_actions_addclo │ │ │ │ - 0x0000a974 73650070 6f736978 5f737061 776e6174 se.posix_spawnat │ │ │ │ - 0x0000a984 74725f69 6e697400 706f7369 785f7370 tr_init.posix_sp │ │ │ │ - 0x0000a994 61776e5f 66696c65 5f616374 696f6e73 awn_file_actions │ │ │ │ - 0x0000a9a4 5f696e69 74007365 74676964 00706f73 _init.setgid.pos │ │ │ │ - 0x0000a9b4 69785f73 7061776e 5f66696c 655f6163 ix_spawn_file_ac │ │ │ │ - 0x0000a9c4 74696f6e 735f6465 7374726f 79006765 tions_destroy.ge │ │ │ │ - 0x0000a9d4 74707775 69645f72 00696e69 7467726f tpwuid_r.initgro │ │ │ │ - 0x0000a9e4 75707300 73696761 64647365 74007365 ups.sigaddset.se │ │ │ │ - 0x0000a9f4 74756964 00706f73 69785f73 7061776e tuid.posix_spawn │ │ │ │ - 0x0000aa04 61747472 5f646573 74726f79 00636864 attr_destroy.chd │ │ │ │ - 0x0000aa14 69720070 6f736978 5f737061 776e6174 ir.posix_spawnat │ │ │ │ - 0x0000aa24 74725f73 6574666c 61677300 706f7369 tr_setflags.posi │ │ │ │ - 0x0000aa34 785f7370 61776e61 7474725f 73657473 x_spawnattr_sets │ │ │ │ - 0x0000aa44 69676465 6661756c 74006765 74676964 igdefault.getgid │ │ │ │ - 0x0000aa54 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ - 0x0000aa64 655f6163 74696f6e 735f6164 64636864 e_actions_addchd │ │ │ │ - 0x0000aa74 69725f6e 7000706f 7369785f 73706177 ir_np.posix_spaw │ │ │ │ - 0x0000aa84 6e700047 4c494243 5f322e31 3500656e np.GLIBC_2.15.en │ │ │ │ - 0x0000aa94 7669726f 6e007365 6e64746f 00726563 viron.sendto.rec │ │ │ │ - 0x0000aaa4 766d7367 0073656e 646d7367 00726563 vmsg.sendmsg.rec │ │ │ │ - 0x0000aab4 7666726f 6d007265 63760077 72697465 vfrom.recv.write │ │ │ │ - 0x0000aac4 76006761 695f7374 72657272 6f720068 v.gai_strerror.h │ │ │ │ - 0x0000aad4 746f6e6c 00676574 736f636b 6e616d65 tonl.getsockname │ │ │ │ - 0x0000aae4 00676574 70656572 6e616d65 00736574 .getpeername.set │ │ │ │ - 0x0000aaf4 736f636b 6f707400 67657473 6f636b6f sockopt.getsocko │ │ │ │ - 0x0000ab04 70740073 68757464 6f776e00 736f636b pt.shutdown.sock │ │ │ │ - 0x0000ab14 65740062 696e6400 636f6e6e 65637400 et.bind.connect. │ │ │ │ - 0x0000ab24 6e746f68 6c006874 6f6e7300 6e746f68 ntohl.htons.ntoh │ │ │ │ - 0x0000ab34 73006475 70006765 74616464 72696e66 s.dup.getaddrinf │ │ │ │ - 0x0000ab44 6f006765 746e616d 65696e66 6f006672 o.getnameinfo.fr │ │ │ │ - 0x0000ab54 65656164 6472696e 666f0066 646f7065 eeaddrinfo.fdope │ │ │ │ - 0x0000ab64 6e007961 6d6c5f65 6d697474 65725f64 n.yaml_emitter_d │ │ │ │ - 0x0000ab74 656c6574 65007961 6d6c5f70 61727365 elete.yaml_parse │ │ │ │ - 0x0000ab84 725f6465 6c657465 0079616d 6c5f6576 r_delete.yaml_ev │ │ │ │ - 0x0000ab94 656e745f 64656c65 74650079 616d6c5f ent_delete.yaml_ │ │ │ │ - 0x0000aba4 70617273 65725f70 61727365 0079616d parser_parse.yam │ │ │ │ - 0x0000abb4 6c5f7061 72736572 5f696e69 7469616c l_parser_initial │ │ │ │ - 0x0000abc4 697a6500 79616d6c 5f706172 7365725f ize.yaml_parser_ │ │ │ │ - 0x0000abd4 7365745f 696e7075 745f6669 6c650079 set_input_file.y │ │ │ │ - 0x0000abe4 616d6c5f 70617273 65725f73 65745f69 aml_parser_set_i │ │ │ │ - 0x0000abf4 6e707574 5f737472 696e6700 79616d6c nput_string.yaml │ │ │ │ - 0x0000ac04 5f616c69 61735f65 76656e74 5f696e69 _alias_event_ini │ │ │ │ - 0x0000ac14 7469616c 697a6500 79616d6c 5f736361 tialize.yaml_sca │ │ │ │ - 0x0000ac24 6c61725f 6576656e 745f696e 69746961 lar_event_initia │ │ │ │ - 0x0000ac34 6c697a65 0079616d 6c5f7365 7175656e lize.yaml_sequen │ │ │ │ - 0x0000ac44 63655f73 74617274 5f657665 6e745f69 ce_start_event_i │ │ │ │ - 0x0000ac54 6e697469 616c697a 65007961 6d6c5f6d nitialize.yaml_m │ │ │ │ - 0x0000ac64 61707069 6e675f73 74617274 5f657665 apping_start_eve │ │ │ │ - 0x0000ac74 6e745f69 6e697469 616c697a 65007961 nt_initialize.ya │ │ │ │ - 0x0000ac84 6d6c5f64 6f63756d 656e745f 656e645f ml_document_end_ │ │ │ │ - 0x0000ac94 6576656e 745f696e 69746961 6c697a65 event_initialize │ │ │ │ - 0x0000aca4 0079616d 6c5f7374 7265616d 5f656e64 .yaml_stream_end │ │ │ │ - 0x0000acb4 5f657665 6e745f69 6e697469 616c697a _event_initializ │ │ │ │ - 0x0000acc4 65007961 6d6c5f73 74726561 6d5f7374 e.yaml_stream_st │ │ │ │ - 0x0000acd4 6172745f 6576656e 745f696e 69746961 art_event_initia │ │ │ │ - 0x0000ace4 6c697a65 0079616d 6c5f656d 69747465 lize.yaml_emitte │ │ │ │ - 0x0000acf4 725f656d 69740079 616d6c5f 73657175 r_emit.yaml_sequ │ │ │ │ - 0x0000ad04 656e6365 5f656e64 5f657665 6e745f69 ence_end_event_i │ │ │ │ - 0x0000ad14 6e697469 616c697a 65007961 6d6c5f6d nitialize.yaml_m │ │ │ │ - 0x0000ad24 61707069 6e675f65 6e645f65 76656e74 apping_end_event │ │ │ │ - 0x0000ad34 5f696e69 7469616c 697a6500 79616d6c _initialize.yaml │ │ │ │ - 0x0000ad44 5f656d69 74746572 5f696e69 7469616c _emitter_initial │ │ │ │ - 0x0000ad54 697a6500 79616d6c 5f656d69 74746572 ize.yaml_emitter │ │ │ │ - 0x0000ad64 5f736574 5f756e69 636f6465 0079616d _set_unicode.yam │ │ │ │ - 0x0000ad74 6c5f656d 69747465 725f7365 745f7769 l_emitter_set_wi │ │ │ │ - 0x0000ad84 64746800 79616d6c 5f656d69 74746572 dth.yaml_emitter │ │ │ │ - 0x0000ad94 5f736574 5f6f7574 7075745f 66696c65 _set_output_file │ │ │ │ - 0x0000ada4 0066636c 6f736500 7265616c 6c6f6300 .fclose.realloc. │ │ │ │ - 0x0000adb4 79616d6c 5f656d69 74746572 5f736574 yaml_emitter_set │ │ │ │ - 0x0000adc4 5f6f7574 70757400 79616d6c 5f646f63 _output.yaml_doc │ │ │ │ - 0x0000add4 756d656e 745f7374 6172745f 6576656e ument_start_even │ │ │ │ - 0x0000ade4 745f696e 69746961 6c697a65 00666f70 t_initialize.fop │ │ │ │ - 0x0000adf4 656e3634 00676574 65756964 00726561 en64.geteuid.rea │ │ │ │ - 0x0000ae04 6c706174 68006368 6f776e00 72656164 lpath.chown.read │ │ │ │ - 0x0000ae14 64697236 34007369 6766696c 6c736574 dir64.sigfillset │ │ │ │ - 0x0000ae24 00736967 64656c73 65740073 69676973 .sigdelset.sigis │ │ │ │ - 0x0000ae34 6d656d62 65720061 6c61726d 00736967 member.alarm.sig │ │ │ │ - 0x0000ae44 73757370 656e6400 73696770 656e6469 suspend.sigpendi │ │ │ │ - 0x0000ae54 6e670067 65746772 6769645f 72006765 ng.getgrgid_r.ge │ │ │ │ - 0x0000ae64 7470776e 616d5f72 00676574 67726e61 tpwnam_r.getgrna │ │ │ │ - 0x0000ae74 6d5f7200 67657467 726f7570 73007365 m_r.getgroups.se │ │ │ │ - 0x0000ae84 7467726f 75707300 67657475 69640067 tgroups.getuid.g │ │ │ │ - 0x0000ae94 65746567 69640073 65746575 69640065 etegid.seteuid.e │ │ │ │ - 0x0000aea4 6e647077 656e7400 73657470 77656e74 ndpwent.setpwent │ │ │ │ - 0x0000aeb4 00736574 65676964 00676574 7077656e .setegid.getpwen │ │ │ │ - 0x0000aec4 7400656e 64677265 6e740073 65746772 t.endgrent.setgr │ │ │ │ - 0x0000aed4 656e7400 67657467 72656e74 00676574 ent.getgrent.get │ │ │ │ - 0x0000aee4 6c6f6769 6e006f70 656e6469 72006d6b login.opendir.mk │ │ │ │ - 0x0000aef4 64697200 67657463 77640072 6d646972 dir.getcwd.rmdir │ │ │ │ - 0x0000af04 00747275 6e636174 65363400 72656e61 .truncate64.rena │ │ │ │ - 0x0000af14 6d650073 796d6c69 6e6b006c 696e6b00 me.symlink.link. │ │ │ │ - 0x0000af24 6c63686f 776e0072 6561646c 696e6b00 lchown.readlink. │ │ │ │ - 0x0000af34 756e6c69 6e6b0061 63636573 73006368 unlink.access.ch │ │ │ │ - 0x0000af44 6d6f6400 70617468 636f6e66 00756e73 mod.pathconf.uns │ │ │ │ - 0x0000af54 6574656e 7600636c 65617265 6e760073 etenv.clearenv.s │ │ │ │ - 0x0000af64 6574656e 76006765 74656e76 00707574 etenv.getenv.put │ │ │ │ - 0x0000af74 656e7600 66646f70 656e6469 72006663 env.fdopendir.fc │ │ │ │ - 0x0000af84 68646972 0074656c 6c646972 00736565 hdir.telldir.see │ │ │ │ - 0x0000af94 6b646972 00726577 696e6464 69720073 kdir.rewinddir.s │ │ │ │ - 0x0000afa4 74617478 00474c49 42435f32 2e323800 tatx.GLIBC_2.28. │ │ │ │ - 0x0000afb4 6663686f 776e0066 63686d6f 64006670 fchown.fchmod.fp │ │ │ │ - 0x0000afc4 61746863 6f6e6600 6f70656e 61743634 athconf.openat64 │ │ │ │ - 0x0000afd4 0074696d 65730073 65747072 696f7269 .times.setpriori │ │ │ │ - 0x0000afe4 7479006e 69636500 67657470 72696f72 ty.nice.getprior │ │ │ │ - 0x0000aff4 69747900 67657470 67727000 67657470 ity.getpgrp.getp │ │ │ │ - 0x0000b004 70696400 6c69627a 2e736f2e 31006c69 pid.libz.so.1.li │ │ │ │ - 0x0000b014 6279616d 6c2d302e 736f2e32 006c6962 byaml-0.so.2.lib │ │ │ │ + 0x00009bb4 00706970 65320047 4c494243 5f322e39 .pipe2.GLIBC_2.9 │ │ │ │ + 0x00009bc4 006c6962 632e736f 2e36005f 5f66636e .libc.so.6.__fcn │ │ │ │ + 0x00009bd4 746c5f74 696d6536 3400474c 4942435f tl_time64.GLIBC_ │ │ │ │ + 0x00009be4 322e3334 005f5f74 696d6536 34005f5f 2.34.__time64.__ │ │ │ │ + 0x00009bf4 6378615f 61746578 69740047 4c494243 cxa_atexit.GLIBC │ │ │ │ + 0x00009c04 5f322e34 005f5f6c 73746174 36345f74 _2.4.__lstat64_t │ │ │ │ + 0x00009c14 696d6536 34006d6b 6e6f6400 474c4942 ime64.mknod.GLIB │ │ │ │ + 0x00009c24 435f322e 33330061 63636570 74340047 C_2.33.accept4.G │ │ │ │ + 0x00009c34 4c494243 5f322e31 30005f5f 7574696d LIBC_2.10.__utim │ │ │ │ + 0x00009c44 656e7361 74363400 65786563 76706500 ensat64.execvpe. │ │ │ │ + 0x00009c54 474c4942 435f322e 3131005f 5f6c6962 GLIBC_2.11.__lib │ │ │ │ + 0x00009c64 635f7374 6172745f 6d61696e 00666765 c_start_main.fge │ │ │ │ + 0x00009c74 7473006d 70726f74 65637400 72656765 ts.mprotect.rege │ │ │ │ + 0x00009c84 78656300 646c5f69 74657261 74655f70 xec.dl_iterate_p │ │ │ │ + 0x00009c94 68647200 646c696e 666f0064 6c6f7065 hdr.dlinfo.dlope │ │ │ │ + 0x00009ca4 6e00646c 636c6f73 65006673 65656b00 n.dlclose.fseek. │ │ │ │ + 0x00009cb4 66656f66 00667465 6c6c0066 72656164 feof.ftell.fread │ │ │ │ + 0x00009cc4 005f5f69 736f6332 335f7373 63616e66 .__isoc23_sscanf │ │ │ │ + 0x00009cd4 00474c49 42435f32 2e333800 6469726e .GLIBC_2.38.dirn │ │ │ │ + 0x00009ce4 616d6500 66707574 73006e65 776c6f63 ame.fputs.newloc │ │ │ │ + 0x00009cf4 616c6500 7573656c 6f63616c 65006672 ale.uselocale.fr │ │ │ │ + 0x00009d04 65656c6f 63616c65 00726567 66726565 eelocale.regfree │ │ │ │ + 0x00009d14 00726567 636f6d70 00646c73 796d0064 .regcomp.dlsym.d │ │ │ │ + 0x00009d24 6c657272 6f720066 66695f63 616c6c00 lerror.ffi_call. │ │ │ │ + 0x00009d34 4c494246 46495f42 4153455f 382e3000 LIBFFI_BASE_8.0. │ │ │ │ + 0x00009d44 6c696266 66692e73 6f2e3800 67657463 libffi.so.8.getc │ │ │ │ + 0x00009d54 00707468 72656164 5f736967 6d61736b .pthread_sigmask │ │ │ │ + 0x00009d64 00474c49 42435f32 2e333200 73636865 .GLIBC_2.32.sche │ │ │ │ + 0x00009d74 645f7969 656c6400 70746872 6561645f d_yield.pthread_ │ │ │ │ + 0x00009d84 65786974 00707468 72656164 5f636f6e exit.pthread_con │ │ │ │ + 0x00009d94 645f7761 69740073 79736361 6c6c0070 d_wait.syscall.p │ │ │ │ + 0x00009da4 74687265 61645f63 6f6e645f 62726f61 thread_cond_broa │ │ │ │ + 0x00009db4 64636173 74007074 68726561 645f6b69 dcast.pthread_ki │ │ │ │ + 0x00009dc4 6c6c0070 74687265 61645f63 6f6e645f ll.pthread_cond_ │ │ │ │ + 0x00009dd4 7369676e 616c0070 74687265 61645f63 signal.pthread_c │ │ │ │ + 0x00009de4 6f6e6461 7474725f 64657374 726f7900 ondattr_destroy. │ │ │ │ + 0x00009df4 6e756d61 5f72756e 5f6f6e5f 6e6f6465 numa_run_on_node │ │ │ │ + 0x00009e04 006c6962 6e756d61 5f312e31 006c6962 .libnuma_1.1.lib │ │ │ │ + 0x00009e14 6e756d61 2e736f2e 31007074 68726561 numa.so.1.pthrea │ │ │ │ + 0x00009e24 645f636f 6e645f64 65737472 6f790073 d_cond_destroy.s │ │ │ │ + 0x00009e34 63686564 5f736574 61666669 6e697479 ched_setaffinity │ │ │ │ + 0x00009e44 00736368 65645f67 65746166 66696e69 .sched_getaffini │ │ │ │ + 0x00009e54 74790070 74687265 61645f63 6f6e645f ty.pthread_cond_ │ │ │ │ + 0x00009e64 696e6974 00707468 72656164 5f6b6579 init.pthread_key │ │ │ │ + 0x00009e74 5f64656c 65746500 70746872 6561645f _delete.pthread_ │ │ │ │ + 0x00009e84 73657473 70656369 66696300 70746872 setspecific.pthr │ │ │ │ + 0x00009e94 6561645f 636f6e64 61747472 5f696e69 ead_condattr_ini │ │ │ │ + 0x00009ea4 74007074 68726561 645f6765 74737065 t.pthread_getspe │ │ │ │ + 0x00009eb4 63696669 63007074 68726561 645f6b65 cific.pthread_ke │ │ │ │ + 0x00009ec4 795f6372 65617465 00707468 72656164 y_create.pthread │ │ │ │ + 0x00009ed4 5f73656c 66007074 68726561 645f6d75 _self.pthread_mu │ │ │ │ + 0x00009ee4 7465785f 64657374 726f7900 70746872 tex_destroy.pthr │ │ │ │ + 0x00009ef4 6561645f 6d757465 785f696e 69740070 ead_mutex_init.p │ │ │ │ + 0x00009f04 74687265 61645f63 72656174 65005f5f thread_create.__ │ │ │ │ + 0x00009f14 70746872 6561645f 636f6e64 5f74696d pthread_cond_tim │ │ │ │ + 0x00009f24 65647761 69743634 00707468 72656164 edwait64.pthread │ │ │ │ + 0x00009f34 5f636f6e 64617474 725f7365 74636c6f _condattr_setclo │ │ │ │ + 0x00009f44 636b0070 74687265 61645f73 65746e61 ck.pthread_setna │ │ │ │ + 0x00009f54 6d655f6e 70006e75 6d615f62 69746d61 me_np.numa_bitma │ │ │ │ + 0x00009f64 736b5f66 72656500 6c69626e 756d615f sk_free.libnuma_ │ │ │ │ + 0x00009f74 312e3200 6e756d61 5f676574 5f6d656d 1.2.numa_get_mem │ │ │ │ + 0x00009f84 735f616c 6c6f7765 64006e75 6d615f6e s_allowed.numa_n │ │ │ │ + 0x00009f94 756d5f63 6f6e6669 67757265 645f6e6f um_configured_no │ │ │ │ + 0x00009fa4 64657300 6e756d61 5f617661 696c6162 des.numa_availab │ │ │ │ + 0x00009fb4 6c65006d 62696e64 006d756e 6d617000 le.mbind.munmap. │ │ │ │ + 0x00009fc4 6d616476 69736500 6d6d6170 36340070 madvise.mmap64.p │ │ │ │ + 0x00009fd4 74687265 61645f64 65746163 68007074 thread_detach.pt │ │ │ │ + 0x00009fe4 68726561 645f6a6f 696e005f 5f74696d hread_join.__tim │ │ │ │ + 0x00009ff4 65726664 5f736574 74696d65 36340074 erfd_settime64.t │ │ │ │ + 0x0000a004 696d6572 66645f63 72656174 6500474c imerfd_create.GL │ │ │ │ + 0x0000a014 4942435f 322e3800 5f5f6765 74727573 IBC_2.8.__getrus │ │ │ │ + 0x0000a024 61676536 3400636c 6f636b5f 67657463 age64.clock_getc │ │ │ │ + 0x0000a034 7075636c 6f636b69 6400474c 4942435f puclockid.GLIBC_ │ │ │ │ + 0x0000a044 322e3137 00666669 5f747970 655f646f 2.17.ffi_type_do │ │ │ │ + 0x0000a054 75626c65 00666669 5f747970 655f666c uble.ffi_type_fl │ │ │ │ + 0x0000a064 6f617400 6666695f 74797065 5f73696e oat.ffi_type_sin │ │ │ │ + 0x0000a074 74363400 6666695f 74797065 5f73696e t64.ffi_type_sin │ │ │ │ + 0x0000a084 74313600 6666695f 74797065 5f73696e t16.ffi_type_sin │ │ │ │ + 0x0000a094 74333200 6666695f 74797065 5f75696e t32.ffi_type_uin │ │ │ │ + 0x0000a0a4 74380066 66695f74 7970655f 75696e74 t8.ffi_type_uint │ │ │ │ + 0x0000a0b4 36340066 66695f74 7970655f 706f696e 64.ffi_type_poin │ │ │ │ + 0x0000a0c4 74657200 6666695f 74797065 5f75696e ter.ffi_type_uin │ │ │ │ + 0x0000a0d4 74313600 6666695f 74797065 5f766f69 t16.ffi_type_voi │ │ │ │ + 0x0000a0e4 64006666 695f7479 70655f75 696e7433 d.ffi_type_uint3 │ │ │ │ + 0x0000a0f4 32006666 695f7479 70655f73 696e7438 2.ffi_type_sint8 │ │ │ │ + 0x0000a104 00666669 5f707265 705f636c 6f737572 .ffi_prep_closur │ │ │ │ + 0x0000a114 655f6c6f 63004c49 42464649 5f434c4f e_loc.LIBFFI_CLO │ │ │ │ + 0x0000a124 53555245 5f382e30 00666669 5f636c6f SURE_8.0.ffi_clo │ │ │ │ + 0x0000a134 73757265 5f616c6c 6f630066 66695f70 sure_alloc.ffi_p │ │ │ │ + 0x0000a144 7265705f 63696600 6666695f 636c6f73 rep_cif.ffi_clos │ │ │ │ + 0x0000a154 7572655f 66726565 00737470 63707900 ure_free.stpcpy. │ │ │ │ + 0x0000a164 76736e70 72696e74 6600706f 7369785f vsnprintf.posix_ │ │ │ │ + 0x0000a174 6d656d61 6c69676e 00737472 6e6c656e memalign.strnlen │ │ │ │ + 0x0000a184 00707269 6e746600 70757473 005f5f63 .printf.puts.__c │ │ │ │ + 0x0000a194 74696d65 36345f72 005f5f6e 616e6f73 time64_r.__nanos │ │ │ │ + 0x0000a1a4 6c656570 36340073 65746c6f 63616c65 leep64.setlocale │ │ │ │ + 0x0000a1b4 00737472 6572726f 72006670 75746300 .strerror.fputc. │ │ │ │ + 0x0000a1c4 66707269 6e746600 5f5f6973 6f633233 fprintf.__isoc23 │ │ │ │ + 0x0000a1d4 5f737472 746f6c00 73746465 7272005f _strtol.stderr._ │ │ │ │ + 0x0000a1e4 5f69736f 6332335f 73747274 6f756c00 _isoc23_strtoul. │ │ │ │ + 0x0000a1f4 73747272 63687200 73747264 75700073 strrchr.strdup.s │ │ │ │ + 0x0000a204 74726e63 6d700073 74726370 79007666 trncmp.strcpy.vf │ │ │ │ + 0x0000a214 7072696e 74660073 74726e63 7079005f printf.strncpy._ │ │ │ │ + 0x0000a224 5f637479 70655f62 5f6c6f63 00737472 _ctype_b_loc.str │ │ │ │ + 0x0000a234 746f6400 7374646f 75740066 666c7573 tod.stdout.fflus │ │ │ │ + 0x0000a244 6800736e 7072696e 74660073 7472636d h.snprintf.strcm │ │ │ │ + 0x0000a254 70007074 68726561 645f6d75 7465785f p.pthread_mutex_ │ │ │ │ + 0x0000a264 7472796c 6f636b00 70746872 6561645f trylock.pthread_ │ │ │ │ + 0x0000a274 6d757465 785f6c6f 636b0070 74687265 mutex_lock.pthre │ │ │ │ + 0x0000a284 61645f6d 75746578 5f756e6c 6f636b00 ad_mutex_unlock. │ │ │ │ + 0x0000a294 5f5f676d 706e5f6d 756c005f 5f676d70 __gmpn_mul.__gmp │ │ │ │ + 0x0000a2a4 6e5f6d75 6c5f3100 5f5f676d 706e5f73 n_mul_1.__gmpn_s │ │ │ │ + 0x0000a2b4 75625f31 005f5f67 6d706e5f 6164645f ub_1.__gmpn_add_ │ │ │ │ + 0x0000a2c4 31005f5f 676d706e 5f6d6f64 5f31005f 1.__gmpn_mod_1._ │ │ │ │ + 0x0000a2d4 5f676d70 6e5f7375 62005f5f 676d706e _gmpn_sub.__gmpn │ │ │ │ + 0x0000a2e4 5f616464 005f5f67 6d706e5f 64697672 _add.__gmpn_divr │ │ │ │ + 0x0000a2f4 656d5f31 005f5f67 6d706e5f 636d7000 em_1.__gmpn_cmp. │ │ │ │ + 0x0000a304 5f5f676d 706e5f78 6f725f6e 005f5f67 __gmpn_xor_n.__g │ │ │ │ + 0x0000a314 6d706e5f 696f725f 6e005f5f 676d706e mpn_ior_n.__gmpn │ │ │ │ + 0x0000a324 5f616e64 6e5f6e00 5f5f676d 706e5f61 _andn_n.__gmpn_a │ │ │ │ + 0x0000a334 6e645f6e 005f5f67 6d707a5f 696e7665 nd_n.__gmpz_inve │ │ │ │ + 0x0000a344 7274005f 5f676d70 7a5f706f 776d5f73 rt.__gmpz_powm_s │ │ │ │ + 0x0000a354 6563005f 5f676d70 7a5f706f 776d005f ec.__gmpz_powm._ │ │ │ │ + 0x0000a364 5f676d70 7a5f6e65 78747072 696d6500 _gmpz_nextprime. │ │ │ │ + 0x0000a374 5f5f676d 707a5f70 726f6261 625f7072 __gmpz_probab_pr │ │ │ │ + 0x0000a384 696d655f 70005f5f 676d707a 5f657870 ime_p.__gmpz_exp │ │ │ │ + 0x0000a394 6f727400 5f5f676d 707a5f73 697a6569 ort.__gmpz_sizei │ │ │ │ + 0x0000a3a4 6e626173 65005f5f 676d706e 5f746469 nbase.__gmpn_tdi │ │ │ │ + 0x0000a3b4 765f7172 005f5f67 6d707a5f 67636465 v_qr.__gmpz_gcde │ │ │ │ + 0x0000a3c4 7874005f 5f676d70 7a5f636c 65617200 xt.__gmpz_clear. │ │ │ │ + 0x0000a3d4 5f5f676d 707a5f67 6364005f 5f676d70 __gmpz_gcd.__gmp │ │ │ │ + 0x0000a3e4 7a5f696e 6974005f 5f676d70 6e5f6763 z_init.__gmpn_gc │ │ │ │ + 0x0000a3f4 645f3100 5f5f676d 707a5f67 65745f64 d_1.__gmpz_get_d │ │ │ │ + 0x0000a404 5f326578 70005f5f 676d707a 5f676574 _2exp.__gmpz_get │ │ │ │ + 0x0000a414 5f64005f 5f676d70 6e5f6c73 68696674 _d.__gmpn_lshift │ │ │ │ + 0x0000a424 005f5f67 6d706e5f 72736869 66740065 .__gmpn_rshift.e │ │ │ │ + 0x0000a434 706f6c6c 5f637265 61746500 65706f6c poll_create.epol │ │ │ │ + 0x0000a444 6c5f6374 6c006570 6f6c6c5f 77616974 l_ctl.epoll_wait │ │ │ │ + 0x0000a454 00657665 6e746664 00474c49 42435f32 .eventfd.GLIBC_2 │ │ │ │ + 0x0000a464 2e370065 76656e74 66645f77 72697465 .7.eventfd_write │ │ │ │ + 0x0000a474 005f5f78 70675f73 74726572 726f725f .__xpg_strerror_ │ │ │ │ + 0x0000a484 7200706f 6c6c0069 636f6e76 5f636c6f r.poll.iconv_clo │ │ │ │ + 0x0000a494 73650069 636f6e76 0069636f 6e765f6f se.iconv.iconv_o │ │ │ │ + 0x0000a4a4 70656e00 756d6173 6b006372 65617400 pen.umask.creat. │ │ │ │ + 0x0000a4b4 74637365 74617474 72007463 67657461 tcsetattr.tcgeta │ │ │ │ + 0x0000a4c4 74747200 73696770 726f636d 61736b00 ttr.sigprocmask. │ │ │ │ + 0x0000a4d4 6d6b6669 666f005f 5f757469 6d653634 mkfifo.__utime64 │ │ │ │ + 0x0000a4e4 006c7365 656b3634 00697361 74747900 .lseek64.isatty. │ │ │ │ + 0x0000a4f4 63616c6c 6f63006e 6c5f6c61 6e67696e calloc.nl_langin │ │ │ │ + 0x0000a504 666f006f 70656e36 34005f5f 66737461 fo.open64.__fsta │ │ │ │ + 0x0000a514 7436345f 74696d65 3634005f 5f737461 t64_time64.__sta │ │ │ │ + 0x0000a524 7436345f 74696d65 36340066 7472756e t64_time64.ftrun │ │ │ │ + 0x0000a534 63617465 36340069 6e6f7469 66795f69 cate64.inotify_i │ │ │ │ + 0x0000a544 6e697431 00636c6f 636b5f67 65747265 nit1.clock_getre │ │ │ │ + 0x0000a554 7300636c 6f636b5f 67657474 696d6500 s.clock_gettime. │ │ │ │ + 0x0000a564 5f5f6c6f 63616c74 696d6536 345f7200 __localtime64_r. │ │ │ │ + 0x0000a574 747a7365 74005f5f 636c6f63 6b5f6765 tzset.__clock_ge │ │ │ │ + 0x0000a584 74726573 3634005f 5f636c6f 636b5f67 tres64.__clock_g │ │ │ │ + 0x0000a594 65747469 6d653634 00676574 70677270 ettime64.getpgrp │ │ │ │ + 0x0000a5a4 00676574 70706964 00736574 7072696f .getppid.setprio │ │ │ │ + 0x0000a5b4 72697479 00676574 7072696f 72697479 rity.getpriority │ │ │ │ + 0x0000a5c4 006e6963 65007469 6d657300 6f70656e .nice.times.open │ │ │ │ + 0x0000a5d4 61743634 00666368 6d6f6400 6663686f at64.fchmod.fcho │ │ │ │ + 0x0000a5e4 776e0066 70617468 636f6e66 00737461 wn.fpathconf.sta │ │ │ │ + 0x0000a5f4 74780047 4c494243 5f322e32 38005f5f tx.GLIBC_2.28.__ │ │ │ │ + 0x0000a604 66757469 6d657336 34005f5f 6c757469 futimes64.__luti │ │ │ │ + 0x0000a614 6d657336 34005f5f 7574696d 65733634 mes64.__utimes64 │ │ │ │ + 0x0000a624 005f5f66 7574696d 656e7336 34007265 .__futimens64.re │ │ │ │ + 0x0000a634 77696e64 64697200 7365656b 64697200 winddir.seekdir. │ │ │ │ + 0x0000a644 66636864 69720074 656c6c64 69720066 fchdir.telldir.f │ │ │ │ + 0x0000a654 646f7065 6e646972 00707574 656e7600 dopendir.putenv. │ │ │ │ + 0x0000a664 67657465 6e760073 6574656e 7600636c getenv.setenv.cl │ │ │ │ + 0x0000a674 65617265 6e760075 6e736574 656e7600 earenv.unsetenv. │ │ │ │ + 0x0000a684 70617468 636f6e66 0063686d 6f640061 pathconf.chmod.a │ │ │ │ + 0x0000a694 63636573 7300756e 6c696e6b 00726561 ccess.unlink.rea │ │ │ │ + 0x0000a6a4 646c696e 6b006c63 686f776e 006c696e dlink.lchown.lin │ │ │ │ + 0x0000a6b4 6b007379 6d6c696e 6b007265 6e616d65 k.symlink.rename │ │ │ │ + 0x0000a6c4 00747275 6e636174 65363400 67657463 .truncate64.getc │ │ │ │ + 0x0000a6d4 77640072 6d646972 006d6b64 6972006f wd.rmdir.mkdir.o │ │ │ │ + 0x0000a6e4 70656e64 69720067 65746c6f 67696e00 pendir.getlogin. │ │ │ │ + 0x0000a6f4 73657470 77656e74 00676574 6772656e setpwent.getgren │ │ │ │ + 0x0000a704 7400656e 64707765 6e740073 65746772 t.endpwent.setgr │ │ │ │ + 0x0000a714 656e7400 656e6467 72656e74 00736574 ent.endgrent.set │ │ │ │ + 0x0000a724 65756964 00736574 65676964 00676574 euid.setegid.get │ │ │ │ + 0x0000a734 7077656e 74006765 74656769 64006765 pwent.getegid.ge │ │ │ │ + 0x0000a744 74756964 00736574 67726f75 70730067 tuid.setgroups.g │ │ │ │ + 0x0000a754 65746772 6f757073 00676574 70776e61 etgroups.getpwna │ │ │ │ + 0x0000a764 6d5f7200 67657467 726e616d 5f720067 m_r.getgrnam_r.g │ │ │ │ + 0x0000a774 65746772 6769645f 72006162 6f727400 etgrgid_r.abort. │ │ │ │ + 0x0000a784 72616973 65007369 6770656e 64696e67 raise.sigpending │ │ │ │ + 0x0000a794 00736967 73757370 656e6400 616c6172 .sigsuspend.alar │ │ │ │ + 0x0000a7a4 6d007369 6766696c 6c736574 00736967 m.sigfillset.sig │ │ │ │ + 0x0000a7b4 69736d65 6d626572 00736967 64656c73 ismember.sigdels │ │ │ │ + 0x0000a7c4 65740072 65616464 69723634 0063686f et.readdir64.cho │ │ │ │ + 0x0000a7d4 776e0067 65746575 69640072 65616c70 wn.geteuid.realp │ │ │ │ + 0x0000a7e4 61746800 67657461 64647269 6e666f00 ath.getaddrinfo. │ │ │ │ + 0x0000a7f4 66726565 61646472 696e666f 00676574 freeaddrinfo.get │ │ │ │ + 0x0000a804 6e616d65 696e666f 00647570 006e746f nameinfo.dup.nto │ │ │ │ + 0x0000a814 68730068 746f6e73 006e746f 686c0063 hs.htons.ntohl.c │ │ │ │ + 0x0000a824 6f6e6e65 63740062 696e6400 736f636b onnect.bind.sock │ │ │ │ + 0x0000a834 65740073 68757464 6f776e00 67657473 et.shutdown.gets │ │ │ │ + 0x0000a844 6f636b6f 70740073 6574736f 636b6f70 ockopt.setsockop │ │ │ │ + 0x0000a854 74006765 74706565 726e616d 65006765 t.getpeername.ge │ │ │ │ + 0x0000a864 74736f63 6b6e616d 65006874 6f6e6c00 tsockname.htonl. │ │ │ │ + 0x0000a874 6761695f 73747265 72726f72 00777269 gai_strerror.wri │ │ │ │ + 0x0000a884 74657600 72656376 66726f6d 0073656e tev.recvfrom.sen │ │ │ │ + 0x0000a894 646d7367 00726563 76007265 63766d73 dmsg.recv.recvms │ │ │ │ + 0x0000a8a4 67007365 6e64746f 00676574 656e7472 g.sendto.getentr │ │ │ │ + 0x0000a8b4 6f707900 474c4942 435f322e 32350070 opy.GLIBC_2.25.p │ │ │ │ + 0x0000a8c4 6f736978 5f737061 776e5f66 696c655f osix_spawn_file_ │ │ │ │ + 0x0000a8d4 61637469 6f6e735f 64657374 726f7900 actions_destroy. │ │ │ │ + 0x0000a8e4 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ + 0x0000a8f4 5f616374 696f6e73 5f696e69 7400706f _actions_init.po │ │ │ │ + 0x0000a904 7369785f 73706177 6e617474 725f696e six_spawnattr_in │ │ │ │ + 0x0000a914 69740070 6f736978 5f737061 776e5f66 it.posix_spawn_f │ │ │ │ + 0x0000a924 696c655f 61637469 6f6e735f 61646463 ile_actions_addc │ │ │ │ + 0x0000a934 6c6f7365 00706f73 69785f73 7061776e lose.posix_spawn │ │ │ │ + 0x0000a944 5f66696c 655f6163 74696f6e 735f6164 _file_actions_ad │ │ │ │ + 0x0000a954 64647570 32006578 65637670 00706f73 ddup2.execvp.pos │ │ │ │ + 0x0000a964 69785f73 7061776e 5f66696c 655f6163 ix_spawn_file_ac │ │ │ │ + 0x0000a974 74696f6e 735f6164 646f7065 6e007369 tions_addopen.si │ │ │ │ + 0x0000a984 67656d70 74797365 74007369 67616374 gemptyset.sigact │ │ │ │ + 0x0000a994 696f6e00 73657470 67696400 656e7669 ion.setpgid.envi │ │ │ │ + 0x0000a9a4 726f6e00 73657473 69640070 6f736978 ron.setsid.posix │ │ │ │ + 0x0000a9b4 5f737061 776e7000 474c4942 435f322e _spawnp.GLIBC_2. │ │ │ │ + 0x0000a9c4 31350070 6f736978 5f737061 776e6174 15.posix_spawnat │ │ │ │ + 0x0000a9d4 74725f73 6574666c 61677300 67657467 tr_setflags.getg │ │ │ │ + 0x0000a9e4 69640070 6f736978 5f737061 776e6174 id.posix_spawnat │ │ │ │ + 0x0000a9f4 74725f73 65747369 67646566 61756c74 tr_setsigdefault │ │ │ │ + 0x0000aa04 00736574 75696400 73696761 64647365 .setuid.sigaddse │ │ │ │ + 0x0000aa14 74006368 64697200 706f7369 785f7370 t.chdir.posix_sp │ │ │ │ + 0x0000aa24 61776e61 7474725f 64657374 726f7900 awnattr_destroy. │ │ │ │ + 0x0000aa34 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ + 0x0000aa44 5f616374 696f6e73 5f616464 63686469 _actions_addchdi │ │ │ │ + 0x0000aa54 725f6e70 00474c49 42435f32 2e323900 r_np.GLIBC_2.29. │ │ │ │ + 0x0000aa64 696e6974 67726f75 7073006b 696c6c00 initgroups.kill. │ │ │ │ + 0x0000aa74 67657470 77756964 5f720073 65746769 getpwuid_r.setgi │ │ │ │ + 0x0000aa84 64007379 73636f6e 66007069 70650072 d.sysconf.pipe.r │ │ │ │ + 0x0000aa94 65616400 666f726b 00647570 32005f65 ead.fork.dup2._e │ │ │ │ + 0x0000aaa4 78697400 77726974 65005f5f 6572726e xit.write.__errn │ │ │ │ + 0x0000aab4 6f5f6c6f 63617469 6f6e0077 61697470 o_location.waitp │ │ │ │ + 0x0000aac4 69640067 65747067 6964006b 696c6c70 id.getpgid.killp │ │ │ │ + 0x0000aad4 67006164 6c657233 32007a6c 69625665 g.adler32.zlibVe │ │ │ │ + 0x0000aae4 7273696f 6e00696e 666c6174 65526573 rsion.inflateRes │ │ │ │ + 0x0000aaf4 65740064 65666c61 74650064 65666c61 et.deflate.defla │ │ │ │ + 0x0000ab04 7465456e 6400696e 666c6174 6500696e teEnd.inflate.in │ │ │ │ + 0x0000ab14 666c6174 65456e64 00646566 6c617465 flateEnd.deflate │ │ │ │ + 0x0000ab24 53657444 69637469 6f6e6172 7900696e SetDictionary.in │ │ │ │ + 0x0000ab34 666c6174 65536574 44696374 696f6e61 flateSetDictiona │ │ │ │ + 0x0000ab44 72790064 65666c61 7465496e 6974325f ry.deflateInit2_ │ │ │ │ + 0x0000ab54 00696e66 6c617465 496e6974 325f006c .inflateInit2_.l │ │ │ │ + 0x0000ab64 69737465 6e006677 72697465 005f5f67 isten.fwrite.__g │ │ │ │ + 0x0000ab74 6d6f6e5f 73746172 745f5f00 71736f72 mon_start__.qsor │ │ │ │ + 0x0000ab84 74005f5f 61737365 72745f66 61696c00 t.__assert_fail. │ │ │ │ + 0x0000ab94 5f49544d 5f646572 65676973 74657254 _ITM_deregisterT │ │ │ │ + 0x0000aba4 4d436c6f 6e655461 626c6500 5f49544d MCloneTable._ITM │ │ │ │ + 0x0000abb4 5f726567 69737465 72544d43 6c6f6e65 _registerTMClone │ │ │ │ + 0x0000abc4 5461626c 65006163 6f736866 006c6962 Table.acoshf.lib │ │ │ │ + 0x0000abd4 6d2e736f 2e360063 6f730061 74616e66 m.so.6.cos.atanf │ │ │ │ + 0x0000abe4 00636f73 6800636f 73660061 74616e68 .cosh.cosf.atanh │ │ │ │ + 0x0000abf4 006c6465 78700061 74616e00 73696e63 .ldexp.atan.sinc │ │ │ │ + 0x0000ac04 6f736600 706f7700 6c6f6732 00657870 osf.pow.log2.exp │ │ │ │ + 0x0000ac14 6d310061 73696e00 74616e00 6c6f6766 m1.asin.tan.logf │ │ │ │ + 0x0000ac24 00474c49 42435f32 2e323700 74616e66 .GLIBC_2.27.tanf │ │ │ │ + 0x0000ac34 00617369 6e660073 696e0074 616e6800 .asinf.sin.tanh. │ │ │ │ + 0x0000ac44 73696e68 66006173 696e6800 6c6f6731 sinhf.asinh.log1 │ │ │ │ + 0x0000ac54 70007461 6e686600 61636f73 66007369 p.tanhf.acosf.si │ │ │ │ + 0x0000ac64 6e636f73 00706f77 66006578 70006163 ncos.powf.exp.ac │ │ │ │ + 0x0000ac74 6f736800 6173696e 68660063 65696c00 osh.asinhf.ceil. │ │ │ │ + 0x0000ac84 6578706d 31660065 78706600 636f7368 expm1f.expf.cosh │ │ │ │ + 0x0000ac94 66006c6f 67317066 006c6f67 0073696e f.log1pf.log.sin │ │ │ │ + 0x0000aca4 66007369 6e680061 636f7300 6174616e f.sinh.acos.atan │ │ │ │ + 0x0000acb4 68660063 6c6f7365 006d656d 63707900 hf.close.memcpy. │ │ │ │ + 0x0000acc4 62636d70 006d656d 636d7000 67657470 bcmp.memcmp.getp │ │ │ │ + 0x0000acd4 6964006d 656d6368 72005f5f 67657474 id.memchr.__gett │ │ │ │ + 0x0000ace4 696d656f 66646179 3634006d 656d7365 imeofday64.memse │ │ │ │ + 0x0000acf4 7400636c 6f736564 69720073 74726c65 t.closedir.strle │ │ │ │ + 0x0000ad04 6e00696e 6f746966 795f726d 5f776174 n.inotify_rm_wat │ │ │ │ + 0x0000ad14 63680069 6e6f7469 66795f61 64645f77 ch.inotify_add_w │ │ │ │ + 0x0000ad24 61746368 0066646f 70656e00 79616d6c atch.fdopen.yaml │ │ │ │ + 0x0000ad34 5f656d69 74746572 5f64656c 65746500 _emitter_delete. │ │ │ │ + 0x0000ad44 66726565 0079616d 6c5f7061 72736572 free.yaml_parser │ │ │ │ + 0x0000ad54 5f64656c 65746500 79616d6c 5f657665 _delete.yaml_eve │ │ │ │ + 0x0000ad64 6e745f64 656c6574 65007961 6d6c5f70 nt_delete.yaml_p │ │ │ │ + 0x0000ad74 61727365 725f7061 72736500 6d616c6c arser_parse.mall │ │ │ │ + 0x0000ad84 6f630079 616d6c5f 70617273 65725f69 oc.yaml_parser_i │ │ │ │ + 0x0000ad94 6e697469 616c697a 65007961 6d6c5f70 nitialize.yaml_p │ │ │ │ + 0x0000ada4 61727365 725f7365 745f696e 7075745f arser_set_input_ │ │ │ │ + 0x0000adb4 66696c65 0079616d 6c5f7061 72736572 file.yaml_parser │ │ │ │ + 0x0000adc4 5f736574 5f696e70 75745f73 7472696e _set_input_strin │ │ │ │ + 0x0000add4 67006663 6c6f7365 0079616d 6c5f616c g.fclose.yaml_al │ │ │ │ + 0x0000ade4 6961735f 6576656e 745f696e 69746961 ias_event_initia │ │ │ │ + 0x0000adf4 6c697a65 0079616d 6c5f7363 616c6172 lize.yaml_scalar │ │ │ │ + 0x0000ae04 5f657665 6e745f69 6e697469 616c697a _event_initializ │ │ │ │ + 0x0000ae14 65007961 6d6c5f73 65717565 6e63655f e.yaml_sequence_ │ │ │ │ + 0x0000ae24 73746172 745f6576 656e745f 696e6974 start_event_init │ │ │ │ + 0x0000ae34 69616c69 7a650079 616d6c5f 6d617070 ialize.yaml_mapp │ │ │ │ + 0x0000ae44 696e675f 73746172 745f6576 656e745f ing_start_event_ │ │ │ │ + 0x0000ae54 696e6974 69616c69 7a650079 616d6c5f initialize.yaml_ │ │ │ │ + 0x0000ae64 646f6375 6d656e74 5f656e64 5f657665 document_end_eve │ │ │ │ + 0x0000ae74 6e745f69 6e697469 616c697a 65007961 nt_initialize.ya │ │ │ │ + 0x0000ae84 6d6c5f73 74726561 6d5f656e 645f6576 ml_stream_end_ev │ │ │ │ + 0x0000ae94 656e745f 696e6974 69616c69 7a650079 ent_initialize.y │ │ │ │ + 0x0000aea4 616d6c5f 73747265 616d5f73 74617274 aml_stream_start │ │ │ │ + 0x0000aeb4 5f657665 6e745f69 6e697469 616c697a _event_initializ │ │ │ │ + 0x0000aec4 65007961 6d6c5f65 6d697474 65725f65 e.yaml_emitter_e │ │ │ │ + 0x0000aed4 6d697400 79616d6c 5f736571 75656e63 mit.yaml_sequenc │ │ │ │ + 0x0000aee4 655f656e 645f6576 656e745f 696e6974 e_end_event_init │ │ │ │ + 0x0000aef4 69616c69 7a650079 616d6c5f 6d617070 ialize.yaml_mapp │ │ │ │ + 0x0000af04 696e675f 656e645f 6576656e 745f696e ing_end_event_in │ │ │ │ + 0x0000af14 69746961 6c697a65 0079616d 6c5f656d itialize.yaml_em │ │ │ │ + 0x0000af24 69747465 725f696e 69746961 6c697a65 itter_initialize │ │ │ │ + 0x0000af34 0079616d 6c5f656d 69747465 725f7365 .yaml_emitter_se │ │ │ │ + 0x0000af44 745f756e 69636f64 65007961 6d6c5f65 t_unicode.yaml_e │ │ │ │ + 0x0000af54 6d697474 65725f73 65745f77 69647468 mitter_set_width │ │ │ │ + 0x0000af64 0079616d 6c5f656d 69747465 725f7365 .yaml_emitter_se │ │ │ │ + 0x0000af74 745f6f75 74707574 5f66696c 65007265 t_output_file.re │ │ │ │ + 0x0000af84 616c6c6f 6300666f 70656e36 34007961 alloc.fopen64.ya │ │ │ │ + 0x0000af94 6d6c5f65 6d697474 65725f73 65745f6f ml_emitter_set_o │ │ │ │ + 0x0000afa4 75747075 74007961 6d6c5f64 6f63756d utput.yaml_docum │ │ │ │ + 0x0000afb4 656e745f 73746172 745f6576 656e745f ent_start_event_ │ │ │ │ + 0x0000afc4 696e6974 69616c69 7a65006d 656d6d6f initialize.memmo │ │ │ │ + 0x0000afd4 76650070 72656164 0073656e 64007365 ve.pread.send.se │ │ │ │ + 0x0000afe4 6e646669 6c650065 78697400 73707269 ndfile.exit.spri │ │ │ │ + 0x0000aff4 6e746600 5f5f676d 706e5f70 6f70636f ntf.__gmpn_popco │ │ │ │ + 0x0000b004 756e7400 6c696279 616d6c2d 302e736f unt.libyaml-0.so │ │ │ │ + 0x0000b014 2e32006c 69627a2e 736f2e31 006c6962 .2.libz.so.1.lib │ │ │ │ 0x0000b024 676d702e 736f2e31 3000 gmp.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1793 +4,1793 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000c174 <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ c184 <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - ldrbeq r5, [r3], #-516 @ 0xfffffdfc │ │ │ │ + ldrbeq r6, [r3], #-500 @ 0xfffffe0c │ │ │ │ │ │ │ │ 0000c188 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ - ldr pc, [ip, #516]! @ 0x204 │ │ │ │ - │ │ │ │ -0000c194 : │ │ │ │ - add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ - ldr pc, [ip, #508]! @ 0x1fc │ │ │ │ - │ │ │ │ -0000c1a0 <__gmon_start__@plt>: │ │ │ │ - add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #500]! @ 0x1f4 │ │ │ │ │ │ │ │ -0000c1ac : │ │ │ │ +0000c194 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #492]! @ 0x1ec │ │ │ │ │ │ │ │ -0000c1b8 : │ │ │ │ +0000c1a0 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #484]! @ 0x1e4 │ │ │ │ │ │ │ │ -0000c1c4 : │ │ │ │ +0000c1ac : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #476]! @ 0x1dc │ │ │ │ │ │ │ │ -0000c1d0 : │ │ │ │ +0000c1b8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #468]! @ 0x1d4 │ │ │ │ │ │ │ │ -0000c1dc : │ │ │ │ +0000c1c4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #460]! @ 0x1cc │ │ │ │ │ │ │ │ -0000c1e8 : │ │ │ │ +0000c1d0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #452]! @ 0x1c4 │ │ │ │ │ │ │ │ -0000c1f4 : │ │ │ │ +0000c1dc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #444]! @ 0x1bc │ │ │ │ │ │ │ │ -0000c200 : │ │ │ │ +0000c1e8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #436]! @ 0x1b4 │ │ │ │ │ │ │ │ -0000c20c : │ │ │ │ +0000c1f4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #428]! @ 0x1ac │ │ │ │ │ │ │ │ -0000c218 : │ │ │ │ +0000c200 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #420]! @ 0x1a4 │ │ │ │ │ │ │ │ -0000c224 : │ │ │ │ +0000c20c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #412]! @ 0x19c │ │ │ │ │ │ │ │ -0000c230 : │ │ │ │ +0000c218 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #404]! @ 0x194 │ │ │ │ │ │ │ │ -0000c23c : │ │ │ │ +0000c224 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #396]! @ 0x18c │ │ │ │ │ │ │ │ -0000c248 : │ │ │ │ +0000c230 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #388]! @ 0x184 │ │ │ │ │ │ │ │ -0000c254 : │ │ │ │ +0000c23c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #380]! @ 0x17c │ │ │ │ │ │ │ │ -0000c260 : │ │ │ │ +0000c248 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #372]! @ 0x174 │ │ │ │ │ │ │ │ -0000c26c : │ │ │ │ +0000c254 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #364]! @ 0x16c │ │ │ │ │ │ │ │ -0000c278 : │ │ │ │ +0000c260 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #356]! @ 0x164 │ │ │ │ │ │ │ │ -0000c284 : │ │ │ │ +0000c26c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #348]! @ 0x15c │ │ │ │ │ │ │ │ -0000c290 : │ │ │ │ +0000c278 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #340]! @ 0x154 │ │ │ │ │ │ │ │ -0000c29c : │ │ │ │ +0000c284 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #332]! @ 0x14c │ │ │ │ │ │ │ │ -0000c2a8 <__gettimeofday64@plt>: │ │ │ │ +0000c290 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #324]! @ 0x144 │ │ │ │ │ │ │ │ -0000c2b4 <__assert_fail@plt>: │ │ │ │ +0000c29c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #316]! @ 0x13c │ │ │ │ │ │ │ │ -0000c2c0 : │ │ │ │ +0000c2a8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #308]! @ 0x134 │ │ │ │ │ │ │ │ -0000c2cc : │ │ │ │ +0000c2b4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #300]! @ 0x12c │ │ │ │ │ │ │ │ -0000c2d8 <__gmpn_popcount@plt>: │ │ │ │ +0000c2c0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #292]! @ 0x124 │ │ │ │ │ │ │ │ -0000c2e4 : │ │ │ │ +0000c2cc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #284]! @ 0x11c │ │ │ │ │ │ │ │ -0000c2f0 : │ │ │ │ +0000c2d8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #276]! @ 0x114 │ │ │ │ │ │ │ │ -0000c2fc : │ │ │ │ +0000c2e4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #268]! @ 0x10c │ │ │ │ │ │ │ │ -0000c308 : │ │ │ │ +0000c2f0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #260]! @ 0x104 │ │ │ │ │ │ │ │ -0000c314 : │ │ │ │ +0000c2fc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #252]! @ 0xfc │ │ │ │ │ │ │ │ -0000c320 : │ │ │ │ +0000c308 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #244]! @ 0xf4 │ │ │ │ │ │ │ │ -0000c32c : │ │ │ │ +0000c314 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #236]! @ 0xec │ │ │ │ │ │ │ │ -0000c338 : │ │ │ │ +0000c320 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #228]! @ 0xe4 │ │ │ │ │ │ │ │ -0000c344 : │ │ │ │ +0000c32c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #220]! @ 0xdc │ │ │ │ │ │ │ │ -0000c350 : │ │ │ │ +0000c338 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #212]! @ 0xd4 │ │ │ │ │ │ │ │ -0000c35c : │ │ │ │ +0000c344 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #204]! @ 0xcc │ │ │ │ │ │ │ │ -0000c368 : │ │ │ │ +0000c350 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #196]! @ 0xc4 │ │ │ │ │ │ │ │ -0000c374 : │ │ │ │ +0000c35c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #188]! @ 0xbc │ │ │ │ │ │ │ │ -0000c380 : │ │ │ │ +0000c368 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #180]! @ 0xb4 │ │ │ │ │ │ │ │ -0000c38c : │ │ │ │ +0000c374 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #172]! @ 0xac │ │ │ │ │ │ │ │ -0000c398 : │ │ │ │ +0000c380 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #164]! @ 0xa4 │ │ │ │ │ │ │ │ -0000c3a4 <__fcntl_time64@plt>: │ │ │ │ +0000c38c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #156]! @ 0x9c │ │ │ │ │ │ │ │ -0000c3b0 : │ │ │ │ +0000c398 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #148]! @ 0x94 │ │ │ │ │ │ │ │ -0000c3bc : │ │ │ │ +0000c3a4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #140]! @ 0x8c │ │ │ │ │ │ │ │ -0000c3c8 <__errno_location@plt>: │ │ │ │ +0000c3b0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #132]! @ 0x84 │ │ │ │ │ │ │ │ -0000c3d4 : │ │ │ │ +0000c3bc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #124]! @ 0x7c │ │ │ │ │ │ │ │ -0000c3e0 <_exit@plt>: │ │ │ │ +0000c3c8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #116]! @ 0x74 │ │ │ │ │ │ │ │ -0000c3ec : │ │ │ │ +0000c3d4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #108]! @ 0x6c │ │ │ │ │ │ │ │ -0000c3f8 : │ │ │ │ +0000c3e0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #100]! @ 0x64 │ │ │ │ │ │ │ │ -0000c404 : │ │ │ │ +0000c3ec <__assert_fail@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #92]! @ 0x5c │ │ │ │ │ │ │ │ -0000c410 : │ │ │ │ +0000c3f8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #84]! @ 0x54 │ │ │ │ │ │ │ │ -0000c41c : │ │ │ │ +0000c404 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #76]! @ 0x4c │ │ │ │ │ │ │ │ -0000c428 : │ │ │ │ +0000c410 <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #68]! @ 0x44 │ │ │ │ │ │ │ │ -0000c434 : │ │ │ │ +0000c41c <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #60]! @ 0x3c │ │ │ │ │ │ │ │ -0000c440 : │ │ │ │ +0000c428 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #52]! @ 0x34 │ │ │ │ │ │ │ │ -0000c44c : │ │ │ │ +0000c434 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #44]! @ 0x2c │ │ │ │ │ │ │ │ -0000c458 : │ │ │ │ +0000c440 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #36]! @ 0x24 │ │ │ │ │ │ │ │ -0000c464 : │ │ │ │ +0000c44c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #28]! │ │ │ │ │ │ │ │ -0000c470 : │ │ │ │ +0000c458 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #20]! │ │ │ │ │ │ │ │ -0000c47c : │ │ │ │ +0000c464 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #12]! │ │ │ │ │ │ │ │ -0000c488 : │ │ │ │ +0000c470 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #217088 @ 0x35000 │ │ │ │ + add ip, ip, #221184 @ 0x36000 │ │ │ │ ldr pc, [ip, #4]! │ │ │ │ │ │ │ │ -0000c494 : │ │ │ │ +0000c47c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4092]! @ 0xffc │ │ │ │ │ │ │ │ -0000c4a0 : │ │ │ │ +0000c488 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4084]! @ 0xff4 │ │ │ │ │ │ │ │ -0000c4ac : │ │ │ │ +0000c494 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4076]! @ 0xfec │ │ │ │ │ │ │ │ -0000c4b8 : │ │ │ │ +0000c4a0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4068]! @ 0xfe4 │ │ │ │ │ │ │ │ -0000c4c4 : │ │ │ │ +0000c4ac : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4060]! @ 0xfdc │ │ │ │ │ │ │ │ -0000c4d0 : │ │ │ │ +0000c4b8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4052]! @ 0xfd4 │ │ │ │ │ │ │ │ -0000c4dc : │ │ │ │ +0000c4c4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4044]! @ 0xfcc │ │ │ │ │ │ │ │ -0000c4e8 : │ │ │ │ +0000c4d0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4036]! @ 0xfc4 │ │ │ │ │ │ │ │ -0000c4f4 : │ │ │ │ +0000c4dc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4028]! @ 0xfbc │ │ │ │ │ │ │ │ -0000c500 : │ │ │ │ +0000c4e8 <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4020]! @ 0xfb4 │ │ │ │ │ │ │ │ -0000c50c : │ │ │ │ +0000c4f4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4012]! @ 0xfac │ │ │ │ │ │ │ │ -0000c518 : │ │ │ │ +0000c500 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #4004]! @ 0xfa4 │ │ │ │ │ │ │ │ -0000c524 : │ │ │ │ +0000c50c <__errno_location@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3996]! @ 0xf9c │ │ │ │ │ │ │ │ -0000c530 : │ │ │ │ +0000c518 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3988]! @ 0xf94 │ │ │ │ │ │ │ │ -0000c53c : │ │ │ │ +0000c524 <_exit@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3980]! @ 0xf8c │ │ │ │ │ │ │ │ -0000c548 : │ │ │ │ +0000c530 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3972]! @ 0xf84 │ │ │ │ │ │ │ │ -0000c554 : │ │ │ │ +0000c53c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3964]! @ 0xf7c │ │ │ │ │ │ │ │ -0000c560 : │ │ │ │ +0000c548 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3956]! @ 0xf74 │ │ │ │ │ │ │ │ -0000c56c : │ │ │ │ +0000c554 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3948]! @ 0xf6c │ │ │ │ │ │ │ │ -0000c578 : │ │ │ │ +0000c560 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3940]! @ 0xf64 │ │ │ │ │ │ │ │ -0000c584 : │ │ │ │ +0000c56c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3932]! @ 0xf5c │ │ │ │ │ │ │ │ -0000c590 : │ │ │ │ +0000c578 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3924]! @ 0xf54 │ │ │ │ │ │ │ │ -0000c59c : │ │ │ │ +0000c584 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3916]! @ 0xf4c │ │ │ │ │ │ │ │ -0000c5a8 : │ │ │ │ +0000c590 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3908]! @ 0xf44 │ │ │ │ │ │ │ │ -0000c5b4 : │ │ │ │ +0000c59c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3900]! @ 0xf3c │ │ │ │ │ │ │ │ -0000c5c0 : │ │ │ │ +0000c5a8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3892]! @ 0xf34 │ │ │ │ │ │ │ │ -0000c5cc : │ │ │ │ +0000c5b4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3884]! @ 0xf2c │ │ │ │ │ │ │ │ -0000c5d8 : │ │ │ │ +0000c5c0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3876]! @ 0xf24 │ │ │ │ │ │ │ │ -0000c5e4 : │ │ │ │ +0000c5cc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3868]! @ 0xf1c │ │ │ │ │ │ │ │ -0000c5f0 : │ │ │ │ +0000c5d8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3860]! @ 0xf14 │ │ │ │ │ │ │ │ -0000c5fc : │ │ │ │ +0000c5e4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3852]! @ 0xf0c │ │ │ │ │ │ │ │ -0000c608 : │ │ │ │ +0000c5f0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3844]! @ 0xf04 │ │ │ │ │ │ │ │ -0000c614 : │ │ │ │ +0000c5fc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3836]! @ 0xefc │ │ │ │ │ │ │ │ -0000c620 : │ │ │ │ +0000c608 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3828]! @ 0xef4 │ │ │ │ │ │ │ │ -0000c62c : │ │ │ │ +0000c614 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3820]! @ 0xeec │ │ │ │ │ │ │ │ -0000c638 : │ │ │ │ +0000c620 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3812]! @ 0xee4 │ │ │ │ │ │ │ │ -0000c644 : │ │ │ │ +0000c62c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3804]! @ 0xedc │ │ │ │ │ │ │ │ -0000c650 : │ │ │ │ +0000c638 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3796]! @ 0xed4 │ │ │ │ │ │ │ │ -0000c65c : │ │ │ │ +0000c644 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3788]! @ 0xecc │ │ │ │ │ │ │ │ -0000c668 : │ │ │ │ +0000c650 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3780]! @ 0xec4 │ │ │ │ │ │ │ │ -0000c674 : │ │ │ │ +0000c65c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3772]! @ 0xebc │ │ │ │ │ │ │ │ -0000c680 : │ │ │ │ +0000c668 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3764]! @ 0xeb4 │ │ │ │ │ │ │ │ -0000c68c : │ │ │ │ +0000c674 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3756]! @ 0xeac │ │ │ │ │ │ │ │ -0000c698 : │ │ │ │ +0000c680 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3748]! @ 0xea4 │ │ │ │ │ │ │ │ -0000c6a4 : │ │ │ │ +0000c68c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3740]! @ 0xe9c │ │ │ │ │ │ │ │ -0000c6b0 : │ │ │ │ +0000c698 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3732]! @ 0xe94 │ │ │ │ │ │ │ │ -0000c6bc : │ │ │ │ +0000c6a4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3724]! @ 0xe8c │ │ │ │ │ │ │ │ -0000c6c8 : │ │ │ │ +0000c6b0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3716]! @ 0xe84 │ │ │ │ │ │ │ │ -0000c6d4 : │ │ │ │ +0000c6bc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3708]! @ 0xe7c │ │ │ │ │ │ │ │ -0000c6e0 : │ │ │ │ +0000c6c8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3700]! @ 0xe74 │ │ │ │ │ │ │ │ -0000c6ec : │ │ │ │ +0000c6d4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3692]! @ 0xe6c │ │ │ │ │ │ │ │ -0000c6f8 : │ │ │ │ +0000c6e0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3684]! @ 0xe64 │ │ │ │ │ │ │ │ -0000c704 : │ │ │ │ +0000c6ec : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3676]! @ 0xe5c │ │ │ │ │ │ │ │ -0000c710 : │ │ │ │ +0000c6f8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3668]! @ 0xe54 │ │ │ │ │ │ │ │ -0000c71c : │ │ │ │ +0000c704 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3660]! @ 0xe4c │ │ │ │ │ │ │ │ -0000c728 : │ │ │ │ +0000c710 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3652]! @ 0xe44 │ │ │ │ │ │ │ │ -0000c734 : │ │ │ │ +0000c71c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3644]! @ 0xe3c │ │ │ │ │ │ │ │ -0000c740 : │ │ │ │ +0000c728 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3636]! @ 0xe34 │ │ │ │ │ │ │ │ -0000c74c : │ │ │ │ +0000c734 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3628]! @ 0xe2c │ │ │ │ │ │ │ │ -0000c758 : │ │ │ │ +0000c740 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3620]! @ 0xe24 │ │ │ │ │ │ │ │ -0000c764 : │ │ │ │ +0000c74c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3612]! @ 0xe1c │ │ │ │ │ │ │ │ -0000c770 : │ │ │ │ +0000c758 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3604]! @ 0xe14 │ │ │ │ │ │ │ │ -0000c77c : │ │ │ │ +0000c764 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ │ │ │ │ -0000c788 : │ │ │ │ +0000c770 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ │ │ │ │ -0000c794 : │ │ │ │ +0000c77c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ │ │ │ │ -0000c7a0 : │ │ │ │ +0000c788 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ │ │ │ │ -0000c7ac : │ │ │ │ +0000c794 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ │ │ │ │ -0000c7b8 : │ │ │ │ +0000c7a0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ │ │ │ │ -0000c7c4 <__utimensat64@plt>: │ │ │ │ +0000c7ac : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ │ │ │ │ -0000c7d0 : │ │ │ │ +0000c7b8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ │ │ │ │ -0000c7dc <__time64@plt>: │ │ │ │ +0000c7c4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ │ │ │ │ -0000c7e8 : │ │ │ │ +0000c7d0 <__utimensat64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ │ │ │ │ -0000c7f4 : │ │ │ │ +0000c7dc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ │ │ │ │ -0000c800 : │ │ │ │ +0000c7e8 <__time64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ │ │ │ │ -0000c80c : │ │ │ │ +0000c7f4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ │ │ │ │ -0000c818 : │ │ │ │ +0000c800 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ │ │ │ │ -0000c824 : │ │ │ │ +0000c80c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ │ │ │ │ -0000c830 : │ │ │ │ +0000c818 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ │ │ │ │ -0000c83c : │ │ │ │ +0000c824 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3468]! @ 0xd8c │ │ │ │ │ │ │ │ -0000c848 : │ │ │ │ +0000c830 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ │ │ │ │ -0000c854 <__lstat64_time64@plt>: │ │ │ │ +0000c83c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ │ │ │ │ -0000c860 : │ │ │ │ +0000c848 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ │ │ │ │ -0000c86c : │ │ │ │ +0000c854 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ │ │ │ │ -0000c878 : │ │ │ │ +0000c860 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ │ │ │ │ -0000c884 : │ │ │ │ +0000c86c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ │ │ │ │ -0000c890 : │ │ │ │ +0000c878 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ │ │ │ │ -0000c89c : │ │ │ │ +0000c884 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ │ │ │ │ -0000c8a8 : │ │ │ │ +0000c890 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ │ │ │ │ -0000c8b4 : │ │ │ │ +0000c89c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3388]! @ 0xd3c │ │ │ │ │ │ │ │ -0000c8c0 <__clock_getres64@plt>: │ │ │ │ +0000c8a8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3380]! @ 0xd34 │ │ │ │ │ │ │ │ -0000c8cc <__clock_gettime64@plt>: │ │ │ │ +0000c8b4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3372]! @ 0xd2c │ │ │ │ │ │ │ │ -0000c8d8 : │ │ │ │ +0000c8c0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3364]! @ 0xd24 │ │ │ │ │ │ │ │ -0000c8e4 <__localtime64_r@plt>: │ │ │ │ +0000c8cc <__clock_getres64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3356]! @ 0xd1c │ │ │ │ │ │ │ │ -0000c8f0 : │ │ │ │ +0000c8d8 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3348]! @ 0xd14 │ │ │ │ │ │ │ │ -0000c8fc : │ │ │ │ +0000c8e4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3340]! @ 0xd0c │ │ │ │ │ │ │ │ -0000c908 : │ │ │ │ +0000c8f0 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3332]! @ 0xd04 │ │ │ │ │ │ │ │ -0000c914 : │ │ │ │ +0000c8fc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3324]! @ 0xcfc │ │ │ │ │ │ │ │ -0000c920 : │ │ │ │ +0000c908 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3316]! @ 0xcf4 │ │ │ │ │ │ │ │ -0000c92c : │ │ │ │ +0000c914 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3308]! @ 0xcec │ │ │ │ │ │ │ │ -0000c938 : │ │ │ │ +0000c920 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3300]! @ 0xce4 │ │ │ │ │ │ │ │ -0000c944 : │ │ │ │ +0000c92c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3292]! @ 0xcdc │ │ │ │ │ │ │ │ -0000c950 : │ │ │ │ +0000c938 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3284]! @ 0xcd4 │ │ │ │ │ │ │ │ -0000c95c : │ │ │ │ +0000c944 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3276]! @ 0xccc │ │ │ │ │ │ │ │ -0000c968 : │ │ │ │ +0000c950 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3268]! @ 0xcc4 │ │ │ │ │ │ │ │ -0000c974 : │ │ │ │ +0000c95c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3260]! @ 0xcbc │ │ │ │ │ │ │ │ -0000c980 : │ │ │ │ +0000c968 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3252]! @ 0xcb4 │ │ │ │ │ │ │ │ -0000c98c : │ │ │ │ +0000c974 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3244]! @ 0xcac │ │ │ │ │ │ │ │ -0000c998 : │ │ │ │ +0000c980 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3236]! @ 0xca4 │ │ │ │ │ │ │ │ -0000c9a4 : │ │ │ │ +0000c98c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3228]! @ 0xc9c │ │ │ │ │ │ │ │ -0000c9b0 : │ │ │ │ +0000c998 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3220]! @ 0xc94 │ │ │ │ │ │ │ │ -0000c9bc : │ │ │ │ +0000c9a4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3212]! @ 0xc8c │ │ │ │ │ │ │ │ -0000c9c8 <__stat64_time64@plt>: │ │ │ │ +0000c9b0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3204]! @ 0xc84 │ │ │ │ │ │ │ │ -0000c9d4 <__fstat64_time64@plt>: │ │ │ │ +0000c9bc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3196]! @ 0xc7c │ │ │ │ │ │ │ │ -0000c9e0 : │ │ │ │ +0000c9c8 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3188]! @ 0xc74 │ │ │ │ │ │ │ │ -0000c9ec : │ │ │ │ +0000c9d4 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3180]! @ 0xc6c │ │ │ │ │ │ │ │ -0000c9f8 : │ │ │ │ +0000c9e0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3172]! @ 0xc64 │ │ │ │ │ │ │ │ -0000ca04 : │ │ │ │ +0000c9ec : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3164]! @ 0xc5c │ │ │ │ │ │ │ │ -0000ca10 : │ │ │ │ +0000c9f8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3156]! @ 0xc54 │ │ │ │ │ │ │ │ -0000ca1c : │ │ │ │ +0000ca04 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3148]! @ 0xc4c │ │ │ │ │ │ │ │ -0000ca28 : │ │ │ │ +0000ca10 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3140]! @ 0xc44 │ │ │ │ │ │ │ │ -0000ca34 : │ │ │ │ +0000ca1c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3132]! @ 0xc3c │ │ │ │ │ │ │ │ -0000ca40 : │ │ │ │ +0000ca28 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3124]! @ 0xc34 │ │ │ │ │ │ │ │ -0000ca4c : │ │ │ │ +0000ca34 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3116]! @ 0xc2c │ │ │ │ │ │ │ │ -0000ca58 : │ │ │ │ +0000ca40 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3108]! @ 0xc24 │ │ │ │ │ │ │ │ -0000ca64 : │ │ │ │ +0000ca4c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3100]! @ 0xc1c │ │ │ │ │ │ │ │ -0000ca70 : │ │ │ │ +0000ca58 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3092]! @ 0xc14 │ │ │ │ │ │ │ │ -0000ca7c : │ │ │ │ +0000ca64 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3084]! @ 0xc0c │ │ │ │ │ │ │ │ -0000ca88 : │ │ │ │ +0000ca70 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3076]! @ 0xc04 │ │ │ │ │ │ │ │ -0000ca94 : │ │ │ │ +0000ca7c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3068]! @ 0xbfc │ │ │ │ │ │ │ │ -0000caa0 : │ │ │ │ +0000ca88 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3060]! @ 0xbf4 │ │ │ │ │ │ │ │ -0000caac : │ │ │ │ +0000ca94 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3052]! @ 0xbec │ │ │ │ │ │ │ │ -0000cab8 : │ │ │ │ +0000caa0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3044]! @ 0xbe4 │ │ │ │ │ │ │ │ -0000cac4 : │ │ │ │ +0000caac : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3036]! @ 0xbdc │ │ │ │ │ │ │ │ -0000cad0 : │ │ │ │ +0000cab8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3028]! @ 0xbd4 │ │ │ │ │ │ │ │ -0000cadc : │ │ │ │ +0000cac4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3020]! @ 0xbcc │ │ │ │ │ │ │ │ -0000cae8 : │ │ │ │ +0000cad0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3012]! @ 0xbc4 │ │ │ │ │ │ │ │ -0000caf4 : │ │ │ │ +0000cadc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #3004]! @ 0xbbc │ │ │ │ │ │ │ │ -0000cb00 : │ │ │ │ +0000cae8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2996]! @ 0xbb4 │ │ │ │ │ │ │ │ -0000cb0c : │ │ │ │ +0000caf4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2988]! @ 0xbac │ │ │ │ │ │ │ │ -0000cb18 : │ │ │ │ +0000cb00 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2980]! @ 0xba4 │ │ │ │ │ │ │ │ -0000cb24 : │ │ │ │ +0000cb0c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2972]! @ 0xb9c │ │ │ │ │ │ │ │ -0000cb30 : │ │ │ │ +0000cb18 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2964]! @ 0xb94 │ │ │ │ │ │ │ │ -0000cb3c <__utime64@plt>: │ │ │ │ +0000cb24 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2956]! @ 0xb8c │ │ │ │ │ │ │ │ -0000cb48 : │ │ │ │ +0000cb30 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2948]! @ 0xb84 │ │ │ │ │ │ │ │ -0000cb54 : │ │ │ │ +0000cb3c <__utime64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2940]! @ 0xb7c │ │ │ │ │ │ │ │ -0000cb60 : │ │ │ │ +0000cb48 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2932]! @ 0xb74 │ │ │ │ │ │ │ │ -0000cb6c : │ │ │ │ +0000cb54 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2924]! @ 0xb6c │ │ │ │ │ │ │ │ -0000cb78 : │ │ │ │ +0000cb60 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2916]! @ 0xb64 │ │ │ │ │ │ │ │ -0000cb84 : │ │ │ │ +0000cb6c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2908]! @ 0xb5c │ │ │ │ │ │ │ │ -0000cb90 : │ │ │ │ +0000cb78 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2900]! @ 0xb54 │ │ │ │ │ │ │ │ -0000cb9c <__xpg_strerror_r@plt>: │ │ │ │ +0000cb84 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2892]! @ 0xb4c │ │ │ │ │ │ │ │ -0000cba8 : │ │ │ │ +0000cb90 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2884]! @ 0xb44 │ │ │ │ │ │ │ │ -0000cbb4 : │ │ │ │ +0000cb9c <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2876]! @ 0xb3c │ │ │ │ │ │ │ │ -0000cbc0 : │ │ │ │ +0000cba8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2868]! @ 0xb34 │ │ │ │ │ │ │ │ -0000cbcc : │ │ │ │ +0000cbb4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2860]! @ 0xb2c │ │ │ │ │ │ │ │ -0000cbd8 : │ │ │ │ +0000cbc0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2852]! @ 0xb24 │ │ │ │ │ │ │ │ -0000cbe4 <__gmpn_rshift@plt>: │ │ │ │ +0000cbcc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2844]! @ 0xb1c │ │ │ │ │ │ │ │ -0000cbf0 <__gmpn_lshift@plt>: │ │ │ │ +0000cbd8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2836]! @ 0xb14 │ │ │ │ │ │ │ │ -0000cbfc <__gmpz_get_d@plt>: │ │ │ │ +0000cbe4 <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2828]! @ 0xb0c │ │ │ │ │ │ │ │ -0000cc08 <__gmpz_get_d_2exp@plt>: │ │ │ │ +0000cbf0 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2820]! @ 0xb04 │ │ │ │ │ │ │ │ -0000cc14 : │ │ │ │ +0000cbfc <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2812]! @ 0xafc │ │ │ │ │ │ │ │ -0000cc20 <__gmpn_gcd_1@plt>: │ │ │ │ +0000cc08 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2804]! @ 0xaf4 │ │ │ │ │ │ │ │ -0000cc2c <__gmpz_init@plt>: │ │ │ │ +0000cc14 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2796]! @ 0xaec │ │ │ │ │ │ │ │ -0000cc38 <__gmpz_gcd@plt>: │ │ │ │ +0000cc20 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2788]! @ 0xae4 │ │ │ │ │ │ │ │ -0000cc44 <__gmpz_clear@plt>: │ │ │ │ +0000cc2c <__gmpz_init@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2780]! @ 0xadc │ │ │ │ │ │ │ │ -0000cc50 <__gmpz_gcdext@plt>: │ │ │ │ +0000cc38 <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2772]! @ 0xad4 │ │ │ │ │ │ │ │ -0000cc5c <__gmpn_tdiv_qr@plt>: │ │ │ │ +0000cc44 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2764]! @ 0xacc │ │ │ │ │ │ │ │ -0000cc68 <__gmpz_sizeinbase@plt>: │ │ │ │ +0000cc50 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2756]! @ 0xac4 │ │ │ │ │ │ │ │ -0000cc74 <__gmpz_export@plt>: │ │ │ │ +0000cc5c <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2748]! @ 0xabc │ │ │ │ │ │ │ │ -0000cc80 <__gmpz_probab_prime_p@plt>: │ │ │ │ +0000cc68 <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2740]! @ 0xab4 │ │ │ │ │ │ │ │ -0000cc8c <__gmpz_nextprime@plt>: │ │ │ │ +0000cc74 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ │ │ │ │ -0000cc98 <__gmpz_powm@plt>: │ │ │ │ +0000cc80 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ │ │ │ │ -0000cca4 <__gmpz_powm_sec@plt>: │ │ │ │ +0000cc8c <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ │ │ │ │ -0000ccb0 <__gmpz_invert@plt>: │ │ │ │ +0000cc98 <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ │ │ │ │ -0000ccbc <__gmpn_and_n@plt>: │ │ │ │ +0000cca4 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ │ │ │ │ -0000ccc8 <__gmpn_andn_n@plt>: │ │ │ │ +0000ccb0 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ │ │ │ │ -0000ccd4 <__gmpn_ior_n@plt>: │ │ │ │ +0000ccbc <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ │ │ │ │ -0000cce0 <__gmpn_xor_n@plt>: │ │ │ │ +0000ccc8 <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ -0000ccec <__gmpn_cmp@plt>: │ │ │ │ +0000ccd4 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ -0000ccf8 <__gmpn_divrem_1@plt>: │ │ │ │ +0000cce0 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ │ │ │ │ -0000cd04 <__gmpn_add@plt>: │ │ │ │ +0000ccec <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ │ │ │ │ -0000cd10 <__gmpn_sub@plt>: │ │ │ │ +0000ccf8 <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ │ │ │ │ -0000cd1c <__gmpn_mod_1@plt>: │ │ │ │ +0000cd04 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ │ │ │ │ -0000cd28 <__gmpn_add_1@plt>: │ │ │ │ +0000cd10 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ │ │ │ │ -0000cd34 <__gmpn_sub_1@plt>: │ │ │ │ +0000cd1c <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ │ │ │ │ -0000cd40 <__gmpn_mul_1@plt>: │ │ │ │ +0000cd28 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ │ │ │ │ -0000cd4c <__gmpn_mul@plt>: │ │ │ │ +0000cd34 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ │ │ │ │ -0000cd58 : │ │ │ │ +0000cd40 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ │ │ │ │ -0000cd64 : │ │ │ │ +0000cd4c <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ │ │ │ │ -0000cd70 : │ │ │ │ +0000cd58 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ │ │ │ │ -0000cd7c : │ │ │ │ +0000cd64 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ │ │ │ │ -0000cd88 : │ │ │ │ +0000cd70 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ │ │ │ │ -0000cd94 : │ │ │ │ +0000cd7c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ │ │ │ │ -0000cda0 : │ │ │ │ +0000cd88 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ │ │ │ │ -0000cdac <__ctype_b_loc@plt>: │ │ │ │ +0000cd94 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ │ │ │ │ -0000cdb8 : │ │ │ │ +0000cda0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ │ │ │ │ -0000cdc4 : │ │ │ │ +0000cdac <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ │ │ │ │ -0000cdd0 : │ │ │ │ +0000cdb8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ │ │ │ │ -0000cddc : │ │ │ │ +0000cdc4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ │ │ │ │ -0000cde8 <__isoc23_strtol@plt>: │ │ │ │ +0000cdd0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ │ │ │ │ -0000cdf4 : │ │ │ │ +0000cddc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ │ │ │ │ -0000ce00 <__isoc23_strtoul@plt>: │ │ │ │ +0000cde8 <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ │ │ │ │ -0000ce0c : │ │ │ │ +0000cdf4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ │ │ │ │ -0000ce18 : │ │ │ │ +0000ce00 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ │ │ │ │ -0000ce24 : │ │ │ │ +0000ce0c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ │ │ │ │ -0000ce30 : │ │ │ │ +0000ce18 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ │ │ │ │ -0000ce3c : │ │ │ │ +0000ce24 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ │ │ │ │ -0000ce48 : │ │ │ │ +0000ce30 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ │ │ │ │ -0000ce54 : │ │ │ │ +0000ce3c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ │ │ │ │ -0000ce60 : │ │ │ │ +0000ce48 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ │ │ │ │ -0000ce6c : │ │ │ │ +0000ce54 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ │ │ │ │ -0000ce78 : │ │ │ │ +0000ce60 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ │ │ │ │ -0000ce84 <__nanosleep64@plt>: │ │ │ │ +0000ce6c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ │ │ │ │ -0000ce90 <__ctime64_r@plt>: │ │ │ │ +0000ce78 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ │ │ │ │ -0000ce9c : │ │ │ │ +0000ce84 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ │ │ │ │ -0000cea8 : │ │ │ │ +0000ce90 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ │ │ │ │ -0000ceb4 : │ │ │ │ +0000ce9c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ │ │ │ │ -0000cec0 : │ │ │ │ +0000cea8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ │ │ │ │ -0000cecc : │ │ │ │ +0000ceb4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ │ │ │ │ -0000ced8 : │ │ │ │ +0000cec0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ │ │ │ │ -0000cee4 : │ │ │ │ +0000cecc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ │ │ │ │ -0000cef0 : │ │ │ │ +0000ced8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ │ │ │ │ -0000cefc : │ │ │ │ +0000cee4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ │ │ │ │ -0000cf08 : │ │ │ │ +0000cef0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ │ │ │ │ -0000cf14 : │ │ │ │ +0000cefc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ │ │ │ │ -0000cf20 <__getrusage64@plt>: │ │ │ │ +0000cf08 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ │ │ │ │ -0000cf2c : │ │ │ │ +0000cf14 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ │ │ │ │ -0000cf38 <__timerfd_settime64@plt>: │ │ │ │ +0000cf20 <__getrusage64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ │ │ │ │ -0000cf44 : │ │ │ │ +0000cf2c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ │ │ │ │ -0000cf50 : │ │ │ │ +0000cf38 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ │ │ │ │ -0000cf5c : │ │ │ │ +0000cf44 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ │ │ │ │ -0000cf68 : │ │ │ │ +0000cf50 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ │ │ │ │ -0000cf74 : │ │ │ │ +0000cf5c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ │ │ │ │ -0000cf80 : │ │ │ │ +0000cf68 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ │ │ │ │ -0000cf8c : │ │ │ │ +0000cf74 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ │ │ │ │ -0000cf98 : │ │ │ │ +0000cf80 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ │ │ │ │ -0000cfa4 : │ │ │ │ +0000cf8c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ │ │ │ │ -0000cfb0 : │ │ │ │ +0000cf98 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ │ │ │ │ -0000cfbc : │ │ │ │ +0000cfa4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ │ │ │ │ -0000cfc8 : │ │ │ │ +0000cfb0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ │ │ │ │ -0000cfd4 : │ │ │ │ +0000cfbc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ │ │ │ │ -0000cfe0 : │ │ │ │ +0000cfc8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ │ │ │ │ -0000cfec : │ │ │ │ +0000cfd4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ │ │ │ │ -0000cff8 : │ │ │ │ +0000cfe0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ │ │ │ │ -0000d004 : │ │ │ │ +0000cfec : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ │ │ │ │ -0000d010 : │ │ │ │ +0000cff8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ │ │ │ │ -0000d01c : │ │ │ │ +0000d004 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ │ │ │ │ -0000d028 : │ │ │ │ +0000d010 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ │ │ │ │ -0000d034 : │ │ │ │ +0000d01c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ │ │ │ │ -0000d040 : │ │ │ │ +0000d028 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ │ │ │ │ -0000d04c <__pthread_cond_timedwait64@plt>: │ │ │ │ +0000d034 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ │ │ │ │ -0000d058 : │ │ │ │ +0000d040 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ │ │ │ │ -0000d064 : │ │ │ │ +0000d04c <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ │ │ │ │ -0000d070 : │ │ │ │ +0000d058 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ │ │ │ │ -0000d07c : │ │ │ │ +0000d064 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ │ │ │ │ -0000d088 : │ │ │ │ +0000d070 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ │ │ │ │ -0000d094 : │ │ │ │ +0000d07c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ -0000d0a0 : │ │ │ │ +0000d088 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ -0000d0ac : │ │ │ │ +0000d094 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ -0000d0b8 : │ │ │ │ +0000d0a0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ -0000d0c4 : │ │ │ │ +0000d0ac : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ -0000d0d0 : │ │ │ │ +0000d0b8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ -0000d0dc : │ │ │ │ +0000d0c4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ -0000d0e8 : │ │ │ │ +0000d0d0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ -0000d0f4 : │ │ │ │ +0000d0dc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ -0000d100 : │ │ │ │ +0000d0e8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ -0000d10c : │ │ │ │ +0000d0f4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ -0000d118 : │ │ │ │ +0000d100 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ -0000d124 : │ │ │ │ +0000d10c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ -0000d130 : │ │ │ │ +0000d118 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ -0000d13c : │ │ │ │ +0000d124 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ -0000d148 : │ │ │ │ +0000d130 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ -0000d154 : │ │ │ │ +0000d13c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ -0000d160 : │ │ │ │ +0000d148 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ -0000d16c : │ │ │ │ +0000d154 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ -0000d178 : │ │ │ │ +0000d160 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ -0000d184 : │ │ │ │ +0000d16c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ -0000d190 : │ │ │ │ +0000d178 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ │ │ │ │ -0000d19c : │ │ │ │ +0000d184 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ │ │ │ │ -0000d1a8 <__isoc23_sscanf@plt>: │ │ │ │ +0000d190 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ │ │ │ │ -0000d1b4 : │ │ │ │ +0000d19c : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ │ │ │ │ -0000d1c0 : │ │ │ │ +0000d1a8 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ │ │ │ │ -0000d1cc : │ │ │ │ +0000d1b4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ │ │ │ │ -0000d1d8 : │ │ │ │ +0000d1c0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ │ │ │ │ -0000d1e4 : │ │ │ │ +0000d1cc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ │ │ │ │ -0000d1f0 : │ │ │ │ +0000d1d8 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ │ │ │ │ -0000d1fc : │ │ │ │ +0000d1e4 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ │ │ │ │ -0000d208 : │ │ │ │ +0000d1f0 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ │ │ │ │ -0000d214 : │ │ │ │ +0000d1fc : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ -0000d220 : │ │ │ │ +0000d208 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ -0000d22c : │ │ │ │ +0000d214 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ -0000d238 <__cxa_atexit@plt>: │ │ │ │ +0000d220 : │ │ │ │ add ip, pc, #72351744 @ 0x4500000 │ │ │ │ - add ip, ip, #52, 20 @ 0x34000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ + │ │ │ │ +0000d22c : │ │ │ │ + add ip, pc, #72351744 @ 0x4500000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ + ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ + │ │ │ │ +0000d238 <__cxa_atexit@plt>: │ │ │ │ + add ip, pc, #72351744 @ 0x4500000 │ │ │ │ + add ip, ip, #217088 @ 0x35000 │ │ │ │ + ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -33,15 +33,15 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq d2dc <__cxa_atexit@plt+0xa4> │ │ │ │ ands r2, r5, #1 │ │ │ │ bne d2a8 <__cxa_atexit@plt+0x70> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ lsr r5, r5, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bne d2b8 <__cxa_atexit@plt+0x80> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp sl, #0 │ │ │ │ beq d2dc <__cxa_atexit@plt+0xa4> │ │ │ │ @@ -111,15 +111,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d420 <__cxa_atexit@plt+0x1e8> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 401f74 <__cxa_atexit@plt+0x3f4d3c> │ │ │ │ + bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b d354 <__cxa_atexit@plt+0x11c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -131,15 +131,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d664 <__cxa_atexit@plt+0x42c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 401f7c <__cxa_atexit@plt+0x3f4d44> │ │ │ │ + bl 402084 <__cxa_atexit@plt+0x3f4e4c> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -225,15 +225,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d5e8 <__cxa_atexit@plt+0x3b0> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 401f74 <__cxa_atexit@plt+0x3f4d3c> │ │ │ │ + bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b d51c <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -245,15 +245,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d684 <__cxa_atexit@plt+0x44c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 401f7c <__cxa_atexit@plt+0x3f4d44> │ │ │ │ + bl 402084 <__cxa_atexit@plt+0x3f4e4c> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -269,32 +269,32 @@ │ │ │ │ b d51c <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r1, [pc, #72] @ d6b4 <__cxa_atexit@plt+0x47c> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #68] @ d6b8 <__cxa_atexit@plt+0x480> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - bl 401f8c <__cxa_atexit@plt+0x3f4d54> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + bl 402094 <__cxa_atexit@plt+0x3f4e5c> │ │ │ │ ldr r1, [pc, #48] @ d6bc <__cxa_atexit@plt+0x484> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #44] @ d6c0 <__cxa_atexit@plt+0x488> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - ldrbeq r4, [r3], #-292 @ 0xfffffedc │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + ldrbeq r5, [r3], #-276 @ 0xfffffeec │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - ldrbeq r6, [r3], #-2392 @ 0xfffff6a8 │ │ │ │ + ldrbeq r7, [r3], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - ldrbeq r6, [r3], #-1936 @ 0xfffff870 │ │ │ │ - streq ip, [r9], #-2828 @ 0xfffff4f4 │ │ │ │ - streq r7, [r9], #-1036 @ 0xfffffbf4 │ │ │ │ - streq ip, [r9], #-2796 @ 0xfffff514 │ │ │ │ - streq r7, [r9], #-1004 @ 0xfffffc14 │ │ │ │ + ldrbeq r7, [r3], #-1936 @ 0xfffff870 │ │ │ │ + streq ip, [r4], #-644 @ 0xfffffd7c │ │ │ │ + streq r6, [r4], #-2948 @ 0xfffff47c │ │ │ │ + streq ip, [r4], #-612 @ 0xfffffd9c │ │ │ │ + streq r6, [r4], #-2916 @ 0xfffff49c │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr r9, [pc, #1348] @ dc18 <__cxa_atexit@plt+0x9e0> │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ bcs d7c8 <__cxa_atexit@plt+0x590> │ │ │ │ ldr sl, [pc, #1336] @ dc1c <__cxa_atexit@plt+0x9e4> │ │ │ │ @@ -334,39 +334,39 @@ │ │ │ │ cmp r4, r5 │ │ │ │ beq d790 <__cxa_atexit@plt+0x558> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d75c <__cxa_atexit@plt+0x524> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne d76c <__cxa_atexit@plt+0x534> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrh r3, [r6, #-2] │ │ │ │ add r4, r1, r5, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq d888 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r6, #-12] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, r6, r1 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ bhi d708 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r6, r4, #8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r5, [r1, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq d884 <__cxa_atexit@plt+0x64c> │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ @@ -385,15 +385,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ ands r2, r4, #1 │ │ │ │ bne d850 <__cxa_atexit@plt+0x618> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, fp │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ lsr r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne d83c <__cxa_atexit@plt+0x604> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ add r0, r8, r5, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -409,20 +409,20 @@ │ │ │ │ bhi d708 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b d888 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r3, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ add r0, r4, #12 │ │ │ │ cmp r2, #0 │ │ │ │ beq dbdc <__cxa_atexit@plt+0x9a4> │ │ │ │ @@ -446,15 +446,15 @@ │ │ │ │ cmp r8, r4 │ │ │ │ beq d950 <__cxa_atexit@plt+0x718> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d91c <__cxa_atexit@plt+0x6e4> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #4 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r8, r4 │ │ │ │ bne d92c <__cxa_atexit@plt+0x6f4> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r0, r3, lsl #2 │ │ │ │ b da10 <__cxa_atexit@plt+0x7d8> │ │ │ │ @@ -483,15 +483,15 @@ │ │ │ │ mov r7, ip │ │ │ │ mov r4, sl │ │ │ │ str ip, [sp, #4] │ │ │ │ ands r2, r5, #1 │ │ │ │ bne d9d8 <__cxa_atexit@plt+0x7a0> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne d9c4 <__cxa_atexit@plt+0x78c> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ add sl, sl, ip, lsl #2 │ │ │ │ add r8, r8, #4 │ │ │ │ @@ -581,29 +581,29 @@ │ │ │ │ add r4, r0, r4, lsl #2 │ │ │ │ b da10 <__cxa_atexit@plt+0x7d8> │ │ │ │ ldrb r0, [fp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq db78 <__cxa_atexit@plt+0x940> │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 401f74 <__cxa_atexit@plt+0x3f4d3c> │ │ │ │ + bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ movw r1, #8191 @ 0x1fff │ │ │ │ ldr ip, [r0] │ │ │ │ b da94 <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl cd58 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne dbfc <__cxa_atexit@plt+0x9c4> │ │ │ │ mov r0, #16 │ │ │ │ - bl 401f7c <__cxa_atexit@plt+0x3f4d44> │ │ │ │ + bl 402084 <__cxa_atexit@plt+0x3f4e4c> │ │ │ │ ldr ip, [fp] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [fp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [fp, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -619,31 +619,31 @@ │ │ │ │ b da94 <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r7, #31 │ │ │ │ lsr r7, r7, #5 │ │ │ │ b d8fc <__cxa_atexit@plt+0x6c4> │ │ │ │ ldr r0, [pc, #56] @ dc2c <__cxa_atexit@plt+0x9f4> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - bl 401f8c <__cxa_atexit@plt+0x3f4d54> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + bl 402094 <__cxa_atexit@plt+0x3f4e5c> │ │ │ │ ldr r1, [pc, #44] @ dc30 <__cxa_atexit@plt+0x9f8> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #40] @ dc34 <__cxa_atexit@plt+0x9fc> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - ldrbeq r3, [r3], #-3244 @ 0xfffff354 │ │ │ │ - strteq sp, [r1], #-1826 @ 0xfffff8de │ │ │ │ - ldrbeq r6, [r3], #-1388 @ 0xfffffa94 │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + ldrbeq r4, [r3], #-3228 @ 0xfffff364 │ │ │ │ + strteq sp, [r1], #-3042 @ 0xfffff41e │ │ │ │ + ldrbeq r7, [r3], #-1388 @ 0xfffffa94 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - streq ip, [r9], #-1512 @ 0xfffffa18 │ │ │ │ - streq ip, [r9], #-1396 @ 0xfffffa8c │ │ │ │ - streq r6, [r9], #-3700 @ 0xfffff18c │ │ │ │ + streq fp, [r4], #-3424 @ 0xfffff2a0 │ │ │ │ + streq fp, [r4], #-3308 @ 0xfffff314 │ │ │ │ + streq r6, [r4], #-1516 @ 0xfffffa14 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [pc, #2668] @ e6b4 <__cxa_atexit@plt+0x147c> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [pc, #2664] @ e6b8 <__cxa_atexit@plt+0x1480> │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r1 │ │ │ │ @@ -696,23 +696,23 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bhi e550 <__cxa_atexit@plt+0x1318> │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f94 <__cxa_atexit@plt+0x3f4d5c> │ │ │ │ + bl 40209c <__cxa_atexit@plt+0x3f4e64> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ ands r7, r3, #2 │ │ │ │ bne de64 <__cxa_atexit@plt+0xc2c> │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne df7c <__cxa_atexit@plt+0xd44> │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -834,15 +834,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ubfx r3, r7, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ beq dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ tst r3, #2 │ │ │ │ @@ -880,58 +880,58 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ ldr r3, [r2] │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b dea4 <__cxa_atexit@plt+0xc6c> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f94 <__cxa_atexit@plt+0x3f4d5c> │ │ │ │ + bl 40209c <__cxa_atexit@plt+0x3f4e64> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ beq dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp sl, r3 │ │ │ │ bcc e020 <__cxa_atexit@plt+0xde8> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne sl, r4, #8 │ │ │ │ movne r7, #0 │ │ │ │ beq dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [sl] │ │ │ │ dmb ish │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ add sl, sl, #4 │ │ │ │ cmp r3, r7 │ │ │ │ bhi e05c <__cxa_atexit@plt+0xe24> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f9c <__cxa_atexit@plt+0x3f4d64> │ │ │ │ + bl 4020a4 <__cxa_atexit@plt+0x3f4e6c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r0, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-6] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add r0, r0, r3 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 401fa4 <__cxa_atexit@plt+0x3f4d6c> │ │ │ │ + bl 4020ac <__cxa_atexit@plt+0x3f4e74> │ │ │ │ cmp r0, #0 │ │ │ │ bne e508 <__cxa_atexit@plt+0x12d0> │ │ │ │ mov r5, #0 │ │ │ │ b dd64 <__cxa_atexit@plt+0xb2c> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -939,106 +939,106 @@ │ │ │ │ bne e0e8 <__cxa_atexit@plt+0xeb0> │ │ │ │ strex r1, r6, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne e0d0 <__cxa_atexit@plt+0xe98> │ │ │ │ dmb ish │ │ │ │ b dd9c <__cxa_atexit@plt+0xb64> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401fac <__cxa_atexit@plt+0x3f4d74> │ │ │ │ + bl 4020b4 <__cxa_atexit@plt+0x3f4e7c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401fac <__cxa_atexit@plt+0x3f4d74> │ │ │ │ + bl 4020b4 <__cxa_atexit@plt+0x3f4e7c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f94 <__cxa_atexit@plt+0x3f4d5c> │ │ │ │ + bl 40209c <__cxa_atexit@plt+0x3f4e64> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f94 <__cxa_atexit@plt+0x3f4d5c> │ │ │ │ + bl 40209c <__cxa_atexit@plt+0x3f4e64> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401fac <__cxa_atexit@plt+0x3f4d74> │ │ │ │ + bl 4020b4 <__cxa_atexit@plt+0x3f4e7c> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r2, [sl, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi e1c0 <__cxa_atexit@plt+0xf88> │ │ │ │ b e040 <__cxa_atexit@plt+0xe08> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401fac <__cxa_atexit@plt+0x3f4d74> │ │ │ │ + bl 4020b4 <__cxa_atexit@plt+0x3f4e7c> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401fb4 <__cxa_atexit@plt+0x3f4d7c> │ │ │ │ + bl 4020bc <__cxa_atexit@plt+0x3f4e84> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d6c4 <__cxa_atexit@plt+0x48c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b dd34 <__cxa_atexit@plt+0xafc> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401fbc <__cxa_atexit@plt+0x3f4d84> │ │ │ │ + bl 4020c4 <__cxa_atexit@plt+0x3f4e8c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [pc, #1148] @ e6ec <__cxa_atexit@plt+0x14b4> │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r2, #9]! │ │ │ │ ldrb ip, [r3] │ │ │ │ dmb ish │ │ │ │ @@ -1059,178 +1059,178 @@ │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ bl d6c4 <__cxa_atexit@plt+0x48c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r1, [sl, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi e310 <__cxa_atexit@plt+0x10d8> │ │ │ │ b e040 <__cxa_atexit@plt+0xe08> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ bl d248 <__cxa_atexit@plt+0x10> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ bl d248 <__cxa_atexit@plt+0x10> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d6c4 <__cxa_atexit@plt+0x48c> │ │ │ │ b dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq dd4c <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r7, [r4, #4] │ │ │ │ b df68 <__cxa_atexit@plt+0xd30> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b dd34 <__cxa_atexit@plt+0xafc> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r0, [r7, #-6] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 401fa4 <__cxa_atexit@plt+0x3f4d6c> │ │ │ │ + bl 4020ac <__cxa_atexit@plt+0x3f4e74> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401f94 <__cxa_atexit@plt+0x3f4d5c> │ │ │ │ + bl 40209c <__cxa_atexit@plt+0x3f4e64> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi e484 <__cxa_atexit@plt+0x124c> │ │ │ │ b e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 401fa4 <__cxa_atexit@plt+0x3f4d6c> │ │ │ │ + bl 4020ac <__cxa_atexit@plt+0x3f4e74> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401fac <__cxa_atexit@plt+0x3f4d74> │ │ │ │ + bl 4020b4 <__cxa_atexit@plt+0x3f4e7c> │ │ │ │ b e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - bl 401fa4 <__cxa_atexit@plt+0x3f4d6c> │ │ │ │ + bl 4020ac <__cxa_atexit@plt+0x3f4e74> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r2, r4, #4 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ b e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi e518 <__cxa_atexit@plt+0x12e0> │ │ │ │ b e0c0 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r0, [pc, #424] @ e6f0 <__cxa_atexit@plt+0x14b8> │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r0, [pc, #412] @ e6f4 <__cxa_atexit@plt+0x14bc> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r3, [pc, #396] @ e6f8 <__cxa_atexit@plt+0x14c0> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq e56c <__cxa_atexit@plt+0x1334> │ │ │ │ mov r7, r4 │ │ │ │ b dc7c <__cxa_atexit@plt+0xa44> │ │ │ │ @@ -1242,15 +1242,15 @@ │ │ │ │ mov r7, r4 │ │ │ │ b dc7c <__cxa_atexit@plt+0xa44> │ │ │ │ tst r2, #4 │ │ │ │ bne dd9c <__cxa_atexit@plt+0xb64> │ │ │ │ ldr r0, [pc, #336] @ e6fc <__cxa_atexit@plt+0x14c4> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -1300,52 +1300,52 @@ │ │ │ │ b e608 <__cxa_atexit@plt+0x13d0> │ │ │ │ ldr r1, [pc, #132] @ e70c <__cxa_atexit@plt+0x14d4> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ e710 <__cxa_atexit@plt+0x14d8> │ │ │ │ movw r2, #1745 @ 0x6d1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r1, [pc, #112] @ e714 <__cxa_atexit@plt+0x14dc> │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ ldr r0, [pc, #108] @ e718 <__cxa_atexit@plt+0x14e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - ldrbeq r3, [r3], #-1844 @ 0xfffff8cc │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + ldrbeq r4, [r3], #-1828 @ 0xfffff8dc │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strteq sp, [r1], #-472 @ 0xfffffe28 │ │ │ │ + strteq sp, [r1], #-1688 @ 0xfffff968 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - strteq sp, [r1], #-256 @ 0xffffff00 │ │ │ │ - ldrbeq r5, [r3], #-3316 @ 0xfffff30c │ │ │ │ - ldrbeq r8, [r2], #-3120 @ 0xfffff3d0 │ │ │ │ - ldrbeq r5, [r3], #-3396 @ 0xfffff2bc │ │ │ │ - ldrbeq r5, [r3], #-3360 @ 0xfffff2e0 │ │ │ │ - ldrbeq r5, [r3], #-3284 @ 0xfffff32c │ │ │ │ - ldrbeq r5, [r3], #-3256 @ 0xfffff348 │ │ │ │ - ldrbeq r5, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ - ldrbeq r8, [r2], #-2768 @ 0xfffff530 │ │ │ │ - ldrbeq r5, [r3], #-2848 @ 0xfffff4e0 │ │ │ │ - ldrbeq r8, [r2], #-2040 @ 0xfffff808 │ │ │ │ - streq fp, [r9], #-3272 @ 0xfffff338 │ │ │ │ - streq fp, [r9], #-3340 @ 0xfffff2f4 │ │ │ │ + strteq sp, [r1], #-1472 @ 0xfffffa40 │ │ │ │ + ldrbeq r6, [r3], #-3316 @ 0xfffff30c │ │ │ │ + ldrbeq r9, [r2], #-3104 @ 0xfffff3e0 │ │ │ │ + ldrbeq r6, [r3], #-3396 @ 0xfffff2bc │ │ │ │ + ldrbeq r6, [r3], #-3360 @ 0xfffff2e0 │ │ │ │ + ldrbeq r6, [r3], #-3284 @ 0xfffff32c │ │ │ │ + ldrbeq r6, [r3], #-3256 @ 0xfffff348 │ │ │ │ + ldrbeq r6, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ + ldrbeq r9, [r2], #-2752 @ 0xfffff540 │ │ │ │ + ldrbeq r6, [r3], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrbeq r9, [r2], #-2024 @ 0xfffff818 │ │ │ │ + streq fp, [r4], #-1088 @ 0xfffffbc0 │ │ │ │ + streq fp, [r4], #-1156 @ 0xfffffb7c │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - streq fp, [r9], #-3220 @ 0xfffff36c │ │ │ │ - ldrbeq r5, [r3], #-1424 @ 0xfffffa70 │ │ │ │ - ldrbeq r5, [r3], #-1396 @ 0xfffffa8c │ │ │ │ - ldrbeq r5, [r3], #-1340 @ 0xfffffac4 │ │ │ │ - streq fp, [r9], #-2800 @ 0xfffff510 │ │ │ │ - streq r6, [r9], #-1008 @ 0xfffffc10 │ │ │ │ - streq fp, [r9], #-2776 @ 0xfffff528 │ │ │ │ - streq r6, [r9], #-1016 @ 0xfffffc08 │ │ │ │ + streq fp, [r4], #-1036 @ 0xfffffbf4 │ │ │ │ + ldrbeq r6, [r3], #-1424 @ 0xfffffa70 │ │ │ │ + ldrbeq r6, [r3], #-1396 @ 0xfffffa8c │ │ │ │ + ldrbeq r6, [r3], #-1340 @ 0xfffffac4 │ │ │ │ + streq fp, [r4], #-616 @ 0xfffffd98 │ │ │ │ + streq r5, [r4], #-2920 @ 0xfffff498 │ │ │ │ + streq fp, [r4], #-592 @ 0xfffffdb0 │ │ │ │ + streq r5, [r4], #-2928 @ 0xfffff490 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #28 │ │ │ │ - bl 401fc4 <__cxa_atexit@plt+0x3f4d8c> │ │ │ │ + bl 4020cc <__cxa_atexit@plt+0x3f4e94> │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [r9, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq e920 <__cxa_atexit@plt+0x16e8> │ │ │ │ ldr r5, [pc, #944] @ eaf8 <__cxa_atexit@plt+0x18c0> │ │ │ │ movw r6, #52429 @ 0xcccd │ │ │ │ movt r6, #52428 @ 0xcccc │ │ │ │ @@ -1377,15 +1377,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ bl cd58 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne ea54 <__cxa_atexit@plt+0x181c> │ │ │ │ mov r0, fp │ │ │ │ - bl 401fcc <__cxa_atexit@plt+0x3f4d94> │ │ │ │ + bl 4020d4 <__cxa_atexit@plt+0x3f4e9c> │ │ │ │ mov r0, r5 │ │ │ │ bl cd64 │ │ │ │ cmp r0, #0 │ │ │ │ bne ea3c <__cxa_atexit@plt+0x1804> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -1480,15 +1480,15 @@ │ │ │ │ add r3, sl, r7, lsl #2 │ │ │ │ add sl, r3, #12 │ │ │ │ ldr r1, [sl], #4 │ │ │ │ dmb ish │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 401f6c <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + bl 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ cmp fp, r7 │ │ │ │ bhi e954 <__cxa_atexit@plt+0x171c> │ │ │ │ b e90c <__cxa_atexit@plt+0x16d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl dc38 <__cxa_atexit@plt+0xa00> │ │ │ │ @@ -1513,53 +1513,53 @@ │ │ │ │ ldr fp, [pc, #296] @ eb00 <__cxa_atexit@plt+0x18c8> │ │ │ │ add fp, pc, fp │ │ │ │ mov r0, fp │ │ │ │ bl cd58 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne eab0 <__cxa_atexit@plt+0x1878> │ │ │ │ mov r0, r7 │ │ │ │ - bl 401fcc <__cxa_atexit@plt+0x3f4d94> │ │ │ │ + bl 4020d4 <__cxa_atexit@plt+0x3f4e9c> │ │ │ │ mov r0, fp │ │ │ │ bl cd64 │ │ │ │ cmp r0, #0 │ │ │ │ beq e90c <__cxa_atexit@plt+0x16d4> │ │ │ │ ldr r1, [pc, #252] @ eb04 <__cxa_atexit@plt+0x18cc> │ │ │ │ movw r2, #1841 @ 0x731 │ │ │ │ ldr r0, [pc, #248] @ eb08 <__cxa_atexit@plt+0x18d0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ and r1, r3, #3 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ b e8f4 <__cxa_atexit@plt+0x16bc> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 401f9c <__cxa_atexit@plt+0x3f4d64> │ │ │ │ + bl 4020a4 <__cxa_atexit@plt+0x3f4e6c> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b e944 <__cxa_atexit@plt+0x170c> │ │ │ │ ldr r1, [pc, #200] @ eb0c <__cxa_atexit@plt+0x18d4> │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ ldr r0, [pc, #196] @ eb10 <__cxa_atexit@plt+0x18d8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r1, [pc, #184] @ eb14 <__cxa_atexit@plt+0x18dc> │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ ldr r0, [pc, #180] @ eb18 <__cxa_atexit@plt+0x18e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ mov r0, r3 │ │ │ │ add lr, sp, #16 │ │ │ │ b e8d0 <__cxa_atexit@plt+0x1698> │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401fd4 <__cxa_atexit@plt+0x3f4d9c> │ │ │ │ + b 4020dc <__cxa_atexit@plt+0x3f4ea4> │ │ │ │ add r2, r7, #1 │ │ │ │ movw r0, #52429 @ 0xcccd │ │ │ │ movt r0, #52428 @ 0xcccc │ │ │ │ umull ip, r0, r0, r2 │ │ │ │ bic ip, r0, #3 │ │ │ │ add r0, ip, r0, lsr #2 │ │ │ │ sub r2, r2, r0 │ │ │ │ @@ -1567,42 +1567,42 @@ │ │ │ │ bne e8b4 <__cxa_atexit@plt+0x167c> │ │ │ │ b ea1c <__cxa_atexit@plt+0x17e4> │ │ │ │ ldr r1, [pc, #100] @ eb1c <__cxa_atexit@plt+0x18e4> │ │ │ │ movw r2, #1839 @ 0x72f │ │ │ │ ldr r0, [pc, #96] @ eb20 <__cxa_atexit@plt+0x18e8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r1, [pc, #84] @ eb24 <__cxa_atexit@plt+0x18ec> │ │ │ │ movw r2, #1837 @ 0x72d │ │ │ │ ldr r0, [pc, #80] @ eb28 <__cxa_atexit@plt+0x18f0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r1, [pc, #68] @ eb2c <__cxa_atexit@plt+0x18f4> │ │ │ │ movw r2, #1832 @ 0x728 │ │ │ │ ldr r0, [pc, #64] @ eb30 <__cxa_atexit@plt+0x18f8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - ldrbeq r5, [r3], #-1296 @ 0xfffffaf0 │ │ │ │ - ldrbeq r5, [r3], #-1112 @ 0xfffffba8 │ │ │ │ - ldrbeq r5, [r3], #-656 @ 0xfffffd70 │ │ │ │ - streq fp, [r9], #-1908 @ 0xfffff88c │ │ │ │ - streq r6, [r9], #-148 @ 0xffffff6c │ │ │ │ - streq fp, [r9], #-1848 @ 0xfffff8c8 │ │ │ │ - streq r6, [r9], #-88 @ 0xffffffa8 │ │ │ │ - streq fp, [r9], #-1824 @ 0xfffff8e0 │ │ │ │ - streq r6, [r9], #-32 @ 0xffffffe0 │ │ │ │ - streq fp, [r9], #-1732 @ 0xfffff93c │ │ │ │ - streq r5, [r9], #-4036 @ 0xfffff03c │ │ │ │ - streq fp, [r9], #-1708 @ 0xfffff954 │ │ │ │ - streq r5, [r9], #-4044 @ 0xfffff034 │ │ │ │ - streq fp, [r9], #-1684 @ 0xfffff96c │ │ │ │ - streq r5, [r9], #-3988 @ 0xfffff06c │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + ldrbeq r6, [r3], #-1296 @ 0xfffffaf0 │ │ │ │ + ldrbeq r6, [r3], #-1112 @ 0xfffffba8 │ │ │ │ + ldrbeq r6, [r3], #-656 @ 0xfffffd70 │ │ │ │ + streq sl, [r4], #-3820 @ 0xfffff114 │ │ │ │ + streq r5, [r4], #-2060 @ 0xfffff7f4 │ │ │ │ + streq sl, [r4], #-3760 @ 0xfffff150 │ │ │ │ + streq r5, [r4], #-2000 @ 0xfffff830 │ │ │ │ + streq sl, [r4], #-3736 @ 0xfffff168 │ │ │ │ + streq r5, [r4], #-1944 @ 0xfffff868 │ │ │ │ + streq sl, [r4], #-3644 @ 0xfffff1c4 │ │ │ │ + streq r5, [r4], #-1852 @ 0xfffff8c4 │ │ │ │ + streq sl, [r4], #-3620 @ 0xfffff1dc │ │ │ │ + streq r5, [r4], #-1860 @ 0xfffff8bc │ │ │ │ + streq sl, [r4], #-3596 @ 0xfffff1f4 │ │ │ │ + streq r5, [r4], #-1804 @ 0xfffff8f4 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr sl, [pc, #720] @ ee10 <__cxa_atexit@plt+0x1bd8> │ │ │ │ sub sp, sp, #32 │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sl, #20] │ │ │ │ cmp fp, #0 │ │ │ │ beq ed30 <__cxa_atexit@plt+0x1af8> │ │ │ │ @@ -1728,15 +1728,15 @@ │ │ │ │ bne eb88 <__cxa_atexit@plt+0x1950> │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ cmp r7, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bne ed50 <__cxa_atexit@plt+0x1b18> │ │ │ │ - bl 401fdc <__cxa_atexit@plt+0x3f4da4> │ │ │ │ + bl 4020e4 <__cxa_atexit@plt+0x3f4eac> │ │ │ │ b ed1c <__cxa_atexit@plt+0x1ae4> │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ mov r2, #20 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ @@ -1778,19 +1778,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ add r2, r2, #7 │ │ │ │ clz r2, r2 │ │ │ │ rsb r2, r2, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b ece0 <__cxa_atexit@plt+0x1aa8> │ │ │ │ - ldrbeq r4, [r3], #-4016 @ 0xfffff050 │ │ │ │ - ldrbeq r7, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ - ldrbeq r4, [r3], #-4008 @ 0xfffff058 │ │ │ │ - ldrbeq r4, [r3], #-3984 @ 0xfffff070 │ │ │ │ - ldrbeq r4, [r3], #-3536 @ 0xfffff230 │ │ │ │ + ldrbeq r5, [r3], #-4016 @ 0xfffff050 │ │ │ │ + ldrbeq r8, [r2], #-3836 @ 0xfffff104 │ │ │ │ + ldrbeq r5, [r3], #-4008 @ 0xfffff058 │ │ │ │ + ldrbeq r5, [r3], #-3984 @ 0xfffff070 │ │ │ │ + ldrbeq r5, [r3], #-3536 @ 0xfffff230 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ efc8 <__cxa_atexit@plt+0x1d90> │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -1888,15 +1888,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi ef68 <__cxa_atexit@plt+0x1d30> │ │ │ │ b eec8 <__cxa_atexit@plt+0x1c90> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b ee84 <__cxa_atexit@plt+0x1c4c> │ │ │ │ - ldrbeq r2, [r3], #-1344 @ 0xfffffac0 │ │ │ │ + ldrbeq r3, [r3], #-1328 @ 0xfffffad0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ f018 <__cxa_atexit@plt+0x1de0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -1908,15 +1908,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrbeq r3, [r3], #-2800 @ 0xfffff510 │ │ │ │ + ldrbeq r4, [r3], #-2800 @ 0xfffff510 │ │ │ │ ldr r3, [pc, #64] @ f064 <__cxa_atexit@plt+0x1e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1927,15 +1927,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrbeq r3, [r3], #-2724 @ 0xfffff55c │ │ │ │ + ldrbeq r4, [r3], #-2724 @ 0xfffff55c │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #2784] @ fb58 <__cxa_atexit@plt+0x2920> │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [r4, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #2772] @ fb5c <__cxa_atexit@plt+0x2924> │ │ │ │ @@ -2098,15 +2098,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 401fe4 <__cxa_atexit@plt+0x3f4dac> │ │ │ │ + bl 4020ec <__cxa_atexit@plt+0x3f4eb4> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f9f8 <__cxa_atexit@plt+0x27c0> │ │ │ │ ldr r2, [pc, #2120] @ fb74 <__cxa_atexit@plt+0x293c> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2130,15 +2130,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401fe4 <__cxa_atexit@plt+0x3f4dac> │ │ │ │ + bl 4020ec <__cxa_atexit@plt+0x3f4eb4> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f95c <__cxa_atexit@plt+0x2724> │ │ │ │ ldr r2, [pc, #2000] @ fb7c <__cxa_atexit@plt+0x2944> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2277,15 +2277,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 401fec <__cxa_atexit@plt+0x3f4db4> │ │ │ │ + bl 4020f4 <__cxa_atexit@plt+0x3f4ebc> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r2, [pc, #1452] @ fba4 <__cxa_atexit@plt+0x296c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2298,15 +2298,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401ff4 <__cxa_atexit@plt+0x3f4dbc> │ │ │ │ + bl 4020fc <__cxa_atexit@plt+0x3f4ec4> │ │ │ │ mov r6, r0 │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -2316,15 +2316,15 @@ │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 401fec <__cxa_atexit@plt+0x3f4db4> │ │ │ │ + bl 4020f4 <__cxa_atexit@plt+0x3f4ebc> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ bl ee24 <__cxa_atexit@plt+0x1bec> │ │ │ │ mov r6, r0 │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ @@ -2372,15 +2372,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 401ffc <__cxa_atexit@plt+0x3f4dc4> │ │ │ │ + bl 402104 <__cxa_atexit@plt+0x3f4ecc> │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -2450,27 +2450,27 @@ │ │ │ │ b f194 <__cxa_atexit@plt+0x1f5c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 401fec <__cxa_atexit@plt+0x3f4db4> │ │ │ │ + bl 4020f4 <__cxa_atexit@plt+0x3f4ebc> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 402004 <__cxa_atexit@plt+0x3f4dcc> │ │ │ │ + bl 40210c <__cxa_atexit@plt+0x3f4ed4> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2490,15 +2490,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq f934 <__cxa_atexit@plt+0x26fc> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 40200c <__cxa_atexit@plt+0x3f4dd4> │ │ │ │ + bl 402114 <__cxa_atexit@plt+0x3f4edc> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ fbb0 <__cxa_atexit@plt+0x2978> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2627,46 +2627,46 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 10984 <__cxa_atexit@plt+0x374c> │ │ │ │ b f184 <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r0, [pc, #128] @ fbd0 <__cxa_atexit@plt+0x2998> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - ldrbeq r2, [r3], #-772 @ 0xfffffcfc │ │ │ │ - strteq fp, [r1], #-4006 @ 0xfffff05a │ │ │ │ - ldrbeq r3, [r3], #-2488 @ 0xfffff648 │ │ │ │ - ldrbeq r3, [r3], #-2340 @ 0xfffff6dc │ │ │ │ - @ instruction: 0xffffbf78 │ │ │ │ - @ instruction: 0xffffbf6c │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + ldrbeq r3, [r3], #-756 @ 0xfffffd0c │ │ │ │ + strteq ip, [r1], #-1126 @ 0xfffffb9a │ │ │ │ + ldrbeq r4, [r3], #-2488 @ 0xfffff648 │ │ │ │ + ldrbeq r4, [r3], #-2340 @ 0xfffff6dc │ │ │ │ + @ instruction: 0xffffb310 │ │ │ │ + @ instruction: 0xffffb308 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffffaa00 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffffaa04 │ │ │ │ - ldrbeq r3, [r3], #-1796 @ 0xfffff8fc │ │ │ │ - ldrbeq r3, [r3], #-1756 @ 0xfffff924 │ │ │ │ - ldrbeq r3, [r3], #-1708 @ 0xfffff954 │ │ │ │ - ldrbeq r3, [r3], #-1652 @ 0xfffff98c │ │ │ │ - ldrbeq r3, [r3], #-1604 @ 0xfffff9bc │ │ │ │ - ldrbeq r3, [r3], #-1544 @ 0xfffff9f8 │ │ │ │ - ldrbeq r3, [r3], #-1496 @ 0xfffffa28 │ │ │ │ - ldrbeq r3, [r3], #-1444 @ 0xfffffa5c │ │ │ │ - ldrbeq r3, [r3], #-1324 @ 0xfffffad4 │ │ │ │ - ldrbeq r3, [r3], #-1232 @ 0xfffffb30 │ │ │ │ + ldrbeq r4, [r3], #-1796 @ 0xfffff8fc │ │ │ │ + ldrbeq r4, [r3], #-1756 @ 0xfffff924 │ │ │ │ + ldrbeq r4, [r3], #-1708 @ 0xfffff954 │ │ │ │ + ldrbeq r4, [r3], #-1652 @ 0xfffff98c │ │ │ │ + ldrbeq r4, [r3], #-1604 @ 0xfffff9bc │ │ │ │ + ldrbeq r4, [r3], #-1544 @ 0xfffff9f8 │ │ │ │ + ldrbeq r4, [r3], #-1496 @ 0xfffffa28 │ │ │ │ + ldrbeq r4, [r3], #-1444 @ 0xfffffa5c │ │ │ │ + ldrbeq r4, [r3], #-1324 @ 0xfffffad4 │ │ │ │ + ldrbeq r4, [r3], #-1232 @ 0xfffffb30 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffffafd4 │ │ │ │ + @ instruction: 0xffffafa4 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - streq sl, [r9], #-2012 @ 0xfffff824 │ │ │ │ + streq r9, [r4], #-3924 @ 0xfffff0ac │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ fd78 <__cxa_atexit@plt+0x2b40> │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -2764,15 +2764,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi fd18 <__cxa_atexit@plt+0x2ae0> │ │ │ │ b fc78 <__cxa_atexit@plt+0x2a40> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b fc34 <__cxa_atexit@plt+0x29fc> │ │ │ │ - ldrbeq r1, [r3], #-1936 @ 0xfffff870 │ │ │ │ + ldrbeq r2, [r3], #-1920 @ 0xfffff880 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ fdc8 <__cxa_atexit@plt+0x2b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -2784,15 +2784,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrbeq r2, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ + ldrbeq r3, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ ldr r3, [pc, #64] @ fe14 <__cxa_atexit@plt+0x2bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -2803,15 +2803,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrbeq r2, [r3], #-3316 @ 0xfffff30c │ │ │ │ + ldrbeq r3, [r3], #-3316 @ 0xfffff30c │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #2784] @ 10908 <__cxa_atexit@plt+0x36d0> │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [r4, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #2772] @ 1090c <__cxa_atexit@plt+0x36d4> │ │ │ │ @@ -2974,15 +2974,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 402014 <__cxa_atexit@plt+0x3f4ddc> │ │ │ │ + bl 40211c <__cxa_atexit@plt+0x3f4ee4> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 107a8 <__cxa_atexit@plt+0x3570> │ │ │ │ ldr r2, [pc, #2120] @ 10924 <__cxa_atexit@plt+0x36ec> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3006,15 +3006,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 402014 <__cxa_atexit@plt+0x3f4ddc> │ │ │ │ + bl 40211c <__cxa_atexit@plt+0x3f4ee4> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 1070c <__cxa_atexit@plt+0x34d4> │ │ │ │ ldr r2, [pc, #2000] @ 1092c <__cxa_atexit@plt+0x36f4> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3153,15 +3153,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 40201c <__cxa_atexit@plt+0x3f4de4> │ │ │ │ + bl 402124 <__cxa_atexit@plt+0x3f4eec> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r2, [pc, #1452] @ 10954 <__cxa_atexit@plt+0x371c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -3174,15 +3174,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 402024 <__cxa_atexit@plt+0x3f4dec> │ │ │ │ + bl 40212c <__cxa_atexit@plt+0x3f4ef4> │ │ │ │ mov r6, r0 │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -3192,15 +3192,15 @@ │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 40201c <__cxa_atexit@plt+0x3f4de4> │ │ │ │ + bl 402124 <__cxa_atexit@plt+0x3f4eec> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ bl fbd4 <__cxa_atexit@plt+0x299c> │ │ │ │ mov r6, r0 │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ @@ -3248,15 +3248,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 40202c <__cxa_atexit@plt+0x3f4df4> │ │ │ │ + bl 402134 <__cxa_atexit@plt+0x3f4efc> │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -3326,27 +3326,27 @@ │ │ │ │ b ff44 <__cxa_atexit@plt+0x2d0c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 40201c <__cxa_atexit@plt+0x3f4de4> │ │ │ │ + bl 402124 <__cxa_atexit@plt+0x3f4eec> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 402004 <__cxa_atexit@plt+0x3f4dcc> │ │ │ │ + bl 40210c <__cxa_atexit@plt+0x3f4ed4> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -3366,15 +3366,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq 106e4 <__cxa_atexit@plt+0x34ac> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 40200c <__cxa_atexit@plt+0x3f4dd4> │ │ │ │ + bl 402114 <__cxa_atexit@plt+0x3f4edc> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ 10960 <__cxa_atexit@plt+0x3728> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3503,46 +3503,46 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 12b78 <__cxa_atexit@plt+0x5940> │ │ │ │ b ff34 <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r0, [pc, #128] @ 10980 <__cxa_atexit@plt+0x3748> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ - ldrbeq r1, [r3], #-1364 @ 0xfffffaac │ │ │ │ - strteq fp, [r1], #-972 @ 0xfffffc34 │ │ │ │ - ldrbeq r2, [r3], #-3080 @ 0xfffff3f8 │ │ │ │ - ldrbeq r2, [r3], #-2932 @ 0xfffff48c │ │ │ │ - @ instruction: 0xffffbf78 │ │ │ │ - @ instruction: 0xffffbf6c │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + ldrbeq r2, [r3], #-1348 @ 0xfffffabc │ │ │ │ + strteq fp, [r1], #-2188 @ 0xfffff774 │ │ │ │ + ldrbeq r3, [r3], #-3080 @ 0xfffff3f8 │ │ │ │ + ldrbeq r3, [r3], #-2932 @ 0xfffff48c │ │ │ │ + @ instruction: 0xffffb310 │ │ │ │ + @ instruction: 0xffffb308 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffffaa00 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffffaa04 │ │ │ │ - ldrbeq r2, [r3], #-2388 @ 0xfffff6ac │ │ │ │ - ldrbeq r2, [r3], #-2348 @ 0xfffff6d4 │ │ │ │ - ldrbeq r2, [r3], #-2300 @ 0xfffff704 │ │ │ │ - ldrbeq r2, [r3], #-2244 @ 0xfffff73c │ │ │ │ - ldrbeq r2, [r3], #-2196 @ 0xfffff76c │ │ │ │ - ldrbeq r2, [r3], #-2136 @ 0xfffff7a8 │ │ │ │ - ldrbeq r2, [r3], #-2088 @ 0xfffff7d8 │ │ │ │ - ldrbeq r2, [r3], #-2036 @ 0xfffff80c │ │ │ │ - ldrbeq r2, [r3], #-1916 @ 0xfffff884 │ │ │ │ - ldrbeq r2, [r3], #-1824 @ 0xfffff8e0 │ │ │ │ + ldrbeq r3, [r3], #-2388 @ 0xfffff6ac │ │ │ │ + ldrbeq r3, [r3], #-2348 @ 0xfffff6d4 │ │ │ │ + ldrbeq r3, [r3], #-2300 @ 0xfffff704 │ │ │ │ + ldrbeq r3, [r3], #-2244 @ 0xfffff73c │ │ │ │ + ldrbeq r3, [r3], #-2196 @ 0xfffff76c │ │ │ │ + ldrbeq r3, [r3], #-2136 @ 0xfffff7a8 │ │ │ │ + ldrbeq r3, [r3], #-2088 @ 0xfffff7d8 │ │ │ │ + ldrbeq r3, [r3], #-2036 @ 0xfffff80c │ │ │ │ + ldrbeq r3, [r3], #-1916 @ 0xfffff884 │ │ │ │ + ldrbeq r3, [r3], #-1824 @ 0xfffff8e0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffffafd4 │ │ │ │ + @ instruction: 0xffffafa4 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - streq r9, [r9], #-2604 @ 0xfffff5d4 │ │ │ │ + streq r9, [r4], #-420 @ 0xfffffe5c │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #3980] @ 11920 <__cxa_atexit@plt+0x46e8> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #3968] @ 11924 <__cxa_atexit@plt+0x46ec> │ │ │ │ @@ -3630,15 +3630,15 @@ │ │ │ │ str r9, [r0, #4] │ │ │ │ str fp, [r3] │ │ │ │ str r6, [r5] │ │ │ │ b 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #3632] @ 1192c <__cxa_atexit@plt+0x46f4> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr lr, [pc, #3732] @ 119a0 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh r9, [r6, #-8] │ │ │ │ ldrh r0, [r6, #-6] │ │ │ │ ldr r7, [r7, lr] │ │ │ │ add fp, r9, r0 │ │ │ │ ldrb r8, [r7, #80] @ 0x50 │ │ │ │ add r7, fp, #1 │ │ │ │ @@ -4011,15 +4011,15 @@ │ │ │ │ orr r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ str fp, [r5] │ │ │ │ b 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #2112] @ 11930 <__cxa_atexit@plt+0x46f8> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldrb r9, [r4, #45] @ 0x2d │ │ │ │ cmp r9, #0 │ │ │ │ bne 10a4c <__cxa_atexit@plt+0x3814> │ │ │ │ mov ip, #1 │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 10a48 <__cxa_atexit@plt+0x3810> │ │ │ │ ldrb r0, [r4, #45] @ 0x2d │ │ │ │ @@ -4180,15 +4180,15 @@ │ │ │ │ orr r6, r2, #1 │ │ │ │ dmb ish │ │ │ │ str r6, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 402034 <__cxa_atexit@plt+0x3f4dfc> │ │ │ │ + bl 40213c <__cxa_atexit@plt+0x3f4f04> │ │ │ │ ldr r8, [sp] │ │ │ │ add ip, r8, #16 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ ldr sl, [r8, #12] │ │ │ │ add r7, ip, r1, lsl #2 │ │ │ │ cmp sl, r7 │ │ │ │ bcs 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4534,54 +4534,54 @@ │ │ │ │ bcs 10a90 <__cxa_atexit@plt+0x3858> │ │ │ │ ldr r3, [pc, #60] @ 1194c <__cxa_atexit@plt+0x4714> │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add r6, r1, r2, lsl #3 │ │ │ │ orr fp, r6, fp │ │ │ │ str fp, [r5] │ │ │ │ b 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ - ldrbeq r0, [r3], #-2540 @ 0xfffff614 │ │ │ │ + ldrbeq r1, [r3], #-2524 @ 0xfffff624 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strteq fp, [r1], #-2982 @ 0xfffff45a │ │ │ │ - streq pc, [r9], #-660 @ 0xfffffd6c │ │ │ │ - streq lr, [r9], #-3264 @ 0xfffff340 │ │ │ │ + strteq ip, [r1], #-102 @ 0xffffff9a │ │ │ │ + streq lr, [r4], #-2572 @ 0xfffff5f4 │ │ │ │ + streq lr, [r4], #-1080 @ 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xffff9428 │ │ │ │ @ instruction: 0xffff93b0 │ │ │ │ @ instruction: 0xffff92e4 │ │ │ │ - ldrbeq r0, [r3], #-2904 @ 0xfffff4a8 │ │ │ │ - ldrbeq r0, [r3], #-2886 @ 0xfffff4ba │ │ │ │ - strteq sl, [r1], #-1590 @ 0xfffff9ca │ │ │ │ - streq sp, [r9], #-3492 @ 0xfffff25c │ │ │ │ - ldrbeq r4, [r2], #-2656 @ 0xfffff5a0 │ │ │ │ - ldrbeq r4, [r2], #-2632 @ 0xfffff5b8 │ │ │ │ - ldrbeq r4, [r2], #-2512 @ 0xfffff630 │ │ │ │ - ldrbeq r4, [r2], #-2488 @ 0xfffff648 │ │ │ │ - ldrbeq r4, [r2], #-2412 @ 0xfffff694 │ │ │ │ - ldrbeq r4, [r2], #-2384 @ 0xfffff6b0 │ │ │ │ - ldrbeq r4, [r2], #-2296 @ 0xfffff708 │ │ │ │ - ldrbeq r4, [r2], #-2268 @ 0xfffff724 │ │ │ │ - ldrbeq r0, [r3], #-2252 @ 0xfffff734 │ │ │ │ - ldrbeq r0, [r3], #-2204 @ 0xfffff764 │ │ │ │ - ldrbeq r0, [r3], #-2176 @ 0xfffff780 │ │ │ │ - ldrbeq r0, [r3], #-2180 @ 0xfffff77c │ │ │ │ + ldrbeq r1, [r3], #-2904 @ 0xfffff4a8 │ │ │ │ + ldrbeq r1, [r3], #-2886 @ 0xfffff4ba │ │ │ │ + strteq sl, [r1], #-2806 @ 0xfffff50a │ │ │ │ + streq sp, [r4], #-1308 @ 0xfffffae4 │ │ │ │ + ldrbeq r5, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ + ldrbeq r5, [r2], #-2616 @ 0xfffff5c8 │ │ │ │ + ldrbeq r5, [r2], #-2496 @ 0xfffff640 │ │ │ │ + ldrbeq r5, [r2], #-2472 @ 0xfffff658 │ │ │ │ + ldrbeq r5, [r2], #-2396 @ 0xfffff6a4 │ │ │ │ + ldrbeq r5, [r2], #-2368 @ 0xfffff6c0 │ │ │ │ + ldrbeq r5, [r2], #-2280 @ 0xfffff718 │ │ │ │ + ldrbeq r5, [r2], #-2252 @ 0xfffff734 │ │ │ │ + ldrbeq r1, [r3], #-2252 @ 0xfffff734 │ │ │ │ + ldrbeq r1, [r3], #-2204 @ 0xfffff764 │ │ │ │ + ldrbeq r1, [r3], #-2176 @ 0xfffff780 │ │ │ │ + ldrbeq r1, [r3], #-2180 @ 0xfffff77c │ │ │ │ @ instruction: 0xffff94a0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - ldrbeq r0, [r3], #-696 @ 0xfffffd48 │ │ │ │ - ldrbeq r0, [r3], #-677 @ 0xfffffd5b │ │ │ │ - @ instruction: 0xffffb6a0 │ │ │ │ - ldrbeq r0, [r3], #-496 @ 0xfffffe10 │ │ │ │ - ldrbeq r0, [r3], #-477 @ 0xfffffe23 │ │ │ │ - ldrbeq r0, [r3], #-376 @ 0xfffffe88 │ │ │ │ - ldrbeq r0, [r3], #-357 @ 0xfffffe9b │ │ │ │ - ldrbeq r0, [r3], #-332 @ 0xfffffeb4 │ │ │ │ - ldrbeq r0, [r3], #-313 @ 0xfffffec7 │ │ │ │ - ldrbeq r0, [r3], #-288 @ 0xfffffee0 │ │ │ │ + ldrbeq r1, [r3], #-696 @ 0xfffffd48 │ │ │ │ + ldrbeq r1, [r3], #-677 @ 0xfffffd5b │ │ │ │ + @ instruction: 0xffffd7e4 │ │ │ │ + ldrbeq r1, [r3], #-496 @ 0xfffffe10 │ │ │ │ + ldrbeq r1, [r3], #-477 @ 0xfffffe23 │ │ │ │ + ldrbeq r1, [r3], #-376 @ 0xfffffe88 │ │ │ │ + ldrbeq r1, [r3], #-357 @ 0xfffffe9b │ │ │ │ + ldrbeq r1, [r3], #-332 @ 0xfffffeb4 │ │ │ │ + ldrbeq r1, [r3], #-313 @ 0xfffffec7 │ │ │ │ + ldrbeq r1, [r3], #-288 @ 0xfffffee0 │ │ │ │ ldr r0, [pc, #-40] @ 119a0 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr lr, [r7, r0] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldrb fp, [lr, #80] @ 0x50 │ │ │ │ add r8, r7, #3 │ │ │ │ cmp fp, #0 │ │ │ │ lsr fp, r8, #2 │ │ │ │ @@ -4835,15 +4835,15 @@ │ │ │ │ bcc 11d70 <__cxa_atexit@plt+0x4b38> │ │ │ │ b 10c4c <__cxa_atexit@plt+0x3a14> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 40203c <__cxa_atexit@plt+0x3f4e04> │ │ │ │ + b 402144 <__cxa_atexit@plt+0x3f4f0c> │ │ │ │ ldr r0, [pc, #-1088] @ 119a0 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh fp, [r6, #-8] │ │ │ │ ldrh r8, [r6, #-6] │ │ │ │ ldr lr, [r7, r0] │ │ │ │ add r7, fp, r8 │ │ │ │ add r0, r7, #2 │ │ │ │ ldrb ip, [lr, #80] @ 0x50 │ │ │ │ @@ -4926,22 +4926,22 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 109b4 <__cxa_atexit@plt+0x377c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10a68 <__cxa_atexit@plt+0x3830> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ad4 <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r8, [pc, #-1568] @ 11950 <__cxa_atexit@plt+0x4718> │ │ │ │ add r5, pc, r8 │ │ │ │ ldrb sl, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ beq 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4959,15 +4959,15 @@ │ │ │ │ bhi 11fbc <__cxa_atexit@plt+0x4d84> │ │ │ │ add r0, r6, r6 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [pc, #-1640] @ 1195c <__cxa_atexit@plt+0x4724> │ │ │ │ add r0, pc, r3 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r5, [pc, #-1584] @ 119a0 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr sl, [r7, r5] │ │ │ │ ldrb r9, [sl, #80] @ 0x50 │ │ │ │ cmp r9, #0 │ │ │ │ bne 12948 <__cxa_atexit@plt+0x5710> │ │ │ │ ldrh ip, [fp, #-8] │ │ │ │ ldrh r0, [fp, #-6] │ │ │ │ @@ -5149,265 +5149,265 @@ │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #22 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 11434 <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, ip, #2 │ │ │ │ add r1, r6, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11358 <__cxa_atexit@plt+0x4120> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 1127c <__cxa_atexit@plt+0x4044> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11b68 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10b68 <__cxa_atexit@plt+0x3930> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r9, r2, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ff0 <__cxa_atexit@plt+0x3db8> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r8, r2, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10cbc <__cxa_atexit@plt+0x3a84> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11cb8 <__cxa_atexit@plt+0x4a80> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 11a28 <__cxa_atexit@plt+0x47f0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 11e40 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10f5c <__cxa_atexit@plt+0x3d24> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11180 <__cxa_atexit@plt+0x3f48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10e08 <__cxa_atexit@plt+0x3bd0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1153c <__cxa_atexit@plt+0x4304> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, r2, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 117e8 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 116a0 <__cxa_atexit@plt+0x4468> │ │ │ │ sub r0, sl, #1 │ │ │ │ ldr sl, [sl, #-1] │ │ │ │ dmb ish │ │ │ │ b 111c0 <__cxa_atexit@plt+0x3f88> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10a68 <__cxa_atexit@plt+0x3830> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ad4 <__cxa_atexit@plt+0x389c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11cb8 <__cxa_atexit@plt+0x4a80> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11b68 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11a28 <__cxa_atexit@plt+0x47f0> │ │ │ │ ldr r0, [pc, #-2988] @ 11990 <__cxa_atexit@plt+0x4758> │ │ │ │ ldr r7, [r7, r0] │ │ │ │ add r8, r7, sl, lsl #3 │ │ │ │ orr sl, r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 116a0 <__cxa_atexit@plt+0x4468> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10b68 <__cxa_atexit@plt+0x3930> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10cbc <__cxa_atexit@plt+0x3a84> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1153c <__cxa_atexit@plt+0x4304> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 117e8 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11e40 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10e08 <__cxa_atexit@plt+0x3bd0> │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10ff0 <__cxa_atexit@plt+0x3db8> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10f5c <__cxa_atexit@plt+0x3d24> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11434 <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11358 <__cxa_atexit@plt+0x4120> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 1127c <__cxa_atexit@plt+0x4044> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11180 <__cxa_atexit@plt+0x3f48> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 402054 <__cxa_atexit@plt+0x3f4e1c> │ │ │ │ + b 40215c <__cxa_atexit@plt+0x3f4f24> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ uxth r9, r5 │ │ │ │ cmp r9, sl │ │ │ │ bcs 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 1229c <__cxa_atexit@plt+0x5064> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ @@ -5503,15 +5503,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r3 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 40205c <__cxa_atexit@plt+0x3f4e24> │ │ │ │ + b 402164 <__cxa_atexit@plt+0x3f4f2c> │ │ │ │ ldr lr, [pc, #-3760] @ 119a0 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr ip, [r7, lr] │ │ │ │ ldrb r7, [ip, #80] @ 0x50 │ │ │ │ cmp r7, #0 │ │ │ │ bne 129cc <__cxa_atexit@plt+0x5794> │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ mov r8, r4 │ │ │ │ @@ -5535,15 +5535,15 @@ │ │ │ │ ldr r6, [r3, #4] │ │ │ │ str r6, [r2, #4] │ │ │ │ str ip, [r3] │ │ │ │ str r2, [r5] │ │ │ │ b 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 402064 <__cxa_atexit@plt+0x3f4e2c> │ │ │ │ + bl 40216c <__cxa_atexit@plt+0x3f4f34> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11f90 <__cxa_atexit@plt+0x4d58> │ │ │ │ ldr fp, [pc, #-3892] @ 119a4 <__cxa_atexit@plt+0x476c> │ │ │ │ add r0, pc, fp │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5559,15 +5559,15 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bcs 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 1229c <__cxa_atexit@plt+0x5064> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 128a0 <__cxa_atexit@plt+0x5668> │ │ │ │ ldr ip, [r4, #40] @ 0x28 │ │ │ │ cmp r9, ip │ │ │ │ movcc ip, #1 │ │ │ │ strbcc ip, [r4, #44] @ 0x2c │ │ │ │ @@ -5603,19 +5603,19 @@ │ │ │ │ add r8, pc, r6 │ │ │ │ ldrb r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ bne 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 12830 <__cxa_atexit@plt+0x55f8> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40204c <__cxa_atexit@plt+0x3f4e14> │ │ │ │ + bl 402154 <__cxa_atexit@plt+0x3f4f1c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 128a0 <__cxa_atexit@plt+0x5668> │ │ │ │ - bl 402004 <__cxa_atexit@plt+0x3f4dcc> │ │ │ │ + bl 40210c <__cxa_atexit@plt+0x3f4ed4> │ │ │ │ ldr r1, [pc, #368] @ 12b60 <__cxa_atexit@plt+0x5928> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r6, pc, r1 │ │ │ │ str r0, [r8, #8] │ │ │ │ str fp, [r8, #12] │ │ │ │ str r8, [r6] │ │ │ │ @@ -5658,15 +5658,15 @@ │ │ │ │ str r5, [r8, #236] @ 0xec │ │ │ │ ldr r5, [r8, #240] @ 0xf0 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ add r9, r5, sl, lsr #10 │ │ │ │ str r9, [r8, #240] @ 0xf0 │ │ │ │ b 127f8 <__cxa_atexit@plt+0x55c0> │ │ │ │ str r2, [sp] │ │ │ │ - bl 40206c <__cxa_atexit@plt+0x3f4e34> │ │ │ │ + bl 402174 <__cxa_atexit@plt+0x3f4f3c> │ │ │ │ ldr r2, [sp] │ │ │ │ b 12738 <__cxa_atexit@plt+0x5500> │ │ │ │ ldr r1, [pc, #160] @ 12b64 <__cxa_atexit@plt+0x592c> │ │ │ │ add r2, pc, r1 │ │ │ │ ldrb r6, [r2] │ │ │ │ cmp r6, #0 │ │ │ │ beq 10f84 <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5696,26 +5696,26 @@ │ │ │ │ ldrb r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne 127c4 <__cxa_atexit@plt+0x558c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ - bl 40205c <__cxa_atexit@plt+0x3f4e24> │ │ │ │ + bl 402164 <__cxa_atexit@plt+0x3f4f2c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 127c4 <__cxa_atexit@plt+0x558c> │ │ │ │ - bl 40206c <__cxa_atexit@plt+0x3f4e34> │ │ │ │ + bl 402174 <__cxa_atexit@plt+0x3f4f3c> │ │ │ │ b 12a40 <__cxa_atexit@plt+0x5808> │ │ │ │ - ldrbeq r0, [r3], #-269 @ 0xfffffef3 │ │ │ │ - ldrbeq r0, [r3], #-216 @ 0xffffff28 │ │ │ │ - ldrbeq r0, [r3], #-4 │ │ │ │ - ldrbeq pc, [r2], #-4081 @ 0xfffff00f @ │ │ │ │ + ldrbeq r1, [r3], #-269 @ 0xfffffef3 │ │ │ │ + ldrbeq r1, [r3], #-216 @ 0xffffff28 │ │ │ │ + ldrbeq r1, [r3], #-4 │ │ │ │ + ldrbeq r0, [r3], #-4081 @ 0xfffff00f │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - ldrbeq pc, [r2], #-4016 @ 0xfffff050 @ │ │ │ │ - ldrbeq pc, [r2], #-3997 @ 0xfffff063 @ │ │ │ │ + ldrbeq r0, [r3], #-4016 @ 0xfffff050 │ │ │ │ + ldrbeq r0, [r3], #-3997 @ 0xfffff063 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [pc, #3856] @ 13a98 <__cxa_atexit@plt+0x6860> │ │ │ │ ldr r3, [pc, #3856] @ 13a9c <__cxa_atexit@plt+0x6864> │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [pc, #3848] @ 13aa0 <__cxa_atexit@plt+0x6868> │ │ │ │ @@ -6676,45 +6676,45 @@ │ │ │ │ ldrex r3, [r9] │ │ │ │ cmp r3, sl │ │ │ │ bne 13f38 <__cxa_atexit@plt+0x6d00> │ │ │ │ strex r1, r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ beq 13f38 <__cxa_atexit@plt+0x6d00> │ │ │ │ b 13a7c <__cxa_atexit@plt+0x6844> │ │ │ │ - ldrbeq lr, [r2], #-2036 @ 0xfffff80c │ │ │ │ + ldrbeq pc, [r2], #-2020 @ 0xfffff81c @ │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strteq r9, [r1], #-2728 @ 0xfffff558 │ │ │ │ + strteq r9, [r1], #-3944 @ 0xfffff098 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xffff9428 │ │ │ │ @ instruction: 0xffff93b0 │ │ │ │ @ instruction: 0xffff92e4 │ │ │ │ - ldrbeq lr, [r2], #-2108 @ 0xfffff7c4 │ │ │ │ - ldrbeq lr, [r2], #-2090 @ 0xfffff7d6 │ │ │ │ - strteq r8, [r1], #-1036 @ 0xfffffbf4 │ │ │ │ - ldrbeq lr, [r2], #-1948 @ 0xfffff864 │ │ │ │ - ldrbeq lr, [r2], #-1900 @ 0xfffff894 │ │ │ │ - ldrbeq lr, [r2], #-1872 @ 0xfffff8b0 │ │ │ │ - ldrbeq lr, [r2], #-1876 @ 0xfffff8ac │ │ │ │ - streq fp, [r9], #-2236 @ 0xfffff744 │ │ │ │ - streq fp, [r9], #-2252 @ 0xfffff734 │ │ │ │ - streq fp, [r9], #-2164 @ 0xfffff78c │ │ │ │ - ldrbeq r2, [r2], #-1304 @ 0xfffffae8 │ │ │ │ - ldrbeq r2, [r2], #-1280 @ 0xfffffb00 │ │ │ │ - ldrbeq r2, [r2], #-1188 @ 0xfffffb5c │ │ │ │ - ldrbeq r2, [r2], #-1160 @ 0xfffffb78 │ │ │ │ - ldrbeq r2, [r2], #-1072 @ 0xfffffbd0 │ │ │ │ - ldrbeq r2, [r2], #-1044 @ 0xfffffbec │ │ │ │ - ldrbeq r2, [r2], #-940 @ 0xfffffc54 │ │ │ │ - ldrbeq r2, [r2], #-916 @ 0xfffffc6c │ │ │ │ + ldrbeq pc, [r2], #-2108 @ 0xfffff7c4 @ │ │ │ │ + ldrbeq pc, [r2], #-2090 @ 0xfffff7d6 @ │ │ │ │ + strteq r8, [r1], #-2252 @ 0xfffff734 │ │ │ │ + ldrbeq pc, [r2], #-1948 @ 0xfffff864 @ │ │ │ │ + ldrbeq pc, [r2], #-1900 @ 0xfffff894 @ │ │ │ │ + ldrbeq pc, [r2], #-1872 @ 0xfffff8b0 @ │ │ │ │ + ldrbeq pc, [r2], #-1876 @ 0xfffff8ac @ │ │ │ │ + streq fp, [r4], #-52 @ 0xffffffcc │ │ │ │ + streq fp, [r4], #-68 @ 0xffffffbc │ │ │ │ + streq sl, [r4], #-4076 @ 0xfffff014 │ │ │ │ + ldrbeq r3, [r2], #-1288 @ 0xfffffaf8 │ │ │ │ + ldrbeq r3, [r2], #-1264 @ 0xfffffb10 │ │ │ │ + ldrbeq r3, [r2], #-1172 @ 0xfffffb6c │ │ │ │ + ldrbeq r3, [r2], #-1144 @ 0xfffffb88 │ │ │ │ + ldrbeq r3, [r2], #-1056 @ 0xfffffbe0 │ │ │ │ + ldrbeq r3, [r2], #-1028 @ 0xfffffbfc │ │ │ │ + ldrbeq r3, [r2], #-924 @ 0xfffffc64 │ │ │ │ + ldrbeq r3, [r2], #-900 @ 0xfffffc7c │ │ │ │ @ instruction: 0xffff94a0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - @ instruction: 0xffffb6a0 │ │ │ │ + @ instruction: 0xffffd7e4 │ │ │ │ ldr lr, [pc, #-12] @ 13b10 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldrh ip, [r9, #6] │ │ │ │ add r5, ip, #3 │ │ │ │ ldr r0, [r6, lr] │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 148ec <__cxa_atexit@plt+0x76b4> │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ beq 141dc <__cxa_atexit@plt+0x6fa4> │ │ │ │ b 13de8 <__cxa_atexit@plt+0x6bb0> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 402074 <__cxa_atexit@plt+0x3f4e3c> │ │ │ │ + b 40217c <__cxa_atexit@plt+0x3f4f44> │ │ │ │ ldr r9, [r9, #4] │ │ │ │ str r9, [r8] │ │ │ │ b 12bbc <__cxa_atexit@plt+0x5984> │ │ │ │ ldr r2, [pc, #-800] @ 13b10 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldr ip, [r6, r2] │ │ │ │ ldrb lr, [ip, #80] @ 0x50 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -7173,22 +7173,22 @@ │ │ │ │ orr sl, r3, sl │ │ │ │ str sl, [r8] │ │ │ │ b 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r5, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12c80 <__cxa_atexit@plt+0x5a48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r9, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ b 132d4 <__cxa_atexit@plt+0x609c> │ │ │ │ ldr sl, [pc, #-1996] @ 13ac0 <__cxa_atexit@plt+0x6888> │ │ │ │ add r7, pc, sl │ │ │ │ ldrb r5, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ beq 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7332,22 +7332,22 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, r1 │ │ │ │ b 13960 <__cxa_atexit@plt+0x6728> │ │ │ │ ldr r7, [pc, #-2552] @ 13adc <__cxa_atexit@plt+0x68a4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r7 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr lr, [pc, #-2564] @ 13ae0 <__cxa_atexit@plt+0x68a8> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, lr │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r9, [pc, #-2576] @ 13ae4 <__cxa_atexit@plt+0x68ac> │ │ │ │ add r0, pc, r9 │ │ │ │ - bl 401f84 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ + bl 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr r9, [r4, #40] @ 0x28 │ │ │ │ uxth r8, r5 │ │ │ │ cmp r8, r9 │ │ │ │ bcs 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 143d0 <__cxa_atexit@plt+0x7198> │ │ │ │ ldr r7, [pc, #-2568] @ 13b10 <__cxa_atexit@plt+0x68d8> │ │ │ │ @@ -7469,177 +7469,177 @@ │ │ │ │ strex r0, lr, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ beq 14580 <__cxa_atexit@plt+0x7348> │ │ │ │ b 146d4 <__cxa_atexit@plt+0x749c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #22 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 13e74 <__cxa_atexit@plt+0x6c3c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 13808 <__cxa_atexit@plt+0x65d0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 13fd4 <__cxa_atexit@plt+0x6d9c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 13000 <__cxa_atexit@plt+0x5dc8> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 13980 <__cxa_atexit@plt+0x6748> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ mov lr, r0 │ │ │ │ b 140d4 <__cxa_atexit@plt+0x6e9c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ mov lr, r0 │ │ │ │ b 13cf8 <__cxa_atexit@plt+0x6ac0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ mov lr, r0 │ │ │ │ b 135f8 <__cxa_atexit@plt+0x63c0> │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12e7c <__cxa_atexit@plt+0x5c44> │ │ │ │ add r0, r5, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 133f0 <__cxa_atexit@plt+0x61b8> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ mov lr, r0 │ │ │ │ b 13b68 <__cxa_atexit@plt+0x6930> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 1348c <__cxa_atexit@plt+0x6254> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, lr, r2, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 13184 <__cxa_atexit@plt+0x5f4c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 12d04 <__cxa_atexit@plt+0x5acc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, r5, lr, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ b 1334c <__cxa_atexit@plt+0x6114> │ │ │ │ sub r2, r5, #1 │ │ │ │ ldr r5, [r5, #-1] │ │ │ │ dmb ish │ │ │ │ b 13750 <__cxa_atexit@plt+0x6518> │ │ │ │ mov r0, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12c80 <__cxa_atexit@plt+0x5a48> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 132d4 <__cxa_atexit@plt+0x609c> │ │ │ │ mov r0, #4 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 1334c <__cxa_atexit@plt+0x6114> │ │ │ │ mov r0, ip │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ mov lr, r0 │ │ │ │ b 140d4 <__cxa_atexit@plt+0x6e9c> │ │ │ │ ldr r1, [pc, #-3484] @ 13b08 <__cxa_atexit@plt+0x68d0> │ │ │ │ ldr r9, [r6, r1] │ │ │ │ add r7, r9, fp, lsl #3 │ │ │ │ orr fp, r7, sl │ │ │ │ str fp, [r8] │ │ │ │ b 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ mov r0, ip │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 13808 <__cxa_atexit@plt+0x65d0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ mov lr, r0 │ │ │ │ b 135f8 <__cxa_atexit@plt+0x63c0> │ │ │ │ mov r0, #22 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 13e74 <__cxa_atexit@plt+0x6c3c> │ │ │ │ mov r0, ip │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ mov lr, r0 │ │ │ │ b 13cf8 <__cxa_atexit@plt+0x6ac0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ mov lr, r0 │ │ │ │ b 13b68 <__cxa_atexit@plt+0x6930> │ │ │ │ mov r0, r3 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 13980 <__cxa_atexit@plt+0x6748> │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12e7c <__cxa_atexit@plt+0x5c44> │ │ │ │ mov r0, lr │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 12d04 <__cxa_atexit@plt+0x5acc> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 13fd4 <__cxa_atexit@plt+0x6d9c> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 13184 <__cxa_atexit@plt+0x5f4c> │ │ │ │ mov r0, ip │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 13000 <__cxa_atexit@plt+0x5dc8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 1348c <__cxa_atexit@plt+0x6254> │ │ │ │ mov r0, #3 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ b 133f0 <__cxa_atexit@plt+0x61b8> │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 402084 <__cxa_atexit@plt+0x3f4e4c> │ │ │ │ + b 40218c <__cxa_atexit@plt+0x3f4f54> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ movw r2, #8160 @ 0x1fe0 │ │ │ │ cmp r5, #0 │ │ │ │ ldreq r1, [r1, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ lsr r7, r9, #20 │ │ │ │ @@ -7767,18 +7767,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 40205c <__cxa_atexit@plt+0x3f4e24> │ │ │ │ + b 402164 <__cxa_atexit@plt+0x3f4f2c> │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp] │ │ │ │ - bl 402064 <__cxa_atexit@plt+0x3f4e2c> │ │ │ │ + bl 40216c <__cxa_atexit@plt+0x3f4f34> │ │ │ │ ldr r9, [sp] │ │ │ │ b 142ac <__cxa_atexit@plt+0x7074> │ │ │ │ ldr r0, [pc, #912] @ 14f54 <__cxa_atexit@plt+0x7d1c> │ │ │ │ add ip, pc, r0 │ │ │ │ ldrb r3, [ip] │ │ │ │ cmp r3, #0 │ │ │ │ beq 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7826,15 +7826,15 @@ │ │ │ │ orr fp, r6, #1 │ │ │ │ dmb ish │ │ │ │ str fp, [r3] │ │ │ │ ldr r8, [r8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ - bl 402034 <__cxa_atexit@plt+0x3f4dfc> │ │ │ │ + bl 40213c <__cxa_atexit@plt+0x3f4f04> │ │ │ │ ldr sl, [sp] │ │ │ │ add ip, sl, #16 │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldr r2, [sl, #12] │ │ │ │ add r9, ip, r1, lsl #2 │ │ │ │ cmp r2, r9 │ │ │ │ bcs 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7855,22 +7855,22 @@ │ │ │ │ cmp sl, r6 │ │ │ │ movcc r6, #1 │ │ │ │ strbcc r6, [r4, #44] @ 0x2c │ │ │ │ b 14abc <__cxa_atexit@plt+0x7884> │ │ │ │ add lr, r5, #2 │ │ │ │ add r1, r0, lr, lsl #6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ mov r2, r0 │ │ │ │ b 14b24 <__cxa_atexit@plt+0x78ec> │ │ │ │ mov r0, #2 │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ mov r2, r0 │ │ │ │ b 14b24 <__cxa_atexit@plt+0x78ec> │ │ │ │ - bl 402004 <__cxa_atexit@plt+0x3f4dcc> │ │ │ │ + bl 40210c <__cxa_atexit@plt+0x3f4ed4> │ │ │ │ ldr r2, [pc, #564] @ 14f60 <__cxa_atexit@plt+0x7d28> │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r2 │ │ │ │ str r0, [fp, #8] │ │ │ │ str r8, [fp, #12] │ │ │ │ str fp, [r7] │ │ │ │ @@ -7937,20 +7937,20 @@ │ │ │ │ ldrb fp, [r5] │ │ │ │ cmp fp, #0 │ │ │ │ bne 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14b90 <__cxa_atexit@plt+0x7958> │ │ │ │ str r3, [sp] │ │ │ │ add r3, lr, #2 │ │ │ │ add r1, fp, r3, lsl #6 │ │ │ │ - bl 402044 <__cxa_atexit@plt+0x3f4e0c> │ │ │ │ + bl 40214c <__cxa_atexit@plt+0x3f4f14> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 14c50 <__cxa_atexit@plt+0x7a18> │ │ │ │ str r3, [sp] │ │ │ │ - bl 40207c <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + bl 402184 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 14c50 <__cxa_atexit@plt+0x7a18> │ │ │ │ ldr ip, [pc, #260] @ 14f7c <__cxa_atexit@plt+0x7d44> │ │ │ │ ldr r6, [r6, ip] │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r8, r1 │ │ │ │ @@ -7971,136 +7971,136 @@ │ │ │ │ cmp fp, #0 │ │ │ │ bne 14a88 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ str r3, [sp] │ │ │ │ - bl 40205c <__cxa_atexit@plt+0x3f4e24> │ │ │ │ + bl 402164 <__cxa_atexit@plt+0x3f4f2c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 14a88 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr r2, [r7, #236] @ 0xec │ │ │ │ strd r2, [r5, #8] │ │ │ │ ldr sl, [r7, #236] @ 0xec │ │ │ │ cmp sl, #0 │ │ │ │ strne r5, [sl, #12] │ │ │ │ str r5, [r7, #236] @ 0xec │ │ │ │ ldr r5, [r7, #240] @ 0xf0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ add r8, r5, r9, lsr #10 │ │ │ │ str r8, [r7, #240] @ 0xf0 │ │ │ │ b 14abc <__cxa_atexit@plt+0x7884> │ │ │ │ - bl 40206c <__cxa_atexit@plt+0x3f4e34> │ │ │ │ + bl 402174 <__cxa_atexit@plt+0x3f4f3c> │ │ │ │ b 14a00 <__cxa_atexit@plt+0x77c8> │ │ │ │ ldr r1, [pc, #104] @ 14f88 <__cxa_atexit@plt+0x7d50> │ │ │ │ add r3, pc, r1 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr sl, [pc, #88] @ 14f8c <__cxa_atexit@plt+0x7d54> │ │ │ │ add r6, pc, sl │ │ │ │ ldrb r7, [r6] │ │ │ │ cmp r7, #0 │ │ │ │ bne 132f8 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14b90 <__cxa_atexit@plt+0x7958> │ │ │ │ - bl 40206c <__cxa_atexit@plt+0x3f4e34> │ │ │ │ + bl 402174 <__cxa_atexit@plt+0x3f4f3c> │ │ │ │ b 14dd4 <__cxa_atexit@plt+0x7b9c> │ │ │ │ - ldrbeq sp, [r2], #-3928 @ 0xfffff0a8 │ │ │ │ - ldrbeq sp, [r2], #-3909 @ 0xfffff0bb │ │ │ │ - ldrbeq sp, [r2], #-3844 @ 0xfffff0fc │ │ │ │ - ldrbeq sp, [r2], #-3825 @ 0xfffff10f │ │ │ │ - @ instruction: 0xffffb6a0 │ │ │ │ - ldrbeq sp, [r2], #-3484 @ 0xfffff264 │ │ │ │ - ldrbeq sp, [r2], #-3448 @ 0xfffff288 │ │ │ │ - ldrbeq sp, [r2], #-3429 @ 0xfffff29b │ │ │ │ - ldrbeq sp, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ - ldrbeq sp, [r2], #-3385 @ 0xfffff2c7 │ │ │ │ - ldrbeq sp, [r2], #-3244 @ 0xfffff354 │ │ │ │ - ldrbeq sp, [r2], #-3225 @ 0xfffff367 │ │ │ │ + ldrbeq lr, [r2], #-3928 @ 0xfffff0a8 │ │ │ │ + ldrbeq lr, [r2], #-3909 @ 0xfffff0bb │ │ │ │ + ldrbeq lr, [r2], #-3844 @ 0xfffff0fc │ │ │ │ + ldrbeq lr, [r2], #-3825 @ 0xfffff10f │ │ │ │ + @ instruction: 0xffffd7e4 │ │ │ │ + ldrbeq lr, [r2], #-3484 @ 0xfffff264 │ │ │ │ + ldrbeq lr, [r2], #-3448 @ 0xfffff288 │ │ │ │ + ldrbeq lr, [r2], #-3429 @ 0xfffff29b │ │ │ │ + ldrbeq lr, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ + ldrbeq lr, [r2], #-3385 @ 0xfffff2c7 │ │ │ │ + ldrbeq lr, [r2], #-3244 @ 0xfffff354 │ │ │ │ + ldrbeq lr, [r2], #-3225 @ 0xfffff367 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - ldrbeq sp, [r2], #-3112 @ 0xfffff3d8 │ │ │ │ - ldrbeq sp, [r2], #-3093 @ 0xfffff3eb │ │ │ │ - ldrbeq sp, [r2], #-2984 @ 0xfffff458 │ │ │ │ - ldrbeq sp, [r2], #-2965 @ 0xfffff46b │ │ │ │ + ldrbeq lr, [r2], #-3112 @ 0xfffff3d8 │ │ │ │ + ldrbeq lr, [r2], #-3093 @ 0xfffff3eb │ │ │ │ + ldrbeq lr, [r2], #-2984 @ 0xfffff458 │ │ │ │ + ldrbeq lr, [r2], #-2965 @ 0xfffff46b │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + b 402194 <__cxa_atexit@plt+0x3f4f5c> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 402094 <__cxa_atexit@plt+0x3f4e5c> │ │ │ │ + bl 40219c <__cxa_atexit@plt+0x3f4f64> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr ip, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc ip, ip, #0 │ │ │ │ str ip, [r0, #1004] @ 0x3ec │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 40208c <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + b 402194 <__cxa_atexit@plt+0x3f4f5c> │ │ │ │ bleq 5112c <__cxa_atexit@plt+0x43ef4> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ ldm ip!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmia r0, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrbeq ip, [r2], #-884 @ 0xfffffc8c │ │ │ │ + ldrbeq sp, [r2], #-868 @ 0xfffffc9c │ │ │ │ @ instruction: 0xffff9204 │ │ │ │ ldr r3, [pc, #20] @ 15038 <__cxa_atexit@plt+0x7e00> │ │ │ │ ldr r2, [pc, #20] @ 1503c <__cxa_atexit@plt+0x7e04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b c1a0 <__gmon_start__@plt> │ │ │ │ - ldrbeq ip, [r2], #-860 @ 0xfffffca4 │ │ │ │ + ldrbeq sp, [r2], #-844 @ 0xfffffcb4 │ │ │ │ @ instruction: 0xffff9208 │ │ │ │ - addpl pc, ip, sl, asr #4 │ │ │ │ + rsbspl pc, ip, fp, asr #4 │ │ │ │ subsmi pc, r3, r0, asr #5 │ │ │ │ - orrpl pc, ip, #-1610612732 @ 0xa0000004 │ │ │ │ + cmnppl ip, #-1342177276 @ p-variant is OBSOLETE @ 0xb0000004 │ │ │ │ cmppmi r3, #192, 4 @ p-variant is OBSOLETE │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - addpl pc, ip, sl, asr #4 │ │ │ │ + rsbspl pc, ip, fp, asr #4 │ │ │ │ subsmi pc, r3, r0, asr #5 │ │ │ │ - orrpl pc, ip, #-1610612732 @ 0xa0000004 │ │ │ │ + cmnppl ip, #-1342177276 @ p-variant is OBSOLETE @ 0xb0000004 │ │ │ │ cmppmi r3, #192, 4 @ p-variant is OBSOLETE │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - movtne pc, #1601 @ 0x641 @ │ │ │ │ + movtne pc, #1602 @ 0x642 @ │ │ │ │ cmppmi r4, #192, 4 @ p-variant is OBSOLETE │ │ │ │ stmdblt sl, {r1, r3, r4, fp, ip, sp, lr}^ │ │ │ │ addlt fp, r3, r0, lsl #10 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ blls 94fe0 <__cxa_atexit@plt+0x87da8> │ │ │ │ andsvc r2, sl, r1, lsl #4 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x0000e7d6 │ │ │ │ - strteq r9, [r1], #-3940 @ 0xfffff09c │ │ │ │ + strteq sl, [r1], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15150 <__cxa_atexit@plt+0x7f18> │ │ │ │ ldr r3, [pc, #132] @ 15160 <__cxa_atexit@plt+0x7f28> │ │ │ │ @@ -8135,21 +8135,21 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 15178 <__cxa_atexit@plt+0x7f40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strteq r9, [r1], #-3772 @ 0xfffff144 │ │ │ │ - strteq r9, [r1], #-3764 @ 0xfffff14c │ │ │ │ - strteq r9, [r1], #-3836 @ 0xfffff104 │ │ │ │ - strteq r9, [r1], #-3828 @ 0xfffff10c │ │ │ │ - mvnseq r4, #61 @ 0x3d │ │ │ │ - strteq r9, [r1], #-3808 @ 0xfffff120 │ │ │ │ - strteq r9, [r1], #-3748 @ 0xfffff15c │ │ │ │ + strteq sl, [r1], #-3772 @ 0xfffff144 │ │ │ │ + strteq sl, [r1], #-3764 @ 0xfffff14c │ │ │ │ + strteq sl, [r1], #-3836 @ 0xfffff104 │ │ │ │ + strteq sl, [r1], #-3828 @ 0xfffff10c │ │ │ │ + mvnseq r4, #-50331648 @ 0xfd000000 │ │ │ │ + strteq sl, [r1], #-3808 @ 0xfffff120 │ │ │ │ + strteq sl, [r1], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 151b0 <__cxa_atexit@plt+0x7f78> │ │ │ │ cmp r3, #3 │ │ │ │ bne 151c8 <__cxa_atexit@plt+0x7f90> │ │ │ │ @@ -8166,19 +8166,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 151e0 <__cxa_atexit@plt+0x7fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 151e4 <__cxa_atexit@plt+0x7fac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r1], #-3632 @ 0xfffff1d0 │ │ │ │ - strteq r9, [r1], #-3620 @ 0xfffff1dc │ │ │ │ - strteq r9, [r1], #-3676 @ 0xfffff1a4 │ │ │ │ - strteq r9, [r1], #-3664 @ 0xfffff1b0 │ │ │ │ - mvnseq r3, #804 @ 0x324 │ │ │ │ + strteq sl, [r1], #-3632 @ 0xfffff1d0 │ │ │ │ + strteq sl, [r1], #-3620 @ 0xfffff1dc │ │ │ │ + strteq sl, [r1], #-3676 @ 0xfffff1a4 │ │ │ │ + strteq sl, [r1], #-3664 @ 0xfffff1b0 │ │ │ │ + mvnseq r4, #-1996488704 @ 0x89000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -8223,20 +8223,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq r3, #29, 30 @ 0x74 │ │ │ │ - mvnseq r3, #4080 @ 0xff0 │ │ │ │ + mvnseq r4, #1946157059 @ 0x74000003 │ │ │ │ + mvnseq r4, #-67108862 @ 0xfc000002 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r9, [r1], #-3492 @ 0xfffff25c │ │ │ │ + strteq sl, [r1], #-3492 @ 0xfffff25c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r3, #17, 30 @ 0x44 │ │ │ │ + mvnseq r4, #1140850691 @ 0x44000003 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -8255,15 +8255,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 15348 <__cxa_atexit@plt+0x8110> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - mvnseq r3, #1552 @ 0x610 │ │ │ │ + mvnseq r4, #-2080374784 @ 0x84000000 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1539c <__cxa_atexit@plt+0x8164> │ │ │ │ @@ -8282,15 +8282,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 153b0 <__cxa_atexit@plt+0x8178> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strteq r9, [r1], #-3232 @ 0xfffff360 │ │ │ │ + strteq sl, [r1], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 15214 <__cxa_atexit@plt+0x7fdc> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -8340,16 +8340,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strteq r9, [r1], #-3020 @ 0xfffff434 │ │ │ │ - strteq r9, [r1], #-3328 @ 0xfffff300 │ │ │ │ + strteq sl, [r1], #-3020 @ 0xfffff434 │ │ │ │ + strteq sl, [r1], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 154f0 <__cxa_atexit@plt+0x82b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8364,17 +8364,17 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 4011dc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #190464 @ 0x2e800 │ │ │ │ - ldrbeq r5, [r2], #-184 @ 0xffffff48 │ │ │ │ - strteq r9, [r1], #-3236 @ 0xfffff35c │ │ │ │ + mvnseq r4, #122 @ 0x7a │ │ │ │ + ldrbeq r6, [r2], #-168 @ 0xffffff58 │ │ │ │ + strteq sl, [r1], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15574 <__cxa_atexit@plt+0x833c> │ │ │ │ ldr r3, [pc, #96] @ 15584 <__cxa_atexit@plt+0x834c> │ │ │ │ @@ -8401,16 +8401,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1558c <__cxa_atexit@plt+0x8354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strteq r9, [r1], #-3140 @ 0xfffff3bc │ │ │ │ - strteq r9, [r1], #-3096 @ 0xfffff3e8 │ │ │ │ + strteq sl, [r1], #-3140 @ 0xfffff3bc │ │ │ │ + strteq sl, [r1], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 155d0 <__cxa_atexit@plt+0x8398> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -8419,15 +8419,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 155c8 <__cxa_atexit@plt+0x8390> │ │ │ │ b 155e0 <__cxa_atexit@plt+0x83a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r9, [r1], #-3028 @ 0xfffff42c │ │ │ │ + strteq sl, [r1], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 15650 <__cxa_atexit@plt+0x8418> │ │ │ │ @@ -8471,19 +8471,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #16] @ 156a8 <__cxa_atexit@plt+0x8470> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strteq r9, [r1], #-2852 @ 0xfffff4dc │ │ │ │ - strteq r9, [r1], #-2840 @ 0xfffff4e8 │ │ │ │ - ldrbeq r4, [r2], #-3900 @ 0xfffff0c4 │ │ │ │ - ldrbeq r4, [r2], #-3884 @ 0xfffff0d4 │ │ │ │ - strteq r9, [r1], #-2804 @ 0xfffff50c │ │ │ │ + strteq sl, [r1], #-2852 @ 0xfffff4dc │ │ │ │ + strteq sl, [r1], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbeq r5, [r2], #-3884 @ 0xfffff0d4 │ │ │ │ + ldrbeq r5, [r2], #-3868 @ 0xfffff0e4 │ │ │ │ + strteq sl, [r1], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 156fc <__cxa_atexit@plt+0x84c4> │ │ │ │ ldr r3, [pc, #96] @ 15734 <__cxa_atexit@plt+0x84fc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8508,18 +8508,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 15738 <__cxa_atexit@plt+0x8500> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #12] @ 1573c <__cxa_atexit@plt+0x8504> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strteq r9, [r1], #-2700 @ 0xfffff574 │ │ │ │ - strteq r9, [r1], #-2688 @ 0xfffff580 │ │ │ │ - ldrbeq r4, [r2], #-3732 @ 0xfffff16c │ │ │ │ - strteq r9, [r1], #-2660 @ 0xfffff59c │ │ │ │ + strteq sl, [r1], #-2700 @ 0xfffff574 │ │ │ │ + strteq sl, [r1], #-2688 @ 0xfffff580 │ │ │ │ + ldrbeq r5, [r2], #-3716 @ 0xfffff17c │ │ │ │ + strteq sl, [r1], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 1576c <__cxa_atexit@plt+0x8534> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ @@ -8527,17 +8527,17 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #16] @ 15784 <__cxa_atexit@plt+0x854c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 15788 <__cxa_atexit@plt+0x8550> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ - strteq r9, [r1], #-2608 @ 0xfffff5d0 │ │ │ │ - strteq r9, [r1], #-2584 @ 0xfffff5e8 │ │ │ │ + strteq sl, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ + strteq sl, [r1], #-2608 @ 0xfffff5d0 │ │ │ │ + strteq sl, [r1], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15800 <__cxa_atexit@plt+0x85c8> │ │ │ │ ldr r3, [pc, #96] @ 15810 <__cxa_atexit@plt+0x85d8> │ │ │ │ @@ -8564,16 +8564,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15818 <__cxa_atexit@plt+0x85e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strteq r9, [r1], #-2496 @ 0xfffff640 │ │ │ │ - strteq r9, [r1], #-2444 @ 0xfffff674 │ │ │ │ + strteq sl, [r1], #-2496 @ 0xfffff640 │ │ │ │ + strteq sl, [r1], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 1585c <__cxa_atexit@plt+0x8624> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -8582,15 +8582,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 15854 <__cxa_atexit@plt+0x861c> │ │ │ │ b 1586c <__cxa_atexit@plt+0x8634> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r9, [r1], #-2376 @ 0xfffff6b8 │ │ │ │ + strteq sl, [r1], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 158e4 <__cxa_atexit@plt+0x86ac> │ │ │ │ @@ -8637,19 +8637,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #28] @ 15948 <__cxa_atexit@plt+0x8710> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - ldrbeq r4, [r2], #-3244 @ 0xfffff354 │ │ │ │ - ldrbeq r4, [r2], #-3208 @ 0xfffff378 │ │ │ │ - strteq r9, [r1], #-2192 @ 0xfffff770 │ │ │ │ - strteq r9, [r1], #-2180 @ 0xfffff77c │ │ │ │ - strteq r9, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ + ldrbeq r5, [r2], #-3228 @ 0xfffff364 │ │ │ │ + ldrbeq r5, [r2], #-3192 @ 0xfffff388 │ │ │ │ + strteq sl, [r1], #-2192 @ 0xfffff770 │ │ │ │ + strteq sl, [r1], #-2180 @ 0xfffff77c │ │ │ │ + strteq sl, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 159a8 <__cxa_atexit@plt+0x8770> │ │ │ │ ldr r2, [pc, #112] @ 159dc <__cxa_atexit@plt+0x87a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8679,18 +8679,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #20] @ 159ec <__cxa_atexit@plt+0x87b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrbeq r4, [r2], #-3044 @ 0xfffff41c │ │ │ │ - strteq r9, [r1], #-2020 @ 0xfffff81c │ │ │ │ - strteq r9, [r1], #-2008 @ 0xfffff828 │ │ │ │ - strteq r9, [r1], #-1976 @ 0xfffff848 │ │ │ │ + ldrbeq r5, [r2], #-3028 @ 0xfffff42c │ │ │ │ + strteq sl, [r1], #-2020 @ 0xfffff81c │ │ │ │ + strteq sl, [r1], #-2008 @ 0xfffff828 │ │ │ │ + strteq sl, [r1], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 15a20 <__cxa_atexit@plt+0x87e8> │ │ │ │ ldr r3, [pc, #48] @ 15a40 <__cxa_atexit@plt+0x8808> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8700,47 +8700,47 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #16] @ 15a38 <__cxa_atexit@plt+0x8800> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 15a3c <__cxa_atexit@plt+0x8804> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r1], #-1928 @ 0xfffff878 │ │ │ │ - strteq r9, [r1], #-1916 @ 0xfffff884 │ │ │ │ + strteq sl, [r1], #-1928 @ 0xfffff878 │ │ │ │ + strteq sl, [r1], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 15a78 <__cxa_atexit@plt+0x8840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 15a7c <__cxa_atexit@plt+0x8844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r2], #-2880 @ 0xfffff4c0 │ │ │ │ - ldrbeq r4, [r2], #-2876 @ 0xfffff4c4 │ │ │ │ - strteq r9, [r1], #-1876 @ 0xfffff8ac │ │ │ │ + ldrbeq r5, [r2], #-2864 @ 0xfffff4d0 │ │ │ │ + ldrbeq r5, [r2], #-2860 @ 0xfffff4d4 │ │ │ │ + strteq sl, [r1], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15aa8 <__cxa_atexit@plt+0x8870> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 15abc <__cxa_atexit@plt+0x8884> │ │ │ │ ldr r7, [pc, #8] @ 15ab8 <__cxa_atexit@plt+0x8880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r1], #-1860 @ 0xfffff8bc │ │ │ │ + strteq sl, [r1], #-1860 @ 0xfffff8bc │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [pc, #168] @ 15b70 <__cxa_atexit@plt+0x8938> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #164] @ 15b74 <__cxa_atexit@plt+0x893c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #160] @ 15b78 <__cxa_atexit@plt+0x8940> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -8781,17 +8781,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - strteq r9, [r1], #-1692 @ 0xfffff964 │ │ │ │ - strteq r9, [r1], #-1680 @ 0xfffff970 │ │ │ │ - strteq r9, [r1], #-1620 @ 0xfffff9ac │ │ │ │ + strteq sl, [r1], #-1692 @ 0xfffff964 │ │ │ │ + strteq sl, [r1], #-1680 @ 0xfffff970 │ │ │ │ + strteq sl, [r1], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 15bf0 <__cxa_atexit@plt+0x89b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #75] @ 0x4b │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -8812,15 +8812,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15abc <__cxa_atexit@plt+0x8884> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strteq r9, [r1], #-1504 @ 0xfffffa20 │ │ │ │ + strteq sl, [r1], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15c24 <__cxa_atexit@plt+0x89ec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -8835,21 +8835,21 @@ │ │ │ │ beq 15c48 <__cxa_atexit@plt+0x8a10> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15abc <__cxa_atexit@plt+0x8884> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq r9, [r1], #-1412 @ 0xfffffa7c │ │ │ │ + strteq sl, [r1], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15abc <__cxa_atexit@plt+0x8884> │ │ │ │ - strteq r9, [r1], #-1416 @ 0xfffffa78 │ │ │ │ + strteq sl, [r1], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15d20 <__cxa_atexit@plt+0x8ae8> │ │ │ │ ldr r1, [pc, #156] @ 15d2c <__cxa_atexit@plt+0x8af4> │ │ │ │ @@ -8890,18 +8890,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrbeq r4, [r2], #-2296 @ 0xfffff708 │ │ │ │ + ldrbeq r5, [r2], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strteq r9, [r1], #-1208 @ 0xfffffb48 │ │ │ │ + strteq sl, [r1], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr lr, [r3, #15] │ │ │ │ ldr r1, [r3, #19] │ │ │ │ add r8, r3, #23 │ │ │ │ @@ -8925,27 +8925,27 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 1828f8 <__cxa_atexit@plt+0x1756c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strteq r9, [r1], #-1080 @ 0xfffffbc8 │ │ │ │ + strteq sl, [r1], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15de8 <__cxa_atexit@plt+0x8bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1828f8 <__cxa_atexit@plt+0x1756c0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r9, [r1], #-1024 @ 0xfffffc00 │ │ │ │ + strteq sl, [r1], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #92] @ 15e60 <__cxa_atexit@plt+0x8c28> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ ldr r8, [r3, #83] @ 0x53 │ │ │ │ @@ -8962,48 +8962,48 @@ │ │ │ │ beq 15e54 <__cxa_atexit@plt+0x8c1c> │ │ │ │ ldr r3, [pc, #36] @ 15e64 <__cxa_atexit@plt+0x8c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5], #-12 │ │ │ │ mov r8, r7 │ │ │ │ - b 53f518 <__cxa_atexit@plt+0x5322e0> │ │ │ │ + b 53f620 <__cxa_atexit@plt+0x5323e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strteq r9, [r1], #-900 @ 0xfffffc7c │ │ │ │ + strteq sl, [r1], #-900 @ 0xfffffc7c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15e94 <__cxa_atexit@plt+0x8c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 53f518 <__cxa_atexit@plt+0x5322e0> │ │ │ │ + b 53f620 <__cxa_atexit@plt+0x5323e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r9, [r1], #-852 @ 0xfffffcac │ │ │ │ + strteq sl, [r1], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15ec0 <__cxa_atexit@plt+0x8c88> │ │ │ │ str r8, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15abc <__cxa_atexit@plt+0x8884> │ │ │ │ ldr r7, [pc, #12] @ 15ed4 <__cxa_atexit@plt+0x8c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r1], #-812 @ 0xfffffcd4 │ │ │ │ + strteq sl, [r1], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -9021,18 +9021,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 15f44 <__cxa_atexit@plt+0x8d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq r4, [r2], #-1684 @ 0xfffff96c │ │ │ │ - ldrbeq r4, [r2], #-1676 @ 0xfffff974 │ │ │ │ - strteq r9, [r1], #-740 @ 0xfffffd1c │ │ │ │ - strteq r9, [r1], #-684 @ 0xfffffd54 │ │ │ │ + ldrbeq r5, [r2], #-1668 @ 0xfffff97c │ │ │ │ + ldrbeq r5, [r2], #-1660 @ 0xfffff984 │ │ │ │ + strteq sl, [r1], #-740 @ 0xfffffd1c │ │ │ │ + strteq sl, [r1], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15f84 <__cxa_atexit@plt+0x8d4c> │ │ │ │ @@ -9043,15 +9043,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - strteq r9, [r1], #-660 @ 0xfffffd6c │ │ │ │ + strteq sl, [r1], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15fd0 <__cxa_atexit@plt+0x8d98> │ │ │ │ @@ -9064,17 +9064,17 @@ │ │ │ │ b 4011ec <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #20] @ 15fec <__cxa_atexit@plt+0x8db4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strteq r9, [r1], #-624 @ 0xfffffd90 │ │ │ │ - strteq r9, [r1], #-856 @ 0xfffffca8 │ │ │ │ - strteq r9, [r1], #-572 @ 0xfffffdc4 │ │ │ │ + strteq sl, [r1], #-624 @ 0xfffffd90 │ │ │ │ + strteq sl, [r1], #-856 @ 0xfffffca8 │ │ │ │ + strteq sl, [r1], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16020 <__cxa_atexit@plt+0x8de8> │ │ │ │ ldr r3, [pc, #40] @ 16038 <__cxa_atexit@plt+0x8e00> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9083,25 +9083,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011f4 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ 16034 <__cxa_atexit@plt+0x8dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r2], #-1388 @ 0xfffffa94 │ │ │ │ + ldrbeq r5, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r9, [r1], #-496 @ 0xfffffe10 │ │ │ │ + strteq sl, [r1], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1605c <__cxa_atexit@plt+0x8e24> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 4011fc <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ - strteq r9, [r1], #-484 @ 0xfffffe1c │ │ │ │ + strteq sl, [r1], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1609c <__cxa_atexit@plt+0x8e64> │ │ │ │ ldr r3, [pc, #44] @ 160ac <__cxa_atexit@plt+0x8e74> │ │ │ │ @@ -9114,49 +9114,49 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #20] @ 160b8 <__cxa_atexit@plt+0x8e80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq r9, [r1], #-344 @ 0xfffffea8 │ │ │ │ - ldrbeq r4, [r2], #-1300 @ 0xfffffaec │ │ │ │ - strteq r9, [r1], #-748 @ 0xfffffd14 │ │ │ │ - strteq r9, [r1], #-700 @ 0xfffffd44 │ │ │ │ + strteq sl, [r1], #-344 @ 0xfffffea8 │ │ │ │ + ldrbeq r5, [r2], #-1284 @ 0xfffffafc │ │ │ │ + strteq sl, [r1], #-748 @ 0xfffffd14 │ │ │ │ + strteq sl, [r1], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 160dc <__cxa_atexit@plt+0x8ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c8692c <__cxa_atexit@plt+0x1c796f4> │ │ │ │ + b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r9, [r1], #-648 @ 0xfffffd78 │ │ │ │ + strteq sl, [r1], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16100 <__cxa_atexit@plt+0x8ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c818e8 <__cxa_atexit@plt+0x1c746b0> │ │ │ │ + b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r9, [r1], #-596 @ 0xfffffdac │ │ │ │ + strteq sl, [r1], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16130 <__cxa_atexit@plt+0x8ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 16134 <__cxa_atexit@plt+0x8efc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strteq r9, [r1], #-528 @ 0xfffffdf0 │ │ │ │ - strteq r9, [r1], #-524 @ 0xfffffdf4 │ │ │ │ + strteq sl, [r1], #-528 @ 0xfffffdf0 │ │ │ │ + strteq sl, [r1], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1618c <__cxa_atexit@plt+0x8f54> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -9180,43 +9180,43 @@ │ │ │ │ b 161b0 <__cxa_atexit@plt+0x8f78> │ │ │ │ ldr r3, [pc, #52] @ 161dc <__cxa_atexit@plt+0x8fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 161e0 <__cxa_atexit@plt+0x8fa8> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r1], #-296 @ 0xfffffed8 │ │ │ │ - strteq r9, [r1], #-308 @ 0xfffffecc │ │ │ │ + strteq sl, [r1], #-296 @ 0xfffffed8 │ │ │ │ + strteq sl, [r1], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strteq r9, [r1], #-352 @ 0xfffffea0 │ │ │ │ - strteq r9, [r1], #-364 @ 0xfffffe94 │ │ │ │ - strteq r9, [r1], #-332 @ 0xfffffeb4 │ │ │ │ + strteq sl, [r1], #-352 @ 0xfffffea0 │ │ │ │ + strteq sl, [r1], #-364 @ 0xfffffe94 │ │ │ │ + strteq sl, [r1], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16218 <__cxa_atexit@plt+0x8fe0> │ │ │ │ ldr r3, [pc, #32] @ 16224 <__cxa_atexit@plt+0x8fec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 16228 <__cxa_atexit@plt+0x8ff0> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r1], #-260 @ 0xfffffefc │ │ │ │ - strteq r9, [r1], #-272 @ 0xfffffef0 │ │ │ │ + strteq sl, [r1], #-260 @ 0xfffffefc │ │ │ │ + strteq sl, [r1], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16298 <__cxa_atexit@plt+0x9060> │ │ │ │ ldr r3, [pc, #92] @ 162a8 <__cxa_atexit@plt+0x9070> │ │ │ │ @@ -9241,31 +9241,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 162b0 <__cxa_atexit@plt+0x9078> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbeq r4, [r2], #-804 @ 0xfffffcdc │ │ │ │ - strteq r9, [r1], #-304 @ 0xfffffed0 │ │ │ │ - ldrbeq r4, [r2], #-776 @ 0xfffffcf8 │ │ │ │ + ldrbeq r5, [r2], #-788 @ 0xfffffcec │ │ │ │ + strteq sl, [r1], #-304 @ 0xfffffed0 │ │ │ │ + ldrbeq r5, [r2], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 162e8 <__cxa_atexit@plt+0x90b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 162ec <__cxa_atexit@plt+0x90b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #47 @ 0x2f │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r2], #-716 @ 0xfffffd34 │ │ │ │ - ldrbeq r4, [r2], #-712 @ 0xfffffd38 │ │ │ │ + ldrbeq r5, [r2], #-700 @ 0xfffffd44 │ │ │ │ + ldrbeq r5, [r2], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1635c <__cxa_atexit@plt+0x9124> │ │ │ │ ldr r3, [pc, #92] @ 1636c <__cxa_atexit@plt+0x9134> │ │ │ │ @@ -9290,31 +9290,31 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16374 <__cxa_atexit@plt+0x913c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbeq r4, [r2], #-612 @ 0xfffffd9c │ │ │ │ - strteq r9, [r1], #-112 @ 0xffffff90 │ │ │ │ - ldrbeq r4, [r2], #-576 @ 0xfffffdc0 │ │ │ │ + ldrbeq r5, [r2], #-596 @ 0xfffffdac │ │ │ │ + strteq sl, [r1], #-112 @ 0xffffff90 │ │ │ │ + ldrbeq r5, [r2], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 163ac <__cxa_atexit@plt+0x9174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 163b0 <__cxa_atexit@plt+0x9178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #47 @ 0x2f │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r2], #-524 @ 0xfffffdf4 │ │ │ │ - ldrbeq r4, [r2], #-512 @ 0xfffffe00 │ │ │ │ + ldrbeq r5, [r2], #-508 @ 0xfffffe04 │ │ │ │ + ldrbeq r5, [r2], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1641c <__cxa_atexit@plt+0x91e4> │ │ │ │ ldr r2, [pc, #84] @ 16428 <__cxa_atexit@plt+0x91f0> │ │ │ │ @@ -9330,36 +9330,36 @@ │ │ │ │ ldr r3, [pc, #52] @ 16430 <__cxa_atexit@plt+0x91f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 16434 <__cxa_atexit@plt+0x91fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrbeq r4, [r2], #-444 @ 0xfffffe44 │ │ │ │ + ldrbeq r5, [r2], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strteq r8, [r1], #-4048 @ 0xfffff030 │ │ │ │ + strteq r9, [r1], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16460 <__cxa_atexit@plt+0x9228> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 16464 <__cxa_atexit@plt+0x922c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r8, [r1], #-3972 @ 0xfffff07c │ │ │ │ + strteq r9, [r1], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1649c <__cxa_atexit@plt+0x9264> │ │ │ │ @@ -9370,16 +9370,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 164b8 <__cxa_atexit@plt+0x9280> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r4, [r2], #-288 @ 0xfffffee0 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r5, [r2], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16524 <__cxa_atexit@plt+0x92ec> │ │ │ │ ldr r2, [pc, #104] @ 16540 <__cxa_atexit@plt+0x9308> │ │ │ │ @@ -9407,45 +9407,45 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 16548 <__cxa_atexit@plt+0x9310> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbeq r4, [r2], #-184 @ 0xffffff48 │ │ │ │ - strteq r8, [r1], #-3748 @ 0xfffff15c │ │ │ │ + ldrbeq r5, [r2], #-168 @ 0xffffff58 │ │ │ │ + strteq r9, [r1], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16570 <__cxa_atexit@plt+0x9338> │ │ │ │ str r8, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 165c0 <__cxa_atexit@plt+0x9388> │ │ │ │ ldr r7, [pc, #12] @ 16584 <__cxa_atexit@plt+0x934c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq r8, [r1], #-3680 @ 0xfffff1a0 │ │ │ │ + strteq r9, [r1], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 165ac <__cxa_atexit@plt+0x9374> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 165c0 <__cxa_atexit@plt+0x9388> │ │ │ │ ldr r7, [pc, #8] @ 165bc <__cxa_atexit@plt+0x9384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq r8, [r1], #-3620 @ 0xfffff1dc │ │ │ │ + strteq r9, [r1], #-3620 @ 0xfffff1dc │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #104] @ 16634 <__cxa_atexit@plt+0x93fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1660c <__cxa_atexit@plt+0x93d4> │ │ │ │ @@ -9469,15 +9469,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrbeq r3, [r2], #-3988 @ 0xfffff06c │ │ │ │ + ldrbeq r4, [r2], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1667c <__cxa_atexit@plt+0x9444> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -9493,15 +9493,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq r3, [r2], #-3884 @ 0xfffff0d4 │ │ │ │ + ldrbeq r4, [r2], #-3868 @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 166c4 <__cxa_atexit@plt+0x948c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -9561,32 +9561,32 @@ │ │ │ │ ldr r3, [pc, #68] @ 167dc <__cxa_atexit@plt+0x95a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [pc, #60] @ 167e0 <__cxa_atexit@plt+0x95a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r6, [pc, #24] @ 167d0 <__cxa_atexit@plt+0x9598> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - mvnseq r2, #229376 @ 0x38000 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + mvnseq r2, #13184 @ 0x3380 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrbeq r3, [r2], #-3732 @ 0xfffff16c │ │ │ │ + ldrbeq r4, [r2], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strteq r8, [r1], #-3116 @ 0xfffff3d4 │ │ │ │ + strteq r9, [r1], #-3116 @ 0xfffff3d4 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - ldrbeq r3, [r2], #-3696 @ 0xfffff190 │ │ │ │ - ldrbeq r3, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ + ldrbeq r4, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ + ldrbeq r4, [r2], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16878 <__cxa_atexit@plt+0x9640> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -9619,29 +9619,29 @@ │ │ │ │ ldr r3, [pc, #56] @ 168b8 <__cxa_atexit@plt+0x9680> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r2, [pc, #48] @ 168bc <__cxa_atexit@plt+0x9684> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r6, [pc, #20] @ 168b4 <__cxa_atexit@plt+0x967c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strteq r8, [r1], #-2884 @ 0xfffff4bc │ │ │ │ + strteq r9, [r1], #-2884 @ 0xfffff4bc │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - ldrbeq r3, [r2], #-3452 @ 0xfffff284 │ │ │ │ - ldrbeq r3, [r2], #-3436 @ 0xfffff294 │ │ │ │ + ldrbeq r4, [r2], #-3436 @ 0xfffff294 │ │ │ │ + ldrbeq r4, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 165c0 <__cxa_atexit@plt+0x9388> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -9674,19 +9674,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 16984 <__cxa_atexit@plt+0x974c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - ldrbeq r3, [r2], #-3220 @ 0xfffff36c │ │ │ │ - ldrbeq r3, [r2], #-3204 @ 0xfffff37c │ │ │ │ + ldrbeq r4, [r2], #-3204 @ 0xfffff37c │ │ │ │ + ldrbeq r4, [r2], #-3188 @ 0xfffff38c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -9696,25 +9696,25 @@ │ │ │ │ ldr r9, [pc, #48] @ 169e4 <__cxa_atexit@plt+0x97ac> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r5, [pc, #40] @ 169e8 <__cxa_atexit@plt+0x97b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r7, [pc, #24] @ 169ec <__cxa_atexit@plt+0x97b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strteq r8, [r1], #-2740 @ 0xfffff54c │ │ │ │ - ldrbeq r3, [r2], #-3068 @ 0xfffff404 │ │ │ │ - strteq r8, [r1], #-2784 @ 0xfffff520 │ │ │ │ - strteq r8, [r1], #-2732 @ 0xfffff554 │ │ │ │ + strteq r9, [r1], #-2740 @ 0xfffff54c │ │ │ │ + ldrbeq r4, [r2], #-3052 @ 0xfffff414 │ │ │ │ + strteq r9, [r1], #-2784 @ 0xfffff520 │ │ │ │ + strteq r9, [r1], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16a1c <__cxa_atexit@plt+0x97e4> │ │ │ │ ldr r7, [pc, #64] @ 16a50 <__cxa_atexit@plt+0x9818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -9726,20 +9726,20 @@ │ │ │ │ ldr r9, [pc, #28] @ 16a48 <__cxa_atexit@plt+0x9810> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 16a4c <__cxa_atexit@plt+0x9814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strteq r8, [r1], #-2640 @ 0xfffff5b0 │ │ │ │ - ldrbeq r3, [r2], #-2944 @ 0xfffff480 │ │ │ │ - ldrbeq r3, [r2], #-2952 @ 0xfffff478 │ │ │ │ - strteq r8, [r1], #-2612 @ 0xfffff5cc │ │ │ │ + strteq r9, [r1], #-2640 @ 0xfffff5b0 │ │ │ │ + ldrbeq r4, [r2], #-2928 @ 0xfffff490 │ │ │ │ + ldrbeq r4, [r2], #-2936 @ 0xfffff488 │ │ │ │ + strteq r9, [r1], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16a80 <__cxa_atexit@plt+0x9848> │ │ │ │ ldr r7, [pc, #52] @ 16aa8 <__cxa_atexit@plt+0x9870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -9749,18 +9749,18 @@ │ │ │ │ ldr r9, [pc, #24] @ 16aa0 <__cxa_atexit@plt+0x9868> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ 16aa4 <__cxa_atexit@plt+0x986c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ - strteq r8, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ - ldrbeq r3, [r2], #-2860 @ 0xfffff4d4 │ │ │ │ - ldrbeq r3, [r2], #-2852 @ 0xfffff4dc │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + strteq r9, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ + ldrbeq r4, [r2], #-2844 @ 0xfffff4e4 │ │ │ │ + ldrbeq r4, [r2], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16b18 <__cxa_atexit@plt+0x98e0> │ │ │ │ ldr r3, [pc, #92] @ 16b28 <__cxa_atexit@plt+0x98f0> │ │ │ │ @@ -9785,48 +9785,48 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 16b30 <__cxa_atexit@plt+0x98f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbeq r3, [r2], #-2728 @ 0xfffff558 │ │ │ │ - strteq r8, [r1], #-2488 @ 0xfffff648 │ │ │ │ - ldrbeq r3, [r2], #-2692 @ 0xfffff57c │ │ │ │ + ldrbeq r4, [r2], #-2712 @ 0xfffff568 │ │ │ │ + strteq r9, [r1], #-2488 @ 0xfffff648 │ │ │ │ + ldrbeq r4, [r2], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 16b68 <__cxa_atexit@plt+0x9930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 16b6c <__cxa_atexit@plt+0x9934> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #32 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ - ldrbeq r3, [r2], #-2628 @ 0xfffff5bc │ │ │ │ - strteq r8, [r1], #-2480 @ 0xfffff650 │ │ │ │ + ldrbeq r4, [r2], #-2624 @ 0xfffff5c0 │ │ │ │ + ldrbeq r4, [r2], #-2612 @ 0xfffff5cc │ │ │ │ + strteq r9, [r1], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16ba4 <__cxa_atexit@plt+0x996c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 16bac <__cxa_atexit@plt+0x9974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16c08 <__cxa_atexit@plt+0x99d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r2], #-2568 @ 0xfffff5f8 │ │ │ │ - strteq r8, [r1], #-2396 @ 0xfffff6a4 │ │ │ │ + ldrbeq r4, [r2], #-2552 @ 0xfffff608 │ │ │ │ + strteq r9, [r1], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16bec <__cxa_atexit@plt+0x99b4> │ │ │ │ ldr r9, [pc, #36] @ 16bf4 <__cxa_atexit@plt+0x99bc> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -9835,16 +9835,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r8, [r1], #-2372 @ 0xfffff6bc │ │ │ │ - ldrbeq r3, [r2], #-2496 @ 0xfffff640 │ │ │ │ + strteq r9, [r1], #-2372 @ 0xfffff6bc │ │ │ │ + ldrbeq r4, [r2], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16cb4 <__cxa_atexit@plt+0x9a7c> │ │ │ │ ldr r7, [pc, #192] @ 16cdc <__cxa_atexit@plt+0x9aa4> │ │ │ │ @@ -9894,20 +9894,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strteq r8, [r1], #-2156 @ 0xfffff794 │ │ │ │ - strteq r8, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ + strteq r9, [r1], #-2156 @ 0xfffff794 │ │ │ │ + strteq r9, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrbeq r3, [r2], #-2396 @ 0xfffff6a4 │ │ │ │ - strteq r8, [r1], #-2092 @ 0xfffff7d4 │ │ │ │ + ldrbeq r4, [r2], #-2380 @ 0xfffff6b4 │ │ │ │ + strteq r9, [r1], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16d6c <__cxa_atexit@plt+0x9b34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -9938,18 +9938,18 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strteq r8, [r1], #-1936 @ 0xfffff870 │ │ │ │ + strteq r9, [r1], #-1936 @ 0xfffff870 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldrbeq r3, [r2], #-2176 @ 0xfffff780 │ │ │ │ + ldrbeq r4, [r2], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 16dbc <__cxa_atexit@plt+0x9b84> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -9995,16 +9995,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strteq r8, [r1], #-1808 @ 0xfffff8f0 │ │ │ │ - ldrbeq r3, [r2], #-1912 @ 0xfffff888 │ │ │ │ + strteq r9, [r1], #-1808 @ 0xfffff8f0 │ │ │ │ + ldrbeq r4, [r2], #-1896 @ 0xfffff898 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16ec8 <__cxa_atexit@plt+0x9c90> │ │ │ │ @@ -10025,17 +10025,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r3, [r2], #-1760 @ 0xfffff920 │ │ │ │ + ldrbeq r4, [r2], #-1744 @ 0xfffff930 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strteq r8, [r1], #-1524 @ 0xfffffa0c │ │ │ │ + strteq r9, [r1], #-1524 @ 0xfffffa0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16f30 <__cxa_atexit@plt+0x9cf8> │ │ │ │ ldr r9, [pc, #36] @ 16f38 <__cxa_atexit@plt+0x9d00> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -10044,16 +10044,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r8, [r1], #-1500 @ 0xfffffa24 │ │ │ │ - ldrbeq r3, [r2], #-1660 @ 0xfffff984 │ │ │ │ + strteq r9, [r1], #-1500 @ 0xfffffa24 │ │ │ │ + ldrbeq r4, [r2], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16f78 <__cxa_atexit@plt+0x9d40> │ │ │ │ ldr r8, [pc, #36] @ 16f80 <__cxa_atexit@plt+0x9d48> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -10062,16 +10062,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #460 @ 0x1cc │ │ │ │ - ldrbeq r3, [r2], #-1588 @ 0xfffff9cc │ │ │ │ + mvnseq r2, #855638016 @ 0x33000000 │ │ │ │ + ldrbeq r4, [r2], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16fc0 <__cxa_atexit@plt+0x9d88> │ │ │ │ ldr r8, [pc, #36] @ 16fc8 <__cxa_atexit@plt+0x9d90> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -10080,16 +10080,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #35, 30 @ 0x8c │ │ │ │ - ldrbeq r3, [r2], #-1516 @ 0xfffffa14 │ │ │ │ + mvnseq r2, #-1946157053 @ 0x8c000003 │ │ │ │ + ldrbeq r4, [r2], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17038 <__cxa_atexit@plt+0x9e00> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -10114,15 +10114,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r2], #-1444 @ 0xfffffa5c │ │ │ │ + ldrbeq r4, [r2], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 170a0 <__cxa_atexit@plt+0x9e68> │ │ │ │ @@ -10189,15 +10189,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrbeq r3, [r2], #-1168 @ 0xfffffb70 │ │ │ │ + ldrbeq r4, [r2], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 171f8 <__cxa_atexit@plt+0x9fc0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -10225,16 +10225,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrbeq r3, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - strteq r8, [r1], #-1236 @ 0xfffffb2c │ │ │ │ + ldrbeq r4, [r2], #-992 @ 0xfffffc20 │ │ │ │ + strteq r9, [r1], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17248 <__cxa_atexit@plt+0xa010> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -10242,24 +10242,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 173a8 <__cxa_atexit@plt+0xa170> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r2], #-868 @ 0xfffffc9c │ │ │ │ + ldrbeq r4, [r2], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 17270 <__cxa_atexit@plt+0xa038> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ - strteq r8, [r1], #-628 @ 0xfffffd8c │ │ │ │ - strteq r8, [r1], #-1136 @ 0xfffffb90 │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + strteq r9, [r1], #-628 @ 0xfffffd8c │ │ │ │ + strteq r9, [r1], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 172ac <__cxa_atexit@plt+0xa074> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -10267,15 +10267,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 173a8 <__cxa_atexit@plt+0xa170> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r2], #-768 @ 0xfffffd00 │ │ │ │ + ldrbeq r4, [r2], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17304 <__cxa_atexit@plt+0xa0cc> │ │ │ │ @@ -10322,17 +10322,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrbeq r3, [r2], #-596 @ 0xfffffdac │ │ │ │ - mvnseq r1, #109568 @ 0x1ac00 │ │ │ │ - strteq r8, [r1], #-840 @ 0xfffffcb8 │ │ │ │ + ldrbeq r4, [r2], #-580 @ 0xfffffdbc │ │ │ │ + mvnseq r2, #43 @ 0x2b │ │ │ │ + strteq r9, [r1], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17438 <__cxa_atexit@plt+0xa200> │ │ │ │ ldr r2, [pc, #132] @ 17440 <__cxa_atexit@plt+0xa208> │ │ │ │ @@ -10356,29 +10356,29 @@ │ │ │ │ stmib r5, {r3, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ ldr r7, [pc, #64] @ 1744c <__cxa_atexit@plt+0xa214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strteq r8, [r1], #-236 @ 0xffffff14 │ │ │ │ - ldrbeq r3, [r2], #-432 @ 0xfffffe50 │ │ │ │ - strteq r8, [r1], #-660 @ 0xfffffd6c │ │ │ │ + strteq r9, [r1], #-236 @ 0xffffff14 │ │ │ │ + ldrbeq r4, [r2], #-416 @ 0xfffffe60 │ │ │ │ + strteq r9, [r1], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1749c <__cxa_atexit@plt+0xa264> │ │ │ │ ldr r3, [pc, #56] @ 174a8 <__cxa_atexit@plt+0xa270> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10388,22 +10388,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 174b0 <__cxa_atexit@plt+0xa278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strteq r8, [r1], #-92 @ 0xffffffa4 │ │ │ │ - ldrbeq r3, [r2], #-296 @ 0xfffffed8 │ │ │ │ - strteq r8, [r1], #-560 @ 0xfffffdd0 │ │ │ │ + strteq r9, [r1], #-92 @ 0xffffffa4 │ │ │ │ + ldrbeq r4, [r2], #-280 @ 0xfffffee8 │ │ │ │ + strteq r9, [r1], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1751c <__cxa_atexit@plt+0xa2e4> │ │ │ │ @@ -10420,15 +10420,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #124] @ 17590 <__cxa_atexit@plt+0xa358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ add r6, sl, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 17570 <__cxa_atexit@plt+0xa338> │ │ │ │ ldr r7, [pc, #76] @ 1757c <__cxa_atexit@plt+0xa344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [sl, #4]! │ │ │ │ @@ -10446,20 +10446,20 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - ldrbeq r3, [r2], #-104 @ 0xffffff98 │ │ │ │ + ldrbeq r4, [r2], #-88 @ 0xffffffa8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strteq r7, [r1], #-4044 @ 0xfffff034 │ │ │ │ - ldrbeq r3, [r2], #-168 @ 0xffffff58 │ │ │ │ - strteq r8, [r1], #-336 @ 0xfffffeb0 │ │ │ │ + strteq r8, [r1], #-4044 @ 0xfffff034 │ │ │ │ + ldrbeq r4, [r2], #-152 @ 0xffffff68 │ │ │ │ + strteq r9, [r1], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -10500,18 +10500,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - ldrbeq r2, [r2], #-4048 @ 0xfffff030 │ │ │ │ + ldrbeq r3, [r2], #-4032 @ 0xfffff040 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - ldrbeq r2, [r2], #-3976 @ 0xfffff078 │ │ │ │ - strteq r8, [r1], #-128 @ 0xffffff80 │ │ │ │ + ldrbeq r3, [r2], #-3960 @ 0xfffff088 │ │ │ │ + strteq r9, [r1], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1775c <__cxa_atexit@plt+0xa524> │ │ │ │ @@ -10562,35 +10562,35 @@ │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #88] @ 1779c <__cxa_atexit@plt+0xa564> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r6, ip │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrbeq r2, [r2], #-3840 @ 0xfffff100 │ │ │ │ + ldrbeq r3, [r2], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - ldrbeq r2, [r2], #-3764 @ 0xfffff14c │ │ │ │ + ldrbeq r3, [r2], #-3748 @ 0xfffff15c │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - ldrbeq r2, [r2], #-3732 @ 0xfffff16c │ │ │ │ + ldrbeq r3, [r2], #-3716 @ 0xfffff17c │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - strteq r7, [r1], #-3908 @ 0xfffff0bc │ │ │ │ + strteq r8, [r1], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17854 <__cxa_atexit@plt+0xa61c> │ │ │ │ @@ -10626,48 +10626,48 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #48] @ 17878 <__cxa_atexit@plt+0xa640> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r1, [r3, #48] @ 0x30 │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ - ldrbeq r2, [r2], #-3504 @ 0xfffff250 │ │ │ │ + ldrbeq r3, [r2], #-3488 @ 0xfffff260 │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ - ldrbeq r2, [r2], #-3488 @ 0xfffff260 │ │ │ │ + ldrbeq r3, [r2], #-3472 @ 0xfffff270 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - strteq r7, [r1], #-3688 @ 0xfffff198 │ │ │ │ + strteq r8, [r1], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1789c <__cxa_atexit@plt+0xa664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r7, [r1], #-3652 @ 0xfffff1bc │ │ │ │ + strteq r8, [r1], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 178cc <__cxa_atexit@plt+0xa694> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 178d0 <__cxa_atexit@plt+0xa698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r2, [r2], #-3312 @ 0xfffff310 │ │ │ │ - strteq r7, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ + ldrbeq r3, [r2], #-3296 @ 0xfffff320 │ │ │ │ + strteq r8, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 178f8 <__cxa_atexit@plt+0xa6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -10678,32 +10678,32 @@ │ │ │ │ ldr r3, [pc, #24] @ 17924 <__cxa_atexit@plt+0xa6ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 17928 <__cxa_atexit@plt+0xa6f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq r2, [r2], #-3224 @ 0xfffff368 │ │ │ │ + ldrbeq r3, [r2], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ - strteq r7, [r1], #-3176 @ 0xfffff398 │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + strteq r8, [r1], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 17964 <__cxa_atexit@plt+0xa72c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - ldrbeq r2, [r2], #-3132 @ 0xfffff3c4 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + ldrbeq r3, [r2], #-3116 @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179a0 <__cxa_atexit@plt+0xa768> │ │ │ │ ldr r8, [pc, #36] @ 179a8 <__cxa_atexit@plt+0xa770> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -10712,16 +10712,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #314572800 @ 0x12c00000 │ │ │ │ - ldrbeq r2, [r2], #-3084 @ 0xfffff3f4 │ │ │ │ + mvnseq r1, #45056 @ 0xb000 │ │ │ │ + ldrbeq r3, [r2], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179e8 <__cxa_atexit@plt+0xa7b0> │ │ │ │ ldr r8, [pc, #36] @ 179f0 <__cxa_atexit@plt+0xa7b8> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -10730,17 +10730,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #224, 8 @ 0xe0000000 │ │ │ │ - ldrbeq r2, [r2], #-3012 @ 0xfffff43c │ │ │ │ - strteq r7, [r1], #-3008 @ 0xfffff440 │ │ │ │ + mvnseq r1, #160, 18 @ 0x280000 │ │ │ │ + ldrbeq r3, [r2], #-2996 @ 0xfffff44c │ │ │ │ + strteq r8, [r1], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 17a64 <__cxa_atexit@plt+0xa82c> │ │ │ │ ldr r2, [pc, #84] @ 17a70 <__cxa_atexit@plt+0xa838> │ │ │ │ @@ -10756,37 +10756,37 @@ │ │ │ │ ldr r3, [pc, #52] @ 17a78 <__cxa_atexit@plt+0xa840> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 17a7c <__cxa_atexit@plt+0xa844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrbeq r2, [r2], #-2932 @ 0xfffff48c │ │ │ │ + ldrbeq r3, [r2], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r2, [r2], #-2928 @ 0xfffff490 │ │ │ │ - strteq r7, [r1], #-2872 @ 0xfffff4c8 │ │ │ │ + ldrbeq r3, [r2], #-2912 @ 0xfffff4a0 │ │ │ │ + strteq r8, [r1], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 17aac <__cxa_atexit@plt+0xa874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 17ab0 <__cxa_atexit@plt+0xa878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq r2, [r2], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrbeq r3, [r2], #-2832 @ 0xfffff4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17ae8 <__cxa_atexit@plt+0xa8b0> │ │ │ │ @@ -10797,18 +10797,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17b04 <__cxa_atexit@plt+0xa8cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r2, [r2], #-2772 @ 0xfffff52c │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r3, [r2], #-2756 @ 0xfffff53c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strteq r7, [r1], #-2988 @ 0xfffff454 │ │ │ │ + strteq r8, [r1], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17b40 <__cxa_atexit@plt+0xa908> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -10816,15 +10816,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 17be4 <__cxa_atexit@plt+0xa9ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r2], #-2668 @ 0xfffff594 │ │ │ │ + ldrbeq r3, [r2], #-2652 @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17ba8 <__cxa_atexit@plt+0xa970> │ │ │ │ ldr lr, [pc, #72] @ 17bb4 <__cxa_atexit@plt+0xa97c> │ │ │ │ @@ -10844,22 +10844,22 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r2, [r2], #-2592 @ 0xfffff5e0 │ │ │ │ + ldrbeq r3, [r2], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r7, [r1], #-2780 @ 0xfffff524 │ │ │ │ + strteq r8, [r1], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 17cc0 <__cxa_atexit@plt+0xaa88> │ │ │ │ @@ -10900,15 +10900,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [sl, #12]! │ │ │ │ ldr r7, [pc, #104] @ 17cf4 <__cxa_atexit@plt+0xaabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -10921,18 +10921,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strteq r7, [r1], #-2156 @ 0xfffff794 │ │ │ │ - ldrbeq r2, [r2], #-2372 @ 0xfffff6bc │ │ │ │ - ldrbeq r2, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ - strteq r7, [r1], #-2492 @ 0xfffff644 │ │ │ │ + strteq r8, [r1], #-2156 @ 0xfffff794 │ │ │ │ + ldrbeq r3, [r2], #-2356 @ 0xfffff6cc │ │ │ │ + ldrbeq r3, [r2], #-2336 @ 0xfffff6e0 │ │ │ │ + strteq r8, [r1], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 17d7c <__cxa_atexit@plt+0xab44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -10956,28 +10956,28 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r3, [pc, #60] @ 17da4 <__cxa_atexit@plt+0xab6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [sl, #12]! │ │ │ │ ldr r3, [pc, #52] @ 17da8 <__cxa_atexit@plt+0xab70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strteq r7, [r1], #-1928 @ 0xfffff878 │ │ │ │ - ldrbeq r2, [r2], #-2140 @ 0xfffff7a4 │ │ │ │ - ldrbeq r2, [r2], #-2120 @ 0xfffff7b8 │ │ │ │ - strteq r7, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ + strteq r8, [r1], #-1928 @ 0xfffff878 │ │ │ │ + ldrbeq r3, [r2], #-2124 @ 0xfffff7b4 │ │ │ │ + ldrbeq r3, [r2], #-2104 @ 0xfffff7c8 │ │ │ │ + strteq r8, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -11018,18 +11018,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - ldrbeq r2, [r2], #-1976 @ 0xfffff848 │ │ │ │ + ldrbeq r3, [r2], #-1960 @ 0xfffff858 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - ldrbeq r2, [r2], #-1904 @ 0xfffff890 │ │ │ │ - strteq r7, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ + ldrbeq r3, [r2], #-1888 @ 0xfffff8a0 │ │ │ │ + strteq r8, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17ee0 <__cxa_atexit@plt+0xaca8> │ │ │ │ ldr r2, [pc, #76] @ 17eec <__cxa_atexit@plt+0xacb4> │ │ │ │ @@ -11043,56 +11043,56 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 17ed8 <__cxa_atexit@plt+0xaca0> │ │ │ │ ldr r3, [pc, #44] @ 17ef4 <__cxa_atexit@plt+0xacbc> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrbeq r2, [r2], #-1768 @ 0xfffff918 │ │ │ │ + ldrbeq r3, [r2], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strteq r7, [r1], #-1996 @ 0xfffff834 │ │ │ │ + strteq r8, [r1], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17f1c <__cxa_atexit@plt+0xace4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strteq r7, [r1], #-1956 @ 0xfffff85c │ │ │ │ + strteq r8, [r1], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 17f40 <__cxa_atexit@plt+0xad08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r7, [r1], #-1920 @ 0xfffff880 │ │ │ │ + strteq r8, [r1], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 17f70 <__cxa_atexit@plt+0xad38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 17f74 <__cxa_atexit@plt+0xad3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strteq r7, [r1], #-1364 @ 0xfffffaac │ │ │ │ - strteq r7, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ + strteq r8, [r1], #-1364 @ 0xfffffaac │ │ │ │ + strteq r8, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18014 <__cxa_atexit@plt+0xaddc> │ │ │ │ @@ -11122,25 +11122,25 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r2, r9, sl} │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrbeq r2, [r2], #-1496 @ 0xfffffa28 │ │ │ │ - ldrbeq r2, [r2], #-1488 @ 0xfffffa30 │ │ │ │ - strteq r7, [r1], #-1660 @ 0xfffff984 │ │ │ │ + ldrbeq r3, [r2], #-1480 @ 0xfffffa38 │ │ │ │ + ldrbeq r3, [r2], #-1472 @ 0xfffffa40 │ │ │ │ + strteq r8, [r1], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 1805c <__cxa_atexit@plt+0xae24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -11151,42 +11151,42 @@ │ │ │ │ ldr r3, [pc, #24] @ 18088 <__cxa_atexit@plt+0xae50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1808c <__cxa_atexit@plt+0xae54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq r2, [r2], #-1332 @ 0xfffffacc │ │ │ │ + ldrbeq r3, [r2], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 180b0 <__cxa_atexit@plt+0xae78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ - strteq r7, [r1], #-1248 @ 0xfffffb20 │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + strteq r8, [r1], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 180ec <__cxa_atexit@plt+0xaeb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - ldrbeq r2, [r2], #-1204 @ 0xfffffb4c │ │ │ │ - strteq r7, [r1], #-1440 @ 0xfffffa60 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + ldrbeq r3, [r2], #-1188 @ 0xfffffb5c │ │ │ │ + strteq r8, [r1], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18178 <__cxa_atexit@plt+0xaf40> │ │ │ │ ldr r2, [pc, #112] @ 18180 <__cxa_atexit@plt+0xaf48> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -11215,44 +11215,44 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1818c <__cxa_atexit@plt+0xaf54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq r2, [r2], #-1152 @ 0xfffffb80 │ │ │ │ - strteq r7, [r1], #-596 @ 0xfffffdac │ │ │ │ - strteq r7, [r1], #-584 @ 0xfffffdb8 │ │ │ │ - strteq r7, [r1], #-600 @ 0xfffffda8 │ │ │ │ - strteq r7, [r1], #-588 @ 0xfffffdb4 │ │ │ │ - strteq r7, [r1], #-1272 @ 0xfffffb08 │ │ │ │ + ldrbeq r3, [r2], #-1136 @ 0xfffffb90 │ │ │ │ + strteq r8, [r1], #-596 @ 0xfffffdac │ │ │ │ + strteq r8, [r1], #-584 @ 0xfffffdb8 │ │ │ │ + strteq r8, [r1], #-600 @ 0xfffffda8 │ │ │ │ + strteq r8, [r1], #-588 @ 0xfffffdb4 │ │ │ │ + strteq r8, [r1], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 181d0 <__cxa_atexit@plt+0xaf98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 181d4 <__cxa_atexit@plt+0xaf9c> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strteq r7, [r1], #-508 @ 0xfffffe04 │ │ │ │ - strteq r7, [r1], #-520 @ 0xfffffdf8 │ │ │ │ - strteq r7, [r1], #-628 @ 0xfffffd8c │ │ │ │ + strteq r8, [r1], #-508 @ 0xfffffe04 │ │ │ │ + strteq r8, [r1], #-520 @ 0xfffffdf8 │ │ │ │ + strteq r8, [r1], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 181f4 <__cxa_atexit@plt+0xafbc> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r7, [r1], #-612 @ 0xfffffd9c │ │ │ │ - strteq r7, [r1], #-596 @ 0xfffffdac │ │ │ │ + strteq r8, [r1], #-612 @ 0xfffffd9c │ │ │ │ + strteq r8, [r1], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18238 <__cxa_atexit@plt+0xb000> │ │ │ │ @@ -11265,16 +11265,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r0, #53760 @ 0xd200 │ │ │ │ - strteq r7, [r1], #-508 @ 0xfffffe04 │ │ │ │ + mvnseq r1, #-2147483612 @ 0x80000024 │ │ │ │ + strteq r8, [r1], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1828c <__cxa_atexit@plt+0xb054> │ │ │ │ @@ -11286,15 +11286,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strteq r7, [r1], #-428 @ 0xfffffe54 │ │ │ │ + strteq r8, [r1], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 182e8 <__cxa_atexit@plt+0xb0b0> │ │ │ │ @@ -11309,16 +11309,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvnseq r0, #50944 @ 0xc700 │ │ │ │ - strteq r7, [r1], #-332 @ 0xfffffeb4 │ │ │ │ + mvnseq r1, #-1073741791 @ 0xc0000021 │ │ │ │ + strteq r8, [r1], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18344 <__cxa_atexit@plt+0xb10c> │ │ │ │ @@ -11332,15 +11332,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strteq r7, [r1], #-244 @ 0xffffff0c │ │ │ │ + strteq r8, [r1], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 183cc <__cxa_atexit@plt+0xb194> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -11370,16 +11370,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strteq r7, [r1], #-164 @ 0xffffff5c │ │ │ │ - strteq r7, [r1], #-88 @ 0xffffffa8 │ │ │ │ + strteq r8, [r1], #-164 @ 0xffffff5c │ │ │ │ + strteq r8, [r1], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18424 <__cxa_atexit@plt+0xb1ec> │ │ │ │ ldr r3, [pc, #40] @ 1843c <__cxa_atexit@plt+0xb204> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11388,29 +11388,29 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011f4 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r8, [pc, #12] @ 18438 <__cxa_atexit@plt+0xb200> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #204, 20 @ 0xcc000 │ │ │ │ + mvnseq r0, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r7, [r1], #-12 │ │ │ │ + strteq r8, [r1], #-12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 18468 <__cxa_atexit@plt+0xb230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 1846c <__cxa_atexit@plt+0xb234> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b 4011fc <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r6, [r1], #-4088 @ 0xfffff008 │ │ │ │ - strteq r6, [r1], #-4060 @ 0xfffff024 │ │ │ │ + strteq r7, [r1], #-4088 @ 0xfffff008 │ │ │ │ + strteq r7, [r1], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -11437,17 +11437,17 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #28, 20 @ 0x1c000 │ │ │ │ + mvnseq r0, #220, 28 @ 0xdc0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strteq r6, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ + strteq r7, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1857c <__cxa_atexit@plt+0xb344> │ │ │ │ @@ -11466,35 +11466,35 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 18574 <__cxa_atexit@plt+0xb33c> │ │ │ │ ldr r3, [pc, #48] @ 18594 <__cxa_atexit@plt+0xb35c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r2, [r2], #-88 @ 0xffffffa8 │ │ │ │ + ldrbeq r3, [r2], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strteq r6, [r1], #-3764 @ 0xfffff14c │ │ │ │ + strteq r7, [r1], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 185bc <__cxa_atexit@plt+0xb384> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strteq r6, [r1], #-3724 @ 0xfffff174 │ │ │ │ + strteq r7, [r1], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18614 <__cxa_atexit@plt+0xb3dc> │ │ │ │ @@ -11511,25 +11511,25 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - strteq r6, [r1], #-3972 @ 0xfffff07c │ │ │ │ + strteq r7, [r1], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 18648 <__cxa_atexit@plt+0xb410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - ldrbeq r1, [r2], #-3928 @ 0xfffff0a8 │ │ │ │ - strteq r6, [r1], #-3832 @ 0xfffff108 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + ldrbeq r2, [r2], #-3912 @ 0xfffff0b8 │ │ │ │ + strteq r7, [r1], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18688 <__cxa_atexit@plt+0xb450> │ │ │ │ ldr r9, [pc, #36] @ 18690 <__cxa_atexit@plt+0xb458> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -11538,16 +11538,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r6, [r1], #-3808 @ 0xfffff120 │ │ │ │ - ldrbeq r1, [r2], #-3876 @ 0xfffff0dc │ │ │ │ + strteq r7, [r1], #-3808 @ 0xfffff120 │ │ │ │ + ldrbeq r2, [r2], #-3860 @ 0xfffff0ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186cc <__cxa_atexit@plt+0xb494> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -11555,30 +11555,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 18720 <__cxa_atexit@plt+0xb4e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r2], #-3808 @ 0xfffff120 │ │ │ │ + ldrbeq r2, [r2], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18708 <__cxa_atexit@plt+0xb4d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 18710 <__cxa_atexit@plt+0xb4d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + b 40128c <__cxa_atexit@plt+0x3f4054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r2], #-3748 @ 0xfffff15c │ │ │ │ + ldrbeq r2, [r2], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 187d8 <__cxa_atexit@plt+0xb5a0> │ │ │ │ ldr r3, [pc, #196] @ 187f8 <__cxa_atexit@plt+0xb5c0> │ │ │ │ @@ -11631,15 +11631,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldrbeq r1, [r2], #-3624 @ 0xfffff1d8 │ │ │ │ + ldrbeq r2, [r2], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18884 <__cxa_atexit@plt+0xb64c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -11674,15 +11674,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldrbeq r1, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ + ldrbeq r2, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 188f0 <__cxa_atexit@plt+0xb6b8> │ │ │ │ ldr r2, [pc, #60] @ 1890c <__cxa_atexit@plt+0xb6d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -11697,33 +11697,33 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18910 <__cxa_atexit@plt+0xb6d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r2], #-3276 @ 0xfffff334 │ │ │ │ - strteq r6, [r1], #-2776 @ 0xfffff528 │ │ │ │ - strteq r6, [r1], #-3084 @ 0xfffff3f4 │ │ │ │ + ldrbeq r2, [r2], #-3260 @ 0xfffff344 │ │ │ │ + strteq r7, [r1], #-2776 @ 0xfffff528 │ │ │ │ + strteq r7, [r1], #-3084 @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18948 <__cxa_atexit@plt+0xb710> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 18950 <__cxa_atexit@plt+0xb718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16c08 <__cxa_atexit@plt+0x99d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r2], #-3172 @ 0xfffff39c │ │ │ │ - strteq r6, [r1], #-3172 @ 0xfffff39c │ │ │ │ + ldrbeq r2, [r2], #-3156 @ 0xfffff3ac │ │ │ │ + strteq r7, [r1], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 189a0 <__cxa_atexit@plt+0xb768> │ │ │ │ ldr r2, [pc, #52] @ 189a8 <__cxa_atexit@plt+0xb770> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -11733,20 +11733,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 189b0 <__cxa_atexit@plt+0xb778> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq r1, [r2], #-3100 @ 0xfffff3e4 │ │ │ │ - ldrbeq r1, [r2], #-3116 @ 0xfffff3d4 │ │ │ │ + ldrbeq r2, [r2], #-3084 @ 0xfffff3f4 │ │ │ │ + ldrbeq r2, [r2], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 189e8 <__cxa_atexit@plt+0xb7b0> │ │ │ │ @@ -11754,16 +11754,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r1, [r2], #-3028 @ 0xfffff42c │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r2, [r2], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18a54 <__cxa_atexit@plt+0xb81c> │ │ │ │ ldr lr, [pc, #72] @ 18a5c <__cxa_atexit@plt+0xb824> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -11782,23 +11782,23 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r1, [r2], #-2936 @ 0xfffff488 │ │ │ │ + ldrbeq r2, [r2], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ b 18720 <__cxa_atexit@plt+0xb4e8> │ │ │ │ - strteq r6, [r1], #-2884 @ 0xfffff4bc │ │ │ │ + strteq r7, [r1], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18b1c <__cxa_atexit@plt+0xb8e4> │ │ │ │ ldr lr, [pc, #148] @ 18b34 <__cxa_atexit@plt+0xb8fc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -11824,30 +11824,30 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r5, [pc, #64] @ 18b40 <__cxa_atexit@plt+0xb908> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbeq r1, [r2], #-2796 @ 0xfffff514 │ │ │ │ + ldrbeq r2, [r2], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ - ldrbeq r1, [r2], #-2752 @ 0xfffff540 │ │ │ │ - strteq r6, [r1], #-2688 @ 0xfffff580 │ │ │ │ + ldrbeq r2, [r2], #-2736 @ 0xfffff550 │ │ │ │ + strteq r7, [r1], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11861,30 +11861,30 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r7} │ │ │ │ ldr r5, [pc, #32] @ 18bb4 <__cxa_atexit@plt+0xb97c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - ldrbeq r1, [r2], #-2604 @ 0xfffff5d4 │ │ │ │ - strteq r6, [r1], #-2468 @ 0xfffff65c │ │ │ │ + ldrbeq r2, [r2], #-2588 @ 0xfffff5e4 │ │ │ │ + strteq r7, [r1], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 18bd4 <__cxa_atexit@plt+0xb99c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r6, [r1], #-2452 @ 0xfffff66c │ │ │ │ - strteq r6, [r1], #-2436 @ 0xfffff67c │ │ │ │ + strteq r7, [r1], #-2452 @ 0xfffff66c │ │ │ │ + strteq r7, [r1], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18c34 <__cxa_atexit@plt+0xb9fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11907,16 +11907,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r0, #108, 6 @ 0xb0000001 │ │ │ │ - ldrbeq r1, [r2], #-2432 @ 0xfffff680 │ │ │ │ + mvnseq r0, #44, 16 @ 0x2c0000 │ │ │ │ + ldrbeq r2, [r2], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 18d28 <__cxa_atexit@plt+0xbaf0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -11941,30 +11941,30 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - mvnseq r0, #1879048206 @ 0x7000000e │ │ │ │ + mvnseq r0, #43778048 @ 0x29c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18d10 <__cxa_atexit@plt+0xbad8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 18d18 <__cxa_atexit@plt+0xbae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + b 40128c <__cxa_atexit@plt+0x3f4054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r2], #-2204 @ 0xfffff764 │ │ │ │ + ldrbeq r2, [r2], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 18da8 <__cxa_atexit@plt+0xbb70> │ │ │ │ @@ -12044,15 +12044,15 @@ │ │ │ │ str r1, [sl, #4]! │ │ │ │ str r0, [sl, #24] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 18ebc <__cxa_atexit@plt+0xbc84> │ │ │ │ ldr r1, [pc, #56] @ 18ec8 <__cxa_atexit@plt+0xbc90> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #52] @ 18ecc <__cxa_atexit@plt+0xbc94> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -12065,18 +12065,18 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - mvnseq r0, #-1073741823 @ 0xc0000001 │ │ │ │ + mvnseq r0, #834666496 @ 0x31c00000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strteq r6, [r1], #-1668 @ 0xfffff97c │ │ │ │ + strteq r7, [r1], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f28 <__cxa_atexit@plt+0xbcf0> │ │ │ │ @@ -12094,15 +12094,15 @@ │ │ │ │ b 18d28 <__cxa_atexit@plt+0xbaf0> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strteq r6, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ + strteq r7, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18f88 <__cxa_atexit@plt+0xbd50> │ │ │ │ @@ -12117,16 +12117,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - mvnseq r0, #39 @ 0x27 │ │ │ │ - strteq r6, [r1], #-1468 @ 0xfffffa44 │ │ │ │ + mvnseq r0, #-419430400 @ 0xe7000000 │ │ │ │ + strteq r7, [r1], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18ffc <__cxa_atexit@plt+0xbdc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12149,15 +12149,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrbeq r1, [r2], #-1472 @ 0xfffffa40 │ │ │ │ + ldrbeq r2, [r2], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19074 <__cxa_atexit@plt+0xbe3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -12178,17 +12178,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r2], #-1356 @ 0xfffffab4 │ │ │ │ - ldrbeq r1, [r2], #-1360 @ 0xfffffab0 │ │ │ │ - strteq r6, [r1], #-1320 @ 0xfffffad8 │ │ │ │ + ldrbeq r2, [r2], #-1340 @ 0xfffffac4 │ │ │ │ + ldrbeq r2, [r2], #-1344 @ 0xfffffac0 │ │ │ │ + strteq r7, [r1], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 190f0 <__cxa_atexit@plt+0xbeb8> │ │ │ │ @@ -12201,21 +12201,21 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 19100 <__cxa_atexit@plt+0xbec8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrbeq r1, [r2], #-1244 @ 0xfffffb24 │ │ │ │ - strteq r6, [r1], #-1216 @ 0xfffffb40 │ │ │ │ + ldrbeq r2, [r2], #-1228 @ 0xfffffb34 │ │ │ │ + strteq r7, [r1], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 191f4 <__cxa_atexit@plt+0xbfbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #112 @ 0x70 │ │ │ │ @@ -12276,23 +12276,23 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r1, [r2], #-948 @ 0xfffffc4c │ │ │ │ + ldrbeq r2, [r2], #-932 @ 0xfffffc5c │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - ldrbeq r1, [r2], #-1084 @ 0xfffffbc4 │ │ │ │ - ldrbeq r1, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - strteq r6, [r1], #-908 @ 0xfffffc74 │ │ │ │ + ldrbeq r2, [r2], #-1068 @ 0xfffffbd4 │ │ │ │ + ldrbeq r2, [r2], #-996 @ 0xfffffc1c │ │ │ │ + strteq r7, [r1], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 192d8 <__cxa_atexit@plt+0xc0a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -12323,39 +12323,39 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ ldr r5, [pc, #68] @ 19310 <__cxa_atexit@plt+0xc0d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldrbeq r1, [r2], #-808 @ 0xfffffcd8 │ │ │ │ + ldrbeq r2, [r2], #-792 @ 0xfffffce8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - ldrbeq r1, [r2], #-756 @ 0xfffffd0c │ │ │ │ - strteq r6, [r1], #-540 @ 0xfffffde4 │ │ │ │ + ldrbeq r2, [r2], #-740 @ 0xfffffd1c │ │ │ │ + strteq r7, [r1], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 19330 <__cxa_atexit@plt+0xc0f8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r6, [r1], #-524 @ 0xfffffdf4 │ │ │ │ - strteq r6, [r1], #-508 @ 0xfffffe04 │ │ │ │ + strteq r7, [r1], #-524 @ 0xfffffdf4 │ │ │ │ + strteq r7, [r1], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19390 <__cxa_atexit@plt+0xc158> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12378,17 +12378,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq pc, #23040 @ 0x5a00 │ │ │ │ - ldrbeq r1, [r2], #-548 @ 0xfffffddc │ │ │ │ - strteq r6, [r1], #-540 @ 0xfffffde4 │ │ │ │ + mvnseq r0, #-2147483642 @ 0x80000006 │ │ │ │ + ldrbeq r2, [r2], #-532 @ 0xfffffdec │ │ │ │ + strteq r7, [r1], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 194c0 <__cxa_atexit@plt+0xc288> │ │ │ │ @@ -12445,50 +12445,50 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ ldr r1, [pc, #76] @ 194fc <__cxa_atexit@plt+0xc2c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, r3 │ │ │ │ b 194d0 <__cxa_atexit@plt+0xc298> │ │ │ │ mov r5, #108 @ 0x6c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ - ldrbeq r1, [r2], #-420 @ 0xfffffe5c │ │ │ │ - ldrbeq r1, [r2], #-392 @ 0xfffffe78 │ │ │ │ + ldrbeq r2, [r2], #-404 @ 0xfffffe6c │ │ │ │ + ldrbeq r2, [r2], #-376 @ 0xfffffe88 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ - ldrbeq r1, [r2], #-348 @ 0xfffffea4 │ │ │ │ - strteq r5, [r1], #-3908 @ 0xfffff0bc │ │ │ │ - strteq r5, [r1], #-3904 @ 0xfffff0c0 │ │ │ │ - strteq r6, [r1], #-168 @ 0xffffff58 │ │ │ │ + ldrbeq r2, [r2], #-332 @ 0xfffffeb4 │ │ │ │ + strteq r6, [r1], #-3908 @ 0xfffff0bc │ │ │ │ + strteq r6, [r1], #-3904 @ 0xfffff0c0 │ │ │ │ + strteq r7, [r1], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 19524 <__cxa_atexit@plt+0xc2ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - ldrbeq r1, [r2], #-124 @ 0xffffff84 │ │ │ │ - strteq r6, [r1], #-72 @ 0xffffffb8 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + ldrbeq r2, [r2], #-108 @ 0xffffff94 │ │ │ │ + strteq r7, [r1], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 19544 <__cxa_atexit@plt+0xc30c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r6, [r1], #-56 @ 0xffffffc8 │ │ │ │ - strteq r6, [r1], #-40 @ 0xffffffd8 │ │ │ │ + strteq r7, [r1], #-56 @ 0xffffffc8 │ │ │ │ + strteq r7, [r1], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195a4 <__cxa_atexit@plt+0xc36c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12511,17 +12511,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq pc, #144, 20 @ 0x90000 │ │ │ │ - ldrbeq r1, [r2], #-16 │ │ │ │ - strteq r5, [r1], #-4076 @ 0xfffff014 │ │ │ │ + mvnseq pc, #80, 30 @ 0x140 │ │ │ │ + ldrbeq r2, [r2], #-0 │ │ │ │ + strteq r6, [r1], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19618 <__cxa_atexit@plt+0xc3e0> │ │ │ │ ldr r2, [pc, #52] @ 19620 <__cxa_atexit@plt+0xc3e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -12531,20 +12531,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 19628 <__cxa_atexit@plt+0xc3f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq r0, [r2], #-4004 @ 0xfffff05c │ │ │ │ - ldrbeq r0, [r2], #-4020 @ 0xfffff04c │ │ │ │ + ldrbeq r1, [r2], #-3988 @ 0xfffff06c │ │ │ │ + ldrbeq r1, [r2], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19660 <__cxa_atexit@plt+0xc428> │ │ │ │ @@ -12552,16 +12552,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r0, [r2], #-3932 @ 0xfffff0a4 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r1, [r2], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 196cc <__cxa_atexit@plt+0xc494> │ │ │ │ ldr lr, [pc, #72] @ 196d4 <__cxa_atexit@plt+0xc49c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -12580,23 +12580,23 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r0, [r2], #-3840 @ 0xfffff100 │ │ │ │ + ldrbeq r1, [r2], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ b 18720 <__cxa_atexit@plt+0xb4e8> │ │ │ │ - strteq r5, [r1], #-3832 @ 0xfffff108 │ │ │ │ + strteq r6, [r1], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 19784 <__cxa_atexit@plt+0xc54c> │ │ │ │ ldr lr, [pc, #132] @ 197a0 <__cxa_atexit@plt+0xc568> │ │ │ │ @@ -12619,30 +12619,30 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r2] │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #64] @ 197ac <__cxa_atexit@plt+0xc574> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq r0, [r2], #-3696 @ 0xfffff190 │ │ │ │ + ldrbeq r1, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ - ldrbeq r0, [r2], #-3668 @ 0xfffff1ac │ │ │ │ - strteq r5, [r1], #-3648 @ 0xfffff1c0 │ │ │ │ + ldrbeq r1, [r2], #-3652 @ 0xfffff1bc │ │ │ │ + strteq r6, [r1], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -12652,30 +12652,30 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ ldr r5, [pc, #32] @ 19810 <__cxa_atexit@plt+0xc5d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - ldrbeq r0, [r2], #-3536 @ 0xfffff230 │ │ │ │ - strteq r5, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ + ldrbeq r1, [r2], #-3520 @ 0xfffff240 │ │ │ │ + strteq r6, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 19830 <__cxa_atexit@plt+0xc5f8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r5, [r1], #-3384 @ 0xfffff2c8 │ │ │ │ - strteq r5, [r1], #-3368 @ 0xfffff2d8 │ │ │ │ + strteq r6, [r1], #-3384 @ 0xfffff2c8 │ │ │ │ + strteq r6, [r1], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19890 <__cxa_atexit@plt+0xc658> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12698,25 +12698,25 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq pc, #147849216 @ 0x8d00000 │ │ │ │ - ldrbeq r0, [r2], #-3364 @ 0xfffff2dc │ │ │ │ - strteq r5, [r1], #-3296 @ 0xfffff320 │ │ │ │ + mvnseq pc, #78848 @ 0x13400 │ │ │ │ + ldrbeq r1, [r2], #-3348 @ 0xfffff2ec │ │ │ │ + strteq r6, [r1], #-3296 @ 0xfffff320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 198d4 <__cxa_atexit@plt+0xc69c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r5, [r1], #-3280 @ 0xfffff330 │ │ │ │ - strteq r5, [r1], #-3264 @ 0xfffff340 │ │ │ │ + strteq r6, [r1], #-3280 @ 0xfffff330 │ │ │ │ + strteq r6, [r1], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19934 <__cxa_atexit@plt+0xc6fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12739,17 +12739,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq pc, #23068672 @ 0x1600000 │ │ │ │ - ldrbeq r0, [r2], #-3200 @ 0xfffff380 │ │ │ │ - strteq r5, [r1], #-3216 @ 0xfffff370 │ │ │ │ + mvnseq pc, #876544 @ 0xd6000 │ │ │ │ + ldrbeq r1, [r2], #-3184 @ 0xfffff390 │ │ │ │ + strteq r6, [r1], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199a4 <__cxa_atexit@plt+0xc76c> │ │ │ │ @@ -12758,21 +12758,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [pc, #28] @ 199b4 <__cxa_atexit@plt+0xc77c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq r0, [r2], #-3112 @ 0xfffff3d8 │ │ │ │ - strteq r5, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ + ldrbeq r1, [r2], #-3096 @ 0xfffff3e8 │ │ │ │ + strteq r6, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19aa4 <__cxa_atexit@plt+0xc86c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #116 @ 0x74 │ │ │ │ @@ -12832,23 +12832,23 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r2], #-2820 @ 0xfffff4fc │ │ │ │ + ldrbeq r1, [r2], #-2804 @ 0xfffff50c │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrbeq r0, [r2], #-2968 @ 0xfffff468 │ │ │ │ + ldrbeq r1, [r2], #-2952 @ 0xfffff478 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - ldrbeq r0, [r2], #-2952 @ 0xfffff478 │ │ │ │ + ldrbeq r1, [r2], #-2936 @ 0xfffff488 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strteq r5, [r1], #-2824 @ 0xfffff4f8 │ │ │ │ + strteq r6, [r1], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19b6c <__cxa_atexit@plt+0xc934> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -12872,39 +12872,39 @@ │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r5, [pc, #68] @ 19ba4 <__cxa_atexit@plt+0xc96c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldrbeq r0, [r2], #-2680 @ 0xfffff588 │ │ │ │ + ldrbeq r1, [r2], #-2664 @ 0xfffff598 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldrbeq r0, [r2], #-2656 @ 0xfffff5a0 │ │ │ │ - strteq r5, [r1], #-2524 @ 0xfffff624 │ │ │ │ + ldrbeq r1, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ + strteq r6, [r1], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 19bc4 <__cxa_atexit@plt+0xc98c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - strteq r5, [r1], #-2508 @ 0xfffff634 │ │ │ │ - strteq r5, [r1], #-2492 @ 0xfffff644 │ │ │ │ + strteq r6, [r1], #-2508 @ 0xfffff634 │ │ │ │ + strteq r6, [r1], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19c24 <__cxa_atexit@plt+0xc9ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12927,17 +12927,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq pc, #402653187 @ 0x18000003 │ │ │ │ - ldrbeq r0, [r2], #-2448 @ 0xfffff670 │ │ │ │ - strteq r5, [r1], #-2488 @ 0xfffff648 │ │ │ │ + mvnseq pc, #8781824 @ 0x860000 │ │ │ │ + ldrbeq r1, [r2], #-2432 @ 0xfffff680 │ │ │ │ + strteq r6, [r1], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -12993,41 +12993,41 @@ │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ ldr r2, [pc, #80] @ 19d8c <__cxa_atexit@plt+0xcb54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov fp, ip │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, r3 │ │ │ │ b 19d60 <__cxa_atexit@plt+0xcb28> │ │ │ │ mov r5, #100 @ 0x64 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldrbeq r0, [r2], #-2316 @ 0xfffff6f4 │ │ │ │ - ldrbeq r0, [r2], #-2280 @ 0xfffff718 │ │ │ │ + ldrbeq r1, [r2], #-2300 @ 0xfffff704 │ │ │ │ + ldrbeq r1, [r2], #-2264 @ 0xfffff728 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - ldrbeq r0, [r2], #-2260 @ 0xfffff72c │ │ │ │ - strteq r5, [r1], #-1820 @ 0xfffff8e4 │ │ │ │ - strteq r5, [r1], #-1812 @ 0xfffff8ec │ │ │ │ - strteq r5, [r1], #-1776 @ 0xfffff910 │ │ │ │ - strteq r5, [r1], #-2072 @ 0xfffff7e8 │ │ │ │ + ldrbeq r1, [r2], #-2244 @ 0xfffff73c │ │ │ │ + strteq r6, [r1], #-1820 @ 0xfffff8e4 │ │ │ │ + strteq r6, [r1], #-1812 @ 0xfffff8ec │ │ │ │ + strteq r6, [r1], #-1776 @ 0xfffff910 │ │ │ │ + strteq r6, [r1], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 19db4 <__cxa_atexit@plt+0xcb7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - ldrbeq r0, [r2], #-2028 @ 0xfffff814 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + ldrbeq r1, [r2], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19e20 <__cxa_atexit@plt+0xcbe8> │ │ │ │ @@ -13055,20 +13055,20 @@ │ │ │ │ b 19e34 <__cxa_atexit@plt+0xcbfc> │ │ │ │ ldr r7, [pc, #16] @ 19e44 <__cxa_atexit@plt+0xcc0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strteq r5, [r1], #-984 @ 0xfffffc28 │ │ │ │ - strteq r5, [r1], #-2292 @ 0xfffff70c │ │ │ │ + strteq r6, [r1], #-984 @ 0xfffffc28 │ │ │ │ + strteq r6, [r1], #-2292 @ 0xfffff70c │ │ │ │ @ instruction: 0xffffc158 │ │ │ │ - ldrbeq r0, [r2], #-1948 @ 0xfffff864 │ │ │ │ - ldrbeq r0, [r2], #-1940 @ 0xfffff86c │ │ │ │ - strteq r5, [r1], #-2220 @ 0xfffff754 │ │ │ │ + ldrbeq r1, [r2], #-1932 @ 0xfffff874 │ │ │ │ + ldrbeq r1, [r2], #-1924 @ 0xfffff87c │ │ │ │ + strteq r6, [r1], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19ea8 <__cxa_atexit@plt+0xcc70> │ │ │ │ @@ -13079,31 +13079,31 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 19ebc <__cxa_atexit@plt+0xcc84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40128c <__cxa_atexit@plt+0x3f4054> │ │ │ │ + b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffd07c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq r0, [r2], #-1832 @ 0xfffff8d8 │ │ │ │ - strteq r5, [r1], #-2100 @ 0xfffff7cc │ │ │ │ + ldrbeq r1, [r2], #-1816 @ 0xfffff8e8 │ │ │ │ + strteq r6, [r1], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 19ee0 <__cxa_atexit@plt+0xcca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + b 4012a4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r5, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ + strteq r6, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f50 <__cxa_atexit@plt+0xcd18> │ │ │ │ @@ -13121,45 +13121,45 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ ldr r3, [pc, #36] @ 19f68 <__cxa_atexit@plt+0xcd30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffd758 │ │ │ │ @ instruction: 0xffffda2c │ │ │ │ - ldrbeq r0, [r2], #-1672 @ 0xfffff978 │ │ │ │ - strteq r5, [r1], #-1896 @ 0xfffff898 │ │ │ │ + ldrbeq r1, [r2], #-1656 @ 0xfffff988 │ │ │ │ + strteq r6, [r1], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 19f98 <__cxa_atexit@plt+0xcd60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 19f9c <__cxa_atexit@plt+0xcd64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40128c <__cxa_atexit@plt+0x3f4054> │ │ │ │ + b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r0, [r2], #-1592 @ 0xfffff9c8 │ │ │ │ - strteq r5, [r1], #-1844 @ 0xfffff8cc │ │ │ │ + ldrbeq r1, [r2], #-1576 @ 0xfffff9d8 │ │ │ │ + strteq r6, [r1], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 19fc0 <__cxa_atexit@plt+0xcd88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + b 4012a4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r5, [r1], #-1808 @ 0xfffff8f0 │ │ │ │ + strteq r6, [r1], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a030 <__cxa_atexit@plt+0xcdf8> │ │ │ │ @@ -13177,47 +13177,47 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ ldr r3, [pc, #36] @ 1a048 <__cxa_atexit@plt+0xce10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffde90 │ │ │ │ @ instruction: 0xffffe0d4 │ │ │ │ - ldrbeq r0, [r2], #-1448 @ 0xfffffa58 │ │ │ │ - strteq r5, [r1], #-1620 @ 0xfffff9ac │ │ │ │ + ldrbeq r1, [r2], #-1432 @ 0xfffffa68 │ │ │ │ + strteq r6, [r1], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1a07c <__cxa_atexit@plt+0xce44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #24] @ 1a080 <__cxa_atexit@plt+0xce48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a084 <__cxa_atexit@plt+0xce4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq r5, [r1], #-832 @ 0xfffffcc0 │ │ │ │ - ldrbeq r0, [r2], #-1332 @ 0xfffffacc │ │ │ │ - strteq r5, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ + strteq r6, [r1], #-832 @ 0xfffffcc0 │ │ │ │ + ldrbeq r1, [r2], #-1316 @ 0xfffffadc │ │ │ │ + strteq r6, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a0a8 <__cxa_atexit@plt+0xce70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r5, [r1], #-1524 @ 0xfffffa0c │ │ │ │ + strteq r6, [r1], #-1524 @ 0xfffffa0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1a0fc <__cxa_atexit@plt+0xcec4> │ │ │ │ @@ -13228,31 +13228,31 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 1a110 <__cxa_atexit@plt+0xced8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40128c <__cxa_atexit@plt+0x3f4054> │ │ │ │ + b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq r0, [r2], #-1236 @ 0xfffffb2c │ │ │ │ - strteq r5, [r1], #-1388 @ 0xfffffa94 │ │ │ │ + ldrbeq r1, [r2], #-1220 @ 0xfffffb3c │ │ │ │ + strteq r6, [r1], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a134 <__cxa_atexit@plt+0xcefc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + b 4012a4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r5, [r1], #-1336 @ 0xfffffac8 │ │ │ │ + strteq r6, [r1], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a1b0 <__cxa_atexit@plt+0xcf78> │ │ │ │ @@ -13273,23 +13273,23 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ str r3, [r3, #28] │ │ │ │ ldr r3, [pc, #36] @ 1a1c8 <__cxa_atexit@plt+0xcf90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe3a4 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ - ldrbeq r0, [r2], #-1064 @ 0xfffffbd8 │ │ │ │ - strteq r5, [r1], #-1168 @ 0xfffffb70 │ │ │ │ + ldrbeq r1, [r2], #-1048 @ 0xfffffbe8 │ │ │ │ + strteq r6, [r1], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a26c <__cxa_atexit@plt+0xd034> │ │ │ │ @@ -13320,25 +13320,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r3, [pc, #44] @ 1a28c <__cxa_atexit@plt+0xd054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffe458 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ @ instruction: 0xfffff19c │ │ │ │ @ instruction: 0xffffe4cc │ │ │ │ - ldrbeq r0, [r2], #-876 @ 0xfffffc94 │ │ │ │ - strteq r5, [r1], #-948 @ 0xfffffc4c │ │ │ │ + ldrbeq r1, [r2], #-860 @ 0xfffffca4 │ │ │ │ + strteq r6, [r1], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1a2e4 <__cxa_atexit@plt+0xd0ac> │ │ │ │ @@ -13356,25 +13356,25 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff290 │ │ │ │ - ldrbeq r0, [r2], #-716 @ 0xfffffd34 │ │ │ │ - strteq r5, [r1], #-824 @ 0xfffffcc8 │ │ │ │ + ldrbeq r1, [r2], #-700 @ 0xfffffd44 │ │ │ │ + strteq r6, [r1], #-824 @ 0xfffffcc8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a31c <__cxa_atexit@plt+0xd0e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r5, [r1], #-768 @ 0xfffffd00 │ │ │ │ + strteq r6, [r1], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 1a3d4 <__cxa_atexit@plt+0xd19c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1a35c <__cxa_atexit@plt+0xd124> │ │ │ │ @@ -13406,25 +13406,25 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ ldr r6, [pc, #52] @ 1a3e4 <__cxa_atexit@plt+0xd1ac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrbeq r0, [r2], #-640 @ 0xfffffd80 │ │ │ │ + ldrbeq r1, [r2], #-624 @ 0xfffffd90 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - ldrbeq r0, [r2], #-540 @ 0xfffffde4 │ │ │ │ - strteq r5, [r1], #-568 @ 0xfffffdc8 │ │ │ │ + ldrbeq r1, [r2], #-524 @ 0xfffffdf4 │ │ │ │ + strteq r6, [r1], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a414 <__cxa_atexit@plt+0xd1dc> │ │ │ │ ldr r7, [pc, #124] @ 1a484 <__cxa_atexit@plt+0xd24c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -13450,24 +13450,24 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ ldr r6, [pc, #48] @ 1a490 <__cxa_atexit@plt+0xd258> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r2], #-456 @ 0xfffffe38 │ │ │ │ + ldrbeq r1, [r2], #-440 @ 0xfffffe48 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ - ldrbeq r0, [r2], #-364 @ 0xfffffe94 │ │ │ │ - strteq r5, [r1], #-636 @ 0xfffffd84 │ │ │ │ + ldrbeq r1, [r2], #-348 @ 0xfffffea4 │ │ │ │ + strteq r6, [r1], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a534 <__cxa_atexit@plt+0xd2fc> │ │ │ │ ldr r3, [pc, #172] @ 1a564 <__cxa_atexit@plt+0xd32c> │ │ │ │ @@ -13512,21 +13512,21 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strteq r5, [r1], #-464 @ 0xfffffe30 │ │ │ │ - strteq r5, [r1], #-496 @ 0xfffffe10 │ │ │ │ + strteq r6, [r1], #-464 @ 0xfffffe30 │ │ │ │ + strteq r6, [r1], #-496 @ 0xfffffe10 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xffffba64 │ │ │ │ - ldrbeq r0, [r2], #-156 @ 0xffffff64 │ │ │ │ - ldrbeq r0, [r2], #-148 @ 0xffffff6c │ │ │ │ - strteq r5, [r1], #-404 @ 0xfffffe6c │ │ │ │ + ldrbeq r1, [r2], #-140 @ 0xffffff74 │ │ │ │ + ldrbeq r1, [r2], #-132 @ 0xffffff7c │ │ │ │ + strteq r6, [r1], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -13551,18 +13551,18 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xffffb99c │ │ │ │ - ldrbeq pc, [r1], #-4056 @ 0xfffff028 @ │ │ │ │ - ldrbeq pc, [r1], #-4048 @ 0xfffff030 @ │ │ │ │ - strteq r5, [r1], #-308 @ 0xfffffecc │ │ │ │ - strteq r5, [r1], #-340 @ 0xfffffeac │ │ │ │ + ldrbeq r0, [r2], #-4040 @ 0xfffff038 │ │ │ │ + ldrbeq r0, [r2], #-4032 @ 0xfffff040 │ │ │ │ + strteq r6, [r1], #-308 @ 0xfffffecc │ │ │ │ + strteq r6, [r1], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a670 <__cxa_atexit@plt+0xd438> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -13575,23 +13575,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a680 <__cxa_atexit@plt+0xd448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r5, [r1], #-276 @ 0xfffffeec │ │ │ │ - strteq r4, [r1], #-2484 @ 0xfffff64c │ │ │ │ - ldrbeq pc, [r1], #-3900 @ 0xfffff0c4 @ │ │ │ │ - strteq r5, [r1], #-396 @ 0xfffffe74 │ │ │ │ + strteq r6, [r1], #-276 @ 0xfffffeec │ │ │ │ + strteq r5, [r1], #-2484 @ 0xfffff64c │ │ │ │ + ldrbeq r0, [r2], #-3884 @ 0xfffff0d4 │ │ │ │ + strteq r6, [r1], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a6e4 <__cxa_atexit@plt+0xd4ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -13604,23 +13604,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a6f4 <__cxa_atexit@plt+0xd4bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r5, [r1], #-332 @ 0xfffffeb4 │ │ │ │ - strteq r4, [r1], #-2464 @ 0xfffff660 │ │ │ │ - ldrbeq pc, [r1], #-3784 @ 0xfffff138 @ │ │ │ │ - strteq r5, [r1], #-372 @ 0xfffffe8c │ │ │ │ + strteq r6, [r1], #-332 @ 0xfffffeb4 │ │ │ │ + strteq r5, [r1], #-2464 @ 0xfffff660 │ │ │ │ + ldrbeq r0, [r2], #-3768 @ 0xfffff148 │ │ │ │ + strteq r6, [r1], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a758 <__cxa_atexit@plt+0xd520> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -13633,23 +13633,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a768 <__cxa_atexit@plt+0xd530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r5, [r1], #-308 @ 0xfffffecc │ │ │ │ - strteq r4, [r1], #-2348 @ 0xfffff6d4 │ │ │ │ - ldrbeq pc, [r1], #-3668 @ 0xfffff1ac @ │ │ │ │ - strteq r5, [r1], #-348 @ 0xfffffea4 │ │ │ │ + strteq r6, [r1], #-308 @ 0xfffffecc │ │ │ │ + strteq r5, [r1], #-2348 @ 0xfffff6d4 │ │ │ │ + ldrbeq r0, [r2], #-3652 @ 0xfffff1bc │ │ │ │ + strteq r6, [r1], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a7cc <__cxa_atexit@plt+0xd594> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -13662,23 +13662,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a7dc <__cxa_atexit@plt+0xd5a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r5, [r1], #-284 @ 0xfffffee4 │ │ │ │ - strteq r4, [r1], #-2136 @ 0xfffff7a8 │ │ │ │ - ldrbeq pc, [r1], #-3552 @ 0xfffff220 @ │ │ │ │ - strteq r5, [r1], #-324 @ 0xfffffebc │ │ │ │ + strteq r6, [r1], #-284 @ 0xfffffee4 │ │ │ │ + strteq r5, [r1], #-2136 @ 0xfffff7a8 │ │ │ │ + ldrbeq r0, [r2], #-3536 @ 0xfffff230 │ │ │ │ + strteq r6, [r1], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a840 <__cxa_atexit@plt+0xd608> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -13691,23 +13691,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a850 <__cxa_atexit@plt+0xd618> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r5, [r1], #-260 @ 0xfffffefc │ │ │ │ - strteq r4, [r1], #-2040 @ 0xfffff808 │ │ │ │ - ldrbeq pc, [r1], #-3436 @ 0xfffff294 @ │ │ │ │ - strteq r5, [r1], #-300 @ 0xfffffed4 │ │ │ │ + strteq r6, [r1], #-260 @ 0xfffffefc │ │ │ │ + strteq r5, [r1], #-2040 @ 0xfffff808 │ │ │ │ + ldrbeq r0, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ + strteq r6, [r1], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a8b4 <__cxa_atexit@plt+0xd67c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -13720,23 +13720,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a8c4 <__cxa_atexit@plt+0xd68c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r5, [r1], #-236 @ 0xffffff14 │ │ │ │ - strteq r4, [r1], #-1904 @ 0xfffff890 │ │ │ │ - ldrbeq pc, [r1], #-3320 @ 0xfffff308 @ │ │ │ │ - strteq r5, [r1], #-220 @ 0xffffff24 │ │ │ │ + strteq r6, [r1], #-236 @ 0xffffff14 │ │ │ │ + strteq r5, [r1], #-1904 @ 0xfffff890 │ │ │ │ + ldrbeq r0, [r2], #-3304 @ 0xfffff318 │ │ │ │ + strteq r6, [r1], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a928 <__cxa_atexit@plt+0xd6f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -13749,23 +13749,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a938 <__cxa_atexit@plt+0xd700> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r5, [r1], #-120 @ 0xffffff88 │ │ │ │ - strteq r4, [r1], #-1808 @ 0xfffff8f0 │ │ │ │ - ldrbeq pc, [r1], #-3204 @ 0xfffff37c @ │ │ │ │ - strteq r5, [r1], #-136 @ 0xffffff78 │ │ │ │ + strteq r6, [r1], #-120 @ 0xffffff88 │ │ │ │ + strteq r5, [r1], #-1808 @ 0xfffff8f0 │ │ │ │ + ldrbeq r0, [r2], #-3188 @ 0xfffff38c │ │ │ │ + strteq r6, [r1], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a978 <__cxa_atexit@plt+0xd740> │ │ │ │ @@ -13778,27 +13778,27 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #20] @ 1a994 <__cxa_atexit@plt+0xd75c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq lr, #65536 @ 0x10000 │ │ │ │ - strteq r5, [r1], #-96 @ 0xffffffa0 │ │ │ │ - strteq r5, [r1], #-48 @ 0xffffffd0 │ │ │ │ + mvnseq lr, #49408 @ 0xc100 │ │ │ │ + strteq r6, [r1], #-96 @ 0xffffffa0 │ │ │ │ + strteq r6, [r1], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a9bc <__cxa_atexit@plt+0xd784> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - strteq r4, [r1], #-4040 @ 0xfffff038 │ │ │ │ - strteq r5, [r1], #-28 @ 0xffffffe4 │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + strteq r5, [r1], #-4040 @ 0xfffff038 │ │ │ │ + strteq r6, [r1], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1aa60 <__cxa_atexit@plt+0xd828> │ │ │ │ ldr r3, [pc, #140] @ 1aa70 <__cxa_atexit@plt+0xd838> │ │ │ │ @@ -13835,22 +13835,22 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1aa8c <__cxa_atexit@plt+0xd854> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strteq r4, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ - strteq r4, [r1], #-3904 @ 0xfffff0c0 │ │ │ │ - strteq r4, [r1], #-3968 @ 0xfffff080 │ │ │ │ - strteq r4, [r1], #-3960 @ 0xfffff088 │ │ │ │ + strteq r5, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ + strteq r5, [r1], #-3904 @ 0xfffff0c0 │ │ │ │ + strteq r5, [r1], #-3968 @ 0xfffff080 │ │ │ │ + strteq r5, [r1], #-3960 @ 0xfffff088 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - mvnseq lr, #24379392 @ 0x1740000 │ │ │ │ - strteq r4, [r1], #-3988 @ 0xfffff06c │ │ │ │ - strteq r4, [r1], #-3920 @ 0xfffff0b0 │ │ │ │ + mvnseq lr, #7424 @ 0x1d00 │ │ │ │ + strteq r5, [r1], #-3988 @ 0xfffff06c │ │ │ │ + strteq r5, [r1], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1aad4 <__cxa_atexit@plt+0xd89c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1aaec <__cxa_atexit@plt+0xd8b4> │ │ │ │ @@ -13877,31 +13877,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 1ab34 <__cxa_atexit@plt+0xd8fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - strteq r4, [r1], #-3752 @ 0xfffff158 │ │ │ │ - strteq r4, [r1], #-3740 @ 0xfffff164 │ │ │ │ - strteq r4, [r1], #-3812 @ 0xfffff11c │ │ │ │ - strteq r4, [r1], #-3800 @ 0xfffff128 │ │ │ │ + strteq r5, [r1], #-3752 @ 0xfffff158 │ │ │ │ + strteq r5, [r1], #-3740 @ 0xfffff164 │ │ │ │ + strteq r5, [r1], #-3812 @ 0xfffff11c │ │ │ │ + strteq r5, [r1], #-3800 @ 0xfffff128 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - mvnseq lr, #168820736 @ 0xa100000 │ │ │ │ - strteq r4, [r1], #-3796 @ 0xfffff12c │ │ │ │ - strteq r4, [r1], #-1760 @ 0xfffff920 │ │ │ │ + mvnseq lr, #99328 @ 0x18400 │ │ │ │ + strteq r5, [r1], #-3796 @ 0xfffff12c │ │ │ │ + strteq r5, [r1], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr sl, [pc, #4] @ 1ab58 <__cxa_atexit@plt+0xd920> │ │ │ │ add sl, pc, sl │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ - strteq r4, [r1], #-1740 @ 0xfffff934 │ │ │ │ - strteq r4, [r1], #-1724 @ 0xfffff944 │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strteq r5, [r1], #-1740 @ 0xfffff934 │ │ │ │ + strteq r5, [r1], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1aba4 <__cxa_atexit@plt+0xd96c> │ │ │ │ @@ -13916,16 +13916,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvnseq lr, #-369098752 @ 0xea000000 │ │ │ │ - strteq r4, [r1], #-1628 @ 0xfffff9a4 │ │ │ │ + mvnseq lr, #2785280 @ 0x2a8000 │ │ │ │ + strteq r5, [r1], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ac1c <__cxa_atexit@plt+0xd9e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13949,16 +13949,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrbeq pc, [r1], #-2468 @ 0xfffff65c @ │ │ │ │ - strteq r4, [r1], #-3596 @ 0xfffff1f4 │ │ │ │ + ldrbeq r0, [r2], #-2452 @ 0xfffff66c │ │ │ │ + strteq r5, [r1], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1acec <__cxa_atexit@plt+0xdab4> │ │ │ │ ldr r3, [pc, #152] @ 1acfc <__cxa_atexit@plt+0xdac4> │ │ │ │ @@ -13980,15 +13980,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1ace0 <__cxa_atexit@plt+0xdaa8> │ │ │ │ ldr r3, [pc, #88] @ 1ad04 <__cxa_atexit@plt+0xdacc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4012a4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 1ad0c <__cxa_atexit@plt+0xdad4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -14000,17 +14000,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ad08 <__cxa_atexit@plt+0xdad0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strteq r4, [r1], #-3444 @ 0xfffff28c │ │ │ │ - strteq r4, [r1], #-3380 @ 0xfffff2cc │ │ │ │ - strteq r4, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ + strteq r5, [r1], #-3444 @ 0xfffff28c │ │ │ │ + strteq r5, [r1], #-3380 @ 0xfffff2cc │ │ │ │ + strteq r5, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ad68 <__cxa_atexit@plt+0xdb30> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -14023,37 +14023,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1ad7c <__cxa_atexit@plt+0xdb44> │ │ │ │ ldr r3, [pc, #52] @ 1ad8c <__cxa_atexit@plt+0xdb54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4012a4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r7, [pc, #32] @ 1ad90 <__cxa_atexit@plt+0xdb58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strteq r4, [r1], #-3224 @ 0xfffff368 │ │ │ │ - strteq r4, [r1], #-3260 @ 0xfffff344 │ │ │ │ + strteq r5, [r1], #-3224 @ 0xfffff368 │ │ │ │ + strteq r5, [r1], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1adb8 <__cxa_atexit@plt+0xdb80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012a4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strteq r4, [r1], #-3204 @ 0xfffff37c │ │ │ │ + strteq r5, [r1], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ade8 <__cxa_atexit@plt+0xdbb0> │ │ │ │ ldr r7, [pc, #112] @ 1ae4c <__cxa_atexit@plt+0xdc14> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -14080,20 +14080,20 @@ │ │ │ │ b 517c8 <__cxa_atexit@plt+0x44590> │ │ │ │ ldr r7, [pc, #16] @ 1ae48 <__cxa_atexit@plt+0xdc10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strteq r4, [r1], #-980 @ 0xfffffc2c │ │ │ │ - strteq r4, [r1], #-3132 @ 0xfffff3c4 │ │ │ │ + strteq r5, [r1], #-980 @ 0xfffffc2c │ │ │ │ + strteq r5, [r1], #-3132 @ 0xfffff3c4 │ │ │ │ @ instruction: 0xffffb144 │ │ │ │ - ldrbeq pc, [r1], #-1928 @ 0xfffff878 @ │ │ │ │ - ldrbeq pc, [r1], #-1920 @ 0xfffff880 @ │ │ │ │ - strteq r4, [r1], #-3020 @ 0xfffff434 │ │ │ │ + ldrbeq r0, [r2], #-1912 @ 0xfffff888 │ │ │ │ + ldrbeq r0, [r2], #-1904 @ 0xfffff890 │ │ │ │ + strteq r5, [r1], #-3020 @ 0xfffff434 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1aebc <__cxa_atexit@plt+0xdc84> │ │ │ │ @@ -14114,23 +14114,23 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - ldrbeq pc, [r1], #-1780 @ 0xfffff90c @ │ │ │ │ - strteq r4, [r1], #-2888 @ 0xfffff4b8 │ │ │ │ + ldrbeq r0, [r2], #-1764 @ 0xfffff91c │ │ │ │ + strteq r5, [r1], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1aef4 <__cxa_atexit@plt+0xdcbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1af20 <__cxa_atexit@plt+0xdce8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -14179,18 +14179,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 1afc8 <__cxa_atexit@plt+0xdd90> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq pc, [r1], #-1568 @ 0xfffff9e0 @ │ │ │ │ - ldrbeq pc, [r1], #-1600 @ 0xfffff9c0 @ │ │ │ │ - ldrbeq pc, [r1], #-1668 @ 0xfffff97c @ │ │ │ │ - ldrbeq pc, [r1], #-1664 @ 0xfffff980 @ │ │ │ │ + ldrbeq r0, [r2], #-1552 @ 0xfffff9f0 │ │ │ │ + ldrbeq r0, [r2], #-1584 @ 0xfffff9d0 │ │ │ │ + ldrbeq r0, [r2], #-1652 @ 0xfffff98c │ │ │ │ + ldrbeq r0, [r2], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b01c <__cxa_atexit@plt+0xdde4> │ │ │ │ ldr r8, [pc, #36] @ 1b024 <__cxa_atexit@plt+0xddec> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -14199,31 +14199,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #1073741851 @ 0x4000001b │ │ │ │ - ldrbeq pc, [r1], #-1424 @ 0xfffffa70 @ │ │ │ │ + mvnseq lr, #47185920 @ 0x2d00000 │ │ │ │ + ldrbeq r0, [r2], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b05c <__cxa_atexit@plt+0xde24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b064 <__cxa_atexit@plt+0xde2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ + b 4012c4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [r1], #-1360 @ 0xfffffab0 @ │ │ │ │ + ldrbeq r0, [r2], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b0e0 <__cxa_atexit@plt+0xdea8> │ │ │ │ ldr r2, [pc, #100] @ 1b0e8 <__cxa_atexit@plt+0xdeb0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -14249,16 +14249,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq pc, [r1], #-1292 @ 0xfffffaf4 @ │ │ │ │ - ldrbeq pc, [r1], #-1244 @ 0xfffffb24 @ │ │ │ │ + ldrbeq r0, [r2], #-1276 @ 0xfffffb04 │ │ │ │ + ldrbeq r0, [r2], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b11c <__cxa_atexit@plt+0xdee4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -14266,16 +14266,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b130 <__cxa_atexit@plt+0xdef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [r1], #-1164 @ 0xfffffb74 @ │ │ │ │ - strteq r4, [r1], #-2560 @ 0xfffff600 │ │ │ │ + ldrbeq r0, [r2], #-1148 @ 0xfffffb84 │ │ │ │ + strteq r5, [r1], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b1f8 <__cxa_atexit@plt+0xdfc0> │ │ │ │ ldr r3, [pc, #196] @ 1b21c <__cxa_atexit@plt+0xdfe4> │ │ │ │ @@ -14328,20 +14328,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strteq r4, [r1], #-384 @ 0xfffffe80 │ │ │ │ - strteq r4, [r1], #-2384 @ 0xfffff6b0 │ │ │ │ + strteq r5, [r1], #-384 @ 0xfffffe80 │ │ │ │ + strteq r5, [r1], #-2384 @ 0xfffff6b0 │ │ │ │ @ instruction: 0xffffaf24 │ │ │ │ - strteq r4, [r1], #-56 @ 0xffffffc8 │ │ │ │ - ldrbeq pc, [r1], #-1012 @ 0xfffffc0c @ │ │ │ │ - strteq r4, [r1], #-2300 @ 0xfffff704 │ │ │ │ + strteq r5, [r1], #-56 @ 0xffffffc8 │ │ │ │ + ldrbeq r0, [r2], #-996 @ 0xfffffc1c │ │ │ │ + strteq r5, [r1], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b29c <__cxa_atexit@plt+0xe064> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #120] @ 1b2d8 <__cxa_atexit@plt+0xe0a0> │ │ │ │ @@ -14373,30 +14373,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b2dc <__cxa_atexit@plt+0xe0a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strteq r4, [r1], #-200 @ 0xffffff38 │ │ │ │ + strteq r5, [r1], #-200 @ 0xffffff38 │ │ │ │ @ instruction: 0xffffae44 │ │ │ │ - strteq r3, [r1], #-3928 @ 0xfffff0a8 │ │ │ │ - ldrbeq pc, [r1], #-788 @ 0xfffffcec @ │ │ │ │ - strteq r4, [r1], #-2036 @ 0xfffff80c │ │ │ │ + strteq r4, [r1], #-3928 @ 0xfffff0a8 │ │ │ │ + ldrbeq r0, [r2], #-772 @ 0xfffffcfc │ │ │ │ + strteq r5, [r1], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1b314 <__cxa_atexit@plt+0xe0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ b 1ac50 <__cxa_atexit@plt+0xda18> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strteq r4, [r1], #-1976 @ 0xfffff848 │ │ │ │ + strteq r5, [r1], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b3e0 <__cxa_atexit@plt+0xe1a8> │ │ │ │ ldr r3, [pc, #368] @ 1b4a8 <__cxa_atexit@plt+0xe270> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -14484,27 +14484,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strteq r4, [r1], #-1168 @ 0xfffffb70 │ │ │ │ - strteq r4, [r1], #-1156 @ 0xfffffb7c │ │ │ │ - strteq r4, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ - strteq r4, [r1], #-1284 @ 0xfffffafc │ │ │ │ + strteq r5, [r1], #-1168 @ 0xfffffb70 │ │ │ │ + strteq r5, [r1], #-1156 @ 0xfffffb7c │ │ │ │ + strteq r5, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ + strteq r5, [r1], #-1284 @ 0xfffffafc │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - strteq r4, [r1], #-672 @ 0xfffffd60 │ │ │ │ + strteq r5, [r1], #-672 @ 0xfffffd60 │ │ │ │ @ instruction: 0xffffeab4 │ │ │ │ @ instruction: 0xffffab9c │ │ │ │ - ldrbeq pc, [r1], #-476 @ 0xfffffe24 @ │ │ │ │ - ldrbeq pc, [r1], #-468 @ 0xfffffe2c @ │ │ │ │ - strteq r4, [r1], #-588 @ 0xfffffdb4 │ │ │ │ + ldrbeq r0, [r2], #-460 @ 0xfffffe34 │ │ │ │ + ldrbeq r0, [r2], #-452 @ 0xfffffe3c │ │ │ │ + strteq r5, [r1], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b56c <__cxa_atexit@plt+0xe334> │ │ │ │ @@ -14549,20 +14549,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, sl │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - strteq r4, [r1], #-412 @ 0xfffffe64 │ │ │ │ + strteq r5, [r1], #-412 @ 0xfffffe64 │ │ │ │ @ instruction: 0xffffe924 │ │ │ │ @ instruction: 0xffffaa0c │ │ │ │ - ldrbeq pc, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrbeq pc, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - strteq r4, [r1], #-1292 @ 0xfffffaf4 │ │ │ │ + ldrbeq r0, [r2], #-60 @ 0xffffffc4 │ │ │ │ + ldrbeq r0, [r2], #-52 @ 0xffffffcc │ │ │ │ + strteq r5, [r1], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1b5dc <__cxa_atexit@plt+0xe3a4> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -14575,41 +14575,41 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b604 <__cxa_atexit@plt+0xe3cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #8] @ 1b608 <__cxa_atexit@plt+0xe3d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strteq r4, [r1], #-748 @ 0xfffffd14 │ │ │ │ - strteq r4, [r1], #-740 @ 0xfffffd1c │ │ │ │ - strteq r4, [r1], #-860 @ 0xfffffca4 │ │ │ │ - strteq r4, [r1], #-852 @ 0xfffffcac │ │ │ │ - strteq r4, [r1], #-1300 @ 0xfffffaec │ │ │ │ + strteq r5, [r1], #-748 @ 0xfffffd14 │ │ │ │ + strteq r5, [r1], #-740 @ 0xfffffd1c │ │ │ │ + strteq r5, [r1], #-860 @ 0xfffffca4 │ │ │ │ + strteq r5, [r1], #-852 @ 0xfffffcac │ │ │ │ + strteq r5, [r1], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1b63c <__cxa_atexit@plt+0xe404> │ │ │ │ ldr r7, [pc, #168] @ 1b6dc <__cxa_atexit@plt+0xe4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r2, [pc, #136] @ 1b6cc <__cxa_atexit@plt+0xe494> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1b670 <__cxa_atexit@plt+0xe438> │ │ │ │ cmp r2, #2 │ │ │ │ bne 1b67c <__cxa_atexit@plt+0xe444> │ │ │ │ ldr r7, [pc, #112] @ 1b6d8 <__cxa_atexit@plt+0xe4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #76] @ 1b6d0 <__cxa_atexit@plt+0xe498> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -14627,30 +14627,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b6d4 <__cxa_atexit@plt+0xe49c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strteq r3, [r1], #-3280 @ 0xfffff330 │ │ │ │ - strteq r4, [r1], #-452 @ 0xfffffe3c │ │ │ │ - strteq r4, [r1], #-596 @ 0xfffffdac │ │ │ │ + strteq r4, [r1], #-3280 @ 0xfffff330 │ │ │ │ + strteq r5, [r1], #-452 @ 0xfffffe3c │ │ │ │ + strteq r5, [r1], #-596 @ 0xfffffdac │ │ │ │ @ instruction: 0xffffaa28 │ │ │ │ - strteq r3, [r1], #-2876 @ 0xfffff4c4 │ │ │ │ - ldrbeq lr, [r1], #-3832 @ 0xfffff108 │ │ │ │ - strteq r4, [r1], #-1064 @ 0xfffffbd8 │ │ │ │ + strteq r4, [r1], #-2876 @ 0xfffff4c4 │ │ │ │ + ldrbeq pc, [r1], #-3816 @ 0xfffff118 @ │ │ │ │ + strteq r5, [r1], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b714 <__cxa_atexit@plt+0xe4dc> │ │ │ │ ldr r7, [pc, #92] @ 1b768 <__cxa_atexit@plt+0xe530> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #68] @ 1b760 <__cxa_atexit@plt+0xe528> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2], #-8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b750 <__cxa_atexit@plt+0xe518> │ │ │ │ ldr r3, [pc, #56] @ 1b76c <__cxa_atexit@plt+0xe534> │ │ │ │ @@ -14663,39 +14663,39 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #12] @ 1b764 <__cxa_atexit@plt+0xe52c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strteq r3, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ - strteq r4, [r1], #-288 @ 0xfffffee0 │ │ │ │ + strteq r4, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ + strteq r5, [r1], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xffffa990 │ │ │ │ - strteq r3, [r1], #-2724 @ 0xfffff55c │ │ │ │ - ldrbeq lr, [r1], #-3680 @ 0xfffff1a0 │ │ │ │ - strteq r4, [r1], #-888 @ 0xfffffc88 │ │ │ │ + strteq r4, [r1], #-2724 @ 0xfffff55c │ │ │ │ + ldrbeq pc, [r1], #-3664 @ 0xfffff1b0 @ │ │ │ │ + strteq r5, [r1], #-888 @ 0xfffffc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 1b7b4 <__cxa_atexit@plt+0xe57c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ 1b7b8 <__cxa_atexit@plt+0xe580> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 1b7bc <__cxa_atexit@plt+0xe584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 1b7c0 <__cxa_atexit@plt+0xe588> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r4, [r1], #-16 │ │ │ │ - ldrbeq lr, [r1], #-3568 @ 0xfffff210 │ │ │ │ - ldrbeq lr, [r1], #-3632 @ 0xfffff1d0 │ │ │ │ - strteq r4, [r1], #-812 @ 0xfffffcd4 │ │ │ │ + strteq r5, [r1], #-16 │ │ │ │ + ldrbeq pc, [r1], #-3552 @ 0xfffff220 @ │ │ │ │ + ldrbeq pc, [r1], #-3616 @ 0xfffff1e0 @ │ │ │ │ + strteq r5, [r1], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #108] @ 1b844 <__cxa_atexit@plt+0xe60c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #100] @ 1b848 <__cxa_atexit@plt+0xe610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -14718,22 +14718,22 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #28] @ 1b854 <__cxa_atexit@plt+0xe61c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrbeq lr, [r1], #-3580 @ 0xfffff204 │ │ │ │ + ldrbeq pc, [r1], #-3564 @ 0xfffff214 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq lr, [r1], #-3520 @ 0xfffff240 │ │ │ │ - ldrbeq lr, [r1], #-3504 @ 0xfffff250 │ │ │ │ + ldrbeq pc, [r1], #-3504 @ 0xfffff250 @ │ │ │ │ + ldrbeq pc, [r1], #-3488 @ 0xfffff260 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strteq r4, [r1], #-660 @ 0xfffffd6c │ │ │ │ + strteq r5, [r1], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1b8b4 <__cxa_atexit@plt+0xe67c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 1b8b8 <__cxa_atexit@plt+0xe680> │ │ │ │ add r2, pc, r2 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -14746,66 +14746,66 @@ │ │ │ │ ldr r3, [pc, #32] @ 1b8bc <__cxa_atexit@plt+0xe684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #20] @ 1b8c0 <__cxa_atexit@plt+0xe688> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq lr, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ - ldrbeq lr, [r1], #-3388 @ 0xfffff2c4 │ │ │ │ - strteq r4, [r1], #-556 @ 0xfffffdd4 │ │ │ │ + ldrbeq pc, [r1], #-3384 @ 0xfffff2c8 @ │ │ │ │ + ldrbeq pc, [r1], #-3372 @ 0xfffff2d4 @ │ │ │ │ + strteq r5, [r1], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1b8fc <__cxa_atexit@plt+0xe6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1b900 <__cxa_atexit@plt+0xe6c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 1b904 <__cxa_atexit@plt+0xe6cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 1b908 <__cxa_atexit@plt+0xe6d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4012c4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ + b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbeq lr, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ - ldrbeq lr, [r1], #-3328 @ 0xfffff300 │ │ │ │ - ldrbeq lr, [r1], #-3324 @ 0xfffff304 │ │ │ │ - strteq r4, [r1], #-484 @ 0xfffffe1c │ │ │ │ + ldrbeq pc, [r1], #-3320 @ 0xfffff308 @ │ │ │ │ + ldrbeq pc, [r1], #-3312 @ 0xfffff310 @ │ │ │ │ + ldrbeq pc, [r1], #-3308 @ 0xfffff314 @ │ │ │ │ + strteq r5, [r1], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1b944 <__cxa_atexit@plt+0xe70c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1b948 <__cxa_atexit@plt+0xe710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 1b94c <__cxa_atexit@plt+0xe714> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 1b950 <__cxa_atexit@plt+0xe718> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4012c4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ + b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq lr, [r1], #-3264 @ 0xfffff340 │ │ │ │ - ldrbeq lr, [r1], #-3256 @ 0xfffff348 │ │ │ │ - ldrbeq lr, [r1], #-3252 @ 0xfffff34c │ │ │ │ - strteq r4, [r1], #-412 @ 0xfffffe64 │ │ │ │ + ldrbeq pc, [r1], #-3248 @ 0xfffff350 @ │ │ │ │ + ldrbeq pc, [r1], #-3240 @ 0xfffff358 @ │ │ │ │ + ldrbeq pc, [r1], #-3236 @ 0xfffff35c @ │ │ │ │ + strteq r5, [r1], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b978 <__cxa_atexit@plt+0xe740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 1ac50 <__cxa_atexit@plt+0xda18> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strteq r4, [r1], #-372 @ 0xfffffe8c │ │ │ │ + strteq r5, [r1], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b9c8 <__cxa_atexit@plt+0xe790> │ │ │ │ ldr r3, [pc, #252] @ 1ba98 <__cxa_atexit@plt+0xe860> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -14815,15 +14815,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #232] @ 1baa0 <__cxa_atexit@plt+0xe868> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #224] @ 1baa4 <__cxa_atexit@plt+0xe86c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r3, [pc, #168] @ 1ba78 <__cxa_atexit@plt+0xe840> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1ba28 <__cxa_atexit@plt+0xe7f0> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -14852,35 +14852,35 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 1ba88 <__cxa_atexit@plt+0xe850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #52] @ 1ba8c <__cxa_atexit@plt+0xe854> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r7, [pc, #24] @ 1ba7c <__cxa_atexit@plt+0xe844> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ - strteq r3, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ + strteq r4, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ - strteq r3, [r1], #-1492 @ 0xfffffa2c │ │ │ │ - ldrbeq lr, [r1], #-2892 @ 0xfffff4b4 │ │ │ │ - ldrbeq lr, [r1], #-2952 @ 0xfffff478 │ │ │ │ + strteq r4, [r1], #-1492 @ 0xfffffa2c │ │ │ │ + ldrbeq pc, [r1], #-2876 @ 0xfffff4c4 @ │ │ │ │ + ldrbeq pc, [r1], #-2936 @ 0xfffff488 @ │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strteq r3, [r1], #-3620 @ 0xfffff1dc │ │ │ │ - ldrbeq lr, [r1], #-3036 @ 0xfffff424 │ │ │ │ - ldrbeq lr, [r1], #-3100 @ 0xfffff3e4 │ │ │ │ - strteq r4, [r1], #-0 │ │ │ │ + strteq r4, [r1], #-3620 @ 0xfffff1dc │ │ │ │ + ldrbeq pc, [r1], #-3020 @ 0xfffff434 @ │ │ │ │ + ldrbeq pc, [r1], #-3084 @ 0xfffff3f4 @ │ │ │ │ + strteq r5, [r1], #-0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #108] @ 1bb28 <__cxa_atexit@plt+0xe8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #100] @ 1bb2c <__cxa_atexit@plt+0xe8f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -14903,22 +14903,22 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #28] @ 1bb38 <__cxa_atexit@plt+0xe900> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrbeq lr, [r1], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbeq pc, [r1], #-2824 @ 0xfffff4f8 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq lr, [r1], #-2780 @ 0xfffff524 │ │ │ │ - ldrbeq lr, [r1], #-2764 @ 0xfffff534 │ │ │ │ + ldrbeq pc, [r1], #-2764 @ 0xfffff534 @ │ │ │ │ + ldrbeq pc, [r1], #-2748 @ 0xfffff544 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strteq r3, [r1], #-3944 @ 0xfffff098 │ │ │ │ + strteq r4, [r1], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1bb98 <__cxa_atexit@plt+0xe960> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 1bb9c <__cxa_atexit@plt+0xe964> │ │ │ │ add r2, pc, r2 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -14931,75 +14931,75 @@ │ │ │ │ ldr r3, [pc, #32] @ 1bba0 <__cxa_atexit@plt+0xe968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #20] @ 1bba4 <__cxa_atexit@plt+0xe96c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq lr, [r1], #-2660 @ 0xfffff59c │ │ │ │ - ldrbeq lr, [r1], #-2648 @ 0xfffff5a8 │ │ │ │ - strteq r3, [r1], #-3840 @ 0xfffff100 │ │ │ │ + ldrbeq pc, [r1], #-2644 @ 0xfffff5ac @ │ │ │ │ + ldrbeq pc, [r1], #-2632 @ 0xfffff5b8 @ │ │ │ │ + strteq r4, [r1], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1bbe0 <__cxa_atexit@plt+0xe9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1bbe4 <__cxa_atexit@plt+0xe9ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 1bbe8 <__cxa_atexit@plt+0xe9b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 1bbec <__cxa_atexit@plt+0xe9b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4012c4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ + b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbeq lr, [r1], #-2596 @ 0xfffff5dc │ │ │ │ - ldrbeq lr, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ - ldrbeq lr, [r1], #-2584 @ 0xfffff5e8 │ │ │ │ - strteq r3, [r1], #-3768 @ 0xfffff148 │ │ │ │ + ldrbeq pc, [r1], #-2580 @ 0xfffff5ec @ │ │ │ │ + ldrbeq pc, [r1], #-2572 @ 0xfffff5f4 @ │ │ │ │ + ldrbeq pc, [r1], #-2568 @ 0xfffff5f8 @ │ │ │ │ + strteq r4, [r1], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1bc28 <__cxa_atexit@plt+0xe9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1bc2c <__cxa_atexit@plt+0xe9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 1bc30 <__cxa_atexit@plt+0xe9f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 1bc34 <__cxa_atexit@plt+0xe9fc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4012c4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ + b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq lr, [r1], #-2524 @ 0xfffff624 │ │ │ │ - ldrbeq lr, [r1], #-2516 @ 0xfffff62c │ │ │ │ - ldrbeq lr, [r1], #-2512 @ 0xfffff630 │ │ │ │ - strteq r3, [r1], #-3696 @ 0xfffff190 │ │ │ │ + ldrbeq pc, [r1], #-2508 @ 0xfffff634 @ │ │ │ │ + ldrbeq pc, [r1], #-2500 @ 0xfffff63c @ │ │ │ │ + ldrbeq pc, [r1], #-2496 @ 0xfffff640 @ │ │ │ │ + strteq r4, [r1], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 1bc74 <__cxa_atexit@plt+0xea3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ 1bc78 <__cxa_atexit@plt+0xea40> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 1bc7c <__cxa_atexit@plt+0xea44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 1bc80 <__cxa_atexit@plt+0xea48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r3, [r1], #-2916 @ 0xfffff49c │ │ │ │ - ldrbeq lr, [r1], #-2352 @ 0xfffff6d0 │ │ │ │ - ldrbeq lr, [r1], #-2416 @ 0xfffff690 │ │ │ │ - strteq r3, [r1], #-3604 @ 0xfffff1ec │ │ │ │ + strteq r4, [r1], #-2916 @ 0xfffff49c │ │ │ │ + ldrbeq pc, [r1], #-2336 @ 0xfffff6e0 @ │ │ │ │ + ldrbeq pc, [r1], #-2400 @ 0xfffff6a0 @ │ │ │ │ + strteq r4, [r1], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #108] @ 1bd04 <__cxa_atexit@plt+0xeacc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #100] @ 1bd08 <__cxa_atexit@plt+0xead0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -15022,22 +15022,22 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #28] @ 1bd14 <__cxa_atexit@plt+0xeadc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrbeq lr, [r1], #-2364 @ 0xfffff6c4 │ │ │ │ + ldrbeq pc, [r1], #-2348 @ 0xfffff6d4 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq lr, [r1], #-2304 @ 0xfffff700 │ │ │ │ - ldrbeq lr, [r1], #-2288 @ 0xfffff710 │ │ │ │ + ldrbeq pc, [r1], #-2288 @ 0xfffff710 @ │ │ │ │ + ldrbeq pc, [r1], #-2272 @ 0xfffff720 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strteq r3, [r1], #-3432 @ 0xfffff298 │ │ │ │ + strteq r4, [r1], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1bd74 <__cxa_atexit@plt+0xeb3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 1bd78 <__cxa_atexit@plt+0xeb40> │ │ │ │ add r2, pc, r2 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -15050,64 +15050,64 @@ │ │ │ │ ldr r3, [pc, #32] @ 1bd7c <__cxa_atexit@plt+0xeb44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #20] @ 1bd80 <__cxa_atexit@plt+0xeb48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq lr, [r1], #-2184 @ 0xfffff778 │ │ │ │ - ldrbeq lr, [r1], #-2172 @ 0xfffff784 │ │ │ │ - strteq r3, [r1], #-3300 @ 0xfffff31c │ │ │ │ + ldrbeq pc, [r1], #-2168 @ 0xfffff788 @ │ │ │ │ + ldrbeq pc, [r1], #-2156 @ 0xfffff794 @ │ │ │ │ + strteq r4, [r1], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1bdbc <__cxa_atexit@plt+0xeb84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1bdc0 <__cxa_atexit@plt+0xeb88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 1bdc4 <__cxa_atexit@plt+0xeb8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 1bdc8 <__cxa_atexit@plt+0xeb90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4012c4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ + b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbeq lr, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ - ldrbeq lr, [r1], #-2112 @ 0xfffff7c0 │ │ │ │ - ldrbeq lr, [r1], #-2108 @ 0xfffff7c4 │ │ │ │ - strteq r3, [r1], #-3228 @ 0xfffff364 │ │ │ │ + ldrbeq pc, [r1], #-2104 @ 0xfffff7c8 @ │ │ │ │ + ldrbeq pc, [r1], #-2096 @ 0xfffff7d0 @ │ │ │ │ + ldrbeq pc, [r1], #-2092 @ 0xfffff7d4 @ │ │ │ │ + strteq r4, [r1], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1be04 <__cxa_atexit@plt+0xebcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1be08 <__cxa_atexit@plt+0xebd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 1be0c <__cxa_atexit@plt+0xebd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 1be10 <__cxa_atexit@plt+0xebd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4012c4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ + b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq lr, [r1], #-2048 @ 0xfffff800 │ │ │ │ - ldrbeq lr, [r1], #-2040 @ 0xfffff808 │ │ │ │ - ldrbeq lr, [r1], #-2036 @ 0xfffff80c │ │ │ │ - strteq r3, [r1], #-2320 @ 0xfffff6f0 │ │ │ │ + ldrbeq pc, [r1], #-2032 @ 0xfffff810 @ │ │ │ │ + ldrbeq pc, [r1], #-2024 @ 0xfffff818 @ │ │ │ │ + ldrbeq pc, [r1], #-2020 @ 0xfffff81c @ │ │ │ │ + strteq r4, [r1], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ b 1a4a4 <__cxa_atexit@plt+0xd26c> │ │ │ │ - strteq r3, [r1], #-3260 @ 0xfffff344 │ │ │ │ + strteq r4, [r1], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1be8c <__cxa_atexit@plt+0xec54> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1beb8 <__cxa_atexit@plt+0xec80> │ │ │ │ @@ -15131,84 +15131,84 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 1bee0 <__cxa_atexit@plt+0xeca8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #48] @ 1bee4 <__cxa_atexit@plt+0xecac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r7, [pc, #20] @ 1bed4 <__cxa_atexit@plt+0xec9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strteq r3, [r1], #-2240 @ 0xfffff740 │ │ │ │ + strteq r4, [r1], #-2240 @ 0xfffff740 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strteq r3, [r1], #-376 @ 0xfffffe88 │ │ │ │ - ldrbeq lr, [r1], #-1776 @ 0xfffff910 │ │ │ │ - ldrbeq lr, [r1], #-1836 @ 0xfffff8d4 │ │ │ │ + strteq r4, [r1], #-376 @ 0xfffffe88 │ │ │ │ + ldrbeq pc, [r1], #-1760 @ 0xfffff920 @ │ │ │ │ + ldrbeq pc, [r1], #-1820 @ 0xfffff8e4 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ - strteq r3, [r1], #-3072 @ 0xfffff400 │ │ │ │ + strteq r4, [r1], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1bf28 <__cxa_atexit@plt+0xecf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 1bf2c <__cxa_atexit@plt+0xecf4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1bf30 <__cxa_atexit@plt+0xecf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 1bf34 <__cxa_atexit@plt+0xecfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strteq r3, [r1], #-2180 @ 0xfffff77c │ │ │ │ - ldrbeq lr, [r1], #-1664 @ 0xfffff980 │ │ │ │ - ldrbeq lr, [r1], #-1724 @ 0xfffff944 │ │ │ │ - strteq r3, [r1], #-3000 @ 0xfffff448 │ │ │ │ + strteq r4, [r1], #-2180 @ 0xfffff77c │ │ │ │ + ldrbeq pc, [r1], #-1648 @ 0xfffff990 @ │ │ │ │ + ldrbeq pc, [r1], #-1708 @ 0xfffff954 @ │ │ │ │ + strteq r4, [r1], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1bf70 <__cxa_atexit@plt+0xed38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 1bf74 <__cxa_atexit@plt+0xed3c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1bf78 <__cxa_atexit@plt+0xed40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 1bf7c <__cxa_atexit@plt+0xed44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ - strteq r3, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ - ldrbeq lr, [r1], #-1588 @ 0xfffff9cc │ │ │ │ - ldrbeq lr, [r1], #-1652 @ 0xfffff98c │ │ │ │ - strteq r3, [r1], #-2928 @ 0xfffff490 │ │ │ │ + strteq r4, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ + ldrbeq pc, [r1], #-1572 @ 0xfffff9dc @ │ │ │ │ + ldrbeq pc, [r1], #-1636 @ 0xfffff99c @ │ │ │ │ + strteq r4, [r1], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1bfb8 <__cxa_atexit@plt+0xed80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 1bfbc <__cxa_atexit@plt+0xed84> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1bfc0 <__cxa_atexit@plt+0xed88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 1bfc4 <__cxa_atexit@plt+0xed8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - strteq r3, [r1], #-2056 @ 0xfffff7f8 │ │ │ │ - ldrbeq lr, [r1], #-1516 @ 0xfffffa14 │ │ │ │ - ldrbeq lr, [r1], #-1580 @ 0xfffff9d4 │ │ │ │ - strteq r3, [r1], #-2940 @ 0xfffff484 │ │ │ │ + strteq r4, [r1], #-2056 @ 0xfffff7f8 │ │ │ │ + ldrbeq pc, [r1], #-1500 @ 0xfffffa24 @ │ │ │ │ + ldrbeq pc, [r1], #-1564 @ 0xfffff9e4 @ │ │ │ │ + strteq r4, [r1], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1b144 <__cxa_atexit@plt+0xdf0c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -15225,35 +15225,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c030 <__cxa_atexit@plt+0xedf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [r1], #-1496 @ 0xfffffa28 │ │ │ │ - strteq r3, [r1], #-2884 @ 0xfffff4bc │ │ │ │ - mvnseq sp, #-1073741789 @ 0xc0000023 │ │ │ │ + ldrbeq pc, [r1], #-1480 @ 0xfffffa38 @ │ │ │ │ + strteq r4, [r1], #-2884 @ 0xfffff4bc │ │ │ │ + mvnseq sp, #82837504 @ 0x4f00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #188, 2 @ 0x2f │ │ │ │ + mvnseq sp, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #1073741883 @ 0x4000003b │ │ │ │ + mvnseq sp, #181403648 @ 0xad00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strteq r3, [r1], #-2948 @ 0xfffff47c │ │ │ │ + strteq r4, [r1], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1c0dc <__cxa_atexit@plt+0xeea4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15266,23 +15266,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1c0ec <__cxa_atexit@plt+0xeeb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r3, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ - strteq r3, [r1], #-2876 @ 0xfffff4c4 │ │ │ │ - ldrbeq lr, [r1], #-1232 @ 0xfffffb30 │ │ │ │ - strteq r3, [r1], #-2952 @ 0xfffff478 │ │ │ │ + strteq r4, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ + strteq r4, [r1], #-2876 @ 0xfffff4c4 │ │ │ │ + ldrbeq pc, [r1], #-1216 @ 0xfffffb40 @ │ │ │ │ + strteq r4, [r1], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1c150 <__cxa_atexit@plt+0xef18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15295,22 +15295,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1c160 <__cxa_atexit@plt+0xef28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r3, [r1], #-2868 @ 0xfffff4cc │ │ │ │ - strteq r3, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ - ldrbeq lr, [r1], #-1116 @ 0xfffffba4 │ │ │ │ + strteq r4, [r1], #-2868 @ 0xfffff4cc │ │ │ │ + strteq r4, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ + ldrbeq pc, [r1], #-1100 @ 0xfffffbb4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1bc <__cxa_atexit@plt+0xef84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15322,22 +15322,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 1c1c8 <__cxa_atexit@plt+0xef90> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1c1cc <__cxa_atexit@plt+0xef94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq lr, #-1728053248 @ 0x99000000 │ │ │ │ - ldrbeq lr, [r1], #-1000 @ 0xfffffc18 │ │ │ │ + mvnseq lr, #1458176 @ 0x164000 │ │ │ │ + ldrbeq pc, [r1], #-984 @ 0xfffffc28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -15355,16 +15355,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c23c <__cxa_atexit@plt+0xf004> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq lr, [r1], #-1020 @ 0xfffffc04 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq pc, [r1], #-1004 @ 0xfffffc14 @ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15380,18 +15380,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c2a0 <__cxa_atexit@plt+0xf068> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq lr, [r1], #-900 @ 0xfffffc7c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq pc, [r1], #-884 @ 0xfffffc8c @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strteq r3, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ + strteq r4, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1c3d8 <__cxa_atexit@plt+0xf1a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15470,19 +15470,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 1c408 <__cxa_atexit@plt+0xf1d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldrbeq lr, [r1], #-688 @ 0xfffffd50 │ │ │ │ - ldrbeq lr, [r1], #-776 @ 0xfffffcf8 │ │ │ │ - ldrbeq lr, [r1], #-524 @ 0xfffffdf4 │ │ │ │ - ldrbeq lr, [r1], #-680 @ 0xfffffd58 │ │ │ │ - ldrbeq lr, [r1], #-672 @ 0xfffffd60 │ │ │ │ + ldrbeq pc, [r1], #-672 @ 0xfffffd60 @ │ │ │ │ + ldrbeq pc, [r1], #-760 @ 0xfffffd08 @ │ │ │ │ + ldrbeq pc, [r1], #-508 @ 0xfffffe04 @ │ │ │ │ + ldrbeq pc, [r1], #-664 @ 0xfffffd68 @ │ │ │ │ + ldrbeq pc, [r1], #-656 @ 0xfffffd70 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c4d8 <__cxa_atexit@plt+0xf2a0> │ │ │ │ @@ -15527,16 +15527,16 @@ │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq lr, [r1], #-392 @ 0xfffffe78 │ │ │ │ - ldrbeq lr, [r1], #-356 @ 0xfffffe9c │ │ │ │ + ldrbeq pc, [r1], #-376 @ 0xfffffe88 @ │ │ │ │ + ldrbeq pc, [r1], #-340 @ 0xfffffeac @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c544 <__cxa_atexit@plt+0xf30c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15548,22 +15548,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 1c550 <__cxa_atexit@plt+0xf318> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1c554 <__cxa_atexit@plt+0xf31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq lr, #238 @ 0xee │ │ │ │ - ldrbeq lr, [r1], #-96 @ 0xffffffa0 │ │ │ │ + mvnseq lr, #729808896 @ 0x2b800000 │ │ │ │ + ldrbeq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -15581,16 +15581,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c5c4 <__cxa_atexit@plt+0xf38c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq lr, [r1], #-116 @ 0xffffff8c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq pc, [r1], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15606,16 +15606,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c628 <__cxa_atexit@plt+0xf3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq sp, [r1], #-4092 @ 0xfffff004 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq lr, [r1], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c684 <__cxa_atexit@plt+0xf44c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15628,22 +15628,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 1c690 <__cxa_atexit@plt+0xf458> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1c694 <__cxa_atexit@plt+0xf45c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq sp, #380 @ 0x17c │ │ │ │ - ldrbeq sp, [r1], #-3872 @ 0xfffff0e0 │ │ │ │ + mvnseq lr, #520093696 @ 0x1f000000 │ │ │ │ + ldrbeq lr, [r1], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -15661,16 +15661,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c704 <__cxa_atexit@plt+0xf4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq sp, [r1], #-3892 @ 0xfffff0cc │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq lr, [r1], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15686,18 +15686,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c768 <__cxa_atexit@plt+0xf530> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq sp, [r1], #-3772 @ 0xfffff144 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq lr, [r1], #-3756 @ 0xfffff154 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strteq r3, [r1], #-1444 @ 0xfffffa5c │ │ │ │ + strteq r4, [r1], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7d8 <__cxa_atexit@plt+0xf5a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15713,23 +15713,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1c7ec <__cxa_atexit@plt+0xf5b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e9e14c <__cxa_atexit@plt+0xe90f14> │ │ │ │ + b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq sp, #352 @ 0x160 │ │ │ │ - ldrbeq sp, [r1], #-3548 @ 0xfffff224 │ │ │ │ - ldrbeq sp, [r1], #-3652 @ 0xfffff1bc │ │ │ │ + mvnseq lr, #1610612749 @ 0x6000000d │ │ │ │ + ldrbeq lr, [r1], #-3532 @ 0xfffff234 │ │ │ │ + ldrbeq lr, [r1], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -15760,19 +15760,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1c89c <__cxa_atexit@plt+0xf664> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r3, [r1], #-1256 @ 0xfffffb18 │ │ │ │ - ldrbeq sp, [r1], #-3560 @ 0xfffff218 │ │ │ │ - ldrbeq sp, [r1], #-3552 @ 0xfffff220 │ │ │ │ - ldrbeq sp, [r1], #-3504 @ 0xfffff250 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r4, [r1], #-1256 @ 0xfffffb18 │ │ │ │ + ldrbeq lr, [r1], #-3544 @ 0xfffff228 │ │ │ │ + ldrbeq lr, [r1], #-3536 @ 0xfffff230 │ │ │ │ + ldrbeq lr, [r1], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15803,19 +15803,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1c948 <__cxa_atexit@plt+0xf710> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r3, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ - ldrbeq sp, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ - ldrbeq sp, [r1], #-3388 @ 0xfffff2c4 │ │ │ │ - ldrbeq sp, [r1], #-3384 @ 0xfffff2c8 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r4, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ + ldrbeq lr, [r1], #-3376 @ 0xfffff2d0 │ │ │ │ + ldrbeq lr, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ + ldrbeq lr, [r1], #-3368 @ 0xfffff2d8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1c9a0 <__cxa_atexit@plt+0xf768> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15827,22 +15827,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 1c9ac <__cxa_atexit@plt+0xf774> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b e98850 <__cxa_atexit@plt+0xe8b618> │ │ │ │ + b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq sp, [r1], #-3092 @ 0xfffff3ec │ │ │ │ - ldrbeq sp, [r1], #-3212 @ 0xfffff374 │ │ │ │ - strteq r3, [r1], #-864 @ 0xfffffca0 │ │ │ │ + ldrbeq lr, [r1], #-3076 @ 0xfffff3fc │ │ │ │ + ldrbeq lr, [r1], #-3196 @ 0xfffff384 │ │ │ │ + strteq r4, [r1], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca1c <__cxa_atexit@plt+0xf7e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15858,23 +15858,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1ca30 <__cxa_atexit@plt+0xf7f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #4 │ │ │ │ - b e9e14c <__cxa_atexit@plt+0xe90f14> │ │ │ │ + b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq sp, #209920 @ 0x33400 │ │ │ │ - ldrbeq sp, [r1], #-2968 @ 0xfffff468 │ │ │ │ - ldrbeq sp, [r1], #-3072 @ 0xfffff400 │ │ │ │ + mvnseq lr, #141 @ 0x8d │ │ │ │ + ldrbeq lr, [r1], #-2952 @ 0xfffff478 │ │ │ │ + ldrbeq lr, [r1], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -15905,19 +15905,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1cae0 <__cxa_atexit@plt+0xf8a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r3, [r1], #-740 @ 0xfffffd1c │ │ │ │ - ldrbeq sp, [r1], #-2980 @ 0xfffff45c │ │ │ │ - ldrbeq sp, [r1], #-2972 @ 0xfffff464 │ │ │ │ - ldrbeq sp, [r1], #-2924 @ 0xfffff494 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r4, [r1], #-740 @ 0xfffffd1c │ │ │ │ + ldrbeq lr, [r1], #-2964 @ 0xfffff46c │ │ │ │ + ldrbeq lr, [r1], #-2956 @ 0xfffff474 │ │ │ │ + ldrbeq lr, [r1], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15948,21 +15948,21 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1cb8c <__cxa_atexit@plt+0xf954> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r3, [r1], #-572 @ 0xfffffdc4 │ │ │ │ - ldrbeq sp, [r1], #-2812 @ 0xfffff504 │ │ │ │ - ldrbeq sp, [r1], #-2808 @ 0xfffff508 │ │ │ │ - ldrbeq sp, [r1], #-2804 @ 0xfffff50c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r4, [r1], #-572 @ 0xfffffdc4 │ │ │ │ + ldrbeq lr, [r1], #-2796 @ 0xfffff514 │ │ │ │ + ldrbeq lr, [r1], #-2792 @ 0xfffff518 │ │ │ │ + ldrbeq lr, [r1], #-2788 @ 0xfffff51c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strteq r3, [r1], #-384 @ 0xfffffe80 │ │ │ │ + strteq r4, [r1], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cbfc <__cxa_atexit@plt+0xf9c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15978,23 +15978,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1cc10 <__cxa_atexit@plt+0xf9d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #17 │ │ │ │ - b e9e14c <__cxa_atexit@plt+0xe90f14> │ │ │ │ + b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq sp, #3489792 @ 0x354000 │ │ │ │ - ldrbeq sp, [r1], #-2488 @ 0xfffff648 │ │ │ │ - ldrbeq sp, [r1], #-2592 @ 0xfffff5e0 │ │ │ │ + mvnseq sp, #2384 @ 0x950 │ │ │ │ + ldrbeq lr, [r1], #-2472 @ 0xfffff658 │ │ │ │ + ldrbeq lr, [r1], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -16025,19 +16025,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1ccc0 <__cxa_atexit@plt+0xfa88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r3, [r1], #-316 @ 0xfffffec4 │ │ │ │ - ldrbeq sp, [r1], #-2500 @ 0xfffff63c │ │ │ │ - ldrbeq sp, [r1], #-2492 @ 0xfffff644 │ │ │ │ - ldrbeq sp, [r1], #-2444 @ 0xfffff674 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r4, [r1], #-316 @ 0xfffffec4 │ │ │ │ + ldrbeq lr, [r1], #-2484 @ 0xfffff64c │ │ │ │ + ldrbeq lr, [r1], #-2476 @ 0xfffff654 │ │ │ │ + ldrbeq lr, [r1], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16068,19 +16068,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1cd6c <__cxa_atexit@plt+0xfb34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r3, [r1], #-148 @ 0xffffff6c │ │ │ │ - ldrbeq sp, [r1], #-2332 @ 0xfffff6e4 │ │ │ │ - ldrbeq sp, [r1], #-2328 @ 0xfffff6e8 │ │ │ │ - ldrbeq sp, [r1], #-2324 @ 0xfffff6ec │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r4, [r1], #-148 @ 0xffffff6c │ │ │ │ + ldrbeq lr, [r1], #-2316 @ 0xfffff6f4 │ │ │ │ + ldrbeq lr, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ + ldrbeq lr, [r1], #-2308 @ 0xfffff6fc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1cdc4 <__cxa_atexit@plt+0xfb8c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -16092,32 +16092,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1cdd0 <__cxa_atexit@plt+0xfb98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbeq sp, [r1], #-2024 @ 0xfffff818 │ │ │ │ + ldrbeq lr, [r1], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 1cdf8 <__cxa_atexit@plt+0xfbc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1cdfc <__cxa_atexit@plt+0xfbc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ + b 401304 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbeq sp, [r1], #-2092 @ 0xfffff7d4 │ │ │ │ + ldrbeq lr, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ce58 <__cxa_atexit@plt+0xfc20> │ │ │ │ @@ -16135,17 +16135,17 @@ │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq sp, #285212672 @ 0x11000000 │ │ │ │ - ldrbeq sp, [r1], #-2012 @ 0xfffff824 │ │ │ │ - ldrbeq sp, [r1], #-2020 @ 0xfffff81c │ │ │ │ + mvnseq sp, #13697024 @ 0xd10000 │ │ │ │ + ldrbeq lr, [r1], #-1996 @ 0xfffff834 │ │ │ │ + ldrbeq lr, [r1], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1cec4 <__cxa_atexit@plt+0xfc8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16156,32 +16156,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1ced0 <__cxa_atexit@plt+0xfc98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbeq sp, [r1], #-1768 @ 0xfffff918 │ │ │ │ + ldrbeq lr, [r1], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 1cef8 <__cxa_atexit@plt+0xfcc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1cefc <__cxa_atexit@plt+0xfcc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ + b 401304 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbeq sp, [r1], #-1836 @ 0xfffff8d4 │ │ │ │ + ldrbeq lr, [r1], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cf58 <__cxa_atexit@plt+0xfd20> │ │ │ │ @@ -16199,18 +16199,18 @@ │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq ip, #612 @ 0x264 │ │ │ │ - ldrbeq sp, [r1], #-1756 @ 0xfffff924 │ │ │ │ - ldrbeq sp, [r1], #-1764 @ 0xfffff91c │ │ │ │ - strteq r2, [r1], #-3488 @ 0xfffff260 │ │ │ │ + mvnseq sp, #1493172224 @ 0x59000000 │ │ │ │ + ldrbeq lr, [r1], #-1740 @ 0xfffff934 │ │ │ │ + ldrbeq lr, [r1], #-1748 @ 0xfffff92c │ │ │ │ + strteq r3, [r1], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cfdc <__cxa_atexit@plt+0xfda4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16226,23 +16226,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1cff0 <__cxa_atexit@plt+0xfdb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b e9e14c <__cxa_atexit@plt+0xe90f14> │ │ │ │ + b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq ip, #10, 30 @ 0x28 │ │ │ │ - ldrbeq sp, [r1], #-1496 @ 0xfffffa28 │ │ │ │ - ldrbeq sp, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ + mvnseq sp, #671088643 @ 0x28000003 │ │ │ │ + ldrbeq lr, [r1], #-1480 @ 0xfffffa38 │ │ │ │ + ldrbeq lr, [r1], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -16273,19 +16273,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d0a0 <__cxa_atexit@plt+0xfe68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-3504 @ 0xfffff250 │ │ │ │ - ldrbeq sp, [r1], #-1508 @ 0xfffffa1c │ │ │ │ - ldrbeq sp, [r1], #-1500 @ 0xfffffa24 │ │ │ │ - ldrbeq sp, [r1], #-1452 @ 0xfffffa54 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-3504 @ 0xfffff250 │ │ │ │ + ldrbeq lr, [r1], #-1492 @ 0xfffffa2c │ │ │ │ + ldrbeq lr, [r1], #-1484 @ 0xfffffa34 │ │ │ │ + ldrbeq lr, [r1], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16316,21 +16316,21 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d14c <__cxa_atexit@plt+0xff14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ - ldrbeq sp, [r1], #-1340 @ 0xfffffac4 │ │ │ │ - ldrbeq sp, [r1], #-1336 @ 0xfffffac8 │ │ │ │ - ldrbeq sp, [r1], #-1332 @ 0xfffffacc │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ + ldrbeq lr, [r1], #-1324 @ 0xfffffad4 │ │ │ │ + ldrbeq lr, [r1], #-1320 @ 0xfffffad8 │ │ │ │ + ldrbeq lr, [r1], #-1316 @ 0xfffffadc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strteq r2, [r1], #-3008 @ 0xfffff440 │ │ │ │ + strteq r3, [r1], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d1bc <__cxa_atexit@plt+0xff84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16346,23 +16346,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1d1d0 <__cxa_atexit@plt+0xff98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #11 │ │ │ │ - b e9e14c <__cxa_atexit@plt+0xe90f14> │ │ │ │ + b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq ip, #832 @ 0x340 │ │ │ │ - ldrbeq sp, [r1], #-1016 @ 0xfffffc08 │ │ │ │ - ldrbeq sp, [r1], #-1120 @ 0xfffffba0 │ │ │ │ + mvnseq sp, #1073741875 @ 0x40000033 │ │ │ │ + ldrbeq lr, [r1], #-1000 @ 0xfffffc18 │ │ │ │ + ldrbeq lr, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -16393,19 +16393,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d280 <__cxa_atexit@plt+0x10048> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-3080 @ 0xfffff3f8 │ │ │ │ - ldrbeq sp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ - ldrbeq sp, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldrbeq sp, [r1], #-972 @ 0xfffffc34 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-3080 @ 0xfffff3f8 │ │ │ │ + ldrbeq lr, [r1], #-1012 @ 0xfffffc0c │ │ │ │ + ldrbeq lr, [r1], #-1004 @ 0xfffffc14 │ │ │ │ + ldrbeq lr, [r1], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16436,21 +16436,21 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d32c <__cxa_atexit@plt+0x100f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-2912 @ 0xfffff4a0 │ │ │ │ - ldrbeq sp, [r1], #-860 @ 0xfffffca4 │ │ │ │ - ldrbeq sp, [r1], #-856 @ 0xfffffca8 │ │ │ │ - ldrbeq sp, [r1], #-852 @ 0xfffffcac │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-2912 @ 0xfffff4a0 │ │ │ │ + ldrbeq lr, [r1], #-844 @ 0xfffffcb4 │ │ │ │ + ldrbeq lr, [r1], #-840 @ 0xfffffcb8 │ │ │ │ + ldrbeq lr, [r1], #-836 @ 0xfffffcbc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strteq r2, [r1], #-2888 @ 0xfffff4b8 │ │ │ │ + strteq r3, [r1], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1d398 <__cxa_atexit@plt+0x10160> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16471,34 +16471,34 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strteq r2, [r1], #-2804 @ 0xfffff50c │ │ │ │ - ldrbeq sp, [r1], #-540 @ 0xfffffde4 │ │ │ │ - strteq r2, [r1], #-2776 @ 0xfffff528 │ │ │ │ - strteq r2, [r1], #-2748 @ 0xfffff544 │ │ │ │ + strteq r3, [r1], #-2804 @ 0xfffff50c │ │ │ │ + ldrbeq lr, [r1], #-524 @ 0xfffffdf4 │ │ │ │ + strteq r3, [r1], #-2776 @ 0xfffff528 │ │ │ │ + strteq r3, [r1], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, r7 │ │ │ │ - b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ - strteq r2, [r1], #-2744 @ 0xfffff548 │ │ │ │ + b 40130c <__cxa_atexit@plt+0x3f40d4> │ │ │ │ + strteq r3, [r1], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1d3ec <__cxa_atexit@plt+0x101b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e46f74 <__cxa_atexit@plt+0xe39d3c> │ │ │ │ - strteq r2, [r1], #-2728 @ 0xfffff558 │ │ │ │ - strteq r2, [r1], #-2336 @ 0xfffff6e0 │ │ │ │ + b 17891f4 <__cxa_atexit@plt+0x177bfbc> │ │ │ │ + strteq r3, [r1], #-2728 @ 0xfffff558 │ │ │ │ + strteq r3, [r1], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d45c <__cxa_atexit@plt+0x10224> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16514,23 +16514,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1d470 <__cxa_atexit@plt+0x10238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #12 │ │ │ │ - b e9e14c <__cxa_atexit@plt+0xe90f14> │ │ │ │ + b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq ip, #68, 20 @ 0x44000 │ │ │ │ - ldrbeq sp, [r1], #-344 @ 0xfffffea8 │ │ │ │ - ldrbeq sp, [r1], #-448 @ 0xfffffe40 │ │ │ │ + mvnseq ip, #4, 30 │ │ │ │ + ldrbeq lr, [r1], #-328 @ 0xfffffeb8 │ │ │ │ + ldrbeq lr, [r1], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -16561,19 +16561,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d520 <__cxa_atexit@plt+0x102e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ - ldrbeq sp, [r1], #-356 @ 0xfffffe9c │ │ │ │ - ldrbeq sp, [r1], #-348 @ 0xfffffea4 │ │ │ │ - ldrbeq sp, [r1], #-300 @ 0xfffffed4 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ + ldrbeq lr, [r1], #-340 @ 0xfffffeac │ │ │ │ + ldrbeq lr, [r1], #-332 @ 0xfffffeb4 │ │ │ │ + ldrbeq lr, [r1], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16604,21 +16604,21 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d5cc <__cxa_atexit@plt+0x10394> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-2420 @ 0xfffff68c │ │ │ │ - ldrbeq sp, [r1], #-188 @ 0xffffff44 │ │ │ │ - ldrbeq sp, [r1], #-184 @ 0xffffff48 │ │ │ │ - ldrbeq sp, [r1], #-180 @ 0xffffff4c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-2420 @ 0xfffff68c │ │ │ │ + ldrbeq lr, [r1], #-172 @ 0xffffff54 │ │ │ │ + ldrbeq lr, [r1], #-168 @ 0xffffff58 │ │ │ │ + ldrbeq lr, [r1], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strteq r2, [r1], #-1856 @ 0xfffff8c0 │ │ │ │ + strteq r3, [r1], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d63c <__cxa_atexit@plt+0x10404> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16634,23 +16634,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 1d650 <__cxa_atexit@plt+0x10418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #7 │ │ │ │ - b e9e14c <__cxa_atexit@plt+0xe90f14> │ │ │ │ + b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq ip, #5373952 @ 0x520000 │ │ │ │ - ldrbeq ip, [r1], #-3960 @ 0xfffff088 │ │ │ │ - ldrbeq ip, [r1], #-4064 @ 0xfffff020 │ │ │ │ + mvnseq ip, #1152 @ 0x480 │ │ │ │ + ldrbeq sp, [r1], #-3944 @ 0xfffff098 │ │ │ │ + ldrbeq sp, [r1], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -16681,19 +16681,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d700 <__cxa_atexit@plt+0x104c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-2180 @ 0xfffff77c │ │ │ │ - ldrbeq ip, [r1], #-3972 @ 0xfffff07c │ │ │ │ - ldrbeq ip, [r1], #-3964 @ 0xfffff084 │ │ │ │ - ldrbeq ip, [r1], #-3916 @ 0xfffff0b4 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-2180 @ 0xfffff77c │ │ │ │ + ldrbeq sp, [r1], #-3956 @ 0xfffff08c │ │ │ │ + ldrbeq sp, [r1], #-3948 @ 0xfffff094 │ │ │ │ + ldrbeq sp, [r1], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16724,19 +16724,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 1d7ac <__cxa_atexit@plt+0x10574> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strteq r2, [r1], #-2012 @ 0xfffff824 │ │ │ │ - ldrbeq ip, [r1], #-3804 @ 0xfffff124 │ │ │ │ - ldrbeq ip, [r1], #-3800 @ 0xfffff128 │ │ │ │ - ldrbeq ip, [r1], #-3796 @ 0xfffff12c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strteq r3, [r1], #-2012 @ 0xfffff824 │ │ │ │ + ldrbeq sp, [r1], #-3788 @ 0xfffff134 │ │ │ │ + ldrbeq sp, [r1], #-3784 @ 0xfffff138 │ │ │ │ + ldrbeq sp, [r1], #-3780 @ 0xfffff13c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1d804 <__cxa_atexit@plt+0x105cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -16748,32 +16748,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1d810 <__cxa_atexit@plt+0x105d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbeq ip, [r1], #-3496 @ 0xfffff258 │ │ │ │ + ldrbeq sp, [r1], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 1d838 <__cxa_atexit@plt+0x10600> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1d83c <__cxa_atexit@plt+0x10604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4012dc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ + b 401304 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbeq ip, [r1], #-3564 @ 0xfffff214 │ │ │ │ + ldrbeq sp, [r1], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d898 <__cxa_atexit@plt+0x10660> │ │ │ │ @@ -16791,18 +16791,18 @@ │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq fp, #5312 @ 0x14c0 │ │ │ │ - ldrbeq ip, [r1], #-3484 @ 0xfffff264 │ │ │ │ - ldrbeq ip, [r1], #-3492 @ 0xfffff25c │ │ │ │ - strteq r2, [r1], #-1732 @ 0xfffff93c │ │ │ │ + mvnseq ip, #805306369 @ 0x30000001 │ │ │ │ + ldrbeq sp, [r1], #-3468 @ 0xfffff274 │ │ │ │ + ldrbeq sp, [r1], #-3476 @ 0xfffff26c │ │ │ │ + strteq r3, [r1], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1d908 <__cxa_atexit@plt+0x106d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -16813,30 +16813,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1d914 <__cxa_atexit@plt+0x106dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4012ec <__cxa_atexit@plt+0x3f40b4> │ │ │ │ + b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r2, [r1], #-1688 @ 0xfffff968 │ │ │ │ - ldrbeq ip, [r1], #-3236 @ 0xfffff35c │ │ │ │ - strteq r2, [r1], #-1640 @ 0xfffff998 │ │ │ │ + strteq r3, [r1], #-1688 @ 0xfffff968 │ │ │ │ + ldrbeq sp, [r1], #-3220 @ 0xfffff36c │ │ │ │ + strteq r3, [r1], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1d938 <__cxa_atexit@plt+0x10700> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e46f74 <__cxa_atexit@plt+0xe39d3c> │ │ │ │ - strteq r2, [r1], #-1624 @ 0xfffff9a8 │ │ │ │ + b 17891f4 <__cxa_atexit@plt+0x177bfbc> │ │ │ │ + strteq r3, [r1], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d980 <__cxa_atexit@plt+0x10748> │ │ │ │ @@ -16845,25 +16845,25 @@ │ │ │ │ ldr r8, [pc, #48] @ 1d998 <__cxa_atexit@plt+0x10760> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1d99c <__cxa_atexit@plt+0x10764> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #24] @ 1d9a0 <__cxa_atexit@plt+0x10768> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strteq r2, [r1], #-972 @ 0xfffffc34 │ │ │ │ - strteq r2, [r1], #-1140 @ 0xfffffb8c │ │ │ │ - strteq r2, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ - strteq r2, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ + strteq r3, [r1], #-972 @ 0xfffffc34 │ │ │ │ + strteq r3, [r1], #-1140 @ 0xfffffb8c │ │ │ │ + strteq r3, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ + strteq r3, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d9f0 <__cxa_atexit@plt+0x107b8> │ │ │ │ ldr r3, [pc, #76] @ 1da10 <__cxa_atexit@plt+0x107d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -16873,72 +16873,72 @@ │ │ │ │ beq 1da08 <__cxa_atexit@plt+0x107d0> │ │ │ │ ldr r3, [pc, #56] @ 1da14 <__cxa_atexit@plt+0x107dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b c12fdc <__cxa_atexit@plt+0xc05da4> │ │ │ │ + b 9e6cc4 <__cxa_atexit@plt+0x9d9a8c> │ │ │ │ ldr r3, [pc, #32] @ 1da18 <__cxa_atexit@plt+0x107e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strteq r2, [r1], #-1452 @ 0xfffffa54 │ │ │ │ - strteq r2, [r1], #-1444 @ 0xfffffa5c │ │ │ │ + strteq r3, [r1], #-1452 @ 0xfffffa54 │ │ │ │ + strteq r3, [r1], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1da44 <__cxa_atexit@plt+0x1080c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b c12fdc <__cxa_atexit@plt+0xc05da4> │ │ │ │ + b 9e6cc4 <__cxa_atexit@plt+0x9d9a8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strteq r2, [r1], #-1384 @ 0xfffffa98 │ │ │ │ + strteq r3, [r1], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1da80 <__cxa_atexit@plt+0x10848> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 1da84 <__cxa_atexit@plt+0x1084c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1da88 <__cxa_atexit@plt+0x10850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 401304 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ + b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strteq r2, [r1], #-912 @ 0xfffffc70 │ │ │ │ - ldrbeq ip, [r1], #-2984 @ 0xfffff458 │ │ │ │ - strteq r2, [r1], #-1316 @ 0xfffffadc │ │ │ │ + strteq r3, [r1], #-912 @ 0xfffffc70 │ │ │ │ + ldrbeq sp, [r1], #-2968 @ 0xfffff468 │ │ │ │ + strteq r3, [r1], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 1dac8 <__cxa_atexit@plt+0x10890> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 1dacc <__cxa_atexit@plt+0x10894> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #8 │ │ │ │ and r0, r7, #3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r8, r1, #2 │ │ │ │ cmp r0, #2 │ │ │ │ addeq r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ - strteq r2, [r1], #-1032 @ 0xfffffbf8 │ │ │ │ - strteq r2, [r1], #-1276 @ 0xfffffb04 │ │ │ │ - strteq r2, [r1], #-1276 @ 0xfffffb04 │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + strteq r3, [r1], #-1032 @ 0xfffffbf8 │ │ │ │ + strteq r3, [r1], #-1276 @ 0xfffffb04 │ │ │ │ + strteq r3, [r1], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1db54 <__cxa_atexit@plt+0x1091c> │ │ │ │ @@ -16957,32 +16957,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #72] @ 1db74 <__cxa_atexit@plt+0x1093c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #68] @ 1db78 <__cxa_atexit@plt+0x10940> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1db7c <__cxa_atexit@plt+0x10944> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strteq r2, [r1], #-520 @ 0xfffffdf8 │ │ │ │ - strteq r2, [r1], #-688 @ 0xfffffd50 │ │ │ │ - strteq r2, [r1], #-1168 @ 0xfffffb70 │ │ │ │ - strteq r2, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ + strteq r3, [r1], #-520 @ 0xfffffdf8 │ │ │ │ + strteq r3, [r1], #-688 @ 0xfffffd50 │ │ │ │ + strteq r3, [r1], #-1168 @ 0xfffffb70 │ │ │ │ + strteq r3, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 1dbf8 <__cxa_atexit@plt+0x109c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ tst sl, #3 │ │ │ │ @@ -16993,31 +16993,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #72] @ 1dc04 <__cxa_atexit@plt+0x109cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #68] @ 1dc08 <__cxa_atexit@plt+0x109d0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1dbfc <__cxa_atexit@plt+0x109c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strteq r2, [r1], #-1008 @ 0xfffffc10 │ │ │ │ + strteq r3, [r1], #-1008 @ 0xfffffc10 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strteq r2, [r1], #-376 @ 0xfffffe88 │ │ │ │ - strteq r2, [r1], #-544 @ 0xfffffde0 │ │ │ │ - strteq r2, [r1], #-964 @ 0xfffffc3c │ │ │ │ + strteq r3, [r1], #-376 @ 0xfffffe88 │ │ │ │ + strteq r3, [r1], #-544 @ 0xfffffde0 │ │ │ │ + strteq r3, [r1], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1dc50 <__cxa_atexit@plt+0x10a18> │ │ │ │ ldr r7, [pc, #56] @ 1dc68 <__cxa_atexit@plt+0x10a30> │ │ │ │ @@ -17025,25 +17025,25 @@ │ │ │ │ ldr r8, [pc, #52] @ 1dc6c <__cxa_atexit@plt+0x10a34> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #48] @ 1dc70 <__cxa_atexit@plt+0x10a38> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #28] @ 1dc74 <__cxa_atexit@plt+0x10a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strteq r2, [r1], #-252 @ 0xffffff04 │ │ │ │ - strteq r2, [r1], #-420 @ 0xfffffe5c │ │ │ │ - strteq r2, [r1], #-896 @ 0xfffffc80 │ │ │ │ + strteq r3, [r1], #-252 @ 0xffffff04 │ │ │ │ + strteq r3, [r1], #-420 @ 0xfffffe5c │ │ │ │ + strteq r3, [r1], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dcd0 <__cxa_atexit@plt+0x10a98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17055,22 +17055,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 1dcdc <__cxa_atexit@plt+0x10aa4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1dce0 <__cxa_atexit@plt+0x10aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq fp, #14286848 @ 0xda0000 │ │ │ │ - ldrbeq ip, [r1], #-2260 @ 0xfffff72c │ │ │ │ + mvnseq fp, #9856 @ 0x2680 │ │ │ │ + ldrbeq sp, [r1], #-2244 @ 0xfffff73c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -17088,16 +17088,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dd50 <__cxa_atexit@plt+0x10b18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq ip, [r1], #-2280 @ 0xfffff718 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq sp, [r1], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17113,16 +17113,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ddb4 <__cxa_atexit@plt+0x10b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq ip, [r1], #-2160 @ 0xfffff790 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq sp, [r1], #-2144 @ 0xfffff7a0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1de10 <__cxa_atexit@plt+0x10bd8> │ │ │ │ ldr r2, [pc, #68] @ 1de18 <__cxa_atexit@plt+0x10be0> │ │ │ │ @@ -17134,15 +17134,15 @@ │ │ │ │ beq 1de04 <__cxa_atexit@plt+0x10bcc> │ │ │ │ ldr r3, [pc, #44] @ 1de1c <__cxa_atexit@plt+0x10be4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40130c <__cxa_atexit@plt+0x3f40d4> │ │ │ │ + b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -17150,15 +17150,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 1de44 <__cxa_atexit@plt+0x10c0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 40130c <__cxa_atexit@plt+0x3f40d4> │ │ │ │ + b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1de88 <__cxa_atexit@plt+0x10c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ @@ -17167,19 +17167,19 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #20] @ 1de90 <__cxa_atexit@plt+0x10c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ - ldrbeq ip, [r1], #-1996 @ 0xfffff834 │ │ │ │ - ldrbeq ip, [r1], #-1864 @ 0xfffff8b8 │ │ │ │ - ldrbeq ip, [r1], #-1964 @ 0xfffff854 │ │ │ │ - strteq r2, [r1], #-380 @ 0xfffffe84 │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ + ldrbeq sp, [r1], #-1980 @ 0xfffff844 │ │ │ │ + ldrbeq sp, [r1], #-1848 @ 0xfffff8c8 │ │ │ │ + ldrbeq sp, [r1], #-1948 @ 0xfffff864 │ │ │ │ + strteq r3, [r1], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1df00 <__cxa_atexit@plt+0x10cc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -17207,47 +17207,47 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvnseq fp, #152, 12 @ 0x9800000 │ │ │ │ - ldrbeq ip, [r1], #-1720 @ 0xfffff948 │ │ │ │ - strteq r2, [r1], #-228 @ 0xffffff1c │ │ │ │ + mvnseq fp, #88, 22 @ 0x16000 │ │ │ │ + ldrbeq sp, [r1], #-1704 @ 0xfffff958 │ │ │ │ + strteq r3, [r1], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1df80 <__cxa_atexit@plt+0x10d48> │ │ │ │ ldr r3, [pc, #44] @ 1df98 <__cxa_atexit@plt+0x10d60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #32] @ 1df9c <__cxa_atexit@plt+0x10d64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r7, [pc, #24] @ 1dfa0 <__cxa_atexit@plt+0x10d68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldrbeq ip, [r1], #-1712 @ 0xfffff950 │ │ │ │ - strteq r2, [r1], #-156 @ 0xffffff64 │ │ │ │ - strteq r2, [r1], #-160 @ 0xffffff60 │ │ │ │ + ldrbeq sp, [r1], #-1696 @ 0xfffff960 │ │ │ │ + strteq r3, [r1], #-156 @ 0xffffff64 │ │ │ │ + strteq r3, [r1], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1dff8 <__cxa_atexit@plt+0x10dc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17257,22 +17257,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 1e000 <__cxa_atexit@plt+0x10dc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1e004 <__cxa_atexit@plt+0x10dcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 18ec498 <__cxa_atexit@plt+0x18df260> │ │ │ │ + b 401354 <__cxa_atexit@plt+0x3f411c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r2, [r1], #-96 @ 0xffffffa0 │ │ │ │ - ldrbeq ip, [r1], #-1456 @ 0xfffffa50 │ │ │ │ - strteq r2, [r1], #-88 @ 0xffffffa8 │ │ │ │ + strteq r3, [r1], #-96 @ 0xffffffa0 │ │ │ │ + ldrbeq sp, [r1], #-1440 @ 0xfffffa60 │ │ │ │ + strteq r3, [r1], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e0a8 <__cxa_atexit@plt+0x10e70> │ │ │ │ ldr r3, [pc, #140] @ 1e0b8 <__cxa_atexit@plt+0x10e80> │ │ │ │ @@ -17303,25 +17303,25 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 1e0c0 <__cxa_atexit@plt+0x10e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 9e64e0 <__cxa_atexit@plt+0x9d92a8> │ │ │ │ + b 18e44e0 <__cxa_atexit@plt+0x18d72a8> │ │ │ │ ldr r7, [pc, #24] @ 1e0c8 <__cxa_atexit@plt+0x10e90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrbeq ip, [r1], #-1424 @ 0xfffffa70 │ │ │ │ - ldrbeq ip, [r1], #-1348 @ 0xfffffabc │ │ │ │ - strteq r1, [r1], #-4044 @ 0xfffff034 │ │ │ │ - strteq r1, [r1], #-3992 @ 0xfffff068 │ │ │ │ + ldrbeq sp, [r1], #-1408 @ 0xfffffa80 │ │ │ │ + ldrbeq sp, [r1], #-1332 @ 0xfffffacc │ │ │ │ + strteq r2, [r1], #-4044 @ 0xfffff034 │ │ │ │ + strteq r2, [r1], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #88] @ 1e13c <__cxa_atexit@plt+0x10f04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -17340,19 +17340,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1e140 <__cxa_atexit@plt+0x10f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5], #4 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 9e64e0 <__cxa_atexit@plt+0x9d92a8> │ │ │ │ + b 18e44e0 <__cxa_atexit@plt+0x18d72a8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrbeq ip, [r1], #-1280 @ 0xfffffb00 │ │ │ │ - ldrbeq ip, [r1], #-1204 @ 0xfffffb4c │ │ │ │ - strteq r1, [r1], #-3868 @ 0xfffff0e4 │ │ │ │ + ldrbeq sp, [r1], #-1264 @ 0xfffffb10 │ │ │ │ + ldrbeq sp, [r1], #-1188 @ 0xfffffb5c │ │ │ │ + strteq r2, [r1], #-3868 @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e174 <__cxa_atexit@plt+0x10f3c> │ │ │ │ ldr r7, [pc, #40] @ 1e190 <__cxa_atexit@plt+0x10f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -17360,17 +17360,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1e18c <__cxa_atexit@plt+0x10f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 9e64e0 <__cxa_atexit@plt+0x9d92a8> │ │ │ │ - ldrbeq ip, [r1], #-1204 @ 0xfffffb4c │ │ │ │ - ldrbeq ip, [r1], #-1128 @ 0xfffffb98 │ │ │ │ + b 18e44e0 <__cxa_atexit@plt+0x18d72a8> │ │ │ │ + ldrbeq sp, [r1], #-1188 @ 0xfffffb5c │ │ │ │ + ldrbeq sp, [r1], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1e1d4 <__cxa_atexit@plt+0x10f9c> │ │ │ │ @@ -17385,23 +17385,23 @@ │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #24] @ 1e1f4 <__cxa_atexit@plt+0x10fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r1, [r1], #-3780 @ 0xfffff13c │ │ │ │ - ldrbeq ip, [r1], #-988 @ 0xfffffc24 │ │ │ │ - strteq r1, [r1], #-3784 @ 0xfffff138 │ │ │ │ - strteq r1, [r1], #-3736 @ 0xfffff168 │ │ │ │ + strteq r2, [r1], #-3780 @ 0xfffff13c │ │ │ │ + ldrbeq sp, [r1], #-972 @ 0xfffffc34 │ │ │ │ + strteq r2, [r1], #-3784 @ 0xfffff138 │ │ │ │ + strteq r2, [r1], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1cdf6dc <__cxa_atexit@plt+0x1cd24a4> │ │ │ │ + b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e268 <__cxa_atexit@plt+0x11030> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17413,22 +17413,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 1e274 <__cxa_atexit@plt+0x1103c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e278 <__cxa_atexit@plt+0x11040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq fp, #-805306353 @ 0xd000000f │ │ │ │ - ldrbeq ip, [r1], #-828 @ 0xfffffcc4 │ │ │ │ + mvnseq fp, #49545216 @ 0x2f40000 │ │ │ │ + ldrbeq sp, [r1], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -17446,16 +17446,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e2e8 <__cxa_atexit@plt+0x110b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq ip, [r1], #-848 @ 0xfffffcb0 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq sp, [r1], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17471,18 +17471,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e34c <__cxa_atexit@plt+0x11114> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq ip, [r1], #-728 @ 0xfffffd28 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq sp, [r1], #-712 @ 0xfffffd38 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strteq r1, [r1], #-3584 @ 0xfffff200 │ │ │ │ + strteq r2, [r1], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e3b0 <__cxa_atexit@plt+0x11178> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17495,30 +17495,30 @@ │ │ │ │ ldr r3, [pc, #44] @ 1e3bc <__cxa_atexit@plt+0x11184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #32] @ 1e3c0 <__cxa_atexit@plt+0x11188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b b7f23c <__cxa_atexit@plt+0xb72004> │ │ │ │ + b 17adf08 <__cxa_atexit@plt+0x17a0cd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq ip, [r1], #-512 @ 0xfffffe00 │ │ │ │ - ldrbeq ip, [r1], #-660 @ 0xfffffd6c │ │ │ │ + ldrbeq sp, [r1], #-496 @ 0xfffffe10 │ │ │ │ + ldrbeq sp, [r1], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1e3e4 <__cxa_atexit@plt+0x111ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17531,16 +17531,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq ip, [r1], #-552 @ 0xfffffdd8 │ │ │ │ - strteq r1, [r1], #-3512 @ 0xfffff248 │ │ │ │ + ldrbeq sp, [r1], #-536 @ 0xfffffde8 │ │ │ │ + strteq r2, [r1], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1e4a0 <__cxa_atexit@plt+0x11268> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17561,62 +17561,62 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strteq r1, [r1], #-3428 @ 0xfffff29c │ │ │ │ - ldrbeq ip, [r1], #-276 @ 0xfffffeec │ │ │ │ - strteq r1, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ - strteq r1, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ + strteq r2, [r1], #-3428 @ 0xfffff29c │ │ │ │ + ldrbeq sp, [r1], #-260 @ 0xfffffefc │ │ │ │ + strteq r2, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ + strteq r2, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e4d8 <__cxa_atexit@plt+0x112a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r1, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ + strteq r2, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 1e530 <__cxa_atexit@plt+0x112f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e510 <__cxa_atexit@plt+0x112d8> │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e51c <__cxa_atexit@plt+0x112e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r3, [pc, #16] @ 1e534 <__cxa_atexit@plt+0x112fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq ip, [r1], #-280 @ 0xfffffee8 │ │ │ │ - strteq r1, [r1], #-3244 @ 0xfffff354 │ │ │ │ + ldrbeq sp, [r1], #-264 @ 0xfffffef8 │ │ │ │ + strteq r2, [r1], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, #20] @ 1e564 <__cxa_atexit@plt+0x1132c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ addne r8, r3, #2 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ - ldrbeq ip, [r1], #-236 @ 0xffffff14 │ │ │ │ - strteq r1, [r1], #-3176 @ 0xfffff398 │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + ldrbeq sp, [r1], #-220 @ 0xffffff24 │ │ │ │ + strteq r2, [r1], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e5cc <__cxa_atexit@plt+0x11394> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17636,24 +17636,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strteq r1, [r1], #-3124 @ 0xfffff3cc │ │ │ │ - ldrbeq fp, [r1], #-4064 @ 0xfffff020 │ │ │ │ - strteq r1, [r1], #-3096 @ 0xfffff3e8 │ │ │ │ + strteq r2, [r1], #-3124 @ 0xfffff3cc │ │ │ │ + ldrbeq ip, [r1], #-4048 @ 0xfffff030 │ │ │ │ + strteq r2, [r1], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e600 <__cxa_atexit@plt+0x113c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 1e644 <__cxa_atexit@plt+0x1140c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -17671,15 +17671,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r1], #-3000 @ 0xfffff448 │ │ │ │ + strteq r2, [r1], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1e6d8 <__cxa_atexit@plt+0x114a0> │ │ │ │ @@ -17694,63 +17694,63 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1e6d0 <__cxa_atexit@plt+0x11498> │ │ │ │ ldr r3, [pc, #60] @ 1e6f4 <__cxa_atexit@plt+0x114bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1e6f8 <__cxa_atexit@plt+0x114c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r1, [r1], #-2900 @ 0xfffff4ac │ │ │ │ - strteq r1, [r1], #-2852 @ 0xfffff4dc │ │ │ │ + strteq r2, [r1], #-2900 @ 0xfffff4ac │ │ │ │ + strteq r2, [r1], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1e73c <__cxa_atexit@plt+0x11504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1e734 <__cxa_atexit@plt+0x114fc> │ │ │ │ ldr r3, [pc, #24] @ 1e740 <__cxa_atexit@plt+0x11508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r1, [r1], #-2780 @ 0xfffff524 │ │ │ │ + strteq r2, [r1], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e764 <__cxa_atexit@plt+0x1152c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r1, [r1], #-2744 @ 0xfffff548 │ │ │ │ + strteq r2, [r1], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ - strteq r1, [r1], #-2908 @ 0xfffff4a4 │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ + strteq r2, [r1], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e808 <__cxa_atexit@plt+0x115d0> │ │ │ │ ldr r2, [pc, #112] @ 1e810 <__cxa_atexit@plt+0x115d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -17779,52 +17779,52 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1e81c <__cxa_atexit@plt+0x115e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq fp, [r1], #-3568 @ 0xfffff210 │ │ │ │ - strteq r1, [r1], #-2188 @ 0xfffff774 │ │ │ │ - strteq r1, [r1], #-2176 @ 0xfffff780 │ │ │ │ - strteq r1, [r1], #-2552 @ 0xfffff608 │ │ │ │ - strteq r1, [r1], #-2540 @ 0xfffff614 │ │ │ │ - strteq r1, [r1], #-2740 @ 0xfffff54c │ │ │ │ + ldrbeq ip, [r1], #-3552 @ 0xfffff220 │ │ │ │ + strteq r2, [r1], #-2188 @ 0xfffff774 │ │ │ │ + strteq r2, [r1], #-2176 @ 0xfffff780 │ │ │ │ + strteq r2, [r1], #-2552 @ 0xfffff608 │ │ │ │ + strteq r2, [r1], #-2540 @ 0xfffff614 │ │ │ │ + strteq r2, [r1], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1e860 <__cxa_atexit@plt+0x11628> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 1e864 <__cxa_atexit@plt+0x1162c> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r1], #-2460 @ 0xfffff664 │ │ │ │ - strteq r1, [r1], #-2112 @ 0xfffff7c0 │ │ │ │ - strteq r1, [r1], #-2664 @ 0xfffff598 │ │ │ │ + strteq r2, [r1], #-2460 @ 0xfffff664 │ │ │ │ + strteq r2, [r1], #-2112 @ 0xfffff7c0 │ │ │ │ + strteq r2, [r1], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e89c <__cxa_atexit@plt+0x11664> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e8a4 <__cxa_atexit@plt+0x1166c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ + b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [r1], #-3344 @ 0xfffff2f0 │ │ │ │ - strteq r1, [r1], #-2528 @ 0xfffff620 │ │ │ │ + ldrbeq ip, [r1], #-3328 @ 0xfffff300 │ │ │ │ + strteq r2, [r1], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e970 <__cxa_atexit@plt+0x11738> │ │ │ │ ldr r1, [pc, #176] @ 1e978 <__cxa_atexit@plt+0x11740> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -17854,34 +17854,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1e964 <__cxa_atexit@plt+0x1172c> │ │ │ │ ldr r3, [pc, #84] @ 1e988 <__cxa_atexit@plt+0x11750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrbeq fp, [r1], #-3264 @ 0xfffff340 │ │ │ │ + ldrbeq ip, [r1], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strteq r1, [r1], #-2300 @ 0xfffff704 │ │ │ │ + strteq r2, [r1], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #92] @ 1ea08 <__cxa_atexit@plt+0x117d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -17900,22 +17900,22 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1e9fc <__cxa_atexit@plt+0x117c4> │ │ │ │ ldr r3, [pc, #36] @ 1ea10 <__cxa_atexit@plt+0x117d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strteq r1, [r1], #-2164 @ 0xfffff78c │ │ │ │ + strteq r2, [r1], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #68] @ 1ea70 <__cxa_atexit@plt+0x11838> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ strd r0, [r5] │ │ │ │ @@ -17926,66 +17926,66 @@ │ │ │ │ ldr r3, [pc, #40] @ 1ea74 <__cxa_atexit@plt+0x1183c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strteq r1, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ + strteq r2, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1eaa0 <__cxa_atexit@plt+0x11868> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strteq r1, [r1], #-2004 @ 0xfffff82c │ │ │ │ + strteq r2, [r1], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #24] @ 1ead4 <__cxa_atexit@plt+0x1189c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ead8 <__cxa_atexit@plt+0x118a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ + b 40138c <__cxa_atexit@plt+0x3f4154> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq fp, [r1], #-2936 @ 0xfffff488 │ │ │ │ - strteq r1, [r1], #-1932 @ 0xfffff874 │ │ │ │ + ldrbeq ip, [r1], #-2920 @ 0xfffff498 │ │ │ │ + strteq r2, [r1], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 1eb04 <__cxa_atexit@plt+0x118cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401354 <__cxa_atexit@plt+0x3f411c> │ │ │ │ - ldrbeq fp, [r1], #-2892 @ 0xfffff4b4 │ │ │ │ - strteq r1, [r1], #-1872 @ 0xfffff8b0 │ │ │ │ + b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + ldrbeq ip, [r1], #-2876 @ 0xfffff4c4 │ │ │ │ + strteq r2, [r1], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 1eb2c <__cxa_atexit@plt+0x118f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - ldrbeq fp, [r1], #-2676 @ 0xfffff58c │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + ldrbeq ip, [r1], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1eba0 <__cxa_atexit@plt+0x11968> │ │ │ │ @@ -18014,65 +18014,65 @@ │ │ │ │ b 1ebb0 <__cxa_atexit@plt+0x11978> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1ebc0 <__cxa_atexit@plt+0x11988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ + strteq r2, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - ldrbeq fp, [r1], #-2584 @ 0xfffff5e8 │ │ │ │ - strteq r1, [r1], #-1772 @ 0xfffff914 │ │ │ │ + ldrbeq ip, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ + strteq r2, [r1], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1ec1c <__cxa_atexit@plt+0x119e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1ec14 <__cxa_atexit@plt+0x119dc> │ │ │ │ ldr r3, [pc, #36] @ 1ec20 <__cxa_atexit@plt+0x119e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1ec24 <__cxa_atexit@plt+0x119ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1c8c960 <__cxa_atexit@plt+0x1c7f728> │ │ │ │ + b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrbeq fp, [r1], #-2444 @ 0xfffff674 │ │ │ │ - strteq r1, [r1], #-1688 @ 0xfffff968 │ │ │ │ + ldrbeq ip, [r1], #-2428 @ 0xfffff684 │ │ │ │ + strteq r2, [r1], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ec54 <__cxa_atexit@plt+0x11a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1ec58 <__cxa_atexit@plt+0x11a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1c8c960 <__cxa_atexit@plt+0x1c7f728> │ │ │ │ + b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq fp, [r1], #-2380 @ 0xfffff6b4 │ │ │ │ - strteq r1, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ + ldrbeq ip, [r1], #-2364 @ 0xfffff6c4 │ │ │ │ + strteq r2, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ec80 <__cxa_atexit@plt+0x11a48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 1ec84 <__cxa_atexit@plt+0x11a4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbeq fp, [r1], #-2504 @ 0xfffff638 │ │ │ │ - strteq r1, [r1], #-1552 @ 0xfffff9f0 │ │ │ │ + ldrbeq ip, [r1], #-2488 @ 0xfffff648 │ │ │ │ + strteq r2, [r1], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ece4 <__cxa_atexit@plt+0x11aac> │ │ │ │ @@ -18086,22 +18086,22 @@ │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 4012ac <__cxa_atexit@plt+0x3f4074> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - ldrbeq fp, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ - strteq r1, [r1], #-1568 @ 0xfffff9e0 │ │ │ │ + ldrbeq ip, [r1], #-2296 @ 0xfffff708 │ │ │ │ + strteq r2, [r1], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ed50 <__cxa_atexit@plt+0x11b18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -18111,30 +18111,30 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ed58 <__cxa_atexit@plt+0x11b20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1ed5c <__cxa_atexit@plt+0x11b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 18ec498 <__cxa_atexit@plt+0x18df260> │ │ │ │ + b 401354 <__cxa_atexit@plt+0x3f411c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r1], #-1504 @ 0xfffffa20 │ │ │ │ - ldrbeq fp, [r1], #-2136 @ 0xfffff7a8 │ │ │ │ - strteq r1, [r1], #-1508 @ 0xfffffa1c │ │ │ │ + strteq r2, [r1], #-1504 @ 0xfffffa20 │ │ │ │ + ldrbeq ip, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ + strteq r2, [r1], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [pc, #4] @ 1ed80 <__cxa_atexit@plt+0x11b48> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 18e0354 <__cxa_atexit@plt+0x18d311c> │ │ │ │ - strteq r1, [r1], #-1464 @ 0xfffffa48 │ │ │ │ + b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + strteq r2, [r1], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1edf4 <__cxa_atexit@plt+0x11bbc> │ │ │ │ @@ -18154,30 +18154,30 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #68] @ 1ee28 <__cxa_atexit@plt+0x11bf0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 9e8b78 <__cxa_atexit@plt+0x9db940> │ │ │ │ + b 18e6b78 <__cxa_atexit@plt+0x18d9940> │ │ │ │ mov r6, r2 │ │ │ │ b 1ee04 <__cxa_atexit@plt+0x11bcc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1ee14 <__cxa_atexit@plt+0x11bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r1], #-1364 @ 0xfffffaac │ │ │ │ + strteq r2, [r1], #-1364 @ 0xfffffaac │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq fp, [r1], #-2176 @ 0xfffff780 │ │ │ │ - ldrbeq fp, [r1], #-2164 @ 0xfffff78c │ │ │ │ - ldrbeq fp, [r1], #-2124 @ 0xfffff7b4 │ │ │ │ - strteq r1, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ + ldrbeq ip, [r1], #-2160 @ 0xfffff790 │ │ │ │ + ldrbeq ip, [r1], #-2148 @ 0xfffff79c │ │ │ │ + ldrbeq ip, [r1], #-2108 @ 0xfffff7c4 │ │ │ │ + strteq r2, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1eea8 <__cxa_atexit@plt+0x11c70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1ee8c <__cxa_atexit@plt+0x11c54> │ │ │ │ @@ -18192,28 +18192,28 @@ │ │ │ │ ldr r3, [pc, #60] @ 1eeb0 <__cxa_atexit@plt+0x11c78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ 1eeb4 <__cxa_atexit@plt+0x11c7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ + b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1eeb8 <__cxa_atexit@plt+0x11c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrbeq fp, [r1], #-1996 @ 0xfffff834 │ │ │ │ - ldrbeq fp, [r1], #-1784 @ 0xfffff908 │ │ │ │ - strteq r1, [r1], #-1152 @ 0xfffffb80 │ │ │ │ + ldrbeq ip, [r1], #-1980 @ 0xfffff844 │ │ │ │ + ldrbeq ip, [r1], #-1768 @ 0xfffff918 │ │ │ │ + strteq r2, [r1], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ef0c <__cxa_atexit@plt+0x11cd4> │ │ │ │ ldr r3, [pc, #76] @ 1ef28 <__cxa_atexit@plt+0x11cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -18224,40 +18224,40 @@ │ │ │ │ ldr r3, [pc, #56] @ 1ef2c <__cxa_atexit@plt+0x11cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 1ef30 <__cxa_atexit@plt+0x11cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ + b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ ldr r7, [pc, #32] @ 1ef34 <__cxa_atexit@plt+0x11cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrbeq fp, [r1], #-1868 @ 0xfffff8b4 │ │ │ │ - ldrbeq fp, [r1], #-1664 @ 0xfffff980 │ │ │ │ - strteq r1, [r1], #-1028 @ 0xfffffbfc │ │ │ │ + ldrbeq ip, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ + ldrbeq ip, [r1], #-1648 @ 0xfffff990 │ │ │ │ + strteq r2, [r1], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ef64 <__cxa_atexit@plt+0x11d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1ef68 <__cxa_atexit@plt+0x11d30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ + b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq fp, [r1], #-1780 @ 0xfffff90c │ │ │ │ - strteq r1, [r1], #-976 @ 0xfffffc30 │ │ │ │ + ldrbeq ip, [r1], #-1764 @ 0xfffff91c │ │ │ │ + strteq r2, [r1], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #160] @ 1f020 <__cxa_atexit@plt+0x11de8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 1efdc <__cxa_atexit@plt+0x11da4> │ │ │ │ @@ -18266,25 +18266,25 @@ │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1efe8 <__cxa_atexit@plt+0x11db0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 1eff0 <__cxa_atexit@plt+0x11db8> │ │ │ │ - bl 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + bl 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f004 <__cxa_atexit@plt+0x11dcc> │ │ │ │ ldr r3, [pc, #108] @ 1f030 <__cxa_atexit@plt+0x11df8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #100] @ 1f034 <__cxa_atexit@plt+0x11dfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ + b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 1f02c <__cxa_atexit@plt+0x11df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -18296,41 +18296,41 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f028 <__cxa_atexit@plt+0x11df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldrbeq fp, [r1], #-1412 @ 0xfffffa7c │ │ │ │ - ldrbeq fp, [r1], #-1440 @ 0xfffffa60 │ │ │ │ + ldrbeq ip, [r1], #-1396 @ 0xfffffa8c │ │ │ │ + ldrbeq ip, [r1], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrbeq fp, [r1], #-1668 @ 0xfffff97c │ │ │ │ - strteq r1, [r1], #-772 @ 0xfffffcfc │ │ │ │ + ldrbeq ip, [r1], #-1652 @ 0xfffff98c │ │ │ │ + strteq r2, [r1], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 1f0cc <__cxa_atexit@plt+0x11e94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1f094 <__cxa_atexit@plt+0x11e5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 1f09c <__cxa_atexit@plt+0x11e64> │ │ │ │ - bl 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + bl 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f0b0 <__cxa_atexit@plt+0x11e78> │ │ │ │ ldr r3, [pc, #92] @ 1f0d8 <__cxa_atexit@plt+0x11ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #84] @ 1f0dc <__cxa_atexit@plt+0x11ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ + b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 1f0d4 <__cxa_atexit@plt+0x11e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -18338,76 +18338,76 @@ │ │ │ │ bl c1ac │ │ │ │ ldr r7, [pc, #16] @ 1f0d0 <__cxa_atexit@plt+0x11e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq fp, [r1], #-1240 @ 0xfffffb28 │ │ │ │ - ldrbeq fp, [r1], #-1268 @ 0xfffffb0c │ │ │ │ + ldrbeq ip, [r1], #-1224 @ 0xfffffb38 │ │ │ │ + ldrbeq ip, [r1], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrbeq fp, [r1], #-1484 @ 0xfffffa34 │ │ │ │ - strteq r1, [r1], #-604 @ 0xfffffda4 │ │ │ │ + ldrbeq ip, [r1], #-1468 @ 0xfffffa44 │ │ │ │ + strteq r2, [r1], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 1f124 <__cxa_atexit@plt+0x11eec> │ │ │ │ - bl 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + bl 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f138 <__cxa_atexit@plt+0x11f00> │ │ │ │ ldr r3, [pc, #80] @ 1f15c <__cxa_atexit@plt+0x11f24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #72] @ 1f160 <__cxa_atexit@plt+0x11f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ + b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ ldr r7, [pc, #44] @ 1f158 <__cxa_atexit@plt+0x11f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ bl c1ac │ │ │ │ ldr r7, [pc, #12] @ 1f154 <__cxa_atexit@plt+0x11f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ - ldrbeq fp, [r1], #-1132 @ 0xfffffb94 │ │ │ │ + ldrbeq ip, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ + ldrbeq ip, [r1], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq fp, [r1], #-1340 @ 0xfffffac4 │ │ │ │ + ldrbeq ip, [r1], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1f180 <__cxa_atexit@plt+0x11f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [r1], #-1060 @ 0xfffffbdc │ │ │ │ - strteq r1, [r1], #-1288 @ 0xfffffaf8 │ │ │ │ + ldrbeq ip, [r1], #-1044 @ 0xfffffbec │ │ │ │ + strteq r2, [r1], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f1b8 <__cxa_atexit@plt+0x11f80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1f1c0 <__cxa_atexit@plt+0x11f88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f274 <__cxa_atexit@plt+0x1203c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [r1], #-1012 @ 0xfffffc0c │ │ │ │ - strteq r1, [r1], #-1224 @ 0xfffffb38 │ │ │ │ + ldrbeq ip, [r1], #-996 @ 0xfffffc1c │ │ │ │ + strteq r2, [r1], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1f23c <__cxa_atexit@plt+0x12004> │ │ │ │ @@ -18428,26 +18428,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 1f264 <__cxa_atexit@plt+0x1202c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b 1f24c <__cxa_atexit@plt+0x12014> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrbeq fp, [r1], #-920 @ 0xfffffc68 │ │ │ │ - ldrbeq fp, [r1], #-1084 @ 0xfffffbc4 │ │ │ │ - ldrbeq fp, [r1], #-908 @ 0xfffffc74 │ │ │ │ + ldrbeq ip, [r1], #-904 @ 0xfffffc78 │ │ │ │ + ldrbeq ip, [r1], #-1068 @ 0xfffffbd4 │ │ │ │ + ldrbeq ip, [r1], #-892 @ 0xfffffc84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f338 <__cxa_atexit@plt+0x12100> │ │ │ │ ldr r7, [pc, #216] @ 1f360 <__cxa_atexit@plt+0x12128> │ │ │ │ @@ -18503,21 +18503,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strteq r1, [r1], #-852 @ 0xfffffcac │ │ │ │ - strteq r1, [r1], #-856 @ 0xfffffca8 │ │ │ │ + strteq r2, [r1], #-852 @ 0xfffffcac │ │ │ │ + strteq r2, [r1], #-856 @ 0xfffffca8 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldrbeq fp, [r1], #-912 @ 0xfffffc70 │ │ │ │ - ldrbeq fp, [r1], #-896 @ 0xfffffc80 │ │ │ │ - ldrbeq fp, [r1], #-720 @ 0xfffffd30 │ │ │ │ - strteq r1, [r1], #-784 @ 0xfffffcf0 │ │ │ │ + ldrbeq ip, [r1], #-896 @ 0xfffffc80 │ │ │ │ + ldrbeq ip, [r1], #-880 @ 0xfffffc90 │ │ │ │ + ldrbeq ip, [r1], #-704 @ 0xfffffd40 │ │ │ │ + strteq r2, [r1], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f404 <__cxa_atexit@plt+0x121cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -18552,20 +18552,20 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strteq r1, [r1], #-632 @ 0xfffffd88 │ │ │ │ + strteq r2, [r1], #-632 @ 0xfffffd88 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - ldrbeq fp, [r1], #-660 @ 0xfffffd6c │ │ │ │ - ldrbeq fp, [r1], #-480 @ 0xfffffe20 │ │ │ │ - ldrbeq fp, [r1], #-636 @ 0xfffffd84 │ │ │ │ - strteq r1, [r1], #-604 @ 0xfffffda4 │ │ │ │ + ldrbeq ip, [r1], #-644 @ 0xfffffd7c │ │ │ │ + ldrbeq ip, [r1], #-464 @ 0xfffffe30 │ │ │ │ + ldrbeq ip, [r1], #-620 @ 0xfffffd94 │ │ │ │ + strteq r2, [r1], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1f510 <__cxa_atexit@plt+0x122d8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -18606,15 +18606,15 @@ │ │ │ │ stm r9, {r1, r7, lr} │ │ │ │ add r1, r6, #20 │ │ │ │ stm r1, {r3, r6, lr} │ │ │ │ str r0, [r6, #32] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 1f55c <__cxa_atexit@plt+0x12324> │ │ │ │ @@ -18626,24 +18626,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq fp, [r1], #-284 @ 0xfffffee4 │ │ │ │ + ldrbeq ip, [r1], #-268 @ 0xfffffef4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strteq r1, [r1], #-392 @ 0xfffffe78 │ │ │ │ - strteq r1, [r1], #-264 @ 0xfffffef8 │ │ │ │ - strteq r1, [r1], #-360 @ 0xfffffe98 │ │ │ │ + strteq r2, [r1], #-392 @ 0xfffffe78 │ │ │ │ + strteq r2, [r1], #-264 @ 0xfffffef8 │ │ │ │ + strteq r2, [r1], #-360 @ 0xfffffe98 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrbeq fp, [r1], #-404 @ 0xfffffe6c │ │ │ │ - ldrbeq fp, [r1], #-224 @ 0xffffff20 │ │ │ │ - ldrbeq fp, [r1], #-380 @ 0xfffffe84 │ │ │ │ - strteq r1, [r1], #-340 @ 0xfffffeac │ │ │ │ + ldrbeq ip, [r1], #-388 @ 0xfffffe7c │ │ │ │ + ldrbeq ip, [r1], #-208 @ 0xffffff30 │ │ │ │ + ldrbeq ip, [r1], #-364 @ 0xfffffe94 │ │ │ │ + strteq r2, [r1], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1f5d4 <__cxa_atexit@plt+0x1239c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -18656,23 +18656,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1f5e4 <__cxa_atexit@plt+0x123ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r1], #-280 @ 0xfffffee8 │ │ │ │ - strteq r1, [r1], #-48 @ 0xffffffd0 │ │ │ │ - ldrbeq sl, [r1], #-4056 @ 0xfffff028 │ │ │ │ - strteq r1, [r1], #-276 @ 0xfffffeec │ │ │ │ + strteq r2, [r1], #-280 @ 0xfffffee8 │ │ │ │ + strteq r2, [r1], #-48 @ 0xffffffd0 │ │ │ │ + ldrbeq fp, [r1], #-4040 @ 0xfffff038 │ │ │ │ + strteq r2, [r1], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1f648 <__cxa_atexit@plt+0x12410> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -18690,18 +18690,18 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r1], #-232 @ 0xffffff18 │ │ │ │ - mvnseq r9, #304 @ 0x130 │ │ │ │ - ldrbeq sl, [r1], #-3940 @ 0xfffff09c │ │ │ │ - strteq r1, [r1], #-192 @ 0xffffff40 │ │ │ │ + strteq r2, [r1], #-232 @ 0xffffff18 │ │ │ │ + mvnseq sl, #805306381 @ 0x3000000d │ │ │ │ + ldrbeq fp, [r1], #-3924 @ 0xfffff0ac │ │ │ │ + strteq r2, [r1], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1f6bc <__cxa_atexit@plt+0x12484> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -18714,23 +18714,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1f6cc <__cxa_atexit@plt+0x12494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r0, [r1], #-4064 @ 0xfffff020 │ │ │ │ - strteq r1, [r1], #-124 @ 0xffffff84 │ │ │ │ - ldrbeq sl, [r1], #-3824 @ 0xfffff110 │ │ │ │ - strteq r1, [r1], #-108 @ 0xffffff94 │ │ │ │ + strteq r1, [r1], #-4064 @ 0xfffff020 │ │ │ │ + strteq r2, [r1], #-124 @ 0xffffff84 │ │ │ │ + ldrbeq fp, [r1], #-3808 @ 0xfffff120 │ │ │ │ + strteq r2, [r1], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f758 <__cxa_atexit@plt+0x12520> │ │ │ │ ldr r3, [pc, #116] @ 1f768 <__cxa_atexit@plt+0x12530> │ │ │ │ @@ -18755,25 +18755,25 @@ │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1f778 <__cxa_atexit@plt+0x12540> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #20] @ 1f774 <__cxa_atexit@plt+0x1253c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrbeq sl, [r1], #-3708 @ 0xfffff184 │ │ │ │ - strteq r1, [r1], #-0 │ │ │ │ - strteq r0, [r1], #-4068 @ 0xfffff01c │ │ │ │ - strteq r0, [r1], #-4036 @ 0xfffff03c │ │ │ │ + ldrbeq fp, [r1], #-3692 @ 0xfffff194 │ │ │ │ + strteq r2, [r1], #-0 │ │ │ │ + strteq r1, [r1], #-4068 @ 0xfffff01c │ │ │ │ + strteq r1, [r1], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f7bc <__cxa_atexit@plt+0x12584> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -18784,28 +18784,28 @@ │ │ │ │ ldr r3, [pc, #32] @ 1f7d4 <__cxa_atexit@plt+0x1259c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #8] @ 1f7cc <__cxa_atexit@plt+0x12594> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ - strteq r0, [r1], #-3956 @ 0xfffff08c │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + strteq r1, [r1], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq sl, [r1], #-3572 @ 0xfffff20c │ │ │ │ - strteq r0, [r1], #-3944 @ 0xfffff098 │ │ │ │ + ldrbeq fp, [r1], #-3556 @ 0xfffff21c │ │ │ │ + strteq r1, [r1], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f7f8 <__cxa_atexit@plt+0x125c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r0, [r1], #-3908 @ 0xfffff0bc │ │ │ │ + strteq r1, [r1], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 1f8a0 <__cxa_atexit@plt+0x12668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1f830 <__cxa_atexit@plt+0x125f8> │ │ │ │ @@ -18837,21 +18837,21 @@ │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1f8b0 <__cxa_atexit@plt+0x12678> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrbeq sl, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ - strteq r0, [r1], #-3744 @ 0xfffff160 │ │ │ │ - strteq r0, [r1], #-3724 @ 0xfffff174 │ │ │ │ + ldrbeq fp, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ + strteq r1, [r1], #-3744 @ 0xfffff160 │ │ │ │ + strteq r1, [r1], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f8d8 <__cxa_atexit@plt+0x126a0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -18877,19 +18877,19 @@ │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1f94c <__cxa_atexit@plt+0x12714> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - ldrbeq sl, [r1], #-3212 @ 0xfffff374 │ │ │ │ - strteq r0, [r1], #-3584 @ 0xfffff200 │ │ │ │ + ldrbeq fp, [r1], #-3196 @ 0xfffff384 │ │ │ │ + strteq r1, [r1], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f99c <__cxa_atexit@plt+0x12764> │ │ │ │ ldr r3, [pc, #60] @ 1f9ac <__cxa_atexit@plt+0x12774> │ │ │ │ @@ -18906,15 +18906,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f9b0 <__cxa_atexit@plt+0x12778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-3524 @ 0xfffff23c │ │ │ │ + strteq r1, [r1], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -18938,15 +18938,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fa30 <__cxa_atexit@plt+0x127f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ + strteq r1, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -18970,15 +18970,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fab0 <__cxa_atexit@plt+0x12878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-3276 @ 0xfffff334 │ │ │ │ + strteq r1, [r1], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -19002,15 +19002,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fb30 <__cxa_atexit@plt+0x128f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-3152 @ 0xfffff3b0 │ │ │ │ + strteq r1, [r1], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -19034,15 +19034,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fbb0 <__cxa_atexit@plt+0x12978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-3028 @ 0xfffff42c │ │ │ │ + strteq r1, [r1], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -19066,15 +19066,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fc30 <__cxa_atexit@plt+0x129f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-2904 @ 0xfffff4a8 │ │ │ │ + strteq r1, [r1], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -19098,15 +19098,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fcb0 <__cxa_atexit@plt+0x12a78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-2780 @ 0xfffff524 │ │ │ │ + strteq r1, [r1], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -19130,27 +19130,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fd30 <__cxa_atexit@plt+0x12af8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r0, [r1], #-2656 @ 0xfffff5a0 │ │ │ │ + strteq r1, [r1], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1fd70 <__cxa_atexit@plt+0x12b38> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - strteq r0, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ + strteq r1, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe34 <__cxa_atexit@plt+0x12bfc> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -19203,17 +19203,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strteq r0, [r1], #-2392 @ 0xfffff6a8 │ │ │ │ - ldrbeq sl, [r1], #-1900 @ 0xfffff894 │ │ │ │ - strteq r0, [r1], #-2340 @ 0xfffff6dc │ │ │ │ + strteq r1, [r1], #-2392 @ 0xfffff6a8 │ │ │ │ + ldrbeq fp, [r1], #-1884 @ 0xfffff8a4 │ │ │ │ + strteq r1, [r1], #-2340 @ 0xfffff6dc │ │ │ │ andeq r2, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 1fe98 <__cxa_atexit@plt+0x12c60> │ │ │ │ @@ -19228,16 +19228,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-1780 @ 0xfffff90c │ │ │ │ - strteq r0, [r1], #-2244 @ 0xfffff73c │ │ │ │ + ldrbeq fp, [r1], #-1764 @ 0xfffff91c │ │ │ │ + strteq r1, [r1], #-2244 @ 0xfffff73c │ │ │ │ andeq r2, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #92] @ 1ff30 <__cxa_atexit@plt+0x12cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -19260,16 +19260,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ff38 <__cxa_atexit@plt+0x12d00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq sl, [r1], #-1648 @ 0xfffff990 │ │ │ │ - strteq r0, [r1], #-2116 @ 0xfffff7bc │ │ │ │ + ldrbeq fp, [r1], #-1632 @ 0xfffff9a0 │ │ │ │ + strteq r1, [r1], #-2116 @ 0xfffff7bc │ │ │ │ andeq r2, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 1ff78 <__cxa_atexit@plt+0x12d40> │ │ │ │ @@ -19284,16 +19284,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-1556 @ 0xfffff9ec │ │ │ │ - strteq r0, [r1], #-2020 @ 0xfffff81c │ │ │ │ + ldrbeq fp, [r1], #-1540 @ 0xfffff9fc │ │ │ │ + strteq r1, [r1], #-2020 @ 0xfffff81c │ │ │ │ andeq r2, r8, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fff0 <__cxa_atexit@plt+0x12db8> │ │ │ │ ldr r3, [pc, #112] @ 2002c <__cxa_atexit@plt+0x12df4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19323,16 +19323,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbeq sl, [r1], #-1604 @ 0xfffff9bc │ │ │ │ - strteq r0, [r1], #-1864 @ 0xfffff8b8 │ │ │ │ + ldrbeq fp, [r1], #-1588 @ 0xfffff9cc │ │ │ │ + strteq r1, [r1], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r2, r0, pc, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20068 <__cxa_atexit@plt+0x12e30> │ │ │ │ ldr r3, [pc, #40] @ 20080 <__cxa_atexit@plt+0x12e48> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19341,17 +19341,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 2007c <__cxa_atexit@plt+0x12e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [r1], #-1520 @ 0xfffffa10 │ │ │ │ + ldrbeq fp, [r1], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r0, [r1], #-1788 @ 0xfffff904 │ │ │ │ + strteq r1, [r1], #-1788 @ 0xfffff904 │ │ │ │ andeq r2, r8, pc, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 200b8 <__cxa_atexit@plt+0x12e80> │ │ │ │ ldr r7, [pc, #48] @ 200d4 <__cxa_atexit@plt+0x12e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -19364,16 +19364,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-1236 @ 0xfffffb2c │ │ │ │ - strteq r0, [r1], #-1700 @ 0xfffff95c │ │ │ │ + ldrbeq fp, [r1], #-1220 @ 0xfffffb3c │ │ │ │ + strteq r1, [r1], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r2, sp, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ 20158 <__cxa_atexit@plt+0x12f20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -19398,16 +19398,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #56]! @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq sl, [r1], #-1100 @ 0xfffffbb4 │ │ │ │ - strteq r0, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ + ldrbeq fp, [r1], #-1084 @ 0xfffffbc4 │ │ │ │ + strteq r1, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r1, ip, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, r7 │ │ │ │ bne 2019c <__cxa_atexit@plt+0x12f64> │ │ │ │ ldr r3, [pc, #48] @ 201b8 <__cxa_atexit@plt+0x12f80> │ │ │ │ @@ -19421,16 +19421,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-1008 @ 0xfffffc10 │ │ │ │ - strteq r0, [r1], #-1472 @ 0xfffffa40 │ │ │ │ + ldrbeq fp, [r1], #-992 @ 0xfffffc20 │ │ │ │ + strteq r1, [r1], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ 2023c <__cxa_atexit@plt+0x13004> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -19455,16 +19455,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #52]! @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq sl, [r1], #-872 @ 0xfffffc98 │ │ │ │ - strteq r0, [r1], #-1336 @ 0xfffffac8 │ │ │ │ + ldrbeq fp, [r1], #-856 @ 0xfffffca8 │ │ │ │ + strteq r1, [r1], #-1336 @ 0xfffffac8 │ │ │ │ andeq r8, r0, fp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp r3, r7 │ │ │ │ bne 20280 <__cxa_atexit@plt+0x13048> │ │ │ │ ldr r3, [pc, #48] @ 2029c <__cxa_atexit@plt+0x13064> │ │ │ │ @@ -19478,16 +19478,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-780 @ 0xfffffcf4 │ │ │ │ - strteq r0, [r1], #-1244 @ 0xfffffb24 │ │ │ │ + ldrbeq fp, [r1], #-764 @ 0xfffffd04 │ │ │ │ + strteq r1, [r1], #-1244 @ 0xfffffb24 │ │ │ │ andeq r8, r0, fp, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ 20320 <__cxa_atexit@plt+0x130e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -19512,16 +19512,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #48]! @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq sl, [r1], #-644 @ 0xfffffd7c │ │ │ │ - strteq r0, [r1], #-1108 @ 0xfffffbac │ │ │ │ + ldrbeq fp, [r1], #-628 @ 0xfffffd8c │ │ │ │ + strteq r1, [r1], #-1108 @ 0xfffffbac │ │ │ │ andeq r4, r0, sl, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ bne 20364 <__cxa_atexit@plt+0x1312c> │ │ │ │ ldr r3, [pc, #48] @ 20380 <__cxa_atexit@plt+0x13148> │ │ │ │ @@ -19535,16 +19535,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-552 @ 0xfffffdd8 │ │ │ │ - strteq r0, [r1], #-1016 @ 0xfffffc08 │ │ │ │ + ldrbeq fp, [r1], #-536 @ 0xfffffde8 │ │ │ │ + strteq r1, [r1], #-1016 @ 0xfffffc08 │ │ │ │ andeq r4, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #104] @ 2040c <__cxa_atexit@plt+0x131d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -19571,16 +19571,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #44]! @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbeq sl, [r1], #-408 @ 0xfffffe68 │ │ │ │ - strteq r0, [r1], #-872 @ 0xfffffc98 │ │ │ │ + ldrbeq fp, [r1], #-392 @ 0xfffffe78 │ │ │ │ + strteq r1, [r1], #-872 @ 0xfffffc98 │ │ │ │ andeq r2, r0, r9, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 20454 <__cxa_atexit@plt+0x1321c> │ │ │ │ @@ -19595,16 +19595,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-312 @ 0xfffffec8 │ │ │ │ - strteq r0, [r1], #-776 @ 0xfffffcf8 │ │ │ │ + ldrbeq fp, [r1], #-296 @ 0xfffffed8 │ │ │ │ + strteq r1, [r1], #-776 @ 0xfffffcf8 │ │ │ │ andeq r2, r0, r9, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #92] @ 204ec <__cxa_atexit@plt+0x132b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ @@ -19627,16 +19627,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 204f4 <__cxa_atexit@plt+0x132bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq sl, [r1], #-180 @ 0xffffff4c │ │ │ │ - strteq r0, [r1], #-648 @ 0xfffffd78 │ │ │ │ + ldrbeq fp, [r1], #-164 @ 0xffffff5c │ │ │ │ + strteq r1, [r1], #-648 @ 0xfffffd78 │ │ │ │ andeq r2, r0, r9, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 20534 <__cxa_atexit@plt+0x132fc> │ │ │ │ @@ -19651,16 +19651,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [r1], #-88 @ 0xffffffa8 │ │ │ │ - strteq r0, [r1], #-552 @ 0xfffffdd8 │ │ │ │ + ldrbeq fp, [r1], #-72 @ 0xffffffb8 │ │ │ │ + strteq r1, [r1], #-552 @ 0xfffffdd8 │ │ │ │ andeq r2, r0, r9, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 205b8 <__cxa_atexit@plt+0x13380> │ │ │ │ ldr r2, [pc, #172] @ 20624 <__cxa_atexit@plt+0x133ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -19705,16 +19705,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrbeq sl, [r1], #-80 @ 0xffffffb0 │ │ │ │ - strteq r0, [r1], #-336 @ 0xfffffeb0 │ │ │ │ + ldrbeq fp, [r1], #-64 @ 0xffffffc0 │ │ │ │ + strteq r1, [r1], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20660 <__cxa_atexit@plt+0x13428> │ │ │ │ ldr r3, [pc, #40] @ 20678 <__cxa_atexit@plt+0x13440> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19723,17 +19723,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 20674 <__cxa_atexit@plt+0x1343c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [r1], #-4088 @ 0xfffff008 │ │ │ │ + ldrbeq sl, [r1], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r0, [r1], #-260 @ 0xfffffefc │ │ │ │ + strteq r1, [r1], #-260 @ 0xfffffefc │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 206d0 <__cxa_atexit@plt+0x13498> │ │ │ │ ldr r3, [pc, #80] @ 206ec <__cxa_atexit@plt+0x134b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19755,16 +19755,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq r9, [r1], #-3772 @ 0xfffff144 │ │ │ │ - strteq r0, [r1], #-136 @ 0xffffff78 │ │ │ │ + ldrbeq sl, [r1], #-3756 @ 0xfffff154 │ │ │ │ + strteq r1, [r1], #-136 @ 0xffffff78 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 20738 <__cxa_atexit@plt+0x13500> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ @@ -19773,15 +19773,15 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ beq 20730 <__cxa_atexit@plt+0x134f8> │ │ │ │ b 20748 <__cxa_atexit@plt+0x13510> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r0, [r1], #-68 @ 0xffffffbc │ │ │ │ + strteq r1, [r1], #-68 @ 0xffffffbc │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 207a8 <__cxa_atexit@plt+0x13570> │ │ │ │ @@ -19817,17 +19817,17 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrbeq r9, [r1], #-3556 @ 0xfffff21c │ │ │ │ - ldrbeq r9, [r1], #-3532 @ 0xfffff234 │ │ │ │ - strteq pc, [r0], #-3980 @ 0xfffff074 │ │ │ │ + ldrbeq sl, [r1], #-3540 @ 0xfffff22c │ │ │ │ + ldrbeq sl, [r1], #-3516 @ 0xfffff244 │ │ │ │ + strteq r0, [r1], #-3980 @ 0xfffff074 │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20830 <__cxa_atexit@plt+0x135f8> │ │ │ │ ldr r3, [pc, #56] @ 2084c <__cxa_atexit@plt+0x13614> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19842,16 +19842,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq r9, [r1], #-3424 @ 0xfffff2a0 │ │ │ │ - strteq pc, [r0], #-3884 @ 0xfffff0d4 │ │ │ │ + ldrbeq sl, [r1], #-3408 @ 0xfffff2b0 │ │ │ │ + strteq r0, [r1], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208cc <__cxa_atexit@plt+0x13694> │ │ │ │ ldr r2, [pc, #132] @ 208f8 <__cxa_atexit@plt+0x136c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -19887,15 +19887,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrbeq r9, [r1], #-3468 @ 0xfffff274 │ │ │ │ + ldrbeq sl, [r1], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 20968 <__cxa_atexit@plt+0x13730> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -19938,16 +19938,16 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 209d0 <__cxa_atexit@plt+0x13798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [r1], #-3024 @ 0xfffff430 │ │ │ │ - strteq pc, [r0], #-3508 @ 0xfffff24c │ │ │ │ + ldrbeq sl, [r1], #-3008 @ 0xfffff440 │ │ │ │ + strteq r0, [r1], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20a1c <__cxa_atexit@plt+0x137e4> │ │ │ │ ldr r7, [pc, #52] @ 20a2c <__cxa_atexit@plt+0x137f4> │ │ │ │ @@ -19962,16 +19962,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20a30 <__cxa_atexit@plt+0x137f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq pc, [r0], #-3448 @ 0xfffff288 │ │ │ │ - strteq pc, [r0], #-3416 @ 0xfffff2a8 │ │ │ │ + strteq r0, [r1], #-3448 @ 0xfffff288 │ │ │ │ + strteq r0, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ add r9, r7, #19 │ │ │ │ @@ -20011,15 +20011,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strteq pc, [r0], #-3224 @ 0xfffff368 │ │ │ │ + strteq r0, [r1], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 20b50 <__cxa_atexit@plt+0x13918> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -20035,15 +20035,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ b 1fd70 <__cxa_atexit@plt+0x12b38> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strteq pc, [r0], #-3128 @ 0xfffff3c8 │ │ │ │ + strteq r0, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -20052,15 +20052,15 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1fd70 <__cxa_atexit@plt+0x12b38> │ │ │ │ - strteq pc, [r0], #-3056 @ 0xfffff410 │ │ │ │ + strteq r0, [r1], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20be0 <__cxa_atexit@plt+0x139a8> │ │ │ │ ldr r7, [pc, #52] @ 20bf0 <__cxa_atexit@plt+0x139b8> │ │ │ │ @@ -20075,16 +20075,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20bf4 <__cxa_atexit@plt+0x139bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq pc, [r0], #-3004 @ 0xfffff444 │ │ │ │ - strteq pc, [r0], #-2964 @ 0xfffff46c │ │ │ │ + strteq r0, [r1], #-3004 @ 0xfffff444 │ │ │ │ + strteq r0, [r1], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ add r9, r7, #19 │ │ │ │ @@ -20121,15 +20121,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strteq pc, [r0], #-2784 @ 0xfffff520 │ │ │ │ + strteq r0, [r1], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 20d04 <__cxa_atexit@plt+0x13acc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -20145,15 +20145,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 1fd70 <__cxa_atexit@plt+0x12b38> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strteq pc, [r0], #-2688 @ 0xfffff580 │ │ │ │ + strteq r0, [r1], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 20d3c <__cxa_atexit@plt+0x13b04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ @@ -20171,17 +20171,17 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [r1], #-2116 @ 0xfffff7bc │ │ │ │ - ldrbeq r9, [r1], #-2112 @ 0xfffff7c0 │ │ │ │ - strteq pc, [r0], #-2616 @ 0xfffff5c8 │ │ │ │ + ldrbeq sl, [r1], #-2100 @ 0xfffff7cc │ │ │ │ + ldrbeq sl, [r1], #-2096 @ 0xfffff7d0 │ │ │ │ + strteq r0, [r1], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 20dd8 <__cxa_atexit@plt+0x13ba0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -20193,24 +20193,24 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 20de4 <__cxa_atexit@plt+0x13bac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40138c <__cxa_atexit@plt+0x3f4154> │ │ │ │ + b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [r1], #-2016 @ 0xfffff820 │ │ │ │ - ldrbeq r9, [r1], #-2212 @ 0xfffff75c │ │ │ │ + ldrbeq sl, [r1], #-2000 @ 0xfffff830 │ │ │ │ + ldrbeq sl, [r1], #-2196 @ 0xfffff76c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 21f1c <__cxa_atexit@plt+0x14ce4> │ │ │ │ - strteq pc, [r0], #-2500 @ 0xfffff63c │ │ │ │ + strteq r0, [r1], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 20e38 <__cxa_atexit@plt+0x13c00> │ │ │ │ ldr r2, [pc, #48] @ 20e44 <__cxa_atexit@plt+0x13c0c> │ │ │ │ @@ -20219,22 +20219,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 20e48 <__cxa_atexit@plt+0x13c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 20e4c <__cxa_atexit@plt+0x13c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [r1], #-1928 @ 0xfffff878 │ │ │ │ - ldrbeq r9, [r1], #-2116 @ 0xfffff7bc │ │ │ │ - ldrbeq r9, [r1], #-2108 @ 0xfffff7c4 │ │ │ │ - strteq pc, [r0], #-2404 @ 0xfffff69c │ │ │ │ + ldrbeq sl, [r1], #-1912 @ 0xfffff888 │ │ │ │ + ldrbeq sl, [r1], #-2100 @ 0xfffff7cc │ │ │ │ + ldrbeq sl, [r1], #-2092 @ 0xfffff7d4 │ │ │ │ + strteq r0, [r1], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 20e98 <__cxa_atexit@plt+0x13c60> │ │ │ │ ldr r2, [pc, #48] @ 20ea4 <__cxa_atexit@plt+0x13c6c> │ │ │ │ @@ -20243,22 +20243,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 20ea8 <__cxa_atexit@plt+0x13c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 20eac <__cxa_atexit@plt+0x13c74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ - ldrbeq r9, [r1], #-2020 @ 0xfffff81c │ │ │ │ - ldrbeq r9, [r1], #-2012 @ 0xfffff824 │ │ │ │ - strteq pc, [r0], #-2320 @ 0xfffff6f0 │ │ │ │ + ldrbeq sl, [r1], #-1816 @ 0xfffff8e8 │ │ │ │ + ldrbeq sl, [r1], #-2004 @ 0xfffff82c │ │ │ │ + ldrbeq sl, [r1], #-1996 @ 0xfffff834 │ │ │ │ + strteq r0, [r1], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ef4 <__cxa_atexit@plt+0x13cbc> │ │ │ │ ldr r8, [pc, #44] @ 20efc <__cxa_atexit@plt+0x13cc4> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -20266,20 +20266,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #32] @ 20f04 <__cxa_atexit@plt+0x13ccc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r5, #129 @ 0x81 │ │ │ │ mov r5, r3 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq pc, [r0], #-2296 @ 0xfffff708 │ │ │ │ - ldrbeq r9, [r1], #-1732 @ 0xfffff93c │ │ │ │ - ldrbeq r9, [r1], #-1924 @ 0xfffff87c │ │ │ │ + strteq r0, [r1], #-2296 @ 0xfffff708 │ │ │ │ + ldrbeq sl, [r1], #-1716 @ 0xfffff94c │ │ │ │ + ldrbeq sl, [r1], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20f40 <__cxa_atexit@plt+0x13d08> │ │ │ │ ldr r8, [pc, #36] @ 20f48 <__cxa_atexit@plt+0x13d10> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -20288,31 +20288,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #-1711276032 @ 0x9a000000 │ │ │ │ - ldrbeq r9, [r1], #-1644 @ 0xfffff994 │ │ │ │ + mvnseq r8, #1474560 @ 0x168000 │ │ │ │ + ldrbeq sl, [r1], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 20f8c <__cxa_atexit@plt+0x13d54> │ │ │ │ ldr r2, [pc, #40] @ 20f9c <__cxa_atexit@plt+0x13d64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -20342,16 +20342,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrbeq r9, [r1], #-1476 @ 0xfffffa3c │ │ │ │ - mvnseq r8, #212, 6 @ 0x50000003 │ │ │ │ + ldrbeq sl, [r1], #-1460 @ 0xfffffa4c │ │ │ │ + mvnseq r8, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 21068 <__cxa_atexit@plt+0x13e30> │ │ │ │ @@ -20359,15 +20359,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -20381,31 +20381,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #-1744830464 @ 0x98000000 │ │ │ │ - ldrbeq r9, [r1], #-1272 @ 0xfffffb08 │ │ │ │ + mvnseq r8, #60293120 @ 0x3980000 │ │ │ │ + ldrbeq sl, [r1], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 21100 <__cxa_atexit@plt+0x13ec8> │ │ │ │ ldr r2, [pc, #40] @ 21110 <__cxa_atexit@plt+0x13ed8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -20435,16 +20435,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrbeq r9, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ - mvnseq r8, #96, 4 │ │ │ │ + ldrbeq sl, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ + mvnseq r8, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 211dc <__cxa_atexit@plt+0x13fa4> │ │ │ │ @@ -20452,15 +20452,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -20513,17 +20513,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - mvnseq r8, #-2147483635 @ 0x8000000d │ │ │ │ + mvnseq r8, #1031798784 @ 0x3d800000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r8, #-1073741808 @ 0xc0000010 │ │ │ │ + mvnseq r8, #3145728 @ 0x300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -20550,17 +20550,17 @@ │ │ │ │ str lr, [r9, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - mvnseq r8, #146 @ 0x92 │ │ │ │ + mvnseq r8, #343932928 @ 0x14800000 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvnseq r8, #143 @ 0x8f │ │ │ │ + mvnseq r8, #331350016 @ 0x13c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 213dc <__cxa_atexit@plt+0x141a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -20589,16 +20589,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldrbeq r9, [r1], #-504 @ 0xfffffe08 │ │ │ │ - mvnseq r8, #30 │ │ │ │ + ldrbeq sl, [r1], #-488 @ 0xfffffe18 │ │ │ │ + mvnseq r8, #-570425344 @ 0xde000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 214a4 <__cxa_atexit@plt+0x1426c> │ │ │ │ ldr lr, [pc, #156] @ 214c0 <__cxa_atexit@plt+0x14288> │ │ │ │ @@ -20626,15 +20626,15 @@ │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r1, [sl, #8] │ │ │ │ add lr, sl, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -20660,15 +20660,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r1, [sl, #8] │ │ │ │ add lr, sl, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ @@ -20701,16 +20701,16 @@ │ │ │ │ b 215ac <__cxa_atexit@plt+0x14374> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldrbeq r9, [r1], #-52 @ 0xffffffcc │ │ │ │ - mvnseq r7, #1712 @ 0x6b0 │ │ │ │ + ldrbeq sl, [r1], #-36 @ 0xffffffdc │ │ │ │ + mvnseq r8, #-1409286144 @ 0xac000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 21674 <__cxa_atexit@plt+0x1443c> │ │ │ │ ldr lr, [pc, #172] @ 21690 <__cxa_atexit@plt+0x14458> │ │ │ │ @@ -20742,15 +20742,15 @@ │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r3} │ │ │ │ str r0, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ add r0, sl, #16 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -20778,15 +20778,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r0, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ add r0, sl, #16 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ @@ -20819,16 +20819,16 @@ │ │ │ │ b 21784 <__cxa_atexit@plt+0x1454c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrbeq r8, [r1], #-3676 @ 0xfffff1a4 │ │ │ │ - mvnseq r7, #42240 @ 0xa500 │ │ │ │ + ldrbeq r9, [r1], #-3660 @ 0xfffff1b4 │ │ │ │ + mvnseq r8, #1073741849 @ 0x40000019 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp fp, lr │ │ │ │ bhi 21868 <__cxa_atexit@plt+0x14630> │ │ │ │ @@ -20867,15 +20867,15 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ str r0, [sl, #20] │ │ │ │ str ip, [sl, #24] │ │ │ │ str r8, [sl, #28] │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ @@ -20906,15 +20906,15 @@ │ │ │ │ str r1, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ str r0, [sl, #20] │ │ │ │ str ip, [sl, #24] │ │ │ │ str r8, [sl, #28] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ @@ -20947,16 +20947,16 @@ │ │ │ │ b 21984 <__cxa_atexit@plt+0x1474c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldrbeq r8, [r1], #-3164 @ 0xfffff3a4 │ │ │ │ - mvnseq r7, #749568 @ 0xb7000 │ │ │ │ + ldrbeq r9, [r1], #-3148 @ 0xfffff3b4 │ │ │ │ + mvnseq r7, #476 @ 0x1dc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 219fc <__cxa_atexit@plt+0x147c4> │ │ │ │ @@ -20972,15 +20972,15 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -21012,15 +21012,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvnseq r7, #2785280 @ 0x2a8000 │ │ │ │ + mvnseq r7, #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -21048,15 +21048,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvnseq r7, #425984 @ 0x68000 │ │ │ │ + mvnseq r7, #13952 @ 0x3680 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -21084,15 +21084,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvnseq r7, #9043968 @ 0x8a0000 │ │ │ │ + mvnseq r7, #4736 @ 0x1280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21c70 <__cxa_atexit@plt+0x14a38> │ │ │ │ ldr r6, [pc, #176] @ 21c8c <__cxa_atexit@plt+0x14a54> │ │ │ │ @@ -21139,17 +21139,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - ldrbeq r8, [r1], #-2616 @ 0xfffff5c8 │ │ │ │ + ldrbeq r9, [r1], #-2600 @ 0xfffff5d8 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - ldrbeq r8, [r1], #-2564 @ 0xfffff5fc │ │ │ │ + ldrbeq r9, [r1], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -21178,17 +21178,17 @@ │ │ │ │ ldr r8, [pc, #28] @ 21d38 <__cxa_atexit@plt+0x14b00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldrbeq r8, [r1], #-2428 @ 0xfffff684 │ │ │ │ + ldrbeq r9, [r1], #-2412 @ 0xfffff694 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldrbeq r8, [r1], #-2388 @ 0xfffff6ac │ │ │ │ + ldrbeq r9, [r1], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -21206,15 +21206,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - mvnseq r7, #34603008 @ 0x2100000 │ │ │ │ + mvnseq r7, #921600 @ 0xe1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -21258,19 +21258,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [r1], #-1984 @ 0xfffff840 │ │ │ │ - ldrbeq r8, [r1], #-2188 @ 0xfffff774 │ │ │ │ - ldrbeq r8, [r1], #-1976 @ 0xfffff848 │ │ │ │ + ldrbeq r9, [r1], #-1968 @ 0xfffff850 │ │ │ │ + ldrbeq r9, [r1], #-2172 @ 0xfffff784 │ │ │ │ + ldrbeq r9, [r1], #-1960 @ 0xfffff858 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - mvnseq r7, #457179136 @ 0x1b400000 │ │ │ │ + mvnseq r7, #184320 @ 0x2d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21293,16 +21293,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldrbeq r8, [r1], #-1988 @ 0xfffff83c │ │ │ │ - ldrbeq r8, [r1], #-1768 @ 0xfffff918 │ │ │ │ + ldrbeq r9, [r1], #-1972 @ 0xfffff84c │ │ │ │ + ldrbeq r9, [r1], #-1752 @ 0xfffff928 │ │ │ │ @ instruction: 0xffffeecc │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, sl │ │ │ │ @@ -21375,16 +21375,16 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ @ instruction: 0xffffeee4 │ │ │ │ @ instruction: 0xffffef2c │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strteq lr, [r0], #-1992 @ 0xfffff838 │ │ │ │ - strteq lr, [r0], #-1924 @ 0xfffff87c │ │ │ │ + strteq pc, [r0], #-1992 @ 0xfffff838 │ │ │ │ + strteq pc, [r0], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 220f4 <__cxa_atexit@plt+0x14ebc> │ │ │ │ ldr r7, [pc, #152] @ 22104 <__cxa_atexit@plt+0x14ecc> │ │ │ │ @@ -21425,16 +21425,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2210c <__cxa_atexit@plt+0x14ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strteq lr, [r0], #-1772 @ 0xfffff914 │ │ │ │ - strteq lr, [r0], #-1728 @ 0xfffff940 │ │ │ │ + strteq pc, [r0], #-1772 @ 0xfffff914 │ │ │ │ + strteq pc, [r0], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 22170 <__cxa_atexit@plt+0x14f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -21451,15 +21451,15 @@ │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r3, r7} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ b 21f1c <__cxa_atexit@plt+0x14ce4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strteq lr, [r0], #-1628 @ 0xfffff9a4 │ │ │ │ + strteq pc, [r0], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r9, sl, lr} │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ add r7, r7, #23 │ │ │ │ @@ -21467,15 +21467,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r3, r7} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ b 21f1c <__cxa_atexit@plt+0x14ce4> │ │ │ │ - strteq lr, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ + strteq pc, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 221fc <__cxa_atexit@plt+0x14fc4> │ │ │ │ ldr r7, [pc, #52] @ 2220c <__cxa_atexit@plt+0x14fd4> │ │ │ │ @@ -21490,16 +21490,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 22210 <__cxa_atexit@plt+0x14fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq lr, [r0], #-1516 @ 0xfffffa14 │ │ │ │ - strteq lr, [r0], #-1468 @ 0xfffffa44 │ │ │ │ + strteq pc, [r0], #-1516 @ 0xfffffa14 │ │ │ │ + strteq pc, [r0], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #268] @ 22334 <__cxa_atexit@plt+0x150fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r0, [sp] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -21563,33 +21563,33 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp] │ │ │ │ stmib r5, {r6, r8} │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [r1], #-1108 @ 0xfffffbac │ │ │ │ + ldrbeq r9, [r1], #-1092 @ 0xfffffbbc │ │ │ │ @ instruction: 0xffffeb88 │ │ │ │ @ instruction: 0xffffebc0 │ │ │ │ @ instruction: 0xffffec04 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - strteq lr, [r0], #-1224 @ 0xfffffb38 │ │ │ │ - strteq lr, [r0], #-1172 @ 0xfffffb6c │ │ │ │ + strteq pc, [r0], #-1224 @ 0xfffffb38 │ │ │ │ + strteq pc, [r0], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 22378 <__cxa_atexit@plt+0x15140> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strteq lr, [r0], #-1152 @ 0xfffffb80 │ │ │ │ - strteq lr, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ + strteq pc, [r0], #-1152 @ 0xfffffb80 │ │ │ │ + strteq pc, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 223c0 <__cxa_atexit@plt+0x15188> │ │ │ │ ldr r7, [pc, #48] @ 223d0 <__cxa_atexit@plt+0x15198> │ │ │ │ @@ -21603,16 +21603,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 223d4 <__cxa_atexit@plt+0x1519c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq lr, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ - strteq lr, [r0], #-1016 @ 0xfffffc08 │ │ │ │ + strteq pc, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ + strteq pc, [r0], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #272] @ 224fc <__cxa_atexit@plt+0x152c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp] │ │ │ │ @@ -21677,22 +21677,22 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp] │ │ │ │ stmib r5, {r6, r8} │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [r1], #-452 @ 0xfffffe3c │ │ │ │ - ldrbeq r8, [r1], #-616 @ 0xfffffd98 │ │ │ │ + ldrbeq r9, [r1], #-436 @ 0xfffffe4c │ │ │ │ + ldrbeq r9, [r1], #-600 @ 0xfffffda8 │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ @ instruction: 0xffffea40 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ - strteq lr, [r0], #-768 @ 0xfffffd00 │ │ │ │ + strteq pc, [r0], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22588 <__cxa_atexit@plt+0x15350> │ │ │ │ @@ -21719,31 +21719,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 225a4 <__cxa_atexit@plt+0x1536c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strteq lr, [r0], #-676 @ 0xfffffd5c │ │ │ │ - strteq lr, [r0], #-644 @ 0xfffffd7c │ │ │ │ + strteq pc, [r0], #-676 @ 0xfffffd5c │ │ │ │ + strteq pc, [r0], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 225e0 <__cxa_atexit@plt+0x153a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 225d8 <__cxa_atexit@plt+0x153a0> │ │ │ │ b 225f0 <__cxa_atexit@plt+0x153b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq lr, [r0], #-584 @ 0xfffffdb8 │ │ │ │ + strteq pc, [r0], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22660 <__cxa_atexit@plt+0x15428> │ │ │ │ ldr r7, [pc, #176] @ 226b4 <__cxa_atexit@plt+0x1547c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -21778,27 +21778,27 @@ │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrbeq r8, [r1], #-76 @ 0xffffffb4 │ │ │ │ - ldrbeq r8, [r1], #-68 @ 0xffffffbc │ │ │ │ + ldrbeq r9, [r1], #-60 @ 0xffffffc4 │ │ │ │ + ldrbeq r9, [r1], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22714 <__cxa_atexit@plt+0x154dc> │ │ │ │ @@ -21814,17 +21814,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r7, [r1], #-3988 @ 0xfffff06c │ │ │ │ - ldrbeq r7, [r1], #-3980 @ 0xfffff074 │ │ │ │ - strteq lr, [r0], #-260 @ 0xfffffefc │ │ │ │ + ldrbeq r8, [r1], #-3972 @ 0xfffff07c │ │ │ │ + ldrbeq r8, [r1], #-3964 @ 0xfffff084 │ │ │ │ + strteq pc, [r0], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 22768 <__cxa_atexit@plt+0x15530> │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -21911,36 +21911,36 @@ │ │ │ │ ldr r7, [pc, #40] @ 228b8 <__cxa_atexit@plt+0x15680> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strteq sp, [r0], #-4024 @ 0xfffff048 │ │ │ │ - ldrbeq r7, [r1], #-3628 @ 0xfffff1d4 │ │ │ │ - strteq sp, [r0], #-3928 @ 0xfffff0a8 │ │ │ │ + strteq lr, [r0], #-4024 @ 0xfffff048 │ │ │ │ + ldrbeq r8, [r1], #-3612 @ 0xfffff1e4 │ │ │ │ + strteq lr, [r0], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 228ec <__cxa_atexit@plt+0x156b4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ + b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 2291c <__cxa_atexit@plt+0x156e4> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -21970,17 +21970,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 22994 <__cxa_atexit@plt+0x1575c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq r7, [r1], #-3376 @ 0xfffff2d0 │ │ │ │ + ldrbeq r8, [r1], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r7, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -22001,63 +22001,63 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 22a14 <__cxa_atexit@plt+0x157dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldrbeq r7, [r1], #-3244 @ 0xfffff354 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldrbeq r8, [r1], #-3228 @ 0xfffff364 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strteq sp, [r0], #-3580 @ 0xfffff204 │ │ │ │ + strteq lr, [r0], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 22a3c <__cxa_atexit@plt+0x15804> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ - strteq sp, [r0], #-3576 @ 0xfffff208 │ │ │ │ + b 401414 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + strteq lr, [r0], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22a84 <__cxa_atexit@plt+0x1584c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 22a8c <__cxa_atexit@plt+0x15854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r1], #-2852 @ 0xfffff4dc │ │ │ │ - strteq sp, [r0], #-3500 @ 0xfffff254 │ │ │ │ + ldrbeq r8, [r1], #-2836 @ 0xfffff4ec │ │ │ │ + strteq lr, [r0], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22ac4 <__cxa_atexit@plt+0x1588c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 22acc <__cxa_atexit@plt+0x15894> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ + b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r1], #-2788 @ 0xfffff51c │ │ │ │ + ldrbeq r8, [r1], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22b60 <__cxa_atexit@plt+0x15928> │ │ │ │ ldr r2, [pc, #144] @ 22b7c <__cxa_atexit@plt+0x15944> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -22094,17 +22094,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq r7, [r1], #-2724 @ 0xfffff55c │ │ │ │ - ldrbeq r7, [r1], #-2904 @ 0xfffff4a8 │ │ │ │ - ldrbeq r7, [r1], #-2896 @ 0xfffff4b0 │ │ │ │ + ldrbeq r8, [r1], #-2708 @ 0xfffff56c │ │ │ │ + ldrbeq r8, [r1], #-2888 @ 0xfffff4b8 │ │ │ │ + ldrbeq r8, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22bdc <__cxa_atexit@plt+0x159a4> │ │ │ │ @@ -22120,16 +22120,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r7, [r1], #-2764 @ 0xfffff534 │ │ │ │ - ldrbeq r7, [r1], #-2756 @ 0xfffff53c │ │ │ │ + ldrbeq r8, [r1], #-2748 @ 0xfffff544 │ │ │ │ + ldrbeq r8, [r1], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22c80 <__cxa_atexit@plt+0x15a48> │ │ │ │ ldr r2, [pc, #144] @ 22c9c <__cxa_atexit@plt+0x15a64> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -22166,17 +22166,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq r7, [r1], #-2436 @ 0xfffff67c │ │ │ │ - ldrbeq r7, [r1], #-2616 @ 0xfffff5c8 │ │ │ │ - ldrbeq r7, [r1], #-2608 @ 0xfffff5d0 │ │ │ │ + ldrbeq r8, [r1], #-2420 @ 0xfffff68c │ │ │ │ + ldrbeq r8, [r1], #-2600 @ 0xfffff5d8 │ │ │ │ + ldrbeq r8, [r1], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22cfc <__cxa_atexit@plt+0x15ac4> │ │ │ │ @@ -22192,16 +22192,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r7, [r1], #-2476 @ 0xfffff654 │ │ │ │ - ldrbeq r7, [r1], #-2468 @ 0xfffff65c │ │ │ │ + ldrbeq r8, [r1], #-2460 @ 0xfffff664 │ │ │ │ + ldrbeq r8, [r1], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22da0 <__cxa_atexit@plt+0x15b68> │ │ │ │ ldr r2, [pc, #144] @ 22dbc <__cxa_atexit@plt+0x15b84> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -22238,17 +22238,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq r7, [r1], #-2148 @ 0xfffff79c │ │ │ │ - ldrbeq r7, [r1], #-2328 @ 0xfffff6e8 │ │ │ │ - ldrbeq r7, [r1], #-2320 @ 0xfffff6f0 │ │ │ │ + ldrbeq r8, [r1], #-2132 @ 0xfffff7ac │ │ │ │ + ldrbeq r8, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ + ldrbeq r8, [r1], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22e1c <__cxa_atexit@plt+0x15be4> │ │ │ │ @@ -22264,16 +22264,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r7, [r1], #-2188 @ 0xfffff774 │ │ │ │ - ldrbeq r7, [r1], #-2180 @ 0xfffff77c │ │ │ │ + ldrbeq r8, [r1], #-2172 @ 0xfffff784 │ │ │ │ + ldrbeq r8, [r1], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ ldr r3, [pc, #280] @ 22f60 <__cxa_atexit@plt+0x15d28> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -22317,15 +22317,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 22f0c <__cxa_atexit@plt+0x15cd4> │ │ │ │ ldr r3, [pc, #120] @ 22f68 <__cxa_atexit@plt+0x15d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 22f4c <__cxa_atexit@plt+0x15d14> │ │ │ │ @@ -22345,31 +22345,31 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strteq sp, [r0], #-2512 @ 0xfffff630 │ │ │ │ - ldrbeq r7, [r1], #-2020 @ 0xfffff81c │ │ │ │ - ldrbeq r7, [r1], #-1800 @ 0xfffff8f8 │ │ │ │ + strteq lr, [r0], #-2512 @ 0xfffff630 │ │ │ │ + ldrbeq r8, [r1], #-2004 @ 0xfffff82c │ │ │ │ + ldrbeq r8, [r1], #-1784 @ 0xfffff908 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - ldrbeq r7, [r1], #-1656 @ 0xfffff988 │ │ │ │ + ldrbeq r8, [r1], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22fb0 <__cxa_atexit@plt+0x15d78> │ │ │ │ ldr r3, [pc, #96] @ 23000 <__cxa_atexit@plt+0x15dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 22ff0 <__cxa_atexit@plt+0x15db8> │ │ │ │ ldr r7, [pc, #60] @ 23004 <__cxa_atexit@plt+0x15dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -22384,15 +22384,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - ldrbeq r7, [r1], #-1492 @ 0xfffffa2c │ │ │ │ + ldrbeq r8, [r1], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -22425,18 +22425,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - ldrbeq r7, [r1], #-1368 @ 0xfffffaa8 │ │ │ │ + ldrbeq r8, [r1], #-1352 @ 0xfffffab8 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - ldrbeq r7, [r1], #-1316 @ 0xfffffadc │ │ │ │ - strteq sp, [r0], #-1948 @ 0xfffff864 │ │ │ │ + ldrbeq r8, [r1], #-1300 @ 0xfffffaec │ │ │ │ + strteq lr, [r0], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2312c <__cxa_atexit@plt+0x15ef4> │ │ │ │ ldr r2, [pc, #200] @ 231a0 <__cxa_atexit@plt+0x15f68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -22456,15 +22456,15 @@ │ │ │ │ bne 23140 <__cxa_atexit@plt+0x15f08> │ │ │ │ ldr r2, [pc, #140] @ 231a4 <__cxa_atexit@plt+0x15f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ @@ -22489,27 +22489,27 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - ldrbeq r7, [r1], #-1080 @ 0xfffffbc8 │ │ │ │ - strteq sp, [r0], #-1700 @ 0xfffff95c │ │ │ │ + ldrbeq r8, [r1], #-1064 @ 0xfffffbd8 │ │ │ │ + strteq lr, [r0], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 231e0 <__cxa_atexit@plt+0x15fa8> │ │ │ │ ldr r3, [pc, #104] @ 2323c <__cxa_atexit@plt+0x16004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2322c <__cxa_atexit@plt+0x15ff4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #68] @ 23240 <__cxa_atexit@plt+0x16008> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -22527,16 +22527,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - ldrbeq r7, [r1], #-920 @ 0xfffffc68 │ │ │ │ - strteq sp, [r0], #-1548 @ 0xfffff9f4 │ │ │ │ + ldrbeq r8, [r1], #-904 @ 0xfffffc78 │ │ │ │ + strteq lr, [r0], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 23284 <__cxa_atexit@plt+0x1604c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -22550,17 +22550,17 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r3, [pc, #16] @ 232a0 <__cxa_atexit@plt+0x16068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r1], #-800 @ 0xfffffce0 │ │ │ │ + ldrbeq r8, [r1], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strteq sp, [r0], #-1428 @ 0xfffffa6c │ │ │ │ + strteq lr, [r0], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 232f0 <__cxa_atexit@plt+0x160b8> │ │ │ │ @@ -22572,32 +22572,32 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - strteq sp, [r0], #-1320 @ 0xfffffad8 │ │ │ │ + strteq lr, [r0], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2332c <__cxa_atexit@plt+0x160f4> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 23340 <__cxa_atexit@plt+0x16108> │ │ │ │ ldr r7, [pc, #8] @ 2333c <__cxa_atexit@plt+0x16104> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq sp, [r0], #-1336 @ 0xfffffac8 │ │ │ │ + strteq lr, [r0], #-1336 @ 0xfffffac8 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, sl} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 233b8 <__cxa_atexit@plt+0x16180> │ │ │ │ ldr r3, [pc, #156] @ 233f8 <__cxa_atexit@plt+0x161c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -22639,16 +22639,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ - strteq sp, [r0], #-1096 @ 0xfffffbb8 │ │ │ │ - strteq sp, [r0], #-1060 @ 0xfffffbdc │ │ │ │ + strteq lr, [r0], #-1096 @ 0xfffffbb8 │ │ │ │ + strteq lr, [r0], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 23444 <__cxa_atexit@plt+0x1620c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -22656,36 +22656,36 @@ │ │ │ │ beq 2343c <__cxa_atexit@plt+0x16204> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 23340 <__cxa_atexit@plt+0x16108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq sp, [r0], #-996 @ 0xfffffc1c │ │ │ │ + strteq lr, [r0], #-996 @ 0xfffffc1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 23340 <__cxa_atexit@plt+0x16108> │ │ │ │ - strteq sp, [r0], #-968 @ 0xfffffc38 │ │ │ │ + strteq lr, [r0], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2348c <__cxa_atexit@plt+0x16254> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 234a0 <__cxa_atexit@plt+0x16268> │ │ │ │ ldr r7, [pc, #8] @ 2349c <__cxa_atexit@plt+0x16264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq sp, [r0], #-992 @ 0xfffffc20 │ │ │ │ + strteq lr, [r0], #-992 @ 0xfffffc20 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, sl} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23518 <__cxa_atexit@plt+0x162e0> │ │ │ │ ldr r3, [pc, #156] @ 23558 <__cxa_atexit@plt+0x16320> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -22727,16 +22727,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff0d0 │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ - strteq sp, [r0], #-744 @ 0xfffffd18 │ │ │ │ - strteq sp, [r0], #-708 @ 0xfffffd3c │ │ │ │ + strteq lr, [r0], #-744 @ 0xfffffd18 │ │ │ │ + strteq lr, [r0], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 235a4 <__cxa_atexit@plt+0x1636c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -22744,36 +22744,36 @@ │ │ │ │ beq 2359c <__cxa_atexit@plt+0x16364> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 234a0 <__cxa_atexit@plt+0x16268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq sp, [r0], #-644 @ 0xfffffd7c │ │ │ │ + strteq lr, [r0], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 234a0 <__cxa_atexit@plt+0x16268> │ │ │ │ - strteq sp, [r0], #-688 @ 0xfffffd50 │ │ │ │ + strteq lr, [r0], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 235ec <__cxa_atexit@plt+0x163b4> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ b 23600 <__cxa_atexit@plt+0x163c8> │ │ │ │ ldr r7, [pc, #8] @ 235fc <__cxa_atexit@plt+0x163c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq sp, [r0], #-668 @ 0xfffffd64 │ │ │ │ + strteq lr, [r0], #-668 @ 0xfffffd64 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23660 <__cxa_atexit@plt+0x16428> │ │ │ │ ldr r2, [pc, #108] @ 23688 <__cxa_atexit@plt+0x16450> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -22789,47 +22789,47 @@ │ │ │ │ bne 23678 <__cxa_atexit@plt+0x16440> │ │ │ │ ldr r2, [pc, #64] @ 2368c <__cxa_atexit@plt+0x16454> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ - b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strteq sp, [r0], #-484 @ 0xfffffe1c │ │ │ │ + strteq lr, [r0], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 236c8 <__cxa_atexit@plt+0x16490> │ │ │ │ ldr r2, [pc, #36] @ 236d8 <__cxa_atexit@plt+0x164a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ - b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq sp, [r0], #-408 @ 0xfffffe68 │ │ │ │ + strteq lr, [r0], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 2370c <__cxa_atexit@plt+0x164d4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #76] @ 2374c <__cxa_atexit@plt+0x16514> │ │ │ │ @@ -22848,17 +22848,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 234a0 <__cxa_atexit@plt+0x16268> │ │ │ │ ldr r7, [pc, #12] @ 23748 <__cxa_atexit@plt+0x16510> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq sp, [r0], #-312 @ 0xfffffec8 │ │ │ │ + strteq lr, [r0], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strteq sp, [r0], #-292 @ 0xfffffedc │ │ │ │ + strteq lr, [r0], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r9 │ │ │ │ mov lr, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #12]! │ │ │ │ mov r0, r2 │ │ │ │ @@ -22874,57 +22874,57 @@ │ │ │ │ b 237a4 <__cxa_atexit@plt+0x1656c> │ │ │ │ ldr r1, [pc, #20] @ 237b4 <__cxa_atexit@plt+0x1657c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ + b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strteq sp, [r0], #-168 @ 0xffffff58 │ │ │ │ + strteq lr, [r0], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 237e4 <__cxa_atexit@plt+0x165ac> │ │ │ │ stm r5, {r8, r9} │ │ │ │ mov r7, fp │ │ │ │ b 23340 <__cxa_atexit@plt+0x16108> │ │ │ │ ldr r7, [pc, #12] @ 237f8 <__cxa_atexit@plt+0x165c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq sp, [r0], #-128 @ 0xffffff80 │ │ │ │ - strteq sp, [r0], #-120 @ 0xffffff88 │ │ │ │ + strteq lr, [r0], #-128 @ 0xffffff80 │ │ │ │ + strteq lr, [r0], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ lsl r3, r3, #1 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 23600 <__cxa_atexit@plt+0x163c8> │ │ │ │ - strteq sp, [r0], #-12 │ │ │ │ + strteq lr, [r0], #-12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23848 <__cxa_atexit@plt+0x16610> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 2385c <__cxa_atexit@plt+0x16624> │ │ │ │ ldr r7, [pc, #8] @ 23858 <__cxa_atexit@plt+0x16620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq sp, [r0], #-72 @ 0xffffffb8 │ │ │ │ + strteq lr, [r0], #-72 @ 0xffffffb8 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, sl} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 238d4 <__cxa_atexit@plt+0x1669c> │ │ │ │ ldr r3, [pc, #156] @ 23914 <__cxa_atexit@plt+0x166dc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -22966,16 +22966,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffed14 │ │ │ │ @ instruction: 0xffffed34 │ │ │ │ - strteq ip, [r0], #-3884 @ 0xfffff0d4 │ │ │ │ - strteq ip, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ + strteq sp, [r0], #-3884 @ 0xfffff0d4 │ │ │ │ + strteq sp, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 23960 <__cxa_atexit@plt+0x16728> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -22983,21 +22983,21 @@ │ │ │ │ beq 23958 <__cxa_atexit@plt+0x16720> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2385c <__cxa_atexit@plt+0x16624> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq ip, [r0], #-3784 @ 0xfffff138 │ │ │ │ + strteq sp, [r0], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2385c <__cxa_atexit@plt+0x16624> │ │ │ │ - strteq ip, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ + strteq sp, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23a08 <__cxa_atexit@plt+0x167d0> │ │ │ │ ldr r3, [pc, #120] @ 23a18 <__cxa_atexit@plt+0x167e0> │ │ │ │ @@ -23030,17 +23030,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 23a20 <__cxa_atexit@plt+0x167e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strteq ip, [r0], #-3744 @ 0xfffff160 │ │ │ │ - ldrbeq r6, [r1], #-3212 @ 0xfffff374 │ │ │ │ - strteq ip, [r0], #-3696 @ 0xfffff190 │ │ │ │ + strteq sp, [r0], #-3744 @ 0xfffff160 │ │ │ │ + ldrbeq r7, [r1], #-3196 @ 0xfffff384 │ │ │ │ + strteq sp, [r0], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23a64 <__cxa_atexit@plt+0x1682c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -23055,29 +23055,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq r6, [r1], #-3092 @ 0xfffff3ec │ │ │ │ - strteq ip, [r0], #-3600 @ 0xfffff1f0 │ │ │ │ + ldrbeq r7, [r1], #-3076 @ 0xfffff3fc │ │ │ │ + strteq sp, [r0], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23ac0 <__cxa_atexit@plt+0x16888> │ │ │ │ ldr r3, [pc, #152] @ 23b48 <__cxa_atexit@plt+0x16910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r7, [pc, #124] @ 23b44 <__cxa_atexit@plt+0x1690c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ tst r9, #3 │ │ │ │ beq 23b1c <__cxa_atexit@plt+0x168e4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -23105,17 +23105,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbeq r6, [r1], #-2960 @ 0xfffff470 │ │ │ │ - ldrbeq r6, [r1], #-2952 @ 0xfffff478 │ │ │ │ - strteq ip, [r0], #-3396 @ 0xfffff2bc │ │ │ │ + ldrbeq r7, [r1], #-2944 @ 0xfffff480 │ │ │ │ + ldrbeq r7, [r1], #-2936 @ 0xfffff488 │ │ │ │ + strteq sp, [r0], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ mvn r3, r3 │ │ │ │ tst r3, #3 │ │ │ │ @@ -23193,22 +23193,22 @@ │ │ │ │ ldr r7, [pc, #28] @ 23cb4 <__cxa_atexit@plt+0x16a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldrbeq r6, [r1], #-2664 @ 0xfffff598 │ │ │ │ - ldrbeq r6, [r1], #-2656 @ 0xfffff5a0 │ │ │ │ - strteq ip, [r0], #-3072 @ 0xfffff400 │ │ │ │ + ldrbeq r7, [r1], #-2648 @ 0xfffff5a8 │ │ │ │ + ldrbeq r7, [r1], #-2640 @ 0xfffff5b0 │ │ │ │ + strteq sp, [r0], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - ldrbeq r6, [r1], #-2776 @ 0xfffff528 │ │ │ │ - ldrbeq r6, [r1], #-2768 @ 0xfffff530 │ │ │ │ - strteq ip, [r0], #-3092 @ 0xfffff3ec │ │ │ │ - strteq ip, [r0], #-3008 @ 0xfffff440 │ │ │ │ + ldrbeq r7, [r1], #-2760 @ 0xfffff538 │ │ │ │ + ldrbeq r7, [r1], #-2752 @ 0xfffff540 │ │ │ │ + strteq sp, [r0], #-3092 @ 0xfffff3ec │ │ │ │ + strteq sp, [r0], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d30 <__cxa_atexit@plt+0x16af8> │ │ │ │ @@ -23235,18 +23235,18 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 23d5c <__cxa_atexit@plt+0x16b24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r1], #-2444 @ 0xfffff674 │ │ │ │ - ldrbeq r6, [r1], #-2436 @ 0xfffff67c │ │ │ │ - strteq ip, [r0], #-2892 @ 0xfffff4b4 │ │ │ │ - strteq ip, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ + ldrbeq r7, [r1], #-2428 @ 0xfffff684 │ │ │ │ + ldrbeq r7, [r1], #-2420 @ 0xfffff68c │ │ │ │ + strteq sp, [r0], #-2892 @ 0xfffff4b4 │ │ │ │ + strteq sp, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23dcc <__cxa_atexit@plt+0x16b94> │ │ │ │ @@ -23273,17 +23273,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #20] @ 23df4 <__cxa_atexit@plt+0x16bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r1], #-2292 @ 0xfffff70c │ │ │ │ - ldrbeq r6, [r1], #-2284 @ 0xfffff714 │ │ │ │ - strteq ip, [r0], #-2744 @ 0xfffff548 │ │ │ │ + ldrbeq r7, [r1], #-2276 @ 0xfffff71c │ │ │ │ + ldrbeq r7, [r1], #-2268 @ 0xfffff724 │ │ │ │ + strteq sp, [r0], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23e48 <__cxa_atexit@plt+0x16c10> │ │ │ │ @@ -23299,17 +23299,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r6, [r1], #-2144 @ 0xfffff7a0 │ │ │ │ - ldrbeq r6, [r1], #-2136 @ 0xfffff7a8 │ │ │ │ - strteq ip, [r0], #-2716 @ 0xfffff564 │ │ │ │ + ldrbeq r7, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ + ldrbeq r7, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ + strteq sp, [r0], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 23ed4 <__cxa_atexit@plt+0x16c9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -23341,20 +23341,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #32] @ 23f0c <__cxa_atexit@plt+0x16cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r1], #-1792 @ 0xfffff900 │ │ │ │ - strteq ip, [r0], #-2628 @ 0xfffff5bc │ │ │ │ + ldrbeq r7, [r1], #-1776 @ 0xfffff910 │ │ │ │ + strteq sp, [r0], #-2628 @ 0xfffff5bc │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - strteq ip, [r0], #-2572 @ 0xfffff5f4 │ │ │ │ - strteq ip, [r0], #-2500 @ 0xfffff63c │ │ │ │ - strteq ip, [r0], #-2344 @ 0xfffff6d8 │ │ │ │ + strteq sp, [r0], #-2572 @ 0xfffff5f4 │ │ │ │ + strteq sp, [r0], #-2500 @ 0xfffff63c │ │ │ │ + strteq sp, [r0], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23fb8 <__cxa_atexit@plt+0x16d80> │ │ │ │ ldr r3, [pc, #148] @ 23fc8 <__cxa_atexit@plt+0x16d90> │ │ │ │ @@ -23387,25 +23387,25 @@ │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r7, [pc, #20] @ 23fd4 <__cxa_atexit@plt+0x16d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrbeq r6, [r1], #-1596 @ 0xfffff9c4 │ │ │ │ - ldrbeq r6, [r1], #-1820 @ 0xfffff8e4 │ │ │ │ - strteq ip, [r0], #-2400 @ 0xfffff6a0 │ │ │ │ + ldrbeq r7, [r1], #-1580 @ 0xfffff9d4 │ │ │ │ + ldrbeq r7, [r1], #-1804 @ 0xfffff8f4 │ │ │ │ + strteq sp, [r0], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strteq ip, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ + strteq sp, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24018 <__cxa_atexit@plt+0x16de0> │ │ │ │ ldr r7, [pc, #72] @ 24044 <__cxa_atexit@plt+0x16e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -23421,19 +23421,19 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 24040 <__cxa_atexit@plt+0x16e08> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r2, r9} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r6, [r1], #-1432 @ 0xfffffa68 │ │ │ │ - ldrbeq r6, [r1], #-1656 @ 0xfffff988 │ │ │ │ - strteq ip, [r0], #-2252 @ 0xfffff734 │ │ │ │ + ldrbeq r7, [r1], #-1416 @ 0xfffffa78 │ │ │ │ + ldrbeq r7, [r1], #-1640 @ 0xfffff998 │ │ │ │ + strteq sp, [r0], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r9, [r3, #4] │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -23454,48 +23454,48 @@ │ │ │ │ ldr r5, [pc, #16] @ 240bc <__cxa_atexit@plt+0x16e84> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ b 23f20 <__cxa_atexit@plt+0x16ce8> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r6, [r1], #-1280 @ 0xfffffb00 │ │ │ │ + ldrbeq r7, [r1], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq ip, [r0], #-1908 @ 0xfffff88c │ │ │ │ + strteq sp, [r0], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 240fc <__cxa_atexit@plt+0x16ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ + b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strteq ip, [r0], #-1828 @ 0xfffff8dc │ │ │ │ + strteq sp, [r0], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 24148 <__cxa_atexit@plt+0x16f10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ + b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -23518,16 +23518,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 241c0 <__cxa_atexit@plt+0x16f88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq ip, [r0], #-1924 @ 0xfffff87c │ │ │ │ - strteq ip, [r0], #-1900 @ 0xfffff894 │ │ │ │ + strteq sp, [r0], #-1924 @ 0xfffff87c │ │ │ │ + strteq sp, [r0], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2422c <__cxa_atexit@plt+0x16ff4> │ │ │ │ ldr lr, [pc, #120] @ 2425c <__cxa_atexit@plt+0x17024> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -23559,16 +23559,16 @@ │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ b 23f20 <__cxa_atexit@plt+0x16ce8> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r6, [r1], #-1100 @ 0xfffffbb4 │ │ │ │ - strteq ip, [r0], #-1736 @ 0xfffff938 │ │ │ │ + ldrbeq r7, [r1], #-1084 @ 0xfffffbc4 │ │ │ │ + strteq sp, [r0], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24294 <__cxa_atexit@plt+0x1705c> │ │ │ │ ldr r7, [pc, #40] @ 242b0 <__cxa_atexit@plt+0x17078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -23578,16 +23578,16 @@ │ │ │ │ ldr r3, [pc, #16] @ 242ac <__cxa_atexit@plt+0x17074> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b 23f20 <__cxa_atexit@plt+0x16ce8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbeq r6, [r1], #-1016 @ 0xfffffc08 │ │ │ │ - strteq ip, [r0], #-1660 @ 0xfffff984 │ │ │ │ + ldrbeq r7, [r1], #-1000 @ 0xfffffc18 │ │ │ │ + strteq sp, [r0], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 24330 <__cxa_atexit@plt+0x170f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ @@ -23612,16 +23612,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strteq ip, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ - strteq ip, [r0], #-1524 @ 0xfffffa0c │ │ │ │ + strteq sp, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ + strteq sp, [r0], #-1524 @ 0xfffffa0c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 243a8 <__cxa_atexit@plt+0x17170> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -23642,16 +23642,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 243b0 <__cxa_atexit@plt+0x17178> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - strteq ip, [r0], #-1432 @ 0xfffffa68 │ │ │ │ - strteq ip, [r0], #-1388 @ 0xfffffa94 │ │ │ │ + strteq sp, [r0], #-1432 @ 0xfffffa68 │ │ │ │ + strteq sp, [r0], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 243f8 <__cxa_atexit@plt+0x171c0> │ │ │ │ @@ -23659,19 +23659,19 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ cmp r9, r3 │ │ │ │ ldreq r3, [r5, #16] │ │ │ │ cmpeq r7, r3 │ │ │ │ beq 24408 <__cxa_atexit@plt+0x171d0> │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ + b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ + b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -23701,31 +23701,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 2449c <__cxa_atexit@plt+0x17264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strteq ip, [r0], #-1240 @ 0xfffffb28 │ │ │ │ - strteq ip, [r0], #-1208 @ 0xfffffb48 │ │ │ │ + strteq sp, [r0], #-1240 @ 0xfffffb28 │ │ │ │ + strteq sp, [r0], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 244d8 <__cxa_atexit@plt+0x172a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 244d0 <__cxa_atexit@plt+0x17298> │ │ │ │ b 244e8 <__cxa_atexit@plt+0x172b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq ip, [r0], #-1148 @ 0xfffffb84 │ │ │ │ + strteq sp, [r0], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24564 <__cxa_atexit@plt+0x1732c> │ │ │ │ ldr r3, [pc, #196] @ 245c0 <__cxa_atexit@plt+0x17388> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -23765,27 +23765,27 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrbeq r6, [r1], #-352 @ 0xfffffea0 │ │ │ │ - ldrbeq r6, [r1], #-344 @ 0xfffffea8 │ │ │ │ + ldrbeq r7, [r1], #-336 @ 0xfffffeb0 │ │ │ │ + ldrbeq r7, [r1], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2462c <__cxa_atexit@plt+0x173f4> │ │ │ │ @@ -23804,17 +23804,17 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r6, [r1], #-148 @ 0xffffff6c │ │ │ │ - ldrbeq r6, [r1], #-140 @ 0xffffff74 │ │ │ │ - strteq ip, [r0], #-792 @ 0xfffffce8 │ │ │ │ + ldrbeq r7, [r1], #-132 @ 0xffffff7c │ │ │ │ + ldrbeq r7, [r1], #-124 @ 0xffffff84 │ │ │ │ + strteq sp, [r0], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 246c8 <__cxa_atexit@plt+0x17490> │ │ │ │ @@ -23935,39 +23935,39 @@ │ │ │ │ ldr r7, [pc, #44] @ 2485c <__cxa_atexit@plt+0x17624> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strteq ip, [r0], #-320 @ 0xfffffec0 │ │ │ │ - ldrbeq r5, [r1], #-3732 @ 0xfffff16c │ │ │ │ - strteq ip, [r0], #-216 @ 0xffffff28 │ │ │ │ + strteq sp, [r0], #-320 @ 0xfffffec0 │ │ │ │ + ldrbeq r6, [r1], #-3716 @ 0xfffff17c │ │ │ │ + strteq sp, [r0], #-216 @ 0xffffff28 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 24898 <__cxa_atexit@plt+0x17660> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 248c8 <__cxa_atexit@plt+0x17690> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -23998,17 +23998,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 24944 <__cxa_atexit@plt+0x1770c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq r5, [r1], #-3480 @ 0xfffff268 │ │ │ │ + ldrbeq r6, [r1], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -24030,16 +24030,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 249c8 <__cxa_atexit@plt+0x17790> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldrbeq r5, [r1], #-3344 @ 0xfffff2f0 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldrbeq r6, [r1], #-3328 @ 0xfffff300 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24056,64 +24056,64 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r5, [r1], #-3204 @ 0xfffff37c │ │ │ │ - strteq fp, [r0], #-3860 @ 0xfffff0ec │ │ │ │ + ldrbeq r6, [r1], #-3188 @ 0xfffff38c │ │ │ │ + strteq ip, [r0], #-3860 @ 0xfffff0ec │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 24a50 <__cxa_atexit@plt+0x17818> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ - strteq fp, [r0], #-3852 @ 0xfffff0f4 │ │ │ │ + b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + strteq ip, [r0], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24a9c <__cxa_atexit@plt+0x17864> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 24aa4 <__cxa_atexit@plt+0x1786c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ + b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r1], #-2828 @ 0xfffff4f4 │ │ │ │ - strteq fp, [r0], #-3776 @ 0xfffff140 │ │ │ │ + ldrbeq r6, [r1], #-2812 @ 0xfffff504 │ │ │ │ + strteq ip, [r0], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24ae4 <__cxa_atexit@plt+0x178ac> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 24aec <__cxa_atexit@plt+0x178b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r1], #-2760 @ 0xfffff538 │ │ │ │ + ldrbeq r6, [r1], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24b90 <__cxa_atexit@plt+0x17958> │ │ │ │ ldr lr, [pc, #160] @ 24bb0 <__cxa_atexit@plt+0x17978> │ │ │ │ @@ -24155,17 +24155,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrbeq r5, [r1], #-2684 @ 0xfffff584 │ │ │ │ - ldrbeq r5, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ - ldrbeq r5, [r1], #-2872 @ 0xfffff4c8 │ │ │ │ + ldrbeq r6, [r1], #-2668 @ 0xfffff594 │ │ │ │ + ldrbeq r6, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ + ldrbeq r6, [r1], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24c1c <__cxa_atexit@plt+0x179e4> │ │ │ │ @@ -24184,16 +24184,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r5, [r1], #-2724 @ 0xfffff55c │ │ │ │ - ldrbeq r5, [r1], #-2716 @ 0xfffff564 │ │ │ │ + ldrbeq r6, [r1], #-2708 @ 0xfffff56c │ │ │ │ + ldrbeq r6, [r1], #-2700 @ 0xfffff574 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24cd0 <__cxa_atexit@plt+0x17a98> │ │ │ │ ldr lr, [pc, #160] @ 24cf0 <__cxa_atexit@plt+0x17ab8> │ │ │ │ @@ -24235,17 +24235,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrbeq r5, [r1], #-2364 @ 0xfffff6c4 │ │ │ │ - ldrbeq r5, [r1], #-2560 @ 0xfffff600 │ │ │ │ - ldrbeq r5, [r1], #-2552 @ 0xfffff608 │ │ │ │ + ldrbeq r6, [r1], #-2348 @ 0xfffff6d4 │ │ │ │ + ldrbeq r6, [r1], #-2544 @ 0xfffff610 │ │ │ │ + ldrbeq r6, [r1], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24d5c <__cxa_atexit@plt+0x17b24> │ │ │ │ @@ -24264,16 +24264,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r5, [r1], #-2404 @ 0xfffff69c │ │ │ │ - ldrbeq r5, [r1], #-2396 @ 0xfffff6a4 │ │ │ │ + ldrbeq r6, [r1], #-2388 @ 0xfffff6ac │ │ │ │ + ldrbeq r6, [r1], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24e10 <__cxa_atexit@plt+0x17bd8> │ │ │ │ ldr lr, [pc, #160] @ 24e30 <__cxa_atexit@plt+0x17bf8> │ │ │ │ @@ -24315,17 +24315,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrbeq r5, [r1], #-2044 @ 0xfffff804 │ │ │ │ - ldrbeq r5, [r1], #-2240 @ 0xfffff740 │ │ │ │ - ldrbeq r5, [r1], #-2232 @ 0xfffff748 │ │ │ │ + ldrbeq r6, [r1], #-2028 @ 0xfffff814 │ │ │ │ + ldrbeq r6, [r1], #-2224 @ 0xfffff750 │ │ │ │ + ldrbeq r6, [r1], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24e9c <__cxa_atexit@plt+0x17c64> │ │ │ │ @@ -24344,16 +24344,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r5, [r1], #-2084 @ 0xfffff7dc │ │ │ │ - ldrbeq r5, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ + ldrbeq r6, [r1], #-2068 @ 0xfffff7ec │ │ │ │ + ldrbeq r6, [r1], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ 24f98 <__cxa_atexit@plt+0x17d60> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -24407,17 +24407,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strteq fp, [r0], #-2684 @ 0xfffff584 │ │ │ │ - ldrbeq r5, [r1], #-1904 @ 0xfffff890 │ │ │ │ - ldrbeq r5, [r1], #-1672 @ 0xfffff978 │ │ │ │ + strteq ip, [r0], #-2684 @ 0xfffff584 │ │ │ │ + ldrbeq r6, [r1], #-1888 @ 0xfffff8a0 │ │ │ │ + ldrbeq r6, [r1], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 24fe8 <__cxa_atexit@plt+0x17db0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -24444,15 +24444,15 @@ │ │ │ │ beq 25084 <__cxa_atexit@plt+0x17e4c> │ │ │ │ ldr r2, [pc, #120] @ 250a0 <__cxa_atexit@plt+0x17e68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25090 <__cxa_atexit@plt+0x17e58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr lr, [pc, #72] @ 250a4 <__cxa_atexit@plt+0x17e6c> │ │ │ │ @@ -24472,23 +24472,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - ldrbeq r5, [r1], #-1336 @ 0xfffffac8 │ │ │ │ + ldrbeq r6, [r1], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 250cc <__cxa_atexit@plt+0x17e94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -24525,18 +24525,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldrbeq r5, [r1], #-1164 @ 0xfffffb74 │ │ │ │ + ldrbeq r6, [r1], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - ldrbeq r5, [r1], #-1108 @ 0xfffffbac │ │ │ │ - strteq fp, [r0], #-2040 @ 0xfffff808 │ │ │ │ + ldrbeq r6, [r1], #-1092 @ 0xfffffbbc │ │ │ │ + strteq ip, [r0], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 251f8 <__cxa_atexit@plt+0x17fc0> │ │ │ │ ldr r2, [pc, #112] @ 25218 <__cxa_atexit@plt+0x17fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -24566,15 +24566,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strteq fp, [r0], #-1888 @ 0xfffff8a0 │ │ │ │ + strteq ip, [r0], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 25260 <__cxa_atexit@plt+0x18028> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -24583,15 +24583,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 25258 <__cxa_atexit@plt+0x18020> │ │ │ │ b 25270 <__cxa_atexit@plt+0x18038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq fp, [r0], #-1820 @ 0xfffff8e4 │ │ │ │ + strteq ip, [r0], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 252b4 <__cxa_atexit@plt+0x1807c> │ │ │ │ ldr r2, [pc, #156] @ 25320 <__cxa_atexit@plt+0x180e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -24602,15 +24602,15 @@ │ │ │ │ beq 25308 <__cxa_atexit@plt+0x180d0> │ │ │ │ ldr r7, [pc, #132] @ 25324 <__cxa_atexit@plt+0x180ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25314 <__cxa_atexit@plt+0x180dc> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ ldr lr, [pc, #84] @ 25328 <__cxa_atexit@plt+0x180f0> │ │ │ │ @@ -24633,26 +24633,26 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - ldrbeq r5, [r1], #-688 @ 0xfffffd50 │ │ │ │ - strteq fp, [r0], #-1616 @ 0xfffff9b0 │ │ │ │ + ldrbeq r6, [r1], #-672 @ 0xfffffd60 │ │ │ │ + strteq ip, [r0], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25354 <__cxa_atexit@plt+0x1811c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strteq fp, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ + strteq ip, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 2538c <__cxa_atexit@plt+0x18154> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -24664,17 +24664,17 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 253a8 <__cxa_atexit@plt+0x18170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r1], #-536 @ 0xfffffde8 │ │ │ │ + ldrbeq r6, [r1], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strteq fp, [r0], #-1464 @ 0xfffffa48 │ │ │ │ + strteq ip, [r0], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25404 <__cxa_atexit@plt+0x181cc> │ │ │ │ @@ -24689,17 +24689,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ - strteq fp, [r0], #-1344 @ 0xfffffac0 │ │ │ │ + strteq ip, [r0], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2545c <__cxa_atexit@plt+0x18224> │ │ │ │ ldr r7, [pc, #52] @ 2546c <__cxa_atexit@plt+0x18234> │ │ │ │ @@ -24714,16 +24714,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25470 <__cxa_atexit@plt+0x18238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq fp, [r0], #-1332 @ 0xfffffacc │ │ │ │ - strteq fp, [r0], #-1252 @ 0xfffffb1c │ │ │ │ + strteq ip, [r0], #-1332 @ 0xfffffacc │ │ │ │ + strteq ip, [r0], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 254e4 <__cxa_atexit@plt+0x182ac> │ │ │ │ @@ -24756,30 +24756,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strteq fp, [r0], #-1088 @ 0xfffffbc0 │ │ │ │ + strteq ip, [r0], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 25550 <__cxa_atexit@plt+0x18318> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 25548 <__cxa_atexit@plt+0x18310> │ │ │ │ b 25560 <__cxa_atexit@plt+0x18328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq fp, [r0], #-1028 @ 0xfffffbfc │ │ │ │ + strteq ip, [r0], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #132] @ 255f0 <__cxa_atexit@plt+0x183b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ @@ -24813,30 +24813,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ @ instruction: 0xffffef34 │ │ │ │ - strteq fp, [r0], #-896 @ 0xfffffc80 │ │ │ │ - strteq fp, [r0], #-856 @ 0xfffffca8 │ │ │ │ + strteq ip, [r0], #-896 @ 0xfffffc80 │ │ │ │ + strteq ip, [r0], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 25634 <__cxa_atexit@plt+0x183fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2562c <__cxa_atexit@plt+0x183f4> │ │ │ │ b 25480 <__cxa_atexit@plt+0x18248> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strteq fp, [r0], #-796 @ 0xfffffce4 │ │ │ │ + strteq ip, [r0], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25680 <__cxa_atexit@plt+0x18448> │ │ │ │ ldr r7, [pc, #52] @ 25690 <__cxa_atexit@plt+0x18458> │ │ │ │ @@ -24851,16 +24851,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25694 <__cxa_atexit@plt+0x1845c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq fp, [r0], #-792 @ 0xfffffce8 │ │ │ │ - strteq fp, [r0], #-704 @ 0xfffffd40 │ │ │ │ + strteq ip, [r0], #-792 @ 0xfffffce8 │ │ │ │ + strteq ip, [r0], #-704 @ 0xfffffd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 25708 <__cxa_atexit@plt+0x184d0> │ │ │ │ @@ -24893,30 +24893,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strteq fp, [r0], #-540 @ 0xfffffde4 │ │ │ │ + strteq ip, [r0], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 25774 <__cxa_atexit@plt+0x1853c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 2576c <__cxa_atexit@plt+0x18534> │ │ │ │ b 25784 <__cxa_atexit@plt+0x1854c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq fp, [r0], #-480 @ 0xfffffe20 │ │ │ │ + strteq ip, [r0], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #132] @ 25814 <__cxa_atexit@plt+0x185dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ @@ -24950,30 +24950,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffecec │ │ │ │ @ instruction: 0xffffed10 │ │ │ │ - strteq fp, [r0], #-348 @ 0xfffffea4 │ │ │ │ - strteq fp, [r0], #-308 @ 0xfffffecc │ │ │ │ + strteq ip, [r0], #-348 @ 0xfffffea4 │ │ │ │ + strteq ip, [r0], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 25858 <__cxa_atexit@plt+0x18620> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 25850 <__cxa_atexit@plt+0x18618> │ │ │ │ b 256a4 <__cxa_atexit@plt+0x1846c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strteq fp, [r0], #-320 @ 0xfffffec0 │ │ │ │ + strteq ip, [r0], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 258c0 <__cxa_atexit@plt+0x18688> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -24995,16 +24995,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 258d4 <__cxa_atexit@plt+0x1869c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strteq fp, [r0], #-244 @ 0xffffff0c │ │ │ │ - strteq fp, [r0], #-200 @ 0xffffff38 │ │ │ │ + strteq ip, [r0], #-244 @ 0xffffff0c │ │ │ │ + strteq ip, [r0], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #144] @ 25984 <__cxa_atexit@plt+0x1874c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -25026,31 +25026,31 @@ │ │ │ │ ldr r7, [pc, #80] @ 2598c <__cxa_atexit@plt+0x18754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ + b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strteq fp, [r0], #-16 │ │ │ │ + strteq ip, [r0], #-16 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 259e4 <__cxa_atexit@plt+0x187ac> │ │ │ │ ldr r2, [pc, #84] @ 25a04 <__cxa_atexit@plt+0x187cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25062,36 +25062,36 @@ │ │ │ │ beq 259f8 <__cxa_atexit@plt+0x187c0> │ │ │ │ ldr r2, [pc, #56] @ 25a08 <__cxa_atexit@plt+0x187d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ + b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strteq sl, [r0], #-3988 @ 0xfffff06c │ │ │ │ + strteq fp, [r0], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25a30 <__cxa_atexit@plt+0x187f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strteq sl, [r0], #-3948 @ 0xfffff094 │ │ │ │ + strteq fp, [r0], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 25a64 <__cxa_atexit@plt+0x1882c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #104] @ 25ac0 <__cxa_atexit@plt+0x18888> │ │ │ │ @@ -25117,17 +25117,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25abc <__cxa_atexit@plt+0x18884> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - strteq sl, [r0], #-3828 @ 0xfffff10c │ │ │ │ + strteq fp, [r0], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strteq sl, [r0], #-3804 @ 0xfffff124 │ │ │ │ + strteq fp, [r0], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ ldr r8, [r2, #4] │ │ │ │ @@ -25144,18 +25144,18 @@ │ │ │ │ b 25b20 <__cxa_atexit@plt+0x188e8> │ │ │ │ ldr r3, [pc, #20] @ 25b2c <__cxa_atexit@plt+0x188f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq sl, [r0], #-3676 @ 0xfffff1a4 │ │ │ │ + strteq fp, [r0], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25b7c <__cxa_atexit@plt+0x18944> │ │ │ │ @@ -25171,16 +25171,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 25b94 <__cxa_atexit@plt+0x1895c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - strteq sl, [r0], #-3604 @ 0xfffff1ec │ │ │ │ - strteq sl, [r0], #-3592 @ 0xfffff1f8 │ │ │ │ + strteq fp, [r0], #-3604 @ 0xfffff1ec │ │ │ │ + strteq fp, [r0], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ lsl r2, r2, #1 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ and r7, r3, #3 │ │ │ │ @@ -25197,15 +25197,15 @@ │ │ │ │ b 258e4 <__cxa_atexit@plt+0x186ac> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - strteq sl, [r0], #-3416 @ 0xfffff2a8 │ │ │ │ + strteq fp, [r0], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25c44 <__cxa_atexit@plt+0x18a0c> │ │ │ │ ldr r7, [pc, #52] @ 25c54 <__cxa_atexit@plt+0x18a1c> │ │ │ │ @@ -25220,16 +25220,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25c58 <__cxa_atexit@plt+0x18a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strteq sl, [r0], #-3448 @ 0xfffff288 │ │ │ │ - strteq sl, [r0], #-3324 @ 0xfffff304 │ │ │ │ + strteq fp, [r0], #-3448 @ 0xfffff288 │ │ │ │ + strteq fp, [r0], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 25ccc <__cxa_atexit@plt+0x18a94> │ │ │ │ @@ -25262,30 +25262,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strteq sl, [r0], #-3160 @ 0xfffff3a8 │ │ │ │ + strteq fp, [r0], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 25d38 <__cxa_atexit@plt+0x18b00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 25d30 <__cxa_atexit@plt+0x18af8> │ │ │ │ b 25d48 <__cxa_atexit@plt+0x18b10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq sl, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ + strteq fp, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #132] @ 25dd8 <__cxa_atexit@plt+0x18ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ @@ -25319,30 +25319,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffe728 │ │ │ │ @ instruction: 0xffffe74c │ │ │ │ - strteq sl, [r0], #-2968 @ 0xfffff468 │ │ │ │ - strteq sl, [r0], #-2928 @ 0xfffff490 │ │ │ │ + strteq fp, [r0], #-2968 @ 0xfffff468 │ │ │ │ + strteq fp, [r0], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 25e1c <__cxa_atexit@plt+0x18be4> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 25e14 <__cxa_atexit@plt+0x18bdc> │ │ │ │ b 25c68 <__cxa_atexit@plt+0x18a30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strteq sl, [r0], #-2976 @ 0xfffff460 │ │ │ │ + strteq fp, [r0], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25e64 <__cxa_atexit@plt+0x18c2c> │ │ │ │ ldr r7, [pc, #48] @ 25e74 <__cxa_atexit@plt+0x18c3c> │ │ │ │ @@ -25356,16 +25356,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25e78 <__cxa_atexit@plt+0x18c40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq sl, [r0], #-2928 @ 0xfffff490 │ │ │ │ - strteq sl, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ + strteq fp, [r0], #-2928 @ 0xfffff490 │ │ │ │ + strteq fp, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25ee4 <__cxa_atexit@plt+0x18cac> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -25395,16 +25395,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrbeq r4, [r1], #-1952 @ 0xfffff860 │ │ │ │ - strteq sl, [r0], #-2732 @ 0xfffff554 │ │ │ │ + ldrbeq r5, [r1], #-1936 @ 0xfffff870 │ │ │ │ + strteq fp, [r0], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 25f54 <__cxa_atexit@plt+0x18d1c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -25412,15 +25412,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 25f4c <__cxa_atexit@plt+0x18d14> │ │ │ │ b 25f64 <__cxa_atexit@plt+0x18d2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq sl, [r0], #-2668 @ 0xfffff594 │ │ │ │ + strteq fp, [r0], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25fac <__cxa_atexit@plt+0x18d74> │ │ │ │ ldr r2, [pc, #200] @ 26040 <__cxa_atexit@plt+0x18e08> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25432,15 +25432,15 @@ │ │ │ │ beq 26018 <__cxa_atexit@plt+0x18de0> │ │ │ │ ldr r2, [pc, #172] @ 26044 <__cxa_atexit@plt+0x18e0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r3, [pc, #136] @ 2603c <__cxa_atexit@plt+0x18e04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 26024 <__cxa_atexit@plt+0x18dec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25472,27 +25472,27 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrbeq r4, [r1], #-1708 @ 0xfffff954 │ │ │ │ - ldrbeq r4, [r1], #-1700 @ 0xfffff95c │ │ │ │ - strteq sl, [r0], #-2420 @ 0xfffff68c │ │ │ │ + ldrbeq r5, [r1], #-1692 @ 0xfffff964 │ │ │ │ + ldrbeq r5, [r1], #-1684 @ 0xfffff96c │ │ │ │ + strteq fp, [r0], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 26074 <__cxa_atexit@plt+0x18e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strteq sl, [r0], #-2380 @ 0xfffff6b4 │ │ │ │ + strteq fp, [r0], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ mvn r3, r3 │ │ │ │ tst r3, #3 │ │ │ │ @@ -25534,17 +25534,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbeq r4, [r1], #-1464 @ 0xfffffa48 │ │ │ │ - ldrbeq r4, [r1], #-1456 @ 0xfffffa50 │ │ │ │ - strteq sl, [r0], #-2156 @ 0xfffff794 │ │ │ │ + ldrbeq r5, [r1], #-1448 @ 0xfffffa58 │ │ │ │ + ldrbeq r5, [r1], #-1440 @ 0xfffffa60 │ │ │ │ + strteq fp, [r0], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 261ac <__cxa_atexit@plt+0x18f74> │ │ │ │ @@ -25564,17 +25564,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b 2586c <__cxa_atexit@plt+0x18634> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r4, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ - ldrbeq r4, [r1], #-1288 @ 0xfffffaf8 │ │ │ │ - strteq sl, [r0], #-2044 @ 0xfffff804 │ │ │ │ + ldrbeq r5, [r1], #-1280 @ 0xfffffb00 │ │ │ │ + ldrbeq r5, [r1], #-1272 @ 0xfffffb08 │ │ │ │ + strteq fp, [r0], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2624c <__cxa_atexit@plt+0x19014> │ │ │ │ @@ -25609,18 +25609,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 26278 <__cxa_atexit@plt+0x19040> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r1], #-1176 @ 0xfffffb68 │ │ │ │ - ldrbeq r4, [r1], #-1168 @ 0xfffffb70 │ │ │ │ + ldrbeq r5, [r1], #-1160 @ 0xfffffb78 │ │ │ │ + ldrbeq r5, [r1], #-1152 @ 0xfffffb80 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - strteq sl, [r0], #-1892 @ 0xfffff89c │ │ │ │ + strteq fp, [r0], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 262d8 <__cxa_atexit@plt+0x190a0> │ │ │ │ @@ -25639,16 +25639,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r4, [r1], #-1000 @ 0xfffffc18 │ │ │ │ - ldrbeq r4, [r1], #-992 @ 0xfffffc20 │ │ │ │ + ldrbeq r5, [r1], #-984 @ 0xfffffc28 │ │ │ │ + ldrbeq r5, [r1], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2632c <__cxa_atexit@plt+0x190f4> │ │ │ │ @@ -25656,39 +25656,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #40] @ 26344 <__cxa_atexit@plt+0x1910c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #20] @ 26348 <__cxa_atexit@plt+0x19110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq r4, [r1], #-884 @ 0xfffffc8c │ │ │ │ - strteq sl, [r0], #-1712 @ 0xfffff950 │ │ │ │ + ldrbeq r5, [r1], #-868 @ 0xfffffc9c │ │ │ │ + strteq fp, [r0], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 26364 <__cxa_atexit@plt+0x1912c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ + b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 26384 <__cxa_atexit@plt+0x1914c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r1], #-600 @ 0xfffffda8 │ │ │ │ - strteq sl, [r0], #-1624 @ 0xfffff9a8 │ │ │ │ + ldrbeq r5, [r1], #-584 @ 0xfffffdb8 │ │ │ │ + strteq fp, [r0], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 263ec <__cxa_atexit@plt+0x191b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -25708,33 +25708,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strteq r9, [r0], #-2540 @ 0xfffff614 │ │ │ │ - ldrbeq r4, [r1], #-448 @ 0xfffffe40 │ │ │ │ - strteq r9, [r0], #-2512 @ 0xfffff630 │ │ │ │ - strteq r9, [r0], #-2484 @ 0xfffff64c │ │ │ │ + strteq sl, [r0], #-2540 @ 0xfffff614 │ │ │ │ + ldrbeq r5, [r1], #-432 @ 0xfffffe50 │ │ │ │ + strteq sl, [r0], #-2512 @ 0xfffff630 │ │ │ │ + strteq sl, [r0], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 26438 <__cxa_atexit@plt+0x19200> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 2643c <__cxa_atexit@plt+0x19204> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 26440 <__cxa_atexit@plt+0x19208> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq r9, [r0], #-2464 @ 0xfffff660 │ │ │ │ - strteq r9, [r0], #-2448 @ 0xfffff670 │ │ │ │ + strteq sl, [r0], #-2464 @ 0xfffff660 │ │ │ │ + strteq sl, [r0], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26494 <__cxa_atexit@plt+0x1925c> │ │ │ │ @@ -25750,17 +25750,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r4, [r1], #-556 @ 0xfffffdd4 │ │ │ │ - ldrbeq r4, [r1], #-316 @ 0xfffffec4 │ │ │ │ - strteq sl, [r0], #-1444 @ 0xfffffa5c │ │ │ │ + ldrbeq r5, [r1], #-540 @ 0xfffffde4 │ │ │ │ + ldrbeq r5, [r1], #-300 @ 0xfffffed4 │ │ │ │ + strteq fp, [r0], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2650c <__cxa_atexit@plt+0x192d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -25780,18 +25780,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strteq sl, [r0], #-1300 @ 0xfffffaec │ │ │ │ - ldrbeq r4, [r1], #-160 @ 0xffffff60 │ │ │ │ - strteq sl, [r0], #-1272 @ 0xfffffb08 │ │ │ │ - strteq sl, [r0], #-1304 @ 0xfffffae8 │ │ │ │ + strteq fp, [r0], #-1300 @ 0xfffffaec │ │ │ │ + ldrbeq r5, [r1], #-144 @ 0xffffff70 │ │ │ │ + strteq fp, [r0], #-1272 @ 0xfffffb08 │ │ │ │ + strteq fp, [r0], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 265b0 <__cxa_atexit@plt+0x19378> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -25819,20 +25819,20 @@ │ │ │ │ b 2668c <__cxa_atexit@plt+0x19454> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrbeq r4, [r1], #-332 @ 0xfffffeb4 │ │ │ │ + ldrbeq r5, [r1], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrbeq r4, [r1], #-300 @ 0xfffffed4 │ │ │ │ + ldrbeq r5, [r1], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrbeq r4, [r1], #-272 @ 0xfffffef0 │ │ │ │ - strteq sl, [r0], #-1124 @ 0xfffffb9c │ │ │ │ + ldrbeq r5, [r1], #-256 @ 0xffffff00 │ │ │ │ + strteq fp, [r0], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 26630 <__cxa_atexit@plt+0x193f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -25851,34 +25851,34 @@ │ │ │ │ b 2668c <__cxa_atexit@plt+0x19454> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrbeq r4, [r1], #-172 @ 0xffffff54 │ │ │ │ + ldrbeq r5, [r1], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrbeq r4, [r1], #-144 @ 0xffffff70 │ │ │ │ - strteq sl, [r0], #-988 @ 0xfffffc24 │ │ │ │ + ldrbeq r5, [r1], #-128 @ 0xffffff80 │ │ │ │ + strteq fp, [r0], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 26678 <__cxa_atexit@plt+0x19440> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 2667c <__cxa_atexit@plt+0x19444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 26670 <__cxa_atexit@plt+0x19438> │ │ │ │ b 2668c <__cxa_atexit@plt+0x19454> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq r4, [r1], #-60 @ 0xffffffc4 │ │ │ │ - strteq sl, [r0], #-908 @ 0xfffffc74 │ │ │ │ + ldrbeq r5, [r1], #-44 @ 0xffffffd4 │ │ │ │ + strteq fp, [r0], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #252] @ 26790 <__cxa_atexit@plt+0x19558> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -25939,23 +25939,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 267a0 <__cxa_atexit@plt+0x19568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrbeq r3, [r1], #-4092 @ 0xfffff004 │ │ │ │ + ldrbeq r4, [r1], #-4076 @ 0xfffff014 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq r3, [r1], #-4060 @ 0xfffff024 │ │ │ │ - ldrbeq r3, [r1], #-3876 @ 0xfffff0dc │ │ │ │ - ldrbeq r3, [r1], #-4032 @ 0xfffff040 │ │ │ │ - ldrbeq r3, [r1], #-4020 @ 0xfffff04c │ │ │ │ - ldrbeq r3, [r1], #-4012 @ 0xfffff054 │ │ │ │ - ldrbeq r3, [r1], #-3692 @ 0xfffff194 │ │ │ │ - strteq sl, [r0], #-588 @ 0xfffffdb4 │ │ │ │ + ldrbeq r4, [r1], #-4044 @ 0xfffff034 │ │ │ │ + ldrbeq r4, [r1], #-3860 @ 0xfffff0ec │ │ │ │ + ldrbeq r4, [r1], #-4016 @ 0xfffff050 │ │ │ │ + ldrbeq r4, [r1], #-4004 @ 0xfffff05c │ │ │ │ + ldrbeq r4, [r1], #-3996 @ 0xfffff064 │ │ │ │ + ldrbeq r4, [r1], #-3676 @ 0xfffff1a4 │ │ │ │ + strteq fp, [r0], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 26894 <__cxa_atexit@plt+0x1965c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -26004,20 +26004,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2689c <__cxa_atexit@plt+0x19664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrbeq r3, [r1], #-3788 @ 0xfffff134 │ │ │ │ - ldrbeq r3, [r1], #-3616 @ 0xfffff1e0 │ │ │ │ - ldrbeq r3, [r1], #-3756 @ 0xfffff154 │ │ │ │ - ldrbeq r3, [r1], #-3460 @ 0xfffff27c │ │ │ │ - ldrbeq r3, [r1], #-3736 @ 0xfffff168 │ │ │ │ - ldrbeq r3, [r1], #-3692 @ 0xfffff194 │ │ │ │ + ldrbeq r4, [r1], #-3772 @ 0xfffff144 │ │ │ │ + ldrbeq r4, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ + ldrbeq r4, [r1], #-3740 @ 0xfffff164 │ │ │ │ + ldrbeq r4, [r1], #-3444 @ 0xfffff28c │ │ │ │ + ldrbeq r4, [r1], #-3720 @ 0xfffff178 │ │ │ │ + ldrbeq r4, [r1], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26954 <__cxa_atexit@plt+0x1971c> │ │ │ │ @@ -26054,19 +26054,19 @@ │ │ │ │ sub r7, r6, #47 @ 0x2f │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r3, [r1], #-3548 @ 0xfffff224 │ │ │ │ - ldrbeq r3, [r1], #-3252 @ 0xfffff34c │ │ │ │ - ldrbeq r3, [r1], #-3528 @ 0xfffff238 │ │ │ │ - ldrbeq r3, [r1], #-3460 @ 0xfffff27c │ │ │ │ - strteq sl, [r0], #-292 @ 0xfffffedc │ │ │ │ + ldrbeq r4, [r1], #-3532 @ 0xfffff234 │ │ │ │ + ldrbeq r4, [r1], #-3236 @ 0xfffff35c │ │ │ │ + ldrbeq r4, [r1], #-3512 @ 0xfffff248 │ │ │ │ + ldrbeq r4, [r1], #-3444 @ 0xfffff28c │ │ │ │ + strteq fp, [r0], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 269c8 <__cxa_atexit@plt+0x19790> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -26077,22 +26077,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 269d4 <__cxa_atexit@plt+0x1979c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 401414 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + b 401464 <__cxa_atexit@plt+0x3f422c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r0], #-2200 @ 0xfffff768 │ │ │ │ - ldrbeq r3, [r1], #-3044 @ 0xfffff41c │ │ │ │ - strteq sl, [r0], #-188 @ 0xffffff44 │ │ │ │ + strteq sl, [r0], #-2200 @ 0xfffff768 │ │ │ │ + ldrbeq r4, [r1], #-3028 @ 0xfffff42c │ │ │ │ + strteq fp, [r0], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26a30 <__cxa_atexit@plt+0x197f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -26103,21 +26103,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 26a3c <__cxa_atexit@plt+0x19804> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 401414 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + b 401464 <__cxa_atexit@plt+0x3f422c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r9, [r0], #-2116 @ 0xfffff7bc │ │ │ │ - ldrbeq r3, [r1], #-2940 @ 0xfffff484 │ │ │ │ + strteq sl, [r0], #-2116 @ 0xfffff7bc │ │ │ │ + ldrbeq r4, [r1], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26aa8 <__cxa_atexit@plt+0x19870> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -26143,17 +26143,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 26acc <__cxa_atexit@plt+0x19894> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r1], #-2872 @ 0xfffff4c8 │ │ │ │ + ldrbeq r4, [r1], #-2856 @ 0xfffff4d8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strteq sl, [r0], #-16 │ │ │ │ + strteq fp, [r0], #-16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26b38 <__cxa_atexit@plt+0x19900> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -26179,31 +26179,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 26b5c <__cxa_atexit@plt+0x19924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r1], #-2728 @ 0xfffff558 │ │ │ │ + ldrbeq r4, [r1], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strteq r9, [r0], #-3968 @ 0xfffff080 │ │ │ │ + strteq sl, [r0], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26b98 <__cxa_atexit@plt+0x19960> │ │ │ │ ldr r2, [pc, #32] @ 26ba0 <__cxa_atexit@plt+0x19968> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26241,15 +26241,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 26c4c <__cxa_atexit@plt+0x19a14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r9, [r0], #-3720 @ 0xfffff178 │ │ │ │ + strteq sl, [r0], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #424] @ 26e0c <__cxa_atexit@plt+0x19bd4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #420] @ 26e10 <__cxa_atexit@plt+0x19bd8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -26354,20 +26354,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - ldrbeq r3, [r1], #-2636 @ 0xfffff5b4 │ │ │ │ + ldrbeq r4, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - strteq r9, [r0], #-3300 @ 0xfffff31c │ │ │ │ + strteq sl, [r0], #-3300 @ 0xfffff31c │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrbeq r3, [r1], #-2416 @ 0xfffff690 │ │ │ │ + ldrbeq r4, [r1], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26e68 <__cxa_atexit@plt+0x19c30> │ │ │ │ ldr r2, [pc, #40] @ 26e70 <__cxa_atexit@plt+0x19c38> │ │ │ │ @@ -26375,15 +26375,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -26401,15 +26401,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 26ecc <__cxa_atexit@plt+0x19c94> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - strteq r9, [r0], #-3088 @ 0xfffff3f0 │ │ │ │ + strteq sl, [r0], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26f10 <__cxa_atexit@plt+0x19cd8> │ │ │ │ ldr r2, [pc, #40] @ 26f18 <__cxa_atexit@plt+0x19ce0> │ │ │ │ @@ -26417,15 +26417,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -26443,15 +26443,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 26f74 <__cxa_atexit@plt+0x19d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - strteq r9, [r0], #-2920 @ 0xfffff498 │ │ │ │ + strteq sl, [r0], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26fe0 <__cxa_atexit@plt+0x19da8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -26477,17 +26477,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27004 <__cxa_atexit@plt+0x19dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r1], #-1536 @ 0xfffffa00 │ │ │ │ + ldrbeq r4, [r1], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - strteq r9, [r0], #-2780 @ 0xfffff524 │ │ │ │ + strteq sl, [r0], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27048 <__cxa_atexit@plt+0x19e10> │ │ │ │ ldr r2, [pc, #40] @ 27050 <__cxa_atexit@plt+0x19e18> │ │ │ │ @@ -26495,15 +26495,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26552,17 +26552,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27130 <__cxa_atexit@plt+0x19ef8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r1], #-1236 @ 0xfffffb2c │ │ │ │ + ldrbeq r4, [r1], #-1220 @ 0xfffffb3c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r9, [r0], #-2480 @ 0xfffff650 │ │ │ │ + strteq sl, [r0], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27178 <__cxa_atexit@plt+0x19f40> │ │ │ │ @@ -26578,15 +26578,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 27190 <__cxa_atexit@plt+0x19f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r9, [r0], #-2380 @ 0xfffff6b4 │ │ │ │ + strteq sl, [r0], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ ldr r7, [r1, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -26652,15 +26652,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 27338 <__cxa_atexit@plt+0x1a100> │ │ │ │ ldr lr, [pc, #140] @ 27360 <__cxa_atexit@plt+0x1a128> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -26679,33 +26679,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 27350 <__cxa_atexit@plt+0x1a118> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 2733c <__cxa_atexit@plt+0x1a104> │ │ │ │ mov r7, #32 │ │ │ │ b 2733c <__cxa_atexit@plt+0x1a104> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldrbeq r3, [r1], #-1116 @ 0xfffffba4 │ │ │ │ + ldrbeq r4, [r1], #-1100 @ 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrbeq r3, [r1], #-980 @ 0xfffffc2c │ │ │ │ + ldrbeq r4, [r1], #-964 @ 0xfffffc3c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrbeq r3, [r1], #-1208 @ 0xfffffb48 │ │ │ │ + ldrbeq r4, [r1], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -26723,15 +26723,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 273d4 <__cxa_atexit@plt+0x1a19c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - strteq r9, [r0], #-1796 @ 0xfffff8fc │ │ │ │ + strteq sl, [r0], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -26749,15 +26749,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2743c <__cxa_atexit@plt+0x1a204> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - strteq r9, [r0], #-1692 @ 0xfffff964 │ │ │ │ + strteq sl, [r0], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 274a8 <__cxa_atexit@plt+0x1a270> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -26783,17 +26783,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 274cc <__cxa_atexit@plt+0x1a294> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r1], #-312 @ 0xfffffec8 │ │ │ │ + ldrbeq r4, [r1], #-296 @ 0xfffffed8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strteq r9, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ + strteq sl, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27538 <__cxa_atexit@plt+0x1a300> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -26819,31 +26819,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2755c <__cxa_atexit@plt+0x1a324> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r1], #-168 @ 0xffffff58 │ │ │ │ + ldrbeq r4, [r1], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strteq r9, [r0], #-1416 @ 0xfffffa78 │ │ │ │ + strteq sl, [r0], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27598 <__cxa_atexit@plt+0x1a360> │ │ │ │ ldr r2, [pc, #32] @ 275a0 <__cxa_atexit@plt+0x1a368> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26881,15 +26881,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2764c <__cxa_atexit@plt+0x1a414> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r9, [r0], #-1168 @ 0xfffffb70 │ │ │ │ + strteq sl, [r0], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #424] @ 2780c <__cxa_atexit@plt+0x1a5d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #420] @ 27810 <__cxa_atexit@plt+0x1a5d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -26994,20 +26994,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - ldrbeq r3, [r1], #-76 @ 0xffffffb4 │ │ │ │ + ldrbeq r4, [r1], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - strteq r9, [r0], #-748 @ 0xfffffd14 │ │ │ │ + strteq sl, [r0], #-748 @ 0xfffffd14 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrbeq r2, [r1], #-3952 @ 0xfffff090 │ │ │ │ + ldrbeq r3, [r1], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27868 <__cxa_atexit@plt+0x1a630> │ │ │ │ ldr r2, [pc, #40] @ 27870 <__cxa_atexit@plt+0x1a638> │ │ │ │ @@ -27015,15 +27015,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -27041,15 +27041,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 278cc <__cxa_atexit@plt+0x1a694> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - strteq r9, [r0], #-536 @ 0xfffffde8 │ │ │ │ + strteq sl, [r0], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27910 <__cxa_atexit@plt+0x1a6d8> │ │ │ │ ldr r2, [pc, #40] @ 27918 <__cxa_atexit@plt+0x1a6e0> │ │ │ │ @@ -27057,15 +27057,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -27083,15 +27083,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 27974 <__cxa_atexit@plt+0x1a73c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - strteq r9, [r0], #-368 @ 0xfffffe90 │ │ │ │ + strteq sl, [r0], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 279e0 <__cxa_atexit@plt+0x1a7a8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -27117,17 +27117,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27a04 <__cxa_atexit@plt+0x1a7cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-3072 @ 0xfffff400 │ │ │ │ + ldrbeq r3, [r1], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - strteq r9, [r0], #-228 @ 0xffffff1c │ │ │ │ + strteq sl, [r0], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27a48 <__cxa_atexit@plt+0x1a810> │ │ │ │ ldr r2, [pc, #40] @ 27a50 <__cxa_atexit@plt+0x1a818> │ │ │ │ @@ -27135,15 +27135,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -27192,17 +27192,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27b30 <__cxa_atexit@plt+0x1a8f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-2772 @ 0xfffff52c │ │ │ │ + ldrbeq r3, [r1], #-2756 @ 0xfffff53c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r8, [r0], #-4024 @ 0xfffff048 │ │ │ │ + strteq r9, [r0], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27b78 <__cxa_atexit@plt+0x1a940> │ │ │ │ @@ -27218,15 +27218,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 27b90 <__cxa_atexit@plt+0x1a958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r8, [r0], #-3924 @ 0xfffff0ac │ │ │ │ + strteq r9, [r0], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ ldr r7, [r1, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -27292,15 +27292,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 27d38 <__cxa_atexit@plt+0x1ab00> │ │ │ │ ldr lr, [pc, #140] @ 27d60 <__cxa_atexit@plt+0x1ab28> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -27319,33 +27319,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 27d50 <__cxa_atexit@plt+0x1ab18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 27d3c <__cxa_atexit@plt+0x1ab04> │ │ │ │ mov r7, #32 │ │ │ │ b 27d3c <__cxa_atexit@plt+0x1ab04> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldrbeq r2, [r1], #-2652 @ 0xfffff5a4 │ │ │ │ + ldrbeq r3, [r1], #-2636 @ 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrbeq r2, [r1], #-2516 @ 0xfffff62c │ │ │ │ + ldrbeq r3, [r1], #-2500 @ 0xfffff63c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrbeq r2, [r1], #-2744 @ 0xfffff548 │ │ │ │ + ldrbeq r3, [r1], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27363,15 +27363,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 27dd4 <__cxa_atexit@plt+0x1ab9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - strteq r8, [r0], #-3340 @ 0xfffff2f4 │ │ │ │ + strteq r9, [r0], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27389,15 +27389,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 27e3c <__cxa_atexit@plt+0x1ac04> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - strteq r8, [r0], #-3236 @ 0xfffff35c │ │ │ │ + strteq r9, [r0], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -27410,16 +27410,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27e94 <__cxa_atexit@plt+0x1ac5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-2144 @ 0xfffff7a0 │ │ │ │ - strteq r8, [r0], #-3160 @ 0xfffff3a8 │ │ │ │ + ldrbeq r3, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ + strteq r9, [r0], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -27432,16 +27432,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27eec <__cxa_atexit@plt+0x1acb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-2056 @ 0xfffff7f8 │ │ │ │ - strteq r8, [r0], #-3076 @ 0xfffff3fc │ │ │ │ + ldrbeq r3, [r1], #-2040 @ 0xfffff808 │ │ │ │ + strteq r9, [r0], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -27454,17 +27454,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27f44 <__cxa_atexit@plt+0x1ad0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-1968 @ 0xfffff850 │ │ │ │ - strteq r8, [r0], #-2992 @ 0xfffff450 │ │ │ │ - strteq r8, [r0], #-2964 @ 0xfffff46c │ │ │ │ + ldrbeq r3, [r1], #-1952 @ 0xfffff860 │ │ │ │ + strteq r9, [r0], #-2992 @ 0xfffff450 │ │ │ │ + strteq r9, [r0], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 27fb8 <__cxa_atexit@plt+0x1ad80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -27481,23 +27481,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 27fcc <__cxa_atexit@plt+0x1ad94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 1a5ffb4 <__cxa_atexit@plt+0x1a52d7c> │ │ │ │ + b 18f7568 <__cxa_atexit@plt+0x18ea330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r8, [r0], #-2916 @ 0xfffff49c │ │ │ │ - ldrbeq r2, [r1], #-1548 @ 0xfffff9f4 │ │ │ │ - ldrbeq r2, [r1], #-1696 @ 0xfffff960 │ │ │ │ - ldrbeq r2, [r1], #-1596 @ 0xfffff9c4 │ │ │ │ + strteq r9, [r0], #-2916 @ 0xfffff49c │ │ │ │ + ldrbeq r3, [r1], #-1532 @ 0xfffffa04 │ │ │ │ + ldrbeq r3, [r1], #-1680 @ 0xfffff970 │ │ │ │ + ldrbeq r3, [r1], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28038 <__cxa_atexit@plt+0x1ae00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -27523,17 +27523,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2805c <__cxa_atexit@plt+0x1ae24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-1448 @ 0xfffffa58 │ │ │ │ + ldrbeq r3, [r1], #-1432 @ 0xfffffa68 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strteq r8, [r0], #-2748 @ 0xfffff544 │ │ │ │ + strteq r9, [r0], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 280c8 <__cxa_atexit@plt+0x1ae90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -27559,31 +27559,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 280ec <__cxa_atexit@plt+0x1aeb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-1304 @ 0xfffffae8 │ │ │ │ + ldrbeq r3, [r1], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strteq r8, [r0], #-2604 @ 0xfffff5d4 │ │ │ │ + strteq r9, [r0], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28128 <__cxa_atexit@plt+0x1aef0> │ │ │ │ ldr r2, [pc, #32] @ 28130 <__cxa_atexit@plt+0x1aef8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -27621,15 +27621,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 281dc <__cxa_atexit@plt+0x1afa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r8, [r0], #-2356 @ 0xfffff6cc │ │ │ │ + strteq r9, [r0], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #424] @ 2839c <__cxa_atexit@plt+0x1b164> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #420] @ 283a0 <__cxa_atexit@plt+0x1b168> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -27734,20 +27734,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - ldrbeq r2, [r1], #-1212 @ 0xfffffb44 │ │ │ │ + ldrbeq r3, [r1], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - strteq r8, [r0], #-1936 @ 0xfffff870 │ │ │ │ + strteq r9, [r0], #-1936 @ 0xfffff870 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrbeq r2, [r1], #-992 @ 0xfffffc20 │ │ │ │ + ldrbeq r3, [r1], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 283f8 <__cxa_atexit@plt+0x1b1c0> │ │ │ │ ldr r2, [pc, #40] @ 28400 <__cxa_atexit@plt+0x1b1c8> │ │ │ │ @@ -27755,15 +27755,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -27781,15 +27781,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2845c <__cxa_atexit@plt+0x1b224> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - strteq r8, [r0], #-1724 @ 0xfffff944 │ │ │ │ + strteq r9, [r0], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 284a0 <__cxa_atexit@plt+0x1b268> │ │ │ │ ldr r2, [pc, #40] @ 284a8 <__cxa_atexit@plt+0x1b270> │ │ │ │ @@ -27797,15 +27797,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -27823,15 +27823,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28504 <__cxa_atexit@plt+0x1b2cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - strteq r8, [r0], #-1556 @ 0xfffff9ec │ │ │ │ + strteq r9, [r0], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28570 <__cxa_atexit@plt+0x1b338> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -27857,17 +27857,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28594 <__cxa_atexit@plt+0x1b35c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r1], #-112 @ 0xffffff90 │ │ │ │ + ldrbeq r3, [r1], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - strteq r8, [r0], #-1416 @ 0xfffffa78 │ │ │ │ + strteq r9, [r0], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 285d8 <__cxa_atexit@plt+0x1b3a0> │ │ │ │ ldr r2, [pc, #40] @ 285e0 <__cxa_atexit@plt+0x1b3a8> │ │ │ │ @@ -27875,15 +27875,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -27932,17 +27932,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 286c0 <__cxa_atexit@plt+0x1b488> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r1], #-3908 @ 0xfffff0bc │ │ │ │ + ldrbeq r2, [r1], #-3892 @ 0xfffff0cc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r8, [r0], #-1116 @ 0xfffffba4 │ │ │ │ + strteq r9, [r0], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28708 <__cxa_atexit@plt+0x1b4d0> │ │ │ │ @@ -27958,15 +27958,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28720 <__cxa_atexit@plt+0x1b4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r8, [r0], #-1016 @ 0xfffffc08 │ │ │ │ + strteq r9, [r0], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ ldr r7, [r1, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -28032,15 +28032,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 288c8 <__cxa_atexit@plt+0x1b690> │ │ │ │ ldr lr, [pc, #140] @ 288f0 <__cxa_atexit@plt+0x1b6b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -28059,33 +28059,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 288e0 <__cxa_atexit@plt+0x1b6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 288cc <__cxa_atexit@plt+0x1b694> │ │ │ │ mov r7, #32 │ │ │ │ b 288cc <__cxa_atexit@plt+0x1b694> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldrbeq r1, [r1], #-3788 @ 0xfffff134 │ │ │ │ + ldrbeq r2, [r1], #-3772 @ 0xfffff144 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrbeq r1, [r1], #-3652 @ 0xfffff1bc │ │ │ │ + ldrbeq r2, [r1], #-3636 @ 0xfffff1cc │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrbeq r1, [r1], #-3880 @ 0xfffff0d8 │ │ │ │ + ldrbeq r2, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -28103,15 +28103,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28964 <__cxa_atexit@plt+0x1b72c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - strteq r8, [r0], #-432 @ 0xfffffe50 │ │ │ │ + strteq r9, [r0], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -28129,15 +28129,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 289cc <__cxa_atexit@plt+0x1b794> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - strteq r8, [r0], #-328 @ 0xfffffeb8 │ │ │ │ + strteq r9, [r0], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28a38 <__cxa_atexit@plt+0x1b800> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -28163,17 +28163,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28a5c <__cxa_atexit@plt+0x1b824> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r1], #-2984 @ 0xfffff458 │ │ │ │ + ldrbeq r2, [r1], #-2968 @ 0xfffff468 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strteq r8, [r0], #-196 @ 0xffffff3c │ │ │ │ + strteq r9, [r0], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28ac8 <__cxa_atexit@plt+0x1b890> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -28199,31 +28199,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28aec <__cxa_atexit@plt+0x1b8b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r1], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrbeq r2, [r1], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strteq r8, [r0], #-52 @ 0xffffffcc │ │ │ │ + strteq r9, [r0], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28b28 <__cxa_atexit@plt+0x1b8f0> │ │ │ │ ldr r2, [pc, #32] @ 28b30 <__cxa_atexit@plt+0x1b8f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28261,15 +28261,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28bdc <__cxa_atexit@plt+0x1b9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r7, [r0], #-3900 @ 0xfffff0c4 │ │ │ │ + strteq r8, [r0], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #424] @ 28d9c <__cxa_atexit@plt+0x1bb64> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #420] @ 28da0 <__cxa_atexit@plt+0x1bb68> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -28374,20 +28374,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - ldrbeq r1, [r1], #-2748 @ 0xfffff544 │ │ │ │ + ldrbeq r2, [r1], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - strteq r7, [r0], #-3480 @ 0xfffff268 │ │ │ │ + strteq r8, [r0], #-3480 @ 0xfffff268 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrbeq r1, [r1], #-2528 @ 0xfffff620 │ │ │ │ + ldrbeq r2, [r1], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28df8 <__cxa_atexit@plt+0x1bbc0> │ │ │ │ ldr r2, [pc, #40] @ 28e00 <__cxa_atexit@plt+0x1bbc8> │ │ │ │ @@ -28395,15 +28395,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -28421,15 +28421,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28e5c <__cxa_atexit@plt+0x1bc24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - strteq r7, [r0], #-3268 @ 0xfffff33c │ │ │ │ + strteq r8, [r0], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28ea0 <__cxa_atexit@plt+0x1bc68> │ │ │ │ ldr r2, [pc, #40] @ 28ea8 <__cxa_atexit@plt+0x1bc70> │ │ │ │ @@ -28437,15 +28437,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -28463,15 +28463,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28f04 <__cxa_atexit@plt+0x1bccc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - strteq r7, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ + strteq r8, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28f70 <__cxa_atexit@plt+0x1bd38> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -28497,17 +28497,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28f94 <__cxa_atexit@plt+0x1bd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r1], #-1648 @ 0xfffff990 │ │ │ │ + ldrbeq r2, [r1], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - strteq r7, [r0], #-2960 @ 0xfffff470 │ │ │ │ + strteq r8, [r0], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28fd8 <__cxa_atexit@plt+0x1bda0> │ │ │ │ ldr r2, [pc, #40] @ 28fe0 <__cxa_atexit@plt+0x1bda8> │ │ │ │ @@ -28515,15 +28515,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28572,17 +28572,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 290c0 <__cxa_atexit@plt+0x1be88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r1], #-1348 @ 0xfffffabc │ │ │ │ + ldrbeq r2, [r1], #-1332 @ 0xfffffacc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r7, [r0], #-2660 @ 0xfffff59c │ │ │ │ + strteq r8, [r0], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29108 <__cxa_atexit@plt+0x1bed0> │ │ │ │ @@ -28598,15 +28598,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 29120 <__cxa_atexit@plt+0x1bee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r7, [r0], #-2560 @ 0xfffff600 │ │ │ │ + strteq r8, [r0], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ ldr r7, [r1, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -28672,15 +28672,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 292c8 <__cxa_atexit@plt+0x1c090> │ │ │ │ ldr lr, [pc, #140] @ 292f0 <__cxa_atexit@plt+0x1c0b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -28699,33 +28699,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 292e0 <__cxa_atexit@plt+0x1c0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 292cc <__cxa_atexit@plt+0x1c094> │ │ │ │ mov r7, #32 │ │ │ │ b 292cc <__cxa_atexit@plt+0x1c094> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldrbeq r1, [r1], #-1228 @ 0xfffffb34 │ │ │ │ + ldrbeq r2, [r1], #-1212 @ 0xfffffb44 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrbeq r1, [r1], #-1092 @ 0xfffffbbc │ │ │ │ + ldrbeq r2, [r1], #-1076 @ 0xfffffbcc │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrbeq r1, [r1], #-1320 @ 0xfffffad8 │ │ │ │ + ldrbeq r2, [r1], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -28743,15 +28743,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 29364 <__cxa_atexit@plt+0x1c12c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - strteq r7, [r0], #-1976 @ 0xfffff848 │ │ │ │ + strteq r8, [r0], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -28769,16 +28769,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 293cc <__cxa_atexit@plt+0x1c194> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - strteq r7, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ - strteq r7, [r0], #-1852 @ 0xfffff8c4 │ │ │ │ + strteq r8, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ + strteq r8, [r0], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 29440 <__cxa_atexit@plt+0x1c208> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -28795,23 +28795,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 29454 <__cxa_atexit@plt+0x1c21c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 1a5ffb4 <__cxa_atexit@plt+0x1a52d7c> │ │ │ │ + b 18f7568 <__cxa_atexit@plt+0x18ea330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r7, [r0], #-1756 @ 0xfffff924 │ │ │ │ - ldrbeq r1, [r1], #-388 @ 0xfffffe7c │ │ │ │ - ldrbeq r1, [r1], #-536 @ 0xfffffde8 │ │ │ │ - ldrbeq r1, [r1], #-512 @ 0xfffffe00 │ │ │ │ + strteq r8, [r0], #-1756 @ 0xfffff924 │ │ │ │ + ldrbeq r2, [r1], #-372 @ 0xfffffe8c │ │ │ │ + ldrbeq r2, [r1], #-520 @ 0xfffffdf8 │ │ │ │ + ldrbeq r2, [r1], #-496 @ 0xfffffe10 │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 294bc <__cxa_atexit@plt+0x1c284> │ │ │ │ @@ -28837,16 +28837,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r1], #-568 @ 0xfffffdc8 │ │ │ │ - strteq r7, [r0], #-1648 @ 0xfffff990 │ │ │ │ + ldrbeq r2, [r1], #-552 @ 0xfffffdd8 │ │ │ │ + strteq r8, [r0], #-1648 @ 0xfffff990 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r0, fp │ │ │ │ @@ -28883,17 +28883,17 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - ldrbeq r1, [r1], #-400 @ 0xfffffe70 │ │ │ │ - strteq r7, [r0], #-1472 @ 0xfffffa40 │ │ │ │ - strteq r6, [r0], #-3404 @ 0xfffff2b4 │ │ │ │ + ldrbeq r2, [r1], #-384 @ 0xfffffe80 │ │ │ │ + strteq r8, [r0], #-1472 @ 0xfffffa40 │ │ │ │ + strteq r7, [r0], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29618 <__cxa_atexit@plt+0x1c3e0> │ │ │ │ @@ -28927,21 +28927,21 @@ │ │ │ │ ldr r3, [pc, #20] @ 29644 <__cxa_atexit@plt+0x1c40c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #16] @ 29648 <__cxa_atexit@plt+0x1c410> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strteq r7, [r0], #-1288 @ 0xfffffaf8 │ │ │ │ - strteq r6, [r0], #-3260 @ 0xfffff344 │ │ │ │ + strteq r8, [r0], #-1288 @ 0xfffffaf8 │ │ │ │ + strteq r7, [r0], #-3260 @ 0xfffff344 │ │ │ │ @ instruction: 0xffff5608 │ │ │ │ @ instruction: 0xffff51ac │ │ │ │ - strteq r7, [r0], #-1364 @ 0xfffffaac │ │ │ │ + strteq r8, [r0], #-1364 @ 0xfffffaac │ │ │ │ @ instruction: 0xffff5284 │ │ │ │ - ldrbeq r0, [r1], #-3996 @ 0xfffff064 │ │ │ │ + ldrbeq r1, [r1], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 296d8 <__cxa_atexit@plt+0x1c4a0> │ │ │ │ ldr r2, [pc, #100] @ 296e0 <__cxa_atexit@plt+0x1c4a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28960,51 +28960,51 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 296cc <__cxa_atexit@plt+0x1c494> │ │ │ │ ldr r3, [pc, #48] @ 296ec <__cxa_atexit@plt+0x1c4b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbeq r0, [r1], #-3860 @ 0xfffff0ec │ │ │ │ + ldrbeq r1, [r1], #-3844 @ 0xfffff0fc │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrbeq r0, [r1], #-3828 @ 0xfffff10c │ │ │ │ + ldrbeq r1, [r1], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 29730 <__cxa_atexit@plt+0x1c4f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 29728 <__cxa_atexit@plt+0x1c4f0> │ │ │ │ ldr r3, [pc, #28] @ 29734 <__cxa_atexit@plt+0x1c4fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq r0, [r1], #-3736 @ 0xfffff168 │ │ │ │ + ldrbeq r1, [r1], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 29758 <__cxa_atexit@plt+0x1c520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq r0, [r1], #-3688 @ 0xfffff198 │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq r1, [r1], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 297c0 <__cxa_atexit@plt+0x1c588> │ │ │ │ ldr r2, [pc, #80] @ 297c8 <__cxa_atexit@plt+0x1c590> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -29018,50 +29018,50 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 297b4 <__cxa_atexit@plt+0x1c57c> │ │ │ │ ldr r3, [pc, #40] @ 297d0 <__cxa_atexit@plt+0x1c598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq r0, [r1], #-3592 @ 0xfffff1f8 │ │ │ │ + ldrbeq r1, [r1], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 29814 <__cxa_atexit@plt+0x1c5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2980c <__cxa_atexit@plt+0x1c5d4> │ │ │ │ ldr r3, [pc, #28] @ 29818 <__cxa_atexit@plt+0x1c5e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq r0, [r1], #-3508 @ 0xfffff24c │ │ │ │ + ldrbeq r1, [r1], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2983c <__cxa_atexit@plt+0x1c604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq r0, [r1], #-3460 @ 0xfffff27c │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq r1, [r1], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29898 <__cxa_atexit@plt+0x1c660> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29084,17 +29084,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - mvnseq pc, #160, 20 @ 0xa0000 │ │ │ │ - ldrbeq r0, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ - strteq r6, [r0], #-2400 @ 0xfffff6a0 │ │ │ │ + mvnseq pc, #96, 30 @ 0x180 │ │ │ │ + ldrbeq r1, [r1], #-3340 @ 0xfffff2f4 │ │ │ │ + strteq r7, [r0], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29910 <__cxa_atexit@plt+0x1c6d8> │ │ │ │ ldr r2, [pc, #56] @ 2991c <__cxa_atexit@plt+0x1c6e4> │ │ │ │ @@ -29110,16 +29110,16 @@ │ │ │ │ b 29930 <__cxa_atexit@plt+0x1c6f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq r0, [r1], #-3244 @ 0xfffff354 │ │ │ │ - strteq r6, [r0], #-2300 @ 0xfffff704 │ │ │ │ + ldrbeq r1, [r1], #-3228 @ 0xfffff364 │ │ │ │ + strteq r7, [r0], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 29994 <__cxa_atexit@plt+0x1c75c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -29136,22 +29136,22 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2998c <__cxa_atexit@plt+0x1c754> │ │ │ │ ldr r3, [pc, #32] @ 299a0 <__cxa_atexit@plt+0x1c768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strteq r6, [r0], #-2172 @ 0xfffff784 │ │ │ │ + strteq r7, [r0], #-2172 @ 0xfffff784 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 299fc <__cxa_atexit@plt+0x1c7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -29162,54 +29162,54 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 299f4 <__cxa_atexit@plt+0x1c7bc> │ │ │ │ ldr r3, [pc, #28] @ 29a04 <__cxa_atexit@plt+0x1c7cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strteq r6, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ + strteq r7, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 29a48 <__cxa_atexit@plt+0x1c810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 29a40 <__cxa_atexit@plt+0x1c808> │ │ │ │ ldr r3, [pc, #24] @ 29a4c <__cxa_atexit@plt+0x1c814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strteq r6, [r0], #-2000 @ 0xfffff830 │ │ │ │ + strteq r7, [r0], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29a70 <__cxa_atexit@plt+0x1c838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r6, [r0], #-1964 @ 0xfffff854 │ │ │ │ + strteq r7, [r0], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ - strteq r6, [r0], #-1780 @ 0xfffff90c │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ + strteq r7, [r0], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29b08 <__cxa_atexit@plt+0x1c8d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -29238,23 +29238,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r0, [r1], #-2788 @ 0xfffff51c │ │ │ │ + ldrbeq r1, [r1], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 29b40 <__cxa_atexit@plt+0x1c908> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #61341696 @ 0x3a80000 │ │ │ │ + mvnseq pc, #43520 @ 0xaa00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29b98 <__cxa_atexit@plt+0x1c960> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29276,16 +29276,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldrbeq r0, [r1], #-2592 @ 0xfffff5e0 │ │ │ │ - strteq r6, [r0], #-1472 @ 0xfffffa40 │ │ │ │ + ldrbeq r1, [r1], #-2576 @ 0xfffff5f0 │ │ │ │ + strteq r7, [r0], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29c0c <__cxa_atexit@plt+0x1c9d4> │ │ │ │ ldr r3, [pc, #52] @ 29c14 <__cxa_atexit@plt+0x1c9dc> │ │ │ │ @@ -29300,15 +29300,15 @@ │ │ │ │ b 29c24 <__cxa_atexit@plt+0x1c9ec> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r6, [r0], #-1384 @ 0xfffffa98 │ │ │ │ + strteq r7, [r0], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [pc, #252] @ 29d30 <__cxa_atexit@plt+0x1caf8> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -29370,20 +29370,20 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r1], #-2432 @ 0xfffff680 │ │ │ │ + ldrbeq r1, [r1], #-2416 @ 0xfffff690 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strteq r6, [r0], #-1224 @ 0xfffffb38 │ │ │ │ + strteq r7, [r0], #-1224 @ 0xfffffb38 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strteq r6, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ + strteq r7, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29dec <__cxa_atexit@plt+0x1cbb4> │ │ │ │ ldr r2, [pc, #164] @ 29e08 <__cxa_atexit@plt+0x1cbd0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -29425,17 +29425,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r6, [r0], #-980 @ 0xfffffc2c │ │ │ │ - ldrbeq r0, [r1], #-2048 @ 0xfffff800 │ │ │ │ - strteq r6, [r0], #-856 @ 0xfffffca8 │ │ │ │ + strteq r7, [r0], #-980 @ 0xfffffc2c │ │ │ │ + ldrbeq r1, [r1], #-2032 @ 0xfffff810 │ │ │ │ + strteq r7, [r0], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29e7c <__cxa_atexit@plt+0x1cc44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -29461,17 +29461,17 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strteq r6, [r0], #-812 @ 0xfffffcd4 │ │ │ │ - ldrbeq r0, [r1], #-1880 @ 0xfffff8a8 │ │ │ │ - strteq r7, [r0], #-352 @ 0xfffffea0 │ │ │ │ + strteq r7, [r0], #-812 @ 0xfffffcd4 │ │ │ │ + ldrbeq r1, [r1], #-1864 @ 0xfffff8b8 │ │ │ │ + strteq r8, [r0], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29f58 <__cxa_atexit@plt+0x1cd20> │ │ │ │ @@ -29505,31 +29505,31 @@ │ │ │ │ ldr r0, [pc, #80] @ 29f88 <__cxa_atexit@plt+0x1cd50> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrbeq r0, [r1], #-1720 @ 0xfffff948 │ │ │ │ + ldrbeq r1, [r1], #-1704 @ 0xfffff958 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strteq r6, [r0], #-764 @ 0xfffffd04 │ │ │ │ - strteq r7, [r0], #-120 @ 0xffffff88 │ │ │ │ + strteq r7, [r0], #-764 @ 0xfffffd04 │ │ │ │ + strteq r8, [r0], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29fe8 <__cxa_atexit@plt+0x1cdb0> │ │ │ │ @@ -29543,31 +29543,31 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r2, [pc, #40] @ 29ffc <__cxa_atexit@plt+0x1cdc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strteq r6, [r0], #-608 @ 0xfffffda0 │ │ │ │ - strteq r6, [r0], #-4084 @ 0xfffff00c │ │ │ │ + strteq r7, [r0], #-608 @ 0xfffffda0 │ │ │ │ + strteq r7, [r0], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2a020 <__cxa_atexit@plt+0x1cde8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 2398c <__cxa_atexit@plt+0x16754> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r6, [r0], #-4028 @ 0xfffff044 │ │ │ │ + strteq r7, [r0], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #92] @ 2a098 <__cxa_atexit@plt+0x1ce60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-28 @ 0xffffffe4 │ │ │ │ @@ -29590,18 +29590,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 2a0a8 <__cxa_atexit@plt+0x1ce70> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffa178 │ │ │ │ - strteq r6, [r0], #-2228 @ 0xfffff74c │ │ │ │ - strteq r6, [r0], #-2224 @ 0xfffff750 │ │ │ │ - strteq r6, [r0], #-2176 @ 0xfffff780 │ │ │ │ - strteq r6, [r0], #-3876 @ 0xfffff0dc │ │ │ │ + strteq r7, [r0], #-2228 @ 0xfffff74c │ │ │ │ + strteq r7, [r0], #-2224 @ 0xfffff750 │ │ │ │ + strteq r7, [r0], #-2176 @ 0xfffff780 │ │ │ │ + strteq r7, [r0], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -29634,15 +29634,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - strteq r6, [r0], #-2352 @ 0xfffff6d0 │ │ │ │ + strteq r7, [r0], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a18c <__cxa_atexit@plt+0x1cf54> │ │ │ │ ldr r9, [pc, #36] @ 2a194 <__cxa_atexit@plt+0x1cf5c> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -29651,17 +29651,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r6, [r0], #-2328 @ 0xfffff6e8 │ │ │ │ - ldrbeq r0, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ - strteq r6, [r0], #-2256 @ 0xfffff730 │ │ │ │ + strteq r7, [r0], #-2328 @ 0xfffff6e8 │ │ │ │ + ldrbeq r1, [r1], #-1040 @ 0xfffffbf0 │ │ │ │ + strteq r7, [r0], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a1d8 <__cxa_atexit@plt+0x1cfa0> │ │ │ │ ldr r9, [pc, #36] @ 2a1e0 <__cxa_atexit@plt+0x1cfa8> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -29670,17 +29670,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r6, [r0], #-2232 @ 0xfffff748 │ │ │ │ - ldrbeq r0, [r1], #-980 @ 0xfffffc2c │ │ │ │ - strteq r6, [r0], #-3668 @ 0xfffff1ac │ │ │ │ + strteq r7, [r0], #-2232 @ 0xfffff748 │ │ │ │ + ldrbeq r1, [r1], #-964 @ 0xfffffc3c │ │ │ │ + strteq r7, [r0], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r8, [pc, #76] @ 2a254 <__cxa_atexit@plt+0x1d01c> │ │ │ │ addls r8, pc, r8 │ │ │ │ @@ -29700,34 +29700,34 @@ │ │ │ │ strls r8, [r5, #24] │ │ │ │ strls r7, [r5, #28] │ │ │ │ ldrls r0, [pc, #20] @ 2a260 <__cxa_atexit@plt+0x1d028> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strteq r5, [r0], #-3924 @ 0xfffff0ac │ │ │ │ - ldrbeq r0, [r1], #-876 @ 0xfffffc94 │ │ │ │ - strteq r5, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ - strteq r6, [r0], #-3544 @ 0xfffff228 │ │ │ │ + strteq r6, [r0], #-3924 @ 0xfffff0ac │ │ │ │ + ldrbeq r1, [r1], #-860 @ 0xfffffca4 │ │ │ │ + strteq r6, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ + strteq r7, [r0], #-3544 @ 0xfffff228 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 2a298 <__cxa_atexit@plt+0x1d060> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 2a29c <__cxa_atexit@plt+0x1d064> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 2a2a0 <__cxa_atexit@plt+0x1d068> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r5, [r0], #-3812 @ 0xfffff11c │ │ │ │ - strteq r5, [r0], #-3796 @ 0xfffff12c │ │ │ │ - strteq r6, [r0], #-3440 @ 0xfffff290 │ │ │ │ + strteq r6, [r0], #-3812 @ 0xfffff11c │ │ │ │ + strteq r6, [r0], #-3796 @ 0xfffff12c │ │ │ │ + strteq r7, [r0], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #132 @ 0x84 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2a498 <__cxa_atexit@plt+0x1d260> │ │ │ │ str r2, [sp] │ │ │ │ @@ -29857,30 +29857,30 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #60] @ 2a4f8 <__cxa_atexit@plt+0x1d2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - strteq r5, [r0], #-3760 @ 0xfffff150 │ │ │ │ - ldrbeq r0, [r1], #-644 @ 0xfffffd7c │ │ │ │ - strteq r5, [r0], #-3716 @ 0xfffff17c │ │ │ │ - ldrbeq r0, [r1], #-896 @ 0xfffffc80 │ │ │ │ - strteq r5, [r0], #-3520 @ 0xfffff240 │ │ │ │ + strteq r6, [r0], #-3760 @ 0xfffff150 │ │ │ │ + ldrbeq r1, [r1], #-628 @ 0xfffffd8c │ │ │ │ + strteq r6, [r0], #-3716 @ 0xfffff17c │ │ │ │ + ldrbeq r1, [r1], #-880 @ 0xfffffc90 │ │ │ │ + strteq r6, [r0], #-3520 @ 0xfffff240 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strteq r5, [r0], #-3596 @ 0xfffff1f4 │ │ │ │ + strteq r6, [r0], #-3596 @ 0xfffff1f4 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - strteq r5, [r0], #-3504 @ 0xfffff250 │ │ │ │ + strteq r6, [r0], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrbeq r0, [r1], #-744 @ 0xfffffd18 │ │ │ │ - ldrbeq r0, [r1], #-536 @ 0xfffffde8 │ │ │ │ - ldrbeq r0, [r1], #-716 @ 0xfffffd34 │ │ │ │ - ldrbeq r0, [r1], #-672 @ 0xfffffd60 │ │ │ │ - ldrbeq r0, [r1], #-372 @ 0xfffffe8c │ │ │ │ - ldrbeq r0, [r1], #-364 @ 0xfffffe94 │ │ │ │ + ldrbeq r1, [r1], #-728 @ 0xfffffd28 │ │ │ │ + ldrbeq r1, [r1], #-520 @ 0xfffffdf8 │ │ │ │ + ldrbeq r1, [r1], #-700 @ 0xfffffd44 │ │ │ │ + ldrbeq r1, [r1], #-656 @ 0xfffffd70 │ │ │ │ + ldrbeq r1, [r1], #-356 @ 0xfffffe9c │ │ │ │ + ldrbeq r1, [r1], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a5a4 <__cxa_atexit@plt+0x1d36c> │ │ │ │ @@ -29914,52 +29914,52 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r1], #-424 @ 0xfffffe58 │ │ │ │ - ldrbeq r0, [r1], #-380 @ 0xfffffe84 │ │ │ │ - ldrbeq r0, [r1], #-80 @ 0xffffffb0 │ │ │ │ - ldrbeq r0, [r1], #-72 @ 0xffffffb8 │ │ │ │ - strteq r6, [r0], #-2448 @ 0xfffff670 │ │ │ │ + ldrbeq r1, [r1], #-408 @ 0xfffffe68 │ │ │ │ + ldrbeq r1, [r1], #-364 @ 0xfffffe94 │ │ │ │ + ldrbeq r1, [r1], #-64 @ 0xffffffc0 │ │ │ │ + ldrbeq r1, [r1], #-56 @ 0xffffffc8 │ │ │ │ + strteq r7, [r0], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a600 <__cxa_atexit@plt+0x1d3c8> │ │ │ │ ldr r2, [pc, #36] @ 2a608 <__cxa_atexit@plt+0x1d3d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ + b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq r6, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ + strteq r7, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 2a63c <__cxa_atexit@plt+0x1d404> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 2a640 <__cxa_atexit@plt+0x1d408> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq r6, [r0], #-1168 @ 0xfffffb70 │ │ │ │ - strteq r6, [r0], #-1116 @ 0xfffffba4 │ │ │ │ + strteq r7, [r0], #-1168 @ 0xfffffb70 │ │ │ │ + strteq r7, [r0], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 2a6e0 <__cxa_atexit@plt+0x1d4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -29977,34 +29977,34 @@ │ │ │ │ ldr r7, [pc, #80] @ 2a6e8 <__cxa_atexit@plt+0x1d4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r3, [pc, #72] @ 2a6ec <__cxa_atexit@plt+0x1d4b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 2a6f0 <__cxa_atexit@plt+0x1d4b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #44] @ 2a6f4 <__cxa_atexit@plt+0x1d4bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrbeq pc, [r0], #-3824 @ 0xfffff110 @ │ │ │ │ + ldrbeq r0, [r1], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strteq r6, [r0], #-992 @ 0xfffffc20 │ │ │ │ - strteq r6, [r0], #-936 @ 0xfffffc58 │ │ │ │ + strteq r7, [r0], #-992 @ 0xfffffc20 │ │ │ │ + strteq r7, [r0], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #1 │ │ │ │ blt 2a74c <__cxa_atexit@plt+0x1d514> │ │ │ │ ldr r7, [pc, #92] @ 2a774 <__cxa_atexit@plt+0x1d53c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -30016,30 +30016,30 @@ │ │ │ │ ldr r7, [pc, #68] @ 2a778 <__cxa_atexit@plt+0x1d540> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r3, [pc, #60] @ 2a77c <__cxa_atexit@plt+0x1d544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r3, [pc, #44] @ 2a780 <__cxa_atexit@plt+0x1d548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #40] @ 2a784 <__cxa_atexit@plt+0x1d54c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - ldrbeq pc, [r0], #-3668 @ 0xfffff1ac @ │ │ │ │ + ldrbeq r0, [r1], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strteq r6, [r0], #-844 @ 0xfffffcb4 │ │ │ │ + strteq r7, [r0], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2a7b4 <__cxa_atexit@plt+0x1d57c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -30064,15 +30064,15 @@ │ │ │ │ ldr r7, [pc, #124] @ 2a870 <__cxa_atexit@plt+0x1d638> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r3, [pc, #116] @ 2a874 <__cxa_atexit@plt+0x1d63c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r2, [pc, #100] @ 2a878 <__cxa_atexit@plt+0x1d640> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2a838 <__cxa_atexit@plt+0x1d600> │ │ │ │ cmp r2, #0 │ │ │ │ @@ -30088,22 +30088,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 2a87c <__cxa_atexit@plt+0x1d644> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 2a880 <__cxa_atexit@plt+0x1d648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #121 @ 0x79 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - ldrbeq pc, [r0], #-3476 @ 0xfffff26c @ │ │ │ │ + ldrbeq r0, [r1], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrbeq pc, [r0], #-3588 @ 0xfffff1fc @ │ │ │ │ - ldrbeq pc, [r0], #-3472 @ 0xfffff270 @ │ │ │ │ + ldrbeq r0, [r1], #-3572 @ 0xfffff20c │ │ │ │ + ldrbeq r0, [r1], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a8b0 <__cxa_atexit@plt+0x1d678> │ │ │ │ ldr r7, [pc, #52] @ 2a8d8 <__cxa_atexit@plt+0x1d6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -30113,84 +30113,84 @@ │ │ │ │ ldr r3, [pc, #24] @ 2a8d0 <__cxa_atexit@plt+0x1d698> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2a8d4 <__cxa_atexit@plt+0x1d69c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #121 @ 0x79 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq pc, [r0], #-3488 @ 0xfffff260 @ │ │ │ │ - ldrbeq pc, [r0], #-3372 @ 0xfffff2d4 @ │ │ │ │ + ldrbeq r0, [r1], #-3472 @ 0xfffff270 │ │ │ │ + ldrbeq r0, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #24] @ 2a904 <__cxa_atexit@plt+0x1d6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 2a908 <__cxa_atexit@plt+0x1d6d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbeq pc, [r0], #-3232 @ 0xfffff360 @ │ │ │ │ + ldrbeq r0, [r1], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #24] @ 2a934 <__cxa_atexit@plt+0x1d6fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 2a938 <__cxa_atexit@plt+0x1d700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq pc, [r0], #-3180 @ 0xfffff394 @ │ │ │ │ + ldrbeq r0, [r1], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #24] @ 2a964 <__cxa_atexit@plt+0x1d72c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 2a968 <__cxa_atexit@plt+0x1d730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq pc, [r0], #-3132 @ 0xfffff3c4 @ │ │ │ │ + ldrbeq r0, [r1], #-3116 @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2a988 <__cxa_atexit@plt+0x1d750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [r0], #-3156 @ 0xfffff3ac @ │ │ │ │ - strteq r6, [r0], #-1476 @ 0xfffffa3c │ │ │ │ + ldrbeq r0, [r1], #-3140 @ 0xfffff3bc │ │ │ │ + strteq r7, [r0], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a9cc <__cxa_atexit@plt+0x1d794> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #28] @ 2a9dc <__cxa_atexit@plt+0x1d7a4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strteq r6, [r0], #-1392 @ 0xfffffa90 │ │ │ │ + strteq r7, [r0], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2aa4c <__cxa_atexit@plt+0x1d814> │ │ │ │ @@ -30208,15 +30208,15 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #52] @ 2aa70 <__cxa_atexit@plt+0x1d838> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2, r7, r8} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -30238,16 +30238,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq pc, [r0], #-3092 @ 0xfffff3ec @ │ │ │ │ - strteq r6, [r0], #-1164 @ 0xfffffb74 │ │ │ │ + ldrbeq r0, [r1], #-3076 @ 0xfffff3fc │ │ │ │ + strteq r7, [r0], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -30264,15 +30264,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strteq r6, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ + strteq r7, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #4 │ │ │ │ cmp fp, lr │ │ │ │ bhi 2abb4 <__cxa_atexit@plt+0x1d97c> │ │ │ │ ldr r3, [pc, #156] @ 2abe8 <__cxa_atexit@plt+0x1d9b0> │ │ │ │ @@ -30314,15 +30314,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldrbeq pc, [r0], #-2848 @ 0xfffff4e0 @ │ │ │ │ + ldrbeq r0, [r1], #-2832 @ 0xfffff4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ac28 <__cxa_atexit@plt+0x1d9f0> │ │ │ │ @@ -30331,15 +30331,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq pc, [r0], #-2724 @ 0xfffff55c @ │ │ │ │ + ldrbeq r0, [r1], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ac98 <__cxa_atexit@plt+0x1da60> │ │ │ │ ldr r2, [pc, #76] @ 2aca0 <__cxa_atexit@plt+0x1da68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30352,33 +30352,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2ac8c <__cxa_atexit@plt+0x1da54> │ │ │ │ ldr r3, [pc, #44] @ 2aca8 <__cxa_atexit@plt+0x1da70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq pc, [r0], #-2364 @ 0xfffff6c4 @ │ │ │ │ - strteq r5, [r0], #-3676 @ 0xfffff1a4 │ │ │ │ + ldrbeq r0, [r1], #-2348 @ 0xfffff6d4 │ │ │ │ + strteq r6, [r0], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2accc <__cxa_atexit@plt+0x1da94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - strteq r5, [r0], #-3612 @ 0xfffff1e4 │ │ │ │ - strteq r6, [r0], #-660 @ 0xfffffd6c │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + strteq r6, [r0], #-3612 @ 0xfffff1e4 │ │ │ │ + strteq r7, [r0], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2ada8 <__cxa_atexit@plt+0x1db70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -30439,26 +30439,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #44] @ 2ae00 <__cxa_atexit@plt+0x1dbc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [r0], #-2196 @ 0xfffff76c @ │ │ │ │ - strteq r5, [r0], #-3516 @ 0xfffff244 │ │ │ │ + ldrbeq r0, [r1], #-2180 @ 0xfffff77c │ │ │ │ + strteq r6, [r0], #-3516 @ 0xfffff244 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbeq pc, [r0], #-2436 @ 0xfffff67c @ │ │ │ │ + ldrbeq r0, [r1], #-2420 @ 0xfffff68c │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strteq r5, [r0], #-3392 @ 0xfffff2c0 │ │ │ │ - strteq r5, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ - strteq r5, [r0], #-3488 @ 0xfffff260 │ │ │ │ + strteq r6, [r0], #-3392 @ 0xfffff2c0 │ │ │ │ + strteq r6, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ + strteq r6, [r0], #-3488 @ 0xfffff260 │ │ │ │ @ instruction: 0xffffde58 │ │ │ │ - strteq r5, [r0], #-3460 @ 0xfffff27c │ │ │ │ - strteq r6, [r0], #-312 @ 0xfffffec8 │ │ │ │ + strteq r6, [r0], #-3460 @ 0xfffff27c │ │ │ │ + strteq r7, [r0], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -30495,38 +30495,38 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffd378 │ │ │ │ - strteq r5, [r0], #-3160 @ 0xfffff3a8 │ │ │ │ - strteq r6, [r0], #-128 @ 0xffffff80 │ │ │ │ + strteq r6, [r0], #-3160 @ 0xfffff3a8 │ │ │ │ + strteq r7, [r0], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2aef4 <__cxa_atexit@plt+0x1dcbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2aef8 <__cxa_atexit@plt+0x1dcc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1abde80 <__cxa_atexit@plt+0x1ab0c48> │ │ │ │ + b 1955434 <__cxa_atexit@plt+0x19481fc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq pc, [r0], #-2036 @ 0xfffff80c @ │ │ │ │ + ldrbeq r0, [r1], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2af1c <__cxa_atexit@plt+0x1dce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 1abd308 <__cxa_atexit@plt+0x1ab00d0> │ │ │ │ - ldrbeq pc, [r0], #-2000 @ 0xfffff830 @ │ │ │ │ - strteq r6, [r0], #-48 @ 0xffffffd0 │ │ │ │ + b 19548bc <__cxa_atexit@plt+0x1947684> │ │ │ │ + ldrbeq r0, [r1], #-1984 @ 0xfffff840 │ │ │ │ + strteq r7, [r0], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2af8c <__cxa_atexit@plt+0x1dd54> │ │ │ │ @@ -30544,15 +30544,15 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [pc, #52] @ 2afb0 <__cxa_atexit@plt+0x1dd78> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2, r7, r8} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -30574,16 +30574,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq pc, [r0], #-1748 @ 0xfffff92c @ │ │ │ │ - strteq r5, [r0], #-3916 @ 0xfffff0b4 │ │ │ │ + ldrbeq r0, [r1], #-1732 @ 0xfffff93c │ │ │ │ + strteq r6, [r0], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -30600,15 +30600,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strteq r5, [r0], #-3816 @ 0xfffff118 │ │ │ │ + strteq r6, [r0], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #4 │ │ │ │ cmp fp, lr │ │ │ │ bhi 2b0f4 <__cxa_atexit@plt+0x1debc> │ │ │ │ ldr r3, [pc, #156] @ 2b128 <__cxa_atexit@plt+0x1def0> │ │ │ │ @@ -30650,15 +30650,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldrbeq pc, [r0], #-1504 @ 0xfffffa20 @ │ │ │ │ + ldrbeq r0, [r1], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b168 <__cxa_atexit@plt+0x1df30> │ │ │ │ @@ -30667,15 +30667,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq pc, [r0], #-1380 @ 0xfffffa9c @ │ │ │ │ + ldrbeq r0, [r1], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b1d8 <__cxa_atexit@plt+0x1dfa0> │ │ │ │ ldr r2, [pc, #76] @ 2b1e0 <__cxa_atexit@plt+0x1dfa8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30688,33 +30688,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2b1cc <__cxa_atexit@plt+0x1df94> │ │ │ │ ldr r3, [pc, #44] @ 2b1e8 <__cxa_atexit@plt+0x1dfb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq pc, [r0], #-1020 @ 0xfffffc04 @ │ │ │ │ - strteq r5, [r0], #-2332 @ 0xfffff6e4 │ │ │ │ + ldrbeq r0, [r1], #-1004 @ 0xfffffc14 │ │ │ │ + strteq r6, [r0], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2b20c <__cxa_atexit@plt+0x1dfd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - strteq r5, [r0], #-2268 @ 0xfffff724 │ │ │ │ - strteq r5, [r0], #-3432 @ 0xfffff298 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + strteq r6, [r0], #-2268 @ 0xfffff724 │ │ │ │ + strteq r6, [r0], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2b2e8 <__cxa_atexit@plt+0x1e0b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -30775,26 +30775,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #44] @ 2b340 <__cxa_atexit@plt+0x1e108> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [r0], #-852 @ 0xfffffcac @ │ │ │ │ - strteq r5, [r0], #-2172 @ 0xfffff784 │ │ │ │ + ldrbeq r0, [r1], #-836 @ 0xfffffcbc │ │ │ │ + strteq r6, [r0], #-2172 @ 0xfffff784 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbeq pc, [r0], #-1092 @ 0xfffffbbc @ │ │ │ │ + ldrbeq r0, [r1], #-1076 @ 0xfffffbcc │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strteq r5, [r0], #-1988 @ 0xfffff83c │ │ │ │ - strteq r5, [r0], #-2016 @ 0xfffff820 │ │ │ │ - strteq r5, [r0], #-2096 @ 0xfffff7d0 │ │ │ │ + strteq r6, [r0], #-1988 @ 0xfffff83c │ │ │ │ + strteq r6, [r0], #-2016 @ 0xfffff820 │ │ │ │ + strteq r6, [r0], #-2096 @ 0xfffff7d0 │ │ │ │ @ instruction: 0xffffc388 │ │ │ │ - strteq r5, [r0], #-2068 @ 0xfffff7ec │ │ │ │ - strteq r5, [r0], #-3064 @ 0xfffff408 │ │ │ │ + strteq r6, [r0], #-2068 @ 0xfffff7ec │ │ │ │ + strteq r6, [r0], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -30831,38 +30831,38 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffb8a8 │ │ │ │ - strteq r5, [r0], #-1756 @ 0xfffff924 │ │ │ │ - strteq r5, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ + strteq r6, [r0], #-1756 @ 0xfffff924 │ │ │ │ + strteq r6, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2b434 <__cxa_atexit@plt+0x1e1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2b438 <__cxa_atexit@plt+0x1e200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1abde80 <__cxa_atexit@plt+0x1ab0c48> │ │ │ │ + b 1955434 <__cxa_atexit@plt+0x19481fc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq pc, [r0], #-692 @ 0xfffffd4c @ │ │ │ │ + ldrbeq r0, [r1], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2b45c <__cxa_atexit@plt+0x1e224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 1abd308 <__cxa_atexit@plt+0x1ab00d0> │ │ │ │ - ldrbeq pc, [r0], #-656 @ 0xfffffd70 @ │ │ │ │ - strteq r5, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ + b 19548bc <__cxa_atexit@plt+0x1947684> │ │ │ │ + ldrbeq r0, [r1], #-640 @ 0xfffffd80 │ │ │ │ + strteq r6, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -30885,35 +30885,35 @@ │ │ │ │ str r8, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #16]! │ │ │ │ ldr r3, [pc, #48] @ 2b508 <__cxa_atexit@plt+0x1e2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 199fd9c <__cxa_atexit@plt+0x1992b64> │ │ │ │ + b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ mov r6, r9 │ │ │ │ b 2b4f0 <__cxa_atexit@plt+0x1e2b8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - ldrbeq pc, [r0], #-520 @ 0xfffffdf8 @ │ │ │ │ + ldrbeq r0, [r1], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2b528 <__cxa_atexit@plt+0x1e2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [r0], #-180 @ 0xffffff4c @ │ │ │ │ - strteq r5, [r0], #-2572 @ 0xfffff5f4 │ │ │ │ + ldrbeq r0, [r1], #-164 @ 0xffffff5c │ │ │ │ + strteq r6, [r0], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2b594 <__cxa_atexit@plt+0x1e35c> │ │ │ │ ldr r2, [pc, #80] @ 2b5a0 <__cxa_atexit@plt+0x1e368> │ │ │ │ @@ -30928,41 +30928,41 @@ │ │ │ │ beq 2b58c <__cxa_atexit@plt+0x1e354> │ │ │ │ ldr r3, [pc, #48] @ 2b5a8 <__cxa_atexit@plt+0x1e370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ - b ba9e34 <__cxa_atexit@plt+0xb9cbfc> │ │ │ │ + b 17d8b00 <__cxa_atexit@plt+0x17cb8c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrbeq pc, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrbeq r0, [r1], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strteq r5, [r0], #-2444 @ 0xfffff674 │ │ │ │ + strteq r6, [r0], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2b5d4 <__cxa_atexit@plt+0x1e39c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ - b ba9e34 <__cxa_atexit@plt+0xb9cbfc> │ │ │ │ + b 17d8b00 <__cxa_atexit@plt+0x17cb8c8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strteq r4, [r0], #-2616 @ 0xfffff5c8 │ │ │ │ + strteq r5, [r0], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ - strteq r5, [r0], #-2668 @ 0xfffff594 │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + strteq r6, [r0], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2b654 <__cxa_atexit@plt+0x1e41c> │ │ │ │ @@ -30978,35 +30978,35 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r3, [pc, #36] @ 2b664 <__cxa_atexit@plt+0x1e42c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #1 │ │ │ │ orr r8, r8, #4096 @ 0x1000 │ │ │ │ mov r9, #1 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrbeq pc, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - strteq r5, [r0], #-2532 @ 0xfffff61c │ │ │ │ + ldrbeq r0, [r1], #-148 @ 0xffffff6c │ │ │ │ + strteq r6, [r0], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ 2b69c <__cxa_atexit@plt+0x1e464> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2b694 <__cxa_atexit@plt+0x1e45c> │ │ │ │ b 2b6ac <__cxa_atexit@plt+0x1e474> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strteq r5, [r0], #-2476 @ 0xfffff654 │ │ │ │ + strteq r6, [r0], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov lr, r6 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -31050,40 +31050,40 @@ │ │ │ │ ldr r1, [r0, #12] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r2, [lr, #44]! @ 0x2c │ │ │ │ str r1, [lr, #8] │ │ │ │ ldr r8, [pc, #100] @ 2b7d0 <__cxa_atexit@plt+0x1e598> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, lr │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 2b7c0 <__cxa_atexit@plt+0x1e588> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #52] @ 2b7c4 <__cxa_atexit@plt+0x1e58c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ + b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffe1f4 │ │ │ │ @ instruction: 0xffffeaec │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrbeq lr, [r0], #-3588 @ 0xfffff1fc │ │ │ │ + ldrbeq pc, [r0], #-3572 @ 0xfffff20c @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldrbeq lr, [r0], #-3700 @ 0xfffff18c │ │ │ │ - strteq r5, [r0], #-2020 @ 0xfffff81c │ │ │ │ + ldrbeq pc, [r0], #-3684 @ 0xfffff19c @ │ │ │ │ + strteq r6, [r0], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2b82c <__cxa_atexit@plt+0x1e5f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -31096,44 +31096,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [pc, #64] @ 2b868 <__cxa_atexit@plt+0x1e630> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r7, [pc, #36] @ 2b858 <__cxa_atexit@plt+0x1e620> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #28] @ 2b85c <__cxa_atexit@plt+0x1e624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ + b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbeq lr, [r0], #-3412 @ 0xfffff2ac │ │ │ │ + ldrbeq pc, [r0], #-3396 @ 0xfffff2bc @ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - ldrbeq lr, [r0], #-3512 @ 0xfffff248 │ │ │ │ - strteq r5, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ + ldrbeq pc, [r0], #-3496 @ 0xfffff258 @ │ │ │ │ + strteq r6, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 2b894 <__cxa_atexit@plt+0x1e65c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 2b898 <__cxa_atexit@plt+0x1e660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ + b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq lr, [r0], #-3336 @ 0xfffff2f8 │ │ │ │ - strteq r5, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ + ldrbeq pc, [r0], #-3320 @ 0xfffff308 @ │ │ │ │ + strteq r6, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b904 <__cxa_atexit@plt+0x1e6cc> │ │ │ │ @@ -31150,32 +31150,32 @@ │ │ │ │ sub r2, r6, #2 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r9, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b b9d480 <__cxa_atexit@plt+0xb90248> │ │ │ │ + b 17cc14c <__cxa_atexit@plt+0x17bef14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff0d4 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strteq r5, [r0], #-1548 @ 0xfffff9f4 │ │ │ │ + strteq r6, [r0], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2b944 <__cxa_atexit@plt+0x1e70c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ - ldrbeq lr, [r0], #-3512 @ 0xfffff248 │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + ldrbeq pc, [r0], #-3496 @ 0xfffff258 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b9ac <__cxa_atexit@plt+0x1e774> │ │ │ │ ldr r2, [pc, #80] @ 2b9b4 <__cxa_atexit@plt+0x1e77c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31189,51 +31189,51 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 2b9a0 <__cxa_atexit@plt+0x1e768> │ │ │ │ ldr r3, [pc, #40] @ 2b9bc <__cxa_atexit@plt+0x1e784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq lr, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ + ldrbeq pc, [r0], #-3084 @ 0xfffff3f4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2ba00 <__cxa_atexit@plt+0x1e7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2b9f8 <__cxa_atexit@plt+0x1e7c0> │ │ │ │ ldr r3, [pc, #28] @ 2ba04 <__cxa_atexit@plt+0x1e7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq lr, [r0], #-3016 @ 0xfffff438 │ │ │ │ + ldrbeq pc, [r0], #-3000 @ 0xfffff448 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ba28 <__cxa_atexit@plt+0x1e7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq lr, [r0], #-2968 @ 0xfffff468 │ │ │ │ - strteq r4, [r0], #-1508 @ 0xfffffa1c │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq pc, [r0], #-2952 @ 0xfffff478 @ │ │ │ │ + strteq r5, [r0], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ba98 <__cxa_atexit@plt+0x1e860> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -31261,22 +31261,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - mvnseq sp, #184, 16 @ 0xb80000 │ │ │ │ - ldrbeq lr, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ - strteq r4, [r0], #-1356 @ 0xfffffab4 │ │ │ │ + mvnseq sp, #120, 26 @ 0x1e00 │ │ │ │ + ldrbeq pc, [r0], #-2832 @ 0xfffff4f0 @ │ │ │ │ + strteq r5, [r0], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bb40 <__cxa_atexit@plt+0x1e908> │ │ │ │ ldr r2, [pc, #80] @ 2bb48 <__cxa_atexit@plt+0x1e910> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31290,51 +31290,51 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 2bb34 <__cxa_atexit@plt+0x1e8fc> │ │ │ │ ldr r3, [pc, #40] @ 2bb50 <__cxa_atexit@plt+0x1e918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq lr, [r0], #-2696 @ 0xfffff578 │ │ │ │ + ldrbeq pc, [r0], #-2680 @ 0xfffff588 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2bb94 <__cxa_atexit@plt+0x1e95c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2bb8c <__cxa_atexit@plt+0x1e954> │ │ │ │ ldr r3, [pc, #28] @ 2bb98 <__cxa_atexit@plt+0x1e960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq lr, [r0], #-2612 @ 0xfffff5cc │ │ │ │ + ldrbeq pc, [r0], #-2596 @ 0xfffff5dc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2bbbc <__cxa_atexit@plt+0x1e984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq lr, [r0], #-2564 @ 0xfffff5fc │ │ │ │ - strteq r4, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq pc, [r0], #-2548 @ 0xfffff60c @ │ │ │ │ + strteq r5, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bc2c <__cxa_atexit@plt+0x1e9f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -31362,22 +31362,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - mvnseq sp, #14155776 @ 0xd80000 │ │ │ │ - ldrbeq lr, [r0], #-2444 @ 0xfffff674 │ │ │ │ - strteq r4, [r0], #-952 @ 0xfffffc48 │ │ │ │ + mvnseq sp, #251904 @ 0x3d800 │ │ │ │ + ldrbeq pc, [r0], #-2428 @ 0xfffff684 @ │ │ │ │ + strteq r5, [r0], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bcd4 <__cxa_atexit@plt+0x1ea9c> │ │ │ │ ldr r2, [pc, #80] @ 2bcdc <__cxa_atexit@plt+0x1eaa4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31391,51 +31391,51 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 2bcc8 <__cxa_atexit@plt+0x1ea90> │ │ │ │ ldr r3, [pc, #40] @ 2bce4 <__cxa_atexit@plt+0x1eaac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq lr, [r0], #-2292 @ 0xfffff70c │ │ │ │ + ldrbeq pc, [r0], #-2276 @ 0xfffff71c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2bd28 <__cxa_atexit@plt+0x1eaf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2bd20 <__cxa_atexit@plt+0x1eae8> │ │ │ │ ldr r3, [pc, #28] @ 2bd2c <__cxa_atexit@plt+0x1eaf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq lr, [r0], #-2208 @ 0xfffff760 │ │ │ │ + ldrbeq pc, [r0], #-2192 @ 0xfffff770 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2bd50 <__cxa_atexit@plt+0x1eb18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq lr, [r0], #-2160 @ 0xfffff790 │ │ │ │ - strteq r4, [r0], #-700 @ 0xfffffd44 │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq pc, [r0], #-2144 @ 0xfffff7a0 @ │ │ │ │ + strteq r5, [r0], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bdc0 <__cxa_atexit@plt+0x1eb88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -31463,23 +31463,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - mvnseq sp, #759169024 @ 0x2d400000 │ │ │ │ - ldrbeq lr, [r0], #-2040 @ 0xfffff808 │ │ │ │ - strteq r4, [r0], #-548 @ 0xfffffddc │ │ │ │ + mvnseq sp, #479232 @ 0x75000 │ │ │ │ + ldrbeq pc, [r0], #-2024 @ 0xfffff818 @ │ │ │ │ + strteq r5, [r0], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ - strteq r5, [r0], #-140 @ 0xffffff74 │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + strteq r6, [r0], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2beac <__cxa_atexit@plt+0x1ec74> │ │ │ │ ldr r1, [pc, #144] @ 2beb4 <__cxa_atexit@plt+0x1ec7c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -31500,15 +31500,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 2be98 <__cxa_atexit@plt+0x1ec60> │ │ │ │ ldr r5, [pc, #84] @ 2bec0 <__cxa_atexit@plt+0x1ec88> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 18ec498 <__cxa_atexit@plt+0x18df260> │ │ │ │ + b 401354 <__cxa_atexit@plt+0x3f411c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -31516,79 +31516,79 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbeq lr, [r0], #-1892 @ 0xfffff89c │ │ │ │ + ldrbeq pc, [r0], #-1876 @ 0xfffff8ac @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrbeq lr, [r0], #-2124 @ 0xfffff7b4 │ │ │ │ - strteq r4, [r0], #-4040 @ 0xfffff038 │ │ │ │ + ldrbeq pc, [r0], #-2108 @ 0xfffff7c4 @ │ │ │ │ + strteq r5, [r0], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2bf24 <__cxa_atexit@plt+0x1ecec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 2bf08 <__cxa_atexit@plt+0x1ecd0> │ │ │ │ cmp r3, #2 │ │ │ │ bne 2bf10 <__cxa_atexit@plt+0x1ecd8> │ │ │ │ ldr r3, [pc, #44] @ 2bf28 <__cxa_atexit@plt+0x1ecf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 18ec498 <__cxa_atexit@plt+0x18df260> │ │ │ │ + b 401354 <__cxa_atexit@plt+0x3f411c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2bf2c <__cxa_atexit@plt+0x1ecf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbeq lr, [r0], #-2004 @ 0xfffff82c │ │ │ │ - strteq r4, [r0], #-3936 @ 0xfffff0a0 │ │ │ │ + ldrbeq pc, [r0], #-1988 @ 0xfffff83c @ │ │ │ │ + strteq r5, [r0], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2bf5c <__cxa_atexit@plt+0x1ed24> │ │ │ │ ldr r3, [pc, #36] @ 2bf74 <__cxa_atexit@plt+0x1ed3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 18ec498 <__cxa_atexit@plt+0x18df260> │ │ │ │ + b 401354 <__cxa_atexit@plt+0x3f411c> │ │ │ │ ldr r7, [pc, #12] @ 2bf70 <__cxa_atexit@plt+0x1ed38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [r0], #-1928 @ 0xfffff878 │ │ │ │ + ldrbeq pc, [r0], #-1912 @ 0xfffff888 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strteq r4, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ + strteq r5, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2bfb0 <__cxa_atexit@plt+0x1ed78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 2bfb4 <__cxa_atexit@plt+0x1ed7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 2bfa8 <__cxa_atexit@plt+0x1ed70> │ │ │ │ b 2bfc4 <__cxa_atexit@plt+0x1ed8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq lr, [r0], #-1876 @ 0xfffff8ac │ │ │ │ - strteq r4, [r0], #-3768 @ 0xfffff148 │ │ │ │ + ldrbeq pc, [r0], #-1860 @ 0xfffff8bc @ │ │ │ │ + strteq r5, [r0], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #420] @ 2c170 <__cxa_atexit@plt+0x1ef38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #412] @ 2c174 <__cxa_atexit@plt+0x1ef3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -31691,33 +31691,33 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2c178 <__cxa_atexit@plt+0x1ef40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cdpcc 8, 8, cr7, cr6, cr0, {2} │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrbeq lr, [r0], #-1820 @ 0xfffff8e4 │ │ │ │ - ldrbeq lr, [r0], #-1424 @ 0xfffffa70 │ │ │ │ - strteq r4, [r0], #-2540 @ 0xfffff614 │ │ │ │ - ldrbeq lr, [r0], #-1780 @ 0xfffff90c │ │ │ │ - ldrbeq lr, [r0], #-1656 @ 0xfffff988 │ │ │ │ - ldrbeq lr, [r0], #-1716 @ 0xfffff94c │ │ │ │ - ldrbeq lr, [r0], #-1712 @ 0xfffff950 │ │ │ │ - ldrbeq lr, [r0], #-1312 @ 0xfffffae0 │ │ │ │ - ldrbeq lr, [r0], #-1660 @ 0xfffff984 │ │ │ │ - ldrbeq lr, [r0], #-1648 @ 0xfffff990 │ │ │ │ - ldrbeq lr, [r0], #-1632 @ 0xfffff9a0 │ │ │ │ - ldrbeq lr, [r0], #-1240 @ 0xfffffb28 │ │ │ │ - ldrbeq lr, [r0], #-1604 @ 0xfffff9bc │ │ │ │ - ldrbeq lr, [r0], #-1592 @ 0xfffff9c8 │ │ │ │ - ldrbeq lr, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ - ldrbeq lr, [r0], #-1564 @ 0xfffff9e4 │ │ │ │ - ldrbeq lr, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ - ldrbeq lr, [r0], #-1540 @ 0xfffff9fc │ │ │ │ - strteq r4, [r0], #-3232 @ 0xfffff360 │ │ │ │ + ldrbeq pc, [r0], #-1804 @ 0xfffff8f4 @ │ │ │ │ + ldrbeq pc, [r0], #-1408 @ 0xfffffa80 @ │ │ │ │ + strteq r5, [r0], #-2540 @ 0xfffff614 │ │ │ │ + ldrbeq pc, [r0], #-1764 @ 0xfffff91c @ │ │ │ │ + ldrbeq pc, [r0], #-1640 @ 0xfffff998 @ │ │ │ │ + ldrbeq pc, [r0], #-1700 @ 0xfffff95c @ │ │ │ │ + ldrbeq pc, [r0], #-1696 @ 0xfffff960 @ │ │ │ │ + ldrbeq pc, [r0], #-1296 @ 0xfffffaf0 @ │ │ │ │ + ldrbeq pc, [r0], #-1644 @ 0xfffff994 @ │ │ │ │ + ldrbeq pc, [r0], #-1632 @ 0xfffff9a0 @ │ │ │ │ + ldrbeq pc, [r0], #-1616 @ 0xfffff9b0 @ │ │ │ │ + ldrbeq pc, [r0], #-1224 @ 0xfffffb38 @ │ │ │ │ + ldrbeq pc, [r0], #-1588 @ 0xfffff9cc @ │ │ │ │ + ldrbeq pc, [r0], #-1576 @ 0xfffff9d8 @ │ │ │ │ + ldrbeq pc, [r0], #-1560 @ 0xfffff9e8 @ │ │ │ │ + ldrbeq pc, [r0], #-1548 @ 0xfffff9f4 @ │ │ │ │ + ldrbeq pc, [r0], #-1536 @ 0xfffffa00 @ │ │ │ │ + ldrbeq pc, [r0], #-1524 @ 0xfffffa0c @ │ │ │ │ + strteq r5, [r0], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c334 <__cxa_atexit@plt+0x1f0fc> │ │ │ │ @@ -31807,35 +31807,35 @@ │ │ │ │ sub r7, r6, #111 @ 0x6f │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cdpcc 8, 8, cr7, cr6, cr0, {2} │ │ │ │ - strteq r4, [r0], #-2048 @ 0xfffff800 │ │ │ │ - ldrbeq lr, [r0], #-1288 @ 0xfffffaf8 │ │ │ │ - ldrbeq lr, [r0], #-1164 @ 0xfffffb74 │ │ │ │ - ldrbeq lr, [r0], #-1224 @ 0xfffffb38 │ │ │ │ - ldrbeq lr, [r0], #-1220 @ 0xfffffb3c │ │ │ │ - ldrbeq lr, [r0], #-820 @ 0xfffffccc │ │ │ │ - ldrbeq lr, [r0], #-1168 @ 0xfffffb70 │ │ │ │ - ldrbeq lr, [r0], #-1156 @ 0xfffffb7c │ │ │ │ - ldrbeq lr, [r0], #-1140 @ 0xfffffb8c │ │ │ │ - ldrbeq lr, [r0], #-748 @ 0xfffffd14 │ │ │ │ - ldrbeq lr, [r0], #-1112 @ 0xfffffba8 │ │ │ │ - ldrbeq lr, [r0], #-1100 @ 0xfffffbb4 │ │ │ │ - ldrbeq lr, [r0], #-1084 @ 0xfffffbc4 │ │ │ │ - ldrbeq lr, [r0], #-1072 @ 0xfffffbd0 │ │ │ │ - ldrbeq lr, [r0], #-1060 @ 0xfffffbdc │ │ │ │ - ldrbeq lr, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ + strteq r5, [r0], #-2048 @ 0xfffff800 │ │ │ │ + ldrbeq pc, [r0], #-1272 @ 0xfffffb08 @ │ │ │ │ + ldrbeq pc, [r0], #-1148 @ 0xfffffb84 @ │ │ │ │ + ldrbeq pc, [r0], #-1208 @ 0xfffffb48 @ │ │ │ │ + ldrbeq pc, [r0], #-1204 @ 0xfffffb4c @ │ │ │ │ + ldrbeq pc, [r0], #-804 @ 0xfffffcdc @ │ │ │ │ + ldrbeq pc, [r0], #-1152 @ 0xfffffb80 @ │ │ │ │ + ldrbeq pc, [r0], #-1140 @ 0xfffffb8c @ │ │ │ │ + ldrbeq pc, [r0], #-1124 @ 0xfffffb9c @ │ │ │ │ + ldrbeq pc, [r0], #-732 @ 0xfffffd24 @ │ │ │ │ + ldrbeq pc, [r0], #-1096 @ 0xfffffbb8 @ │ │ │ │ + ldrbeq pc, [r0], #-1084 @ 0xfffffbc4 @ │ │ │ │ + ldrbeq pc, [r0], #-1068 @ 0xfffffbd4 @ │ │ │ │ + ldrbeq pc, [r0], #-1056 @ 0xfffffbe0 @ │ │ │ │ + ldrbeq pc, [r0], #-1044 @ 0xfffffbec @ │ │ │ │ + ldrbeq pc, [r0], #-1032 @ 0xfffffbf8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ + b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c41c <__cxa_atexit@plt+0x1f1e4> │ │ │ │ ldr r2, [pc, #132] @ 2c438 <__cxa_atexit@plt+0x1f200> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31869,17 +31869,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrbeq lr, [r0], #-476 @ 0xfffffe24 │ │ │ │ - strteq r3, [r0], #-2924 @ 0xfffff494 │ │ │ │ - ldrbeq lr, [r0], #-820 @ 0xfffffccc │ │ │ │ + ldrbeq pc, [r0], #-460 @ 0xfffffe34 @ │ │ │ │ + strteq r4, [r0], #-2924 @ 0xfffff494 │ │ │ │ + ldrbeq pc, [r0], #-804 @ 0xfffffcdc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c48c <__cxa_atexit@plt+0x1f254> │ │ │ │ @@ -31892,16 +31892,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strteq r3, [r0], #-2796 @ 0xfffff514 │ │ │ │ - ldrbeq lr, [r0], #-692 @ 0xfffffd4c │ │ │ │ + strteq r4, [r0], #-2796 @ 0xfffff514 │ │ │ │ + ldrbeq pc, [r0], #-676 @ 0xfffffd5c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c4ec <__cxa_atexit@plt+0x1f2b4> │ │ │ │ ldr r2, [pc, #56] @ 2c4f4 <__cxa_atexit@plt+0x1f2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31909,32 +31909,32 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 2c4e0 <__cxa_atexit@plt+0x1f2a8> │ │ │ │ ldr r3, [pc, #36] @ 2c4f8 <__cxa_atexit@plt+0x1f2c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq lr, [r0], #-220 @ 0xffffff24 │ │ │ │ + ldrbeq pc, [r0], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2c51c <__cxa_atexit@plt+0x1f2e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq lr, [r0], #-164 @ 0xffffff5c │ │ │ │ - strteq r3, [r0], #-2800 @ 0xfffff510 │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq pc, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + strteq r4, [r0], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c58c <__cxa_atexit@plt+0x1f354> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -31962,22 +31962,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvnseq ip, #13, 28 @ 0xd0 │ │ │ │ - ldrbeq lr, [r0], #-44 @ 0xffffffd4 │ │ │ │ - strteq r3, [r0], #-2648 @ 0xfffff5a8 │ │ │ │ + mvnseq sp, #-805306356 @ 0xd000000c │ │ │ │ + ldrbeq pc, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + strteq r4, [r0], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c654 <__cxa_atexit@plt+0x1f41c> │ │ │ │ ldr r2, [pc, #132] @ 2c670 <__cxa_atexit@plt+0x1f438> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -32011,17 +32011,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrbeq sp, [r0], #-4004 @ 0xfffff05c │ │ │ │ - strteq r3, [r0], #-2356 @ 0xfffff6cc │ │ │ │ - ldrbeq lr, [r0], #-252 @ 0xffffff04 │ │ │ │ + ldrbeq lr, [r0], #-3988 @ 0xfffff06c │ │ │ │ + strteq r4, [r0], #-2356 @ 0xfffff6cc │ │ │ │ + ldrbeq pc, [r0], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c6c4 <__cxa_atexit@plt+0x1f48c> │ │ │ │ @@ -32034,49 +32034,49 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strteq r3, [r0], #-2228 @ 0xfffff74c │ │ │ │ - ldrbeq lr, [r0], #-124 @ 0xffffff84 │ │ │ │ - strteq r4, [r0], #-1900 @ 0xfffff894 │ │ │ │ + strteq r4, [r0], #-2228 @ 0xfffff74c │ │ │ │ + ldrbeq pc, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + strteq r5, [r0], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c714 <__cxa_atexit@plt+0x1f4dc> │ │ │ │ ldr r2, [pc, #32] @ 2c71c <__cxa_atexit@plt+0x1f4e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq r4, [r0], #-1832 @ 0xfffff8d8 │ │ │ │ + strteq r5, [r0], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ 2c754 <__cxa_atexit@plt+0x1f51c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2c74c <__cxa_atexit@plt+0x1f514> │ │ │ │ b 2c764 <__cxa_atexit@plt+0x1f52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strteq r4, [r0], #-1776 @ 0xfffff910 │ │ │ │ + strteq r5, [r0], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #144] @ 2c800 <__cxa_atexit@plt+0x1f5c8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ @@ -32094,15 +32094,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 2c808 <__cxa_atexit@plt+0x1f5d0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ ldr r8, [pc, #76] @ 2c80c <__cxa_atexit@plt+0x1f5d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c7f4 <__cxa_atexit@plt+0x1f5bc> │ │ │ │ ldr r7, [pc, #48] @ 2c810 <__cxa_atexit@plt+0x1f5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -32113,17 +32113,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - ldrbeq sp, [r0], #-3616 @ 0xfffff1e0 │ │ │ │ + ldrbeq lr, [r0], #-3600 @ 0xfffff1f0 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - strteq r4, [r0], #-1588 @ 0xfffff9cc │ │ │ │ + strteq r5, [r0], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -32136,30 +32136,30 @@ │ │ │ │ ldr r1, [pc, #76] @ 2c8a0 <__cxa_atexit@plt+0x1f668> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ ldr r8, [pc, #60] @ 2c8a4 <__cxa_atexit@plt+0x1f66c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c890 <__cxa_atexit@plt+0x1f658> │ │ │ │ ldr r7, [pc, #44] @ 2c8a8 <__cxa_atexit@plt+0x1f670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - ldrbeq sp, [r0], #-3448 @ 0xfffff288 │ │ │ │ + ldrbeq lr, [r0], #-3432 @ 0xfffff298 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -32172,15 +32172,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - strteq r4, [r0], #-1356 @ 0xfffffab4 │ │ │ │ + strteq r5, [r0], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c950 <__cxa_atexit@plt+0x1f718> │ │ │ │ ldr r2, [pc, #72] @ 2c964 <__cxa_atexit@plt+0x1f72c> │ │ │ │ @@ -32193,15 +32193,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 2c968 <__cxa_atexit@plt+0x1f730> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @@ -32217,15 +32217,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq sp, [r0], #-3484 @ 0xfffff264 │ │ │ │ + ldrbeq lr, [r0], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2c9fc <__cxa_atexit@plt+0x1f7c4> │ │ │ │ ldr r2, [pc, #56] @ 2ca08 <__cxa_atexit@plt+0x1f7d0> │ │ │ │ @@ -32241,15 +32241,15 @@ │ │ │ │ b 2ca18 <__cxa_atexit@plt+0x1f7e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq sp, [r0], #-3008 @ 0xfffff440 │ │ │ │ + ldrbeq lr, [r0], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 2cab0 <__cxa_atexit@plt+0x1f878> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -32283,17 +32283,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq sp, [r0], #-3104 @ 0xfffff3e0 │ │ │ │ - ldrbeq sp, [r0], #-3292 @ 0xfffff324 │ │ │ │ - ldrbeq sp, [r0], #-3276 @ 0xfffff334 │ │ │ │ + ldrbeq lr, [r0], #-3088 @ 0xfffff3f0 │ │ │ │ + ldrbeq lr, [r0], #-3276 @ 0xfffff334 │ │ │ │ + ldrbeq lr, [r0], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2cb30 <__cxa_atexit@plt+0x1f8f8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -32318,18 +32318,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq sp, [r0], #-2960 @ 0xfffff470 │ │ │ │ - ldrbeq sp, [r0], #-3140 @ 0xfffff3bc │ │ │ │ - ldrbeq sp, [r0], #-3124 @ 0xfffff3cc │ │ │ │ - strteq r4, [r0], #-712 @ 0xfffffd38 │ │ │ │ + ldrbeq lr, [r0], #-2944 @ 0xfffff480 │ │ │ │ + ldrbeq lr, [r0], #-3124 @ 0xfffff3cc │ │ │ │ + ldrbeq lr, [r0], #-3108 @ 0xfffff3dc │ │ │ │ + strteq r5, [r0], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cba4 <__cxa_atexit@plt+0x1f96c> │ │ │ │ ldr r2, [pc, #64] @ 2cbac <__cxa_atexit@plt+0x1f974> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -32342,22 +32342,22 @@ │ │ │ │ ldr r0, [pc, #44] @ 2cbb8 <__cxa_atexit@plt+0x1f980> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strteq r3, [r0], #-448 @ 0xfffffe40 │ │ │ │ - strteq r3, [r0], #-424 @ 0xfffffe58 │ │ │ │ - ldrbeq sp, [r0], #-2576 @ 0xfffff5f0 │ │ │ │ - strteq r3, [r0], #-404 @ 0xfffffe6c │ │ │ │ + strteq r4, [r0], #-448 @ 0xfffffe40 │ │ │ │ + strteq r4, [r0], #-424 @ 0xfffffe58 │ │ │ │ + ldrbeq lr, [r0], #-2560 @ 0xfffff600 │ │ │ │ + strteq r4, [r0], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 2cc4c <__cxa_atexit@plt+0x1fa14> │ │ │ │ ldr r3, [pc, #156] @ 2cc78 <__cxa_atexit@plt+0x1fa40> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32397,18 +32397,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strteq r3, [r0], #-332 @ 0xfffffeb4 │ │ │ │ - ldrbeq sp, [r0], #-2452 @ 0xfffff66c │ │ │ │ - ldrbeq sp, [r0], #-2436 @ 0xfffff67c │ │ │ │ - strteq r3, [r0], #-200 @ 0xffffff38 │ │ │ │ + strteq r4, [r0], #-332 @ 0xfffffeb4 │ │ │ │ + ldrbeq lr, [r0], #-2436 @ 0xfffff67c │ │ │ │ + ldrbeq lr, [r0], #-2420 @ 0xfffff68c │ │ │ │ + strteq r4, [r0], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ccf8 <__cxa_atexit@plt+0x1fac0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -32437,18 +32437,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strteq r3, [r0], #-160 @ 0xffffff60 │ │ │ │ - ldrbeq sp, [r0], #-2280 @ 0xfffff718 │ │ │ │ - ldrbeq sp, [r0], #-2264 @ 0xfffff728 │ │ │ │ - strteq r4, [r0], #-256 @ 0xffffff00 │ │ │ │ + strteq r4, [r0], #-160 @ 0xffffff60 │ │ │ │ + ldrbeq lr, [r0], #-2264 @ 0xfffff728 │ │ │ │ + ldrbeq lr, [r0], #-2248 @ 0xfffff738 │ │ │ │ + strteq r5, [r0], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2cd78 <__cxa_atexit@plt+0x1fb40> │ │ │ │ ldr r2, [pc, #56] @ 2cd84 <__cxa_atexit@plt+0x1fb4c> │ │ │ │ @@ -32464,16 +32464,16 @@ │ │ │ │ b 2cd98 <__cxa_atexit@plt+0x1fb60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq sp, [r0], #-2116 @ 0xfffff7bc │ │ │ │ - strteq r4, [r0], #-156 @ 0xffffff64 │ │ │ │ + ldrbeq lr, [r0], #-2100 @ 0xfffff7cc │ │ │ │ + strteq r5, [r0], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cec0 <__cxa_atexit@plt+0x1fc88> │ │ │ │ @@ -32546,18 +32546,18 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strteq r2, [r0], #-3960 @ 0xfffff088 │ │ │ │ - ldrbeq sp, [r0], #-2244 @ 0xfffff73c │ │ │ │ - ldrbeq sp, [r0], #-1844 @ 0xfffff8cc │ │ │ │ - strteq r3, [r0], #-3928 @ 0xfffff0a8 │ │ │ │ + strteq r3, [r0], #-3960 @ 0xfffff088 │ │ │ │ + ldrbeq lr, [r0], #-2228 @ 0xfffff74c │ │ │ │ + ldrbeq lr, [r0], #-1828 @ 0xfffff8dc │ │ │ │ + strteq r4, [r0], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2cf3c <__cxa_atexit@plt+0x1fd04> │ │ │ │ @@ -32572,42 +32572,42 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, lr │ │ │ │ - b 9e0800 <__cxa_atexit@plt+0x9d35c8> │ │ │ │ + b 1775480 <__cxa_atexit@plt+0x1768248> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cfa8 <__cxa_atexit@plt+0x1fd70> │ │ │ │ ldr r2, [pc, #32] @ 2cfb8 <__cxa_atexit@plt+0x1fd80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -32646,15 +32646,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrbeq sp, [r0], #-1448 @ 0xfffffa58 │ │ │ │ + ldrbeq lr, [r0], #-1432 @ 0xfffffa68 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 2d0b8 <__cxa_atexit@plt+0x1fe80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -32869,23 +32869,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2d3e0 <__cxa_atexit@plt+0x201a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq sp, [r0], #-1044 @ 0xfffffbec │ │ │ │ + ldrbeq lr, [r0], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq sp, #252, 4 @ 0xc000000f │ │ │ │ + mvnseq sp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ str r7, [r5, #104] @ 0x68 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2d2b8 <__cxa_atexit@plt+0x20080> │ │ │ │ - strteq r3, [r0], #-2564 @ 0xfffff5fc │ │ │ │ + strteq r4, [r0], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2d4ac <__cxa_atexit@plt+0x20274> │ │ │ │ ldr r2, [pc, #152] @ 2d4b8 <__cxa_atexit@plt+0x20280> │ │ │ │ @@ -32912,34 +32912,34 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2d454 <__cxa_atexit@plt+0x2021c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r3, #8 │ │ │ │ - b c9a280 <__cxa_atexit@plt+0xc8d048> │ │ │ │ + b a82924 <__cxa_atexit@plt+0xa756ec> │ │ │ │ ldr r3, [pc, #52] @ 2d4c8 <__cxa_atexit@plt+0x20290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #48] @ 2d4cc <__cxa_atexit@plt+0x20294> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 2d4d0 <__cxa_atexit@plt+0x20298> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrbeq sp, [r0], #-368 @ 0xfffffe90 │ │ │ │ + ldrbeq lr, [r0], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strteq r2, [r0], #-2324 @ 0xfffff6ec │ │ │ │ - strteq r2, [r0], #-2312 @ 0xfffff6f8 │ │ │ │ - strteq r3, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ + strteq r3, [r0], #-2324 @ 0xfffff6ec │ │ │ │ + strteq r3, [r0], #-2312 @ 0xfffff6f8 │ │ │ │ + strteq r4, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2d550 <__cxa_atexit@plt+0x20318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -32951,82 +32951,82 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2d528 <__cxa_atexit@plt+0x202f0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b c9a280 <__cxa_atexit@plt+0xc8d048> │ │ │ │ + b a82924 <__cxa_atexit@plt+0xa756ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2d558 <__cxa_atexit@plt+0x20320> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #28] @ 2d55c <__cxa_atexit@plt+0x20324> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #20] @ 2d560 <__cxa_atexit@plt+0x20328> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strteq r2, [r0], #-2160 @ 0xfffff790 │ │ │ │ - strteq r2, [r0], #-2148 @ 0xfffff79c │ │ │ │ - strteq r3, [r0], #-2204 @ 0xfffff764 │ │ │ │ + strteq r3, [r0], #-2160 @ 0xfffff790 │ │ │ │ + strteq r3, [r0], #-2148 @ 0xfffff79c │ │ │ │ + strteq r4, [r0], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d5a4 <__cxa_atexit@plt+0x2036c> │ │ │ │ ldr r3, [pc, #72] @ 2d5cc <__cxa_atexit@plt+0x20394> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2d5c4 <__cxa_atexit@plt+0x2038c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b c9a280 <__cxa_atexit@plt+0xc8d048> │ │ │ │ + b a82924 <__cxa_atexit@plt+0xa756ec> │ │ │ │ ldr r3, [pc, #36] @ 2d5d0 <__cxa_atexit@plt+0x20398> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #32] @ 2d5d4 <__cxa_atexit@plt+0x2039c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #24] @ 2d5d8 <__cxa_atexit@plt+0x203a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strteq r2, [r0], #-2044 @ 0xfffff804 │ │ │ │ - strteq r2, [r0], #-2032 @ 0xfffff810 │ │ │ │ - strteq r3, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ + strteq r3, [r0], #-2044 @ 0xfffff804 │ │ │ │ + strteq r3, [r0], #-2032 @ 0xfffff810 │ │ │ │ + strteq r4, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b c9a280 <__cxa_atexit@plt+0xc8d048> │ │ │ │ - strteq r3, [r0], #-2028 @ 0xfffff814 │ │ │ │ + b a82924 <__cxa_atexit@plt+0xa756ec> │ │ │ │ + strteq r4, [r0], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2d624 <__cxa_atexit@plt+0x203ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 2d628 <__cxa_atexit@plt+0x203f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 2d62c <__cxa_atexit@plt+0x203f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq r2, [r0], #-1964 @ 0xfffff854 │ │ │ │ - strteq r2, [r0], #-1952 @ 0xfffff860 │ │ │ │ - strteq r3, [r0], #-1956 @ 0xfffff85c │ │ │ │ + strteq r3, [r0], #-1964 @ 0xfffff854 │ │ │ │ + strteq r3, [r0], #-1952 @ 0xfffff860 │ │ │ │ + strteq r4, [r0], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #80] @ 2d694 <__cxa_atexit@plt+0x2045c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #72] @ 2d698 <__cxa_atexit@plt+0x20460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -33044,20 +33044,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #32] @ 2d6a8 <__cxa_atexit@plt+0x20470> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbeq sp, [r0], #-236 @ 0xffffff14 │ │ │ │ + ldrbeq lr, [r0], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbeq sp, [r0], #-52 @ 0xffffffcc │ │ │ │ - strteq r3, [r0], #-1000 @ 0xfffffc18 │ │ │ │ - strteq r3, [r0], #-988 @ 0xfffffc24 │ │ │ │ - strteq r3, [r0], #-1816 @ 0xfffff8e8 │ │ │ │ + ldrbeq lr, [r0], #-36 @ 0xffffffdc │ │ │ │ + strteq r4, [r0], #-1000 @ 0xfffffc18 │ │ │ │ + strteq r4, [r0], #-988 @ 0xfffffc24 │ │ │ │ + strteq r4, [r0], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #52] @ 2d6f4 <__cxa_atexit@plt+0x204bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #44] @ 2d6f8 <__cxa_atexit@plt+0x204c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -33068,71 +33068,71 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 2d700 <__cxa_atexit@plt+0x204c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrbeq ip, [r0], #-4052 @ 0xfffff02c │ │ │ │ - strteq r3, [r0], #-904 @ 0xfffffc78 │ │ │ │ - strteq r3, [r0], #-892 @ 0xfffffc84 │ │ │ │ - strteq r3, [r0], #-856 @ 0xfffffca8 │ │ │ │ + ldrbeq sp, [r0], #-4036 @ 0xfffff03c │ │ │ │ + strteq r4, [r0], #-904 @ 0xfffffc78 │ │ │ │ + strteq r4, [r0], #-892 @ 0xfffffc84 │ │ │ │ + strteq r4, [r0], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 2d728 <__cxa_atexit@plt+0x204f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 2d72c <__cxa_atexit@plt+0x204f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strteq r3, [r0], #-844 @ 0xfffffcb4 │ │ │ │ - strteq r3, [r0], #-832 @ 0xfffffcc0 │ │ │ │ - strteq r3, [r0], #-1668 @ 0xfffff97c │ │ │ │ + strteq r4, [r0], #-844 @ 0xfffffcb4 │ │ │ │ + strteq r4, [r0], #-832 @ 0xfffffcc0 │ │ │ │ + strteq r4, [r0], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b ca48a8 <__cxa_atexit@plt+0xc97670> │ │ │ │ - strteq r3, [r0], #-1628 @ 0xfffff9a4 │ │ │ │ + b a8cf4c <__cxa_atexit@plt+0xa7fd14> │ │ │ │ + strteq r4, [r0], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d788 <__cxa_atexit@plt+0x20550> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ - b 9e0800 <__cxa_atexit@plt+0x9d35c8> │ │ │ │ + b 1775480 <__cxa_atexit@plt+0x1768248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d7dc <__cxa_atexit@plt+0x205a4> │ │ │ │ ldr r2, [pc, #32] @ 2d7ec <__cxa_atexit@plt+0x205b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -33171,15 +33171,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrbeq ip, [r0], #-3444 @ 0xfffff28c │ │ │ │ + ldrbeq sp, [r0], #-3428 @ 0xfffff29c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 2d8ec <__cxa_atexit@plt+0x206b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -33394,30 +33394,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2dc14 <__cxa_atexit@plt+0x209dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq ip, [r0], #-3040 @ 0xfffff420 │ │ │ │ + ldrbeq sp, [r0], #-3024 @ 0xfffff430 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvnseq ip, #208, 20 @ 0xd0000 │ │ │ │ + mvnseq ip, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ str r7, [r5, #104] @ 0x68 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2daec <__cxa_atexit@plt+0x208b4> │ │ │ │ - strteq r3, [r0], #-364 @ 0xfffffe94 │ │ │ │ + strteq r4, [r0], #-364 @ 0xfffffe94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b cb221c <__cxa_atexit@plt+0xca4fe4> │ │ │ │ - strteq r3, [r0], #-712 @ 0xfffffd38 │ │ │ │ + b 10f7350 <__cxa_atexit@plt+0x10ea118> │ │ │ │ + strteq r4, [r0], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ ldrls r2, [pc, #40] @ 2dc98 <__cxa_atexit@plt+0x20a60> │ │ │ │ @@ -33429,43 +33429,43 @@ │ │ │ │ strls r2, [r5, #-12]! │ │ │ │ stmibls r5, {r1, r7} │ │ │ │ ldrls r0, [pc, #16] @ 2dca0 <__cxa_atexit@plt+0x20a68> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strteq r2, [r0], #-92 @ 0xffffffa4 │ │ │ │ - strteq r2, [r0], #-68 @ 0xffffffbc │ │ │ │ - strteq r3, [r0], #-612 @ 0xfffffd9c │ │ │ │ + strteq r3, [r0], #-92 @ 0xffffffa4 │ │ │ │ + strteq r3, [r0], #-68 @ 0xffffffbc │ │ │ │ + strteq r4, [r0], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dcc4 <__cxa_atexit@plt+0x20a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a0bb58 <__cxa_atexit@plt+0x9fe920> │ │ │ │ + b 4014bc <__cxa_atexit@plt+0x3f4284> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r3, [r0], #-560 @ 0xfffffdd0 │ │ │ │ + strteq r4, [r0], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2dd00 <__cxa_atexit@plt+0x20ac8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 2dd04 <__cxa_atexit@plt+0x20acc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r8, [pc, #16] @ 2dd08 <__cxa_atexit@plt+0x20ad0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r3 │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strteq r2, [r0], #-0 │ │ │ │ - ldrbeq ip, [r0], #-2280 @ 0xfffff718 │ │ │ │ - strteq r3, [r0], #-476 @ 0xfffffe24 │ │ │ │ + strteq r3, [r0], #-0 │ │ │ │ + ldrbeq sp, [r0], #-2264 @ 0xfffff728 │ │ │ │ + strteq r4, [r0], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2dd58 <__cxa_atexit@plt+0x20b20> │ │ │ │ @@ -33475,22 +33475,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [pc, #24] @ 2dd6c <__cxa_atexit@plt+0x20b34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffdcf8 │ │ │ │ - ldrbeq ip, [r0], #-2188 @ 0xfffff774 │ │ │ │ - strteq r3, [r0], #-376 @ 0xfffffe88 │ │ │ │ + ldrbeq sp, [r0], #-2172 @ 0xfffff784 │ │ │ │ + strteq r4, [r0], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2ddbc <__cxa_atexit@plt+0x20b84> │ │ │ │ @@ -33500,36 +33500,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [pc, #24] @ 2ddd0 <__cxa_atexit@plt+0x20b98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffde28 │ │ │ │ - ldrbeq ip, [r0], #-2088 @ 0xfffff7d8 │ │ │ │ - strteq r3, [r0], #-276 @ 0xfffffeec │ │ │ │ + ldrbeq sp, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ + strteq r4, [r0], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2de00 <__cxa_atexit@plt+0x20bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 2de04 <__cxa_atexit@plt+0x20bcc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #12] @ 2de08 <__cxa_atexit@plt+0x20bd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strteq r1, [r0], #-3844 @ 0xfffff0fc │ │ │ │ - ldrbeq ip, [r0], #-2020 @ 0xfffff81c │ │ │ │ - strteq r3, [r0], #-204 @ 0xffffff34 │ │ │ │ + strteq r2, [r0], #-3844 @ 0xfffff0fc │ │ │ │ + ldrbeq sp, [r0], #-2004 @ 0xfffff82c │ │ │ │ + strteq r4, [r0], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2de58 <__cxa_atexit@plt+0x20c20> │ │ │ │ @@ -33539,36 +33539,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [pc, #24] @ 2de6c <__cxa_atexit@plt+0x20c34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffdf20 │ │ │ │ - ldrbeq ip, [r0], #-1932 @ 0xfffff874 │ │ │ │ - strteq r3, [r0], #-104 @ 0xffffff98 │ │ │ │ + ldrbeq sp, [r0], #-1916 @ 0xfffff884 │ │ │ │ + strteq r4, [r0], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2de9c <__cxa_atexit@plt+0x20c64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #16] @ 2dea0 <__cxa_atexit@plt+0x20c68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #12] @ 2dea4 <__cxa_atexit@plt+0x20c6c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq ip, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ - ldrbeq ip, [r0], #-2216 @ 0xfffff758 │ │ │ │ - strteq r2, [r0], #-4092 @ 0xfffff004 │ │ │ │ + ldrbeq sp, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ + ldrbeq sp, [r0], #-2200 @ 0xfffff768 │ │ │ │ + strteq r3, [r0], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #232 @ 0xe8 │ │ │ │ cmp r2, lr │ │ │ │ bcc 2e0dc <__cxa_atexit@plt+0x20ea4> │ │ │ │ ldr r8, [pc, #544] @ 2e0ec <__cxa_atexit@plt+0x20eb4> │ │ │ │ @@ -33700,47 +33700,47 @@ │ │ │ │ add sl, r7, #2 │ │ │ │ sub r8, lr, #7 │ │ │ │ sub r9, lr, #55 @ 0x37 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r6, lr │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 199fd9c <__cxa_atexit@plt+0x1992b64> │ │ │ │ + b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ mov r0, #232 @ 0xe8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq ip, [r0], #-2168 @ 0xfffff788 │ │ │ │ + ldrbeq sp, [r0], #-2152 @ 0xfffff798 │ │ │ │ @ instruction: 0xffffeab8 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ @ instruction: 0xffffdedc │ │ │ │ @ instruction: 0xffffe448 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xffffef7c │ │ │ │ - strteq r2, [r0], #-108 @ 0xffffff94 │ │ │ │ + strteq r3, [r0], #-108 @ 0xffffff94 │ │ │ │ @ instruction: 0xffffe978 │ │ │ │ - ldrbeq ip, [r0], #-1940 @ 0xfffff86c │ │ │ │ - ldrbeq ip, [r0], #-1932 @ 0xfffff874 │ │ │ │ - ldrbeq ip, [r0], #-1748 @ 0xfffff92c │ │ │ │ - ldrbeq ip, [r0], #-1888 @ 0xfffff8a0 │ │ │ │ - ldrbeq ip, [r0], #-1876 @ 0xfffff8ac │ │ │ │ - ldrbeq ip, [r0], #-1864 @ 0xfffff8b8 │ │ │ │ + ldrbeq sp, [r0], #-1924 @ 0xfffff87c │ │ │ │ + ldrbeq sp, [r0], #-1916 @ 0xfffff884 │ │ │ │ + ldrbeq sp, [r0], #-1732 @ 0xfffff93c │ │ │ │ + ldrbeq sp, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ + ldrbeq sp, [r0], #-1860 @ 0xfffff8bc │ │ │ │ + ldrbeq sp, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ @ instruction: 0xffffe6c8 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ - ldrbeq ip, [r0], #-1832 @ 0xfffff8d8 │ │ │ │ + ldrbeq sp, [r0], #-1816 @ 0xfffff8e8 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ @ instruction: 0xfffff3a8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrbeq ip, [r0], #-1572 @ 0xfffff9dc │ │ │ │ + ldrbeq sp, [r0], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strteq r2, [r0], #-3516 @ 0xfffff244 │ │ │ │ + strteq r3, [r0], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1c0 <__cxa_atexit@plt+0x20f88> │ │ │ │ ldr r2, [pc, #88] @ 2e1d4 <__cxa_atexit@plt+0x20f9c> │ │ │ │ @@ -33765,25 +33765,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - strteq r1, [r0], #-2868 @ 0xfffff4cc │ │ │ │ - strteq r1, [r0], #-2844 @ 0xfffff4e4 │ │ │ │ + strteq r2, [r0], #-2868 @ 0xfffff4cc │ │ │ │ + strteq r2, [r0], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2e200 <__cxa_atexit@plt+0x20fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq ip, [r0], #-988 @ 0xfffffc24 │ │ │ │ - strteq r2, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ + ldrbeq sp, [r0], #-972 @ 0xfffffc34 │ │ │ │ + strteq r3, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -33806,74 +33806,74 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 401464 <__cxa_atexit@plt+0x3f422c> │ │ │ │ + b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq ip, [r0], #-852 @ 0xfffffcac │ │ │ │ - ldrbeq ip, [r0], #-1280 @ 0xfffffb00 │ │ │ │ - ldrbeq ip, [r0], #-1228 @ 0xfffffb34 │ │ │ │ + ldrbeq sp, [r0], #-836 @ 0xfffffcbc │ │ │ │ + ldrbeq sp, [r0], #-1264 @ 0xfffffb10 │ │ │ │ + ldrbeq sp, [r0], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2e2dc <__cxa_atexit@plt+0x210a4> │ │ │ │ ldr r3, [pc, #36] @ 2e2e8 <__cxa_atexit@plt+0x210b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 2e2ec <__cxa_atexit@plt+0x210b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq ip, [r0], #-708 @ 0xfffffd3c │ │ │ │ + ldrbeq sp, [r0], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2e30c <__cxa_atexit@plt+0x210d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq ip, [r0], #-720 @ 0xfffffd30 │ │ │ │ - strteq r1, [r0], #-3840 @ 0xfffff100 │ │ │ │ + ldrbeq sp, [r0], #-704 @ 0xfffffd40 │ │ │ │ + strteq r2, [r0], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e34c <__cxa_atexit@plt+0x21114> │ │ │ │ ldr r9, [pc, #36] @ 2e354 <__cxa_atexit@plt+0x2111c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2e358 <__cxa_atexit@plt+0x21120> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strteq r1, [r0], #-3816 @ 0xfffff118 │ │ │ │ - ldrbeq ip, [r0], #-608 @ 0xfffffda0 │ │ │ │ + strteq r2, [r0], #-3816 @ 0xfffff118 │ │ │ │ + ldrbeq sp, [r0], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2e3b8 <__cxa_atexit@plt+0x21180> │ │ │ │ @@ -33900,42 +33900,42 @@ │ │ │ │ movne r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ moveq r3, #1 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ - strteq r1, [r0], #-3800 @ 0xfffff128 │ │ │ │ + strteq r2, [r0], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e42c <__cxa_atexit@plt+0x211f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2e434 <__cxa_atexit@plt+0x211fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ + b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq ip, [r0], #-384 @ 0xfffffe80 │ │ │ │ + ldrbeq sp, [r0], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e468 <__cxa_atexit@plt+0x21230> │ │ │ │ ldr r2, [pc, #24] @ 2e470 <__cxa_atexit@plt+0x21238> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ + b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2e4cc <__cxa_atexit@plt+0x21294> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -33950,71 +33950,71 @@ │ │ │ │ ldr r3, [pc, #36] @ 2e4d0 <__cxa_atexit@plt+0x21298> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 2e4d4 <__cxa_atexit@plt+0x2129c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq ip, [r0], #-216 @ 0xffffff28 │ │ │ │ + ldrbeq sp, [r0], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e50c <__cxa_atexit@plt+0x212d4> │ │ │ │ ldr r3, [pc, #32] @ 2e514 <__cxa_atexit@plt+0x212dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 2e518 <__cxa_atexit@plt+0x212e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq ip, [r0], #-144 @ 0xffffff70 │ │ │ │ + ldrbeq sp, [r0], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2e538 <__cxa_atexit@plt+0x21300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq ip, [r0], #-164 @ 0xffffff5c │ │ │ │ + ldrbeq sp, [r0], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2e574 <__cxa_atexit@plt+0x2133c> │ │ │ │ ldr r2, [pc, #32] @ 2e580 <__cxa_atexit@plt+0x21348> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2e5a0 <__cxa_atexit@plt+0x21368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq ip, [r0], #-60 @ 0xffffffc4 │ │ │ │ + ldrbeq sp, [r0], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e604 <__cxa_atexit@plt+0x213cc> │ │ │ │ ldr r2, [pc, #76] @ 2e60c <__cxa_atexit@plt+0x213d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34027,33 +34027,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2e5f8 <__cxa_atexit@plt+0x213c0> │ │ │ │ ldr r3, [pc, #44] @ 2e614 <__cxa_atexit@plt+0x213dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq fp, [r0], #-4048 @ 0xfffff030 │ │ │ │ - ldrbeq fp, [r0], #-4040 @ 0xfffff038 │ │ │ │ + ldrbeq ip, [r0], #-4032 @ 0xfffff040 │ │ │ │ + ldrbeq ip, [r0], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e638 <__cxa_atexit@plt+0x21400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq fp, [r0], #-3976 @ 0xfffff078 │ │ │ │ - strteq r2, [r0], #-1572 @ 0xfffff9dc │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq ip, [r0], #-3960 @ 0xfffff088 │ │ │ │ + strteq r3, [r0], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e6ac <__cxa_atexit@plt+0x21474> │ │ │ │ ldr lr, [pc, #108] @ 2e6c8 <__cxa_atexit@plt+0x21490> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -34081,18 +34081,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2e6d4 <__cxa_atexit@plt+0x2149c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbeq fp, [r0], #-3884 @ 0xfffff0d4 │ │ │ │ + ldrbeq ip, [r0], #-3868 @ 0xfffff0e4 │ │ │ │ @ instruction: 0xffff77f8 │ │ │ │ - strteq r2, [r0], #-800 @ 0xfffffce0 │ │ │ │ - strteq r2, [r0], #-1400 @ 0xfffffa88 │ │ │ │ + strteq r3, [r0], #-800 @ 0xfffffce0 │ │ │ │ + strteq r3, [r0], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 2e744 <__cxa_atexit@plt+0x2150c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -34113,19 +34113,19 @@ │ │ │ │ ldr r8, [pc, #32] @ 2e758 <__cxa_atexit@plt+0x21520> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff5d9c │ │ │ │ - strteq r1, [r0], #-2588 @ 0xfffff5e4 │ │ │ │ - strteq r1, [r0], #-2572 @ 0xfffff5f4 │ │ │ │ - strteq r2, [r0], #-560 @ 0xfffffdd0 │ │ │ │ - strteq r1, [r0], #-2552 @ 0xfffff608 │ │ │ │ - strteq r2, [r0], #-1252 @ 0xfffffb1c │ │ │ │ + strteq r2, [r0], #-2588 @ 0xfffff5e4 │ │ │ │ + strteq r2, [r0], #-2572 @ 0xfffff5f4 │ │ │ │ + strteq r3, [r0], #-560 @ 0xfffffdd0 │ │ │ │ + strteq r2, [r0], #-2552 @ 0xfffff608 │ │ │ │ + strteq r3, [r0], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2e7d0 <__cxa_atexit@plt+0x21598> │ │ │ │ @@ -34158,28 +34158,28 @@ │ │ │ │ ldr r8, [pc, #24] @ 2e804 <__cxa_atexit@plt+0x215cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strteq r2, [r0], #-380 @ 0xfffffe84 │ │ │ │ - strteq r1, [r0], #-2392 @ 0xfffff6a8 │ │ │ │ + strteq r3, [r0], #-380 @ 0xfffffe84 │ │ │ │ + strteq r2, [r0], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xffff5cf4 │ │ │ │ - strteq r1, [r0], #-2440 @ 0xfffff678 │ │ │ │ - strteq r1, [r0], #-2424 @ 0xfffff688 │ │ │ │ + strteq r2, [r0], #-2440 @ 0xfffff678 │ │ │ │ + strteq r2, [r0], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e834 <__cxa_atexit@plt+0x215fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ - ldrbeq fp, [r0], #-3468 @ 0xfffff274 │ │ │ │ + b 4014dc <__cxa_atexit@plt+0x3f42a4> │ │ │ │ + ldrbeq ip, [r0], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e884 <__cxa_atexit@plt+0x2164c> │ │ │ │ ldr r2, [pc, #56] @ 2e88c <__cxa_atexit@plt+0x21654> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34187,31 +34187,31 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 2e878 <__cxa_atexit@plt+0x21640> │ │ │ │ ldr r3, [pc, #36] @ 2e890 <__cxa_atexit@plt+0x21658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq fp, [r0], #-3396 @ 0xfffff2bc │ │ │ │ + ldrbeq ip, [r0], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e8b4 <__cxa_atexit@plt+0x2167c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq fp, [r0], #-3340 @ 0xfffff2f4 │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq ip, [r0], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e910 <__cxa_atexit@plt+0x216d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -34234,17 +34234,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvnseq sl, #139264 @ 0x22000 │ │ │ │ - ldrbeq fp, [r0], #-3236 @ 0xfffff35c │ │ │ │ - strteq r2, [r0], #-844 @ 0xfffffcb4 │ │ │ │ + mvnseq sl, #3616 @ 0xe20 │ │ │ │ + ldrbeq ip, [r0], #-3220 @ 0xfffff36c │ │ │ │ + strteq r3, [r0], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e9a8 <__cxa_atexit@plt+0x21770> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ @@ -34266,15 +34266,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ mov r7, fp │ │ │ │ b 2eeb8 <__cxa_atexit@plt+0x21c80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [r0], #-3132 @ 0xfffff3c4 │ │ │ │ + ldrbeq ip, [r0], #-3116 @ 0xfffff3d4 │ │ │ │ mov fp, r7 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 2eb6c <__cxa_atexit@plt+0x21934> │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r7, [pc, #476] @ 2ebb0 <__cxa_atexit@plt+0x21978> │ │ │ │ @@ -34396,37 +34396,37 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - strteq r1, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ - ldrbeq fp, [r0], #-3276 @ 0xfffff334 │ │ │ │ - ldrbeq fp, [r0], #-2976 @ 0xfffff460 │ │ │ │ - strteq r1, [r0], #-1756 @ 0xfffff924 │ │ │ │ - strteq r1, [r0], #-1756 @ 0xfffff924 │ │ │ │ - strteq r1, [r0], #-1440 @ 0xfffffa60 │ │ │ │ - ldrbeq fp, [r0], #-3300 @ 0xfffff31c │ │ │ │ + strteq r2, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ + ldrbeq ip, [r0], #-3260 @ 0xfffff344 │ │ │ │ + ldrbeq ip, [r0], #-2960 @ 0xfffff470 │ │ │ │ + strteq r2, [r0], #-1756 @ 0xfffff924 │ │ │ │ + strteq r2, [r0], #-1756 @ 0xfffff924 │ │ │ │ + strteq r2, [r0], #-1440 @ 0xfffffa60 │ │ │ │ + ldrbeq ip, [r0], #-3284 @ 0xfffff32c │ │ │ │ muleq r0, r4, r2 │ │ │ │ - ldrbeq fp, [r0], #-3128 @ 0xfffff3c8 │ │ │ │ + ldrbeq ip, [r0], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - ldrbeq fp, [r0], #-2868 @ 0xfffff4cc │ │ │ │ + ldrbeq ip, [r0], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrbeq fp, [r0], #-3084 @ 0xfffff3f4 │ │ │ │ - ldrbeq fp, [r0], #-3040 @ 0xfffff420 │ │ │ │ - ldrbeq fp, [r0], #-2740 @ 0xfffff54c │ │ │ │ - strteq r2, [r0], #-44 @ 0xffffffd4 │ │ │ │ + ldrbeq ip, [r0], #-3068 @ 0xfffff404 │ │ │ │ + ldrbeq ip, [r0], #-3024 @ 0xfffff430 │ │ │ │ + ldrbeq ip, [r0], #-2724 @ 0xfffff55c │ │ │ │ + strteq r3, [r0], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2e9b4 <__cxa_atexit@plt+0x2177c> │ │ │ │ - strteq r2, [r0], #-4 │ │ │ │ + strteq r3, [r0], #-4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #220] @ 2ed00 <__cxa_atexit@plt+0x21ac8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -34479,21 +34479,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 2ed0c <__cxa_atexit@plt+0x21ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrbeq fp, [r0], #-2716 @ 0xfffff564 │ │ │ │ + ldrbeq ip, [r0], #-2700 @ 0xfffff574 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrbeq fp, [r0], #-2528 @ 0xfffff620 │ │ │ │ - ldrbeq fp, [r0], #-2668 @ 0xfffff594 │ │ │ │ - ldrbeq fp, [r0], #-2616 @ 0xfffff5c8 │ │ │ │ - ldrbeq fp, [r0], #-2316 @ 0xfffff6f4 │ │ │ │ - strteq r1, [r0], #-3832 @ 0xfffff108 │ │ │ │ + ldrbeq ip, [r0], #-2512 @ 0xfffff630 │ │ │ │ + ldrbeq ip, [r0], #-2652 @ 0xfffff5a4 │ │ │ │ + ldrbeq ip, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ + ldrbeq ip, [r0], #-2300 @ 0xfffff704 │ │ │ │ + strteq r2, [r0], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #200] @ 2edf8 <__cxa_atexit@plt+0x21bc0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -34541,19 +34541,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2ee00 <__cxa_atexit@plt+0x21bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrbeq fp, [r0], #-2448 @ 0xfffff670 │ │ │ │ - ldrbeq fp, [r0], #-2280 @ 0xfffff718 │ │ │ │ - ldrbeq fp, [r0], #-2420 @ 0xfffff68c │ │ │ │ - ldrbeq fp, [r0], #-2368 @ 0xfffff6c0 │ │ │ │ - ldrbeq fp, [r0], #-2068 @ 0xfffff7ec │ │ │ │ + ldrbeq ip, [r0], #-2432 @ 0xfffff680 │ │ │ │ + ldrbeq ip, [r0], #-2264 @ 0xfffff728 │ │ │ │ + ldrbeq ip, [r0], #-2404 @ 0xfffff69c │ │ │ │ + ldrbeq ip, [r0], #-2352 @ 0xfffff6d0 │ │ │ │ + ldrbeq ip, [r0], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2eea0 <__cxa_atexit@plt+0x21c68> │ │ │ │ @@ -34585,17 +34585,17 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq fp, [r0], #-2212 @ 0xfffff75c │ │ │ │ - ldrbeq fp, [r0], #-2168 @ 0xfffff788 │ │ │ │ - ldrbeq fp, [r0], #-1868 @ 0xfffff8b4 │ │ │ │ + ldrbeq ip, [r0], #-2196 @ 0xfffff76c │ │ │ │ + ldrbeq ip, [r0], #-2152 @ 0xfffff798 │ │ │ │ + ldrbeq ip, [r0], #-1852 @ 0xfffff8c4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 2efec <__cxa_atexit@plt+0x21db4> │ │ │ │ ldr r8, [pc, #336] @ 2f024 <__cxa_atexit@plt+0x21dec> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -34681,32 +34681,32 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 2f040 <__cxa_atexit@plt+0x21e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ - ldrbeq fp, [r0], #-2092 @ 0xfffff7d4 │ │ │ │ - ldrbeq fp, [r0], #-2116 @ 0xfffff7bc │ │ │ │ + ldrbeq ip, [r0], #-2076 @ 0xfffff7e4 │ │ │ │ + ldrbeq ip, [r0], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldrbeq fp, [r0], #-1940 @ 0xfffff86c │ │ │ │ + ldrbeq ip, [r0], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ - ldrbeq fp, [r0], #-1720 @ 0xfffff948 │ │ │ │ + ldrbeq ip, [r0], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrbeq fp, [r0], #-1900 @ 0xfffff894 │ │ │ │ - ldrbeq fp, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ - ldrbeq fp, [r0], #-1556 @ 0xfffff9ec │ │ │ │ - strteq r1, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ + ldrbeq ip, [r0], #-1884 @ 0xfffff8a4 │ │ │ │ + ldrbeq ip, [r0], #-1840 @ 0xfffff8d0 │ │ │ │ + ldrbeq ip, [r0], #-1540 @ 0xfffff9fc │ │ │ │ + strteq r2, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2eeb8 <__cxa_atexit@plt+0x21c80> │ │ │ │ - strteq r1, [r0], #-2980 @ 0xfffff45c │ │ │ │ + strteq r2, [r0], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #204] @ 2f154 <__cxa_atexit@plt+0x21f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ @@ -34756,21 +34756,21 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2f160 <__cxa_atexit@plt+0x21f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbeq fp, [r0], #-1596 @ 0xfffff9c4 │ │ │ │ + ldrbeq ip, [r0], #-1580 @ 0xfffff9d4 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - ldrbeq fp, [r0], #-1416 @ 0xfffffa78 │ │ │ │ - ldrbeq fp, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ - ldrbeq fp, [r0], #-1508 @ 0xfffffa1c │ │ │ │ - ldrbeq fp, [r0], #-1208 @ 0xfffffb48 │ │ │ │ - strteq r1, [r0], #-2724 @ 0xfffff55c │ │ │ │ + ldrbeq ip, [r0], #-1400 @ 0xfffffa88 │ │ │ │ + ldrbeq ip, [r0], #-1536 @ 0xfffffa00 │ │ │ │ + ldrbeq ip, [r0], #-1492 @ 0xfffffa2c │ │ │ │ + ldrbeq ip, [r0], #-1192 @ 0xfffffb58 │ │ │ │ + strteq r2, [r0], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #192] @ 2f244 <__cxa_atexit@plt+0x2200c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #180] @ 2f248 <__cxa_atexit@plt+0x22010> │ │ │ │ @@ -34816,19 +34816,19 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2f24c <__cxa_atexit@plt+0x22014> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrbeq fp, [r0], #-1344 @ 0xfffffac0 │ │ │ │ - ldrbeq fp, [r0], #-1176 @ 0xfffffb68 │ │ │ │ - ldrbeq fp, [r0], #-1316 @ 0xfffffadc │ │ │ │ - ldrbeq fp, [r0], #-1272 @ 0xfffffb08 │ │ │ │ - ldrbeq fp, [r0], #-972 @ 0xfffffc34 │ │ │ │ + ldrbeq ip, [r0], #-1328 @ 0xfffffad0 │ │ │ │ + ldrbeq ip, [r0], #-1160 @ 0xfffffb78 │ │ │ │ + ldrbeq ip, [r0], #-1300 @ 0xfffffaec │ │ │ │ + ldrbeq ip, [r0], #-1256 @ 0xfffffb18 │ │ │ │ + ldrbeq ip, [r0], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2f2ec <__cxa_atexit@plt+0x220b4> │ │ │ │ @@ -34860,29 +34860,29 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq fp, [r0], #-1112 @ 0xfffffba8 │ │ │ │ - ldrbeq fp, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ - ldrbeq fp, [r0], #-752 @ 0xfffffd10 │ │ │ │ + ldrbeq ip, [r0], #-1096 @ 0xfffffbb8 │ │ │ │ + ldrbeq ip, [r0], #-1036 @ 0xfffffbf4 │ │ │ │ + ldrbeq ip, [r0], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f334 <__cxa_atexit@plt+0x220fc> │ │ │ │ ldr r2, [pc, #24] @ 2f33c <__cxa_atexit@plt+0x22104> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ + b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2f398 <__cxa_atexit@plt+0x22160> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -34897,45 +34897,45 @@ │ │ │ │ ldr r3, [pc, #36] @ 2f39c <__cxa_atexit@plt+0x22164> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 2f3a0 <__cxa_atexit@plt+0x22168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq fp, [r0], #-524 @ 0xfffffdf4 │ │ │ │ + ldrbeq ip, [r0], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f3d8 <__cxa_atexit@plt+0x221a0> │ │ │ │ ldr r3, [pc, #32] @ 2f3e0 <__cxa_atexit@plt+0x221a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 2f3e4 <__cxa_atexit@plt+0x221ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ + b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq fp, [r0], #-452 @ 0xfffffe3c │ │ │ │ + ldrbeq ip, [r0], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2f404 <__cxa_atexit@plt+0x221cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strteq r0, [r0], #-3268 @ 0xfffff33c │ │ │ │ + strteq r1, [r0], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2f458 <__cxa_atexit@plt+0x22220> │ │ │ │ @@ -34945,29 +34945,29 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2f450 <__cxa_atexit@plt+0x22218> │ │ │ │ ldr r3, [pc, #36] @ 2f468 <__cxa_atexit@plt+0x22230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ - b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ + b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f488 <__cxa_atexit@plt+0x22250> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ - b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ + b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 2f500 <__cxa_atexit@plt+0x222c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -34985,21 +34985,21 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbeq fp, [r0], #-272 @ 0xfffffef0 │ │ │ │ + ldrbeq ip, [r0], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f54c <__cxa_atexit@plt+0x22314> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -35010,20 +35010,20 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq fp, [r0], #-164 @ 0xffffff5c │ │ │ │ + ldrbeq ip, [r0], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35035,15 +35035,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 2f5cc <__cxa_atexit@plt+0x22394> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ + b 4014e4 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -35058,15 +35058,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -35080,33 +35080,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2f66c <__cxa_atexit@plt+0x22434> │ │ │ │ ldr r3, [pc, #40] @ 2f684 <__cxa_atexit@plt+0x2244c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq sl, [r0], #-3924 @ 0xfffff0ac │ │ │ │ + ldrbeq fp, [r0], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2f6ac <__cxa_atexit@plt+0x22474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - ldrbeq sl, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ - strteq r1, [r0], #-1240 @ 0xfffffb28 │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + ldrbeq fp, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ + strteq r2, [r0], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f740 <__cxa_atexit@plt+0x22508> │ │ │ │ ldr r6, [pc, #136] @ 2f75c <__cxa_atexit@plt+0x22524> │ │ │ │ @@ -35142,18 +35142,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbeq fp, [r0], #-52 @ 0xffffffcc │ │ │ │ + ldrbeq ip, [r0], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrbeq fp, [r0], #-84 @ 0xffffffac │ │ │ │ - strteq r1, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ + ldrbeq ip, [r0], #-68 @ 0xffffffbc │ │ │ │ + strteq r2, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2f7bc <__cxa_atexit@plt+0x22584> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -35174,18 +35174,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq sl, [r0], #-4004 @ 0xfffff05c │ │ │ │ + ldrbeq fp, [r0], #-3988 @ 0xfffff06c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrbeq sl, [r0], #-4020 @ 0xfffff04c │ │ │ │ - strteq r1, [r0], #-936 @ 0xfffffc58 │ │ │ │ + ldrbeq fp, [r0], #-4004 @ 0xfffff05c │ │ │ │ + strteq r2, [r0], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f858 <__cxa_atexit@plt+0x22620> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35213,34 +35213,34 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - mvnseq r9, #765952 @ 0xbb000 │ │ │ │ - ldrbeq sl, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ - strteq r0, [r0], #-1932 @ 0xfffff874 │ │ │ │ + mvnseq r9, #492 @ 0x1ec │ │ │ │ + ldrbeq fp, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ + strteq r1, [r0], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2f8cc <__cxa_atexit@plt+0x22694> │ │ │ │ ldr r3, [pc, #24] @ 2f8d8 <__cxa_atexit@plt+0x226a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401434 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ + b 401484 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2f91c <__cxa_atexit@plt+0x226e4> │ │ │ │ @@ -35252,26 +35252,26 @@ │ │ │ │ bne 2f914 <__cxa_atexit@plt+0x226dc> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f940 <__cxa_atexit@plt+0x22708> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f998 <__cxa_atexit@plt+0x22760> │ │ │ │ ldr r2, [pc, #60] @ 2f9a0 <__cxa_atexit@plt+0x22768> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -35280,33 +35280,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2f98c <__cxa_atexit@plt+0x22754> │ │ │ │ ldr r3, [pc, #40] @ 2f9a4 <__cxa_atexit@plt+0x2276c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq sl, [r0], #-3124 @ 0xfffff3cc │ │ │ │ + ldrbeq fp, [r0], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2f9cc <__cxa_atexit@plt+0x22794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - ldrbeq sl, [r0], #-3064 @ 0xfffff408 │ │ │ │ - strteq r1, [r0], #-440 @ 0xfffffe48 │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + ldrbeq fp, [r0], #-3048 @ 0xfffff418 │ │ │ │ + strteq r2, [r0], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fa60 <__cxa_atexit@plt+0x22828> │ │ │ │ ldr r6, [pc, #136] @ 2fa7c <__cxa_atexit@plt+0x22844> │ │ │ │ @@ -35342,18 +35342,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbeq sl, [r0], #-3348 @ 0xfffff2ec │ │ │ │ + ldrbeq fp, [r0], #-3332 @ 0xfffff2fc │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrbeq sl, [r0], #-3380 @ 0xfffff2cc │ │ │ │ - strteq r1, [r0], #-252 @ 0xffffff04 │ │ │ │ + ldrbeq fp, [r0], #-3364 @ 0xfffff2dc │ │ │ │ + strteq r2, [r0], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2fadc <__cxa_atexit@plt+0x228a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -35374,18 +35374,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq sl, [r0], #-3204 @ 0xfffff37c │ │ │ │ + ldrbeq fp, [r0], #-3188 @ 0xfffff38c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrbeq sl, [r0], #-3220 @ 0xfffff36c │ │ │ │ - strteq r1, [r0], #-136 @ 0xffffff78 │ │ │ │ + ldrbeq fp, [r0], #-3204 @ 0xfffff37c │ │ │ │ + strteq r2, [r0], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fb78 <__cxa_atexit@plt+0x22940> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35413,23 +35413,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - mvnseq r9, #30932992 @ 0x1d80000 │ │ │ │ - ldrbeq sl, [r0], #-2624 @ 0xfffff5c0 │ │ │ │ - strteq r0, [r0], #-1132 @ 0xfffffb94 │ │ │ │ + mvnseq r9, #13824 @ 0x3600 │ │ │ │ + ldrbeq fp, [r0], #-2608 @ 0xfffff5d0 │ │ │ │ + strteq r1, [r0], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ - strteq r1, [r0], #-24 @ 0xffffffe8 │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + strteq r2, [r0], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 2fc58 <__cxa_atexit@plt+0x22a20> │ │ │ │ @@ -35459,41 +35459,41 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 2fc88 <__cxa_atexit@plt+0x22a50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ sub sl, r6, #7 │ │ │ │ mov r5, lr │ │ │ │ - b 9e6234 <__cxa_atexit@plt+0x9d8ffc> │ │ │ │ + b 18e4234 <__cxa_atexit@plt+0x18d6ffc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - strteq r0, [r0], #-3896 @ 0xfffff0c8 │ │ │ │ - ldrbeq sl, [r0], #-2620 @ 0xfffff5c4 │ │ │ │ + strteq r1, [r0], #-3896 @ 0xfffff0c8 │ │ │ │ + ldrbeq fp, [r0], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrbeq sl, [r0], #-2576 @ 0xfffff5f0 │ │ │ │ - ldrbeq sl, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ - strteq r0, [r0], #-3900 @ 0xfffff0c4 │ │ │ │ + ldrbeq fp, [r0], #-2560 @ 0xfffff600 │ │ │ │ + ldrbeq fp, [r0], #-2840 @ 0xfffff4e8 │ │ │ │ + strteq r1, [r0], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2fcb8 <__cxa_atexit@plt+0x22a80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2fcb0 <__cxa_atexit@plt+0x22a78> │ │ │ │ b 2fcc8 <__cxa_atexit@plt+0x22a90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r0, [r0], #-3852 @ 0xfffff0f4 │ │ │ │ + strteq r1, [r0], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2fd68 <__cxa_atexit@plt+0x22b30> │ │ │ │ ldr r6, [pc, #268] @ 2fdec <__cxa_atexit@plt+0x22bb4> │ │ │ │ @@ -35543,15 +35543,15 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r5, #8]! │ │ │ │ ldr r8, [pc, #100] @ 2fe04 <__cxa_atexit@plt+0x22bcc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r2 │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, r2 │ │ │ │ @@ -35563,25 +35563,25 @@ │ │ │ │ ldr r7, [pc, #24] @ 2fdf8 <__cxa_atexit@plt+0x22bc0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strteq r0, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ - strteq r0, [r0], #-1300 @ 0xfffffaec │ │ │ │ + strteq r1, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ + strteq r1, [r0], #-1300 @ 0xfffffaec │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ - ldrbeq sl, [r0], #-2188 @ 0xfffff774 │ │ │ │ + ldrbeq fp, [r0], #-2172 @ 0xfffff784 │ │ │ │ @ instruction: 0xfffeeebc │ │ │ │ @ instruction: 0xfffeea60 │ │ │ │ - strteq r0, [r0], #-3592 @ 0xfffff1f8 │ │ │ │ + strteq r1, [r0], #-3592 @ 0xfffff1f8 │ │ │ │ @ instruction: 0xfffeeb38 │ │ │ │ - ldrbeq sl, [r0], #-2128 @ 0xfffff7b0 │ │ │ │ - strteq r0, [r0], #-3484 @ 0xfffff264 │ │ │ │ + ldrbeq fp, [r0], #-2112 @ 0xfffff7c0 │ │ │ │ + strteq r1, [r0], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #152] @ 2fecc <__cxa_atexit@plt+0x22c94> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r3], #-8 │ │ │ │ @@ -35618,22 +35618,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 2fed4 <__cxa_atexit@plt+0x22c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strteq r0, [r0], #-3200 @ 0xfffff380 │ │ │ │ - strteq r0, [r0], #-1076 @ 0xfffffbcc │ │ │ │ + strteq r1, [r0], #-3200 @ 0xfffff380 │ │ │ │ + strteq r1, [r0], #-1076 @ 0xfffffbcc │ │ │ │ @ instruction: 0xfffeed80 │ │ │ │ @ instruction: 0xfffee924 │ │ │ │ - strteq r0, [r0], #-3276 @ 0xfffff334 │ │ │ │ + strteq r1, [r0], #-3276 @ 0xfffff334 │ │ │ │ @ instruction: 0xfffee9fc │ │ │ │ - ldrbeq sl, [r0], #-1812 @ 0xfffff8ec │ │ │ │ - strteq r0, [r0], #-3256 @ 0xfffff348 │ │ │ │ + ldrbeq fp, [r0], #-1796 @ 0xfffff8fc │ │ │ │ + strteq r1, [r0], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 2ff38 <__cxa_atexit@plt+0x22d00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -35641,32 +35641,32 @@ │ │ │ │ ldr r2, [pc, #36] @ 2ff3c <__cxa_atexit@plt+0x22d04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strteq r0, [r0], #-3172 @ 0xfffff39c │ │ │ │ + strteq r1, [r0], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 2ff6c <__cxa_atexit@plt+0x22d34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r0, [r0], #-3124 @ 0xfffff3cc │ │ │ │ + strteq r1, [r0], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ffb8 <__cxa_atexit@plt+0x22d80> │ │ │ │ @@ -35675,21 +35675,21 @@ │ │ │ │ ldr r2, [pc, #40] @ 2ffc8 <__cxa_atexit@plt+0x22d90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strteq r0, [r0], #-3032 @ 0xfffff428 │ │ │ │ + strteq r1, [r0], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r6, [pc, #132] @ 30074 <__cxa_atexit@plt+0x22e3c> │ │ │ │ @@ -35708,15 +35708,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #72] @ 30080 <__cxa_atexit@plt+0x22e48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 30078 <__cxa_atexit@plt+0x22e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -35724,18 +35724,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq sl, [r0], #-1404 @ 0xfffffa84 │ │ │ │ + ldrbeq fp, [r0], #-1388 @ 0xfffffa94 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - ldrbeq sl, [r0], #-1448 @ 0xfffffa58 │ │ │ │ - strteq r0, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrbeq fp, [r0], #-1432 @ 0xfffffa68 │ │ │ │ + strteq r1, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 300d4 <__cxa_atexit@plt+0x22e9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -35746,102 +35746,102 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 30100 <__cxa_atexit@plt+0x22ec8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r7, [pc, #28] @ 300f8 <__cxa_atexit@plt+0x22ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq sl, [r0], #-1268 @ 0xfffffb0c │ │ │ │ + ldrbeq fp, [r0], #-1252 @ 0xfffffb1c │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - ldrbeq sl, [r0], #-1296 @ 0xfffffaf0 │ │ │ │ - strteq r0, [r0], #-2676 @ 0xfffff58c │ │ │ │ + ldrbeq fp, [r0], #-1280 @ 0xfffffb00 │ │ │ │ + strteq r1, [r0], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bl 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + bl 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ cmp r0, #0 │ │ │ │ beq 30138 <__cxa_atexit@plt+0x22f00> │ │ │ │ ldr r3, [pc, #44] @ 30150 <__cxa_atexit@plt+0x22f18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 30154 <__cxa_atexit@plt+0x22f1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 40148c <__cxa_atexit@plt+0x3f4254> │ │ │ │ + b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ ldr r7, [pc, #24] @ 30158 <__cxa_atexit@plt+0x22f20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #576 @ 0x240 │ │ │ │ orr r7, r7, #999424 @ 0xf4000 │ │ │ │ - b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq pc, [pc], #-3996 @ 3015c <__cxa_atexit@plt+0x22f24> │ │ │ │ + strteq r0, [r0], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r0, [r0], #-2568 @ 0xfffff5f8 │ │ │ │ + strteq r1, [r0], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 30180 <__cxa_atexit@plt+0x22f48> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #8] @ 30184 <__cxa_atexit@plt+0x22f4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ - ldreq pc, [pc], #-3936 @ 30188 <__cxa_atexit@plt+0x22f50> │ │ │ │ - ldrbeq sl, [r0], #-1200 @ 0xfffffb50 │ │ │ │ - strteq r0, [r0], #-2524 @ 0xfffff624 │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ + strteq r0, [r0], #-3936 @ 0xfffff0a0 │ │ │ │ + ldrbeq fp, [r0], #-1184 @ 0xfffffb60 │ │ │ │ + strteq r1, [r0], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 301ac <__cxa_atexit@plt+0x22f74> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #8] @ 301b0 <__cxa_atexit@plt+0x22f78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ - ldreq pc, [pc], #-3892 @ 301b4 <__cxa_atexit@plt+0x22f7c> │ │ │ │ - ldrbeq sl, [r0], #-1156 @ 0xfffffb7c │ │ │ │ - strteq r0, [r0], #-2452 @ 0xfffff66c │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ + strteq r0, [r0], #-3892 @ 0xfffff0cc │ │ │ │ + ldrbeq fp, [r0], #-1140 @ 0xfffffb8c │ │ │ │ + strteq r1, [r0], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30200 <__cxa_atexit@plt+0x22fc8> │ │ │ │ ldr r2, [pc, #52] @ 30208 <__cxa_atexit@plt+0x22fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 301f4 <__cxa_atexit@plt+0x22fbc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ - b ba9e34 <__cxa_atexit@plt+0xb9cbfc> │ │ │ │ + b 17d8b00 <__cxa_atexit@plt+0x17cb8c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r0, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ + strteq r1, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b ba9e34 <__cxa_atexit@plt+0xb9cbfc> │ │ │ │ - strteq r0, [r0], #-2344 @ 0xfffff6d8 │ │ │ │ + b 17d8b00 <__cxa_atexit@plt+0x17cb8c8> │ │ │ │ + strteq r1, [r0], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30298 <__cxa_atexit@plt+0x23060> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35869,32 +35869,32 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvnseq r9, #62 @ 0x3e │ │ │ │ - ldrbeq sl, [r0], #-800 @ 0xfffffce0 │ │ │ │ - ldreq pc, [pc], #-3404 @ 302cc <__cxa_atexit@plt+0x23094> │ │ │ │ + mvnseq r9, #-33554432 @ 0xfe000000 │ │ │ │ + ldrbeq fp, [r0], #-784 @ 0xfffffcf0 │ │ │ │ + strteq r0, [r0], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 302fc <__cxa_atexit@plt+0x230c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ - ldrbeq sl, [r0], #-704 @ 0xfffffd40 │ │ │ │ - ldreq pc, [pc], #-3344 @ 30308 <__cxa_atexit@plt+0x230d0> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldrbeq fp, [r0], #-688 @ 0xfffffd50 │ │ │ │ + strteq r0, [r0], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3036c <__cxa_atexit@plt+0x23134> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35922,23 +35922,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r8, #364 @ 0x16c │ │ │ │ - ldrbeq sl, [r0], #-588 @ 0xfffffdb4 │ │ │ │ - ldreq pc, [pc], #-3192 @ 303a0 <__cxa_atexit@plt+0x23168> │ │ │ │ + mvnseq r9, #452984832 @ 0x1b000000 │ │ │ │ + ldrbeq fp, [r0], #-572 @ 0xfffffdc4 │ │ │ │ + strteq r0, [r0], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ - strteq r0, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ + strteq r1, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304a4 <__cxa_atexit@plt+0x2326c> │ │ │ │ ldr r2, [pc, #248] @ 304cc <__cxa_atexit@plt+0x23294> │ │ │ │ @@ -35990,33 +35990,33 @@ │ │ │ │ ldr r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 304d0 <__cxa_atexit@plt+0x23298> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq pc, [pc], #-3104 @ 304e0 <__cxa_atexit@plt+0x232a8> │ │ │ │ - ldreq pc, [pc], #-3092 @ 304e4 <__cxa_atexit@plt+0x232ac> │ │ │ │ + strteq r0, [r0], #-3104 @ 0xfffff3e0 │ │ │ │ + strteq r0, [r0], #-3092 @ 0xfffff3ec │ │ │ │ @ instruction: 0xffffe0c8 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - strteq r0, [r0], #-2040 @ 0xfffff808 │ │ │ │ + strteq r1, [r0], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 30520 <__cxa_atexit@plt+0x232e8> │ │ │ │ ldr r3, [pc, #124] @ 30584 <__cxa_atexit@plt+0x2334c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -36038,38 +36038,38 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r6, [pc, #20] @ 30580 <__cxa_atexit@plt+0x23348> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq pc, [pc], #-2892 @ 30590 <__cxa_atexit@plt+0x23358> │ │ │ │ - ldreq pc, [pc], #-2880 @ 30594 <__cxa_atexit@plt+0x2335c> │ │ │ │ + strteq r0, [r0], #-2892 @ 0xfffff4b4 │ │ │ │ + strteq r0, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ @ instruction: 0xffffe008 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strteq r0, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ + strteq r1, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 305b8 <__cxa_atexit@plt+0x23380> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 18dfeec <__cxa_atexit@plt+0x18d2cb4> │ │ │ │ + b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strteq r0, [r0], #-1796 @ 0xfffff8fc │ │ │ │ + strteq r1, [r0], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #172] @ 30680 <__cxa_atexit@plt+0x23448> │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -36091,40 +36091,40 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r8, [pc, #100] @ 30694 <__cxa_atexit@plt+0x2345c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 30684 <__cxa_atexit@plt+0x2344c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #40] @ 30688 <__cxa_atexit@plt+0x23450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r6, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ + b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrbeq r9, [r0], #-4080 @ 0xfffff010 │ │ │ │ + ldrbeq sl, [r0], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - ldrbeq r9, [r0], #-4016 @ 0xfffff050 │ │ │ │ - strteq r0, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ + ldrbeq sl, [r0], #-4000 @ 0xfffff060 │ │ │ │ + strteq r1, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 306f0 <__cxa_atexit@plt+0x234b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -36137,83 +36137,83 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [pc, #72] @ 30734 <__cxa_atexit@plt+0x234fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r7, [pc, #44] @ 30724 <__cxa_atexit@plt+0x234ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #32] @ 30728 <__cxa_atexit@plt+0x234f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r6, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ + b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrbeq r9, [r0], #-3912 @ 0xfffff0b8 │ │ │ │ + ldrbeq sl, [r0], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - ldrbeq r9, [r0], #-3828 @ 0xfffff10c │ │ │ │ - strteq r0, [r0], #-1416 @ 0xfffffa78 │ │ │ │ + ldrbeq sl, [r0], #-3812 @ 0xfffff11c │ │ │ │ + strteq r1, [r0], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 30768 <__cxa_atexit@plt+0x23530> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #16] @ 3076c <__cxa_atexit@plt+0x23534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r3, #3] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ + b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq r9, [r0], #-3828 @ 0xfffff10c │ │ │ │ - strteq r0, [r0], #-1360 @ 0xfffffab0 │ │ │ │ + ldrbeq sl, [r0], #-3812 @ 0xfffff11c │ │ │ │ + strteq r1, [r0], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, #24] @ 307a0 <__cxa_atexit@plt+0x23568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 30798 <__cxa_atexit@plt+0x23560> │ │ │ │ b 307b0 <__cxa_atexit@plt+0x23578> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r0, [r0], #-1308 @ 0xfffffae4 │ │ │ │ + strteq r1, [r0], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #184] @ 30870 <__cxa_atexit@plt+0x23638> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 30800 <__cxa_atexit@plt+0x235c8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 30810 <__cxa_atexit@plt+0x235d8> │ │ │ │ - bl 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + bl 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ cmp r0, #0 │ │ │ │ beq 30808 <__cxa_atexit@plt+0x235d0> │ │ │ │ ldr r3, [pc, #144] @ 30878 <__cxa_atexit@plt+0x23640> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #136] @ 3087c <__cxa_atexit@plt+0x23644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ + b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ bl c1ac │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -36226,45 +36226,45 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r6, [pc, #24] @ 30874 <__cxa_atexit@plt+0x2363c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldrbeq r9, [r0], #-3680 @ 0xfffff1a0 │ │ │ │ + ldrbeq sl, [r0], #-3664 @ 0xfffff1b0 │ │ │ │ @ instruction: 0xffffdd18 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - strteq r0, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ + strteq r1, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 308d4 <__cxa_atexit@plt+0x2369c> │ │ │ │ - bl 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + bl 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ cmp r0, #0 │ │ │ │ beq 308cc <__cxa_atexit@plt+0x23694> │ │ │ │ ldr r3, [pc, #132] @ 30938 <__cxa_atexit@plt+0x23700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #124] @ 3093c <__cxa_atexit@plt+0x23704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ + b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ mov r0, r8 │ │ │ │ bl c1ac │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 30918 <__cxa_atexit@plt+0x236e0> │ │ │ │ @@ -36275,28 +36275,28 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r6, [pc, #20] @ 30934 <__cxa_atexit@plt+0x236fc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq r9, [r0], #-3476 @ 0xfffff26c │ │ │ │ + ldrbeq sl, [r0], #-3460 @ 0xfffff27c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strteq r0, [r0], #-860 @ 0xfffffca4 │ │ │ │ + strteq r1, [r0], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36307,25 +36307,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r3, [pc, #24] @ 309b8 <__cxa_atexit@plt+0x23780> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffdbd0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strteq r0, [r0], #-744 @ 0xfffffd18 │ │ │ │ + strteq r1, [r0], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36336,25 +36336,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r3, [pc, #24] @ 30a2c <__cxa_atexit@plt+0x237f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffdb5c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strteq r0, [r0], #-628 @ 0xfffffd8c │ │ │ │ + strteq r1, [r0], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 30a88 <__cxa_atexit@plt+0x23850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 30a8c <__cxa_atexit@plt+0x23854> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 30a90 <__cxa_atexit@plt+0x23858> │ │ │ │ @@ -36367,22 +36367,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 30a98 <__cxa_atexit@plt+0x23860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 30a9c <__cxa_atexit@plt+0x23864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ - b 9e752c <__cxa_atexit@plt+0x9da2f4> │ │ │ │ - ldreq pc, [pc], #-1592 @ 30a90 <__cxa_atexit@plt+0x23858> │ │ │ │ - ldreq pc, [pc], #-1624 @ 30a94 <__cxa_atexit@plt+0x2385c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r9, [r0], #-3052 @ 0xfffff414 │ │ │ │ - ldrbeq r9, [r0], #-3036 @ 0xfffff424 │ │ │ │ - ldrbeq r9, [r0], #-2996 @ 0xfffff44c │ │ │ │ - strteq r0, [r0], #-500 @ 0xfffffe0c │ │ │ │ + b 18e552c <__cxa_atexit@plt+0x18d82f4> │ │ │ │ + strteq r0, [r0], #-1592 @ 0xfffff9c8 │ │ │ │ + strteq r0, [r0], #-1624 @ 0xfffff9a8 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrbeq sl, [r0], #-3036 @ 0xfffff424 │ │ │ │ + ldrbeq sl, [r0], #-3020 @ 0xfffff434 │ │ │ │ + ldrbeq sl, [r0], #-2980 @ 0xfffff45c │ │ │ │ + strteq r1, [r0], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30b20 <__cxa_atexit@plt+0x238e8> │ │ │ │ @@ -36411,15 +36411,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffde6c │ │ │ │ - strteq r0, [r0], #-208 @ 0xffffff30 │ │ │ │ + strteq r1, [r0], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 30b8c <__cxa_atexit@plt+0x23954> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -36432,15 +36432,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [pc, #132] @ 30c0c <__cxa_atexit@plt+0x239d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 30be0 <__cxa_atexit@plt+0x239a8> │ │ │ │ ldr r3, [pc, #88] @ 30bfc <__cxa_atexit@plt+0x239c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 30c00 <__cxa_atexit@plt+0x239c8> │ │ │ │ @@ -36450,31 +36450,31 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r0, r6, #6 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b b9d480 <__cxa_atexit@plt+0xb90248> │ │ │ │ + b 17cc14c <__cxa_atexit@plt+0x17bef14> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r3, [pc, #16] @ 30bf8 <__cxa_atexit@plt+0x239c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff024 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ - ldrbeq r9, [r0], #-2648 @ 0xfffff5a8 │ │ │ │ - ldreq pc, [pc], #-4064 @ 30c18 <__cxa_atexit@plt+0x239e0> │ │ │ │ + ldrbeq sl, [r0], #-2632 @ 0xfffff5b8 │ │ │ │ + strteq r0, [r0], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30c68 <__cxa_atexit@plt+0x23a30> │ │ │ │ @@ -36487,25 +36487,25 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b b9d480 <__cxa_atexit@plt+0xb90248> │ │ │ │ + b 17cc14c <__cxa_atexit@plt+0x17bef14> │ │ │ │ ldr r3, [pc, #24] @ 30c88 <__cxa_atexit@plt+0x23a50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffef90 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [pc], #-3940 @ 30c94 <__cxa_atexit@plt+0x23a5c> │ │ │ │ + strteq r0, [r0], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30ce4 <__cxa_atexit@plt+0x23aac> │ │ │ │ @@ -36518,36 +36518,36 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b b9d480 <__cxa_atexit@plt+0xb90248> │ │ │ │ + b 17cc14c <__cxa_atexit@plt+0x17bef14> │ │ │ │ ldr r3, [pc, #24] @ 30d04 <__cxa_atexit@plt+0x23acc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffef14 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq pc, [pc], #-3636 @ 30d10 <__cxa_atexit@plt+0x23ad8> │ │ │ │ + strteq r0, [r0], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 30d30 <__cxa_atexit@plt+0x23af8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ - ldrbeq r9, [r0], #-2648 @ 0xfffff5a8 │ │ │ │ - ldreq pc, [pc], #-4072 @ 30d3c <__cxa_atexit@plt+0x23b04> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + ldrbeq sl, [r0], #-2632 @ 0xfffff5b8 │ │ │ │ + strteq r0, [r0], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #52 @ 0x34 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 30dbc <__cxa_atexit@plt+0x23b84> │ │ │ │ @@ -36572,25 +36572,25 @@ │ │ │ │ stmib r5, {r0, r9, sl} │ │ │ │ str r2, [r5, #16] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + b 401494 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd6b8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq pc, [pc], #-3904 @ 30de8 <__cxa_atexit@plt+0x23bb0> │ │ │ │ + strteq r0, [r0], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 30e48 <__cxa_atexit@plt+0x23c10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -36603,67 +36603,67 @@ │ │ │ │ ldr r3, [pc, #48] @ 30e50 <__cxa_atexit@plt+0x23c18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #44] @ 30e54 <__cxa_atexit@plt+0x23c1c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #36] @ 30e58 <__cxa_atexit@plt+0x23c20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r3, [pc, #12] @ 30e4c <__cxa_atexit@plt+0x23c14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ + b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq pc, [pc], #-460 @ 30e5c <__cxa_atexit@plt+0x23c24> │ │ │ │ - ldrbeq r9, [r0], #-1964 @ 0xfffff854 │ │ │ │ - ldreq pc, [pc], #-3780 @ 30e64 <__cxa_atexit@plt+0x23c2c> │ │ │ │ + strteq r0, [r0], #-460 @ 0xfffffe34 │ │ │ │ + ldrbeq sl, [r0], #-1948 @ 0xfffff864 │ │ │ │ + strteq r0, [r0], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30e94 <__cxa_atexit@plt+0x23c5c> │ │ │ │ ldr r3, [pc, #44] @ 30ea8 <__cxa_atexit@plt+0x23c70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 30eac <__cxa_atexit@plt+0x23c74> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #32] @ 30eb0 <__cxa_atexit@plt+0x23c78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r3, [pc, #8] @ 30ea4 <__cxa_atexit@plt+0x23c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ + b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [pc], #-368 @ 30eb4 <__cxa_atexit@plt+0x23c7c> │ │ │ │ - ldrbeq r9, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ - ldreq pc, [pc], #-3676 @ 30ebc <__cxa_atexit@plt+0x23c84> │ │ │ │ + strteq r0, [r0], #-368 @ 0xfffffe90 │ │ │ │ + ldrbeq sl, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ + strteq r0, [r0], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 30ed0 <__cxa_atexit@plt+0x23c98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ + b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [pc], #-3628 @ 30edc <__cxa_atexit@plt+0x23ca4> │ │ │ │ + strteq r0, [r0], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 30efc <__cxa_atexit@plt+0x23cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 30f00 <__cxa_atexit@plt+0x23cc8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1c8373c <__cxa_atexit@plt+0x1c76504> │ │ │ │ + b 40150c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [pc], #-276 @ 30f08 <__cxa_atexit@plt+0x23cd0> │ │ │ │ - ldreq pc, [pc], #-3564 @ 30f0c <__cxa_atexit@plt+0x23cd4> │ │ │ │ + strteq r0, [r0], #-276 @ 0xfffffeec │ │ │ │ + strteq r0, [r0], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2], #-4 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -36705,30 +36705,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #64] @ 31000 <__cxa_atexit@plt+0x23dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 9e752c <__cxa_atexit@plt+0x9da2f4> │ │ │ │ + b 18e552c <__cxa_atexit@plt+0x18d82f4> │ │ │ │ ldr r3, [pc, #44] @ 31004 <__cxa_atexit@plt+0x23dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r3, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff464 │ │ │ │ - ldreq pc, [pc], #-168 @ 30ff8 <__cxa_atexit@plt+0x23dc0> │ │ │ │ - ldrbeq r9, [r0], #-1720 @ 0xfffff948 │ │ │ │ + strteq r0, [r0], #-168 @ 0xffffff58 │ │ │ │ + ldrbeq sl, [r0], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldrbeq r9, [r0], #-1688 @ 0xfffff968 │ │ │ │ - ldrbeq r9, [r0], #-1968 @ 0xfffff850 │ │ │ │ + ldrbeq sl, [r0], #-1672 @ 0xfffff978 │ │ │ │ + ldrbeq sl, [r0], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq pc, [pc], #-3304 @ 31010 <__cxa_atexit@plt+0x23dd8> │ │ │ │ + strteq r0, [r0], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36770,30 +36770,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #64] @ 31104 <__cxa_atexit@plt+0x23ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 9e752c <__cxa_atexit@plt+0x9da2f4> │ │ │ │ + b 18e552c <__cxa_atexit@plt+0x18d82f4> │ │ │ │ ldr r0, [pc, #44] @ 31108 <__cxa_atexit@plt+0x23ed0> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r7, lr │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - ldrbeq r9, [r0], #-1476 @ 0xfffffa3c │ │ │ │ + ldrbeq sl, [r0], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq lr, [pc], #-3964 @ 31104 <__cxa_atexit@plt+0x23ecc> │ │ │ │ - ldrbeq r9, [r0], #-1428 @ 0xfffffa6c │ │ │ │ - ldrbeq r9, [r0], #-1708 @ 0xfffff954 │ │ │ │ + ldreq pc, [pc], #-3964 @ 31104 <__cxa_atexit@plt+0x23ecc> │ │ │ │ + ldrbeq sl, [r0], #-1412 @ 0xfffffa7c │ │ │ │ + ldrbeq sl, [r0], #-1692 @ 0xfffff964 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - ldreq pc, [pc], #-3044 @ 31114 <__cxa_atexit@plt+0x23edc> │ │ │ │ + strteq r0, [r0], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36835,30 +36835,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #64] @ 31208 <__cxa_atexit@plt+0x23fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #39 @ 0x27 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 9e752c <__cxa_atexit@plt+0x9da2f4> │ │ │ │ + b 18e552c <__cxa_atexit@plt+0x18d82f4> │ │ │ │ ldr r0, [pc, #44] @ 3120c <__cxa_atexit@plt+0x23fd4> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r7, lr │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff284 │ │ │ │ - ldrbeq r9, [r0], #-1216 @ 0xfffffb40 │ │ │ │ + ldrbeq sl, [r0], #-1200 @ 0xfffffb50 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq lr, [pc], #-3704 @ 31208 <__cxa_atexit@plt+0x23fd0> │ │ │ │ - ldrbeq r9, [r0], #-1168 @ 0xfffffb70 │ │ │ │ - ldrbeq r9, [r0], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq pc, [pc], #-3704 @ 31208 <__cxa_atexit@plt+0x23fd0> │ │ │ │ + ldrbeq sl, [r0], #-1152 @ 0xfffffb80 │ │ │ │ + ldrbeq sl, [r0], #-1432 @ 0xfffffa68 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldreq pc, [pc], #-2844 @ 31218 <__cxa_atexit@plt+0x23fe0> │ │ │ │ + strteq r0, [r0], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -36887,30 +36887,30 @@ │ │ │ │ stm lr, {r2, r9, sl, ip} │ │ │ │ str fp, [r3, #32] │ │ │ │ ldr r4, [pc, #52] @ 312cc <__cxa_atexit@plt+0x24094> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add sl, r4, #2 │ │ │ │ sub r9, r6, #31 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b 199fd9c <__cxa_atexit@plt+0x1992b64> │ │ │ │ + b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ mov r6, r3 │ │ │ │ b 312b8 <__cxa_atexit@plt+0x24080> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - ldrbeq r9, [r0], #-1096 @ 0xfffffbb8 │ │ │ │ + ldrbeq sl, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [pc], #-2636 @ 312e8 <__cxa_atexit@plt+0x240b0> │ │ │ │ + strteq r0, [r0], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 31398 <__cxa_atexit@plt+0x24160> │ │ │ │ ldr r3, [pc, #188] @ 313c0 <__cxa_atexit@plt+0x24188> │ │ │ │ @@ -36947,38 +36947,38 @@ │ │ │ │ ldr r6, [pc, #76] @ 313cc <__cxa_atexit@plt+0x24194> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ sub r9, r3, #31 │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 199fd9c <__cxa_atexit@plt+0x1992b64> │ │ │ │ + b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 313b0 <__cxa_atexit@plt+0x24178> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - ldrbeq r9, [r0], #-864 @ 0xfffffca0 │ │ │ │ + ldrbeq sl, [r0], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 313ec <__cxa_atexit@plt+0x241b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [r0], #-496 @ 0xfffffe10 │ │ │ │ - ldreq pc, [pc], #-2460 @ 313f8 <__cxa_atexit@plt+0x241c0> │ │ │ │ + ldrbeq sl, [r0], #-480 @ 0xfffffe20 │ │ │ │ + strteq r0, [r0], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31468 <__cxa_atexit@plt+0x24230> │ │ │ │ ldr lr, [pc, #92] @ 31470 <__cxa_atexit@plt+0x24238> │ │ │ │ @@ -36999,126 +36999,126 @@ │ │ │ │ str r2, [r5, #20] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r9, [r5, #12] │ │ │ │ stmib r5, {r3, sl} │ │ │ │ ldr r7, [pc, #20] @ 31474 <__cxa_atexit@plt+0x2423c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ + b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrbeq r9, [r0], #-308 @ 0xfffffecc │ │ │ │ - ldreq pc, [pc], #-2328 @ 31480 <__cxa_atexit@plt+0x24248> │ │ │ │ + ldrbeq sl, [r0], #-292 @ 0xfffffedc │ │ │ │ + strteq r0, [r0], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 314ac <__cxa_atexit@plt+0x24274> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 314b0 <__cxa_atexit@plt+0x24278> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 314b4 <__cxa_atexit@plt+0x2427c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq lr, [pc], #-3444 @ 314b8 <__cxa_atexit@plt+0x24280> │ │ │ │ - ldrbeq r9, [r0], #-260 @ 0xfffffefc │ │ │ │ - ldreq pc, [pc], #-2264 @ 314c0 <__cxa_atexit@plt+0x24288> │ │ │ │ + ldreq pc, [pc], #-3444 @ 314b8 <__cxa_atexit@plt+0x24280> │ │ │ │ + ldrbeq sl, [r0], #-244 @ 0xffffff0c │ │ │ │ + strteq r0, [r0], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 31500 <__cxa_atexit@plt+0x242c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 314f8 <__cxa_atexit@plt+0x242c0> │ │ │ │ ldr r3, [pc, #36] @ 31504 <__cxa_atexit@plt+0x242cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 31508 <__cxa_atexit@plt+0x242d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1c8c960 <__cxa_atexit@plt+0x1c7f728> │ │ │ │ + b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrbeq r9, [r0], #-168 @ 0xffffff58 │ │ │ │ - ldreq pc, [pc], #-2180 @ 31514 <__cxa_atexit@plt+0x242dc> │ │ │ │ + ldrbeq sl, [r0], #-152 @ 0xffffff68 │ │ │ │ + strteq r0, [r0], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 31538 <__cxa_atexit@plt+0x24300> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3153c <__cxa_atexit@plt+0x24304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1c8c960 <__cxa_atexit@plt+0x1c7f728> │ │ │ │ + b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r9, [r0], #-104 @ 0xffffff98 │ │ │ │ - ldreq pc, [pc], #-2128 @ 31548 <__cxa_atexit@plt+0x24310> │ │ │ │ + ldrbeq sl, [r0], #-88 @ 0xffffffa8 │ │ │ │ + strteq r0, [r0], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 31570 <__cxa_atexit@plt+0x24338> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #24] @ 31574 <__cxa_atexit@plt+0x2433c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 31578 <__cxa_atexit@plt+0x24340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq lr, [pc], #-3244 @ 3157c <__cxa_atexit@plt+0x24344> │ │ │ │ - ldrbeq r9, [r0], #-64 @ 0xffffffc0 │ │ │ │ - ldreq pc, [pc], #-2052 @ 31584 <__cxa_atexit@plt+0x2434c> │ │ │ │ + ldreq pc, [pc], #-3244 @ 3157c <__cxa_atexit@plt+0x24344> │ │ │ │ + ldrbeq sl, [r0], #-48 @ 0xffffffd0 │ │ │ │ + strteq r0, [r0], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3159c <__cxa_atexit@plt+0x24364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c96340 <__cxa_atexit@plt+0x1c89108> │ │ │ │ + b 401514 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq pc, [pc], #-2000 @ 315a8 <__cxa_atexit@plt+0x24370> │ │ │ │ + strteq r0, [r0], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 315e8 <__cxa_atexit@plt+0x243b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 315e0 <__cxa_atexit@plt+0x243a8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 315ec <__cxa_atexit@plt+0x243b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq pc, [pc], #-1920 @ 315f8 <__cxa_atexit@plt+0x243c0> │ │ │ │ + strteq r0, [r0], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 3161c <__cxa_atexit@plt+0x243e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq pc, [pc], #-1872 @ 31628 <__cxa_atexit@plt+0x243f0> │ │ │ │ + strteq r0, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 31674 <__cxa_atexit@plt+0x2443c> │ │ │ │ @@ -37130,36 +37130,36 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffcbc8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [pc], #-1740 @ 31690 <__cxa_atexit@plt+0x24458> │ │ │ │ + strteq r0, [r0], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 316c0 <__cxa_atexit@plt+0x24488> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ beq 316b8 <__cxa_atexit@plt+0x24480> │ │ │ │ b 316d0 <__cxa_atexit@plt+0x24498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [pc], #-1680 @ 316cc <__cxa_atexit@plt+0x24494> │ │ │ │ + strteq r0, [r0], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 317f4 <__cxa_atexit@plt+0x245bc> │ │ │ │ @@ -37219,15 +37219,15 @@ │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [pc, #88] @ 31820 <__cxa_atexit@plt+0x245e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 912b94 <__cxa_atexit@plt+0x90595c> │ │ │ │ + b 9f5aa0 <__cxa_atexit@plt+0x9e8868> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -37238,16 +37238,16 @@ │ │ │ │ @ instruction: 0xffffcb88 │ │ │ │ @ instruction: 0xffffcc30 │ │ │ │ @ instruction: 0xffffcbdc │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffcc08 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldrbeq r8, [r0], #-3712 @ 0xfffff180 │ │ │ │ - ldreq pc, [pc], #-1312 @ 3182c <__cxa_atexit@plt+0x245f4> │ │ │ │ + ldrbeq r9, [r0], #-3696 @ 0xfffff190 │ │ │ │ + strteq r0, [r0], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #84] @ 31890 <__cxa_atexit@plt+0x24658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ @@ -37263,21 +37263,21 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [pc, #36] @ 31898 <__cxa_atexit@plt+0x24660> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 912b94 <__cxa_atexit@plt+0x90595c> │ │ │ │ + b 9f5aa0 <__cxa_atexit@plt+0x9e8868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq r8, [r0], #-3540 @ 0xfffff22c │ │ │ │ - ldreq pc, [pc], #-1192 @ 318a4 <__cxa_atexit@plt+0x2466c> │ │ │ │ + ldrbeq r9, [r0], #-3524 @ 0xfffff23c │ │ │ │ + strteq r0, [r0], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 318e4 <__cxa_atexit@plt+0x246ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -37286,31 +37286,31 @@ │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #24] @ 318e8 <__cxa_atexit@plt+0x246b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 912b94 <__cxa_atexit@plt+0x90595c> │ │ │ │ + b 9f5aa0 <__cxa_atexit@plt+0x9e8868> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq r8, [r0], #-3448 @ 0xfffff288 │ │ │ │ - ldreq pc, [pc], #-1092 @ 318f4 <__cxa_atexit@plt+0x246bc> │ │ │ │ + ldrbeq r9, [r0], #-3432 @ 0xfffff298 │ │ │ │ + strteq r0, [r0], #-1092 @ 0xfffffbbc │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3191c <__cxa_atexit@plt+0x246e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 31914 <__cxa_atexit@plt+0x246dc> │ │ │ │ b 3192c <__cxa_atexit@plt+0x246f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq pc, [pc], #-1040 @ 31928 <__cxa_atexit@plt+0x246f0> │ │ │ │ + strteq r0, [r0], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r4, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 31a18 <__cxa_atexit@plt+0x247e0> │ │ │ │ @@ -37355,15 +37355,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #72] @ 31a34 <__cxa_atexit@plt+0x247fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 199fd9c <__cxa_atexit@plt+0x1992b64> │ │ │ │ + b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r7, r9 │ │ │ │ @@ -37371,45 +37371,45 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrbeq r8, [r0], #-3316 @ 0xfffff30c │ │ │ │ - ldreq pc, [pc], #-760 @ 31a40 <__cxa_atexit@plt+0x24808> │ │ │ │ + ldrbeq r9, [r0], #-3300 @ 0xfffff31c │ │ │ │ + strteq r0, [r0], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 31a78 <__cxa_atexit@plt+0x24840> │ │ │ │ ldr r2, [pc, #36] @ 31a84 <__cxa_atexit@plt+0x2484c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [pc, #24] @ 31a88 <__cxa_atexit@plt+0x24850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 199fd9c <__cxa_atexit@plt+0x1992b64> │ │ │ │ + b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ add r5, r3, #12 │ │ │ │ mov r7, r9 │ │ │ │ b 312f0 <__cxa_atexit@plt+0x240b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r8, [r0], #-3184 @ 0xfffff390 │ │ │ │ + ldrbeq r9, [r0], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 31aa8 <__cxa_atexit@plt+0x24870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [r0], #-2868 @ 0xfffff4cc │ │ │ │ - ldreq pc, [pc], #-1624 @ 31ab4 <__cxa_atexit@plt+0x2487c> │ │ │ │ + ldrbeq r9, [r0], #-2852 @ 0xfffff4dc │ │ │ │ + strteq r0, [r0], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 31b68 <__cxa_atexit@plt+0x24930> │ │ │ │ @@ -37447,15 +37447,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #112] @ 31bc8 <__cxa_atexit@plt+0x24990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, lr │ │ │ │ - b 9e8b78 <__cxa_atexit@plt+0x9db940> │ │ │ │ + b 18e6b78 <__cxa_atexit@plt+0x18d9940> │ │ │ │ mov r6, r3 │ │ │ │ b 31b78 <__cxa_atexit@plt+0x24940> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #52] @ 31bb4 <__cxa_atexit@plt+0x2497c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37465,23 +37465,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 31bb0 <__cxa_atexit@plt+0x24978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r2 │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbeq r8, [r0], #-3212 @ 0xfffff374 │ │ │ │ - ldreq lr, [pc], #-1992 @ 31bb8 <__cxa_atexit@plt+0x24980> │ │ │ │ - ldreq pc, [pc], #-1440 @ 31bbc <__cxa_atexit@plt+0x24984> │ │ │ │ + ldrbeq r9, [r0], #-3196 @ 0xfffff384 │ │ │ │ + ldreq pc, [pc], #-1992 @ 31bb8 <__cxa_atexit@plt+0x24980> │ │ │ │ + strteq r0, [r0], #-1440 @ 0xfffffa60 │ │ │ │ @ instruction: 0xfffed248 │ │ │ │ @ instruction: 0xfffed308 │ │ │ │ - ldrbeq r8, [r0], #-2836 @ 0xfffff4ec │ │ │ │ - ldrbeq r8, [r0], #-2816 @ 0xfffff500 │ │ │ │ - ldrbeq r8, [r0], #-2776 @ 0xfffff528 │ │ │ │ - ldreq pc, [pc], #-1340 @ 31bd4 <__cxa_atexit@plt+0x2499c> │ │ │ │ + ldrbeq r9, [r0], #-2820 @ 0xfffff4fc │ │ │ │ + ldrbeq r9, [r0], #-2800 @ 0xfffff510 │ │ │ │ + ldrbeq r9, [r0], #-2760 @ 0xfffff538 │ │ │ │ + strteq r0, [r0], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 31c80 <__cxa_atexit@plt+0x24a48> │ │ │ │ str r7, [r5] │ │ │ │ @@ -37517,43 +37517,43 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #120] @ 31ce8 <__cxa_atexit@plt+0x24ab0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 9e8b78 <__cxa_atexit@plt+0x9db940> │ │ │ │ + b 18e6b78 <__cxa_atexit@plt+0x18d9940> │ │ │ │ ldr r7, [pc, #76] @ 31cd4 <__cxa_atexit@plt+0x24a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #52] @ 31cd0 <__cxa_atexit@plt+0x24a98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 31ccc <__cxa_atexit@plt+0x24a94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - ldrbeq r8, [r0], #-2920 @ 0xfffff498 │ │ │ │ - ldreq lr, [pc], #-1700 @ 31cd4 <__cxa_atexit@plt+0x24a9c> │ │ │ │ + ldrbeq r9, [r0], #-2904 @ 0xfffff4a8 │ │ │ │ + ldreq pc, [pc], #-1700 @ 31cd4 <__cxa_atexit@plt+0x24a9c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq sp, [pc], #-3988 @ 31cdc <__cxa_atexit@plt+0x24aa4> │ │ │ │ + ldreq lr, [pc], #-3988 @ 31cdc <__cxa_atexit@plt+0x24aa4> │ │ │ │ @ instruction: 0xfffed12c │ │ │ │ @ instruction: 0xfffed1ec │ │ │ │ - ldrbeq r8, [r0], #-2552 @ 0xfffff608 │ │ │ │ - ldrbeq r8, [r0], #-2536 @ 0xfffff618 │ │ │ │ - ldrbeq r8, [r0], #-2496 @ 0xfffff640 │ │ │ │ - ldreq pc, [pc], #-1036 @ 31cf4 <__cxa_atexit@plt+0x24abc> │ │ │ │ + ldrbeq r9, [r0], #-2536 @ 0xfffff618 │ │ │ │ + ldrbeq r9, [r0], #-2520 @ 0xfffff628 │ │ │ │ + ldrbeq r9, [r0], #-2480 @ 0xfffff650 │ │ │ │ + strteq r0, [r0], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -37586,73 +37586,73 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #96] @ 31de4 <__cxa_atexit@plt+0x24bac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 9e8b78 <__cxa_atexit@plt+0x9db940> │ │ │ │ + b 18e6b78 <__cxa_atexit@plt+0x18d9940> │ │ │ │ ldr r3, [pc, #52] @ 31dd0 <__cxa_atexit@plt+0x24b98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 31dcc <__cxa_atexit@plt+0x24b94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrbeq r8, [r0], #-2644 @ 0xfffff5ac │ │ │ │ - ldreq lr, [pc], #-1444 @ 31dd4 <__cxa_atexit@plt+0x24b9c> │ │ │ │ + ldrbeq r9, [r0], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq pc, [pc], #-1444 @ 31dd4 <__cxa_atexit@plt+0x24b9c> │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffed018 │ │ │ │ @ instruction: 0xfffed0d8 │ │ │ │ - ldrbeq r8, [r0], #-2276 @ 0xfffff71c │ │ │ │ - ldrbeq r8, [r0], #-2260 @ 0xfffff72c │ │ │ │ - ldrbeq r8, [r0], #-2220 @ 0xfffff754 │ │ │ │ - ldreq pc, [pc], #-764 @ 31df0 <__cxa_atexit@plt+0x24bb8> │ │ │ │ + ldrbeq r9, [r0], #-2260 @ 0xfffff72c │ │ │ │ + ldrbeq r9, [r0], #-2244 @ 0xfffff73c │ │ │ │ + ldrbeq r9, [r0], #-2204 @ 0xfffff764 │ │ │ │ + strteq r0, [r0], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31e20 <__cxa_atexit@plt+0x24be8> │ │ │ │ ldr r3, [pc, #44] @ 31e34 <__cxa_atexit@plt+0x24bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 31e38 <__cxa_atexit@plt+0x24c00> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #32] @ 31e3c <__cxa_atexit@plt+0x24c04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb70c4 <__cxa_atexit@plt+0xba9e8c> │ │ │ │ + b 40134c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r7, [pc, #8] @ 31e30 <__cxa_atexit@plt+0x24bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ - ldreq sp, [pc], #-3692 @ 31e38 <__cxa_atexit@plt+0x24c00> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + ldreq lr, [pc], #-3692 @ 31e38 <__cxa_atexit@plt+0x24c00> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [pc], #-3732 @ 31e40 <__cxa_atexit@plt+0x24c08> │ │ │ │ - ldrbeq r8, [r0], #-1988 @ 0xfffff83c │ │ │ │ - ldreq pc, [pc], #-652 @ 31e48 <__cxa_atexit@plt+0x24c10> │ │ │ │ + ldreq lr, [pc], #-3732 @ 31e40 <__cxa_atexit@plt+0x24c08> │ │ │ │ + ldrbeq r9, [r0], #-1972 @ 0xfffff84c │ │ │ │ + strteq r0, [r0], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 31e6c <__cxa_atexit@plt+0x24c34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 31e70 <__cxa_atexit@plt+0x24c38> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #12] @ 31e74 <__cxa_atexit@plt+0x24c3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 61570 <__cxa_atexit@plt+0x54338> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [pc], #-3672 @ 31e78 <__cxa_atexit@plt+0x24c40> │ │ │ │ - ldrbeq r8, [r0], #-2328 @ 0xfffff6e8 │ │ │ │ - ldreq pc, [pc], #-572 @ 31e80 <__cxa_atexit@plt+0x24c48> │ │ │ │ + ldreq lr, [pc], #-3672 @ 31e78 <__cxa_atexit@plt+0x24c40> │ │ │ │ + ldrbeq r9, [r0], #-2312 @ 0xfffff6f8 │ │ │ │ + strteq r0, [r0], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31ebc <__cxa_atexit@plt+0x24c84> │ │ │ │ ldr r3, [pc, #64] @ 31ed8 <__cxa_atexit@plt+0x24ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -37667,19 +37667,19 @@ │ │ │ │ b 517c8 <__cxa_atexit@plt+0x44590> │ │ │ │ ldr r3, [pc, #16] @ 31ed4 <__cxa_atexit@plt+0x24c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b 67a50 <__cxa_atexit@plt+0x5a818> │ │ │ │ - ldrbeq r8, [r0], #-2240 @ 0xfffff740 │ │ │ │ + ldrbeq r9, [r0], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r8, [r0], #-1784 @ 0xfffff908 │ │ │ │ - ldrbeq r8, [r0], #-1776 @ 0xfffff910 │ │ │ │ - ldreq pc, [pc], #-444 @ 31eec <__cxa_atexit@plt+0x24cb4> │ │ │ │ + ldrbeq r9, [r0], #-1768 @ 0xfffff918 │ │ │ │ + ldrbeq r9, [r0], #-1760 @ 0xfffff920 │ │ │ │ + strteq r0, [r0], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #112] @ 31f6c <__cxa_atexit@plt+0x24d34> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [r2, #-4]! │ │ │ │ @@ -37706,33 +37706,33 @@ │ │ │ │ ldr r7, [pc, #36] @ 31f80 <__cxa_atexit@plt+0x24d48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq lr, [pc], #-1824 @ 31f78 <__cxa_atexit@plt+0x24d40> │ │ │ │ + ldreq pc, [pc], #-1824 @ 31f78 <__cxa_atexit@plt+0x24d40> │ │ │ │ @ instruction: 0xfffed8bc │ │ │ │ - ldrbeq r8, [r0], #-1640 @ 0xfffff998 │ │ │ │ - ldreq lr, [pc], #-1768 @ 31f84 <__cxa_atexit@plt+0x24d4c> │ │ │ │ - ldreq lr, [pc], #-2052 @ 31f88 <__cxa_atexit@plt+0x24d50> │ │ │ │ - ldreq pc, [pc], #-240 @ 31f8c <__cxa_atexit@plt+0x24d54> │ │ │ │ + ldrbeq r9, [r0], #-1624 @ 0xfffff9a8 │ │ │ │ + ldreq pc, [pc], #-1768 @ 31f84 <__cxa_atexit@plt+0x24d4c> │ │ │ │ + ldreq pc, [pc], #-2052 @ 31f88 <__cxa_atexit@plt+0x24d50> │ │ │ │ + strteq r0, [r0], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 31fb0 <__cxa_atexit@plt+0x24d78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 31fb4 <__cxa_atexit@plt+0x24d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #121 @ 0x79 │ │ │ │ - b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ + b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r8, [r0], #-1728 @ 0xfffff940 │ │ │ │ - ldreq pc, [pc], #-188 @ 31fc0 <__cxa_atexit@plt+0x24d88> │ │ │ │ + ldrbeq r9, [r0], #-1712 @ 0xfffff950 │ │ │ │ + strteq r0, [r0], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #184 @ 0xb8 │ │ │ │ cmp r2, ip │ │ │ │ bcc 32184 <__cxa_atexit@plt+0x24f4c> │ │ │ │ @@ -37838,39 +37838,39 @@ │ │ │ │ ldr r6, [pc, #112] @ 321dc <__cxa_atexit@plt+0x24fa4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 9eddb8 <__cxa_atexit@plt+0x9e0b80> │ │ │ │ + b 18ebdb8 <__cxa_atexit@plt+0x18deb80> │ │ │ │ mov r6, #184 @ 0xb8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, ip │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff7684 │ │ │ │ @ instruction: 0xffff9614 │ │ │ │ - ldreq lr, [pc], #-300 @ 321a8 <__cxa_atexit@plt+0x24f70> │ │ │ │ - ldreq lr, [pc], #-232 @ 321ac <__cxa_atexit@plt+0x24f74> │ │ │ │ + ldreq pc, [pc], #-300 @ 321a8 <__cxa_atexit@plt+0x24f70> │ │ │ │ + ldreq pc, [pc], #-232 @ 321ac <__cxa_atexit@plt+0x24f74> │ │ │ │ @ instruction: 0xffff7844 │ │ │ │ - ldrbeq r8, [r0], #-1436 @ 0xfffffa64 │ │ │ │ - ldrbeq r8, [r0], #-1380 @ 0xfffffa9c │ │ │ │ - ldrbeq r8, [r0], #-1796 @ 0xfffff8fc │ │ │ │ + ldrbeq r9, [r0], #-1420 @ 0xfffffa74 │ │ │ │ + ldrbeq r9, [r0], #-1364 @ 0xfffffaac │ │ │ │ + ldrbeq r9, [r0], #-1780 @ 0xfffff90c │ │ │ │ @ instruction: 0xffffc0e0 │ │ │ │ - ldreq lr, [pc], #-88 @ 321c4 <__cxa_atexit@plt+0x24f8c> │ │ │ │ - ldrbeq r8, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq pc, [pc], #-88 @ 321c4 <__cxa_atexit@plt+0x24f8c> │ │ │ │ + ldrbeq r9, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ @ instruction: 0xffffbb8c │ │ │ │ - ldrbeq r8, [r0], #-1668 @ 0xfffff97c │ │ │ │ - ldrbeq r8, [r0], #-1288 @ 0xfffffaf8 │ │ │ │ - ldrbeq r8, [r0], #-1592 @ 0xfffff9c8 │ │ │ │ - ldrbeq r8, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ - ldrbeq r8, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ - ldreq lr, [pc], #-3892 @ 321e8 <__cxa_atexit@plt+0x24fb0> │ │ │ │ + ldrbeq r9, [r0], #-1652 @ 0xfffff98c │ │ │ │ + ldrbeq r9, [r0], #-1272 @ 0xfffffb08 │ │ │ │ + ldrbeq r9, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ + ldrbeq r9, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ + ldrbeq r9, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ + ldreq pc, [pc], #-3892 @ 321e8 <__cxa_atexit@plt+0x24fb0> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 32290 <__cxa_atexit@plt+0x25058> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -37905,15 +37905,15 @@ │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #124] @ 322f8 <__cxa_atexit@plt+0x250c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ sub sl, r2, #3 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 9e8b78 <__cxa_atexit@plt+0x9db940> │ │ │ │ + b 18e6b78 <__cxa_atexit@plt+0x18d9940> │ │ │ │ mov r2, r6 │ │ │ │ b 322a0 <__cxa_atexit@plt+0x25068> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #60] @ 322e4 <__cxa_atexit@plt+0x250ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37925,23 +37925,23 @@ │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - ldrbeq r8, [r0], #-1372 @ 0xfffffaa4 │ │ │ │ - ldreq lr, [pc], #-164 @ 322e8 <__cxa_atexit@plt+0x250b0> │ │ │ │ - ldreq lr, [pc], #-3704 @ 322ec <__cxa_atexit@plt+0x250b4> │ │ │ │ + ldrbeq r9, [r0], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq pc, [pc], #-164 @ 322e8 <__cxa_atexit@plt+0x250b0> │ │ │ │ + ldreq pc, [pc], #-3704 @ 322ec <__cxa_atexit@plt+0x250b4> │ │ │ │ @ instruction: 0xfffecb24 │ │ │ │ @ instruction: 0xfffecbe4 │ │ │ │ - ldrbeq r8, [r0], #-1008 @ 0xfffffc10 │ │ │ │ - ldrbeq r8, [r0], #-988 @ 0xfffffc24 │ │ │ │ - ldrbeq r8, [r0], #-948 @ 0xfffffc4c │ │ │ │ - ldreq sp, [pc], #-4076 @ 32304 <__cxa_atexit@plt+0x250cc> │ │ │ │ + ldrbeq r9, [r0], #-992 @ 0xfffffc20 │ │ │ │ + ldrbeq r9, [r0], #-972 @ 0xfffffc34 │ │ │ │ + ldrbeq r9, [r0], #-932 @ 0xfffffc5c │ │ │ │ + ldreq lr, [pc], #-4076 @ 32304 <__cxa_atexit@plt+0x250cc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32378 <__cxa_atexit@plt+0x25140> │ │ │ │ @@ -37975,22 +37975,22 @@ │ │ │ │ ldr r3, [pc, #20] @ 323a4 <__cxa_atexit@plt+0x2516c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #16] @ 323a8 <__cxa_atexit@plt+0x25170> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc], #-3488 @ 323ac <__cxa_atexit@plt+0x25174> │ │ │ │ - ldreq sp, [pc], #-3932 @ 323b0 <__cxa_atexit@plt+0x25178> │ │ │ │ + ldreq pc, [pc], #-3488 @ 323ac <__cxa_atexit@plt+0x25174> │ │ │ │ + ldreq lr, [pc], #-3932 @ 323b0 <__cxa_atexit@plt+0x25178> │ │ │ │ @ instruction: 0xfffec8a8 │ │ │ │ @ instruction: 0xfffec44c │ │ │ │ - ldreq lr, [pc], #-3564 @ 323bc <__cxa_atexit@plt+0x25184> │ │ │ │ + ldreq pc, [pc], #-3564 @ 323bc <__cxa_atexit@plt+0x25184> │ │ │ │ @ instruction: 0xfffec524 │ │ │ │ - ldrbeq r8, [r0], #-572 @ 0xfffffdc4 │ │ │ │ - ldreq lr, [pc], #-3432 @ 323c8 <__cxa_atexit@plt+0x25190> │ │ │ │ + ldrbeq r9, [r0], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq pc, [pc], #-3432 @ 323c8 <__cxa_atexit@plt+0x25190> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3243c <__cxa_atexit@plt+0x25204> │ │ │ │ @@ -38024,34 +38024,34 @@ │ │ │ │ ldr r3, [pc, #20] @ 32468 <__cxa_atexit@plt+0x25230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #16] @ 3246c <__cxa_atexit@plt+0x25234> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc], #-3292 @ 32470 <__cxa_atexit@plt+0x25238> │ │ │ │ - ldreq sp, [pc], #-3736 @ 32474 <__cxa_atexit@plt+0x2523c> │ │ │ │ + ldreq pc, [pc], #-3292 @ 32470 <__cxa_atexit@plt+0x25238> │ │ │ │ + ldreq lr, [pc], #-3736 @ 32474 <__cxa_atexit@plt+0x2523c> │ │ │ │ @ instruction: 0xfffec7e4 │ │ │ │ @ instruction: 0xfffec388 │ │ │ │ - ldreq lr, [pc], #-3368 @ 32480 <__cxa_atexit@plt+0x25248> │ │ │ │ + ldreq pc, [pc], #-3368 @ 32480 <__cxa_atexit@plt+0x25248> │ │ │ │ @ instruction: 0xfffec460 │ │ │ │ - ldrbeq r8, [r0], #-376 @ 0xfffffe88 │ │ │ │ - mvnseq r8, #104, 4 @ 0x80000006 │ │ │ │ + ldrbeq r9, [r0], #-360 @ 0xfffffe98 │ │ │ │ + mvnseq r8, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #-268435448 @ 0xf0000008 │ │ │ │ + mvnseq r8, #20709376 @ 0x13c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #1342177291 @ 0x5000000b │ │ │ │ + mvnseq r8, #30670848 @ 0x1d40000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -38067,21 +38067,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3252c <__cxa_atexit@plt+0x252f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1aefb30 <__cxa_atexit@plt+0x1ae28f8> │ │ │ │ + b 19870e4 <__cxa_atexit@plt+0x1979eac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [r0], #-148 @ 0xffffff6c │ │ │ │ - ldrbeq r8, [r0], #-464 @ 0xfffffe30 │ │ │ │ + ldrbeq r9, [r0], #-132 @ 0xffffff7c │ │ │ │ + ldrbeq r9, [r0], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32598 <__cxa_atexit@plt+0x25360> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -38107,17 +38107,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 325bc <__cxa_atexit@plt+0x25384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [r0], #-72 @ 0xffffffb8 │ │ │ │ + ldrbeq r9, [r0], #-56 @ 0xffffffc8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq lr, [pc], #-3028 @ 325c4 <__cxa_atexit@plt+0x2538c> │ │ │ │ + ldreq pc, [pc], #-3028 @ 325c4 <__cxa_atexit@plt+0x2538c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32628 <__cxa_atexit@plt+0x253f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -38143,31 +38143,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3264c <__cxa_atexit@plt+0x25414> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r0], #-4024 @ 0xfffff048 │ │ │ │ + ldrbeq r8, [r0], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq lr, [pc], #-2884 @ 32654 <__cxa_atexit@plt+0x2541c> │ │ │ │ + ldreq pc, [pc], #-2884 @ 32654 <__cxa_atexit@plt+0x2541c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32688 <__cxa_atexit@plt+0x25450> │ │ │ │ ldr r2, [pc, #32] @ 32690 <__cxa_atexit@plt+0x25458> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -38205,15 +38205,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3273c <__cxa_atexit@plt+0x25504> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [pc], #-2636 @ 32744 <__cxa_atexit@plt+0x2550c> │ │ │ │ + ldreq pc, [pc], #-2636 @ 32744 <__cxa_atexit@plt+0x2550c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #424] @ 328fc <__cxa_atexit@plt+0x256c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #420] @ 32900 <__cxa_atexit@plt+0x256c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -38318,20 +38318,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - ldrbeq r7, [r0], #-3932 @ 0xfffff0a4 │ │ │ │ + ldrbeq r8, [r0], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - ldreq lr, [pc], #-2216 @ 32910 <__cxa_atexit@plt+0x256d8> │ │ │ │ + ldreq pc, [pc], #-2216 @ 32910 <__cxa_atexit@plt+0x256d8> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrbeq r7, [r0], #-3712 @ 0xfffff180 │ │ │ │ + ldrbeq r8, [r0], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32958 <__cxa_atexit@plt+0x25720> │ │ │ │ ldr r2, [pc, #40] @ 32960 <__cxa_atexit@plt+0x25728> │ │ │ │ @@ -38339,15 +38339,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -38365,15 +38365,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 329bc <__cxa_atexit@plt+0x25784> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - ldreq lr, [pc], #-2004 @ 329c4 <__cxa_atexit@plt+0x2578c> │ │ │ │ + ldreq pc, [pc], #-2004 @ 329c4 <__cxa_atexit@plt+0x2578c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32a00 <__cxa_atexit@plt+0x257c8> │ │ │ │ ldr r2, [pc, #40] @ 32a08 <__cxa_atexit@plt+0x257d0> │ │ │ │ @@ -38381,15 +38381,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -38407,15 +38407,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 32a64 <__cxa_atexit@plt+0x2582c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - ldreq lr, [pc], #-1836 @ 32a6c <__cxa_atexit@plt+0x25834> │ │ │ │ + ldreq pc, [pc], #-1836 @ 32a6c <__cxa_atexit@plt+0x25834> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32ad0 <__cxa_atexit@plt+0x25898> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -38441,17 +38441,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 32af4 <__cxa_atexit@plt+0x258bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r0], #-2832 @ 0xfffff4f0 │ │ │ │ + ldrbeq r8, [r0], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - ldreq lr, [pc], #-1696 @ 32afc <__cxa_atexit@plt+0x258c4> │ │ │ │ + ldreq pc, [pc], #-1696 @ 32afc <__cxa_atexit@plt+0x258c4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32b38 <__cxa_atexit@plt+0x25900> │ │ │ │ ldr r2, [pc, #40] @ 32b40 <__cxa_atexit@plt+0x25908> │ │ │ │ @@ -38459,15 +38459,15 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -38516,17 +38516,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 32c20 <__cxa_atexit@plt+0x259e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r0], #-2532 @ 0xfffff61c │ │ │ │ + ldrbeq r8, [r0], #-2516 @ 0xfffff62c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq lr, [pc], #-1396 @ 32c28 <__cxa_atexit@plt+0x259f0> │ │ │ │ + ldreq pc, [pc], #-1396 @ 32c28 <__cxa_atexit@plt+0x259f0> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32c68 <__cxa_atexit@plt+0x25a30> │ │ │ │ @@ -38542,15 +38542,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 32c80 <__cxa_atexit@plt+0x25a48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [pc], #-1296 @ 32c88 <__cxa_atexit@plt+0x25a50> │ │ │ │ + ldreq pc, [pc], #-1296 @ 32c88 <__cxa_atexit@plt+0x25a50> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ ldr r7, [r1, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -38616,15 +38616,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 32e28 <__cxa_atexit@plt+0x25bf0> │ │ │ │ ldr lr, [pc, #140] @ 32e50 <__cxa_atexit@plt+0x25c18> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -38643,33 +38643,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 32e40 <__cxa_atexit@plt+0x25c08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 32e2c <__cxa_atexit@plt+0x25bf4> │ │ │ │ mov r7, #32 │ │ │ │ b 32e2c <__cxa_atexit@plt+0x25bf4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldrbeq r7, [r0], #-2412 @ 0xfffff694 │ │ │ │ + ldrbeq r8, [r0], #-2396 @ 0xfffff6a4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrbeq r7, [r0], #-2276 @ 0xfffff71c │ │ │ │ + ldrbeq r8, [r0], #-2260 @ 0xfffff72c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrbeq r7, [r0], #-2504 @ 0xfffff638 │ │ │ │ + ldrbeq r8, [r0], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -38687,15 +38687,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 32ec4 <__cxa_atexit@plt+0x25c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - ldreq lr, [pc], #-712 @ 32ecc <__cxa_atexit@plt+0x25c94> │ │ │ │ + ldreq pc, [pc], #-712 @ 32ecc <__cxa_atexit@plt+0x25c94> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -38713,15 +38713,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 32f2c <__cxa_atexit@plt+0x25cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - ldreq lr, [pc], #-608 @ 32f34 <__cxa_atexit@plt+0x25cfc> │ │ │ │ + ldreq pc, [pc], #-608 @ 32f34 <__cxa_atexit@plt+0x25cfc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32f98 <__cxa_atexit@plt+0x25d60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -38747,17 +38747,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 32fbc <__cxa_atexit@plt+0x25d84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r0], #-1608 @ 0xfffff9b8 │ │ │ │ + ldrbeq r8, [r0], #-1592 @ 0xfffff9c8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq lr, [pc], #-476 @ 32fc4 <__cxa_atexit@plt+0x25d8c> │ │ │ │ + ldreq pc, [pc], #-476 @ 32fc4 <__cxa_atexit@plt+0x25d8c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33028 <__cxa_atexit@plt+0x25df0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -38783,31 +38783,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3304c <__cxa_atexit@plt+0x25e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r0], #-1464 @ 0xfffffa48 │ │ │ │ + ldrbeq r8, [r0], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq lr, [pc], #-332 @ 33054 <__cxa_atexit@plt+0x25e1c> │ │ │ │ + ldreq pc, [pc], #-332 @ 33054 <__cxa_atexit@plt+0x25e1c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33088 <__cxa_atexit@plt+0x25e50> │ │ │ │ ldr r2, [pc, #32] @ 33090 <__cxa_atexit@plt+0x25e58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -38845,15 +38845,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3313c <__cxa_atexit@plt+0x25f04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [pc], #-84 @ 33144 <__cxa_atexit@plt+0x25f0c> │ │ │ │ + ldreq pc, [pc], #-84 @ 33144 <__cxa_atexit@plt+0x25f0c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #424] @ 332fc <__cxa_atexit@plt+0x260c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #420] @ 33300 <__cxa_atexit@plt+0x260c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -38958,20 +38958,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - ldrbeq r7, [r0], #-1372 @ 0xfffffaa4 │ │ │ │ + ldrbeq r8, [r0], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - ldreq sp, [pc], #-3760 @ 33310 <__cxa_atexit@plt+0x260d8> │ │ │ │ + ldreq lr, [pc], #-3760 @ 33310 <__cxa_atexit@plt+0x260d8> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrbeq r7, [r0], #-1152 @ 0xfffffb80 │ │ │ │ + ldrbeq r8, [r0], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33358 <__cxa_atexit@plt+0x26120> │ │ │ │ ldr r2, [pc, #40] @ 33360 <__cxa_atexit@plt+0x26128> │ │ │ │ @@ -38979,15 +38979,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -39005,15 +39005,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 333bc <__cxa_atexit@plt+0x26184> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - ldreq sp, [pc], #-3548 @ 333c4 <__cxa_atexit@plt+0x2618c> │ │ │ │ + ldreq lr, [pc], #-3548 @ 333c4 <__cxa_atexit@plt+0x2618c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33400 <__cxa_atexit@plt+0x261c8> │ │ │ │ ldr r2, [pc, #40] @ 33408 <__cxa_atexit@plt+0x261d0> │ │ │ │ @@ -39021,15 +39021,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -39047,15 +39047,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33464 <__cxa_atexit@plt+0x2622c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - ldreq sp, [pc], #-3380 @ 3346c <__cxa_atexit@plt+0x26234> │ │ │ │ + ldreq lr, [pc], #-3380 @ 3346c <__cxa_atexit@plt+0x26234> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 334d0 <__cxa_atexit@plt+0x26298> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -39081,17 +39081,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 334f4 <__cxa_atexit@plt+0x262bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [r0], #-272 @ 0xfffffef0 │ │ │ │ + ldrbeq r8, [r0], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - ldreq sp, [pc], #-3240 @ 334fc <__cxa_atexit@plt+0x262c4> │ │ │ │ + ldreq lr, [pc], #-3240 @ 334fc <__cxa_atexit@plt+0x262c4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33538 <__cxa_atexit@plt+0x26300> │ │ │ │ ldr r2, [pc, #40] @ 33540 <__cxa_atexit@plt+0x26308> │ │ │ │ @@ -39099,15 +39099,15 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39156,17 +39156,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 33620 <__cxa_atexit@plt+0x263e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r0], #-4068 @ 0xfffff01c │ │ │ │ + ldrbeq r7, [r0], #-4052 @ 0xfffff02c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq sp, [pc], #-2940 @ 33628 <__cxa_atexit@plt+0x263f0> │ │ │ │ + ldreq lr, [pc], #-2940 @ 33628 <__cxa_atexit@plt+0x263f0> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33668 <__cxa_atexit@plt+0x26430> │ │ │ │ @@ -39182,15 +39182,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33680 <__cxa_atexit@plt+0x26448> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [pc], #-2840 @ 33688 <__cxa_atexit@plt+0x26450> │ │ │ │ + ldreq lr, [pc], #-2840 @ 33688 <__cxa_atexit@plt+0x26450> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ ldr r7, [r1, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -39256,15 +39256,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 33828 <__cxa_atexit@plt+0x265f0> │ │ │ │ ldr lr, [pc, #140] @ 33850 <__cxa_atexit@plt+0x26618> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -39283,33 +39283,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 33840 <__cxa_atexit@plt+0x26608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 3382c <__cxa_atexit@plt+0x265f4> │ │ │ │ mov r7, #32 │ │ │ │ b 3382c <__cxa_atexit@plt+0x265f4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldrbeq r6, [r0], #-3948 @ 0xfffff094 │ │ │ │ + ldrbeq r7, [r0], #-3932 @ 0xfffff0a4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrbeq r6, [r0], #-3812 @ 0xfffff11c │ │ │ │ + ldrbeq r7, [r0], #-3796 @ 0xfffff12c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrbeq r6, [r0], #-4040 @ 0xfffff038 │ │ │ │ + ldrbeq r7, [r0], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39327,15 +39327,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 338c4 <__cxa_atexit@plt+0x2668c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - ldreq sp, [pc], #-2256 @ 338cc <__cxa_atexit@plt+0x26694> │ │ │ │ + ldreq lr, [pc], #-2256 @ 338cc <__cxa_atexit@plt+0x26694> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39353,15 +39353,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3392c <__cxa_atexit@plt+0x266f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - ldreq sp, [pc], #-2152 @ 33934 <__cxa_atexit@plt+0x266fc> │ │ │ │ + ldreq lr, [pc], #-2152 @ 33934 <__cxa_atexit@plt+0x266fc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33998 <__cxa_atexit@plt+0x26760> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -39387,17 +39387,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 339bc <__cxa_atexit@plt+0x26784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r0], #-3144 @ 0xfffff3b8 │ │ │ │ + ldrbeq r7, [r0], #-3128 @ 0xfffff3c8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq sp, [pc], #-2020 @ 339c4 <__cxa_atexit@plt+0x2678c> │ │ │ │ + ldreq lr, [pc], #-2020 @ 339c4 <__cxa_atexit@plt+0x2678c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33a28 <__cxa_atexit@plt+0x267f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -39423,31 +39423,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 33a4c <__cxa_atexit@plt+0x26814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r0], #-3000 @ 0xfffff448 │ │ │ │ + ldrbeq r7, [r0], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq sp, [pc], #-1876 @ 33a54 <__cxa_atexit@plt+0x2681c> │ │ │ │ + ldreq lr, [pc], #-1876 @ 33a54 <__cxa_atexit@plt+0x2681c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33a88 <__cxa_atexit@plt+0x26850> │ │ │ │ ldr r2, [pc, #32] @ 33a90 <__cxa_atexit@plt+0x26858> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39485,15 +39485,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 33b3c <__cxa_atexit@plt+0x26904> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [pc], #-1628 @ 33b44 <__cxa_atexit@plt+0x2690c> │ │ │ │ + ldreq lr, [pc], #-1628 @ 33b44 <__cxa_atexit@plt+0x2690c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #424] @ 33cfc <__cxa_atexit@plt+0x26ac4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #420] @ 33d00 <__cxa_atexit@plt+0x26ac8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -39598,20 +39598,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - ldrbeq r6, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ + ldrbeq r7, [r0], #-2892 @ 0xfffff4b4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - ldreq sp, [pc], #-1208 @ 33d10 <__cxa_atexit@plt+0x26ad8> │ │ │ │ + ldreq lr, [pc], #-1208 @ 33d10 <__cxa_atexit@plt+0x26ad8> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrbeq r6, [r0], #-2688 @ 0xfffff580 │ │ │ │ + ldrbeq r7, [r0], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33d58 <__cxa_atexit@plt+0x26b20> │ │ │ │ ldr r2, [pc, #40] @ 33d60 <__cxa_atexit@plt+0x26b28> │ │ │ │ @@ -39619,15 +39619,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -39645,15 +39645,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33dbc <__cxa_atexit@plt+0x26b84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - ldreq sp, [pc], #-996 @ 33dc4 <__cxa_atexit@plt+0x26b8c> │ │ │ │ + ldreq lr, [pc], #-996 @ 33dc4 <__cxa_atexit@plt+0x26b8c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33e00 <__cxa_atexit@plt+0x26bc8> │ │ │ │ ldr r2, [pc, #40] @ 33e08 <__cxa_atexit@plt+0x26bd0> │ │ │ │ @@ -39661,15 +39661,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -39687,15 +39687,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33e64 <__cxa_atexit@plt+0x26c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - ldreq sp, [pc], #-828 @ 33e6c <__cxa_atexit@plt+0x26c34> │ │ │ │ + ldreq lr, [pc], #-828 @ 33e6c <__cxa_atexit@plt+0x26c34> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33ed0 <__cxa_atexit@plt+0x26c98> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -39721,17 +39721,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 33ef4 <__cxa_atexit@plt+0x26cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r0], #-1808 @ 0xfffff8f0 │ │ │ │ + ldrbeq r7, [r0], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - ldreq sp, [pc], #-688 @ 33efc <__cxa_atexit@plt+0x26cc4> │ │ │ │ + ldreq lr, [pc], #-688 @ 33efc <__cxa_atexit@plt+0x26cc4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33f38 <__cxa_atexit@plt+0x26d00> │ │ │ │ ldr r2, [pc, #40] @ 33f40 <__cxa_atexit@plt+0x26d08> │ │ │ │ @@ -39739,15 +39739,15 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39796,17 +39796,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34020 <__cxa_atexit@plt+0x26de8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r0], #-1508 @ 0xfffffa1c │ │ │ │ + ldrbeq r7, [r0], #-1492 @ 0xfffffa2c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq sp, [pc], #-388 @ 34028 <__cxa_atexit@plt+0x26df0> │ │ │ │ + ldreq lr, [pc], #-388 @ 34028 <__cxa_atexit@plt+0x26df0> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34068 <__cxa_atexit@plt+0x26e30> │ │ │ │ @@ -39822,15 +39822,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 34080 <__cxa_atexit@plt+0x26e48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [pc], #-288 @ 34088 <__cxa_atexit@plt+0x26e50> │ │ │ │ + ldreq lr, [pc], #-288 @ 34088 <__cxa_atexit@plt+0x26e50> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ ldr r7, [r1, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -39896,15 +39896,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 34228 <__cxa_atexit@plt+0x26ff0> │ │ │ │ ldr lr, [pc, #140] @ 34250 <__cxa_atexit@plt+0x27018> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -39923,33 +39923,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 34240 <__cxa_atexit@plt+0x27008> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 3422c <__cxa_atexit@plt+0x26ff4> │ │ │ │ mov r7, #32 │ │ │ │ b 3422c <__cxa_atexit@plt+0x26ff4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldrbeq r6, [r0], #-1388 @ 0xfffffa94 │ │ │ │ + ldrbeq r7, [r0], #-1372 @ 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrbeq r6, [r0], #-1252 @ 0xfffffb1c │ │ │ │ + ldrbeq r7, [r0], #-1236 @ 0xfffffb2c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrbeq r6, [r0], #-1480 @ 0xfffffa38 │ │ │ │ + ldrbeq r7, [r0], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39967,15 +39967,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 342c4 <__cxa_atexit@plt+0x2708c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - ldreq ip, [pc], #-3800 @ 342cc <__cxa_atexit@plt+0x27094> │ │ │ │ + ldreq sp, [pc], #-3800 @ 342cc <__cxa_atexit@plt+0x27094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39993,15 +39993,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3432c <__cxa_atexit@plt+0x270f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - ldreq ip, [pc], #-3696 @ 34334 <__cxa_atexit@plt+0x270fc> │ │ │ │ + ldreq sp, [pc], #-3696 @ 34334 <__cxa_atexit@plt+0x270fc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40014,16 +40014,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34384 <__cxa_atexit@plt+0x2714c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [r0], #-880 @ 0xfffffc90 │ │ │ │ - ldreq ip, [pc], #-3620 @ 3438c <__cxa_atexit@plt+0x27154> │ │ │ │ + ldrbeq r7, [r0], #-864 @ 0xfffffca0 │ │ │ │ + ldreq sp, [pc], #-3620 @ 3438c <__cxa_atexit@plt+0x27154> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 343f8 <__cxa_atexit@plt+0x271c0> │ │ │ │ ldr r7, [pc, #148] @ 3443c <__cxa_atexit@plt+0x27204> │ │ │ │ @@ -40063,17 +40063,17 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq ip, [pc], #-3504 @ 3444c <__cxa_atexit@plt+0x27214> │ │ │ │ - ldreq ip, [pc], #-3496 @ 34450 <__cxa_atexit@plt+0x27218> │ │ │ │ - ldrbeq r6, [r0], #-732 @ 0xfffffd24 │ │ │ │ + ldreq sp, [pc], #-3504 @ 3444c <__cxa_atexit@plt+0x27214> │ │ │ │ + ldreq sp, [pc], #-3496 @ 34450 <__cxa_atexit@plt+0x27218> │ │ │ │ + ldrbeq r7, [r0], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34484 <__cxa_atexit@plt+0x2724c> │ │ │ │ @@ -40082,16 +40082,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r6, [r0], #-584 @ 0xfffffdb8 │ │ │ │ - ldreq ip, [pc], #-3336 @ 3449c <__cxa_atexit@plt+0x27264> │ │ │ │ + ldrbeq r7, [r0], #-568 @ 0xfffffdc8 │ │ │ │ + ldreq sp, [pc], #-3336 @ 3449c <__cxa_atexit@plt+0x27264> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34568 <__cxa_atexit@plt+0x27330> │ │ │ │ ldr r3, [pc, #204] @ 34584 <__cxa_atexit@plt+0x2734c> │ │ │ │ @@ -40127,15 +40127,15 @@ │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ ldr r8, [pc, #92] @ 3459c <__cxa_atexit@plt+0x27364> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 34588 <__cxa_atexit@plt+0x27350> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -40144,21 +40144,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq ip, [pc], #-3132 @ 34590 <__cxa_atexit@plt+0x27358> │ │ │ │ + ldreq sp, [pc], #-3132 @ 34590 <__cxa_atexit@plt+0x27358> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - ldrbeq r6, [r0], #-608 @ 0xfffffda0 │ │ │ │ - ldrbeq r6, [r0], #-556 @ 0xfffffdd4 │ │ │ │ - ldrbeq r6, [r0], #-136 @ 0xffffff78 │ │ │ │ - ldrbeq r6, [r0], #-160 @ 0xffffff60 │ │ │ │ - ldreq ip, [pc], #-3072 @ 345a8 <__cxa_atexit@plt+0x27370> │ │ │ │ + ldrbeq r7, [r0], #-592 @ 0xfffffdb0 │ │ │ │ + ldrbeq r7, [r0], #-540 @ 0xfffffde4 │ │ │ │ + ldrbeq r7, [r0], #-120 @ 0xffffff88 │ │ │ │ + ldrbeq r7, [r0], #-144 @ 0xffffff70 │ │ │ │ + ldreq sp, [pc], #-3072 @ 345a8 <__cxa_atexit@plt+0x27370> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34638 <__cxa_atexit@plt+0x27400> │ │ │ │ @@ -40181,40 +40181,40 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #11 │ │ │ │ ldr r8, [pc, #60] @ 34658 <__cxa_atexit@plt+0x27420> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r7, [pc, #28] @ 34644 <__cxa_atexit@plt+0x2740c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq ip, [pc], #-2928 @ 3464c <__cxa_atexit@plt+0x27414> │ │ │ │ + ldreq sp, [pc], #-2928 @ 3464c <__cxa_atexit@plt+0x27414> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq r6, [r0], #-380 @ 0xfffffe84 │ │ │ │ - ldrbeq r6, [r0], #-328 @ 0xfffffeb8 │ │ │ │ - ldrbeq r5, [r0], #-3988 @ 0xfffff06c │ │ │ │ - ldrbeq r5, [r0], #-4036 @ 0xfffff03c │ │ │ │ - ldreq ip, [pc], #-2884 @ 34664 <__cxa_atexit@plt+0x2742c> │ │ │ │ + ldrbeq r7, [r0], #-364 @ 0xfffffe94 │ │ │ │ + ldrbeq r7, [r0], #-312 @ 0xfffffec8 │ │ │ │ + ldrbeq r6, [r0], #-3972 @ 0xfffff07c │ │ │ │ + ldrbeq r6, [r0], #-4020 @ 0xfffff04c │ │ │ │ + ldreq sp, [pc], #-2884 @ 34664 <__cxa_atexit@plt+0x2742c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3467c <__cxa_atexit@plt+0x27444> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-2856 @ 34684 <__cxa_atexit@plt+0x2744c> │ │ │ │ - ldreq ip, [pc], #-2844 @ 34688 <__cxa_atexit@plt+0x27450> │ │ │ │ + ldreq sp, [pc], #-2856 @ 34684 <__cxa_atexit@plt+0x2744c> │ │ │ │ + ldreq sp, [pc], #-2844 @ 34688 <__cxa_atexit@plt+0x27450> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40228,15 +40228,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 346d8 <__cxa_atexit@plt+0x274a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - ldreq ip, [pc], #-2812 @ 346e0 <__cxa_atexit@plt+0x274a8> │ │ │ │ + ldreq sp, [pc], #-2812 @ 346e0 <__cxa_atexit@plt+0x274a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 34730 <__cxa_atexit@plt+0x274f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40247,21 +40247,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3473c <__cxa_atexit@plt+0x27504> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1af9d80 <__cxa_atexit@plt+0x1aecb48> │ │ │ │ + b 1991334 <__cxa_atexit@plt+0x19840fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-3716 @ 0xfffff17c │ │ │ │ - ldrbeq r5, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ + ldrbeq r6, [r0], #-3700 @ 0xfffff18c │ │ │ │ + ldrbeq r6, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40274,17 +40274,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34794 <__cxa_atexit@plt+0x2755c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-3936 @ 0xfffff0a0 │ │ │ │ - ldreq ip, [pc], #-2668 @ 3479c <__cxa_atexit@plt+0x27564> │ │ │ │ - ldreq ip, [pc], #-2640 @ 347a0 <__cxa_atexit@plt+0x27568> │ │ │ │ + ldrbeq r6, [r0], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq sp, [pc], #-2668 @ 3479c <__cxa_atexit@plt+0x27564> │ │ │ │ + ldreq sp, [pc], #-2640 @ 347a0 <__cxa_atexit@plt+0x27568> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #16 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34810 <__cxa_atexit@plt+0x275d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40303,24 +40303,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 1a61b88 <__cxa_atexit@plt+0x1a54950> │ │ │ │ + b 18f913c <__cxa_atexit@plt+0x18ebf04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-2592 @ 34820 <__cxa_atexit@plt+0x275e8> │ │ │ │ - ldreq ip, [pc], #-2548 @ 34824 <__cxa_atexit@plt+0x275ec> │ │ │ │ - ldreq ip, [pc], #-2556 @ 34828 <__cxa_atexit@plt+0x275f0> │ │ │ │ - ldrbeq r5, [r0], #-3500 @ 0xfffff254 │ │ │ │ - ldrbeq r5, [r0], #-3728 @ 0xfffff170 │ │ │ │ + ldreq sp, [pc], #-2592 @ 34820 <__cxa_atexit@plt+0x275e8> │ │ │ │ + ldreq sp, [pc], #-2548 @ 34824 <__cxa_atexit@plt+0x275ec> │ │ │ │ + ldreq sp, [pc], #-2556 @ 34828 <__cxa_atexit@plt+0x275f0> │ │ │ │ + ldrbeq r6, [r0], #-3484 @ 0xfffff264 │ │ │ │ + ldrbeq r6, [r0], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40333,22 +40333,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34880 <__cxa_atexit@plt+0x27648> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-3700 @ 0xfffff18c │ │ │ │ - ldreq ip, [pc], #-2472 @ 34888 <__cxa_atexit@plt+0x27650> │ │ │ │ - ldreq ip, [pc], #-2440 @ 3488c <__cxa_atexit@plt+0x27654> │ │ │ │ + ldrbeq r6, [r0], #-3684 @ 0xfffff19c │ │ │ │ + ldreq sp, [pc], #-2472 @ 34888 <__cxa_atexit@plt+0x27650> │ │ │ │ + ldreq sp, [pc], #-2440 @ 3488c <__cxa_atexit@plt+0x27654> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 4014bc <__cxa_atexit@plt+0x3f4284> │ │ │ │ + b 401534 <__cxa_atexit@plt+0x3f42fc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40377,19 +40377,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3493c <__cxa_atexit@plt+0x27704> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-2400 @ 34934 <__cxa_atexit@plt+0x276fc> │ │ │ │ + ldreq sp, [pc], #-2400 @ 34934 <__cxa_atexit@plt+0x276fc> │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - ldrbeq r5, [r0], #-3556 @ 0xfffff21c │ │ │ │ - ldrbeq r5, [r0], #-3280 @ 0xfffff330 │ │ │ │ - ldreq ip, [pc], #-2328 @ 34944 <__cxa_atexit@plt+0x2770c> │ │ │ │ + ldrbeq r6, [r0], #-3540 @ 0xfffff22c │ │ │ │ + ldrbeq r6, [r0], #-3264 @ 0xfffff340 │ │ │ │ + ldreq sp, [pc], #-2328 @ 34944 <__cxa_atexit@plt+0x2770c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40402,17 +40402,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34994 <__cxa_atexit@plt+0x2775c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ - ldreq ip, [pc], #-2244 @ 3499c <__cxa_atexit@plt+0x27764> │ │ │ │ - ldreq ip, [pc], #-2216 @ 349a0 <__cxa_atexit@plt+0x27768> │ │ │ │ + ldrbeq r6, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ + ldreq sp, [pc], #-2244 @ 3499c <__cxa_atexit@plt+0x27764> │ │ │ │ + ldreq sp, [pc], #-2216 @ 349a0 <__cxa_atexit@plt+0x27768> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 349f8 <__cxa_atexit@plt+0x277c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40425,23 +40425,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 34a08 <__cxa_atexit@plt+0x277d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b b71274 <__cxa_atexit@plt+0xb6403c> │ │ │ │ + b 179ff40 <__cxa_atexit@plt+0x1792d08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-2168 @ 34a08 <__cxa_atexit@plt+0x277d0> │ │ │ │ - ldreq ip, [pc], #-1912 @ 34a0c <__cxa_atexit@plt+0x277d4> │ │ │ │ - ldrbeq r5, [r0], #-2996 @ 0xfffff44c │ │ │ │ - ldreq ip, [pc], #-2132 @ 34a14 <__cxa_atexit@plt+0x277dc> │ │ │ │ + ldreq sp, [pc], #-2168 @ 34a08 <__cxa_atexit@plt+0x277d0> │ │ │ │ + ldreq sp, [pc], #-1912 @ 34a0c <__cxa_atexit@plt+0x277d4> │ │ │ │ + ldrbeq r6, [r0], #-2980 @ 0xfffff45c │ │ │ │ + ldreq sp, [pc], #-2132 @ 34a14 <__cxa_atexit@plt+0x277dc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34a98 <__cxa_atexit@plt+0x27860> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40480,23 +40480,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #28] @ 34ad4 <__cxa_atexit@plt+0x2789c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq ip, [pc], #-1776 @ 34ad4 <__cxa_atexit@plt+0x2789c> │ │ │ │ - ldreq ip, [pc], #-1756 @ 34ad8 <__cxa_atexit@plt+0x278a0> │ │ │ │ - ldreq ip, [pc], #-1952 @ 34adc <__cxa_atexit@plt+0x278a4> │ │ │ │ - ldreq ip, [pc], #-1852 @ 34ae0 <__cxa_atexit@plt+0x278a8> │ │ │ │ + ldrbeq r6, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq sp, [pc], #-1776 @ 34ad4 <__cxa_atexit@plt+0x2789c> │ │ │ │ + ldreq sp, [pc], #-1756 @ 34ad8 <__cxa_atexit@plt+0x278a0> │ │ │ │ + ldreq sp, [pc], #-1952 @ 34adc <__cxa_atexit@plt+0x278a4> │ │ │ │ + ldreq sp, [pc], #-1852 @ 34ae0 <__cxa_atexit@plt+0x278a8> │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - ldreq ip, [pc], #-2020 @ 34ae8 <__cxa_atexit@plt+0x278b0> │ │ │ │ - ldreq ip, [pc], #-2000 @ 34aec <__cxa_atexit@plt+0x278b4> │ │ │ │ - ldreq ip, [pc], #-1944 @ 34af0 <__cxa_atexit@plt+0x278b8> │ │ │ │ + ldreq sp, [pc], #-2020 @ 34ae8 <__cxa_atexit@plt+0x278b0> │ │ │ │ + ldreq sp, [pc], #-2000 @ 34aec <__cxa_atexit@plt+0x278b4> │ │ │ │ + ldreq sp, [pc], #-1944 @ 34af0 <__cxa_atexit@plt+0x278b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34b70 <__cxa_atexit@plt+0x27938> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40534,23 +40534,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #28] @ 34bac <__cxa_atexit@plt+0x27974> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-2676 @ 0xfffff58c │ │ │ │ - ldreq ip, [pc], #-1700 @ 34bac <__cxa_atexit@plt+0x27974> │ │ │ │ - ldreq ip, [pc], #-1532 @ 34bb0 <__cxa_atexit@plt+0x27978> │ │ │ │ - ldreq ip, [pc], #-1768 @ 34bb4 <__cxa_atexit@plt+0x2797c> │ │ │ │ - ldreq ip, [pc], #-1856 @ 34bb8 <__cxa_atexit@plt+0x27980> │ │ │ │ + ldrbeq r6, [r0], #-2660 @ 0xfffff59c │ │ │ │ + ldreq sp, [pc], #-1700 @ 34bac <__cxa_atexit@plt+0x27974> │ │ │ │ + ldreq sp, [pc], #-1532 @ 34bb0 <__cxa_atexit@plt+0x27978> │ │ │ │ + ldreq sp, [pc], #-1768 @ 34bb4 <__cxa_atexit@plt+0x2797c> │ │ │ │ + ldreq sp, [pc], #-1856 @ 34bb8 <__cxa_atexit@plt+0x27980> │ │ │ │ @ instruction: 0xffffe604 │ │ │ │ - ldreq ip, [pc], #-1756 @ 34bc0 <__cxa_atexit@plt+0x27988> │ │ │ │ - ldreq ip, [pc], #-1816 @ 34bc4 <__cxa_atexit@plt+0x2798c> │ │ │ │ - ldreq ip, [pc], #-1760 @ 34bc8 <__cxa_atexit@plt+0x27990> │ │ │ │ + ldreq sp, [pc], #-1756 @ 34bc0 <__cxa_atexit@plt+0x27988> │ │ │ │ + ldreq sp, [pc], #-1816 @ 34bc4 <__cxa_atexit@plt+0x2798c> │ │ │ │ + ldreq sp, [pc], #-1760 @ 34bc8 <__cxa_atexit@plt+0x27990> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34c40 <__cxa_atexit@plt+0x27a08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40585,23 +40585,23 @@ │ │ │ │ ldr r8, [pc, #28] @ 34c74 <__cxa_atexit@plt+0x27a3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #24] @ 34c78 <__cxa_atexit@plt+0x27a40> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-2460 @ 0xfffff664 │ │ │ │ - ldreq ip, [pc], #-1324 @ 34c78 <__cxa_atexit@plt+0x27a40> │ │ │ │ - ldreq ip, [pc], #-1452 @ 34c7c <__cxa_atexit@plt+0x27a44> │ │ │ │ - ldreq ip, [pc], #-1592 @ 34c80 <__cxa_atexit@plt+0x27a48> │ │ │ │ - ldreq ip, [pc], #-1672 @ 34c84 <__cxa_atexit@plt+0x27a4c> │ │ │ │ - ldreq ip, [pc], #-1516 @ 34c88 <__cxa_atexit@plt+0x27a50> │ │ │ │ + ldrbeq r6, [r0], #-2444 @ 0xfffff674 │ │ │ │ + ldreq sp, [pc], #-1324 @ 34c78 <__cxa_atexit@plt+0x27a40> │ │ │ │ + ldreq sp, [pc], #-1452 @ 34c7c <__cxa_atexit@plt+0x27a44> │ │ │ │ + ldreq sp, [pc], #-1592 @ 34c80 <__cxa_atexit@plt+0x27a48> │ │ │ │ + ldreq sp, [pc], #-1672 @ 34c84 <__cxa_atexit@plt+0x27a4c> │ │ │ │ + ldreq sp, [pc], #-1516 @ 34c88 <__cxa_atexit@plt+0x27a50> │ │ │ │ @ instruction: 0xffffdb24 │ │ │ │ - ldreq ip, [pc], #-1640 @ 34c90 <__cxa_atexit@plt+0x27a58> │ │ │ │ - ldreq ip, [pc], #-1588 @ 34c94 <__cxa_atexit@plt+0x27a5c> │ │ │ │ + ldreq sp, [pc], #-1640 @ 34c90 <__cxa_atexit@plt+0x27a58> │ │ │ │ + ldreq sp, [pc], #-1588 @ 34c94 <__cxa_atexit@plt+0x27a5c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34ce8 <__cxa_atexit@plt+0x27ab0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40613,23 +40613,23 @@ │ │ │ │ ldr r9, [pc, #44] @ 34cf4 <__cxa_atexit@plt+0x27abc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 34cf8 <__cxa_atexit@plt+0x27ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 1abde80 <__cxa_atexit@plt+0x1ab0c48> │ │ │ │ + b 1955434 <__cxa_atexit@plt+0x19481fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-1164 @ 34cf8 <__cxa_atexit@plt+0x27ac0> │ │ │ │ - ldreq ip, [pc], #-1520 @ 34cfc <__cxa_atexit@plt+0x27ac4> │ │ │ │ - ldrbeq r5, [r0], #-2240 @ 0xfffff740 │ │ │ │ - ldreq ip, [pc], #-1512 @ 34d04 <__cxa_atexit@plt+0x27acc> │ │ │ │ + ldreq sp, [pc], #-1164 @ 34cf8 <__cxa_atexit@plt+0x27ac0> │ │ │ │ + ldreq sp, [pc], #-1520 @ 34cfc <__cxa_atexit@plt+0x27ac4> │ │ │ │ + ldrbeq r6, [r0], #-2224 @ 0xfffff750 │ │ │ │ + ldreq sp, [pc], #-1512 @ 34d04 <__cxa_atexit@plt+0x27acc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34d58 <__cxa_atexit@plt+0x27b20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40641,23 +40641,23 @@ │ │ │ │ ldr r9, [pc, #44] @ 34d64 <__cxa_atexit@plt+0x27b2c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 34d68 <__cxa_atexit@plt+0x27b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 1abd308 <__cxa_atexit@plt+0x1ab00d0> │ │ │ │ + b 19548bc <__cxa_atexit@plt+0x1947684> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-1052 @ 34d68 <__cxa_atexit@plt+0x27b30> │ │ │ │ - ldreq ip, [pc], #-1444 @ 34d6c <__cxa_atexit@plt+0x27b34> │ │ │ │ - ldrbeq r5, [r0], #-2128 @ 0xfffff7b0 │ │ │ │ - ldreq ip, [pc], #-1432 @ 34d74 <__cxa_atexit@plt+0x27b3c> │ │ │ │ + ldreq sp, [pc], #-1052 @ 34d68 <__cxa_atexit@plt+0x27b30> │ │ │ │ + ldreq sp, [pc], #-1444 @ 34d6c <__cxa_atexit@plt+0x27b34> │ │ │ │ + ldrbeq r6, [r0], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq sp, [pc], #-1432 @ 34d74 <__cxa_atexit@plt+0x27b3c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 34dcc <__cxa_atexit@plt+0x27b94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -40670,22 +40670,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 34ddc <__cxa_atexit@plt+0x27ba4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 1aeae68 <__cxa_atexit@plt+0x1addc30> │ │ │ │ + b 198241c <__cxa_atexit@plt+0x19751e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-1372 @ 34ddc <__cxa_atexit@plt+0x27ba4> │ │ │ │ - ldrbeq r5, [r0], #-2024 @ 0xfffff818 │ │ │ │ - ldrbeq r5, [r0], #-2196 @ 0xfffff76c │ │ │ │ + ldreq sp, [pc], #-1372 @ 34ddc <__cxa_atexit@plt+0x27ba4> │ │ │ │ + ldrbeq r6, [r0], #-2008 @ 0xfffff828 │ │ │ │ + ldrbeq r6, [r0], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -40731,34 +40731,34 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #72] @ 34efc <__cxa_atexit@plt+0x27cc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ mov r6, r3 │ │ │ │ b 34ec8 <__cxa_atexit@plt+0x27c90> │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 34edc <__cxa_atexit@plt+0x27ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-1424 @ 34ee4 <__cxa_atexit@plt+0x27cac> │ │ │ │ + ldreq sp, [pc], #-1424 @ 34ee4 <__cxa_atexit@plt+0x27cac> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbeq r5, [r0], #-1908 @ 0xfffff88c │ │ │ │ - ldrbeq r5, [r0], #-2184 @ 0xfffff778 │ │ │ │ - ldrbeq r5, [r0], #-1876 @ 0xfffff8ac │ │ │ │ - ldrbeq r5, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ - ldrbeq r5, [r0], #-2336 @ 0xfffff6e0 │ │ │ │ - ldrbeq r5, [r0], #-2124 @ 0xfffff7b4 │ │ │ │ - ldrbeq r5, [r0], #-2284 @ 0xfffff714 │ │ │ │ - ldreq ip, [pc], #-1352 @ 34f08 <__cxa_atexit@plt+0x27cd0> │ │ │ │ + ldrbeq r6, [r0], #-1892 @ 0xfffff89c │ │ │ │ + ldrbeq r6, [r0], #-2168 @ 0xfffff788 │ │ │ │ + ldrbeq r6, [r0], #-1860 @ 0xfffff8bc │ │ │ │ + ldrbeq r6, [r0], #-2360 @ 0xfffff6c8 │ │ │ │ + ldrbeq r6, [r0], #-2320 @ 0xfffff6f0 │ │ │ │ + ldrbeq r6, [r0], #-2108 @ 0xfffff7c4 │ │ │ │ + ldrbeq r6, [r0], #-2268 @ 0xfffff724 │ │ │ │ + ldreq sp, [pc], #-1352 @ 34f08 <__cxa_atexit@plt+0x27cd0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 34f58 <__cxa_atexit@plt+0x27d20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34f50 <__cxa_atexit@plt+0x27d18> │ │ │ │ @@ -40769,75 +40769,75 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 34f50 <__cxa_atexit@plt+0x27d18> │ │ │ │ ldr r3, [pc, #32] @ 34f60 <__cxa_atexit@plt+0x27d28> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq ip, [pc], #-1252 @ 34f6c <__cxa_atexit@plt+0x27d34> │ │ │ │ + ldreq sp, [pc], #-1252 @ 34f6c <__cxa_atexit@plt+0x27d34> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 34fa8 <__cxa_atexit@plt+0x27d70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 34fa0 <__cxa_atexit@plt+0x27d68> │ │ │ │ ldr r3, [pc, #28] @ 34fac <__cxa_atexit@plt+0x27d74> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq ip, [pc], #-1176 @ 34fb8 <__cxa_atexit@plt+0x27d80> │ │ │ │ + ldreq sp, [pc], #-1176 @ 34fb8 <__cxa_atexit@plt+0x27d80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 34fd4 <__cxa_atexit@plt+0x27d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq ip, [pc], #-1124 @ 34fe0 <__cxa_atexit@plt+0x27da8> │ │ │ │ + ldreq sp, [pc], #-1124 @ 34fe0 <__cxa_atexit@plt+0x27da8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 35018 <__cxa_atexit@plt+0x27de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3500c <__cxa_atexit@plt+0x27dd4> │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r0, [r7] │ │ │ │ ldrne r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq ip, [pc], #-1056 @ 35024 <__cxa_atexit@plt+0x27dec> │ │ │ │ + ldreq sp, [pc], #-1056 @ 35024 <__cxa_atexit@plt+0x27dec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35040 <__cxa_atexit@plt+0x27e08> │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350a0 <__cxa_atexit@plt+0x27e68> │ │ │ │ @@ -40851,22 +40851,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 350ac <__cxa_atexit@plt+0x27e74> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 350b0 <__cxa_atexit@plt+0x27e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r5, #1425408 @ 0x15c000 │ │ │ │ - ldrbeq r5, [r0], #-1284 @ 0xfffffafc │ │ │ │ + mvnseq r5, #368 @ 0x170 │ │ │ │ + ldrbeq r6, [r0], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -40884,16 +40884,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35120 <__cxa_atexit@plt+0x27ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r5, [r0], #-1304 @ 0xfffffae8 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r6, [r0], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40909,16 +40909,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 35184 <__cxa_atexit@plt+0x27f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r5, [r0], #-1184 @ 0xfffffb60 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r6, [r0], #-1168 @ 0xfffffb70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 351e0 <__cxa_atexit@plt+0x27fa8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -40931,22 +40931,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 351ec <__cxa_atexit@plt+0x27fb4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 351f0 <__cxa_atexit@plt+0x27fb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r5, #20, 16 @ 0x140000 │ │ │ │ - ldrbeq r5, [r0], #-964 @ 0xfffffc3c │ │ │ │ + mvnseq r5, #212, 24 @ 0xd400 │ │ │ │ + ldrbeq r6, [r0], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -40964,16 +40964,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35260 <__cxa_atexit@plt+0x28028> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r5, [r0], #-984 @ 0xfffffc28 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r6, [r0], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40989,16 +40989,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 352c4 <__cxa_atexit@plt+0x2808c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r5, [r0], #-864 @ 0xfffffca0 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r6, [r0], #-848 @ 0xfffffcb0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35320 <__cxa_atexit@plt+0x280e8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -41011,22 +41011,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 3532c <__cxa_atexit@plt+0x280f4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 35330 <__cxa_atexit@plt+0x280f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r5, #220200960 @ 0xd200000 │ │ │ │ - ldrbeq r5, [r0], #-644 @ 0xfffffd7c │ │ │ │ + mvnseq r5, #149504 @ 0x24800 │ │ │ │ + ldrbeq r6, [r0], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -41044,16 +41044,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 353a0 <__cxa_atexit@plt+0x28168> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r5, [r0], #-664 @ 0xfffffd68 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r6, [r0], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41069,18 +41069,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 35404 <__cxa_atexit@plt+0x281cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r5, [r0], #-544 @ 0xfffffde0 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r6, [r0], #-528 @ 0xfffffdf0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldreq ip, [pc], #-264 @ 35410 <__cxa_atexit@plt+0x281d8> │ │ │ │ + ldreq sp, [pc], #-264 @ 35410 <__cxa_atexit@plt+0x281d8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35448 <__cxa_atexit@plt+0x28210> │ │ │ │ ldr r2, [pc, #60] @ 35464 <__cxa_atexit@plt+0x2822c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -41095,17 +41095,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 35468 <__cxa_atexit@plt+0x28230> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-372 @ 0xfffffe8c │ │ │ │ - ldreq ip, [pc], #-192 @ 35470 <__cxa_atexit@plt+0x28238> │ │ │ │ - ldreq ip, [pc], #-164 @ 35474 <__cxa_atexit@plt+0x2823c> │ │ │ │ + ldrbeq r6, [r0], #-356 @ 0xfffffe9c │ │ │ │ + ldreq sp, [pc], #-192 @ 35470 <__cxa_atexit@plt+0x28238> │ │ │ │ + ldreq sp, [pc], #-164 @ 35474 <__cxa_atexit@plt+0x2823c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 354ac <__cxa_atexit@plt+0x28274> │ │ │ │ ldr r2, [pc, #60] @ 354c8 <__cxa_atexit@plt+0x28290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -41120,30 +41120,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 354cc <__cxa_atexit@plt+0x28294> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [r0], #-272 @ 0xfffffef0 │ │ │ │ - ldreq ip, [pc], #-92 @ 354d4 <__cxa_atexit@plt+0x2829c> │ │ │ │ + ldrbeq r6, [r0], #-256 @ 0xffffff00 │ │ │ │ + ldreq sp, [pc], #-92 @ 354d4 <__cxa_atexit@plt+0x2829c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 354f4 <__cxa_atexit@plt+0x282bc> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 35508 <__cxa_atexit@plt+0x282d0> │ │ │ │ ldr r7, [pc, #8] @ 35504 <__cxa_atexit@plt+0x282cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc], #-28 @ 3550c <__cxa_atexit@plt+0x282d4> │ │ │ │ + ldreq sp, [pc], #-28 @ 3550c <__cxa_atexit@plt+0x282d4> │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #92] @ 35570 <__cxa_atexit@plt+0x28338> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 35554 <__cxa_atexit@plt+0x2831c> │ │ │ │ @@ -41164,16 +41164,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 35578 <__cxa_atexit@plt+0x28340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbeq r5, [r0], #-76 @ 0xffffffb4 │ │ │ │ - ldreq fp, [pc], #-3988 @ 35584 <__cxa_atexit@plt+0x2834c> │ │ │ │ + ldrbeq r6, [r0], #-60 @ 0xffffffc4 │ │ │ │ + ldreq ip, [pc], #-3988 @ 35584 <__cxa_atexit@plt+0x2834c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 355bc <__cxa_atexit@plt+0x28384> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -41189,16 +41189,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq r4, [r0], #-4076 @ 0xfffff014 │ │ │ │ - ldreq fp, [pc], #-3888 @ 355e8 <__cxa_atexit@plt+0x283b0> │ │ │ │ + ldrbeq r5, [r0], #-4060 @ 0xfffff024 │ │ │ │ + ldreq ip, [pc], #-3888 @ 355e8 <__cxa_atexit@plt+0x283b0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35658 <__cxa_atexit@plt+0x28420> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -41246,21 +41246,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq fp, [pc], #-3708 @ 356c8 <__cxa_atexit@plt+0x28490> │ │ │ │ - ldreq fp, [pc], #-3688 @ 356cc <__cxa_atexit@plt+0x28494> │ │ │ │ + ldreq ip, [pc], #-3708 @ 356c8 <__cxa_atexit@plt+0x28490> │ │ │ │ + ldreq ip, [pc], #-3688 @ 356cc <__cxa_atexit@plt+0x28494> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq fp, [pc], #-3784 @ 356d8 <__cxa_atexit@plt+0x284a0> │ │ │ │ - ldreq fp, [pc], #-3752 @ 356dc <__cxa_atexit@plt+0x284a4> │ │ │ │ - ldreq fp, [pc], #-3640 @ 356e0 <__cxa_atexit@plt+0x284a8> │ │ │ │ + ldreq ip, [pc], #-3784 @ 356d8 <__cxa_atexit@plt+0x284a0> │ │ │ │ + ldreq ip, [pc], #-3752 @ 356dc <__cxa_atexit@plt+0x284a4> │ │ │ │ + ldreq ip, [pc], #-3640 @ 356e0 <__cxa_atexit@plt+0x284a8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 35718 <__cxa_atexit@plt+0x284e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -41269,17 +41269,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ 35720 <__cxa_atexit@plt+0x284e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq fp, [pc], #-3576 @ 35724 <__cxa_atexit@plt+0x284ec> │ │ │ │ - ldreq fp, [pc], #-3556 @ 35728 <__cxa_atexit@plt+0x284f0> │ │ │ │ - ldreq fp, [pc], #-3564 @ 3572c <__cxa_atexit@plt+0x284f4> │ │ │ │ + ldreq ip, [pc], #-3576 @ 35724 <__cxa_atexit@plt+0x284ec> │ │ │ │ + ldreq ip, [pc], #-3556 @ 35728 <__cxa_atexit@plt+0x284f0> │ │ │ │ + ldreq ip, [pc], #-3564 @ 3572c <__cxa_atexit@plt+0x284f4> │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r2, r3 │ │ │ │ bne 35778 <__cxa_atexit@plt+0x28540> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -41321,17 +41321,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ str r8, [r5, #24]! │ │ │ │ mov r7, fp │ │ │ │ b 35508 <__cxa_atexit@plt+0x282d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq fp, [pc], #-3428 @ 357f4 <__cxa_atexit@plt+0x285bc> │ │ │ │ - ldreq fp, [pc], #-3396 @ 357f8 <__cxa_atexit@plt+0x285c0> │ │ │ │ - ldreq fp, [pc], #-3356 @ 357fc <__cxa_atexit@plt+0x285c4> │ │ │ │ + ldreq ip, [pc], #-3428 @ 357f4 <__cxa_atexit@plt+0x285bc> │ │ │ │ + ldreq ip, [pc], #-3396 @ 357f8 <__cxa_atexit@plt+0x285c0> │ │ │ │ + ldreq ip, [pc], #-3356 @ 357fc <__cxa_atexit@plt+0x285c4> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 3583c <__cxa_atexit@plt+0x28604> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -41342,17 +41342,17 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [pc, #16] @ 35844 <__cxa_atexit@plt+0x2860c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq fp, [pc], #-3308 @ 35848 <__cxa_atexit@plt+0x28610> │ │ │ │ - ldreq fp, [pc], #-3284 @ 3584c <__cxa_atexit@plt+0x28614> │ │ │ │ - ldreq fp, [pc], #-3272 @ 35850 <__cxa_atexit@plt+0x28618> │ │ │ │ + ldreq ip, [pc], #-3308 @ 35848 <__cxa_atexit@plt+0x28610> │ │ │ │ + ldreq ip, [pc], #-3284 @ 3584c <__cxa_atexit@plt+0x28614> │ │ │ │ + ldreq ip, [pc], #-3272 @ 35850 <__cxa_atexit@plt+0x28618> │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 35920 <__cxa_atexit@plt+0x286e8> │ │ │ │ @@ -41409,26 +41409,26 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 358b0 <__cxa_atexit@plt+0x28678> │ │ │ │ str r9, [r5, #20]! │ │ │ │ mov r6, r8 │ │ │ │ mov r7, fp │ │ │ │ b 35508 <__cxa_atexit@plt+0x282d0> │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - ldrbeq r4, [r0], #-3248 @ 0xfffff350 │ │ │ │ + ldrbeq r5, [r0], #-3232 @ 0xfffff360 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - ldrbeq r4, [r0], #-3296 @ 0xfffff320 │ │ │ │ + ldrbeq r5, [r0], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 35978 <__cxa_atexit@plt+0x28740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1e49f18 <__cxa_atexit@plt+0x1e3cce0> │ │ │ │ - ldrbeq r4, [r0], #-3636 @ 0xfffff1cc │ │ │ │ + b 1b73264 <__cxa_atexit@plt+0x1b6602c> │ │ │ │ + ldrbeq r5, [r0], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 359d4 <__cxa_atexit@plt+0x2879c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -41440,22 +41440,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 359e0 <__cxa_atexit@plt+0x287a8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 359e4 <__cxa_atexit@plt+0x287ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r5, #10 │ │ │ │ - ldrbeq r4, [r0], #-3024 @ 0xfffff430 │ │ │ │ + mvnseq r5, #-905969664 @ 0xca000000 │ │ │ │ + ldrbeq r5, [r0], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -41473,16 +41473,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35a54 <__cxa_atexit@plt+0x2881c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-3044 @ 0xfffff41c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41498,26 +41498,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 35ab8 <__cxa_atexit@plt+0x28880> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-2924 @ 0xfffff494 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 35adc <__cxa_atexit@plt+0x288a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r0], #-3044 @ 0xfffff41c │ │ │ │ + ldrbeq r5, [r0], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41530,16 +41530,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35b34 <__cxa_atexit@plt+0x288fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r0], #-3112 @ 0xfffff3d8 │ │ │ │ - ldreq fp, [pc], #-2604 @ 35b3c <__cxa_atexit@plt+0x28904> │ │ │ │ + ldrbeq r5, [r0], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq ip, [pc], #-2604 @ 35b3c <__cxa_atexit@plt+0x28904> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35b90 <__cxa_atexit@plt+0x28958> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -41551,22 +41551,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 35b9c <__cxa_atexit@plt+0x28964> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 35ba0 <__cxa_atexit@plt+0x28968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r4, #928 @ 0x3a0 │ │ │ │ - ldrbeq r4, [r0], #-2580 @ 0xfffff5ec │ │ │ │ + mvnseq r5, #-1610612721 @ 0xa000000f │ │ │ │ + ldrbeq r5, [r0], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -41584,16 +41584,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35c10 <__cxa_atexit@plt+0x289d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41609,26 +41609,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 35c74 <__cxa_atexit@plt+0x28a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-2480 @ 0xfffff650 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-2464 @ 0xfffff660 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 35c98 <__cxa_atexit@plt+0x28a60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ + ldrbeq r5, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41641,16 +41641,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35cf0 <__cxa_atexit@plt+0x28ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r0], #-2668 @ 0xfffff594 │ │ │ │ - ldreq fp, [pc], #-2224 @ 35cf8 <__cxa_atexit@plt+0x28ac0> │ │ │ │ + ldrbeq r5, [r0], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq ip, [pc], #-2224 @ 35cf8 <__cxa_atexit@plt+0x28ac0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35d4c <__cxa_atexit@plt+0x28b14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -41662,22 +41662,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 35d58 <__cxa_atexit@plt+0x28b20> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 35d5c <__cxa_atexit@plt+0x28b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r4, #30208 @ 0x7600 │ │ │ │ - ldrbeq r4, [r0], #-2136 @ 0xfffff7a8 │ │ │ │ + mvnseq r5, #-2147483635 @ 0x8000000d │ │ │ │ + ldrbeq r5, [r0], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -41695,16 +41695,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35dcc <__cxa_atexit@plt+0x28b94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-2156 @ 0xfffff794 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41720,16 +41720,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 35e30 <__cxa_atexit@plt+0x28bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-2036 @ 0xfffff80c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-2020 @ 0xfffff81c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35e8c <__cxa_atexit@plt+0x28c54> │ │ │ │ mov r0, r4 │ │ │ │ @@ -41742,22 +41742,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 35e98 <__cxa_atexit@plt+0x28c60> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 35e9c <__cxa_atexit@plt+0x28c64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r4, #35840 @ 0x8c00 │ │ │ │ - ldrbeq r4, [r0], #-1816 @ 0xfffff8e8 │ │ │ │ + mvnseq r4, #908 @ 0x38c │ │ │ │ + ldrbeq r5, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -41775,16 +41775,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35f0c <__cxa_atexit@plt+0x28cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-1836 @ 0xfffff8d4 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41800,16 +41800,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 35f70 <__cxa_atexit@plt+0x28d38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-1716 @ 0xfffff94c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-1700 @ 0xfffff95c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35fcc <__cxa_atexit@plt+0x28d94> │ │ │ │ mov r0, r4 │ │ │ │ @@ -41822,22 +41822,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 35fd8 <__cxa_atexit@plt+0x28da0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 35fdc <__cxa_atexit@plt+0x28da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r4, #216, 18 @ 0x360000 │ │ │ │ - ldrbeq r4, [r0], #-1496 @ 0xfffffa28 │ │ │ │ + mvnseq r4, #152, 28 @ 0x980 │ │ │ │ + ldrbeq r5, [r0], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -41855,16 +41855,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3604c <__cxa_atexit@plt+0x28e14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-1516 @ 0xfffffa14 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41880,18 +41880,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 360b0 <__cxa_atexit@plt+0x28e78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r4, [r0], #-1396 @ 0xfffffa8c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r5, [r0], #-1380 @ 0xfffffa9c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldreq fp, [pc], #-1416 @ 360bc <__cxa_atexit@plt+0x28e84> │ │ │ │ + ldreq ip, [pc], #-1416 @ 360bc <__cxa_atexit@plt+0x28e84> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 36114 <__cxa_atexit@plt+0x28edc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -41904,23 +41904,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 36124 <__cxa_atexit@plt+0x28eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc], #-1332 @ 36124 <__cxa_atexit@plt+0x28eec> │ │ │ │ - ldreq fp, [pc], #-1344 @ 36128 <__cxa_atexit@plt+0x28ef0> │ │ │ │ - ldrbeq r4, [r0], #-1176 @ 0xfffffb68 │ │ │ │ - ldreq fp, [pc], #-1336 @ 36130 <__cxa_atexit@plt+0x28ef8> │ │ │ │ + ldreq ip, [pc], #-1332 @ 36124 <__cxa_atexit@plt+0x28eec> │ │ │ │ + ldreq ip, [pc], #-1344 @ 36128 <__cxa_atexit@plt+0x28ef0> │ │ │ │ + ldrbeq r5, [r0], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq ip, [pc], #-1336 @ 36130 <__cxa_atexit@plt+0x28ef8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3618c <__cxa_atexit@plt+0x28f54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -41934,47 +41934,47 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 3619c <__cxa_atexit@plt+0x28f64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + b 401554 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq r4, [r0], #-1068 @ 0xfffffbd4 │ │ │ │ - ldrbeq r4, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ + ldrbeq r5, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ + ldrbeq r5, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ - ldreq fp, [pc], #-808 @ 361c0 <__cxa_atexit@plt+0x28f88> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + ldreq ip, [pc], #-808 @ 361c0 <__cxa_atexit@plt+0x28f88> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 361f4 <__cxa_atexit@plt+0x28fbc> │ │ │ │ ldr r8, [pc, #36] @ 361fc <__cxa_atexit@plt+0x28fc4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 36200 <__cxa_atexit@plt+0x28fc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc], #-784 @ 36204 <__cxa_atexit@plt+0x28fcc> │ │ │ │ - ldrbeq r4, [r0], #-952 @ 0xfffffc48 │ │ │ │ + ldreq ip, [pc], #-784 @ 36204 <__cxa_atexit@plt+0x28fcc> │ │ │ │ + ldrbeq r5, [r0], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3626c <__cxa_atexit@plt+0x29034> │ │ │ │ @@ -41992,34 +41992,34 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + b 401554 <__cxa_atexit@plt+0x3f431c> │ │ │ │ mov r6, r3 │ │ │ │ b 3627c <__cxa_atexit@plt+0x29044> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3628c <__cxa_atexit@plt+0x29054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc], #-1024 @ 36294 <__cxa_atexit@plt+0x2905c> │ │ │ │ + ldreq ip, [pc], #-1024 @ 36294 <__cxa_atexit@plt+0x2905c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldrbeq r4, [r0], #-868 @ 0xfffffc9c │ │ │ │ + ldrbeq r5, [r0], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ - ldreq fp, [pc], #-1000 @ 362bc <__cxa_atexit@plt+0x29084> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + ldreq ip, [pc], #-1000 @ 362bc <__cxa_atexit@plt+0x29084> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3631c <__cxa_atexit@plt+0x290e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -42047,19 +42047,19 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 3634c <__cxa_atexit@plt+0x29114> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r4, [r0], #-680 @ 0xfffffd58 │ │ │ │ - ldreq fp, [pc], #-872 @ 36350 <__cxa_atexit@plt+0x29118> │ │ │ │ - ldreq fp, [pc], #-484 @ 36354 <__cxa_atexit@plt+0x2911c> │ │ │ │ - ldreq fp, [pc], #-912 @ 36358 <__cxa_atexit@plt+0x29120> │ │ │ │ - ldreq fp, [pc], #-1016 @ 3635c <__cxa_atexit@plt+0x29124> │ │ │ │ + ldrbeq r5, [r0], #-664 @ 0xfffffd68 │ │ │ │ + ldreq ip, [pc], #-872 @ 36350 <__cxa_atexit@plt+0x29118> │ │ │ │ + ldreq ip, [pc], #-484 @ 36354 <__cxa_atexit@plt+0x2911c> │ │ │ │ + ldreq ip, [pc], #-912 @ 36358 <__cxa_atexit@plt+0x29120> │ │ │ │ + ldreq ip, [pc], #-1016 @ 3635c <__cxa_atexit@plt+0x29124> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 363b4 <__cxa_atexit@plt+0x2917c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -42072,23 +42072,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 363c4 <__cxa_atexit@plt+0x2918c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4014dc <__cxa_atexit@plt+0x3f42a4> │ │ │ │ + b 401564 <__cxa_atexit@plt+0x3f432c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc], #-952 @ 363c4 <__cxa_atexit@plt+0x2918c> │ │ │ │ - ldreq fp, [pc], #-268 @ 363c8 <__cxa_atexit@plt+0x29190> │ │ │ │ - ldrbeq r4, [r0], #-504 @ 0xfffffe08 │ │ │ │ - ldreq fp, [pc], #-968 @ 363d0 <__cxa_atexit@plt+0x29198> │ │ │ │ + ldreq ip, [pc], #-952 @ 363c4 <__cxa_atexit@plt+0x2918c> │ │ │ │ + ldreq ip, [pc], #-268 @ 363c8 <__cxa_atexit@plt+0x29190> │ │ │ │ + ldrbeq r5, [r0], #-488 @ 0xfffffe18 │ │ │ │ + ldreq ip, [pc], #-968 @ 363d0 <__cxa_atexit@plt+0x29198> │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36478 <__cxa_atexit@plt+0x29240> │ │ │ │ ldr r2, [pc, #180] @ 3649c <__cxa_atexit@plt+0x29264> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -42132,19 +42132,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 364a0 <__cxa_atexit@plt+0x29268> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldrbeq r4, [r0], #-436 @ 0xfffffe4c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldrbeq r5, [r0], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r4, [r0], #-820 @ 0xfffffccc │ │ │ │ - ldrbeq r4, [r0], #-424 @ 0xfffffe58 │ │ │ │ + ldrbeq r5, [r0], #-804 @ 0xfffffcdc │ │ │ │ + ldrbeq r5, [r0], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42163,18 +42163,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3651c <__cxa_atexit@plt+0x292e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldrbeq r4, [r0], #-288 @ 0xfffffee0 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldrbeq r5, [r0], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq fp, [pc], #-624 @ 36528 <__cxa_atexit@plt+0x292f0> │ │ │ │ + ldreq ip, [pc], #-624 @ 36528 <__cxa_atexit@plt+0x292f0> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 365c8 <__cxa_atexit@plt+0x29390> │ │ │ │ ldr lr, [pc, #144] @ 365d0 <__cxa_atexit@plt+0x29398> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -42211,17 +42211,17 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq r4, [r0], #-76 @ 0xffffffb4 │ │ │ │ + ldrbeq r5, [r0], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq fp, [pc], #-436 @ 365e4 <__cxa_atexit@plt+0x293ac> │ │ │ │ + ldreq ip, [pc], #-436 @ 365e4 <__cxa_atexit@plt+0x293ac> │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 36634 <__cxa_atexit@plt+0x293fc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -42236,22 +42236,22 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ b 36890 <__cxa_atexit@plt+0x29658> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq fp, [pc], #-344 @ 36640 <__cxa_atexit@plt+0x29408> │ │ │ │ + ldreq ip, [pc], #-344 @ 36640 <__cxa_atexit@plt+0x29408> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 36890 <__cxa_atexit@plt+0x29658> │ │ │ │ - ldreq fp, [pc], #-316 @ 3665c <__cxa_atexit@plt+0x29424> │ │ │ │ + ldreq ip, [pc], #-316 @ 3665c <__cxa_atexit@plt+0x29424> │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3672c <__cxa_atexit@plt+0x294f4> │ │ │ │ ldr lr, [pc, #224] @ 36754 <__cxa_atexit@plt+0x2951c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -42306,21 +42306,21 @@ │ │ │ │ ldr r6, [pc, #32] @ 3675c <__cxa_atexit@plt+0x29524> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq r3, [r0], #-3856 @ 0xfffff0f0 │ │ │ │ + ldrbeq r4, [r0], #-3840 @ 0xfffff100 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrbeq r4, [r0], #-124 @ 0xffffff84 │ │ │ │ - ldrbeq r3, [r0], #-3828 @ 0xfffff10c │ │ │ │ - ldreq fp, [pc], #-40 @ 36770 <__cxa_atexit@plt+0x29538> │ │ │ │ + ldrbeq r5, [r0], #-108 @ 0xffffff94 │ │ │ │ + ldrbeq r4, [r0], #-3812 @ 0xfffff11c │ │ │ │ + ldreq ip, [pc], #-40 @ 36770 <__cxa_atexit@plt+0x29538> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, r2 │ │ │ │ bne 36798 <__cxa_atexit@plt+0x29560> │ │ │ │ ldr r7, [pc, #120] @ 36804 <__cxa_atexit@plt+0x295cc> │ │ │ │ @@ -42349,18 +42349,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ 36800 <__cxa_atexit@plt+0x295c8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbeq r3, [r0], #-4020 @ 0xfffff04c │ │ │ │ - ldrbeq r3, [r0], #-3644 @ 0xfffff1c4 │ │ │ │ + ldrbeq r4, [r0], #-4004 @ 0xfffff05c │ │ │ │ + ldrbeq r4, [r0], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42379,18 +42379,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3687c <__cxa_atexit@plt+0x29644> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldrbeq r3, [r0], #-3520 @ 0xfffff240 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldrbeq r4, [r0], #-3504 @ 0xfffff250 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq sl, [pc], #-3852 @ 36888 <__cxa_atexit@plt+0x29650> │ │ │ │ + ldreq fp, [pc], #-3852 @ 36888 <__cxa_atexit@plt+0x29650> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 369c0 <__cxa_atexit@plt+0x29788> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -42483,20 +42483,20 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - ldrbeq r3, [r0], #-3108 @ 0xfffff3dc │ │ │ │ - ldrbeq r3, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ + ldrbeq r4, [r0], #-3092 @ 0xfffff3ec │ │ │ │ + ldrbeq r4, [r0], #-3084 @ 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - ldrbeq r3, [r0], #-3232 @ 0xfffff360 │ │ │ │ - ldreq sl, [pc], #-3432 @ 36a30 <__cxa_atexit@plt+0x297f8> │ │ │ │ + ldrbeq r4, [r0], #-3216 @ 0xfffff370 │ │ │ │ + ldreq fp, [pc], #-3432 @ 36a30 <__cxa_atexit@plt+0x297f8> │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42532,17 +42532,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - ldrbeq r3, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ + ldrbeq r4, [r0], #-2840 @ 0xfffff4e8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq sl, [pc], #-3248 @ 36ae8 <__cxa_atexit@plt+0x298b0> │ │ │ │ + ldreq fp, [pc], #-3248 @ 36ae8 <__cxa_atexit@plt+0x298b0> │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -42573,16 +42573,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - ldrbeq r3, [r0], #-2708 @ 0xfffff56c │ │ │ │ - ldrbeq r3, [r0], #-2684 @ 0xfffff584 │ │ │ │ + ldrbeq r4, [r0], #-2692 @ 0xfffff57c │ │ │ │ + ldrbeq r4, [r0], #-2668 @ 0xfffff594 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36bc4 <__cxa_atexit@plt+0x2998c> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ @@ -42593,15 +42593,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r8, r0, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 36bdc <__cxa_atexit@plt+0x299a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r0], #-2540 @ 0xfffff614 │ │ │ │ + ldrbeq r4, [r0], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36d68 <__cxa_atexit@plt+0x29b30> │ │ │ │ stm sp, {r4, fp} │ │ │ │ @@ -42650,15 +42650,15 @@ │ │ │ │ lsrpl r1, ip, r4 │ │ │ │ tst r1, #1 │ │ │ │ mov sl, r9 │ │ │ │ beq 36bf8 <__cxa_atexit@plt+0x299c0> │ │ │ │ sub r4, r2, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 4014e4 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ + bl 40156c <__cxa_atexit@plt+0x3f4334> │ │ │ │ mov sl, r0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 36bf8 <__cxa_atexit@plt+0x299c0> │ │ │ │ ldr r7, [pc, #204] @ 36d94 <__cxa_atexit@plt+0x29b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -42706,20 +42706,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldrbeq r3, [r0], #-2280 @ 0xfffff718 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldrbeq r4, [r0], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - ldrbeq r3, [r0], #-2184 @ 0xfffff778 │ │ │ │ - ldrbeq r3, [r0], #-2560 @ 0xfffff600 │ │ │ │ + ldrbeq r4, [r0], #-2168 @ 0xfffff788 │ │ │ │ + ldrbeq r4, [r0], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -42750,18 +42750,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 36e50 <__cxa_atexit@plt+0x29c18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - ldrbeq r3, [r0], #-2388 @ 0xfffff6ac │ │ │ │ - ldrbeq r3, [r0], #-1976 @ 0xfffff848 │ │ │ │ + ldrbeq r4, [r0], #-2372 @ 0xfffff6bc │ │ │ │ + ldrbeq r4, [r0], #-1960 @ 0xfffff858 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 36eb4 <__cxa_atexit@plt+0x29c7c> │ │ │ │ @@ -42778,24 +42778,24 @@ │ │ │ │ ldrb r7, [r7, #8] │ │ │ │ ldr r5, [pc, #52] @ 36ed4 <__cxa_atexit@plt+0x29c9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r0], #-1816 @ 0xfffff8e8 │ │ │ │ - ldrbeq r3, [r0], #-2312 @ 0xfffff6f8 │ │ │ │ + ldrbeq r4, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ + ldrbeq r4, [r0], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36f44 <__cxa_atexit@plt+0x29d0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -42826,16 +42826,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r0], #-1684 @ 0xfffff96c │ │ │ │ - ldrbeq r3, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ + ldrbeq r4, [r0], #-1668 @ 0xfffff97c │ │ │ │ + ldrbeq r4, [r0], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36fa0 <__cxa_atexit@plt+0x29d68> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -42933,18 +42933,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - ldrbeq r3, [r0], #-1900 @ 0xfffff894 │ │ │ │ + ldrbeq r4, [r0], #-1884 @ 0xfffff8a4 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldrbeq r3, [r0], #-1248 @ 0xfffffb20 │ │ │ │ - ldrbeq r3, [r0], #-1300 @ 0xfffffaec │ │ │ │ + ldrbeq r4, [r0], #-1232 @ 0xfffffb30 │ │ │ │ + ldrbeq r4, [r0], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r1, r7 │ │ │ │ bge 371e8 <__cxa_atexit@plt+0x29fb0> │ │ │ │ @@ -43009,17 +43009,17 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - ldrbeq r3, [r0], #-1016 @ 0xfffffc08 │ │ │ │ - ldrbeq r3, [r0], #-960 @ 0xfffffc40 │ │ │ │ - ldrbeq r3, [r0], #-1300 @ 0xfffffaec │ │ │ │ + ldrbeq r4, [r0], #-1000 @ 0xfffffc18 │ │ │ │ + ldrbeq r4, [r0], #-944 @ 0xfffffc50 │ │ │ │ + ldrbeq r4, [r0], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 372ec <__cxa_atexit@plt+0x2a0b4> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -43054,16 +43054,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 36fa8 <__cxa_atexit@plt+0x29d70> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - ldrbeq r3, [r0], #-796 @ 0xfffffce4 │ │ │ │ - ldrbeq r3, [r0], #-1112 @ 0xfffffba8 │ │ │ │ + ldrbeq r4, [r0], #-780 @ 0xfffffcf4 │ │ │ │ + ldrbeq r4, [r0], #-1096 @ 0xfffffbb8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 373f4 <__cxa_atexit@plt+0x2a1bc> │ │ │ │ @@ -43091,15 +43091,15 @@ │ │ │ │ add r7, r1, r7, lsl #6 │ │ │ │ ldr r2, [pc, #160] @ 37424 <__cxa_atexit@plt+0x2a1ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r7, r7, #12416 @ 0x3080 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldrb r0, [r2, #2] │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ bcs 373c8 <__cxa_atexit@plt+0x2a190> │ │ │ │ lsl r7, r7, #12 │ │ │ │ ldr r2, [pc, #100] @ 37414 <__cxa_atexit@plt+0x2a1dc> │ │ │ │ add r7, r7, r1, lsl #6 │ │ │ │ ldr r1, [pc, #104] @ 37420 <__cxa_atexit@plt+0x2a1e8> │ │ │ │ @@ -43124,20 +43124,20 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - ldrbeq r3, [r0], #-608 @ 0xfffffda0 │ │ │ │ - ldrbeq r3, [r0], #-968 @ 0xfffffc38 │ │ │ │ - ldrbeq r3, [r0], #-1012 @ 0xfffffc0c │ │ │ │ - ldrbeq r3, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ - ldrbeq r3, [r0], #-1092 @ 0xfffffbbc │ │ │ │ - ldreq sl, [pc], #-868 @ 37434 <__cxa_atexit@plt+0x2a1fc> │ │ │ │ + ldrbeq r4, [r0], #-592 @ 0xfffffdb0 │ │ │ │ + ldrbeq r4, [r0], #-952 @ 0xfffffc48 │ │ │ │ + ldrbeq r4, [r0], #-996 @ 0xfffffc1c │ │ │ │ + ldrbeq r4, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ + ldrbeq r4, [r0], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq fp, [pc], #-868 @ 37434 <__cxa_atexit@plt+0x2a1fc> │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ bhi 37508 <__cxa_atexit@plt+0x2a2d0> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ @@ -43187,16 +43187,16 @@ │ │ │ │ bls 374a4 <__cxa_atexit@plt+0x2a26c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r0], #-316 @ 0xfffffec4 │ │ │ │ - ldreq sl, [pc], #-632 @ 37520 <__cxa_atexit@plt+0x2a2e8> │ │ │ │ + ldrbeq r4, [r0], #-300 @ 0xfffffed4 │ │ │ │ + ldreq fp, [pc], #-632 @ 37520 <__cxa_atexit@plt+0x2a2e8> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 37594 <__cxa_atexit@plt+0x2a35c> │ │ │ │ @@ -43213,31 +43213,31 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #72] @ 375b8 <__cxa_atexit@plt+0x2a380> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r7, [pc, #44] @ 375b4 <__cxa_atexit@plt+0x2a37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 375a4 <__cxa_atexit@plt+0x2a36c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r3, [r0], #-76 @ 0xffffffb4 │ │ │ │ - ldrbeq r3, [r0], #-440 @ 0xfffffe48 │ │ │ │ - ldrbeq r3, [r0], #-136 @ 0xffffff78 │ │ │ │ - ldreq sl, [pc], #-468 @ 375c4 <__cxa_atexit@plt+0x2a38c> │ │ │ │ + ldrbeq r4, [r0], #-60 @ 0xffffffc4 │ │ │ │ + ldrbeq r4, [r0], #-424 @ 0xfffffe58 │ │ │ │ + ldrbeq r4, [r0], #-120 @ 0xffffff88 │ │ │ │ + ldreq fp, [pc], #-468 @ 375c4 <__cxa_atexit@plt+0x2a38c> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 37638 <__cxa_atexit@plt+0x2a400> │ │ │ │ @@ -43254,31 +43254,31 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #72] @ 3765c <__cxa_atexit@plt+0x2a424> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r7, [pc, #44] @ 37658 <__cxa_atexit@plt+0x2a420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 37648 <__cxa_atexit@plt+0x2a410> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r2, [r0], #-4008 @ 0xfffff058 │ │ │ │ - ldrbeq r3, [r0], #-276 @ 0xfffffeec │ │ │ │ - ldrbeq r2, [r0], #-4068 @ 0xfffff01c │ │ │ │ - ldreq sl, [pc], #-300 @ 37668 <__cxa_atexit@plt+0x2a430> │ │ │ │ + ldrbeq r3, [r0], #-3992 @ 0xfffff068 │ │ │ │ + ldrbeq r4, [r0], #-260 @ 0xfffffefc │ │ │ │ + ldrbeq r3, [r0], #-4052 @ 0xfffff02c │ │ │ │ + ldreq fp, [pc], #-300 @ 37668 <__cxa_atexit@plt+0x2a430> │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37698 <__cxa_atexit@plt+0x2a460> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ @@ -43403,30 +43403,30 @@ │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - ldreq r9, [pc], #-3868 @ 3787c <__cxa_atexit@plt+0x2a644> │ │ │ │ + ldreq sl, [pc], #-3868 @ 3787c <__cxa_atexit@plt+0x2a644> │ │ │ │ andeq r0, r0, r7, lsr #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3789c <__cxa_atexit@plt+0x2a664> │ │ │ │ add r5, r5, #12 │ │ │ │ b 379b4 <__cxa_atexit@plt+0x2a77c> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #8 │ │ │ │ b 376a0 <__cxa_atexit@plt+0x2a468> │ │ │ │ - ldreq r9, [pc], #-3808 @ 378b8 <__cxa_atexit@plt+0x2a680> │ │ │ │ + ldreq sl, [pc], #-3808 @ 378b8 <__cxa_atexit@plt+0x2a680> │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ @@ -43436,15 +43436,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ b 379b4 <__cxa_atexit@plt+0x2a77c> │ │ │ │ ldr r3, [r5, #32] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #12 │ │ │ │ b 376a0 <__cxa_atexit@plt+0x2a468> │ │ │ │ - ldreq r9, [pc], #-3736 @ 37900 <__cxa_atexit@plt+0x2a6c8> │ │ │ │ + ldreq sl, [pc], #-3736 @ 37900 <__cxa_atexit@plt+0x2a6c8> │ │ │ │ andeq r3, r0, r9, ror #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ ldrb r1, [r5, #12] │ │ │ │ orr r3, r1, r3, lsl #12 │ │ │ │ @@ -43458,15 +43458,15 @@ │ │ │ │ b 379b4 <__cxa_atexit@plt+0x2a77c> │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #16 │ │ │ │ b 376a0 <__cxa_atexit@plt+0x2a468> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - ldreq r9, [pc], #-3648 @ 37958 <__cxa_atexit@plt+0x2a720> │ │ │ │ + ldreq sl, [pc], #-3648 @ 37958 <__cxa_atexit@plt+0x2a720> │ │ │ │ andeq r7, r0, sl, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ ldrb r1, [r5, #12] │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ @@ -43515,26 +43515,26 @@ │ │ │ │ mov fp, r8 │ │ │ │ b 37a6c <__cxa_atexit@plt+0x2a834> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r2, [r0], #-3428 @ 0xfffff29c │ │ │ │ - ldreq r9, [pc], #-3416 @ 37a40 <__cxa_atexit@plt+0x2a808> │ │ │ │ + ldrbeq r3, [r0], #-3412 @ 0xfffff2ac │ │ │ │ + ldreq sl, [pc], #-3416 @ 37a40 <__cxa_atexit@plt+0x2a808> │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #16] │ │ │ │ sub r5, r5, #8 │ │ │ │ b 37a6c <__cxa_atexit@plt+0x2a834> │ │ │ │ - ldreq r9, [pc], #-3376 @ 37a68 <__cxa_atexit@plt+0x2a830> │ │ │ │ + ldreq sl, [pc], #-3376 @ 37a68 <__cxa_atexit@plt+0x2a830> │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 37b30 <__cxa_atexit@plt+0x2a8f8> │ │ │ │ @@ -43583,23 +43583,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 37b54 <__cxa_atexit@plt+0x2a91c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - ldrbeq r2, [r0], #-2736 @ 0xfffff550 │ │ │ │ - ldrbeq r2, [r0], #-2720 @ 0xfffff560 │ │ │ │ + ldrbeq r3, [r0], #-2720 @ 0xfffff560 │ │ │ │ + ldrbeq r3, [r0], #-2704 @ 0xfffff570 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - ldrbeq r2, [r0], #-2788 @ 0xfffff51c │ │ │ │ - ldreq r9, [pc], #-3192 @ 37b6c <__cxa_atexit@plt+0x2a934> │ │ │ │ + ldrbeq r3, [r0], #-2772 @ 0xfffff52c │ │ │ │ + ldreq sl, [pc], #-3192 @ 37b6c <__cxa_atexit@plt+0x2a934> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #44] @ 37bb0 <__cxa_atexit@plt+0x2a978> │ │ │ │ addls r2, pc, r2 │ │ │ │ @@ -43611,18 +43611,18 @@ │ │ │ │ ldrls r2, [pc, r2] │ │ │ │ stmibls r5, {r1, r2, r7} │ │ │ │ ldrls r0, [pc, #20] @ 37bbc <__cxa_atexit@plt+0x2a984> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r9, [pc], #-2396 @ 37bbc <__cxa_atexit@plt+0x2a984> │ │ │ │ - ldrbeq r2, [r0], #-2560 @ 0xfffff600 │ │ │ │ - ldreq r9, [pc], #-2368 @ 37bc4 <__cxa_atexit@plt+0x2a98c> │ │ │ │ - ldreq r9, [pc], #-3100 @ 37bc8 <__cxa_atexit@plt+0x2a990> │ │ │ │ + ldreq sl, [pc], #-2396 @ 37bbc <__cxa_atexit@plt+0x2a984> │ │ │ │ + ldrbeq r3, [r0], #-2544 @ 0xfffff610 │ │ │ │ + ldreq sl, [pc], #-2368 @ 37bc4 <__cxa_atexit@plt+0x2a98c> │ │ │ │ + ldreq sl, [pc], #-3100 @ 37bc8 <__cxa_atexit@plt+0x2a990> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #56] @ 37c18 <__cxa_atexit@plt+0x2a9e0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -43633,51 +43633,51 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 37c10 <__cxa_atexit@plt+0x2a9d8> │ │ │ │ ldr r3, [pc, #28] @ 37c1c <__cxa_atexit@plt+0x2a9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r9, [pc], #-3004 @ 37c28 <__cxa_atexit@plt+0x2a9f0> │ │ │ │ + ldreq sl, [pc], #-3004 @ 37c28 <__cxa_atexit@plt+0x2a9f0> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 37c44 <__cxa_atexit@plt+0x2aa0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [pc], #-2964 @ 37c50 <__cxa_atexit@plt+0x2aa18> │ │ │ │ + ldreq sl, [pc], #-2964 @ 37c50 <__cxa_atexit@plt+0x2aa18> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 37c70 <__cxa_atexit@plt+0x2aa38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 37c74 <__cxa_atexit@plt+0x2aa3c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r9, [pc], #-2364 @ 37c7c <__cxa_atexit@plt+0x2aa44> │ │ │ │ - ldreq r9, [pc], #-2900 @ 37c80 <__cxa_atexit@plt+0x2aa48> │ │ │ │ + ldreq sl, [pc], #-2364 @ 37c7c <__cxa_atexit@plt+0x2aa44> │ │ │ │ + ldreq sl, [pc], #-2900 @ 37c80 <__cxa_atexit@plt+0x2aa48> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 37c98 <__cxa_atexit@plt+0x2aa60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r9, [pc], #-2848 @ 37ca4 <__cxa_atexit@plt+0x2aa6c> │ │ │ │ + ldreq sl, [pc], #-2848 @ 37ca4 <__cxa_atexit@plt+0x2aa6c> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ blt 37d4c <__cxa_atexit@plt+0x2ab14> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -43719,16 +43719,16 @@ │ │ │ │ b 37d6c <__cxa_atexit@plt+0x2ab34> │ │ │ │ ldr r7, [pc, #16] @ 37d64 <__cxa_atexit@plt+0x2ab2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #8] @ 37d68 <__cxa_atexit@plt+0x2ab30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc], #-2580 @ 37d6c <__cxa_atexit@plt+0x2ab34> │ │ │ │ - ldreq r9, [pc], #-2568 @ 37d70 <__cxa_atexit@plt+0x2ab38> │ │ │ │ + ldreq sl, [pc], #-2580 @ 37d6c <__cxa_atexit@plt+0x2ab34> │ │ │ │ + ldreq sl, [pc], #-2568 @ 37d70 <__cxa_atexit@plt+0x2ab38> │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 37e2c <__cxa_atexit@plt+0x2abf4> │ │ │ │ @@ -43775,33 +43775,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 37e6c <__cxa_atexit@plt+0x2ac34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r9, [pc], #-2204 @ 37e6c <__cxa_atexit@plt+0x2ac34> │ │ │ │ - ldreq r9, [pc], #-2192 @ 37e70 <__cxa_atexit@plt+0x2ac38> │ │ │ │ + ldreq sl, [pc], #-2204 @ 37e6c <__cxa_atexit@plt+0x2ac34> │ │ │ │ + ldreq sl, [pc], #-2192 @ 37e70 <__cxa_atexit@plt+0x2ac38> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r9, [pc], #-2364 @ 37e78 <__cxa_atexit@plt+0x2ac40> │ │ │ │ + ldreq sl, [pc], #-2364 @ 37e78 <__cxa_atexit@plt+0x2ac40> │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 37d6c <__cxa_atexit@plt+0x2ab34> │ │ │ │ - ldreq r9, [pc], #-2276 @ 37e94 <__cxa_atexit@plt+0x2ac5c> │ │ │ │ + ldreq sl, [pc], #-2276 @ 37e94 <__cxa_atexit@plt+0x2ac5c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37f00 <__cxa_atexit@plt+0x2acc8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -43821,15 +43821,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + b 401554 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r7, [pc, #60] @ 37f44 <__cxa_atexit@plt+0x2ad0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #52] @ 37f48 <__cxa_atexit@plt+0x2ad10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -43838,21 +43838,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #12] @ 37f40 <__cxa_atexit@plt+0x2ad08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc], #-1872 @ 37f48 <__cxa_atexit@plt+0x2ad10> │ │ │ │ - ldreq r9, [pc], #-1900 @ 37f4c <__cxa_atexit@plt+0x2ad14> │ │ │ │ - ldreq r9, [pc], #-1888 @ 37f50 <__cxa_atexit@plt+0x2ad18> │ │ │ │ + ldreq sl, [pc], #-1872 @ 37f48 <__cxa_atexit@plt+0x2ad10> │ │ │ │ + ldreq sl, [pc], #-1900 @ 37f4c <__cxa_atexit@plt+0x2ad14> │ │ │ │ + ldreq sl, [pc], #-1888 @ 37f50 <__cxa_atexit@plt+0x2ad18> │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe2ec │ │ │ │ - ldrbeq r2, [r0], #-1744 @ 0xfffff930 │ │ │ │ - ldreq r9, [pc], #-2088 @ 37f60 <__cxa_atexit@plt+0x2ad28> │ │ │ │ + ldrbeq r3, [r0], #-1728 @ 0xfffff940 │ │ │ │ + ldreq sl, [pc], #-2088 @ 37f60 <__cxa_atexit@plt+0x2ad28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #44] @ 37f9c <__cxa_atexit@plt+0x2ad64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-28 @ 0xffffffe4 │ │ │ │ @@ -43862,16 +43862,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 35508 <__cxa_atexit@plt+0x282d0> │ │ │ │ ldr r7, [pc, #12] @ 37fa0 <__cxa_atexit@plt+0x2ad68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [pc], #-1412 @ 37fa8 <__cxa_atexit@plt+0x2ad70> │ │ │ │ - ldreq r9, [pc], #-1996 @ 37fac <__cxa_atexit@plt+0x2ad74> │ │ │ │ + ldreq sl, [pc], #-1412 @ 37fa8 <__cxa_atexit@plt+0x2ad70> │ │ │ │ + ldreq sl, [pc], #-1996 @ 37fac <__cxa_atexit@plt+0x2ad74> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38018 <__cxa_atexit@plt+0x2ade0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -43891,15 +43891,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + b 401554 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r7, [pc, #60] @ 3805c <__cxa_atexit@plt+0x2ae24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #52] @ 38060 <__cxa_atexit@plt+0x2ae28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -43908,21 +43908,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #12] @ 38058 <__cxa_atexit@plt+0x2ae20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc], #-1592 @ 38060 <__cxa_atexit@plt+0x2ae28> │ │ │ │ - ldreq r9, [pc], #-1620 @ 38064 <__cxa_atexit@plt+0x2ae2c> │ │ │ │ - ldreq r9, [pc], #-1608 @ 38068 <__cxa_atexit@plt+0x2ae30> │ │ │ │ + ldreq sl, [pc], #-1592 @ 38060 <__cxa_atexit@plt+0x2ae28> │ │ │ │ + ldreq sl, [pc], #-1620 @ 38064 <__cxa_atexit@plt+0x2ae2c> │ │ │ │ + ldreq sl, [pc], #-1608 @ 38068 <__cxa_atexit@plt+0x2ae30> │ │ │ │ @ instruction: 0xffffe2bc │ │ │ │ @ instruction: 0xffffe1d4 │ │ │ │ - ldrbeq r2, [r0], #-1464 @ 0xfffffa48 │ │ │ │ - ldreq r9, [pc], #-1836 @ 38078 <__cxa_atexit@plt+0x2ae40> │ │ │ │ + ldrbeq r3, [r0], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq sl, [pc], #-1836 @ 38078 <__cxa_atexit@plt+0x2ae40> │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 382bc <__cxa_atexit@plt+0x2b084> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -44067,41 +44067,41 @@ │ │ │ │ b 36bdc <__cxa_atexit@plt+0x299a4> │ │ │ │ ldr r2, [pc, #104] @ 3832c <__cxa_atexit@plt+0x2b0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r7, [pc, #56] @ 38318 <__cxa_atexit@plt+0x2b0e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r6, [pc, #32] @ 38328 <__cxa_atexit@plt+0x2b0f0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ @ instruction: 0xffffede8 │ │ │ │ - ldrbeq r2, [r0], #-864 @ 0xfffffca0 │ │ │ │ + ldrbeq r3, [r0], #-848 @ 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffe9b8 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - ldrbeq r2, [r0], #-1156 @ 0xfffffb7c │ │ │ │ - ldreq r9, [pc], #-1120 @ 38344 <__cxa_atexit@plt+0x2b10c> │ │ │ │ + ldrbeq r3, [r0], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq sl, [pc], #-1120 @ 38344 <__cxa_atexit@plt+0x2b10c> │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5, #24]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44130,15 +44130,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe51c │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldreq r9, [pc], #-972 @ 383d8 <__cxa_atexit@plt+0x2b1a0> │ │ │ │ + ldreq sl, [pc], #-972 @ 383d8 <__cxa_atexit@plt+0x2b1a0> │ │ │ │ andeq r6, r0, fp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38490 <__cxa_atexit@plt+0x2b258> │ │ │ │ @@ -44183,19 +44183,19 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 36bdc <__cxa_atexit@plt+0x299a4> │ │ │ │ ldr r2, [pc, #24] @ 384b0 <__cxa_atexit@plt+0x2b278> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffe7d4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - ldreq r9, [pc], #-744 @ 384bc <__cxa_atexit@plt+0x2b284> │ │ │ │ + ldreq sl, [pc], #-744 @ 384bc <__cxa_atexit@plt+0x2b284> │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5, #24]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44224,15 +44224,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe3a4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r9, [pc], #-596 @ 38550 <__cxa_atexit@plt+0x2b318> │ │ │ │ + ldreq sl, [pc], #-596 @ 38550 <__cxa_atexit@plt+0x2b318> │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r5, #24]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44261,15 +44261,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe310 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq r9, [pc], #-420 @ 385e4 <__cxa_atexit@plt+0x2b3ac> │ │ │ │ + ldreq sl, [pc], #-420 @ 385e4 <__cxa_atexit@plt+0x2b3ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #44] @ 38620 <__cxa_atexit@plt+0x2b3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-28 @ 0xffffffe4 │ │ │ │ @@ -44279,16 +44279,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 35508 <__cxa_atexit@plt+0x282d0> │ │ │ │ ldr r7, [pc, #12] @ 38624 <__cxa_atexit@plt+0x2b3ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [pc], #-3840 @ 3862c <__cxa_atexit@plt+0x2b3f4> │ │ │ │ - ldreq r9, [pc], #-328 @ 38630 <__cxa_atexit@plt+0x2b3f8> │ │ │ │ + ldreq r9, [pc], #-3840 @ 3862c <__cxa_atexit@plt+0x2b3f4> │ │ │ │ + ldreq sl, [pc], #-328 @ 38630 <__cxa_atexit@plt+0x2b3f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3869c <__cxa_atexit@plt+0x2b464> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -44308,15 +44308,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + b 401554 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r7, [pc, #60] @ 386e0 <__cxa_atexit@plt+0x2b4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #52] @ 386e4 <__cxa_atexit@plt+0x2b4ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -44325,21 +44325,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #12] @ 386dc <__cxa_atexit@plt+0x2b4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [pc], #-4020 @ 386e4 <__cxa_atexit@plt+0x2b4ac> │ │ │ │ - ldreq r8, [pc], #-4048 @ 386e8 <__cxa_atexit@plt+0x2b4b0> │ │ │ │ - ldreq r8, [pc], #-4036 @ 386ec <__cxa_atexit@plt+0x2b4b4> │ │ │ │ + ldreq r9, [pc], #-4020 @ 386e4 <__cxa_atexit@plt+0x2b4ac> │ │ │ │ + ldreq r9, [pc], #-4048 @ 386e8 <__cxa_atexit@plt+0x2b4b0> │ │ │ │ + ldreq r9, [pc], #-4036 @ 386ec <__cxa_atexit@plt+0x2b4b4> │ │ │ │ @ instruction: 0xffffdc38 │ │ │ │ @ instruction: 0xffffdb50 │ │ │ │ - ldrbeq r1, [r0], #-3892 @ 0xfffff0cc │ │ │ │ - ldreq r9, [pc], #-228 @ 386fc <__cxa_atexit@plt+0x2b4c4> │ │ │ │ + ldrbeq r2, [r0], #-3876 @ 0xfffff0dc │ │ │ │ + ldreq sl, [pc], #-228 @ 386fc <__cxa_atexit@plt+0x2b4c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44362,18 +44362,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 38778 <__cxa_atexit@plt+0x2b540> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ - ldrbeq r1, [r0], #-3720 @ 0xfffff178 │ │ │ │ - ldrbeq r1, [r0], #-3704 @ 0xfffff188 │ │ │ │ - ldreq r9, [pc], #-152 @ 38780 <__cxa_atexit@plt+0x2b548> │ │ │ │ - ldreq r9, [pc], #-136 @ 38784 <__cxa_atexit@plt+0x2b54c> │ │ │ │ + ldrbeq r2, [r0], #-3704 @ 0xfffff188 │ │ │ │ + ldrbeq r2, [r0], #-3688 @ 0xfffff198 │ │ │ │ + ldreq sl, [pc], #-152 @ 38780 <__cxa_atexit@plt+0x2b548> │ │ │ │ + ldreq sl, [pc], #-136 @ 38784 <__cxa_atexit@plt+0x2b54c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 387e8 <__cxa_atexit@plt+0x2b5b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -44399,18 +44399,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3880c <__cxa_atexit@plt+0x2b5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r0], #-3576 @ 0xfffff208 │ │ │ │ + ldrbeq r2, [r0], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r4, ror #23 │ │ │ │ - ldreq r9, [pc], #-20 @ 38814 <__cxa_atexit@plt+0x2b5dc> │ │ │ │ - ldreq r8, [pc], #-4068 @ 38818 <__cxa_atexit@plt+0x2b5e0> │ │ │ │ + ldreq sl, [pc], #-20 @ 38814 <__cxa_atexit@plt+0x2b5dc> │ │ │ │ + ldreq r9, [pc], #-4068 @ 38818 <__cxa_atexit@plt+0x2b5e0> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -44488,26 +44488,26 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 38974 <__cxa_atexit@plt+0x2b73c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ 38978 <__cxa_atexit@plt+0x2b740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - ldrbeq r1, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ - ldrbeq r1, [r0], #-3192 @ 0xfffff388 │ │ │ │ - ldrbeq r1, [r0], #-3148 @ 0xfffff3b4 │ │ │ │ - ldrbeq r1, [r0], #-3700 @ 0xfffff18c │ │ │ │ + ldrbeq r2, [r0], #-3392 @ 0xfffff2c0 │ │ │ │ + ldrbeq r2, [r0], #-3176 @ 0xfffff398 │ │ │ │ + ldrbeq r2, [r0], #-3132 @ 0xfffff3c4 │ │ │ │ + ldrbeq r2, [r0], #-3684 @ 0xfffff19c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - ldrbeq r1, [r0], #-3312 @ 0xfffff310 │ │ │ │ - ldrbeq r1, [r0], #-3268 @ 0xfffff33c │ │ │ │ - ldrbeq r1, [r0], #-3288 @ 0xfffff328 │ │ │ │ - ldrbeq r1, [r0], #-3240 @ 0xfffff358 │ │ │ │ + ldrbeq r2, [r0], #-3296 @ 0xfffff320 │ │ │ │ + ldrbeq r2, [r0], #-3252 @ 0xfffff34c │ │ │ │ + ldrbeq r2, [r0], #-3272 @ 0xfffff338 │ │ │ │ + ldrbeq r2, [r0], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 389cc <__cxa_atexit@plt+0x2b794> │ │ │ │ @@ -44515,17 +44515,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r1, [r0], #-3056 @ 0xfffff410 │ │ │ │ - ldreq r8, [pc], #-3608 @ 389e4 <__cxa_atexit@plt+0x2b7ac> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r2, [r0], #-3040 @ 0xfffff420 │ │ │ │ + ldreq r9, [pc], #-3608 @ 389e4 <__cxa_atexit@plt+0x2b7ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38a34 <__cxa_atexit@plt+0x2b7fc> │ │ │ │ ldr lr, [pc, #64] @ 38a40 <__cxa_atexit@plt+0x2b808> │ │ │ │ @@ -44543,16 +44543,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq r1, [r0], #-2956 @ 0xfffff474 │ │ │ │ - ldreq r8, [pc], #-3500 @ 38a50 <__cxa_atexit@plt+0x2b818> │ │ │ │ + ldrbeq r2, [r0], #-2940 @ 0xfffff484 │ │ │ │ + ldreq r9, [pc], #-3500 @ 38a50 <__cxa_atexit@plt+0x2b818> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #2 │ │ │ │ @@ -44605,20 +44605,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ - ldrbeq r1, [r0], #-2828 @ 0xfffff4f4 │ │ │ │ - ldrbeq r1, [r0], #-2820 @ 0xfffff4fc │ │ │ │ - ldreq r8, [pc], #-3296 @ 38b4c <__cxa_atexit@plt+0x2b914> │ │ │ │ - ldreq r8, [pc], #-2912 @ 38b50 <__cxa_atexit@plt+0x2b918> │ │ │ │ - ldreq r8, [pc], #-2900 @ 38b54 <__cxa_atexit@plt+0x2b91c> │ │ │ │ - ldrbeq r1, [r0], #-2800 @ 0xfffff510 │ │ │ │ + ldrbeq r2, [r0], #-2812 @ 0xfffff504 │ │ │ │ + ldrbeq r2, [r0], #-2804 @ 0xfffff50c │ │ │ │ + ldreq r9, [pc], #-3296 @ 38b4c <__cxa_atexit@plt+0x2b914> │ │ │ │ + ldreq r9, [pc], #-2912 @ 38b50 <__cxa_atexit@plt+0x2b918> │ │ │ │ + ldreq r9, [pc], #-2900 @ 38b54 <__cxa_atexit@plt+0x2b91c> │ │ │ │ + ldrbeq r2, [r0], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38b90 <__cxa_atexit@plt+0x2b958> │ │ │ │ @@ -44629,16 +44629,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r1, [r0], #-2636 @ 0xfffff5b4 │ │ │ │ - ldreq r8, [pc], #-3152 @ 38ba8 <__cxa_atexit@plt+0x2b970> │ │ │ │ + ldrbeq r2, [r0], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq r9, [pc], #-3152 @ 38ba8 <__cxa_atexit@plt+0x2b970> │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44680,20 +44680,20 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r1, [r0], #-2452 @ 0xfffff66c │ │ │ │ - ldrbeq r1, [r0], #-2408 @ 0xfffff698 │ │ │ │ + ldrbeq r2, [r0], #-2436 @ 0xfffff67c │ │ │ │ + ldrbeq r2, [r0], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - ldrbeq r1, [r0], #-2456 @ 0xfffff668 │ │ │ │ - ldreq r8, [pc], #-2952 @ 38c84 <__cxa_atexit@plt+0x2ba4c> │ │ │ │ + ldrbeq r2, [r0], #-2440 @ 0xfffff678 │ │ │ │ + ldreq r9, [pc], #-2952 @ 38c84 <__cxa_atexit@plt+0x2ba4c> │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls lr, [pc, #80] @ 38cec <__cxa_atexit@plt+0x2bab4> │ │ │ │ addls lr, pc, lr │ │ │ │ @@ -44714,18 +44714,18 @@ │ │ │ │ strls r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ strls r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldrls r0, [pc, #20] @ 38cf8 <__cxa_atexit@plt+0x2bac0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrbeq r1, [r0], #-2280 @ 0xfffff718 │ │ │ │ - ldreq r8, [pc], #-2324 @ 38cfc <__cxa_atexit@plt+0x2bac4> │ │ │ │ - ldreq r8, [pc], #-2292 @ 38d00 <__cxa_atexit@plt+0x2bac8> │ │ │ │ - ldreq r8, [pc], #-2824 @ 38d04 <__cxa_atexit@plt+0x2bacc> │ │ │ │ + ldrbeq r2, [r0], #-2264 @ 0xfffff728 │ │ │ │ + ldreq r9, [pc], #-2324 @ 38cfc <__cxa_atexit@plt+0x2bac4> │ │ │ │ + ldreq r9, [pc], #-2292 @ 38d00 <__cxa_atexit@plt+0x2bac8> │ │ │ │ + ldreq r9, [pc], #-2824 @ 38d04 <__cxa_atexit@plt+0x2bacc> │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r2, r3 │ │ │ │ bne 38d50 <__cxa_atexit@plt+0x2bb18> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -44756,17 +44756,17 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 38d88 <__cxa_atexit@plt+0x2bb50> │ │ │ │ b 38dac <__cxa_atexit@plt+0x2bb74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - ldreq r8, [pc], #-2184 @ 38da0 <__cxa_atexit@plt+0x2bb68> │ │ │ │ - ldreq r8, [pc], #-2172 @ 38da4 <__cxa_atexit@plt+0x2bb6c> │ │ │ │ - ldreq r8, [pc], #-2660 @ 38da8 <__cxa_atexit@plt+0x2bb70> │ │ │ │ + ldreq r9, [pc], #-2184 @ 38da0 <__cxa_atexit@plt+0x2bb68> │ │ │ │ + ldreq r9, [pc], #-2172 @ 38da4 <__cxa_atexit@plt+0x2bb6c> │ │ │ │ + ldreq r9, [pc], #-2660 @ 38da8 <__cxa_atexit@plt+0x2bb70> │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #2 │ │ │ │ @@ -44825,21 +44825,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffed7c │ │ │ │ - ldrbeq r1, [r0], #-1968 @ 0xfffff850 │ │ │ │ - ldrbeq r1, [r0], #-1960 @ 0xfffff858 │ │ │ │ - ldreq r8, [pc], #-2428 @ 38ebc <__cxa_atexit@plt+0x2bc84> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r8, [pc], #-1932 @ 38ec4 <__cxa_atexit@plt+0x2bc8c> │ │ │ │ - ldreq r8, [pc], #-1920 @ 38ec8 <__cxa_atexit@plt+0x2bc90> │ │ │ │ - ldrbeq r1, [r0], #-1940 @ 0xfffff86c │ │ │ │ + ldrbeq r2, [r0], #-1952 @ 0xfffff860 │ │ │ │ + ldrbeq r2, [r0], #-1944 @ 0xfffff868 │ │ │ │ + ldreq r9, [pc], #-2428 @ 38ebc <__cxa_atexit@plt+0x2bc84> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldreq r9, [pc], #-1932 @ 38ec4 <__cxa_atexit@plt+0x2bc8c> │ │ │ │ + ldreq r9, [pc], #-1920 @ 38ec8 <__cxa_atexit@plt+0x2bc90> │ │ │ │ + ldrbeq r2, [r0], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38f04 <__cxa_atexit@plt+0x2bccc> │ │ │ │ @@ -44850,16 +44850,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r1, [r0], #-1752 @ 0xfffff928 │ │ │ │ - ldreq r8, [pc], #-2288 @ 38f1c <__cxa_atexit@plt+0x2bce4> │ │ │ │ + ldrbeq r2, [r0], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r9, [pc], #-2288 @ 38f1c <__cxa_atexit@plt+0x2bce4> │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r5, #16]! │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -44911,17 +44911,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 39004 <__cxa_atexit@plt+0x2bdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ andeq r0, r0, r0, asr #18 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - ldreq r8, [pc], #-2100 @ 3900c <__cxa_atexit@plt+0x2bdd4> │ │ │ │ + ldreq r9, [pc], #-2100 @ 3900c <__cxa_atexit@plt+0x2bdd4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r8, [pc], #-2040 @ 39014 <__cxa_atexit@plt+0x2bddc> │ │ │ │ + ldreq r9, [pc], #-2040 @ 39014 <__cxa_atexit@plt+0x2bddc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 390e0 <__cxa_atexit@plt+0x2bea8> │ │ │ │ @@ -45027,29 +45027,29 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 391ec <__cxa_atexit@plt+0x2bfb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 391f0 <__cxa_atexit@plt+0x2bfb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r8, [pc], #-1692 @ 391e8 <__cxa_atexit@plt+0x2bfb0> │ │ │ │ + ldreq r9, [pc], #-1692 @ 391e8 <__cxa_atexit@plt+0x2bfb0> │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - ldrbeq r1, [r0], #-1036 @ 0xfffffbf4 │ │ │ │ - ldrbeq r1, [r0], #-992 @ 0xfffffc20 │ │ │ │ - ldrbeq r1, [r0], #-1548 @ 0xfffff9f4 │ │ │ │ + ldrbeq r2, [r0], #-1020 @ 0xfffffc04 │ │ │ │ + ldrbeq r2, [r0], #-976 @ 0xfffffc30 │ │ │ │ + ldrbeq r2, [r0], #-1532 @ 0xfffffa04 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - ldrbeq r1, [r0], #-1260 @ 0xfffffb14 │ │ │ │ - ldrbeq r1, [r0], #-1152 @ 0xfffffb80 │ │ │ │ - ldrbeq r1, [r0], #-1144 @ 0xfffffb88 │ │ │ │ - ldrbeq r1, [r0], #-1100 @ 0xfffffbb4 │ │ │ │ + ldrbeq r2, [r0], #-1244 @ 0xfffffb24 │ │ │ │ + ldrbeq r2, [r0], #-1136 @ 0xfffffb90 │ │ │ │ + ldrbeq r2, [r0], #-1128 @ 0xfffffb98 │ │ │ │ + ldrbeq r2, [r0], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 39248 <__cxa_atexit@plt+0x2c010> │ │ │ │ @@ -45058,16 +45058,16 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r1, [r0], #-912 @ 0xfffffc70 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r2, [r0], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 39294 <__cxa_atexit@plt+0x2c05c> │ │ │ │ @@ -45078,15 +45078,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r1, [r0], #-840 @ 0xfffffcb8 │ │ │ │ + ldrbeq r2, [r0], #-824 @ 0xfffffcc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 392e0 <__cxa_atexit@plt+0x2c0a8> │ │ │ │ @@ -45097,15 +45097,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r1, [r0], #-764 @ 0xfffffd04 │ │ │ │ + ldrbeq r2, [r0], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3932c <__cxa_atexit@plt+0x2c0f4> │ │ │ │ @@ -45116,15 +45116,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r1, [r0], #-688 @ 0xfffffd50 │ │ │ │ + ldrbeq r2, [r0], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39380 <__cxa_atexit@plt+0x2c148> │ │ │ │ ldr r7, [pc, #52] @ 39390 <__cxa_atexit@plt+0x2c158> │ │ │ │ @@ -45139,16 +45139,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 39394 <__cxa_atexit@plt+0x2c15c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r8, [pc], #-1156 @ 3939c <__cxa_atexit@plt+0x2c164> │ │ │ │ - ldreq r8, [pc], #-1132 @ 393a0 <__cxa_atexit@plt+0x2c168> │ │ │ │ + ldreq r9, [pc], #-1156 @ 3939c <__cxa_atexit@plt+0x2c164> │ │ │ │ + ldreq r9, [pc], #-1132 @ 393a0 <__cxa_atexit@plt+0x2c168> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr fp, [r5, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -45214,19 +45214,19 @@ │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - ldrbeq r1, [r0], #-420 @ 0xfffffe5c │ │ │ │ + ldrbeq r2, [r0], #-404 @ 0xfffffe6c │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - ldrbeq r1, [r0], #-372 @ 0xfffffe8c │ │ │ │ + ldrbeq r2, [r0], #-356 @ 0xfffffe9c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldreq r8, [pc], #-820 @ 394d8 <__cxa_atexit@plt+0x2c2a0> │ │ │ │ + ldreq r9, [pc], #-820 @ 394d8 <__cxa_atexit@plt+0x2c2a0> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -45304,26 +45304,26 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 39634 <__cxa_atexit@plt+0x2c3fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ 39638 <__cxa_atexit@plt+0x2c400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - ldrbeq r1, [r0], #-144 @ 0xffffff70 │ │ │ │ - ldrbeq r0, [r0], #-4024 @ 0xfffff048 │ │ │ │ - ldrbeq r0, [r0], #-3980 @ 0xfffff074 │ │ │ │ - ldrbeq r1, [r0], #-436 @ 0xfffffe4c │ │ │ │ + ldrbeq r2, [r0], #-128 @ 0xffffff80 │ │ │ │ + ldrbeq r1, [r0], #-4008 @ 0xfffff058 │ │ │ │ + ldrbeq r1, [r0], #-3964 @ 0xfffff084 │ │ │ │ + ldrbeq r2, [r0], #-420 @ 0xfffffe5c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - ldrbeq r1, [r0], #-48 @ 0xffffffd0 │ │ │ │ - ldrbeq r1, [r0], #-4 │ │ │ │ - ldrbeq r1, [r0], #-24 @ 0xffffffe8 │ │ │ │ - ldrbeq r0, [r0], #-4072 @ 0xfffff018 │ │ │ │ + ldrbeq r2, [r0], #-32 @ 0xffffffe0 │ │ │ │ + ldrbeq r1, [r0], #-4084 @ 0xfffff00c │ │ │ │ + ldrbeq r2, [r0], #-8 │ │ │ │ + ldrbeq r1, [r0], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3968c <__cxa_atexit@plt+0x2c454> │ │ │ │ @@ -45331,17 +45331,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r0, [r0], #-3888 @ 0xfffff0d0 │ │ │ │ - ldreq r8, [pc], #-360 @ 396a4 <__cxa_atexit@plt+0x2c46c> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r1, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq r9, [pc], #-360 @ 396a4 <__cxa_atexit@plt+0x2c46c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39718 <__cxa_atexit@plt+0x2c4e0> │ │ │ │ ldr r2, [pc, #116] @ 39734 <__cxa_atexit@plt+0x2c4fc> │ │ │ │ @@ -45372,17 +45372,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 39740 <__cxa_atexit@plt+0x2c508> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrbeq r0, [r0], #-3788 @ 0xfffff134 │ │ │ │ + ldrbeq r1, [r0], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - ldreq r8, [pc], #-248 @ 39748 <__cxa_atexit@plt+0x2c510> │ │ │ │ + ldreq r9, [pc], #-248 @ 39748 <__cxa_atexit@plt+0x2c510> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 39780 <__cxa_atexit@plt+0x2c548> │ │ │ │ @@ -45393,16 +45393,16 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r0], #-3676 @ 0xfffff1a4 │ │ │ │ - ldreq r8, [pc], #-112 @ 39798 <__cxa_atexit@plt+0x2c560> │ │ │ │ + ldrbeq r1, [r0], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r9, [pc], #-112 @ 39798 <__cxa_atexit@plt+0x2c560> │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45444,20 +45444,20 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r0, [r0], #-3492 @ 0xfffff25c │ │ │ │ - ldrbeq r0, [r0], #-3448 @ 0xfffff288 │ │ │ │ + ldrbeq r1, [r0], #-3476 @ 0xfffff26c │ │ │ │ + ldrbeq r1, [r0], #-3432 @ 0xfffff298 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldrbeq r0, [r0], #-3496 @ 0xfffff258 │ │ │ │ - ldreq r7, [pc], #-3988 @ 39874 <__cxa_atexit@plt+0x2c63c> │ │ │ │ + ldrbeq r1, [r0], #-3480 @ 0xfffff268 │ │ │ │ + ldreq r8, [pc], #-3988 @ 39874 <__cxa_atexit@plt+0x2c63c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 398b4 <__cxa_atexit@plt+0x2c67c> │ │ │ │ @@ -45473,16 +45473,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 398cc <__cxa_atexit@plt+0x2c694> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [pc], #-3944 @ 398d4 <__cxa_atexit@plt+0x2c69c> │ │ │ │ - ldreq r7, [pc], #-3892 @ 398d8 <__cxa_atexit@plt+0x2c6a0> │ │ │ │ + ldreq r8, [pc], #-3944 @ 398d4 <__cxa_atexit@plt+0x2c69c> │ │ │ │ + ldreq r8, [pc], #-3892 @ 398d8 <__cxa_atexit@plt+0x2c6a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ beq 399b0 <__cxa_atexit@plt+0x2c778> │ │ │ │ cmp r6, #2 │ │ │ │ @@ -45602,31 +45602,31 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ 39af0 <__cxa_atexit@plt+0x2c8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #40] @ 39af4 <__cxa_atexit@plt+0x2c8bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldreq r7, [pc], #-3020 @ 39adc <__cxa_atexit@plt+0x2c8a4> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldreq r8, [pc], #-3020 @ 39adc <__cxa_atexit@plt+0x2c8a4> │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - ldreq r7, [pc], #-3064 @ 39ae4 <__cxa_atexit@plt+0x2c8ac> │ │ │ │ - ldreq r7, [pc], #-2900 @ 39ae8 <__cxa_atexit@plt+0x2c8b0> │ │ │ │ - ldreq r7, [pc], #-3472 @ 39aec <__cxa_atexit@plt+0x2c8b4> │ │ │ │ + ldreq r8, [pc], #-3064 @ 39ae4 <__cxa_atexit@plt+0x2c8ac> │ │ │ │ + ldreq r8, [pc], #-2900 @ 39ae8 <__cxa_atexit@plt+0x2c8b0> │ │ │ │ + ldreq r8, [pc], #-3472 @ 39aec <__cxa_atexit@plt+0x2c8b4> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrbeq r0, [r0], #-2832 @ 0xfffff4f0 │ │ │ │ - ldrbeq r0, [r0], #-2788 @ 0xfffff51c │ │ │ │ - ldrbeq r0, [r0], #-3344 @ 0xfffff2f0 │ │ │ │ + ldrbeq r1, [r0], #-2816 @ 0xfffff500 │ │ │ │ + ldrbeq r1, [r0], #-2772 @ 0xfffff52c │ │ │ │ + ldrbeq r1, [r0], #-3328 @ 0xfffff300 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - ldrbeq r0, [r0], #-3100 @ 0xfffff3e4 │ │ │ │ - ldrbeq r0, [r0], #-2940 @ 0xfffff484 │ │ │ │ - ldrbeq r0, [r0], #-2960 @ 0xfffff470 │ │ │ │ - ldrbeq r0, [r0], #-2912 @ 0xfffff4a0 │ │ │ │ + ldrbeq r1, [r0], #-3084 @ 0xfffff3f4 │ │ │ │ + ldrbeq r1, [r0], #-2924 @ 0xfffff494 │ │ │ │ + ldrbeq r1, [r0], #-2944 @ 0xfffff480 │ │ │ │ + ldrbeq r1, [r0], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39b48 <__cxa_atexit@plt+0x2c910> │ │ │ │ @@ -45634,16 +45634,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - ldrbeq r0, [r0], #-2676 @ 0xfffff58c │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + ldrbeq r1, [r0], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39b98 <__cxa_atexit@plt+0x2c960> │ │ │ │ @@ -45658,25 +45658,25 @@ │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #24] @ 39bb8 <__cxa_atexit@plt+0x2c980> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r7, [pc], #-3240 @ 39bb8 <__cxa_atexit@plt+0x2c980> │ │ │ │ - ldrbeq r0, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ - ldreq r7, [pc], #-3244 @ 39bc0 <__cxa_atexit@plt+0x2c988> │ │ │ │ - ldreq r7, [pc], #-3196 @ 39bc4 <__cxa_atexit@plt+0x2c98c> │ │ │ │ + ldreq r8, [pc], #-3240 @ 39bb8 <__cxa_atexit@plt+0x2c980> │ │ │ │ + ldrbeq r1, [r0], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r8, [pc], #-3244 @ 39bc0 <__cxa_atexit@plt+0x2c988> │ │ │ │ + ldreq r8, [pc], #-3196 @ 39bc4 <__cxa_atexit@plt+0x2c98c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39bdc <__cxa_atexit@plt+0x2c9a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c99050 <__cxa_atexit@plt+0x1c8be18> │ │ │ │ + b 40157c <__cxa_atexit@plt+0x3f4344> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45686,15 +45686,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r0], #-2512 @ 0xfffff630 │ │ │ │ + ldrbeq r1, [r0], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -45707,16 +45707,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 39c78 <__cxa_atexit@plt+0x2ca40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbeq r0, [r0], #-2444 @ 0xfffff674 │ │ │ │ - ldreq r7, [pc], #-3072 @ 39c80 <__cxa_atexit@plt+0x2ca48> │ │ │ │ + ldrbeq r1, [r0], #-2428 @ 0xfffff684 │ │ │ │ + ldreq r8, [pc], #-3072 @ 39c80 <__cxa_atexit@plt+0x2ca48> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39cc0 <__cxa_atexit@plt+0x2ca88> │ │ │ │ @@ -45725,24 +45725,24 @@ │ │ │ │ ldr r2, [pc, #48] @ 39cd8 <__cxa_atexit@plt+0x2caa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 39cdc <__cxa_atexit@plt+0x2caa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 1964fec <__cxa_atexit@plt+0x1957db4> │ │ │ │ + b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ ldr r7, [pc, #24] @ 39ce0 <__cxa_atexit@plt+0x2caa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r7, [pc], #-3272 @ 39ce0 <__cxa_atexit@plt+0x2caa8> │ │ │ │ - ldrbeq r0, [r0], #-2300 @ 0xfffff704 │ │ │ │ - ldreq r7, [pc], #-3308 @ 39ce8 <__cxa_atexit@plt+0x2cab0> │ │ │ │ + ldreq r8, [pc], #-3272 @ 39ce0 <__cxa_atexit@plt+0x2caa8> │ │ │ │ + ldrbeq r1, [r0], #-2284 @ 0xfffff714 │ │ │ │ + ldreq r8, [pc], #-3308 @ 39ce8 <__cxa_atexit@plt+0x2cab0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39d18 <__cxa_atexit@plt+0x2cae0> │ │ │ │ @@ -45751,16 +45751,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r0], #-2252 @ 0xfffff734 │ │ │ │ - ldreq r7, [pc], #-3216 @ 39d30 <__cxa_atexit@plt+0x2caf8> │ │ │ │ + ldrbeq r1, [r0], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r8, [pc], #-3216 @ 39d30 <__cxa_atexit@plt+0x2caf8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39d90 <__cxa_atexit@plt+0x2cb58> │ │ │ │ ldr r3, [pc, #84] @ 39da0 <__cxa_atexit@plt+0x2cb68> │ │ │ │ @@ -45773,49 +45773,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 39da8 <__cxa_atexit@plt+0x2cb70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [pc], #-3132 @ 39db0 <__cxa_atexit@plt+0x2cb78> │ │ │ │ - ldreq r7, [pc], #-3088 @ 39db4 <__cxa_atexit@plt+0x2cb7c> │ │ │ │ + ldreq r8, [pc], #-3132 @ 39db0 <__cxa_atexit@plt+0x2cb78> │ │ │ │ + ldreq r8, [pc], #-3088 @ 39db4 <__cxa_atexit@plt+0x2cb7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 39dd4 <__cxa_atexit@plt+0x2cb9c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r7, [pc], #-3044 @ 39de0 <__cxa_atexit@plt+0x2cba8> │ │ │ │ + ldreq r8, [pc], #-3044 @ 39de0 <__cxa_atexit@plt+0x2cba8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 39e00 <__cxa_atexit@plt+0x2cbc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 39e04 <__cxa_atexit@plt+0x2cbcc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbeq r0, [r0], #-2492 @ 0xfffff644 │ │ │ │ + ldrbeq r1, [r0], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39e4c <__cxa_atexit@plt+0x2cc14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -45827,21 +45827,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrbeq r0, [r0], #-1948 @ 0xfffff864 │ │ │ │ - ldreq r7, [pc], #-2996 @ 39e74 <__cxa_atexit@plt+0x2cc3c> │ │ │ │ + ldrbeq r1, [r0], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r8, [pc], #-2996 @ 39e74 <__cxa_atexit@plt+0x2cc3c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 39ecc <__cxa_atexit@plt+0x2cc94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -45854,23 +45854,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 39edc <__cxa_atexit@plt+0x2cca4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc], #-2912 @ 39edc <__cxa_atexit@plt+0x2cca4> │ │ │ │ - ldreq r7, [pc], #-2924 @ 39ee0 <__cxa_atexit@plt+0x2cca8> │ │ │ │ - ldrbeq r0, [r0], #-1760 @ 0xfffff920 │ │ │ │ - ldreq r7, [pc], #-2992 @ 39ee8 <__cxa_atexit@plt+0x2ccb0> │ │ │ │ + ldreq r8, [pc], #-2912 @ 39edc <__cxa_atexit@plt+0x2cca4> │ │ │ │ + ldreq r8, [pc], #-2924 @ 39ee0 <__cxa_atexit@plt+0x2cca8> │ │ │ │ + ldrbeq r1, [r0], #-1744 @ 0xfffff930 │ │ │ │ + ldreq r8, [pc], #-2992 @ 39ee8 <__cxa_atexit@plt+0x2ccb0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 39f40 <__cxa_atexit@plt+0x2cd08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -45883,22 +45883,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 39f50 <__cxa_atexit@plt+0x2cd18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc], #-2908 @ 39f50 <__cxa_atexit@plt+0x2cd18> │ │ │ │ - ldreq r7, [pc], #-2920 @ 39f54 <__cxa_atexit@plt+0x2cd1c> │ │ │ │ - ldrbeq r0, [r0], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r8, [pc], #-2908 @ 39f50 <__cxa_atexit@plt+0x2cd18> │ │ │ │ + ldreq r8, [pc], #-2920 @ 39f54 <__cxa_atexit@plt+0x2cd1c> │ │ │ │ + ldrbeq r1, [r0], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39fac <__cxa_atexit@plt+0x2cd74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -45910,22 +45910,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 39fb8 <__cxa_atexit@plt+0x2cd80> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 39fbc <__cxa_atexit@plt+0x2cd84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r0, #240, 16 @ 0xf00000 │ │ │ │ - ldrbeq r0, [r0], #-1528 @ 0xfffffa08 │ │ │ │ + mvnseq r0, #176, 26 @ 0x2c00 │ │ │ │ + ldrbeq r1, [r0], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -45943,16 +45943,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a02c <__cxa_atexit@plt+0x2cdf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r0, [r0], #-1548 @ 0xfffff9f4 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r1, [r0], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45968,16 +45968,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3a090 <__cxa_atexit@plt+0x2ce58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r0, [r0], #-1428 @ 0xfffffa6c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r1, [r0], #-1412 @ 0xfffffa7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3a0d0 <__cxa_atexit@plt+0x2ce98> │ │ │ │ @@ -45991,45 +45991,45 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3a0ec <__cxa_atexit@plt+0x2ceb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [pc], #-2560 @ 3a0ec <__cxa_atexit@plt+0x2ceb4> │ │ │ │ - ldreq r7, [pc], #-2544 @ 3a0f0 <__cxa_atexit@plt+0x2ceb8> │ │ │ │ - ldreq r7, [pc], #-2576 @ 3a0f4 <__cxa_atexit@plt+0x2cebc> │ │ │ │ - ldreq r7, [pc], #-2528 @ 3a0f8 <__cxa_atexit@plt+0x2cec0> │ │ │ │ + ldreq r8, [pc], #-2560 @ 3a0ec <__cxa_atexit@plt+0x2ceb4> │ │ │ │ + ldreq r8, [pc], #-2544 @ 3a0f0 <__cxa_atexit@plt+0x2ceb8> │ │ │ │ + ldreq r8, [pc], #-2576 @ 3a0f4 <__cxa_atexit@plt+0x2cebc> │ │ │ │ + ldreq r8, [pc], #-2528 @ 3a0f8 <__cxa_atexit@plt+0x2cec0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 3a124 <__cxa_atexit@plt+0x2ceec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + b 401344 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r7, [pc], #-2460 @ 3a130 <__cxa_atexit@plt+0x2cef8> │ │ │ │ + ldreq r8, [pc], #-2460 @ 3a130 <__cxa_atexit@plt+0x2cef8> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 40150c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ - ldreq r7, [pc], #-2548 @ 3a164 <__cxa_atexit@plt+0x2cf2c> │ │ │ │ + b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + ldreq r8, [pc], #-2548 @ 3a164 <__cxa_atexit@plt+0x2cf2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3a1bc <__cxa_atexit@plt+0x2cf84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -46042,22 +46042,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3a1cc <__cxa_atexit@plt+0x2cf94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc], #-2464 @ 3a1cc <__cxa_atexit@plt+0x2cf94> │ │ │ │ - ldreq r7, [pc], #-2476 @ 3a1d0 <__cxa_atexit@plt+0x2cf98> │ │ │ │ - ldrbeq r0, [r0], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r8, [pc], #-2464 @ 3a1cc <__cxa_atexit@plt+0x2cf94> │ │ │ │ + ldreq r8, [pc], #-2476 @ 3a1d0 <__cxa_atexit@plt+0x2cf98> │ │ │ │ + ldrbeq r1, [r0], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a204 <__cxa_atexit@plt+0x2cfcc> │ │ │ │ ldr r5, [pc, #36] @ 3a214 <__cxa_atexit@plt+0x2cfdc> │ │ │ │ @@ -46068,27 +46068,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r7, [pc, #16] @ 3a21c <__cxa_atexit@plt+0x2cfe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r7, [pc], #-2436 @ 3a220 <__cxa_atexit@plt+0x2cfe8> │ │ │ │ - ldreq r7, [pc], #-2452 @ 3a224 <__cxa_atexit@plt+0x2cfec> │ │ │ │ - ldreq r7, [pc], #-2408 @ 3a228 <__cxa_atexit@plt+0x2cff0> │ │ │ │ + ldreq r8, [pc], #-2436 @ 3a220 <__cxa_atexit@plt+0x2cfe8> │ │ │ │ + ldreq r8, [pc], #-2452 @ 3a224 <__cxa_atexit@plt+0x2cfec> │ │ │ │ + ldreq r8, [pc], #-2408 @ 3a228 <__cxa_atexit@plt+0x2cff0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a244 <__cxa_atexit@plt+0x2d00c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - ldreq r7, [pc], #-396 @ 3a24c <__cxa_atexit@plt+0x2d014> │ │ │ │ - ldreq r7, [pc], #-2396 @ 3a250 <__cxa_atexit@plt+0x2d018> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + ldreq r8, [pc], #-396 @ 3a24c <__cxa_atexit@plt+0x2d014> │ │ │ │ + ldreq r8, [pc], #-2396 @ 3a250 <__cxa_atexit@plt+0x2d018> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a284 <__cxa_atexit@plt+0x2d04c> │ │ │ │ @@ -46101,26 +46101,26 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #20] @ 3a2a0 <__cxa_atexit@plt+0x2d068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r0, #176, 10 @ 0x2c000000 │ │ │ │ - ldreq r7, [pc], #-2356 @ 3a2a8 <__cxa_atexit@plt+0x2d070> │ │ │ │ - ldreq r7, [pc], #-2308 @ 3a2ac <__cxa_atexit@plt+0x2d074> │ │ │ │ + mvnseq r0, #112, 20 @ 0x70000 │ │ │ │ + ldreq r8, [pc], #-2356 @ 3a2a8 <__cxa_atexit@plt+0x2d070> │ │ │ │ + ldreq r8, [pc], #-2308 @ 3a2ac <__cxa_atexit@plt+0x2d074> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a2c8 <__cxa_atexit@plt+0x2d090> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - ldreq r7, [pc], #-320 @ 3a2d0 <__cxa_atexit@plt+0x2d098> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + ldreq r8, [pc], #-320 @ 3a2d0 <__cxa_atexit@plt+0x2d098> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a324 <__cxa_atexit@plt+0x2d0ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -46132,22 +46132,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 3a330 <__cxa_atexit@plt+0x2d0f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 3a334 <__cxa_atexit@plt+0x2d0fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r0, #24, 10 @ 0x6000000 │ │ │ │ - ldrbeq r0, [r0], #-640 @ 0xfffffd80 │ │ │ │ + mvnseq r0, #216, 18 @ 0x360000 │ │ │ │ + ldrbeq r1, [r0], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -46165,16 +46165,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a3a4 <__cxa_atexit@plt+0x2d16c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r0, [r0], #-660 @ 0xfffffd6c │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r1, [r0], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46190,18 +46190,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3a408 <__cxa_atexit@plt+0x2d1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r0, [r0], #-540 @ 0xfffffde4 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r1, [r0], #-524 @ 0xfffffdf4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldreq r7, [pc], #-1984 @ 3a414 <__cxa_atexit@plt+0x2d1dc> │ │ │ │ + ldreq r8, [pc], #-1984 @ 3a414 <__cxa_atexit@plt+0x2d1dc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a448 <__cxa_atexit@plt+0x2d210> │ │ │ │ @@ -46214,26 +46214,26 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #20] @ 3a464 <__cxa_atexit@plt+0x2d22c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r0, #201326595 @ 0xc000003 │ │ │ │ - ldreq r7, [pc], #-1944 @ 3a46c <__cxa_atexit@plt+0x2d234> │ │ │ │ - ldreq r7, [pc], #-1896 @ 3a470 <__cxa_atexit@plt+0x2d238> │ │ │ │ + mvnseq r0, #8585216 @ 0x830000 │ │ │ │ + ldreq r8, [pc], #-1944 @ 3a46c <__cxa_atexit@plt+0x2d234> │ │ │ │ + ldreq r8, [pc], #-1896 @ 3a470 <__cxa_atexit@plt+0x2d238> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a48c <__cxa_atexit@plt+0x2d254> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - ldreq r6, [pc], #-4020 @ 3a494 <__cxa_atexit@plt+0x2d25c> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + ldreq r7, [pc], #-4020 @ 3a494 <__cxa_atexit@plt+0x2d25c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a4e8 <__cxa_atexit@plt+0x2d2b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -46245,22 +46245,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 3a4f4 <__cxa_atexit@plt+0x2d2bc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 3a4f8 <__cxa_atexit@plt+0x2d2c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r0, #52, 6 @ 0xd0000000 │ │ │ │ - ldrbeq r0, [r0], #-188 @ 0xffffff44 │ │ │ │ + mvnseq r0, #244, 14 @ 0x3d00000 │ │ │ │ + ldrbeq r1, [r0], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -46278,16 +46278,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a568 <__cxa_atexit@plt+0x2d330> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r0, [r0], #-208 @ 0xffffff30 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r1, [r0], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46303,16 +46303,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3a5cc <__cxa_atexit@plt+0x2d394> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - ldrbeq r0, [r0], #-88 @ 0xffffffa8 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r1, [r0], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a628 <__cxa_atexit@plt+0x2d3f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -46325,22 +46325,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 3a634 <__cxa_atexit@plt+0x2d3fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 3a638 <__cxa_atexit@plt+0x2d400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 4012e4 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r0, #-1073741765 @ 0xc000003b │ │ │ │ - strbeq pc, [pc], #-3964 @ 3a640 <__cxa_atexit@plt+0x2d408> @ │ │ │ │ + mvnseq r0, #183500800 @ 0xaf00000 │ │ │ │ + ldrbeq r0, [r0], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -46358,16 +46358,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a6a8 <__cxa_atexit@plt+0x2d470> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strbeq pc, [pc], #-3984 @ 3a6ac <__cxa_atexit@plt+0x2d474> @ │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r0, [r0], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46383,18 +46383,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3a70c <__cxa_atexit@plt+0x2d4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strbeq pc, [pc], #-3864 @ 3a710 <__cxa_atexit@plt+0x2d4d8> @ │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + ldrbeq r0, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldreq r7, [pc], #-1292 @ 3a718 <__cxa_atexit@plt+0x2d4e0> │ │ │ │ + ldreq r8, [pc], #-1292 @ 3a718 <__cxa_atexit@plt+0x2d4e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3a768 <__cxa_atexit@plt+0x2d530> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -46405,22 +46405,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3a774 <__cxa_atexit@plt+0x2d53c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1a099dc <__cxa_atexit@plt+0x19fc7a4> │ │ │ │ + b a30e80 <__cxa_atexit@plt+0xa23c48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-3660 @ 3a778 <__cxa_atexit@plt+0x2d540> @ │ │ │ │ - ldrbeq r0, [r0], #-100 @ 0xffffff9c │ │ │ │ - ldreq r7, [pc], #-1828 @ 3a780 <__cxa_atexit@plt+0x2d548> │ │ │ │ + ldrbeq r0, [r0], #-3644 @ 0xfffff1c4 │ │ │ │ + ldrbeq r1, [r0], #-84 @ 0xffffffac │ │ │ │ + ldreq r8, [pc], #-1828 @ 3a780 <__cxa_atexit@plt+0x2d548> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a800 <__cxa_atexit@plt+0x2d5c8> │ │ │ │ ldr r2, [pc, #112] @ 3a808 <__cxa_atexit@plt+0x2d5d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46449,36 +46449,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 3a814 <__cxa_atexit@plt+0x2d5dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq pc, [pc], #-3576 @ 3a814 <__cxa_atexit@plt+0x2d5dc> @ │ │ │ │ - ldreq r6, [pc], #-3224 @ 3a818 <__cxa_atexit@plt+0x2d5e0> │ │ │ │ - ldreq r6, [pc], #-3212 @ 3a81c <__cxa_atexit@plt+0x2d5e4> │ │ │ │ - ldreq r6, [pc], #-3228 @ 3a820 <__cxa_atexit@plt+0x2d5e8> │ │ │ │ - ldreq r6, [pc], #-3216 @ 3a824 <__cxa_atexit@plt+0x2d5ec> │ │ │ │ - ldreq r7, [pc], #-1660 @ 3a828 <__cxa_atexit@plt+0x2d5f0> │ │ │ │ + ldrbeq r0, [r0], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r7, [pc], #-3224 @ 3a818 <__cxa_atexit@plt+0x2d5e0> │ │ │ │ + ldreq r7, [pc], #-3212 @ 3a81c <__cxa_atexit@plt+0x2d5e4> │ │ │ │ + ldreq r7, [pc], #-3228 @ 3a820 <__cxa_atexit@plt+0x2d5e8> │ │ │ │ + ldreq r7, [pc], #-3216 @ 3a824 <__cxa_atexit@plt+0x2d5ec> │ │ │ │ + ldreq r8, [pc], #-1660 @ 3a828 <__cxa_atexit@plt+0x2d5f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3a858 <__cxa_atexit@plt+0x2d620> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 3a85c <__cxa_atexit@plt+0x2d624> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [pc], #-3136 @ 3a860 <__cxa_atexit@plt+0x2d628> │ │ │ │ - ldreq r6, [pc], #-3148 @ 3a864 <__cxa_atexit@plt+0x2d62c> │ │ │ │ - ldreq r7, [pc], #-1452 @ 3a868 <__cxa_atexit@plt+0x2d630> │ │ │ │ + ldreq r7, [pc], #-3136 @ 3a860 <__cxa_atexit@plt+0x2d628> │ │ │ │ + ldreq r7, [pc], #-3148 @ 3a864 <__cxa_atexit@plt+0x2d62c> │ │ │ │ + ldreq r8, [pc], #-1452 @ 3a868 <__cxa_atexit@plt+0x2d630> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -46501,23 +46501,23 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 401464 <__cxa_atexit@plt+0x3f422c> │ │ │ │ + b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-3320 @ 3a8f8 <__cxa_atexit@plt+0x2d6c0> @ │ │ │ │ - strbeq pc, [pc], #-3748 @ 3a8fc <__cxa_atexit@plt+0x2d6c4> @ │ │ │ │ - strbeq pc, [pc], #-3696 @ 3a900 <__cxa_atexit@plt+0x2d6c8> @ │ │ │ │ - ldreq r6, [pc], #-3872 @ 3a904 <__cxa_atexit@plt+0x2d6cc> │ │ │ │ + ldrbeq r0, [r0], #-3304 @ 0xfffff318 │ │ │ │ + ldrbeq r0, [r0], #-3732 @ 0xfffff16c │ │ │ │ + ldrbeq r0, [r0], #-3680 @ 0xfffff1a0 │ │ │ │ + ldreq r7, [pc], #-3872 @ 3a904 <__cxa_atexit@plt+0x2d6cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3a9b8 <__cxa_atexit@plt+0x2d780> │ │ │ │ @@ -46568,20 +46568,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #28] @ 3a9f8 <__cxa_atexit@plt+0x2d7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq pc, [pc], #-3180 @ 3a9f0 <__cxa_atexit@plt+0x2d7b8> @ │ │ │ │ + ldrbeq r0, [r0], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq pc, [pc], #-3672 @ 3a9f8 <__cxa_atexit@plt+0x2d7c0> @ │ │ │ │ + ldrbeq r0, [r0], #-3656 @ 0xfffff1b8 │ │ │ │ @ instruction: 0xffffef54 │ │ │ │ - ldreq r6, [pc], #-3656 @ 3aa00 <__cxa_atexit@plt+0x2d7c8> │ │ │ │ - ldreq r6, [pc], #-3616 @ 3aa04 <__cxa_atexit@plt+0x2d7cc> │ │ │ │ + ldreq r7, [pc], #-3656 @ 3aa00 <__cxa_atexit@plt+0x2d7c8> │ │ │ │ + ldreq r7, [pc], #-3616 @ 3aa04 <__cxa_atexit@plt+0x2d7cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3aa74 <__cxa_atexit@plt+0x2d83c> │ │ │ │ @@ -46611,25 +46611,25 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #20] @ 3aa9c <__cxa_atexit@plt+0x2d864> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq pc, [pc], #-3472 @ 3aa9c <__cxa_atexit@plt+0x2d864> @ │ │ │ │ + ldrbeq r0, [r0], #-3456 @ 0xfffff280 │ │ │ │ @ instruction: 0xffffee8c │ │ │ │ - ldreq r6, [pc], #-3484 @ 3aaa4 <__cxa_atexit@plt+0x2d86c> │ │ │ │ + ldreq r7, [pc], #-3484 @ 3aaa4 <__cxa_atexit@plt+0x2d86c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc], #-332 @ 3aac4 <__cxa_atexit@plt+0x2d88c> │ │ │ │ + ldreq r8, [pc], #-332 @ 3aac4 <__cxa_atexit@plt+0x2d88c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3aaf8 <__cxa_atexit@plt+0x2d8c0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -46638,16 +46638,16 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #4 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3abec <__cxa_atexit@plt+0x2d9b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-2744 @ 3ab08 <__cxa_atexit@plt+0x2d8d0> @ │ │ │ │ - ldreq r7, [pc], #-260 @ 3ab0c <__cxa_atexit@plt+0x2d8d4> │ │ │ │ + ldrbeq r0, [r0], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r8, [pc], #-260 @ 3ab0c <__cxa_atexit@plt+0x2d8d4> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ab40 <__cxa_atexit@plt+0x2d908> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -46656,16 +46656,16 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3abec <__cxa_atexit@plt+0x2d9b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-2672 @ 3ab50 <__cxa_atexit@plt+0x2d918> @ │ │ │ │ - ldreq r7, [pc], #-188 @ 3ab54 <__cxa_atexit@plt+0x2d91c> │ │ │ │ + ldrbeq r0, [r0], #-2656 @ 0xfffff5a0 │ │ │ │ + ldreq r8, [pc], #-188 @ 3ab54 <__cxa_atexit@plt+0x2d91c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ab88 <__cxa_atexit@plt+0x2d950> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -46674,16 +46674,16 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3abec <__cxa_atexit@plt+0x2d9b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-2600 @ 3ab98 <__cxa_atexit@plt+0x2d960> @ │ │ │ │ - ldreq r7, [pc], #-116 @ 3ab9c <__cxa_atexit@plt+0x2d964> │ │ │ │ + ldrbeq r0, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r8, [pc], #-116 @ 3ab9c <__cxa_atexit@plt+0x2d964> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3abd0 <__cxa_atexit@plt+0x2d998> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -46692,16 +46692,16 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3abec <__cxa_atexit@plt+0x2d9b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-2528 @ 3abe0 <__cxa_atexit@plt+0x2d9a8> @ │ │ │ │ - ldreq r7, [pc], #-40 @ 3abe4 <__cxa_atexit@plt+0x2d9ac> │ │ │ │ + ldrbeq r0, [r0], #-2512 @ 0xfffff630 │ │ │ │ + ldreq r8, [pc], #-40 @ 3abe4 <__cxa_atexit@plt+0x2d9ac> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46814,28 +46814,28 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strbeq pc, [pc], #-2208 @ 3adc8 <__cxa_atexit@plt+0x2db90> @ │ │ │ │ - strbeq pc, [pc], #-2704 @ 3adcc <__cxa_atexit@plt+0x2db94> @ │ │ │ │ + ldrbeq r0, [r0], #-2192 @ 0xfffff770 │ │ │ │ + ldrbeq r0, [r0], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq pc, [pc], #-2308 @ 3add4 <__cxa_atexit@plt+0x2db9c> @ │ │ │ │ - strbeq pc, [pc], #-2804 @ 3add8 <__cxa_atexit@plt+0x2dba0> @ │ │ │ │ + ldrbeq r0, [r0], #-2292 @ 0xfffff70c │ │ │ │ + ldrbeq r0, [r0], #-2788 @ 0xfffff51c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strbeq pc, [pc], #-2408 @ 3ade0 <__cxa_atexit@plt+0x2dba8> @ │ │ │ │ - strbeq pc, [pc], #-2904 @ 3ade4 <__cxa_atexit@plt+0x2dbac> @ │ │ │ │ - ldreq r6, [pc], #-3996 @ 3ade8 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ - ldreq r6, [pc], #-3988 @ 3adec <__cxa_atexit@plt+0x2dbb4> │ │ │ │ + ldrbeq r0, [r0], #-2392 @ 0xfffff6a8 │ │ │ │ + ldrbeq r0, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq r7, [pc], #-3996 @ 3ade8 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ + ldreq r7, [pc], #-3988 @ 3adec <__cxa_atexit@plt+0x2dbb4> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - strbeq pc, [pc], #-2116 @ 3adf4 <__cxa_atexit@plt+0x2dbbc> @ │ │ │ │ - strbeq pc, [pc], #-2612 @ 3adf8 <__cxa_atexit@plt+0x2dbc0> @ │ │ │ │ - ldreq r6, [pc], #-3604 @ 3adfc <__cxa_atexit@plt+0x2dbc4> │ │ │ │ + ldrbeq r0, [r0], #-2100 @ 0xfffff7cc │ │ │ │ + ldrbeq r0, [r0], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq r7, [pc], #-3604 @ 3adfc <__cxa_atexit@plt+0x2dbc4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ae84 <__cxa_atexit@plt+0x2dc4c> │ │ │ │ ldr r2, [pc, #140] @ 3aea0 <__cxa_atexit@plt+0x2dc68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46871,17 +46871,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq pc, [pc], #-1916 @ 3aeac <__cxa_atexit@plt+0x2dc74> @ │ │ │ │ + ldrbeq r0, [r0], #-1900 @ 0xfffff894 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldreq r6, [pc], #-3420 @ 3aeb4 <__cxa_atexit@plt+0x2dc7c> │ │ │ │ + ldreq r7, [pc], #-3420 @ 3aeb4 <__cxa_atexit@plt+0x2dc7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3aefc <__cxa_atexit@plt+0x2dcc4> │ │ │ │ @@ -46897,20 +46897,20 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #11 │ │ │ │ b 3abec <__cxa_atexit@plt+0x2d9b4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq r6, [pc], #-3488 @ 3af14 <__cxa_atexit@plt+0x2dcdc> │ │ │ │ + ldreq r7, [pc], #-3488 @ 3af14 <__cxa_atexit@plt+0x2dcdc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bc14d8 <__cxa_atexit@plt+0xbb42a0> │ │ │ │ - ldreq r6, [pc], #-3480 @ 3af28 <__cxa_atexit@plt+0x2dcf0> │ │ │ │ + b 91851c <__cxa_atexit@plt+0x90b2e4> │ │ │ │ + ldreq r7, [pc], #-3480 @ 3af28 <__cxa_atexit@plt+0x2dcf0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3af9c <__cxa_atexit@plt+0x2dd64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -46932,64 +46932,64 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #60] @ 3afc4 <__cxa_atexit@plt+0x2dd8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr sl, [pc, #52] @ 3afc8 <__cxa_atexit@plt+0x2dd90> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 191e238 <__cxa_atexit@plt+0x1911000> │ │ │ │ + b 4015ac <__cxa_atexit@plt+0x3f4374> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strbeq pc, [pc], #-1596 @ 3afc4 <__cxa_atexit@plt+0x2dd8c> @ │ │ │ │ - strbeq pc, [pc], #-2116 @ 3afc8 <__cxa_atexit@plt+0x2dd90> @ │ │ │ │ - strbeq pc, [pc], #-2108 @ 3afcc <__cxa_atexit@plt+0x2dd94> @ │ │ │ │ - strbeq pc, [pc], #-2100 @ 3afd0 <__cxa_atexit@plt+0x2dd98> @ │ │ │ │ - ldreq r6, [pc], #-3280 @ 3afd4 <__cxa_atexit@plt+0x2dd9c> │ │ │ │ + ldrbeq r0, [r0], #-1580 @ 0xfffff9d4 │ │ │ │ + ldrbeq r0, [r0], #-2100 @ 0xfffff7cc │ │ │ │ + ldrbeq r0, [r0], #-2092 @ 0xfffff7d4 │ │ │ │ + ldrbeq r0, [r0], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq r7, [pc], #-3280 @ 3afd4 <__cxa_atexit@plt+0x2dd9c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ - b 401514 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ + b 4015b4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b014 <__cxa_atexit@plt+0x2dddc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3b01c <__cxa_atexit@plt+0x2dde4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-1428 @ 3b024 <__cxa_atexit@plt+0x2ddec> @ │ │ │ │ + ldrbeq r0, [r0], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b050 <__cxa_atexit@plt+0x2de18> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3b058 <__cxa_atexit@plt+0x2de20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-1368 @ 3b060 <__cxa_atexit@plt+0x2de28> @ │ │ │ │ - ldreq r6, [pc], #-3060 @ 3b064 <__cxa_atexit@plt+0x2de2c> │ │ │ │ + ldrbeq r0, [r0], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq r7, [pc], #-3060 @ 3b064 <__cxa_atexit@plt+0x2de2c> │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #40 @ 0x28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 3b0fc <__cxa_atexit@plt+0x2dec4> │ │ │ │ ldr r2, [pc, #136] @ 3b104 <__cxa_atexit@plt+0x2decc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47020,24 +47020,24 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, ip │ │ │ │ - b 1e1abe8 <__cxa_atexit@plt+0x1e0d9b0> │ │ │ │ + b 1b43f34 <__cxa_atexit@plt+0x1b36cfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [pc], #-1232 @ 3b10c <__cxa_atexit@plt+0x2ded4> │ │ │ │ - ldreq r6, [pc], #-1220 @ 3b110 <__cxa_atexit@plt+0x2ded8> │ │ │ │ - ldreq r6, [pc], #-1180 @ 3b114 <__cxa_atexit@plt+0x2dedc> │ │ │ │ + ldreq r7, [pc], #-1232 @ 3b10c <__cxa_atexit@plt+0x2ded4> │ │ │ │ + ldreq r7, [pc], #-1220 @ 3b110 <__cxa_atexit@plt+0x2ded8> │ │ │ │ + ldreq r7, [pc], #-1180 @ 3b114 <__cxa_atexit@plt+0x2dedc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq pc, [pc], #-1280 @ 3b11c <__cxa_atexit@plt+0x2dee4> @ │ │ │ │ - strbeq pc, [pc], #-1288 @ 3b120 <__cxa_atexit@plt+0x2dee8> @ │ │ │ │ - ldreq r6, [pc], #-1120 @ 3b124 <__cxa_atexit@plt+0x2deec> │ │ │ │ + ldrbeq r0, [r0], #-1264 @ 0xfffffb10 │ │ │ │ + ldrbeq r0, [r0], #-1272 @ 0xfffffb08 │ │ │ │ + ldreq r7, [pc], #-1120 @ 3b124 <__cxa_atexit@plt+0x2deec> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -47093,35 +47093,35 @@ │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq pc, [pc], #-1084 @ 3b224 <__cxa_atexit@plt+0x2dfec> @ │ │ │ │ - strbeq pc, [pc], #-1072 @ 3b228 <__cxa_atexit@plt+0x2dff0> @ │ │ │ │ + ldrbeq r0, [r0], #-1068 @ 0xfffffbd4 │ │ │ │ + ldrbeq r0, [r0], #-1056 @ 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq pc, [pc], #-988 @ 3b230 <__cxa_atexit@plt+0x2dff8> @ │ │ │ │ - strbeq pc, [pc], #-976 @ 3b234 <__cxa_atexit@plt+0x2dffc> @ │ │ │ │ + ldrbeq r0, [r0], #-972 @ 0xfffffc34 │ │ │ │ + ldrbeq r0, [r0], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b260 <__cxa_atexit@plt+0x2e028> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3b268 <__cxa_atexit@plt+0x2e030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ + b 4015bc <__cxa_atexit@plt+0x3f4384> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [pc], #-844 @ 3b270 <__cxa_atexit@plt+0x2e038> @ │ │ │ │ - ldreq r6, [pc], #-2552 @ 3b274 <__cxa_atexit@plt+0x2e03c> │ │ │ │ + ldrbeq r0, [r0], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq r7, [pc], #-2552 @ 3b274 <__cxa_atexit@plt+0x2e03c> │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3b338 <__cxa_atexit@plt+0x2e100> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -47163,31 +47163,31 @@ │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ ldr r5, [pc, #68] @ 3b370 <__cxa_atexit@plt+0x2e138> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 1e1abe8 <__cxa_atexit@plt+0x1e0d9b0> │ │ │ │ + b 1b43f34 <__cxa_atexit@plt+0x1b36cfc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq pc, [pc], #-752 @ 3b360 <__cxa_atexit@plt+0x2e128> @ │ │ │ │ - ldreq r6, [pc], #-700 @ 3b364 <__cxa_atexit@plt+0x2e12c> │ │ │ │ - ldreq r6, [pc], #-680 @ 3b368 <__cxa_atexit@plt+0x2e130> │ │ │ │ - strbeq pc, [pc], #-704 @ 3b36c <__cxa_atexit@plt+0x2e134> @ │ │ │ │ + ldrbeq r0, [r0], #-736 @ 0xfffffd20 │ │ │ │ + ldreq r7, [pc], #-700 @ 3b364 <__cxa_atexit@plt+0x2e12c> │ │ │ │ + ldreq r7, [pc], #-680 @ 3b368 <__cxa_atexit@plt+0x2e130> │ │ │ │ + ldrbeq r0, [r0], #-688 @ 0xfffffd50 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldreq r6, [pc], #-616 @ 3b374 <__cxa_atexit@plt+0x2e13c> │ │ │ │ - strbeq pc, [pc], #-1184 @ 3b378 <__cxa_atexit@plt+0x2e140> @ │ │ │ │ - ldreq r6, [pc], #-488 @ 3b37c <__cxa_atexit@plt+0x2e144> │ │ │ │ + ldreq r7, [pc], #-616 @ 3b374 <__cxa_atexit@plt+0x2e13c> │ │ │ │ + ldrbeq r0, [r0], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq r7, [pc], #-488 @ 3b37c <__cxa_atexit@plt+0x2e144> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b3f0 <__cxa_atexit@plt+0x2e1b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -47219,17 +47219,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldreq r6, [pc], #-436 @ 3b41c <__cxa_atexit@plt+0x2e1e4> │ │ │ │ - strbeq pc, [pc], #-492 @ 3b420 <__cxa_atexit@plt+0x2e1e8> @ │ │ │ │ - ldreq r6, [pc], #-1092 @ 3b424 <__cxa_atexit@plt+0x2e1ec> │ │ │ │ + ldreq r7, [pc], #-436 @ 3b41c <__cxa_atexit@plt+0x2e1e4> │ │ │ │ + ldrbeq r0, [r0], #-476 @ 0xfffffe24 │ │ │ │ + ldreq r7, [pc], #-1092 @ 3b424 <__cxa_atexit@plt+0x2e1ec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b460 <__cxa_atexit@plt+0x2e228> │ │ │ │ ldr r9, [pc, #44] @ 3b468 <__cxa_atexit@plt+0x2e230> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -47237,20 +47237,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #32] @ 3b470 <__cxa_atexit@plt+0x2e238> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [pc], #-1068 @ 3b470 <__cxa_atexit@plt+0x2e238> │ │ │ │ - strbeq pc, [pc], #-344 @ 3b474 <__cxa_atexit@plt+0x2e23c> @ │ │ │ │ - strbeq pc, [pc], #-896 @ 3b478 <__cxa_atexit@plt+0x2e240> @ │ │ │ │ + ldreq r7, [pc], #-1068 @ 3b470 <__cxa_atexit@plt+0x2e238> │ │ │ │ + ldrbeq r0, [r0], #-328 @ 0xfffffeb8 │ │ │ │ + ldrbeq r0, [r0], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b4ac <__cxa_atexit@plt+0x2e274> │ │ │ │ ldr r8, [pc, #36] @ 3b4b4 <__cxa_atexit@plt+0x2e27c> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -47259,16 +47259,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1677721601 @ 0x64000001 │ │ │ │ - strbeq pc, [pc], #-256 @ 3b4c0 <__cxa_atexit@plt+0x2e288> @ │ │ │ │ + mvnseq pc, #1638400 @ 0x190000 │ │ │ │ + ldrbeq r0, [r0], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b574 <__cxa_atexit@plt+0x2e33c> │ │ │ │ ldr r2, [pc, #184] @ 3b590 <__cxa_atexit@plt+0x2e358> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47315,19 +47315,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq pc, [pc], #-184 @ 3b59c <__cxa_atexit@plt+0x2e364> @ │ │ │ │ - strbeq pc, [pc], #-72 @ 3b5a0 <__cxa_atexit@plt+0x2e368> @ │ │ │ │ + ldrbeq r0, [r0], #-168 @ 0xffffff58 │ │ │ │ + ldrbeq r0, [r0], #-56 @ 0xffffffc8 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq pc, [pc], #-144 @ 3b5a8 <__cxa_atexit@plt+0x2e370> @ │ │ │ │ - strbeq pc, [pc], #-124 @ 3b5ac <__cxa_atexit@plt+0x2e374> @ │ │ │ │ + ldrbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ + ldrbeq r0, [r0], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b610 <__cxa_atexit@plt+0x2e3d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -47355,19 +47355,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [pc], #-3992 @ 3b63c <__cxa_atexit@plt+0x2e404> │ │ │ │ + strbeq pc, [pc], #-3976 @ 3b63c <__cxa_atexit@plt+0x2e404> @ │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq lr, [pc], #-4052 @ 3b644 <__cxa_atexit@plt+0x2e40c> │ │ │ │ - strbeq lr, [pc], #-4032 @ 3b648 <__cxa_atexit@plt+0x2e410> │ │ │ │ - ldreq r6, [pc], #-636 @ 3b64c <__cxa_atexit@plt+0x2e414> │ │ │ │ + strbeq pc, [pc], #-4036 @ 3b644 <__cxa_atexit@plt+0x2e40c> @ │ │ │ │ + strbeq pc, [pc], #-4016 @ 3b648 <__cxa_atexit@plt+0x2e410> @ │ │ │ │ + ldreq r7, [pc], #-636 @ 3b64c <__cxa_atexit@plt+0x2e414> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b680 <__cxa_atexit@plt+0x2e448> │ │ │ │ ldr r2, [pc, #36] @ 3b688 <__cxa_atexit@plt+0x2e450> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47376,17 +47376,17 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [pc], #-612 @ 3b690 <__cxa_atexit@plt+0x2e458> │ │ │ │ - strbeq lr, [pc], #-3888 @ 3b694 <__cxa_atexit@plt+0x2e45c> │ │ │ │ - ldreq r6, [pc], #-576 @ 3b698 <__cxa_atexit@plt+0x2e460> │ │ │ │ + ldreq r7, [pc], #-612 @ 3b690 <__cxa_atexit@plt+0x2e458> │ │ │ │ + strbeq pc, [pc], #-3872 @ 3b694 <__cxa_atexit@plt+0x2e45c> @ │ │ │ │ + ldreq r7, [pc], #-576 @ 3b698 <__cxa_atexit@plt+0x2e460> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 3b6e8 <__cxa_atexit@plt+0x2e4b0> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -47401,31 +47401,31 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 3b6f4 <__cxa_atexit@plt+0x2e4bc> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [pc], #-544 @ 3b6f4 <__cxa_atexit@plt+0x2e4bc> │ │ │ │ - strbeq lr, [pc], #-3800 @ 3b6f8 <__cxa_atexit@plt+0x2e4c0> │ │ │ │ - ldreq r6, [pc], #-508 @ 3b6fc <__cxa_atexit@plt+0x2e4c4> │ │ │ │ - ldreq r6, [pc], #-472 @ 3b700 <__cxa_atexit@plt+0x2e4c8> │ │ │ │ + ldreq r7, [pc], #-544 @ 3b6f4 <__cxa_atexit@plt+0x2e4bc> │ │ │ │ + strbeq pc, [pc], #-3784 @ 3b6f8 <__cxa_atexit@plt+0x2e4c0> @ │ │ │ │ + ldreq r7, [pc], #-508 @ 3b6fc <__cxa_atexit@plt+0x2e4c4> │ │ │ │ + ldreq r7, [pc], #-472 @ 3b700 <__cxa_atexit@plt+0x2e4c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3b724 <__cxa_atexit@plt+0x2e4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3b728 <__cxa_atexit@plt+0x2e4f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq pc, [pc], #-188 @ 3b730 <__cxa_atexit@plt+0x2e4f8> @ │ │ │ │ - ldreq r6, [pc], #-420 @ 3b734 <__cxa_atexit@plt+0x2e4fc> │ │ │ │ + ldrbeq r0, [r0], #-172 @ 0xffffff54 │ │ │ │ + ldreq r7, [pc], #-420 @ 3b734 <__cxa_atexit@plt+0x2e4fc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 3b788 <__cxa_atexit@plt+0x2e550> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 3b76c <__cxa_atexit@plt+0x2e534> │ │ │ │ @@ -47439,20 +47439,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 3b794 <__cxa_atexit@plt+0x2e55c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r6, [pc], #-380 @ 3b794 <__cxa_atexit@plt+0x2e55c> │ │ │ │ - ldreq r6, [pc], #-368 @ 3b798 <__cxa_atexit@plt+0x2e560> │ │ │ │ - ldreq r6, [pc], #-348 @ 3b79c <__cxa_atexit@plt+0x2e564> │ │ │ │ - ldreq r6, [pc], #-312 @ 3b7a0 <__cxa_atexit@plt+0x2e568> │ │ │ │ + ldreq r7, [pc], #-380 @ 3b794 <__cxa_atexit@plt+0x2e55c> │ │ │ │ + ldreq r7, [pc], #-368 @ 3b798 <__cxa_atexit@plt+0x2e560> │ │ │ │ + ldreq r7, [pc], #-348 @ 3b79c <__cxa_atexit@plt+0x2e564> │ │ │ │ + ldreq r7, [pc], #-312 @ 3b7a0 <__cxa_atexit@plt+0x2e568> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b7c8 <__cxa_atexit@plt+0x2e590> │ │ │ │ ldr r7, [pc, #40] @ 3b7e0 <__cxa_atexit@plt+0x2e5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -47460,19 +47460,19 @@ │ │ │ │ ldr r0, [pc, #32] @ 3b7e4 <__cxa_atexit@plt+0x2e5ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 3b7dc <__cxa_atexit@plt+0x2e5a4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq r6, [pc], #-264 @ 3b7e4 <__cxa_atexit@plt+0x2e5ac> │ │ │ │ - ldreq r6, [pc], #-288 @ 3b7e8 <__cxa_atexit@plt+0x2e5b0> │ │ │ │ - ldreq r6, [pc], #-276 @ 3b7ec <__cxa_atexit@plt+0x2e5b4> │ │ │ │ - ldreq r6, [pc], #-1108 @ 3b7f0 <__cxa_atexit@plt+0x2e5b8> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq r7, [pc], #-264 @ 3b7e4 <__cxa_atexit@plt+0x2e5ac> │ │ │ │ + ldreq r7, [pc], #-288 @ 3b7e8 <__cxa_atexit@plt+0x2e5b0> │ │ │ │ + ldreq r7, [pc], #-276 @ 3b7ec <__cxa_atexit@plt+0x2e5b4> │ │ │ │ + ldreq r7, [pc], #-1108 @ 3b7f0 <__cxa_atexit@plt+0x2e5b8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3b88c <__cxa_atexit@plt+0x2e654> │ │ │ │ @@ -47512,19 +47512,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 3b89c <__cxa_atexit@plt+0x2e664> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [pc], #-3452 @ 3b8b0 <__cxa_atexit@plt+0x2e678> │ │ │ │ - ldreq r6, [pc], #-212 @ 3b8b4 <__cxa_atexit@plt+0x2e67c> │ │ │ │ - strbeq lr, [pc], #-3436 @ 3b8b8 <__cxa_atexit@plt+0x2e680> │ │ │ │ - ldreq r6, [pc], #-168 @ 3b8bc <__cxa_atexit@plt+0x2e684> │ │ │ │ - ldreq r6, [pc], #-8 @ 3b8c0 <__cxa_atexit@plt+0x2e688> │ │ │ │ + strbeq pc, [pc], #-3436 @ 3b8b0 <__cxa_atexit@plt+0x2e678> @ │ │ │ │ + ldreq r7, [pc], #-212 @ 3b8b4 <__cxa_atexit@plt+0x2e67c> │ │ │ │ + strbeq pc, [pc], #-3420 @ 3b8b8 <__cxa_atexit@plt+0x2e680> @ │ │ │ │ + ldreq r7, [pc], #-168 @ 3b8bc <__cxa_atexit@plt+0x2e684> │ │ │ │ + ldreq r7, [pc], #-8 @ 3b8c0 <__cxa_atexit@plt+0x2e688> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47642,27 +47642,27 @@ │ │ │ │ b 3b944 <__cxa_atexit@plt+0x2e70c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbeq lr, [pc], #-3408 @ 3bab8 <__cxa_atexit@plt+0x2e880> │ │ │ │ - strbeq lr, [pc], #-3276 @ 3babc <__cxa_atexit@plt+0x2e884> │ │ │ │ - strbeq lr, [pc], #-3404 @ 3bac0 <__cxa_atexit@plt+0x2e888> │ │ │ │ - strbeq lr, [pc], #-3524 @ 3bac4 <__cxa_atexit@plt+0x2e88c> │ │ │ │ - strbeq lr, [pc], #-3392 @ 3bac8 <__cxa_atexit@plt+0x2e890> │ │ │ │ - strbeq lr, [pc], #-3508 @ 3bacc <__cxa_atexit@plt+0x2e894> │ │ │ │ - strbeq lr, [pc], #-3664 @ 3bad0 <__cxa_atexit@plt+0x2e898> │ │ │ │ - strbeq lr, [pc], #-3612 @ 3bad4 <__cxa_atexit@plt+0x2e89c> │ │ │ │ - strbeq lr, [pc], #-3476 @ 3bad8 <__cxa_atexit@plt+0x2e8a0> │ │ │ │ - strbeq lr, [pc], #-3788 @ 3badc <__cxa_atexit@plt+0x2e8a4> │ │ │ │ - strbeq lr, [pc], #-3736 @ 3bae0 <__cxa_atexit@plt+0x2e8a8> │ │ │ │ - strbeq lr, [pc], #-3608 @ 3bae4 <__cxa_atexit@plt+0x2e8ac> │ │ │ │ - strbeq lr, [pc], #-3716 @ 3bae8 <__cxa_atexit@plt+0x2e8b0> │ │ │ │ + strbeq pc, [pc], #-3392 @ 3bab8 <__cxa_atexit@plt+0x2e880> @ │ │ │ │ + strbeq pc, [pc], #-3260 @ 3babc <__cxa_atexit@plt+0x2e884> @ │ │ │ │ + strbeq pc, [pc], #-3388 @ 3bac0 <__cxa_atexit@plt+0x2e888> @ │ │ │ │ + strbeq pc, [pc], #-3508 @ 3bac4 <__cxa_atexit@plt+0x2e88c> @ │ │ │ │ + strbeq pc, [pc], #-3376 @ 3bac8 <__cxa_atexit@plt+0x2e890> @ │ │ │ │ + strbeq pc, [pc], #-3492 @ 3bacc <__cxa_atexit@plt+0x2e894> @ │ │ │ │ + strbeq pc, [pc], #-3648 @ 3bad0 <__cxa_atexit@plt+0x2e898> @ │ │ │ │ + strbeq pc, [pc], #-3596 @ 3bad4 <__cxa_atexit@plt+0x2e89c> @ │ │ │ │ + strbeq pc, [pc], #-3460 @ 3bad8 <__cxa_atexit@plt+0x2e8a0> @ │ │ │ │ + strbeq pc, [pc], #-3772 @ 3badc <__cxa_atexit@plt+0x2e8a4> @ │ │ │ │ + strbeq pc, [pc], #-3720 @ 3bae0 <__cxa_atexit@plt+0x2e8a8> @ │ │ │ │ + strbeq pc, [pc], #-3592 @ 3bae4 <__cxa_atexit@plt+0x2e8ac> @ │ │ │ │ + strbeq pc, [pc], #-3700 @ 3bae8 <__cxa_atexit@plt+0x2e8b0> @ │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47780,28 +47780,28 @@ │ │ │ │ b 3bb6c <__cxa_atexit@plt+0x2e934> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbeq lr, [pc], #-2856 @ 3bce0 <__cxa_atexit@plt+0x2eaa8> │ │ │ │ - strbeq lr, [pc], #-2724 @ 3bce4 <__cxa_atexit@plt+0x2eaac> │ │ │ │ - strbeq lr, [pc], #-2852 @ 3bce8 <__cxa_atexit@plt+0x2eab0> │ │ │ │ - strbeq lr, [pc], #-2972 @ 3bcec <__cxa_atexit@plt+0x2eab4> │ │ │ │ - strbeq lr, [pc], #-2840 @ 3bcf0 <__cxa_atexit@plt+0x2eab8> │ │ │ │ - strbeq lr, [pc], #-2956 @ 3bcf4 <__cxa_atexit@plt+0x2eabc> │ │ │ │ - strbeq lr, [pc], #-3112 @ 3bcf8 <__cxa_atexit@plt+0x2eac0> │ │ │ │ - strbeq lr, [pc], #-3060 @ 3bcfc <__cxa_atexit@plt+0x2eac4> │ │ │ │ - strbeq lr, [pc], #-2924 @ 3bd00 <__cxa_atexit@plt+0x2eac8> │ │ │ │ - strbeq lr, [pc], #-3236 @ 3bd04 <__cxa_atexit@plt+0x2eacc> │ │ │ │ - strbeq lr, [pc], #-3184 @ 3bd08 <__cxa_atexit@plt+0x2ead0> │ │ │ │ - strbeq lr, [pc], #-3056 @ 3bd0c <__cxa_atexit@plt+0x2ead4> │ │ │ │ - strbeq lr, [pc], #-3164 @ 3bd10 <__cxa_atexit@plt+0x2ead8> │ │ │ │ - ldreq r6, [pc], #-432 @ 3bd14 <__cxa_atexit@plt+0x2eadc> │ │ │ │ + strbeq pc, [pc], #-2840 @ 3bce0 <__cxa_atexit@plt+0x2eaa8> @ │ │ │ │ + strbeq pc, [pc], #-2708 @ 3bce4 <__cxa_atexit@plt+0x2eaac> @ │ │ │ │ + strbeq pc, [pc], #-2836 @ 3bce8 <__cxa_atexit@plt+0x2eab0> @ │ │ │ │ + strbeq pc, [pc], #-2956 @ 3bcec <__cxa_atexit@plt+0x2eab4> @ │ │ │ │ + strbeq pc, [pc], #-2824 @ 3bcf0 <__cxa_atexit@plt+0x2eab8> @ │ │ │ │ + strbeq pc, [pc], #-2940 @ 3bcf4 <__cxa_atexit@plt+0x2eabc> @ │ │ │ │ + strbeq pc, [pc], #-3096 @ 3bcf8 <__cxa_atexit@plt+0x2eac0> @ │ │ │ │ + strbeq pc, [pc], #-3044 @ 3bcfc <__cxa_atexit@plt+0x2eac4> @ │ │ │ │ + strbeq pc, [pc], #-2908 @ 3bd00 <__cxa_atexit@plt+0x2eac8> @ │ │ │ │ + strbeq pc, [pc], #-3220 @ 3bd04 <__cxa_atexit@plt+0x2eacc> @ │ │ │ │ + strbeq pc, [pc], #-3168 @ 3bd08 <__cxa_atexit@plt+0x2ead0> @ │ │ │ │ + strbeq pc, [pc], #-3040 @ 3bd0c <__cxa_atexit@plt+0x2ead4> @ │ │ │ │ + strbeq pc, [pc], #-3148 @ 3bd10 <__cxa_atexit@plt+0x2ead8> @ │ │ │ │ + ldreq r7, [pc], #-432 @ 3bd14 <__cxa_atexit@plt+0x2eadc> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bd54 <__cxa_atexit@plt+0x2eb1c> │ │ │ │ ldr r2, [pc, #52] @ 3bd64 <__cxa_atexit@plt+0x2eb2c> │ │ │ │ @@ -47816,27 +47816,27 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #20] @ 3bd70 <__cxa_atexit@plt+0x2eb38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r5, [pc], #-1852 @ 3bd70 <__cxa_atexit@plt+0x2eb38> │ │ │ │ - strbeq lr, [pc], #-2144 @ 3bd74 <__cxa_atexit@plt+0x2eb3c> │ │ │ │ - ldreq r6, [pc], #-380 @ 3bd78 <__cxa_atexit@plt+0x2eb40> │ │ │ │ - ldreq r6, [pc], #-332 @ 3bd7c <__cxa_atexit@plt+0x2eb44> │ │ │ │ + ldreq r6, [pc], #-1852 @ 3bd70 <__cxa_atexit@plt+0x2eb38> │ │ │ │ + strbeq pc, [pc], #-2128 @ 3bd74 <__cxa_atexit@plt+0x2eb3c> @ │ │ │ │ + ldreq r7, [pc], #-380 @ 3bd78 <__cxa_atexit@plt+0x2eb40> │ │ │ │ + ldreq r7, [pc], #-332 @ 3bd7c <__cxa_atexit@plt+0x2eb44> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3bd94 <__cxa_atexit@plt+0x2eb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [pc], #-276 @ 3bda0 <__cxa_atexit@plt+0x2eb68> │ │ │ │ + ldreq r7, [pc], #-276 @ 3bda0 <__cxa_atexit@plt+0x2eb68> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3bde8 <__cxa_atexit@plt+0x2ebb0> │ │ │ │ @@ -47847,34 +47847,34 @@ │ │ │ │ ldr r3, [pc, #44] @ 3bdfc <__cxa_atexit@plt+0x2ebc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe9c0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [pc], #-3684 @ 3be04 <__cxa_atexit@plt+0x2ebcc> │ │ │ │ - ldreq r6, [pc], #-140 @ 3be08 <__cxa_atexit@plt+0x2ebd0> │ │ │ │ + ldreq r6, [pc], #-3684 @ 3be04 <__cxa_atexit@plt+0x2ebcc> │ │ │ │ + ldreq r7, [pc], #-140 @ 3be08 <__cxa_atexit@plt+0x2ebd0> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3be2c <__cxa_atexit@plt+0x2ebf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3be24 <__cxa_atexit@plt+0x2ebec> │ │ │ │ b 3be3c <__cxa_atexit@plt+0x2ec04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r6, [pc], #-92 @ 3be38 <__cxa_atexit@plt+0x2ec00> │ │ │ │ + ldreq r7, [pc], #-92 @ 3be38 <__cxa_atexit@plt+0x2ec00> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3be90 <__cxa_atexit@plt+0x2ec58> │ │ │ │ ldr r3, [pc, #152] @ 3bee8 <__cxa_atexit@plt+0x2ecb0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -47893,15 +47893,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #108] @ 3bef8 <__cxa_atexit@plt+0x2ecc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ 3befc <__cxa_atexit@plt+0x2ecc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bed4 <__cxa_atexit@plt+0x2ec9c> │ │ │ │ ldr r5, [pc, #64] @ 3bf00 <__cxa_atexit@plt+0x2ecc8> │ │ │ │ @@ -47913,22 +47913,22 @@ │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r7, [pc, #16] @ 3beec <__cxa_atexit@plt+0x2ecb4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq r5, [pc], #-3268 @ 3bef4 <__cxa_atexit@plt+0x2ecbc> │ │ │ │ + ldreq r6, [pc], #-3268 @ 3bef4 <__cxa_atexit@plt+0x2ecbc> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldreq r5, [pc], #-3460 @ 3befc <__cxa_atexit@plt+0x2ecc4> │ │ │ │ - ldreq r5, [pc], #-3444 @ 3bf00 <__cxa_atexit@plt+0x2ecc8> │ │ │ │ - ldreq r5, [pc], #-3284 @ 3bf04 <__cxa_atexit@plt+0x2eccc> │ │ │ │ + ldreq r6, [pc], #-3460 @ 3befc <__cxa_atexit@plt+0x2ecc4> │ │ │ │ + ldreq r6, [pc], #-3444 @ 3bf00 <__cxa_atexit@plt+0x2ecc8> │ │ │ │ + ldreq r6, [pc], #-3284 @ 3bf04 <__cxa_atexit@plt+0x2eccc> │ │ │ │ @ instruction: 0xffffe368 │ │ │ │ - ldreq r5, [pc], #-3252 @ 3bf0c <__cxa_atexit@plt+0x2ecd4> │ │ │ │ - ldreq r5, [pc], #-3952 @ 3bf10 <__cxa_atexit@plt+0x2ecd8> │ │ │ │ + ldreq r6, [pc], #-3252 @ 3bf0c <__cxa_atexit@plt+0x2ecd4> │ │ │ │ + ldreq r6, [pc], #-3952 @ 3bf10 <__cxa_atexit@plt+0x2ecd8> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3bf48 <__cxa_atexit@plt+0x2ed10> │ │ │ │ ldr r3, [pc, #100] @ 3bf8c <__cxa_atexit@plt+0x2ed54> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -47952,33 +47952,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r7, [pc, #12] @ 3bf88 <__cxa_atexit@plt+0x2ed50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [pc], #-3108 @ 3bf90 <__cxa_atexit@plt+0x2ed58> │ │ │ │ + ldreq r6, [pc], #-3108 @ 3bf90 <__cxa_atexit@plt+0x2ed58> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r5, [pc], #-3276 @ 3bf98 <__cxa_atexit@plt+0x2ed60> │ │ │ │ - ldreq r5, [pc], #-3260 @ 3bf9c <__cxa_atexit@plt+0x2ed64> │ │ │ │ + ldreq r6, [pc], #-3276 @ 3bf98 <__cxa_atexit@plt+0x2ed60> │ │ │ │ + ldreq r6, [pc], #-3260 @ 3bf9c <__cxa_atexit@plt+0x2ed64> │ │ │ │ @ instruction: 0xffffe2c8 │ │ │ │ - ldreq r5, [pc], #-3092 @ 3bfa4 <__cxa_atexit@plt+0x2ed6c> │ │ │ │ - ldreq r5, [pc], #-3784 @ 3bfa8 <__cxa_atexit@plt+0x2ed70> │ │ │ │ + ldreq r6, [pc], #-3092 @ 3bfa4 <__cxa_atexit@plt+0x2ed6c> │ │ │ │ + ldreq r6, [pc], #-3784 @ 3bfa8 <__cxa_atexit@plt+0x2ed70> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3bfcc <__cxa_atexit@plt+0x2ed94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 1df0a00 <__cxa_atexit@plt+0x1de37c8> │ │ │ │ + b 1b1987c <__cxa_atexit@plt+0x1b0c644> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc], #-3736 @ 3bfd8 <__cxa_atexit@plt+0x2eda0> │ │ │ │ + ldreq r6, [pc], #-3736 @ 3bfd8 <__cxa_atexit@plt+0x2eda0> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c04c <__cxa_atexit@plt+0x2ee14> │ │ │ │ ldr r3, [pc, #132] @ 3c074 <__cxa_atexit@plt+0x2ee3c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -48013,20 +48013,20 @@ │ │ │ │ ldr r0, [pc, #24] @ 3c080 <__cxa_atexit@plt+0x2ee48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - ldreq r5, [pc], #-2924 @ 3c084 <__cxa_atexit@plt+0x2ee4c> │ │ │ │ - ldreq r5, [pc], #-2912 @ 3c088 <__cxa_atexit@plt+0x2ee50> │ │ │ │ + ldreq r6, [pc], #-2924 @ 3c084 <__cxa_atexit@plt+0x2ee4c> │ │ │ │ + ldreq r6, [pc], #-2912 @ 3c088 <__cxa_atexit@plt+0x2ee50> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r5, [pc], #-3004 @ 3c090 <__cxa_atexit@plt+0x2ee58> │ │ │ │ - ldreq r5, [pc], #-2984 @ 3c094 <__cxa_atexit@plt+0x2ee5c> │ │ │ │ - ldreq r5, [pc], #-3544 @ 3c098 <__cxa_atexit@plt+0x2ee60> │ │ │ │ + ldreq r6, [pc], #-3004 @ 3c090 <__cxa_atexit@plt+0x2ee58> │ │ │ │ + ldreq r6, [pc], #-2984 @ 3c094 <__cxa_atexit@plt+0x2ee5c> │ │ │ │ + ldreq r6, [pc], #-3544 @ 3c098 <__cxa_atexit@plt+0x2ee60> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c0e8 <__cxa_atexit@plt+0x2eeb0> │ │ │ │ @@ -48049,20 +48049,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 3c10c <__cxa_atexit@plt+0x2eed4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 3c110 <__cxa_atexit@plt+0x2eed8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - ldreq r5, [pc], #-2768 @ 3c114 <__cxa_atexit@plt+0x2eedc> │ │ │ │ - ldreq r5, [pc], #-2756 @ 3c118 <__cxa_atexit@plt+0x2eee0> │ │ │ │ + ldreq r6, [pc], #-2768 @ 3c114 <__cxa_atexit@plt+0x2eedc> │ │ │ │ + ldreq r6, [pc], #-2756 @ 3c118 <__cxa_atexit@plt+0x2eee0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r5, [pc], #-2848 @ 3c120 <__cxa_atexit@plt+0x2eee8> │ │ │ │ - ldreq r5, [pc], #-2828 @ 3c124 <__cxa_atexit@plt+0x2eeec> │ │ │ │ - ldreq r5, [pc], #-3380 @ 3c128 <__cxa_atexit@plt+0x2eef0> │ │ │ │ + ldreq r6, [pc], #-2848 @ 3c120 <__cxa_atexit@plt+0x2eee8> │ │ │ │ + ldreq r6, [pc], #-2828 @ 3c124 <__cxa_atexit@plt+0x2eeec> │ │ │ │ + ldreq r6, [pc], #-3380 @ 3c128 <__cxa_atexit@plt+0x2eef0> │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3c1c8 <__cxa_atexit@plt+0x2ef90> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -48104,29 +48104,29 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ - ldreq r5, [pc], #-2668 @ 3c1f0 <__cxa_atexit@plt+0x2efb8> │ │ │ │ - ldreq r5, [pc], #-2656 @ 3c1f4 <__cxa_atexit@plt+0x2efbc> │ │ │ │ - ldreq r5, [pc], #-3172 @ 3c1f8 <__cxa_atexit@plt+0x2efc0> │ │ │ │ + ldreq r6, [pc], #-2668 @ 3c1f0 <__cxa_atexit@plt+0x2efb8> │ │ │ │ + ldreq r6, [pc], #-2656 @ 3c1f4 <__cxa_atexit@plt+0x2efbc> │ │ │ │ + ldreq r6, [pc], #-3172 @ 3c1f8 <__cxa_atexit@plt+0x2efc0> │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c21c <__cxa_atexit@plt+0x2efe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ b 3b8c8 <__cxa_atexit@plt+0x2e690> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc], #-3124 @ 3c228 <__cxa_atexit@plt+0x2eff0> │ │ │ │ + ldreq r6, [pc], #-3124 @ 3c228 <__cxa_atexit@plt+0x2eff0> │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 3c23c <__cxa_atexit@plt+0x2f004> │ │ │ │ mov fp, r8 │ │ │ │ @@ -48202,86 +48202,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r5, [pc], #-2192 @ 3c378 <__cxa_atexit@plt+0x2f140> │ │ │ │ + ldreq r6, [pc], #-2192 @ 3c378 <__cxa_atexit@plt+0x2f140> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r5, [pc], #-2348 @ 3c388 <__cxa_atexit@plt+0x2f150> │ │ │ │ - ldreq r5, [pc], #-2336 @ 3c38c <__cxa_atexit@plt+0x2f154> │ │ │ │ + ldreq r6, [pc], #-2348 @ 3c388 <__cxa_atexit@plt+0x2f150> │ │ │ │ + ldreq r6, [pc], #-2336 @ 3c38c <__cxa_atexit@plt+0x2f154> │ │ │ │ @ instruction: 0xffffe208 │ │ │ │ - mvnseq lr, #599785472 @ 0x23c00000 │ │ │ │ - ldreq r5, [pc], #-2756 @ 3c398 <__cxa_atexit@plt+0x2f160> │ │ │ │ + mvnseq lr, #323584 @ 0x4f000 │ │ │ │ + ldreq r6, [pc], #-2756 @ 3c398 <__cxa_atexit@plt+0x2f160> │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c3bc <__cxa_atexit@plt+0x2f184> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ b 3b8c8 <__cxa_atexit@plt+0x2e690> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc], #-2708 @ 3c3c8 <__cxa_atexit@plt+0x2f190> │ │ │ │ + ldreq r6, [pc], #-2708 @ 3c3c8 <__cxa_atexit@plt+0x2f190> │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 3c23c <__cxa_atexit@plt+0x2f004> │ │ │ │ - ldreq r5, [pc], #-2680 @ 3c3e4 <__cxa_atexit@plt+0x2f1ac> │ │ │ │ + ldreq r6, [pc], #-2680 @ 3c3e4 <__cxa_atexit@plt+0x2f1ac> │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 3c23c <__cxa_atexit@plt+0x2f004> │ │ │ │ - ldreq r5, [pc], #-2656 @ 3c3fc <__cxa_atexit@plt+0x2f1c4> │ │ │ │ + ldreq r6, [pc], #-2656 @ 3c3fc <__cxa_atexit@plt+0x2f1c4> │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 3c23c <__cxa_atexit@plt+0x2f004> │ │ │ │ - ldreq r5, [pc], #-2628 @ 3c418 <__cxa_atexit@plt+0x2f1e0> │ │ │ │ + ldreq r6, [pc], #-2628 @ 3c418 <__cxa_atexit@plt+0x2f1e0> │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c43c <__cxa_atexit@plt+0x2f204> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ b 3b8c8 <__cxa_atexit@plt+0x2e690> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc], #-2580 @ 3c448 <__cxa_atexit@plt+0x2f210> │ │ │ │ + ldreq r6, [pc], #-2580 @ 3c448 <__cxa_atexit@plt+0x2f210> │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 3c23c <__cxa_atexit@plt+0x2f004> │ │ │ │ - ldreq r5, [pc], #-2532 @ 3c464 <__cxa_atexit@plt+0x2f22c> │ │ │ │ + ldreq r6, [pc], #-2532 @ 3c464 <__cxa_atexit@plt+0x2f22c> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c488 <__cxa_atexit@plt+0x2f250> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 1df0a00 <__cxa_atexit@plt+0x1de37c8> │ │ │ │ + b 1b1987c <__cxa_atexit@plt+0x1b0c644> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc], #-2484 @ 3c494 <__cxa_atexit@plt+0x2f25c> │ │ │ │ + ldreq r6, [pc], #-2484 @ 3c494 <__cxa_atexit@plt+0x2f25c> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c4e0 <__cxa_atexit@plt+0x2f2a8> │ │ │ │ ldr r3, [pc, #152] @ 3c544 <__cxa_atexit@plt+0x2f30c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -48299,15 +48299,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c500 <__cxa_atexit@plt+0x2f2c8> │ │ │ │ ldr r3, [pc, #100] @ 3c54c <__cxa_atexit@plt+0x2f314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ + b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c52c <__cxa_atexit@plt+0x2f2f4> │ │ │ │ ldr r5, [pc, #56] @ 3c550 <__cxa_atexit@plt+0x2f318> │ │ │ │ @@ -48320,19 +48320,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 3c548 <__cxa_atexit@plt+0x2f310> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r5, [pc], #-1676 @ 3c550 <__cxa_atexit@plt+0x2f318> │ │ │ │ + ldreq r6, [pc], #-1676 @ 3c550 <__cxa_atexit@plt+0x2f318> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xffffdd94 │ │ │ │ - mvnseq lr, #8, 6 @ 0x20000000 │ │ │ │ - ldreq r5, [pc], #-2280 @ 3c560 <__cxa_atexit@plt+0x2f328> │ │ │ │ + mvnseq lr, #200, 14 @ 0x3200000 │ │ │ │ + ldreq r6, [pc], #-2280 @ 3c560 <__cxa_atexit@plt+0x2f328> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ bne 3c588 <__cxa_atexit@plt+0x2f350> │ │ │ │ @@ -48341,15 +48341,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c5a0 <__cxa_atexit@plt+0x2f368> │ │ │ │ ldr r3, [pc, #88] @ 3c5e8 <__cxa_atexit@plt+0x2f3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ + b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c5cc <__cxa_atexit@plt+0x2f394> │ │ │ │ ldr r5, [pc, #52] @ 3c5ec <__cxa_atexit@plt+0x2f3b4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [pc, #48] @ 3c5f0 <__cxa_atexit@plt+0x2f3b8> │ │ │ │ @@ -48359,68 +48359,68 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #16] @ 3c5e4 <__cxa_atexit@plt+0x2f3ac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [pc], #-1516 @ 3c5ec <__cxa_atexit@plt+0x2f3b4> │ │ │ │ + ldreq r6, [pc], #-1516 @ 3c5ec <__cxa_atexit@plt+0x2f3b4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffdcf4 │ │ │ │ - mvnseq lr, #104, 4 @ 0x80000006 │ │ │ │ - ldreq r5, [pc], #-2104 @ 3c5fc <__cxa_atexit@plt+0x2f3c4> │ │ │ │ + mvnseq lr, #40, 14 @ 0xa00000 │ │ │ │ + ldreq r6, [pc], #-2104 @ 3c5fc <__cxa_atexit@plt+0x2f3c4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3c62c <__cxa_atexit@plt+0x2f3f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 3c630 <__cxa_atexit@plt+0x2f3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 3c634 <__cxa_atexit@plt+0x2f3fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq lr, [pc], #-456 @ 3c638 <__cxa_atexit@plt+0x2f400> │ │ │ │ - strbeq lr, [pc], #-448 @ 3c63c <__cxa_atexit@plt+0x2f404> │ │ │ │ - ldreq r5, [pc], #-2020 @ 3c640 <__cxa_atexit@plt+0x2f408> │ │ │ │ + strbeq pc, [pc], #-440 @ 3c638 <__cxa_atexit@plt+0x2f400> @ │ │ │ │ + strbeq pc, [pc], #-432 @ 3c63c <__cxa_atexit@plt+0x2f404> @ │ │ │ │ + ldreq r6, [pc], #-2020 @ 3c640 <__cxa_atexit@plt+0x2f408> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 3c680 <__cxa_atexit@plt+0x2f448> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3c678 <__cxa_atexit@plt+0x2f440> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 3c684 <__cxa_atexit@plt+0x2f44c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc], #-1940 @ 3c690 <__cxa_atexit@plt+0x2f458> │ │ │ │ + ldreq r6, [pc], #-1940 @ 3c690 <__cxa_atexit@plt+0x2f458> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 3c6b4 <__cxa_atexit@plt+0x2f47c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r5, [pc], #-1892 @ 3c6c0 <__cxa_atexit@plt+0x2f488> │ │ │ │ + ldreq r6, [pc], #-1892 @ 3c6c0 <__cxa_atexit@plt+0x2f488> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c70c <__cxa_atexit@plt+0x2f4d4> │ │ │ │ @@ -48432,68 +48432,68 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe18c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [pc], #-1760 @ 3c728 <__cxa_atexit@plt+0x2f4f0> │ │ │ │ + ldreq r6, [pc], #-1760 @ 3c728 <__cxa_atexit@plt+0x2f4f0> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3c754 <__cxa_atexit@plt+0x2f51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 3c758 <__cxa_atexit@plt+0x2f520> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 3c75c <__cxa_atexit@plt+0x2f524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r5, [pc], #-956 @ 3c760 <__cxa_atexit@plt+0x2f528> │ │ │ │ - strbeq sp, [pc], #-3676 @ 3c764 <__cxa_atexit@plt+0x2f52c> │ │ │ │ - ldreq r5, [pc], #-1680 @ 3c768 <__cxa_atexit@plt+0x2f530> │ │ │ │ + ldreq r6, [pc], #-956 @ 3c760 <__cxa_atexit@plt+0x2f528> │ │ │ │ + strbeq lr, [pc], #-3660 @ 3c764 <__cxa_atexit@plt+0x2f52c> │ │ │ │ + ldreq r6, [pc], #-1680 @ 3c768 <__cxa_atexit@plt+0x2f530> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c780 <__cxa_atexit@plt+0x2f548> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c8692c <__cxa_atexit@plt+0x1c796f4> │ │ │ │ + b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [pc], #-1628 @ 3c78c <__cxa_atexit@plt+0x2f554> │ │ │ │ + ldreq r6, [pc], #-1628 @ 3c78c <__cxa_atexit@plt+0x2f554> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c7a4 <__cxa_atexit@plt+0x2f56c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c818e8 <__cxa_atexit@plt+0x1c746b0> │ │ │ │ + b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [pc], #-1576 @ 3c7b0 <__cxa_atexit@plt+0x2f578> │ │ │ │ + ldreq r6, [pc], #-1576 @ 3c7b0 <__cxa_atexit@plt+0x2f578> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c7d4 <__cxa_atexit@plt+0x2f59c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3c7d8 <__cxa_atexit@plt+0x2f5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 401534 <__cxa_atexit@plt+0x3f42fc> │ │ │ │ + b 4015d4 <__cxa_atexit@plt+0x3f439c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r5, [pc], #-804 @ 3c7e0 <__cxa_atexit@plt+0x2f5a8> │ │ │ │ - ldreq r5, [pc], #-1508 @ 3c7e4 <__cxa_atexit@plt+0x2f5ac> │ │ │ │ + ldreq r6, [pc], #-804 @ 3c7e0 <__cxa_atexit@plt+0x2f5a8> │ │ │ │ + ldreq r6, [pc], #-1508 @ 3c7e4 <__cxa_atexit@plt+0x2f5ac> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ bne 3c834 <__cxa_atexit@plt+0x2f5fc> │ │ │ │ ldr r5, [r7, #2] │ │ │ │ @@ -48506,19 +48506,19 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 3c868 <__cxa_atexit@plt+0x2f630> │ │ │ │ cmp r2, #2 │ │ │ │ bne 3c844 <__cxa_atexit@plt+0x2f60c> │ │ │ │ ldr r7, [pc, #168] @ 3c8d4 <__cxa_atexit@plt+0x2f69c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #32 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #156] @ 3c8d8 <__cxa_atexit@plt+0x2f6a0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #32 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r2, [pc, #108] @ 3c8b8 <__cxa_atexit@plt+0x2f680> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #20] │ │ │ │ str r2, [r3, #-4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3c870 <__cxa_atexit@plt+0x2f638> │ │ │ │ @@ -48538,35 +48538,35 @@ │ │ │ │ ldr r3, [pc, #36] @ 3c8c0 <__cxa_atexit@plt+0x2f688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 3c8c4 <__cxa_atexit@plt+0x2f68c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - ldreq r5, [pc], #-280 @ 3c8c8 <__cxa_atexit@plt+0x2f690> │ │ │ │ - ldreq r5, [pc], #-304 @ 3c8cc <__cxa_atexit@plt+0x2f694> │ │ │ │ + ldreq r6, [pc], #-280 @ 3c8c8 <__cxa_atexit@plt+0x2f690> │ │ │ │ + ldreq r6, [pc], #-304 @ 3c8cc <__cxa_atexit@plt+0x2f694> │ │ │ │ andeq r1, r0, r8, lsr r3 │ │ │ │ - ldreq r4, [pc], #-4044 @ 3c8d4 <__cxa_atexit@plt+0x2f69c> │ │ │ │ - ldreq r4, [pc], #-4060 @ 3c8d8 <__cxa_atexit@plt+0x2f6a0> │ │ │ │ - ldreq r5, [pc], #-640 @ 3c8dc <__cxa_atexit@plt+0x2f6a4> │ │ │ │ - ldreq r5, [pc], #-512 @ 3c8e0 <__cxa_atexit@plt+0x2f6a8> │ │ │ │ - ldreq r5, [pc], #-1236 @ 3c8e4 <__cxa_atexit@plt+0x2f6ac> │ │ │ │ + ldreq r5, [pc], #-4044 @ 3c8d4 <__cxa_atexit@plt+0x2f69c> │ │ │ │ + ldreq r5, [pc], #-4060 @ 3c8d8 <__cxa_atexit@plt+0x2f6a0> │ │ │ │ + ldreq r6, [pc], #-640 @ 3c8dc <__cxa_atexit@plt+0x2f6a4> │ │ │ │ + ldreq r6, [pc], #-512 @ 3c8e0 <__cxa_atexit@plt+0x2f6a8> │ │ │ │ + ldreq r6, [pc], #-1236 @ 3c8e4 <__cxa_atexit@plt+0x2f6ac> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3c904 <__cxa_atexit@plt+0x2f6cc> │ │ │ │ ldr r7, [pc, #148] @ 3c990 <__cxa_atexit@plt+0x2f758> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #104] @ 3c974 <__cxa_atexit@plt+0x2f73c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3c930 <__cxa_atexit@plt+0x2f6f8> │ │ │ │ @@ -48586,24 +48586,24 @@ │ │ │ │ ldr r3, [pc, #32] @ 3c97c <__cxa_atexit@plt+0x2f744> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3c980 <__cxa_atexit@plt+0x2f748> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ muleq r0, r0, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r5, [pc], #-88 @ 3c984 <__cxa_atexit@plt+0x2f74c> │ │ │ │ - ldreq r5, [pc], #-112 @ 3c988 <__cxa_atexit@plt+0x2f750> │ │ │ │ + ldreq r6, [pc], #-88 @ 3c984 <__cxa_atexit@plt+0x2f74c> │ │ │ │ + ldreq r6, [pc], #-112 @ 3c988 <__cxa_atexit@plt+0x2f750> │ │ │ │ andeq r1, r0, r8, ror r2 │ │ │ │ - ldreq r4, [pc], #-3852 @ 3c990 <__cxa_atexit@plt+0x2f758> │ │ │ │ - ldreq r4, [pc], #-3868 @ 3c994 <__cxa_atexit@plt+0x2f75c> │ │ │ │ - ldreq r5, [pc], #-432 @ 3c998 <__cxa_atexit@plt+0x2f760> │ │ │ │ - ldreq r5, [pc], #-1032 @ 3c99c <__cxa_atexit@plt+0x2f764> │ │ │ │ + ldreq r5, [pc], #-3852 @ 3c990 <__cxa_atexit@plt+0x2f758> │ │ │ │ + ldreq r5, [pc], #-3868 @ 3c994 <__cxa_atexit@plt+0x2f75c> │ │ │ │ + ldreq r6, [pc], #-432 @ 3c998 <__cxa_atexit@plt+0x2f760> │ │ │ │ + ldreq r6, [pc], #-1032 @ 3c99c <__cxa_atexit@plt+0x2f764> │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3c9c8 <__cxa_atexit@plt+0x2f790> │ │ │ │ ldr r7, [pc, #72] @ 3c9fc <__cxa_atexit@plt+0x2f7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -48617,22 +48617,22 @@ │ │ │ │ ldr r3, [pc, #28] @ 3c9f4 <__cxa_atexit@plt+0x2f7bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9f8 <__cxa_atexit@plt+0x2f7c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [pc], #-4060 @ 3c9fc <__cxa_atexit@plt+0x2f7c4> │ │ │ │ - ldreq r4, [pc], #-4084 @ 3ca00 <__cxa_atexit@plt+0x2f7c8> │ │ │ │ + ldreq r5, [pc], #-4060 @ 3c9fc <__cxa_atexit@plt+0x2f7c4> │ │ │ │ + ldreq r5, [pc], #-4084 @ 3ca00 <__cxa_atexit@plt+0x2f7c8> │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - ldreq r4, [pc], #-3728 @ 3ca08 <__cxa_atexit@plt+0x2f7d0> │ │ │ │ - ldreq r4, [pc], #-3744 @ 3ca0c <__cxa_atexit@plt+0x2f7d4> │ │ │ │ - ldreq r5, [pc], #-896 @ 3ca10 <__cxa_atexit@plt+0x2f7d8> │ │ │ │ + ldreq r5, [pc], #-3728 @ 3ca08 <__cxa_atexit@plt+0x2f7d0> │ │ │ │ + ldreq r5, [pc], #-3744 @ 3ca0c <__cxa_atexit@plt+0x2f7d4> │ │ │ │ + ldreq r6, [pc], #-896 @ 3ca10 <__cxa_atexit@plt+0x2f7d8> │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ca68 <__cxa_atexit@plt+0x2f830> │ │ │ │ @@ -48647,23 +48647,23 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #24] │ │ │ │ str sl, [r3, #8] │ │ │ │ ldr r3, [pc, #32] @ 3ca80 <__cxa_atexit@plt+0x2f848> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffe9ec │ │ │ │ - ldreq r4, [pc], #-3816 @ 3ca84 <__cxa_atexit@plt+0x2f84c> │ │ │ │ - strbeq sp, [pc], #-3440 @ 3ca88 <__cxa_atexit@plt+0x2f850> │ │ │ │ - ldreq r5, [pc], #-756 @ 3ca8c <__cxa_atexit@plt+0x2f854> │ │ │ │ + ldreq r5, [pc], #-3816 @ 3ca84 <__cxa_atexit@plt+0x2f84c> │ │ │ │ + strbeq lr, [pc], #-3424 @ 3ca88 <__cxa_atexit@plt+0x2f850> │ │ │ │ + ldreq r6, [pc], #-756 @ 3ca8c <__cxa_atexit@plt+0x2f854> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cb90 <__cxa_atexit@plt+0x2f958> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #100 @ 0x64 │ │ │ │ @@ -48721,15 +48721,15 @@ │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r6, [r5, #24] │ │ │ │ str lr, [r5] │ │ │ │ sub r9, sl, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #120] @ 3cc00 <__cxa_atexit@plt+0x2f9c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, sl │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r3, [pc, #56] @ 3cbd0 <__cxa_atexit@plt+0x2f998> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3cbac <__cxa_atexit@plt+0x2f974> │ │ │ │ b 3cc10 <__cxa_atexit@plt+0x2f9d8> │ │ │ │ @@ -48737,29 +48737,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 3cbd4 <__cxa_atexit@plt+0x2f99c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ @ instruction: 0xffffea0c │ │ │ │ - ldreq r4, [pc], #-3632 @ 3cbe4 <__cxa_atexit@plt+0x2f9ac> │ │ │ │ + ldreq r5, [pc], #-3632 @ 3cbe4 <__cxa_atexit@plt+0x2f9ac> │ │ │ │ @ instruction: 0xffffeb88 │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - strbeq sp, [pc], #-2748 @ 3cbf0 <__cxa_atexit@plt+0x2f9b8> │ │ │ │ - strbeq sp, [pc], #-3024 @ 3cbf4 <__cxa_atexit@plt+0x2f9bc> │ │ │ │ - strbeq sp, [pc], #-2712 @ 3cbf8 <__cxa_atexit@plt+0x2f9c0> │ │ │ │ - strbeq sp, [pc], #-3212 @ 3cbfc <__cxa_atexit@plt+0x2f9c4> │ │ │ │ - strbeq sp, [pc], #-3168 @ 3cc00 <__cxa_atexit@plt+0x2f9c8> │ │ │ │ - strbeq sp, [pc], #-2952 @ 3cc04 <__cxa_atexit@plt+0x2f9cc> │ │ │ │ - strbeq sp, [pc], #-3096 @ 3cc08 <__cxa_atexit@plt+0x2f9d0> │ │ │ │ - ldreq r5, [pc], #-372 @ 3cc0c <__cxa_atexit@plt+0x2f9d4> │ │ │ │ + strbeq lr, [pc], #-2732 @ 3cbf0 <__cxa_atexit@plt+0x2f9b8> │ │ │ │ + strbeq lr, [pc], #-3008 @ 3cbf4 <__cxa_atexit@plt+0x2f9bc> │ │ │ │ + strbeq lr, [pc], #-2696 @ 3cbf8 <__cxa_atexit@plt+0x2f9c0> │ │ │ │ + strbeq lr, [pc], #-3196 @ 3cbfc <__cxa_atexit@plt+0x2f9c4> │ │ │ │ + strbeq lr, [pc], #-3152 @ 3cc00 <__cxa_atexit@plt+0x2f9c8> │ │ │ │ + strbeq lr, [pc], #-2936 @ 3cc04 <__cxa_atexit@plt+0x2f9cc> │ │ │ │ + strbeq lr, [pc], #-3080 @ 3cc08 <__cxa_atexit@plt+0x2f9d0> │ │ │ │ + ldreq r6, [pc], #-372 @ 3cc0c <__cxa_atexit@plt+0x2f9d4> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cd10 <__cxa_atexit@plt+0x2fad8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #100 @ 0x64 │ │ │ │ @@ -48817,15 +48817,15 @@ │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r6, [r5, #24] │ │ │ │ str lr, [r5] │ │ │ │ sub r9, sl, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #120] @ 3cd80 <__cxa_atexit@plt+0x2fb48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, sl │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r3, [pc, #56] @ 3cd50 <__cxa_atexit@plt+0x2fb18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3cd2c <__cxa_atexit@plt+0x2faf4> │ │ │ │ b 3cd90 <__cxa_atexit@plt+0x2fb58> │ │ │ │ @@ -48833,29 +48833,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 3cd54 <__cxa_atexit@plt+0x2fb1c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ @ instruction: 0xffffe88c │ │ │ │ - ldreq r4, [pc], #-3248 @ 3cd64 <__cxa_atexit@plt+0x2fb2c> │ │ │ │ + ldreq r5, [pc], #-3248 @ 3cd64 <__cxa_atexit@plt+0x2fb2c> │ │ │ │ @ instruction: 0xffffea08 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ - strbeq sp, [pc], #-2364 @ 3cd70 <__cxa_atexit@plt+0x2fb38> │ │ │ │ - strbeq sp, [pc], #-2640 @ 3cd74 <__cxa_atexit@plt+0x2fb3c> │ │ │ │ - strbeq sp, [pc], #-2328 @ 3cd78 <__cxa_atexit@plt+0x2fb40> │ │ │ │ - strbeq sp, [pc], #-2828 @ 3cd7c <__cxa_atexit@plt+0x2fb44> │ │ │ │ - strbeq sp, [pc], #-2784 @ 3cd80 <__cxa_atexit@plt+0x2fb48> │ │ │ │ - strbeq sp, [pc], #-2568 @ 3cd84 <__cxa_atexit@plt+0x2fb4c> │ │ │ │ - strbeq sp, [pc], #-2712 @ 3cd88 <__cxa_atexit@plt+0x2fb50> │ │ │ │ - ldreq r4, [pc], #-4084 @ 3cd8c <__cxa_atexit@plt+0x2fb54> │ │ │ │ + strbeq lr, [pc], #-2348 @ 3cd70 <__cxa_atexit@plt+0x2fb38> │ │ │ │ + strbeq lr, [pc], #-2624 @ 3cd74 <__cxa_atexit@plt+0x2fb3c> │ │ │ │ + strbeq lr, [pc], #-2312 @ 3cd78 <__cxa_atexit@plt+0x2fb40> │ │ │ │ + strbeq lr, [pc], #-2812 @ 3cd7c <__cxa_atexit@plt+0x2fb44> │ │ │ │ + strbeq lr, [pc], #-2768 @ 3cd80 <__cxa_atexit@plt+0x2fb48> │ │ │ │ + strbeq lr, [pc], #-2552 @ 3cd84 <__cxa_atexit@plt+0x2fb4c> │ │ │ │ + strbeq lr, [pc], #-2696 @ 3cd88 <__cxa_atexit@plt+0x2fb50> │ │ │ │ + ldreq r5, [pc], #-4084 @ 3cd8c <__cxa_atexit@plt+0x2fb54> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cdd0 <__cxa_atexit@plt+0x2fb98> │ │ │ │ ldr r3, [pc, #344] @ 3cefc <__cxa_atexit@plt+0x2fcc4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -48923,15 +48923,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sl] │ │ │ │ sub r9, lr, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #120] @ 3cf24 <__cxa_atexit@plt+0x2fcec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ mov r6, lr │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov lr, r6 │ │ │ │ b 3ced0 <__cxa_atexit@plt+0x2fc98> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #28] @ 3cef4 <__cxa_atexit@plt+0x2fcbc> │ │ │ │ @@ -48939,41 +48939,41 @@ │ │ │ │ ldr r7, [pc, #24] @ 3cef8 <__cxa_atexit@plt+0x2fcc0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r0, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r4, [pc], #-2544 @ 3cefc <__cxa_atexit@plt+0x2fcc4> │ │ │ │ - ldreq r4, [pc], #-1408 @ 3cf00 <__cxa_atexit@plt+0x2fcc8> │ │ │ │ + ldreq r5, [pc], #-2544 @ 3cefc <__cxa_atexit@plt+0x2fcc4> │ │ │ │ + ldreq r5, [pc], #-1408 @ 3cf00 <__cxa_atexit@plt+0x2fcc8> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - ldreq r4, [pc], #-2756 @ 3cf0c <__cxa_atexit@plt+0x2fcd4> │ │ │ │ - strbeq sp, [pc], #-1928 @ 3cf10 <__cxa_atexit@plt+0x2fcd8> │ │ │ │ - strbeq sp, [pc], #-2204 @ 3cf14 <__cxa_atexit@plt+0x2fcdc> │ │ │ │ - strbeq sp, [pc], #-1896 @ 3cf18 <__cxa_atexit@plt+0x2fce0> │ │ │ │ - strbeq sp, [pc], #-2396 @ 3cf1c <__cxa_atexit@plt+0x2fce4> │ │ │ │ - strbeq sp, [pc], #-2356 @ 3cf20 <__cxa_atexit@plt+0x2fce8> │ │ │ │ - strbeq sp, [pc], #-2144 @ 3cf24 <__cxa_atexit@plt+0x2fcec> │ │ │ │ + ldreq r5, [pc], #-2756 @ 3cf0c <__cxa_atexit@plt+0x2fcd4> │ │ │ │ + strbeq lr, [pc], #-1912 @ 3cf10 <__cxa_atexit@plt+0x2fcd8> │ │ │ │ + strbeq lr, [pc], #-2188 @ 3cf14 <__cxa_atexit@plt+0x2fcdc> │ │ │ │ + strbeq lr, [pc], #-1880 @ 3cf18 <__cxa_atexit@plt+0x2fce0> │ │ │ │ + strbeq lr, [pc], #-2380 @ 3cf1c <__cxa_atexit@plt+0x2fce4> │ │ │ │ + strbeq lr, [pc], #-2340 @ 3cf20 <__cxa_atexit@plt+0x2fce8> │ │ │ │ + strbeq lr, [pc], #-2128 @ 3cf24 <__cxa_atexit@plt+0x2fcec> │ │ │ │ @ instruction: 0xffff806c │ │ │ │ - strbeq sp, [pc], #-2292 @ 3cf2c <__cxa_atexit@plt+0x2fcf4> │ │ │ │ - ldreq r4, [pc], #-3664 @ 3cf30 <__cxa_atexit@plt+0x2fcf8> │ │ │ │ + strbeq lr, [pc], #-2276 @ 3cf2c <__cxa_atexit@plt+0x2fcf4> │ │ │ │ + ldreq r5, [pc], #-3664 @ 3cf30 <__cxa_atexit@plt+0x2fcf8> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3cf58 <__cxa_atexit@plt+0x2fd20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3cf50 <__cxa_atexit@plt+0x2fd18> │ │ │ │ b 3cf68 <__cxa_atexit@plt+0x2fd30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [pc], #-3612 @ 3cf64 <__cxa_atexit@plt+0x2fd2c> │ │ │ │ + ldreq r5, [pc], #-3612 @ 3cf64 <__cxa_atexit@plt+0x2fd2c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d05c <__cxa_atexit@plt+0x2fe24> │ │ │ │ ldr r3, [pc, #548] @ 3d1a0 <__cxa_atexit@plt+0x2ff68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -49028,15 +49028,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sl] │ │ │ │ sub r9, lr, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #424] @ 3d1f8 <__cxa_atexit@plt+0x2ffc0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ mov r6, lr │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #100 @ 0x64 │ │ │ │ cmp r2, sl │ │ │ │ bcc 3d158 <__cxa_atexit@plt+0x2ff20> │ │ │ │ ldr r0, [pc, #312] @ 3d1ac <__cxa_atexit@plt+0x2ff74> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #308] @ 3d1b0 <__cxa_atexit@plt+0x2ff78> │ │ │ │ @@ -49089,59 +49089,59 @@ │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r6, [r5, #24] │ │ │ │ str lr, [r5] │ │ │ │ sub r9, sl, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #140] @ 3d1d4 <__cxa_atexit@plt+0x2ff9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, sl │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ mov lr, r6 │ │ │ │ b 3d17c <__cxa_atexit@plt+0x2ff44> │ │ │ │ ldr r6, [pc, #60] @ 3d19c <__cxa_atexit@plt+0x2ff64> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #32] @ 3d1a4 <__cxa_atexit@plt+0x2ff6c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [pc, #28] @ 3d1a8 <__cxa_atexit@plt+0x2ff70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r0, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ - ldreq r4, [pc], #-1860 @ 3d1ac <__cxa_atexit@plt+0x2ff74> │ │ │ │ - ldreq r4, [pc], #-724 @ 3d1b0 <__cxa_atexit@plt+0x2ff78> │ │ │ │ + ldreq r5, [pc], #-1860 @ 3d1ac <__cxa_atexit@plt+0x2ff74> │ │ │ │ + ldreq r5, [pc], #-724 @ 3d1b0 <__cxa_atexit@plt+0x2ff78> │ │ │ │ @ instruction: 0xffffe44c │ │ │ │ - ldreq r4, [pc], #-2160 @ 3d1b8 <__cxa_atexit@plt+0x2ff80> │ │ │ │ + ldreq r5, [pc], #-2160 @ 3d1b8 <__cxa_atexit@plt+0x2ff80> │ │ │ │ @ instruction: 0xffffe5c8 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - strbeq sp, [pc], #-1276 @ 3d1c4 <__cxa_atexit@plt+0x2ff8c> │ │ │ │ - strbeq sp, [pc], #-1552 @ 3d1c8 <__cxa_atexit@plt+0x2ff90> │ │ │ │ - strbeq sp, [pc], #-1240 @ 3d1cc <__cxa_atexit@plt+0x2ff94> │ │ │ │ - strbeq sp, [pc], #-1740 @ 3d1d0 <__cxa_atexit@plt+0x2ff98> │ │ │ │ - strbeq sp, [pc], #-1696 @ 3d1d4 <__cxa_atexit@plt+0x2ff9c> │ │ │ │ - strbeq sp, [pc], #-1480 @ 3d1d8 <__cxa_atexit@plt+0x2ffa0> │ │ │ │ - strbeq sp, [pc], #-1624 @ 3d1dc <__cxa_atexit@plt+0x2ffa4> │ │ │ │ - ldreq r4, [pc], #-2336 @ 3d1e0 <__cxa_atexit@plt+0x2ffa8> │ │ │ │ - strbeq sp, [pc], #-1508 @ 3d1e4 <__cxa_atexit@plt+0x2ffac> │ │ │ │ - strbeq sp, [pc], #-1784 @ 3d1e8 <__cxa_atexit@plt+0x2ffb0> │ │ │ │ - strbeq sp, [pc], #-1476 @ 3d1ec <__cxa_atexit@plt+0x2ffb4> │ │ │ │ - strbeq sp, [pc], #-1976 @ 3d1f0 <__cxa_atexit@plt+0x2ffb8> │ │ │ │ - strbeq sp, [pc], #-1936 @ 3d1f4 <__cxa_atexit@plt+0x2ffbc> │ │ │ │ - strbeq sp, [pc], #-1724 @ 3d1f8 <__cxa_atexit@plt+0x2ffc0> │ │ │ │ + strbeq lr, [pc], #-1260 @ 3d1c4 <__cxa_atexit@plt+0x2ff8c> │ │ │ │ + strbeq lr, [pc], #-1536 @ 3d1c8 <__cxa_atexit@plt+0x2ff90> │ │ │ │ + strbeq lr, [pc], #-1224 @ 3d1cc <__cxa_atexit@plt+0x2ff94> │ │ │ │ + strbeq lr, [pc], #-1724 @ 3d1d0 <__cxa_atexit@plt+0x2ff98> │ │ │ │ + strbeq lr, [pc], #-1680 @ 3d1d4 <__cxa_atexit@plt+0x2ff9c> │ │ │ │ + strbeq lr, [pc], #-1464 @ 3d1d8 <__cxa_atexit@plt+0x2ffa0> │ │ │ │ + strbeq lr, [pc], #-1608 @ 3d1dc <__cxa_atexit@plt+0x2ffa4> │ │ │ │ + ldreq r5, [pc], #-2336 @ 3d1e0 <__cxa_atexit@plt+0x2ffa8> │ │ │ │ + strbeq lr, [pc], #-1492 @ 3d1e4 <__cxa_atexit@plt+0x2ffac> │ │ │ │ + strbeq lr, [pc], #-1768 @ 3d1e8 <__cxa_atexit@plt+0x2ffb0> │ │ │ │ + strbeq lr, [pc], #-1460 @ 3d1ec <__cxa_atexit@plt+0x2ffb4> │ │ │ │ + strbeq lr, [pc], #-1960 @ 3d1f0 <__cxa_atexit@plt+0x2ffb8> │ │ │ │ + strbeq lr, [pc], #-1920 @ 3d1f4 <__cxa_atexit@plt+0x2ffbc> │ │ │ │ + strbeq lr, [pc], #-1708 @ 3d1f8 <__cxa_atexit@plt+0x2ffc0> │ │ │ │ @ instruction: 0xffff7ec8 │ │ │ │ - strbeq sp, [pc], #-1872 @ 3d200 <__cxa_atexit@plt+0x2ffc8> │ │ │ │ - ldreq r4, [pc], #-2892 @ 3d204 <__cxa_atexit@plt+0x2ffcc> │ │ │ │ + strbeq lr, [pc], #-1856 @ 3d200 <__cxa_atexit@plt+0x2ffc8> │ │ │ │ + ldreq r5, [pc], #-2892 @ 3d204 <__cxa_atexit@plt+0x2ffcc> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3d2fc <__cxa_atexit@plt+0x300c4> │ │ │ │ @@ -49196,34 +49196,34 @@ │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r5, #24] │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #68] @ 3d33c <__cxa_atexit@plt+0x30104> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r3, [pc, #60] @ 3d340 <__cxa_atexit@plt+0x30108> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffe29c │ │ │ │ - ldreq r4, [pc], #-1728 @ 3d320 <__cxa_atexit@plt+0x300e8> │ │ │ │ + ldreq r5, [pc], #-1728 @ 3d320 <__cxa_atexit@plt+0x300e8> │ │ │ │ @ instruction: 0xffffe418 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq sp, [pc], #-844 @ 3d32c <__cxa_atexit@plt+0x300f4> │ │ │ │ - strbeq sp, [pc], #-1120 @ 3d330 <__cxa_atexit@plt+0x300f8> │ │ │ │ - strbeq sp, [pc], #-808 @ 3d334 <__cxa_atexit@plt+0x300fc> │ │ │ │ - strbeq sp, [pc], #-1308 @ 3d338 <__cxa_atexit@plt+0x30100> │ │ │ │ - strbeq sp, [pc], #-1264 @ 3d33c <__cxa_atexit@plt+0x30104> │ │ │ │ - strbeq sp, [pc], #-1048 @ 3d340 <__cxa_atexit@plt+0x30108> │ │ │ │ - strbeq sp, [pc], #-1192 @ 3d344 <__cxa_atexit@plt+0x3010c> │ │ │ │ + strbeq lr, [pc], #-828 @ 3d32c <__cxa_atexit@plt+0x300f4> │ │ │ │ + strbeq lr, [pc], #-1104 @ 3d330 <__cxa_atexit@plt+0x300f8> │ │ │ │ + strbeq lr, [pc], #-792 @ 3d334 <__cxa_atexit@plt+0x300fc> │ │ │ │ + strbeq lr, [pc], #-1292 @ 3d338 <__cxa_atexit@plt+0x30100> │ │ │ │ + strbeq lr, [pc], #-1248 @ 3d33c <__cxa_atexit@plt+0x30104> │ │ │ │ + strbeq lr, [pc], #-1032 @ 3d340 <__cxa_atexit@plt+0x30108> │ │ │ │ + strbeq lr, [pc], #-1176 @ 3d344 <__cxa_atexit@plt+0x3010c> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r4, [pc], #-2548 @ 3d34c <__cxa_atexit@plt+0x30114> │ │ │ │ + ldreq r5, [pc], #-2548 @ 3d34c <__cxa_atexit@plt+0x30114> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 3d39c <__cxa_atexit@plt+0x30164> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d394 <__cxa_atexit@plt+0x3015c> │ │ │ │ @@ -49234,64 +49234,64 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d394 <__cxa_atexit@plt+0x3015c> │ │ │ │ ldr r3, [pc, #32] @ 3d3a4 <__cxa_atexit@plt+0x3016c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r4, [pc], #-2448 @ 3d3b0 <__cxa_atexit@plt+0x30178> │ │ │ │ + ldreq r5, [pc], #-2448 @ 3d3b0 <__cxa_atexit@plt+0x30178> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 3d3ec <__cxa_atexit@plt+0x301b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d3e4 <__cxa_atexit@plt+0x301ac> │ │ │ │ ldr r3, [pc, #28] @ 3d3f0 <__cxa_atexit@plt+0x301b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r4, [pc], #-2372 @ 3d3fc <__cxa_atexit@plt+0x301c4> │ │ │ │ + ldreq r5, [pc], #-2372 @ 3d3fc <__cxa_atexit@plt+0x301c4> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d418 <__cxa_atexit@plt+0x301e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [pc], #-2332 @ 3d424 <__cxa_atexit@plt+0x301ec> │ │ │ │ + ldreq r5, [pc], #-2332 @ 3d424 <__cxa_atexit@plt+0x301ec> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #128] @ 3d4b4 <__cxa_atexit@plt+0x3027c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ beq 3d458 <__cxa_atexit@plt+0x30220> │ │ │ │ cmp r6, #2 │ │ │ │ bne 3d464 <__cxa_atexit@plt+0x3022c> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3d4a8 <__cxa_atexit@plt+0x30270> │ │ │ │ @@ -49310,26 +49310,26 @@ │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - strbeq sp, [pc], #-264 @ 3d4c8 <__cxa_atexit@plt+0x30290> │ │ │ │ - ldreq r4, [pc], #-2164 @ 3d4cc <__cxa_atexit@plt+0x30294> │ │ │ │ + strbeq lr, [pc], #-248 @ 3d4c8 <__cxa_atexit@plt+0x30290> │ │ │ │ + ldreq r5, [pc], #-2164 @ 3d4cc <__cxa_atexit@plt+0x30294> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3d4f0 <__cxa_atexit@plt+0x302b8> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3d534 <__cxa_atexit@plt+0x302fc> │ │ │ │ ldr r3, [pc, #56] @ 3d540 <__cxa_atexit@plt+0x30308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3d544 <__cxa_atexit@plt+0x3030c> │ │ │ │ @@ -49344,50 +49344,50 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffe188 │ │ │ │ - strbeq sp, [pc], #-124 @ 3d550 <__cxa_atexit@plt+0x30318> │ │ │ │ - ldreq r4, [pc], #-2012 @ 3d554 <__cxa_atexit@plt+0x3031c> │ │ │ │ + strbeq lr, [pc], #-108 @ 3d550 <__cxa_atexit@plt+0x30318> │ │ │ │ + ldreq r5, [pc], #-2012 @ 3d554 <__cxa_atexit@plt+0x3031c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 3d594 <__cxa_atexit@plt+0x3035c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d58c <__cxa_atexit@plt+0x30354> │ │ │ │ ldr r3, [pc, #36] @ 3d598 <__cxa_atexit@plt+0x30360> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 3d59c <__cxa_atexit@plt+0x30364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1c8c960 <__cxa_atexit@plt+0x1c7f728> │ │ │ │ + b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sp, [pc], #-20 @ 3d5a4 <__cxa_atexit@plt+0x3036c> │ │ │ │ - ldreq r4, [pc], #-1928 @ 3d5a8 <__cxa_atexit@plt+0x30370> │ │ │ │ + strbeq lr, [pc], #-4 @ 3d5a4 <__cxa_atexit@plt+0x3036c> │ │ │ │ + ldreq r5, [pc], #-1928 @ 3d5a8 <__cxa_atexit@plt+0x30370> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3d5cc <__cxa_atexit@plt+0x30394> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3d5d0 <__cxa_atexit@plt+0x30398> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1c8c960 <__cxa_atexit@plt+0x1c7f728> │ │ │ │ + b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq ip, [pc], #-4052 @ 3d5d8 <__cxa_atexit@plt+0x303a0> │ │ │ │ - ldreq r4, [pc], #-1856 @ 3d5dc <__cxa_atexit@plt+0x303a4> │ │ │ │ + strbeq sp, [pc], #-4036 @ 3d5d8 <__cxa_atexit@plt+0x303a0> │ │ │ │ + ldreq r5, [pc], #-1856 @ 3d5dc <__cxa_atexit@plt+0x303a4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3d6cc <__cxa_atexit@plt+0x30494> │ │ │ │ @@ -49440,29 +49440,29 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r3, [r3, #28] │ │ │ │ str r8, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #52] @ 3d6fc <__cxa_atexit@plt+0x304c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe1f4 │ │ │ │ - ldreq r4, [pc], #-744 @ 3d6e4 <__cxa_atexit@plt+0x304ac> │ │ │ │ - strbeq ip, [pc], #-3956 @ 3d6e8 <__cxa_atexit@plt+0x304b0> │ │ │ │ - strbeq sp, [pc], #-132 @ 3d6ec <__cxa_atexit@plt+0x304b4> │ │ │ │ - strbeq ip, [pc], #-3928 @ 3d6f0 <__cxa_atexit@plt+0x304b8> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq sp, [pc], #-304 @ 3d6f8 <__cxa_atexit@plt+0x304c0> │ │ │ │ - strbeq sp, [pc], #-256 @ 3d6fc <__cxa_atexit@plt+0x304c4> │ │ │ │ - strbeq sp, [pc], #-36 @ 3d700 <__cxa_atexit@plt+0x304c8> │ │ │ │ - strbeq sp, [pc], #-216 @ 3d704 <__cxa_atexit@plt+0x304cc> │ │ │ │ - ldreq r4, [pc], #-1540 @ 3d708 <__cxa_atexit@plt+0x304d0> │ │ │ │ + ldreq r5, [pc], #-744 @ 3d6e4 <__cxa_atexit@plt+0x304ac> │ │ │ │ + strbeq sp, [pc], #-3940 @ 3d6e8 <__cxa_atexit@plt+0x304b0> │ │ │ │ + strbeq lr, [pc], #-116 @ 3d6ec <__cxa_atexit@plt+0x304b4> │ │ │ │ + strbeq sp, [pc], #-3912 @ 3d6f0 <__cxa_atexit@plt+0x304b8> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + strbeq lr, [pc], #-288 @ 3d6f8 <__cxa_atexit@plt+0x304c0> │ │ │ │ + strbeq lr, [pc], #-240 @ 3d6fc <__cxa_atexit@plt+0x304c4> │ │ │ │ + strbeq lr, [pc], #-20 @ 3d700 <__cxa_atexit@plt+0x304c8> │ │ │ │ + strbeq lr, [pc], #-200 @ 3d704 <__cxa_atexit@plt+0x304cc> │ │ │ │ + ldreq r5, [pc], #-1540 @ 3d708 <__cxa_atexit@plt+0x304d0> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 3d758 <__cxa_atexit@plt+0x30520> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d750 <__cxa_atexit@plt+0x30518> │ │ │ │ @@ -49473,102 +49473,102 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d750 <__cxa_atexit@plt+0x30518> │ │ │ │ ldr r3, [pc, #32] @ 3d760 <__cxa_atexit@plt+0x30528> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r4, [pc], #-1440 @ 3d76c <__cxa_atexit@plt+0x30534> │ │ │ │ + ldreq r5, [pc], #-1440 @ 3d76c <__cxa_atexit@plt+0x30534> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 3d7a8 <__cxa_atexit@plt+0x30570> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d7a0 <__cxa_atexit@plt+0x30568> │ │ │ │ ldr r3, [pc, #28] @ 3d7ac <__cxa_atexit@plt+0x30574> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r4, [pc], #-1364 @ 3d7b8 <__cxa_atexit@plt+0x30580> │ │ │ │ + ldreq r5, [pc], #-1364 @ 3d7b8 <__cxa_atexit@plt+0x30580> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d7d4 <__cxa_atexit@plt+0x3059c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [pc], #-1324 @ 3d7e0 <__cxa_atexit@plt+0x305a8> │ │ │ │ + ldreq r5, [pc], #-1324 @ 3d7e0 <__cxa_atexit@plt+0x305a8> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 3d840 <__cxa_atexit@plt+0x30608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3d80c <__cxa_atexit@plt+0x305d4> │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d818 <__cxa_atexit@plt+0x305e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r7, [pc, #36] @ 3d844 <__cxa_atexit@plt+0x3060c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #32] @ 3d848 <__cxa_atexit@plt+0x30610> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3d84c <__cxa_atexit@plt+0x30614> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldreq r4, [pc], #-36 @ 3d850 <__cxa_atexit@plt+0x30618> │ │ │ │ - ldreq r4, [pc], #-52 @ 3d854 <__cxa_atexit@plt+0x3061c> │ │ │ │ - ldreq r4, [pc], #-1204 @ 3d858 <__cxa_atexit@plt+0x30620> │ │ │ │ + ldreq r5, [pc], #-36 @ 3d850 <__cxa_atexit@plt+0x30618> │ │ │ │ + ldreq r5, [pc], #-52 @ 3d854 <__cxa_atexit@plt+0x3061c> │ │ │ │ + ldreq r5, [pc], #-1204 @ 3d858 <__cxa_atexit@plt+0x30620> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d874 <__cxa_atexit@plt+0x3063c> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r7, [pc, #32] @ 3d89c <__cxa_atexit@plt+0x30664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 3d8a0 <__cxa_atexit@plt+0x30668> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3d8a4 <__cxa_atexit@plt+0x3066c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - ldreq r3, [pc], #-4040 @ 3d8a8 <__cxa_atexit@plt+0x30670> │ │ │ │ - ldreq r3, [pc], #-4056 @ 3d8ac <__cxa_atexit@plt+0x30674> │ │ │ │ - ldreq r4, [pc], #-1216 @ 3d8b0 <__cxa_atexit@plt+0x30678> │ │ │ │ + ldreq r4, [pc], #-4040 @ 3d8a8 <__cxa_atexit@plt+0x30670> │ │ │ │ + ldreq r4, [pc], #-4056 @ 3d8ac <__cxa_atexit@plt+0x30674> │ │ │ │ + ldreq r5, [pc], #-1216 @ 3d8b0 <__cxa_atexit@plt+0x30678> │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [pc, #260] @ 3d9c8 <__cxa_atexit@plt+0x30790> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -49619,40 +49619,40 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #96] @ 3d9f4 <__cxa_atexit@plt+0x307bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ mov r6, r3 │ │ │ │ b 3d9a8 <__cxa_atexit@plt+0x30770> │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [pc, #28] @ 3d9cc <__cxa_atexit@plt+0x30794> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 3d9d0 <__cxa_atexit@plt+0x30798> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r3, [pc], #-3828 @ 3d9d4 <__cxa_atexit@plt+0x3079c> │ │ │ │ - ldreq r3, [pc], #-2728 @ 3d9d8 <__cxa_atexit@plt+0x307a0> │ │ │ │ + ldreq r4, [pc], #-3828 @ 3d9d4 <__cxa_atexit@plt+0x3079c> │ │ │ │ + ldreq r4, [pc], #-2728 @ 3d9d8 <__cxa_atexit@plt+0x307a0> │ │ │ │ @ instruction: 0xffff761c │ │ │ │ - ldreq r3, [pc], #-4016 @ 3d9e0 <__cxa_atexit@plt+0x307a8> │ │ │ │ - strbeq ip, [pc], #-3224 @ 3d9e4 <__cxa_atexit@plt+0x307ac> │ │ │ │ - strbeq ip, [pc], #-3500 @ 3d9e8 <__cxa_atexit@plt+0x307b0> │ │ │ │ - strbeq ip, [pc], #-3192 @ 3d9ec <__cxa_atexit@plt+0x307b4> │ │ │ │ - strbeq ip, [pc], #-3692 @ 3d9f0 <__cxa_atexit@plt+0x307b8> │ │ │ │ - strbeq ip, [pc], #-3652 @ 3d9f4 <__cxa_atexit@plt+0x307bc> │ │ │ │ - strbeq ip, [pc], #-3440 @ 3d9f8 <__cxa_atexit@plt+0x307c0> │ │ │ │ - strbeq ip, [pc], #-3596 @ 3d9fc <__cxa_atexit@plt+0x307c4> │ │ │ │ - ldreq r4, [pc], #-864 @ 3da00 <__cxa_atexit@plt+0x307c8> │ │ │ │ + ldreq r4, [pc], #-4016 @ 3d9e0 <__cxa_atexit@plt+0x307a8> │ │ │ │ + strbeq sp, [pc], #-3208 @ 3d9e4 <__cxa_atexit@plt+0x307ac> │ │ │ │ + strbeq sp, [pc], #-3484 @ 3d9e8 <__cxa_atexit@plt+0x307b0> │ │ │ │ + strbeq sp, [pc], #-3176 @ 3d9ec <__cxa_atexit@plt+0x307b4> │ │ │ │ + strbeq sp, [pc], #-3676 @ 3d9f0 <__cxa_atexit@plt+0x307b8> │ │ │ │ + strbeq sp, [pc], #-3636 @ 3d9f4 <__cxa_atexit@plt+0x307bc> │ │ │ │ + strbeq sp, [pc], #-3424 @ 3d9f8 <__cxa_atexit@plt+0x307c0> │ │ │ │ + strbeq sp, [pc], #-3580 @ 3d9fc <__cxa_atexit@plt+0x307c4> │ │ │ │ + ldreq r5, [pc], #-864 @ 3da00 <__cxa_atexit@plt+0x307c8> │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -49712,55 +49712,55 @@ │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #92] @ 3db64 <__cxa_atexit@plt+0x3092c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 3db44 <__cxa_atexit@plt+0x3090c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - ldreq r3, [pc], #-3664 @ 3db44 <__cxa_atexit@plt+0x3090c> │ │ │ │ - strbeq ip, [pc], #-2944 @ 3db48 <__cxa_atexit@plt+0x30910> │ │ │ │ - ldreq r3, [pc], #-2356 @ 3db4c <__cxa_atexit@plt+0x30914> │ │ │ │ + ldreq r4, [pc], #-3664 @ 3db44 <__cxa_atexit@plt+0x3090c> │ │ │ │ + strbeq sp, [pc], #-2928 @ 3db48 <__cxa_atexit@plt+0x30910> │ │ │ │ + ldreq r4, [pc], #-2356 @ 3db4c <__cxa_atexit@plt+0x30914> │ │ │ │ @ instruction: 0xffff749c │ │ │ │ - strbeq ip, [pc], #-2848 @ 3db54 <__cxa_atexit@plt+0x3091c> │ │ │ │ - strbeq ip, [pc], #-3124 @ 3db58 <__cxa_atexit@plt+0x30920> │ │ │ │ - strbeq ip, [pc], #-2816 @ 3db5c <__cxa_atexit@plt+0x30924> │ │ │ │ - strbeq ip, [pc], #-3316 @ 3db60 <__cxa_atexit@plt+0x30928> │ │ │ │ - strbeq ip, [pc], #-3276 @ 3db64 <__cxa_atexit@plt+0x3092c> │ │ │ │ - strbeq ip, [pc], #-3064 @ 3db68 <__cxa_atexit@plt+0x30930> │ │ │ │ - strbeq ip, [pc], #-3224 @ 3db6c <__cxa_atexit@plt+0x30934> │ │ │ │ - ldreq r4, [pc], #-412 @ 3db70 <__cxa_atexit@plt+0x30938> │ │ │ │ + strbeq sp, [pc], #-2832 @ 3db54 <__cxa_atexit@plt+0x3091c> │ │ │ │ + strbeq sp, [pc], #-3108 @ 3db58 <__cxa_atexit@plt+0x30920> │ │ │ │ + strbeq sp, [pc], #-2800 @ 3db5c <__cxa_atexit@plt+0x30924> │ │ │ │ + strbeq sp, [pc], #-3300 @ 3db60 <__cxa_atexit@plt+0x30928> │ │ │ │ + strbeq sp, [pc], #-3260 @ 3db64 <__cxa_atexit@plt+0x3092c> │ │ │ │ + strbeq sp, [pc], #-3048 @ 3db68 <__cxa_atexit@plt+0x30930> │ │ │ │ + strbeq sp, [pc], #-3208 @ 3db6c <__cxa_atexit@plt+0x30934> │ │ │ │ + ldreq r5, [pc], #-412 @ 3db70 <__cxa_atexit@plt+0x30938> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 3db9c <__cxa_atexit@plt+0x30964> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 3dba0 <__cxa_atexit@plt+0x30968> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3dba4 <__cxa_atexit@plt+0x3096c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r3, [pc], #-3272 @ 3dba8 <__cxa_atexit@plt+0x30970> │ │ │ │ - ldreq r3, [pc], #-3288 @ 3dbac <__cxa_atexit@plt+0x30974> │ │ │ │ - ldreq r4, [pc], #-320 @ 3dbb0 <__cxa_atexit@plt+0x30978> │ │ │ │ + ldreq r4, [pc], #-3272 @ 3dba8 <__cxa_atexit@plt+0x30970> │ │ │ │ + ldreq r4, [pc], #-3288 @ 3dbac <__cxa_atexit@plt+0x30974> │ │ │ │ + ldreq r5, [pc], #-320 @ 3dbb0 <__cxa_atexit@plt+0x30978> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3dc38 <__cxa_atexit@plt+0x30a00> │ │ │ │ @@ -49787,26 +49787,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 3dc58 <__cxa_atexit@plt+0x30a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 3dc5c <__cxa_atexit@plt+0x30a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b bc5398 <__cxa_atexit@plt+0xbb8160> │ │ │ │ + b 91c3dc <__cxa_atexit@plt+0x90f1a4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffcd2c │ │ │ │ - ldreq r3, [pc], #-2496 @ 3dc54 <__cxa_atexit@plt+0x30a1c> │ │ │ │ - ldreq r3, [pc], #-2508 @ 3dc58 <__cxa_atexit@plt+0x30a20> │ │ │ │ - strbeq ip, [pc], #-2484 @ 3dc5c <__cxa_atexit@plt+0x30a24> │ │ │ │ - strbeq ip, [pc], #-3016 @ 3dc60 <__cxa_atexit@plt+0x30a28> │ │ │ │ - strbeq ip, [pc], #-2436 @ 3dc64 <__cxa_atexit@plt+0x30a2c> │ │ │ │ - ldreq r4, [pc], #-108 @ 3dc68 <__cxa_atexit@plt+0x30a30> │ │ │ │ + ldreq r4, [pc], #-2496 @ 3dc54 <__cxa_atexit@plt+0x30a1c> │ │ │ │ + ldreq r4, [pc], #-2508 @ 3dc58 <__cxa_atexit@plt+0x30a20> │ │ │ │ + strbeq sp, [pc], #-2468 @ 3dc5c <__cxa_atexit@plt+0x30a24> │ │ │ │ + strbeq sp, [pc], #-3000 @ 3dc60 <__cxa_atexit@plt+0x30a28> │ │ │ │ + strbeq sp, [pc], #-2420 @ 3dc64 <__cxa_atexit@plt+0x30a2c> │ │ │ │ + ldreq r5, [pc], #-108 @ 3dc68 <__cxa_atexit@plt+0x30a30> │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3dcdc <__cxa_atexit@plt+0x30aa4> │ │ │ │ @@ -49828,24 +49828,24 @@ │ │ │ │ str r2, [r8, #24] │ │ │ │ str r1, [r8, #28] │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r3, [pc, #40] @ 3dcf8 <__cxa_atexit@plt+0x30ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffd174 │ │ │ │ @ instruction: 0xffffd348 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffd288 │ │ │ │ - strbeq ip, [pc], #-2300 @ 3dd00 <__cxa_atexit@plt+0x30ac8> │ │ │ │ - ldreq r3, [pc], #-3988 @ 3dd04 <__cxa_atexit@plt+0x30acc> │ │ │ │ + strbeq sp, [pc], #-2284 @ 3dd00 <__cxa_atexit@plt+0x30ac8> │ │ │ │ + ldreq r4, [pc], #-3988 @ 3dd04 <__cxa_atexit@plt+0x30acc> │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 3dd58 <__cxa_atexit@plt+0x30b20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -49862,17 +49862,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ 3dd64 <__cxa_atexit@plt+0x30b2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r3, [pc], #-2120 @ 3dd68 <__cxa_atexit@plt+0x30b30> │ │ │ │ - ldreq r3, [pc], #-2108 @ 3dd6c <__cxa_atexit@plt+0x30b34> │ │ │ │ - ldreq r3, [pc], #-3880 @ 3dd70 <__cxa_atexit@plt+0x30b38> │ │ │ │ + ldreq r4, [pc], #-2120 @ 3dd68 <__cxa_atexit@plt+0x30b30> │ │ │ │ + ldreq r4, [pc], #-2108 @ 3dd6c <__cxa_atexit@plt+0x30b34> │ │ │ │ + ldreq r4, [pc], #-3880 @ 3dd70 <__cxa_atexit@plt+0x30b38> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3dd88 <__cxa_atexit@plt+0x30b50> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ @@ -49881,17 +49881,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 3ddac <__cxa_atexit@plt+0x30b74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 3ddb0 <__cxa_atexit@plt+0x30b78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [pc], #-2040 @ 3ddb4 <__cxa_atexit@plt+0x30b7c> │ │ │ │ - ldreq r3, [pc], #-2028 @ 3ddb8 <__cxa_atexit@plt+0x30b80> │ │ │ │ - ldreq r3, [pc], #-3784 @ 3ddbc <__cxa_atexit@plt+0x30b84> │ │ │ │ + ldreq r4, [pc], #-2040 @ 3ddb4 <__cxa_atexit@plt+0x30b7c> │ │ │ │ + ldreq r4, [pc], #-2028 @ 3ddb8 <__cxa_atexit@plt+0x30b80> │ │ │ │ + ldreq r4, [pc], #-3784 @ 3ddbc <__cxa_atexit@plt+0x30b84> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 3de08 <__cxa_atexit@plt+0x30bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -49901,32 +49901,32 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 3de00 <__cxa_atexit@plt+0x30bc8> │ │ │ │ ldr r3, [pc, #24] @ 3de0c <__cxa_atexit@plt+0x30bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 1df0a00 <__cxa_atexit@plt+0x1de37c8> │ │ │ │ + b 1b1987c <__cxa_atexit@plt+0x1b0c644> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r3, [pc], #-3692 @ 3de18 <__cxa_atexit@plt+0x30be0> │ │ │ │ + ldreq r4, [pc], #-3692 @ 3de18 <__cxa_atexit@plt+0x30be0> │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3de3c <__cxa_atexit@plt+0x30c04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 1df0a00 <__cxa_atexit@plt+0x1de37c8> │ │ │ │ + b 1b1987c <__cxa_atexit@plt+0x1b0c644> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r3, [pc], #-3644 @ 3de48 <__cxa_atexit@plt+0x30c10> │ │ │ │ + ldreq r4, [pc], #-3644 @ 3de48 <__cxa_atexit@plt+0x30c10> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3de74 <__cxa_atexit@plt+0x30c3c> │ │ │ │ ldr r3, [pc, #36] @ 3de84 <__cxa_atexit@plt+0x30c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -49936,15 +49936,15 @@ │ │ │ │ beq 3de7c <__cxa_atexit@plt+0x30c44> │ │ │ │ b 3de94 <__cxa_atexit@plt+0x30c5c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r3, [pc], #-3572 @ 3de90 <__cxa_atexit@plt+0x30c58> │ │ │ │ + ldreq r4, [pc], #-3572 @ 3de90 <__cxa_atexit@plt+0x30c58> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #2 │ │ │ │ @@ -50010,15 +50010,15 @@ │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ ldr r8, [pc, #108] @ 3e01c <__cxa_atexit@plt+0x30de4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1982080 <__cxa_atexit@plt+0x1974e48> │ │ │ │ + b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ @@ -50027,26 +50027,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 3dff4 <__cxa_atexit@plt+0x30dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #16] @ 3dff8 <__cxa_atexit@plt+0x30dc0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd3ac │ │ │ │ - ldreq r3, [pc], #-1152 @ 3dffc <__cxa_atexit@plt+0x30dc4> │ │ │ │ - ldreq r3, [pc], #-1384 @ 3e000 <__cxa_atexit@plt+0x30dc8> │ │ │ │ + ldreq r4, [pc], #-1152 @ 3dffc <__cxa_atexit@plt+0x30dc4> │ │ │ │ + ldreq r4, [pc], #-1384 @ 3e000 <__cxa_atexit@plt+0x30dc8> │ │ │ │ @ instruction: 0xffff6ffc │ │ │ │ - ldreq r3, [pc], #-1596 @ 3e008 <__cxa_atexit@plt+0x30dd0> │ │ │ │ - strbeq ip, [pc], #-1656 @ 3e00c <__cxa_atexit@plt+0x30dd4> │ │ │ │ - strbeq ip, [pc], #-1932 @ 3e010 <__cxa_atexit@plt+0x30dd8> │ │ │ │ - strbeq ip, [pc], #-1624 @ 3e014 <__cxa_atexit@plt+0x30ddc> │ │ │ │ - strbeq ip, [pc], #-2124 @ 3e018 <__cxa_atexit@plt+0x30de0> │ │ │ │ - strbeq ip, [pc], #-2084 @ 3e01c <__cxa_atexit@plt+0x30de4> │ │ │ │ - strbeq ip, [pc], #-1872 @ 3e020 <__cxa_atexit@plt+0x30de8> │ │ │ │ - strbeq ip, [pc], #-2032 @ 3e024 <__cxa_atexit@plt+0x30dec> │ │ │ │ - ldreq r3, [pc], #-3756 @ 3e028 <__cxa_atexit@plt+0x30df0> │ │ │ │ + ldreq r4, [pc], #-1596 @ 3e008 <__cxa_atexit@plt+0x30dd0> │ │ │ │ + strbeq sp, [pc], #-1640 @ 3e00c <__cxa_atexit@plt+0x30dd4> │ │ │ │ + strbeq sp, [pc], #-1916 @ 3e010 <__cxa_atexit@plt+0x30dd8> │ │ │ │ + strbeq sp, [pc], #-1608 @ 3e014 <__cxa_atexit@plt+0x30ddc> │ │ │ │ + strbeq sp, [pc], #-2108 @ 3e018 <__cxa_atexit@plt+0x30de0> │ │ │ │ + strbeq sp, [pc], #-2068 @ 3e01c <__cxa_atexit@plt+0x30de4> │ │ │ │ + strbeq sp, [pc], #-1856 @ 3e020 <__cxa_atexit@plt+0x30de8> │ │ │ │ + strbeq sp, [pc], #-2016 @ 3e024 <__cxa_atexit@plt+0x30dec> │ │ │ │ + ldreq r4, [pc], #-3756 @ 3e028 <__cxa_atexit@plt+0x30df0> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e084 <__cxa_atexit@plt+0x30e4c> │ │ │ │ ldr r2, [pc, #100] @ 3e0a8 <__cxa_atexit@plt+0x30e70> │ │ │ │ @@ -50073,28 +50073,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e0ac <__cxa_atexit@plt+0x30e74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r3, [pc], #-3644 @ 3e0b4 <__cxa_atexit@plt+0x30e7c> │ │ │ │ - ldreq r3, [pc], #-3668 @ 3e0b8 <__cxa_atexit@plt+0x30e80> │ │ │ │ + ldreq r4, [pc], #-3644 @ 3e0b4 <__cxa_atexit@plt+0x30e7c> │ │ │ │ + ldreq r4, [pc], #-3668 @ 3e0b8 <__cxa_atexit@plt+0x30e80> │ │ │ │ @ instruction: 0xffffdd1c │ │ │ │ - ldreq r3, [pc], #-1036 @ 3e0c0 <__cxa_atexit@plt+0x30e88> │ │ │ │ - strbeq ip, [pc], #-1328 @ 3e0c4 <__cxa_atexit@plt+0x30e8c> │ │ │ │ + ldreq r4, [pc], #-1036 @ 3e0c0 <__cxa_atexit@plt+0x30e88> │ │ │ │ + strbeq sp, [pc], #-1312 @ 3e0c4 <__cxa_atexit@plt+0x30e8c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3e0dc <__cxa_atexit@plt+0x30ea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [pc], #-1280 @ 3e0e4 <__cxa_atexit@plt+0x30eac> │ │ │ │ - ldreq r3, [pc], #-3572 @ 3e0e8 <__cxa_atexit@plt+0x30eb0> │ │ │ │ + strbeq sp, [pc], #-1264 @ 3e0e4 <__cxa_atexit@plt+0x30eac> │ │ │ │ + ldreq r4, [pc], #-3572 @ 3e0e8 <__cxa_atexit@plt+0x30eb0> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e144 <__cxa_atexit@plt+0x30f0c> │ │ │ │ ldr r2, [pc, #100] @ 3e168 <__cxa_atexit@plt+0x30f30> │ │ │ │ @@ -50121,28 +50121,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e16c <__cxa_atexit@plt+0x30f34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldreq r3, [pc], #-3452 @ 3e174 <__cxa_atexit@plt+0x30f3c> │ │ │ │ - ldreq r3, [pc], #-3476 @ 3e178 <__cxa_atexit@plt+0x30f40> │ │ │ │ + ldreq r4, [pc], #-3452 @ 3e174 <__cxa_atexit@plt+0x30f3c> │ │ │ │ + ldreq r4, [pc], #-3476 @ 3e178 <__cxa_atexit@plt+0x30f40> │ │ │ │ @ instruction: 0xffffdc5c │ │ │ │ - ldreq r3, [pc], #-844 @ 3e180 <__cxa_atexit@plt+0x30f48> │ │ │ │ - strbeq ip, [pc], #-1136 @ 3e184 <__cxa_atexit@plt+0x30f4c> │ │ │ │ + ldreq r4, [pc], #-844 @ 3e180 <__cxa_atexit@plt+0x30f48> │ │ │ │ + strbeq sp, [pc], #-1120 @ 3e184 <__cxa_atexit@plt+0x30f4c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 3e1a0 <__cxa_atexit@plt+0x30f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [pc], #-1052 @ 3e1a8 <__cxa_atexit@plt+0x30f70> │ │ │ │ + strbeq sp, [pc], #-1036 @ 3e1a8 <__cxa_atexit@plt+0x30f70> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e1d8 <__cxa_atexit@plt+0x30fa0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -50150,21 +50150,21 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 3e208 <__cxa_atexit@plt+0x30fd0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [pc], #-980 @ 3e1e8 <__cxa_atexit@plt+0x30fb0> │ │ │ │ + strbeq sp, [pc], #-964 @ 3e1e8 <__cxa_atexit@plt+0x30fb0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ + b 4015e4 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e2ac <__cxa_atexit@plt+0x31074> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -50211,21 +50211,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 3e2d8 <__cxa_atexit@plt+0x310a0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r3, [pc], #-3156 @ 3e2e4 <__cxa_atexit@plt+0x310ac> │ │ │ │ + ldreq r4, [pc], #-3156 @ 3e2e4 <__cxa_atexit@plt+0x310ac> │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq ip, [pc], #-848 @ 3e2f0 <__cxa_atexit@plt+0x310b8> │ │ │ │ - strbeq ip, [pc], #-1340 @ 3e2f4 <__cxa_atexit@plt+0x310bc> │ │ │ │ + strbeq sp, [pc], #-832 @ 3e2f0 <__cxa_atexit@plt+0x310b8> │ │ │ │ + strbeq sp, [pc], #-1324 @ 3e2f4 <__cxa_atexit@plt+0x310bc> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -50255,19 +50255,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 3e398 <__cxa_atexit@plt+0x31160> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq ip, [pc], #-632 @ 3e398 <__cxa_atexit@plt+0x31160> │ │ │ │ - strbeq ip, [pc], #-1124 @ 3e39c <__cxa_atexit@plt+0x31164> │ │ │ │ + strbeq sp, [pc], #-616 @ 3e398 <__cxa_atexit@plt+0x31160> │ │ │ │ + strbeq sp, [pc], #-1108 @ 3e39c <__cxa_atexit@plt+0x31164> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e3f8 <__cxa_atexit@plt+0x311c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -50286,17 +50286,17 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, sl │ │ │ │ b 3e208 <__cxa_atexit@plt+0x30fd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #224395264 @ 0xd600000 │ │ │ │ - strbeq ip, [pc], #-444 @ 3e40c <__cxa_atexit@plt+0x311d4> │ │ │ │ - strbeq ip, [pc], #-460 @ 3e410 <__cxa_atexit@plt+0x311d8> │ │ │ │ + mvnseq ip, #153600 @ 0x25800 │ │ │ │ + strbeq sp, [pc], #-428 @ 3e40c <__cxa_atexit@plt+0x311d4> │ │ │ │ + strbeq sp, [pc], #-444 @ 3e410 <__cxa_atexit@plt+0x311d8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e478 <__cxa_atexit@plt+0x31240> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -50315,21 +50315,21 @@ │ │ │ │ ldr r0, [r9, #11] │ │ │ │ ldr r2, [r9, #15] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r7, [pc, #12] @ 3e48c <__cxa_atexit@plt+0x31254> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [pc], #-632 @ 3e490 <__cxa_atexit@plt+0x31258> │ │ │ │ - ldreq r3, [pc], #-2716 @ 3e494 <__cxa_atexit@plt+0x3125c> │ │ │ │ + strbeq sp, [pc], #-616 @ 3e490 <__cxa_atexit@plt+0x31258> │ │ │ │ + ldreq r4, [pc], #-2716 @ 3e494 <__cxa_atexit@plt+0x3125c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 3e4e4 <__cxa_atexit@plt+0x312ac> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -50366,22 +50366,22 @@ │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [pc], #-476 @ 3e55c <__cxa_atexit@plt+0x31324> │ │ │ │ + strbeq sp, [pc], #-460 @ 3e55c <__cxa_atexit@plt+0x31324> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq ip, [pc], #-556 @ 3e564 <__cxa_atexit@plt+0x3132c> │ │ │ │ + strbeq sp, [pc], #-540 @ 3e564 <__cxa_atexit@plt+0x3132c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e5bc <__cxa_atexit@plt+0x31384> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -50399,17 +50399,17 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, sl │ │ │ │ b 3e208 <__cxa_atexit@plt+0x30fd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #16, 10 @ 0x4000000 │ │ │ │ - strbeq fp, [pc], #-4088 @ 3e5d0 <__cxa_atexit@plt+0x31398> │ │ │ │ - strbeq ip, [pc], #-8 @ 3e5d4 <__cxa_atexit@plt+0x3139c> │ │ │ │ + mvnseq ip, #208, 18 @ 0x340000 │ │ │ │ + strbeq ip, [pc], #-4072 @ 3e5d0 <__cxa_atexit@plt+0x31398> │ │ │ │ + strbeq ip, [pc], #-4088 @ 3e5d4 <__cxa_atexit@plt+0x3139c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e62c <__cxa_atexit@plt+0x313f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -50427,18 +50427,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, sl │ │ │ │ b 3e208 <__cxa_atexit@plt+0x30fd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #-1644167168 @ 0x9e000000 │ │ │ │ - strbeq fp, [pc], #-3976 @ 3e640 <__cxa_atexit@plt+0x31408> │ │ │ │ - strbeq fp, [pc], #-3992 @ 3e644 <__cxa_atexit@plt+0x3140c> │ │ │ │ - ldreq r3, [pc], #-2360 @ 3e648 <__cxa_atexit@plt+0x31410> │ │ │ │ + mvnseq ip, #1540096 @ 0x178000 │ │ │ │ + strbeq ip, [pc], #-3960 @ 3e640 <__cxa_atexit@plt+0x31408> │ │ │ │ + strbeq ip, [pc], #-3976 @ 3e644 <__cxa_atexit@plt+0x3140c> │ │ │ │ + ldreq r4, [pc], #-2360 @ 3e648 <__cxa_atexit@plt+0x31410> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e680 <__cxa_atexit@plt+0x31448> │ │ │ │ ldr r2, [pc, #60] @ 3e69c <__cxa_atexit@plt+0x31464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -50453,35 +50453,35 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e6a0 <__cxa_atexit@plt+0x31468> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [pc], #-3900 @ 3e6a4 <__cxa_atexit@plt+0x3146c> │ │ │ │ - ldreq r3, [pc], #-2288 @ 3e6a8 <__cxa_atexit@plt+0x31470> │ │ │ │ + strbeq ip, [pc], #-3884 @ 3e6a4 <__cxa_atexit@plt+0x3146c> │ │ │ │ + ldreq r4, [pc], #-2288 @ 3e6a8 <__cxa_atexit@plt+0x31470> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e6e0 <__cxa_atexit@plt+0x314a8> │ │ │ │ ldr r2, [pc, #40] @ 3e6e8 <__cxa_atexit@plt+0x314b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3e6ec <__cxa_atexit@plt+0x314b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401554 <__cxa_atexit@plt+0x3f431c> │ │ │ │ + b 4015f4 <__cxa_atexit@plt+0x3f43bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq fp, [pc], #-3792 @ 3e6f4 <__cxa_atexit@plt+0x314bc> │ │ │ │ + strbeq ip, [pc], #-3776 @ 3e6f4 <__cxa_atexit@plt+0x314bc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3e724 <__cxa_atexit@plt+0x314ec> │ │ │ │ @@ -50489,30 +50489,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq ip, [pc], #-152 @ 3e738 <__cxa_atexit@plt+0x31500> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq sp, [pc], #-136 @ 3e738 <__cxa_atexit@plt+0x31500> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e758 <__cxa_atexit@plt+0x31520> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 3e76c <__cxa_atexit@plt+0x31534> │ │ │ │ ldr r7, [pc, #8] @ 3e768 <__cxa_atexit@plt+0x31530> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [pc], #-2080 @ 3e770 <__cxa_atexit@plt+0x31538> │ │ │ │ + ldreq r4, [pc], #-2080 @ 3e770 <__cxa_atexit@plt+0x31538> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #128] @ 3e7f8 <__cxa_atexit@plt+0x315c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r3, #3 │ │ │ │ beq 3e7cc <__cxa_atexit@plt+0x31594> │ │ │ │ @@ -50528,31 +50528,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3e7ec <__cxa_atexit@plt+0x315b4> │ │ │ │ ldr r3, [pc, #68] @ 3e800 <__cxa_atexit@plt+0x315c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3e804 <__cxa_atexit@plt+0x315cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq fp, [pc], #-3536 @ 3e80c <__cxa_atexit@plt+0x315d4> │ │ │ │ - ldreq r3, [pc], #-1904 @ 3e810 <__cxa_atexit@plt+0x315d8> │ │ │ │ + strbeq ip, [pc], #-3520 @ 3e80c <__cxa_atexit@plt+0x315d4> │ │ │ │ + ldreq r4, [pc], #-1904 @ 3e810 <__cxa_atexit@plt+0x315d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e860 <__cxa_atexit@plt+0x31628> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -50565,37 +50565,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3e874 <__cxa_atexit@plt+0x3163c> │ │ │ │ ldr r3, [pc, #52] @ 3e884 <__cxa_atexit@plt+0x3164c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ ldr r7, [pc, #32] @ 3e888 <__cxa_atexit@plt+0x31650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [pc], #-3400 @ 3e890 <__cxa_atexit@plt+0x31658> │ │ │ │ - ldreq r3, [pc], #-1772 @ 3e894 <__cxa_atexit@plt+0x3165c> │ │ │ │ + strbeq ip, [pc], #-3384 @ 3e890 <__cxa_atexit@plt+0x31658> │ │ │ │ + ldreq r4, [pc], #-1772 @ 3e894 <__cxa_atexit@plt+0x3165c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 3e8b0 <__cxa_atexit@plt+0x31678> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r3, [pc], #-1732 @ 3e8bc <__cxa_atexit@plt+0x31684> │ │ │ │ + ldreq r4, [pc], #-1732 @ 3e8bc <__cxa_atexit@plt+0x31684> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 3e930 <__cxa_atexit@plt+0x316f8> │ │ │ │ @@ -50627,15 +50627,15 @@ │ │ │ │ b 3e76c <__cxa_atexit@plt+0x31534> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - strbeq fp, [pc], #-3240 @ 3e95c <__cxa_atexit@plt+0x31724> │ │ │ │ + strbeq ip, [pc], #-3224 @ 3e95c <__cxa_atexit@plt+0x31724> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e9c4 <__cxa_atexit@plt+0x3178c> │ │ │ │ ldr r3, [pc, #92] @ 3e9d4 <__cxa_atexit@plt+0x3179c> │ │ │ │ @@ -50660,31 +50660,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e9dc <__cxa_atexit@plt+0x317a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [pc], #-3064 @ 3e9e0 <__cxa_atexit@plt+0x317a8> │ │ │ │ - ldreq r3, [pc], #-1472 @ 3e9e4 <__cxa_atexit@plt+0x317ac> │ │ │ │ - strbeq fp, [pc], #-3036 @ 3e9e8 <__cxa_atexit@plt+0x317b0> │ │ │ │ + strbeq ip, [pc], #-3048 @ 3e9e0 <__cxa_atexit@plt+0x317a8> │ │ │ │ + ldreq r4, [pc], #-1472 @ 3e9e4 <__cxa_atexit@plt+0x317ac> │ │ │ │ + strbeq ip, [pc], #-3020 @ 3e9e8 <__cxa_atexit@plt+0x317b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3ea14 <__cxa_atexit@plt+0x317dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 3ea18 <__cxa_atexit@plt+0x317e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #35 @ 0x23 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [pc], #-2976 @ 3ea1c <__cxa_atexit@plt+0x317e4> │ │ │ │ - strbeq fp, [pc], #-2972 @ 3ea20 <__cxa_atexit@plt+0x317e8> │ │ │ │ + strbeq ip, [pc], #-2960 @ 3ea1c <__cxa_atexit@plt+0x317e4> │ │ │ │ + strbeq ip, [pc], #-2956 @ 3ea20 <__cxa_atexit@plt+0x317e8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ea88 <__cxa_atexit@plt+0x31850> │ │ │ │ ldr r3, [pc, #92] @ 3ea98 <__cxa_atexit@plt+0x31860> │ │ │ │ @@ -50709,32 +50709,32 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3eaa0 <__cxa_atexit@plt+0x31868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [pc], #-2872 @ 3eaa4 <__cxa_atexit@plt+0x3186c> │ │ │ │ - ldreq r3, [pc], #-1280 @ 3eaa8 <__cxa_atexit@plt+0x31870> │ │ │ │ - strbeq fp, [pc], #-2836 @ 3eaac <__cxa_atexit@plt+0x31874> │ │ │ │ + strbeq ip, [pc], #-2856 @ 3eaa4 <__cxa_atexit@plt+0x3186c> │ │ │ │ + ldreq r4, [pc], #-1280 @ 3eaa8 <__cxa_atexit@plt+0x31870> │ │ │ │ + strbeq ip, [pc], #-2820 @ 3eaac <__cxa_atexit@plt+0x31874> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3ead8 <__cxa_atexit@plt+0x318a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 3eadc <__cxa_atexit@plt+0x318a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #61 @ 0x3d │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [pc], #-2784 @ 3eae0 <__cxa_atexit@plt+0x318a8> │ │ │ │ - strbeq fp, [pc], #-2772 @ 3eae4 <__cxa_atexit@plt+0x318ac> │ │ │ │ - ldreq r3, [pc], #-1176 @ 3eae8 <__cxa_atexit@plt+0x318b0> │ │ │ │ + strbeq ip, [pc], #-2768 @ 3eae0 <__cxa_atexit@plt+0x318a8> │ │ │ │ + strbeq ip, [pc], #-2756 @ 3eae4 <__cxa_atexit@plt+0x318ac> │ │ │ │ + ldreq r4, [pc], #-1176 @ 3eae8 <__cxa_atexit@plt+0x318b0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3eb20 <__cxa_atexit@plt+0x318e8> │ │ │ │ ldr r2, [pc, #60] @ 3eb3c <__cxa_atexit@plt+0x31904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -50749,35 +50749,35 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3eb40 <__cxa_atexit@plt+0x31908> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [pc], #-2716 @ 3eb44 <__cxa_atexit@plt+0x3190c> │ │ │ │ - ldreq r3, [pc], #-1156 @ 3eb48 <__cxa_atexit@plt+0x31910> │ │ │ │ + strbeq ip, [pc], #-2700 @ 3eb44 <__cxa_atexit@plt+0x3190c> │ │ │ │ + ldreq r4, [pc], #-1156 @ 3eb48 <__cxa_atexit@plt+0x31910> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3eb80 <__cxa_atexit@plt+0x31948> │ │ │ │ ldr r2, [pc, #40] @ 3eb88 <__cxa_atexit@plt+0x31950> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3eb8c <__cxa_atexit@plt+0x31954> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401554 <__cxa_atexit@plt+0x3f431c> │ │ │ │ + b 4015f4 <__cxa_atexit@plt+0x3f43bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq fp, [pc], #-2608 @ 3eb94 <__cxa_atexit@plt+0x3195c> │ │ │ │ + strbeq ip, [pc], #-2592 @ 3eb94 <__cxa_atexit@plt+0x3195c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ebc4 <__cxa_atexit@plt+0x3198c> │ │ │ │ @@ -50785,31 +50785,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq fp, [pc], #-3064 @ 3ebd8 <__cxa_atexit@plt+0x319a0> │ │ │ │ - ldreq r3, [pc], #-928 @ 3ebdc <__cxa_atexit@plt+0x319a4> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq ip, [pc], #-3048 @ 3ebd8 <__cxa_atexit@plt+0x319a0> │ │ │ │ + ldreq r4, [pc], #-928 @ 3ebdc <__cxa_atexit@plt+0x319a4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ebfc <__cxa_atexit@plt+0x319c4> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 3ec10 <__cxa_atexit@plt+0x319d8> │ │ │ │ ldr r7, [pc, #8] @ 3ec0c <__cxa_atexit@plt+0x319d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [pc], #-944 @ 3ec14 <__cxa_atexit@plt+0x319dc> │ │ │ │ + ldreq r4, [pc], #-944 @ 3ec14 <__cxa_atexit@plt+0x319dc> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #128] @ 3ec9c <__cxa_atexit@plt+0x31a64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r3, #3 │ │ │ │ beq 3ec70 <__cxa_atexit@plt+0x31a38> │ │ │ │ @@ -50825,31 +50825,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3ec90 <__cxa_atexit@plt+0x31a58> │ │ │ │ ldr r3, [pc, #68] @ 3eca4 <__cxa_atexit@plt+0x31a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3eca8 <__cxa_atexit@plt+0x31a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq fp, [pc], #-2348 @ 3ecb0 <__cxa_atexit@plt+0x31a78> │ │ │ │ - ldreq r3, [pc], #-716 @ 3ecb4 <__cxa_atexit@plt+0x31a7c> │ │ │ │ + strbeq ip, [pc], #-2332 @ 3ecb0 <__cxa_atexit@plt+0x31a78> │ │ │ │ + ldreq r4, [pc], #-716 @ 3ecb4 <__cxa_atexit@plt+0x31a7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ed04 <__cxa_atexit@plt+0x31acc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -50862,37 +50862,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3ed18 <__cxa_atexit@plt+0x31ae0> │ │ │ │ ldr r3, [pc, #52] @ 3ed28 <__cxa_atexit@plt+0x31af0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ ldr r7, [pc, #32] @ 3ed2c <__cxa_atexit@plt+0x31af4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [pc], #-2212 @ 3ed34 <__cxa_atexit@plt+0x31afc> │ │ │ │ - ldreq r3, [pc], #-584 @ 3ed38 <__cxa_atexit@plt+0x31b00> │ │ │ │ + strbeq ip, [pc], #-2196 @ 3ed34 <__cxa_atexit@plt+0x31afc> │ │ │ │ + ldreq r4, [pc], #-584 @ 3ed38 <__cxa_atexit@plt+0x31b00> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 3ed54 <__cxa_atexit@plt+0x31b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r3, [pc], #-544 @ 3ed60 <__cxa_atexit@plt+0x31b28> │ │ │ │ + ldreq r4, [pc], #-544 @ 3ed60 <__cxa_atexit@plt+0x31b28> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 3edd4 <__cxa_atexit@plt+0x31b9c> │ │ │ │ @@ -50924,16 +50924,16 @@ │ │ │ │ b 3ec10 <__cxa_atexit@plt+0x319d8> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq fp, [pc], #-2052 @ 3ee00 <__cxa_atexit@plt+0x31bc8> │ │ │ │ - ldreq r3, [pc], #-336 @ 3ee04 <__cxa_atexit@plt+0x31bcc> │ │ │ │ + strbeq ip, [pc], #-2036 @ 3ee00 <__cxa_atexit@plt+0x31bc8> │ │ │ │ + ldreq r4, [pc], #-336 @ 3ee04 <__cxa_atexit@plt+0x31bcc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ee70 <__cxa_atexit@plt+0x31c38> │ │ │ │ ldr r2, [pc, #92] @ 3ee78 <__cxa_atexit@plt+0x31c40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -50957,30 +50957,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [pc], #-1908 @ 3ee84 <__cxa_atexit@plt+0x31c4c> │ │ │ │ - ldreq r3, [pc], #-248 @ 3ee88 <__cxa_atexit@plt+0x31c50> │ │ │ │ - ldreq r3, [pc], #-200 @ 3ee8c <__cxa_atexit@plt+0x31c54> │ │ │ │ + strbeq ip, [pc], #-1892 @ 3ee84 <__cxa_atexit@plt+0x31c4c> │ │ │ │ + ldreq r4, [pc], #-248 @ 3ee88 <__cxa_atexit@plt+0x31c50> │ │ │ │ + ldreq r4, [pc], #-200 @ 3ee8c <__cxa_atexit@plt+0x31c54> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #20] @ 3eeb4 <__cxa_atexit@plt+0x31c7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #3 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [pc], #-180 @ 3eebc <__cxa_atexit@plt+0x31c84> │ │ │ │ - ldreq r3, [pc], #-192 @ 3eec0 <__cxa_atexit@plt+0x31c88> │ │ │ │ + ldreq r4, [pc], #-180 @ 3eebc <__cxa_atexit@plt+0x31c84> │ │ │ │ + ldreq r4, [pc], #-192 @ 3eec0 <__cxa_atexit@plt+0x31c88> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3eef8 <__cxa_atexit@plt+0x31cc0> │ │ │ │ ldr r2, [pc, #60] @ 3ef14 <__cxa_atexit@plt+0x31cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -50995,17 +50995,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3ef18 <__cxa_atexit@plt+0x31ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [pc], #-1732 @ 3ef1c <__cxa_atexit@plt+0x31ce4> │ │ │ │ - ldreq r3, [pc], #-120 @ 3ef20 <__cxa_atexit@plt+0x31ce8> │ │ │ │ - ldreq r3, [pc], #-48 @ 3ef24 <__cxa_atexit@plt+0x31cec> │ │ │ │ + strbeq ip, [pc], #-1716 @ 3ef1c <__cxa_atexit@plt+0x31ce4> │ │ │ │ + ldreq r4, [pc], #-120 @ 3ef20 <__cxa_atexit@plt+0x31ce8> │ │ │ │ + ldreq r4, [pc], #-48 @ 3ef24 <__cxa_atexit@plt+0x31cec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ef90 <__cxa_atexit@plt+0x31d58> │ │ │ │ ldr r2, [pc, #92] @ 3ef98 <__cxa_atexit@plt+0x31d60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -51029,29 +51029,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [pc], #-1620 @ 3efa4 <__cxa_atexit@plt+0x31d6c> │ │ │ │ - ldreq r2, [pc], #-4056 @ 3efa8 <__cxa_atexit@plt+0x31d70> │ │ │ │ - ldreq r2, [pc], #-4008 @ 3efac <__cxa_atexit@plt+0x31d74> │ │ │ │ + strbeq ip, [pc], #-1604 @ 3efa4 <__cxa_atexit@plt+0x31d6c> │ │ │ │ + ldreq r3, [pc], #-4056 @ 3efa8 <__cxa_atexit@plt+0x31d70> │ │ │ │ + ldreq r3, [pc], #-4008 @ 3efac <__cxa_atexit@plt+0x31d74> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #20] @ 3efd4 <__cxa_atexit@plt+0x31d9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #3 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc], #-3988 @ 3efdc <__cxa_atexit@plt+0x31da4> │ │ │ │ + ldreq r3, [pc], #-3988 @ 3efdc <__cxa_atexit@plt+0x31da4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3f054 <__cxa_atexit@plt+0x31e1c> │ │ │ │ ldr lr, [pc, #104] @ 3f060 <__cxa_atexit@plt+0x31e28> │ │ │ │ @@ -51079,30 +51079,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq fp, [pc], #-1428 @ 3f06c <__cxa_atexit@plt+0x31e34> │ │ │ │ + strbeq ip, [pc], #-1412 @ 3f06c <__cxa_atexit@plt+0x31e34> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 3f098 <__cxa_atexit@plt+0x31e60> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc], #-3872 @ 3f0a8 <__cxa_atexit@plt+0x31e70> │ │ │ │ + ldreq r3, [pc], #-3872 @ 3f0a8 <__cxa_atexit@plt+0x31e70> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ ldr sl, [pc, #300] @ 3f1e8 <__cxa_atexit@plt+0x31fb0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [pc, #296] @ 3f1ec <__cxa_atexit@plt+0x31fb4> │ │ │ │ @@ -51179,20 +51179,20 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ - ldreq r2, [pc], #-3580 @ 3f1fc <__cxa_atexit@plt+0x31fc4> │ │ │ │ + ldreq r3, [pc], #-3580 @ 3f1fc <__cxa_atexit@plt+0x31fc4> │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - strbeq fp, [pc], #-1024 @ 3f208 <__cxa_atexit@plt+0x31fd0> │ │ │ │ - strbeq fp, [pc], #-1016 @ 3f20c <__cxa_atexit@plt+0x31fd4> │ │ │ │ - ldreq r2, [pc], #-3516 @ 3f210 <__cxa_atexit@plt+0x31fd8> │ │ │ │ + strbeq ip, [pc], #-1008 @ 3f208 <__cxa_atexit@plt+0x31fd0> │ │ │ │ + strbeq ip, [pc], #-1000 @ 3f20c <__cxa_atexit@plt+0x31fd4> │ │ │ │ + ldreq r3, [pc], #-3516 @ 3f210 <__cxa_atexit@plt+0x31fd8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f2b4 <__cxa_atexit@plt+0x3207c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -51249,21 +51249,21 @@ │ │ │ │ b 3f0b0 <__cxa_atexit@plt+0x31e78> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq r2, [pc], #-3236 @ 3f314 <__cxa_atexit@plt+0x320dc> │ │ │ │ + ldreq r3, [pc], #-3236 @ 3f314 <__cxa_atexit@plt+0x320dc> │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - strbeq fp, [pc], #-808 @ 3f324 <__cxa_atexit@plt+0x320ec> │ │ │ │ - strbeq fp, [pc], #-800 @ 3f328 <__cxa_atexit@plt+0x320f0> │ │ │ │ - ldreq r2, [pc], #-3232 @ 3f32c <__cxa_atexit@plt+0x320f4> │ │ │ │ + strbeq ip, [pc], #-792 @ 3f324 <__cxa_atexit@plt+0x320ec> │ │ │ │ + strbeq ip, [pc], #-784 @ 3f328 <__cxa_atexit@plt+0x320f0> │ │ │ │ + ldreq r3, [pc], #-3232 @ 3f32c <__cxa_atexit@plt+0x320f4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f39c <__cxa_atexit@plt+0x32164> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -51298,32 +51298,32 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - strbeq fp, [pc], #-572 @ 3f3d8 <__cxa_atexit@plt+0x321a0> │ │ │ │ - strbeq fp, [pc], #-564 @ 3f3dc <__cxa_atexit@plt+0x321a4> │ │ │ │ - ldreq r2, [pc], #-3052 @ 3f3e0 <__cxa_atexit@plt+0x321a8> │ │ │ │ + strbeq ip, [pc], #-556 @ 3f3d8 <__cxa_atexit@plt+0x321a0> │ │ │ │ + strbeq ip, [pc], #-548 @ 3f3dc <__cxa_atexit@plt+0x321a4> │ │ │ │ + ldreq r3, [pc], #-3052 @ 3f3e0 <__cxa_atexit@plt+0x321a8> │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 3f410 <__cxa_atexit@plt+0x321d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3f408 <__cxa_atexit@plt+0x321d0> │ │ │ │ b 3f420 <__cxa_atexit@plt+0x321e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r2, [pc], #-2992 @ 3f41c <__cxa_atexit@plt+0x321e4> │ │ │ │ + ldreq r3, [pc], #-2992 @ 3f41c <__cxa_atexit@plt+0x321e4> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #184] @ 3f4e4 <__cxa_atexit@plt+0x322ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ @@ -51342,66 +51342,66 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f4b8 <__cxa_atexit@plt+0x32280> │ │ │ │ ldr r3, [pc, #120] @ 3f4ec <__cxa_atexit@plt+0x322b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr lr, [pc, #104] @ 3f4f4 <__cxa_atexit@plt+0x322bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ ldr r3, [pc, #52] @ 3f4f8 <__cxa_atexit@plt+0x322c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ str r3, [r5] │ │ │ │ b 3f0b0 <__cxa_atexit@plt+0x31e78> │ │ │ │ ldr r7, [pc, #24] @ 3f4f0 <__cxa_atexit@plt+0x322b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq fp, [pc], #-600 @ 3f4f0 <__cxa_atexit@plt+0x322b8> │ │ │ │ + strbeq ip, [pc], #-584 @ 3f4f0 <__cxa_atexit@plt+0x322b8> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r2, [pc], #-2628 @ 3f4f8 <__cxa_atexit@plt+0x322c0> │ │ │ │ + ldreq r3, [pc], #-2628 @ 3f4f8 <__cxa_atexit@plt+0x322c0> │ │ │ │ @ instruction: 0xfffff00c │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldreq r2, [pc], #-2760 @ 3f504 <__cxa_atexit@plt+0x322cc> │ │ │ │ + ldreq r3, [pc], #-2760 @ 3f504 <__cxa_atexit@plt+0x322cc> │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f52c <__cxa_atexit@plt+0x322f4> │ │ │ │ ldr r3, [pc, #44] @ 3f548 <__cxa_atexit@plt+0x32310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ ldr r3, [pc, #12] @ 3f544 <__cxa_atexit@plt+0x3230c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ str r3, [r5] │ │ │ │ b 3f0b0 <__cxa_atexit@plt+0x31e78> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r2, [pc], #-2680 @ 3f554 <__cxa_atexit@plt+0x3231c> │ │ │ │ + ldreq r3, [pc], #-2680 @ 3f554 <__cxa_atexit@plt+0x3231c> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f56c <__cxa_atexit@plt+0x32334> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ @@ -51441,16 +51441,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - strbeq fp, [pc], #-0 @ 3f614 <__cxa_atexit@plt+0x323dc> │ │ │ │ - ldreq r2, [pc], #-2364 @ 3f618 <__cxa_atexit@plt+0x323e0> │ │ │ │ + strbeq fp, [pc], #-4080 @ 3f614 <__cxa_atexit@plt+0x323dc> │ │ │ │ + ldreq r3, [pc], #-2364 @ 3f618 <__cxa_atexit@plt+0x323e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f630 <__cxa_atexit@plt+0x323f8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -51472,16 +51472,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - strbeq sl, [pc], #-3976 @ 3f690 <__cxa_atexit@plt+0x32458> │ │ │ │ - ldreq r2, [pc], #-2240 @ 3f694 <__cxa_atexit@plt+0x3245c> │ │ │ │ + strbeq fp, [pc], #-3960 @ 3f690 <__cxa_atexit@plt+0x32458> │ │ │ │ + ldreq r3, [pc], #-2240 @ 3f694 <__cxa_atexit@plt+0x3245c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f6ac <__cxa_atexit@plt+0x32474> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -51503,16 +51503,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - strbeq sl, [pc], #-3852 @ 3f70c <__cxa_atexit@plt+0x324d4> │ │ │ │ - ldreq r2, [pc], #-2236 @ 3f710 <__cxa_atexit@plt+0x324d8> │ │ │ │ + strbeq fp, [pc], #-3836 @ 3f70c <__cxa_atexit@plt+0x324d4> │ │ │ │ + ldreq r3, [pc], #-2236 @ 3f710 <__cxa_atexit@plt+0x324d8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3f778 <__cxa_atexit@plt+0x32540> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -51540,15 +51540,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - strbeq sl, [pc], #-3668 @ 3f7a0 <__cxa_atexit@plt+0x32568> │ │ │ │ + strbeq fp, [pc], #-3652 @ 3f7a0 <__cxa_atexit@plt+0x32568> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f7f4 <__cxa_atexit@plt+0x325bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -51572,18 +51572,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [pc], #-4080 @ 3f820 <__cxa_atexit@plt+0x325e8> │ │ │ │ - strbeq fp, [pc], #-24 @ 3f824 <__cxa_atexit@plt+0x325ec> │ │ │ │ - strbeq sl, [pc], #-3920 @ 3f828 <__cxa_atexit@plt+0x325f0> │ │ │ │ - ldreq r2, [pc], #-1876 @ 3f82c <__cxa_atexit@plt+0x325f4> │ │ │ │ + strbeq fp, [pc], #-4064 @ 3f820 <__cxa_atexit@plt+0x325e8> │ │ │ │ + strbeq ip, [pc], #-8 @ 3f824 <__cxa_atexit@plt+0x325ec> │ │ │ │ + strbeq fp, [pc], #-3904 @ 3f828 <__cxa_atexit@plt+0x325f0> │ │ │ │ + ldreq r3, [pc], #-1876 @ 3f82c <__cxa_atexit@plt+0x325f4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f864 <__cxa_atexit@plt+0x3262c> │ │ │ │ ldr r2, [pc, #60] @ 3f880 <__cxa_atexit@plt+0x32648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -51598,17 +51598,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f884 <__cxa_atexit@plt+0x3264c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [pc], #-3416 @ 3f888 <__cxa_atexit@plt+0x32650> │ │ │ │ - ldreq r2, [pc], #-1804 @ 3f88c <__cxa_atexit@plt+0x32654> │ │ │ │ - ldreq r2, [pc], #-1836 @ 3f890 <__cxa_atexit@plt+0x32658> │ │ │ │ + strbeq fp, [pc], #-3400 @ 3f888 <__cxa_atexit@plt+0x32650> │ │ │ │ + ldreq r3, [pc], #-1804 @ 3f88c <__cxa_atexit@plt+0x32654> │ │ │ │ + ldreq r3, [pc], #-1836 @ 3f890 <__cxa_atexit@plt+0x32658> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f948 <__cxa_atexit@plt+0x32710> │ │ │ │ ldr lr, [pc, #168] @ 3f954 <__cxa_atexit@plt+0x3271c> │ │ │ │ @@ -51652,18 +51652,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq sl, [pc], #-3280 @ 3f960 <__cxa_atexit@plt+0x32728> │ │ │ │ + strbeq fp, [pc], #-3264 @ 3f960 <__cxa_atexit@plt+0x32728> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [pc], #-3772 @ 3f968 <__cxa_atexit@plt+0x32730> │ │ │ │ - ldreq r2, [pc], #-1616 @ 3f96c <__cxa_atexit@plt+0x32734> │ │ │ │ + strbeq fp, [pc], #-3756 @ 3f968 <__cxa_atexit@plt+0x32730> │ │ │ │ + ldreq r3, [pc], #-1616 @ 3f96c <__cxa_atexit@plt+0x32734> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f9a8 <__cxa_atexit@plt+0x32770> │ │ │ │ mov r3, r7 │ │ │ │ @@ -51680,16 +51680,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [pc], #-3644 @ 3f9d0 <__cxa_atexit@plt+0x32798> │ │ │ │ - ldreq r2, [pc], #-1512 @ 3f9d4 <__cxa_atexit@plt+0x3279c> │ │ │ │ + strbeq fp, [pc], #-3628 @ 3f9d0 <__cxa_atexit@plt+0x32798> │ │ │ │ + ldreq r3, [pc], #-1512 @ 3f9d4 <__cxa_atexit@plt+0x3279c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #228] @ 3fac4 <__cxa_atexit@plt+0x3288c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #224] @ 3fac8 <__cxa_atexit@plt+0x32890> │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -51745,34 +51745,34 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ @ instruction: 0xffffffec │ │ │ │ - strbeq sl, [pc], #-3396 @ 3fad4 <__cxa_atexit@plt+0x3289c> │ │ │ │ + strbeq fp, [pc], #-3380 @ 3fad4 <__cxa_atexit@plt+0x3289c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - strbeq sl, [pc], #-2888 @ 3fae0 <__cxa_atexit@plt+0x328a8> │ │ │ │ - strbeq sl, [pc], #-2880 @ 3fae4 <__cxa_atexit@plt+0x328ac> │ │ │ │ - ldreq r2, [pc], #-1236 @ 3fae8 <__cxa_atexit@plt+0x328b0> │ │ │ │ + strbeq fp, [pc], #-2872 @ 3fae0 <__cxa_atexit@plt+0x328a8> │ │ │ │ + strbeq fp, [pc], #-2864 @ 3fae4 <__cxa_atexit@plt+0x328ac> │ │ │ │ + ldreq r3, [pc], #-1236 @ 3fae8 <__cxa_atexit@plt+0x328b0> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3fb14 <__cxa_atexit@plt+0x328dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 3fb0c <__cxa_atexit@plt+0x328d4> │ │ │ │ b 3fb24 <__cxa_atexit@plt+0x328ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r2, [pc], #-1180 @ 3fb20 <__cxa_atexit@plt+0x328e8> │ │ │ │ + ldreq r3, [pc], #-1180 @ 3fb20 <__cxa_atexit@plt+0x328e8> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #300] @ 3fc58 <__cxa_atexit@plt+0x32a20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ str r3, [r2] │ │ │ │ @@ -51805,15 +51805,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r2, [pc, #152] @ 3fc60 <__cxa_atexit@plt+0x32a28> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 3fc10 <__cxa_atexit@plt+0x329d8> │ │ │ │ @@ -51845,23 +51845,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbeq sl, [pc], #-2900 @ 3fc64 <__cxa_atexit@plt+0x32a2c> │ │ │ │ + strbeq fp, [pc], #-2884 @ 3fc64 <__cxa_atexit@plt+0x32a2c> │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldreq r2, [pc], #-1012 @ 3fc70 <__cxa_atexit@plt+0x32a38> │ │ │ │ + ldreq r3, [pc], #-1012 @ 3fc70 <__cxa_atexit@plt+0x32a38> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - ldreq r2, [pc], #-728 @ 3fc78 <__cxa_atexit@plt+0x32a40> │ │ │ │ + ldreq r3, [pc], #-728 @ 3fc78 <__cxa_atexit@plt+0x32a40> │ │ │ │ @ instruction: 0xffffe900 │ │ │ │ - strbeq sl, [pc], #-3016 @ 3fc80 <__cxa_atexit@plt+0x32a48> │ │ │ │ - ldreq r2, [pc], #-824 @ 3fc84 <__cxa_atexit@plt+0x32a4c> │ │ │ │ + strbeq fp, [pc], #-3000 @ 3fc80 <__cxa_atexit@plt+0x32a48> │ │ │ │ + ldreq r3, [pc], #-824 @ 3fc84 <__cxa_atexit@plt+0x32a4c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3fcb0 <__cxa_atexit@plt+0x32a78> │ │ │ │ ldr r3, [pc, #148] @ 3fd30 <__cxa_atexit@plt+0x32af8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -51899,17 +51899,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r2, [pc], #-712 @ 3fd3c <__cxa_atexit@plt+0x32b04> │ │ │ │ - strbeq sl, [pc], #-2780 @ 3fd40 <__cxa_atexit@plt+0x32b08> │ │ │ │ - ldreq r2, [pc], #-632 @ 3fd44 <__cxa_atexit@plt+0x32b0c> │ │ │ │ + ldreq r3, [pc], #-712 @ 3fd3c <__cxa_atexit@plt+0x32b04> │ │ │ │ + strbeq fp, [pc], #-2764 @ 3fd40 <__cxa_atexit@plt+0x32b08> │ │ │ │ + ldreq r3, [pc], #-632 @ 3fd44 <__cxa_atexit@plt+0x32b0c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3fd9c <__cxa_atexit@plt+0x32b64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -51961,21 +51961,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 3fe38 <__cxa_atexit@plt+0x32c00> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [pc], #-2544 @ 3fe44 <__cxa_atexit@plt+0x32c0c> │ │ │ │ - strbeq sl, [pc], #-2500 @ 3fe48 <__cxa_atexit@plt+0x32c10> │ │ │ │ - strbeq sl, [pc], #-2684 @ 3fe4c <__cxa_atexit@plt+0x32c14> │ │ │ │ + strbeq fp, [pc], #-2528 @ 3fe44 <__cxa_atexit@plt+0x32c0c> │ │ │ │ + strbeq fp, [pc], #-2484 @ 3fe48 <__cxa_atexit@plt+0x32c10> │ │ │ │ + strbeq fp, [pc], #-2668 @ 3fe4c <__cxa_atexit@plt+0x32c14> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3fe98 <__cxa_atexit@plt+0x32c60> │ │ │ │ @@ -51993,19 +51993,19 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3feb8 <__cxa_atexit@plt+0x32c80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strbeq sl, [pc], #-2244 @ 3feb8 <__cxa_atexit@plt+0x32c80> │ │ │ │ - strbeq sl, [pc], #-2428 @ 3febc <__cxa_atexit@plt+0x32c84> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strbeq fp, [pc], #-2228 @ 3feb8 <__cxa_atexit@plt+0x32c80> │ │ │ │ + strbeq fp, [pc], #-2412 @ 3febc <__cxa_atexit@plt+0x32c84> │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq r2, [pc], #-248 @ 3fec4 <__cxa_atexit@plt+0x32c8c> │ │ │ │ + ldreq r3, [pc], #-248 @ 3fec4 <__cxa_atexit@plt+0x32c8c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ff00 <__cxa_atexit@plt+0x32cc8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -52022,16 +52022,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - strbeq sl, [pc], #-2276 @ 3ff28 <__cxa_atexit@plt+0x32cf0> │ │ │ │ - ldreq r2, [pc], #-144 @ 3ff2c <__cxa_atexit@plt+0x32cf4> │ │ │ │ + strbeq fp, [pc], #-2260 @ 3ff28 <__cxa_atexit@plt+0x32cf0> │ │ │ │ + ldreq r3, [pc], #-144 @ 3ff2c <__cxa_atexit@plt+0x32cf4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ff68 <__cxa_atexit@plt+0x32d30> │ │ │ │ mov r3, r7 │ │ │ │ @@ -52048,16 +52048,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - strbeq sl, [pc], #-2172 @ 3ff90 <__cxa_atexit@plt+0x32d58> │ │ │ │ - ldreq r2, [pc], #-40 @ 3ff94 <__cxa_atexit@plt+0x32d5c> │ │ │ │ + strbeq fp, [pc], #-2156 @ 3ff90 <__cxa_atexit@plt+0x32d58> │ │ │ │ + ldreq r3, [pc], #-40 @ 3ff94 <__cxa_atexit@plt+0x32d5c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ffd0 <__cxa_atexit@plt+0x32d98> │ │ │ │ mov r3, r7 │ │ │ │ @@ -52074,16 +52074,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - strbeq sl, [pc], #-2068 @ 3fff8 <__cxa_atexit@plt+0x32dc0> │ │ │ │ - ldreq r1, [pc], #-4024 @ 3fffc <__cxa_atexit@plt+0x32dc4> │ │ │ │ + strbeq fp, [pc], #-2052 @ 3fff8 <__cxa_atexit@plt+0x32dc0> │ │ │ │ + ldreq r2, [pc], #-4024 @ 3fffc <__cxa_atexit@plt+0x32dc4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40034 <__cxa_atexit@plt+0x32dfc> │ │ │ │ ldr r2, [pc, #60] @ 40050 <__cxa_atexit@plt+0x32e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -52098,17 +52098,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 40054 <__cxa_atexit@plt+0x32e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [pc], #-1416 @ 40058 <__cxa_atexit@plt+0x32e20> │ │ │ │ - ldreq r1, [pc], #-3952 @ 4005c <__cxa_atexit@plt+0x32e24> │ │ │ │ - ldreq r1, [pc], #-3924 @ 40060 <__cxa_atexit@plt+0x32e28> │ │ │ │ + strbeq fp, [pc], #-1400 @ 40058 <__cxa_atexit@plt+0x32e20> │ │ │ │ + ldreq r2, [pc], #-3952 @ 4005c <__cxa_atexit@plt+0x32e24> │ │ │ │ + ldreq r2, [pc], #-3924 @ 40060 <__cxa_atexit@plt+0x32e28> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 400d4 <__cxa_atexit@plt+0x32e9c> │ │ │ │ @@ -52139,18 +52139,18 @@ │ │ │ │ b 400e4 <__cxa_atexit@plt+0x32eac> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbeq sl, [pc], #-1284 @ 400fc <__cxa_atexit@plt+0x32ec4> │ │ │ │ - strbeq sl, [pc], #-1280 @ 40100 <__cxa_atexit@plt+0x32ec8> │ │ │ │ - strbeq sl, [pc], #-1272 @ 40104 <__cxa_atexit@plt+0x32ecc> │ │ │ │ - ldreq r1, [pc], #-3796 @ 40108 <__cxa_atexit@plt+0x32ed0> │ │ │ │ + strbeq fp, [pc], #-1268 @ 400fc <__cxa_atexit@plt+0x32ec4> │ │ │ │ + strbeq fp, [pc], #-1264 @ 40100 <__cxa_atexit@plt+0x32ec8> │ │ │ │ + strbeq fp, [pc], #-1256 @ 40104 <__cxa_atexit@plt+0x32ecc> │ │ │ │ + ldreq r2, [pc], #-3796 @ 40108 <__cxa_atexit@plt+0x32ed0> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40190 <__cxa_atexit@plt+0x32f58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -52191,18 +52191,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 401cc <__cxa_atexit@plt+0x32f94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq sl, [pc], #-1120 @ 401cc <__cxa_atexit@plt+0x32f94> │ │ │ │ + strbeq fp, [pc], #-1104 @ 401cc <__cxa_atexit@plt+0x32f94> │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ - ldreq r1, [pc], #-3624 @ 401d4 <__cxa_atexit@plt+0x32f9c> │ │ │ │ - ldreq r1, [pc], #-3588 @ 401d8 <__cxa_atexit@plt+0x32fa0> │ │ │ │ + ldreq r2, [pc], #-3624 @ 401d4 <__cxa_atexit@plt+0x32f9c> │ │ │ │ + ldreq r2, [pc], #-3588 @ 401d8 <__cxa_atexit@plt+0x32fa0> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 402b4 <__cxa_atexit@plt+0x3307c> │ │ │ │ ldr lr, [pc, #224] @ 402d4 <__cxa_atexit@plt+0x3309c> │ │ │ │ @@ -52260,18 +52260,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [pc], #-920 @ 402e0 <__cxa_atexit@plt+0x330a8> │ │ │ │ + strbeq fp, [pc], #-904 @ 402e0 <__cxa_atexit@plt+0x330a8> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strbeq sl, [pc], #-1400 @ 402e8 <__cxa_atexit@plt+0x330b0> │ │ │ │ - ldreq r1, [pc], #-3312 @ 402ec <__cxa_atexit@plt+0x330b4> │ │ │ │ + strbeq fp, [pc], #-1384 @ 402e8 <__cxa_atexit@plt+0x330b0> │ │ │ │ + ldreq r2, [pc], #-3312 @ 402ec <__cxa_atexit@plt+0x330b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40378 <__cxa_atexit@plt+0x33140> │ │ │ │ @@ -52304,16 +52304,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbeq sl, [pc], #-1188 @ 40390 <__cxa_atexit@plt+0x33158> │ │ │ │ - ldreq r1, [pc], #-3140 @ 40394 <__cxa_atexit@plt+0x3315c> │ │ │ │ + strbeq fp, [pc], #-1172 @ 40390 <__cxa_atexit@plt+0x33158> │ │ │ │ + ldreq r2, [pc], #-3140 @ 40394 <__cxa_atexit@plt+0x3315c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40434 <__cxa_atexit@plt+0x331fc> │ │ │ │ ldr r2, [pc, #164] @ 40454 <__cxa_atexit@plt+0x3321c> │ │ │ │ @@ -52357,16 +52357,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - strbeq sl, [pc], #-428 @ 40464 <__cxa_atexit@plt+0x3322c> │ │ │ │ - ldreq r1, [pc], #-2932 @ 40468 <__cxa_atexit@plt+0x33230> │ │ │ │ + strbeq fp, [pc], #-412 @ 40464 <__cxa_atexit@plt+0x3322c> │ │ │ │ + ldreq r2, [pc], #-2932 @ 40468 <__cxa_atexit@plt+0x33230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 404c0 <__cxa_atexit@plt+0x33288> │ │ │ │ @@ -52386,16 +52386,16 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - strbeq sl, [pc], #-260 @ 404d8 <__cxa_atexit@plt+0x332a0> │ │ │ │ - ldreq r1, [pc], #-2816 @ 404dc <__cxa_atexit@plt+0x332a4> │ │ │ │ + strbeq fp, [pc], #-244 @ 404d8 <__cxa_atexit@plt+0x332a0> │ │ │ │ + ldreq r2, [pc], #-2816 @ 404dc <__cxa_atexit@plt+0x332a4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 40534 <__cxa_atexit@plt+0x332fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -52410,25 +52410,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq sl, [pc], #-140 @ 4055c <__cxa_atexit@plt+0x33324> │ │ │ │ - ldreq r1, [pc], #-2684 @ 40560 <__cxa_atexit@plt+0x33328> │ │ │ │ + strbeq fp, [pc], #-124 @ 4055c <__cxa_atexit@plt+0x33324> │ │ │ │ + ldreq r2, [pc], #-2684 @ 40560 <__cxa_atexit@plt+0x33328> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 405bc <__cxa_atexit@plt+0x33384> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -52452,18 +52452,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 405e0 <__cxa_atexit@plt+0x333a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [pc], #-28 @ 405e0 <__cxa_atexit@plt+0x333a8> │ │ │ │ + strbeq fp, [pc], #-12 @ 405e0 <__cxa_atexit@plt+0x333a8> │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - ldreq r1, [pc], #-2576 @ 405e8 <__cxa_atexit@plt+0x333b0> │ │ │ │ - ldreq r1, [pc], #-2544 @ 405ec <__cxa_atexit@plt+0x333b4> │ │ │ │ + ldreq r2, [pc], #-2576 @ 405e8 <__cxa_atexit@plt+0x333b0> │ │ │ │ + ldreq r2, [pc], #-2544 @ 405ec <__cxa_atexit@plt+0x333b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40648 <__cxa_atexit@plt+0x33410> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -52487,18 +52487,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4066c <__cxa_atexit@plt+0x33434> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [pc], #-3984 @ 4066c <__cxa_atexit@plt+0x33434> │ │ │ │ + strbeq sl, [pc], #-3968 @ 4066c <__cxa_atexit@plt+0x33434> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - ldreq r1, [pc], #-2436 @ 40674 <__cxa_atexit@plt+0x3343c> │ │ │ │ - ldreq r1, [pc], #-2404 @ 40678 <__cxa_atexit@plt+0x33440> │ │ │ │ + ldreq r2, [pc], #-2436 @ 40674 <__cxa_atexit@plt+0x3343c> │ │ │ │ + ldreq r2, [pc], #-2404 @ 40678 <__cxa_atexit@plt+0x33440> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 406d4 <__cxa_atexit@plt+0x3349c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -52522,18 +52522,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 406f8 <__cxa_atexit@plt+0x334c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [pc], #-3844 @ 406f8 <__cxa_atexit@plt+0x334c0> │ │ │ │ + strbeq sl, [pc], #-3828 @ 406f8 <__cxa_atexit@plt+0x334c0> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r1, [pc], #-2296 @ 40700 <__cxa_atexit@plt+0x334c8> │ │ │ │ - ldreq r1, [pc], #-2264 @ 40704 <__cxa_atexit@plt+0x334cc> │ │ │ │ + ldreq r2, [pc], #-2296 @ 40700 <__cxa_atexit@plt+0x334c8> │ │ │ │ + ldreq r2, [pc], #-2264 @ 40704 <__cxa_atexit@plt+0x334cc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40760 <__cxa_atexit@plt+0x33528> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -52557,17 +52557,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 40784 <__cxa_atexit@plt+0x3354c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [pc], #-3704 @ 40784 <__cxa_atexit@plt+0x3354c> │ │ │ │ + strbeq sl, [pc], #-3688 @ 40784 <__cxa_atexit@plt+0x3354c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r1, [pc], #-2156 @ 4078c <__cxa_atexit@plt+0x33554> │ │ │ │ + ldreq r2, [pc], #-2156 @ 4078c <__cxa_atexit@plt+0x33554> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 407cc <__cxa_atexit@plt+0x33594> │ │ │ │ ldr r7, [pc, #52] @ 407dc <__cxa_atexit@plt+0x335a4> │ │ │ │ @@ -52582,16 +52582,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 407e0 <__cxa_atexit@plt+0x335a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r1, [pc], #-2056 @ 407e8 <__cxa_atexit@plt+0x335b0> │ │ │ │ - ldreq r1, [pc], #-2032 @ 407ec <__cxa_atexit@plt+0x335b4> │ │ │ │ + ldreq r2, [pc], #-2056 @ 407e8 <__cxa_atexit@plt+0x335b0> │ │ │ │ + ldreq r2, [pc], #-2032 @ 407ec <__cxa_atexit@plt+0x335b4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 40834 <__cxa_atexit@plt+0x335fc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 40824 <__cxa_atexit@plt+0x335ec> │ │ │ │ @@ -52673,19 +52673,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - strbeq r9, [pc], #-3868 @ 40954 <__cxa_atexit@plt+0x3371c> │ │ │ │ + strbeq sl, [pc], #-3852 @ 40954 <__cxa_atexit@plt+0x3371c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strbeq r9, [pc], #-3916 @ 40960 <__cxa_atexit@plt+0x33728> │ │ │ │ - ldreq r1, [pc], #-1656 @ 40964 <__cxa_atexit@plt+0x3372c> │ │ │ │ + strbeq sl, [pc], #-3900 @ 40960 <__cxa_atexit@plt+0x33728> │ │ │ │ + ldreq r2, [pc], #-1656 @ 40964 <__cxa_atexit@plt+0x3372c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 40998 <__cxa_atexit@plt+0x33760> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -52693,15 +52693,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 40990 <__cxa_atexit@plt+0x33758> │ │ │ │ b 409a8 <__cxa_atexit@plt+0x33770> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r1, [pc], #-1592 @ 409a4 <__cxa_atexit@plt+0x3376c> │ │ │ │ + ldreq r2, [pc], #-1592 @ 409a4 <__cxa_atexit@plt+0x3376c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ and r0, r3, #3 │ │ │ │ @@ -52806,23 +52806,23 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffec28 │ │ │ │ - strbeq r9, [pc], #-3328 @ 40b68 <__cxa_atexit@plt+0x33930> │ │ │ │ + strbeq sl, [pc], #-3312 @ 40b68 <__cxa_atexit@plt+0x33930> │ │ │ │ @ instruction: 0xffffee0c │ │ │ │ - strbeq r9, [pc], #-3424 @ 40b70 <__cxa_atexit@plt+0x33938> │ │ │ │ + strbeq sl, [pc], #-3408 @ 40b70 <__cxa_atexit@plt+0x33938> │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - strbeq r9, [pc], #-3232 @ 40b78 <__cxa_atexit@plt+0x33940> │ │ │ │ - strbeq r9, [pc], #-3548 @ 40b7c <__cxa_atexit@plt+0x33944> │ │ │ │ - strbeq r9, [pc], #-3520 @ 40b80 <__cxa_atexit@plt+0x33948> │ │ │ │ - strbeq r9, [pc], #-3504 @ 40b84 <__cxa_atexit@plt+0x3394c> │ │ │ │ - ldreq r1, [pc], #-1092 @ 40b88 <__cxa_atexit@plt+0x33950> │ │ │ │ + strbeq sl, [pc], #-3216 @ 40b78 <__cxa_atexit@plt+0x33940> │ │ │ │ + strbeq sl, [pc], #-3532 @ 40b7c <__cxa_atexit@plt+0x33944> │ │ │ │ + strbeq sl, [pc], #-3504 @ 40b80 <__cxa_atexit@plt+0x33948> │ │ │ │ + strbeq sl, [pc], #-3488 @ 40b84 <__cxa_atexit@plt+0x3394c> │ │ │ │ + ldreq r2, [pc], #-1092 @ 40b88 <__cxa_atexit@plt+0x33950> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40bec <__cxa_atexit@plt+0x339b4> │ │ │ │ @@ -52845,15 +52845,15 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffeb68 │ │ │ │ - strbeq r9, [pc], #-3124 @ 40c04 <__cxa_atexit@plt+0x339cc> │ │ │ │ + strbeq sl, [pc], #-3108 @ 40c04 <__cxa_atexit@plt+0x339cc> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 40c6c <__cxa_atexit@plt+0x33a34> │ │ │ │ @@ -52880,31 +52880,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 40c88 <__cxa_atexit@plt+0x33a50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r1, [pc], #-916 @ 40c90 <__cxa_atexit@plt+0x33a58> │ │ │ │ - ldreq r1, [pc], #-884 @ 40c94 <__cxa_atexit@plt+0x33a5c> │ │ │ │ + ldreq r2, [pc], #-916 @ 40c90 <__cxa_atexit@plt+0x33a58> │ │ │ │ + ldreq r2, [pc], #-884 @ 40c94 <__cxa_atexit@plt+0x33a5c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 40cc4 <__cxa_atexit@plt+0x33a8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 40cbc <__cxa_atexit@plt+0x33a84> │ │ │ │ b 40cd4 <__cxa_atexit@plt+0x33a9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r1, [pc], #-824 @ 40cd0 <__cxa_atexit@plt+0x33a98> │ │ │ │ + ldreq r2, [pc], #-824 @ 40cd0 <__cxa_atexit@plt+0x33a98> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 40d50 <__cxa_atexit@plt+0x33b18> │ │ │ │ ldr r3, [pc, #196] @ 40dac <__cxa_atexit@plt+0x33b74> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -52944,27 +52944,27 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r9, [pc], #-2420 @ 40dbc <__cxa_atexit@plt+0x33b84> │ │ │ │ - strbeq r9, [pc], #-2412 @ 40dc0 <__cxa_atexit@plt+0x33b88> │ │ │ │ + strbeq sl, [pc], #-2404 @ 40dbc <__cxa_atexit@plt+0x33b84> │ │ │ │ + strbeq sl, [pc], #-2396 @ 40dc0 <__cxa_atexit@plt+0x33b88> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40e18 <__cxa_atexit@plt+0x33be0> │ │ │ │ @@ -52983,17 +52983,17 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [pc], #-2216 @ 40e2c <__cxa_atexit@plt+0x33bf4> │ │ │ │ - strbeq r9, [pc], #-2208 @ 40e30 <__cxa_atexit@plt+0x33bf8> │ │ │ │ - ldreq r1, [pc], #-468 @ 40e34 <__cxa_atexit@plt+0x33bfc> │ │ │ │ + strbeq sl, [pc], #-2200 @ 40e2c <__cxa_atexit@plt+0x33bf4> │ │ │ │ + strbeq sl, [pc], #-2192 @ 40e30 <__cxa_atexit@plt+0x33bf8> │ │ │ │ + ldreq r2, [pc], #-468 @ 40e34 <__cxa_atexit@plt+0x33bfc> │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 40eb4 <__cxa_atexit@plt+0x33c7c> │ │ │ │ @@ -53114,39 +53114,39 @@ │ │ │ │ ldr r7, [pc, #44] @ 41048 <__cxa_atexit@plt+0x33e10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - ldreq r0, [pc], #-4092 @ 41060 <__cxa_atexit@plt+0x33e28> │ │ │ │ - strbeq r9, [pc], #-1704 @ 41064 <__cxa_atexit@plt+0x33e2c> │ │ │ │ - ldreq r0, [pc], #-3988 @ 41068 <__cxa_atexit@plt+0x33e30> │ │ │ │ + ldreq r1, [pc], #-4092 @ 41060 <__cxa_atexit@plt+0x33e28> │ │ │ │ + strbeq sl, [pc], #-1688 @ 41064 <__cxa_atexit@plt+0x33e2c> │ │ │ │ + ldreq r1, [pc], #-3988 @ 41068 <__cxa_atexit@plt+0x33e30> │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 41084 <__cxa_atexit@plt+0x33e4c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + b 40143c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 410b4 <__cxa_atexit@plt+0x33e7c> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -53177,17 +53177,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 41130 <__cxa_atexit@plt+0x33ef8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [pc], #-1452 @ 4113c <__cxa_atexit@plt+0x33f04> │ │ │ │ + strbeq sl, [pc], #-1436 @ 4113c <__cxa_atexit@plt+0x33f04> │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -53209,16 +53209,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 411b4 <__cxa_atexit@plt+0x33f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r9, [pc], #-1316 @ 411b8 <__cxa_atexit@plt+0x33f80> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq sl, [pc], #-1300 @ 411b8 <__cxa_atexit@plt+0x33f80> │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53235,64 +53235,64 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [pc], #-1176 @ 4121c <__cxa_atexit@plt+0x33fe4> │ │ │ │ - ldreq r0, [pc], #-3536 @ 41220 <__cxa_atexit@plt+0x33fe8> │ │ │ │ + strbeq sl, [pc], #-1160 @ 4121c <__cxa_atexit@plt+0x33fe4> │ │ │ │ + ldreq r1, [pc], #-3536 @ 41220 <__cxa_atexit@plt+0x33fe8> │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 4123c <__cxa_atexit@plt+0x34004> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ - ldreq r0, [pc], #-3528 @ 4125c <__cxa_atexit@plt+0x34024> │ │ │ │ + b 401444 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + ldreq r1, [pc], #-3528 @ 4125c <__cxa_atexit@plt+0x34024> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41288 <__cxa_atexit@plt+0x34050> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 41290 <__cxa_atexit@plt+0x34058> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ + b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [pc], #-800 @ 41298 <__cxa_atexit@plt+0x34060> │ │ │ │ - ldreq r0, [pc], #-3452 @ 4129c <__cxa_atexit@plt+0x34064> │ │ │ │ + strbeq sl, [pc], #-784 @ 41298 <__cxa_atexit@plt+0x34060> │ │ │ │ + ldreq r1, [pc], #-3452 @ 4129c <__cxa_atexit@plt+0x34064> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 412d0 <__cxa_atexit@plt+0x34098> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 412d8 <__cxa_atexit@plt+0x340a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [pc], #-732 @ 412e0 <__cxa_atexit@plt+0x340a8> │ │ │ │ + strbeq sl, [pc], #-716 @ 412e0 <__cxa_atexit@plt+0x340a8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4137c <__cxa_atexit@plt+0x34144> │ │ │ │ ldr lr, [pc, #160] @ 4139c <__cxa_atexit@plt+0x34164> │ │ │ │ @@ -53334,17 +53334,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r9, [pc], #-656 @ 413a8 <__cxa_atexit@plt+0x34170> │ │ │ │ - strbeq r9, [pc], #-852 @ 413ac <__cxa_atexit@plt+0x34174> │ │ │ │ - strbeq r9, [pc], #-844 @ 413b0 <__cxa_atexit@plt+0x34178> │ │ │ │ + strbeq sl, [pc], #-640 @ 413a8 <__cxa_atexit@plt+0x34170> │ │ │ │ + strbeq sl, [pc], #-836 @ 413ac <__cxa_atexit@plt+0x34174> │ │ │ │ + strbeq sl, [pc], #-828 @ 413b0 <__cxa_atexit@plt+0x34178> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41408 <__cxa_atexit@plt+0x341d0> │ │ │ │ @@ -53363,16 +53363,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [pc], #-696 @ 4141c <__cxa_atexit@plt+0x341e4> │ │ │ │ - strbeq r9, [pc], #-688 @ 41420 <__cxa_atexit@plt+0x341e8> │ │ │ │ + strbeq sl, [pc], #-680 @ 4141c <__cxa_atexit@plt+0x341e4> │ │ │ │ + strbeq sl, [pc], #-672 @ 41420 <__cxa_atexit@plt+0x341e8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 414bc <__cxa_atexit@plt+0x34284> │ │ │ │ ldr lr, [pc, #160] @ 414dc <__cxa_atexit@plt+0x342a4> │ │ │ │ @@ -53414,17 +53414,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r9, [pc], #-336 @ 414e8 <__cxa_atexit@plt+0x342b0> │ │ │ │ - strbeq r9, [pc], #-532 @ 414ec <__cxa_atexit@plt+0x342b4> │ │ │ │ - strbeq r9, [pc], #-524 @ 414f0 <__cxa_atexit@plt+0x342b8> │ │ │ │ + strbeq sl, [pc], #-320 @ 414e8 <__cxa_atexit@plt+0x342b0> │ │ │ │ + strbeq sl, [pc], #-516 @ 414ec <__cxa_atexit@plt+0x342b4> │ │ │ │ + strbeq sl, [pc], #-508 @ 414f0 <__cxa_atexit@plt+0x342b8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41548 <__cxa_atexit@plt+0x34310> │ │ │ │ @@ -53443,16 +53443,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [pc], #-376 @ 4155c <__cxa_atexit@plt+0x34324> │ │ │ │ - strbeq r9, [pc], #-368 @ 41560 <__cxa_atexit@plt+0x34328> │ │ │ │ + strbeq sl, [pc], #-360 @ 4155c <__cxa_atexit@plt+0x34324> │ │ │ │ + strbeq sl, [pc], #-352 @ 41560 <__cxa_atexit@plt+0x34328> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 415fc <__cxa_atexit@plt+0x343c4> │ │ │ │ ldr lr, [pc, #160] @ 4161c <__cxa_atexit@plt+0x343e4> │ │ │ │ @@ -53494,17 +53494,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r9, [pc], #-16 @ 41628 <__cxa_atexit@plt+0x343f0> │ │ │ │ - strbeq r9, [pc], #-212 @ 4162c <__cxa_atexit@plt+0x343f4> │ │ │ │ - strbeq r9, [pc], #-204 @ 41630 <__cxa_atexit@plt+0x343f8> │ │ │ │ + strbeq sl, [pc], #-0 @ 41628 <__cxa_atexit@plt+0x343f0> │ │ │ │ + strbeq sl, [pc], #-196 @ 4162c <__cxa_atexit@plt+0x343f4> │ │ │ │ + strbeq sl, [pc], #-188 @ 41630 <__cxa_atexit@plt+0x343f8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41688 <__cxa_atexit@plt+0x34450> │ │ │ │ @@ -53523,16 +53523,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [pc], #-56 @ 4169c <__cxa_atexit@plt+0x34464> │ │ │ │ - strbeq r9, [pc], #-48 @ 416a0 <__cxa_atexit@plt+0x34468> │ │ │ │ + strbeq sl, [pc], #-40 @ 4169c <__cxa_atexit@plt+0x34464> │ │ │ │ + strbeq sl, [pc], #-32 @ 416a0 <__cxa_atexit@plt+0x34468> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ 41784 <__cxa_atexit@plt+0x3454c> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -53586,17 +53586,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r0, [pc], #-2360 @ 41798 <__cxa_atexit@plt+0x34560> │ │ │ │ - strbeq r8, [pc], #-3972 @ 4179c <__cxa_atexit@plt+0x34564> │ │ │ │ - strbeq r8, [pc], #-3740 @ 417a0 <__cxa_atexit@plt+0x34568> │ │ │ │ + ldreq r1, [pc], #-2360 @ 41798 <__cxa_atexit@plt+0x34560> │ │ │ │ + strbeq r9, [pc], #-3956 @ 4179c <__cxa_atexit@plt+0x34564> │ │ │ │ + strbeq r9, [pc], #-3724 @ 417a0 <__cxa_atexit@plt+0x34568> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 417d4 <__cxa_atexit@plt+0x3459c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -53623,15 +53623,15 @@ │ │ │ │ beq 41870 <__cxa_atexit@plt+0x34638> │ │ │ │ ldr r2, [pc, #120] @ 4188c <__cxa_atexit@plt+0x34654> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4187c <__cxa_atexit@plt+0x34644> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr lr, [pc, #72] @ 41890 <__cxa_atexit@plt+0x34658> │ │ │ │ @@ -53651,23 +53651,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - strbeq r8, [pc], #-3404 @ 4189c <__cxa_atexit@plt+0x34664> │ │ │ │ + strbeq r9, [pc], #-3388 @ 4189c <__cxa_atexit@plt+0x34664> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 418b8 <__cxa_atexit@plt+0x34680> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -53704,18 +53704,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - strbeq r8, [pc], #-3232 @ 41970 <__cxa_atexit@plt+0x34738> │ │ │ │ + strbeq r9, [pc], #-3216 @ 41970 <__cxa_atexit@plt+0x34738> │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - strbeq r8, [pc], #-3176 @ 41978 <__cxa_atexit@plt+0x34740> │ │ │ │ - ldreq r0, [pc], #-1716 @ 4197c <__cxa_atexit@plt+0x34744> │ │ │ │ + strbeq r9, [pc], #-3160 @ 41978 <__cxa_atexit@plt+0x34740> │ │ │ │ + ldreq r1, [pc], #-1716 @ 4197c <__cxa_atexit@plt+0x34744> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 419e4 <__cxa_atexit@plt+0x347ac> │ │ │ │ ldr r2, [pc, #112] @ 41a04 <__cxa_atexit@plt+0x347cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -53745,15 +53745,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r0, [pc], #-1564 @ 41a14 <__cxa_atexit@plt+0x347dc> │ │ │ │ + ldreq r1, [pc], #-1564 @ 41a14 <__cxa_atexit@plt+0x347dc> │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 41a4c <__cxa_atexit@plt+0x34814> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -53762,15 +53762,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 41a44 <__cxa_atexit@plt+0x3480c> │ │ │ │ b 41a5c <__cxa_atexit@plt+0x34824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r0, [pc], #-1496 @ 41a58 <__cxa_atexit@plt+0x34820> │ │ │ │ + ldreq r1, [pc], #-1496 @ 41a58 <__cxa_atexit@plt+0x34820> │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 41aa0 <__cxa_atexit@plt+0x34868> │ │ │ │ ldr r2, [pc, #156] @ 41b0c <__cxa_atexit@plt+0x348d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -53781,15 +53781,15 @@ │ │ │ │ beq 41af4 <__cxa_atexit@plt+0x348bc> │ │ │ │ ldr r7, [pc, #132] @ 41b10 <__cxa_atexit@plt+0x348d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41b00 <__cxa_atexit@plt+0x348c8> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ ldr lr, [pc, #84] @ 41b14 <__cxa_atexit@plt+0x348dc> │ │ │ │ @@ -53812,26 +53812,26 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - strbeq r8, [pc], #-2756 @ 41b20 <__cxa_atexit@plt+0x348e8> │ │ │ │ - ldreq r0, [pc], #-1292 @ 41b24 <__cxa_atexit@plt+0x348ec> │ │ │ │ + strbeq r9, [pc], #-2740 @ 41b20 <__cxa_atexit@plt+0x348e8> │ │ │ │ + ldreq r1, [pc], #-1292 @ 41b24 <__cxa_atexit@plt+0x348ec> │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 41b40 <__cxa_atexit@plt+0x34908> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r0, [pc], #-1252 @ 41b4c <__cxa_atexit@plt+0x34914> │ │ │ │ + ldreq r1, [pc], #-1252 @ 41b4c <__cxa_atexit@plt+0x34914> │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 41b78 <__cxa_atexit@plt+0x34940> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -53843,17 +53843,17 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 41b94 <__cxa_atexit@plt+0x3495c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [pc], #-2604 @ 41b9c <__cxa_atexit@plt+0x34964> │ │ │ │ + strbeq r9, [pc], #-2588 @ 41b9c <__cxa_atexit@plt+0x34964> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r0, [pc], #-1140 @ 41ba4 <__cxa_atexit@plt+0x3496c> │ │ │ │ + ldreq r1, [pc], #-1140 @ 41ba4 <__cxa_atexit@plt+0x3496c> │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41bf0 <__cxa_atexit@plt+0x349b8> │ │ │ │ @@ -53868,17 +53868,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ - ldreq r0, [pc], #-1020 @ 41c08 <__cxa_atexit@plt+0x349d0> │ │ │ │ + ldreq r1, [pc], #-1020 @ 41c08 <__cxa_atexit@plt+0x349d0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41c48 <__cxa_atexit@plt+0x34a10> │ │ │ │ ldr r7, [pc, #52] @ 41c58 <__cxa_atexit@plt+0x34a20> │ │ │ │ @@ -53893,16 +53893,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 41c5c <__cxa_atexit@plt+0x34a24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r0, [pc], #-1008 @ 41c64 <__cxa_atexit@plt+0x34a2c> │ │ │ │ - ldreq r0, [pc], #-928 @ 41c68 <__cxa_atexit@plt+0x34a30> │ │ │ │ + ldreq r1, [pc], #-1008 @ 41c64 <__cxa_atexit@plt+0x34a2c> │ │ │ │ + ldreq r1, [pc], #-928 @ 41c68 <__cxa_atexit@plt+0x34a30> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 41cd0 <__cxa_atexit@plt+0x34a98> │ │ │ │ @@ -53935,30 +53935,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r0, [pc], #-764 @ 41d0c <__cxa_atexit@plt+0x34ad4> │ │ │ │ + ldreq r1, [pc], #-764 @ 41d0c <__cxa_atexit@plt+0x34ad4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 41d3c <__cxa_atexit@plt+0x34b04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 41d34 <__cxa_atexit@plt+0x34afc> │ │ │ │ b 41d4c <__cxa_atexit@plt+0x34b14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r0, [pc], #-704 @ 41d48 <__cxa_atexit@plt+0x34b10> │ │ │ │ + ldreq r1, [pc], #-704 @ 41d48 <__cxa_atexit@plt+0x34b10> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #132] @ 41ddc <__cxa_atexit@plt+0x34ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ @@ -53992,30 +53992,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ @ instruction: 0xffffef34 │ │ │ │ - ldreq r0, [pc], #-572 @ 41df0 <__cxa_atexit@plt+0x34bb8> │ │ │ │ - ldreq r0, [pc], #-532 @ 41df4 <__cxa_atexit@plt+0x34bbc> │ │ │ │ + ldreq r1, [pc], #-572 @ 41df0 <__cxa_atexit@plt+0x34bb8> │ │ │ │ + ldreq r1, [pc], #-532 @ 41df4 <__cxa_atexit@plt+0x34bbc> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 41e20 <__cxa_atexit@plt+0x34be8> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 41e18 <__cxa_atexit@plt+0x34be0> │ │ │ │ b 41c6c <__cxa_atexit@plt+0x34a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldreq r0, [pc], #-472 @ 41e2c <__cxa_atexit@plt+0x34bf4> │ │ │ │ + ldreq r1, [pc], #-472 @ 41e2c <__cxa_atexit@plt+0x34bf4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41e6c <__cxa_atexit@plt+0x34c34> │ │ │ │ ldr r7, [pc, #52] @ 41e7c <__cxa_atexit@plt+0x34c44> │ │ │ │ @@ -54030,16 +54030,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 41e80 <__cxa_atexit@plt+0x34c48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r0, [pc], #-468 @ 41e88 <__cxa_atexit@plt+0x34c50> │ │ │ │ - ldreq r0, [pc], #-380 @ 41e8c <__cxa_atexit@plt+0x34c54> │ │ │ │ + ldreq r1, [pc], #-468 @ 41e88 <__cxa_atexit@plt+0x34c50> │ │ │ │ + ldreq r1, [pc], #-380 @ 41e8c <__cxa_atexit@plt+0x34c54> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 41ef4 <__cxa_atexit@plt+0x34cbc> │ │ │ │ @@ -54072,30 +54072,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r0, [pc], #-216 @ 41f30 <__cxa_atexit@plt+0x34cf8> │ │ │ │ + ldreq r1, [pc], #-216 @ 41f30 <__cxa_atexit@plt+0x34cf8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 41f60 <__cxa_atexit@plt+0x34d28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 41f58 <__cxa_atexit@plt+0x34d20> │ │ │ │ b 41f70 <__cxa_atexit@plt+0x34d38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r0, [pc], #-156 @ 41f6c <__cxa_atexit@plt+0x34d34> │ │ │ │ + ldreq r1, [pc], #-156 @ 41f6c <__cxa_atexit@plt+0x34d34> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #132] @ 42000 <__cxa_atexit@plt+0x34dc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ @@ -54129,30 +54129,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffecec │ │ │ │ @ instruction: 0xffffed10 │ │ │ │ - ldreq r0, [pc], #-24 @ 42014 <__cxa_atexit@plt+0x34ddc> │ │ │ │ - ldreq pc, [lr], #-4080 @ 0xfffff010 │ │ │ │ + ldreq r1, [pc], #-24 @ 42014 <__cxa_atexit@plt+0x34ddc> │ │ │ │ + ldreq r0, [pc], #-4080 @ 42018 <__cxa_atexit@plt+0x34de0> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 42044 <__cxa_atexit@plt+0x34e0c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 4203c <__cxa_atexit@plt+0x34e04> │ │ │ │ b 41e90 <__cxa_atexit@plt+0x34c58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldreq pc, [lr], #-4092 @ 0xfffff004 │ │ │ │ + ldreq r0, [pc], #-4092 @ 42050 <__cxa_atexit@plt+0x34e18> │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 420ac <__cxa_atexit@plt+0x34e74> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -54174,16 +54174,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 420c0 <__cxa_atexit@plt+0x34e88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq pc, [lr], #-4016 @ 0xfffff050 │ │ │ │ - ldreq pc, [lr], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r0, [pc], #-4016 @ 420c8 <__cxa_atexit@plt+0x34e90> │ │ │ │ + ldreq r0, [pc], #-3972 @ 420cc <__cxa_atexit@plt+0x34e94> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #144] @ 42170 <__cxa_atexit@plt+0x34f38> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -54205,31 +54205,31 @@ │ │ │ │ ldr r7, [pc, #80] @ 42178 <__cxa_atexit@plt+0x34f40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ + b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq pc, [lr], #-3788 @ 0xfffff134 │ │ │ │ + ldreq r0, [pc], #-3788 @ 42184 <__cxa_atexit@plt+0x34f4c> │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 421d0 <__cxa_atexit@plt+0x34f98> │ │ │ │ ldr r2, [pc, #84] @ 421f0 <__cxa_atexit@plt+0x34fb8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -54241,36 +54241,36 @@ │ │ │ │ beq 421e4 <__cxa_atexit@plt+0x34fac> │ │ │ │ ldr r2, [pc, #56] @ 421f4 <__cxa_atexit@plt+0x34fbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ + b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq pc, [lr], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq r0, [pc], #-3664 @ 42200 <__cxa_atexit@plt+0x34fc8> │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4221c <__cxa_atexit@plt+0x34fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq pc, [lr], #-3624 @ 0xfffff1d8 │ │ │ │ + ldreq r0, [pc], #-3624 @ 42228 <__cxa_atexit@plt+0x34ff0> │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 42250 <__cxa_atexit@plt+0x35018> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #104] @ 422ac <__cxa_atexit@plt+0x35074> │ │ │ │ @@ -54296,17 +54296,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 422a8 <__cxa_atexit@plt+0x35070> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - ldreq pc, [lr], #-3504 @ 0xfffff250 │ │ │ │ + ldreq r0, [pc], #-3504 @ 422b0 <__cxa_atexit@plt+0x35078> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq pc, [lr], #-3480 @ 0xfffff268 │ │ │ │ + ldreq r0, [pc], #-3480 @ 422b8 <__cxa_atexit@plt+0x35080> │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ ldr r8, [r2, #4] │ │ │ │ @@ -54323,18 +54323,18 @@ │ │ │ │ b 4230c <__cxa_atexit@plt+0x350d4> │ │ │ │ ldr r3, [pc, #20] @ 42318 <__cxa_atexit@plt+0x350e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + b 401454 <__cxa_atexit@plt+0x3f421c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [lr], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq r0, [pc], #-3352 @ 42328 <__cxa_atexit@plt+0x350f0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 42368 <__cxa_atexit@plt+0x35130> │ │ │ │ @@ -54350,16 +54350,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 42380 <__cxa_atexit@plt+0x35148> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - ldreq pc, [lr], #-3280 @ 0xfffff330 │ │ │ │ - ldreq pc, [lr], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r0, [pc], #-3280 @ 42388 <__cxa_atexit@plt+0x35150> │ │ │ │ + ldreq r0, [pc], #-3268 @ 4238c <__cxa_atexit@plt+0x35154> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ lsl r2, r2, #1 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ and r7, r3, #3 │ │ │ │ @@ -54376,15 +54376,15 @@ │ │ │ │ b 420d0 <__cxa_atexit@plt+0x34e98> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - ldreq pc, [lr], #-3092 @ 0xfffff3ec │ │ │ │ + ldreq r0, [pc], #-3092 @ 423f0 <__cxa_atexit@plt+0x351b8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 42430 <__cxa_atexit@plt+0x351f8> │ │ │ │ ldr r7, [pc, #52] @ 42440 <__cxa_atexit@plt+0x35208> │ │ │ │ @@ -54399,16 +54399,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 42444 <__cxa_atexit@plt+0x3520c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq pc, [lr], #-3124 @ 0xfffff3cc │ │ │ │ - ldreq pc, [lr], #-3000 @ 0xfffff448 │ │ │ │ + ldreq r0, [pc], #-3124 @ 4244c <__cxa_atexit@plt+0x35214> │ │ │ │ + ldreq r0, [pc], #-3000 @ 42450 <__cxa_atexit@plt+0x35218> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 424b8 <__cxa_atexit@plt+0x35280> │ │ │ │ @@ -54441,30 +54441,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq pc, [lr], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r0, [pc], #-2836 @ 424f4 <__cxa_atexit@plt+0x352bc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 42524 <__cxa_atexit@plt+0x352ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 4251c <__cxa_atexit@plt+0x352e4> │ │ │ │ b 42534 <__cxa_atexit@plt+0x352fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [lr], #-2776 @ 0xfffff528 │ │ │ │ + ldreq r0, [pc], #-2776 @ 42530 <__cxa_atexit@plt+0x352f8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #132] @ 425c4 <__cxa_atexit@plt+0x3538c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ @@ -54498,30 +54498,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffe728 │ │ │ │ @ instruction: 0xffffe74c │ │ │ │ - ldreq pc, [lr], #-2644 @ 0xfffff5ac │ │ │ │ - ldreq pc, [lr], #-2604 @ 0xfffff5d4 │ │ │ │ + ldreq r0, [pc], #-2644 @ 425d8 <__cxa_atexit@plt+0x353a0> │ │ │ │ + ldreq r0, [pc], #-2604 @ 425dc <__cxa_atexit@plt+0x353a4> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 42608 <__cxa_atexit@plt+0x353d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 42600 <__cxa_atexit@plt+0x353c8> │ │ │ │ b 42454 <__cxa_atexit@plt+0x3521c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldreq pc, [lr], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r0, [pc], #-2652 @ 42614 <__cxa_atexit@plt+0x353dc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 42650 <__cxa_atexit@plt+0x35418> │ │ │ │ ldr r7, [pc, #48] @ 42660 <__cxa_atexit@plt+0x35428> │ │ │ │ @@ -54535,16 +54535,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 42664 <__cxa_atexit@plt+0x3542c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [lr], #-2604 @ 0xfffff5d4 │ │ │ │ - ldreq pc, [lr], #-2564 @ 0xfffff5fc │ │ │ │ + ldreq r0, [pc], #-2604 @ 4266c <__cxa_atexit@plt+0x35434> │ │ │ │ + ldreq r0, [pc], #-2564 @ 42670 <__cxa_atexit@plt+0x35438> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 426d0 <__cxa_atexit@plt+0x35498> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -54574,16 +54574,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r7, [pc], #-4020 @ 42708 <__cxa_atexit@plt+0x354d0> │ │ │ │ - ldreq pc, [lr], #-2408 @ 0xfffff698 │ │ │ │ + strbeq r8, [pc], #-4004 @ 42708 <__cxa_atexit@plt+0x354d0> │ │ │ │ + ldreq r0, [pc], #-2408 @ 4270c <__cxa_atexit@plt+0x354d4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 42740 <__cxa_atexit@plt+0x35508> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -54591,15 +54591,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 42738 <__cxa_atexit@plt+0x35500> │ │ │ │ b 42750 <__cxa_atexit@plt+0x35518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [lr], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq r0, [pc], #-2344 @ 4274c <__cxa_atexit@plt+0x35514> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 42798 <__cxa_atexit@plt+0x35560> │ │ │ │ ldr r2, [pc, #200] @ 4282c <__cxa_atexit@plt+0x355f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -54611,15 +54611,15 @@ │ │ │ │ beq 42804 <__cxa_atexit@plt+0x355cc> │ │ │ │ ldr r2, [pc, #172] @ 42830 <__cxa_atexit@plt+0x355f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r3, [pc, #136] @ 42828 <__cxa_atexit@plt+0x355f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 42810 <__cxa_atexit@plt+0x355d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -54651,27 +54651,27 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq r7, [pc], #-3776 @ 4283c <__cxa_atexit@plt+0x35604> │ │ │ │ - strbeq r7, [pc], #-3768 @ 42840 <__cxa_atexit@plt+0x35608> │ │ │ │ - ldreq pc, [lr], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq r8, [pc], #-3760 @ 4283c <__cxa_atexit@plt+0x35604> │ │ │ │ + strbeq r8, [pc], #-3752 @ 42840 <__cxa_atexit@plt+0x35608> │ │ │ │ + ldreq r0, [pc], #-2096 @ 42844 <__cxa_atexit@plt+0x3560c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 42860 <__cxa_atexit@plt+0x35628> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq pc, [lr], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r0, [pc], #-2056 @ 4286c <__cxa_atexit@plt+0x35634> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ mvn r3, r3 │ │ │ │ tst r3, #3 │ │ │ │ @@ -54713,17 +54713,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [pc], #-3532 @ 42934 <__cxa_atexit@plt+0x356fc> │ │ │ │ - strbeq r7, [pc], #-3524 @ 42938 <__cxa_atexit@plt+0x35700> │ │ │ │ - ldreq pc, [lr], #-1832 @ 0xfffff8d8 │ │ │ │ + strbeq r8, [pc], #-3516 @ 42934 <__cxa_atexit@plt+0x356fc> │ │ │ │ + strbeq r8, [pc], #-3508 @ 42938 <__cxa_atexit@plt+0x35700> │ │ │ │ + ldreq r0, [pc], #-1832 @ 4293c <__cxa_atexit@plt+0x35704> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42998 <__cxa_atexit@plt+0x35760> │ │ │ │ @@ -54743,17 +54743,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b 42058 <__cxa_atexit@plt+0x34e20> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [pc], #-3364 @ 429ac <__cxa_atexit@plt+0x35774> │ │ │ │ - strbeq r7, [pc], #-3356 @ 429b0 <__cxa_atexit@plt+0x35778> │ │ │ │ - ldreq pc, [lr], #-1720 @ 0xfffff948 │ │ │ │ + strbeq r8, [pc], #-3348 @ 429ac <__cxa_atexit@plt+0x35774> │ │ │ │ + strbeq r8, [pc], #-3340 @ 429b0 <__cxa_atexit@plt+0x35778> │ │ │ │ + ldreq r0, [pc], #-1720 @ 429b4 <__cxa_atexit@plt+0x3577c> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42a38 <__cxa_atexit@plt+0x35800> │ │ │ │ @@ -54788,18 +54788,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 42a64 <__cxa_atexit@plt+0x3582c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [pc], #-3244 @ 42a60 <__cxa_atexit@plt+0x35828> │ │ │ │ - strbeq r7, [pc], #-3236 @ 42a64 <__cxa_atexit@plt+0x3582c> │ │ │ │ + strbeq r8, [pc], #-3228 @ 42a60 <__cxa_atexit@plt+0x35828> │ │ │ │ + strbeq r8, [pc], #-3220 @ 42a64 <__cxa_atexit@plt+0x3582c> │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - ldreq pc, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq r0, [pc], #-1568 @ 42a6c <__cxa_atexit@plt+0x35834> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42ac4 <__cxa_atexit@plt+0x3588c> │ │ │ │ @@ -54818,23 +54818,23 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [pc], #-3068 @ 42ad8 <__cxa_atexit@plt+0x358a0> │ │ │ │ - strbeq r7, [pc], #-3060 @ 42adc <__cxa_atexit@plt+0x358a4> │ │ │ │ - ldreq pc, [lr], #-1668 @ 0xfffff97c │ │ │ │ + strbeq r8, [pc], #-3052 @ 42ad8 <__cxa_atexit@plt+0x358a0> │ │ │ │ + strbeq r8, [pc], #-3044 @ 42adc <__cxa_atexit@plt+0x358a4> │ │ │ │ + ldreq r0, [pc], #-1668 @ 42ae0 <__cxa_atexit@plt+0x358a8> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1cc5f98 <__cxa_atexit@plt+0x1cb8d60> │ │ │ │ - ldreq pc, [lr], #-1616 @ 0xfffff9b0 │ │ │ │ + b 401604 <__cxa_atexit@plt+0x3f43cc> │ │ │ │ + ldreq r0, [pc], #-1616 @ 42af8 <__cxa_atexit@plt+0x358c0> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -54857,23 +54857,23 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 401464 <__cxa_atexit@plt+0x3f422c> │ │ │ │ + b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [pc], #-2664 @ 42b88 <__cxa_atexit@plt+0x35950> │ │ │ │ - strbeq r7, [pc], #-3092 @ 42b8c <__cxa_atexit@plt+0x35954> │ │ │ │ - strbeq r7, [pc], #-3040 @ 42b90 <__cxa_atexit@plt+0x35958> │ │ │ │ - ldreq pc, [lr], #-864 @ 0xfffffca0 │ │ │ │ + strbeq r8, [pc], #-2648 @ 42b88 <__cxa_atexit@plt+0x35950> │ │ │ │ + strbeq r8, [pc], #-3076 @ 42b8c <__cxa_atexit@plt+0x35954> │ │ │ │ + strbeq r8, [pc], #-3024 @ 42b90 <__cxa_atexit@plt+0x35958> │ │ │ │ + ldreq r0, [pc], #-864 @ 42b94 <__cxa_atexit@plt+0x3595c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 42be4 <__cxa_atexit@plt+0x359ac> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -54888,31 +54888,31 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 42bf0 <__cxa_atexit@plt+0x359b8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq pc, [lr], #-832 @ 0xfffffcc0 │ │ │ │ - strbeq r7, [pc], #-2524 @ 42bf4 <__cxa_atexit@plt+0x359bc> │ │ │ │ - ldreq pc, [lr], #-796 @ 0xfffffce4 │ │ │ │ - ldreq pc, [lr], #-760 @ 0xfffffd08 │ │ │ │ + ldreq r0, [pc], #-832 @ 42bf0 <__cxa_atexit@plt+0x359b8> │ │ │ │ + strbeq r8, [pc], #-2508 @ 42bf4 <__cxa_atexit@plt+0x359bc> │ │ │ │ + ldreq r0, [pc], #-796 @ 42bf8 <__cxa_atexit@plt+0x359c0> │ │ │ │ + ldreq r0, [pc], #-760 @ 42bfc <__cxa_atexit@plt+0x359c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 42c20 <__cxa_atexit@plt+0x359e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 42c24 <__cxa_atexit@plt+0x359ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [pc], #-3008 @ 42c2c <__cxa_atexit@plt+0x359f4> │ │ │ │ - ldreq pc, [lr], #-708 @ 0xfffffd3c │ │ │ │ + strbeq r8, [pc], #-2992 @ 42c2c <__cxa_atexit@plt+0x359f4> │ │ │ │ + ldreq r0, [pc], #-708 @ 42c30 <__cxa_atexit@plt+0x359f8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 42c84 <__cxa_atexit@plt+0x35a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 42c68 <__cxa_atexit@plt+0x35a30> │ │ │ │ @@ -54926,20 +54926,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 42c90 <__cxa_atexit@plt+0x35a58> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq pc, [lr], #-668 @ 0xfffffd64 │ │ │ │ - ldreq pc, [lr], #-656 @ 0xfffffd70 │ │ │ │ - ldreq pc, [lr], #-636 @ 0xfffffd84 │ │ │ │ - ldreq pc, [lr], #-600 @ 0xfffffda8 │ │ │ │ + ldreq r0, [pc], #-668 @ 42c90 <__cxa_atexit@plt+0x35a58> │ │ │ │ + ldreq r0, [pc], #-656 @ 42c94 <__cxa_atexit@plt+0x35a5c> │ │ │ │ + ldreq r0, [pc], #-636 @ 42c98 <__cxa_atexit@plt+0x35a60> │ │ │ │ + ldreq r0, [pc], #-600 @ 42c9c <__cxa_atexit@plt+0x35a64> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 42cc4 <__cxa_atexit@plt+0x35a8c> │ │ │ │ ldr r7, [pc, #40] @ 42cdc <__cxa_atexit@plt+0x35aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -54947,19 +54947,19 @@ │ │ │ │ ldr r0, [pc, #32] @ 42ce0 <__cxa_atexit@plt+0x35aa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 42cd8 <__cxa_atexit@plt+0x35aa0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq pc, [lr], #-552 @ 0xfffffdd8 │ │ │ │ - ldreq pc, [lr], #-576 @ 0xfffffdc0 │ │ │ │ - ldreq pc, [lr], #-564 @ 0xfffffdcc │ │ │ │ - ldreq pc, [lr], #-1176 @ 0xfffffb68 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq r0, [pc], #-552 @ 42ce0 <__cxa_atexit@plt+0x35aa8> │ │ │ │ + ldreq r0, [pc], #-576 @ 42ce4 <__cxa_atexit@plt+0x35aac> │ │ │ │ + ldreq r0, [pc], #-564 @ 42ce8 <__cxa_atexit@plt+0x35ab0> │ │ │ │ + ldreq r0, [pc], #-1176 @ 42cec <__cxa_atexit@plt+0x35ab4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42d20 <__cxa_atexit@plt+0x35ae8> │ │ │ │ ldr r3, [pc, #32] @ 42d28 <__cxa_atexit@plt+0x35af0> │ │ │ │ @@ -54969,16 +54969,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 42d2c <__cxa_atexit@plt+0x35af4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r7, [pc], #-2192 @ 42d34 <__cxa_atexit@plt+0x35afc> │ │ │ │ - ldreq pc, [lr], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r8, [pc], #-2176 @ 42d34 <__cxa_atexit@plt+0x35afc> │ │ │ │ + ldreq r0, [pc], #-1084 @ 42d38 <__cxa_atexit@plt+0x35b00> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42d7c <__cxa_atexit@plt+0x35b44> │ │ │ │ @@ -54988,54 +54988,54 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 42d90 <__cxa_atexit@plt+0x35b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [pc], #-2716 @ 42d98 <__cxa_atexit@plt+0x35b60> │ │ │ │ - ldreq pc, [lr], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r8, [pc], #-2700 @ 42d98 <__cxa_atexit@plt+0x35b60> │ │ │ │ + ldreq r0, [pc], #-956 @ 42d9c <__cxa_atexit@plt+0x35b64> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 42ddc <__cxa_atexit@plt+0x35ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 42dd4 <__cxa_atexit@plt+0x35b9c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 42de0 <__cxa_atexit@plt+0x35ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq pc, [lr], #-876 @ 0xfffffc94 │ │ │ │ + ldreq r0, [pc], #-876 @ 42dec <__cxa_atexit@plt+0x35bb4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 42e10 <__cxa_atexit@plt+0x35bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq pc, [lr], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq r0, [pc], #-828 @ 42e1c <__cxa_atexit@plt+0x35be4> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42e68 <__cxa_atexit@plt+0x35c30> │ │ │ │ @@ -55047,21 +55047,21 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [lr], #-692 @ 0xfffffd4c │ │ │ │ + ldreq r0, [pc], #-692 @ 42e84 <__cxa_atexit@plt+0x35c4c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 42ec8 <__cxa_atexit@plt+0x35c90> │ │ │ │ @@ -55071,28 +55071,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r3, [pc, #28] @ 42edc <__cxa_atexit@plt+0x35ca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40128c <__cxa_atexit@plt+0x3f4054> │ │ │ │ + b 40129c <__cxa_atexit@plt+0x3f4064> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strbeq r7, [pc], #-1800 @ 42ee4 <__cxa_atexit@plt+0x35cac> │ │ │ │ - ldreq pc, [lr], #-580 @ 0xfffffdbc │ │ │ │ + strbeq r8, [pc], #-1784 @ 42ee4 <__cxa_atexit@plt+0x35cac> │ │ │ │ + ldreq r0, [pc], #-580 @ 42ee8 <__cxa_atexit@plt+0x35cb0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401564 <__cxa_atexit@plt+0x3f432c> │ │ │ │ - ldreq pc, [lr], #-504 @ 0xfffffe08 │ │ │ │ + b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + ldreq r0, [pc], #-504 @ 42f00 <__cxa_atexit@plt+0x35cc8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42f40 <__cxa_atexit@plt+0x35d08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -55108,16 +55108,16 @@ │ │ │ │ b 42f90 <__cxa_atexit@plt+0x35d58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [pc], #-1660 @ 42f60 <__cxa_atexit@plt+0x35d28> │ │ │ │ - ldreq pc, [lr], #-400 @ 0xfffffe70 │ │ │ │ + strbeq r8, [pc], #-1644 @ 42f60 <__cxa_atexit@plt+0x35d28> │ │ │ │ + ldreq r0, [pc], #-400 @ 42f64 <__cxa_atexit@plt+0x35d2c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42f88 <__cxa_atexit@plt+0x35d50> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -55153,15 +55153,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #68] @ 4304c <__cxa_atexit@plt+0x35e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 43050 <__cxa_atexit@plt+0x35e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -55169,17 +55169,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbeq r7, [pc], #-2056 @ 43054 <__cxa_atexit@plt+0x35e1c> │ │ │ │ - strbeq r7, [pc], #-1416 @ 43058 <__cxa_atexit@plt+0x35e20> │ │ │ │ - ldreq pc, [lr], #-156 @ 0xffffff64 │ │ │ │ + strbeq r8, [pc], #-2040 @ 43054 <__cxa_atexit@plt+0x35e1c> │ │ │ │ + strbeq r8, [pc], #-1400 @ 43058 <__cxa_atexit@plt+0x35e20> │ │ │ │ + ldreq r0, [pc], #-156 @ 4305c <__cxa_atexit@plt+0x35e24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 430bc <__cxa_atexit@plt+0x35e84> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -55196,55 +55196,55 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 430e4 <__cxa_atexit@plt+0x35eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r7, [pc, #36] @ 430e8 <__cxa_atexit@plt+0x35eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r7, [pc], #-1884 @ 430ec <__cxa_atexit@plt+0x35eb4> │ │ │ │ - strbeq r7, [pc], #-1260 @ 430f0 <__cxa_atexit@plt+0x35eb8> │ │ │ │ - ldreq pc, [lr], #-4 │ │ │ │ + strbeq r8, [pc], #-1868 @ 430ec <__cxa_atexit@plt+0x35eb4> │ │ │ │ + strbeq r8, [pc], #-1244 @ 430f0 <__cxa_atexit@plt+0x35eb8> │ │ │ │ + ldreq r0, [pc], #-4 @ 430f4 <__cxa_atexit@plt+0x35ebc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 43120 <__cxa_atexit@plt+0x35ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 43124 <__cxa_atexit@plt+0x35eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [pc], #-1784 @ 4312c <__cxa_atexit@plt+0x35ef4> │ │ │ │ - ldreq lr, [lr], #-4040 @ 0xfffff038 │ │ │ │ + strbeq r8, [pc], #-1768 @ 4312c <__cxa_atexit@plt+0x35ef4> │ │ │ │ + ldreq pc, [lr], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 43150 <__cxa_atexit@plt+0x35f18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 43154 <__cxa_atexit@plt+0x35f1c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1c7717c <__cxa_atexit@plt+0x1c69f44> │ │ │ │ + b 1b0d9f8 <__cxa_atexit@plt+0x1b007c0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq lr, [lr], #-3564 @ 0xfffff214 │ │ │ │ - ldreq lr, [lr], #-3992 @ 0xfffff068 │ │ │ │ + ldreq pc, [lr], #-3564 @ 0xfffff214 │ │ │ │ + ldreq pc, [lr], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 431a0 <__cxa_atexit@plt+0x35f68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 431a4 <__cxa_atexit@plt+0x35f6c> │ │ │ │ @@ -55253,54 +55253,54 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 431a8 <__cxa_atexit@plt+0x35f70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 431ac <__cxa_atexit@plt+0x35f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 1c7cda0 <__cxa_atexit@plt+0x1c6fb68> │ │ │ │ + b 1b1361c <__cxa_atexit@plt+0x1b063e4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r7, [pc], #-1688 @ 431ac <__cxa_atexit@plt+0x35f74> │ │ │ │ - strbeq r7, [pc], #-1676 @ 431b0 <__cxa_atexit@plt+0x35f78> │ │ │ │ - strbeq r7, [pc], #-1668 @ 431b4 <__cxa_atexit@plt+0x35f7c> │ │ │ │ - ldreq lr, [lr], #-3904 @ 0xfffff0c0 │ │ │ │ + strbeq r8, [pc], #-1672 @ 431ac <__cxa_atexit@plt+0x35f74> │ │ │ │ + strbeq r8, [pc], #-1660 @ 431b0 <__cxa_atexit@plt+0x35f78> │ │ │ │ + strbeq r8, [pc], #-1652 @ 431b4 <__cxa_atexit@plt+0x35f7c> │ │ │ │ + ldreq pc, [lr], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 431dc <__cxa_atexit@plt+0x35fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 431e0 <__cxa_atexit@plt+0x35fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [pc], #-1616 @ 431e8 <__cxa_atexit@plt+0x35fb0> │ │ │ │ - ldreq lr, [lr], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r8, [pc], #-1600 @ 431e8 <__cxa_atexit@plt+0x35fb0> │ │ │ │ + ldreq pc, [lr], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4320c <__cxa_atexit@plt+0x35fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40156c <__cxa_atexit@plt+0x3f4334> │ │ │ │ + b 401614 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq lr, [lr], #-3808 @ 0xfffff120 │ │ │ │ + ldreq pc, [lr], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43234 <__cxa_atexit@plt+0x35ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq lr, [lr], #-3768 @ 0xfffff148 │ │ │ │ + ldreq pc, [lr], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 432bc <__cxa_atexit@plt+0x36084> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -55334,17 +55334,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 42f90 <__cxa_atexit@plt+0x35d58> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - strbeq r7, [pc], #-804 @ 432e8 <__cxa_atexit@plt+0x360b0> │ │ │ │ - strbeq r7, [pc], #-800 @ 432ec <__cxa_atexit@plt+0x360b4> │ │ │ │ - ldreq lr, [lr], #-3592 @ 0xfffff1f8 │ │ │ │ + strbeq r8, [pc], #-788 @ 432e8 <__cxa_atexit@plt+0x360b0> │ │ │ │ + strbeq r8, [pc], #-784 @ 432ec <__cxa_atexit@plt+0x360b4> │ │ │ │ + ldreq pc, [lr], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43358 <__cxa_atexit@plt+0x36120> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -55375,16 +55375,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - strbeq r7, [pc], #-632 @ 4338c <__cxa_atexit@plt+0x36154> │ │ │ │ - ldreq lr, [lr], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq r8, [pc], #-616 @ 4338c <__cxa_atexit@plt+0x36154> │ │ │ │ + ldreq pc, [lr], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 433c0 <__cxa_atexit@plt+0x36188> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -55392,16 +55392,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 434c8 <__cxa_atexit@plt+0x36290> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [pc], #-492 @ 433d0 <__cxa_atexit@plt+0x36198> │ │ │ │ - ldreq lr, [lr], #-3316 @ 0xfffff30c │ │ │ │ + strbeq r8, [pc], #-476 @ 433d0 <__cxa_atexit@plt+0x36198> │ │ │ │ + ldreq pc, [lr], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43418 <__cxa_atexit@plt+0x361e0> │ │ │ │ ldr r2, [pc, #52] @ 43420 <__cxa_atexit@plt+0x361e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -55411,56 +55411,56 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 43428 <__cxa_atexit@plt+0x361f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r7, [pc], #-420 @ 4342c <__cxa_atexit@plt+0x361f4> │ │ │ │ - strbeq r7, [pc], #-436 @ 43430 <__cxa_atexit@plt+0x361f8> │ │ │ │ - ldreq lr, [lr], #-3220 @ 0xfffff36c │ │ │ │ + strbeq r8, [pc], #-404 @ 4342c <__cxa_atexit@plt+0x361f4> │ │ │ │ + strbeq r8, [pc], #-420 @ 43430 <__cxa_atexit@plt+0x361f8> │ │ │ │ + ldreq pc, [lr], #-3220 @ 0xfffff36c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 43458 <__cxa_atexit@plt+0x36220> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 4345c <__cxa_atexit@plt+0x36224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [pc], #-356 @ 43464 <__cxa_atexit@plt+0x3622c> │ │ │ │ - ldreq lr, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ + strbeq r8, [pc], #-340 @ 43464 <__cxa_atexit@plt+0x3622c> │ │ │ │ + ldreq pc, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4348c <__cxa_atexit@plt+0x36254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 43490 <__cxa_atexit@plt+0x36258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [pc], #-320 @ 43498 <__cxa_atexit@plt+0x36260> │ │ │ │ + strbeq r8, [pc], #-304 @ 43498 <__cxa_atexit@plt+0x36260> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 434b4 <__cxa_atexit@plt+0x3627c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ - strbeq r7, [pc], #-268 @ 434bc <__cxa_atexit@plt+0x36284> │ │ │ │ - ldreq lr, [lr], #-3088 @ 0xfffff3f0 │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + strbeq r8, [pc], #-252 @ 434bc <__cxa_atexit@plt+0x36284> │ │ │ │ + ldreq pc, [lr], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4355c <__cxa_atexit@plt+0x36324> │ │ │ │ ldr r2, [pc, #136] @ 43564 <__cxa_atexit@plt+0x3632c> │ │ │ │ @@ -55485,79 +55485,79 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r2, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 40157c <__cxa_atexit@plt+0x3f4344> │ │ │ │ + b 401624 <__cxa_atexit@plt+0x3f43ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq lr, [lr], #-2664 @ 0xfffff598 │ │ │ │ - ldreq lr, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq pc, [lr], #-2664 @ 0xfffff598 │ │ │ │ + ldreq pc, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 435b0 <__cxa_atexit@plt+0x36378> │ │ │ │ ldr r3, [pc, #52] @ 435c4 <__cxa_atexit@plt+0x3638c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r1, [pc, #40] @ 435c8 <__cxa_atexit@plt+0x36390> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r1, #1 │ │ │ │ - b 40157c <__cxa_atexit@plt+0x3f4344> │ │ │ │ + b 401624 <__cxa_atexit@plt+0x3f43ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq lr, [lr], #-2540 @ 0xfffff614 │ │ │ │ - ldreq lr, [lr], #-2816 @ 0xfffff500 │ │ │ │ + ldreq pc, [lr], #-2540 @ 0xfffff614 │ │ │ │ + ldreq pc, [lr], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 435f8 <__cxa_atexit@plt+0x363c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 435fc <__cxa_atexit@plt+0x363c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [lr], #-2472 @ 0xfffff658 │ │ │ │ - ldreq lr, [lr], #-2764 @ 0xfffff534 │ │ │ │ + ldreq pc, [lr], #-2472 @ 0xfffff658 │ │ │ │ + ldreq pc, [lr], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 43638 <__cxa_atexit@plt+0x36400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ beq 4362c <__cxa_atexit@plt+0x363f4> │ │ │ │ mov r7, r8 │ │ │ │ b 43648 <__cxa_atexit@plt+0x36410> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq lr, [lr], #-2704 @ 0xfffff570 │ │ │ │ + ldreq pc, [lr], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4367c <__cxa_atexit@plt+0x36444> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -55589,40 +55589,40 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #56] @ 43704 <__cxa_atexit@plt+0x364cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40157c <__cxa_atexit@plt+0x3f4344> │ │ │ │ + b 401624 <__cxa_atexit@plt+0x3f43ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldreq lr, [lr], #-2240 @ 0xfffff740 │ │ │ │ + ldreq pc, [lr], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq lr, [lr], #-2496 @ 0xfffff640 │ │ │ │ + ldreq pc, [lr], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ bne 43744 <__cxa_atexit@plt+0x3650c> │ │ │ │ ldr r3, [pc, #164] @ 437d0 <__cxa_atexit@plt+0x36598> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #152] @ 437d4 <__cxa_atexit@plt+0x3659c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r7, [pc, #120] @ 437c4 <__cxa_atexit@plt+0x3658c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -55639,79 +55639,79 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #56] @ 437cc <__cxa_atexit@plt+0x36594> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40157c <__cxa_atexit@plt+0x3f4344> │ │ │ │ + b 401624 <__cxa_atexit@plt+0x3f43ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldreq lr, [lr], #-2040 @ 0xfffff808 │ │ │ │ + ldreq pc, [lr], #-2040 @ 0xfffff808 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r6, [pc], #-3716 @ 437dc <__cxa_atexit@plt+0x365a4> │ │ │ │ - ldreq lr, [lr], #-2292 @ 0xfffff70c │ │ │ │ + strbeq r7, [pc], #-3700 @ 437dc <__cxa_atexit@plt+0x365a4> │ │ │ │ + ldreq pc, [lr], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 43804 <__cxa_atexit@plt+0x365cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 43808 <__cxa_atexit@plt+0x365d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [pc], #-3512 @ 43810 <__cxa_atexit@plt+0x365d8> │ │ │ │ - ldreq lr, [lr], #-2240 @ 0xfffff740 │ │ │ │ + strbeq r7, [pc], #-3496 @ 43810 <__cxa_atexit@plt+0x365d8> │ │ │ │ + ldreq pc, [lr], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 43838 <__cxa_atexit@plt+0x36600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 4383c <__cxa_atexit@plt+0x36604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [pc], #-3476 @ 43844 <__cxa_atexit@plt+0x3660c> │ │ │ │ - ldreq lr, [lr], #-2188 @ 0xfffff774 │ │ │ │ + strbeq r7, [pc], #-3460 @ 43844 <__cxa_atexit@plt+0x3660c> │ │ │ │ + ldreq pc, [lr], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4386c <__cxa_atexit@plt+0x36634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 43870 <__cxa_atexit@plt+0x36638> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [pc], #-3408 @ 43878 <__cxa_atexit@plt+0x36640> │ │ │ │ - ldreq lr, [lr], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r7, [pc], #-3392 @ 43878 <__cxa_atexit@plt+0x36640> │ │ │ │ + ldreq pc, [lr], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4389c <__cxa_atexit@plt+0x36664> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 438a0 <__cxa_atexit@plt+0x36668> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 1c7717c <__cxa_atexit@plt+0x1c69f44> │ │ │ │ + b 1b0d9f8 <__cxa_atexit@plt+0x1b007c0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq lr, [lr], #-1660 @ 0xfffff984 │ │ │ │ - ldreq lr, [lr], #-2088 @ 0xfffff7d8 │ │ │ │ + ldreq pc, [lr], #-1660 @ 0xfffff984 │ │ │ │ + ldreq pc, [lr], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 438ec <__cxa_atexit@plt+0x366b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 438f0 <__cxa_atexit@plt+0x366b8> │ │ │ │ @@ -55720,54 +55720,54 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 438f4 <__cxa_atexit@plt+0x366bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 438f8 <__cxa_atexit@plt+0x366c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 1c7cda0 <__cxa_atexit@plt+0x1c6fb68> │ │ │ │ + b 1b1361c <__cxa_atexit@plt+0x1b063e4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r6, [pc], #-3916 @ 438f8 <__cxa_atexit@plt+0x366c0> │ │ │ │ - strbeq r6, [pc], #-3904 @ 438fc <__cxa_atexit@plt+0x366c4> │ │ │ │ - strbeq r6, [pc], #-3896 @ 43900 <__cxa_atexit@plt+0x366c8> │ │ │ │ - ldreq lr, [lr], #-2000 @ 0xfffff830 │ │ │ │ + strbeq r7, [pc], #-3900 @ 438f8 <__cxa_atexit@plt+0x366c0> │ │ │ │ + strbeq r7, [pc], #-3888 @ 438fc <__cxa_atexit@plt+0x366c4> │ │ │ │ + strbeq r7, [pc], #-3880 @ 43900 <__cxa_atexit@plt+0x366c8> │ │ │ │ + ldreq pc, [lr], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 43928 <__cxa_atexit@plt+0x366f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 4392c <__cxa_atexit@plt+0x366f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [pc], #-3844 @ 43934 <__cxa_atexit@plt+0x366fc> │ │ │ │ - ldreq lr, [lr], #-1948 @ 0xfffff864 │ │ │ │ + strbeq r7, [pc], #-3828 @ 43934 <__cxa_atexit@plt+0x366fc> │ │ │ │ + ldreq pc, [lr], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 43958 <__cxa_atexit@plt+0x36720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40156c <__cxa_atexit@plt+0x3f4334> │ │ │ │ + b 401614 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq lr, [lr], #-1904 @ 0xfffff890 │ │ │ │ + ldreq pc, [lr], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43980 <__cxa_atexit@plt+0x36748> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq lr, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq pc, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43a1c <__cxa_atexit@plt+0x367e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ @@ -55821,34 +55821,34 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #72] @ 43ab4 <__cxa_atexit@plt+0x3687c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40157c <__cxa_atexit@plt+0x3f4344> │ │ │ │ + b 401624 <__cxa_atexit@plt+0x3f43ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - ldreq lr, [lr], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq pc, [lr], #-1312 @ 0xfffffae0 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - strbeq r6, [pc], #-3048 @ 43ac8 <__cxa_atexit@plt+0x36890> │ │ │ │ - strbeq r6, [pc], #-3036 @ 43acc <__cxa_atexit@plt+0x36894> │ │ │ │ - ldreq lr, [lr], #-1592 @ 0xfffff9c8 │ │ │ │ + strbeq r7, [pc], #-3032 @ 43ac8 <__cxa_atexit@plt+0x36890> │ │ │ │ + strbeq r7, [pc], #-3020 @ 43acc <__cxa_atexit@plt+0x36894> │ │ │ │ + ldreq pc, [lr], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 43b70 <__cxa_atexit@plt+0x36938> │ │ │ │ @@ -55881,39 +55881,39 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ str ip, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ mov r6, r3 │ │ │ │ b 43b80 <__cxa_atexit@plt+0x36948> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r6, [pc], #-2704 @ 43b98 <__cxa_atexit@plt+0x36960> │ │ │ │ + strbeq r7, [pc], #-2688 @ 43b98 <__cxa_atexit@plt+0x36960> │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - strbeq r6, [pc], #-2668 @ 43ba4 <__cxa_atexit@plt+0x3696c> │ │ │ │ - strbeq r6, [pc], #-2660 @ 43ba8 <__cxa_atexit@plt+0x36970> │ │ │ │ - ldreq lr, [lr], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r7, [pc], #-2652 @ 43ba4 <__cxa_atexit@plt+0x3696c> │ │ │ │ + strbeq r7, [pc], #-2644 @ 43ba8 <__cxa_atexit@plt+0x36970> │ │ │ │ + ldreq pc, [lr], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 43bc8 <__cxa_atexit@plt+0x36990> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ b 434c8 <__cxa_atexit@plt+0x36290> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq lr, [lr], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq pc, [lr], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43c10 <__cxa_atexit@plt+0x369d8> │ │ │ │ ldr r7, [pc, #52] @ 43c24 <__cxa_atexit@plt+0x369ec> │ │ │ │ @@ -55928,16 +55928,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 43c28 <__cxa_atexit@plt+0x369f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea80 │ │ │ │ - ldreq lr, [lr], #-1132 @ 0xfffffb94 │ │ │ │ - ldreq lr, [lr], #-936 @ 0xfffffc58 │ │ │ │ + ldreq pc, [lr], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq pc, [lr], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43cc8 <__cxa_atexit@plt+0x36a90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -55980,20 +55980,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 43d08 <__cxa_atexit@plt+0x36ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [pc], #-2364 @ 43d00 <__cxa_atexit@plt+0x36ac8> │ │ │ │ - strbeq r6, [pc], #-2372 @ 43d04 <__cxa_atexit@plt+0x36acc> │ │ │ │ - strbeq r6, [pc], #-2352 @ 43d08 <__cxa_atexit@plt+0x36ad0> │ │ │ │ + strbeq r7, [pc], #-2348 @ 43d00 <__cxa_atexit@plt+0x36ac8> │ │ │ │ + strbeq r7, [pc], #-2356 @ 43d04 <__cxa_atexit@plt+0x36acc> │ │ │ │ + strbeq r7, [pc], #-2336 @ 43d08 <__cxa_atexit@plt+0x36ad0> │ │ │ │ @ instruction: 0xffffcb48 │ │ │ │ - ldreq lr, [lr], #-752 @ 0xfffffd10 │ │ │ │ - ldreq lr, [lr], #-916 @ 0xfffffc6c │ │ │ │ + ldreq pc, [lr], #-752 @ 0xfffffd10 │ │ │ │ + ldreq pc, [lr], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43d50 <__cxa_atexit@plt+0x36b18> │ │ │ │ ldr r3, [pc, #44] @ 43d58 <__cxa_atexit@plt+0x36b20> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -56001,21 +56001,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #24] @ 43d60 <__cxa_atexit@plt+0x36b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 1c7717c <__cxa_atexit@plt+0x1c69f44> │ │ │ │ + b 1b0d9f8 <__cxa_atexit@plt+0x1b007c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [lr], #-472 @ 0xfffffe28 │ │ │ │ - strbeq r6, [pc], #-2132 @ 43d68 <__cxa_atexit@plt+0x36b30> │ │ │ │ - ldreq lr, [lr], #-800 @ 0xfffffce0 │ │ │ │ + ldreq pc, [lr], #-472 @ 0xfffffe28 │ │ │ │ + strbeq r7, [pc], #-2116 @ 43d68 <__cxa_atexit@plt+0x36b30> │ │ │ │ + ldreq pc, [lr], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 43dac <__cxa_atexit@plt+0x36b74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 43db0 <__cxa_atexit@plt+0x36b78> │ │ │ │ @@ -56024,31 +56024,31 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 43db4 <__cxa_atexit@plt+0x36b7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 43db8 <__cxa_atexit@plt+0x36b80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 1c7cda0 <__cxa_atexit@plt+0x1c6fb68> │ │ │ │ + b 1b1361c <__cxa_atexit@plt+0x1b063e4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [pc], #-2700 @ 43db8 <__cxa_atexit@plt+0x36b80> │ │ │ │ - strbeq r6, [pc], #-2688 @ 43dbc <__cxa_atexit@plt+0x36b84> │ │ │ │ - strbeq r6, [pc], #-2680 @ 43dc0 <__cxa_atexit@plt+0x36b88> │ │ │ │ + strbeq r7, [pc], #-2684 @ 43db8 <__cxa_atexit@plt+0x36b80> │ │ │ │ + strbeq r7, [pc], #-2672 @ 43dbc <__cxa_atexit@plt+0x36b84> │ │ │ │ + strbeq r7, [pc], #-2664 @ 43dc0 <__cxa_atexit@plt+0x36b88> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 43de4 <__cxa_atexit@plt+0x36bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 43de8 <__cxa_atexit@plt+0x36bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [pc], #-2632 @ 43df0 <__cxa_atexit@plt+0x36bb8> │ │ │ │ + strbeq r7, [pc], #-2616 @ 43df0 <__cxa_atexit@plt+0x36bb8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #156] @ 43e9c <__cxa_atexit@plt+0x36c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -56078,24 +56078,24 @@ │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r3, [r2, #15] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ stm r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r7, [pc, #24] @ 43ea4 <__cxa_atexit@plt+0x36c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r6, [pc], #-2172 @ 43ea8 <__cxa_atexit@plt+0x36c70> │ │ │ │ - ldreq lr, [lr], #-144 @ 0xffffff70 │ │ │ │ + strbeq r7, [pc], #-2156 @ 43ea8 <__cxa_atexit@plt+0x36c70> │ │ │ │ + ldreq pc, [lr], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0xffffa63c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -56119,46 +56119,46 @@ │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r3, [r2, #15] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ stm r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ ldr r7, [pc, #20] @ 43f44 <__cxa_atexit@plt+0x36d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [pc], #-1996 @ 43f48 <__cxa_atexit@plt+0x36d10> │ │ │ │ - ldreq sp, [lr], #-4076 @ 0xfffff014 │ │ │ │ + strbeq r7, [pc], #-1980 @ 43f48 <__cxa_atexit@plt+0x36d10> │ │ │ │ + ldreq lr, [lr], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xffffa598 │ │ │ │ - ldreq lr, [lr], #-324 @ 0xfffffebc │ │ │ │ + ldreq pc, [lr], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43f8c <__cxa_atexit@plt+0x36d54> │ │ │ │ ldr r3, [pc, #40] @ 43f94 <__cxa_atexit@plt+0x36d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 43f98 <__cxa_atexit@plt+0x36d60> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #24] @ 43f9c <__cxa_atexit@plt+0x36d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 1c7717c <__cxa_atexit@plt+0x1c69f44> │ │ │ │ + b 1b0d9f8 <__cxa_atexit@plt+0x1b007c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sp, [lr], #-4012 @ 0xfffff054 │ │ │ │ - strbeq r6, [pc], #-1560 @ 43fa4 <__cxa_atexit@plt+0x36d6c> │ │ │ │ - ldreq lr, [lr], #-228 @ 0xffffff1c │ │ │ │ + ldreq lr, [lr], #-4012 @ 0xfffff054 │ │ │ │ + strbeq r7, [pc], #-1544 @ 43fa4 <__cxa_atexit@plt+0x36d6c> │ │ │ │ + ldreq pc, [lr], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 43fe8 <__cxa_atexit@plt+0x36db0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 43fec <__cxa_atexit@plt+0x36db4> │ │ │ │ @@ -56167,29 +56167,29 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 43ff0 <__cxa_atexit@plt+0x36db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 43ff4 <__cxa_atexit@plt+0x36dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 1c7cda0 <__cxa_atexit@plt+0x1c6fb68> │ │ │ │ + b 1b1361c <__cxa_atexit@plt+0x1b063e4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [pc], #-2128 @ 43ff4 <__cxa_atexit@plt+0x36dbc> │ │ │ │ - strbeq r6, [pc], #-2116 @ 43ff8 <__cxa_atexit@plt+0x36dc0> │ │ │ │ - strbeq r6, [pc], #-2108 @ 43ffc <__cxa_atexit@plt+0x36dc4> │ │ │ │ + strbeq r7, [pc], #-2112 @ 43ff4 <__cxa_atexit@plt+0x36dbc> │ │ │ │ + strbeq r7, [pc], #-2100 @ 43ff8 <__cxa_atexit@plt+0x36dc0> │ │ │ │ + strbeq r7, [pc], #-2092 @ 43ffc <__cxa_atexit@plt+0x36dc4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44018 <__cxa_atexit@plt+0x36de0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ - strbeq r6, [pc], #-2072 @ 44020 <__cxa_atexit@plt+0x36de8> │ │ │ │ - ldreq lr, [lr], #-112 @ 0xffffff90 │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ + strbeq r7, [pc], #-2056 @ 44020 <__cxa_atexit@plt+0x36de8> │ │ │ │ + ldreq pc, [lr], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 440b4 <__cxa_atexit@plt+0x36e7c> │ │ │ │ @@ -56211,32 +56211,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 440d4 <__cxa_atexit@plt+0x36e9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - ldreq sp, [lr], #-4024 @ 0xfffff048 │ │ │ │ + ldreq lr, [lr], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 4412c <__cxa_atexit@plt+0x36ef4> │ │ │ │ @@ -56248,24 +56248,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldreq sp, [lr], #-3940 @ 0xfffff09c │ │ │ │ + ldreq lr, [lr], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 441c4 <__cxa_atexit@plt+0x36f8c> │ │ │ │ @@ -56286,26 +56286,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ mov r6, r3 │ │ │ │ b 441d4 <__cxa_atexit@plt+0x36f9c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - strbeq r6, [pc], #-1040 @ 441ec <__cxa_atexit@plt+0x36fb4> │ │ │ │ + strbeq r7, [pc], #-1024 @ 441ec <__cxa_atexit@plt+0x36fb4> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - ldreq sp, [lr], #-3876 @ 0xfffff0dc │ │ │ │ + ldreq lr, [lr], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4425c <__cxa_atexit@plt+0x37024> │ │ │ │ ldr lr, [pc, #88] @ 44264 <__cxa_atexit@plt+0x3702c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -56328,16 +56328,16 @@ │ │ │ │ b 44278 <__cxa_atexit@plt+0x37040> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r6, [pc], #-880 @ 44270 <__cxa_atexit@plt+0x37038> │ │ │ │ - ldreq sp, [lr], #-3748 @ 0xfffff15c │ │ │ │ + strbeq r7, [pc], #-864 @ 44270 <__cxa_atexit@plt+0x37038> │ │ │ │ + ldreq lr, [lr], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4435c <__cxa_atexit@plt+0x37124> │ │ │ │ @@ -56395,16 +56395,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r6, [pc], #-1280 @ 4437c <__cxa_atexit@plt+0x37144> │ │ │ │ - ldreq sp, [lr], #-3384 @ 0xfffff2c8 │ │ │ │ + strbeq r7, [pc], #-1264 @ 4437c <__cxa_atexit@plt+0x37144> │ │ │ │ + ldreq lr, [lr], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 44394 <__cxa_atexit@plt+0x3715c> │ │ │ │ mov fp, r7 │ │ │ │ @@ -56429,15 +56429,15 @@ │ │ │ │ beq 443f0 <__cxa_atexit@plt+0x371b8> │ │ │ │ b 44408 <__cxa_atexit@plt+0x371d0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sp, [lr], #-3252 @ 0xfffff34c │ │ │ │ + ldreq lr, [lr], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 444d4 <__cxa_atexit@plt+0x3729c> │ │ │ │ @@ -56488,16 +56488,16 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - strbeq r6, [pc], #-896 @ 444f0 <__cxa_atexit@plt+0x372b8> │ │ │ │ - ldreq sp, [lr], #-3012 @ 0xfffff43c │ │ │ │ + strbeq r7, [pc], #-880 @ 444f0 <__cxa_atexit@plt+0x372b8> │ │ │ │ + ldreq lr, [lr], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 44394 <__cxa_atexit@plt+0x3715c> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ @@ -56506,22 +56506,22 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44534 <__cxa_atexit@plt+0x372fc> │ │ │ │ ldr r3, [pc, #28] @ 44544 <__cxa_atexit@plt+0x3730c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ + b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ ldr r7, [pc, #12] @ 44548 <__cxa_atexit@plt+0x37310> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [lr], #-3184 @ 0xfffff390 │ │ │ │ - ldreq sp, [lr], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq lr, [lr], #-3184 @ 0xfffff390 │ │ │ │ + ldreq lr, [lr], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 445a4 <__cxa_atexit@plt+0x3736c> │ │ │ │ @@ -56534,22 +56534,22 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, lr, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe77c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq sp, [lr], #-2412 @ 0xfffff694 │ │ │ │ - ldreq sp, [lr], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq lr, [lr], #-2412 @ 0xfffff694 │ │ │ │ + ldreq lr, [lr], #-2900 @ 0xfffff4ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 44614 <__cxa_atexit@plt+0x373dc> │ │ │ │ @@ -56567,40 +56567,40 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - ldreq sp, [lr], #-2940 @ 0xfffff484 │ │ │ │ + ldreq lr, [lr], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44654 <__cxa_atexit@plt+0x3741c> │ │ │ │ ldr r3, [pc, #28] @ 44664 <__cxa_atexit@plt+0x3742c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 40149c <__cxa_atexit@plt+0x3f4264> │ │ │ │ + b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ ldr r7, [pc, #12] @ 44668 <__cxa_atexit@plt+0x37430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldreq sp, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq lr, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 44684 <__cxa_atexit@plt+0x3744c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq sp, [lr], #-3036 @ 0xfffff424 │ │ │ │ - ldreq sp, [lr], #-3072 @ 0xfffff400 │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq lr, [lr], #-3036 @ 0xfffff424 │ │ │ │ + ldreq lr, [lr], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 446ec <__cxa_atexit@plt+0x374b4> │ │ │ │ ldr r3, [pc, #80] @ 446fc <__cxa_atexit@plt+0x374c4> │ │ │ │ @@ -56612,95 +56612,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 44700 <__cxa_atexit@plt+0x374c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44704 <__cxa_atexit@plt+0x374cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr], #-2996 @ 0xfffff44c │ │ │ │ - ldreq sp, [lr], #-2948 @ 0xfffff47c │ │ │ │ + ldreq lr, [lr], #-2996 @ 0xfffff44c │ │ │ │ + ldreq lr, [lr], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4472c <__cxa_atexit@plt+0x374f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq sp, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq lr, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 44758 <__cxa_atexit@plt+0x37520> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 4475c <__cxa_atexit@plt+0x37524> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [pc], #-100 @ 44764 <__cxa_atexit@plt+0x3752c> │ │ │ │ - ldreq sp, [lr], #-2840 @ 0xfffff4e8 │ │ │ │ + strbeq r7, [pc], #-84 @ 44764 <__cxa_atexit@plt+0x3752c> │ │ │ │ + ldreq lr, [lr], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 44788 <__cxa_atexit@plt+0x37550> │ │ │ │ ldr r7, [pc, #20] @ 44794 <__cxa_atexit@plt+0x3755c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq sp, [lr], #-2816 @ 0xfffff500 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq lr, [lr], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 447c0 <__cxa_atexit@plt+0x37588> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 447c4 <__cxa_atexit@plt+0x3758c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-2756 @ 0xfffff53c │ │ │ │ - ldreq sp, [lr], #-2804 @ 0xfffff50c │ │ │ │ - ldreq sp, [lr], #-2780 @ 0xfffff524 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-2756 @ 0xfffff53c │ │ │ │ + ldreq lr, [lr], #-2804 @ 0xfffff50c │ │ │ │ + ldreq lr, [lr], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 447f4 <__cxa_atexit@plt+0x375bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 447f8 <__cxa_atexit@plt+0x375c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-2704 @ 0xfffff570 │ │ │ │ - ldreq sp, [lr], #-2752 @ 0xfffff540 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-2704 @ 0xfffff570 │ │ │ │ + ldreq lr, [lr], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 44814 <__cxa_atexit@plt+0x375dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq sp, [lr], #-2744 @ 0xfffff548 │ │ │ │ - ldreq sp, [lr], #-2780 @ 0xfffff524 │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq lr, [lr], #-2744 @ 0xfffff548 │ │ │ │ + ldreq lr, [lr], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4487c <__cxa_atexit@plt+0x37644> │ │ │ │ ldr r3, [pc, #80] @ 4488c <__cxa_atexit@plt+0x37654> │ │ │ │ @@ -56712,95 +56712,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 44890 <__cxa_atexit@plt+0x37658> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44894 <__cxa_atexit@plt+0x3765c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr], #-2704 @ 0xfffff570 │ │ │ │ - ldreq sp, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ + ldreq lr, [lr], #-2704 @ 0xfffff570 │ │ │ │ + ldreq lr, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 448bc <__cxa_atexit@plt+0x37684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq sp, [lr], #-2616 @ 0xfffff5c8 │ │ │ │ + ldreq lr, [lr], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 448e8 <__cxa_atexit@plt+0x376b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 448ec <__cxa_atexit@plt+0x376b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [pc], #-3796 @ 448f4 <__cxa_atexit@plt+0x376bc> │ │ │ │ - ldreq sp, [lr], #-2548 @ 0xfffff60c │ │ │ │ + strbeq r6, [pc], #-3780 @ 448f4 <__cxa_atexit@plt+0x376bc> │ │ │ │ + ldreq lr, [lr], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 44918 <__cxa_atexit@plt+0x376e0> │ │ │ │ ldr r7, [pc, #20] @ 44924 <__cxa_atexit@plt+0x376ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq sp, [lr], #-2524 @ 0xfffff624 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq lr, [lr], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 44950 <__cxa_atexit@plt+0x37718> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44954 <__cxa_atexit@plt+0x3771c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-2464 @ 0xfffff660 │ │ │ │ - ldreq sp, [lr], #-2512 @ 0xfffff630 │ │ │ │ - ldreq sp, [lr], #-2488 @ 0xfffff648 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-2464 @ 0xfffff660 │ │ │ │ + ldreq lr, [lr], #-2512 @ 0xfffff630 │ │ │ │ + ldreq lr, [lr], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 44984 <__cxa_atexit@plt+0x3774c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44988 <__cxa_atexit@plt+0x37750> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-2412 @ 0xfffff694 │ │ │ │ - ldreq sp, [lr], #-2460 @ 0xfffff664 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-2412 @ 0xfffff694 │ │ │ │ + ldreq lr, [lr], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 449a4 <__cxa_atexit@plt+0x3776c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq sp, [lr], #-2452 @ 0xfffff66c │ │ │ │ - ldreq sp, [lr], #-2488 @ 0xfffff648 │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq lr, [lr], #-2452 @ 0xfffff66c │ │ │ │ + ldreq lr, [lr], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44a0c <__cxa_atexit@plt+0x377d4> │ │ │ │ ldr r3, [pc, #80] @ 44a1c <__cxa_atexit@plt+0x377e4> │ │ │ │ @@ -56812,95 +56812,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 44a20 <__cxa_atexit@plt+0x377e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44a24 <__cxa_atexit@plt+0x377ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr], #-2412 @ 0xfffff694 │ │ │ │ - ldreq sp, [lr], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq lr, [lr], #-2412 @ 0xfffff694 │ │ │ │ + ldreq lr, [lr], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44a4c <__cxa_atexit@plt+0x37814> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq sp, [lr], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq lr, [lr], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 44a78 <__cxa_atexit@plt+0x37840> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 44a7c <__cxa_atexit@plt+0x37844> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [pc], #-3396 @ 44a84 <__cxa_atexit@plt+0x3784c> │ │ │ │ - ldreq sp, [lr], #-2256 @ 0xfffff730 │ │ │ │ + strbeq r6, [pc], #-3380 @ 44a84 <__cxa_atexit@plt+0x3784c> │ │ │ │ + ldreq lr, [lr], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 44aa8 <__cxa_atexit@plt+0x37870> │ │ │ │ ldr r7, [pc, #20] @ 44ab4 <__cxa_atexit@plt+0x3787c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq sp, [lr], #-2232 @ 0xfffff748 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq lr, [lr], #-2232 @ 0xfffff748 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 44ae0 <__cxa_atexit@plt+0x378a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44ae4 <__cxa_atexit@plt+0x378ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-2172 @ 0xfffff784 │ │ │ │ - ldreq sp, [lr], #-2220 @ 0xfffff754 │ │ │ │ - ldreq sp, [lr], #-2196 @ 0xfffff76c │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-2172 @ 0xfffff784 │ │ │ │ + ldreq lr, [lr], #-2220 @ 0xfffff754 │ │ │ │ + ldreq lr, [lr], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 44b14 <__cxa_atexit@plt+0x378dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44b18 <__cxa_atexit@plt+0x378e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-2120 @ 0xfffff7b8 │ │ │ │ - ldreq sp, [lr], #-2168 @ 0xfffff788 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq lr, [lr], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 44b34 <__cxa_atexit@plt+0x378fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq sp, [lr], #-2160 @ 0xfffff790 │ │ │ │ - ldreq sp, [lr], #-2196 @ 0xfffff76c │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq lr, [lr], #-2160 @ 0xfffff790 │ │ │ │ + ldreq lr, [lr], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44b9c <__cxa_atexit@plt+0x37964> │ │ │ │ ldr r3, [pc, #80] @ 44bac <__cxa_atexit@plt+0x37974> │ │ │ │ @@ -56912,95 +56912,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 44bb0 <__cxa_atexit@plt+0x37978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44bb4 <__cxa_atexit@plt+0x3797c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr], #-2120 @ 0xfffff7b8 │ │ │ │ - ldreq sp, [lr], #-2072 @ 0xfffff7e8 │ │ │ │ + ldreq lr, [lr], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq lr, [lr], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44bdc <__cxa_atexit@plt+0x379a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq sp, [lr], #-2032 @ 0xfffff810 │ │ │ │ + ldreq lr, [lr], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 44c08 <__cxa_atexit@plt+0x379d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 44c0c <__cxa_atexit@plt+0x379d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [pc], #-2996 @ 44c14 <__cxa_atexit@plt+0x379dc> │ │ │ │ - ldreq sp, [lr], #-1964 @ 0xfffff854 │ │ │ │ + strbeq r6, [pc], #-2980 @ 44c14 <__cxa_atexit@plt+0x379dc> │ │ │ │ + ldreq lr, [lr], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 44c38 <__cxa_atexit@plt+0x37a00> │ │ │ │ ldr r7, [pc, #20] @ 44c44 <__cxa_atexit@plt+0x37a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq sp, [lr], #-1940 @ 0xfffff86c │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq lr, [lr], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 44c70 <__cxa_atexit@plt+0x37a38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44c74 <__cxa_atexit@plt+0x37a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-1880 @ 0xfffff8a8 │ │ │ │ - ldreq sp, [lr], #-1928 @ 0xfffff878 │ │ │ │ - ldreq sp, [lr], #-1904 @ 0xfffff890 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq lr, [lr], #-1928 @ 0xfffff878 │ │ │ │ + ldreq lr, [lr], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 44ca4 <__cxa_atexit@plt+0x37a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44ca8 <__cxa_atexit@plt+0x37a70> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq sp, [lr], #-1876 @ 0xfffff8ac │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq lr, [lr], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 44cc4 <__cxa_atexit@plt+0x37a8c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq sp, [lr], #-1868 @ 0xfffff8b4 │ │ │ │ - ldreq sp, [lr], #-1904 @ 0xfffff890 │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq lr, [lr], #-1868 @ 0xfffff8b4 │ │ │ │ + ldreq lr, [lr], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44d2c <__cxa_atexit@plt+0x37af4> │ │ │ │ ldr r3, [pc, #80] @ 44d3c <__cxa_atexit@plt+0x37b04> │ │ │ │ @@ -57012,95 +57012,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 44d40 <__cxa_atexit@plt+0x37b08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44d44 <__cxa_atexit@plt+0x37b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq sp, [lr], #-1780 @ 0xfffff90c │ │ │ │ + ldreq lr, [lr], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq lr, [lr], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44d6c <__cxa_atexit@plt+0x37b34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq sp, [lr], #-1740 @ 0xfffff934 │ │ │ │ + ldreq lr, [lr], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 44d98 <__cxa_atexit@plt+0x37b60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 44d9c <__cxa_atexit@plt+0x37b64> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [pc], #-2596 @ 44da4 <__cxa_atexit@plt+0x37b6c> │ │ │ │ - ldreq sp, [lr], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r6, [pc], #-2580 @ 44da4 <__cxa_atexit@plt+0x37b6c> │ │ │ │ + ldreq lr, [lr], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 44dc8 <__cxa_atexit@plt+0x37b90> │ │ │ │ ldr r7, [pc, #20] @ 44dd4 <__cxa_atexit@plt+0x37b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq sp, [lr], #-1648 @ 0xfffff990 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq lr, [lr], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 44e00 <__cxa_atexit@plt+0x37bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44e04 <__cxa_atexit@plt+0x37bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-1588 @ 0xfffff9cc │ │ │ │ - ldreq sp, [lr], #-1636 @ 0xfffff99c │ │ │ │ - ldreq sp, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-1588 @ 0xfffff9cc │ │ │ │ + ldreq lr, [lr], #-1636 @ 0xfffff99c │ │ │ │ + ldreq lr, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 44e34 <__cxa_atexit@plt+0x37bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44e38 <__cxa_atexit@plt+0x37c00> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-1536 @ 0xfffffa00 │ │ │ │ - ldreq sp, [lr], #-1584 @ 0xfffff9d0 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq lr, [lr], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 44e54 <__cxa_atexit@plt+0x37c1c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq sp, [lr], #-1576 @ 0xfffff9d8 │ │ │ │ - ldreq sp, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq lr, [lr], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq lr, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44ebc <__cxa_atexit@plt+0x37c84> │ │ │ │ ldr r3, [pc, #80] @ 44ecc <__cxa_atexit@plt+0x37c94> │ │ │ │ @@ -57112,88 +57112,88 @@ │ │ │ │ ldr r7, [pc, #60] @ 44ed0 <__cxa_atexit@plt+0x37c98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44ed4 <__cxa_atexit@plt+0x37c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr], #-1536 @ 0xfffffa00 │ │ │ │ - ldreq sp, [lr], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq lr, [lr], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq lr, [lr], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44efc <__cxa_atexit@plt+0x37cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq sp, [lr], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq lr, [lr], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 44f28 <__cxa_atexit@plt+0x37cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 44f2c <__cxa_atexit@plt+0x37cf4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [pc], #-2196 @ 44f34 <__cxa_atexit@plt+0x37cfc> │ │ │ │ - ldreq sp, [lr], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r6, [pc], #-2180 @ 44f34 <__cxa_atexit@plt+0x37cfc> │ │ │ │ + ldreq lr, [lr], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 44f58 <__cxa_atexit@plt+0x37d20> │ │ │ │ ldr r7, [pc, #20] @ 44f64 <__cxa_atexit@plt+0x37d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq sp, [lr], #-1356 @ 0xfffffab4 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq lr, [lr], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 44f90 <__cxa_atexit@plt+0x37d58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44f94 <__cxa_atexit@plt+0x37d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq sp, [lr], #-1344 @ 0xfffffac0 │ │ │ │ - ldreq sp, [lr], #-1320 @ 0xfffffad8 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq lr, [lr], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq lr, [lr], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 44fc4 <__cxa_atexit@plt+0x37d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 44fc8 <__cxa_atexit@plt+0x37d90> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq sp, [lr], #-1244 @ 0xfffffb24 │ │ │ │ - ldreq sp, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ - ldreq sp, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq lr, [lr], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq lr, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ + ldreq lr, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 45024 <__cxa_atexit@plt+0x37dec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -57204,22 +57204,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 45030 <__cxa_atexit@plt+0x37df8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ + b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr], #-1504 @ 0xfffffa20 │ │ │ │ - strbeq r5, [pc], #-1416 @ 45038 <__cxa_atexit@plt+0x37e00> │ │ │ │ - ldreq sp, [lr], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq lr, [lr], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq r6, [pc], #-1400 @ 45038 <__cxa_atexit@plt+0x37e00> │ │ │ │ + ldreq lr, [lr], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 450d8 <__cxa_atexit@plt+0x37ea0> │ │ │ │ ldr r1, [pc, #140] @ 450e4 <__cxa_atexit@plt+0x37eac> │ │ │ │ @@ -57256,17 +57256,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r5, [pc], #-1324 @ 450f0 <__cxa_atexit@plt+0x37eb8> │ │ │ │ + strbeq r6, [pc], #-1308 @ 450f0 <__cxa_atexit@plt+0x37eb8> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq sp, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ + ldreq lr, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 45130 <__cxa_atexit@plt+0x37ef8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -57282,15 +57282,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sp, [lr], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq lr, [lr], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ bne 4518c <__cxa_atexit@plt+0x37f54> │ │ │ │ ldr r2, [pc, #132] @ 451f8 <__cxa_atexit@plt+0x37fc0> │ │ │ │ @@ -57323,17 +57323,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 452b4 <__cxa_atexit@plt+0x3807c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq sp, [lr], #-1072 @ 0xfffffbd0 │ │ │ │ + ldreq lr, [lr], #-1072 @ 0xfffffbd0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq sp, [lr], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq lr, [lr], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 45244 <__cxa_atexit@plt+0x3800c> │ │ │ │ ldr r3, [pc, #80] @ 4526c <__cxa_atexit@plt+0x38034> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -57354,31 +57354,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45270 <__cxa_atexit@plt+0x38038> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 452b4 <__cxa_atexit@plt+0x3807c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq sp, [lr], #-932 @ 0xfffffc5c │ │ │ │ - ldreq sp, [lr], #-904 @ 0xfffffc78 │ │ │ │ + ldreq lr, [lr], #-932 @ 0xfffffc5c │ │ │ │ + ldreq lr, [lr], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 452a4 <__cxa_atexit@plt+0x3806c> │ │ │ │ ldr r3, [pc, #28] @ 452b0 <__cxa_atexit@plt+0x38078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 452b4 <__cxa_atexit@plt+0x3807c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr], #-880 @ 0xfffffc90 │ │ │ │ + ldreq lr, [lr], #-880 @ 0xfffffc90 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #212] @ 45394 <__cxa_atexit@plt+0x3815c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 452f4 <__cxa_atexit@plt+0x380bc> │ │ │ │ @@ -57404,42 +57404,42 @@ │ │ │ │ bcc 45378 <__cxa_atexit@plt+0x38140> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 45344 <__cxa_atexit@plt+0x3810c> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 453a0 <__cxa_atexit@plt+0x38168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 453a4 <__cxa_atexit@plt+0x3816c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r6, [pc, #28] @ 4539c <__cxa_atexit@plt+0x38164> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r5, [pc], #-616 @ 453a8 <__cxa_atexit@plt+0x38170> │ │ │ │ - strbeq r5, [pc], #-1232 @ 453ac <__cxa_atexit@plt+0x38174> │ │ │ │ + strbeq r6, [pc], #-600 @ 453a8 <__cxa_atexit@plt+0x38170> │ │ │ │ + strbeq r6, [pc], #-1216 @ 453ac <__cxa_atexit@plt+0x38174> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 452b4 <__cxa_atexit@plt+0x3807c> │ │ │ │ @@ -57454,36 +57454,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 45404 <__cxa_atexit@plt+0x381cc> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r2, [pc, #68] @ 45450 <__cxa_atexit@plt+0x38218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 45454 <__cxa_atexit@plt+0x3821c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r3, [pc, #16] @ 4544c <__cxa_atexit@plt+0x38214> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [pc], #-424 @ 45458 <__cxa_atexit@plt+0x38220> │ │ │ │ - strbeq r5, [pc], #-1040 @ 4545c <__cxa_atexit@plt+0x38224> │ │ │ │ + strbeq r6, [pc], #-408 @ 45458 <__cxa_atexit@plt+0x38220> │ │ │ │ + strbeq r6, [pc], #-1024 @ 4545c <__cxa_atexit@plt+0x38224> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57491,36 +57491,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 45498 <__cxa_atexit@plt+0x38260> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r2, [pc, #68] @ 454e4 <__cxa_atexit@plt+0x382ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 454e8 <__cxa_atexit@plt+0x382b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r3, [pc, #16] @ 454e0 <__cxa_atexit@plt+0x382a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r5, [pc], #-276 @ 454ec <__cxa_atexit@plt+0x382b4> │ │ │ │ - strbeq r5, [pc], #-892 @ 454f0 <__cxa_atexit@plt+0x382b8> │ │ │ │ + strbeq r6, [pc], #-260 @ 454ec <__cxa_atexit@plt+0x382b4> │ │ │ │ + strbeq r6, [pc], #-876 @ 454f0 <__cxa_atexit@plt+0x382b8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45530 <__cxa_atexit@plt+0x382f8> │ │ │ │ ldr r7, [pc, #52] @ 45540 <__cxa_atexit@plt+0x38308> │ │ │ │ @@ -57529,24 +57529,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 45548 <__cxa_atexit@plt+0x38310> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 4554c <__cxa_atexit@plt+0x38314> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq ip, [lr], #-3744 @ 0xfffff160 │ │ │ │ - ldreq ip, [lr], #-3792 @ 0xfffff130 │ │ │ │ - ldreq sp, [lr], #-220 @ 0xffffff24 │ │ │ │ - ldreq sp, [lr], #-172 @ 0xffffff54 │ │ │ │ + ldreq sp, [lr], #-3744 @ 0xfffff160 │ │ │ │ + ldreq sp, [lr], #-3792 @ 0xfffff130 │ │ │ │ + ldreq lr, [lr], #-220 @ 0xffffff24 │ │ │ │ + ldreq lr, [lr], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45594 <__cxa_atexit@plt+0x3835c> │ │ │ │ @@ -57559,15 +57559,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - ldreq sp, [lr], #-100 @ 0xffffff9c │ │ │ │ + ldreq lr, [lr], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 455ec <__cxa_atexit@plt+0x383b4> │ │ │ │ ldr r7, [pc, #52] @ 455fc <__cxa_atexit@plt+0x383c4> │ │ │ │ @@ -57576,24 +57576,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 45604 <__cxa_atexit@plt+0x383cc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 45608 <__cxa_atexit@plt+0x383d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [lr], #-3556 @ 0xfffff21c │ │ │ │ - ldreq ip, [lr], #-3604 @ 0xfffff1ec │ │ │ │ - ldreq sp, [lr], #-32 @ 0xffffffe0 │ │ │ │ - ldreq sp, [lr], #-28 @ 0xffffffe4 │ │ │ │ + ldreq sp, [lr], #-3556 @ 0xfffff21c │ │ │ │ + ldreq sp, [lr], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq lr, [lr], #-32 @ 0xffffffe0 │ │ │ │ + ldreq lr, [lr], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 45668 <__cxa_atexit@plt+0x38430> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -57605,21 +57605,21 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 45674 <__cxa_atexit@plt+0x3843c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40138c <__cxa_atexit@plt+0x3f4154> │ │ │ │ + b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [pc], #-3920 @ 45678 <__cxa_atexit@plt+0x38440> │ │ │ │ - strbeq r5, [pc], #-20 @ 4567c <__cxa_atexit@plt+0x38444> │ │ │ │ + strbeq r5, [pc], #-3904 @ 45678 <__cxa_atexit@plt+0x38440> │ │ │ │ + strbeq r6, [pc], #-4 @ 4567c <__cxa_atexit@plt+0x38444> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 456fc <__cxa_atexit@plt+0x384c4> │ │ │ │ ldr r7, [pc, #116] @ 4570c <__cxa_atexit@plt+0x384d4> │ │ │ │ @@ -57651,16 +57651,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 45718 <__cxa_atexit@plt+0x384e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r5, [pc], #-348 @ 4571c <__cxa_atexit@plt+0x384e4> │ │ │ │ - ldreq ip, [lr], #-3912 @ 0xfffff0b8 │ │ │ │ + strbeq r6, [pc], #-332 @ 4571c <__cxa_atexit@plt+0x384e4> │ │ │ │ + ldreq sp, [lr], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 45770 <__cxa_atexit@plt+0x38538> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -57675,28 +57675,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r5, [pc], #-212 @ 4577c <__cxa_atexit@plt+0x38544> │ │ │ │ + strbeq r6, [pc], #-196 @ 4577c <__cxa_atexit@plt+0x38544> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 457a8 <__cxa_atexit@plt+0x38570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [pc], #-160 @ 457b0 <__cxa_atexit@plt+0x38578> │ │ │ │ + strbeq r6, [pc], #-144 @ 457b0 <__cxa_atexit@plt+0x38578> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 45814 <__cxa_atexit@plt+0x385dc> │ │ │ │ ldr r3, [pc, #88] @ 45824 <__cxa_atexit@plt+0x385ec> │ │ │ │ @@ -57720,32 +57720,32 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #20] @ 45830 <__cxa_atexit@plt+0x385f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r6, #23 │ │ │ │ - mvnseq r6, #42 @ 0x2a │ │ │ │ - ldreq ip, [lr], #-3636 @ 0xfffff1cc │ │ │ │ + mvnseq r6, #-687865856 @ 0xd7000000 │ │ │ │ + mvnseq r6, #-369098752 @ 0xea000000 │ │ │ │ + ldreq sp, [lr], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 45868 <__cxa_atexit@plt+0x38630> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 4586c <__cxa_atexit@plt+0x38634> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r5, #840 @ 0x348 │ │ │ │ - mvnseq r5, #844 @ 0x34c │ │ │ │ + mvnseq r6, #-1845493760 @ 0x92000000 │ │ │ │ + mvnseq r6, #-1828716544 @ 0x93000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 458d8 <__cxa_atexit@plt+0x386a0> │ │ │ │ ldr r3, [pc, #88] @ 458e8 <__cxa_atexit@plt+0x386b0> │ │ │ │ @@ -57769,43 +57769,43 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #20] @ 458f4 <__cxa_atexit@plt+0x386bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvnseq r5, #332 @ 0x14c │ │ │ │ - mvnseq r5, #408 @ 0x198 │ │ │ │ - ldreq ip, [lr], #-3444 @ 0xfffff28c │ │ │ │ + mvnseq r6, #318767104 @ 0x13000000 │ │ │ │ + mvnseq r6, #637534208 @ 0x26000000 │ │ │ │ + ldreq sp, [lr], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4592c <__cxa_atexit@plt+0x386f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 45930 <__cxa_atexit@plt+0x386f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r5, #14, 30 @ 0x38 │ │ │ │ - mvnseq r5, #15, 30 @ 0x3c │ │ │ │ + mvnseq r6, #939524099 @ 0x38000003 │ │ │ │ + mvnseq r6, #1006632963 @ 0x3c000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 45958 <__cxa_atexit@plt+0x38720> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq ip, [lr], #-3332 @ 0xfffff2fc │ │ │ │ - ldreq ip, [lr], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq sp, [lr], #-3332 @ 0xfffff2fc │ │ │ │ + ldreq sp, [lr], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 459d0 <__cxa_atexit@plt+0x38798> │ │ │ │ ldr r3, [pc, #96] @ 459e0 <__cxa_atexit@plt+0x387a8> │ │ │ │ @@ -57831,36 +57831,36 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 459f4 <__cxa_atexit@plt+0x387bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq ip, [lr], #-3224 @ 0xfffff368 │ │ │ │ - ldreq ip, [lr], #-3216 @ 0xfffff370 │ │ │ │ - ldreq ip, [lr], #-3264 @ 0xfffff340 │ │ │ │ - ldreq ip, [lr], #-3256 @ 0xfffff348 │ │ │ │ - ldreq ip, [lr], #-3260 @ 0xfffff344 │ │ │ │ - ldreq ip, [lr], #-3204 @ 0xfffff37c │ │ │ │ + ldreq sp, [lr], #-3224 @ 0xfffff368 │ │ │ │ + ldreq sp, [lr], #-3216 @ 0xfffff370 │ │ │ │ + ldreq sp, [lr], #-3264 @ 0xfffff340 │ │ │ │ + ldreq sp, [lr], #-3256 @ 0xfffff348 │ │ │ │ + ldreq sp, [lr], #-3260 @ 0xfffff344 │ │ │ │ + ldreq sp, [lr], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 45a30 <__cxa_atexit@plt+0x387f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 45a34 <__cxa_atexit@plt+0x387fc> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [lr], #-3172 @ 0xfffff39c │ │ │ │ - ldreq ip, [lr], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq ip, [lr], #-3184 @ 0xfffff390 │ │ │ │ + ldreq sp, [lr], #-3172 @ 0xfffff39c │ │ │ │ + ldreq sp, [lr], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq sp, [lr], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 45a8c <__cxa_atexit@plt+0x38854> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -57875,17 +57875,17 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 4011dc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, #148, 26 @ 0x2500 │ │ │ │ - strbeq r4, [pc], #-2844 @ 45aa0 <__cxa_atexit@plt+0x38868> │ │ │ │ - ldreq ip, [lr], #-3120 @ 0xfffff3d0 │ │ │ │ + mvnseq r6, #84, 4 @ 0x40000005 │ │ │ │ + strbeq r5, [pc], #-2828 @ 45aa0 <__cxa_atexit@plt+0x38868> │ │ │ │ + ldreq sp, [lr], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 45ae4 <__cxa_atexit@plt+0x388ac> │ │ │ │ ldr r7, [pc, #52] @ 45af4 <__cxa_atexit@plt+0x388bc> │ │ │ │ @@ -57900,16 +57900,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 45af8 <__cxa_atexit@plt+0x388c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq ip, [lr], #-3068 @ 0xfffff404 │ │ │ │ - ldreq ip, [lr], #-3028 @ 0xfffff42c │ │ │ │ + ldreq sp, [lr], #-3068 @ 0xfffff404 │ │ │ │ + ldreq sp, [lr], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 45b84 <__cxa_atexit@plt+0x3894c> │ │ │ │ @@ -57951,16 +57951,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 45bc4 <__cxa_atexit@plt+0x3898c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r4, [pc], #-2532 @ 45bcc <__cxa_atexit@plt+0x38994> │ │ │ │ - ldreq ip, [lr], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq r5, [pc], #-2516 @ 45bcc <__cxa_atexit@plt+0x38994> │ │ │ │ + ldreq sp, [lr], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -57985,16 +57985,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 45c4c <__cxa_atexit@plt+0x38a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r4, [pc], #-2396 @ 45c54 <__cxa_atexit@plt+0x38a1c> │ │ │ │ - ldreq ip, [lr], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r5, [pc], #-2380 @ 45c54 <__cxa_atexit@plt+0x38a1c> │ │ │ │ + ldreq sp, [lr], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ beq 45d04 <__cxa_atexit@plt+0x38acc> │ │ │ │ @@ -58025,15 +58025,15 @@ │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 45db0 <__cxa_atexit@plt+0x38b78> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #340] @ 45e4c <__cxa_atexit@plt+0x38c14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #324] @ 45e50 <__cxa_atexit@plt+0x38c18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -58044,15 +58044,15 @@ │ │ │ │ beq 45d30 <__cxa_atexit@plt+0x38af8> │ │ │ │ cmp r3, #0 │ │ │ │ bne 45db0 <__cxa_atexit@plt+0x38b78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r2, [r3, #1] │ │ │ │ ldr r1, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ ldr r0, [pc, #276] @ 45e64 <__cxa_atexit@plt+0x38c2c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ @@ -58113,24 +58113,24 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 45d28 <__cxa_atexit@plt+0x38af0> │ │ │ │ b 45e7c <__cxa_atexit@plt+0x38c44> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [pc], #-2208 @ 45e54 <__cxa_atexit@plt+0x38c1c> │ │ │ │ + strbeq r5, [pc], #-2192 @ 45e54 <__cxa_atexit@plt+0x38c1c> │ │ │ │ muleq r0, r0, r5 │ │ │ │ - ldreq ip, [lr], #-2308 @ 0xfffff6fc │ │ │ │ - ldreq ip, [lr], #-2296 @ 0xfffff708 │ │ │ │ + ldreq sp, [lr], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq sp, [lr], #-2296 @ 0xfffff708 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq ip, [lr], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq sp, [lr], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 45ee8 <__cxa_atexit@plt+0x38cb0> │ │ │ │ @@ -58163,16 +58163,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq ip, [lr], #-1996 @ 0xfffff834 │ │ │ │ - ldreq ip, [lr], #-1984 @ 0xfffff840 │ │ │ │ + ldreq sp, [lr], #-1996 @ 0xfffff834 │ │ │ │ + ldreq sp, [lr], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 45f58 <__cxa_atexit@plt+0x38d20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ @@ -58207,25 +58207,25 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 45fdc <__cxa_atexit@plt+0x38da4> │ │ │ │ cmp r3, r2 │ │ │ │ bne 45fc8 <__cxa_atexit@plt+0x38d90> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #28] @ 45fec <__cxa_atexit@plt+0x38db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r4, [pc], #-1476 @ 45ff4 <__cxa_atexit@plt+0x38dbc> │ │ │ │ + strbeq r5, [pc], #-1460 @ 45ff4 <__cxa_atexit@plt+0x38dbc> │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 46054 <__cxa_atexit@plt+0x38e1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -58235,42 +58235,42 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 46038 <__cxa_atexit@plt+0x38e00> │ │ │ │ cmp r3, r2 │ │ │ │ bne 46040 <__cxa_atexit@plt+0x38e08> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 46058 <__cxa_atexit@plt+0x38e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r4, [pc], #-1356 @ 46060 <__cxa_atexit@plt+0x38e28> │ │ │ │ + strbeq r5, [pc], #-1340 @ 46060 <__cxa_atexit@plt+0x38e28> │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne 46088 <__cxa_atexit@plt+0x38e50> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #12] @ 4609c <__cxa_atexit@plt+0x38e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [pc], #-1284 @ 460a4 <__cxa_atexit@plt+0x38e6c> │ │ │ │ - ldreq ip, [lr], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r5, [pc], #-1268 @ 460a4 <__cxa_atexit@plt+0x38e6c> │ │ │ │ + ldreq sp, [lr], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne 460f0 <__cxa_atexit@plt+0x38eb8> │ │ │ │ @@ -58291,17 +58291,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #20] @ 46118 <__cxa_atexit@plt+0x38ee0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq ip, [lr], #-1476 @ 0xfffffa3c │ │ │ │ - ldreq ip, [lr], #-1464 @ 0xfffffa48 │ │ │ │ - ldreq ip, [lr], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq sp, [lr], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq sp, [lr], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq sp, [lr], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #116] @ 461a8 <__cxa_atexit@plt+0x38f70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -58330,16 +58330,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r4, [pc], #-1024 @ 461b8 <__cxa_atexit@plt+0x38f80> │ │ │ │ - ldreq ip, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r5, [pc], #-1008 @ 461b8 <__cxa_atexit@plt+0x38f80> │ │ │ │ + ldreq sp, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ @@ -58356,16 +58356,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r4, [pc], #-920 @ 46220 <__cxa_atexit@plt+0x38fe8> │ │ │ │ - ldreq ip, [lr], #-1192 @ 0xfffffb58 │ │ │ │ + strbeq r5, [pc], #-904 @ 46220 <__cxa_atexit@plt+0x38fe8> │ │ │ │ + ldreq sp, [lr], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46270 <__cxa_atexit@plt+0x39038> │ │ │ │ ldr r3, [pc, #148] @ 462d0 <__cxa_atexit@plt+0x39098> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58404,16 +58404,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r4, [pc], #-932 @ 462e0 <__cxa_atexit@plt+0x390a8> │ │ │ │ - ldreq ip, [lr], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq r5, [pc], #-916 @ 462e0 <__cxa_atexit@plt+0x390a8> │ │ │ │ + ldreq sp, [lr], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4630c <__cxa_atexit@plt+0x390d4> │ │ │ │ ldr r3, [pc, #40] @ 46324 <__cxa_atexit@plt+0x390ec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58422,17 +58422,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 46320 <__cxa_atexit@plt+0x390e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [pc], #-844 @ 46328 <__cxa_atexit@plt+0x390f0> │ │ │ │ + strbeq r5, [pc], #-828 @ 46328 <__cxa_atexit@plt+0x390f0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [lr], #-924 @ 0xfffffc64 │ │ │ │ + ldreq sp, [lr], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4637c <__cxa_atexit@plt+0x39144> │ │ │ │ ldr r3, [pc, #80] @ 46398 <__cxa_atexit@plt+0x39160> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58454,16 +58454,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r4, [pc], #-528 @ 463a8 <__cxa_atexit@plt+0x39170> │ │ │ │ - ldreq ip, [lr], #-800 @ 0xfffffce0 │ │ │ │ + strbeq r5, [pc], #-512 @ 463a8 <__cxa_atexit@plt+0x39170> │ │ │ │ + ldreq sp, [lr], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 463e4 <__cxa_atexit@plt+0x391ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ @@ -58472,15 +58472,15 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq 463dc <__cxa_atexit@plt+0x391a4> │ │ │ │ b 463f4 <__cxa_atexit@plt+0x391bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [lr], #-732 @ 0xfffffd24 │ │ │ │ + ldreq sp, [lr], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 4646c <__cxa_atexit@plt+0x39234> │ │ │ │ @@ -58515,29 +58515,29 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 464c8 <__cxa_atexit@plt+0x39290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strbeq r4, [pc], #-288 @ 464cc <__cxa_atexit@plt+0x39294> │ │ │ │ - strbeq r4, [pc], #-436 @ 464d0 <__cxa_atexit@plt+0x39298> │ │ │ │ - ldreq ip, [lr], #-504 @ 0xfffffe08 │ │ │ │ + strbeq r5, [pc], #-272 @ 464cc <__cxa_atexit@plt+0x39294> │ │ │ │ + strbeq r5, [pc], #-420 @ 464d0 <__cxa_atexit@plt+0x39298> │ │ │ │ + ldreq sp, [lr], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4652c <__cxa_atexit@plt+0x392f4> │ │ │ │ ldr r2, [pc, #112] @ 4655c <__cxa_atexit@plt+0x39324> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -58556,27 +58556,27 @@ │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 46564 <__cxa_atexit@plt+0x3932c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r4, [pc], #-272 @ 4656c <__cxa_atexit@plt+0x39334> │ │ │ │ - ldreq ip, [lr], #-348 @ 0xfffffea4 │ │ │ │ + strbeq r5, [pc], #-256 @ 4656c <__cxa_atexit@plt+0x39334> │ │ │ │ + ldreq sp, [lr], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46598 <__cxa_atexit@plt+0x39360> │ │ │ │ ldr r3, [pc, #40] @ 465b0 <__cxa_atexit@plt+0x39378> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58585,32 +58585,32 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 465ac <__cxa_atexit@plt+0x39374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [pc], #-192 @ 465b4 <__cxa_atexit@plt+0x3937c> │ │ │ │ + strbeq r5, [pc], #-176 @ 465b4 <__cxa_atexit@plt+0x3937c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 465d8 <__cxa_atexit@plt+0x393a0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #12] @ 465ec <__cxa_atexit@plt+0x393b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [pc], #-4020 @ 465f4 <__cxa_atexit@plt+0x393bc> │ │ │ │ - ldreq ip, [lr], #-224 @ 0xffffff20 │ │ │ │ + strbeq r4, [pc], #-4004 @ 465f4 <__cxa_atexit@plt+0x393bc> │ │ │ │ + ldreq sp, [lr], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 46670 <__cxa_atexit@plt+0x39438> │ │ │ │ @@ -58647,17 +58647,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq ip, [lr], #-68 @ 0xffffffbc │ │ │ │ - ldreq ip, [lr], #-56 @ 0xffffffc8 │ │ │ │ - ldreq ip, [lr], #-24 @ 0xffffffe8 │ │ │ │ + ldreq sp, [lr], #-68 @ 0xffffffbc │ │ │ │ + ldreq sp, [lr], #-56 @ 0xffffffc8 │ │ │ │ + ldreq sp, [lr], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 466ec <__cxa_atexit@plt+0x394b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -58666,15 +58666,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 466e4 <__cxa_atexit@plt+0x394ac> │ │ │ │ b 466fc <__cxa_atexit@plt+0x394c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [lr], #-4052 @ 0xfffff02c │ │ │ │ + ldreq ip, [lr], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ @@ -58712,27 +58712,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #48] @ 467d0 <__cxa_atexit@plt+0x39598> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #32] @ 467d4 <__cxa_atexit@plt+0x3959c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbeq r3, [pc], #-3608 @ 467d4 <__cxa_atexit@plt+0x3959c> │ │ │ │ + strbeq r4, [pc], #-3592 @ 467d4 <__cxa_atexit@plt+0x3959c> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strbeq r3, [pc], #-3756 @ 467dc <__cxa_atexit@plt+0x395a4> │ │ │ │ - ldreq fp, [lr], #-3820 @ 0xfffff114 │ │ │ │ + strbeq r4, [pc], #-3740 @ 467dc <__cxa_atexit@plt+0x395a4> │ │ │ │ + ldreq ip, [lr], #-3820 @ 0xfffff114 │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4682c <__cxa_atexit@plt+0x395f4> │ │ │ │ ldr r3, [pc, #104] @ 46860 <__cxa_atexit@plt+0x39628> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58750,27 +58750,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #48] @ 46868 <__cxa_atexit@plt+0x39630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 4686c <__cxa_atexit@plt+0x39634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r3, [pc], #-3596 @ 46874 <__cxa_atexit@plt+0x3963c> │ │ │ │ - ldreq fp, [lr], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq r4, [pc], #-3580 @ 46874 <__cxa_atexit@plt+0x3963c> │ │ │ │ + ldreq ip, [lr], #-3668 @ 0xfffff1ac │ │ │ │ andeq r1, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 468a0 <__cxa_atexit@plt+0x39668> │ │ │ │ ldr r3, [pc, #40] @ 468b8 <__cxa_atexit@plt+0x39680> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58779,36 +58779,36 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 468b4 <__cxa_atexit@plt+0x3967c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [pc], #-3512 @ 468bc <__cxa_atexit@plt+0x39684> │ │ │ │ + strbeq r4, [pc], #-3496 @ 468bc <__cxa_atexit@plt+0x39684> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [lr], #-3592 @ 0xfffff1f8 │ │ │ │ + ldreq ip, [lr], #-3592 @ 0xfffff1f8 │ │ │ │ andseq r1, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 468ec <__cxa_atexit@plt+0x396b4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 46904 <__cxa_atexit@plt+0x396cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #12] @ 46900 <__cxa_atexit@plt+0x396c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [pc], #-3232 @ 46908 <__cxa_atexit@plt+0x396d0> │ │ │ │ + strbeq r4, [pc], #-3216 @ 46908 <__cxa_atexit@plt+0x396d0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq fp, [lr], #-3516 @ 0xfffff244 │ │ │ │ + ldreq ip, [lr], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, ip, pc, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4693c <__cxa_atexit@plt+0x39704> │ │ │ │ ldr r3, [pc, #48] @ 46958 <__cxa_atexit@plt+0x39720> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58821,16 +58821,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [pc], #-3152 @ 46964 <__cxa_atexit@plt+0x3972c> │ │ │ │ - ldreq fp, [lr], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r4, [pc], #-3136 @ 46964 <__cxa_atexit@plt+0x3972c> │ │ │ │ + ldreq ip, [lr], #-3428 @ 0xfffff29c │ │ │ │ andeq r1, ip, pc, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ 469dc <__cxa_atexit@plt+0x397a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -58855,16 +58855,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #64]! @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r3, [pc], #-3016 @ 469ec <__cxa_atexit@plt+0x397b4> │ │ │ │ - ldreq fp, [lr], #-3292 @ 0xfffff324 │ │ │ │ + strbeq r4, [pc], #-3000 @ 469ec <__cxa_atexit@plt+0x397b4> │ │ │ │ + ldreq ip, [lr], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r6, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, r7 │ │ │ │ bne 46a20 <__cxa_atexit@plt+0x397e8> │ │ │ │ ldr r3, [pc, #48] @ 46a3c <__cxa_atexit@plt+0x39804> │ │ │ │ @@ -58878,16 +58878,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [pc], #-2924 @ 46a48 <__cxa_atexit@plt+0x39810> │ │ │ │ - ldreq fp, [lr], #-3200 @ 0xfffff380 │ │ │ │ + strbeq r4, [pc], #-2908 @ 46a48 <__cxa_atexit@plt+0x39810> │ │ │ │ + ldreq ip, [lr], #-3200 @ 0xfffff380 │ │ │ │ andeq r1, r6, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ 46ac0 <__cxa_atexit@plt+0x39888> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -58912,16 +58912,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #60]! @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r3, [pc], #-2788 @ 46ad0 <__cxa_atexit@plt+0x39898> │ │ │ │ - ldreq fp, [lr], #-3064 @ 0xfffff408 │ │ │ │ + strbeq r4, [pc], #-2772 @ 46ad0 <__cxa_atexit@plt+0x39898> │ │ │ │ + ldreq ip, [lr], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r3, sp, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, r7 │ │ │ │ bne 46b04 <__cxa_atexit@plt+0x398cc> │ │ │ │ ldr r3, [pc, #48] @ 46b20 <__cxa_atexit@plt+0x398e8> │ │ │ │ @@ -58935,16 +58935,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [pc], #-2696 @ 46b2c <__cxa_atexit@plt+0x398f4> │ │ │ │ - ldreq fp, [lr], #-2972 @ 0xfffff464 │ │ │ │ + strbeq r4, [pc], #-2680 @ 46b2c <__cxa_atexit@plt+0x398f4> │ │ │ │ + ldreq ip, [lr], #-2972 @ 0xfffff464 │ │ │ │ andeq r1, r3, sp, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ 46ba4 <__cxa_atexit@plt+0x3996c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -58969,16 +58969,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #56]! @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r3, [pc], #-2560 @ 46bb4 <__cxa_atexit@plt+0x3997c> │ │ │ │ - ldreq fp, [lr], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq r4, [pc], #-2544 @ 46bb4 <__cxa_atexit@plt+0x3997c> │ │ │ │ + ldreq ip, [lr], #-2836 @ 0xfffff4ec │ │ │ │ andeq r8, r1, ip, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, r7 │ │ │ │ bne 46be8 <__cxa_atexit@plt+0x399b0> │ │ │ │ ldr r3, [pc, #48] @ 46c04 <__cxa_atexit@plt+0x399cc> │ │ │ │ @@ -58992,16 +58992,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [pc], #-2468 @ 46c10 <__cxa_atexit@plt+0x399d8> │ │ │ │ - ldreq fp, [lr], #-2744 @ 0xfffff548 │ │ │ │ + strbeq r4, [pc], #-2452 @ 46c10 <__cxa_atexit@plt+0x399d8> │ │ │ │ + ldreq ip, [lr], #-2744 @ 0xfffff548 │ │ │ │ andeq r9, r1, ip, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #104] @ 46c90 <__cxa_atexit@plt+0x39a58> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -59028,16 +59028,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #52]! @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r3, [pc], #-2324 @ 46ca0 <__cxa_atexit@plt+0x39a68> │ │ │ │ - ldreq fp, [lr], #-2600 @ 0xfffff5d8 │ │ │ │ + strbeq r4, [pc], #-2308 @ 46ca0 <__cxa_atexit@plt+0x39a68> │ │ │ │ + ldreq ip, [lr], #-2600 @ 0xfffff5d8 │ │ │ │ andeq ip, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 46cd8 <__cxa_atexit@plt+0x39aa0> │ │ │ │ @@ -59052,16 +59052,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [pc], #-2228 @ 46d00 <__cxa_atexit@plt+0x39ac8> │ │ │ │ - ldreq fp, [lr], #-2504 @ 0xfffff638 │ │ │ │ + strbeq r4, [pc], #-2212 @ 46d00 <__cxa_atexit@plt+0x39ac8> │ │ │ │ + ldreq ip, [lr], #-2504 @ 0xfffff638 │ │ │ │ andeq ip, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #92] @ 46d70 <__cxa_atexit@plt+0x39b38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ @@ -59084,16 +59084,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 46d78 <__cxa_atexit@plt+0x39b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r3, [pc], #-2096 @ 46d80 <__cxa_atexit@plt+0x39b48> │ │ │ │ - ldreq fp, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq r4, [pc], #-2080 @ 46d80 <__cxa_atexit@plt+0x39b48> │ │ │ │ + ldreq ip, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ andeq ip, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 46db8 <__cxa_atexit@plt+0x39b80> │ │ │ │ @@ -59108,16 +59108,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [pc], #-2004 @ 46de0 <__cxa_atexit@plt+0x39ba8> │ │ │ │ - ldreq fp, [lr], #-2280 @ 0xfffff718 │ │ │ │ + strbeq r4, [pc], #-1988 @ 46de0 <__cxa_atexit@plt+0x39ba8> │ │ │ │ + ldreq ip, [lr], #-2280 @ 0xfffff718 │ │ │ │ andeq sp, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46e3c <__cxa_atexit@plt+0x39c04> │ │ │ │ ldr r2, [pc, #172] @ 46ea8 <__cxa_atexit@plt+0x39c70> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -59162,16 +59162,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r3, [pc], #-1996 @ 46eb8 <__cxa_atexit@plt+0x39c80> │ │ │ │ - ldreq fp, [lr], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq r4, [pc], #-1980 @ 46eb8 <__cxa_atexit@plt+0x39c80> │ │ │ │ + ldreq ip, [lr], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r2, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46ee4 <__cxa_atexit@plt+0x39cac> │ │ │ │ ldr r3, [pc, #40] @ 46efc <__cxa_atexit@plt+0x39cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -59180,17 +59180,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 46ef8 <__cxa_atexit@plt+0x39cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [pc], #-1908 @ 46f00 <__cxa_atexit@plt+0x39cc8> │ │ │ │ + strbeq r4, [pc], #-1892 @ 46f00 <__cxa_atexit@plt+0x39cc8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [lr], #-1988 @ 0xfffff83c │ │ │ │ + ldreq ip, [lr], #-1988 @ 0xfffff83c │ │ │ │ andeq r6, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 46f54 <__cxa_atexit@plt+0x39d1c> │ │ │ │ ldr r3, [pc, #80] @ 46f70 <__cxa_atexit@plt+0x39d38> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -59212,16 +59212,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r3, [pc], #-1592 @ 46f80 <__cxa_atexit@plt+0x39d48> │ │ │ │ - ldreq fp, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq r4, [pc], #-1576 @ 46f80 <__cxa_atexit@plt+0x39d48> │ │ │ │ + ldreq ip, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r6, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 46fbc <__cxa_atexit@plt+0x39d84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ @@ -59230,15 +59230,15 @@ │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ beq 46fb4 <__cxa_atexit@plt+0x39d7c> │ │ │ │ b 46fcc <__cxa_atexit@plt+0x39d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [lr], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq ip, [lr], #-1796 @ 0xfffff8fc │ │ │ │ andeq r6, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 47024 <__cxa_atexit@plt+0x39dec> │ │ │ │ @@ -59269,17 +59269,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 47060 <__cxa_atexit@plt+0x39e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r3, [pc], #-1384 @ 47064 <__cxa_atexit@plt+0x39e2c> │ │ │ │ - strbeq r3, [pc], #-1360 @ 47068 <__cxa_atexit@plt+0x39e30> │ │ │ │ - ldreq fp, [lr], #-1632 @ 0xfffff9a0 │ │ │ │ + strbeq r4, [pc], #-1368 @ 47064 <__cxa_atexit@plt+0x39e2c> │ │ │ │ + strbeq r4, [pc], #-1344 @ 47068 <__cxa_atexit@plt+0x39e30> │ │ │ │ + ldreq ip, [lr], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r7, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 470a0 <__cxa_atexit@plt+0x39e68> │ │ │ │ ldr r3, [pc, #56] @ 470bc <__cxa_atexit@plt+0x39e84> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -59294,16 +59294,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r3, [pc], #-1264 @ 470c8 <__cxa_atexit@plt+0x39e90> │ │ │ │ - ldreq fp, [lr], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq r4, [pc], #-1248 @ 470c8 <__cxa_atexit@plt+0x39e90> │ │ │ │ + ldreq ip, [lr], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4713c <__cxa_atexit@plt+0x39f04> │ │ │ │ ldr r2, [pc, #132] @ 47168 <__cxa_atexit@plt+0x39f30> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -59339,15 +59339,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r3, [pc], #-1308 @ 4717c <__cxa_atexit@plt+0x39f44> │ │ │ │ + strbeq r4, [pc], #-1292 @ 4717c <__cxa_atexit@plt+0x39f44> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 471d8 <__cxa_atexit@plt+0x39fa0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -59390,54 +59390,54 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #12] @ 47240 <__cxa_atexit@plt+0x3a008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [pc], #-864 @ 47248 <__cxa_atexit@plt+0x3a010> │ │ │ │ - ldreq fp, [lr], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq r4, [pc], #-848 @ 47248 <__cxa_atexit@plt+0x3a010> │ │ │ │ + ldreq ip, [lr], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 47274 <__cxa_atexit@plt+0x3a03c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #16] @ 4728c <__cxa_atexit@plt+0x3a054> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 47290 <__cxa_atexit@plt+0x3a058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [lr], #-1088 @ 0xfffffbc0 │ │ │ │ - ldreq fp, [lr], #-1076 @ 0xfffffbcc │ │ │ │ - ldreq fp, [lr], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq ip, [lr], #-1088 @ 0xfffffbc0 │ │ │ │ + ldreq ip, [lr], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq ip, [lr], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 472bc <__cxa_atexit@plt+0x3a084> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ + b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r7, [pc, #16] @ 472d4 <__cxa_atexit@plt+0x3a09c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 472d8 <__cxa_atexit@plt+0x3a0a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [lr], #-1016 @ 0xfffffc08 │ │ │ │ - ldreq fp, [lr], #-1004 @ 0xfffffc14 │ │ │ │ - ldreq fp, [lr], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq ip, [lr], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq ip, [lr], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq ip, [lr], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4733c <__cxa_atexit@plt+0x3a104> │ │ │ │ ldr r7, [pc, #96] @ 47360 <__cxa_atexit@plt+0x3a128> │ │ │ │ @@ -59464,90 +59464,90 @@ │ │ │ │ ldr r7, [pc, #20] @ 47368 <__cxa_atexit@plt+0x3a130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe7ec │ │ │ │ - ldreq fp, [lr], #-916 @ 0xfffffc6c │ │ │ │ - ldreq fp, [lr], #-940 @ 0xfffffc54 │ │ │ │ + ldreq ip, [lr], #-916 @ 0xfffffc6c │ │ │ │ + ldreq ip, [lr], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 473a4 <__cxa_atexit@plt+0x3a16c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 473a8 <__cxa_atexit@plt+0x3a170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [pc], #-532 @ 473ac <__cxa_atexit@plt+0x3a174> │ │ │ │ - strbeq r3, [pc], #-528 @ 473b0 <__cxa_atexit@plt+0x3a178> │ │ │ │ + strbeq r4, [pc], #-516 @ 473ac <__cxa_atexit@plt+0x3a174> │ │ │ │ + strbeq r4, [pc], #-512 @ 473b0 <__cxa_atexit@plt+0x3a178> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 473c8 <__cxa_atexit@plt+0x3a190> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #771751936 @ 0x2e000000 │ │ │ │ + mvnseq r4, #15597568 @ 0xee0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 473e8 <__cxa_atexit@plt+0x3a1b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #4, 8 @ 0x4000000 │ │ │ │ + mvnseq r4, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 47408 <__cxa_atexit@plt+0x3a1d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #2013265923 @ 0x78000003 │ │ │ │ + mvnseq r4, #10354688 @ 0x9e0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 47428 <__cxa_atexit@plt+0x3a1f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #-939524094 @ 0xc8000002 │ │ │ │ + mvnseq r4, #7471104 @ 0x720000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 47448 <__cxa_atexit@plt+0x3a210> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #872415234 @ 0x34000002 │ │ │ │ + mvnseq r4, #5046272 @ 0x4d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 47468 <__cxa_atexit@plt+0x3a230> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #-1811939327 @ 0x94000001 │ │ │ │ - ldreq fp, [lr], #-692 @ 0xfffffd4c │ │ │ │ + mvnseq r4, #2424832 @ 0x250000 │ │ │ │ + ldreq ip, [lr], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 47490 <__cxa_atexit@plt+0x3a258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq r3, [pc], #-940 @ 47498 <__cxa_atexit@plt+0x3a260> │ │ │ │ - ldreq fp, [lr], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r4, [pc], #-924 @ 47498 <__cxa_atexit@plt+0x3a260> │ │ │ │ + ldreq ip, [lr], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -59563,16 +59563,16 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r4, #-939524096 @ 0xc8000000 │ │ │ │ - ldreq fp, [lr], #-552 @ 0xfffffdd8 │ │ │ │ + mvnseq r4, #63438848 @ 0x3c80000 │ │ │ │ + ldreq ip, [lr], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47550 <__cxa_atexit@plt+0x3a318> │ │ │ │ @@ -59590,18 +59590,18 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ sub sl, r6, #6 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [pc], #-340 @ 47568 <__cxa_atexit@plt+0x3a330> │ │ │ │ - strbeq r3, [pc], #-128 @ 4756c <__cxa_atexit@plt+0x3a334> │ │ │ │ - strbeq r3, [pc], #-744 @ 47570 <__cxa_atexit@plt+0x3a338> │ │ │ │ - ldreq fp, [lr], #-436 @ 0xfffffe4c │ │ │ │ + strbeq r4, [pc], #-324 @ 47568 <__cxa_atexit@plt+0x3a330> │ │ │ │ + strbeq r4, [pc], #-112 @ 4756c <__cxa_atexit@plt+0x3a334> │ │ │ │ + strbeq r4, [pc], #-728 @ 47570 <__cxa_atexit@plt+0x3a338> │ │ │ │ + ldreq ip, [lr], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 475d0 <__cxa_atexit@plt+0x3a398> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -59626,17 +59626,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq r2, [pc], #-4084 @ 475f8 <__cxa_atexit@plt+0x3a3c0> │ │ │ │ - mvnseq r4, #-536870909 @ 0xe0000003 │ │ │ │ - ldreq fp, [lr], #-292 @ 0xfffffedc │ │ │ │ + strbeq r3, [pc], #-4068 @ 475f8 <__cxa_atexit@plt+0x3a3c0> │ │ │ │ + mvnseq r4, #266338304 @ 0xfe00000 │ │ │ │ + ldreq ip, [lr], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59659,16 +59659,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r3, [pc], #-76 @ 4767c <__cxa_atexit@plt+0x3a444> │ │ │ │ - strbeq r2, [pc], #-3952 @ 47680 <__cxa_atexit@plt+0x3a448> │ │ │ │ + strbeq r4, [pc], #-60 @ 4767c <__cxa_atexit@plt+0x3a444> │ │ │ │ + strbeq r3, [pc], #-3936 @ 47680 <__cxa_atexit@plt+0x3a448> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 476b4 <__cxa_atexit@plt+0x3a47c> │ │ │ │ ldr r8, [pc, #36] @ 476bc <__cxa_atexit@plt+0x3a484> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -59677,17 +59677,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #-2147483643 @ 0x80000005 │ │ │ │ - strbeq r2, [pc], #-3832 @ 476c8 <__cxa_atexit@plt+0x3a490> │ │ │ │ - ldreq fp, [lr], #-92 @ 0xffffffa4 │ │ │ │ + mvnseq r4, #897581056 @ 0x35800000 │ │ │ │ + strbeq r3, [pc], #-3816 @ 476c8 <__cxa_atexit@plt+0x3a490> │ │ │ │ + ldreq ip, [lr], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 4770c <__cxa_atexit@plt+0x3a4d4> │ │ │ │ @@ -59702,16 +59702,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq r3, [pc], #-296 @ 47728 <__cxa_atexit@plt+0x3a4f0> │ │ │ │ - ldreq sl, [lr], #-4088 @ 0xfffff008 │ │ │ │ + strbeq r4, [pc], #-280 @ 47728 <__cxa_atexit@plt+0x3a4f0> │ │ │ │ + ldreq fp, [lr], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -59727,15 +59727,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvnseq r4, #88 @ 0x58 │ │ │ │ + mvnseq r4, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 477f0 <__cxa_atexit@plt+0x3a5b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -59761,19 +59761,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #984 @ 0x3d8 │ │ │ │ - strbeq r2, [pc], #-3548 @ 47818 <__cxa_atexit@plt+0x3a5e0> │ │ │ │ - strbeq r2, [pc], #-3752 @ 4781c <__cxa_atexit@plt+0x3a5e4> │ │ │ │ - strbeq r2, [pc], #-3544 @ 47820 <__cxa_atexit@plt+0x3a5e8> │ │ │ │ - ldreq sl, [lr], #-3844 @ 0xfffff0fc │ │ │ │ + mvnseq r4, #-1241513984 @ 0xb6000000 │ │ │ │ + strbeq r3, [pc], #-3532 @ 47818 <__cxa_atexit@plt+0x3a5e0> │ │ │ │ + strbeq r3, [pc], #-3736 @ 4781c <__cxa_atexit@plt+0x3a5e4> │ │ │ │ + strbeq r3, [pc], #-3528 @ 47820 <__cxa_atexit@plt+0x3a5e8> │ │ │ │ + ldreq fp, [lr], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 47864 <__cxa_atexit@plt+0x3a62c> │ │ │ │ @@ -59788,16 +59788,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r2, [pc], #-4048 @ 47880 <__cxa_atexit@plt+0x3a648> │ │ │ │ - ldreq sl, [lr], #-3748 @ 0xfffff15c │ │ │ │ + strbeq r3, [pc], #-4032 @ 47880 <__cxa_atexit@plt+0x3a648> │ │ │ │ + ldreq fp, [lr], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 478e0 <__cxa_atexit@plt+0x3a6a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -59822,17 +59822,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r2, [pc], #-3300 @ 47908 <__cxa_atexit@plt+0x3a6d0> │ │ │ │ - mvnseq r3, #228, 28 @ 0xe40 │ │ │ │ - ldreq sl, [lr], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq r3, [pc], #-3284 @ 47908 <__cxa_atexit@plt+0x3a6d0> │ │ │ │ + mvnseq r4, #164, 6 @ 0x90000002 │ │ │ │ + ldreq fp, [lr], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59855,17 +59855,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r2, [pc], #-3388 @ 4798c <__cxa_atexit@plt+0x3a754> │ │ │ │ - strbeq r2, [pc], #-3168 @ 47990 <__cxa_atexit@plt+0x3a758> │ │ │ │ - ldreq sl, [lr], #-3228 @ 0xfffff364 │ │ │ │ + strbeq r3, [pc], #-3372 @ 4798c <__cxa_atexit@plt+0x3a754> │ │ │ │ + strbeq r3, [pc], #-3152 @ 47990 <__cxa_atexit@plt+0x3a758> │ │ │ │ + ldreq fp, [lr], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 479d4 <__cxa_atexit@plt+0x3a79c> │ │ │ │ ldr r2, [pc, #48] @ 479e0 <__cxa_atexit@plt+0x3a7a8> │ │ │ │ @@ -59874,22 +59874,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 479e4 <__cxa_atexit@plt+0x3a7ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 479e8 <__cxa_atexit@plt+0x3a7b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [pc], #-3052 @ 479e8 <__cxa_atexit@plt+0x3a7b0> │ │ │ │ - strbeq r2, [pc], #-3240 @ 479ec <__cxa_atexit@plt+0x3a7b4> │ │ │ │ - strbeq r2, [pc], #-3232 @ 479f0 <__cxa_atexit@plt+0x3a7b8> │ │ │ │ - ldreq sl, [lr], #-3132 @ 0xfffff3c4 │ │ │ │ + strbeq r3, [pc], #-3036 @ 479e8 <__cxa_atexit@plt+0x3a7b0> │ │ │ │ + strbeq r3, [pc], #-3224 @ 479ec <__cxa_atexit@plt+0x3a7b4> │ │ │ │ + strbeq r3, [pc], #-3216 @ 479f0 <__cxa_atexit@plt+0x3a7b8> │ │ │ │ + ldreq fp, [lr], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 47a34 <__cxa_atexit@plt+0x3a7fc> │ │ │ │ ldr r2, [pc, #48] @ 47a40 <__cxa_atexit@plt+0x3a808> │ │ │ │ @@ -59898,22 +59898,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 47a44 <__cxa_atexit@plt+0x3a80c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 47a48 <__cxa_atexit@plt+0x3a810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [pc], #-2956 @ 47a48 <__cxa_atexit@plt+0x3a810> │ │ │ │ - strbeq r2, [pc], #-3144 @ 47a4c <__cxa_atexit@plt+0x3a814> │ │ │ │ - strbeq r2, [pc], #-3136 @ 47a50 <__cxa_atexit@plt+0x3a818> │ │ │ │ - ldreq sl, [lr], #-3048 @ 0xfffff418 │ │ │ │ + strbeq r3, [pc], #-2940 @ 47a48 <__cxa_atexit@plt+0x3a810> │ │ │ │ + strbeq r3, [pc], #-3128 @ 47a4c <__cxa_atexit@plt+0x3a814> │ │ │ │ + strbeq r3, [pc], #-3120 @ 47a50 <__cxa_atexit@plt+0x3a818> │ │ │ │ + ldreq fp, [lr], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47a90 <__cxa_atexit@plt+0x3a858> │ │ │ │ ldr r8, [pc, #44] @ 47a98 <__cxa_atexit@plt+0x3a860> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -59921,20 +59921,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #32] @ 47aa0 <__cxa_atexit@plt+0x3a868> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r5, #129 @ 0x81 │ │ │ │ mov r5, r3 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr], #-3024 @ 0xfffff430 │ │ │ │ - strbeq r2, [pc], #-2856 @ 47aa4 <__cxa_atexit@plt+0x3a86c> │ │ │ │ - strbeq r2, [pc], #-3048 @ 47aa8 <__cxa_atexit@plt+0x3a870> │ │ │ │ + ldreq fp, [lr], #-3024 @ 0xfffff430 │ │ │ │ + strbeq r3, [pc], #-2840 @ 47aa4 <__cxa_atexit@plt+0x3a86c> │ │ │ │ + strbeq r3, [pc], #-3032 @ 47aa8 <__cxa_atexit@plt+0x3a870> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47adc <__cxa_atexit@plt+0x3a8a4> │ │ │ │ ldr r8, [pc, #36] @ 47ae4 <__cxa_atexit@plt+0x3a8ac> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -59943,31 +59943,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #60928 @ 0xee00 │ │ │ │ - strbeq r2, [pc], #-2768 @ 47af0 <__cxa_atexit@plt+0x3a8b8> │ │ │ │ + mvnseq r4, #-2147483605 @ 0x8000002b │ │ │ │ + strbeq r3, [pc], #-2752 @ 47af0 <__cxa_atexit@plt+0x3a8b8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 47b28 <__cxa_atexit@plt+0x3a8f0> │ │ │ │ ldr r2, [pc, #40] @ 47b38 <__cxa_atexit@plt+0x3a900> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -59997,16 +59997,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r2, [pc], #-2600 @ 47bc4 <__cxa_atexit@plt+0x3a98c> │ │ │ │ - mvnseq r3, #149504 @ 0x24800 │ │ │ │ + strbeq r3, [pc], #-2584 @ 47bc4 <__cxa_atexit@plt+0x3a98c> │ │ │ │ + mvnseq r4, #82 @ 0x52 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 47c04 <__cxa_atexit@plt+0x3a9cc> │ │ │ │ @@ -60014,15 +60014,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -60036,31 +60036,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #124928 @ 0x1e800 │ │ │ │ - strbeq r2, [pc], #-2396 @ 47c64 <__cxa_atexit@plt+0x3aa2c> │ │ │ │ + mvnseq r4, #58 @ 0x3a │ │ │ │ + strbeq r3, [pc], #-2380 @ 47c64 <__cxa_atexit@plt+0x3aa2c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 47c9c <__cxa_atexit@plt+0x3aa64> │ │ │ │ ldr r2, [pc, #40] @ 47cac <__cxa_atexit@plt+0x3aa74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -60090,16 +60090,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r2, [pc], #-2228 @ 47d38 <__cxa_atexit@plt+0x3ab00> │ │ │ │ - mvnseq r3, #122880 @ 0x1e000 │ │ │ │ + strbeq r3, [pc], #-2212 @ 47d38 <__cxa_atexit@plt+0x3ab00> │ │ │ │ + mvnseq r3, #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 47d78 <__cxa_atexit@plt+0x3ab40> │ │ │ │ @@ -60107,15 +60107,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -60168,17 +60168,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - mvnseq r3, #244, 16 @ 0xf40000 │ │ │ │ + mvnseq r3, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r3, #49152 @ 0xc000 │ │ │ │ + mvnseq r3, #12480 @ 0x30c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -60205,17 +60205,17 @@ │ │ │ │ str lr, [r9, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - mvnseq r3, #80, 16 @ 0x500000 │ │ │ │ + mvnseq r3, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvnseq r3, #5177344 @ 0x4f0000 │ │ │ │ + mvnseq r3, #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47f78 <__cxa_atexit@plt+0x3ad40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60244,16 +60244,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - strbeq r2, [pc], #-1628 @ 47fa0 <__cxa_atexit@plt+0x3ad68> │ │ │ │ - mvnseq r3, #220, 14 @ 0x3700000 │ │ │ │ + strbeq r3, [pc], #-1612 @ 47fa0 <__cxa_atexit@plt+0x3ad68> │ │ │ │ + mvnseq r3, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48040 <__cxa_atexit@plt+0x3ae08> │ │ │ │ ldr lr, [pc, #156] @ 4805c <__cxa_atexit@plt+0x3ae24> │ │ │ │ @@ -60281,15 +60281,15 @@ │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r1, [sl, #8] │ │ │ │ add lr, sl, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -60315,15 +60315,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r1, [sl, #8] │ │ │ │ add lr, sl, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ @@ -60356,16 +60356,16 @@ │ │ │ │ b 48148 <__cxa_atexit@plt+0x3af10> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq r2, [pc], #-1176 @ 48160 <__cxa_atexit@plt+0x3af28> │ │ │ │ - mvnseq r3, #40, 12 @ 0x2800000 │ │ │ │ + strbeq r3, [pc], #-1160 @ 48160 <__cxa_atexit@plt+0x3af28> │ │ │ │ + mvnseq r3, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 48210 <__cxa_atexit@plt+0x3afd8> │ │ │ │ ldr lr, [pc, #172] @ 4822c <__cxa_atexit@plt+0x3aff4> │ │ │ │ @@ -60397,15 +60397,15 @@ │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r3} │ │ │ │ str r0, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ add r0, sl, #16 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -60433,15 +60433,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r0, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ add r0, sl, #16 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ @@ -60474,16 +60474,16 @@ │ │ │ │ b 48320 <__cxa_atexit@plt+0x3b0e8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq r2, [pc], #-704 @ 48338 <__cxa_atexit@plt+0x3b100> │ │ │ │ - mvnseq r3, #1644167168 @ 0x62000000 │ │ │ │ + strbeq r3, [pc], #-688 @ 48338 <__cxa_atexit@plt+0x3b100> │ │ │ │ + mvnseq r3, #557056 @ 0x88000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp fp, lr │ │ │ │ bhi 48404 <__cxa_atexit@plt+0x3b1cc> │ │ │ │ @@ -60522,15 +60522,15 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ str r0, [sl, #20] │ │ │ │ str ip, [sl, #24] │ │ │ │ str r8, [sl, #28] │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ @@ -60561,15 +60561,15 @@ │ │ │ │ str r1, [sl, #12] │ │ │ │ str r3, [sl, #16] │ │ │ │ str r0, [sl, #20] │ │ │ │ str ip, [sl, #24] │ │ │ │ str r8, [sl, #28] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ @@ -60602,17 +60602,17 @@ │ │ │ │ b 48520 <__cxa_atexit@plt+0x3b2e8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - strbeq r2, [pc], #-192 @ 48538 <__cxa_atexit@plt+0x3b300> │ │ │ │ - mvnseq r3, #116, 4 @ 0x40000007 │ │ │ │ - ldreq sl, [lr], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r3, [pc], #-176 @ 48538 <__cxa_atexit@plt+0x3b300> │ │ │ │ + mvnseq r3, #52, 14 @ 0xd00000 │ │ │ │ + ldreq fp, [lr], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 485b4 <__cxa_atexit@plt+0x3b37c> │ │ │ │ @@ -60640,16 +60640,16 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strbeq r2, [pc], #-652 @ 485d0 <__cxa_atexit@plt+0x3b398> │ │ │ │ - ldreq sl, [lr], #-340 @ 0xfffffeac │ │ │ │ + strbeq r3, [pc], #-636 @ 485d0 <__cxa_atexit@plt+0x3b398> │ │ │ │ + ldreq fp, [lr], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48650 <__cxa_atexit@plt+0x3b418> │ │ │ │ @@ -60682,17 +60682,17 @@ │ │ │ │ b 48660 <__cxa_atexit@plt+0x3b428> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r1, [pc], #-3984 @ 48678 <__cxa_atexit@plt+0x3b440> │ │ │ │ - mvnseq r3, #-1073741806 @ 0xc0000012 │ │ │ │ - ldreq sl, [lr], #-168 @ 0xffffff58 │ │ │ │ + strbeq r2, [pc], #-3968 @ 48678 <__cxa_atexit@plt+0x3b440> │ │ │ │ + mvnseq r3, #11534336 @ 0xb00000 │ │ │ │ + ldreq fp, [lr], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 486ec <__cxa_atexit@plt+0x3b4b4> │ │ │ │ @@ -60712,21 +60712,21 @@ │ │ │ │ str r2, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ str fp, [r8, #24] │ │ │ │ add lr, r8, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - ldreq sl, [lr], #-28 @ 0xffffffe4 │ │ │ │ + ldreq fp, [lr], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -60758,16 +60758,16 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - mvnseq r3, #51 @ 0x33 │ │ │ │ - ldreq r9, [lr], #-3964 @ 0xfffff084 │ │ │ │ + mvnseq r3, #-218103808 @ 0xf3000000 │ │ │ │ + ldreq sl, [lr], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -60826,20 +60826,20 @@ │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [pc], #-3512 @ 488b8 <__cxa_atexit@plt+0x3b680> │ │ │ │ - strbeq r1, [pc], #-3716 @ 488bc <__cxa_atexit@plt+0x3b684> │ │ │ │ - strbeq r1, [pc], #-3504 @ 488c0 <__cxa_atexit@plt+0x3b688> │ │ │ │ + strbeq r2, [pc], #-3496 @ 488b8 <__cxa_atexit@plt+0x3b680> │ │ │ │ + strbeq r2, [pc], #-3700 @ 488bc <__cxa_atexit@plt+0x3b684> │ │ │ │ + strbeq r2, [pc], #-3488 @ 488c0 <__cxa_atexit@plt+0x3b688> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - mvnseq r2, #268 @ 0x10c │ │ │ │ - ldreq r9, [lr], #-3672 @ 0xfffff1a8 │ │ │ │ + mvnseq r3, #50331648 @ 0x3000000 │ │ │ │ + ldreq sl, [lr], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60862,17 +60862,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r1, [pc], #-3456 @ 48948 <__cxa_atexit@plt+0x3b710> │ │ │ │ - strbeq r1, [pc], #-3236 @ 4894c <__cxa_atexit@plt+0x3b714> │ │ │ │ - ldreq r9, [lr], #-3296 @ 0xfffff320 │ │ │ │ + strbeq r2, [pc], #-3440 @ 48948 <__cxa_atexit@plt+0x3b710> │ │ │ │ + strbeq r2, [pc], #-3220 @ 4894c <__cxa_atexit@plt+0x3b714> │ │ │ │ + ldreq sl, [lr], #-3296 @ 0xfffff320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48990 <__cxa_atexit@plt+0x3b758> │ │ │ │ ldr r2, [pc, #48] @ 4899c <__cxa_atexit@plt+0x3b764> │ │ │ │ @@ -60881,22 +60881,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 489a0 <__cxa_atexit@plt+0x3b768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 489a4 <__cxa_atexit@plt+0x3b76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [pc], #-3120 @ 489a4 <__cxa_atexit@plt+0x3b76c> │ │ │ │ - strbeq r1, [pc], #-3308 @ 489a8 <__cxa_atexit@plt+0x3b770> │ │ │ │ - strbeq r1, [pc], #-3300 @ 489ac <__cxa_atexit@plt+0x3b774> │ │ │ │ - ldreq r9, [lr], #-3200 @ 0xfffff380 │ │ │ │ + strbeq r2, [pc], #-3104 @ 489a4 <__cxa_atexit@plt+0x3b76c> │ │ │ │ + strbeq r2, [pc], #-3292 @ 489a8 <__cxa_atexit@plt+0x3b770> │ │ │ │ + strbeq r2, [pc], #-3284 @ 489ac <__cxa_atexit@plt+0x3b774> │ │ │ │ + ldreq sl, [lr], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 489f0 <__cxa_atexit@plt+0x3b7b8> │ │ │ │ ldr r2, [pc, #48] @ 489fc <__cxa_atexit@plt+0x3b7c4> │ │ │ │ @@ -60905,21 +60905,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 48a00 <__cxa_atexit@plt+0x3b7c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 48a04 <__cxa_atexit@plt+0x3b7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [pc], #-3024 @ 48a04 <__cxa_atexit@plt+0x3b7cc> │ │ │ │ - strbeq r1, [pc], #-3212 @ 48a08 <__cxa_atexit@plt+0x3b7d0> │ │ │ │ - strbeq r1, [pc], #-3204 @ 48a0c <__cxa_atexit@plt+0x3b7d4> │ │ │ │ + strbeq r2, [pc], #-3008 @ 48a04 <__cxa_atexit@plt+0x3b7cc> │ │ │ │ + strbeq r2, [pc], #-3196 @ 48a08 <__cxa_atexit@plt+0x3b7d0> │ │ │ │ + strbeq r2, [pc], #-3188 @ 48a0c <__cxa_atexit@plt+0x3b7d4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48a40 <__cxa_atexit@plt+0x3b808> │ │ │ │ ldr r8, [pc, #36] @ 48a48 <__cxa_atexit@plt+0x3b810> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -60928,17 +60928,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #8832 @ 0x2280 │ │ │ │ - strbeq r1, [pc], #-2924 @ 48a54 <__cxa_atexit@plt+0x3b81c> │ │ │ │ - ldreq r9, [lr], #-3280 @ 0xfffff330 │ │ │ │ + mvnseq r3, #-1610612732 @ 0xa0000004 │ │ │ │ + strbeq r2, [pc], #-2908 @ 48a54 <__cxa_atexit@plt+0x3b81c> │ │ │ │ + ldreq sl, [lr], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 48a98 <__cxa_atexit@plt+0x3b860> │ │ │ │ @@ -60953,16 +60953,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq r1, [pc], #-3484 @ 48ab4 <__cxa_atexit@plt+0x3b87c> │ │ │ │ - ldreq r9, [lr], #-3184 @ 0xfffff390 │ │ │ │ + strbeq r2, [pc], #-3468 @ 48ab4 <__cxa_atexit@plt+0x3b87c> │ │ │ │ + ldreq sl, [lr], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48b14 <__cxa_atexit@plt+0x3b8dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60987,17 +60987,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r1, [pc], #-2736 @ 48b3c <__cxa_atexit@plt+0x3b904> │ │ │ │ - mvnseq r2, #190464 @ 0x2e800 │ │ │ │ - ldreq r9, [lr], #-3044 @ 0xfffff41c │ │ │ │ + strbeq r2, [pc], #-2720 @ 48b3c <__cxa_atexit@plt+0x3b904> │ │ │ │ + mvnseq r3, #122 @ 0x7a │ │ │ │ + ldreq sl, [lr], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 48b80 <__cxa_atexit@plt+0x3b948> │ │ │ │ @@ -61005,21 +61005,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r9, [lr], #-2956 @ 0xfffff474 │ │ │ │ + ldreq sl, [lr], #-2956 @ 0xfffff474 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48c00 <__cxa_atexit@plt+0x3b9c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -61046,17 +61046,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r1, [pc], #-2508 @ 48c28 <__cxa_atexit@plt+0x3b9f0> │ │ │ │ - mvnseq r2, #954368 @ 0xe9000 │ │ │ │ - ldreq r9, [lr], #-2808 @ 0xfffff508 │ │ │ │ + strbeq r2, [pc], #-2492 @ 48c28 <__cxa_atexit@plt+0x3b9f0> │ │ │ │ + mvnseq r2, #676 @ 0x2a4 │ │ │ │ + ldreq sl, [lr], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 48c74 <__cxa_atexit@plt+0x3ba3c> │ │ │ │ @@ -61066,21 +61066,21 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldreq r9, [lr], #-2708 @ 0xfffff56c │ │ │ │ + ldreq sl, [lr], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -61100,16 +61100,16 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvnseq r2, #32, 20 @ 0x20000 │ │ │ │ - ldreq r9, [lr], #-2596 @ 0xfffff5dc │ │ │ │ + mvnseq r2, #224, 28 @ 0xe00 │ │ │ │ + ldreq sl, [lr], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61155,20 +61155,20 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [pc], #-2148 @ 48ddc <__cxa_atexit@plt+0x3bba4> │ │ │ │ - strbeq r1, [pc], #-2352 @ 48de0 <__cxa_atexit@plt+0x3bba8> │ │ │ │ - strbeq r1, [pc], #-2140 @ 48de4 <__cxa_atexit@plt+0x3bbac> │ │ │ │ + strbeq r2, [pc], #-2132 @ 48ddc <__cxa_atexit@plt+0x3bba4> │ │ │ │ + strbeq r2, [pc], #-2336 @ 48de0 <__cxa_atexit@plt+0x3bba8> │ │ │ │ + strbeq r2, [pc], #-2124 @ 48de4 <__cxa_atexit@plt+0x3bbac> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvnseq r2, #96, 18 @ 0x180000 │ │ │ │ - ldreq r9, [lr], #-2356 @ 0xfffff6cc │ │ │ │ + mvnseq r2, #32, 28 @ 0x200 │ │ │ │ + ldreq sl, [lr], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61191,16 +61191,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq r1, [pc], #-2140 @ 48e6c <__cxa_atexit@plt+0x3bc34> │ │ │ │ - strbeq r1, [pc], #-1920 @ 48e70 <__cxa_atexit@plt+0x3bc38> │ │ │ │ + strbeq r2, [pc], #-2124 @ 48e6c <__cxa_atexit@plt+0x3bc34> │ │ │ │ + strbeq r2, [pc], #-1904 @ 48e70 <__cxa_atexit@plt+0x3bc38> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48ea4 <__cxa_atexit@plt+0x3bc6c> │ │ │ │ ldr r8, [pc, #36] @ 48eac <__cxa_atexit@plt+0x3bc74> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -61209,17 +61209,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #622592 @ 0x98000 │ │ │ │ - strbeq r1, [pc], #-1800 @ 48eb8 <__cxa_atexit@plt+0x3bc80> │ │ │ │ - ldreq r9, [lr], #-2156 @ 0xfffff794 │ │ │ │ + mvnseq r2, #14720 @ 0x3980 │ │ │ │ + strbeq r2, [pc], #-1784 @ 48eb8 <__cxa_atexit@plt+0x3bc80> │ │ │ │ + ldreq sl, [lr], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 48efc <__cxa_atexit@plt+0x3bcc4> │ │ │ │ @@ -61234,15 +61234,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq r1, [pc], #-2360 @ 48f18 <__cxa_atexit@plt+0x3bce0> │ │ │ │ + strbeq r2, [pc], #-2344 @ 48f18 <__cxa_atexit@plt+0x3bce0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48f4c <__cxa_atexit@plt+0x3bd14> │ │ │ │ ldr r8, [pc, #36] @ 48f54 <__cxa_atexit@plt+0x3bd1c> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -61251,17 +61251,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #8257536 @ 0x7e0000 │ │ │ │ - strbeq r1, [pc], #-1632 @ 48f60 <__cxa_atexit@plt+0x3bd28> │ │ │ │ - ldreq r9, [lr], #-1988 @ 0xfffff83c │ │ │ │ + mvnseq r2, #3968 @ 0xf80 │ │ │ │ + strbeq r2, [pc], #-1616 @ 48f60 <__cxa_atexit@plt+0x3bd28> │ │ │ │ + ldreq sl, [lr], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 48fa4 <__cxa_atexit@plt+0x3bd6c> │ │ │ │ @@ -61276,16 +61276,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq r1, [pc], #-2192 @ 48fc0 <__cxa_atexit@plt+0x3bd88> │ │ │ │ - ldreq r9, [lr], #-1892 @ 0xfffff89c │ │ │ │ + strbeq r2, [pc], #-2176 @ 48fc0 <__cxa_atexit@plt+0x3bd88> │ │ │ │ + ldreq sl, [lr], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49068 <__cxa_atexit@plt+0x3be30> │ │ │ │ ldr r6, [pc, #164] @ 49084 <__cxa_atexit@plt+0x3be4c> │ │ │ │ @@ -61329,18 +61329,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvnseq r2, #27262976 @ 0x1a00000 │ │ │ │ + mvnseq r2, #892928 @ 0xda000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r2, #47185920 @ 0x2d00000 │ │ │ │ - ldreq r9, [lr], #-1672 @ 0xfffff978 │ │ │ │ + mvnseq r2, #970752 @ 0xed000 │ │ │ │ + ldreq sl, [lr], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -61364,18 +61364,18 @@ │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - mvnseq r2, #528482304 @ 0x1f800000 │ │ │ │ + mvnseq r2, #253952 @ 0x3e000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvnseq r2, #541065216 @ 0x20400000 │ │ │ │ - ldreq r9, [lr], #-1532 @ 0xfffffa04 │ │ │ │ + mvnseq r2, #266240 @ 0x41000 │ │ │ │ + ldreq sl, [lr], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 49174 <__cxa_atexit@plt+0x3bf3c> │ │ │ │ @@ -61392,16 +61392,16 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvnseq r2, #44, 10 @ 0xb000000 │ │ │ │ - ldreq r9, [lr], #-1428 @ 0xfffffa6c │ │ │ │ + mvnseq r2, #236, 18 @ 0x3b0000 │ │ │ │ + ldreq sl, [lr], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4921c <__cxa_atexit@plt+0x3bfe4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -61438,32 +61438,32 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r1, [pc], #-1120 @ 49248 <__cxa_atexit@plt+0x3c010> │ │ │ │ - strbeq r1, [pc], #-1132 @ 4924c <__cxa_atexit@plt+0x3c014> │ │ │ │ + strbeq r2, [pc], #-1104 @ 49248 <__cxa_atexit@plt+0x3c010> │ │ │ │ + strbeq r2, [pc], #-1116 @ 4924c <__cxa_atexit@plt+0x3c014> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 4927c <__cxa_atexit@plt+0x3c044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 49280 <__cxa_atexit@plt+0x3c048> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - strbeq r1, [pc], #-1032 @ 49284 <__cxa_atexit@plt+0x3c04c> │ │ │ │ - strbeq r1, [pc], #-1024 @ 49288 <__cxa_atexit@plt+0x3c050> │ │ │ │ - ldreq r9, [lr], #-1176 @ 0xfffffb68 │ │ │ │ + strbeq r2, [pc], #-1016 @ 49284 <__cxa_atexit@plt+0x3c04c> │ │ │ │ + strbeq r2, [pc], #-1008 @ 49288 <__cxa_atexit@plt+0x3c050> │ │ │ │ + ldreq sl, [lr], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -61483,16 +61483,16 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - mvnseq r2, #220, 6 @ 0x70000003 │ │ │ │ - ldreq r9, [lr], #-1064 @ 0xfffffbd8 │ │ │ │ + mvnseq r2, #156, 16 @ 0x9c0000 │ │ │ │ + ldreq sl, [lr], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61538,20 +61538,20 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [pc], #-616 @ 493d8 <__cxa_atexit@plt+0x3c1a0> │ │ │ │ - strbeq r1, [pc], #-820 @ 493dc <__cxa_atexit@plt+0x3c1a4> │ │ │ │ - strbeq r1, [pc], #-608 @ 493e0 <__cxa_atexit@plt+0x3c1a8> │ │ │ │ + strbeq r2, [pc], #-600 @ 493d8 <__cxa_atexit@plt+0x3c1a0> │ │ │ │ + strbeq r2, [pc], #-804 @ 493dc <__cxa_atexit@plt+0x3c1a4> │ │ │ │ + strbeq r2, [pc], #-592 @ 493e0 <__cxa_atexit@plt+0x3c1a8> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - mvnseq r2, #28, 6 @ 0x70000000 │ │ │ │ - ldreq r9, [lr], #-824 @ 0xfffffcc8 │ │ │ │ + mvnseq r2, #220, 14 @ 0x3700000 │ │ │ │ + ldreq sl, [lr], #-824 @ 0xfffffcc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61574,17 +61574,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq r1, [pc], #-608 @ 49468 <__cxa_atexit@plt+0x3c230> │ │ │ │ - strbeq r1, [pc], #-388 @ 4946c <__cxa_atexit@plt+0x3c234> │ │ │ │ - ldreq r9, [lr], #-740 @ 0xfffffd1c │ │ │ │ + strbeq r2, [pc], #-592 @ 49468 <__cxa_atexit@plt+0x3c230> │ │ │ │ + strbeq r2, [pc], #-372 @ 4946c <__cxa_atexit@plt+0x3c234> │ │ │ │ + ldreq sl, [lr], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 494b0 <__cxa_atexit@plt+0x3c278> │ │ │ │ ldr r7, [pc, #52] @ 494c0 <__cxa_atexit@plt+0x3c288> │ │ │ │ @@ -61599,16 +61599,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 494c4 <__cxa_atexit@plt+0x3c28c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r9, [lr], #-688 @ 0xfffffd50 │ │ │ │ - ldreq r9, [lr], #-648 @ 0xfffffd78 │ │ │ │ + ldreq sl, [lr], #-688 @ 0xfffffd50 │ │ │ │ + ldreq sl, [lr], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 4957c <__cxa_atexit@plt+0x3c344> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -61815,33 +61815,33 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ @ instruction: 0xffffdec0 │ │ │ │ @ instruction: 0xffffe030 │ │ │ │ - ldreq r9, [lr], #-388 @ 0xfffffe7c │ │ │ │ - ldreq r8, [lr], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq sl, [lr], #-388 @ 0xfffffe7c │ │ │ │ + ldreq r9, [lr], #-3924 @ 0xfffff0ac │ │ │ │ muleq r0, ip, r5 │ │ │ │ @ instruction: 0xffffdf60 │ │ │ │ @ instruction: 0xffffe39c │ │ │ │ - ldreq r9, [lr], #-156 @ 0xffffff64 │ │ │ │ + ldreq sl, [lr], #-156 @ 0xffffff64 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - ldreq r9, [lr], #-192 @ 0xffffff40 │ │ │ │ - ldreq r9, [lr], #-292 @ 0xfffffedc │ │ │ │ + ldreq sl, [lr], #-192 @ 0xffffff40 │ │ │ │ + ldreq sl, [lr], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ @ instruction: 0xfffff2e4 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - ldreq r9, [lr], #-188 @ 0xffffff44 │ │ │ │ - ldreq r8, [lr], #-3764 @ 0xfffff14c │ │ │ │ + ldreq sl, [lr], #-188 @ 0xffffff44 │ │ │ │ + ldreq r9, [lr], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 498e0 <__cxa_atexit@plt+0x3c6a8> │ │ │ │ @@ -61867,15 +61867,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - ldreq r8, [lr], #-3640 @ 0xfffff1c8 │ │ │ │ + ldreq r9, [lr], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 49998 <__cxa_atexit@plt+0x3c760> │ │ │ │ @@ -61915,15 +61915,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff034 │ │ │ │ @ instruction: 0xfffff370 │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ - ldreq r8, [lr], #-3464 @ 0xfffff278 │ │ │ │ + ldreq r9, [lr], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49ab0 <__cxa_atexit@plt+0x3c878> │ │ │ │ @@ -61986,15 +61986,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe010 │ │ │ │ @ instruction: 0xffffe03c │ │ │ │ @ instruction: 0xffffdf68 │ │ │ │ @ instruction: 0xffffecd4 │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ - ldreq r8, [lr], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq r9, [lr], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -62016,15 +62016,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffdc10 │ │ │ │ @ instruction: 0xffffde00 │ │ │ │ - ldreq r8, [lr], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r9, [lr], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -62046,15 +62046,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffd908 │ │ │ │ @ instruction: 0xffffda78 │ │ │ │ - ldreq r8, [lr], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r9, [lr], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 49c18 <__cxa_atexit@plt+0x3c9e0> │ │ │ │ @@ -62076,29 +62076,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 49c40 <__cxa_atexit@plt+0x3ca08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - strbeq r0, [pc], #-2676 @ 49c40 <__cxa_atexit@plt+0x3ca08> │ │ │ │ - ldreq r8, [lr], #-2888 @ 0xfffff4b8 │ │ │ │ - strbeq r0, [pc], #-2624 @ 49c48 <__cxa_atexit@plt+0x3ca10> │ │ │ │ - ldreq r8, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq r1, [pc], #-2660 @ 49c40 <__cxa_atexit@plt+0x3ca08> │ │ │ │ + ldreq r9, [lr], #-2888 @ 0xfffff4b8 │ │ │ │ + strbeq r1, [pc], #-2608 @ 49c48 <__cxa_atexit@plt+0x3ca10> │ │ │ │ + ldreq r9, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 49c6c <__cxa_atexit@plt+0x3ca34> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r8, [lr], #-2828 @ 0xfffff4f4 │ │ │ │ - ldreq r8, [lr], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r9, [lr], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r9, [lr], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49cec <__cxa_atexit@plt+0x3cab4> │ │ │ │ @@ -62134,21 +62134,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #36] @ 49d34 <__cxa_atexit@plt+0x3cafc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [pc], #-2328 @ 49d28 <__cxa_atexit@plt+0x3caf0> │ │ │ │ - strbeq r0, [pc], #-2520 @ 49d2c <__cxa_atexit@plt+0x3caf4> │ │ │ │ + strbeq r1, [pc], #-2312 @ 49d28 <__cxa_atexit@plt+0x3caf0> │ │ │ │ + strbeq r1, [pc], #-2504 @ 49d2c <__cxa_atexit@plt+0x3caf4> │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - strbeq r0, [pc], #-2464 @ 49d34 <__cxa_atexit@plt+0x3cafc> │ │ │ │ - ldreq r8, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ - strbeq r0, [pc], #-2392 @ 49d3c <__cxa_atexit@plt+0x3cb04> │ │ │ │ - ldreq r8, [lr], #-2700 @ 0xfffff574 │ │ │ │ + strbeq r1, [pc], #-2448 @ 49d34 <__cxa_atexit@plt+0x3cafc> │ │ │ │ + ldreq r9, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r1, [pc], #-2376 @ 49d3c <__cxa_atexit@plt+0x3cb04> │ │ │ │ + ldreq r9, [lr], #-2700 @ 0xfffff574 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -62188,16 +62188,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - ldreq r8, [lr], #-2512 @ 0xfffff630 │ │ │ │ - ldreq r8, [lr], #-2404 @ 0xfffff69c │ │ │ │ + ldreq r9, [lr], #-2512 @ 0xfffff630 │ │ │ │ + ldreq r9, [lr], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49e68 <__cxa_atexit@plt+0x3cc30> │ │ │ │ ldr r2, [pc, #116] @ 49e90 <__cxa_atexit@plt+0x3cc58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -62226,19 +62226,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 49ea0 <__cxa_atexit@plt+0x3cc68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [pc], #-1920 @ 49e98 <__cxa_atexit@plt+0x3cc60> │ │ │ │ + strbeq r1, [pc], #-1904 @ 49e98 <__cxa_atexit@plt+0x3cc60> │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - strbeq r0, [pc], #-2084 @ 49ea0 <__cxa_atexit@plt+0x3cc68> │ │ │ │ - ldreq r8, [lr], #-2288 @ 0xfffff710 │ │ │ │ - strbeq r0, [pc], #-2024 @ 49ea8 <__cxa_atexit@plt+0x3cc70> │ │ │ │ + strbeq r1, [pc], #-2068 @ 49ea0 <__cxa_atexit@plt+0x3cc68> │ │ │ │ + ldreq r9, [lr], #-2288 @ 0xfffff710 │ │ │ │ + strbeq r1, [pc], #-2008 @ 49ea8 <__cxa_atexit@plt+0x3cc70> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49edc <__cxa_atexit@plt+0x3cca4> │ │ │ │ ldr r8, [pc, #36] @ 49ee4 <__cxa_atexit@plt+0x3ccac> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -62247,31 +62247,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #15597568 @ 0xee0000 │ │ │ │ - strbeq r0, [pc], #-1744 @ 49ef0 <__cxa_atexit@plt+0x3ccb8> │ │ │ │ + mvnseq r1, #11136 @ 0x2b80 │ │ │ │ + strbeq r1, [pc], #-1728 @ 49ef0 <__cxa_atexit@plt+0x3ccb8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 49f28 <__cxa_atexit@plt+0x3ccf0> │ │ │ │ ldr r2, [pc, #40] @ 49f38 <__cxa_atexit@plt+0x3cd00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -62285,31 +62285,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #5636096 @ 0x560000 │ │ │ │ - strbeq r0, [pc], #-1592 @ 49f88 <__cxa_atexit@plt+0x3cd50> │ │ │ │ + mvnseq r1, #1408 @ 0x580 │ │ │ │ + strbeq r1, [pc], #-1576 @ 49f88 <__cxa_atexit@plt+0x3cd50> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 49fc0 <__cxa_atexit@plt+0x3cd88> │ │ │ │ ldr r2, [pc, #40] @ 49fd0 <__cxa_atexit@plt+0x3cd98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -62358,17 +62358,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvnseq r1, #734003200 @ 0x2bc00000 │ │ │ │ + mvnseq r1, #454656 @ 0x6f000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvnseq r1, #834666496 @ 0x31c00000 │ │ │ │ + mvnseq r1, #552960 @ 0x87000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -62392,17 +62392,17 @@ │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - mvnseq r1, #96468992 @ 0x5c00000 │ │ │ │ + mvnseq r1, #3522560 @ 0x35c000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - mvnseq r1, #130023424 @ 0x7c00000 │ │ │ │ + mvnseq r1, #3653632 @ 0x37c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 4a180 <__cxa_atexit@plt+0x3cf48> │ │ │ │ @@ -62419,15 +62419,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - mvnseq r1, #196, 8 @ 0xc4000000 │ │ │ │ + mvnseq r1, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4a224 <__cxa_atexit@plt+0x3cfec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -62464,31 +62464,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - mvnseq r1, #2097152 @ 0x200000 │ │ │ │ - mvnseq r1, #19922944 @ 0x1300000 │ │ │ │ + mvnseq r1, #794624 @ 0xc2000 │ │ │ │ + mvnseq r1, #864256 @ 0xd3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4a284 <__cxa_atexit@plt+0x3d04c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 4a288 <__cxa_atexit@plt+0x3d050> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r1, #763363328 @ 0x2d800000 │ │ │ │ - mvnseq r1, #767557632 @ 0x2dc00000 │ │ │ │ + mvnseq r1, #483328 @ 0x76000 │ │ │ │ + mvnseq r1, #487424 @ 0x77000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -62508,15 +62508,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvnseq r1, #120, 6 @ 0xe0000001 │ │ │ │ + mvnseq r1, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -62537,15 +62537,15 @@ │ │ │ │ mov r8, lr │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvnseq r1, #4, 6 @ 0x10000000 │ │ │ │ + mvnseq r1, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -62561,15 +62561,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - mvnseq r1, #-268435446 @ 0xf000000a │ │ │ │ + mvnseq r1, #29097984 @ 0x1bc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62605,18 +62605,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [pc], #-636 @ 4a484 <__cxa_atexit@plt+0x3d24c> │ │ │ │ - strbeq r0, [pc], #-424 @ 4a488 <__cxa_atexit@plt+0x3d250> │ │ │ │ + strbeq r1, [pc], #-620 @ 4a484 <__cxa_atexit@plt+0x3d24c> │ │ │ │ + strbeq r1, [pc], #-408 @ 4a488 <__cxa_atexit@plt+0x3d250> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - mvnseq r1, #4, 4 @ 0x40000000 │ │ │ │ + mvnseq r1, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a4ec <__cxa_atexit@plt+0x3d2b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -62641,16 +62641,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r0, [pc], #-216 @ 4a514 <__cxa_atexit@plt+0x3d2dc> │ │ │ │ - mvnseq r1, #-1073741795 @ 0xc000001d │ │ │ │ + strbeq r1, [pc], #-200 @ 4a514 <__cxa_atexit@plt+0x3d2dc> │ │ │ │ + mvnseq r1, #57671680 @ 0x3700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62673,19 +62673,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq r0, [pc], #-308 @ 4a594 <__cxa_atexit@plt+0x3d35c> │ │ │ │ - strbeq r0, [pc], #-88 @ 4a598 <__cxa_atexit@plt+0x3d360> │ │ │ │ + strbeq r1, [pc], #-292 @ 4a594 <__cxa_atexit@plt+0x3d35c> │ │ │ │ + strbeq r1, [pc], #-72 @ 4a598 <__cxa_atexit@plt+0x3d360> │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r8, [lr], #-448 @ 0xfffffe40 │ │ │ │ + ldreq r9, [lr], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -62721,16 +62721,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - ldreq r8, [lr], #-376 @ 0xfffffe88 │ │ │ │ - ldreq r8, [lr], #-320 @ 0xfffffec0 │ │ │ │ + ldreq r9, [lr], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r9, [lr], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4a6bc <__cxa_atexit@plt+0x3d484> │ │ │ │ @@ -62756,31 +62756,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 4a6d8 <__cxa_atexit@plt+0x3d4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r8, [lr], #-224 @ 0xffffff20 │ │ │ │ - ldreq r8, [lr], #-184 @ 0xffffff48 │ │ │ │ + ldreq r9, [lr], #-224 @ 0xffffff20 │ │ │ │ + ldreq r9, [lr], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4a714 <__cxa_atexit@plt+0x3d4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 4a70c <__cxa_atexit@plt+0x3d4d4> │ │ │ │ b 4a724 <__cxa_atexit@plt+0x3d4ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r8, [lr], #-124 @ 0xffffff84 │ │ │ │ + ldreq r9, [lr], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ @@ -62823,16 +62823,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldreq r7, [lr], #-4068 @ 0xfffff01c │ │ │ │ - ldreq r7, [lr], #-4008 @ 0xfffff058 │ │ │ │ + ldreq r8, [lr], #-4068 @ 0xfffff01c │ │ │ │ + ldreq r8, [lr], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a8a8 <__cxa_atexit@plt+0x3d670> │ │ │ │ ldr r7, [pc, #216] @ 4a8e4 <__cxa_atexit@plt+0x3d6ac> │ │ │ │ @@ -62867,15 +62867,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 4a8f0 <__cxa_atexit@plt+0x3d6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -62888,21 +62888,21 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq pc, [lr], #-3668 @ 0xfffff1ac @ │ │ │ │ - ldreq r7, [lr], #-3804 @ 0xfffff124 │ │ │ │ - ldreq r7, [lr], #-3836 @ 0xfffff104 │ │ │ │ + strbeq r0, [pc], #-3652 @ 4a8f0 <__cxa_atexit@plt+0x3d6b8> │ │ │ │ + ldreq r8, [lr], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r8, [lr], #-3836 @ 0xfffff104 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - ldreq r7, [lr], #-3732 @ 0xfffff16c │ │ │ │ + ldreq r8, [lr], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #148] @ 4a9ac <__cxa_atexit@plt+0x3d774> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -62937,31 +62937,31 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [lr], #-3428 @ 0xfffff29c @ │ │ │ │ + strbeq r0, [pc], #-3412 @ 4a9b4 <__cxa_atexit@plt+0x3d77c> │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - ldreq r7, [lr], #-3600 @ 0xfffff1f0 │ │ │ │ - ldreq r7, [lr], #-3552 @ 0xfffff220 │ │ │ │ + ldreq r8, [lr], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r8, [lr], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 4a9e8 <__cxa_atexit@plt+0x3d7b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r7, [lr], #-3532 @ 0xfffff234 │ │ │ │ - ldreq r7, [lr], #-3492 @ 0xfffff25c │ │ │ │ + ldreq r8, [lr], #-3532 @ 0xfffff234 │ │ │ │ + ldreq r8, [lr], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4aabc <__cxa_atexit@plt+0x3d884> │ │ │ │ ldr r3, [pc, #232] @ 4aaf8 <__cxa_atexit@plt+0x3d8c0> │ │ │ │ @@ -63000,15 +63000,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 4ab08 <__cxa_atexit@plt+0x3d8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -63021,22 +63021,22 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq pc, [lr], #-3156 @ 0xfffff3ac @ │ │ │ │ - strbeq pc, [lr], #-2924 @ 0xfffff494 @ │ │ │ │ - ldreq r7, [lr], #-3272 @ 0xfffff338 │ │ │ │ - ldreq r7, [lr], #-3320 @ 0xfffff308 │ │ │ │ + strbeq r0, [pc], #-3140 @ 4ab04 <__cxa_atexit@plt+0x3d8cc> │ │ │ │ + strbeq r0, [pc], #-2908 @ 4ab08 <__cxa_atexit@plt+0x3d8d0> │ │ │ │ + ldreq r8, [lr], #-3272 @ 0xfffff338 │ │ │ │ + ldreq r8, [lr], #-3320 @ 0xfffff308 │ │ │ │ @ instruction: 0xfffff39c │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - ldreq r7, [lr], #-3196 @ 0xfffff384 │ │ │ │ + ldreq r8, [lr], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #160] @ 4abd0 <__cxa_atexit@plt+0x3d998> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -63074,21 +63074,21 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [lr], #-2688 @ 0xfffff580 @ │ │ │ │ - strbeq pc, [lr], #-2868 @ 0xfffff4cc @ │ │ │ │ + strbeq r0, [pc], #-2672 @ 4abd8 <__cxa_atexit@plt+0x3d9a0> │ │ │ │ + strbeq r0, [pc], #-2852 @ 4abdc <__cxa_atexit@plt+0x3d9a4> │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - ldreq r7, [lr], #-3052 @ 0xfffff414 │ │ │ │ - ldreq r7, [lr], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r8, [lr], #-3052 @ 0xfffff414 │ │ │ │ + ldreq r8, [lr], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4ac3c <__cxa_atexit@plt+0x3da04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63098,22 +63098,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4ac44 <__cxa_atexit@plt+0x3da0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4ac48 <__cxa_atexit@plt+0x3da10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #3588096 @ 0x36c000 │ │ │ │ - strbeq pc, [lr], #-2412 @ 0xfffff694 @ │ │ │ │ - ldreq r7, [lr], #-2956 @ 0xfffff474 │ │ │ │ + mvnseq r0, #2480 @ 0x9b0 │ │ │ │ + strbeq r0, [pc], #-2396 @ 4ac50 <__cxa_atexit@plt+0x3da18> │ │ │ │ + ldreq r8, [lr], #-2956 @ 0xfffff474 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4acc4 <__cxa_atexit@plt+0x3da8c> │ │ │ │ ldr r3, [pc, #100] @ 4acd4 <__cxa_atexit@plt+0x3da9c> │ │ │ │ @@ -63140,18 +63140,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4acd8 <__cxa_atexit@plt+0x3daa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-2856 @ 0xfffff4d8 │ │ │ │ - ldreq r7, [lr], #-2860 @ 0xfffff4d4 │ │ │ │ - ldreq r7, [lr], #-2852 @ 0xfffff4dc │ │ │ │ - ldreq r7, [lr], #-2808 @ 0xfffff508 │ │ │ │ + ldreq r8, [lr], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq r8, [lr], #-2860 @ 0xfffff4d4 │ │ │ │ + ldreq r8, [lr], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r8, [lr], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 4ad18 <__cxa_atexit@plt+0x3dae0> │ │ │ │ @@ -63162,17 +63162,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ad30 <__cxa_atexit@plt+0x3daf8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4ad34 <__cxa_atexit@plt+0x3dafc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-2756 @ 0xfffff53c │ │ │ │ - ldreq r7, [lr], #-2744 @ 0xfffff548 │ │ │ │ - ldreq r7, [lr], #-2712 @ 0xfffff568 │ │ │ │ + ldreq r8, [lr], #-2756 @ 0xfffff53c │ │ │ │ + ldreq r8, [lr], #-2744 @ 0xfffff548 │ │ │ │ + ldreq r8, [lr], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4ad8c <__cxa_atexit@plt+0x3db54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63182,22 +63182,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4ad94 <__cxa_atexit@plt+0x3db5c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4ad98 <__cxa_atexit@plt+0x3db60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #124, 16 @ 0x7c0000 │ │ │ │ - strbeq pc, [lr], #-2076 @ 0xfffff7e4 @ │ │ │ │ - ldreq r7, [lr], #-2644 @ 0xfffff5ac │ │ │ │ + mvnseq r0, #60, 26 @ 0xf00 │ │ │ │ + strbeq r0, [pc], #-2060 @ 4ada0 <__cxa_atexit@plt+0x3db68> │ │ │ │ + ldreq r8, [lr], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4ae14 <__cxa_atexit@plt+0x3dbdc> │ │ │ │ ldr r3, [pc, #100] @ 4ae24 <__cxa_atexit@plt+0x3dbec> │ │ │ │ @@ -63224,18 +63224,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4ae28 <__cxa_atexit@plt+0x3dbf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-2544 @ 0xfffff610 │ │ │ │ - ldreq r7, [lr], #-2548 @ 0xfffff60c │ │ │ │ - ldreq r7, [lr], #-2540 @ 0xfffff614 │ │ │ │ - ldreq r7, [lr], #-2496 @ 0xfffff640 │ │ │ │ + ldreq r8, [lr], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r8, [lr], #-2548 @ 0xfffff60c │ │ │ │ + ldreq r8, [lr], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r8, [lr], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 4ae68 <__cxa_atexit@plt+0x3dc30> │ │ │ │ @@ -63246,17 +63246,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ae80 <__cxa_atexit@plt+0x3dc48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4ae84 <__cxa_atexit@plt+0x3dc4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-2444 @ 0xfffff674 │ │ │ │ - ldreq r7, [lr], #-2432 @ 0xfffff680 │ │ │ │ - ldreq r7, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq r8, [lr], #-2444 @ 0xfffff674 │ │ │ │ + ldreq r8, [lr], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r8, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4aedc <__cxa_atexit@plt+0x3dca4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63266,22 +63266,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4aee4 <__cxa_atexit@plt+0x3dcac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4aee8 <__cxa_atexit@plt+0x3dcb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #28, 14 @ 0x700000 │ │ │ │ - strbeq pc, [lr], #-1740 @ 0xfffff934 @ │ │ │ │ - ldreq r7, [lr], #-2332 @ 0xfffff6e4 │ │ │ │ + mvnseq r0, #220, 22 @ 0x37000 │ │ │ │ + strbeq r0, [pc], #-1724 @ 4aef0 <__cxa_atexit@plt+0x3dcb8> │ │ │ │ + ldreq r8, [lr], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4af64 <__cxa_atexit@plt+0x3dd2c> │ │ │ │ ldr r3, [pc, #100] @ 4af74 <__cxa_atexit@plt+0x3dd3c> │ │ │ │ @@ -63308,18 +63308,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4af78 <__cxa_atexit@plt+0x3dd40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-2232 @ 0xfffff748 │ │ │ │ - ldreq r7, [lr], #-2236 @ 0xfffff744 │ │ │ │ - ldreq r7, [lr], #-2228 @ 0xfffff74c │ │ │ │ - ldreq r7, [lr], #-2184 @ 0xfffff778 │ │ │ │ + ldreq r8, [lr], #-2232 @ 0xfffff748 │ │ │ │ + ldreq r8, [lr], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r8, [lr], #-2228 @ 0xfffff74c │ │ │ │ + ldreq r8, [lr], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 4afb8 <__cxa_atexit@plt+0x3dd80> │ │ │ │ @@ -63330,17 +63330,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4afd0 <__cxa_atexit@plt+0x3dd98> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4afd4 <__cxa_atexit@plt+0x3dd9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-2132 @ 0xfffff7ac │ │ │ │ - ldreq r7, [lr], #-2120 @ 0xfffff7b8 │ │ │ │ - ldreq r7, [lr], #-2040 @ 0xfffff808 │ │ │ │ + ldreq r8, [lr], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r8, [lr], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq r8, [lr], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b02c <__cxa_atexit@plt+0x3ddf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63350,22 +63350,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b034 <__cxa_atexit@plt+0x3ddfc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b038 <__cxa_atexit@plt+0x3de00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #780140544 @ 0x2e800000 │ │ │ │ - strbeq pc, [lr], #-1404 @ 0xfffffa84 @ │ │ │ │ - ldreq r7, [lr], #-2020 @ 0xfffff81c │ │ │ │ + mvnseq r0, #499712 @ 0x7a000 │ │ │ │ + strbeq r0, [pc], #-1388 @ 4b040 <__cxa_atexit@plt+0x3de08> │ │ │ │ + ldreq r8, [lr], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b0b4 <__cxa_atexit@plt+0x3de7c> │ │ │ │ ldr r3, [pc, #100] @ 4b0c4 <__cxa_atexit@plt+0x3de8c> │ │ │ │ @@ -63392,18 +63392,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b0c8 <__cxa_atexit@plt+0x3de90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-1920 @ 0xfffff880 │ │ │ │ - ldreq r7, [lr], #-1924 @ 0xfffff87c │ │ │ │ - ldreq r7, [lr], #-1916 @ 0xfffff884 │ │ │ │ - ldreq r7, [lr], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq r8, [lr], #-1920 @ 0xfffff880 │ │ │ │ + ldreq r8, [lr], #-1924 @ 0xfffff87c │ │ │ │ + ldreq r8, [lr], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r8, [lr], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne 4b108 <__cxa_atexit@plt+0x3ded0> │ │ │ │ @@ -63414,17 +63414,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b120 <__cxa_atexit@plt+0x3dee8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4b124 <__cxa_atexit@plt+0x3deec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-1820 @ 0xfffff8e4 │ │ │ │ - ldreq r7, [lr], #-1808 @ 0xfffff8f0 │ │ │ │ - ldreq r7, [lr], #-1704 @ 0xfffff958 │ │ │ │ + ldreq r8, [lr], #-1820 @ 0xfffff8e4 │ │ │ │ + ldreq r8, [lr], #-1808 @ 0xfffff8f0 │ │ │ │ + ldreq r8, [lr], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b17c <__cxa_atexit@plt+0x3df44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63434,22 +63434,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b184 <__cxa_atexit@plt+0x3df4c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b188 <__cxa_atexit@plt+0x3df50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #88, 8 @ 0x58000000 │ │ │ │ - strbeq pc, [lr], #-1068 @ 0xfffffbd4 @ │ │ │ │ - ldreq r7, [lr], #-1708 @ 0xfffff954 │ │ │ │ + mvnseq r0, #24, 18 @ 0x60000 │ │ │ │ + strbeq r0, [pc], #-1052 @ 4b190 <__cxa_atexit@plt+0x3df58> │ │ │ │ + ldreq r8, [lr], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b204 <__cxa_atexit@plt+0x3dfcc> │ │ │ │ ldr r3, [pc, #100] @ 4b214 <__cxa_atexit@plt+0x3dfdc> │ │ │ │ @@ -63476,18 +63476,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b218 <__cxa_atexit@plt+0x3dfe0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-1608 @ 0xfffff9b8 │ │ │ │ - ldreq r7, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq r7, [lr], #-1604 @ 0xfffff9bc │ │ │ │ - ldreq r7, [lr], #-1560 @ 0xfffff9e8 │ │ │ │ + ldreq r8, [lr], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq r8, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r8, [lr], #-1604 @ 0xfffff9bc │ │ │ │ + ldreq r8, [lr], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne 4b258 <__cxa_atexit@plt+0x3e020> │ │ │ │ @@ -63498,17 +63498,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b270 <__cxa_atexit@plt+0x3e038> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4b274 <__cxa_atexit@plt+0x3e03c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-1508 @ 0xfffffa1c │ │ │ │ - ldreq r7, [lr], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq r7, [lr], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq r8, [lr], #-1508 @ 0xfffffa1c │ │ │ │ + ldreq r8, [lr], #-1496 @ 0xfffffa28 │ │ │ │ + ldreq r8, [lr], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b2cc <__cxa_atexit@plt+0x3e094> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63518,22 +63518,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b2d4 <__cxa_atexit@plt+0x3e09c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b2d8 <__cxa_atexit@plt+0x3e0a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #248, 4 @ 0x8000000f │ │ │ │ - strbeq pc, [lr], #-732 @ 0xfffffd24 @ │ │ │ │ - ldreq r7, [lr], #-1396 @ 0xfffffa8c │ │ │ │ + mvnseq r0, #184, 14 @ 0x2e00000 │ │ │ │ + strbeq r0, [pc], #-716 @ 4b2e0 <__cxa_atexit@plt+0x3e0a8> │ │ │ │ + ldreq r8, [lr], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b354 <__cxa_atexit@plt+0x3e11c> │ │ │ │ ldr r3, [pc, #100] @ 4b364 <__cxa_atexit@plt+0x3e12c> │ │ │ │ @@ -63560,18 +63560,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b368 <__cxa_atexit@plt+0x3e130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq r7, [lr], #-1300 @ 0xfffffaec │ │ │ │ - ldreq r7, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ - ldreq r7, [lr], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r8, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq r8, [lr], #-1300 @ 0xfffffaec │ │ │ │ + ldreq r8, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ + ldreq r8, [lr], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne 4b3a8 <__cxa_atexit@plt+0x3e170> │ │ │ │ @@ -63582,17 +63582,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b3c0 <__cxa_atexit@plt+0x3e188> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4b3c4 <__cxa_atexit@plt+0x3e18c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-1196 @ 0xfffffb54 │ │ │ │ - ldreq r7, [lr], #-1184 @ 0xfffffb60 │ │ │ │ - ldreq r7, [lr], #-1032 @ 0xfffffbf8 │ │ │ │ + ldreq r8, [lr], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq r8, [lr], #-1184 @ 0xfffffb60 │ │ │ │ + ldreq r8, [lr], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b41c <__cxa_atexit@plt+0x3e1e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63602,22 +63602,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b424 <__cxa_atexit@plt+0x3e1ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b428 <__cxa_atexit@plt+0x3e1f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-1073741784 @ 0xc0000028 │ │ │ │ - strbeq pc, [lr], #-396 @ 0xfffffe74 @ │ │ │ │ - ldreq r7, [lr], #-1084 @ 0xfffffbc4 │ │ │ │ + mvnseq r0, #103809024 @ 0x6300000 │ │ │ │ + strbeq r0, [pc], #-380 @ 4b430 <__cxa_atexit@plt+0x3e1f8> │ │ │ │ + ldreq r8, [lr], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b4a4 <__cxa_atexit@plt+0x3e26c> │ │ │ │ ldr r3, [pc, #100] @ 4b4b4 <__cxa_atexit@plt+0x3e27c> │ │ │ │ @@ -63644,18 +63644,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b4b8 <__cxa_atexit@plt+0x3e280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-984 @ 0xfffffc28 │ │ │ │ - ldreq r7, [lr], #-988 @ 0xfffffc24 │ │ │ │ - ldreq r7, [lr], #-980 @ 0xfffffc2c │ │ │ │ - ldreq r7, [lr], #-936 @ 0xfffffc58 │ │ │ │ + ldreq r8, [lr], #-984 @ 0xfffffc28 │ │ │ │ + ldreq r8, [lr], #-988 @ 0xfffffc24 │ │ │ │ + ldreq r8, [lr], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r8, [lr], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4b4f8 <__cxa_atexit@plt+0x3e2c0> │ │ │ │ @@ -63666,17 +63666,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b510 <__cxa_atexit@plt+0x3e2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4b514 <__cxa_atexit@plt+0x3e2dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-884 @ 0xfffffc8c │ │ │ │ - ldreq r7, [lr], #-872 @ 0xfffffc98 │ │ │ │ - ldreq r7, [lr], #-696 @ 0xfffffd48 │ │ │ │ + ldreq r8, [lr], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r8, [lr], #-872 @ 0xfffffc98 │ │ │ │ + ldreq r8, [lr], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b56c <__cxa_atexit@plt+0x3e334> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63686,22 +63686,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b574 <__cxa_atexit@plt+0x3e33c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b578 <__cxa_atexit@plt+0x3e340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #73 @ 0x49 │ │ │ │ - strbeq pc, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - ldreq r7, [lr], #-772 @ 0xfffffcfc │ │ │ │ + mvnseq r0, #37748736 @ 0x2400000 │ │ │ │ + strbeq r0, [pc], #-44 @ 4b580 <__cxa_atexit@plt+0x3e348> │ │ │ │ + ldreq r8, [lr], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b5f4 <__cxa_atexit@plt+0x3e3bc> │ │ │ │ ldr r3, [pc, #100] @ 4b604 <__cxa_atexit@plt+0x3e3cc> │ │ │ │ @@ -63728,18 +63728,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b608 <__cxa_atexit@plt+0x3e3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-672 @ 0xfffffd60 │ │ │ │ - ldreq r7, [lr], #-676 @ 0xfffffd5c │ │ │ │ - ldreq r7, [lr], #-668 @ 0xfffffd64 │ │ │ │ - ldreq r7, [lr], #-624 @ 0xfffffd90 │ │ │ │ + ldreq r8, [lr], #-672 @ 0xfffffd60 │ │ │ │ + ldreq r8, [lr], #-676 @ 0xfffffd5c │ │ │ │ + ldreq r8, [lr], #-668 @ 0xfffffd64 │ │ │ │ + ldreq r8, [lr], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4b648 <__cxa_atexit@plt+0x3e410> │ │ │ │ @@ -63750,17 +63750,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b660 <__cxa_atexit@plt+0x3e428> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4b664 <__cxa_atexit@plt+0x3e42c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-572 @ 0xfffffdc4 │ │ │ │ - ldreq r7, [lr], #-560 @ 0xfffffdd0 │ │ │ │ - ldreq r7, [lr], #-360 @ 0xfffffe98 │ │ │ │ + ldreq r8, [lr], #-572 @ 0xfffffdc4 │ │ │ │ + ldreq r8, [lr], #-560 @ 0xfffffdd0 │ │ │ │ + ldreq r8, [lr], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b6bc <__cxa_atexit@plt+0x3e484> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63770,22 +63770,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b6c4 <__cxa_atexit@plt+0x3e48c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b6c8 <__cxa_atexit@plt+0x3e490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #3744 @ 0xea0 │ │ │ │ - strbeq lr, [lr], #-3820 @ 0xfffff114 │ │ │ │ - ldreq r7, [lr], #-460 @ 0xfffffe34 │ │ │ │ + mvnseq r0, #-1476395006 @ 0xa8000002 │ │ │ │ + strbeq pc, [lr], #-3804 @ 0xfffff124 @ │ │ │ │ + ldreq r8, [lr], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b744 <__cxa_atexit@plt+0x3e50c> │ │ │ │ ldr r3, [pc, #100] @ 4b754 <__cxa_atexit@plt+0x3e51c> │ │ │ │ @@ -63812,18 +63812,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b758 <__cxa_atexit@plt+0x3e520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-360 @ 0xfffffe98 │ │ │ │ - ldreq r7, [lr], #-364 @ 0xfffffe94 │ │ │ │ - ldreq r7, [lr], #-356 @ 0xfffffe9c │ │ │ │ - ldreq r7, [lr], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r8, [lr], #-360 @ 0xfffffe98 │ │ │ │ + ldreq r8, [lr], #-364 @ 0xfffffe94 │ │ │ │ + ldreq r8, [lr], #-356 @ 0xfffffe9c │ │ │ │ + ldreq r8, [lr], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4b798 <__cxa_atexit@plt+0x3e560> │ │ │ │ @@ -63834,17 +63834,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b7b0 <__cxa_atexit@plt+0x3e578> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4b7b4 <__cxa_atexit@plt+0x3e57c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #-260 @ 0xfffffefc │ │ │ │ - ldreq r7, [lr], #-248 @ 0xffffff08 │ │ │ │ - ldreq r7, [lr], #-24 @ 0xffffffe8 │ │ │ │ + ldreq r8, [lr], #-260 @ 0xfffffefc │ │ │ │ + ldreq r8, [lr], #-248 @ 0xffffff08 │ │ │ │ + ldreq r8, [lr], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b80c <__cxa_atexit@plt+0x3e5d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63854,22 +63854,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b814 <__cxa_atexit@plt+0x3e5dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b818 <__cxa_atexit@plt+0x3e5e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #9024 @ 0x2340 │ │ │ │ - strbeq lr, [lr], #-3484 @ 0xfffff264 │ │ │ │ - ldreq r7, [lr], #-148 @ 0xffffff6c │ │ │ │ + mvnseq r0, #-805306364 @ 0xd0000004 │ │ │ │ + strbeq pc, [lr], #-3468 @ 0xfffff274 @ │ │ │ │ + ldreq r8, [lr], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b894 <__cxa_atexit@plt+0x3e65c> │ │ │ │ ldr r3, [pc, #100] @ 4b8a4 <__cxa_atexit@plt+0x3e66c> │ │ │ │ @@ -63896,18 +63896,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b8a8 <__cxa_atexit@plt+0x3e670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [lr], #-48 @ 0xffffffd0 │ │ │ │ - ldreq r7, [lr], #-52 @ 0xffffffcc │ │ │ │ - ldreq r7, [lr], #-44 @ 0xffffffd4 │ │ │ │ - ldreq r7, [lr], #-0 │ │ │ │ + ldreq r8, [lr], #-48 @ 0xffffffd0 │ │ │ │ + ldreq r8, [lr], #-52 @ 0xffffffcc │ │ │ │ + ldreq r8, [lr], #-44 @ 0xffffffd4 │ │ │ │ + ldreq r8, [lr], #-0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4b8e8 <__cxa_atexit@plt+0x3e6b0> │ │ │ │ @@ -63918,17 +63918,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b900 <__cxa_atexit@plt+0x3e6c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4b904 <__cxa_atexit@plt+0x3e6cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-4044 @ 0xfffff034 │ │ │ │ - ldreq r6, [lr], #-4032 @ 0xfffff040 │ │ │ │ - ldreq r6, [lr], #-3784 @ 0xfffff138 │ │ │ │ + ldreq r7, [lr], #-4044 @ 0xfffff034 │ │ │ │ + ldreq r7, [lr], #-4032 @ 0xfffff040 │ │ │ │ + ldreq r7, [lr], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4b95c <__cxa_atexit@plt+0x3e724> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -63938,22 +63938,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4b964 <__cxa_atexit@plt+0x3e72c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4b968 <__cxa_atexit@plt+0x3e730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #48, 24 @ 0x3000 │ │ │ │ - strbeq lr, [lr], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq r6, [lr], #-3932 @ 0xfffff0a4 │ │ │ │ + mvnseq r0, #240 @ 0xf0 │ │ │ │ + strbeq pc, [lr], #-3132 @ 0xfffff3c4 @ │ │ │ │ + ldreq r7, [lr], #-3932 @ 0xfffff0a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b9e4 <__cxa_atexit@plt+0x3e7ac> │ │ │ │ ldr r3, [pc, #100] @ 4b9f4 <__cxa_atexit@plt+0x3e7bc> │ │ │ │ @@ -63980,18 +63980,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4b9f8 <__cxa_atexit@plt+0x3e7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [lr], #-3832 @ 0xfffff108 │ │ │ │ - ldreq r6, [lr], #-3836 @ 0xfffff104 │ │ │ │ - ldreq r6, [lr], #-3828 @ 0xfffff10c │ │ │ │ - ldreq r6, [lr], #-3784 @ 0xfffff138 │ │ │ │ + ldreq r7, [lr], #-3832 @ 0xfffff108 │ │ │ │ + ldreq r7, [lr], #-3836 @ 0xfffff104 │ │ │ │ + ldreq r7, [lr], #-3828 @ 0xfffff10c │ │ │ │ + ldreq r7, [lr], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4ba38 <__cxa_atexit@plt+0x3e800> │ │ │ │ @@ -64002,17 +64002,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ba50 <__cxa_atexit@plt+0x3e818> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4ba54 <__cxa_atexit@plt+0x3e81c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-3732 @ 0xfffff16c │ │ │ │ - ldreq r6, [lr], #-3720 @ 0xfffff178 │ │ │ │ - ldreq r6, [lr], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r7, [lr], #-3732 @ 0xfffff16c │ │ │ │ + ldreq r7, [lr], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r7, [lr], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4baac <__cxa_atexit@plt+0x3e874> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -64022,22 +64022,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4bab4 <__cxa_atexit@plt+0x3e87c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4bab8 <__cxa_atexit@plt+0x3e880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #876544 @ 0xd6000 │ │ │ │ - strbeq lr, [lr], #-2812 @ 0xfffff504 │ │ │ │ - ldreq r6, [lr], #-3620 @ 0xfffff1dc │ │ │ │ + mvnseq pc, #600 @ 0x258 │ │ │ │ + strbeq pc, [lr], #-2796 @ 0xfffff514 @ │ │ │ │ + ldreq r7, [lr], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4bb34 <__cxa_atexit@plt+0x3e8fc> │ │ │ │ ldr r3, [pc, #100] @ 4bb44 <__cxa_atexit@plt+0x3e90c> │ │ │ │ @@ -64064,18 +64064,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4bb48 <__cxa_atexit@plt+0x3e910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [lr], #-3520 @ 0xfffff240 │ │ │ │ - ldreq r6, [lr], #-3524 @ 0xfffff23c │ │ │ │ - ldreq r6, [lr], #-3516 @ 0xfffff244 │ │ │ │ - ldreq r6, [lr], #-3472 @ 0xfffff270 │ │ │ │ + ldreq r7, [lr], #-3520 @ 0xfffff240 │ │ │ │ + ldreq r7, [lr], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r7, [lr], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r7, [lr], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4bb88 <__cxa_atexit@plt+0x3e950> │ │ │ │ @@ -64086,17 +64086,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4bba0 <__cxa_atexit@plt+0x3e968> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4bba4 <__cxa_atexit@plt+0x3e96c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-3420 @ 0xfffff2a4 │ │ │ │ - ldreq r6, [lr], #-3408 @ 0xfffff2b0 │ │ │ │ - ldreq r6, [lr], #-3112 @ 0xfffff3d8 │ │ │ │ + ldreq r7, [lr], #-3420 @ 0xfffff2a4 │ │ │ │ + ldreq r7, [lr], #-3408 @ 0xfffff2b0 │ │ │ │ + ldreq r7, [lr], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4bbfc <__cxa_atexit@plt+0x3e9c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -64106,22 +64106,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4bc04 <__cxa_atexit@plt+0x3e9cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4bc08 <__cxa_atexit@plt+0x3e9d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1949696 @ 0x1dc000 │ │ │ │ - strbeq lr, [lr], #-2476 @ 0xfffff654 │ │ │ │ - ldreq r6, [lr], #-3308 @ 0xfffff314 │ │ │ │ + mvnseq pc, #880 @ 0x370 │ │ │ │ + strbeq pc, [lr], #-2460 @ 0xfffff664 @ │ │ │ │ + ldreq r7, [lr], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4bc84 <__cxa_atexit@plt+0x3ea4c> │ │ │ │ ldr r3, [pc, #100] @ 4bc94 <__cxa_atexit@plt+0x3ea5c> │ │ │ │ @@ -64148,18 +64148,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4bc98 <__cxa_atexit@plt+0x3ea60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [lr], #-3208 @ 0xfffff378 │ │ │ │ - ldreq r6, [lr], #-3212 @ 0xfffff374 │ │ │ │ - ldreq r6, [lr], #-3204 @ 0xfffff37c │ │ │ │ - ldreq r6, [lr], #-3160 @ 0xfffff3a8 │ │ │ │ + ldreq r7, [lr], #-3208 @ 0xfffff378 │ │ │ │ + ldreq r7, [lr], #-3212 @ 0xfffff374 │ │ │ │ + ldreq r7, [lr], #-3204 @ 0xfffff37c │ │ │ │ + ldreq r7, [lr], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4bcd8 <__cxa_atexit@plt+0x3eaa0> │ │ │ │ @@ -64170,17 +64170,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4bcf0 <__cxa_atexit@plt+0x3eab8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4bcf4 <__cxa_atexit@plt+0x3eabc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-3108 @ 0xfffff3dc │ │ │ │ - ldreq r6, [lr], #-3096 @ 0xfffff3e8 │ │ │ │ - ldreq r6, [lr], #-2776 @ 0xfffff528 │ │ │ │ + ldreq r7, [lr], #-3108 @ 0xfffff3dc │ │ │ │ + ldreq r7, [lr], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq r7, [lr], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4bd4c <__cxa_atexit@plt+0x3eb14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -64190,22 +64190,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4bd54 <__cxa_atexit@plt+0x3eb1c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4bd58 <__cxa_atexit@plt+0x3eb20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1441792 @ 0x160000 │ │ │ │ - strbeq lr, [lr], #-2140 @ 0xfffff7a4 │ │ │ │ - ldreq r6, [lr], #-2996 @ 0xfffff44c │ │ │ │ + mvnseq pc, #54784 @ 0xd600 │ │ │ │ + strbeq pc, [lr], #-2124 @ 0xfffff7b4 @ │ │ │ │ + ldreq r7, [lr], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4bdd4 <__cxa_atexit@plt+0x3eb9c> │ │ │ │ ldr r3, [pc, #100] @ 4bde4 <__cxa_atexit@plt+0x3ebac> │ │ │ │ @@ -64232,18 +64232,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4bde8 <__cxa_atexit@plt+0x3ebb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq r6, [lr], #-2900 @ 0xfffff4ac │ │ │ │ - ldreq r6, [lr], #-2892 @ 0xfffff4b4 │ │ │ │ - ldreq r6, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ + ldreq r7, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq r7, [lr], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq r7, [lr], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r7, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4be28 <__cxa_atexit@plt+0x3ebf0> │ │ │ │ @@ -64254,17 +64254,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4be40 <__cxa_atexit@plt+0x3ec08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4be44 <__cxa_atexit@plt+0x3ec0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-2796 @ 0xfffff514 │ │ │ │ - ldreq r6, [lr], #-2784 @ 0xfffff520 │ │ │ │ - ldreq r6, [lr], #-2440 @ 0xfffff678 │ │ │ │ + ldreq r7, [lr], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r7, [lr], #-2784 @ 0xfffff520 │ │ │ │ + ldreq r7, [lr], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4be9c <__cxa_atexit@plt+0x3ec64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -64274,22 +64274,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4bea4 <__cxa_atexit@plt+0x3ec6c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4bea8 <__cxa_atexit@plt+0x3ec70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4015a4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ + b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #191889408 @ 0xb700000 │ │ │ │ - strbeq lr, [lr], #-1804 @ 0xfffff8f4 │ │ │ │ - ldreq r6, [lr], #-2684 @ 0xfffff584 │ │ │ │ + mvnseq pc, #121856 @ 0x1dc00 │ │ │ │ + strbeq pc, [lr], #-1788 @ 0xfffff904 @ │ │ │ │ + ldreq r7, [lr], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4bf24 <__cxa_atexit@plt+0x3ecec> │ │ │ │ ldr r3, [pc, #100] @ 4bf34 <__cxa_atexit@plt+0x3ecfc> │ │ │ │ @@ -64316,18 +64316,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4bf38 <__cxa_atexit@plt+0x3ed00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [lr], #-2584 @ 0xfffff5e8 │ │ │ │ - ldreq r6, [lr], #-2588 @ 0xfffff5e4 │ │ │ │ - ldreq r6, [lr], #-2580 @ 0xfffff5ec │ │ │ │ - ldreq r6, [lr], #-2536 @ 0xfffff618 │ │ │ │ + ldreq r7, [lr], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r7, [lr], #-2588 @ 0xfffff5e4 │ │ │ │ + ldreq r7, [lr], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq r7, [lr], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 4bf78 <__cxa_atexit@plt+0x3ed40> │ │ │ │ @@ -64338,16 +64338,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4bf90 <__cxa_atexit@plt+0x3ed58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 4bf94 <__cxa_atexit@plt+0x3ed5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-2484 @ 0xfffff64c │ │ │ │ - ldreq r6, [lr], #-2472 @ 0xfffff658 │ │ │ │ + ldreq r7, [lr], #-2484 @ 0xfffff64c │ │ │ │ + ldreq r7, [lr], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4bfe4 <__cxa_atexit@plt+0x3edac> │ │ │ │ ldr r3, [pc, #60] @ 4bff4 <__cxa_atexit@plt+0x3edbc> │ │ │ │ @@ -64364,15 +64364,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4bff8 <__cxa_atexit@plt+0x3edc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r6, [lr], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq r7, [lr], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -64396,15 +64396,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4c078 <__cxa_atexit@plt+0x3ee40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r6, [lr], #-2276 @ 0xfffff71c │ │ │ │ + ldreq r7, [lr], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -64428,15 +64428,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4c0f8 <__cxa_atexit@plt+0x3eec0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r6, [lr], #-2152 @ 0xfffff798 │ │ │ │ + ldreq r7, [lr], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -64479,17 +64479,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4c1c8 <__cxa_atexit@plt+0x3ef90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq lr, [lr], #-1052 @ 0xfffffbe4 │ │ │ │ - ldreq r6, [lr], #-3300 @ 0xfffff31c │ │ │ │ - strbeq lr, [lr], #-1012 @ 0xfffffc0c │ │ │ │ + strbeq pc, [lr], #-1036 @ 0xfffffbf4 @ │ │ │ │ + ldreq r7, [lr], #-3300 @ 0xfffff31c │ │ │ │ + strbeq pc, [lr], #-996 @ 0xfffffc1c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 4c234 <__cxa_atexit@plt+0x3effc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -64508,16 +64508,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c23c <__cxa_atexit@plt+0x3f004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq lr, [lr], #-896 @ 0xfffffc80 │ │ │ │ - strbeq lr, [lr], #-876 @ 0xfffffc94 │ │ │ │ + strbeq pc, [lr], #-880 @ 0xfffffc90 @ │ │ │ │ + strbeq pc, [lr], #-860 @ 0xfffffca4 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 4c27c <__cxa_atexit@plt+0x3f044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 4c280 <__cxa_atexit@plt+0x3f048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -64525,17 +64525,17 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [lr], #-836 @ 0xfffffcbc │ │ │ │ - strbeq lr, [lr], #-832 @ 0xfffffcc0 │ │ │ │ - ldreq r6, [lr], #-1112 @ 0xfffffba8 │ │ │ │ + strbeq pc, [lr], #-820 @ 0xfffffccc @ │ │ │ │ + strbeq pc, [lr], #-816 @ 0xfffffcd0 @ │ │ │ │ + ldreq r7, [lr], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4c2cc <__cxa_atexit@plt+0x3f094> │ │ │ │ ldr r7, [pc, #52] @ 4c2dc <__cxa_atexit@plt+0x3f0a4> │ │ │ │ @@ -64550,16 +64550,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4c2e0 <__cxa_atexit@plt+0x3f0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [lr], #-3032 @ 0xfffff428 │ │ │ │ - ldreq r6, [lr], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq r7, [lr], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r7, [lr], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [pc, #156] @ 4c3a0 <__cxa_atexit@plt+0x3f168> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -64601,15 +64601,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r6, [lr], #-820 @ 0xfffffccc │ │ │ │ + ldreq r7, [lr], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #72] @ 4c418 <__cxa_atexit@plt+0x3f1e0> │ │ │ │ @@ -64630,15 +64630,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4c410 <__cxa_atexit@plt+0x3f1d8> │ │ │ │ b 4c470 <__cxa_atexit@plt+0x3f238> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r6, [lr], #-704 @ 0xfffffd40 │ │ │ │ + ldreq r7, [lr], #-704 @ 0xfffffd40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 4c460 <__cxa_atexit@plt+0x3f228> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ @@ -64647,15 +64647,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ beq 4c458 <__cxa_atexit@plt+0x3f220> │ │ │ │ b 4c470 <__cxa_atexit@plt+0x3f238> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [lr], #-636 @ 0xfffffd84 │ │ │ │ + ldreq r7, [lr], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 4c4c0 <__cxa_atexit@plt+0x3f288> │ │ │ │ @@ -64679,16 +64679,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq lr, [lr], #-204 @ 0xffffff34 │ │ │ │ - ldreq r6, [lr], #-504 @ 0xfffffe08 │ │ │ │ + strbeq pc, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + ldreq r7, [lr], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 4c528 <__cxa_atexit@plt+0x3f2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -64697,15 +64697,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ beq 4c520 <__cxa_atexit@plt+0x3f2e8> │ │ │ │ b 4c538 <__cxa_atexit@plt+0x3f300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [lr], #-436 @ 0xfffffe4c │ │ │ │ + ldreq r7, [lr], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 4c580 <__cxa_atexit@plt+0x3f348> │ │ │ │ @@ -64732,17 +64732,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c5b8 <__cxa_atexit@plt+0x3f380> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff959c │ │ │ │ - ldreq r6, [lr], #-320 @ 0xfffffec0 │ │ │ │ - strbeq lr, [lr], #-12 │ │ │ │ - ldreq r6, [lr], #-284 @ 0xfffffee4 │ │ │ │ + ldreq r7, [lr], #-320 @ 0xfffffec0 │ │ │ │ + strbeq lr, [lr], #-4092 @ 0xfffff004 │ │ │ │ + ldreq r7, [lr], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4c608 <__cxa_atexit@plt+0x3f3d0> │ │ │ │ ldr r7, [pc, #52] @ 4c618 <__cxa_atexit@plt+0x3f3e0> │ │ │ │ @@ -64757,16 +64757,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4c61c <__cxa_atexit@plt+0x3f3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [lr], #-2212 @ 0xfffff75c │ │ │ │ - ldreq r6, [lr], #-192 @ 0xffffff40 │ │ │ │ + ldreq r7, [lr], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r7, [lr], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [pc, #156] @ 4c6dc <__cxa_atexit@plt+0x3f4a4> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -64808,15 +64808,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r5, [lr], #-4088 @ 0xfffff008 │ │ │ │ + ldreq r6, [lr], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #72] @ 4c754 <__cxa_atexit@plt+0x3f51c> │ │ │ │ @@ -64837,15 +64837,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4c74c <__cxa_atexit@plt+0x3f514> │ │ │ │ b 4c7ac <__cxa_atexit@plt+0x3f574> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r5, [lr], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r6, [lr], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 4c79c <__cxa_atexit@plt+0x3f564> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ @@ -64854,15 +64854,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ beq 4c794 <__cxa_atexit@plt+0x3f55c> │ │ │ │ b 4c7ac <__cxa_atexit@plt+0x3f574> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r5, [lr], #-3904 @ 0xfffff0c0 │ │ │ │ + ldreq r6, [lr], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 4c7fc <__cxa_atexit@plt+0x3f5c4> │ │ │ │ @@ -64886,16 +64886,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq sp, [lr], #-3476 @ 0xfffff26c │ │ │ │ - ldreq r5, [lr], #-3772 @ 0xfffff144 │ │ │ │ + strbeq lr, [lr], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r6, [lr], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 4c864 <__cxa_atexit@plt+0x3f62c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -64904,15 +64904,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ beq 4c85c <__cxa_atexit@plt+0x3f624> │ │ │ │ b 4c874 <__cxa_atexit@plt+0x3f63c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r5, [lr], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r6, [lr], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #20]! │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ @@ -64944,31 +64944,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 4c908 <__cxa_atexit@plt+0x3f6d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff9250 │ │ │ │ - ldreq r5, [lr], #-3572 @ 0xfffff20c │ │ │ │ - strbeq sp, [lr], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r6, [lr], #-3572 @ 0xfffff20c │ │ │ │ + strbeq lr, [lr], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4c944 <__cxa_atexit@plt+0x3f70c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 4c948 <__cxa_atexit@plt+0x3f710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [lr], #-3188 @ 0xfffff38c │ │ │ │ - strbeq sp, [lr], #-3184 @ 0xfffff390 │ │ │ │ + strbeq lr, [lr], #-3172 @ 0xfffff39c │ │ │ │ + strbeq lr, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -64986,17 +64986,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 4c9b8 <__cxa_atexit@plt+0x3f780> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ - strbeq sp, [lr], #-3508 @ 0xfffff24c │ │ │ │ - ldreq r6, [lr], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq lr, [lr], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq lr, [lr], #-3492 @ 0xfffff25c │ │ │ │ + ldreq r7, [lr], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4ca04 <__cxa_atexit@plt+0x3f7cc> │ │ │ │ @@ -65006,48 +65006,48 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 4ca20 <__cxa_atexit@plt+0x3f7e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #36] @ 4ca24 <__cxa_atexit@plt+0x3f7ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r7, [pc, #28] @ 4ca28 <__cxa_atexit@plt+0x3f7f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r6, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ - strbeq sp, [lr], #-2980 @ 0xfffff45c │ │ │ │ - strbeq sp, [lr], #-3040 @ 0xfffff420 │ │ │ │ - ldreq r6, [lr], #-1308 @ 0xfffffae4 │ │ │ │ - ldreq r6, [lr], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq r7, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq lr, [lr], #-2964 @ 0xfffff46c │ │ │ │ + strbeq lr, [lr], #-3024 @ 0xfffff430 │ │ │ │ + ldreq r7, [lr], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq r7, [lr], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4ca64 <__cxa_atexit@plt+0x3f82c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 4ca68 <__cxa_atexit@plt+0x3f830> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 4ca6c <__cxa_atexit@plt+0x3f834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 4ca70 <__cxa_atexit@plt+0x3f838> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [lr], #-1172 @ 0xfffffb6c │ │ │ │ - strbeq sp, [lr], #-2884 @ 0xfffff4bc │ │ │ │ - strbeq sp, [lr], #-2944 @ 0xfffff480 │ │ │ │ - ldreq r6, [lr], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq r7, [lr], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq lr, [lr], #-2868 @ 0xfffff4cc │ │ │ │ + strbeq lr, [lr], #-2928 @ 0xfffff490 │ │ │ │ + ldreq r7, [lr], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4015ac <__cxa_atexit@plt+0x3f4374> │ │ │ │ + b 401654 <__cxa_atexit@plt+0x3f441c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4cad0 <__cxa_atexit@plt+0x3f898> │ │ │ │ @@ -65057,103 +65057,103 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 4caec <__cxa_atexit@plt+0x3f8b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #36] @ 4caf0 <__cxa_atexit@plt+0x3f8b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r7, [pc, #28] @ 4caf4 <__cxa_atexit@plt+0x3f8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r6, [lr], #-1236 @ 0xfffffb2c │ │ │ │ - strbeq sp, [lr], #-2776 @ 0xfffff528 │ │ │ │ - strbeq sp, [lr], #-2836 @ 0xfffff4ec │ │ │ │ - ldreq r6, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ - ldreq r6, [lr], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq r7, [lr], #-1236 @ 0xfffffb2c │ │ │ │ + strbeq lr, [lr], #-2760 @ 0xfffff538 │ │ │ │ + strbeq lr, [lr], #-2820 @ 0xfffff4fc │ │ │ │ + ldreq r7, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ + ldreq r7, [lr], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4cb30 <__cxa_atexit@plt+0x3f8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 4cb34 <__cxa_atexit@plt+0x3f8fc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 4cb38 <__cxa_atexit@plt+0x3f900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 4cb3c <__cxa_atexit@plt+0x3f904> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [lr], #-1120 @ 0xfffffba0 │ │ │ │ - strbeq sp, [lr], #-2680 @ 0xfffff588 │ │ │ │ - strbeq sp, [lr], #-2740 @ 0xfffff54c │ │ │ │ - ldreq r6, [lr], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r7, [lr], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq lr, [lr], #-2664 @ 0xfffff598 │ │ │ │ + strbeq lr, [lr], #-2724 @ 0xfffff55c │ │ │ │ + ldreq r7, [lr], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4cb78 <__cxa_atexit@plt+0x3f940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 4cb7c <__cxa_atexit@plt+0x3f944> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 4cb80 <__cxa_atexit@plt+0x3f948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 4cb84 <__cxa_atexit@plt+0x3f94c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [lr], #-1028 @ 0xfffffbfc │ │ │ │ - strbeq sp, [lr], #-2608 @ 0xfffff5d0 │ │ │ │ - strbeq sp, [lr], #-2668 @ 0xfffff594 │ │ │ │ - ldreq r6, [lr], #-1060 @ 0xfffffbdc │ │ │ │ + ldreq r7, [lr], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq lr, [lr], #-2592 @ 0xfffff5e0 │ │ │ │ + strbeq lr, [lr], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r7, [lr], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4cbc0 <__cxa_atexit@plt+0x3f988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 4cbc4 <__cxa_atexit@plt+0x3f98c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 4cbc8 <__cxa_atexit@plt+0x3f990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 4cbcc <__cxa_atexit@plt+0x3f994> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [lr], #-936 @ 0xfffffc58 │ │ │ │ - strbeq sp, [lr], #-2536 @ 0xfffff618 │ │ │ │ - strbeq sp, [lr], #-2596 @ 0xfffff5dc │ │ │ │ - ldreq r6, [lr], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r7, [lr], #-936 @ 0xfffffc58 │ │ │ │ + strbeq lr, [lr], #-2520 @ 0xfffff628 │ │ │ │ + strbeq lr, [lr], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq r7, [lr], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4cc08 <__cxa_atexit@plt+0x3f9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 4cc0c <__cxa_atexit@plt+0x3f9d4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 4cc10 <__cxa_atexit@plt+0x3f9d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 4cc14 <__cxa_atexit@plt+0x3f9dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [lr], #-844 @ 0xfffffcb4 │ │ │ │ - strbeq sp, [lr], #-2464 @ 0xfffff660 │ │ │ │ - strbeq sp, [lr], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r6, [lr], #-740 @ 0xfffffd1c │ │ │ │ + ldreq r7, [lr], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq lr, [lr], #-2448 @ 0xfffff670 │ │ │ │ + strbeq lr, [lr], #-2508 @ 0xfffff634 │ │ │ │ + ldreq r7, [lr], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4015ac <__cxa_atexit@plt+0x3f4374> │ │ │ │ - ldreq r6, [lr], #-960 @ 0xfffffc40 │ │ │ │ + b 401654 <__cxa_atexit@plt+0x3f441c> │ │ │ │ + ldreq r7, [lr], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4cc94 <__cxa_atexit@plt+0x3fa5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65174,17 +65174,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [lr], #-908 @ 0xfffffc74 │ │ │ │ - strbeq sp, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq r6, [lr], #-880 @ 0xfffffc90 │ │ │ │ + ldreq r7, [lr], #-908 @ 0xfffffc74 │ │ │ │ + strbeq lr, [lr], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq r7, [lr], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cce0 <__cxa_atexit@plt+0x3faa8> │ │ │ │ @@ -65193,16 +65193,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [lr], #-2912 @ 0xfffff4a0 │ │ │ │ - ldreq r6, [lr], #-820 @ 0xfffffccc │ │ │ │ + strbeq lr, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq r7, [lr], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4cd44 <__cxa_atexit@plt+0x3fb0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65212,22 +65212,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4cd4c <__cxa_atexit@plt+0x3fb14> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4cd50 <__cxa_atexit@plt+0x3fb18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-756 @ 0xfffffd0c │ │ │ │ - strbeq sp, [lr], #-2148 @ 0xfffff79c │ │ │ │ - ldreq r6, [lr], #-760 @ 0xfffffd08 │ │ │ │ + ldreq r7, [lr], #-756 @ 0xfffffd0c │ │ │ │ + strbeq lr, [lr], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r7, [lr], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4cdbc <__cxa_atexit@plt+0x3fb84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65248,17 +65248,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [lr], #-708 @ 0xfffffd3c │ │ │ │ - strbeq sp, [lr], #-2040 @ 0xfffff808 │ │ │ │ - ldreq r6, [lr], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r7, [lr], #-708 @ 0xfffffd3c │ │ │ │ + strbeq lr, [lr], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r7, [lr], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ce08 <__cxa_atexit@plt+0x3fbd0> │ │ │ │ @@ -65267,16 +65267,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [lr], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq r6, [lr], #-640 @ 0xfffffd80 │ │ │ │ + strbeq lr, [lr], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r7, [lr], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4ce6c <__cxa_atexit@plt+0x3fc34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65286,22 +65286,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4ce74 <__cxa_atexit@plt+0x3fc3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4ce78 <__cxa_atexit@plt+0x3fc40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-576 @ 0xfffffdc0 │ │ │ │ - strbeq sp, [lr], #-1852 @ 0xfffff8c4 │ │ │ │ - ldreq r6, [lr], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r7, [lr], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq lr, [lr], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq r7, [lr], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4ced0 <__cxa_atexit@plt+0x3fc98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65311,22 +65311,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4ced8 <__cxa_atexit@plt+0x3fca0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4cedc <__cxa_atexit@plt+0x3fca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-556 @ 0xfffffdd4 │ │ │ │ - strbeq sp, [lr], #-1752 @ 0xfffff928 │ │ │ │ - ldreq r6, [lr], #-552 @ 0xfffffdd8 │ │ │ │ + ldreq r7, [lr], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq lr, [lr], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r7, [lr], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4cf48 <__cxa_atexit@plt+0x3fd10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65347,17 +65347,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [lr], #-500 @ 0xfffffe0c │ │ │ │ - strbeq sp, [lr], #-1644 @ 0xfffff994 │ │ │ │ - ldreq r6, [lr], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r7, [lr], #-500 @ 0xfffffe0c │ │ │ │ + strbeq lr, [lr], #-1628 @ 0xfffff9a4 │ │ │ │ + ldreq r7, [lr], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cf94 <__cxa_atexit@plt+0x3fd5c> │ │ │ │ @@ -65366,16 +65366,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [lr], #-2220 @ 0xfffff754 │ │ │ │ - ldreq r6, [lr], #-392 @ 0xfffffe78 │ │ │ │ + strbeq lr, [lr], #-2204 @ 0xfffff764 │ │ │ │ + ldreq r7, [lr], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4d00c <__cxa_atexit@plt+0x3fdd4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65396,17 +65396,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [lr], #-340 @ 0xfffffeac │ │ │ │ - strbeq sp, [lr], #-1448 @ 0xfffffa58 │ │ │ │ - ldreq r6, [lr], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r7, [lr], #-340 @ 0xfffffeac │ │ │ │ + strbeq lr, [lr], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq r7, [lr], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d058 <__cxa_atexit@plt+0x3fe20> │ │ │ │ @@ -65415,16 +65415,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [lr], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r6, [lr], #-272 @ 0xfffffef0 │ │ │ │ + strbeq lr, [lr], #-2008 @ 0xfffff828 │ │ │ │ + ldreq r7, [lr], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d0bc <__cxa_atexit@plt+0x3fe84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65434,22 +65434,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4d0c4 <__cxa_atexit@plt+0x3fe8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4d0c8 <__cxa_atexit@plt+0x3fe90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-208 @ 0xffffff30 │ │ │ │ - strbeq sp, [lr], #-1260 @ 0xfffffb14 │ │ │ │ - ldreq r6, [lr], #-212 @ 0xffffff2c │ │ │ │ + ldreq r7, [lr], #-208 @ 0xffffff30 │ │ │ │ + strbeq lr, [lr], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq r7, [lr], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4d134 <__cxa_atexit@plt+0x3fefc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65470,17 +65470,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [lr], #-160 @ 0xffffff60 │ │ │ │ - strbeq sp, [lr], #-1152 @ 0xfffffb80 │ │ │ │ - ldreq r6, [lr], #-132 @ 0xffffff7c │ │ │ │ + ldreq r7, [lr], #-160 @ 0xffffff60 │ │ │ │ + strbeq lr, [lr], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq r7, [lr], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d180 <__cxa_atexit@plt+0x3ff48> │ │ │ │ @@ -65489,16 +65489,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [lr], #-1728 @ 0xfffff940 │ │ │ │ - ldreq r6, [lr], #-92 @ 0xffffffa4 │ │ │ │ + strbeq lr, [lr], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r7, [lr], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d1e4 <__cxa_atexit@plt+0x3ffac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65508,22 +65508,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4d1ec <__cxa_atexit@plt+0x3ffb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4d1f0 <__cxa_atexit@plt+0x3ffb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr], #-28 @ 0xffffffe4 │ │ │ │ - strbeq sp, [lr], #-964 @ 0xfffffc3c │ │ │ │ - ldreq r6, [lr], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r7, [lr], #-28 @ 0xffffffe4 │ │ │ │ + strbeq lr, [lr], #-948 @ 0xfffffc4c │ │ │ │ + ldreq r7, [lr], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4d258 <__cxa_atexit@plt+0x40020> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65537,23 +65537,23 @@ │ │ │ │ ldr r5, [pc, #44] @ 4d264 <__cxa_atexit@plt+0x4002c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 4d268 <__cxa_atexit@plt+0x40030> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4015b4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ + b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [lr], #-872 @ 0xfffffc98 │ │ │ │ - strbeq sp, [lr], #-1532 @ 0xfffffa04 │ │ │ │ - strbeq sp, [lr], #-876 @ 0xfffffc94 │ │ │ │ - ldreq r5, [lr], #-4020 @ 0xfffff04c │ │ │ │ + strbeq lr, [lr], #-856 @ 0xfffffca8 │ │ │ │ + strbeq lr, [lr], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq lr, [lr], #-860 @ 0xfffffca4 │ │ │ │ + ldreq r6, [lr], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4d2c8 <__cxa_atexit@plt+0x40090> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65570,17 +65570,17 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #4064 @ 0xfe0 │ │ │ │ - ldreq r5, [lr], #-3968 @ 0xfffff080 │ │ │ │ - strbeq sp, [lr], #-736 @ 0xfffffd20 │ │ │ │ + mvnseq lr, #-134217726 @ 0xf8000002 │ │ │ │ + ldreq r6, [lr], #-3968 @ 0xfffff080 │ │ │ │ + strbeq lr, [lr], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d330 <__cxa_atexit@plt+0x400f8> │ │ │ │ ldr lr, [pc, #64] @ 4d33c <__cxa_atexit@plt+0x40104> │ │ │ │ @@ -65598,15 +65598,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sp, [lr], #-656 @ 0xfffffd70 │ │ │ │ + strbeq lr, [lr], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 4d3cc <__cxa_atexit@plt+0x40194> │ │ │ │ @@ -65639,15 +65639,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [lr], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq lr, [lr], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d478 <__cxa_atexit@plt+0x40240> │ │ │ │ ldr r7, [pc, #152] @ 4d4a0 <__cxa_atexit@plt+0x40268> │ │ │ │ @@ -65687,17 +65687,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r5, [lr], #-3568 @ 0xfffff210 │ │ │ │ + ldreq r6, [lr], #-3568 @ 0xfffff210 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq sp, [lr], #-1012 @ 0xfffffc0c │ │ │ │ + strbeq lr, [lr], #-996 @ 0xfffffc1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d508 <__cxa_atexit@plt+0x402d0> │ │ │ │ @@ -65716,15 +65716,15 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq sp, [lr], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq lr, [lr], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d5b4 <__cxa_atexit@plt+0x4037c> │ │ │ │ ldr lr, [pc, #152] @ 4d5d4 <__cxa_atexit@plt+0x4039c> │ │ │ │ @@ -65764,16 +65764,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq sp, [lr], #-80 @ 0xffffffb0 │ │ │ │ - strbeq sp, [lr], #-688 @ 0xfffffd50 │ │ │ │ + strbeq lr, [lr], #-64 @ 0xffffffc0 │ │ │ │ + strbeq lr, [lr], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 4d62c <__cxa_atexit@plt+0x403f4> │ │ │ │ @@ -65791,15 +65791,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [lr], #-548 @ 0xfffffddc │ │ │ │ + strbeq lr, [lr], #-532 @ 0xfffffdec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d6d8 <__cxa_atexit@plt+0x404a0> │ │ │ │ ldr r7, [pc, #152] @ 4d700 <__cxa_atexit@plt+0x404c8> │ │ │ │ @@ -65839,17 +65839,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r5, [lr], #-3000 @ 0xfffff448 │ │ │ │ + ldreq r6, [lr], #-3000 @ 0xfffff448 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq sp, [lr], #-404 @ 0xfffffe6c │ │ │ │ + strbeq lr, [lr], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d768 <__cxa_atexit@plt+0x40530> │ │ │ │ @@ -65868,15 +65868,15 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - strbeq sp, [lr], #-236 @ 0xffffff14 │ │ │ │ + strbeq lr, [lr], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -65889,17 +65889,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4d7d0 <__cxa_atexit@plt+0x40598> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [lr], #-152 @ 0xffffff68 │ │ │ │ - ldreq r5, [lr], #-2832 @ 0xfffff4f0 │ │ │ │ - ldreq r5, [lr], #-2920 @ 0xfffff498 │ │ │ │ + strbeq lr, [lr], #-136 @ 0xffffff78 │ │ │ │ + ldreq r6, [lr], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq r6, [lr], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d828 <__cxa_atexit@plt+0x405f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65909,22 +65909,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4d830 <__cxa_atexit@plt+0x405f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4d834 <__cxa_atexit@plt+0x405fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2856 @ 0xfffff4d8 │ │ │ │ - strbeq ip, [lr], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r5, [lr], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r6, [lr], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq sp, [lr], #-3440 @ 0xfffff290 │ │ │ │ + ldreq r6, [lr], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d88c <__cxa_atexit@plt+0x40654> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65934,21 +65934,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 4d894 <__cxa_atexit@plt+0x4065c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4d898 <__cxa_atexit@plt+0x40660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2984 @ 0xfffff458 │ │ │ │ - strbeq ip, [lr], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq r6, [lr], #-2984 @ 0xfffff458 │ │ │ │ + strbeq sp, [lr], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -65961,17 +65961,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4d8f0 <__cxa_atexit@plt+0x406b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-3968 @ 0xfffff080 │ │ │ │ - ldreq r5, [lr], #-2944 @ 0xfffff480 │ │ │ │ - ldreq r5, [lr], #-3048 @ 0xfffff418 │ │ │ │ + strbeq sp, [lr], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r6, [lr], #-2944 @ 0xfffff480 │ │ │ │ + ldreq r6, [lr], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d948 <__cxa_atexit@plt+0x40710> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65981,22 +65981,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4d950 <__cxa_atexit@plt+0x40718> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4d954 <__cxa_atexit@plt+0x4071c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2984 @ 0xfffff458 │ │ │ │ - strbeq ip, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ - ldreq r5, [lr], #-3040 @ 0xfffff420 │ │ │ │ + ldreq r6, [lr], #-2984 @ 0xfffff458 │ │ │ │ + strbeq sp, [lr], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq r6, [lr], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4d9bc <__cxa_atexit@plt+0x40784> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66010,23 +66010,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 4d9cc <__cxa_atexit@plt+0x40794> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2768 @ 0xfffff530 │ │ │ │ - ldreq r5, [lr], #-2988 @ 0xfffff454 │ │ │ │ - strbeq ip, [lr], #-3060 @ 0xfffff40c │ │ │ │ - ldreq r5, [lr], #-3052 @ 0xfffff414 │ │ │ │ + ldreq r6, [lr], #-2768 @ 0xfffff530 │ │ │ │ + ldreq r6, [lr], #-2988 @ 0xfffff454 │ │ │ │ + strbeq sp, [lr], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r6, [lr], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4da24 <__cxa_atexit@plt+0x407ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66036,38 +66036,38 @@ │ │ │ │ ldr r8, [pc, #40] @ 4da2c <__cxa_atexit@plt+0x407f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4da30 <__cxa_atexit@plt+0x407f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2988 @ 0xfffff454 │ │ │ │ - strbeq ip, [lr], #-2948 @ 0xfffff47c │ │ │ │ - ldreq r5, [lr], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r6, [lr], #-2988 @ 0xfffff454 │ │ │ │ + strbeq sp, [lr], #-2932 @ 0xfffff48c │ │ │ │ + ldreq r6, [lr], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4da68 <__cxa_atexit@plt+0x40830> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 4da70 <__cxa_atexit@plt+0x40838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4015bc <__cxa_atexit@plt+0x3f4384> │ │ │ │ + b 401664 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-2884 @ 0xfffff4bc │ │ │ │ - ldreq r5, [lr], #-3080 @ 0xfffff3f8 │ │ │ │ + strbeq sp, [lr], #-2868 @ 0xfffff4cc │ │ │ │ + ldreq r6, [lr], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66086,17 +66086,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 4dae4 <__cxa_atexit@plt+0x408ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq ip, [lr], #-2860 @ 0xfffff4d4 │ │ │ │ - ldreq r5, [lr], #-3016 @ 0xfffff438 │ │ │ │ - ldreq r5, [lr], #-3044 @ 0xfffff41c │ │ │ │ + strbeq sp, [lr], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq r6, [lr], #-3016 @ 0xfffff438 │ │ │ │ + ldreq r6, [lr], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4db3c <__cxa_atexit@plt+0x40904> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66106,22 +66106,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4db44 <__cxa_atexit@plt+0x4090c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4db48 <__cxa_atexit@plt+0x40910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2980 @ 0xfffff45c │ │ │ │ - strbeq ip, [lr], #-2668 @ 0xfffff594 │ │ │ │ - ldreq r5, [lr], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r6, [lr], #-2980 @ 0xfffff45c │ │ │ │ + strbeq sp, [lr], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r6, [lr], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4dba0 <__cxa_atexit@plt+0x40968> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66131,21 +66131,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 4dba8 <__cxa_atexit@plt+0x40970> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4dbac <__cxa_atexit@plt+0x40974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3064 @ 0xfffff408 │ │ │ │ - strbeq ip, [lr], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r6, [lr], #-3064 @ 0xfffff408 │ │ │ │ + strbeq sp, [lr], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66158,17 +66158,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4dc04 <__cxa_atexit@plt+0x409cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-3184 @ 0xfffff390 │ │ │ │ - ldreq r5, [lr], #-3076 @ 0xfffff3fc │ │ │ │ - ldreq r5, [lr], #-3188 @ 0xfffff38c │ │ │ │ + strbeq sp, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq r6, [lr], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r6, [lr], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4dc6c <__cxa_atexit@plt+0x40a34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66182,22 +66182,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 4dc7c <__cxa_atexit@plt+0x40a44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3000 @ 0xfffff448 │ │ │ │ - ldreq r5, [lr], #-3136 @ 0xfffff3c0 │ │ │ │ - strbeq ip, [lr], #-2372 @ 0xfffff6bc │ │ │ │ + ldreq r6, [lr], #-3000 @ 0xfffff448 │ │ │ │ + ldreq r6, [lr], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq sp, [lr], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66210,17 +66210,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4dcd4 <__cxa_atexit@plt+0x40a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq r5, [lr], #-3284 @ 0xfffff32c │ │ │ │ - ldreq r5, [lr], #-3312 @ 0xfffff310 │ │ │ │ + strbeq sp, [lr], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq r6, [lr], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r6, [lr], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4dd2c <__cxa_atexit@plt+0x40af4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66230,22 +66230,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4dd34 <__cxa_atexit@plt+0x40afc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4dd38 <__cxa_atexit@plt+0x40b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3248 @ 0xfffff350 │ │ │ │ - strbeq ip, [lr], #-2172 @ 0xfffff784 │ │ │ │ - ldreq r5, [lr], #-3312 @ 0xfffff310 │ │ │ │ + ldreq r6, [lr], #-3248 @ 0xfffff350 │ │ │ │ + strbeq sp, [lr], #-2156 @ 0xfffff794 │ │ │ │ + ldreq r6, [lr], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4ddb0 <__cxa_atexit@plt+0x40b78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66263,24 +66263,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b ad0338 <__cxa_atexit@plt+0xac3100> │ │ │ │ + b ff0dc8 <__cxa_atexit@plt+0xfe3b90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3268 @ 0xfffff33c │ │ │ │ - strbeq ip, [lr], #-2072 @ 0xfffff7e8 │ │ │ │ - strbeq ip, [lr], #-2764 @ 0xfffff534 │ │ │ │ - strbeq ip, [lr], #-2288 @ 0xfffff710 │ │ │ │ - ldreq r5, [lr], #-3252 @ 0xfffff34c │ │ │ │ + ldreq r6, [lr], #-3268 @ 0xfffff33c │ │ │ │ + strbeq sp, [lr], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq sp, [lr], #-2748 @ 0xfffff544 │ │ │ │ + strbeq sp, [lr], #-2272 @ 0xfffff720 │ │ │ │ + ldreq r6, [lr], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4de1c <__cxa_atexit@plt+0x40be4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66290,22 +66290,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4de24 <__cxa_atexit@plt+0x40bec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4de28 <__cxa_atexit@plt+0x40bf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3188 @ 0xfffff38c │ │ │ │ - strbeq ip, [lr], #-1932 @ 0xfffff874 │ │ │ │ - ldreq r5, [lr], #-3276 @ 0xfffff334 │ │ │ │ + ldreq r6, [lr], #-3188 @ 0xfffff38c │ │ │ │ + strbeq sp, [lr], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r6, [lr], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4de80 <__cxa_atexit@plt+0x40c48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66315,22 +66315,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4de88 <__cxa_atexit@plt+0x40c50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4de8c <__cxa_atexit@plt+0x40c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3212 @ 0xfffff374 │ │ │ │ - strbeq ip, [lr], #-1832 @ 0xfffff8d8 │ │ │ │ - ldreq r5, [lr], #-3248 @ 0xfffff350 │ │ │ │ + ldreq r6, [lr], #-3212 @ 0xfffff374 │ │ │ │ + strbeq sp, [lr], #-1816 @ 0xfffff8e8 │ │ │ │ + ldreq r6, [lr], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4dee4 <__cxa_atexit@plt+0x40cac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66340,21 +66340,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 4deec <__cxa_atexit@plt+0x40cb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4def0 <__cxa_atexit@plt+0x40cb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3184 @ 0xfffff390 │ │ │ │ - strbeq ip, [lr], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r6, [lr], #-3184 @ 0xfffff390 │ │ │ │ + strbeq sp, [lr], #-1716 @ 0xfffff94c │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 4df58 <__cxa_atexit@plt+0x40d20> │ │ │ │ @@ -66380,16 +66380,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-2312 @ 0xfffff6f8 │ │ │ │ - ldreq r5, [lr], #-3100 @ 0xfffff3e4 │ │ │ │ + strbeq sp, [lr], #-2296 @ 0xfffff708 │ │ │ │ + ldreq r6, [lr], #-3100 @ 0xfffff3e4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r0, fp │ │ │ │ @@ -66426,17 +66426,17 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - strbeq ip, [lr], #-2144 @ 0xfffff7a0 │ │ │ │ - ldreq r5, [lr], #-2924 @ 0xfffff494 │ │ │ │ - ldreq r5, [lr], #-2992 @ 0xfffff450 │ │ │ │ + strbeq sp, [lr], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq r6, [lr], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r6, [lr], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4e098 <__cxa_atexit@plt+0x40e60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66449,23 +66449,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 4e0a8 <__cxa_atexit@plt+0x40e70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #3 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2948 @ 0xfffff47c │ │ │ │ - ldreq r5, [lr], #-2824 @ 0xfffff4f8 │ │ │ │ - strbeq ip, [lr], #-1300 @ 0xfffffaec │ │ │ │ - ldreq r5, [lr], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r6, [lr], #-2948 @ 0xfffff47c │ │ │ │ + ldreq r6, [lr], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq sp, [lr], #-1284 @ 0xfffffafc │ │ │ │ + ldreq r6, [lr], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e100 <__cxa_atexit@plt+0x40ec8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66475,22 +66475,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e108 <__cxa_atexit@plt+0x40ed0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e10c <__cxa_atexit@plt+0x40ed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-2980 @ 0xfffff45c │ │ │ │ - strbeq ip, [lr], #-1192 @ 0xfffffb58 │ │ │ │ - ldreq r5, [lr], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r6, [lr], #-2980 @ 0xfffff45c │ │ │ │ + strbeq sp, [lr], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq r6, [lr], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e184 <__cxa_atexit@plt+0x40f4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66508,33 +66508,33 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b ad0338 <__cxa_atexit@plt+0xac3100> │ │ │ │ + b ff0dc8 <__cxa_atexit@plt+0xfe3b90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3000 @ 0xfffff448 │ │ │ │ - strbeq ip, [lr], #-1092 @ 0xfffffbbc │ │ │ │ - strbeq ip, [lr], #-1784 @ 0xfffff908 │ │ │ │ - strbeq ip, [lr], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq r6, [lr], #-3000 @ 0xfffff448 │ │ │ │ + strbeq sp, [lr], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq sp, [lr], #-1768 @ 0xfffff918 │ │ │ │ + strbeq sp, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 4e1bc <__cxa_atexit@plt+0x40f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b a8fbe4 <__cxa_atexit@plt+0xa829ac> │ │ │ │ - strbeq ip, [lr], #-1692 @ 0xfffff964 │ │ │ │ - ldreq r5, [lr], #-3072 @ 0xfffff400 │ │ │ │ + b fafc8c <__cxa_atexit@plt+0xfa2a54> │ │ │ │ + strbeq sp, [lr], #-1676 @ 0xfffff974 │ │ │ │ + ldreq r6, [lr], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e214 <__cxa_atexit@plt+0x40fdc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66544,22 +66544,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e21c <__cxa_atexit@plt+0x40fe4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e220 <__cxa_atexit@plt+0x40fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3008 @ 0xfffff440 │ │ │ │ - strbeq ip, [lr], #-916 @ 0xfffffc6c │ │ │ │ - ldreq r5, [lr], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r6, [lr], #-3008 @ 0xfffff440 │ │ │ │ + strbeq sp, [lr], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r6, [lr], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e278 <__cxa_atexit@plt+0x41040> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66569,22 +66569,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e280 <__cxa_atexit@plt+0x41048> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e284 <__cxa_atexit@plt+0x4104c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3220 @ 0xfffff36c │ │ │ │ - strbeq ip, [lr], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq r5, [lr], #-3468 @ 0xfffff274 │ │ │ │ + ldreq r6, [lr], #-3220 @ 0xfffff36c │ │ │ │ + strbeq sp, [lr], #-800 @ 0xfffffce0 │ │ │ │ + ldreq r6, [lr], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e2dc <__cxa_atexit@plt+0x410a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66594,22 +66594,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e2e4 <__cxa_atexit@plt+0x410ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e2e8 <__cxa_atexit@plt+0x410b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3404 @ 0xfffff2b4 │ │ │ │ - strbeq ip, [lr], #-716 @ 0xfffffd34 │ │ │ │ - ldreq r5, [lr], #-3632 @ 0xfffff1d0 │ │ │ │ + ldreq r6, [lr], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq sp, [lr], #-700 @ 0xfffffd44 │ │ │ │ + ldreq r6, [lr], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e340 <__cxa_atexit@plt+0x41108> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66619,21 +66619,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e348 <__cxa_atexit@plt+0x41110> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e34c <__cxa_atexit@plt+0x41114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3568 @ 0xfffff210 │ │ │ │ - strbeq ip, [lr], #-616 @ 0xfffffd98 │ │ │ │ + ldreq r6, [lr], #-3568 @ 0xfffff210 │ │ │ │ + strbeq sp, [lr], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66646,17 +66646,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4e3a4 <__cxa_atexit@plt+0x4116c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-564 @ 0xfffffdcc │ │ │ │ - ldreq r5, [lr], #-3728 @ 0xfffff170 │ │ │ │ - ldreq r5, [lr], #-3812 @ 0xfffff11c │ │ │ │ + strbeq sp, [lr], #-548 @ 0xfffffddc │ │ │ │ + ldreq r6, [lr], #-3728 @ 0xfffff170 │ │ │ │ + ldreq r6, [lr], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e3fc <__cxa_atexit@plt+0x411c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66666,22 +66666,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e404 <__cxa_atexit@plt+0x411cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e408 <__cxa_atexit@plt+0x411d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3748 @ 0xfffff15c │ │ │ │ - strbeq ip, [lr], #-428 @ 0xfffffe54 │ │ │ │ - ldreq r5, [lr], #-3812 @ 0xfffff11c │ │ │ │ + ldreq r6, [lr], #-3748 @ 0xfffff15c │ │ │ │ + strbeq sp, [lr], #-412 @ 0xfffffe64 │ │ │ │ + ldreq r6, [lr], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4e470 <__cxa_atexit@plt+0x41238> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66695,23 +66695,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 4e480 <__cxa_atexit@plt+0x41248> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3552 @ 0xfffff220 │ │ │ │ - ldreq r5, [lr], #-3760 @ 0xfffff150 │ │ │ │ - strbeq ip, [lr], #-320 @ 0xfffffec0 │ │ │ │ - ldreq r5, [lr], #-3832 @ 0xfffff108 │ │ │ │ + ldreq r6, [lr], #-3552 @ 0xfffff220 │ │ │ │ + ldreq r6, [lr], #-3760 @ 0xfffff150 │ │ │ │ + strbeq sp, [lr], #-304 @ 0xfffffed0 │ │ │ │ + ldreq r6, [lr], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e4d8 <__cxa_atexit@plt+0x412a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66721,22 +66721,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e4e0 <__cxa_atexit@plt+0x412a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e4e4 <__cxa_atexit@plt+0x412ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3768 @ 0xfffff148 │ │ │ │ - strbeq ip, [lr], #-208 @ 0xffffff30 │ │ │ │ - ldreq r5, [lr], #-3844 @ 0xfffff0fc │ │ │ │ + ldreq r6, [lr], #-3768 @ 0xfffff148 │ │ │ │ + strbeq sp, [lr], #-192 @ 0xffffff40 │ │ │ │ + ldreq r6, [lr], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4e54c <__cxa_atexit@plt+0x41314> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66750,23 +66750,23 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 4e55c <__cxa_atexit@plt+0x41324> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #3 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3800 @ 0xfffff128 │ │ │ │ - strbeq ip, [lr], #-108 @ 0xffffff94 │ │ │ │ - strbeq ip, [lr], #-800 @ 0xfffffce0 │ │ │ │ - ldreq r5, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r6, [lr], #-3800 @ 0xfffff128 │ │ │ │ + strbeq sp, [lr], #-92 @ 0xffffffa4 │ │ │ │ + strbeq sp, [lr], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r6, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e5b4 <__cxa_atexit@plt+0x4137c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66776,21 +66776,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e5bc <__cxa_atexit@plt+0x41384> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e5c0 <__cxa_atexit@plt+0x41388> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3784 @ 0xfffff138 │ │ │ │ - strbeq fp, [lr], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r6, [lr], #-3784 @ 0xfffff138 │ │ │ │ + strbeq ip, [lr], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66803,17 +66803,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4e618 <__cxa_atexit@plt+0x413e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-596 @ 0xfffffdac │ │ │ │ - ldreq r5, [lr], #-3816 @ 0xfffff118 │ │ │ │ - ldreq r5, [lr], #-3908 @ 0xfffff0bc │ │ │ │ + strbeq sp, [lr], #-580 @ 0xfffffdbc │ │ │ │ + ldreq r6, [lr], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r6, [lr], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e670 <__cxa_atexit@plt+0x41438> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66823,22 +66823,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e678 <__cxa_atexit@plt+0x41440> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e67c <__cxa_atexit@plt+0x41444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3844 @ 0xfffff0fc │ │ │ │ - strbeq fp, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ - ldreq r5, [lr], #-3888 @ 0xfffff0d0 │ │ │ │ + ldreq r6, [lr], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq ip, [lr], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq r6, [lr], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e6f4 <__cxa_atexit@plt+0x414bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66856,24 +66856,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b ad0338 <__cxa_atexit@plt+0xac3100> │ │ │ │ + b ff0dc8 <__cxa_atexit@plt+0xfe3b90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3844 @ 0xfffff0fc │ │ │ │ - strbeq fp, [lr], #-3796 @ 0xfffff12c │ │ │ │ - strbeq ip, [lr], #-392 @ 0xfffffe78 │ │ │ │ - strbeq fp, [lr], #-4012 @ 0xfffff054 │ │ │ │ - ldreq r5, [lr], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r6, [lr], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq ip, [lr], #-3780 @ 0xfffff13c │ │ │ │ + strbeq sp, [lr], #-376 @ 0xfffffe88 │ │ │ │ + strbeq ip, [lr], #-3996 @ 0xfffff064 │ │ │ │ + ldreq r6, [lr], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4e76c <__cxa_atexit@plt+0x41534> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66886,23 +66886,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 4e77c <__cxa_atexit@plt+0x41544> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3500 @ 0xfffff254 │ │ │ │ - ldreq r5, [lr], #-3708 @ 0xfffff184 │ │ │ │ - strbeq fp, [lr], #-3648 @ 0xfffff1c0 │ │ │ │ - ldreq r5, [lr], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r6, [lr], #-3500 @ 0xfffff254 │ │ │ │ + ldreq r6, [lr], #-3708 @ 0xfffff184 │ │ │ │ + strbeq ip, [lr], #-3632 @ 0xfffff1d0 │ │ │ │ + ldreq r6, [lr], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e7d4 <__cxa_atexit@plt+0x4159c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66912,21 +66912,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e7dc <__cxa_atexit@plt+0x415a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e7e0 <__cxa_atexit@plt+0x415a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3740 @ 0xfffff164 │ │ │ │ - strbeq fp, [lr], #-3540 @ 0xfffff22c │ │ │ │ + ldreq r6, [lr], #-3740 @ 0xfffff164 │ │ │ │ + strbeq ip, [lr], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -66939,16 +66939,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4e838 <__cxa_atexit@plt+0x41600> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [lr], #-76 @ 0xffffffb4 │ │ │ │ - ldreq r5, [lr], #-3700 @ 0xfffff18c │ │ │ │ + strbeq sp, [lr], #-60 @ 0xffffffc4 │ │ │ │ + ldreq r6, [lr], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e8ac <__cxa_atexit@plt+0x41674> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66966,24 +66966,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b ad0338 <__cxa_atexit@plt+0xac3100> │ │ │ │ + b ff0dc8 <__cxa_atexit@plt+0xfe3b90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3692 @ 0xfffff194 │ │ │ │ - strbeq fp, [lr], #-3356 @ 0xfffff2e4 │ │ │ │ - strbeq fp, [lr], #-4048 @ 0xfffff030 │ │ │ │ - strbeq fp, [lr], #-3572 @ 0xfffff20c │ │ │ │ - ldreq r5, [lr], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq r6, [lr], #-3692 @ 0xfffff194 │ │ │ │ + strbeq ip, [lr], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq ip, [lr], #-4032 @ 0xfffff040 │ │ │ │ + strbeq ip, [lr], #-3556 @ 0xfffff21c │ │ │ │ + ldreq r6, [lr], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4e924 <__cxa_atexit@plt+0x416ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -66996,23 +66996,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 4e934 <__cxa_atexit@plt+0x416fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3488 @ 0xfffff260 │ │ │ │ - ldreq r5, [lr], #-3556 @ 0xfffff21c │ │ │ │ - strbeq fp, [lr], #-3208 @ 0xfffff378 │ │ │ │ - ldreq r5, [lr], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r6, [lr], #-3488 @ 0xfffff260 │ │ │ │ + ldreq r6, [lr], #-3556 @ 0xfffff21c │ │ │ │ + strbeq ip, [lr], #-3192 @ 0xfffff388 │ │ │ │ + ldreq r6, [lr], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e98c <__cxa_atexit@plt+0x41754> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -67022,22 +67022,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e994 <__cxa_atexit@plt+0x4175c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e998 <__cxa_atexit@plt+0x41760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3496 @ 0xfffff258 │ │ │ │ - strbeq fp, [lr], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq r5, [lr], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r6, [lr], #-3496 @ 0xfffff258 │ │ │ │ + strbeq ip, [lr], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq r6, [lr], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4e9f0 <__cxa_atexit@plt+0x417b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -67047,21 +67047,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 4e9f8 <__cxa_atexit@plt+0x417c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4e9fc <__cxa_atexit@plt+0x417c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b aad440 <__cxa_atexit@plt+0xaa0208> │ │ │ │ + b fcd4e8 <__cxa_atexit@plt+0xfc02b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-3548 @ 0xfffff224 │ │ │ │ - strbeq fp, [lr], #-3000 @ 0xfffff448 │ │ │ │ + ldreq r6, [lr], #-3548 @ 0xfffff224 │ │ │ │ + strbeq ip, [lr], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -67074,16 +67074,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4ea54 <__cxa_atexit@plt+0x4181c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-3604 @ 0xfffff1ec │ │ │ │ - ldreq r5, [lr], #-3488 @ 0xfffff260 │ │ │ │ + strbeq ip, [lr], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq r6, [lr], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -67096,16 +67096,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4eaac <__cxa_atexit@plt+0x41874> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-3544 @ 0xfffff228 │ │ │ │ - ldreq r5, [lr], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq ip, [lr], #-3528 @ 0xfffff238 │ │ │ │ + ldreq r6, [lr], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -67118,16 +67118,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4eb04 <__cxa_atexit@plt+0x418cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-3432 @ 0xfffff298 │ │ │ │ - ldreq r5, [lr], #-3528 @ 0xfffff238 │ │ │ │ + strbeq ip, [lr], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq r6, [lr], #-3528 @ 0xfffff238 │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 4eb6c <__cxa_atexit@plt+0x41934> │ │ │ │ @@ -67153,16 +67153,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-3316 @ 0xfffff30c │ │ │ │ - ldreq r5, [lr], #-3512 @ 0xfffff248 │ │ │ │ + strbeq ip, [lr], #-3300 @ 0xfffff31c │ │ │ │ + ldreq r6, [lr], #-3512 @ 0xfffff248 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r0, fp │ │ │ │ @@ -67199,16 +67199,16 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - strbeq fp, [lr], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq r5, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq ip, [lr], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq r6, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -67221,16 +67221,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4eca0 <__cxa_atexit@plt+0x41a68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-3028 @ 0xfffff42c │ │ │ │ - ldreq r5, [lr], #-3476 @ 0xfffff26c │ │ │ │ + strbeq ip, [lr], #-3012 @ 0xfffff43c │ │ │ │ + ldreq r6, [lr], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -67243,17 +67243,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4ecf8 <__cxa_atexit@plt+0x41ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-2936 @ 0xfffff488 │ │ │ │ - ldreq r5, [lr], #-3392 @ 0xfffff2c0 │ │ │ │ - ldreq r5, [lr], #-3580 @ 0xfffff204 │ │ │ │ + strbeq ip, [lr], #-2920 @ 0xfffff498 │ │ │ │ + ldreq r6, [lr], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq r6, [lr], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4ed60 <__cxa_atexit@plt+0x41b28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -67267,22 +67267,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 4ed70 <__cxa_atexit@plt+0x41b38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b acf180 <__cxa_atexit@plt+0xac1f48> │ │ │ │ + b fefc10 <__cxa_atexit@plt+0xfe29d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr], #-1436 @ 0xfffffa64 │ │ │ │ - ldreq r5, [lr], #-3528 @ 0xfffff238 │ │ │ │ - strbeq fp, [lr], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq r5, [lr], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq r6, [lr], #-3528 @ 0xfffff238 │ │ │ │ + strbeq ip, [lr], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4edf0 <__cxa_atexit@plt+0x41bb8> │ │ │ │ ldr r2, [pc, #104] @ 4edf8 <__cxa_atexit@plt+0x41bc0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -67309,32 +67309,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq fp, [lr], #-2048 @ 0xfffff800 │ │ │ │ - strbeq fp, [lr], #-1972 @ 0xfffff84c │ │ │ │ - strbeq fp, [lr], #-1988 @ 0xfffff83c │ │ │ │ + strbeq ip, [lr], #-2032 @ 0xfffff810 │ │ │ │ + strbeq ip, [lr], #-1956 @ 0xfffff85c │ │ │ │ + strbeq ip, [lr], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4ee3c <__cxa_atexit@plt+0x41c04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 4ee40 <__cxa_atexit@plt+0x41c08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-1916 @ 0xfffff884 │ │ │ │ - strbeq fp, [lr], #-1912 @ 0xfffff888 │ │ │ │ + strbeq ip, [lr], #-1900 @ 0xfffff894 │ │ │ │ + strbeq ip, [lr], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4eeb8 <__cxa_atexit@plt+0x41c80> │ │ │ │ ldr r2, [pc, #96] @ 4eec0 <__cxa_atexit@plt+0x41c88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -67351,38 +67351,38 @@ │ │ │ │ bne 4eea8 <__cxa_atexit@plt+0x41c70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #44] @ 4eecc <__cxa_atexit@plt+0x41c94> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + b 40166c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r8, [pc, #24] @ 4eec8 <__cxa_atexit@plt+0x41c90> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + b 40166c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq fp, [lr], #-1840 @ 0xfffff8d0 │ │ │ │ - mvnseq ip, #12, 6 @ 0x30000000 │ │ │ │ - mvnseq ip, #1207959552 @ 0x48000000 │ │ │ │ + strbeq ip, [lr], #-1824 @ 0xfffff8e0 │ │ │ │ + mvnseq ip, #204, 14 @ 0x3300000 │ │ │ │ + mvnseq ip, #55050240 @ 0x3480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 4eefc <__cxa_atexit@plt+0x41cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #24] @ 4ef00 <__cxa_atexit@plt+0x41cc8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ - b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ - mvnseq ip, #536870925 @ 0x2000000d │ │ │ │ - mvnseq ip, #212, 4 @ 0x4000000d │ │ │ │ + b 40166c <__cxa_atexit@plt+0x3f4434> │ │ │ │ + mvnseq ip, #38273024 @ 0x2480000 │ │ │ │ + mvnseq ip, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ef4c <__cxa_atexit@plt+0x41d14> │ │ │ │ ldr r3, [pc, #56] @ 4ef5c <__cxa_atexit@plt+0x41d24> │ │ │ │ @@ -67398,57 +67398,57 @@ │ │ │ │ add sl, r1, #1 │ │ │ │ b 44514 <__cxa_atexit@plt+0x372dc> │ │ │ │ ldr r7, [pc, #24] @ 4ef6c <__cxa_atexit@plt+0x41d34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r4, [lr], #-912 @ 0xfffffc70 │ │ │ │ - ldreq r5, [lr], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq r4, [lr], #-780 @ 0xfffffcf4 │ │ │ │ - ldreq r5, [lr], #-3196 @ 0xfffff384 │ │ │ │ - ldreq r5, [lr], #-3140 @ 0xfffff3bc │ │ │ │ + ldreq r5, [lr], #-912 @ 0xfffffc70 │ │ │ │ + ldreq r6, [lr], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq r5, [lr], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq r6, [lr], #-3196 @ 0xfffff384 │ │ │ │ + ldreq r6, [lr], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 4efa4 <__cxa_atexit@plt+0x41d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 4efa8 <__cxa_atexit@plt+0x41d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq fp, [lr], #-2248 @ 0xfffff738 │ │ │ │ - ldreq r5, [lr], #-3064 @ 0xfffff408 │ │ │ │ + strbeq ip, [lr], #-2232 @ 0xfffff748 │ │ │ │ + ldreq r6, [lr], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 4efdc <__cxa_atexit@plt+0x41da4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 4efe0 <__cxa_atexit@plt+0x41da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b aa635c <__cxa_atexit@plt+0xa99124> │ │ │ │ + b fc6404 <__cxa_atexit@plt+0xfb91cc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq fp, [lr], #-2192 @ 0xfffff770 │ │ │ │ - ldreq r5, [lr], #-2992 @ 0xfffff450 │ │ │ │ + strbeq ip, [lr], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r6, [lr], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4f004 <__cxa_atexit@plt+0x41dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b aa6cd4 <__cxa_atexit@plt+0xa99a9c> │ │ │ │ + b fc6d7c <__cxa_atexit@plt+0xfb9b44> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [lr], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r6, [lr], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 4f058 <__cxa_atexit@plt+0x41e20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 4f050 <__cxa_atexit@plt+0x41e18> │ │ │ │ @@ -67462,15 +67462,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4f050 <__cxa_atexit@plt+0x41e18> │ │ │ │ b 4f0ac <__cxa_atexit@plt+0x41e74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r5, [lr], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r6, [lr], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #28] @ 4f09c <__cxa_atexit@plt+0x41e64> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -67478,15 +67478,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 4f094 <__cxa_atexit@plt+0x41e5c> │ │ │ │ b 4f0ac <__cxa_atexit@plt+0x41e74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r5, [lr], #-2764 @ 0xfffff534 │ │ │ │ + ldreq r6, [lr], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 4f17c <__cxa_atexit@plt+0x41f44> │ │ │ │ cmp r3, #3 │ │ │ │ bne 4f18c <__cxa_atexit@plt+0x41f54> │ │ │ │ @@ -67536,30 +67536,30 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #31 │ │ │ │ ldr r9, [sp] │ │ │ │ b 31abc <__cxa_atexit@plt+0x24884> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #316] @ 4f2c4 <__cxa_atexit@plt+0x4208c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f278 <__cxa_atexit@plt+0x42040> │ │ │ │ ldr r5, [pc, #272] @ 4f2b0 <__cxa_atexit@plt+0x42078> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #268] @ 4f2b4 <__cxa_atexit@plt+0x4207c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #260] @ 4f2b8 <__cxa_atexit@plt+0x42080> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r8, [pc, #252] @ 4f2bc <__cxa_atexit@plt+0x42084> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f28c <__cxa_atexit@plt+0x42054> │ │ │ │ ldr r5, [pc, #236] @ 4f2c8 <__cxa_atexit@plt+0x42090> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #232] @ 4f2cc <__cxa_atexit@plt+0x42094> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -67595,15 +67595,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #120] @ 4f2dc <__cxa_atexit@plt+0x420a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #108] @ 4f2e0 <__cxa_atexit@plt+0x420a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r7, [pc, #64] @ 4f2c0 <__cxa_atexit@plt+0x42088> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 4f2d0 <__cxa_atexit@plt+0x42098> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -67611,56 +67611,56 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffd960 │ │ │ │ - ldreq r3, [lr], #-3552 @ 0xfffff220 │ │ │ │ - strbeq fp, [lr], #-996 @ 0xfffffc1c │ │ │ │ - strbeq fp, [lr], #-1056 @ 0xfffffbe0 │ │ │ │ - ldreq r3, [lr], #-3428 @ 0xfffff29c │ │ │ │ - strbeq fp, [lr], #-1756 @ 0xfffff924 │ │ │ │ + ldreq r4, [lr], #-3552 @ 0xfffff220 │ │ │ │ + strbeq ip, [lr], #-980 @ 0xfffffc2c │ │ │ │ + strbeq ip, [lr], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq r4, [lr], #-3428 @ 0xfffff29c │ │ │ │ + strbeq ip, [lr], #-1740 @ 0xfffff934 │ │ │ │ @ instruction: 0xffffd858 │ │ │ │ - ldreq r3, [lr], #-3340 @ 0xfffff2f4 │ │ │ │ - ldreq r3, [lr], #-3220 @ 0xfffff36c │ │ │ │ - strbeq fp, [lr], #-1640 @ 0xfffff998 │ │ │ │ - ldreq r3, [lr], #-4060 @ 0xfffff024 │ │ │ │ - strbeq fp, [lr], #-820 @ 0xfffffccc │ │ │ │ - strbeq fp, [lr], #-876 @ 0xfffffc94 │ │ │ │ + ldreq r4, [lr], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq r4, [lr], #-3220 @ 0xfffff36c │ │ │ │ + strbeq ip, [lr], #-1624 @ 0xfffff9a8 │ │ │ │ + ldreq r4, [lr], #-4060 @ 0xfffff024 │ │ │ │ + strbeq ip, [lr], #-804 @ 0xfffffcdc │ │ │ │ + strbeq ip, [lr], #-860 @ 0xfffffca4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - strbeq fp, [lr], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq ip, [lr], #-1400 @ 0xfffffa88 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4f310 <__cxa_atexit@plt+0x420d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [lr], #-716 @ 0xfffffd34 │ │ │ │ + strbeq ip, [lr], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 4f330 <__cxa_atexit@plt+0x420f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ - ldreq r5, [lr], #-2216 @ 0xfffff758 │ │ │ │ - ldreq r5, [lr], #-2220 @ 0xfffff754 │ │ │ │ + b 401674 <__cxa_atexit@plt+0x3f443c> │ │ │ │ + ldreq r6, [lr], #-2216 @ 0xfffff758 │ │ │ │ + ldreq r6, [lr], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 4f354 <__cxa_atexit@plt+0x4211c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ - ldreq r5, [lr], #-2180 @ 0xfffff77c │ │ │ │ - ldreq r5, [lr], #-2156 @ 0xfffff794 │ │ │ │ + b 401674 <__cxa_atexit@plt+0x3f443c> │ │ │ │ + ldreq r6, [lr], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r6, [lr], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f3a4 <__cxa_atexit@plt+0x4216c> │ │ │ │ ldr r3, [pc, #56] @ 4f3b4 <__cxa_atexit@plt+0x4217c> │ │ │ │ @@ -67676,97 +67676,97 @@ │ │ │ │ add sl, r1, #1 │ │ │ │ b 44514 <__cxa_atexit@plt+0x372dc> │ │ │ │ ldr r7, [pc, #24] @ 4f3c4 <__cxa_atexit@plt+0x4218c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - ldreq r3, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ - ldreq r5, [lr], #-1988 @ 0xfffff83c │ │ │ │ - ldreq r3, [lr], #-3764 @ 0xfffff14c │ │ │ │ - ldreq r5, [lr], #-2084 @ 0xfffff7dc │ │ │ │ - mvnseq ip, #1426063360 @ 0x55000000 │ │ │ │ + ldreq r4, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq r6, [lr], #-1988 @ 0xfffff83c │ │ │ │ + ldreq r4, [lr], #-3764 @ 0xfffff14c │ │ │ │ + ldreq r6, [lr], #-2084 @ 0xfffff7dc │ │ │ │ + mvnseq ip, #344064 @ 0x54000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #2030043136 @ 0x79000000 │ │ │ │ + mvnseq ip, #933888 @ 0xe4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #-1711276032 @ 0x9a000000 │ │ │ │ + mvnseq ip, #1474560 @ 0x168000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #-1107296256 @ 0xbe000000 │ │ │ │ + mvnseq ip, #2064384 @ 0x1f8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #228, 8 @ 0xe4000000 │ │ │ │ + mvnseq ip, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #25165824 @ 0x1800000 │ │ │ │ + mvnseq ip, #3244032 @ 0x318000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #40, 10 @ 0xa000000 │ │ │ │ + mvnseq ip, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #310378496 @ 0x12800000 │ │ │ │ + mvnseq ip, #40960 @ 0xa000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #478150656 @ 0x1c800000 │ │ │ │ + mvnseq ip, #204800 @ 0x32000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #616562688 @ 0x24c00000 │ │ │ │ + mvnseq ip, #339968 @ 0x53000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #780140544 @ 0x2e800000 │ │ │ │ + mvnseq ip, #499712 @ 0x7a000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #220, 10 @ 0x37000000 │ │ │ │ + mvnseq ip, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #0, 12 │ │ │ │ + mvnseq ip, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #35651584 @ 0x2200000 │ │ │ │ + mvnseq ip, #925696 @ 0xe2000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ @@ -67806,16 +67806,16 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 4f5cc <__cxa_atexit@plt+0x42394> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 4015d4 <__cxa_atexit@plt+0x3f439c> │ │ │ │ - strbeq r1, [pc], #-3664 @ 4f5cc <__cxa_atexit@plt+0x42394> │ │ │ │ + bl 40167c <__cxa_atexit@plt+0x3f4444> │ │ │ │ + strbeq r2, [pc], #-3648 @ 4f5cc <__cxa_atexit@plt+0x42394> │ │ │ │ @ instruction: 0xffff94e8 │ │ │ │ @ instruction: 0xffff94ec │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -67832,17 +67832,17 @@ │ │ │ │ b 5f864 <__cxa_atexit@plt+0x5262c> │ │ │ │ ldr r7, [pc, #24] @ 4f630 <__cxa_atexit@plt+0x423f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr], #-1704 @ 0xfffff958 │ │ │ │ - strbeq fp, [lr], #-624 @ 0xfffffd90 │ │ │ │ - ldreq r5, [lr], #-1692 @ 0xfffff964 │ │ │ │ + ldreq r6, [lr], #-1704 @ 0xfffff958 │ │ │ │ + strbeq ip, [lr], #-608 @ 0xfffffda0 │ │ │ │ + ldreq r6, [lr], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4f6a8 <__cxa_atexit@plt+0x42470> │ │ │ │ ldr r3, [pc, #100] @ 4f6b8 <__cxa_atexit@plt+0x42480> │ │ │ │ @@ -67870,15 +67870,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f6c0 <__cxa_atexit@plt+0x42488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r5, [lr], #-1580 @ 0xfffff9d4 │ │ │ │ + ldreq r6, [lr], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 4f6fc <__cxa_atexit@plt+0x424c4> │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -67912,51 +67912,51 @@ │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ beq 4f77c <__cxa_atexit@plt+0x42544> │ │ │ │ ldr r3, [r9, #11] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f7a4 <__cxa_atexit@plt+0x4256c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r5, [lr], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq r6, [lr], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 4f7e0 <__cxa_atexit@plt+0x425a8> │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 4f7d8 <__cxa_atexit@plt+0x425a0> │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f858 <__cxa_atexit@plt+0x42620> │ │ │ │ ldr r2, [pc, #72] @ 4f864 <__cxa_atexit@plt+0x4262c> │ │ │ │ @@ -67976,15 +67976,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sl, [lr], #-3444 @ 0xfffff28c │ │ │ │ + strbeq fp, [lr], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4f88c <__cxa_atexit@plt+0x42654> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -68004,16 +68004,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4f8e0 <__cxa_atexit@plt+0x426a8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - strbeq sl, [lr], #-3320 @ 0xfffff308 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + strbeq fp, [lr], #-3304 @ 0xfffff318 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4fa04 <__cxa_atexit@plt+0x427cc> │ │ │ │ @@ -68090,21 +68090,21 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq sl, [lr], #-3852 @ 0xfffff0f4 │ │ │ │ - strbeq sl, [lr], #-3120 @ 0xfffff3d0 │ │ │ │ - strbeq sl, [lr], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq r5, [lr], #-728 @ 0xfffffd28 │ │ │ │ - strbeq sl, [lr], #-3064 @ 0xfffff408 │ │ │ │ - strbeq sl, [lr], #-3036 @ 0xfffff424 │ │ │ │ - strbeq sl, [lr], #-3012 @ 0xfffff43c │ │ │ │ + strbeq fp, [lr], #-3836 @ 0xfffff104 │ │ │ │ + strbeq fp, [lr], #-3104 @ 0xfffff3e0 │ │ │ │ + strbeq fp, [lr], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq r6, [lr], #-728 @ 0xfffffd28 │ │ │ │ + strbeq fp, [lr], #-3048 @ 0xfffff418 │ │ │ │ + strbeq fp, [lr], #-3020 @ 0xfffff434 │ │ │ │ + strbeq fp, [lr], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4fb10 <__cxa_atexit@plt+0x428d8> │ │ │ │ @@ -68150,20 +68150,20 @@ │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strbeq sl, [lr], #-3540 @ 0xfffff22c │ │ │ │ - strbeq sl, [lr], #-2808 @ 0xfffff508 │ │ │ │ - strbeq sl, [lr], #-2788 @ 0xfffff51c │ │ │ │ - strbeq sl, [lr], #-2764 @ 0xfffff534 │ │ │ │ - strbeq sl, [lr], #-2740 @ 0xfffff54c │ │ │ │ - ldreq r5, [lr], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq fp, [lr], #-3524 @ 0xfffff23c │ │ │ │ + strbeq fp, [lr], #-2792 @ 0xfffff518 │ │ │ │ + strbeq fp, [lr], #-2772 @ 0xfffff52c │ │ │ │ + strbeq fp, [lr], #-2748 @ 0xfffff544 │ │ │ │ + strbeq fp, [lr], #-2724 @ 0xfffff55c │ │ │ │ + ldreq r6, [lr], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fbd4 <__cxa_atexit@plt+0x4299c> │ │ │ │ ldr r0, [pc, #136] @ 4fbe0 <__cxa_atexit@plt+0x429a8> │ │ │ │ @@ -68201,15 +68201,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldreq r5, [lr], #-372 @ 0xfffffe8c │ │ │ │ + ldreq r6, [lr], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 4fc5c <__cxa_atexit@plt+0x42a24> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -68231,15 +68231,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r5, [lr], #-252 @ 0xffffff04 │ │ │ │ + ldreq r6, [lr], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 4fcb4 <__cxa_atexit@plt+0x42a7c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -68252,41 +68252,41 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 22b5a4 <__cxa_atexit@plt+0x21e36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r5, [lr], #-168 @ 0xffffff58 │ │ │ │ + ldreq r6, [lr], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 22b5a4 <__cxa_atexit@plt+0x21e36c> │ │ │ │ - ldreq r5, [lr], #-100 @ 0xffffff9c │ │ │ │ + ldreq r6, [lr], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 22b640 <__cxa_atexit@plt+0x21e408> │ │ │ │ - ldreq r4, [lr], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r5, [lr], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 243e80 <__cxa_atexit@plt+0x236c48> │ │ │ │ - ldreq r4, [lr], #-4060 @ 0xfffff024 │ │ │ │ + ldreq r5, [lr], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 243e80 <__cxa_atexit@plt+0x236c48> │ │ │ │ - ldreq r4, [lr], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r5, [lr], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 243e80 <__cxa_atexit@plt+0x236c48> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -68299,19 +68299,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [lr], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq fp, [lr], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4fdbc <__cxa_atexit@plt+0x42b84> │ │ │ │ @@ -68319,17 +68319,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq sl, [lr], #-2440 @ 0xfffff678 │ │ │ │ - ldreq r4, [lr], #-3884 @ 0xfffff0d4 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq fp, [lr], #-2424 @ 0xfffff688 │ │ │ │ + ldreq r5, [lr], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fe18 <__cxa_atexit@plt+0x42be0> │ │ │ │ ldr r3, [pc, #48] @ 4fe20 <__cxa_atexit@plt+0x42be8> │ │ │ │ @@ -68343,15 +68343,15 @@ │ │ │ │ b 4fe30 <__cxa_atexit@plt+0x42bf8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r4, [lr], #-3800 @ 0xfffff128 │ │ │ │ + ldreq r5, [lr], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #160] @ 4fed8 <__cxa_atexit@plt+0x42ca0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r3, #11] │ │ │ │ ldr sl, [r3, #19] │ │ │ │ @@ -68380,25 +68380,25 @@ │ │ │ │ stmdb r5, {r8, sl} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b 4015e4 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ + b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r4, [lr], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r5, [lr], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 4ff34 <__cxa_atexit@plt+0x42cfc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -68408,32 +68408,32 @@ │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ stm r5, {r1, lr} │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 4015e4 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ + b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [lr], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r5, [lr], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ stm r5, {r1, r3} │ │ │ │ add r1, r5, #8 │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 4015e4 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ - ldreq r4, [lr], #-3484 @ 0xfffff264 │ │ │ │ + b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + ldreq r5, [lr], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4fffc <__cxa_atexit@plt+0x42dc4> │ │ │ │ @@ -68460,26 +68460,26 @@ │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ sub r8, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq sl, [lr], #-1532 @ 0xfffffa04 │ │ │ │ - strbeq sl, [lr], #-1520 @ 0xfffffa10 │ │ │ │ - strbeq sl, [lr], #-2224 @ 0xfffff750 │ │ │ │ - strbeq sl, [lr], #-1492 @ 0xfffffa2c │ │ │ │ - ldreq r4, [lr], #-3316 @ 0xfffff30c │ │ │ │ + strbeq fp, [lr], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq fp, [lr], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq fp, [lr], #-2208 @ 0xfffff760 │ │ │ │ + strbeq fp, [lr], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq r5, [lr], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 50070 <__cxa_atexit@plt+0x42e38> │ │ │ │ @@ -68489,23 +68489,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #32] @ 50088 <__cxa_atexit@plt+0x42e50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4015ec <__cxa_atexit@plt+0x3f43b4> │ │ │ │ + b 401694 <__cxa_atexit@plt+0x3f445c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldreq r4, [lr], #-3184 @ 0xfffff390 │ │ │ │ - strbeq sl, [lr], #-1352 @ 0xfffffab8 │ │ │ │ - ldreq r4, [lr], #-3212 @ 0xfffff374 │ │ │ │ + ldreq r5, [lr], #-3184 @ 0xfffff390 │ │ │ │ + strbeq fp, [lr], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq r5, [lr], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 500c8 <__cxa_atexit@plt+0x42e90> │ │ │ │ @@ -68517,15 +68517,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq r4, [lr], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq r5, [lr], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 50160 <__cxa_atexit@plt+0x42f28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -68559,35 +68559,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r4, [lr], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r5, [lr], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ mov r8, r7 │ │ │ │ ldmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ b 243dd0 <__cxa_atexit@plt+0x236b98> │ │ │ │ - ldreq r4, [lr], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r5, [lr], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 243e80 <__cxa_atexit@plt+0x236c48> │ │ │ │ - ldreq r4, [lr], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq r5, [lr], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 243e80 <__cxa_atexit@plt+0x236c48> │ │ │ │ - ldreq r4, [lr], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r5, [lr], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 502b0 <__cxa_atexit@plt+0x43078> │ │ │ │ ldr r3, [pc, #216] @ 502d0 <__cxa_atexit@plt+0x43098> │ │ │ │ @@ -68626,15 +68626,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #96] @ 502e4 <__cxa_atexit@plt+0x430ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4015f4 <__cxa_atexit@plt+0x3f43bc> │ │ │ │ + b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -68645,19 +68645,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 50250 <__cxa_atexit@plt+0x43018> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq sl, [lr], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq sl, [lr], #-1548 @ 0xfffff9f4 │ │ │ │ - strbeq sl, [lr], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq r4, [lr], #-2828 @ 0xfffff4f4 │ │ │ │ - ldreq r4, [lr], #-2756 @ 0xfffff53c │ │ │ │ + strbeq fp, [lr], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq fp, [lr], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq fp, [lr], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq r5, [lr], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r5, [lr], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [pc, #140] @ 50398 <__cxa_atexit@plt+0x43160> │ │ │ │ stmda r5, {r1, r7} │ │ │ │ @@ -68683,29 +68683,29 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #64] @ 503a4 <__cxa_atexit@plt+0x4316c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ 503a8 <__cxa_atexit@plt+0x43170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4015f4 <__cxa_atexit@plt+0x3f43bc> │ │ │ │ + b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 5033c <__cxa_atexit@plt+0x43104> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [lr], #-1332 @ 0xfffffacc │ │ │ │ - strbeq sl, [lr], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq sl, [lr], #-1304 @ 0xfffffae8 │ │ │ │ - ldreq r4, [lr], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq fp, [lr], #-1316 @ 0xfffffadc │ │ │ │ + strbeq fp, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq fp, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq r5, [lr], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -68721,24 +68721,24 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #44] @ 50428 <__cxa_atexit@plt+0x431f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 5042c <__cxa_atexit@plt+0x431f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4015f4 <__cxa_atexit@plt+0x3f43bc> │ │ │ │ + b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 503d4 <__cxa_atexit@plt+0x4319c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq sl, [lr], #-1172 @ 0xfffffb6c │ │ │ │ - strbeq sl, [lr], #-1160 @ 0xfffffb78 │ │ │ │ - strbeq sl, [lr], #-1152 @ 0xfffffb80 │ │ │ │ - ldreq r4, [lr], #-2416 @ 0xfffff690 │ │ │ │ + strbeq fp, [lr], #-1156 @ 0xfffffb7c │ │ │ │ + strbeq fp, [lr], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq fp, [lr], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq r5, [lr], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -68766,24 +68766,24 @@ │ │ │ │ mov r7, fp │ │ │ │ b 510b8 <__cxa_atexit@plt+0x43e80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl ip │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r4, [lr], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r5, [lr], #-2236 @ 0xfffff744 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 504e0 <__cxa_atexit@plt+0x432a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4f8f0 <__cxa_atexit@plt+0x426b8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [lr], #-2200 @ 0xfffff768 │ │ │ │ + ldreq r5, [lr], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 50524 <__cxa_atexit@plt+0x432ec> │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -68792,15 +68792,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ mov r8, fp │ │ │ │ b 50540 <__cxa_atexit@plt+0x43308> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [lr], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r5, [lr], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 50540 <__cxa_atexit@plt+0x43308> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -68845,15 +68845,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 50648 <__cxa_atexit@plt+0x43410> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ + b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ 50640 <__cxa_atexit@plt+0x43408> │ │ │ │ mov r2, #16 │ │ │ │ @@ -68861,19 +68861,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strbeq sl, [lr], #-692 @ 0xfffffd4c │ │ │ │ + strbeq fp, [lr], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - ldreq r4, [lr], #-1780 @ 0xfffff90c │ │ │ │ - ldreq r4, [lr], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq r5, [lr], #-1780 @ 0xfffff90c │ │ │ │ + ldreq r5, [lr], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 506e4 <__cxa_atexit@plt+0x434ac> │ │ │ │ @@ -68912,67 +68912,67 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [lr], #-440 @ 0xfffffe48 │ │ │ │ + strbeq fp, [lr], #-424 @ 0xfffffe58 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldreq r4, [lr], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r5, [lr], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 50748 <__cxa_atexit@plt+0x43510> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 5074c <__cxa_atexit@plt+0x43514> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq sl, [lr], #-328 @ 0xfffffeb8 │ │ │ │ - ldreq r4, [lr], #-1580 @ 0xfffff9d4 │ │ │ │ + strbeq fp, [lr], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r5, [lr], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #36] @ 50788 <__cxa_atexit@plt+0x43550> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 50780 <__cxa_atexit@plt+0x43548> │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 50540 <__cxa_atexit@plt+0x43308> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [lr], #-1520 @ 0xfffffa10 │ │ │ │ + ldreq r5, [lr], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 50540 <__cxa_atexit@plt+0x43308> │ │ │ │ - ldreq r4, [lr], #-1496 @ 0xfffffa28 │ │ │ │ + ldreq r5, [lr], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 507d0 <__cxa_atexit@plt+0x43598> │ │ │ │ ldr r2, [pc, #24] @ 507d4 <__cxa_atexit@plt+0x4359c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 401604 <__cxa_atexit@plt+0x3f43cc> │ │ │ │ + b 4016ac <__cxa_atexit@plt+0x3f4474> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r4, [lr], #-1308 @ 0xfffffae4 │ │ │ │ - ldreq r4, [lr], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq r5, [lr], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq r5, [lr], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -68996,15 +68996,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 50848 <__cxa_atexit@plt+0x43610> │ │ │ │ b 51338 <__cxa_atexit@plt+0x44100> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r4, [lr], #-1316 @ 0xfffffadc │ │ │ │ + ldreq r5, [lr], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50894 <__cxa_atexit@plt+0x4365c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -69024,15 +69024,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r4, [lr], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq r5, [lr], #-1204 @ 0xfffffb4c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50900 <__cxa_atexit@plt+0x436c8> │ │ │ │ ldr r3, [pc, #192] @ 509a8 <__cxa_atexit@plt+0x43770> │ │ │ │ str r7, [r5] │ │ │ │ @@ -69079,17 +69079,17 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r9, [lr], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq sl, [lr], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r4, [lr], #-976 @ 0xfffffc30 │ │ │ │ + ldreq r5, [lr], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r2, #8]! │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -69138,22 +69138,22 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r1, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ - strbeq r9, [lr], #-3640 @ 0xfffff1c8 │ │ │ │ + strbeq sl, [lr], #-3624 @ 0xfffff1d8 │ │ │ │ muleq r0, r4, r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r4, [lr], #-720 @ 0xfffffd30 │ │ │ │ + ldreq r5, [lr], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 50b58 <__cxa_atexit@plt+0x43920> │ │ │ │ @@ -69194,54 +69194,54 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r9, [lr], #-3400 @ 0xfffff2b8 │ │ │ │ - ldreq r4, [lr], #-520 @ 0xfffffdf8 │ │ │ │ + strbeq sl, [lr], #-3384 @ 0xfffff2c8 │ │ │ │ + ldreq r5, [lr], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 50bac <__cxa_atexit@plt+0x43974> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r8, [pc, #12] @ 50bb0 <__cxa_atexit@plt+0x43978> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [lr], #-3300 @ 0xfffff31c │ │ │ │ - ldreq r4, [lr], #-456 @ 0xfffffe38 │ │ │ │ + strbeq sl, [lr], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r5, [lr], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 50bec <__cxa_atexit@plt+0x439b4> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 50be4 <__cxa_atexit@plt+0x439ac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [lr], #-396 @ 0xfffffe74 │ │ │ │ + ldreq r5, [lr], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ - ldreq r4, [lr], #-368 @ 0xfffffe90 │ │ │ │ + ldreq r5, [lr], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -69277,52 +69277,52 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 50cd0 <__cxa_atexit@plt+0x43a98> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r9, [lr], #-3064 @ 0xfffff408 │ │ │ │ + strbeq sl, [lr], #-3048 @ 0xfffff418 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldreq r4, [lr], #-168 @ 0xffffff58 │ │ │ │ + ldreq r5, [lr], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 50d0c <__cxa_atexit@plt+0x43ad4> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 50d10 <__cxa_atexit@plt+0x43ad8> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [lr], #-2948 @ 0xfffff47c │ │ │ │ - ldreq r4, [lr], #-104 @ 0xffffff98 │ │ │ │ + strbeq sl, [lr], #-2932 @ 0xfffff48c │ │ │ │ + ldreq r5, [lr], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #36] @ 50d4c <__cxa_atexit@plt+0x43b14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 50d44 <__cxa_atexit@plt+0x43b0c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 50d68 <__cxa_atexit@plt+0x43b30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [lr], #-44 @ 0xffffffd4 │ │ │ │ + ldreq r5, [lr], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 50d68 <__cxa_atexit@plt+0x43b30> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -69385,17 +69385,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xffffef6c │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - strbeq r9, [lr], #-2704 @ 0xfffff570 │ │ │ │ + strbeq sl, [lr], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r4, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50f0c <__cxa_atexit@plt+0x43cd4> │ │ │ │ @@ -69434,106 +69434,106 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r9, [lr], #-2448 @ 0xfffff670 │ │ │ │ + strbeq sl, [lr], #-2432 @ 0xfffff680 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldreq r3, [lr], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq r4, [lr], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 50f70 <__cxa_atexit@plt+0x43d38> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 50f74 <__cxa_atexit@plt+0x43d3c> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq r3, [lr], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq sl, [lr], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq r4, [lr], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #36] @ 50fb0 <__cxa_atexit@plt+0x43d78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 50fa8 <__cxa_atexit@plt+0x43d70> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 50d68 <__cxa_atexit@plt+0x43b30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r3, [lr], #-3528 @ 0xfffff238 │ │ │ │ + ldreq r4, [lr], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 50d68 <__cxa_atexit@plt+0x43b30> │ │ │ │ - ldreq r3, [lr], #-3504 @ 0xfffff250 │ │ │ │ + ldreq r4, [lr], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ - ldreq r3, [lr], #-3476 @ 0xfffff26c │ │ │ │ + ldreq r4, [lr], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 51020 <__cxa_atexit@plt+0x43de8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r8, [pc, #12] @ 51024 <__cxa_atexit@plt+0x43dec> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [lr], #-2160 @ 0xfffff790 │ │ │ │ - ldreq r3, [lr], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq sl, [lr], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r4, [lr], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 51060 <__cxa_atexit@plt+0x43e28> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 51058 <__cxa_atexit@plt+0x43e20> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [lr], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq r4, [lr], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ - ldreq r3, [lr], #-3324 @ 0xfffff304 │ │ │ │ + ldreq r4, [lr], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 507f4 <__cxa_atexit@plt+0x435bc> │ │ │ │ - ldreq r3, [lr], #-3316 @ 0xfffff30c │ │ │ │ + ldreq r4, [lr], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 510b8 <__cxa_atexit@plt+0x43e80> │ │ │ │ mov fp, r7 │ │ │ │ @@ -69595,17 +69595,17 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff0d0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - strbeq r9, [lr], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq sl, [lr], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [lr], #-3028 @ 0xfffff42c │ │ │ │ + ldreq r4, [lr], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -69646,33 +69646,33 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffefd4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r9, [lr], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq sl, [lr], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq r3, [lr], #-2824 @ 0xfffff4f8 │ │ │ │ + ldreq r4, [lr], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 512c0 <__cxa_atexit@plt+0x44088> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 512c4 <__cxa_atexit@plt+0x4408c> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [lr], #-1488 @ 0xfffffa30 │ │ │ │ - ldreq r3, [lr], #-2760 @ 0xfffff538 │ │ │ │ + strbeq sl, [lr], #-1472 @ 0xfffffa40 │ │ │ │ + ldreq r4, [lr], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #44] @ 5130c <__cxa_atexit@plt+0x440d4> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -69682,22 +69682,22 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 510b8 <__cxa_atexit@plt+0x43e80> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r3, [lr], #-2688 @ 0xfffff580 │ │ │ │ + ldreq r4, [lr], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 510b8 <__cxa_atexit@plt+0x43e80> │ │ │ │ - ldreq r3, [lr], #-2624 @ 0xfffff5c0 │ │ │ │ + ldreq r4, [lr], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51350 <__cxa_atexit@plt+0x44118> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -69748,16 +69748,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffe7b0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbeq r9, [lr], #-1200 @ 0xfffffb50 │ │ │ │ - ldreq r3, [lr], #-2384 @ 0xfffff6b0 │ │ │ │ + strbeq sl, [lr], #-1184 @ 0xfffffb60 │ │ │ │ + ldreq r4, [lr], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -69793,32 +69793,32 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffe6e0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r9, [lr], #-1000 @ 0xfffffc18 │ │ │ │ - ldreq r3, [lr], #-2168 @ 0xfffff788 │ │ │ │ + strbeq sl, [lr], #-984 @ 0xfffffc28 │ │ │ │ + ldreq r4, [lr], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 51508 <__cxa_atexit@plt+0x442d0> │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 5150c <__cxa_atexit@plt+0x442d4> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [lr], #-904 @ 0xfffffc78 │ │ │ │ - ldreq r3, [lr], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq sl, [lr], #-888 @ 0xfffffc88 │ │ │ │ + ldreq r4, [lr], #-2104 @ 0xfffff7c8 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 5155c <__cxa_atexit@plt+0x44324> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -69831,29 +69831,29 @@ │ │ │ │ str r7, [r5, #28] │ │ │ │ beq 51554 <__cxa_atexit@plt+0x4431c> │ │ │ │ b 515a8 <__cxa_atexit@plt+0x44370> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r3, [lr], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r4, [lr], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 51598 <__cxa_atexit@plt+0x44360> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ beq 51590 <__cxa_atexit@plt+0x44358> │ │ │ │ b 515a8 <__cxa_atexit@plt+0x44370> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r3, [lr], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r4, [lr], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51634 <__cxa_atexit@plt+0x443fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -69914,52 +69914,52 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [lr], #-1560 @ 0xfffff9e8 │ │ │ │ + ldreq r4, [lr], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffe700 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r9, [lr], #-604 @ 0xfffffda4 │ │ │ │ - ldreq r3, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ - strbeq r9, [lr], #-532 @ 0xfffffdec │ │ │ │ - ldreq r3, [lr], #-1660 @ 0xfffff984 │ │ │ │ + strbeq sl, [lr], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq r4, [lr], #-1612 @ 0xfffff9b4 │ │ │ │ + strbeq sl, [lr], #-516 @ 0xfffffdfc │ │ │ │ + ldreq r4, [lr], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 51704 <__cxa_atexit@plt+0x444cc> │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 51708 <__cxa_atexit@plt+0x444d0> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [lr], #-396 @ 0xfffffe74 │ │ │ │ - ldreq r3, [lr], #-1596 @ 0xfffff9c4 │ │ │ │ + strbeq sl, [lr], #-380 @ 0xfffffe84 │ │ │ │ + ldreq r4, [lr], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 51740 <__cxa_atexit@plt+0x44508> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ beq 51738 <__cxa_atexit@plt+0x44500> │ │ │ │ b 515a8 <__cxa_atexit@plt+0x44370> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - ldreq r3, [lr], #-1656 @ 0xfffff988 │ │ │ │ + ldreq r4, [lr], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 501e4 <__cxa_atexit@plt+0x42fac> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -69978,17 +69978,17 @@ │ │ │ │ b 5f864 <__cxa_atexit@plt+0x5262c> │ │ │ │ ldr r7, [pc, #24] @ 517b8 <__cxa_atexit@plt+0x44580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [lr], #-1652 @ 0xfffff98c │ │ │ │ - strbeq r9, [lr], #-260 @ 0xfffffefc │ │ │ │ - ldreq r3, [lr], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r4, [lr], #-1652 @ 0xfffff98c │ │ │ │ + strbeq sl, [lr], #-244 @ 0xffffff0c │ │ │ │ + ldreq r4, [lr], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 517f8 <__cxa_atexit@plt+0x445c0> │ │ │ │ ldr r2, [pc, #44] @ 51808 <__cxa_atexit@plt+0x445d0> │ │ │ │ @@ -70001,26 +70001,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 51810 <__cxa_atexit@plt+0x445d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [lr], #-3516 @ 0xfffff244 │ │ │ │ - ldreq r3, [lr], #-1604 @ 0xfffff9bc │ │ │ │ - ldreq r3, [lr], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r9, [lr], #-3500 @ 0xfffff254 │ │ │ │ + ldreq r4, [lr], #-1604 @ 0xfffff9bc │ │ │ │ + ldreq r4, [lr], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 51834 <__cxa_atexit@plt+0x445fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [lr], #-1504 @ 0xfffffa20 │ │ │ │ + ldreq r4, [lr], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 518f4 <__cxa_atexit@plt+0x446bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 5188c <__cxa_atexit@plt+0x44654> │ │ │ │ @@ -70032,15 +70032,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #136] @ 51900 <__cxa_atexit@plt+0x446c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #128] @ 51904 <__cxa_atexit@plt+0x446cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, r5, #16 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ @@ -70060,21 +70060,21 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r3, [lr], #-1320 @ 0xfffffad8 │ │ │ │ + ldreq r4, [lr], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbeq r8, [lr], #-3408 @ 0xfffff2b0 │ │ │ │ - strbeq r9, [lr], #-16 │ │ │ │ - ldreq r3, [lr], #-1344 @ 0xfffffac0 │ │ │ │ - strbeq r8, [lr], #-4048 @ 0xfffff030 │ │ │ │ - ldreq r3, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq r9, [lr], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq sl, [lr], #-0 │ │ │ │ + ldreq r4, [lr], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq r9, [lr], #-4032 @ 0xfffff040 │ │ │ │ + ldreq r4, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51954 <__cxa_atexit@plt+0x4471c> │ │ │ │ ldr r3, [pc, #128] @ 519b4 <__cxa_atexit@plt+0x4477c> │ │ │ │ @@ -70082,15 +70082,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #120] @ 519b8 <__cxa_atexit@plt+0x44780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #112] @ 519bc <__cxa_atexit@plt+0x44784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r3, #8] │ │ │ │ add r3, r6, #8 │ │ │ │ add r5, r5, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 51994 <__cxa_atexit@plt+0x4475c> │ │ │ │ @@ -70106,21 +70106,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 519b0 <__cxa_atexit@plt+0x44778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [lr], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq r4, [lr], #-1128 @ 0xfffffb98 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r8, [lr], #-3208 @ 0xfffff378 │ │ │ │ - strbeq r8, [lr], #-3912 @ 0xfffff0b8 │ │ │ │ - ldreq r3, [lr], #-1148 @ 0xfffffb84 │ │ │ │ - strbeq r8, [lr], #-3852 @ 0xfffff0f4 │ │ │ │ - ldreq r3, [lr], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r9, [lr], #-3192 @ 0xfffff388 │ │ │ │ + strbeq r9, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq r4, [lr], #-1148 @ 0xfffffb84 │ │ │ │ + strbeq r9, [lr], #-3836 @ 0xfffff104 │ │ │ │ + ldreq r4, [lr], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ b 501e4 <__cxa_atexit@plt+0x42fac> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -70148,19 +70148,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 51a64 <__cxa_atexit@plt+0x4482c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - strbeq r8, [lr], #-3712 @ 0xfffff180 │ │ │ │ - strbeq r8, [lr], #-2940 @ 0xfffff484 │ │ │ │ - ldreq r3, [lr], #-1028 @ 0xfffffbfc │ │ │ │ - strbeq r8, [lr], #-3664 @ 0xfffff1b0 │ │ │ │ - ldreq r3, [lr], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq r9, [lr], #-3696 @ 0xfffff190 │ │ │ │ + strbeq r9, [lr], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r4, [lr], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq r9, [lr], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq r4, [lr], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -70182,18 +70182,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 51aec <__cxa_atexit@plt+0x448b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strbeq r8, [lr], #-3576 @ 0xfffff208 │ │ │ │ - strbeq r8, [lr], #-2804 @ 0xfffff50c │ │ │ │ - ldreq r3, [lr], #-892 @ 0xfffffc84 │ │ │ │ - strbeq r8, [lr], #-3528 @ 0xfffff238 │ │ │ │ + strbeq r9, [lr], #-3560 @ 0xfffff218 │ │ │ │ + strbeq r9, [lr], #-2788 @ 0xfffff51c │ │ │ │ + ldreq r4, [lr], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r9, [lr], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -70215,19 +70215,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 51b70 <__cxa_atexit@plt+0x44938> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - strbeq r8, [lr], #-2684 @ 0xfffff584 │ │ │ │ - strbeq r8, [lr], #-2672 @ 0xfffff590 │ │ │ │ - ldreq r3, [lr], #-760 @ 0xfffffd08 │ │ │ │ - strbeq r8, [lr], #-2636 @ 0xfffff5b4 │ │ │ │ - ldreq r3, [lr], #-756 @ 0xfffffd0c │ │ │ │ + strbeq r9, [lr], #-2668 @ 0xfffff594 │ │ │ │ + strbeq r9, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ + ldreq r4, [lr], #-760 @ 0xfffffd08 │ │ │ │ + strbeq r9, [lr], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq r4, [lr], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -70249,18 +70249,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 51bf8 <__cxa_atexit@plt+0x449c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - strbeq r8, [lr], #-2548 @ 0xfffff60c │ │ │ │ - strbeq r8, [lr], #-2536 @ 0xfffff618 │ │ │ │ - ldreq r3, [lr], #-624 @ 0xfffffd90 │ │ │ │ - strbeq r8, [lr], #-2500 @ 0xfffff63c │ │ │ │ + strbeq r9, [lr], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r9, [lr], #-2520 @ 0xfffff628 │ │ │ │ + ldreq r4, [lr], #-624 @ 0xfffffd90 │ │ │ │ + strbeq r9, [lr], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51c9c <__cxa_atexit@plt+0x44a64> │ │ │ │ mov r2, r5 │ │ │ │ @@ -70298,17 +70298,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 51cb8 <__cxa_atexit@plt+0x44a80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r8, [lr], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq r9, [lr], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r3, [lr], #-484 @ 0xfffffe1c │ │ │ │ + ldreq r4, [lr], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #144] @ 51d60 <__cxa_atexit@plt+0x44b28> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -70344,15 +70344,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 51d68 <__cxa_atexit@plt+0x44b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - strbeq r8, [lr], #-2172 @ 0xfffff784 │ │ │ │ + strbeq r9, [lr], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 51de4 <__cxa_atexit@plt+0x44bac> │ │ │ │ ldr r2, [pc, #108] @ 51df8 <__cxa_atexit@plt+0x44bc0> │ │ │ │ @@ -70381,15 +70381,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 51dfc <__cxa_atexit@plt+0x44bc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq r8, [lr], #-2020 @ 0xfffff81c │ │ │ │ + strbeq r9, [lr], #-2004 @ 0xfffff82c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 51e44 <__cxa_atexit@plt+0x44c0c> │ │ │ │ @@ -70404,29 +70404,29 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 51e58 <__cxa_atexit@plt+0x44c20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r3, [lr], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r4, [lr], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 51c08 <__cxa_atexit@plt+0x449d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 51e90 <__cxa_atexit@plt+0x44c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [lr], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r9, [lr], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51f30 <__cxa_atexit@plt+0x44cf8> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ @@ -70455,35 +70455,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r7, r9 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 51f74 <__cxa_atexit@plt+0x44d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 51f70 <__cxa_atexit@plt+0x44d38> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r8, [lr], #-1748 @ 0xfffff92c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r9, [lr], #-1732 @ 0xfffff93c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r2, [lr], #-3948 @ 0xfffff094 │ │ │ │ + ldreq r3, [lr], #-3948 @ 0xfffff094 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -70501,29 +70501,29 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [pc, #72] @ 52014 <__cxa_atexit@plt+0x44ddc> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r8, [lr], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq r9, [lr], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5205c <__cxa_atexit@plt+0x44e24> │ │ │ │ @@ -70532,19 +70532,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r1, r1, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [lr], #-1780 @ 0xfffff90c │ │ │ │ + strbeq r9, [lr], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 520e8 <__cxa_atexit@plt+0x44eb0> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -70567,29 +70567,29 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, r9 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #44] @ 5211c <__cxa_atexit@plt+0x44ee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 52118 <__cxa_atexit@plt+0x44ee0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r2, [lr], #-3520 @ 0xfffff240 │ │ │ │ + ldreq r3, [lr], #-3520 @ 0xfffff240 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -70611,15 +70611,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 521a0 <__cxa_atexit@plt+0x44f68> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -70657,15 +70657,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 522c0 <__cxa_atexit@plt+0x45088> │ │ │ │ @@ -70681,22 +70681,22 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #32 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r8, [lr], #-944 @ 0xfffffc50 │ │ │ │ - mvnseq r9, #9920 @ 0x26c0 │ │ │ │ - strbeq r8, [lr], #-1692 @ 0xfffff964 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r9, [lr], #-928 @ 0xfffffc60 │ │ │ │ + mvnseq sl, #-1342177275 @ 0xb0000005 │ │ │ │ + strbeq r9, [lr], #-1676 @ 0xfffff974 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldreq r2, [lr], #-3132 @ 0xfffff3c4 │ │ │ │ - mvnseq r9, #1728 @ 0x6c0 │ │ │ │ - strbeq r8, [lr], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq r3, [lr], #-3132 @ 0xfffff3c4 │ │ │ │ + mvnseq sl, #-1073741770 @ 0xc0000036 │ │ │ │ + strbeq r9, [lr], #-1548 @ 0xfffff9f4 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 523a8 <__cxa_atexit@plt+0x45170> │ │ │ │ @@ -70758,18 +70758,18 @@ │ │ │ │ ldr r6, [pc, #28] @ 523e8 <__cxa_atexit@plt+0x451b0> │ │ │ │ mov r5, r8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [lr], #-628 @ 0xfffffd8c │ │ │ │ - strbeq r8, [lr], #-1384 @ 0xfffffa98 │ │ │ │ + strbeq r9, [lr], #-612 @ 0xfffffd9c │ │ │ │ + strbeq r9, [lr], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r8, [lr], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r9, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -70782,17 +70782,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 52444 <__cxa_atexit@plt+0x4520c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [lr], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq r9, [lr], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r2, [lr], #-2660 @ 0xfffff59c │ │ │ │ + ldreq r3, [lr], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 524ec <__cxa_atexit@plt+0x452b4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -70824,15 +70824,15 @@ │ │ │ │ ldr r7, [pc, #88] @ 5252c <__cxa_atexit@plt+0x452f4> │ │ │ │ ldr r2, [pc, #88] @ 52530 <__cxa_atexit@plt+0x452f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #52] @ 52528 <__cxa_atexit@plt+0x452f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 52520 <__cxa_atexit@plt+0x452e8> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -70840,18 +70840,18 @@ │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r2, [lr], #-2556 @ 0xfffff604 │ │ │ │ - ldreq r2, [lr], #-2528 @ 0xfffff620 │ │ │ │ - strbeq r8, [lr], #-600 @ 0xfffffda8 │ │ │ │ - ldreq r2, [lr], #-2428 @ 0xfffff684 │ │ │ │ + ldreq r3, [lr], #-2556 @ 0xfffff604 │ │ │ │ + ldreq r3, [lr], #-2528 @ 0xfffff620 │ │ │ │ + strbeq r9, [lr], #-584 @ 0xfffffdb8 │ │ │ │ + ldreq r3, [lr], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ bne 5258c <__cxa_atexit@plt+0x45354> │ │ │ │ @@ -70877,27 +70877,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 525e8 <__cxa_atexit@plt+0x453b0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ sub r8, r3, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r6, [pc, #20] @ 525dc <__cxa_atexit@plt+0x453a4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r2, [lr], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq r8, [lr], #-384 @ 0xfffffe80 │ │ │ │ - ldreq r2, [lr], #-2244 @ 0xfffff73c │ │ │ │ + ldreq r3, [lr], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq r9, [lr], #-368 @ 0xfffffe90 │ │ │ │ + ldreq r3, [lr], #-2244 @ 0xfffff73c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -70906,23 +70906,23 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [pc, #48] @ 52650 <__cxa_atexit@plt+0x45418> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r3, [pc, #24] @ 52654 <__cxa_atexit@plt+0x4541c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r2, [lr], #-2200 @ 0xfffff768 │ │ │ │ - strbeq r8, [lr], #-264 @ 0xfffffef8 │ │ │ │ + ldreq r3, [lr], #-2200 @ 0xfffff768 │ │ │ │ + strbeq r9, [lr], #-248 @ 0xffffff08 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 526ec <__cxa_atexit@plt+0x454b4> │ │ │ │ @@ -70935,15 +70935,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 526f8 <__cxa_atexit@plt+0x454c0> │ │ │ │ cmp r9, #1 │ │ │ │ bne 526a8 <__cxa_atexit@plt+0x45470> │ │ │ │ mov r7, r8 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r7, [pc, #108] @ 5271c <__cxa_atexit@plt+0x454e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 52720 <__cxa_atexit@plt+0x454e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [pc, #96] @ 52724 <__cxa_atexit@plt+0x454ec> │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -70952,30 +70952,30 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 52718 <__cxa_atexit@plt+0x454e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [lr], #-3864 @ 0xfffff0e8 │ │ │ │ - ldreq r2, [lr], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r8, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r3, [lr], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strbeq r8, [lr], #-360 @ 0xfffffe98 │ │ │ │ - strbeq r7, [lr], #-3816 @ 0xfffff118 │ │ │ │ + strbeq r9, [lr], #-344 @ 0xfffffea8 │ │ │ │ + strbeq r8, [lr], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -71005,19 +71005,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 527bc <__cxa_atexit@plt+0x45584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq r3, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq r8, [lr], #-180 @ 0xffffff4c │ │ │ │ - strbeq r7, [lr], #-3628 @ 0xfffff1d4 │ │ │ │ - ldreq r2, [lr], #-1896 @ 0xfffff898 │ │ │ │ + strbeq r9, [lr], #-164 @ 0xffffff5c │ │ │ │ + strbeq r8, [lr], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r3, [lr], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 52834 <__cxa_atexit@plt+0x455fc> │ │ │ │ ldr r2, [pc, #80] @ 52840 <__cxa_atexit@plt+0x45608> │ │ │ │ @@ -71032,84 +71032,84 @@ │ │ │ │ ldr r3, [pc, #52] @ 52848 <__cxa_atexit@plt+0x45610> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 5284c <__cxa_atexit@plt+0x45614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + b 4016b4 <__cxa_atexit@plt+0x3f447c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r7, [lr], #-3480 @ 0xfffff268 │ │ │ │ + strbeq r8, [lr], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r8, [lr], #-132 @ 0xffffff7c │ │ │ │ - ldreq r2, [lr], #-1764 @ 0xfffff91c │ │ │ │ + strbeq r9, [lr], #-116 @ 0xffffff8c │ │ │ │ + ldreq r3, [lr], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5287c <__cxa_atexit@plt+0x45644> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 52880 <__cxa_atexit@plt+0x45648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + b 4016b4 <__cxa_atexit@plt+0x3f447c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r8, [lr], #-52 @ 0xffffffcc │ │ │ │ - ldreq r2, [lr], #-1712 @ 0xfffff950 │ │ │ │ + strbeq r9, [lr], #-36 @ 0xffffffdc │ │ │ │ + ldreq r3, [lr], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 528b0 <__cxa_atexit@plt+0x45678> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 528b4 <__cxa_atexit@plt+0x4567c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + b 4016b4 <__cxa_atexit@plt+0x3f447c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r8, [lr], #-0 │ │ │ │ - ldreq r2, [lr], #-1644 @ 0xfffff994 │ │ │ │ + strbeq r8, [lr], #-4080 @ 0xfffff010 │ │ │ │ + ldreq r3, [lr], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 528ec <__cxa_atexit@plt+0x456b4> │ │ │ │ ldr r3, [pc, #32] @ 528f0 <__cxa_atexit@plt+0x456b8> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 528f4 <__cxa_atexit@plt+0x456bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r2, [lr], #-1520 @ 0xfffffa10 │ │ │ │ - ldreq r2, [lr], #-1512 @ 0xfffffa18 │ │ │ │ - ldreq r2, [lr], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq r3, [lr], #-1520 @ 0xfffffa10 │ │ │ │ + ldreq r3, [lr], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq r3, [lr], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5291c <__cxa_atexit@plt+0x456e4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401614 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ + b 4016bc <__cxa_atexit@plt+0x3f4484> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [lr], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq r3, [lr], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40161c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ - ldreq r2, [lr], #-1544 @ 0xfffff9f8 │ │ │ │ + b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + ldreq r3, [lr], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 529cc <__cxa_atexit@plt+0x45794> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -71136,29 +71136,29 @@ │ │ │ │ ldr r0, [pc, #68] @ 529f8 <__cxa_atexit@plt+0x457c0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #56] @ 529fc <__cxa_atexit@plt+0x457c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #2 │ │ │ │ - b 401624 <__cxa_atexit@plt+0x3f43ec> │ │ │ │ + b 4016cc <__cxa_atexit@plt+0x3f4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq r2, [lr], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq r7, [lr], #-3092 @ 0xfffff3ec │ │ │ │ - strbeq r7, [lr], #-3072 @ 0xfffff400 │ │ │ │ - strbeq r7, [lr], #-3828 @ 0xfffff10c │ │ │ │ - strbeq r7, [lr], #-3820 @ 0xfffff114 │ │ │ │ - ldreq r2, [lr], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq r3, [lr], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r8, [lr], #-3076 @ 0xfffff3fc │ │ │ │ + strbeq r8, [lr], #-3056 @ 0xfffff410 │ │ │ │ + strbeq r8, [lr], #-3812 @ 0xfffff11c │ │ │ │ + strbeq r8, [lr], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r3, [lr], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52a58 <__cxa_atexit@plt+0x45820> │ │ │ │ ldr r2, [pc, #64] @ 52a60 <__cxa_atexit@plt+0x45828> │ │ │ │ ldr r1, [pc, #64] @ 52a64 <__cxa_atexit@plt+0x4582c> │ │ │ │ @@ -71175,16 +71175,16 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r7, [lr], #-2932 @ 0xfffff48c │ │ │ │ - ldreq r2, [lr], #-1156 @ 0xfffffb7c │ │ │ │ + strbeq r8, [lr], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r3, [lr], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 52458 <__cxa_atexit@plt+0x45220> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -71260,17 +71260,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 52bc0 <__cxa_atexit@plt+0x45988> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [lr], #-2728 @ 0xfffff558 │ │ │ │ - strbeq r7, [lr], #-3344 @ 0xfffff2f0 │ │ │ │ - ldreq r2, [lr], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq r8, [lr], #-2712 @ 0xfffff568 │ │ │ │ + strbeq r8, [lr], #-3328 @ 0xfffff300 │ │ │ │ + ldreq r3, [lr], #-844 @ 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52c1c <__cxa_atexit@plt+0x459e4> │ │ │ │ @@ -71284,24 +71284,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strbeq r7, [lr], #-2456 @ 0xfffff668 │ │ │ │ + strbeq r8, [lr], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52ca8 <__cxa_atexit@plt+0x45a70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -71327,18 +71327,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [lr], #-2344 @ 0xfffff6d8 │ │ │ │ - strbeq r7, [lr], #-2980 @ 0xfffff45c │ │ │ │ - strbeq r7, [lr], #-2332 @ 0xfffff6e4 │ │ │ │ - ldreq r2, [lr], #-644 @ 0xfffffd7c │ │ │ │ + strbeq r8, [lr], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq r8, [lr], #-2964 @ 0xfffff46c │ │ │ │ + strbeq r8, [lr], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq r3, [lr], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52d14 <__cxa_atexit@plt+0x45adc> │ │ │ │ @@ -71353,17 +71353,17 @@ │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ ldr r7, [pc, #20] @ 52d30 <__cxa_atexit@plt+0x45af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r7, [lr], #-2988 @ 0xfffff454 │ │ │ │ - ldreq r2, [lr], #-588 @ 0xfffffdb4 │ │ │ │ - ldreq r2, [lr], #-548 @ 0xfffffddc │ │ │ │ + strbeq r8, [lr], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r3, [lr], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq r3, [lr], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52d88 <__cxa_atexit@plt+0x45b50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -71375,25 +71375,25 @@ │ │ │ │ ldr r0, [pc, #56] @ 52da8 <__cxa_atexit@plt+0x45b70> │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm r5, {r2, r6} │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - ldreq r2, [lr], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq r3, [lr], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52e44 <__cxa_atexit@plt+0x45c0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -71422,29 +71422,29 @@ │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ str r6, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r9, [pc, #24] @ 52e64 <__cxa_atexit@plt+0x45c2c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r2, [lr], #-144 @ 0xffffff70 │ │ │ │ + ldreq r3, [lr], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq r7, [lr], #-1964 @ 0xfffff854 │ │ │ │ - ldreq r2, [lr], #-260 @ 0xfffffefc │ │ │ │ + strbeq r8, [lr], #-1948 @ 0xfffff864 │ │ │ │ + ldreq r3, [lr], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 52ed0 <__cxa_atexit@plt+0x45c98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -71460,17 +71460,17 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b bc48c <__cxa_atexit@plt+0xaf254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [lr], #-200 @ 0xffffff38 │ │ │ │ - strbeq r7, [lr], #-1752 @ 0xfffff928 │ │ │ │ - ldreq r2, [lr], #-184 @ 0xffffff48 │ │ │ │ + ldreq r3, [lr], #-200 @ 0xffffff38 │ │ │ │ + strbeq r8, [lr], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r3, [lr], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52f44 <__cxa_atexit@plt+0x45d0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ @@ -71502,20 +71502,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 52f78 <__cxa_atexit@plt+0x45d40> │ │ │ │ bne 52f24 <__cxa_atexit@plt+0x45cec> │ │ │ │ ldr r5, [pc, #16] @ 52f88 <__cxa_atexit@plt+0x45d50> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [lr], #-1668 @ 0xfffff97c │ │ │ │ - ldreq r2, [lr], #-4 │ │ │ │ + strbeq r8, [lr], #-1652 @ 0xfffff98c │ │ │ │ + ldreq r3, [lr], #-4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ beq 52fc0 <__cxa_atexit@plt+0x45d88> │ │ │ │ ldr r7, [pc, #84] @ 53008 <__cxa_atexit@plt+0x45dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -71533,37 +71533,37 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 52ff4 <__cxa_atexit@plt+0x45dbc> │ │ │ │ bne 52fac <__cxa_atexit@plt+0x45d74> │ │ │ │ ldr r5, [pc, #12] @ 53000 <__cxa_atexit@plt+0x45dc8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r7, [lr], #-1532 @ 0xfffffa04 │ │ │ │ - ldreq r1, [lr], #-3788 @ 0xfffff134 │ │ │ │ + strbeq r8, [lr], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq r2, [lr], #-3788 @ 0xfffff134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 5302c <__cxa_atexit@plt+0x45df4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [lr], #-3768 @ 0xfffff148 │ │ │ │ - ldreq r1, [lr], #-3752 @ 0xfffff158 │ │ │ │ + ldreq r2, [lr], #-3768 @ 0xfffff148 │ │ │ │ + ldreq r2, [lr], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 53050 <__cxa_atexit@plt+0x45e18> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [lr], #-3732 @ 0xfffff16c │ │ │ │ - ldreq r1, [lr], #-3908 @ 0xfffff0bc │ │ │ │ + ldreq r2, [lr], #-3732 @ 0xfffff16c │ │ │ │ + ldreq r2, [lr], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 530b8 <__cxa_atexit@plt+0x45e80> │ │ │ │ ldr r2, [pc, #76] @ 530c4 <__cxa_atexit@plt+0x45e8c> │ │ │ │ @@ -71585,44 +71585,44 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r7, [lr], #-2064 @ 0xfffff7f0 │ │ │ │ - ldreq r1, [lr], #-3784 @ 0xfffff138 │ │ │ │ + strbeq r8, [lr], #-2048 @ 0xfffff800 │ │ │ │ + ldreq r2, [lr], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 530fc <__cxa_atexit@plt+0x45ec4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 53100 <__cxa_atexit@plt+0x45ec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [lr], #-1988 @ 0xfffff83c │ │ │ │ - ldreq r1, [lr], #-3732 @ 0xfffff16c │ │ │ │ + strbeq r8, [lr], #-1972 @ 0xfffff84c │ │ │ │ + ldreq r2, [lr], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 53134 <__cxa_atexit@plt+0x45efc> │ │ │ │ ldr r8, [pc, #12] @ 5313c <__cxa_atexit@plt+0x45f04> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r7, r9 │ │ │ │ b 52eec <__cxa_atexit@plt+0x45cb4> │ │ │ │ - mvnseq r8, #1680 @ 0x690 │ │ │ │ - ldreq r1, [lr], #-3688 @ 0xfffff198 │ │ │ │ + mvnseq r9, #-1543503872 @ 0xa4000000 │ │ │ │ + ldreq r2, [lr], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53204 <__cxa_atexit@plt+0x45fcc> │ │ │ │ ldr r3, [pc, #192] @ 53224 <__cxa_atexit@plt+0x45fec> │ │ │ │ @@ -71675,16 +71675,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r7, [lr], #-1752 @ 0xfffff928 │ │ │ │ - ldreq r1, [lr], #-3440 @ 0xfffff290 │ │ │ │ + strbeq r8, [lr], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r2, [lr], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 532bc <__cxa_atexit@plt+0x46084> │ │ │ │ @@ -71715,29 +71715,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r7, [lr], #-1552 @ 0xfffff9f0 │ │ │ │ - ldreq r1, [lr], #-3280 @ 0xfffff330 │ │ │ │ + strbeq r8, [lr], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq r2, [lr], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 53304 <__cxa_atexit@plt+0x460cc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 53308 <__cxa_atexit@plt+0x460d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [lr], #-1472 @ 0xfffffa40 │ │ │ │ - ldreq r1, [lr], #-3228 @ 0xfffff364 │ │ │ │ + strbeq r8, [lr], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq r2, [lr], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 53368 <__cxa_atexit@plt+0x46130> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -71764,16 +71764,16 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - ldreq r1, [lr], #-3128 @ 0xfffff3c8 │ │ │ │ - ldreq r1, [lr], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq r2, [lr], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r2, [lr], #-3084 @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -71792,17 +71792,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 5340c <__cxa_atexit@plt+0x461d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - ldreq r1, [lr], #-2996 @ 0xfffff44c │ │ │ │ + ldreq r2, [lr], #-2996 @ 0xfffff44c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r1, [lr], #-2964 @ 0xfffff46c │ │ │ │ + ldreq r2, [lr], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71818,16 +71818,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 53470 <__cxa_atexit@plt+0x46238> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - ldreq r1, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ - ldreq r1, [lr], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r2, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq r2, [lr], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 534d8 <__cxa_atexit@plt+0x462a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -71841,23 +71841,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 534e8 <__cxa_atexit@plt+0x462b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [lr], #-2884 @ 0xfffff4bc │ │ │ │ - strbeq r7, [lr], #-220 @ 0xffffff24 │ │ │ │ - strbeq r7, [lr], #-236 @ 0xffffff14 │ │ │ │ - ldreq r1, [lr], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r2, [lr], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r8, [lr], #-204 @ 0xffffff34 │ │ │ │ + strbeq r8, [lr], #-220 @ 0xffffff24 │ │ │ │ + ldreq r2, [lr], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 53550 <__cxa_atexit@plt+0x46318> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -71871,23 +71871,23 @@ │ │ │ │ ldr r5, [pc, #44] @ 5355c <__cxa_atexit@plt+0x46324> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 53560 <__cxa_atexit@plt+0x46328> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [lr], #-112 @ 0xffffff90 │ │ │ │ - strbeq r7, [lr], #-912 @ 0xfffffc70 │ │ │ │ - strbeq r7, [lr], #-116 @ 0xffffff8c │ │ │ │ - ldreq r1, [lr], #-2776 @ 0xfffff528 │ │ │ │ + strbeq r8, [lr], #-96 @ 0xffffffa0 │ │ │ │ + strbeq r8, [lr], #-896 @ 0xfffffc80 │ │ │ │ + strbeq r8, [lr], #-100 @ 0xffffff9c │ │ │ │ + ldreq r2, [lr], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 535c0 <__cxa_atexit@plt+0x46388> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -71899,23 +71899,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 535d0 <__cxa_atexit@plt+0x46398> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [lr], #-2692 @ 0xfffff57c │ │ │ │ - ldreq r1, [lr], #-2704 @ 0xfffff570 │ │ │ │ - strbeq r6, [lr], #-4072 @ 0xfffff018 │ │ │ │ - ldreq r1, [lr], #-2696 @ 0xfffff578 │ │ │ │ + ldreq r2, [lr], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r2, [lr], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r7, [lr], #-4056 @ 0xfffff028 │ │ │ │ + ldreq r2, [lr], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 53638 <__cxa_atexit@plt+0x46400> │ │ │ │ ldr r3, [pc, #80] @ 53648 <__cxa_atexit@plt+0x46410> │ │ │ │ @@ -71928,48 +71928,48 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 53650 <__cxa_atexit@plt+0x46418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r1, [lr], #-2612 @ 0xfffff5cc │ │ │ │ - ldreq r1, [lr], #-2572 @ 0xfffff5f4 │ │ │ │ + ldreq r2, [lr], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq r2, [lr], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 5367c <__cxa_atexit@plt+0x46444> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [lr], #-2528 @ 0xfffff620 │ │ │ │ + ldreq r2, [lr], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 536a8 <__cxa_atexit@plt+0x46470> │ │ │ │ ldr r9, [pc, #20] @ 536ac <__cxa_atexit@plt+0x46474> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r1, [lr], #-2488 @ 0xfffff648 │ │ │ │ + ldreq r2, [lr], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 536f4 <__cxa_atexit@plt+0x464bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -71988,16 +71988,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [lr], #-4024 @ 0xfffff048 │ │ │ │ - strbeq r7, [lr], #-76 @ 0xffffffb4 │ │ │ │ + strbeq r7, [lr], #-4008 @ 0xfffff058 │ │ │ │ + strbeq r8, [lr], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53754 <__cxa_atexit@plt+0x4651c> │ │ │ │ ldr r2, [pc, #36] @ 53764 <__cxa_atexit@plt+0x4652c> │ │ │ │ @@ -72008,17 +72008,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #16] @ 5376c <__cxa_atexit@plt+0x46534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r1, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ - ldreq r1, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ - ldreq r1, [lr], #-2312 @ 0xfffff6f8 │ │ │ │ + ldreq r2, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq r2, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq r2, [lr], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5379c <__cxa_atexit@plt+0x46564> │ │ │ │ ldr r7, [pc, #48] @ 537c0 <__cxa_atexit@plt+0x46588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -72029,32 +72029,32 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #16] @ 537bc <__cxa_atexit@plt+0x46584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r1, [lr], #-2252 @ 0xfffff734 │ │ │ │ - strbeq r6, [lr], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq r2, [lr], #-2252 @ 0xfffff734 │ │ │ │ + strbeq r7, [lr], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 537f8 <__cxa_atexit@plt+0x465c0> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 537fc <__cxa_atexit@plt+0x465c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [lr], #-3512 @ 0xfffff248 │ │ │ │ - strbeq r6, [lr], #-3508 @ 0xfffff24c │ │ │ │ - ldreq r1, [lr], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r7, [lr], #-3496 @ 0xfffff258 │ │ │ │ + strbeq r7, [lr], #-3492 @ 0xfffff25c │ │ │ │ + ldreq r2, [lr], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5386c <__cxa_atexit@plt+0x46634> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -72080,18 +72080,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 53890 <__cxa_atexit@plt+0x46658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [lr], #-3444 @ 0xfffff28c │ │ │ │ + strbeq r7, [lr], #-3428 @ 0xfffff29c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r1, [lr], #-2100 @ 0xfffff7cc │ │ │ │ - ldreq r1, [lr], #-1600 @ 0xfffff9c0 │ │ │ │ + ldreq r2, [lr], #-2100 @ 0xfffff7cc │ │ │ │ + ldreq r2, [lr], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 538dc <__cxa_atexit@plt+0x466a4> │ │ │ │ @@ -72107,16 +72107,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 538f4 <__cxa_atexit@plt+0x466bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [lr], #-1996 @ 0xfffff834 │ │ │ │ - ldreq r1, [lr], #-1976 @ 0xfffff848 │ │ │ │ + ldreq r2, [lr], #-1996 @ 0xfffff834 │ │ │ │ + ldreq r2, [lr], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 53960 <__cxa_atexit@plt+0x46728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -72161,36 +72161,36 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r1, [lr], #-1360 @ 0xfffffab0 │ │ │ │ - strbeq r6, [lr], #-3088 @ 0xfffff3f0 │ │ │ │ + ldreq r2, [lr], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r7, [lr], #-3072 @ 0xfffff400 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq r6, [lr], #-3188 @ 0xfffff38c │ │ │ │ - ldreq r1, [lr], #-1276 @ 0xfffffb04 │ │ │ │ + strbeq r7, [lr], #-3172 @ 0xfffff39c │ │ │ │ + ldreq r2, [lr], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [pc, #36] @ 53a18 <__cxa_atexit@plt+0x467e0> │ │ │ │ ldr r2, [pc, #36] @ 53a1c <__cxa_atexit@plt+0x467e4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, #10 │ │ │ │ mov r3, r7 │ │ │ │ moveq r3, r5 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [lr], #-1252 @ 0xfffffb1c │ │ │ │ - strbeq r6, [lr], #-2980 @ 0xfffff45c │ │ │ │ - ldreq r1, [lr], #-1680 @ 0xfffff970 │ │ │ │ + ldreq r2, [lr], #-1252 @ 0xfffffb1c │ │ │ │ + strbeq r7, [lr], #-2964 @ 0xfffff46c │ │ │ │ + ldreq r2, [lr], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53a8c <__cxa_atexit@plt+0x46854> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -72216,18 +72216,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 53ab0 <__cxa_atexit@plt+0x46878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [lr], #-2900 @ 0xfffff4ac │ │ │ │ + strbeq r7, [lr], #-2884 @ 0xfffff4bc │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldreq r1, [lr], #-1556 @ 0xfffff9ec │ │ │ │ - ldreq r1, [lr], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq r2, [lr], #-1556 @ 0xfffff9ec │ │ │ │ + ldreq r2, [lr], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 53b60 <__cxa_atexit@plt+0x46928> │ │ │ │ ldr r3, [pc, #176] @ 53b88 <__cxa_atexit@plt+0x46950> │ │ │ │ @@ -72273,19 +72273,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r1, [lr], #-1364 @ 0xfffffaac │ │ │ │ - strbeq r6, [lr], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r2, [lr], #-1364 @ 0xfffffaac │ │ │ │ + strbeq r7, [lr], #-2636 @ 0xfffff5b4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbeq r6, [lr], #-2712 @ 0xfffff568 │ │ │ │ - ldreq r1, [lr], #-1300 @ 0xfffffaec │ │ │ │ + strbeq r7, [lr], #-2696 @ 0xfffff578 │ │ │ │ + ldreq r2, [lr], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 53c04 <__cxa_atexit@plt+0x469cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -72312,18 +72312,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [lr], #-2468 @ 0xfffff65c │ │ │ │ + strbeq r7, [lr], #-2452 @ 0xfffff66c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - strbeq r6, [lr], #-2512 @ 0xfffff630 │ │ │ │ - ldreq r1, [lr], #-1148 @ 0xfffffb84 │ │ │ │ + strbeq r7, [lr], #-2496 @ 0xfffff640 │ │ │ │ + ldreq r2, [lr], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72340,16 +72340,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 53c98 <__cxa_atexit@plt+0x46a60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - ldreq r1, [lr], #-1064 @ 0xfffffbd8 │ │ │ │ - ldreq r1, [lr], #-1080 @ 0xfffffbc8 │ │ │ │ + ldreq r2, [lr], #-1064 @ 0xfffffbd8 │ │ │ │ + ldreq r2, [lr], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 53ce4 <__cxa_atexit@plt+0x46aac> │ │ │ │ @@ -72358,22 +72358,22 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr sl, [pc, #40] @ 53cf8 <__cxa_atexit@plt+0x46ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq r1, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq r1, [lr], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r2, [lr], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r2, [lr], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53d40 <__cxa_atexit@plt+0x46b08> │ │ │ │ @@ -72388,17 +72388,17 @@ │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ ldr r7, [pc, #20] @ 53d5c <__cxa_atexit@plt+0x46b24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r6, [lr], #-2948 @ 0xfffff47c │ │ │ │ - ldreq r1, [lr], #-924 @ 0xfffffc64 │ │ │ │ - ldreq r1, [lr], #-884 @ 0xfffffc8c │ │ │ │ + strbeq r7, [lr], #-2932 @ 0xfffff48c │ │ │ │ + ldreq r2, [lr], #-924 @ 0xfffffc64 │ │ │ │ + ldreq r2, [lr], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -72436,18 +72436,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [lr], #-1992 @ 0xfffff838 │ │ │ │ + strbeq r7, [lr], #-1976 @ 0xfffff848 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - mvnseq r8, #-1073741808 @ 0xc0000010 │ │ │ │ - ldreq r1, [lr], #-688 @ 0xfffffd50 │ │ │ │ + mvnseq r8, #3145728 @ 0x300000 │ │ │ │ + ldreq r2, [lr], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -72466,17 +72466,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 53e94 <__cxa_atexit@plt+0x46c5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvnseq r8, #155 @ 0x9b │ │ │ │ + mvnseq r8, #381681664 @ 0x16c00000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r1, [lr], #-584 @ 0xfffffdb8 │ │ │ │ + ldreq r2, [lr], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53f44 <__cxa_atexit@plt+0x46d0c> │ │ │ │ @@ -72520,17 +72520,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - strbeq r6, [lr], #-2472 @ 0xfffff658 │ │ │ │ - ldreq r1, [lr], #-416 @ 0xfffffe60 │ │ │ │ - ldreq r1, [lr], #-372 @ 0xfffffe8c │ │ │ │ + strbeq r7, [lr], #-2456 @ 0xfffff668 │ │ │ │ + ldreq r2, [lr], #-416 @ 0xfffffe60 │ │ │ │ + ldreq r2, [lr], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 54008 <__cxa_atexit@plt+0x46dd0> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -72562,18 +72562,18 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq r1, [lr], #-248 @ 0xffffff08 │ │ │ │ + ldreq r2, [lr], #-248 @ 0xffffff08 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strbeq r6, [lr], #-2288 @ 0xfffff710 │ │ │ │ - ldreq r1, [lr], #-200 @ 0xffffff38 │ │ │ │ + strbeq r7, [lr], #-2272 @ 0xfffff720 │ │ │ │ + ldreq r2, [lr], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 54098 <__cxa_atexit@plt+0x46e60> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -72597,18 +72597,18 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r1, [lr], #-100 @ 0xffffff9c │ │ │ │ + ldreq r2, [lr], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - strbeq r6, [lr], #-2128 @ 0xfffff7b0 │ │ │ │ - ldreq r1, [lr], #-60 @ 0xffffffc4 │ │ │ │ + strbeq r7, [lr], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq r2, [lr], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 540dc <__cxa_atexit@plt+0x46ea4> │ │ │ │ ldr r3, [pc, #56] @ 54100 <__cxa_atexit@plt+0x46ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -72623,36 +72623,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbeq r6, [lr], #-2020 @ 0xfffff81c │ │ │ │ - ldreq r1, [lr], #-0 │ │ │ │ + strbeq r7, [lr], #-2004 @ 0xfffff82c │ │ │ │ + ldreq r2, [lr], #-0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54148 <__cxa_atexit@plt+0x46f10> │ │ │ │ ldr r2, [pc, #40] @ 54154 <__cxa_atexit@plt+0x46f1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 54158 <__cxa_atexit@plt+0x46f20> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [lr], #-1136 @ 0xfffffb90 │ │ │ │ - strbeq r6, [lr], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq r7, [lr], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq r7, [lr], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 541d0 <__cxa_atexit@plt+0x46f98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -72671,28 +72671,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mvn r5, #7 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, sl │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r6, [lr], #-996 @ 0xfffffc1c │ │ │ │ - ldreq r0, [lr], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r7, [lr], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r1, [lr], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 54264 <__cxa_atexit@plt+0x4702c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -72708,24 +72708,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #44] @ 54278 <__cxa_atexit@plt+0x47040> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr], #-3804 @ 0xfffff124 │ │ │ │ - ldreq r0, [lr], #-3780 @ 0xfffff13c │ │ │ │ - strbeq r6, [lr], #-852 @ 0xfffffcac │ │ │ │ - strbeq r6, [lr], #-1656 @ 0xfffff988 │ │ │ │ - ldreq r0, [lr], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq r1, [lr], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r1, [lr], #-3780 @ 0xfffff13c │ │ │ │ + strbeq r7, [lr], #-836 @ 0xfffffcbc │ │ │ │ + strbeq r7, [lr], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r1, [lr], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 542e8 <__cxa_atexit@plt+0x470b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -72751,18 +72751,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5430c <__cxa_atexit@plt+0x470d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [lr], #-760 @ 0xfffffd08 │ │ │ │ + strbeq r7, [lr], #-744 @ 0xfffffd18 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - ldreq r0, [lr], #-3512 @ 0xfffff248 │ │ │ │ - ldreq r0, [lr], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r1, [lr], #-3512 @ 0xfffff248 │ │ │ │ + ldreq r1, [lr], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54354 <__cxa_atexit@plt+0x4711c> │ │ │ │ ldr lr, [pc, #44] @ 5435c <__cxa_atexit@plt+0x47124> │ │ │ │ add r8, r7, #16 │ │ │ │ @@ -72774,15 +72774,15 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ b dd9c0 <__cxa_atexit@plt+0xd0788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r0, [lr], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq r1, [lr], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 543f8 <__cxa_atexit@plt+0x471c0> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov sl, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ @@ -72814,18 +72814,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 54400 <__cxa_atexit@plt+0x471c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r0, [lr], #-2940 @ 0xfffff484 │ │ │ │ + ldreq r1, [lr], #-2940 @ 0xfffff484 │ │ │ │ @ instruction: 0xffffe988 │ │ │ │ - strbeq r6, [lr], #-1264 @ 0xfffffb10 │ │ │ │ - ldreq r0, [lr], #-3436 @ 0xfffff294 │ │ │ │ + strbeq r7, [lr], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r1, [lr], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 54480 <__cxa_atexit@plt+0x47248> │ │ │ │ ldr sl, [r1, #4]! │ │ │ │ sub r2, r1, #12 │ │ │ │ @@ -72848,48 +72848,48 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffe8f4 │ │ │ │ - strbeq r6, [lr], #-1112 @ 0xfffffba8 │ │ │ │ - ldreq r0, [lr], #-2808 @ 0xfffff508 │ │ │ │ - ldreq r0, [lr], #-3288 @ 0xfffff328 │ │ │ │ + strbeq r7, [lr], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq r1, [lr], #-2808 @ 0xfffff508 │ │ │ │ + ldreq r1, [lr], #-3288 @ 0xfffff328 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 544b0 <__cxa_atexit@plt+0x47278> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [lr], #-3252 @ 0xfffff34c │ │ │ │ + ldreq r1, [lr], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 544e0 <__cxa_atexit@plt+0x472a8> │ │ │ │ ldr r2, [pc, #24] @ 544e4 <__cxa_atexit@plt+0x472ac> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r0, [lr], #-3028 @ 0xfffff42c │ │ │ │ - ldreq r0, [lr], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r1, [lr], #-3028 @ 0xfffff42c │ │ │ │ + ldreq r1, [lr], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 54508 <__cxa_atexit@plt+0x472d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [lr], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r1, [lr], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 5459c <__cxa_atexit@plt+0x47364> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ @@ -72919,18 +72919,18 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r0, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq r1, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ - strbeq r6, [lr], #-848 @ 0xfffffcb0 │ │ │ │ - ldreq r0, [lr], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r7, [lr], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r1, [lr], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 54618 <__cxa_atexit@plt+0x473e0> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -72950,17 +72950,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 54624 <__cxa_atexit@plt+0x473ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ - strbeq r6, [lr], #-708 @ 0xfffffd3c │ │ │ │ - ldreq r0, [lr], #-2776 @ 0xfffff528 │ │ │ │ - ldreq r0, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq r7, [lr], #-692 @ 0xfffffd4c │ │ │ │ + ldreq r1, [lr], #-2776 @ 0xfffff528 │ │ │ │ + ldreq r1, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #92] @ 5469c <__cxa_atexit@plt+0x47464> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -72983,16 +72983,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - ldreq r0, [lr], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq r0, [lr], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r1, [lr], #-2348 @ 0xfffff6d4 │ │ │ │ + ldreq r1, [lr], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54710 <__cxa_atexit@plt+0x474d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -73019,27 +73019,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [lr], #-3736 @ 0xfffff168 │ │ │ │ + strbeq r6, [lr], #-3720 @ 0xfffff178 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - strbeq r5, [lr], #-3780 @ 0xfffff13c │ │ │ │ + strbeq r6, [lr], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 54760 <__cxa_atexit@plt+0x47528> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ - strbeq r5, [lr], #-3672 @ 0xfffff1a8 │ │ │ │ - ldreq r0, [lr], #-2516 @ 0xfffff62c │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + strbeq r6, [lr], #-3656 @ 0xfffff1b8 │ │ │ │ + ldreq r1, [lr], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 547b4 <__cxa_atexit@plt+0x4757c> │ │ │ │ ldr r3, [pc, #56] @ 547c0 <__cxa_atexit@plt+0x47588> │ │ │ │ @@ -73056,24 +73056,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r0, [lr], #-2416 @ 0xfffff690 │ │ │ │ + ldreq r1, [lr], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 547e8 <__cxa_atexit@plt+0x475b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b bef70 <__cxa_atexit@plt+0xb1d38> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [lr], #-2380 @ 0xfffff6b4 │ │ │ │ + ldreq r1, [lr], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5488c <__cxa_atexit@plt+0x47654> │ │ │ │ @@ -73083,15 +73083,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #136] @ 548b4 <__cxa_atexit@plt+0x4767c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ bne 5485c <__cxa_atexit@plt+0x47624> │ │ │ │ ldr r7, [pc, #92] @ 548a4 <__cxa_atexit@plt+0x4766c> │ │ │ │ ldr r0, [pc, #92] @ 548a8 <__cxa_atexit@plt+0x47670> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ @@ -73104,38 +73104,38 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r2, [pc, #64] @ 548c0 <__cxa_atexit@plt+0x47688> │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r3, [pc, #24] @ 548ac <__cxa_atexit@plt+0x47674> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldreq r0, [lr], #-2272 @ 0xfffff720 │ │ │ │ - ldreq r0, [lr], #-2264 @ 0xfffff728 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldreq r1, [lr], #-2272 @ 0xfffff720 │ │ │ │ + ldreq r1, [lr], #-2264 @ 0xfffff728 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r5, [lr], #-3460 @ 0xfffff27c │ │ │ │ + strbeq r6, [lr], #-3444 @ 0xfffff28c │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - ldreq r0, [lr], #-2184 @ 0xfffff778 │ │ │ │ - strbeq r6, [lr], #-64 @ 0xffffffc0 │ │ │ │ - ldreq r0, [lr], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq r1, [lr], #-2184 @ 0xfffff778 │ │ │ │ + strbeq r7, [lr], #-48 @ 0xffffffd0 │ │ │ │ + ldreq r1, [lr], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 548e4 <__cxa_atexit@plt+0x476ac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [lr], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq r1, [lr], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 54970 <__cxa_atexit@plt+0x47738> │ │ │ │ @@ -73170,20 +73170,20 @@ │ │ │ │ b 54980 <__cxa_atexit@plt+0x47748> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 54990 <__cxa_atexit@plt+0x47758> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq r1, [lr], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvnseq r7, #104, 10 @ 0x1a000000 │ │ │ │ - ldreq r0, [lr], #-1856 @ 0xfffff8c0 │ │ │ │ + mvnseq r7, #40, 20 @ 0x28000 │ │ │ │ + ldreq r1, [lr], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #128] @ 54a3c <__cxa_atexit@plt+0x47804> │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r1, #3 │ │ │ │ @@ -73215,18 +73215,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r0, [lr], #-1728 @ 0xfffff940 │ │ │ │ + ldreq r1, [lr], #-1728 @ 0xfffff940 │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ - strbeq r5, [lr], #-3764 @ 0xfffff14c │ │ │ │ - ldreq r0, [lr], #-1684 @ 0xfffff96c │ │ │ │ + strbeq r6, [lr], #-3748 @ 0xfffff15c │ │ │ │ + ldreq r1, [lr], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 54ac0 <__cxa_atexit@plt+0x47888> │ │ │ │ ldr r9, [r1, #4]! │ │ │ │ sub r2, r1, #8 │ │ │ │ @@ -73248,23 +73248,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ - strbeq r5, [lr], #-3612 @ 0xfffff1e4 │ │ │ │ - ldreq r0, [lr], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq r6, [lr], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq r1, [lr], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [lr], #-1708 @ 0xfffff954 │ │ │ │ + ldreq r1, [lr], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 54b2c <__cxa_atexit@plt+0x478f4> │ │ │ │ ldr r7, [pc, #48] @ 54b3c <__cxa_atexit@plt+0x47904> │ │ │ │ @@ -73278,16 +73278,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 54b40 <__cxa_atexit@plt+0x47908> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [lr], #-1656 @ 0xfffff988 │ │ │ │ - ldreq r0, [lr], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq r1, [lr], #-1656 @ 0xfffff988 │ │ │ │ + ldreq r1, [lr], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #200] @ 54c2c <__cxa_atexit@plt+0x479f4> │ │ │ │ mov r7, r5 │ │ │ │ @@ -73338,20 +73338,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 54c30 <__cxa_atexit@plt+0x479f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r0, [lr], #-1400 @ 0xfffffa88 │ │ │ │ + ldreq r1, [lr], #-1400 @ 0xfffffa88 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - mvnseq r7, #224, 4 │ │ │ │ - ldreq r0, [lr], #-1364 @ 0xfffffaac │ │ │ │ + mvnseq r7, #160, 14 @ 0x2800000 │ │ │ │ + ldreq r1, [lr], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -73390,36 +73390,36 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 54d00 <__cxa_atexit@plt+0x47ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr], #-1188 @ 0xfffffb5c │ │ │ │ + ldreq r1, [lr], #-1188 @ 0xfffffb5c │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - mvnseq r7, #252, 2 @ 0x3f │ │ │ │ + mvnseq r7, #188, 12 @ 0xbc00000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55458 <__cxa_atexit@plt+0x48220> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54d4c <__cxa_atexit@plt+0x47b14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 54d54 <__cxa_atexit@plt+0x47b1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ + b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr], #-2144 @ 0xfffff7a0 │ │ │ │ + strbeq r6, [lr], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54db8 <__cxa_atexit@plt+0x47b80> │ │ │ │ ldr r2, [pc, #76] @ 54dc4 <__cxa_atexit@plt+0x47b8c> │ │ │ │ @@ -73440,24 +73440,24 @@ │ │ │ │ b 7fdd4 <__cxa_atexit@plt+0x72b9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [lr], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r6, [lr], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ mov r8, #11 │ │ │ │ str r3, [r5] │ │ │ │ b 7fdd4 <__cxa_atexit@plt+0x72b9c> │ │ │ │ - ldreq r0, [lr], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq r1, [lr], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54e28 <__cxa_atexit@plt+0x47bf0> │ │ │ │ ldr r2, [pc, #36] @ 54e30 <__cxa_atexit@plt+0x47bf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -73466,17 +73466,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b d09f4 <__cxa_atexit@plt+0xc37bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr], #-1936 @ 0xfffff870 │ │ │ │ - strbeq r5, [lr], #-2128 @ 0xfffff7b0 │ │ │ │ - ldreq r0, [lr], #-908 @ 0xfffffc74 │ │ │ │ + strbeq r6, [lr], #-1920 @ 0xfffff880 │ │ │ │ + strbeq r6, [lr], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq r1, [lr], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54e80 <__cxa_atexit@plt+0x47c48> │ │ │ │ ldr r2, [pc, #48] @ 54e8c <__cxa_atexit@plt+0x47c54> │ │ │ │ @@ -73485,37 +73485,37 @@ │ │ │ │ ldr r3, [pc, #40] @ 54e90 <__cxa_atexit@plt+0x47c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 54e94 <__cxa_atexit@plt+0x47c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401654 <__cxa_atexit@plt+0x3f441c> │ │ │ │ + b 4016fc <__cxa_atexit@plt+0x3f44c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr], #-1856 @ 0xfffff8c0 │ │ │ │ - strbeq r5, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ - strbeq r5, [lr], #-1828 @ 0xfffff8dc │ │ │ │ + strbeq r6, [lr], #-1840 @ 0xfffff8d0 │ │ │ │ + strbeq r6, [lr], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq r6, [lr], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54ecc <__cxa_atexit@plt+0x47c94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 54ed4 <__cxa_atexit@plt+0x47c9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr], #-1760 @ 0xfffff920 │ │ │ │ + strbeq r6, [lr], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54f58 <__cxa_atexit@plt+0x47d20> │ │ │ │ @@ -73539,26 +73539,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b 54f68 <__cxa_atexit@plt+0x47d30> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r5, [lr], #-1672 @ 0xfffff978 │ │ │ │ - strbeq r5, [lr], #-2456 @ 0xfffff668 │ │ │ │ - strbeq r5, [lr], #-1652 @ 0xfffff98c │ │ │ │ + strbeq r6, [lr], #-1656 @ 0xfffff988 │ │ │ │ + strbeq r6, [lr], #-2440 @ 0xfffff678 │ │ │ │ + strbeq r6, [lr], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54ff4 <__cxa_atexit@plt+0x47dbc> │ │ │ │ @@ -73584,17 +73584,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq r5, [lr], #-2312 @ 0xfffff6f8 │ │ │ │ - strbeq r5, [lr], #-1508 @ 0xfffffa1c │ │ │ │ - strbeq r5, [lr], #-2272 @ 0xfffff720 │ │ │ │ + strbeq r6, [lr], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r6, [lr], #-1492 @ 0xfffffa2c │ │ │ │ + strbeq r6, [lr], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55078 <__cxa_atexit@plt+0x47e40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -73620,16 +73620,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strbeq r5, [lr], #-1360 @ 0xfffffab0 │ │ │ │ - ldreq r0, [lr], #-280 @ 0xfffffee8 │ │ │ │ + strbeq r6, [lr], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq r1, [lr], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73658,18 +73658,18 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r5, [lr], #-2020 @ 0xfffff81c │ │ │ │ - strbeq r5, [lr], #-1216 @ 0xfffffb40 │ │ │ │ - strbeq r5, [lr], #-1984 @ 0xfffff840 │ │ │ │ - ldreq r0, [lr], #-124 @ 0xffffff84 │ │ │ │ + strbeq r6, [lr], #-2004 @ 0xfffff82c │ │ │ │ + strbeq r6, [lr], #-1200 @ 0xfffffb50 │ │ │ │ + strbeq r6, [lr], #-1968 @ 0xfffff850 │ │ │ │ + ldreq r1, [lr], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -73699,18 +73699,18 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r5, [lr], #-1856 @ 0xfffff8c0 │ │ │ │ - strbeq r5, [lr], #-1052 @ 0xfffffbe4 │ │ │ │ - strbeq r5, [lr], #-1820 @ 0xfffff8e4 │ │ │ │ - ldreq pc, [sp], #-4052 @ 0xfffff02c │ │ │ │ + strbeq r6, [lr], #-1840 @ 0xfffff8d0 │ │ │ │ + strbeq r6, [lr], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq r6, [lr], #-1804 @ 0xfffff8f4 │ │ │ │ + ldreq r0, [lr], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -73726,16 +73726,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - mvnseq r6, #41728 @ 0xa300 │ │ │ │ - ldreq pc, [sp], #-3956 @ 0xfffff08c │ │ │ │ + mvnseq r7, #-1073741800 @ 0xc0000018 │ │ │ │ + ldreq r0, [lr], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 552f0 <__cxa_atexit@plt+0x480b8> │ │ │ │ @@ -73781,20 +73781,20 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr], #-1020 @ 0xfffffc04 │ │ │ │ - strbeq r5, [lr], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq r6, [lr], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq r6, [lr], #-792 @ 0xfffffce8 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strbeq r5, [lr], #-1548 @ 0xfffff9f4 │ │ │ │ - strbeq r5, [lr], #-1520 @ 0xfffffa10 │ │ │ │ - ldreq pc, [sp], #-3720 @ 0xfffff178 │ │ │ │ + strbeq r6, [lr], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq r6, [lr], #-1504 @ 0xfffffa20 │ │ │ │ + ldreq r0, [lr], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55394 <__cxa_atexit@plt+0x4815c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -73819,17 +73819,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [lr], #-560 @ 0xfffffdd0 │ │ │ │ - mvnseq r6, #56320 @ 0xdc00 │ │ │ │ - ldreq pc, [sp], #-3576 @ 0xfffff208 │ │ │ │ + strbeq r6, [lr], #-544 @ 0xfffffde0 │ │ │ │ + mvnseq r6, #988 @ 0x3dc │ │ │ │ + ldreq r0, [lr], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73852,16 +73852,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r5, [lr], #-648 @ 0xfffffd78 │ │ │ │ - strbeq r5, [lr], #-428 @ 0xfffffe54 │ │ │ │ + strbeq r6, [lr], #-632 @ 0xfffffd88 │ │ │ │ + strbeq r6, [lr], #-412 @ 0xfffffe64 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -73922,16 +73922,16 @@ │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldreq pc, [sp], #-3268 @ 0xfffff33c │ │ │ │ - ldreq pc, [sp], #-3208 @ 0xfffff378 │ │ │ │ + ldreq r0, [lr], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r0, [lr], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 555d8 <__cxa_atexit@plt+0x483a0> │ │ │ │ @@ -73963,16 +73963,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 555f4 <__cxa_atexit@plt+0x483bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq pc, [sp], #-3092 @ 0xfffff3ec │ │ │ │ - ldreq pc, [sp], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r0, [lr], #-3092 @ 0xfffff3ec │ │ │ │ + ldreq r0, [lr], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 55640 <__cxa_atexit@plt+0x48408> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -73983,15 +73983,15 @@ │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 55458 <__cxa_atexit@plt+0x48220> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq pc, [sp], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r0, [lr], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -74006,18 +74006,18 @@ │ │ │ │ bhi 556a4 <__cxa_atexit@plt+0x4846c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 556ac <__cxa_atexit@plt+0x48474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ + b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq r5, [lr], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 55710 <__cxa_atexit@plt+0x484d8> │ │ │ │ ldr r2, [pc, #76] @ 5571c <__cxa_atexit@plt+0x484e4> │ │ │ │ @@ -74038,15 +74038,15 @@ │ │ │ │ b 7fdd4 <__cxa_atexit@plt+0x72b9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [lr], #-3776 @ 0xfffff140 │ │ │ │ + strbeq r5, [lr], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ mov r8, #11 │ │ │ │ str r3, [r5] │ │ │ │ @@ -74066,21 +74066,21 @@ │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr], #-3636 @ 0xfffff1cc │ │ │ │ - strbeq r4, [lr], #-3832 @ 0xfffff108 │ │ │ │ - strbeq r5, [lr], #-348 @ 0xfffffea4 │ │ │ │ - ldreq pc, [sp], #-2588 @ 0xfffff5e4 │ │ │ │ + strbeq r5, [lr], #-3620 @ 0xfffff1dc │ │ │ │ + strbeq r5, [lr], #-3816 @ 0xfffff118 │ │ │ │ + strbeq r6, [lr], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq r0, [lr], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 557f0 <__cxa_atexit@plt+0x485b8> │ │ │ │ ldr r2, [pc, #48] @ 557fc <__cxa_atexit@plt+0x485c4> │ │ │ │ @@ -74089,37 +74089,37 @@ │ │ │ │ ldr r3, [pc, #40] @ 55800 <__cxa_atexit@plt+0x485c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 55804 <__cxa_atexit@plt+0x485cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401654 <__cxa_atexit@plt+0x3f441c> │ │ │ │ + b 4016fc <__cxa_atexit@plt+0x3f44c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr], #-3536 @ 0xfffff230 │ │ │ │ - strbeq r5, [lr], #-240 @ 0xffffff10 │ │ │ │ - strbeq r4, [lr], #-3508 @ 0xfffff24c │ │ │ │ + strbeq r5, [lr], #-3520 @ 0xfffff240 │ │ │ │ + strbeq r6, [lr], #-224 @ 0xffffff20 │ │ │ │ + strbeq r5, [lr], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5583c <__cxa_atexit@plt+0x48604> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 55844 <__cxa_atexit@plt+0x4860c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr], #-3440 @ 0xfffff290 │ │ │ │ + strbeq r5, [lr], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 558c8 <__cxa_atexit@plt+0x48690> │ │ │ │ @@ -74143,26 +74143,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b 558d8 <__cxa_atexit@plt+0x486a0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r4, [lr], #-3352 @ 0xfffff2e8 │ │ │ │ - strbeq r5, [lr], #-40 @ 0xffffffd8 │ │ │ │ - strbeq r4, [lr], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq r5, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq r6, [lr], #-24 @ 0xffffffe8 │ │ │ │ + strbeq r5, [lr], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55964 <__cxa_atexit@plt+0x4872c> │ │ │ │ @@ -74188,17 +74188,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq r4, [lr], #-3992 @ 0xfffff068 │ │ │ │ - strbeq r4, [lr], #-3188 @ 0xfffff38c │ │ │ │ - strbeq r4, [lr], #-3952 @ 0xfffff090 │ │ │ │ + strbeq r5, [lr], #-3976 @ 0xfffff078 │ │ │ │ + strbeq r5, [lr], #-3172 @ 0xfffff39c │ │ │ │ + strbeq r5, [lr], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 559e8 <__cxa_atexit@plt+0x487b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -74224,16 +74224,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strbeq r4, [lr], #-3040 @ 0xfffff420 │ │ │ │ - ldreq pc, [sp], #-1960 @ 0xfffff858 │ │ │ │ + strbeq r5, [lr], #-3024 @ 0xfffff430 │ │ │ │ + ldreq r0, [lr], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74262,18 +74262,18 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r4, [lr], #-3700 @ 0xfffff18c │ │ │ │ - strbeq r4, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ - strbeq r4, [lr], #-3664 @ 0xfffff1b0 │ │ │ │ - ldreq pc, [sp], #-1804 @ 0xfffff8f4 │ │ │ │ + strbeq r5, [lr], #-3684 @ 0xfffff19c │ │ │ │ + strbeq r5, [lr], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq r5, [lr], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq r0, [lr], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -74303,18 +74303,18 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r4, [lr], #-3536 @ 0xfffff230 │ │ │ │ - strbeq r4, [lr], #-2732 @ 0xfffff554 │ │ │ │ - strbeq r4, [lr], #-3500 @ 0xfffff254 │ │ │ │ - ldreq pc, [sp], #-1636 @ 0xfffff99c │ │ │ │ + strbeq r5, [lr], #-3520 @ 0xfffff240 │ │ │ │ + strbeq r5, [lr], #-2716 @ 0xfffff564 │ │ │ │ + strbeq r5, [lr], #-3484 @ 0xfffff264 │ │ │ │ + ldreq r0, [lr], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -74330,16 +74330,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - mvnseq r6, #-872415232 @ 0xcc000000 │ │ │ │ - ldreq pc, [sp], #-1540 @ 0xfffff9fc │ │ │ │ + mvnseq r6, #63700992 @ 0x3cc0000 │ │ │ │ + ldreq r0, [lr], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 55c60 <__cxa_atexit@plt+0x48a28> │ │ │ │ @@ -74385,20 +74385,20 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr], #-2700 @ 0xfffff574 │ │ │ │ - strbeq r4, [lr], #-2488 @ 0xfffff648 │ │ │ │ + strbeq r5, [lr], #-2684 @ 0xfffff584 │ │ │ │ + strbeq r5, [lr], #-2472 @ 0xfffff658 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strbeq r4, [lr], #-3228 @ 0xfffff364 │ │ │ │ - strbeq r4, [lr], #-3200 @ 0xfffff380 │ │ │ │ - ldreq pc, [sp], #-1304 @ 0xfffffae8 │ │ │ │ + strbeq r5, [lr], #-3212 @ 0xfffff374 │ │ │ │ + strbeq r5, [lr], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r0, [lr], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55d04 <__cxa_atexit@plt+0x48acc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -74423,17 +74423,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r4, [lr], #-2240 @ 0xfffff740 │ │ │ │ - mvnseq r6, #-1073741775 @ 0xc0000031 │ │ │ │ - ldreq pc, [sp], #-1160 @ 0xfffffb78 │ │ │ │ + strbeq r5, [lr], #-2224 @ 0xfffff750 │ │ │ │ + mvnseq r6, #141557760 @ 0x8700000 │ │ │ │ + ldreq r0, [lr], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74456,16 +74456,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [lr], #-2328 @ 0xfffff6e8 │ │ │ │ - strbeq r4, [lr], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r5, [lr], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq r5, [lr], #-2092 @ 0xfffff7d4 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -74530,16 +74530,16 @@ │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldreq pc, [sp], #-860 @ 0xfffffca4 │ │ │ │ - ldreq pc, [sp], #-804 @ 0xfffffcdc │ │ │ │ + ldreq r0, [lr], #-860 @ 0xfffffca4 │ │ │ │ + ldreq r0, [lr], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 55f1c <__cxa_atexit@plt+0x48ce4> │ │ │ │ ldr r7, [pc, #52] @ 55f2c <__cxa_atexit@plt+0x48cf4> │ │ │ │ @@ -74554,16 +74554,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 55f30 <__cxa_atexit@plt+0x48cf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [sp], #-748 @ 0xfffffd14 │ │ │ │ - ldreq pc, [sp], #-712 @ 0xfffffd38 │ │ │ │ + ldreq r0, [lr], #-748 @ 0xfffffd14 │ │ │ │ + ldreq r0, [lr], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 55fbc <__cxa_atexit@plt+0x48d84> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -74591,15 +74591,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq pc, [sp], #-568 @ 0xfffffdc8 │ │ │ │ + ldreq r0, [lr], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r7, #7 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldm r3, {r1, r2, r3} │ │ │ │ ldr r0, [pc, #60] @ 56020 <__cxa_atexit@plt+0x48de8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -74615,27 +74615,27 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ b 55dc8 <__cxa_atexit@plt+0x48b90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [sp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r0, [lr], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 55dc8 <__cxa_atexit@plt+0x48b90> │ │ │ │ - ldreq pc, [sp], #-392 @ 0xfffffe78 │ │ │ │ + ldreq r0, [lr], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 56158 <__cxa_atexit@plt+0x48f20> │ │ │ │ @@ -74688,15 +74688,15 @@ │ │ │ │ ldr r7, [pc, #136] @ 561bc <__cxa_atexit@plt+0x48f84> │ │ │ │ sub r0, r2, #23 │ │ │ │ str r0, [r6, #72] @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 561a4 <__cxa_atexit@plt+0x48f6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -74709,24 +74709,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ stmib r3, {r9, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strbeq r4, [lr], #-1508 @ 0xfffffa1c │ │ │ │ - ldreq pc, [sp], #-96 @ 0xffffffa0 │ │ │ │ - ldreq pc, [sp], #-180 @ 0xffffff4c │ │ │ │ + strbeq r5, [lr], #-1492 @ 0xfffffa2c │ │ │ │ + ldreq r0, [lr], #-96 @ 0xffffffa0 │ │ │ │ + ldreq r0, [lr], #-180 @ 0xffffff4c │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ @ instruction: 0xffffefa0 │ │ │ │ @ instruction: 0xffffed5c │ │ │ │ @ instruction: 0xffffecf4 │ │ │ │ @ instruction: 0xffffec58 │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ - ldreq pc, [sp], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r0, [lr], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #208] @ 562a8 <__cxa_atexit@plt+0x49070> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -74766,44 +74766,44 @@ │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ ldr r7, [pc, #80] @ 562c0 <__cxa_atexit@plt+0x49088> │ │ │ │ sub r2, r6, #23 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #68] @ 0x44 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #52] @ 562c4 <__cxa_atexit@plt+0x4908c> │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq r5, [lr], #-1172 @ 0xfffffb6c │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ @ instruction: 0xffffee64 │ │ │ │ @ instruction: 0xffffec20 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb1c │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ - ldreq lr, [sp], #-3912 @ 0xfffff0b8 │ │ │ │ - ldreq lr, [sp], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq pc, [sp], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq pc, [sp], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 562f0 <__cxa_atexit@plt+0x490b8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq lr, [sp], #-3892 @ 0xfffff0cc │ │ │ │ - ldreq lr, [sp], #-3844 @ 0xfffff0fc │ │ │ │ + ldreq pc, [sp], #-3892 @ 0xfffff0cc │ │ │ │ + ldreq pc, [sp], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56340 <__cxa_atexit@plt+0x49108> │ │ │ │ ldr r3, [pc, #48] @ 56348 <__cxa_atexit@plt+0x49110> │ │ │ │ @@ -74817,15 +74817,15 @@ │ │ │ │ b 56358 <__cxa_atexit@plt+0x49120> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq lr, [sp], #-3760 @ 0xfffff150 │ │ │ │ + ldreq pc, [sp], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r8, [pc, #248] @ 56468 <__cxa_atexit@plt+0x49230> │ │ │ │ @@ -74889,22 +74889,22 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r2 │ │ │ │ mov r1, #0 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq lr, [sp], #-3508 @ 0xfffff24c │ │ │ │ + ldreq pc, [sp], #-3508 @ 0xfffff24c │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ - ldreq lr, [sp], #-3444 @ 0xfffff28c │ │ │ │ + ldreq pc, [sp], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r0, r1, r8, lr} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74958,16 +74958,16 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ @ instruction: 0xfffff1bc │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ - ldreq lr, [sp], #-3248 @ 0xfffff350 │ │ │ │ - ldreq lr, [sp], #-3188 @ 0xfffff38c │ │ │ │ + ldreq pc, [sp], #-3248 @ 0xfffff350 │ │ │ │ + ldreq pc, [sp], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74980,16 +74980,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 565d8 <__cxa_atexit@plt+0x493a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - ldreq lr, [sp], #-3168 @ 0xfffff3a0 │ │ │ │ - ldreq lr, [sp], #-3072 @ 0xfffff400 │ │ │ │ + ldreq pc, [sp], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq pc, [sp], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 566f4 <__cxa_atexit@plt+0x494bc> │ │ │ │ ldr r3, [pc, #300] @ 5672c <__cxa_atexit@plt+0x494f4> │ │ │ │ @@ -75046,15 +75046,15 @@ │ │ │ │ sub r0, r2, #23 │ │ │ │ str r0, [r6, #72] @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 5673c <__cxa_atexit@plt+0x49504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -75066,25 +75066,25 @@ │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ stmib r5, {r9, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbeq r4, [lr], #-96 @ 0xffffffa0 │ │ │ │ - strbeq r3, [lr], #-3960 @ 0xfffff088 │ │ │ │ - ldreq lr, [sp], #-2760 @ 0xfffff538 │ │ │ │ - ldreq lr, [sp], #-2868 @ 0xfffff4cc │ │ │ │ + strbeq r5, [lr], #-80 @ 0xffffffb0 │ │ │ │ + strbeq r4, [lr], #-3944 @ 0xfffff098 │ │ │ │ + ldreq pc, [sp], #-2760 @ 0xfffff538 │ │ │ │ + ldreq pc, [sp], #-2868 @ 0xfffff4cc │ │ │ │ @ instruction: 0xffffe6b8 │ │ │ │ @ instruction: 0xffffea0c │ │ │ │ @ instruction: 0xffffe7c8 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffeb1c │ │ │ │ - ldreq lr, [sp], #-2696 @ 0xfffff578 │ │ │ │ + ldreq pc, [sp], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #240] @ 56860 <__cxa_atexit@plt+0x49628> │ │ │ │ mov r3, r5 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -75131,35 +75131,35 @@ │ │ │ │ str r2, [r2, #64] @ 0x40 │ │ │ │ ldr r7, [pc, #88] @ 5687c <__cxa_atexit@plt+0x49644> │ │ │ │ sub r0, r6, #23 │ │ │ │ str r0, [r2, #72] @ 0x48 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #68] @ 0x44 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #60] @ 56880 <__cxa_atexit@plt+0x49648> │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stmib r3, {r8, lr} │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr], #-3644 @ 0xfffff1c4 │ │ │ │ - strbeq r3, [lr], #-3800 @ 0xfffff128 │ │ │ │ + strbeq r4, [lr], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq r4, [lr], #-3784 @ 0xfffff138 │ │ │ │ @ instruction: 0xffffe55c │ │ │ │ @ instruction: 0xffffe8b0 │ │ │ │ @ instruction: 0xffffe66c │ │ │ │ @ instruction: 0xffffe604 │ │ │ │ @ instruction: 0xffffe568 │ │ │ │ @ instruction: 0xffffe9c0 │ │ │ │ - ldreq lr, [sp], #-2452 @ 0xfffff66c │ │ │ │ - ldreq lr, [sp], #-2420 @ 0xfffff68c │ │ │ │ + ldreq pc, [sp], #-2452 @ 0xfffff66c │ │ │ │ + ldreq pc, [sp], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 568cc <__cxa_atexit@plt+0x49694> │ │ │ │ ldr r7, [pc, #52] @ 568dc <__cxa_atexit@plt+0x496a4> │ │ │ │ @@ -75174,16 +75174,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 568e0 <__cxa_atexit@plt+0x496a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [sp], #-2404 @ 0xfffff69c │ │ │ │ - ldreq lr, [sp], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq pc, [sp], #-2404 @ 0xfffff69c │ │ │ │ + ldreq pc, [sp], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r8, [pc, #272] @ 56a18 <__cxa_atexit@plt+0x497e0> │ │ │ │ @@ -75237,15 +75237,15 @@ │ │ │ │ ldr r7, [pc, #116] @ 56a3c <__cxa_atexit@plt+0x49804> │ │ │ │ sub r8, sl, #23 │ │ │ │ str r8, [r6, #76] @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #72] @ 0x48 │ │ │ │ sub r7, sl, #3 │ │ │ │ mov r6, sl │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #48] @ 56a24 <__cxa_atexit@plt+0x497ec> │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -75253,24 +75253,24 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ mov r1, #0 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbeq r3, [lr], #-3196 @ 0xfffff384 │ │ │ │ - strbeq r3, [lr], #-3388 @ 0xfffff2c4 │ │ │ │ - ldreq lr, [sp], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq r4, [lr], #-3180 @ 0xfffff394 │ │ │ │ + strbeq r4, [lr], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq pc, [sp], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xffffed14 │ │ │ │ @ instruction: 0xffffee44 │ │ │ │ @ instruction: 0xffffedc8 │ │ │ │ @ instruction: 0xffffed14 │ │ │ │ @ instruction: 0xfffff064 │ │ │ │ @ instruction: 0xfffff18c │ │ │ │ - ldreq lr, [sp], #-1980 @ 0xfffff844 │ │ │ │ + ldreq pc, [sp], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #240] @ 56b48 <__cxa_atexit@plt+0x49910> │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -75316,36 +75316,36 @@ │ │ │ │ str r3, [r3, #68] @ 0x44 │ │ │ │ ldr r7, [pc, #92] @ 56b64 <__cxa_atexit@plt+0x4992c> │ │ │ │ sub r8, r6, #23 │ │ │ │ str r8, [r3, #76] @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #72] @ 0x48 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r3, [pc, #68] @ 56b68 <__cxa_atexit@plt+0x49930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r7, [r2, #-12]! │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ stmib r2, {r7, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr], #-2900 @ 0xfffff4ac │ │ │ │ - strbeq r3, [lr], #-3076 @ 0xfffff3fc │ │ │ │ + strbeq r4, [lr], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r4, [lr], #-3060 @ 0xfffff40c │ │ │ │ @ instruction: 0xffffebd8 │ │ │ │ @ instruction: 0xffffef3c │ │ │ │ @ instruction: 0xffffece0 │ │ │ │ @ instruction: 0xffffec74 │ │ │ │ @ instruction: 0xffffebdc │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ - ldreq lr, [sp], #-1744 @ 0xfffff930 │ │ │ │ - ldreq lr, [sp], #-1716 @ 0xfffff94c │ │ │ │ + ldreq pc, [sp], #-1744 @ 0xfffff930 │ │ │ │ + ldreq pc, [sp], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75361,16 +75361,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 56bcc <__cxa_atexit@plt+0x49994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - ldreq lr, [sp], #-1644 @ 0xfffff994 │ │ │ │ - ldreq lr, [sp], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq pc, [sp], #-1644 @ 0xfffff994 │ │ │ │ + ldreq pc, [sp], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -75387,16 +75387,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 56c34 <__cxa_atexit@plt+0x499fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - ldreq lr, [sp], #-1552 @ 0xfffff9f0 │ │ │ │ - ldreq lr, [sp], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq pc, [sp], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq pc, [sp], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -75414,15 +75414,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 56ca0 <__cxa_atexit@plt+0x49a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ - ldreq lr, [sp], #-1404 @ 0xfffffa84 │ │ │ │ + ldreq pc, [sp], #-1404 @ 0xfffffa84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -75454,16 +75454,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strbeq r3, [lr], #-3064 @ 0xfffff408 │ │ │ │ - ldreq lr, [sp], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r4, [lr], #-3048 @ 0xfffff418 │ │ │ │ + ldreq pc, [sp], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -75484,18 +75484,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 56dc4 <__cxa_atexit@plt+0x49b8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sp], #-1272 @ 0xfffffb08 │ │ │ │ - strbeq r3, [lr], #-2916 @ 0xfffff49c │ │ │ │ - strbeq r3, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ - ldreq lr, [sp], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq pc, [sp], #-1272 @ 0xfffffb08 │ │ │ │ + strbeq r4, [lr], #-2900 @ 0xfffff4ac │ │ │ │ + strbeq r4, [lr], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq pc, [sp], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 56e4c <__cxa_atexit@plt+0x49c14> │ │ │ │ ldr r3, [pc, #116] @ 56e5c <__cxa_atexit@plt+0x49c24> │ │ │ │ @@ -75527,16 +75527,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 56e68 <__cxa_atexit@plt+0x49c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r3, [lr], #-2572 @ 0xfffff5f4 │ │ │ │ - ldreq lr, [sp], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r4, [lr], #-2556 @ 0xfffff604 │ │ │ │ + ldreq pc, [sp], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 56ec0 <__cxa_atexit@plt+0x49c88> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -75551,28 +75551,28 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r3, [lr], #-2432 @ 0xfffff680 │ │ │ │ + strbeq r4, [lr], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 56ef8 <__cxa_atexit@plt+0x49cc0> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq r4, [lr], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 56f88 <__cxa_atexit@plt+0x49d50> │ │ │ │ ldr r3, [pc, #124] @ 56f98 <__cxa_atexit@plt+0x49d60> │ │ │ │ @@ -75606,17 +75606,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 56fa8 <__cxa_atexit@plt+0x49d70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r3, [lr], #-1604 @ 0xfffff9bc │ │ │ │ - strbeq r3, [lr], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq lr, [sp], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r4, [lr], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq r4, [lr], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq pc, [sp], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 57008 <__cxa_atexit@plt+0x49dd0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -75633,16 +75633,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r3, [lr], #-1452 @ 0xfffffa54 │ │ │ │ - strbeq r3, [lr], #-1448 @ 0xfffffa58 │ │ │ │ + strbeq r4, [lr], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq r4, [lr], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 57050 <__cxa_atexit@plt+0x49e18> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 57054 <__cxa_atexit@plt+0x49e1c> │ │ │ │ @@ -75650,16 +75650,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr], #-1384 @ 0xfffffa98 │ │ │ │ - strbeq r3, [lr], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r4, [lr], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq r4, [lr], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 570a4 <__cxa_atexit@plt+0x49e6c> │ │ │ │ ldr r3, [pc, #60] @ 570b4 <__cxa_atexit@plt+0x49e7c> │ │ │ │ @@ -75676,15 +75676,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 570b8 <__cxa_atexit@plt+0x49e80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq lr, [sp], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq pc, [sp], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -75702,21 +75702,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 57138 <__cxa_atexit@plt+0x49f00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 627090 <__cxa_atexit@plt+0x619e58> │ │ │ │ + b 627198 <__cxa_atexit@plt+0x619f60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr], #-1160 @ 0xfffffb78 │ │ │ │ - strbeq r3, [lr], #-2000 @ 0xfffff830 │ │ │ │ + strbeq r4, [lr], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq r4, [lr], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75735,27 +75735,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #23 │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #32] @ 571d0 <__cxa_atexit@plt+0x49f98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr], #-1360 @ 0xfffffab0 │ │ │ │ - strbeq r3, [lr], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq r3, [lr], #-1904 @ 0xfffff890 │ │ │ │ - strbeq r3, [lr], #-1896 @ 0xfffff898 │ │ │ │ - ldreq lr, [sp], #-284 @ 0xfffffee4 │ │ │ │ - ldreq lr, [sp], #-244 @ 0xffffff0c │ │ │ │ + strbeq r4, [lr], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq r4, [lr], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq r4, [lr], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq r4, [lr], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq pc, [sp], #-284 @ 0xfffffee4 │ │ │ │ + ldreq pc, [sp], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75774,27 +75774,27 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #23 │ │ │ │ str r0, [r3, #12] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #32] @ 5726c <__cxa_atexit@plt+0x4a034> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr], #-1204 @ 0xfffffb4c │ │ │ │ - strbeq r3, [lr], #-932 @ 0xfffffc5c │ │ │ │ - strbeq r3, [lr], #-1748 @ 0xfffff92c │ │ │ │ - strbeq r3, [lr], #-1740 @ 0xfffff934 │ │ │ │ - ldreq lr, [sp], #-128 @ 0xffffff80 │ │ │ │ - ldreq lr, [sp], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r4, [lr], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq r4, [lr], #-916 @ 0xfffffc6c │ │ │ │ + strbeq r4, [lr], #-1732 @ 0xfffff93c │ │ │ │ + strbeq r4, [lr], #-1724 @ 0xfffff944 │ │ │ │ + ldreq pc, [sp], #-128 @ 0xffffff80 │ │ │ │ + ldreq pc, [sp], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 57358 <__cxa_atexit@plt+0x4a120> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -75820,15 +75820,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #15 │ │ │ │ bne 57304 <__cxa_atexit@plt+0x4a0cc> │ │ │ │ ldr r7, [pc, #136] @ 5737c <__cxa_atexit@plt+0x4a144> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #96] @ 5736c <__cxa_atexit@plt+0x4a134> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8] │ │ │ │ ldr r7, [pc, #88] @ 57370 <__cxa_atexit@plt+0x4a138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -75840,29 +75840,29 @@ │ │ │ │ ldr r2, [pc, #68] @ 57378 <__cxa_atexit@plt+0x4a140> │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #22 │ │ │ │ addeq r7, r3, #2 │ │ │ │ - b 401384 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + b 4013d4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r3, [lr], #-740 @ 0xfffffd1c │ │ │ │ - strbeq r3, [lr], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq r4, [lr], #-724 @ 0xfffffd2c │ │ │ │ + strbeq r4, [lr], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq r3, [lr], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq lr, [sp], #-20 @ 0xffffffec │ │ │ │ - ldreq sp, [sp], #-4068 @ 0xfffff01c │ │ │ │ - ldreq lr, [sp], #-144 @ 0xffffff70 │ │ │ │ - ldreq lr, [sp], #-12 │ │ │ │ + strbeq r4, [lr], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq pc, [sp], #-20 @ 0xffffffec │ │ │ │ + ldreq lr, [sp], #-4068 @ 0xfffff01c │ │ │ │ + ldreq pc, [sp], #-144 @ 0xffffff70 │ │ │ │ + ldreq pc, [sp], #-12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 573b4 <__cxa_atexit@plt+0x4a17c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 573c8 <__cxa_atexit@plt+0x4a190> │ │ │ │ @@ -75894,45 +75894,45 @@ │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #22 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [lr], #-1308 @ 0xfffffae4 │ │ │ │ - ldreq sp, [sp], #-3924 @ 0xfffff0ac │ │ │ │ - ldreq sp, [sp], #-3864 @ 0xfffff0e8 │ │ │ │ - ldreq sp, [sp], #-4036 @ 0xfffff03c │ │ │ │ - ldreq sp, [sp], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq r4, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ + ldreq lr, [sp], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq lr, [sp], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq lr, [sp], #-4036 @ 0xfffff03c │ │ │ │ + ldreq lr, [sp], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [pc, #36] @ 5746c <__cxa_atexit@plt+0x4a234> │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r2, [pc, #32] @ 57470 <__cxa_atexit@plt+0x4a238> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #22 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sp], #-3836 @ 0xfffff104 │ │ │ │ - ldreq sp, [sp], #-3776 @ 0xfffff140 │ │ │ │ + ldreq lr, [sp], #-3836 @ 0xfffff104 │ │ │ │ + ldreq lr, [sp], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5749c <__cxa_atexit@plt+0x4a264> │ │ │ │ ldr r3, [pc, #20] @ 574a4 <__cxa_atexit@plt+0x4a26c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ @@ -75950,32 +75950,32 @@ │ │ │ │ beq 57504 <__cxa_atexit@plt+0x4a2cc> │ │ │ │ ldr r2, [pc, #36] @ 57514 <__cxa_atexit@plt+0x4a2dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 401664 <__cxa_atexit@plt+0x3f442c> │ │ │ │ + b 40170c <__cxa_atexit@plt+0x3f44d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r3, [lr], #-192 @ 0xffffff40 │ │ │ │ + strbeq r4, [lr], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 57544 <__cxa_atexit@plt+0x4a30c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ add r3, r3, #1 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 401664 <__cxa_atexit@plt+0x3f442c> │ │ │ │ - strbeq r3, [lr], #-136 @ 0xffffff78 │ │ │ │ + b 40170c <__cxa_atexit@plt+0x3f44d4> │ │ │ │ + strbeq r4, [lr], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 57584 <__cxa_atexit@plt+0x4a34c> │ │ │ │ @@ -75988,15 +75988,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvnseq r4, #2752512 @ 0x2a0000 │ │ │ │ + mvnseq r4, #59904 @ 0xea00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 575d4 <__cxa_atexit@plt+0x4a39c> │ │ │ │ @@ -76040,17 +76040,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r2, [lr], #-3964 @ 0xfffff084 │ │ │ │ - mvnseq r4, #28573696 @ 0x1b40000 │ │ │ │ - ldreq lr, [sp], #-800 @ 0xfffffce0 │ │ │ │ + strbeq r3, [lr], #-3948 @ 0xfffff094 │ │ │ │ + mvnseq r4, #11520 @ 0x2d00 │ │ │ │ + ldreq pc, [sp], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 576e8 <__cxa_atexit@plt+0x4a4b0> │ │ │ │ ldr r2, [pc, #92] @ 576f0 <__cxa_atexit@plt+0x4a4b8> │ │ │ │ @@ -76067,47 +76067,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq lr, [sp], #-668 @ 0xfffffd64 │ │ │ │ + ldreq pc, [sp], #-668 @ 0xfffffd64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 57720 <__cxa_atexit@plt+0x4a4e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq lr, [sp], #-624 @ 0xfffffd90 │ │ │ │ + ldreq pc, [sp], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5774c <__cxa_atexit@plt+0x4a514> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 57750 <__cxa_atexit@plt+0x4a518> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [lr], #-108 @ 0xffffff94 │ │ │ │ - ldreq lr, [sp], #-560 @ 0xfffffdd0 │ │ │ │ + strbeq r4, [lr], #-92 @ 0xffffffa4 │ │ │ │ + ldreq pc, [sp], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 577b8 <__cxa_atexit@plt+0x4a580> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -76123,72 +76123,72 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #48] @ 577d8 <__cxa_atexit@plt+0x4a5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #44] @ 577dc <__cxa_atexit@plt+0x4a5a4> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - strbeq r2, [lr], #-3568 @ 0xfffff210 │ │ │ │ - strbeq r2, [lr], #-3704 @ 0xfffff188 │ │ │ │ - ldreq lr, [sp], #-432 @ 0xfffffe50 │ │ │ │ + strbeq r3, [lr], #-3552 @ 0xfffff220 │ │ │ │ + strbeq r3, [lr], #-3688 @ 0xfffff198 │ │ │ │ + ldreq pc, [sp], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5781c <__cxa_atexit@plt+0x4a5e4> │ │ │ │ ldr r3, [pc, #40] @ 57834 <__cxa_atexit@plt+0x4a5fc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 57838 <__cxa_atexit@plt+0x4a600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - ldreq lr, [sp], #-388 @ 0xfffffe7c │ │ │ │ - ldreq lr, [sp], #-360 @ 0xfffffe98 │ │ │ │ + ldreq pc, [sp], #-388 @ 0xfffffe7c │ │ │ │ + ldreq pc, [sp], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 57878 <__cxa_atexit@plt+0x4a640> │ │ │ │ ldr r3, [pc, #40] @ 57890 <__cxa_atexit@plt+0x4a658> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 57894 <__cxa_atexit@plt+0x4a65c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - ldreq lr, [sp], #-296 @ 0xfffffed8 │ │ │ │ - ldreq lr, [sp], #-392 @ 0xfffffe78 │ │ │ │ + ldreq pc, [sp], #-296 @ 0xfffffed8 │ │ │ │ + ldreq pc, [sp], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 578f8 <__cxa_atexit@plt+0x4a6c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -76201,23 +76201,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sp], #-300 @ 0xfffffed4 │ │ │ │ - ldreq lr, [sp], #-316 @ 0xfffffec4 │ │ │ │ - strbeq r2, [lr], #-3248 @ 0xfffff350 │ │ │ │ - ldreq lr, [sp], #-292 @ 0xfffffedc │ │ │ │ + ldreq pc, [sp], #-300 @ 0xfffffed4 │ │ │ │ + ldreq pc, [sp], #-316 @ 0xfffffec4 │ │ │ │ + strbeq r3, [lr], #-3232 @ 0xfffff360 │ │ │ │ + ldreq pc, [sp], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5797c <__cxa_atexit@plt+0x4a744> │ │ │ │ ldr r3, [pc, #92] @ 5798c <__cxa_atexit@plt+0x4a754> │ │ │ │ @@ -76242,18 +76242,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 57998 <__cxa_atexit@plt+0x4a760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq lr, [sp], #-200 @ 0xffffff38 │ │ │ │ - ldreq lr, [sp], #-196 @ 0xffffff3c │ │ │ │ - ldreq lr, [sp], #-196 @ 0xffffff3c │ │ │ │ - ldreq lr, [sp], #-152 @ 0xffffff68 │ │ │ │ + ldreq pc, [sp], #-200 @ 0xffffff38 │ │ │ │ + ldreq pc, [sp], #-196 @ 0xffffff3c │ │ │ │ + ldreq pc, [sp], #-196 @ 0xffffff3c │ │ │ │ + ldreq pc, [sp], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 579c8 <__cxa_atexit@plt+0x4a790> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -76262,16 +76262,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 579e0 <__cxa_atexit@plt+0x4a7a8> │ │ │ │ ldr r0, [pc, #16] @ 579e4 <__cxa_atexit@plt+0x4a7ac> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sp], #-100 @ 0xffffff9c │ │ │ │ - ldreq lr, [sp], #-96 @ 0xffffffa0 │ │ │ │ + ldreq pc, [sp], #-100 @ 0xffffff9c │ │ │ │ + ldreq pc, [sp], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57a20 <__cxa_atexit@plt+0x4a7e8> │ │ │ │ ldr r2, [pc, #36] @ 57a28 <__cxa_atexit@plt+0x4a7f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -76280,17 +76280,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr], #-2968 @ 0xfffff468 │ │ │ │ - strbeq r2, [lr], #-2976 @ 0xfffff460 │ │ │ │ - ldreq sp, [sp], #-2220 @ 0xfffff754 │ │ │ │ + strbeq r3, [lr], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r3, [lr], #-2960 @ 0xfffff470 │ │ │ │ + ldreq lr, [sp], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57a78 <__cxa_atexit@plt+0x4a840> │ │ │ │ @@ -76299,24 +76299,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r5, [pc, #44] @ 57a94 <__cxa_atexit@plt+0x4a85c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r7, [pc, #24] @ 57a98 <__cxa_atexit@plt+0x4a860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq sp, [sp], #-2176 @ 0xfffff780 │ │ │ │ - strbeq r2, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq lr, [sp], #-12 │ │ │ │ + ldreq lr, [sp], #-2176 @ 0xfffff780 │ │ │ │ + strbeq r3, [lr], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq pc, [sp], #-12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57ac4 <__cxa_atexit@plt+0x4a88c> │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -76346,32 +76346,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvnseq r4, #196, 6 @ 0x10000003 │ │ │ │ - strbeq r2, [lr], #-3368 @ 0xfffff2d8 │ │ │ │ - strbeq r2, [lr], #-2728 @ 0xfffff558 │ │ │ │ + mvnseq r4, #132, 16 @ 0x840000 │ │ │ │ + strbeq r3, [lr], #-3352 @ 0xfffff2e8 │ │ │ │ + strbeq r3, [lr], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 57b64 <__cxa_atexit@plt+0x4a92c> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 57b78 <__cxa_atexit@plt+0x4a940> │ │ │ │ ldr r7, [pc, #8] @ 57b74 <__cxa_atexit@plt+0x4a93c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sp], #-3884 @ 0xfffff0d4 │ │ │ │ + ldreq lr, [sp], #-3884 @ 0xfffff0d4 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57be4 <__cxa_atexit@plt+0x4a9ac> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -76407,16 +76407,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 57c28 <__cxa_atexit@plt+0x4a9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r2, [lr], #-2500 @ 0xfffff63c │ │ │ │ - strbeq r2, [lr], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r3, [lr], #-2484 @ 0xfffff64c │ │ │ │ + strbeq r3, [lr], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57c64 <__cxa_atexit@plt+0x4aa2c> │ │ │ │ ldr r3, [pc, #56] @ 57c80 <__cxa_atexit@plt+0x4aa48> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -76429,15 +76429,15 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r3, [pc, #12] @ 57c7c <__cxa_atexit@plt+0x4aa44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq r3, [lr], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 57cc4 <__cxa_atexit@plt+0x4aa8c> │ │ │ │ ldr r3, [pc, #60] @ 57cdc <__cxa_atexit@plt+0x4aaa4> │ │ │ │ @@ -76461,31 +76461,31 @@ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 57b78 <__cxa_atexit@plt+0x4a940> │ │ │ │ - ldreq sp, [sp], #-3504 @ 0xfffff250 │ │ │ │ + ldreq lr, [sp], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57d30 <__cxa_atexit@plt+0x4aaf8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 57d38 <__cxa_atexit@plt+0x4ab00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 57d4c <__cxa_atexit@plt+0x4ab14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr], #-2168 @ 0xfffff788 │ │ │ │ - ldreq sp, [sp], #-3416 @ 0xfffff2a8 │ │ │ │ + strbeq r3, [lr], #-2152 @ 0xfffff798 │ │ │ │ + ldreq lr, [sp], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 57de4 <__cxa_atexit@plt+0x4abac> │ │ │ │ ldr r3, [pc, #172] @ 57e0c <__cxa_atexit@plt+0x4abd4> │ │ │ │ @@ -76530,19 +76530,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq sp, [sp], #-3268 @ 0xfffff33c │ │ │ │ + ldreq lr, [sp], #-3268 @ 0xfffff33c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq sp, [sp], #-3324 @ 0xfffff304 │ │ │ │ - strbeq r2, [lr], #-2060 @ 0xfffff7f4 │ │ │ │ - ldreq sp, [sp], #-3212 @ 0xfffff374 │ │ │ │ + ldreq lr, [sp], #-3324 @ 0xfffff304 │ │ │ │ + strbeq r3, [lr], #-2044 @ 0xfffff804 │ │ │ │ + ldreq lr, [sp], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57e90 <__cxa_atexit@plt+0x4ac58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -76571,32 +76571,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldreq sp, [sp], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq r2, [lr], #-1860 @ 0xfffff8bc │ │ │ │ - ldreq sp, [sp], #-3064 @ 0xfffff408 │ │ │ │ + ldreq lr, [sp], #-3124 @ 0xfffff3cc │ │ │ │ + strbeq r3, [lr], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq lr, [sp], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57ef0 <__cxa_atexit@plt+0x4acb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 57ef8 <__cxa_atexit@plt+0x4acc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40166c <__cxa_atexit@plt+0x3f4434> │ │ │ │ + b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr], #-1724 @ 0xfffff944 │ │ │ │ + strbeq r3, [lr], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 57f4c <__cxa_atexit@plt+0x4ad14> │ │ │ │ @@ -76608,27 +76608,27 @@ │ │ │ │ ldr r0, [pc, #64] @ 57f74 <__cxa_atexit@plt+0x4ad3c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 40166c <__cxa_atexit@plt+0x3f4434> │ │ │ │ + b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ mov r6, r3 │ │ │ │ b 57f5c <__cxa_atexit@plt+0x4ad24> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 57f6c <__cxa_atexit@plt+0x4ad34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sp], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq lr, [sp], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq sp, [sp], #-2868 @ 0xfffff4cc │ │ │ │ + ldreq lr, [sp], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 57fcc <__cxa_atexit@plt+0x4ad94> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -76642,30 +76642,30 @@ │ │ │ │ b 57b78 <__cxa_atexit@plt+0x4a940> │ │ │ │ ldr r7, [pc, #16] @ 57fd0 <__cxa_atexit@plt+0x4ad98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq sp, [sp], #-2772 @ 0xfffff52c │ │ │ │ - ldreq sp, [sp], #-2776 @ 0xfffff528 │ │ │ │ + ldreq lr, [sp], #-2772 @ 0xfffff52c │ │ │ │ + ldreq lr, [sp], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 57ff4 <__cxa_atexit@plt+0x4adbc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 57d4c <__cxa_atexit@plt+0x4ab14> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401674 <__cxa_atexit@plt+0x3f443c> │ │ │ │ - ldreq sp, [sp], #-928 @ 0xfffffc60 │ │ │ │ + b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + ldreq lr, [sp], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5804c <__cxa_atexit@plt+0x4ae14> │ │ │ │ ldr r3, [pc, #44] @ 5805c <__cxa_atexit@plt+0x4ae24> │ │ │ │ @@ -76678,17 +76678,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 58068 <__cxa_atexit@plt+0x4ae30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sp, [sp], #-892 @ 0xfffffc84 │ │ │ │ - ldreq sp, [sp], #-880 @ 0xfffffc90 │ │ │ │ - ldreq sp, [sp], #-2688 @ 0xfffff580 │ │ │ │ + ldreq lr, [sp], #-892 @ 0xfffffc84 │ │ │ │ + ldreq lr, [sp], #-880 @ 0xfffffc90 │ │ │ │ + ldreq lr, [sp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 580ac <__cxa_atexit@plt+0x4ae74> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -76703,15 +76703,15 @@ │ │ │ │ b 4011fc <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r2, [lr], #-1292 @ 0xfffffaf4 │ │ │ │ + strbeq r3, [lr], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5812c <__cxa_atexit@plt+0x4aef4> │ │ │ │ ldr r7, [pc, #128] @ 58164 <__cxa_atexit@plt+0x4af2c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -76734,26 +76734,26 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b 4011fc <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ ldr r3, [pc, #60] @ 58170 <__cxa_atexit@plt+0x4af38> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40167c <__cxa_atexit@plt+0x3f4444> │ │ │ │ + b 401724 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbeq r2, [lr], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq r3, [lr], #-1148 @ 0xfffffb84 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 581b4 <__cxa_atexit@plt+0x4af7c> │ │ │ │ @@ -76769,15 +76769,15 @@ │ │ │ │ b 4011fc <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq r2, [lr], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq r3, [lr], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5821c <__cxa_atexit@plt+0x4afe4> │ │ │ │ ldr r2, [pc, #164] @ 58294 <__cxa_atexit@plt+0x4b05c> │ │ │ │ @@ -76788,15 +76788,15 @@ │ │ │ │ beq 58268 <__cxa_atexit@plt+0x4b030> │ │ │ │ ldr r2, [pc, #144] @ 58298 <__cxa_atexit@plt+0x4b060> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ + b 40172c <__cxa_atexit@plt+0x3f44f4> │ │ │ │ ldr r2, [pc, #100] @ 58288 <__cxa_atexit@plt+0x4b050> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 58268 <__cxa_atexit@plt+0x4b030> │ │ │ │ cmp r2, #2 │ │ │ │ @@ -76818,25 +76818,25 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strbeq r2, [lr], #-848 @ 0xfffffcb0 │ │ │ │ + strbeq r3, [lr], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 582bc <__cxa_atexit@plt+0x4b084> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ + b 40172c <__cxa_atexit@plt+0x3f44f4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r3, r7, #2 │ │ │ │ @@ -76863,16 +76863,16 @@ │ │ │ │ b 4011fc <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - strbeq r2, [lr], #-652 @ 0xfffffd74 │ │ │ │ - ldreq sp, [sp], #-1992 @ 0xfffff838 │ │ │ │ + strbeq r3, [lr], #-636 @ 0xfffffd84 │ │ │ │ + ldreq lr, [sp], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 583c4 <__cxa_atexit@plt+0x4b18c> │ │ │ │ ldr r1, [pc, #100] @ 583cc <__cxa_atexit@plt+0x4b194> │ │ │ │ ldr r2, [pc, #100] @ 583d0 <__cxa_atexit@plt+0x4b198> │ │ │ │ @@ -76898,42 +76898,42 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r2, [lr], #-556 @ 0xfffffdd4 │ │ │ │ - ldreq sp, [sp], #-1876 @ 0xfffff8ac │ │ │ │ - ldreq sp, [sp], #-1848 @ 0xfffff8c8 │ │ │ │ - ldreq sp, [sp], #-1844 @ 0xfffff8cc │ │ │ │ + strbeq r3, [lr], #-540 @ 0xfffffde4 │ │ │ │ + ldreq lr, [sp], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq lr, [sp], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq lr, [sp], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #28] @ 58418 <__cxa_atexit@plt+0x4b1e0> │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ ldr r7, [pc, #24] @ 5841c <__cxa_atexit@plt+0x4b1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sp], #-1776 @ 0xfffff910 │ │ │ │ - ldreq sp, [sp], #-1748 @ 0xfffff92c │ │ │ │ + ldreq lr, [sp], #-1776 @ 0xfffff910 │ │ │ │ + ldreq lr, [sp], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5843c <__cxa_atexit@plt+0x4b204> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq sp, [sp], #-1748 @ 0xfffff92c │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq lr, [sp], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5850c <__cxa_atexit@plt+0x4b2d4> │ │ │ │ @@ -76963,41 +76963,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r2] │ │ │ │ str r9, [r3] │ │ │ │ str r7, [r9, #8] │ │ │ │ beq 584fc <__cxa_atexit@plt+0x4b2c4> │ │ │ │ mov r7, r8 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 5853c <__cxa_atexit@plt+0x4b304> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r2, [lr], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r3, [lr], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [lr], #-188 @ 0xffffff44 │ │ │ │ + strbeq r3, [lr], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 585ac <__cxa_atexit@plt+0x4b374> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -77016,36 +77016,36 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq 585c4 <__cxa_atexit@plt+0x4b38c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ 585e4 <__cxa_atexit@plt+0x4b3ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r1, [lr], #-4088 @ 0xfffff008 │ │ │ │ + strbeq r2, [lr], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58634 <__cxa_atexit@plt+0x4b3fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -77053,30 +77053,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 58688 <__cxa_atexit@plt+0x4b450> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [lr], #-3960 @ 0xfffff088 │ │ │ │ + strbeq r2, [lr], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58670 <__cxa_atexit@plt+0x4b438> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 58678 <__cxa_atexit@plt+0x4b440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r2, [lr], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #32 │ │ │ │ cmp fp, sl │ │ │ │ bhi 58744 <__cxa_atexit@plt+0x4b50c> │ │ │ │ ldr lr, [pc, #176] @ 5874c <__cxa_atexit@plt+0x4b514> │ │ │ │ @@ -77207,15 +77207,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - strbeq r1, [lr], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq r2, [lr], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r6, asr #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -77264,20 +77264,20 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ b 5897c <__cxa_atexit@plt+0x4b744> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [lr], #-3180 @ 0xfffff394 │ │ │ │ - strbeq r1, [lr], #-3180 @ 0xfffff394 │ │ │ │ + strbeq r2, [lr], #-3164 @ 0xfffff3a4 │ │ │ │ + strbeq r2, [lr], #-3164 @ 0xfffff3a4 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - strbeq r1, [lr], #-3252 @ 0xfffff34c │ │ │ │ - strbeq r1, [lr], #-3236 @ 0xfffff35c │ │ │ │ - ldreq sp, [sp], #-368 @ 0xfffffe90 │ │ │ │ + strbeq r2, [lr], #-3236 @ 0xfffff35c │ │ │ │ + strbeq r2, [lr], #-3220 @ 0xfffff36c │ │ │ │ + ldreq lr, [sp], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77324,57 +77324,57 @@ │ │ │ │ ldr r7, [pc, #44] @ 58a90 <__cxa_atexit@plt+0x4b858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - strbeq r1, [lr], #-3868 @ 0xfffff0e4 │ │ │ │ - strbeq r1, [lr], #-3012 @ 0xfffff43c │ │ │ │ + strbeq r2, [lr], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r2, [lr], #-2996 @ 0xfffff44c │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - strbeq r1, [lr], #-2932 @ 0xfffff48c │ │ │ │ - strbeq r1, [lr], #-2928 @ 0xfffff490 │ │ │ │ - ldreq sp, [sp], #-188 @ 0xffffff44 │ │ │ │ + strbeq r2, [lr], #-2916 @ 0xfffff49c │ │ │ │ + strbeq r2, [lr], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq lr, [sp], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58ad0 <__cxa_atexit@plt+0x4b898> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #32] @ 58ad8 <__cxa_atexit@plt+0x4b8a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 58adc <__cxa_atexit@plt+0x4b8a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401304 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ + b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [lr], #-2788 @ 0xfffff51c │ │ │ │ - strbeq r1, [lr], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq r2, [lr], #-2772 @ 0xfffff52c │ │ │ │ + strbeq r2, [lr], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58b0c <__cxa_atexit@plt+0x4b8d4> │ │ │ │ ldr r2, [pc, #28] @ 58b1c <__cxa_atexit@plt+0x4b8e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401694 <__cxa_atexit@plt+0x3f445c> │ │ │ │ + b 40173c <__cxa_atexit@plt+0x3f4504> │ │ │ │ ldr r7, [pc, #12] @ 58b20 <__cxa_atexit@plt+0x4b8e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sp, [sp], #-24 @ 0xffffffe8 │ │ │ │ + ldreq lr, [sp], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58b64 <__cxa_atexit@plt+0x4b92c> │ │ │ │ @@ -77387,32 +77387,32 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldreq ip, [sp], #-4016 @ 0xfffff050 │ │ │ │ + ldreq sp, [sp], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58ba4 <__cxa_atexit@plt+0x4b96c> │ │ │ │ ldr r2, [pc, #28] @ 58bb4 <__cxa_atexit@plt+0x4b97c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401694 <__cxa_atexit@plt+0x3f445c> │ │ │ │ + b 40173c <__cxa_atexit@plt+0x3f4504> │ │ │ │ ldr r7, [pc, #12] @ 58bb8 <__cxa_atexit@plt+0x4b980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [sp], #-3968 @ 0xfffff080 │ │ │ │ + ldreq sp, [sp], #-3968 @ 0xfffff080 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58c54 <__cxa_atexit@plt+0x4ba1c> │ │ │ │ ldm r5, {r2, ip} │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -77451,18 +77451,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ - strbeq r1, [lr], #-3328 @ 0xfffff300 │ │ │ │ - strbeq r1, [lr], #-3184 @ 0xfffff390 │ │ │ │ - ldreq ip, [sp], #-3992 @ 0xfffff068 │ │ │ │ - ldreq ip, [sp], #-3868 @ 0xfffff0e4 │ │ │ │ + strbeq r2, [lr], #-3312 @ 0xfffff310 │ │ │ │ + strbeq r2, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq sp, [sp], #-3992 @ 0xfffff068 │ │ │ │ + ldreq sp, [sp], #-3868 @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 58cdc <__cxa_atexit@plt+0x4baa4> │ │ │ │ ldr lr, [pc, #68] @ 58ce8 <__cxa_atexit@plt+0x4bab0> │ │ │ │ @@ -77481,15 +77481,15 @@ │ │ │ │ b 58cf8 <__cxa_atexit@plt+0x4bac0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [sp], #-3760 @ 0xfffff150 │ │ │ │ + ldreq sp, [sp], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 58d60 <__cxa_atexit@plt+0x4bb28> │ │ │ │ mov r1, r5 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -77556,21 +77556,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ @ instruction: 0xffff9f7c │ │ │ │ - strbeq r1, [lr], #-2788 @ 0xfffff51c │ │ │ │ + strbeq r2, [lr], #-2772 @ 0xfffff52c │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xffff9fe4 │ │ │ │ - ldreq ip, [sp], #-368 @ 0xfffffe90 │ │ │ │ - ldreq ip, [sp], #-3420 @ 0xfffff2a4 │ │ │ │ + ldreq sp, [sp], #-368 @ 0xfffffe90 │ │ │ │ + ldreq sp, [sp], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #92] @ 58ea4 <__cxa_atexit@plt+0x4bc6c> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #16]! │ │ │ │ @@ -77593,44 +77593,44 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffff9ed0 │ │ │ │ - strbeq r1, [lr], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq ip, [sp], #-216 @ 0xffffff28 │ │ │ │ - ldreq ip, [sp], #-492 @ 0xfffffe14 │ │ │ │ + strbeq r2, [lr], #-2604 @ 0xfffff5d4 │ │ │ │ + ldreq sp, [sp], #-216 @ 0xffffff28 │ │ │ │ + ldreq sp, [sp], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 58ed4 <__cxa_atexit@plt+0x4bc9c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq ip, [sp], #-456 @ 0xfffffe38 │ │ │ │ + ldreq sp, [sp], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 58f04 <__cxa_atexit@plt+0x4bccc> │ │ │ │ ldr r2, [pc, #24] @ 58f08 <__cxa_atexit@plt+0x4bcd0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq ip, [sp], #-432 @ 0xfffffe50 │ │ │ │ + ldreq sp, [sp], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ - ldreq ip, [sp], #-3196 @ 0xfffff384 │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + ldreq sp, [sp], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr sl, [r1, #16]! │ │ │ │ cmp r7, #2 │ │ │ │ and r3, sl, #3 │ │ │ │ @@ -77687,20 +77687,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffff9d68 │ │ │ │ - strbeq r1, [lr], #-2256 @ 0xfffff730 │ │ │ │ + strbeq r2, [lr], #-2240 @ 0xfffff740 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xffff9db4 │ │ │ │ - ldreq fp, [sp], #-3940 @ 0xfffff09c │ │ │ │ - ldreq ip, [sp], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq ip, [sp], #-3940 @ 0xfffff09c │ │ │ │ + ldreq sp, [sp], #-2900 @ 0xfffff4ac │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #92] @ 590ac <__cxa_atexit@plt+0x4be74> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #16]! │ │ │ │ @@ -77723,44 +77723,44 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffff9cc8 │ │ │ │ - strbeq r1, [lr], #-2100 @ 0xfffff7cc │ │ │ │ - ldreq fp, [sp], #-3792 @ 0xfffff130 │ │ │ │ - ldreq fp, [sp], #-4068 @ 0xfffff01c │ │ │ │ + strbeq r2, [lr], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq ip, [sp], #-3792 @ 0xfffff130 │ │ │ │ + ldreq ip, [sp], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 590dc <__cxa_atexit@plt+0x4bea4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [sp], #-4032 @ 0xfffff040 │ │ │ │ + ldreq ip, [sp], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5910c <__cxa_atexit@plt+0x4bed4> │ │ │ │ ldr r2, [pc, #24] @ 59110 <__cxa_atexit@plt+0x4bed8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq fp, [sp], #-4008 @ 0xfffff058 │ │ │ │ + ldreq ip, [sp], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ - ldreq ip, [sp], #-2644 @ 0xfffff5ac │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + ldreq sp, [sp], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #92] @ 591a0 <__cxa_atexit@plt+0x4bf68> │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ sub r2, r1, #12 │ │ │ │ @@ -77784,48 +77784,48 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff9bd4 │ │ │ │ - strbeq r1, [lr], #-1852 @ 0xfffff8c4 │ │ │ │ - ldreq fp, [sp], #-3548 @ 0xfffff224 │ │ │ │ - ldreq ip, [sp], #-2492 @ 0xfffff644 │ │ │ │ + strbeq r2, [lr], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq ip, [sp], #-3548 @ 0xfffff224 │ │ │ │ + ldreq sp, [sp], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 591d0 <__cxa_atexit@plt+0x4bf98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq ip, [sp], #-2456 @ 0xfffff668 │ │ │ │ + ldreq sp, [sp], #-2456 @ 0xfffff668 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 59200 <__cxa_atexit@plt+0x4bfc8> │ │ │ │ ldr r2, [pc, #24] @ 59204 <__cxa_atexit@plt+0x4bfcc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq fp, [sp], #-3764 @ 0xfffff14c │ │ │ │ - ldreq fp, [sp], #-3804 @ 0xfffff124 │ │ │ │ + ldreq ip, [sp], #-3764 @ 0xfffff14c │ │ │ │ + ldreq ip, [sp], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 59228 <__cxa_atexit@plt+0x4bff0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [sp], #-3768 @ 0xfffff148 │ │ │ │ + ldreq ip, [sp], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5926c <__cxa_atexit@plt+0x4c034> │ │ │ │ ldr r2, [pc, #64] @ 59290 <__cxa_atexit@plt+0x4c058> │ │ │ │ @@ -77843,17 +77843,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffab14 │ │ │ │ - strbeq r1, [lr], #-1624 @ 0xfffff9a8 │ │ │ │ - ldreq fp, [sp], #-3696 @ 0xfffff190 │ │ │ │ - ldreq ip, [sp], #-2272 @ 0xfffff720 │ │ │ │ + strbeq r2, [lr], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq ip, [sp], #-3696 @ 0xfffff190 │ │ │ │ + ldreq sp, [sp], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #92] @ 59314 <__cxa_atexit@plt+0x4c0dc> │ │ │ │ ldr r3, [r1, #4]! │ │ │ │ sub r2, r1, #12 │ │ │ │ @@ -77877,48 +77877,48 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff9a60 │ │ │ │ - strbeq r1, [lr], #-1480 @ 0xfffffa38 │ │ │ │ - ldreq fp, [sp], #-3176 @ 0xfffff398 │ │ │ │ - ldreq ip, [sp], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq r2, [lr], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq ip, [sp], #-3176 @ 0xfffff398 │ │ │ │ + ldreq sp, [sp], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 59344 <__cxa_atexit@plt+0x4c10c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq ip, [sp], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq sp, [sp], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 59374 <__cxa_atexit@plt+0x4c13c> │ │ │ │ ldr r2, [pc, #24] @ 59378 <__cxa_atexit@plt+0x4c140> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq fp, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ - ldreq fp, [sp], #-3432 @ 0xfffff298 │ │ │ │ + ldreq ip, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq ip, [sp], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5939c <__cxa_atexit@plt+0x4c164> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [sp], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq ip, [sp], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 593e0 <__cxa_atexit@plt+0x4c1a8> │ │ │ │ ldr r2, [pc, #64] @ 59404 <__cxa_atexit@plt+0x4c1cc> │ │ │ │ @@ -77936,69 +77936,69 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffa9a0 │ │ │ │ - strbeq r1, [lr], #-1252 @ 0xfffffb1c │ │ │ │ - ldreq fp, [sp], #-3324 @ 0xfffff304 │ │ │ │ + strbeq r2, [lr], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq ip, [sp], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 59428 <__cxa_atexit@plt+0x4c1f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r2, #119808 @ 0x1d400 │ │ │ │ - ldreq ip, [sp], #-1828 @ 0xfffff8dc │ │ │ │ + mvnseq r3, #53 @ 0x35 │ │ │ │ + ldreq sp, [sp], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59468 <__cxa_atexit@plt+0x4c230> │ │ │ │ ldr r3, [pc, #36] @ 59474 <__cxa_atexit@plt+0x4c23c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 59478 <__cxa_atexit@plt+0x4c240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r1, [lr], #-1188 @ 0xfffffb5c │ │ │ │ - ldreq ip, [sp], #-1748 @ 0xfffff92c │ │ │ │ + strbeq r2, [lr], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq sp, [sp], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 5949c <__cxa_atexit@plt+0x4c264> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - strbeq r1, [lr], #-1136 @ 0xfffffb90 │ │ │ │ - ldreq ip, [sp], #-1724 @ 0xfffff944 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + strbeq r2, [lr], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq sp, [sp], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 594d4 <__cxa_atexit@plt+0x4c29c> │ │ │ │ ldr r3, [pc, #28] @ 594dc <__cxa_atexit@plt+0x4c2a4> │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ + b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq ip, [sp], #-1660 @ 0xfffff984 │ │ │ │ + ldreq sp, [sp], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59578 <__cxa_atexit@plt+0x4c340> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -78027,48 +78027,48 @@ │ │ │ │ beq 59588 <__cxa_atexit@plt+0x4c350> │ │ │ │ ldr r7, [pc, #76] @ 595b0 <__cxa_atexit@plt+0x4c378> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #68] @ 595b4 <__cxa_atexit@plt+0x4c37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r8, [pc, #56] @ 595b8 <__cxa_atexit@plt+0x4c380> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r1, [lr], #-952 @ 0xfffffc48 │ │ │ │ + strbeq r2, [lr], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r1, [lr], #-924 @ 0xfffffc64 │ │ │ │ - mvnseq r2, #86016 @ 0x15000 │ │ │ │ + strbeq r2, [lr], #-908 @ 0xfffffc74 │ │ │ │ + mvnseq r2, #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 595dc <__cxa_atexit@plt+0x4c3a4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq ip, [sp], #-1496 @ 0xfffffa28 │ │ │ │ + ldreq sp, [sp], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59690 <__cxa_atexit@plt+0x4c458> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -78107,15 +78107,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - ldreq ip, [sp], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq sp, [sp], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 596f4 <__cxa_atexit@plt+0x4c4bc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 59710 <__cxa_atexit@plt+0x4c4d8> │ │ │ │ @@ -78157,21 +78157,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 59780 <__cxa_atexit@plt+0x4c548> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [lr], #-3728 @ 0xfffff170 │ │ │ │ + strbeq r1, [lr], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r1, [lr], #-548 @ 0xfffffddc │ │ │ │ + strbeq r2, [lr], #-532 @ 0xfffffdec │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldreq ip, [sp], #-1048 @ 0xfffffbe8 │ │ │ │ + ldreq sp, [sp], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 597cc <__cxa_atexit@plt+0x4c594> │ │ │ │ ldr r3, [pc, #108] @ 59820 <__cxa_atexit@plt+0x4c5e8> │ │ │ │ ldr r7, [pc, #108] @ 59824 <__cxa_atexit@plt+0x4c5ec> │ │ │ │ @@ -78199,17 +78199,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq ip, [sp], #-896 @ 0xfffffc80 │ │ │ │ - ldreq ip, [sp], #-892 @ 0xfffffc84 │ │ │ │ - ldreq ip, [sp], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq sp, [sp], #-896 @ 0xfffffc80 │ │ │ │ + ldreq sp, [sp], #-892 @ 0xfffffc84 │ │ │ │ + ldreq sp, [sp], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -78228,15 +78228,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq ip, [sp], #-808 @ 0xfffffcd8 │ │ │ │ + ldreq sp, [sp], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mvn r6, r7 │ │ │ │ tst r6, #3 │ │ │ │ beq 59908 <__cxa_atexit@plt+0x4c6d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -78290,18 +78290,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ - strbeq r0, [lr], #-3212 @ 0xfffff374 │ │ │ │ + strbeq r1, [lr], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - ldreq ip, [sp], #-448 @ 0xfffffe40 │ │ │ │ + ldreq sp, [sp], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -78320,15 +78320,15 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq fp, [sp], #-1704 @ 0xfffff958 │ │ │ │ + ldreq ip, [sp], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59a74 <__cxa_atexit@plt+0x4c83c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -78354,18 +78354,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59a98 <__cxa_atexit@plt+0x4c860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [lr], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r1, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ @ instruction: 0xffff9eb0 │ │ │ │ - ldreq fp, [sp], #-1580 @ 0xfffff9d4 │ │ │ │ - ldreq ip, [sp], #-308 @ 0xfffffecc │ │ │ │ + ldreq ip, [sp], #-1580 @ 0xfffff9d4 │ │ │ │ + ldreq sp, [sp], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59ae0 <__cxa_atexit@plt+0x4c8a8> │ │ │ │ ldr r2, [pc, #44] @ 59ae8 <__cxa_atexit@plt+0x4c8b0> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -78377,31 +78377,31 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r0, [lr], #-3556 @ 0xfffff21c │ │ │ │ - ldreq ip, [sp], #-224 @ 0xffffff20 │ │ │ │ + strbeq r1, [lr], #-3540 @ 0xfffff22c │ │ │ │ + ldreq sp, [sp], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59b20 <__cxa_atexit@plt+0x4c8e8> │ │ │ │ ldr r8, [pc, #12] @ 59b28 <__cxa_atexit@plt+0x4c8f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r7, r9 │ │ │ │ b 59604 <__cxa_atexit@plt+0x4c3cc> │ │ │ │ - mvnseq r2, #2097152000 @ 0x7d000000 │ │ │ │ - ldreq fp, [sp], #-1412 @ 0xfffffa7c │ │ │ │ + mvnseq r2, #999424 @ 0xf4000 │ │ │ │ + ldreq ip, [sp], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59b98 <__cxa_atexit@plt+0x4c960> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -78427,20 +78427,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59bbc <__cxa_atexit@plt+0x4c984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [lr], #-2632 @ 0xfffff5b8 │ │ │ │ + strbeq r1, [lr], #-2616 @ 0xfffff5c8 │ │ │ │ @ instruction: 0xffff9d8c │ │ │ │ - ldreq fp, [sp], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq ip, [sp], #-1288 @ 0xfffffaf8 │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - ldreq ip, [sp], #-20 @ 0xffffffec │ │ │ │ + ldreq sp, [sp], #-20 @ 0xffffffec │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78490,18 +78490,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r0, [lr], #-3268 @ 0xfffff33c │ │ │ │ - strbeq r0, [lr], #-3140 @ 0xfffff3bc │ │ │ │ - ldreq fp, [sp], #-3940 @ 0xfffff09c │ │ │ │ - ldreq fp, [sp], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq r1, [lr], #-3252 @ 0xfffff34c │ │ │ │ + strbeq r1, [lr], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq ip, [sp], #-3940 @ 0xfffff09c │ │ │ │ + ldreq ip, [sp], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r3, [r2, #8]! │ │ │ │ cmp r1, #2 │ │ │ │ bne 59d24 <__cxa_atexit@plt+0x4caec> │ │ │ │ @@ -78531,25 +78531,25 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - ldreq fp, [sp], #-860 @ 0xfffffca4 │ │ │ │ + ldreq ip, [sp], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 59d78 <__cxa_atexit@plt+0x4cb40> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [sp], #-820 @ 0xfffffccc │ │ │ │ + ldreq ip, [sp], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59de4 <__cxa_atexit@plt+0x4cbac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -78576,18 +78576,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [lr], #-1988 @ 0xfffff83c │ │ │ │ + strbeq r1, [lr], #-1972 @ 0xfffff84c │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strbeq r0, [lr], #-2032 @ 0xfffff810 │ │ │ │ - ldreq fp, [sp], #-668 @ 0xfffffd64 │ │ │ │ + strbeq r1, [lr], #-2016 @ 0xfffff820 │ │ │ │ + ldreq ip, [sp], #-668 @ 0xfffffd64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59e7c <__cxa_atexit@plt+0x4cc44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -78614,18 +78614,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [lr], #-1836 @ 0xfffff8d4 │ │ │ │ + strbeq r1, [lr], #-1820 @ 0xfffff8e4 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - strbeq r0, [lr], #-1880 @ 0xfffff8a8 │ │ │ │ - ldreq fp, [sp], #-516 @ 0xfffffdfc │ │ │ │ + strbeq r1, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq ip, [sp], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59f18 <__cxa_atexit@plt+0x4cce0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -78651,18 +78651,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59f3c <__cxa_atexit@plt+0x4cd04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [lr], #-1736 @ 0xfffff938 │ │ │ │ + strbeq r1, [lr], #-1720 @ 0xfffff948 │ │ │ │ @ instruction: 0xffff9a0c │ │ │ │ - ldreq fp, [sp], #-392 @ 0xfffffe78 │ │ │ │ - ldreq fp, [sp], #-564 @ 0xfffffdcc │ │ │ │ + ldreq ip, [sp], #-392 @ 0xfffffe78 │ │ │ │ + ldreq ip, [sp], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 59f88 <__cxa_atexit@plt+0x4cd50> │ │ │ │ ldr r7, [pc, #52] @ 59f98 <__cxa_atexit@plt+0x4cd60> │ │ │ │ @@ -78677,16 +78677,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 59f9c <__cxa_atexit@plt+0x4cd64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq fp, [sp], #-3184 @ 0xfffff390 │ │ │ │ - ldreq fp, [sp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq ip, [sp], #-3184 @ 0xfffff390 │ │ │ │ + ldreq ip, [sp], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #172] @ 5a064 <__cxa_atexit@plt+0x4ce2c> │ │ │ │ mov r1, r5 │ │ │ │ str r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -78730,18 +78730,18 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - ldreq sl, [sp], #-3860 @ 0xfffff0ec │ │ │ │ + ldreq fp, [sp], #-3860 @ 0xfffff0ec │ │ │ │ @ instruction: 0xffff8d24 │ │ │ │ - strbeq r0, [lr], #-2188 @ 0xfffff774 │ │ │ │ - ldreq fp, [sp], #-252 @ 0xffffff04 │ │ │ │ + strbeq r1, [lr], #-2172 @ 0xfffff784 │ │ │ │ + ldreq ip, [sp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #120] @ 5a10c <__cxa_atexit@plt+0x4ced4> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -78771,18 +78771,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 5a114 <__cxa_atexit@plt+0x4cedc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sl, [sp], #-3688 @ 0xfffff198 │ │ │ │ + ldreq fp, [sp], #-3688 @ 0xfffff198 │ │ │ │ @ instruction: 0xffff8c70 │ │ │ │ - strbeq r0, [lr], #-2008 @ 0xfffff828 │ │ │ │ - ldreq fp, [sp], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r1, [lr], #-1992 @ 0xfffff838 │ │ │ │ + ldreq ip, [sp], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #84] @ 5a18c <__cxa_atexit@plt+0x4cf54> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -78803,48 +78803,48 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffff8be4 │ │ │ │ - strbeq r0, [lr], #-1872 @ 0xfffff8b0 │ │ │ │ - ldreq sl, [sp], #-3564 @ 0xfffff214 │ │ │ │ - ldreq sl, [sp], #-4044 @ 0xfffff034 │ │ │ │ + strbeq r1, [lr], #-1856 @ 0xfffff8c0 │ │ │ │ + ldreq fp, [sp], #-3564 @ 0xfffff214 │ │ │ │ + ldreq fp, [sp], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5a1bc <__cxa_atexit@plt+0x4cf84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sl, [sp], #-4008 @ 0xfffff058 │ │ │ │ + ldreq fp, [sp], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5a1ec <__cxa_atexit@plt+0x4cfb4> │ │ │ │ ldr r2, [pc, #24] @ 5a1f0 <__cxa_atexit@plt+0x4cfb8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq sl, [sp], #-3784 @ 0xfffff138 │ │ │ │ - ldreq sl, [sp], #-3940 @ 0xfffff09c │ │ │ │ + ldreq fp, [sp], #-3784 @ 0xfffff138 │ │ │ │ + ldreq fp, [sp], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5a214 <__cxa_atexit@plt+0x4cfdc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sl, [sp], #-3904 @ 0xfffff0c0 │ │ │ │ + ldreq fp, [sp], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r2, [pc, #120] @ 5a2ac <__cxa_atexit@plt+0x4d074> │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r1, #3 │ │ │ │ @@ -78875,18 +78875,18 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq sl, [sp], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq fp, [sp], #-3660 @ 0xfffff1b4 │ │ │ │ @ instruction: 0xffff9b00 │ │ │ │ - strbeq r0, [lr], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq sl, [sp], #-3736 @ 0xfffff168 │ │ │ │ + strbeq r1, [lr], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq fp, [sp], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 5a328 <__cxa_atexit@plt+0x4d0f0> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -78906,17 +78906,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 5a334 <__cxa_atexit@plt+0x4d0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffff9a74 │ │ │ │ - strbeq r0, [lr], #-1460 @ 0xfffffa4c │ │ │ │ - ldreq sl, [sp], #-3528 @ 0xfffff238 │ │ │ │ - ldreq sl, [sp], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq r1, [lr], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq fp, [sp], #-3528 @ 0xfffff238 │ │ │ │ + ldreq fp, [sp], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #92] @ 5a3ac <__cxa_atexit@plt+0x4d174> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -78939,16 +78939,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff8dd0 │ │ │ │ - ldreq sl, [sp], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq sl, [sp], #-3320 @ 0xfffff308 │ │ │ │ + ldreq fp, [sp], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq fp, [sp], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5a420 <__cxa_atexit@plt+0x4d1e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -78975,33 +78975,33 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [lr], #-392 @ 0xfffffe78 │ │ │ │ + strbeq r1, [lr], #-376 @ 0xfffffe88 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - strbeq r0, [lr], #-436 @ 0xfffffe4c │ │ │ │ + strbeq r1, [lr], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a484 <__cxa_atexit@plt+0x4d24c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5a48c <__cxa_atexit@plt+0x4d254> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [lr], #-296 @ 0xfffffed8 │ │ │ │ + strbeq r1, [lr], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a528 <__cxa_atexit@plt+0x4d2f0> │ │ │ │ ldr lr, [pc, #152] @ 5a548 <__cxa_atexit@plt+0x4d310> │ │ │ │ @@ -79025,15 +79025,15 @@ │ │ │ │ ldr r7, [pc, #88] @ 5a550 <__cxa_atexit@plt+0x4d318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -79041,16 +79041,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r0, [lr], #-224 @ 0xffffff20 │ │ │ │ - strbeq r0, [lr], #-188 @ 0xffffff44 │ │ │ │ + strbeq r1, [lr], #-208 @ 0xffffff30 │ │ │ │ + strbeq r1, [lr], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5a5a4 <__cxa_atexit@plt+0x4d36c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -79071,15 +79071,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [lr], #-44 @ 0xffffffd4 │ │ │ │ + strbeq r1, [lr], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5a68c <__cxa_atexit@plt+0x4d454> │ │ │ │ ldr r3, [pc, #204] @ 5a6b4 <__cxa_atexit@plt+0x4d47c> │ │ │ │ @@ -79132,20 +79132,20 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq fp, [sp], #-1396 @ 0xfffffa8c │ │ │ │ - strbeq pc, [sp], #-3888 @ 0xfffff0d0 @ │ │ │ │ + ldreq ip, [sp], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq r0, [lr], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq pc, [sp], #-3924 @ 0xfffff0ac @ │ │ │ │ - ldreq fp, [sp], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r0, [lr], #-3908 @ 0xfffff0bc │ │ │ │ + ldreq ip, [sp], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5a738 <__cxa_atexit@plt+0x4d500> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -79173,28 +79173,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sp], #-3692 @ 0xfffff194 @ │ │ │ │ + strbeq r0, [lr], #-3676 @ 0xfffff1a4 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq pc, [sp], #-3704 @ 0xfffff188 @ │ │ │ │ - ldreq fp, [sp], #-1176 @ 0xfffffb68 │ │ │ │ + strbeq r0, [lr], #-3688 @ 0xfffff198 │ │ │ │ + ldreq ip, [sp], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5a78c <__cxa_atexit@plt+0x4d554> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [sp], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq ip, [sp], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5a7b8 <__cxa_atexit@plt+0x4d580> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -79218,20 +79218,20 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - ldreq fp, [sp], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq ip, [sp], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 5a5d4 <__cxa_atexit@plt+0x4d39c> │ │ │ │ - ldreq fp, [sp], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq ip, [sp], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5a86c <__cxa_atexit@plt+0x4d634> │ │ │ │ ldr r2, [pc, #48] @ 5a878 <__cxa_atexit@plt+0x4d640> │ │ │ │ @@ -79240,21 +79240,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 5a87c <__cxa_atexit@plt+0x4d644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 5a880 <__cxa_atexit@plt+0x4d648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-3412 @ 0xfffff2ac @ │ │ │ │ - strbeq r0, [lr], #-192 @ 0xffffff40 │ │ │ │ - strbeq r0, [lr], #-60 @ 0xffffffc4 │ │ │ │ + strbeq r0, [lr], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq r1, [lr], #-176 @ 0xffffff50 │ │ │ │ + strbeq r1, [lr], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a8b8 <__cxa_atexit@plt+0x4d680> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -79262,15 +79262,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5ab30 <__cxa_atexit@plt+0x4d8f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-3316 @ 0xfffff30c @ │ │ │ │ + strbeq r0, [lr], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a8f8 <__cxa_atexit@plt+0x4d6c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -79278,15 +79278,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5a978 <__cxa_atexit@plt+0x4d740> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-3252 @ 0xfffff34c @ │ │ │ │ + strbeq r0, [lr], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a944 <__cxa_atexit@plt+0x4d70c> │ │ │ │ add r9, r7, #8 │ │ │ │ ldr r2, [pc, #40] @ 5a94c <__cxa_atexit@plt+0x4d714> │ │ │ │ @@ -79294,25 +79294,25 @@ │ │ │ │ ldr r0, [pc, #36] @ 5a950 <__cxa_atexit@plt+0x4d718> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ + b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq pc, [sp], #-3180 @ 0xfffff394 @ │ │ │ │ + strbeq r0, [lr], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5aa3c <__cxa_atexit@plt+0x4d804> │ │ │ │ ldr r0, [pc, #208] @ 5aa5c <__cxa_atexit@plt+0x4d824> │ │ │ │ @@ -79368,15 +79368,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq pc, [sp], #-3032 @ 0xfffff428 @ │ │ │ │ + strbeq r0, [lr], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5aaf4 <__cxa_atexit@plt+0x4d8bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -79414,15 +79414,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq pc, [sp], #-2804 @ 0xfffff50c @ │ │ │ │ + strbeq r0, [lr], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5abd4 <__cxa_atexit@plt+0x4d99c> │ │ │ │ ldr r1, [pc, #176] @ 5abf4 <__cxa_atexit@plt+0x4d9bc> │ │ │ │ @@ -79468,15 +79468,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq pc, [sp], #-2536 @ 0xfffff618 @ │ │ │ │ + strbeq r0, [lr], #-2520 @ 0xfffff628 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ac70 <__cxa_atexit@plt+0x4da38> │ │ │ │ @@ -79507,15 +79507,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sp], #-2360 @ 0xfffff6c8 @ │ │ │ │ + strbeq r0, [lr], #-2344 @ 0xfffff6d8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov lr, r9 │ │ │ │ @@ -79542,51 +79542,51 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 5ad5c <__cxa_atexit@plt+0x4db24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r1 │ │ │ │ b 5ad34 <__cxa_atexit@plt+0x4dafc> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 5ad48 <__cxa_atexit@plt+0x4db10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sp], #-3824 @ 0xfffff110 │ │ │ │ + ldreq fp, [sp], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq pc, [sp], #-3080 @ 0xfffff3f8 @ │ │ │ │ - strbeq pc, [sp], #-2944 @ 0xfffff480 @ │ │ │ │ - ldreq sl, [sp], #-3768 @ 0xfffff148 │ │ │ │ + strbeq r0, [lr], #-3064 @ 0xfffff408 │ │ │ │ + strbeq r0, [lr], #-2928 @ 0xfffff490 │ │ │ │ + ldreq fp, [sp], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5ad84 <__cxa_atexit@plt+0x4db4c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5ab30 <__cxa_atexit@plt+0x4d8f8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sl, [sp], #-3728 @ 0xfffff170 │ │ │ │ + ldreq fp, [sp], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5adac <__cxa_atexit@plt+0x4db74> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 5a5d4 <__cxa_atexit@plt+0x4d39c> │ │ │ │ - strbeq pc, [sp], #-2808 @ 0xfffff508 @ │ │ │ │ - ldreq sl, [sp], #-3704 @ 0xfffff188 │ │ │ │ + strbeq r0, [lr], #-2792 @ 0xfffff518 │ │ │ │ + ldreq fp, [sp], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov lr, r9 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -79611,31 +79611,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 5ae70 <__cxa_atexit@plt+0x4dc38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r1 │ │ │ │ b 5ae48 <__cxa_atexit@plt+0x4dc10> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 5ae5c <__cxa_atexit@plt+0x4dc24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sp], #-3548 @ 0xfffff224 │ │ │ │ + ldreq fp, [sp], #-3548 @ 0xfffff224 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - strbeq pc, [sp], #-2804 @ 0xfffff50c @ │ │ │ │ - strbeq pc, [sp], #-2668 @ 0xfffff594 @ │ │ │ │ - ldreq sl, [sp], #-3500 @ 0xfffff254 │ │ │ │ + strbeq r0, [lr], #-2788 @ 0xfffff51c │ │ │ │ + strbeq r0, [lr], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq fp, [sp], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5aebc <__cxa_atexit@plt+0x4dc84> │ │ │ │ ldr r2, [pc, #48] @ 5aec8 <__cxa_atexit@plt+0x4dc90> │ │ │ │ @@ -79644,21 +79644,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 5aecc <__cxa_atexit@plt+0x4dc94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 5aed0 <__cxa_atexit@plt+0x4dc98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-1796 @ 0xfffff8fc @ │ │ │ │ - strbeq pc, [sp], #-2672 @ 0xfffff590 @ │ │ │ │ - strbeq pc, [sp], #-2540 @ 0xfffff614 @ │ │ │ │ + strbeq r0, [lr], #-1780 @ 0xfffff90c │ │ │ │ + strbeq r0, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r0, [lr], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5af08 <__cxa_atexit@plt+0x4dcd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -79666,15 +79666,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5b180 <__cxa_atexit@plt+0x4df48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-1700 @ 0xfffff95c @ │ │ │ │ + strbeq r0, [lr], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5af48 <__cxa_atexit@plt+0x4dd10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -79682,15 +79682,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5afc8 <__cxa_atexit@plt+0x4dd90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-1636 @ 0xfffff99c @ │ │ │ │ + strbeq r0, [lr], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5af94 <__cxa_atexit@plt+0x4dd5c> │ │ │ │ add r9, r7, #8 │ │ │ │ ldr r2, [pc, #40] @ 5af9c <__cxa_atexit@plt+0x4dd64> │ │ │ │ @@ -79698,25 +79698,25 @@ │ │ │ │ ldr r0, [pc, #36] @ 5afa0 <__cxa_atexit@plt+0x4dd68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ + b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq pc, [sp], #-1564 @ 0xfffff9e4 @ │ │ │ │ + strbeq r0, [lr], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b08c <__cxa_atexit@plt+0x4de54> │ │ │ │ ldr r0, [pc, #208] @ 5b0ac <__cxa_atexit@plt+0x4de74> │ │ │ │ @@ -79772,15 +79772,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq pc, [sp], #-1416 @ 0xfffffa78 @ │ │ │ │ + strbeq r0, [lr], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b144 <__cxa_atexit@plt+0x4df0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -79818,15 +79818,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq pc, [sp], #-1188 @ 0xfffffb5c @ │ │ │ │ + strbeq r0, [lr], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b224 <__cxa_atexit@plt+0x4dfec> │ │ │ │ ldr r1, [pc, #176] @ 5b244 <__cxa_atexit@plt+0x4e00c> │ │ │ │ @@ -79872,15 +79872,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq pc, [sp], #-920 @ 0xfffffc68 @ │ │ │ │ + strbeq r0, [lr], #-904 @ 0xfffffc78 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b2c0 <__cxa_atexit@plt+0x4e088> │ │ │ │ @@ -79911,24 +79911,24 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sp], #-744 @ 0xfffffd18 @ │ │ │ │ + strbeq r0, [lr], #-728 @ 0xfffffd28 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq sl, [sp], #-2336 @ 0xfffff6e0 │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq fp, [sp], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b398 <__cxa_atexit@plt+0x4e160> │ │ │ │ @@ -79955,40 +79955,40 @@ │ │ │ │ ldr r5, [pc, #72] @ 5b3c8 <__cxa_atexit@plt+0x4e190> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ 5b3cc <__cxa_atexit@plt+0x4e194> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r2 │ │ │ │ b 5b3a8 <__cxa_atexit@plt+0x4e170> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5b3b8 <__cxa_atexit@plt+0x4e180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sp], #-2200 @ 0xfffff768 │ │ │ │ + ldreq fp, [sp], #-2200 @ 0xfffff768 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - strbeq pc, [sp], #-1432 @ 0xfffffa68 @ │ │ │ │ - strbeq pc, [sp], #-1296 @ 0xfffffaf0 @ │ │ │ │ - ldreq sl, [sp], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq r0, [lr], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r0, [lr], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq fp, [sp], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5b3f4 <__cxa_atexit@plt+0x4e1bc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5b180 <__cxa_atexit@plt+0x4df48> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sl, [sp], #-2080 @ 0xfffff7e0 │ │ │ │ + ldreq fp, [sp], #-2080 @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b43c <__cxa_atexit@plt+0x4e204> │ │ │ │ @@ -80001,15 +80001,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 5a5d4 <__cxa_atexit@plt+0x4d39c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldreq sl, [sp], #-2036 @ 0xfffff80c │ │ │ │ + ldreq fp, [sp], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b4dc <__cxa_atexit@plt+0x4e2a4> │ │ │ │ @@ -80036,74 +80036,74 @@ │ │ │ │ ldr r5, [pc, #72] @ 5b50c <__cxa_atexit@plt+0x4e2d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ 5b510 <__cxa_atexit@plt+0x4e2d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r2 │ │ │ │ b 5b4ec <__cxa_atexit@plt+0x4e2b4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5b4fc <__cxa_atexit@plt+0x4e2c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sp], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq fp, [sp], #-1876 @ 0xfffff8ac │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - strbeq pc, [sp], #-1108 @ 0xfffffbac @ │ │ │ │ - strbeq pc, [sp], #-972 @ 0xfffffc34 @ │ │ │ │ + strbeq r0, [lr], #-1092 @ 0xfffffbbc │ │ │ │ + strbeq r0, [lr], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b544 <__cxa_atexit@plt+0x4e30c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5b54c <__cxa_atexit@plt+0x4e314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + strbeq r0, [lr], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b580 <__cxa_atexit@plt+0x4e348> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5b588 <__cxa_atexit@plt+0x4e350> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + strbeq r0, [lr], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5b5b4 <__cxa_atexit@plt+0x4e37c> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 5b5c8 <__cxa_atexit@plt+0x4e390> │ │ │ │ ldr r7, [pc, #8] @ 5b5c4 <__cxa_atexit@plt+0x4e38c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sp], #-1692 @ 0xfffff964 │ │ │ │ + ldreq fp, [sp], #-1692 @ 0xfffff964 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b618 <__cxa_atexit@plt+0x4e3e0> │ │ │ │ ldr r3, [pc, #156] @ 5b680 <__cxa_atexit@plt+0x4e448> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -80115,15 +80115,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ beq 5b658 <__cxa_atexit@plt+0x4e420> │ │ │ │ ldr r7, [pc, #124] @ 5b684 <__cxa_atexit@plt+0x4e44c> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b664 <__cxa_atexit@plt+0x4e42c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r2, [pc, #80] @ 5b688 <__cxa_atexit@plt+0x4e450> │ │ │ │ @@ -80145,23 +80145,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sp], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq pc, [sp], #-3920 @ 0xfffff0b0 @ │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5b6b0 <__cxa_atexit@plt+0x4e478> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -80206,17 +80206,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b78c <__cxa_atexit@plt+0x4e554> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq lr, [sp], #-3768 @ 0xfffff148 │ │ │ │ + strbeq pc, [sp], #-3752 @ 0xfffff158 @ │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ @@ -80245,15 +80245,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5b820 <__cxa_atexit@plt+0x4e5e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbeq lr, [sp], #-3516 @ 0xfffff244 │ │ │ │ + strbeq pc, [sp], #-3500 @ 0xfffff254 @ │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5b8c0 <__cxa_atexit@plt+0x4e688> │ │ │ │ @@ -80290,15 +80290,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq lr, [sp], #-3388 @ 0xfffff2c4 │ │ │ │ + strbeq pc, [sp], #-3372 @ 0xfffff2d4 @ │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 5b924 <__cxa_atexit@plt+0x4e6ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -80337,30 +80337,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 5b9cc <__cxa_atexit@plt+0x4e794> │ │ │ │ ldr r3, [pc, #108] @ 5b9f0 <__cxa_atexit@plt+0x4e7b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016ac <__cxa_atexit@plt+0x3f4474> │ │ │ │ + b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ ldr r3, [pc, #76] @ 5b9e4 <__cxa_atexit@plt+0x4e7ac> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 5b9d4 <__cxa_atexit@plt+0x4e79c> │ │ │ │ ldr r5, [pc, #48] @ 5b9e8 <__cxa_atexit@plt+0x4e7b0> │ │ │ │ mov r9, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -80369,15 +80369,15 @@ │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5ba10 <__cxa_atexit@plt+0x4e7d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016ac <__cxa_atexit@plt+0x3f4474> │ │ │ │ + b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #52] @ 5ba5c <__cxa_atexit@plt+0x4e824> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ @@ -80403,15 +80403,15 @@ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5ba98 <__cxa_atexit@plt+0x4e860> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80428,25 +80428,25 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5bb00 <__cxa_atexit@plt+0x4e8c8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq lr, [sp], #-3164 @ 0xfffff3a4 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq pc, [sp], #-3148 @ 0xfffff3b4 @ │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [pc, #12] @ 5bb20 <__cxa_atexit@plt+0x4e8e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ - strbeq lr, [sp], #-2716 @ 0xfffff564 │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + strbeq pc, [sp], #-2700 @ 0xfffff574 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bb70 <__cxa_atexit@plt+0x4e938> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80466,30 +80466,30 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbeq lr, [sp], #-2624 @ 0xfffff5c0 │ │ │ │ + strbeq pc, [sp], #-2608 @ 0xfffff5d0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bbc4 <__cxa_atexit@plt+0x4e98c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5bbcc <__cxa_atexit@plt+0x4e994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sp], #-2532 @ 0xfffff61c │ │ │ │ + strbeq pc, [sp], #-2516 @ 0xfffff62c @ │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 5bc7c <__cxa_atexit@plt+0x4ea44> │ │ │ │ @@ -80520,15 +80520,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 5bc74 <__cxa_atexit@plt+0x4ea3c> │ │ │ │ ldr r3, [pc, #72] @ 5bca4 <__cxa_atexit@plt+0x4ea6c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 5bc8c <__cxa_atexit@plt+0x4ea54> │ │ │ │ mov r7, #16 │ │ │ │ @@ -80536,23 +80536,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 5bca8 <__cxa_atexit@plt+0x4ea70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r9, [sp], #-4040 @ 0xfffff038 │ │ │ │ + ldreq sl, [sp], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5bccc <__cxa_atexit@plt+0x4ea94> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 5bd00 <__cxa_atexit@plt+0x4eac8> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80611,32 +80611,32 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r8] │ │ │ │ str r2, [r6] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #28] @ 5be18 <__cxa_atexit@plt+0x4ebe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq lr, [sp], #-2160 @ 0xfffff790 │ │ │ │ - strbeq lr, [sp], #-2148 @ 0xfffff79c │ │ │ │ + strbeq pc, [sp], #-2144 @ 0xfffff7a0 @ │ │ │ │ + strbeq pc, [sp], #-2132 @ 0xfffff7ac @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r9, [sp], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq sl, [sp], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #60] @ 5be78 <__cxa_atexit@plt+0x4ec40> │ │ │ │ @@ -80653,15 +80653,15 @@ │ │ │ │ b 5b5c8 <__cxa_atexit@plt+0x4e390> │ │ │ │ ldr r7, [pc, #16] @ 5be7c <__cxa_atexit@plt+0x4ec44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [sp], #-3560 @ 0xfffff218 │ │ │ │ + ldreq sl, [sp], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5bed4 <__cxa_atexit@plt+0x4ec9c> │ │ │ │ @@ -80674,21 +80674,21 @@ │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r3, [pc, #24] @ 5bef4 <__cxa_atexit@plt+0x4ecbc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -80704,15 +80704,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 5bf54 <__cxa_atexit@plt+0x4ed1c> │ │ │ │ ldr r3, [pc, #36] @ 5bf60 <__cxa_atexit@plt+0x4ed28> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -80731,15 +80731,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 5bfc0 <__cxa_atexit@plt+0x4ed88> │ │ │ │ ldr r3, [pc, #36] @ 5bfcc <__cxa_atexit@plt+0x4ed94> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ @@ -80769,15 +80769,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5c04c <__cxa_atexit@plt+0x4ee14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r9, [sp], #-3108 @ 0xfffff3dc │ │ │ │ + ldreq sl, [sp], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 5c078 <__cxa_atexit@plt+0x4ee40> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80788,15 +80788,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 5c098 <__cxa_atexit@plt+0x4ee60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sp], #-1348 @ 0xfffffabc │ │ │ │ + strbeq pc, [sp], #-1332 @ 0xfffffacc @ │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c100 <__cxa_atexit@plt+0x4eec8> │ │ │ │ ldr r7, [pc, #84] @ 5c110 <__cxa_atexit@plt+0x4eed8> │ │ │ │ @@ -80820,32 +80820,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5c118 <__cxa_atexit@plt+0x4eee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq r9, [sp], #-2904 @ 0xfffff4a8 │ │ │ │ + ldreq sl, [sp], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c150 <__cxa_atexit@plt+0x4ef18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5c158 <__cxa_atexit@plt+0x4ef20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sp], #-1116 @ 0xfffffba4 │ │ │ │ - ldreq r9, [sp], #-2724 @ 0xfffff55c │ │ │ │ + strbeq pc, [sp], #-1100 @ 0xfffffbb4 @ │ │ │ │ + ldreq sl, [sp], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5c228 <__cxa_atexit@plt+0x4eff0> │ │ │ │ ldr r3, [pc, #220] @ 5c25c <__cxa_atexit@plt+0x4f024> │ │ │ │ @@ -80903,20 +80903,20 @@ │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r9, [sp], #-2616 @ 0xfffff5c8 │ │ │ │ - strbeq lr, [sp], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq sl, [sp], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq pc, [sp], #-1160 @ 0xfffffb78 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq lr, [sp], #-952 @ 0xfffffc48 │ │ │ │ - ldreq r9, [sp], #-2444 @ 0xfffff674 │ │ │ │ + strbeq pc, [sp], #-936 @ 0xfffffc58 @ │ │ │ │ + ldreq sl, [sp], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 5c2e8 <__cxa_atexit@plt+0x4f0b0> │ │ │ │ @@ -80949,19 +80949,19 @@ │ │ │ │ ldr r3, [pc, #16] @ 5c318 <__cxa_atexit@plt+0x4f0e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [sp], #-960 @ 0xfffffc40 │ │ │ │ + strbeq pc, [sp], #-944 @ 0xfffffc50 @ │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq lr, [sp], #-712 @ 0xfffffd38 │ │ │ │ - ldreq r9, [sp], #-2264 @ 0xfffff728 │ │ │ │ + strbeq pc, [sp], #-696 @ 0xfffffd48 @ │ │ │ │ + ldreq sl, [sp], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5c38c <__cxa_atexit@plt+0x4f154> │ │ │ │ @@ -80985,38 +80985,38 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [sp], #-548 @ 0xfffffddc │ │ │ │ + strbeq pc, [sp], #-532 @ 0xfffffdec @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq r9, [sp], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq sl, [sp], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5c3d4 <__cxa_atexit@plt+0x4f19c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [sp], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq sl, [sp], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5c404 <__cxa_atexit@plt+0x4f1cc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 5c3fc <__cxa_atexit@plt+0x4f1c4> │ │ │ │ b 5c414 <__cxa_atexit@plt+0x4f1dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r9, [sp], #-2044 @ 0xfffff804 │ │ │ │ + ldreq sl, [sp], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5c450 <__cxa_atexit@plt+0x4f218> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -81078,20 +81078,20 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq lr, [sp], #-464 @ 0xfffffe30 │ │ │ │ + strbeq pc, [sp], #-448 @ 0xfffffe40 @ │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - strbeq lr, [sp], #-232 @ 0xffffff18 │ │ │ │ - strbeq lr, [sp], #-748 @ 0xfffffd14 │ │ │ │ - ldreq r9, [sp], #-1744 @ 0xfffff930 │ │ │ │ + strbeq pc, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + strbeq pc, [sp], #-732 @ 0xfffffd24 @ │ │ │ │ + ldreq sl, [sp], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 5c5a4 <__cxa_atexit@plt+0x4f36c> │ │ │ │ @@ -81124,19 +81124,19 @@ │ │ │ │ ldr r3, [pc, #16] @ 5c5d4 <__cxa_atexit@plt+0x4f39c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strbeq lr, [sp], #-260 @ 0xfffffefc │ │ │ │ + strbeq pc, [sp], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq lr, [sp], #-12 │ │ │ │ - ldreq r9, [sp], #-1656 @ 0xfffff988 │ │ │ │ + strbeq lr, [sp], #-4092 @ 0xfffff004 │ │ │ │ + ldreq sl, [sp], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 5c16c <__cxa_atexit@plt+0x4ef34> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -81151,30 +81151,30 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ beq 5c648 <__cxa_atexit@plt+0x4f410> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ mov r7, r2 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [sp], #-3964 @ 0xfffff084 │ │ │ │ + strbeq lr, [sp], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq r9, [sp], #-1408 @ 0xfffffa80 │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq sl, [sp], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c718 <__cxa_atexit@plt+0x4f4e0> │ │ │ │ mov r1, r5 │ │ │ │ @@ -81218,20 +81218,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [sp], #-1368 @ 0xfffffaa8 │ │ │ │ - strbeq sp, [sp], #-4008 @ 0xfffff058 │ │ │ │ + ldreq sl, [sp], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq lr, [sp], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq sp, [sp], #-3760 @ 0xfffff150 │ │ │ │ - ldreq r9, [sp], #-1184 @ 0xfffffb60 │ │ │ │ + strbeq lr, [sp], #-3744 @ 0xfffff160 │ │ │ │ + ldreq sl, [sp], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5c7bc <__cxa_atexit@plt+0x4f584> │ │ │ │ @@ -81253,38 +81253,38 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sp, [sp], #-3572 @ 0xfffff20c │ │ │ │ + strbeq lr, [sp], #-3556 @ 0xfffff21c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldreq r9, [sp], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq sl, [sp], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5c804 <__cxa_atexit@plt+0x4f5cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [sp], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq sl, [sp], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5c834 <__cxa_atexit@plt+0x4f5fc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 5c82c <__cxa_atexit@plt+0x4f5f4> │ │ │ │ b 5c844 <__cxa_atexit@plt+0x4f60c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r9, [sp], #-972 @ 0xfffffc34 │ │ │ │ + ldreq sl, [sp], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5c880 <__cxa_atexit@plt+0x4f648> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -81344,20 +81344,20 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq sp, [sp], #-3496 @ 0xfffff258 │ │ │ │ + strbeq lr, [sp], #-3480 @ 0xfffff268 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbeq sp, [sp], #-3264 @ 0xfffff340 │ │ │ │ - strbeq sp, [sp], #-3772 @ 0xfffff144 │ │ │ │ - ldreq r9, [sp], #-680 @ 0xfffffd58 │ │ │ │ + strbeq lr, [sp], #-3248 @ 0xfffff350 │ │ │ │ + strbeq lr, [sp], #-3756 @ 0xfffff154 │ │ │ │ + ldreq sl, [sp], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 5c9c4 <__cxa_atexit@plt+0x4f78c> │ │ │ │ @@ -81388,19 +81388,19 @@ │ │ │ │ ldr r3, [pc, #16] @ 5c9f4 <__cxa_atexit@plt+0x4f7bc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strbeq sp, [sp], #-3300 @ 0xfffff31c │ │ │ │ + strbeq lr, [sp], #-3284 @ 0xfffff32c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbeq sp, [sp], #-3052 @ 0xfffff414 │ │ │ │ - ldreq r9, [sp], #-536 @ 0xfffffde8 │ │ │ │ + strbeq lr, [sp], #-3036 @ 0xfffff424 │ │ │ │ + ldreq sl, [sp], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5ca50 <__cxa_atexit@plt+0x4f818> │ │ │ │ ldr r2, [pc, #48] @ 5ca5c <__cxa_atexit@plt+0x4f824> │ │ │ │ @@ -81409,21 +81409,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 5ca60 <__cxa_atexit@plt+0x4f828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 5ca64 <__cxa_atexit@plt+0x4f82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp], #-2928 @ 0xfffff490 │ │ │ │ - strbeq sp, [sp], #-3804 @ 0xfffff124 │ │ │ │ - strbeq sp, [sp], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq lr, [sp], #-2912 @ 0xfffff4a0 │ │ │ │ + strbeq lr, [sp], #-3788 @ 0xfffff134 │ │ │ │ + strbeq lr, [sp], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5cae4 <__cxa_atexit@plt+0x4f8ac> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -81453,15 +81453,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp], #-2828 @ 0xfffff4f4 │ │ │ │ + strbeq lr, [sp], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5cb80 <__cxa_atexit@plt+0x4f948> │ │ │ │ @@ -81492,31 +81492,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp], #-2672 @ 0xfffff590 │ │ │ │ + strbeq lr, [sp], #-2656 @ 0xfffff5a0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cbd0 <__cxa_atexit@plt+0x4f998> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5cbd8 <__cxa_atexit@plt+0x4f9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ + b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp], #-2520 @ 0xfffff628 │ │ │ │ + strbeq lr, [sp], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5cc30 <__cxa_atexit@plt+0x4f9f8> │ │ │ │ @@ -81584,17 +81584,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq sp, [sp], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq lr, [sp], #-2316 @ 0xfffff6f4 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - strbeq sp, [sp], #-2284 @ 0xfffff714 │ │ │ │ + strbeq lr, [sp], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5cd68 <__cxa_atexit@plt+0x4fb30> │ │ │ │ @@ -81670,15 +81670,15 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq sp, [sp], #-1936 @ 0xfffff870 │ │ │ │ + strbeq lr, [sp], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov lr, r9 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -81703,31 +81703,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 5cf20 <__cxa_atexit@plt+0x4fce8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r1 │ │ │ │ b 5cef8 <__cxa_atexit@plt+0x4fcc0> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 5cf0c <__cxa_atexit@plt+0x4fcd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp], #-3452 @ 0xfffff284 │ │ │ │ + ldreq r9, [sp], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbeq sp, [sp], #-2628 @ 0xfffff5bc │ │ │ │ - strbeq sp, [sp], #-2492 @ 0xfffff644 │ │ │ │ - ldreq r8, [sp], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq lr, [sp], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq lr, [sp], #-2476 @ 0xfffff654 │ │ │ │ + ldreq r9, [sp], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #96] @ 5cf9c <__cxa_atexit@plt+0x4fd64> │ │ │ │ mov r3, r2 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -81751,15 +81751,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - ldreq r8, [sp], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r9, [sp], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5d044 <__cxa_atexit@plt+0x4fe0c> │ │ │ │ @@ -81806,20 +81806,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ - ldreq r8, [sp], #-3112 @ 0xfffff3d8 │ │ │ │ - strbeq sp, [sp], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r9, [sp], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq lr, [sp], #-1644 @ 0xfffff994 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ - strbeq sp, [sp], #-1420 @ 0xfffffa74 │ │ │ │ - ldreq r8, [sp], #-3044 @ 0xfffff41c │ │ │ │ + strbeq lr, [sp], #-1404 @ 0xfffffa84 │ │ │ │ + ldreq r9, [sp], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov lr, r9 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -81844,31 +81844,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 5d154 <__cxa_atexit@plt+0x4ff1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r1 │ │ │ │ b 5d12c <__cxa_atexit@plt+0x4fef4> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 5d140 <__cxa_atexit@plt+0x4ff08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq r9, [sp], #-2888 @ 0xfffff4b8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - strbeq sp, [sp], #-2064 @ 0xfffff7f0 │ │ │ │ - strbeq sp, [sp], #-1928 @ 0xfffff878 │ │ │ │ - ldreq r8, [sp], #-2760 @ 0xfffff538 │ │ │ │ + strbeq lr, [sp], #-2048 @ 0xfffff800 │ │ │ │ + strbeq lr, [sp], #-1912 @ 0xfffff888 │ │ │ │ + ldreq r9, [sp], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d1a0 <__cxa_atexit@plt+0x4ff68> │ │ │ │ ldr r2, [pc, #48] @ 5d1ac <__cxa_atexit@plt+0x4ff74> │ │ │ │ @@ -81877,21 +81877,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 5d1b0 <__cxa_atexit@plt+0x4ff78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 5d1b4 <__cxa_atexit@plt+0x4ff7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp], #-1056 @ 0xfffffbe0 │ │ │ │ - strbeq sp, [sp], #-1932 @ 0xfffff874 │ │ │ │ - strbeq sp, [sp], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq lr, [sp], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq lr, [sp], #-1916 @ 0xfffff884 │ │ │ │ + strbeq lr, [sp], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d1ec <__cxa_atexit@plt+0x4ffb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81899,15 +81899,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5d464 <__cxa_atexit@plt+0x5022c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp], #-960 @ 0xfffffc40 │ │ │ │ + strbeq lr, [sp], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d22c <__cxa_atexit@plt+0x4fff4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81915,15 +81915,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5d2ac <__cxa_atexit@plt+0x50074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp], #-896 @ 0xfffffc80 │ │ │ │ + strbeq lr, [sp], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d278 <__cxa_atexit@plt+0x50040> │ │ │ │ add r9, r7, #8 │ │ │ │ ldr r2, [pc, #40] @ 5d280 <__cxa_atexit@plt+0x50048> │ │ │ │ @@ -81931,25 +81931,25 @@ │ │ │ │ ldr r0, [pc, #36] @ 5d284 <__cxa_atexit@plt+0x5004c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ + b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq sp, [sp], #-824 @ 0xfffffcc8 │ │ │ │ + strbeq lr, [sp], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d370 <__cxa_atexit@plt+0x50138> │ │ │ │ ldr r0, [pc, #208] @ 5d390 <__cxa_atexit@plt+0x50158> │ │ │ │ @@ -82005,15 +82005,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq sp, [sp], #-676 @ 0xfffffd5c │ │ │ │ + strbeq lr, [sp], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5d428 <__cxa_atexit@plt+0x501f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -82051,15 +82051,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq sp, [sp], #-448 @ 0xfffffe40 │ │ │ │ + strbeq lr, [sp], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5d508 <__cxa_atexit@plt+0x502d0> │ │ │ │ ldr r1, [pc, #176] @ 5d528 <__cxa_atexit@plt+0x502f0> │ │ │ │ @@ -82105,15 +82105,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq sp, [sp], #-180 @ 0xffffff4c │ │ │ │ + strbeq lr, [sp], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5d5a4 <__cxa_atexit@plt+0x5036c> │ │ │ │ @@ -82144,32 +82144,32 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [sp], #-4 │ │ │ │ + strbeq sp, [sp], #-4084 @ 0xfffff00c │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d604 <__cxa_atexit@plt+0x503cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5d60c <__cxa_atexit@plt+0x503d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp], #-4004 @ 0xfffff05c │ │ │ │ + strbeq sp, [sp], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 5d698 <__cxa_atexit@plt+0x50460> │ │ │ │ @@ -82195,40 +82195,40 @@ │ │ │ │ str lr, [r5, #-8]! │ │ │ │ ldr r3, [pc, #68] @ 5d6c8 <__cxa_atexit@plt+0x50490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 5d6cc <__cxa_atexit@plt+0x50494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r3 │ │ │ │ b 5d6a8 <__cxa_atexit@plt+0x50470> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5d6b8 <__cxa_atexit@plt+0x50480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq r9, [sp], #-1512 @ 0xfffffa18 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sp, [sp], #-660 @ 0xfffffd6c │ │ │ │ - strbeq sp, [sp], #-524 @ 0xfffffdf4 │ │ │ │ - ldreq r8, [sp], #-1332 @ 0xfffffacc │ │ │ │ + strbeq lr, [sp], #-644 @ 0xfffffd7c │ │ │ │ + strbeq lr, [sp], #-508 @ 0xfffffe04 │ │ │ │ + ldreq r9, [sp], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5d6f4 <__cxa_atexit@plt+0x504bc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5d464 <__cxa_atexit@plt+0x5022c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [sp], #-1292 @ 0xfffffaf4 │ │ │ │ + ldreq r9, [sp], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ str r7, [r5, #8] │ │ │ │ bne 5d76c <__cxa_atexit@plt+0x50534> │ │ │ │ @@ -82262,19 +82262,19 @@ │ │ │ │ ldr r3, [pc, #16] @ 5d79c <__cxa_atexit@plt+0x50564> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq ip, [sp], #-3900 @ 0xfffff0c4 │ │ │ │ + strbeq sp, [sp], #-3884 @ 0xfffff0d4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq ip, [sp], #-3652 @ 0xfffff1bc │ │ │ │ - ldreq r8, [sp], #-1108 @ 0xfffffbac │ │ │ │ + strbeq sp, [sp], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq r9, [sp], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -82300,38 +82300,38 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq ip, [sp], #-3480 @ 0xfffff268 │ │ │ │ + strbeq sp, [sp], #-3464 @ 0xfffff278 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r8, [sp], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r9, [sp], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5d860 <__cxa_atexit@plt+0x50628> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [sp], #-928 @ 0xfffffc60 │ │ │ │ + ldreq r9, [sp], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5d890 <__cxa_atexit@plt+0x50658> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 5d888 <__cxa_atexit@plt+0x50650> │ │ │ │ b 5d8a0 <__cxa_atexit@plt+0x50668> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r8, [sp], #-880 @ 0xfffffc90 │ │ │ │ + ldreq r9, [sp], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5d8dc <__cxa_atexit@plt+0x506a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -82394,20 +82394,20 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq ip, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq sp, [sp], #-3376 @ 0xfffff2d0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - strbeq ip, [sp], #-3160 @ 0xfffff3a8 │ │ │ │ - strbeq ip, [sp], #-3680 @ 0xfffff1a0 │ │ │ │ - ldreq r8, [sp], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq sp, [sp], #-3144 @ 0xfffff3b8 │ │ │ │ + strbeq sp, [sp], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq r9, [sp], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ str r7, [r5, #8] │ │ │ │ bne 5da38 <__cxa_atexit@plt+0x50800> │ │ │ │ @@ -82441,19 +82441,19 @@ │ │ │ │ ldr r3, [pc, #16] @ 5da68 <__cxa_atexit@plt+0x50830> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbeq ip, [sp], #-3184 @ 0xfffff390 │ │ │ │ + strbeq sp, [sp], #-3168 @ 0xfffff3a0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq ip, [sp], #-2936 @ 0xfffff488 │ │ │ │ - ldreq r8, [sp], #-532 @ 0xfffffdec │ │ │ │ + strbeq sp, [sp], #-2920 @ 0xfffff498 │ │ │ │ + ldreq r9, [sp], #-532 @ 0xfffffdec │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 5db08 <__cxa_atexit@plt+0x508d0> │ │ │ │ @@ -82479,30 +82479,30 @@ │ │ │ │ str lr, [r5, #-8]! │ │ │ │ ldr r3, [pc, #68] @ 5db38 <__cxa_atexit@plt+0x50900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 5db3c <__cxa_atexit@plt+0x50904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r3 │ │ │ │ b 5db18 <__cxa_atexit@plt+0x508e0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5db28 <__cxa_atexit@plt+0x508f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r9, [sp], #-376 @ 0xfffffe88 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - strbeq ip, [sp], #-3620 @ 0xfffff1dc │ │ │ │ - strbeq ip, [sp], #-3484 @ 0xfffff264 │ │ │ │ - ldreq r8, [sp], #-192 @ 0xffffff40 │ │ │ │ + strbeq sp, [sp], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq sp, [sp], #-3468 @ 0xfffff274 │ │ │ │ + ldreq r9, [sp], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5dbb0 <__cxa_atexit@plt+0x50978> │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -82527,39 +82527,39 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5dbc8 <__cxa_atexit@plt+0x50990> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [sp], #-2584 @ 0xfffff5e8 │ │ │ │ - ldreq r8, [sp], #-248 @ 0xffffff08 │ │ │ │ - strbeq ip, [sp], #-2832 @ 0xfffff4f0 │ │ │ │ - ldreq r8, [sp], #-52 @ 0xffffffcc │ │ │ │ + strbeq sp, [sp], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r9, [sp], #-248 @ 0xffffff08 │ │ │ │ + strbeq sp, [sp], #-2816 @ 0xfffff500 │ │ │ │ + ldreq r9, [sp], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5dbf0 <__cxa_atexit@plt+0x509b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [sp], #-16 │ │ │ │ + ldreq r9, [sp], #-16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dc20 <__cxa_atexit@plt+0x509e8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 5dc18 <__cxa_atexit@plt+0x509e0> │ │ │ │ b 5dc30 <__cxa_atexit@plt+0x509f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r7, [sp], #-4064 @ 0xfffff020 │ │ │ │ + ldreq r8, [sp], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5dc6c <__cxa_atexit@plt+0x50a34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -82603,18 +82603,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strbeq ip, [sp], #-2292 @ 0xfffff70c │ │ │ │ - strbeq ip, [sp], #-2532 @ 0xfffff61c │ │ │ │ - strbeq ip, [sp], #-2772 @ 0xfffff52c │ │ │ │ - ldreq r7, [sp], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq sp, [sp], #-2276 @ 0xfffff71c │ │ │ │ + strbeq sp, [sp], #-2516 @ 0xfffff62c │ │ │ │ + strbeq sp, [sp], #-2756 @ 0xfffff53c │ │ │ │ + ldreq r8, [sp], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 5dd44 <__cxa_atexit@plt+0x50b0c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -82628,18 +82628,18 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #12] @ 5dd58 <__cxa_atexit@plt+0x50b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp], #-2408 @ 0xfffff698 │ │ │ │ + strbeq sp, [sp], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - strbeq ip, [sp], #-2156 @ 0xfffff794 │ │ │ │ - ldreq r7, [sp], #-3772 @ 0xfffff144 │ │ │ │ + strbeq sp, [sp], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq r8, [sp], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5ddac <__cxa_atexit@plt+0x50b74> │ │ │ │ ldr r2, [pc, #48] @ 5ddb8 <__cxa_atexit@plt+0x50b80> │ │ │ │ @@ -82648,21 +82648,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 5ddbc <__cxa_atexit@plt+0x50b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 5ddc0 <__cxa_atexit@plt+0x50b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp], #-2068 @ 0xfffff7ec │ │ │ │ - strbeq ip, [sp], #-2944 @ 0xfffff480 │ │ │ │ - strbeq ip, [sp], #-2812 @ 0xfffff504 │ │ │ │ + strbeq sp, [sp], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq sp, [sp], #-2928 @ 0xfffff490 │ │ │ │ + strbeq sp, [sp], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ddf8 <__cxa_atexit@plt+0x50bc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82670,15 +82670,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5e070 <__cxa_atexit@plt+0x50e38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp], #-1972 @ 0xfffff84c │ │ │ │ + strbeq sp, [sp], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5de38 <__cxa_atexit@plt+0x50c00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82686,15 +82686,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 5deb8 <__cxa_atexit@plt+0x50c80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp], #-1908 @ 0xfffff88c │ │ │ │ + strbeq sp, [sp], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5de84 <__cxa_atexit@plt+0x50c4c> │ │ │ │ add r9, r7, #8 │ │ │ │ ldr r2, [pc, #40] @ 5de8c <__cxa_atexit@plt+0x50c54> │ │ │ │ @@ -82702,25 +82702,25 @@ │ │ │ │ ldr r0, [pc, #36] @ 5de90 <__cxa_atexit@plt+0x50c58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40169c <__cxa_atexit@plt+0x3f4464> │ │ │ │ + b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq ip, [sp], #-1836 @ 0xfffff8d4 │ │ │ │ + strbeq sp, [sp], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5df7c <__cxa_atexit@plt+0x50d44> │ │ │ │ ldr r0, [pc, #208] @ 5df9c <__cxa_atexit@plt+0x50d64> │ │ │ │ @@ -82776,15 +82776,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq ip, [sp], #-1688 @ 0xfffff968 │ │ │ │ + strbeq sp, [sp], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e034 <__cxa_atexit@plt+0x50dfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -82822,15 +82822,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq ip, [sp], #-1460 @ 0xfffffa4c │ │ │ │ + strbeq sp, [sp], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5e114 <__cxa_atexit@plt+0x50edc> │ │ │ │ ldr r1, [pc, #176] @ 5e134 <__cxa_atexit@plt+0x50efc> │ │ │ │ @@ -82876,15 +82876,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq ip, [sp], #-1192 @ 0xfffffb58 │ │ │ │ + strbeq sp, [sp], #-1176 @ 0xfffffb68 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e1b0 <__cxa_atexit@plt+0x50f78> │ │ │ │ @@ -82915,15 +82915,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sp], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq sp, [sp], #-1000 @ 0xfffffc18 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov lr, r9 │ │ │ │ @@ -82950,41 +82950,41 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 5e29c <__cxa_atexit@plt+0x51064> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r1 │ │ │ │ b 5e274 <__cxa_atexit@plt+0x5103c> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 5e288 <__cxa_atexit@plt+0x51050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp], #-2616 @ 0xfffff5c8 │ │ │ │ + ldreq r8, [sp], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq ip, [sp], #-1736 @ 0xfffff938 │ │ │ │ - strbeq ip, [sp], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq r7, [sp], #-2572 @ 0xfffff5f4 │ │ │ │ + strbeq sp, [sp], #-1720 @ 0xfffff948 │ │ │ │ + strbeq sp, [sp], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq r8, [sp], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5e2c4 <__cxa_atexit@plt+0x5108c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 5e070 <__cxa_atexit@plt+0x50e38> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [sp], #-2532 @ 0xfffff61c │ │ │ │ + ldreq r8, [sp], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r3, #8 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -83012,18 +83012,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5e35c <__cxa_atexit@plt+0x51124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - strbeq ip, [sp], #-652 @ 0xfffffd74 │ │ │ │ - ldreq r7, [sp], #-2404 @ 0xfffff69c │ │ │ │ - strbeq ip, [sp], #-896 @ 0xfffffc80 │ │ │ │ - ldreq r7, [sp], #-2380 @ 0xfffff6b4 │ │ │ │ + strbeq sp, [sp], #-636 @ 0xfffffd84 │ │ │ │ + ldreq r8, [sp], #-2404 @ 0xfffff69c │ │ │ │ + strbeq sp, [sp], #-880 @ 0xfffffc90 │ │ │ │ + ldreq r8, [sp], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov lr, r9 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -83048,31 +83048,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 5e424 <__cxa_atexit@plt+0x511ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r1 │ │ │ │ b 5e3fc <__cxa_atexit@plt+0x511c4> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 5e410 <__cxa_atexit@plt+0x511d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp], #-2224 @ 0xfffff750 │ │ │ │ + ldreq r8, [sp], #-2224 @ 0xfffff750 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - strbeq ip, [sp], #-1344 @ 0xfffffac0 │ │ │ │ - strbeq ip, [sp], #-1208 @ 0xfffffb48 │ │ │ │ - ldreq r7, [sp], #-2224 @ 0xfffff750 │ │ │ │ + strbeq sp, [sp], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq sp, [sp], #-1192 @ 0xfffffb58 │ │ │ │ + ldreq r8, [sp], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e4a0 <__cxa_atexit@plt+0x51268> │ │ │ │ ldr r2, [pc, #92] @ 5e4a8 <__cxa_atexit@plt+0x51270> │ │ │ │ @@ -83089,64 +83089,64 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r7, [sp], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq r8, [sp], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 5e4d8 <__cxa_atexit@plt+0x512a0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r7, [sp], #-2048 @ 0xfffff800 │ │ │ │ + ldreq r8, [sp], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5e504 <__cxa_atexit@plt+0x512cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 5e508 <__cxa_atexit@plt+0x512d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq ip, [sp], #-692 @ 0xfffffd4c │ │ │ │ - ldreq r7, [sp], #-1984 @ 0xfffff840 │ │ │ │ + strbeq sp, [sp], #-676 @ 0xfffffd5c │ │ │ │ + ldreq r8, [sp], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5e540 <__cxa_atexit@plt+0x51308> │ │ │ │ ldr r2, [pc, #32] @ 5e54c <__cxa_atexit@plt+0x51314> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r7, [sp], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r8, [sp], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 5e5bc <__cxa_atexit@plt+0x51384> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -83164,87 +83164,87 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #16] @ 5e5c0 <__cxa_atexit@plt+0x51388> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4016b4 <__cxa_atexit@plt+0x3f447c> │ │ │ │ + b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [sp], #-128 @ 0xffffff80 │ │ │ │ - ldreq r7, [sp], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq sp, [sp], #-112 @ 0xffffff90 │ │ │ │ + ldreq r8, [sp], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 5e5f0 <__cxa_atexit@plt+0x513b8> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #12] @ 5e604 <__cxa_atexit@plt+0x513cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016b4 <__cxa_atexit@plt+0x3f447c> │ │ │ │ - strbeq ip, [sp], #-56 @ 0xffffffc8 │ │ │ │ - ldreq r7, [sp], #-1744 @ 0xfffff930 │ │ │ │ + b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + strbeq sp, [sp], #-40 @ 0xffffffd8 │ │ │ │ + ldreq r8, [sp], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5e644 <__cxa_atexit@plt+0x5140c> │ │ │ │ ldr r3, [pc, #40] @ 5e65c <__cxa_atexit@plt+0x51424> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 5e660 <__cxa_atexit@plt+0x51428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r7, [sp], #-1700 @ 0xfffff95c │ │ │ │ - ldreq r7, [sp], #-1672 @ 0xfffff978 │ │ │ │ + ldreq r8, [sp], #-1700 @ 0xfffff95c │ │ │ │ + ldreq r8, [sp], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5e6a0 <__cxa_atexit@plt+0x51468> │ │ │ │ ldr r3, [pc, #40] @ 5e6b8 <__cxa_atexit@plt+0x51480> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 5e6bc <__cxa_atexit@plt+0x51484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - ldreq r7, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ - ldreq r7, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq r8, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq r8, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c8455c <__cxa_atexit@plt+0x1c77324> │ │ │ │ - ldreq r7, [sp], #-1596 @ 0xfffff9c4 │ │ │ │ + b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + ldreq r8, [sp], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5e71c <__cxa_atexit@plt+0x514e4> │ │ │ │ @@ -83257,15 +83257,15 @@ │ │ │ │ b 5e738 <__cxa_atexit@plt+0x51500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r7, [sp], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq r8, [sp], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #208] @ 5e810 <__cxa_atexit@plt+0x515d8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -83299,15 +83299,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #12] │ │ │ │ mov r7, r9 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [pc, #36] @ 5e818 <__cxa_atexit@plt+0x515e0> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -83316,20 +83316,20 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldreq r7, [sp], #-1276 @ 0xfffffb04 │ │ │ │ - strbeq fp, [sp], #-3536 @ 0xfffff230 │ │ │ │ - strbeq fp, [sp], #-3696 @ 0xfffff190 │ │ │ │ + ldreq r8, [sp], #-1276 @ 0xfffffb04 │ │ │ │ + strbeq ip, [sp], #-3520 @ 0xfffff240 │ │ │ │ + strbeq ip, [sp], #-3680 @ 0xfffff1a0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - strbeq fp, [sp], #-3600 @ 0xfffff1f0 │ │ │ │ - ldreq r7, [sp], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq ip, [sp], #-3584 @ 0xfffff200 │ │ │ │ + ldreq r8, [sp], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e858 <__cxa_atexit@plt+0x51620> │ │ │ │ ldr r7, [pc, #180] @ 5e900 <__cxa_atexit@plt+0x516c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -83356,15 +83356,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #12] │ │ │ │ mov r7, r9 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [pc, #32] @ 5e8f8 <__cxa_atexit@plt+0x516c0> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -83372,20 +83372,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldreq r7, [sp], #-1048 @ 0xfffffbe8 │ │ │ │ - strbeq fp, [sp], #-3308 @ 0xfffff314 │ │ │ │ - strbeq fp, [sp], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r8, [sp], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq ip, [sp], #-3292 @ 0xfffff324 │ │ │ │ + strbeq ip, [sp], #-3444 @ 0xfffff28c │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - strbeq fp, [sp], #-3372 @ 0xfffff2d4 │ │ │ │ - ldreq r7, [sp], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq ip, [sp], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq r8, [sp], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b bbaec <__cxa_atexit@plt+0xae8b4> │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ @@ -83403,25 +83403,25 @@ │ │ │ │ add lr, pc, lr │ │ │ │ stmib r3, {r0, r9, lr} │ │ │ │ str sl, [r3, #16] │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #24] @ 5e998 <__cxa_atexit@plt+0x51760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - ldreq r7, [sp], #-936 @ 0xfffffc58 │ │ │ │ - ldreq r7, [sp], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r8, [sp], #-936 @ 0xfffffc58 │ │ │ │ + ldreq r8, [sp], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83433,31 +83433,31 @@ │ │ │ │ add lr, pc, lr │ │ │ │ stmib r3, {r0, r9, lr} │ │ │ │ str sl, [r3, #16] │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #24] @ 5ea10 <__cxa_atexit@plt+0x517d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq r7, [sp], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq r7, [sp], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r8, [sp], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq r8, [sp], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c8455c <__cxa_atexit@plt+0x1c77324> │ │ │ │ - ldreq r7, [sp], #-744 @ 0xfffffd18 │ │ │ │ + b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + ldreq r8, [sp], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -83474,15 +83474,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r7, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7, #16] │ │ │ │ mov r7, r9 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #64] @ 5eadc <__cxa_atexit@plt+0x518a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ @@ -83491,20 +83491,20 @@ │ │ │ │ ldr r3, [pc, #24] @ 5ead8 <__cxa_atexit@plt+0x518a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldreq r7, [sp], #-568 @ 0xfffffdc8 │ │ │ │ - strbeq fp, [sp], #-2828 @ 0xfffff4f4 │ │ │ │ - ldreq r7, [sp], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r8, [sp], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq ip, [sp], #-2812 @ 0xfffff504 │ │ │ │ + ldreq r8, [sp], #-680 @ 0xfffffd58 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - strbeq fp, [sp], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq r7, [sp], #-532 @ 0xfffffdec │ │ │ │ + strbeq ip, [sp], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r8, [sp], #-532 @ 0xfffffdec │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b bbaec <__cxa_atexit@plt+0xae8b4> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ @@ -83520,25 +83520,25 @@ │ │ │ │ ldr r2, [r5], #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r1, r9, sl} │ │ │ │ sub r8, r6, #7 │ │ │ │ add r9, r0, #2 │ │ │ │ mov sl, r2 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #24] @ 5eb6c <__cxa_atexit@plt+0x51934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldreq r7, [sp], #-532 @ 0xfffffdec │ │ │ │ - ldreq r7, [sp], #-504 @ 0xfffffe08 │ │ │ │ - ldreq r7, [sp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r8, [sp], #-532 @ 0xfffffdec │ │ │ │ + ldreq r8, [sp], #-504 @ 0xfffffe08 │ │ │ │ + ldreq r8, [sp], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83548,37 +83548,37 @@ │ │ │ │ ldr r2, [r5], #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r1, r9, sl} │ │ │ │ sub r8, r6, #7 │ │ │ │ add r9, r0, #2 │ │ │ │ mov sl, r2 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #24] @ 5ebdc <__cxa_atexit@plt+0x519a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq r7, [sp], #-420 @ 0xfffffe5c │ │ │ │ - ldreq r7, [sp], #-392 @ 0xfffffe78 │ │ │ │ + ldreq r8, [sp], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r8, [sp], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4016bc <__cxa_atexit@plt+0x3f4484> │ │ │ │ - ldreq r7, [sp], #-376 @ 0xfffffe88 │ │ │ │ + b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + ldreq r8, [sp], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c843c4 <__cxa_atexit@plt+0x1c7718c> │ │ │ │ - ldreq r7, [sp], #-380 @ 0xfffffe84 │ │ │ │ + b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + ldreq r8, [sp], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5ec9c <__cxa_atexit@plt+0x51a64> │ │ │ │ @@ -83597,71 +83597,71 @@ │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 5ec90 <__cxa_atexit@plt+0x51a58> │ │ │ │ ldr r7, [pc, #60] @ 5ecb0 <__cxa_atexit@plt+0x51a78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r7, [sp], #-220 @ 0xffffff24 │ │ │ │ + ldreq r8, [sp], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 5ecfc <__cxa_atexit@plt+0x51ac4> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 5ecf4 <__cxa_atexit@plt+0x51abc> │ │ │ │ ldr r3, [pc, #24] @ 5ed00 <__cxa_atexit@plt+0x51ac8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [sp], #-140 @ 0xffffff74 │ │ │ │ + ldreq r8, [sp], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5ed24 <__cxa_atexit@plt+0x51aec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [sp], #-88 @ 0xffffffa8 │ │ │ │ + ldreq r8, [sp], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 5ed58 <__cxa_atexit@plt+0x51b20> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 5ed50 <__cxa_atexit@plt+0x51b18> │ │ │ │ b 5ed68 <__cxa_atexit@plt+0x51b30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r7, [sp], #-36 @ 0xffffffdc │ │ │ │ + ldreq r8, [sp], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #208] @ 5ee40 <__cxa_atexit@plt+0x51c08> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -83695,15 +83695,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #12] │ │ │ │ mov r7, r9 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [pc, #36] @ 5ee48 <__cxa_atexit@plt+0x51c10> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -83712,20 +83712,20 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldreq r6, [sp], #-3788 @ 0xfffff134 │ │ │ │ - strbeq fp, [sp], #-1952 @ 0xfffff860 │ │ │ │ - strbeq fp, [sp], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq r7, [sp], #-3788 @ 0xfffff134 │ │ │ │ + strbeq ip, [sp], #-1936 @ 0xfffff870 │ │ │ │ + strbeq ip, [sp], #-2096 @ 0xfffff7d0 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ - strbeq fp, [sp], #-2016 @ 0xfffff820 │ │ │ │ - ldreq r6, [sp], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq ip, [sp], #-2000 @ 0xfffff830 │ │ │ │ + ldreq r7, [sp], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ee88 <__cxa_atexit@plt+0x51c50> │ │ │ │ ldr r7, [pc, #180] @ 5ef30 <__cxa_atexit@plt+0x51cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -83752,15 +83752,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #12] │ │ │ │ mov r7, r9 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [pc, #32] @ 5ef28 <__cxa_atexit@plt+0x51cf0> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -83768,26 +83768,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - ldreq r6, [sp], #-3560 @ 0xfffff218 │ │ │ │ - strbeq fp, [sp], #-1724 @ 0xfffff944 │ │ │ │ - strbeq fp, [sp], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq r7, [sp], #-3560 @ 0xfffff218 │ │ │ │ + strbeq ip, [sp], #-1708 @ 0xfffff954 │ │ │ │ + strbeq ip, [sp], #-1860 @ 0xfffff8bc │ │ │ │ @ instruction: 0xfffff564 │ │ │ │ - strbeq fp, [sp], #-1788 @ 0xfffff904 │ │ │ │ - ldreq r6, [sp], #-3624 @ 0xfffff1d8 │ │ │ │ + strbeq ip, [sp], #-1772 @ 0xfffff914 │ │ │ │ + ldreq r7, [sp], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 4016cc <__cxa_atexit@plt+0x3f4494> │ │ │ │ + b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83804,26 +83804,26 @@ │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str sl, [r3, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #14 │ │ │ │ sub sl, r6, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #28] @ 5efe0 <__cxa_atexit@plt+0x51da8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - ldreq r6, [sp], #-3548 @ 0xfffff224 │ │ │ │ - ldreq r6, [sp], #-3512 @ 0xfffff248 │ │ │ │ + ldreq r7, [sp], #-3548 @ 0xfffff224 │ │ │ │ + ldreq r7, [sp], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83840,26 +83840,26 @@ │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str sl, [r3, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #14 │ │ │ │ sub sl, r6, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #28] @ 5f070 <__cxa_atexit@plt+0x51e38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - ldreq r6, [sp], #-3404 @ 0xfffff2b4 │ │ │ │ - ldreq r6, [sp], #-3368 @ 0xfffff2d8 │ │ │ │ + ldreq r7, [sp], #-3404 @ 0xfffff2b4 │ │ │ │ + ldreq r7, [sp], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -83881,15 +83881,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #12 │ │ │ │ add r1, r1, #1 │ │ │ │ stm r2, {r0, r1, r8, r9, lr} │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #14 │ │ │ │ sub sl, r6, #23 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #72] @ 5f140 <__cxa_atexit@plt+0x51f08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @@ -83900,22 +83900,22 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov sl, lr │ │ │ │ bx r2 │ │ │ │ - ldreq r6, [sp], #-472 @ 0xfffffe28 │ │ │ │ - ldreq r6, [sp], #-3200 @ 0xfffff380 │ │ │ │ - ldreq r6, [sp], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r7, [sp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r7, [sp], #-3200 @ 0xfffff380 │ │ │ │ + ldreq r7, [sp], #-3268 @ 0xfffff33c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - ldreq r6, [sp], #-560 @ 0xfffffdd0 │ │ │ │ - ldreq r6, [sp], #-3172 @ 0xfffff39c │ │ │ │ + ldreq r7, [sp], #-560 @ 0xfffffdd0 │ │ │ │ + ldreq r7, [sp], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -83937,15 +83937,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #12 │ │ │ │ add r1, r1, #1 │ │ │ │ stm r2, {r0, r1, r8, r9, lr} │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #14 │ │ │ │ sub sl, r6, #23 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #72] @ 5f220 <__cxa_atexit@plt+0x51fe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @@ -83956,21 +83956,21 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov sl, lr │ │ │ │ bx r2 │ │ │ │ - ldreq r6, [sp], #-248 @ 0xffffff08 │ │ │ │ - ldreq r6, [sp], #-2976 @ 0xfffff460 │ │ │ │ - ldreq r6, [sp], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r7, [sp], #-248 @ 0xffffff08 │ │ │ │ + ldreq r7, [sp], #-2976 @ 0xfffff460 │ │ │ │ + ldreq r7, [sp], #-3044 @ 0xfffff41c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - ldreq r6, [sp], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq r7, [sp], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5f278 <__cxa_atexit@plt+0x52040> │ │ │ │ @@ -83986,15 +83986,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5f290 <__cxa_atexit@plt+0x52058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [sp], #-2952 @ 0xfffff478 │ │ │ │ + ldreq r7, [sp], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5f2d0 <__cxa_atexit@plt+0x52098> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -84036,16 +84036,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [sp], #-672 @ 0xfffffd60 │ │ │ │ - strbeq fp, [sp], #-1168 @ 0xfffffb70 │ │ │ │ + strbeq ip, [sp], #-656 @ 0xfffffd70 │ │ │ │ + strbeq ip, [sp], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -84067,18 +84067,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5f3dc <__cxa_atexit@plt+0x521a4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [sp], #-544 @ 0xfffffde0 │ │ │ │ - strbeq fp, [sp], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq ip, [sp], #-528 @ 0xfffffdf0 │ │ │ │ + strbeq ip, [sp], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq r6, [sp], #-2712 @ 0xfffff568 │ │ │ │ + ldreq r7, [sp], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f474 <__cxa_atexit@plt+0x5223c> │ │ │ │ ldr r2, [pc, #144] @ 5f490 <__cxa_atexit@plt+0x52258> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -84115,18 +84115,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r6, [sp], #-1204 @ 0xfffffb4c │ │ │ │ - ldreq r6, [sp], #-2572 @ 0xfffff5f4 │ │ │ │ - strbeq fp, [sp], #-1220 @ 0xfffffb3c │ │ │ │ - ldreq r6, [sp], #-2520 @ 0xfffff628 │ │ │ │ + ldreq r7, [sp], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq r7, [sp], #-2572 @ 0xfffff5f4 │ │ │ │ + strbeq ip, [sp], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq r7, [sp], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 5f4c0 <__cxa_atexit@plt+0x52288> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -84148,17 +84148,17 @@ │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r6, [sp], #-1056 @ 0xfffffbe0 │ │ │ │ - ldreq r6, [sp], #-2424 @ 0xfffff688 │ │ │ │ - strbeq fp, [sp], #-1072 @ 0xfffffbd0 │ │ │ │ + ldreq r7, [sp], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq r7, [sp], #-2424 @ 0xfffff688 │ │ │ │ + strbeq ip, [sp], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84176,26 +84176,26 @@ │ │ │ │ str r8, [r3, #-4] │ │ │ │ sub sl, r6, #27 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #28] @ 5f5b0 <__cxa_atexit@plt+0x52378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - ldreq r5, [sp], #-3340 @ 0xfffff2f4 │ │ │ │ - strbeq fp, [sp], #-956 @ 0xfffffc44 │ │ │ │ - ldreq r6, [sp], #-2292 @ 0xfffff70c │ │ │ │ - ldreq r6, [sp], #-2280 @ 0xfffff718 │ │ │ │ + ldreq r6, [sp], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq ip, [sp], #-940 @ 0xfffffc54 │ │ │ │ + ldreq r7, [sp], #-2292 @ 0xfffff70c │ │ │ │ + ldreq r7, [sp], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5f66c <__cxa_atexit@plt+0x52434> │ │ │ │ ldr r0, [pc, #160] @ 5f678 <__cxa_atexit@plt+0x52440> │ │ │ │ @@ -84222,33 +84222,33 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r2] │ │ │ │ beq 5f664 <__cxa_atexit@plt+0x5242c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r2, [r3] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [sp], #-4012 @ 0xfffff054 │ │ │ │ + strbeq fp, [sp], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq r6, [sp], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq r7, [sp], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 5f708 <__cxa_atexit@plt+0x524d0> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -84264,25 +84264,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 5f6fc <__cxa_atexit@plt+0x524c4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r6, [sp], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r7, [sp], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 5f760 <__cxa_atexit@plt+0x52528> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84290,26 +84290,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 5f754 <__cxa_atexit@plt+0x5251c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [sp], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq r7, [sp], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -84335,15 +84335,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r2, r9, sl} │ │ │ │ str r8, [r3, #-16] │ │ │ │ sub sl, r6, #27 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #56] @ 5f848 <__cxa_atexit@plt+0x52610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 5f844 <__cxa_atexit@plt+0x5260c> │ │ │ │ @@ -84351,40 +84351,40 @@ │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r2 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - ldreq r6, [sp], #-1632 @ 0xfffff9a0 │ │ │ │ - ldreq r6, [sp], #-1688 @ 0xfffff968 │ │ │ │ + ldreq r7, [sp], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq r7, [sp], #-1688 @ 0xfffff968 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - ldreq r5, [sp], #-2700 @ 0xfffff574 │ │ │ │ - strbeq fp, [sp], #-308 @ 0xfffffecc │ │ │ │ + ldreq r6, [sp], #-2700 @ 0xfffff574 │ │ │ │ + strbeq ip, [sp], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f88c <__cxa_atexit@plt+0x52654> │ │ │ │ ldr r2, [pc, #36] @ 5f89c <__cxa_atexit@plt+0x52664> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #28] @ 5f8a0 <__cxa_atexit@plt+0x52668> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #16] @ 5f8a4 <__cxa_atexit@plt+0x5266c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq sl, [sp], #-3516 @ 0xfffff244 │ │ │ │ - ldreq r6, [sp], #-1576 @ 0xfffff9d8 │ │ │ │ - ldreq r6, [sp], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq fp, [sp], #-3500 @ 0xfffff254 │ │ │ │ + ldreq r7, [sp], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq r7, [sp], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r2, #12]! │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -84412,15 +84412,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r1, r9, sl} │ │ │ │ str r8, [r3, #-16] │ │ │ │ sub sl, r6, #27 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #64] @ 5f984 <__cxa_atexit@plt+0x5274c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -84430,20 +84430,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - ldreq r6, [sp], #-1312 @ 0xfffffae0 │ │ │ │ - ldreq r6, [sp], #-1376 @ 0xfffffaa0 │ │ │ │ + ldreq r7, [sp], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq r7, [sp], #-1376 @ 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - ldreq r5, [sp], #-2392 @ 0xfffff6a8 │ │ │ │ - strbeq fp, [sp], #-0 │ │ │ │ - ldreq r6, [sp], #-1252 @ 0xfffffb1c │ │ │ │ + ldreq r6, [sp], #-2392 @ 0xfffff6a8 │ │ │ │ + strbeq fp, [sp], #-4080 @ 0xfffff010 │ │ │ │ + ldreq r7, [sp], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fa28 <__cxa_atexit@plt+0x527f0> │ │ │ │ ldr r2, [pc, #144] @ 5fa44 <__cxa_atexit@plt+0x5280c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -84480,18 +84480,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r5, [sp], #-3840 @ 0xfffff100 │ │ │ │ - ldreq r6, [sp], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq sl, [sp], #-3856 @ 0xfffff0f0 │ │ │ │ - ldreq r6, [sp], #-1060 @ 0xfffffbdc │ │ │ │ + ldreq r6, [sp], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r7, [sp], #-1112 @ 0xfffffba8 │ │ │ │ + strbeq fp, [sp], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r7, [sp], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 5fa74 <__cxa_atexit@plt+0x5283c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -84513,17 +84513,17 @@ │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r5, [sp], #-3692 @ 0xfffff194 │ │ │ │ - ldreq r6, [sp], #-964 @ 0xfffffc3c │ │ │ │ - strbeq sl, [sp], #-3708 @ 0xfffff184 │ │ │ │ + ldreq r6, [sp], #-3692 @ 0xfffff194 │ │ │ │ + ldreq r7, [sp], #-964 @ 0xfffffc3c │ │ │ │ + strbeq fp, [sp], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -84540,26 +84540,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ str r9, [r8, #-4] │ │ │ │ sub sl, r6, #27 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r8, #8] │ │ │ │ str r2, [r8, #-20] @ 0xffffffec │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #28] @ 5fb60 <__cxa_atexit@plt+0x52928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq sl, [sp], #-3584 @ 0xfffff200 │ │ │ │ - ldreq r6, [sp], #-904 @ 0xfffffc78 │ │ │ │ - ldreq r6, [sp], #-824 @ 0xfffffcc8 │ │ │ │ + strbeq fp, [sp], #-3568 @ 0xfffff210 │ │ │ │ + ldreq r7, [sp], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r7, [sp], #-824 @ 0xfffffcc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5fc1c <__cxa_atexit@plt+0x529e4> │ │ │ │ ldr r0, [pc, #160] @ 5fc28 <__cxa_atexit@plt+0x529f0> │ │ │ │ @@ -84586,33 +84586,33 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r2] │ │ │ │ beq 5fc14 <__cxa_atexit@plt+0x529dc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r2, [r3] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [sp], #-2556 @ 0xfffff604 │ │ │ │ + strbeq fp, [sp], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq r6, [sp], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r7, [sp], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 5fcb8 <__cxa_atexit@plt+0x52a80> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -84628,25 +84628,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 5fcac <__cxa_atexit@plt+0x52a74> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r6, [sp], #-476 @ 0xfffffe24 │ │ │ │ + ldreq r7, [sp], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 5fd10 <__cxa_atexit@plt+0x52ad8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84654,26 +84654,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 5fd04 <__cxa_atexit@plt+0x52acc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [sp], #-392 @ 0xfffffe78 │ │ │ │ + ldreq r7, [sp], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r1, r9 │ │ │ │ @@ -84698,15 +84698,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 5fe00 <__cxa_atexit@plt+0x52bc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #-16] │ │ │ │ stmdb r3, {r0, sl, lr} │ │ │ │ sub sl, r6, #27 │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #60] @ 5fdf8 <__cxa_atexit@plt+0x52bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -84715,39 +84715,39 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - ldreq r6, [sp], #-244 @ 0xffffff0c │ │ │ │ - ldreq r6, [sp], #-288 @ 0xfffffee0 │ │ │ │ + ldreq r7, [sp], #-244 @ 0xffffff0c │ │ │ │ + ldreq r7, [sp], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - strbeq sl, [sp], #-2948 @ 0xfffff47c │ │ │ │ + strbeq fp, [sp], #-2932 @ 0xfffff48c │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fe38 <__cxa_atexit@plt+0x52c00> │ │ │ │ ldr r2, [pc, #36] @ 5fe48 <__cxa_atexit@plt+0x52c10> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #28] @ 5fe4c <__cxa_atexit@plt+0x52c14> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #16] @ 5fe50 <__cxa_atexit@plt+0x52c18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq sl, [sp], #-2064 @ 0xfffff7f0 │ │ │ │ - ldreq r6, [sp], #-176 @ 0xffffff50 │ │ │ │ - ldreq r6, [sp], #-136 @ 0xffffff78 │ │ │ │ + strbeq fp, [sp], #-2048 @ 0xfffff800 │ │ │ │ + ldreq r7, [sp], #-176 @ 0xffffff50 │ │ │ │ + ldreq r7, [sp], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r1, #12]! │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r1, #4] │ │ │ │ @@ -84775,15 +84775,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 5ff40 <__cxa_atexit@plt+0x52d08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r2, #-16] │ │ │ │ stmdb r2, {r0, sl, lr} │ │ │ │ sub sl, r6, #27 │ │ │ │ mov r8, r2 │ │ │ │ str r1, [r2, #-20] @ 0xffffffec │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r3, [pc, #72] @ 5ff38 <__cxa_atexit@plt+0x52d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r9, r7 │ │ │ │ mov r5, r1 │ │ │ │ @@ -84795,89 +84795,89 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - ldreq r5, [sp], #-4024 @ 0xfffff048 │ │ │ │ - ldreq r5, [sp], #-4076 @ 0xfffff014 │ │ │ │ + ldreq r6, [sp], #-4024 @ 0xfffff048 │ │ │ │ + ldreq r6, [sp], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - strbeq sl, [sp], #-2640 @ 0xfffff5b0 │ │ │ │ - ldreq r5, [sp], #-4004 @ 0xfffff05c │ │ │ │ + strbeq fp, [sp], #-2624 @ 0xfffff5c0 │ │ │ │ + ldreq r6, [sp], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ff7c <__cxa_atexit@plt+0x52d44> │ │ │ │ ldr r2, [pc, #40] @ 5ff90 <__cxa_atexit@plt+0x52d58> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r8, [pc, #32] @ 5ff94 <__cxa_atexit@plt+0x52d5c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldm r5!, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 5ff98 <__cxa_atexit@plt+0x52d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq sl, [sp], #-1740 @ 0xfffff934 │ │ │ │ - ldreq r5, [sp], #-3944 @ 0xfffff098 │ │ │ │ - ldreq r5, [sp], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq fp, [sp], #-1724 @ 0xfffff944 │ │ │ │ + ldreq r6, [sp], #-3944 @ 0xfffff098 │ │ │ │ + ldreq r6, [sp], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ffd4 <__cxa_atexit@plt+0x52d9c> │ │ │ │ ldr r2, [pc, #40] @ 5ffe8 <__cxa_atexit@plt+0x52db0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r8, [pc, #32] @ 5ffec <__cxa_atexit@plt+0x52db4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldm r5!, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 5fff0 <__cxa_atexit@plt+0x52db8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq sl, [sp], #-1652 @ 0xfffff98c │ │ │ │ - ldreq r5, [sp], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq fp, [sp], #-1636 @ 0xfffff99c │ │ │ │ + ldreq r6, [sp], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 60020 <__cxa_atexit@plt+0x52de8> │ │ │ │ ldr r2, [pc, #24] @ 60024 <__cxa_atexit@plt+0x52dec> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r5, [sp], #-3892 @ 0xfffff0cc │ │ │ │ - strbeq sl, [sp], #-2316 @ 0xfffff6f4 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r6, [sp], #-3892 @ 0xfffff0cc │ │ │ │ + strbeq fp, [sp], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 60054 <__cxa_atexit@plt+0x52e1c> │ │ │ │ ldr r2, [pc, #24] @ 60058 <__cxa_atexit@plt+0x52e20> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r5, [sp], #-3904 @ 0xfffff0c0 │ │ │ │ - strbeq sl, [sp], #-2268 @ 0xfffff724 │ │ │ │ - ldreq r4, [sp], #-4020 @ 0xfffff04c │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r6, [sp], #-3904 @ 0xfffff0c0 │ │ │ │ + strbeq fp, [sp], #-2252 @ 0xfffff734 │ │ │ │ + ldreq r5, [sp], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 600c0 <__cxa_atexit@plt+0x52e88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -84891,29 +84891,29 @@ │ │ │ │ ldr r5, [pc, #44] @ 600cc <__cxa_atexit@plt+0x52e94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 600d0 <__cxa_atexit@plt+0x52e98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sp], #-1280 @ 0xfffffb00 │ │ │ │ - strbeq sl, [sp], #-2188 @ 0xfffff774 │ │ │ │ - strbeq sl, [sp], #-1284 @ 0xfffffafc │ │ │ │ + strbeq fp, [sp], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq fp, [sp], #-2172 @ 0xfffff784 │ │ │ │ + strbeq fp, [sp], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 600ec <__cxa_atexit@plt+0x52eb4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq fp, #48640 @ 0xbe00 │ │ │ │ + mvnseq ip, #-2147483617 @ 0x8000001f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60130 <__cxa_atexit@plt+0x52ef8> │ │ │ │ ldr r3, [pc, #44] @ 60138 <__cxa_atexit@plt+0x52f00> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -84959,15 +84959,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r3, [pc, #100] @ 6021c <__cxa_atexit@plt+0x52fe4> │ │ │ │ mov r9, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #209 @ 0xd1 │ │ │ │ add r8, r3, #256 @ 0x100 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r8, [pc, #60] @ 6020c <__cxa_atexit@plt+0x52fd4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ b 601f0 <__cxa_atexit@plt+0x52fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ @@ -84977,19 +84977,19 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, sl │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq fp, #215040 @ 0x34800 │ │ │ │ + mvnseq ip, #146 @ 0x92 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvnseq fp, #186368 @ 0x2d800 │ │ │ │ + mvnseq ip, #118 @ 0x76 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq sl, [sp], #-1640 @ 0xfffff998 │ │ │ │ + strbeq fp, [sp], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 60290 <__cxa_atexit@plt+0x53058> │ │ │ │ @@ -85004,26 +85004,26 @@ │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r3, [pc, #56] @ 602a0 <__cxa_atexit@plt+0x53068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, r3, #209 @ 0xd1 │ │ │ │ add r8, r3, #256 @ 0x100 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r8, [pc, #32] @ 602a4 <__cxa_atexit@plt+0x5306c> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, sl │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq sl, [sp], #-1468 @ 0xfffffa44 │ │ │ │ - mvnseq fp, #26624 @ 0x6800 │ │ │ │ + strbeq fp, [sp], #-1452 @ 0xfffffa54 │ │ │ │ + mvnseq fp, #872 @ 0x368 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60338 <__cxa_atexit@plt+0x53100> │ │ │ │ ldr r6, [pc, #140] @ 60354 <__cxa_atexit@plt+0x5311c> │ │ │ │ @@ -85114,15 +85114,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - mvnseq fp, #2523136 @ 0x268000 │ │ │ │ + mvnseq fp, #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60498 <__cxa_atexit@plt+0x53260> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -85148,16 +85148,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbeq sl, [sp], #-304 @ 0xfffffed0 │ │ │ │ - ldreq r5, [sp], #-2928 @ 0xfffff490 │ │ │ │ + strbeq fp, [sp], #-288 @ 0xfffffee0 │ │ │ │ + ldreq r6, [sp], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6052c <__cxa_atexit@plt+0x532f4> │ │ │ │ ldr r1, [pc, #88] @ 60538 <__cxa_atexit@plt+0x53300> │ │ │ │ @@ -85173,73 +85173,73 @@ │ │ │ │ beq 60520 <__cxa_atexit@plt+0x532e8> │ │ │ │ ldr r3, [pc, #52] @ 60540 <__cxa_atexit@plt+0x53308> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq sl, [sp], #-160 @ 0xffffff60 │ │ │ │ + strbeq fp, [sp], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r5, [sp], #-2792 @ 0xfffff518 │ │ │ │ + ldreq r6, [sp], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 6056c <__cxa_atexit@plt+0x53334> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [sp], #-2748 @ 0xfffff544 │ │ │ │ + ldreq r6, [sp], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 60598 <__cxa_atexit@plt+0x53360> │ │ │ │ ldr r9, [pc, #20] @ 6059c <__cxa_atexit@plt+0x53364> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r5, [sp], #-2660 @ 0xfffff59c │ │ │ │ - ldreq r5, [sp], #-2684 @ 0xfffff584 │ │ │ │ + ldreq r6, [sp], #-2660 @ 0xfffff59c │ │ │ │ + ldreq r6, [sp], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 605d4 <__cxa_atexit@plt+0x5339c> │ │ │ │ ldr r7, [pc, #56] @ 60600 <__cxa_atexit@plt+0x533c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r1, [pc, #28] @ 605f8 <__cxa_atexit@plt+0x533c0> │ │ │ │ ldr r0, [pc, #28] @ 605fc <__cxa_atexit@plt+0x533c4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r0, [r2, #4] │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ + b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - strbeq sl, [sp], #-152 @ 0xffffff68 │ │ │ │ + strbeq fp, [sp], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [sp], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r6, [sp], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 60648 <__cxa_atexit@plt+0x53410> │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ @@ -85249,16 +85249,16 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [sp], #-2476 @ 0xfffff654 │ │ │ │ - ldreq r5, [sp], #-2488 @ 0xfffff648 │ │ │ │ + ldreq r6, [sp], #-2476 @ 0xfffff654 │ │ │ │ + ldreq r6, [sp], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -85292,21 +85292,21 @@ │ │ │ │ ldr r3, [pc, #36] @ 60708 <__cxa_atexit@plt+0x534d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r3, [pc, #24] @ 6070c <__cxa_atexit@plt+0x534d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r4, [sp], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq r5, [sp], #-2096 @ 0xfffff7d0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r9, [sp], #-3772 @ 0xfffff144 │ │ │ │ - ldreq r4, [sp], #-1992 @ 0xfffff838 │ │ │ │ + strbeq sl, [sp], #-3756 @ 0xfffff154 │ │ │ │ + ldreq r5, [sp], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne 60744 <__cxa_atexit@plt+0x5350c> │ │ │ │ @@ -85318,28 +85318,28 @@ │ │ │ │ ldr r3, [pc, #24] @ 60764 <__cxa_atexit@plt+0x5352c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r3, [pc, #12] @ 60768 <__cxa_atexit@plt+0x53530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [sp], #-3668 @ 0xfffff1ac │ │ │ │ - ldreq r4, [sp], #-1952 @ 0xfffff860 │ │ │ │ - ldreq r4, [sp], #-1896 @ 0xfffff898 │ │ │ │ + strbeq sl, [sp], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq r5, [sp], #-1952 @ 0xfffff860 │ │ │ │ + ldreq r5, [sp], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 60790 <__cxa_atexit@plt+0x53558> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [sp], #-1876 @ 0xfffff8ac │ │ │ │ - ldreq r5, [sp], #-2164 @ 0xfffff78c │ │ │ │ + ldreq r5, [sp], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq r6, [sp], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #7 │ │ │ │ @@ -85372,89 +85372,89 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r5, [pc, #124] @ 608a8 <__cxa_atexit@plt+0x53670> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r6, [pc, #84] @ 60898 <__cxa_atexit@plt+0x53660> │ │ │ │ ldr r3, [r5, #16]! │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ ldr r6, [pc, #72] @ 6089c <__cxa_atexit@plt+0x53664> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ + b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 60894 <__cxa_atexit@plt+0x5365c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - ldreq r5, [sp], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq r6, [sp], #-528 @ 0xfffffdf0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r9, [sp], #-3624 @ 0xfffff1d8 │ │ │ │ + strbeq sl, [sp], #-3608 @ 0xfffff1e8 │ │ │ │ @ instruction: 0xffff7280 │ │ │ │ - ldreq r4, [sp], #-2748 @ 0xfffff544 │ │ │ │ - strbeq r9, [sp], #-3468 @ 0xfffff274 │ │ │ │ - ldreq r5, [sp], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq r5, [sp], #-2748 @ 0xfffff544 │ │ │ │ + strbeq sl, [sp], #-3452 @ 0xfffff284 │ │ │ │ + ldreq r6, [sp], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 608cc <__cxa_atexit@plt+0x53694> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r5, [sp], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq r6, [sp], #-1836 @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 608fc <__cxa_atexit@plt+0x536c4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 60900 <__cxa_atexit@plt+0x536c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [sp], #-60 @ 0xffffffc4 │ │ │ │ + strbeq fp, [sp], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ - ldreq r4, [sp], #-1472 @ 0xfffffa40 │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + ldreq r5, [sp], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 60938 <__cxa_atexit@plt+0x53700> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [sp], #-1452 @ 0xfffffa54 │ │ │ │ - ldreq r4, [sp], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq r5, [sp], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq r5, [sp], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 6095c <__cxa_atexit@plt+0x53724> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [sp], #-1416 @ 0xfffffa78 │ │ │ │ - ldreq r5, [sp], #-1816 @ 0xfffff8e8 │ │ │ │ + ldreq r5, [sp], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq r6, [sp], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 609f8 <__cxa_atexit@plt+0x537c0> │ │ │ │ ldr r2, [pc, #124] @ 60a00 <__cxa_atexit@plt+0x537c8> │ │ │ │ @@ -85480,27 +85480,27 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r3] │ │ │ │ ldr sl, [r2] │ │ │ │ ldr r8, [pc, #52] @ 60a14 <__cxa_atexit@plt+0x537dc> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r9, [sp], #-3144 @ 0xfffff3b8 │ │ │ │ + strbeq sl, [sp], #-3128 @ 0xfffff3c8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r9, [sp], #-3112 @ 0xfffff3d8 │ │ │ │ - strbeq r9, [sp], #-3072 @ 0xfffff400 │ │ │ │ - ldreq r5, [sp], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq sl, [sp], #-3096 @ 0xfffff3e8 │ │ │ │ + strbeq sl, [sp], #-3056 @ 0xfffff410 │ │ │ │ + ldreq r6, [sp], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 60a70 <__cxa_atexit@plt+0x53838> │ │ │ │ ldr r2, [pc, #68] @ 60a74 <__cxa_atexit@plt+0x5383c> │ │ │ │ and r1, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85513,48 +85513,48 @@ │ │ │ │ ldr r3, [pc, #32] @ 60a78 <__cxa_atexit@plt+0x53840> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 60a7c <__cxa_atexit@plt+0x53844> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r9, [sp], #-2952 @ 0xfffff478 │ │ │ │ - strbeq r9, [sp], #-2940 @ 0xfffff484 │ │ │ │ - ldreq r5, [sp], #-1492 @ 0xfffffa2c │ │ │ │ + strbeq sl, [sp], #-2936 @ 0xfffff488 │ │ │ │ + strbeq sl, [sp], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r6, [sp], #-1492 @ 0xfffffa2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 60ab0 <__cxa_atexit@plt+0x53878> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 60ab4 <__cxa_atexit@plt+0x5387c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r9, [sp], #-3724 @ 0xfffff174 │ │ │ │ - ldreq r5, [sp], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq sl, [sp], #-3708 @ 0xfffff184 │ │ │ │ + ldreq r6, [sp], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 60ae8 <__cxa_atexit@plt+0x538b0> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 60aec <__cxa_atexit@plt+0x538b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [sp], #-3668 @ 0xfffff1ac │ │ │ │ - ldreq r5, [sp], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq sl, [sp], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq r6, [sp], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 60b4c <__cxa_atexit@plt+0x53914> │ │ │ │ @@ -85568,27 +85568,27 @@ │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #36] @ 60b60 <__cxa_atexit@plt+0x53928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ 60b64 <__cxa_atexit@plt+0x5392c> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - strbeq r9, [sp], #-2648 @ 0xfffff5a8 │ │ │ │ - strbeq r9, [sp], #-2788 @ 0xfffff51c │ │ │ │ + strbeq sl, [sp], #-2632 @ 0xfffff5b8 │ │ │ │ + strbeq sl, [sp], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60bbc <__cxa_atexit@plt+0x53984> │ │ │ │ ldr r2, [pc, #48] @ 60bcc <__cxa_atexit@plt+0x53994> │ │ │ │ @@ -85596,24 +85596,24 @@ │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #40] @ 60bd0 <__cxa_atexit@plt+0x53998> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 60bd4 <__cxa_atexit@plt+0x5399c> │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ + b 4017ac <__cxa_atexit@plt+0x3f4574> │ │ │ │ ldr r7, [pc, #20] @ 60bd8 <__cxa_atexit@plt+0x539a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r9, [sp], #-3472 @ 0xfffff270 │ │ │ │ - strbeq r9, [sp], #-2676 @ 0xfffff58c │ │ │ │ - ldreq r5, [sp], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq r5, [sp], #-1200 @ 0xfffffb50 │ │ │ │ + strbeq sl, [sp], #-3456 @ 0xfffff280 │ │ │ │ + strbeq sl, [sp], #-2660 @ 0xfffff59c │ │ │ │ + ldreq r6, [sp], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq r6, [sp], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 60ca8 <__cxa_atexit@plt+0x53a70> │ │ │ │ @@ -85655,26 +85655,26 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 4016fc <__cxa_atexit@plt+0x3f44c4> │ │ │ │ + b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r5, [sp], #-928 @ 0xfffffc60 │ │ │ │ - strbeq r9, [sp], #-2460 @ 0xfffff664 │ │ │ │ - strbeq r9, [sp], #-2436 @ 0xfffff67c │ │ │ │ - strbeq r9, [sp], #-2872 @ 0xfffff4c8 │ │ │ │ - ldreq r5, [sp], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r6, [sp], #-928 @ 0xfffffc60 │ │ │ │ + strbeq sl, [sp], #-2444 @ 0xfffff674 │ │ │ │ + strbeq sl, [sp], #-2420 @ 0xfffff68c │ │ │ │ + strbeq sl, [sp], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq r6, [sp], #-884 @ 0xfffffc8c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - strbeq r9, [sp], #-3260 @ 0xfffff344 │ │ │ │ - ldreq r5, [sp], #-980 @ 0xfffffc2c │ │ │ │ + strbeq sl, [sp], #-3244 @ 0xfffff354 │ │ │ │ + ldreq r6, [sp], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60d14 <__cxa_atexit@plt+0x53adc> │ │ │ │ ldr r2, [pc, #48] @ 60d24 <__cxa_atexit@plt+0x53aec> │ │ │ │ @@ -85682,31 +85682,31 @@ │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #40] @ 60d28 <__cxa_atexit@plt+0x53af0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 60d2c <__cxa_atexit@plt+0x53af4> │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ + b 4017ac <__cxa_atexit@plt+0x3f4574> │ │ │ │ ldr r7, [pc, #20] @ 60d30 <__cxa_atexit@plt+0x53af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq r9, [sp], #-3128 @ 0xfffff3c8 │ │ │ │ - strbeq r9, [sp], #-2332 @ 0xfffff6e4 │ │ │ │ - ldreq r5, [sp], #-912 @ 0xfffffc70 │ │ │ │ + strbeq sl, [sp], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq sl, [sp], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq r6, [sp], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 60d50 <__cxa_atexit@plt+0x53b18> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ - ldreq r5, [sp], #-904 @ 0xfffffc78 │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + ldreq r6, [sp], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60da8 <__cxa_atexit@plt+0x53b70> │ │ │ │ @@ -85719,29 +85719,29 @@ │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ ldr r5, [pc, #56] @ 60dcc <__cxa_atexit@plt+0x53b94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #52] @ 60dd0 <__cxa_atexit@plt+0x53b98> │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ + b 4017ac <__cxa_atexit@plt+0x3f4574> │ │ │ │ ldr r3, [pc, #36] @ 60dd4 <__cxa_atexit@plt+0x53b9c> │ │ │ │ ldr r7, [pc, #36] @ 60dd8 <__cxa_atexit@plt+0x53ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldreq r5, [sp], #-860 @ 0xfffffca4 │ │ │ │ - strbeq r9, [sp], #-2980 @ 0xfffff45c │ │ │ │ - strbeq r9, [sp], #-2184 @ 0xfffff778 │ │ │ │ - ldreq r5, [sp], #-804 @ 0xfffffcdc │ │ │ │ - ldreq r5, [sp], #-756 @ 0xfffffd0c │ │ │ │ - ldreq r5, [sp], #-768 @ 0xfffffd00 │ │ │ │ + ldreq r6, [sp], #-860 @ 0xfffffca4 │ │ │ │ + strbeq sl, [sp], #-2964 @ 0xfffff46c │ │ │ │ + strbeq sl, [sp], #-2168 @ 0xfffff788 │ │ │ │ + ldreq r6, [sp], #-804 @ 0xfffffcdc │ │ │ │ + ldreq r6, [sp], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r6, [sp], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60e34 <__cxa_atexit@plt+0x53bfc> │ │ │ │ @@ -85754,28 +85754,28 @@ │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ ldr r5, [pc, #56] @ 60e58 <__cxa_atexit@plt+0x53c20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #52] @ 60e5c <__cxa_atexit@plt+0x53c24> │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ + b 4017ac <__cxa_atexit@plt+0x3f4574> │ │ │ │ ldr r3, [pc, #36] @ 60e60 <__cxa_atexit@plt+0x53c28> │ │ │ │ ldr r7, [pc, #36] @ 60e64 <__cxa_atexit@plt+0x53c2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldreq r5, [sp], #-720 @ 0xfffffd30 │ │ │ │ - strbeq r9, [sp], #-2840 @ 0xfffff4e8 │ │ │ │ - strbeq r9, [sp], #-2044 @ 0xfffff804 │ │ │ │ - ldreq r5, [sp], #-664 @ 0xfffffd68 │ │ │ │ - ldreq r5, [sp], #-616 @ 0xfffffd98 │ │ │ │ + ldreq r6, [sp], #-720 @ 0xfffffd30 │ │ │ │ + strbeq sl, [sp], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq sl, [sp], #-2028 @ 0xfffff814 │ │ │ │ + ldreq r6, [sp], #-664 @ 0xfffffd68 │ │ │ │ + ldreq r6, [sp], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60ea8 <__cxa_atexit@plt+0x53c70> │ │ │ │ add r9, r7, #8 │ │ │ │ ldr r2, [pc, #40] @ 60eb0 <__cxa_atexit@plt+0x53c78> │ │ │ │ @@ -85783,40 +85783,40 @@ │ │ │ │ ldr r0, [pc, #36] @ 60eb4 <__cxa_atexit@plt+0x53c7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [sp], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq sl, [sp], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60f00 <__cxa_atexit@plt+0x53cc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 60f08 <__cxa_atexit@plt+0x53cd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sp], #-1704 @ 0xfffff958 │ │ │ │ + strbeq sl, [sp], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ bhi 60fe4 <__cxa_atexit@plt+0x53dac> │ │ │ │ ldr r9, [pc, #216] @ 61004 <__cxa_atexit@plt+0x53dcc> │ │ │ │ @@ -85856,15 +85856,15 @@ │ │ │ │ str r7, [r6, #32] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #16] │ │ │ │ stm r0, {r6, r8, lr} │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -85872,18 +85872,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r9, [sp], #-1640 @ 0xfffff998 │ │ │ │ + strbeq sl, [sp], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r9, [sp], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq r9, [sp], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq sl, [sp], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq sl, [sp], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61098 <__cxa_atexit@plt+0x53e60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -85917,16 +85917,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - strbeq r9, [sp], #-1356 @ 0xfffffab4 │ │ │ │ - strbeq r9, [sp], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq sl, [sp], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq sl, [sp], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6116c <__cxa_atexit@plt+0x53f34> │ │ │ │ ldr r3, [pc, #152] @ 6117c <__cxa_atexit@plt+0x53f44> │ │ │ │ @@ -85949,15 +85949,15 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 61164 <__cxa_atexit@plt+0x53f2c> │ │ │ │ ldr r3, [pc, #80] @ 61184 <__cxa_atexit@plt+0x53f4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 6118c <__cxa_atexit@plt+0x53f54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -85968,17 +85968,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 61188 <__cxa_atexit@plt+0x53f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq r4, [sp], #-4008 @ 0xfffff058 │ │ │ │ - strbeq r9, [sp], #-1112 @ 0xfffffba8 │ │ │ │ - ldreq r4, [sp], #-3976 @ 0xfffff078 │ │ │ │ + ldreq r5, [sp], #-4008 @ 0xfffff058 │ │ │ │ + strbeq sl, [sp], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq r5, [sp], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 611e4 <__cxa_atexit@plt+0x53fac> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -85990,48 +85990,48 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 611f8 <__cxa_atexit@plt+0x53fc0> │ │ │ │ ldr r3, [pc, #44] @ 61204 <__cxa_atexit@plt+0x53fcc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r7, [pc, #28] @ 61208 <__cxa_atexit@plt+0x53fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r9, [sp], #-964 @ 0xfffffc3c │ │ │ │ - ldreq r4, [sp], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq sl, [sp], #-948 @ 0xfffffc4c │ │ │ │ + ldreq r5, [sp], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6122c <__cxa_atexit@plt+0x53ff4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r5, [sp], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 61260 <__cxa_atexit@plt+0x54028> │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 61258 <__cxa_atexit@plt+0x54020> │ │ │ │ b 61270 <__cxa_atexit@plt+0x54038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r4, [sp], #-3764 @ 0xfffff14c │ │ │ │ + ldreq r5, [sp], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61298 <__cxa_atexit@plt+0x54060> │ │ │ │ ldr r3, [pc, #172] @ 61330 <__cxa_atexit@plt+0x540f8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -86059,15 +86059,15 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 6131c <__cxa_atexit@plt+0x540e4> │ │ │ │ ldr r3, [pc, #64] @ 6132c <__cxa_atexit@plt+0x540f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 61338 <__cxa_atexit@plt+0x54100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -86075,17 +86075,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r4, [sp], #-3692 @ 0xfffff194 │ │ │ │ - strbeq r9, [sp], #-672 @ 0xfffffd60 │ │ │ │ - ldreq r4, [sp], #-3548 @ 0xfffff224 │ │ │ │ + ldreq r5, [sp], #-3692 @ 0xfffff194 │ │ │ │ + strbeq sl, [sp], #-656 @ 0xfffffd70 │ │ │ │ + ldreq r5, [sp], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 613ac <__cxa_atexit@plt+0x54174> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -86129,15 +86129,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 6143c <__cxa_atexit@plt+0x54204> │ │ │ │ ldr r6, [pc, #92] @ 6145c <__cxa_atexit@plt+0x54224> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 61460 <__cxa_atexit@plt+0x54228> │ │ │ │ mov r6, r8 │ │ │ │ @@ -86150,28 +86150,28 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq r9, [sp], #-384 @ 0xfffffe80 │ │ │ │ + strbeq sl, [sp], #-368 @ 0xfffffe90 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r9, [sp], #-516 @ 0xfffffdfc │ │ │ │ - ldreq r4, [sp], #-3240 @ 0xfffff358 │ │ │ │ + strbeq sl, [sp], #-500 @ 0xfffffe0c │ │ │ │ + ldreq r5, [sp], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61490 <__cxa_atexit@plt+0x54258> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-3204 @ 0xfffff37c │ │ │ │ + ldreq r5, [sp], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 614c0 <__cxa_atexit@plt+0x54288> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86210,19 +86210,19 @@ │ │ │ │ bhi 61554 <__cxa_atexit@plt+0x5431c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6155c <__cxa_atexit@plt+0x54324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sp], #-84 @ 0xffffffac │ │ │ │ - ldreq r4, [sp], #-3036 @ 0xfffff424 │ │ │ │ + strbeq sl, [sp], #-68 @ 0xffffffbc │ │ │ │ + ldreq r5, [sp], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 615c8 <__cxa_atexit@plt+0x54390> │ │ │ │ @@ -86248,37 +86248,37 @@ │ │ │ │ b 615d8 <__cxa_atexit@plt+0x543a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 615e8 <__cxa_atexit@plt+0x543b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp], #-2932 @ 0xfffff48c │ │ │ │ + ldreq r5, [sp], #-2932 @ 0xfffff48c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r8, [sp], #-4076 @ 0xfffff014 │ │ │ │ - ldreq r4, [sp], #-2888 @ 0xfffff4b8 │ │ │ │ + strbeq r9, [sp], #-4060 @ 0xfffff024 │ │ │ │ + ldreq r5, [sp], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61618 <__cxa_atexit@plt+0x543e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8692c <__cxa_atexit@plt+0x1c796f4> │ │ │ │ + b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r5, [sp], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6163c <__cxa_atexit@plt+0x54404> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c818e8 <__cxa_atexit@plt+0x1c746b0> │ │ │ │ + b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-2776 @ 0xfffff528 │ │ │ │ + ldreq r5, [sp], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 61668 <__cxa_atexit@plt+0x54430> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86290,17 +86290,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 61694 <__cxa_atexit@plt+0x5445c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 61698 <__cxa_atexit@plt+0x54460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r9, [sp], #-692 @ 0xfffffd4c │ │ │ │ + strbeq sl, [sp], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 616dc <__cxa_atexit@plt+0x544a4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ @@ -86317,15 +86317,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r4, [sp], #-2604 @ 0xfffff5d4 │ │ │ │ + ldreq r5, [sp], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6175c <__cxa_atexit@plt+0x54524> │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -86358,18 +86358,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 61794 <__cxa_atexit@plt+0x5455c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [sp], #-3676 @ 0xfffff1a4 │ │ │ │ - strbeq r9, [sp], #-532 @ 0xfffffdec │ │ │ │ - strbeq r8, [sp], #-3744 @ 0xfffff160 │ │ │ │ - ldreq r4, [sp], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r9, [sp], #-3660 @ 0xfffff1b4 │ │ │ │ + strbeq sl, [sp], #-516 @ 0xfffffdfc │ │ │ │ + strbeq r9, [sp], #-3728 @ 0xfffff170 │ │ │ │ + ldreq r5, [sp], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 61814 <__cxa_atexit@plt+0x545dc> │ │ │ │ @@ -86395,18 +86395,18 @@ │ │ │ │ b 61824 <__cxa_atexit@plt+0x545ec> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 61834 <__cxa_atexit@plt+0x545fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq r5, [sp], #-2344 @ 0xfffff6d8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbeq r8, [sp], #-3488 @ 0xfffff260 │ │ │ │ + strbeq r9, [sp], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -86436,21 +86436,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 618d8 <__cxa_atexit@plt+0x546a0> │ │ │ │ ldr r8, [pc, #16] @ 618dc <__cxa_atexit@plt+0x546a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp], #-2184 @ 0xfffff778 │ │ │ │ - ldreq r3, [sp], #-2612 @ 0xfffff5cc │ │ │ │ - ldreq r3, [sp], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r5, [sp], #-2184 @ 0xfffff778 │ │ │ │ + ldreq r4, [sp], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq r4, [sp], #-2692 @ 0xfffff57c │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strbeq r8, [sp], #-3332 @ 0xfffff2fc │ │ │ │ - ldreq r4, [sp], #-2156 @ 0xfffff794 │ │ │ │ + strbeq r9, [sp], #-3316 @ 0xfffff30c │ │ │ │ + ldreq r5, [sp], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -86480,21 +86480,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 61988 <__cxa_atexit@plt+0x54750> │ │ │ │ ldr r8, [pc, #16] @ 6198c <__cxa_atexit@plt+0x54754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp], #-2008 @ 0xfffff828 │ │ │ │ - ldreq r3, [sp], #-2436 @ 0xfffff67c │ │ │ │ - ldreq r3, [sp], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r5, [sp], #-2008 @ 0xfffff828 │ │ │ │ + ldreq r4, [sp], #-2436 @ 0xfffff67c │ │ │ │ + ldreq r4, [sp], #-2516 @ 0xfffff62c │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - strbeq r8, [sp], #-3156 @ 0xfffff3ac │ │ │ │ - ldreq r4, [sp], #-2036 @ 0xfffff80c │ │ │ │ + strbeq r9, [sp], #-3140 @ 0xfffff3bc │ │ │ │ + ldreq r5, [sp], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 619dc <__cxa_atexit@plt+0x547a4> │ │ │ │ ldr r3, [pc, #40] @ 619ec <__cxa_atexit@plt+0x547b4> │ │ │ │ @@ -86506,26 +86506,26 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 619f4 <__cxa_atexit@plt+0x547bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [sp], #-3028 @ 0xfffff42c │ │ │ │ - ldreq r4, [sp], #-1992 @ 0xfffff838 │ │ │ │ - ldreq r4, [sp], #-1952 @ 0xfffff860 │ │ │ │ + strbeq r9, [sp], #-3012 @ 0xfffff43c │ │ │ │ + ldreq r5, [sp], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r5, [sp], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61a18 <__cxa_atexit@plt+0x547e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-1896 @ 0xfffff898 │ │ │ │ + ldreq r5, [sp], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 61a7c <__cxa_atexit@plt+0x54844> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -86543,16 +86543,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 61a84 <__cxa_atexit@plt+0x5484c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r8, [sp], #-2868 @ 0xfffff4cc │ │ │ │ - ldreq r4, [sp], #-1788 @ 0xfffff904 │ │ │ │ + strbeq r9, [sp], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r5, [sp], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61ac0 <__cxa_atexit@plt+0x54888> │ │ │ │ ldr r3, [pc, #36] @ 61acc <__cxa_atexit@plt+0x54894> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ @@ -86562,23 +86562,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r8, [sp], #-2800 @ 0xfffff510 │ │ │ │ - ldreq r4, [sp], #-1700 @ 0xfffff95c │ │ │ │ + strbeq r9, [sp], #-2784 @ 0xfffff520 │ │ │ │ + ldreq r5, [sp], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61af4 <__cxa_atexit@plt+0x548bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c85670 <__cxa_atexit@plt+0x1c78438> │ │ │ │ + b 4017c4 <__cxa_atexit@plt+0x3f458c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86589,16 +86589,16 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [sp], #-3164 @ 0xfffff3a4 │ │ │ │ - ldreq r4, [sp], #-1636 @ 0xfffff99c │ │ │ │ + strbeq r9, [sp], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r5, [sp], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61b7c <__cxa_atexit@plt+0x54944> │ │ │ │ ldr r3, [pc, #40] @ 61b8c <__cxa_atexit@plt+0x54954> │ │ │ │ @@ -86610,32 +86610,32 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 61b94 <__cxa_atexit@plt+0x5495c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r8, [sp], #-2612 @ 0xfffff5cc │ │ │ │ - ldreq r4, [sp], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq r9, [sp], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq r5, [sp], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61bc8 <__cxa_atexit@plt+0x54990> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 61bd0 <__cxa_atexit@plt+0x54998> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40170c <__cxa_atexit@plt+0x3f44d4> │ │ │ │ + b 4017cc <__cxa_atexit@plt+0x3f4594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sp], #-2528 @ 0xfffff620 │ │ │ │ - ldreq r4, [sp], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq r9, [sp], #-2512 @ 0xfffff630 │ │ │ │ + ldreq r5, [sp], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61c18 <__cxa_atexit@plt+0x549e0> │ │ │ │ ldr r2, [pc, #48] @ 61c28 <__cxa_atexit@plt+0x549f0> │ │ │ │ @@ -86649,26 +86649,26 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 61c30 <__cxa_atexit@plt+0x549f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r8, [sp], #-2464 @ 0xfffff660 │ │ │ │ - ldreq r4, [sp], #-1484 @ 0xfffffa34 │ │ │ │ - ldreq r4, [sp], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq r9, [sp], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r5, [sp], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r5, [sp], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61c54 <__cxa_atexit@plt+0x54a1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-1388 @ 0xfffffa94 │ │ │ │ + ldreq r5, [sp], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 61cc0 <__cxa_atexit@plt+0x54a88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -86687,18 +86687,18 @@ │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 61cc4 <__cxa_atexit@plt+0x54a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r8, [sp], #-2276 @ 0xfffff71c │ │ │ │ + strbeq r9, [sp], #-2260 @ 0xfffff72c │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r8, [sp], #-2308 @ 0xfffff6fc │ │ │ │ - ldreq r4, [sp], #-1268 @ 0xfffffb0c │ │ │ │ + strbeq r9, [sp], #-2292 @ 0xfffff70c │ │ │ │ + ldreq r5, [sp], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61d08 <__cxa_atexit@plt+0x54ad0> │ │ │ │ ldr r3, [pc, #48] @ 61d20 <__cxa_atexit@plt+0x54ae8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -86709,47 +86709,47 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #12] @ 61d1c <__cxa_atexit@plt+0x54ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sp], #-2184 @ 0xfffff778 │ │ │ │ + strbeq r9, [sp], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [sp], #-2216 @ 0xfffff758 │ │ │ │ - ldreq r4, [sp], #-1180 @ 0xfffffb64 │ │ │ │ + strbeq r9, [sp], #-2200 @ 0xfffff768 │ │ │ │ + ldreq r5, [sp], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61d48 <__cxa_atexit@plt+0x54b10> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c89b5c <__cxa_atexit@plt+0x1c7c924> │ │ │ │ + b 4017d4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-1144 @ 0xfffffb88 │ │ │ │ + ldreq r5, [sp], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 61d78 <__cxa_atexit@plt+0x54b40> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 61d7c <__cxa_atexit@plt+0x54b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r8, [sp], #-2104 @ 0xfffff7c8 │ │ │ │ - ldreq r4, [sp], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq r9, [sp], #-2088 @ 0xfffff7d8 │ │ │ │ + ldreq r5, [sp], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61da0 <__cxa_atexit@plt+0x54b68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c89b5c <__cxa_atexit@plt+0x1c7c924> │ │ │ │ + b 4017d4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86763,15 +86763,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r4, [sp], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r5, [sp], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61e38 <__cxa_atexit@plt+0x54c00> │ │ │ │ ldr r2, [pc, #48] @ 61e48 <__cxa_atexit@plt+0x54c10> │ │ │ │ @@ -86785,16 +86785,16 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 61e50 <__cxa_atexit@plt+0x54c18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbeq r8, [sp], #-1920 @ 0xfffff880 │ │ │ │ - ldreq r4, [sp], #-940 @ 0xfffffc54 │ │ │ │ + strbeq r9, [sp], #-1904 @ 0xfffff890 │ │ │ │ + ldreq r5, [sp], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61e8c <__cxa_atexit@plt+0x54c54> │ │ │ │ ldr r3, [pc, #40] @ 61e9c <__cxa_atexit@plt+0x54c64> │ │ │ │ @@ -86806,26 +86806,26 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 61ea4 <__cxa_atexit@plt+0x54c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [sp], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq r4, [sp], #-888 @ 0xfffffc88 │ │ │ │ - ldreq r4, [sp], #-848 @ 0xfffffcb0 │ │ │ │ + strbeq r9, [sp], #-1812 @ 0xfffff8ec │ │ │ │ + ldreq r5, [sp], #-888 @ 0xfffffc88 │ │ │ │ + ldreq r5, [sp], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61ec8 <__cxa_atexit@plt+0x54c90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [sp], #-796 @ 0xfffffce4 │ │ │ │ + ldreq r5, [sp], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 61f58 <__cxa_atexit@plt+0x54d20> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -86853,18 +86853,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r4, [sp], #-676 @ 0xfffffd5c │ │ │ │ + ldreq r5, [sp], #-676 @ 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - strbeq r8, [sp], #-1676 @ 0xfffff974 │ │ │ │ - ldreq r4, [sp], #-640 @ 0xfffffd80 │ │ │ │ + strbeq r9, [sp], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r5, [sp], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61fb0 <__cxa_atexit@plt+0x54d78> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -86885,18 +86885,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 61fdc <__cxa_atexit@plt+0x54da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp], #-544 @ 0xfffffde0 │ │ │ │ + ldreq r5, [sp], #-544 @ 0xfffffde0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - strbeq r8, [sp], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq r4, [sp], #-540 @ 0xfffffde4 │ │ │ │ + strbeq r9, [sp], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq r5, [sp], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62024 <__cxa_atexit@plt+0x54dec> │ │ │ │ ldr r3, [pc, #40] @ 62034 <__cxa_atexit@plt+0x54dfc> │ │ │ │ @@ -86908,98 +86908,98 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 6203c <__cxa_atexit@plt+0x54e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r8, [sp], #-1420 @ 0xfffffa74 │ │ │ │ - ldreq r4, [sp], #-480 @ 0xfffffe20 │ │ │ │ + strbeq r9, [sp], #-1404 @ 0xfffffa84 │ │ │ │ + ldreq r5, [sp], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62070 <__cxa_atexit@plt+0x54e38> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 62078 <__cxa_atexit@plt+0x54e40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sp], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r9, [sp], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 620ac <__cxa_atexit@plt+0x54e74> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 620b4 <__cxa_atexit@plt+0x54e7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sp], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq r9, [sp], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 620e8 <__cxa_atexit@plt+0x54eb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 620f0 <__cxa_atexit@plt+0x54eb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sp], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r9, [sp], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62124 <__cxa_atexit@plt+0x54eec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6212c <__cxa_atexit@plt+0x54ef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sp], #-1156 @ 0xfffffb7c │ │ │ │ - ldreq r4, [sp], #-240 @ 0xffffff10 │ │ │ │ + strbeq r9, [sp], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r5, [sp], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c8b8c4 <__cxa_atexit@plt+0x1c7e68c> │ │ │ │ - ldreq r4, [sp], #-228 @ 0xffffff1c │ │ │ │ + b 4017dc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + ldreq r5, [sp], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 62174 <__cxa_atexit@plt+0x54f3c> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 62188 <__cxa_atexit@plt+0x54f50> │ │ │ │ ldr r7, [pc, #8] @ 62184 <__cxa_atexit@plt+0x54f4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp], #-208 @ 0xffffff30 │ │ │ │ + ldreq r5, [sp], #-208 @ 0xffffff30 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r6 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 621fc <__cxa_atexit@plt+0x54fc4> │ │ │ │ ldr r6, [pc, #340] @ 622fc <__cxa_atexit@plt+0x550c4> │ │ │ │ @@ -87083,26 +87083,26 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r5, [pc, #28] @ 62300 <__cxa_atexit@plt+0x550c8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r8, [sp], #-772 @ 0xfffffcfc │ │ │ │ - ldreq r3, [sp], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq r9, [sp], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r4, [sp], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 62368 <__cxa_atexit@plt+0x55130> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -87146,22 +87146,22 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 623f4 <__cxa_atexit@plt+0x551bc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbeq r8, [sp], #-484 @ 0xfffffe1c │ │ │ │ - ldreq r3, [sp], #-3620 @ 0xfffff1dc │ │ │ │ + strbeq r9, [sp], #-468 @ 0xfffffe2c │ │ │ │ + ldreq r4, [sp], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r6, #46 @ 0x2e │ │ │ │ @@ -87203,22 +87203,22 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 624d8 <__cxa_atexit@plt+0x552a0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ muleq r0, r0, r3 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - strbeq r8, [sp], #-252 @ 0xffffff04 │ │ │ │ - ldreq r3, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq r9, [sp], #-236 @ 0xffffff14 │ │ │ │ + ldreq r4, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 62560 <__cxa_atexit@plt+0x55328> │ │ │ │ mov r6, r7 │ │ │ │ @@ -87288,24 +87288,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 62634 <__cxa_atexit@plt+0x553fc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - strbeq r7, [sp], #-4012 @ 0xfffff054 │ │ │ │ - ldreq r3, [sp], #-3044 @ 0xfffff41c │ │ │ │ + strbeq r8, [sp], #-3996 @ 0xfffff064 │ │ │ │ + ldreq r4, [sp], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r6, #46 @ 0x2e │ │ │ │ @@ -87347,22 +87347,22 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 62718 <__cxa_atexit@plt+0x554e0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - strbeq r7, [sp], #-3772 @ 0xfffff144 │ │ │ │ - ldreq r3, [sp], #-2816 @ 0xfffff500 │ │ │ │ + strbeq r8, [sp], #-3756 @ 0xfffff154 │ │ │ │ + ldreq r4, [sp], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 627b0 <__cxa_atexit@plt+0x55578> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -87407,36 +87407,36 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6280c <__cxa_atexit@plt+0x555d4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ - strbeq r7, [sp], #-3584 @ 0xfffff200 │ │ │ │ - ldreq r3, [sp], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq r8, [sp], #-3568 @ 0xfffff210 │ │ │ │ + ldreq r4, [sp], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 62188 <__cxa_atexit@plt+0x54f50> │ │ │ │ - ldreq r3, [sp], #-2548 @ 0xfffff60c │ │ │ │ + ldreq r4, [sp], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 62188 <__cxa_atexit@plt+0x54f50> │ │ │ │ - ldreq r3, [sp], #-2520 @ 0xfffff628 │ │ │ │ + ldreq r4, [sp], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 628cc <__cxa_atexit@plt+0x55694> │ │ │ │ @@ -87462,21 +87462,21 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r3, [pc, #32] @ 628f4 <__cxa_atexit@plt+0x556bc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - strbeq r7, [sp], #-3300 @ 0xfffff31c │ │ │ │ + strbeq r8, [sp], #-3284 @ 0xfffff32c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq r3, [sp], #-2360 @ 0xfffff6c8 │ │ │ │ + ldreq r4, [sp], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 62944 <__cxa_atexit@plt+0x5570c> │ │ │ │ @@ -87486,34 +87486,34 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 62958 <__cxa_atexit@plt+0x55720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [sp], #-16 │ │ │ │ - ldreq r3, [sp], #-2260 @ 0xfffff72c │ │ │ │ + strbeq r9, [sp], #-0 │ │ │ │ + ldreq r4, [sp], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 62988 <__cxa_atexit@plt+0x55750> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 62980 <__cxa_atexit@plt+0x55748> │ │ │ │ b 62998 <__cxa_atexit@plt+0x55760> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r3, [sp], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r4, [sp], #-2212 @ 0xfffff75c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r3, #20] │ │ │ │ @@ -87562,27 +87562,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r7, [sp], #-2960 @ 0xfffff470 │ │ │ │ + strbeq r8, [sp], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [sp], #-3028 @ 0xfffff42c │ │ │ │ - ldreq r3, [sp], #-1972 @ 0xfffff84c │ │ │ │ + strbeq r8, [sp], #-3012 @ 0xfffff43c │ │ │ │ + ldreq r4, [sp], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ b 62188 <__cxa_atexit@plt+0x54f50> │ │ │ │ - ldreq r3, [sp], #-1936 @ 0xfffff870 │ │ │ │ + ldreq r4, [sp], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -87624,34 +87624,34 @@ │ │ │ │ bhi 62b6c <__cxa_atexit@plt+0x55934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 62b74 <__cxa_atexit@plt+0x5593c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sp], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq r8, [sp], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62ba8 <__cxa_atexit@plt+0x55970> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 62bb0 <__cxa_atexit@plt+0x55978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sp], #-2560 @ 0xfffff600 │ │ │ │ - ldreq r3, [sp], #-1688 @ 0xfffff968 │ │ │ │ + strbeq r8, [sp], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r4, [sp], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62bf8 <__cxa_atexit@plt+0x559c0> │ │ │ │ ldr r3, [pc, #40] @ 62c00 <__cxa_atexit@plt+0x559c8> │ │ │ │ @@ -87659,19 +87659,19 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [sp], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r4, [sp], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 62c5c <__cxa_atexit@plt+0x55a24> │ │ │ │ @@ -87687,37 +87687,37 @@ │ │ │ │ str r0, [r8, #12] │ │ │ │ ldr r3, [pc, #28] @ 62c70 <__cxa_atexit@plt+0x55a38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq r7, [sp], #-2388 @ 0xfffff6ac │ │ │ │ - ldreq r3, [sp], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq r8, [sp], #-2372 @ 0xfffff6bc │ │ │ │ + ldreq r4, [sp], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 62c94 <__cxa_atexit@plt+0x55a5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8692c <__cxa_atexit@plt+0x1c796f4> │ │ │ │ + b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [sp], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq r4, [sp], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 62cb8 <__cxa_atexit@plt+0x55a80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c818e8 <__cxa_atexit@plt+0x1c746b0> │ │ │ │ + b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [sp], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq r4, [sp], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 62d3c <__cxa_atexit@plt+0x55b04> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 62d20 <__cxa_atexit@plt+0x55ae8> │ │ │ │ @@ -87743,17 +87743,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 62d48 <__cxa_atexit@plt+0x55b10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r7, [sp], #-2228 @ 0xfffff74c │ │ │ │ - ldreq r3, [sp], #-1304 @ 0xfffffae8 │ │ │ │ - ldreq r3, [sp], #-1284 @ 0xfffffafc │ │ │ │ + strbeq r8, [sp], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r4, [sp], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq r4, [sp], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 62db0 <__cxa_atexit@plt+0x55b78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -87771,27 +87771,27 @@ │ │ │ │ b 62188 <__cxa_atexit@plt+0x54f50> │ │ │ │ ldr r7, [pc, #20] @ 62db8 <__cxa_atexit@plt+0x55b80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r7, [sp], #-2104 @ 0xfffff7c8 │ │ │ │ - ldreq r3, [sp], #-1188 @ 0xfffffb5c │ │ │ │ - ldreq r3, [sp], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq r8, [sp], #-2088 @ 0xfffff7d8 │ │ │ │ + ldreq r4, [sp], #-1188 @ 0xfffffb5c │ │ │ │ + ldreq r4, [sp], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 62de0 <__cxa_atexit@plt+0x55ba8> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [sp], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r4, [sp], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 62e08 <__cxa_atexit@plt+0x55bd0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -87840,15 +87840,15 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r8} │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 62f20 <__cxa_atexit@plt+0x55ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -87861,18 +87861,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r3, [sp], #-860 @ 0xfffffca4 │ │ │ │ - strbeq r7, [sp], #-1740 @ 0xfffff934 │ │ │ │ + ldreq r4, [sp], #-860 @ 0xfffffca4 │ │ │ │ + strbeq r8, [sp], #-1724 @ 0xfffff944 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - ldreq r3, [sp], #-808 @ 0xfffffcd8 │ │ │ │ + ldreq r4, [sp], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62f84 <__cxa_atexit@plt+0x55d4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -87886,108 +87886,108 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ ldr r7, [pc, #28] @ 62fa8 <__cxa_atexit@plt+0x55d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [sp], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r8, [sp], #-1556 @ 0xfffff9ec │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62fe0 <__cxa_atexit@plt+0x55da8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 62fe8 <__cxa_atexit@plt+0x55db0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sp], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq r8, [sp], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6301c <__cxa_atexit@plt+0x55de4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 63024 <__cxa_atexit@plt+0x55dec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sp], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq r8, [sp], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63058 <__cxa_atexit@plt+0x55e20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 63060 <__cxa_atexit@plt+0x55e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sp], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r8, [sp], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63094 <__cxa_atexit@plt+0x55e5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6309c <__cxa_atexit@plt+0x55e64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sp], #-1300 @ 0xfffffaec │ │ │ │ - ldreq r3, [sp], #-384 @ 0xfffffe80 │ │ │ │ + strbeq r8, [sp], #-1284 @ 0xfffffafc │ │ │ │ + ldreq r4, [sp], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c8b8c4 <__cxa_atexit@plt+0x1c7e68c> │ │ │ │ - ldreq r3, [sp], #-372 @ 0xfffffe8c │ │ │ │ + b 4017dc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + ldreq r4, [sp], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 630e4 <__cxa_atexit@plt+0x55eac> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 630f8 <__cxa_atexit@plt+0x55ec0> │ │ │ │ ldr r7, [pc, #8] @ 630f4 <__cxa_atexit@plt+0x55ebc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [sp], #-388 @ 0xfffffe7c │ │ │ │ + ldreq r4, [sp], #-388 @ 0xfffffe7c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r6 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6316c <__cxa_atexit@plt+0x55f34> │ │ │ │ ldr r6, [pc, #340] @ 6326c <__cxa_atexit@plt+0x56034> │ │ │ │ @@ -88071,26 +88071,26 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r5, [pc, #28] @ 63270 <__cxa_atexit@plt+0x56038> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r7, [sp], #-916 @ 0xfffffc6c │ │ │ │ - ldreq r2, [sp], #-4000 @ 0xfffff060 │ │ │ │ + strbeq r8, [sp], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r3, [sp], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 632d8 <__cxa_atexit@plt+0x560a0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -88134,22 +88134,22 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 63364 <__cxa_atexit@plt+0x5612c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbeq r7, [sp], #-628 @ 0xfffffd8c │ │ │ │ - ldreq r2, [sp], #-3764 @ 0xfffff14c │ │ │ │ + strbeq r8, [sp], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r3, [sp], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r6, #46 @ 0x2e │ │ │ │ @@ -88191,22 +88191,22 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 63448 <__cxa_atexit@plt+0x56210> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ muleq r0, r0, r3 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - strbeq r7, [sp], #-396 @ 0xfffffe74 │ │ │ │ - ldreq r2, [sp], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r8, [sp], #-380 @ 0xfffffe84 │ │ │ │ + ldreq r3, [sp], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 634d0 <__cxa_atexit@plt+0x56298> │ │ │ │ mov r6, r7 │ │ │ │ @@ -88276,24 +88276,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 635a4 <__cxa_atexit@plt+0x5636c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - strbeq r7, [sp], #-60 @ 0xffffffc4 │ │ │ │ - ldreq r2, [sp], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r8, [sp], #-44 @ 0xffffffd4 │ │ │ │ + ldreq r3, [sp], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r6, #46 @ 0x2e │ │ │ │ @@ -88335,22 +88335,22 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 63688 <__cxa_atexit@plt+0x56450> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - strbeq r6, [sp], #-3916 @ 0xfffff0b4 │ │ │ │ - ldreq r2, [sp], #-2960 @ 0xfffff470 │ │ │ │ + strbeq r7, [sp], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq r3, [sp], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 63720 <__cxa_atexit@plt+0x564e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -88395,36 +88395,36 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6377c <__cxa_atexit@plt+0x56544> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ - strbeq r6, [sp], #-3728 @ 0xfffff170 │ │ │ │ - ldreq r2, [sp], #-2720 @ 0xfffff560 │ │ │ │ + strbeq r7, [sp], #-3712 @ 0xfffff180 │ │ │ │ + ldreq r3, [sp], #-2720 @ 0xfffff560 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 630f8 <__cxa_atexit@plt+0x55ec0> │ │ │ │ - ldreq r2, [sp], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r3, [sp], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 630f8 <__cxa_atexit@plt+0x55ec0> │ │ │ │ - ldreq r2, [sp], #-2664 @ 0xfffff598 │ │ │ │ + ldreq r3, [sp], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6383c <__cxa_atexit@plt+0x56604> │ │ │ │ @@ -88450,21 +88450,21 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r3, [pc, #32] @ 63864 <__cxa_atexit@plt+0x5662c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - strbeq r6, [sp], #-3444 @ 0xfffff28c │ │ │ │ + strbeq r7, [sp], #-3428 @ 0xfffff29c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq r2, [sp], #-2504 @ 0xfffff638 │ │ │ │ + ldreq r3, [sp], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 638b4 <__cxa_atexit@plt+0x5667c> │ │ │ │ @@ -88474,34 +88474,34 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 638c8 <__cxa_atexit@plt+0x56690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [sp], #-160 @ 0xffffff60 │ │ │ │ - ldreq r2, [sp], #-2404 @ 0xfffff69c │ │ │ │ + strbeq r8, [sp], #-144 @ 0xffffff70 │ │ │ │ + ldreq r3, [sp], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 638f8 <__cxa_atexit@plt+0x566c0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 638f0 <__cxa_atexit@plt+0x566b8> │ │ │ │ b 63908 <__cxa_atexit@plt+0x566d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r2, [sp], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r3, [sp], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r3, #20] │ │ │ │ @@ -88550,27 +88550,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r6, [sp], #-3104 @ 0xfffff3e0 │ │ │ │ + strbeq r7, [sp], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r6, [sp], #-3172 @ 0xfffff39c │ │ │ │ - ldreq r2, [sp], #-2116 @ 0xfffff7bc │ │ │ │ + strbeq r7, [sp], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq r3, [sp], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ b 630f8 <__cxa_atexit@plt+0x55ec0> │ │ │ │ - ldreq r2, [sp], #-2080 @ 0xfffff7e0 │ │ │ │ + ldreq r3, [sp], #-2080 @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -88612,34 +88612,34 @@ │ │ │ │ bhi 63adc <__cxa_atexit@plt+0x568a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 63ae4 <__cxa_atexit@plt+0x568ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sp], #-2764 @ 0xfffff534 │ │ │ │ + strbeq r7, [sp], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63b18 <__cxa_atexit@plt+0x568e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 63b20 <__cxa_atexit@plt+0x568e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sp], #-2704 @ 0xfffff570 │ │ │ │ - ldreq r2, [sp], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq r7, [sp], #-2688 @ 0xfffff580 │ │ │ │ + ldreq r3, [sp], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63b68 <__cxa_atexit@plt+0x56930> │ │ │ │ ldr r3, [pc, #40] @ 63b70 <__cxa_atexit@plt+0x56938> │ │ │ │ @@ -88647,19 +88647,19 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r2, [sp], #-1792 @ 0xfffff900 │ │ │ │ + ldreq r3, [sp], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 63bcc <__cxa_atexit@plt+0x56994> │ │ │ │ @@ -88675,37 +88675,37 @@ │ │ │ │ str r0, [r8, #12] │ │ │ │ ldr r3, [pc, #28] @ 63be0 <__cxa_atexit@plt+0x569a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq r6, [sp], #-2532 @ 0xfffff61c │ │ │ │ - ldreq r2, [sp], #-1680 @ 0xfffff970 │ │ │ │ + strbeq r7, [sp], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r3, [sp], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63c04 <__cxa_atexit@plt+0x569cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8692c <__cxa_atexit@plt+0x1c796f4> │ │ │ │ + b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [sp], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r3, [sp], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63c28 <__cxa_atexit@plt+0x569f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c818e8 <__cxa_atexit@plt+0x1c746b0> │ │ │ │ + b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq r3, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 63cac <__cxa_atexit@plt+0x56a74> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 63c90 <__cxa_atexit@plt+0x56a58> │ │ │ │ @@ -88731,17 +88731,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 63cb8 <__cxa_atexit@plt+0x56a80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r6, [sp], #-2372 @ 0xfffff6bc │ │ │ │ - ldreq r2, [sp], #-1484 @ 0xfffffa34 │ │ │ │ - ldreq r2, [sp], #-1464 @ 0xfffffa48 │ │ │ │ + strbeq r7, [sp], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r3, [sp], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r3, [sp], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 63d20 <__cxa_atexit@plt+0x56ae8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -88759,27 +88759,27 @@ │ │ │ │ b 630f8 <__cxa_atexit@plt+0x55ec0> │ │ │ │ ldr r7, [pc, #20] @ 63d28 <__cxa_atexit@plt+0x56af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r6, [sp], #-2248 @ 0xfffff738 │ │ │ │ - ldreq r2, [sp], #-1368 @ 0xfffffaa8 │ │ │ │ - ldreq r2, [sp], #-1316 @ 0xfffffadc │ │ │ │ + strbeq r7, [sp], #-2232 @ 0xfffff748 │ │ │ │ + ldreq r3, [sp], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq r3, [sp], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 63d50 <__cxa_atexit@plt+0x56b18> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [sp], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq r3, [sp], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 63d78 <__cxa_atexit@plt+0x56b40> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -88801,38 +88801,38 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldreq r2, [sp], #-1188 @ 0xfffffb5c │ │ │ │ + ldreq r3, [sp], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63e08 <__cxa_atexit@plt+0x56bd0> │ │ │ │ ldr r2, [pc, #40] @ 63e20 <__cxa_atexit@plt+0x56be8> │ │ │ │ str r9, [r3, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, sl} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ ldr r7, [pc, #20] @ 63e24 <__cxa_atexit@plt+0x56bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - ldreq r2, [sp], #-1140 @ 0xfffffb8c │ │ │ │ - ldreq r2, [sp], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq r3, [sp], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r3, [sp], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88842,30 +88842,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [pc, #36] @ 63ea4 <__cxa_atexit@plt+0x56c6c> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #32] @ 63ea8 <__cxa_atexit@plt+0x56c70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - strbeq r6, [sp], #-1876 @ 0xfffff8ac │ │ │ │ - ldreq r2, [sp], #-1028 @ 0xfffffbfc │ │ │ │ - strbeq r6, [sp], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq r2, [sp], #-988 @ 0xfffffc24 │ │ │ │ + strbeq r7, [sp], #-1860 @ 0xfffff8bc │ │ │ │ + ldreq r3, [sp], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq r7, [sp], #-1812 @ 0xfffff8ec │ │ │ │ + ldreq r3, [sp], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88875,43 +88875,43 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [pc, #36] @ 63f28 <__cxa_atexit@plt+0x56cf0> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #32] @ 63f2c <__cxa_atexit@plt+0x56cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - strbeq r6, [sp], #-1744 @ 0xfffff930 │ │ │ │ - ldreq r2, [sp], #-896 @ 0xfffffc80 │ │ │ │ - strbeq r6, [sp], #-1696 @ 0xfffff960 │ │ │ │ + strbeq r7, [sp], #-1728 @ 0xfffff940 │ │ │ │ + ldreq r3, [sp], #-896 @ 0xfffffc80 │ │ │ │ + strbeq r7, [sp], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 63f5c <__cxa_atexit@plt+0x56d24> │ │ │ │ ldr r2, [pc, #24] @ 63f60 <__cxa_atexit@plt+0x56d28> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r1, [sp], #-2868 @ 0xfffff4cc │ │ │ │ - strbeq r6, [sp], #-1756 @ 0xfffff924 │ │ │ │ - ldreq r2, [sp], #-840 @ 0xfffffcb8 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r2, [sp], #-2868 @ 0xfffff4cc │ │ │ │ + strbeq r7, [sp], #-1740 @ 0xfffff934 │ │ │ │ + ldreq r3, [sp], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63fd0 <__cxa_atexit@plt+0x56d98> │ │ │ │ ldr r2, [pc, #88] @ 63fe0 <__cxa_atexit@plt+0x56da8> │ │ │ │ @@ -88925,67 +88925,67 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 63fe8 <__cxa_atexit@plt+0x56db0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r2, [sp], #-752 @ 0xfffffd10 │ │ │ │ - ldreq r2, [sp], #-708 @ 0xfffffd3c │ │ │ │ + ldreq r3, [sp], #-752 @ 0xfffffd10 │ │ │ │ + ldreq r3, [sp], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 64014 <__cxa_atexit@plt+0x56ddc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r2, [sp], #-664 @ 0xfffffd68 │ │ │ │ + ldreq r3, [sp], #-664 @ 0xfffffd68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 64040 <__cxa_atexit@plt+0x56e08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 64044 <__cxa_atexit@plt+0x56e0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r6, [sp], #-1912 @ 0xfffff888 │ │ │ │ - ldreq r2, [sp], #-596 @ 0xfffffdac │ │ │ │ + strbeq r7, [sp], #-1896 @ 0xfffff898 │ │ │ │ + ldreq r3, [sp], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6407c <__cxa_atexit@plt+0x56e44> │ │ │ │ ldr r2, [pc, #32] @ 64088 <__cxa_atexit@plt+0x56e50> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r2, [sp], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq r3, [sp], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #19] │ │ │ │ ldr r1, [pc, #28] @ 640c8 <__cxa_atexit@plt+0x56e90> │ │ │ │ tst r7, #3 │ │ │ │ @@ -88993,15 +88993,15 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ beq 640c0 <__cxa_atexit@plt+0x56e88> │ │ │ │ b 640d8 <__cxa_atexit@plt+0x56ea0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r2, [sp], #-464 @ 0xfffffe30 │ │ │ │ + ldreq r3, [sp], #-464 @ 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #17 │ │ │ │ bne 64148 <__cxa_atexit@plt+0x56f10> │ │ │ │ @@ -89032,24 +89032,24 @@ │ │ │ │ ldr r2, [pc, #48] @ 64184 <__cxa_atexit@plt+0x56f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq r1, [sp], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq r6, [sp], #-1236 @ 0xfffffb2c │ │ │ │ - strbeq r6, [sp], #-1172 @ 0xfffffb6c │ │ │ │ - ldreq r2, [sp], #-272 @ 0xfffffef0 │ │ │ │ + ldreq r2, [sp], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq r7, [sp], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq r7, [sp], #-1156 @ 0xfffffb7c │ │ │ │ + ldreq r3, [sp], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 641dc <__cxa_atexit@plt+0x56fa4> │ │ │ │ ldr r3, [pc, #92] @ 64208 <__cxa_atexit@plt+0x56fd0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -89069,22 +89069,22 @@ │ │ │ │ ldr r2, [pc, #40] @ 64210 <__cxa_atexit@plt+0x56fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r1, [sp], #-2200 @ 0xfffff768 │ │ │ │ - strbeq r6, [sp], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq r6, [sp], #-1024 @ 0xfffffc00 │ │ │ │ - ldreq r2, [sp], #-132 @ 0xffffff7c │ │ │ │ + ldreq r2, [sp], #-2200 @ 0xfffff768 │ │ │ │ + strbeq r7, [sp], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq r7, [sp], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r3, [sp], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #32 │ │ │ │ bne 64244 <__cxa_atexit@plt+0x5700c> │ │ │ │ ldr r7, [pc, #56] @ 64270 <__cxa_atexit@plt+0x57038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -89095,140 +89095,140 @@ │ │ │ │ ldr r2, [pc, #28] @ 6426c <__cxa_atexit@plt+0x57034> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r1, [sp], #-2096 @ 0xfffff7d0 │ │ │ │ - strbeq r6, [sp], #-984 @ 0xfffffc28 │ │ │ │ - strbeq r6, [sp], #-920 @ 0xfffffc68 │ │ │ │ - ldreq r2, [sp], #-76 @ 0xffffffb4 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r2, [sp], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq r7, [sp], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r7, [sp], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r3, [sp], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 64298 <__cxa_atexit@plt+0x57060> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r2, [sp], #-60 @ 0xffffffc4 │ │ │ │ - ldreq r2, [sp], #-44 @ 0xffffffd4 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r3, [sp], #-60 @ 0xffffffc4 │ │ │ │ + ldreq r3, [sp], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 642c0 <__cxa_atexit@plt+0x57088> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r2, [sp], #-20 @ 0xffffffec │ │ │ │ - ldreq r1, [sp], #-3596 @ 0xfffff1f4 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r3, [sp], #-20 @ 0xffffffec │ │ │ │ + ldreq r2, [sp], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 642f8 <__cxa_atexit@plt+0x570c0> │ │ │ │ ldr r5, [pc, #32] @ 64308 <__cxa_atexit@plt+0x570d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r7, [pc, #12] @ 6430c <__cxa_atexit@plt+0x570d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r1, [sp], #-4064 @ 0xfffff020 │ │ │ │ - ldreq r1, [sp], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r2, [sp], #-4064 @ 0xfffff020 │ │ │ │ + ldreq r2, [sp], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 64360 <__cxa_atexit@plt+0x57128> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 64344 <__cxa_atexit@plt+0x5710c> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6434c <__cxa_atexit@plt+0x57114> │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 64364 <__cxa_atexit@plt+0x5712c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r6, [sp], #-636 @ 0xfffffd84 │ │ │ │ - ldreq r1, [sp], #-3436 @ 0xfffff294 │ │ │ │ + strbeq r7, [sp], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r2, [sp], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6438c <__cxa_atexit@plt+0x57154> │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r7, [pc, #12] @ 643a0 <__cxa_atexit@plt+0x57168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sp], #-572 @ 0xfffffdc4 │ │ │ │ - ldreq r1, [sp], #-3892 @ 0xfffff0cc │ │ │ │ + strbeq r7, [sp], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r2, [sp], #-3892 @ 0xfffff0cc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 643d8 <__cxa_atexit@plt+0x571a0> │ │ │ │ ldr r5, [pc, #32] @ 643e8 <__cxa_atexit@plt+0x571b0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r7, [pc, #12] @ 643ec <__cxa_atexit@plt+0x571b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq r1, [sp], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r2, [sp], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 6441c <__cxa_atexit@plt+0x571e4> │ │ │ │ ldr r2, [pc, #24] @ 64420 <__cxa_atexit@plt+0x571e8> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r1, [sp], #-1324 @ 0xfffffad4 │ │ │ │ - strbeq r6, [sp], #-540 @ 0xfffffde4 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r2, [sp], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r7, [sp], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 64450 <__cxa_atexit@plt+0x57218> │ │ │ │ ldr r2, [pc, #24] @ 64454 <__cxa_atexit@plt+0x5721c> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r1, [sp], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq r6, [sp], #-488 @ 0xfffffe18 │ │ │ │ - ldreq r1, [sp], #-3768 @ 0xfffff148 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r2, [sp], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r7, [sp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r2, [sp], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 644b8 <__cxa_atexit@plt+0x57280> │ │ │ │ ldr r3, [pc, #76] @ 644c8 <__cxa_atexit@plt+0x57290> │ │ │ │ @@ -89240,87 +89240,87 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 644d0 <__cxa_atexit@plt+0x57298> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [sp], #-3688 @ 0xfffff198 │ │ │ │ - ldreq r1, [sp], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq r2, [sp], #-3688 @ 0xfffff198 │ │ │ │ + ldreq r2, [sp], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 644f8 <__cxa_atexit@plt+0x572c0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [sp], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq r2, [sp], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 64524 <__cxa_atexit@plt+0x572ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 64528 <__cxa_atexit@plt+0x572f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r6, [sp], #-660 @ 0xfffffd6c │ │ │ │ + strbeq r7, [sp], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 64554 <__cxa_atexit@plt+0x5731c> │ │ │ │ ldr r7, [pc, #24] @ 64560 <__cxa_atexit@plt+0x57328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - strbeq r6, [sp], #-136 @ 0xffffff78 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + strbeq r7, [sp], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 64590 <__cxa_atexit@plt+0x57358> │ │ │ │ ldr r2, [pc, #24] @ 64594 <__cxa_atexit@plt+0x5735c> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r1, [sp], #-3616 @ 0xfffff1e0 │ │ │ │ - strbeq r6, [sp], #-168 @ 0xffffff58 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r2, [sp], #-3616 @ 0xfffff1e0 │ │ │ │ + strbeq r7, [sp], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 645c4 <__cxa_atexit@plt+0x5738c> │ │ │ │ ldr r2, [pc, #24] @ 645c8 <__cxa_atexit@plt+0x57390> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r1, [sp], #-3500 @ 0xfffff254 │ │ │ │ - strbeq r6, [sp], #-116 @ 0xffffff8c │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r2, [sp], #-3500 @ 0xfffff254 │ │ │ │ + strbeq r7, [sp], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 64624 <__cxa_atexit@plt+0x573ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -89332,22 +89332,22 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 64630 <__cxa_atexit@plt+0x573f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sp], #-3988 @ 0xfffff06c │ │ │ │ - strbeq r5, [sp], #-4004 @ 0xfffff05c │ │ │ │ - ldreq r1, [sp], #-3488 @ 0xfffff260 │ │ │ │ + strbeq r6, [sp], #-3972 @ 0xfffff07c │ │ │ │ + strbeq r6, [sp], #-3988 @ 0xfffff06c │ │ │ │ + ldreq r2, [sp], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6469c <__cxa_atexit@plt+0x57464> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -89368,24 +89368,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r1, [sp], #-3432 @ 0xfffff298 │ │ │ │ - strbeq r5, [sp], #-3864 @ 0xfffff0e8 │ │ │ │ - ldreq r1, [sp], #-3404 @ 0xfffff2b4 │ │ │ │ + ldreq r2, [sp], #-3432 @ 0xfffff298 │ │ │ │ + strbeq r6, [sp], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r2, [sp], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40156c <__cxa_atexit@plt+0x3f4334> │ │ │ │ - ldreq r1, [sp], #-3368 @ 0xfffff2d8 │ │ │ │ + b 401614 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ + ldreq r2, [sp], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 64724 <__cxa_atexit@plt+0x574ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -89396,22 +89396,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 64730 <__cxa_atexit@plt+0x574f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sp], #-3728 @ 0xfffff170 │ │ │ │ - strbeq r5, [sp], #-3884 @ 0xfffff0d4 │ │ │ │ - ldreq r1, [sp], #-3288 @ 0xfffff328 │ │ │ │ + strbeq r6, [sp], #-3712 @ 0xfffff180 │ │ │ │ + strbeq r6, [sp], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq r2, [sp], #-3288 @ 0xfffff328 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 647a8 <__cxa_atexit@plt+0x57570> │ │ │ │ @@ -89426,110 +89426,110 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 647a0 <__cxa_atexit@plt+0x57568> │ │ │ │ ldr r3, [pc, #60] @ 647c4 <__cxa_atexit@plt+0x5758c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 647c8 <__cxa_atexit@plt+0x57590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r1, [sp], #-3184 @ 0xfffff390 │ │ │ │ - ldreq r1, [sp], #-3140 @ 0xfffff3bc │ │ │ │ + ldreq r2, [sp], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r2, [sp], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6480c <__cxa_atexit@plt+0x575d4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 64804 <__cxa_atexit@plt+0x575cc> │ │ │ │ ldr r3, [pc, #24] @ 64810 <__cxa_atexit@plt+0x575d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r1, [sp], #-3068 @ 0xfffff404 │ │ │ │ + ldreq r2, [sp], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 64834 <__cxa_atexit@plt+0x575fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [sp], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r2, [sp], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 64888 <__cxa_atexit@plt+0x57650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 6486c <__cxa_atexit@plt+0x57634> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64874 <__cxa_atexit@plt+0x5763c> │ │ │ │ mov r8, r7 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6488c <__cxa_atexit@plt+0x57654> │ │ │ │ ldr r0, [pc, #16] @ 64890 <__cxa_atexit@plt+0x57658> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r1, [sp], #-2952 @ 0xfffff478 │ │ │ │ - ldreq r1, [sp], #-2948 @ 0xfffff47c │ │ │ │ - ldreq r1, [sp], #-2940 @ 0xfffff484 │ │ │ │ + ldreq r2, [sp], #-2952 @ 0xfffff478 │ │ │ │ + ldreq r2, [sp], #-2948 @ 0xfffff47c │ │ │ │ + ldreq r2, [sp], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 648b8 <__cxa_atexit@plt+0x57680> │ │ │ │ mov r8, r7 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r7, [pc, #12] @ 648cc <__cxa_atexit@plt+0x57694> │ │ │ │ ldr r0, [pc, #12] @ 648d0 <__cxa_atexit@plt+0x57698> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [sp], #-2884 @ 0xfffff4bc │ │ │ │ - ldreq r1, [sp], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r2, [sp], #-2884 @ 0xfffff4bc │ │ │ │ + ldreq r2, [sp], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64904 <__cxa_atexit@plt+0x576cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6490c <__cxa_atexit@plt+0x576d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 6491c <__cxa_atexit@plt+0x576e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sp], #-3236 @ 0xfffff35c │ │ │ │ + strbeq r6, [sp], #-3220 @ 0xfffff36c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 649d0 <__cxa_atexit@plt+0x57798> │ │ │ │ ldr r7, [pc, #200] @ 649f8 <__cxa_atexit@plt+0x577c0> │ │ │ │ @@ -89581,19 +89581,19 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldreq r1, [sp], #-2664 @ 0xfffff598 │ │ │ │ - strbeq r5, [sp], #-3052 @ 0xfffff414 │ │ │ │ + ldreq r2, [sp], #-2664 @ 0xfffff598 │ │ │ │ + strbeq r6, [sp], #-3036 @ 0xfffff424 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r5, [sp], #-3132 @ 0xfffff3c4 │ │ │ │ - strbeq r5, [sp], #-3116 @ 0xfffff3d4 │ │ │ │ + strbeq r6, [sp], #-3116 @ 0xfffff3d4 │ │ │ │ + strbeq r6, [sp], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64a88 <__cxa_atexit@plt+0x57850> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -89625,18 +89625,18 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [sp], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq r6, [sp], #-2832 @ 0xfffff4f0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r5, [sp], #-2900 @ 0xfffff4ac │ │ │ │ - strbeq r5, [sp], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r6, [sp], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r6, [sp], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ b b6fc0 <__cxa_atexit@plt+0xa9d88> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -89649,15 +89649,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 64b0c <__cxa_atexit@plt+0x578d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 64b1c <__cxa_atexit@plt+0x578e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sp], #-2724 @ 0xfffff55c │ │ │ │ + strbeq r6, [sp], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64bd0 <__cxa_atexit@plt+0x57998> │ │ │ │ ldr r7, [pc, #200] @ 64bf8 <__cxa_atexit@plt+0x579c0> │ │ │ │ @@ -89709,19 +89709,19 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldreq r1, [sp], #-2168 @ 0xfffff788 │ │ │ │ - strbeq r5, [sp], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r2, [sp], #-2168 @ 0xfffff788 │ │ │ │ + strbeq r6, [sp], #-2524 @ 0xfffff624 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r5, [sp], #-2620 @ 0xfffff5c4 │ │ │ │ - strbeq r5, [sp], #-2604 @ 0xfffff5d4 │ │ │ │ + strbeq r6, [sp], #-2604 @ 0xfffff5d4 │ │ │ │ + strbeq r6, [sp], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64c88 <__cxa_atexit@plt+0x57a50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -89753,26 +89753,26 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [sp], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq r6, [sp], #-2320 @ 0xfffff6f0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r5, [sp], #-2388 @ 0xfffff6ac │ │ │ │ - strbeq r5, [sp], #-2372 @ 0xfffff6bc │ │ │ │ - ldreq r1, [sp], #-1936 @ 0xfffff870 │ │ │ │ + strbeq r6, [sp], #-2372 @ 0xfffff6bc │ │ │ │ + strbeq r6, [sp], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r2, [sp], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ - ldreq r1, [sp], #-1912 @ 0xfffff888 │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldreq r2, [sp], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64d64 <__cxa_atexit@plt+0x57b2c> │ │ │ │ @@ -89798,28 +89798,28 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ ldr r3, [pc, #56] @ 64d90 <__cxa_atexit@plt+0x57b58> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401724 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ mov r6, r3 │ │ │ │ b 64d74 <__cxa_atexit@plt+0x57b3c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbeq r5, [sp], #-2176 @ 0xfffff780 │ │ │ │ - strbeq r5, [sp], #-2372 @ 0xfffff6bc │ │ │ │ - strbeq r5, [sp], #-2168 @ 0xfffff788 │ │ │ │ - strbeq r5, [sp], #-2132 @ 0xfffff7ac │ │ │ │ - ldreq r1, [sp], #-1736 @ 0xfffff938 │ │ │ │ + strbeq r6, [sp], #-2160 @ 0xfffff790 │ │ │ │ + strbeq r6, [sp], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq r6, [sp], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r6, [sp], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r2, [sp], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64e2c <__cxa_atexit@plt+0x57bf4> │ │ │ │ @@ -89848,28 +89848,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b 64e3c <__cxa_atexit@plt+0x57c04> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq r5, [sp], #-1988 @ 0xfffff83c │ │ │ │ - strbeq r5, [sp], #-2144 @ 0xfffff7a0 │ │ │ │ - strbeq r5, [sp], #-2136 @ 0xfffff7a8 │ │ │ │ - strbeq r5, [sp], #-1956 @ 0xfffff85c │ │ │ │ - ldreq r1, [sp], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq r6, [sp], #-1972 @ 0xfffff84c │ │ │ │ + strbeq r6, [sp], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq r6, [sp], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq r6, [sp], #-1940 @ 0xfffff86c │ │ │ │ + ldreq r2, [sp], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -89901,19 +89901,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 64f08 <__cxa_atexit@plt+0x57cd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq r5, [sp], #-2008 @ 0xfffff828 │ │ │ │ - strbeq r5, [sp], #-1800 @ 0xfffff8f8 │ │ │ │ - strbeq r5, [sp], #-1956 @ 0xfffff85c │ │ │ │ - ldreq r1, [sp], #-1412 @ 0xfffffa7c │ │ │ │ - ldreq r1, [sp], #-1372 @ 0xfffffaa4 │ │ │ │ + strbeq r6, [sp], #-1992 @ 0xfffff838 │ │ │ │ + strbeq r6, [sp], #-1784 @ 0xfffff908 │ │ │ │ + strbeq r6, [sp], #-1940 @ 0xfffff86c │ │ │ │ + ldreq r2, [sp], #-1412 @ 0xfffffa7c │ │ │ │ + ldreq r2, [sp], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64fd0 <__cxa_atexit@plt+0x57d98> │ │ │ │ @@ -89967,21 +89967,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r1, [sp], #-1148 @ 0xfffffb84 │ │ │ │ - ldreq r1, [sp], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq r2, [sp], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r2, [sp], #-1180 @ 0xfffffb64 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq r5, [sp], #-1788 @ 0xfffff904 │ │ │ │ - strbeq r5, [sp], #-1580 @ 0xfffff9d4 │ │ │ │ - strbeq r5, [sp], #-1736 @ 0xfffff938 │ │ │ │ - ldreq r1, [sp], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r6, [sp], #-1772 @ 0xfffff914 │ │ │ │ + strbeq r6, [sp], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r6, [sp], #-1720 @ 0xfffff948 │ │ │ │ + ldreq r2, [sp], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r6, #4] │ │ │ │ @@ -90017,27 +90017,27 @@ │ │ │ │ ldr r7, [pc, #32] @ 650d8 <__cxa_atexit@plt+0x57ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - strbeq r5, [sp], #-1544 @ 0xfffff9f8 │ │ │ │ - strbeq r5, [sp], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq r5, [sp], #-1492 @ 0xfffffa2c │ │ │ │ - ldreq r1, [sp], #-948 @ 0xfffffc4c │ │ │ │ + strbeq r6, [sp], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq r6, [sp], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r6, [sp], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq r2, [sp], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 650fc <__cxa_atexit@plt+0x57ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sp], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq r6, [sp], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6518c <__cxa_atexit@plt+0x57f54> │ │ │ │ ldr r3, [pc, #148] @ 651b4 <__cxa_atexit@plt+0x57f7c> │ │ │ │ @@ -90076,17 +90076,17 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r1, [sp], #-752 @ 0xfffffd10 │ │ │ │ - strbeq r5, [sp], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq r5, [sp], #-2048 @ 0xfffff800 │ │ │ │ + ldreq r2, [sp], #-752 @ 0xfffffd10 │ │ │ │ + strbeq r6, [sp], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r6, [sp], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 65208 <__cxa_atexit@plt+0x57fd0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -90105,29 +90105,29 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [sp], #-1416 @ 0xfffffa78 │ │ │ │ - strbeq r5, [sp], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq r6, [sp], #-1400 @ 0xfffffa88 │ │ │ │ + strbeq r6, [sp], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 65260 <__cxa_atexit@plt+0x58028> │ │ │ │ ldr r2, [pc, #24] @ 65264 <__cxa_atexit@plt+0x5802c> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r1, [sp], #-616 @ 0xfffffd98 │ │ │ │ - strbeq r5, [sp], #-1304 @ 0xfffffae8 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r2, [sp], #-616 @ 0xfffffd98 │ │ │ │ + strbeq r6, [sp], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 652a0 <__cxa_atexit@plt+0x58068> │ │ │ │ ldr r8, [pc, #36] @ 652a8 <__cxa_atexit@plt+0x58070> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -90136,16 +90136,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #4096 @ 0x1000 │ │ │ │ - strbeq r5, [sp], #-780 @ 0xfffffcf4 │ │ │ │ + mvnseq r6, #3088 @ 0xc10 │ │ │ │ + strbeq r6, [sp], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6536c <__cxa_atexit@plt+0x58134> │ │ │ │ ldr lr, [pc, #188] @ 6538c <__cxa_atexit@plt+0x58154> │ │ │ │ @@ -90181,31 +90181,31 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ stm lr, {r0, r6, r7, sl} │ │ │ │ add lr, r6, #28 │ │ │ │ sub r7, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r5, [sp], #-708 @ 0xfffffd3c │ │ │ │ + strbeq r6, [sp], #-692 @ 0xfffffd4c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq r5, [sp], #-1460 @ 0xfffffa4c │ │ │ │ - strbeq r5, [sp], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq r6, [sp], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq r6, [sp], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6541c <__cxa_atexit@plt+0x581e4> │ │ │ │ @@ -90233,16 +90233,16 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq r5, [sp], #-1276 @ 0xfffffb04 │ │ │ │ - strbeq r5, [sp], #-820 @ 0xfffffccc │ │ │ │ + strbeq r6, [sp], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq r6, [sp], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -90254,26 +90254,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #12] │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r3, [pc, #44] @ 654a4 <__cxa_atexit@plt+0x5826c> │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #28] @ 654a8 <__cxa_atexit@plt+0x58270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - ldreq r1, [sp], #-144 @ 0xffffff70 │ │ │ │ - strbeq r5, [sp], #-436 @ 0xfffffe4c │ │ │ │ - ldreq r1, [sp], #-140 @ 0xffffff74 │ │ │ │ - ldreq r1, [sp], #-140 @ 0xffffff74 │ │ │ │ + ldreq r2, [sp], #-144 @ 0xffffff70 │ │ │ │ + strbeq r6, [sp], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r2, [sp], #-140 @ 0xffffff74 │ │ │ │ + ldreq r2, [sp], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 65550 <__cxa_atexit@plt+0x58318> │ │ │ │ ldr r7, [pc, #144] @ 65560 <__cxa_atexit@plt+0x58328> │ │ │ │ @@ -90302,27 +90302,27 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6556c <__cxa_atexit@plt+0x58334> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r0, [sp], #-4092 @ 0xfffff004 │ │ │ │ - ldreq r0, [sp], #-4044 @ 0xfffff034 │ │ │ │ + ldreq r1, [sp], #-4092 @ 0xfffff004 │ │ │ │ + ldreq r1, [sp], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 65594 <__cxa_atexit@plt+0x5835c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -90335,43 +90335,43 @@ │ │ │ │ beq 655c8 <__cxa_atexit@plt+0x58390> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #24] @ 655d4 <__cxa_atexit@plt+0x5839c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r0, [sp], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r1, [sp], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 65600 <__cxa_atexit@plt+0x583c8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r0, [sp], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq r1, [sp], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6562c <__cxa_atexit@plt+0x583f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 65630 <__cxa_atexit@plt+0x583f8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [sp], #-396 @ 0xfffffe74 │ │ │ │ - ldreq r0, [sp], #-3832 @ 0xfffff108 │ │ │ │ + strbeq r6, [sp], #-380 @ 0xfffffe84 │ │ │ │ + ldreq r1, [sp], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 656a0 <__cxa_atexit@plt+0x58468> │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r6 │ │ │ │ @@ -90389,37 +90389,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #12] │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r3, [pc, #92] @ 656f0 <__cxa_atexit@plt+0x584b8> │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r3, [pc, #56] @ 656e0 <__cxa_atexit@plt+0x584a8> │ │ │ │ ldr r2, [pc, #56] @ 656e4 <__cxa_atexit@plt+0x584ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #16] @ 656dc <__cxa_atexit@plt+0x584a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sp], #-3660 @ 0xfffff1b4 │ │ │ │ - ldreq r0, [sp], #-3596 @ 0xfffff1f4 │ │ │ │ - strbeq r5, [sp], #-188 @ 0xffffff44 │ │ │ │ + ldreq r1, [sp], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r1, [sp], #-3596 @ 0xfffff1f4 │ │ │ │ + strbeq r6, [sp], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - ldreq r0, [sp], #-3700 @ 0xfffff18c │ │ │ │ - strbeq r4, [sp], #-3992 @ 0xfffff068 │ │ │ │ - ldreq r0, [sp], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq r1, [sp], #-3700 @ 0xfffff18c │ │ │ │ + strbeq r5, [sp], #-3976 @ 0xfffff078 │ │ │ │ + ldreq r1, [sp], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 65798 <__cxa_atexit@plt+0x58560> │ │ │ │ ldr r7, [pc, #144] @ 657a8 <__cxa_atexit@plt+0x58570> │ │ │ │ @@ -90448,27 +90448,27 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 657b4 <__cxa_atexit@plt+0x5857c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r0, [sp], #-3516 @ 0xfffff244 │ │ │ │ - ldreq r0, [sp], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r1, [sp], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r1, [sp], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 657dc <__cxa_atexit@plt+0x585a4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -90481,43 +90481,43 @@ │ │ │ │ beq 65810 <__cxa_atexit@plt+0x585d8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #24] @ 6581c <__cxa_atexit@plt+0x585e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r0, [sp], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq r1, [sp], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 65848 <__cxa_atexit@plt+0x58610> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r0, [sp], #-3312 @ 0xfffff310 │ │ │ │ + ldreq r1, [sp], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 65874 <__cxa_atexit@plt+0x5863c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 65878 <__cxa_atexit@plt+0x58640> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r4, [sp], #-3908 @ 0xfffff0bc │ │ │ │ - ldreq r0, [sp], #-3248 @ 0xfffff350 │ │ │ │ + strbeq r5, [sp], #-3892 @ 0xfffff0cc │ │ │ │ + ldreq r1, [sp], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 658e8 <__cxa_atexit@plt+0x586b0> │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r6 │ │ │ │ @@ -90535,37 +90535,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sl, #12] │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r3, [pc, #92] @ 65938 <__cxa_atexit@plt+0x58700> │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r3, [pc, #56] @ 65928 <__cxa_atexit@plt+0x586f0> │ │ │ │ ldr r2, [pc, #56] @ 6592c <__cxa_atexit@plt+0x586f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #16] @ 65924 <__cxa_atexit@plt+0x586ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sp], #-3076 @ 0xfffff3fc │ │ │ │ - ldreq r0, [sp], #-3012 @ 0xfffff43c │ │ │ │ - strbeq r4, [sp], #-3700 @ 0xfffff18c │ │ │ │ + ldreq r1, [sp], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r1, [sp], #-3012 @ 0xfffff43c │ │ │ │ + strbeq r5, [sp], #-3684 @ 0xfffff19c │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - ldreq r0, [sp], #-3116 @ 0xfffff3d4 │ │ │ │ - strbeq r4, [sp], #-3408 @ 0xfffff2b0 │ │ │ │ - ldreq r0, [sp], #-1376 @ 0xfffffaa0 │ │ │ │ + ldreq r1, [sp], #-3116 @ 0xfffff3d4 │ │ │ │ + strbeq r5, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq r1, [sp], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 659f4 <__cxa_atexit@plt+0x587bc> │ │ │ │ ldr r0, [pc, #160] @ 65a00 <__cxa_atexit@plt+0x587c8> │ │ │ │ @@ -90592,33 +90592,33 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r2] │ │ │ │ beq 659ec <__cxa_atexit@plt+0x587b4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r2, [r3] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r4, [sp], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r5, [sp], #-3092 @ 0xfffff3ec │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq r0, [sp], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq r1, [sp], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 65a90 <__cxa_atexit@plt+0x58858> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -90634,25 +90634,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 65a84 <__cxa_atexit@plt+0x5884c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r0, [sp], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq r1, [sp], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 65ae8 <__cxa_atexit@plt+0x588b0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90660,48 +90660,48 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 65adc <__cxa_atexit@plt+0x588a4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [sp], #-944 @ 0xfffffc50 │ │ │ │ + ldreq r1, [sp], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq r0, [sp], #-940 @ 0xfffffc54 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq r1, [sp], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65b40 <__cxa_atexit@plt+0x58908> │ │ │ │ ldr r2, [pc, #36] @ 65b50 <__cxa_atexit@plt+0x58918> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #28] @ 65b54 <__cxa_atexit@plt+0x5891c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #16] @ 65b58 <__cxa_atexit@plt+0x58920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r4, [sp], #-2824 @ 0xfffff4f8 │ │ │ │ - ldreq r0, [sp], #-2588 @ 0xfffff5e4 │ │ │ │ - ldreq r0, [sp], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq r5, [sp], #-2808 @ 0xfffff508 │ │ │ │ + ldreq r1, [sp], #-2588 @ 0xfffff5e4 │ │ │ │ + ldreq r1, [sp], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r3, lr │ │ │ │ bcc 65c14 <__cxa_atexit@plt+0x589dc> │ │ │ │ ldr r0, [pc, #192] @ 65c40 <__cxa_atexit@plt+0x58a08> │ │ │ │ @@ -90738,34 +90738,34 @@ │ │ │ │ str r9, [r2, #-8] │ │ │ │ str r8, [r2, #-4] │ │ │ │ sub sl, r6, #27 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r2, #-20] @ 0xffffffec │ │ │ │ str r0, [r2, #-16] │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #32] @ 65c4c <__cxa_atexit@plt+0x58a14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [ip], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq r0, [sp], #-1004 @ 0xfffffc14 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strbeq r4, [sp], #-3492 @ 0xfffff25c │ │ │ │ - ldreq r0, [sp], #-600 @ 0xfffffda8 │ │ │ │ + strbeq r5, [sp], #-3476 @ 0xfffff26c │ │ │ │ + ldreq r1, [sp], #-600 @ 0xfffffda8 │ │ │ │ @ instruction: 0xffff980c │ │ │ │ - ldreq pc, [ip], #-1672 @ 0xfffff978 │ │ │ │ - strbeq r4, [sp], #-3376 @ 0xfffff2d0 │ │ │ │ - ldreq r0, [sp], #-1716 @ 0xfffff94c │ │ │ │ + ldreq r0, [sp], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r5, [sp], #-3360 @ 0xfffff2e0 │ │ │ │ + ldreq r1, [sp], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 65cbc <__cxa_atexit@plt+0x58a84> │ │ │ │ ldr r3, [pc, #76] @ 65ccc <__cxa_atexit@plt+0x58a94> │ │ │ │ @@ -90777,62 +90777,62 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 65cd4 <__cxa_atexit@plt+0x58a9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r0, [sp], #-2216 @ 0xfffff758 │ │ │ │ - ldreq r0, [sp], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq r1, [sp], #-2216 @ 0xfffff758 │ │ │ │ + ldreq r1, [sp], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 65cfc <__cxa_atexit@plt+0x58ac4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [sp], #-1556 @ 0xfffff9ec │ │ │ │ + ldreq r1, [sp], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 65d28 <__cxa_atexit@plt+0x58af0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 65d2c <__cxa_atexit@plt+0x58af4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r4, [sp], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r5, [sp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 65d58 <__cxa_atexit@plt+0x58b20> │ │ │ │ ldr r7, [pc, #24] @ 65d64 <__cxa_atexit@plt+0x58b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - strbeq r4, [sp], #-2148 @ 0xfffff79c │ │ │ │ - ldreq pc, [ip], #-756 @ 0xfffffd0c │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + strbeq r5, [sp], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r0, [sp], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 65dc8 <__cxa_atexit@plt+0x58b90> │ │ │ │ ldr r3, [pc, #76] @ 65dd8 <__cxa_atexit@plt+0x58ba0> │ │ │ │ @@ -90844,62 +90844,62 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 65de0 <__cxa_atexit@plt+0x58ba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r0, [sp], #-1956 @ 0xfffff85c │ │ │ │ - ldreq pc, [ip], #-636 @ 0xfffffd84 │ │ │ │ + ldreq r1, [sp], #-1956 @ 0xfffff85c │ │ │ │ + ldreq r0, [sp], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 65e08 <__cxa_atexit@plt+0x58bd0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [ip], #-596 @ 0xfffffdac │ │ │ │ + ldreq r0, [sp], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 65e34 <__cxa_atexit@plt+0x58bfc> │ │ │ │ ldr r9, [pc, #20] @ 65e38 <__cxa_atexit@plt+0x58c00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq pc, [ip], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r0, [sp], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 65e64 <__cxa_atexit@plt+0x58c2c> │ │ │ │ ldr r7, [pc, #24] @ 65e70 <__cxa_atexit@plt+0x58c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - strbeq r4, [sp], #-1880 @ 0xfffff8a8 │ │ │ │ - ldreq r0, [sp], #-1792 @ 0xfffff900 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + strbeq r5, [sp], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq r1, [sp], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 65ed4 <__cxa_atexit@plt+0x58c9c> │ │ │ │ ldr r3, [pc, #76] @ 65ee4 <__cxa_atexit@plt+0x58cac> │ │ │ │ @@ -90911,62 +90911,62 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 65eec <__cxa_atexit@plt+0x58cb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r0, [sp], #-1712 @ 0xfffff950 │ │ │ │ - ldreq r0, [sp], #-1672 @ 0xfffff978 │ │ │ │ + ldreq r1, [sp], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r1, [sp], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 65f14 <__cxa_atexit@plt+0x58cdc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [sp], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq r1, [sp], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 65f40 <__cxa_atexit@plt+0x58d08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 65f44 <__cxa_atexit@plt+0x58d0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r4, [sp], #-2584 @ 0xfffff5e8 │ │ │ │ + strbeq r5, [sp], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 65f70 <__cxa_atexit@plt+0x58d38> │ │ │ │ ldr r7, [pc, #24] @ 65f7c <__cxa_atexit@plt+0x58d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - strbeq r4, [sp], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq r0, [sp], #-1552 @ 0xfffff9f0 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + strbeq r5, [sp], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq r1, [sp], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 65fd8 <__cxa_atexit@plt+0x58da0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -90982,16 +90982,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 227860 <__cxa_atexit@plt+0x21a628> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sp], #-1500 @ 0xfffffa24 │ │ │ │ - strbeq r4, [sp], #-2452 @ 0xfffff66c │ │ │ │ + strbeq r5, [sp], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq r5, [sp], #-2436 @ 0xfffff67c │ │ │ │ b 66004 <__cxa_atexit@plt+0x58dcc> │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -91047,16 +91047,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r0, [sp], #-1280 @ 0xfffffb00 │ │ │ │ - strbeq r4, [sp], #-2264 @ 0xfffff728 │ │ │ │ + ldreq r1, [sp], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq r5, [sp], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -91101,15 +91101,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - strbeq r4, [sp], #-2024 @ 0xfffff818 │ │ │ │ + strbeq r5, [sp], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -91126,15 +91126,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 66224 <__cxa_atexit@plt+0x58fec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [sp], #-1896 @ 0xfffff898 │ │ │ │ + strbeq r5, [sp], #-1880 @ 0xfffff8a8 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -91153,65 +91153,65 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ ldr r8, [pc, #84] @ 662dc <__cxa_atexit@plt+0x590a4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #56] @ 662d0 <__cxa_atexit@plt+0x59098> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 662c8 <__cxa_atexit@plt+0x59090> │ │ │ │ ldr r7, [pc, #24] @ 662cc <__cxa_atexit@plt+0x59094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sp], #-1804 @ 0xfffff8f4 │ │ │ │ - ldreq pc, [ip], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq pc, [ip], #-3076 @ 0xfffff3fc │ │ │ │ - ldreq r0, [sp], #-796 @ 0xfffffce4 │ │ │ │ + strbeq r5, [sp], #-1788 @ 0xfffff904 │ │ │ │ + ldreq r0, [sp], #-1496 @ 0xfffffa28 │ │ │ │ + ldreq r0, [sp], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r1, [sp], #-796 @ 0xfffffce4 │ │ │ │ @ instruction: 0xffff9640 │ │ │ │ - ldreq pc, [ip], #-1564 @ 0xfffff9e4 │ │ │ │ - strbeq r4, [sp], #-952 @ 0xfffffc48 │ │ │ │ + ldreq r0, [sp], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r5, [sp], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66310 <__cxa_atexit@plt+0x590d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 66318 <__cxa_atexit@plt+0x590e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 66364 <__cxa_atexit@plt+0x5912c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sp], #-664 @ 0xfffffd68 │ │ │ │ + strbeq r5, [sp], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6634c <__cxa_atexit@plt+0x59114> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 66354 <__cxa_atexit@plt+0x5911c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sp], #-604 @ 0xfffffda4 │ │ │ │ + strbeq r5, [sp], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66414 <__cxa_atexit@plt+0x591dc> │ │ │ │ ldr r7, [pc, #196] @ 6643c <__cxa_atexit@plt+0x59204> │ │ │ │ @@ -91262,19 +91262,19 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r0, [sp], #-428 @ 0xfffffe54 │ │ │ │ - strbeq r4, [sp], #-424 @ 0xfffffe58 │ │ │ │ + ldreq r1, [sp], #-428 @ 0xfffffe54 │ │ │ │ + strbeq r5, [sp], #-408 @ 0xfffffe68 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strbeq r4, [sp], #-512 @ 0xfffffe00 │ │ │ │ + strbeq r5, [sp], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 664d0 <__cxa_atexit@plt+0x59298> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -91307,33 +91307,33 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [sp], #-216 @ 0xffffff28 │ │ │ │ + strbeq r5, [sp], #-200 @ 0xffffff38 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq r4, [sp], #-272 @ 0xfffffef0 │ │ │ │ + strbeq r5, [sp], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66534 <__cxa_atexit@plt+0x592fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6653c <__cxa_atexit@plt+0x59304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sp], #-116 @ 0xffffff8c │ │ │ │ + strbeq r5, [sp], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66584 <__cxa_atexit@plt+0x5934c> │ │ │ │ ldr r3, [pc, #52] @ 66594 <__cxa_atexit@plt+0x5935c> │ │ │ │ @@ -91342,34 +91342,34 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #40] @ 66598 <__cxa_atexit@plt+0x59360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 6659c <__cxa_atexit@plt+0x59364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r7, [pc, #20] @ 665a0 <__cxa_atexit@plt+0x59368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r4, [sp], #-936 @ 0xfffffc58 │ │ │ │ - strbeq r4, [sp], #-800 @ 0xfffffce0 │ │ │ │ - ldreq r0, [sp], #-88 @ 0xffffffa8 │ │ │ │ - ldreq r0, [sp], #-36 @ 0xffffffdc │ │ │ │ + strbeq r5, [sp], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r5, [sp], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r1, [sp], #-88 @ 0xffffffa8 │ │ │ │ + ldreq r1, [sp], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 665c8 <__cxa_atexit@plt+0x59390> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 66364 <__cxa_atexit@plt+0x5912c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [ip], #-4092 @ 0xfffff004 │ │ │ │ + ldreq r0, [sp], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 665e4 <__cxa_atexit@plt+0x593ac> │ │ │ │ ldr r3, [r5] │ │ │ │ mov r2, r6 │ │ │ │ @@ -91417,15 +91417,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r9, sl} │ │ │ │ ldr r8, [pc, #120] @ 66724 <__cxa_atexit@plt+0x594ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #96] @ 66718 <__cxa_atexit@plt+0x594e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @@ -91440,26 +91440,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 66710 <__cxa_atexit@plt+0x594d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sp], #-736 @ 0xfffffd20 │ │ │ │ - ldreq pc, [ip], #-408 @ 0xfffffe68 │ │ │ │ - ldreq pc, [ip], #-1984 @ 0xfffff840 │ │ │ │ - ldreq pc, [ip], #-3804 @ 0xfffff124 │ │ │ │ + strbeq r5, [sp], #-720 @ 0xfffffd30 │ │ │ │ + ldreq r0, [sp], #-408 @ 0xfffffe68 │ │ │ │ + ldreq r0, [sp], #-1984 @ 0xfffff840 │ │ │ │ + ldreq r0, [sp], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff921c │ │ │ │ - ldreq pc, [ip], #-504 @ 0xfffffe08 │ │ │ │ - strbeq r3, [sp], #-3992 @ 0xfffff068 │ │ │ │ + ldreq r0, [sp], #-504 @ 0xfffffe08 │ │ │ │ + strbeq r4, [sp], #-3976 @ 0xfffff078 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - strbeq r3, [sp], #-3932 @ 0xfffff0a4 │ │ │ │ - ldreq pc, [ip], #-3732 @ 0xfffff16c │ │ │ │ + strbeq r4, [sp], #-3916 @ 0xfffff0b4 │ │ │ │ + ldreq r0, [sp], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 66794 <__cxa_atexit@plt+0x5955c> │ │ │ │ @@ -91483,26 +91483,26 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r3, [sp], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq r4, [sp], #-3596 @ 0xfffff1f4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq pc, [ip], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq r0, [sp], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 667dc <__cxa_atexit@plt+0x595a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [ip], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r0, [sp], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 66854 <__cxa_atexit@plt+0x5961c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 66814 <__cxa_atexit@plt+0x595dc> │ │ │ │ @@ -91525,15 +91525,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ b 665e4 <__cxa_atexit@plt+0x593ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq pc, [ip], #-3436 @ 0xfffff294 │ │ │ │ + ldreq r0, [sp], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 66880 <__cxa_atexit@plt+0x59648> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -91549,21 +91549,21 @@ │ │ │ │ mov r8, fp │ │ │ │ str r7, [r3] │ │ │ │ b 665e4 <__cxa_atexit@plt+0x593ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq pc, [ip], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq r0, [sp], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 665e4 <__cxa_atexit@plt+0x593ac> │ │ │ │ - ldreq pc, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r0, [sp], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6691c <__cxa_atexit@plt+0x596e4> │ │ │ │ ldr r3, [pc, #52] @ 6692c <__cxa_atexit@plt+0x596f4> │ │ │ │ @@ -91572,23 +91572,23 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #40] @ 66930 <__cxa_atexit@plt+0x596f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 66934 <__cxa_atexit@plt+0x596fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r7, [pc, #20] @ 66938 <__cxa_atexit@plt+0x59700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strbeq r4, [sp], #-16 │ │ │ │ - strbeq r3, [sp], #-3976 @ 0xfffff078 │ │ │ │ - ldreq pc, [ip], #-3264 @ 0xfffff340 │ │ │ │ + strbeq r5, [sp], #-0 │ │ │ │ + strbeq r4, [sp], #-3960 @ 0xfffff088 │ │ │ │ + ldreq r0, [sp], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91606,65 +91606,65 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ ldr r8, [pc, #84] @ 669f0 <__cxa_atexit@plt+0x597b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #56] @ 669e4 <__cxa_atexit@plt+0x597ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 669dc <__cxa_atexit@plt+0x597a4> │ │ │ │ ldr r7, [pc, #24] @ 669e0 <__cxa_atexit@plt+0x597a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp], #-4092 @ 0xfffff004 │ │ │ │ - ldreq lr, [ip], #-3716 @ 0xfffff17c │ │ │ │ - ldreq pc, [ip], #-1264 @ 0xfffffb10 │ │ │ │ - ldreq pc, [ip], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq r4, [sp], #-4076 @ 0xfffff014 │ │ │ │ + ldreq pc, [ip], #-3716 @ 0xfffff17c │ │ │ │ + ldreq r0, [sp], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq r0, [sp], #-3148 @ 0xfffff3b4 │ │ │ │ @ instruction: 0xffff8f2c │ │ │ │ - ldreq lr, [ip], #-3784 @ 0xfffff138 │ │ │ │ - strbeq r3, [sp], #-3236 @ 0xfffff35c │ │ │ │ + ldreq pc, [ip], #-3784 @ 0xfffff138 │ │ │ │ + strbeq r4, [sp], #-3220 @ 0xfffff36c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66a24 <__cxa_atexit@plt+0x597ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 66a2c <__cxa_atexit@plt+0x597f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 66a78 <__cxa_atexit@plt+0x59840> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp], #-2948 @ 0xfffff47c │ │ │ │ + strbeq r4, [sp], #-2932 @ 0xfffff48c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66a60 <__cxa_atexit@plt+0x59828> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 66a68 <__cxa_atexit@plt+0x59830> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp], #-2888 @ 0xfffff4b8 │ │ │ │ + strbeq r4, [sp], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66b28 <__cxa_atexit@plt+0x598f0> │ │ │ │ ldr r7, [pc, #196] @ 66b50 <__cxa_atexit@plt+0x59918> │ │ │ │ @@ -91715,19 +91715,19 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq pc, [ip], #-2780 @ 0xfffff524 │ │ │ │ - strbeq r3, [sp], #-2708 @ 0xfffff56c │ │ │ │ + ldreq r0, [sp], #-2780 @ 0xfffff524 │ │ │ │ + strbeq r4, [sp], #-2692 @ 0xfffff57c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strbeq r3, [sp], #-2796 @ 0xfffff514 │ │ │ │ + strbeq r4, [sp], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 66be4 <__cxa_atexit@plt+0x599ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -91760,18 +91760,18 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r3, [sp], #-2500 @ 0xfffff63c │ │ │ │ + strbeq r4, [sp], #-2484 @ 0xfffff64c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq r3, [sp], #-2556 @ 0xfffff604 │ │ │ │ + strbeq r4, [sp], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 66c64 <__cxa_atexit@plt+0x59a2c> │ │ │ │ @@ -91782,35 +91782,35 @@ │ │ │ │ ldr r2, [pc, #48] @ 66c7c <__cxa_atexit@plt+0x59a44> │ │ │ │ mov sl, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #36] @ 66c80 <__cxa_atexit@plt+0x59a48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r7, [pc, #24] @ 66c84 <__cxa_atexit@plt+0x59a4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r3, [sp], #-3272 @ 0xfffff338 │ │ │ │ - strbeq r3, [sp], #-3136 @ 0xfffff3c0 │ │ │ │ - ldreq pc, [ip], #-2488 @ 0xfffff648 │ │ │ │ - ldreq pc, [ip], #-2436 @ 0xfffff67c │ │ │ │ + strbeq r4, [sp], #-3256 @ 0xfffff348 │ │ │ │ + strbeq r4, [sp], #-3120 @ 0xfffff3d0 │ │ │ │ + ldreq r0, [sp], #-2488 @ 0xfffff648 │ │ │ │ + ldreq r0, [sp], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 66cac <__cxa_atexit@plt+0x59a74> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 66a78 <__cxa_atexit@plt+0x59840> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [ip], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq r0, [sp], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 66cc8 <__cxa_atexit@plt+0x59a90> │ │ │ │ ldr r2, [r5] │ │ │ │ mov fp, r8 │ │ │ │ @@ -91851,15 +91851,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [pc, #100] @ 66dd4 <__cxa_atexit@plt+0x59b9c> │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #64] @ 66dc0 <__cxa_atexit@plt+0x59b88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -91867,33 +91867,33 @@ │ │ │ │ ldr r7, [pc, #28] @ 66dbc <__cxa_atexit@plt+0x59b84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp], #-3116 @ 0xfffff3d4 │ │ │ │ - ldreq lr, [ip], #-2732 @ 0xfffff554 │ │ │ │ - ldreq pc, [ip], #-276 @ 0xfffffeec │ │ │ │ - ldreq pc, [ip], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r4, [sp], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq pc, [ip], #-2732 @ 0xfffff554 │ │ │ │ + ldreq r0, [sp], #-276 @ 0xfffffeec │ │ │ │ + ldreq r0, [sp], #-2164 @ 0xfffff78c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r3, [sp], #-2216 @ 0xfffff758 │ │ │ │ + strbeq r4, [sp], #-2200 @ 0xfffff768 │ │ │ │ @ instruction: 0xffff8b58 │ │ │ │ - ldreq lr, [ip], #-2804 @ 0xfffff50c │ │ │ │ - strbeq r3, [sp], #-2256 @ 0xfffff730 │ │ │ │ - ldreq pc, [ip], #-2100 @ 0xfffff7cc │ │ │ │ + ldreq pc, [ip], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r4, [sp], #-2240 @ 0xfffff740 │ │ │ │ + ldreq r0, [sp], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 66df8 <__cxa_atexit@plt+0x59bc0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [ip], #-2064 @ 0xfffff7f0 │ │ │ │ + ldreq r0, [sp], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 66e70 <__cxa_atexit@plt+0x59c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 66e30 <__cxa_atexit@plt+0x59bf8> │ │ │ │ @@ -91916,15 +91916,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ b 66cc8 <__cxa_atexit@plt+0x59a90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq pc, [ip], #-1940 @ 0xfffff86c │ │ │ │ + ldreq r0, [sp], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 66e9c <__cxa_atexit@plt+0x59c64> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -91940,21 +91940,21 @@ │ │ │ │ mov r8, fp │ │ │ │ str r7, [r3] │ │ │ │ b 66cc8 <__cxa_atexit@plt+0x59a90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq pc, [ip], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r0, [sp], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 66cc8 <__cxa_atexit@plt+0x59a90> │ │ │ │ - ldreq pc, [ip], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq r0, [sp], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 66f40 <__cxa_atexit@plt+0x59d08> │ │ │ │ @@ -91965,25 +91965,25 @@ │ │ │ │ ldr r2, [pc, #48] @ 66f58 <__cxa_atexit@plt+0x59d20> │ │ │ │ mov sl, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #36] @ 66f5c <__cxa_atexit@plt+0x59d24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r7, [pc, #24] @ 66f60 <__cxa_atexit@plt+0x59d28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - strbeq r3, [sp], #-2540 @ 0xfffff614 │ │ │ │ - strbeq r3, [sp], #-2404 @ 0xfffff69c │ │ │ │ - ldreq pc, [ip], #-1756 @ 0xfffff924 │ │ │ │ - ldreq lr, [ip], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r4, [sp], #-2524 @ 0xfffff624 │ │ │ │ + strbeq r4, [sp], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq r0, [sp], #-1756 @ 0xfffff924 │ │ │ │ + ldreq pc, [ip], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6701c <__cxa_atexit@plt+0x59de4> │ │ │ │ ldr r0, [pc, #160] @ 67028 <__cxa_atexit@plt+0x59df0> │ │ │ │ @@ -92010,33 +92010,33 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r2] │ │ │ │ beq 67014 <__cxa_atexit@plt+0x59ddc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r2, [r3] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r3, [sp], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq r4, [sp], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq lr, [ip], #-3684 @ 0xfffff19c │ │ │ │ + ldreq pc, [ip], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 670b8 <__cxa_atexit@plt+0x59e80> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -92052,25 +92052,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 670ac <__cxa_atexit@plt+0x59e74> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq lr, [ip], #-3548 @ 0xfffff224 │ │ │ │ + ldreq pc, [ip], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 67110 <__cxa_atexit@plt+0x59ed8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -92078,26 +92078,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 67104 <__cxa_atexit@plt+0x59ecc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq lr, [ip], #-3464 @ 0xfffff278 │ │ │ │ + ldreq pc, [ip], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ mov r3, r9 │ │ │ │ add r9, r6, #28 │ │ │ │ cmp ip, r9 │ │ │ │ @@ -92139,15 +92139,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stm r9, {r0, r1, r3} │ │ │ │ ldr r0, [sp] │ │ │ │ add r9, lr, #1 │ │ │ │ stmdb r2, {r0, r8} │ │ │ │ mov r8, r2 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #80] @ 67250 <__cxa_atexit@plt+0x5a018> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ @@ -92158,38 +92158,38 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r3 │ │ │ │ bx r1 │ │ │ │ - ldreq lr, [ip], #-1704 @ 0xfffff958 │ │ │ │ + ldreq pc, [ip], #-1704 @ 0xfffff958 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strbeq r3, [sp], #-2012 @ 0xfffff824 │ │ │ │ - ldreq lr, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ - ldreq pc, [ip], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r4, [sp], #-1996 @ 0xfffff834 │ │ │ │ + ldreq pc, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq r0, [sp], #-1076 @ 0xfffffbcc │ │ │ │ @ instruction: 0xffff8228 │ │ │ │ - ldreq lr, [ip], #-152 @ 0xffffff68 │ │ │ │ - strbeq r3, [sp], #-1860 @ 0xfffff8bc │ │ │ │ - ldreq pc, [ip], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq pc, [ip], #-152 @ 0xffffff68 │ │ │ │ + strbeq r4, [sp], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r0, [sp], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67294 <__cxa_atexit@plt+0x5a05c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6729c <__cxa_atexit@plt+0x5a064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16a628 <__cxa_atexit@plt+0x15d3f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r4, [sp], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov lr, r9 │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -92234,15 +92234,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #116] @ 673e0 <__cxa_atexit@plt+0x5a1a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r2 │ │ │ │ b 67384 <__cxa_atexit@plt+0x5a14c> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 673cc <__cxa_atexit@plt+0x5a194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ @@ -92256,39 +92256,39 @@ │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r0 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldreq lr, [ip], #-2256 @ 0xfffff730 │ │ │ │ - ldreq pc, [ip], #-740 @ 0xfffffd1c │ │ │ │ + ldreq pc, [ip], #-2256 @ 0xfffff730 │ │ │ │ + ldreq r0, [sp], #-740 @ 0xfffffd1c │ │ │ │ @ instruction: 0xffff5c04 │ │ │ │ @ instruction: 0xffff56e4 │ │ │ │ @ instruction: 0xffff59e8 │ │ │ │ - strbeq r3, [sp], #-1464 @ 0xfffffa48 │ │ │ │ - strbeq r3, [sp], #-1328 @ 0xfffffad0 │ │ │ │ - ldreq pc, [ip], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r4, [sp], #-1448 @ 0xfffffa58 │ │ │ │ + strbeq r4, [sp], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq r0, [sp], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 67408 <__cxa_atexit@plt+0x5a1d0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 67420 <__cxa_atexit@plt+0x5a1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 67424 <__cxa_atexit@plt+0x5a1ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [sp], #-552 @ 0xfffffdd8 │ │ │ │ - ldreq pc, [ip], #-532 @ 0xfffffdec │ │ │ │ + strbeq r4, [sp], #-536 @ 0xfffffde8 │ │ │ │ + ldreq r0, [sp], #-532 @ 0xfffffdec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r6, #12]! │ │ │ │ mov r0, r6 │ │ │ │ @@ -92336,15 +92336,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str sl, [r3, #-12] │ │ │ │ sub sl, r6, #27 │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #-16] │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #76] @ 67560 <__cxa_atexit@plt+0x5a328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -92354,23 +92354,23 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ bx r1 │ │ │ │ - ldreq lr, [ip], #-920 @ 0xfffffc68 │ │ │ │ + ldreq pc, [ip], #-920 @ 0xfffffc68 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - strbeq r3, [sp], #-1232 @ 0xfffffb30 │ │ │ │ - ldreq lr, [ip], #-2380 @ 0xfffff6b4 │ │ │ │ - ldreq pc, [ip], #-284 @ 0xfffffee4 │ │ │ │ + strbeq r4, [sp], #-1216 @ 0xfffffb40 │ │ │ │ + ldreq pc, [ip], #-2380 @ 0xfffff6b4 │ │ │ │ + ldreq r0, [sp], #-284 @ 0xfffffee4 │ │ │ │ @ instruction: 0xffff7f18 │ │ │ │ - ldreq sp, [ip], #-3476 @ 0xfffff26c │ │ │ │ - strbeq r3, [sp], #-1080 @ 0xfffffbc8 │ │ │ │ - ldreq pc, [ip], #-252 @ 0xffffff04 │ │ │ │ + ldreq lr, [ip], #-3476 @ 0xfffff26c │ │ │ │ + strbeq r4, [sp], #-1064 @ 0xfffffbd8 │ │ │ │ + ldreq r0, [sp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r9 │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -92415,15 +92415,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov sl, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #116] @ 676b4 <__cxa_atexit@plt+0x5a47c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ mov r6, r2 │ │ │ │ b 67658 <__cxa_atexit@plt+0x5a420> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 676a0 <__cxa_atexit@plt+0x5a468> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ @@ -92437,22 +92437,22 @@ │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldreq lr, [ip], #-1532 @ 0xfffffa04 │ │ │ │ - ldreq pc, [ip], #-16 │ │ │ │ + ldreq pc, [ip], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq r0, [sp], #-16 │ │ │ │ @ instruction: 0xffff5930 │ │ │ │ @ instruction: 0xffff5410 │ │ │ │ @ instruction: 0xffff5714 │ │ │ │ - strbeq r3, [sp], #-740 @ 0xfffffd1c │ │ │ │ - strbeq r3, [sp], #-604 @ 0xfffffda4 │ │ │ │ - ldreq lr, [ip], #-4020 @ 0xfffff04c │ │ │ │ + strbeq r4, [sp], #-724 @ 0xfffffd2c │ │ │ │ + strbeq r4, [sp], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq pc, [ip], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67700 <__cxa_atexit@plt+0x5a4c8> │ │ │ │ ldr r3, [pc, #52] @ 67710 <__cxa_atexit@plt+0x5a4d8> │ │ │ │ @@ -92467,16 +92467,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 67714 <__cxa_atexit@plt+0x5a4dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq lr, [ip], #-3976 @ 0xfffff078 │ │ │ │ - ldreq lr, [ip], #-3956 @ 0xfffff08c │ │ │ │ + ldreq pc, [ip], #-3976 @ 0xfffff078 │ │ │ │ + ldreq pc, [ip], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 67810 <__cxa_atexit@plt+0x5a5d8> │ │ │ │ ldr r0, [pc, #328] @ 67880 <__cxa_atexit@plt+0x5a648> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -92529,15 +92529,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #164] @ 678a8 <__cxa_atexit@plt+0x5a670> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ ldr r7, [pc, #124] @ 67894 <__cxa_atexit@plt+0x5a65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 67834 <__cxa_atexit@plt+0x5a5fc> │ │ │ │ @@ -92561,23 +92561,23 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - ldreq lr, [ip], #-1044 @ 0xfffffbec │ │ │ │ - ldreq lr, [ip], #-3636 @ 0xfffff1cc │ │ │ │ - strbeq r2, [sp], #-3480 @ 0xfffff268 │ │ │ │ + ldreq pc, [ip], #-1044 @ 0xfffffbec │ │ │ │ + ldreq pc, [ip], #-3636 @ 0xfffff1cc │ │ │ │ + strbeq r3, [sp], #-3464 @ 0xfffff278 │ │ │ │ @ instruction: 0xffff5768 │ │ │ │ @ instruction: 0xffff5248 │ │ │ │ @ instruction: 0xffff554c │ │ │ │ - strbeq r3, [sp], #-288 @ 0xfffffee0 │ │ │ │ - strbeq r3, [sp], #-152 @ 0xffffff68 │ │ │ │ - ldreq lr, [ip], #-3552 @ 0xfffff220 │ │ │ │ + strbeq r4, [sp], #-272 @ 0xfffffef0 │ │ │ │ + strbeq r4, [sp], #-136 @ 0xffffff78 │ │ │ │ + ldreq pc, [ip], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ ldr r1, [pc, #92] @ 67928 <__cxa_atexit@plt+0x5a6f0> │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -92602,15 +92602,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 67930 <__cxa_atexit@plt+0x5a6f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldreq lr, [ip], #-3440 @ 0xfffff290 │ │ │ │ + ldreq pc, [ip], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67974 <__cxa_atexit@plt+0x5a73c> │ │ │ │ @@ -92622,16 +92622,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [sp], #-3160 @ 0xfffff3a8 │ │ │ │ - ldreq lr, [ip], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq r3, [sp], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq pc, [ip], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 679cc <__cxa_atexit@plt+0x5a794> │ │ │ │ ldr r3, [pc, #52] @ 679dc <__cxa_atexit@plt+0x5a7a4> │ │ │ │ @@ -92646,16 +92646,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 679e0 <__cxa_atexit@plt+0x5a7a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - ldreq lr, [ip], #-3260 @ 0xfffff344 │ │ │ │ - ldreq lr, [ip], #-3244 @ 0xfffff354 │ │ │ │ + ldreq pc, [ip], #-3260 @ 0xfffff344 │ │ │ │ + ldreq pc, [ip], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67a2c <__cxa_atexit@plt+0x5a7f4> │ │ │ │ ldr r3, [pc, #52] @ 67a3c <__cxa_atexit@plt+0x5a804> │ │ │ │ @@ -92670,15 +92670,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 67a40 <__cxa_atexit@plt+0x5a808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - ldreq lr, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq pc, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67a8c <__cxa_atexit@plt+0x5a854> │ │ │ │ @@ -92688,27 +92688,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ ldr r8, [pc, #44] @ 67ab0 <__cxa_atexit@plt+0x5a878> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r3, [pc, #32] @ 67ab4 <__cxa_atexit@plt+0x5a87c> │ │ │ │ ldr r7, [pc, #32] @ 67ab8 <__cxa_atexit@plt+0x5a880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff7e44 │ │ │ │ - ldreq sp, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ - strbeq r2, [sp], #-3004 @ 0xfffff444 │ │ │ │ - ldreq sp, [ip], #-3380 @ 0xfffff2cc │ │ │ │ - ldreq lr, [ip], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq lr, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq r3, [sp], #-2988 @ 0xfffff454 │ │ │ │ + ldreq lr, [ip], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq pc, [ip], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -92753,22 +92753,22 @@ │ │ │ │ ldr r7, [pc, #20] @ 67b8c <__cxa_atexit@plt+0x5a954> │ │ │ │ ldr r8, [pc, #20] @ 67b90 <__cxa_atexit@plt+0x5a958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq lr, [ip], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq sp, [ip], #-1924 @ 0xfffff87c │ │ │ │ - ldreq lr, [ip], #-2916 @ 0xfffff49c │ │ │ │ - ldreq sp, [ip], #-2036 @ 0xfffff80c │ │ │ │ + ldreq pc, [ip], #-1496 @ 0xfffffa28 │ │ │ │ + ldreq lr, [ip], #-1924 @ 0xfffff87c │ │ │ │ + ldreq pc, [ip], #-2916 @ 0xfffff49c │ │ │ │ + ldreq lr, [ip], #-2036 @ 0xfffff80c │ │ │ │ @ instruction: 0xffff9ae8 │ │ │ │ @ instruction: 0xffff9a0c │ │ │ │ - strbeq r2, [sp], #-2668 @ 0xfffff594 │ │ │ │ - ldreq lr, [ip], #-2812 @ 0xfffff504 │ │ │ │ + strbeq r3, [sp], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq pc, [ip], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 67bcc <__cxa_atexit@plt+0x5a994> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -92785,29 +92785,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ ldr r8, [pc, #56] @ 67c40 <__cxa_atexit@plt+0x5aa08> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r3, [pc, #24] @ 67c30 <__cxa_atexit@plt+0x5a9f8> │ │ │ │ ldr r7, [pc, #24] @ 67c34 <__cxa_atexit@plt+0x5a9fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [ip], #-2992 @ 0xfffff450 │ │ │ │ - ldreq lr, [ip], #-668 @ 0xfffffd64 │ │ │ │ + ldreq lr, [ip], #-2992 @ 0xfffff450 │ │ │ │ + ldreq pc, [ip], #-668 @ 0xfffffd64 │ │ │ │ @ instruction: 0xffff7cc0 │ │ │ │ - ldreq sp, [ip], #-3036 @ 0xfffff424 │ │ │ │ - strbeq r2, [sp], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq lr, [ip], #-2668 @ 0xfffff594 │ │ │ │ + ldreq lr, [ip], #-3036 @ 0xfffff424 │ │ │ │ + strbeq r3, [sp], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq pc, [ip], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -92852,22 +92852,22 @@ │ │ │ │ ldr r7, [pc, #20] @ 67d18 <__cxa_atexit@plt+0x5aae0> │ │ │ │ ldr r8, [pc, #20] @ 67d1c <__cxa_atexit@plt+0x5aae4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldreq lr, [ip], #-1100 @ 0xfffffbb4 │ │ │ │ - ldreq sp, [ip], #-1528 @ 0xfffffa08 │ │ │ │ - ldreq lr, [ip], #-2520 @ 0xfffff628 │ │ │ │ - ldreq sp, [ip], #-1640 @ 0xfffff998 │ │ │ │ + ldreq pc, [ip], #-1100 @ 0xfffffbb4 │ │ │ │ + ldreq lr, [ip], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq pc, [ip], #-2520 @ 0xfffff628 │ │ │ │ + ldreq lr, [ip], #-1640 @ 0xfffff998 │ │ │ │ @ instruction: 0xffff995c │ │ │ │ @ instruction: 0xffff9880 │ │ │ │ - strbeq r2, [sp], #-2272 @ 0xfffff720 │ │ │ │ - ldreq lr, [ip], #-2428 @ 0xfffff684 │ │ │ │ + strbeq r3, [sp], #-2256 @ 0xfffff730 │ │ │ │ + ldreq pc, [ip], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -92914,22 +92914,22 @@ │ │ │ │ ldr r8, [pc, #24] @ 67e14 <__cxa_atexit@plt+0x5abdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq lr, [ip], #-856 @ 0xfffffca8 │ │ │ │ - ldreq sp, [ip], #-1284 @ 0xfffffafc │ │ │ │ - ldreq lr, [ip], #-2304 @ 0xfffff700 │ │ │ │ - ldreq sp, [ip], #-1400 @ 0xfffffa88 │ │ │ │ + ldreq pc, [ip], #-856 @ 0xfffffca8 │ │ │ │ + ldreq lr, [ip], #-1284 @ 0xfffffafc │ │ │ │ + ldreq pc, [ip], #-2304 @ 0xfffff700 │ │ │ │ + ldreq lr, [ip], #-1400 @ 0xfffffa88 │ │ │ │ @ instruction: 0xffff986c │ │ │ │ @ instruction: 0xffff9790 │ │ │ │ - strbeq r2, [sp], #-2028 @ 0xfffff814 │ │ │ │ - ldreq lr, [ip], #-2168 @ 0xfffff788 │ │ │ │ + strbeq r3, [sp], #-2012 @ 0xfffff824 │ │ │ │ + ldreq pc, [ip], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 67e50 <__cxa_atexit@plt+0x5ac18> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -92946,29 +92946,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ ldr r8, [pc, #56] @ 67ec4 <__cxa_atexit@plt+0x5ac8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r3, [pc, #24] @ 67eb4 <__cxa_atexit@plt+0x5ac7c> │ │ │ │ ldr r7, [pc, #24] @ 67eb8 <__cxa_atexit@plt+0x5ac80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [ip], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq lr, [ip], #-24 @ 0xffffffe8 │ │ │ │ + ldreq lr, [ip], #-2348 @ 0xfffff6d4 │ │ │ │ + ldreq pc, [ip], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xffff7a3c │ │ │ │ - ldreq sp, [ip], #-2392 @ 0xfffff6a8 │ │ │ │ - strbeq r2, [sp], #-1972 @ 0xfffff84c │ │ │ │ - ldreq lr, [ip], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq lr, [ip], #-2392 @ 0xfffff6a8 │ │ │ │ + strbeq r3, [sp], #-1956 @ 0xfffff85c │ │ │ │ + ldreq pc, [ip], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -93015,21 +93015,21 @@ │ │ │ │ ldr r8, [pc, #24] @ 67fa8 <__cxa_atexit@plt+0x5ad70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldreq lr, [ip], #-452 @ 0xfffffe3c │ │ │ │ - ldreq sp, [ip], #-880 @ 0xfffffc90 │ │ │ │ - ldreq lr, [ip], #-1900 @ 0xfffff894 │ │ │ │ - ldreq sp, [ip], #-996 @ 0xfffffc1c │ │ │ │ + ldreq pc, [ip], #-452 @ 0xfffffe3c │ │ │ │ + ldreq lr, [ip], #-880 @ 0xfffffc90 │ │ │ │ + ldreq pc, [ip], #-1900 @ 0xfffff894 │ │ │ │ + ldreq lr, [ip], #-996 @ 0xfffffc1c │ │ │ │ @ instruction: 0xffff96d8 │ │ │ │ @ instruction: 0xffff95fc │ │ │ │ - strbeq r2, [sp], #-1624 @ 0xfffff9a8 │ │ │ │ + strbeq r3, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68008 <__cxa_atexit@plt+0x5add0> │ │ │ │ @@ -93039,27 +93039,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ ldr r8, [pc, #44] @ 6802c <__cxa_atexit@plt+0x5adf4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r3, [pc, #32] @ 68030 <__cxa_atexit@plt+0x5adf8> │ │ │ │ ldr r7, [pc, #32] @ 68034 <__cxa_atexit@plt+0x5adfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff78c8 │ │ │ │ - ldreq sp, [ip], #-1956 @ 0xfffff85c │ │ │ │ - strbeq r2, [sp], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq sp, [ip], #-1912 @ 0xfffff888 │ │ │ │ - ldreq sp, [ip], #-3748 @ 0xfffff15c │ │ │ │ + ldreq lr, [ip], #-1956 @ 0xfffff85c │ │ │ │ + strbeq r3, [sp], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq lr, [ip], #-1912 @ 0xfffff888 │ │ │ │ + ldreq lr, [ip], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -93102,20 +93102,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 68100 <__cxa_atexit@plt+0x5aec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq lr, [ip], #-100 @ 0xffffff9c │ │ │ │ - ldreq lr, [ip], #-1580 @ 0xfffff9d4 │ │ │ │ + ldreq pc, [ip], #-100 @ 0xffffff9c │ │ │ │ + ldreq pc, [ip], #-1580 @ 0xfffff9d4 │ │ │ │ @ instruction: 0xffff9570 │ │ │ │ @ instruction: 0xffff9494 │ │ │ │ - strbeq r2, [sp], #-1272 @ 0xfffffb08 │ │ │ │ - ldreq lr, [ip], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq r3, [sp], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq pc, [ip], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68138 <__cxa_atexit@plt+0x5af00> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -93132,29 +93132,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ ldr r8, [pc, #56] @ 681ac <__cxa_atexit@plt+0x5af74> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r3, [pc, #24] @ 6819c <__cxa_atexit@plt+0x5af64> │ │ │ │ ldr r7, [pc, #24] @ 681a0 <__cxa_atexit@plt+0x5af68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [ip], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq sp, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ + ldreq lr, [ip], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq lr, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ @ instruction: 0xffff7754 │ │ │ │ - ldreq sp, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ - strbeq r2, [sp], #-1228 @ 0xfffffb34 │ │ │ │ - ldreq lr, [ip], #-1340 @ 0xfffffac4 │ │ │ │ + ldreq lr, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r3, [sp], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq pc, [ip], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -93197,19 +93197,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 6827c <__cxa_atexit@plt+0x5b044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldreq sp, [ip], #-3816 @ 0xfffff118 │ │ │ │ - ldreq lr, [ip], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq lr, [ip], #-3816 @ 0xfffff118 │ │ │ │ + ldreq pc, [ip], #-1200 @ 0xfffffb50 │ │ │ │ @ instruction: 0xffff93f4 │ │ │ │ @ instruction: 0xffff9318 │ │ │ │ - strbeq r2, [sp], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r3, [sp], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 682ec <__cxa_atexit@plt+0x5b0b4> │ │ │ │ @@ -93224,47 +93224,47 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r8, [pc, #60] @ 68320 <__cxa_atexit@plt+0x5b0e8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r3, [pc, #48] @ 68324 <__cxa_atexit@plt+0x5b0ec> │ │ │ │ ldr r2, [pc, #48] @ 68328 <__cxa_atexit@plt+0x5b0f0> │ │ │ │ ldr r7, [pc, #48] @ 6832c <__cxa_atexit@plt+0x5b0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ add sl, r2, #3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff75f4 │ │ │ │ + ldreq pc, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq lr, [ip], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq r3, [sp], #-844 @ 0xfffffcb4 │ │ │ │ ldreq lr, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ - ldreq sp, [ip], #-1164 @ 0xfffffb74 │ │ │ │ - strbeq r2, [sp], #-860 @ 0xfffffca4 │ │ │ │ - ldreq sp, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ - ldreq lr, [ip], #-1036 @ 0xfffffbf4 │ │ │ │ - ldreq sp, [ip], #-3000 @ 0xfffff448 │ │ │ │ + ldreq pc, [ip], #-1036 @ 0xfffffbf4 │ │ │ │ + ldreq lr, [ip], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68360 <__cxa_atexit@plt+0x5b128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 68368 <__cxa_atexit@plt+0x5b130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp], #-584 @ 0xfffffdb8 │ │ │ │ + strbeq r3, [sp], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68404 <__cxa_atexit@plt+0x5b1cc> │ │ │ │ ldr lr, [pc, #152] @ 68424 <__cxa_atexit@plt+0x5b1ec> │ │ │ │ @@ -93288,15 +93288,15 @@ │ │ │ │ ldr r7, [pc, #88] @ 6842c <__cxa_atexit@plt+0x5b1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -93304,16 +93304,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r2, [sp], #-516 @ 0xfffffdfc │ │ │ │ - strbeq r2, [sp], #-480 @ 0xfffffe20 │ │ │ │ + strbeq r3, [sp], #-500 @ 0xfffffe0c │ │ │ │ + strbeq r3, [sp], #-464 @ 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68480 <__cxa_atexit@plt+0x5b248> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -93334,15 +93334,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [sp], #-336 @ 0xfffffeb0 │ │ │ │ + strbeq r3, [sp], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 68544 <__cxa_atexit@plt+0x5b30c> │ │ │ │ ldr r3, [pc, #144] @ 68554 <__cxa_atexit@plt+0x5b31c> │ │ │ │ @@ -93363,15 +93363,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 6853c <__cxa_atexit@plt+0x5b304> │ │ │ │ ldr r3, [pc, #80] @ 6855c <__cxa_atexit@plt+0x5b324> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 68564 <__cxa_atexit@plt+0x5b32c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -93382,17 +93382,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 68560 <__cxa_atexit@plt+0x5b328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq lr, [ip], #-480 @ 0xfffffe20 │ │ │ │ - strbeq r2, [sp], #-128 @ 0xffffff80 │ │ │ │ - ldreq lr, [ip], #-448 @ 0xfffffe40 │ │ │ │ + ldreq pc, [ip], #-480 @ 0xfffffe20 │ │ │ │ + strbeq r3, [sp], #-112 @ 0xffffff90 │ │ │ │ + ldreq pc, [ip], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 685bc <__cxa_atexit@plt+0x5b384> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -93404,48 +93404,48 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 685d0 <__cxa_atexit@plt+0x5b398> │ │ │ │ ldr r3, [pc, #44] @ 685dc <__cxa_atexit@plt+0x5b3a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r7, [pc, #28] @ 685e0 <__cxa_atexit@plt+0x5b3a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r1, [sp], #-4076 @ 0xfffff014 │ │ │ │ - ldreq lr, [ip], #-324 @ 0xfffffebc │ │ │ │ + strbeq r2, [sp], #-4060 @ 0xfffff024 │ │ │ │ + ldreq pc, [ip], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 68604 <__cxa_atexit@plt+0x5b3cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq lr, [ip], #-288 @ 0xfffffee0 │ │ │ │ + ldreq pc, [ip], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 68638 <__cxa_atexit@plt+0x5b400> │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 68630 <__cxa_atexit@plt+0x5b3f8> │ │ │ │ b 68648 <__cxa_atexit@plt+0x5b410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq lr, [ip], #-236 @ 0xffffff14 │ │ │ │ + ldreq pc, [ip], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68670 <__cxa_atexit@plt+0x5b438> │ │ │ │ ldr r3, [pc, #172] @ 68708 <__cxa_atexit@plt+0x5b4d0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -93473,15 +93473,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 686f4 <__cxa_atexit@plt+0x5b4bc> │ │ │ │ ldr r3, [pc, #64] @ 68704 <__cxa_atexit@plt+0x5b4cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 68710 <__cxa_atexit@plt+0x5b4d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -93489,17 +93489,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq ip, [ip], #-3420 @ 0xfffff2a4 │ │ │ │ - strbeq r1, [sp], #-3784 @ 0xfffff138 │ │ │ │ - ldreq lr, [ip], #-20 @ 0xffffffec │ │ │ │ + ldreq sp, [ip], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq r2, [sp], #-3768 @ 0xfffff148 │ │ │ │ + ldreq pc, [ip], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 6877c <__cxa_atexit@plt+0x5b544> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -93541,15 +93541,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 6880c <__cxa_atexit@plt+0x5b5d4> │ │ │ │ ldr r6, [pc, #92] @ 6882c <__cxa_atexit@plt+0x5b5f4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 68830 <__cxa_atexit@plt+0x5b5f8> │ │ │ │ mov r6, r8 │ │ │ │ @@ -93562,28 +93562,28 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r1, [sp], #-3504 @ 0xfffff250 │ │ │ │ + strbeq r2, [sp], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - strbeq r1, [sp], #-3636 @ 0xfffff1cc │ │ │ │ - ldreq sp, [ip], #-3816 @ 0xfffff118 │ │ │ │ + strbeq r2, [sp], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq lr, [ip], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 68860 <__cxa_atexit@plt+0x5b628> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [ip], #-3780 @ 0xfffff13c │ │ │ │ + ldreq lr, [ip], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6888c <__cxa_atexit@plt+0x5b654> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -93607,15 +93607,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq sp, [ip], #-3704 @ 0xfffff188 │ │ │ │ + ldreq lr, [ip], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68928 <__cxa_atexit@plt+0x5b6f0> │ │ │ │ ldr r2, [pc, #48] @ 68938 <__cxa_atexit@plt+0x5b700> │ │ │ │ @@ -93629,57 +93629,57 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 68940 <__cxa_atexit@plt+0x5b708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r1, [sp], #-3216 @ 0xfffff370 │ │ │ │ - ldreq sp, [ip], #-3652 @ 0xfffff1bc │ │ │ │ - ldreq sp, [ip], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq r2, [sp], #-3200 @ 0xfffff380 │ │ │ │ + ldreq lr, [ip], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq lr, [ip], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 68964 <__cxa_atexit@plt+0x5b72c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8692c <__cxa_atexit@plt+0x1c796f4> │ │ │ │ + b 40120c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [ip], #-3560 @ 0xfffff218 │ │ │ │ + ldreq lr, [ip], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 68988 <__cxa_atexit@plt+0x5b750> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c818e8 <__cxa_atexit@plt+0x1c746b0> │ │ │ │ + b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [ip], #-3508 @ 0xfffff24c │ │ │ │ + ldreq lr, [ip], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 689b0 <__cxa_atexit@plt+0x5b778> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 684b0 <__cxa_atexit@plt+0x5b278> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq lr, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 689e0 <__cxa_atexit@plt+0x5b7a8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 689d8 <__cxa_atexit@plt+0x5b7a0> │ │ │ │ b 689f0 <__cxa_atexit@plt+0x5b7b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq sp, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ + ldreq lr, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68a6c <__cxa_atexit@plt+0x5b834> │ │ │ │ ldr r3, [pc, #244] @ 68af8 <__cxa_atexit@plt+0x5b8c0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -93704,15 +93704,15 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r0, #2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [pc, #184] @ 68b1c <__cxa_atexit@plt+0x5b8e4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #148] @ 68b08 <__cxa_atexit@plt+0x5b8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -93741,24 +93741,24 @@ │ │ │ │ add sl, r2, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq ip, [ip], #-3200 @ 0xfffff380 │ │ │ │ - ldreq sp, [ip], #-3132 @ 0xfffff3c4 │ │ │ │ - ldreq sp, [ip], #-1000 @ 0xfffffc18 │ │ │ │ - strbeq r1, [sp], #-3136 @ 0xfffff3c0 │ │ │ │ - strbeq r1, [sp], #-3216 @ 0xfffff370 │ │ │ │ + ldreq sp, [ip], #-3200 @ 0xfffff380 │ │ │ │ + ldreq lr, [ip], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq lr, [ip], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq r2, [sp], #-3120 @ 0xfffff3d0 │ │ │ │ + strbeq r2, [sp], #-3200 @ 0xfffff380 │ │ │ │ @ instruction: 0xffff6e70 │ │ │ │ - ldreq sp, [ip], #-3276 @ 0xfffff334 │ │ │ │ - ldreq ip, [ip], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq r1, [sp], #-3036 @ 0xfffff424 │ │ │ │ - ldreq sp, [ip], #-3060 @ 0xfffff40c │ │ │ │ + ldreq lr, [ip], #-3276 @ 0xfffff334 │ │ │ │ + ldreq sp, [ip], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq r2, [sp], #-3020 @ 0xfffff434 │ │ │ │ + ldreq lr, [ip], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68b80 <__cxa_atexit@plt+0x5b948> │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -93773,15 +93773,15 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r0, #2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [pc, #148] @ 68c0c <__cxa_atexit@plt+0x5b9d4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 68be0 <__cxa_atexit@plt+0x5b9a8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #92] @ 68bfc <__cxa_atexit@plt+0x5b9c4> │ │ │ │ @@ -93802,23 +93802,23 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ add sl, r2, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq ip, [ip], #-2952 @ 0xfffff478 │ │ │ │ - ldreq sp, [ip], #-2884 @ 0xfffff4bc │ │ │ │ - ldreq sp, [ip], #-752 @ 0xfffffd10 │ │ │ │ - strbeq r1, [sp], #-2960 @ 0xfffff470 │ │ │ │ + ldreq sp, [ip], #-2952 @ 0xfffff478 │ │ │ │ + ldreq lr, [ip], #-2884 @ 0xfffff4bc │ │ │ │ + ldreq lr, [ip], #-752 @ 0xfffffd10 │ │ │ │ + strbeq r2, [sp], #-2944 @ 0xfffff480 │ │ │ │ @ instruction: 0xffff6d5c │ │ │ │ - ldreq sp, [ip], #-3000 @ 0xfffff448 │ │ │ │ - ldreq ip, [ip], #-3056 @ 0xfffff410 │ │ │ │ - strbeq r1, [sp], #-2760 @ 0xfffff538 │ │ │ │ - ldreq sp, [ip], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq lr, [ip], #-3000 @ 0xfffff448 │ │ │ │ + ldreq sp, [ip], #-3056 @ 0xfffff410 │ │ │ │ + strbeq r2, [sp], #-2744 @ 0xfffff548 │ │ │ │ + ldreq lr, [ip], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68c54 <__cxa_atexit@plt+0x5ba1c> │ │ │ │ ldr r2, [pc, #48] @ 68c64 <__cxa_atexit@plt+0x5ba2c> │ │ │ │ @@ -93832,16 +93832,16 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 68c6c <__cxa_atexit@plt+0x5ba34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - strbeq r1, [sp], #-2404 @ 0xfffff69c │ │ │ │ - ldreq sp, [ip], #-2840 @ 0xfffff4e8 │ │ │ │ + strbeq r2, [sp], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq lr, [ip], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -93854,23 +93854,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 68cc4 <__cxa_atexit@plt+0x5ba8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sp], #-3284 @ 0xfffff32c │ │ │ │ - ldreq sp, [ip], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r2, [sp], #-3268 @ 0xfffff33c │ │ │ │ + ldreq lr, [ip], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 68ce0 <__cxa_atexit@plt+0x5baa8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r3, #202 @ 0xca │ │ │ │ + mvnseq r3, #578813952 @ 0x22800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68d38 <__cxa_atexit@plt+0x5bb00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -93892,16 +93892,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r1, [sp], #-2176 @ 0xfffff780 │ │ │ │ - ldreq ip, [ip], #-852 @ 0xfffffcac │ │ │ │ + strbeq r2, [sp], #-2160 @ 0xfffff790 │ │ │ │ + ldreq sp, [ip], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68dc8 <__cxa_atexit@plt+0x5bb90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -93927,24 +93927,24 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 68dec <__cxa_atexit@plt+0x5bbb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sp], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r2, [sp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xfffeab5c │ │ │ │ - ldreq ip, [ip], #-728 @ 0xfffffd28 │ │ │ │ + ldreq sp, [ip], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 68e08 <__cxa_atexit@plt+0x5bbd0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r2, #648 @ 0x288 │ │ │ │ + mvnseq r3, #1644167168 @ 0x62000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68e60 <__cxa_atexit@plt+0x5bc28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -93966,16 +93966,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r1, [sp], #-1880 @ 0xfffff8a8 │ │ │ │ - ldreq ip, [ip], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq r2, [sp], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq sp, [ip], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68ef0 <__cxa_atexit@plt+0x5bcb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -94001,18 +94001,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 68f14 <__cxa_atexit@plt+0x5bcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sp], #-1776 @ 0xfffff910 │ │ │ │ + strbeq r2, [sp], #-1760 @ 0xfffff920 │ │ │ │ @ instruction: 0xfffeaa34 │ │ │ │ - ldreq ip, [ip], #-432 @ 0xfffffe50 │ │ │ │ - ldreq sp, [ip], #-2240 @ 0xfffff740 │ │ │ │ + ldreq sp, [ip], #-432 @ 0xfffffe50 │ │ │ │ + ldreq lr, [ip], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 68f84 <__cxa_atexit@plt+0x5bd4c> │ │ │ │ ldr r2, [pc, #84] @ 68f90 <__cxa_atexit@plt+0x5bd58> │ │ │ │ @@ -94036,29 +94036,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r1, [sp], #-2556 @ 0xfffff604 │ │ │ │ - ldreq sp, [ip], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r2, [sp], #-2540 @ 0xfffff614 │ │ │ │ + ldreq lr, [ip], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 68fc8 <__cxa_atexit@plt+0x5bd90> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 68fcc <__cxa_atexit@plt+0x5bd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [sp], #-2480 @ 0xfffff650 │ │ │ │ - ldreq sp, [ip], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r2, [sp], #-2464 @ 0xfffff660 │ │ │ │ + ldreq lr, [ip], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94092,15 +94092,15 @@ │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #104] @ 690d8 <__cxa_atexit@plt+0x5bea0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r7, [pc, #60] @ 690c0 <__cxa_atexit@plt+0x5be88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 690dc <__cxa_atexit@plt+0x5bea4> │ │ │ │ @@ -94110,23 +94110,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - ldreq ip, [ip], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq sp, [ip], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffeea3c │ │ │ │ - ldreq ip, [ip], #-632 @ 0xfffffd88 │ │ │ │ - strbeq r1, [sp], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq sp, [ip], #-632 @ 0xfffffd88 │ │ │ │ + strbeq r2, [sp], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq sp, [ip], #-1736 @ 0xfffff938 │ │ │ │ + ldreq lr, [ip], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94148,35 +94148,35 @@ │ │ │ │ ldr r9, [pc, #92] @ 691a0 <__cxa_atexit@plt+0x5bf68> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, sl} │ │ │ │ ldr r3, [pc, #84] @ 691a4 <__cxa_atexit@plt+0x5bf6c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r3, [pc, #52] @ 69198 <__cxa_atexit@plt+0x5bf60> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 69194 <__cxa_atexit@plt+0x5bf5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - ldreq ip, [ip], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq sp, [ip], #-2320 @ 0xfffff6f0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffee95c │ │ │ │ - ldreq ip, [ip], #-408 @ 0xfffffe68 │ │ │ │ - strbeq r1, [sp], #-1128 @ 0xfffffb98 │ │ │ │ - ldreq fp, [ip], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq sp, [ip], #-408 @ 0xfffffe68 │ │ │ │ + strbeq r2, [sp], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq ip, [ip], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 69210 <__cxa_atexit@plt+0x5bfd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -94203,18 +94203,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sp], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r2, [sp], #-904 @ 0xfffffc78 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - strbeq r1, [sp], #-964 @ 0xfffffc3c │ │ │ │ - ldreq sp, [ip], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r2, [sp], #-948 @ 0xfffffc4c │ │ │ │ + ldreq lr, [ip], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94236,66 +94236,66 @@ │ │ │ │ ldr r9, [pc, #92] @ 69300 <__cxa_atexit@plt+0x5c0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, sl} │ │ │ │ ldr r3, [pc, #84] @ 69304 <__cxa_atexit@plt+0x5c0cc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r3, [pc, #52] @ 692f8 <__cxa_atexit@plt+0x5c0c0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 692f4 <__cxa_atexit@plt+0x5c0bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - ldreq ip, [ip], #-1968 @ 0xfffff850 │ │ │ │ + ldreq sp, [ip], #-1968 @ 0xfffff850 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffee7fc │ │ │ │ - ldreq ip, [ip], #-56 @ 0xffffffc8 │ │ │ │ - strbeq r1, [sp], #-776 @ 0xfffffcf8 │ │ │ │ - ldreq sp, [ip], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq sp, [ip], #-56 @ 0xffffffc8 │ │ │ │ + strbeq r2, [sp], #-760 @ 0xfffffd08 │ │ │ │ + ldreq lr, [ip], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 69328 <__cxa_atexit@plt+0x5c0f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [ip], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq lr, [ip], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 69358 <__cxa_atexit@plt+0x5c120> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6935c <__cxa_atexit@plt+0x5c124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [sp], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq fp, [ip], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq r2, [sp], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq ip, [ip], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 69380 <__cxa_atexit@plt+0x5c148> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [ip], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq ip, [ip], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 693ec <__cxa_atexit@plt+0x5c1b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -94322,18 +94322,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sp], #-444 @ 0xfffffe44 │ │ │ │ + strbeq r2, [sp], #-428 @ 0xfffffe54 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - strbeq r1, [sp], #-488 @ 0xfffffe18 │ │ │ │ - ldreq sp, [ip], #-972 @ 0xfffffc34 │ │ │ │ + strbeq r2, [sp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq lr, [ip], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69484 <__cxa_atexit@plt+0x5c24c> │ │ │ │ ldr lr, [pc, #80] @ 6948c <__cxa_atexit@plt+0x5c254> │ │ │ │ add r3, r7, #12 │ │ │ │ @@ -94354,16 +94354,16 @@ │ │ │ │ b 694a0 <__cxa_atexit@plt+0x5c268> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r1, [sp], #-324 @ 0xfffffebc │ │ │ │ - ldreq sp, [ip], #-852 @ 0xfffffcac │ │ │ │ + strbeq r2, [sp], #-308 @ 0xfffffecc │ │ │ │ + ldreq lr, [ip], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r8, lr │ │ │ │ bcc 695c8 <__cxa_atexit@plt+0x5c390> │ │ │ │ @@ -94455,25 +94455,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str sl, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq sp, [ip], #-644 @ 0xfffffd7c │ │ │ │ - ldreq ip, [ip], #-760 @ 0xfffffd08 │ │ │ │ - ldreq sp, [ip], #-404 @ 0xfffffe6c │ │ │ │ - ldreq ip, [ip], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq lr, [ip], #-644 @ 0xfffffd7c │ │ │ │ + ldreq sp, [ip], #-760 @ 0xfffffd08 │ │ │ │ + ldreq lr, [ip], #-404 @ 0xfffffe6c │ │ │ │ + ldreq sp, [ip], #-1524 @ 0xfffffa0c │ │ │ │ @ instruction: 0xffff0780 │ │ │ │ @ instruction: 0xffff00b8 │ │ │ │ - ldreq sp, [ip], #-548 @ 0xfffffddc │ │ │ │ - strbeq r1, [sp], #-880 @ 0xfffffc90 │ │ │ │ - ldreq ip, [ip], #-840 @ 0xfffffcb8 │ │ │ │ - strbeq r1, [sp], #-784 @ 0xfffffcf0 │ │ │ │ - ldreq sp, [ip], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq lr, [ip], #-548 @ 0xfffffddc │ │ │ │ + strbeq r2, [sp], #-864 @ 0xfffffca0 │ │ │ │ + ldreq sp, [ip], #-840 @ 0xfffffcb8 │ │ │ │ + strbeq r2, [sp], #-768 @ 0xfffffd00 │ │ │ │ + ldreq lr, [ip], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #284] @ 69780 <__cxa_atexit@plt+0x5c548> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -94542,24 +94542,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov fp, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r0, r3} │ │ │ │ bx r1 │ │ │ │ - ldreq sp, [ip], #-296 @ 0xfffffed8 │ │ │ │ + ldreq lr, [ip], #-296 @ 0xfffffed8 │ │ │ │ @ instruction: 0xffff0614 │ │ │ │ @ instruction: 0xfffeff4c │ │ │ │ - ldreq ip, [ip], #-516 @ 0xfffffdfc │ │ │ │ - strbeq r1, [sp], #-536 @ 0xfffffde8 │ │ │ │ - ldreq sp, [ip], #-132 @ 0xffffff7c │ │ │ │ - strbeq r1, [sp], #-396 @ 0xfffffe74 │ │ │ │ - ldreq ip, [ip], #-400 @ 0xfffffe70 │ │ │ │ - ldreq sp, [ip], #-24 @ 0xffffffe8 │ │ │ │ - ldreq ip, [ip], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq sp, [ip], #-516 @ 0xfffffdfc │ │ │ │ + strbeq r2, [sp], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq lr, [ip], #-132 @ 0xffffff7c │ │ │ │ + strbeq r2, [sp], #-380 @ 0xfffffe84 │ │ │ │ + ldreq sp, [ip], #-400 @ 0xfffffe70 │ │ │ │ + ldreq lr, [ip], #-24 @ 0xffffffe8 │ │ │ │ + ldreq sp, [ip], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94586,28 +94586,28 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #36] @ 69860 <__cxa_atexit@plt+0x5c628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - ldreq ip, [ip], #-2044 @ 0xfffff804 │ │ │ │ - strbeq r0, [sp], #-3788 @ 0xfffff134 │ │ │ │ - strbeq r1, [sp], #-248 @ 0xffffff08 │ │ │ │ - strbeq r1, [sp], #-240 @ 0xffffff10 │ │ │ │ - ldreq ip, [ip], #-4028 @ 0xfffff044 │ │ │ │ - ldreq ip, [ip], #-1592 @ 0xfffff9c8 │ │ │ │ + ldreq sp, [ip], #-2044 @ 0xfffff804 │ │ │ │ + strbeq r1, [sp], #-3772 @ 0xfffff144 │ │ │ │ + strbeq r2, [sp], #-232 @ 0xffffff18 │ │ │ │ + strbeq r2, [sp], #-224 @ 0xffffff20 │ │ │ │ + ldreq sp, [ip], #-4028 @ 0xfffff044 │ │ │ │ + ldreq sp, [ip], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6990c <__cxa_atexit@plt+0x5c6d4> │ │ │ │ ldr r1, [pc, #144] @ 69918 <__cxa_atexit@plt+0x5c6e0> │ │ │ │ @@ -94631,15 +94631,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 69904 <__cxa_atexit@plt+0x5c6cc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -94647,15 +94647,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq ip, [ip], #-1400 @ 0xfffffa88 │ │ │ │ + ldreq sp, [ip], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 699a4 <__cxa_atexit@plt+0x5c76c> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94671,25 +94671,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 69998 <__cxa_atexit@plt+0x5c760> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq ip, [ip], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq sp, [ip], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 699fc <__cxa_atexit@plt+0x5c7c4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94697,26 +94697,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 699f0 <__cxa_atexit@plt+0x5c7b8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [ip], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq sp, [ip], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 69acc <__cxa_atexit@plt+0x5c894> │ │ │ │ @@ -94752,15 +94752,15 @@ │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r8, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #72] @ 69b1c <__cxa_atexit@plt+0x5c8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -94772,21 +94772,21 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldreq ip, [ip], #-3320 @ 0xfffff308 │ │ │ │ - ldreq ip, [ip], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq sp, [ip], #-3320 @ 0xfffff308 │ │ │ │ + ldreq sp, [ip], #-3380 @ 0xfffff2cc │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - ldreq ip, [ip], #-1380 @ 0xfffffa9c │ │ │ │ - strbeq r0, [sp], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq r0, [sp], #-3672 @ 0xfffff1a8 │ │ │ │ - strbeq r0, [sp], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq sp, [ip], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r1, [sp], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r1, [sp], #-3656 @ 0xfffff1b8 │ │ │ │ + strbeq r1, [sp], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69b74 <__cxa_atexit@plt+0x5c93c> │ │ │ │ ldr r3, [pc, #48] @ 69b84 <__cxa_atexit@plt+0x5c94c> │ │ │ │ @@ -94794,35 +94794,35 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #36] @ 69b88 <__cxa_atexit@plt+0x5c950> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r7, [pc, #16] @ 69b8c <__cxa_atexit@plt+0x5c954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r0, [sp], #-3528 @ 0xfffff238 │ │ │ │ - ldreq ip, [ip], #-3256 @ 0xfffff348 │ │ │ │ - ldreq ip, [ip], #-3212 @ 0xfffff374 │ │ │ │ + strbeq r1, [sp], #-3512 @ 0xfffff248 │ │ │ │ + ldreq sp, [ip], #-3256 @ 0xfffff348 │ │ │ │ + ldreq sp, [ip], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 69bb8 <__cxa_atexit@plt+0x5c980> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #8] @ 69bbc <__cxa_atexit@plt+0x5c984> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r0, [sp], #-2704 @ 0xfffff570 │ │ │ │ - ldreq ip, [ip], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq r1, [sp], #-2688 @ 0xfffff580 │ │ │ │ + ldreq sp, [ip], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r1, #12]! │ │ │ │ add r2, r6, #12 │ │ │ │ ldr sl, [r1, #-8] │ │ │ │ @@ -94860,15 +94860,15 @@ │ │ │ │ stm lr, {r0, r8, ip} │ │ │ │ add lr, r6, #28 │ │ │ │ str sl, [r6, #8] │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r8, r2, #23 │ │ │ │ mov r6, r2 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #80] @ 69cd4 <__cxa_atexit@plt+0x5ca9c> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ mov r0, #12 │ │ │ │ @@ -94882,28 +94882,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, lr │ │ │ │ bx r3 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - ldreq ip, [ip], #-2888 @ 0xfffff4b8 │ │ │ │ - ldreq ip, [ip], #-2952 @ 0xfffff478 │ │ │ │ + ldreq sp, [ip], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq sp, [ip], #-2952 @ 0xfffff478 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ - ldreq ip, [ip], #-944 @ 0xfffffc50 │ │ │ │ - strbeq r0, [sp], #-2688 @ 0xfffff580 │ │ │ │ - strbeq r0, [sp], #-3236 @ 0xfffff35c │ │ │ │ - strbeq r0, [sp], #-3228 @ 0xfffff364 │ │ │ │ + ldreq sp, [ip], #-944 @ 0xfffffc50 │ │ │ │ + strbeq r1, [sp], #-2672 @ 0xfffff590 │ │ │ │ + strbeq r1, [sp], #-3220 @ 0xfffff36c │ │ │ │ + strbeq r1, [sp], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 69d04 <__cxa_atexit@plt+0x5cacc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r2, #166 @ 0xa6 │ │ │ │ + mvnseq r2, #427819008 @ 0x19800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 69d90 <__cxa_atexit@plt+0x5cb58> │ │ │ │ ldr r2, [pc, #132] @ 69dac <__cxa_atexit@plt+0x5cb74> │ │ │ │ @@ -94927,28 +94927,28 @@ │ │ │ │ str r0, [r3, #-8] │ │ │ │ str r6, [r3, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r6, [pc, #60] @ 69db8 <__cxa_atexit@plt+0x5cb80> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r0, [sp], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq r1, [sp], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 69e0c <__cxa_atexit@plt+0x5cbd4> │ │ │ │ @@ -94960,21 +94960,21 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 69e20 <__cxa_atexit@plt+0x5cbe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq r0, [sp], #-1964 @ 0xfffff854 │ │ │ │ + strbeq r1, [sp], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -95018,17 +95018,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvnseq r1, #3488 @ 0xda0 │ │ │ │ + mvnseq r2, #1744830466 @ 0x68000002 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvnseq r1, #7488 @ 0x1d40 │ │ │ │ + mvnseq r2, #1342177283 @ 0x50000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 69f54 <__cxa_atexit@plt+0x5cd1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -95051,17 +95051,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq r1, #1120 @ 0x460 │ │ │ │ + mvnseq r2, #402653184 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - mvnseq r1, #55552 @ 0xd900 │ │ │ │ + mvnseq r2, #1073741862 @ 0x40000026 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 69fc0 <__cxa_atexit@plt+0x5cd88> │ │ │ │ @@ -95075,15 +95075,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - ldreq ip, [ip], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq sp, [ip], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95104,33 +95104,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r3, [pc, #80] @ 6a08c <__cxa_atexit@plt+0x5ce54> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r7, [pc, #48] @ 6a084 <__cxa_atexit@plt+0x5ce4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6a080 <__cxa_atexit@plt+0x5ce48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq ip, [ip], #-1988 @ 0xfffff83c │ │ │ │ - ldreq ip, [ip], #-2032 @ 0xfffff810 │ │ │ │ + ldreq sp, [ip], #-1988 @ 0xfffff83c │ │ │ │ + ldreq sp, [ip], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - strbeq r0, [sp], #-2288 @ 0xfffff710 │ │ │ │ - ldreq ip, [ip], #-1968 @ 0xfffff850 │ │ │ │ + strbeq r1, [sp], #-2272 @ 0xfffff720 │ │ │ │ + ldreq sp, [ip], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95151,33 +95151,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r3, [pc, #80] @ 6a148 <__cxa_atexit@plt+0x5cf10> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r7, [pc, #48] @ 6a140 <__cxa_atexit@plt+0x5cf08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6a13c <__cxa_atexit@plt+0x5cf04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldreq ip, [ip], #-1800 @ 0xfffff8f8 │ │ │ │ - ldreq ip, [ip], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq sp, [ip], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq sp, [ip], #-1844 @ 0xfffff8cc │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - strbeq r0, [sp], #-2100 @ 0xfffff7cc │ │ │ │ - ldreq ip, [ip], #-1760 @ 0xfffff920 │ │ │ │ + strbeq r1, [sp], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq sp, [ip], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a190 <__cxa_atexit@plt+0x5cf58> │ │ │ │ ldr r3, [pc, #48] @ 6a1a0 <__cxa_atexit@plt+0x5cf68> │ │ │ │ @@ -95185,23 +95185,23 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #36] @ 6a1a4 <__cxa_atexit@plt+0x5cf6c> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 40144c <__cxa_atexit@plt+0x3f4214> │ │ │ │ + b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r7, [pc, #16] @ 6a1a8 <__cxa_atexit@plt+0x5cf70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - strbeq r0, [sp], #-1964 @ 0xfffff854 │ │ │ │ - ldreq ip, [ip], #-1692 @ 0xfffff964 │ │ │ │ - ldreq fp, [ip], #-2272 @ 0xfffff720 │ │ │ │ + strbeq r1, [sp], #-1948 @ 0xfffff864 │ │ │ │ + ldreq sp, [ip], #-1692 @ 0xfffff964 │ │ │ │ + ldreq ip, [ip], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a1f0 <__cxa_atexit@plt+0x5cfb8> │ │ │ │ ldr r2, [pc, #52] @ 6a204 <__cxa_atexit@plt+0x5cfcc> │ │ │ │ @@ -95209,25 +95209,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r5, [pc, #44] @ 6a20c <__cxa_atexit@plt+0x5cfd4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r7, [pc, #24] @ 6a210 <__cxa_atexit@plt+0x5cfd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffed8cc │ │ │ │ - ldreq fp, [ip], #-264 @ 0xfffffef8 │ │ │ │ - strbeq r0, [sp], #-984 @ 0xfffffc28 │ │ │ │ - ldreq fp, [ip], #-2196 @ 0xfffff76c │ │ │ │ - ldreq ip, [ip], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq ip, [ip], #-264 @ 0xfffffef8 │ │ │ │ + strbeq r1, [sp], #-968 @ 0xfffffc38 │ │ │ │ + ldreq ip, [ip], #-2196 @ 0xfffff76c │ │ │ │ + ldreq sp, [ip], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a26c <__cxa_atexit@plt+0x5d034> │ │ │ │ ldr r2, [pc, #64] @ 6a274 <__cxa_atexit@plt+0x5d03c> │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -95244,16 +95244,16 @@ │ │ │ │ b 6a288 <__cxa_atexit@plt+0x5d050> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r0, [sp], #-844 @ 0xfffffcb4 │ │ │ │ - ldreq ip, [ip], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq r1, [sp], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq sp, [ip], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, lr │ │ │ │ str fp, [sp] │ │ │ │ @@ -95346,25 +95346,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, ip │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq ip, [ip], #-1184 @ 0xfffffb60 │ │ │ │ - ldreq fp, [ip], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq ip, [ip], #-940 @ 0xfffffc54 │ │ │ │ - ldreq fp, [ip], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq sp, [ip], #-1184 @ 0xfffffb60 │ │ │ │ + ldreq ip, [ip], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq sp, [ip], #-940 @ 0xfffffc54 │ │ │ │ + ldreq ip, [ip], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xfffef99c │ │ │ │ @ instruction: 0xfffef2c8 │ │ │ │ - ldreq ip, [ip], #-1084 @ 0xfffffbc4 │ │ │ │ - strbeq r0, [sp], #-1432 @ 0xfffffa68 │ │ │ │ - ldreq fp, [ip], #-1392 @ 0xfffffa90 │ │ │ │ - strbeq r0, [sp], #-1332 @ 0xfffffacc │ │ │ │ - ldreq ip, [ip], #-864 @ 0xfffffca0 │ │ │ │ + ldreq sp, [ip], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r1, [sp], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq ip, [ip], #-1392 @ 0xfffffa90 │ │ │ │ + strbeq r1, [sp], #-1316 @ 0xfffffadc │ │ │ │ + ldreq sp, [ip], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #256] @ 6a54c <__cxa_atexit@plt+0x5d314> │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #2 │ │ │ │ @@ -95425,24 +95425,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r3, r2, #1 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [ip], #-840 @ 0xfffffcb8 │ │ │ │ + ldreq sp, [ip], #-840 @ 0xfffffcb8 │ │ │ │ @ instruction: 0xfffef82c │ │ │ │ @ instruction: 0xfffef158 │ │ │ │ - ldreq ip, [ip], #-716 @ 0xfffffd34 │ │ │ │ - strbeq r0, [sp], #-1048 @ 0xfffffbe8 │ │ │ │ - ldreq fp, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - strbeq r0, [sp], #-952 @ 0xfffffc48 │ │ │ │ - ldreq fp, [ip], #-964 @ 0xfffffc3c │ │ │ │ - ldreq ip, [ip], #-604 @ 0xfffffda4 │ │ │ │ - ldreq fp, [ip], #-1736 @ 0xfffff938 │ │ │ │ + ldreq sp, [ip], #-716 @ 0xfffffd34 │ │ │ │ + strbeq r1, [sp], #-1032 @ 0xfffffbf8 │ │ │ │ + ldreq ip, [ip], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r1, [sp], #-936 @ 0xfffffc58 │ │ │ │ + ldreq ip, [ip], #-964 @ 0xfffffc3c │ │ │ │ + ldreq sp, [ip], #-604 @ 0xfffffda4 │ │ │ │ + ldreq ip, [ip], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95467,28 +95467,28 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #36] @ 6a624 <__cxa_atexit@plt+0x5d3ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - ldreq fp, [ip], #-2612 @ 0xfffff5cc │ │ │ │ - strbeq r0, [sp], #-260 @ 0xfffffefc │ │ │ │ - strbeq r0, [sp], #-808 @ 0xfffffcd8 │ │ │ │ - strbeq r0, [sp], #-800 @ 0xfffffce0 │ │ │ │ - ldreq ip, [ip], #-620 @ 0xfffffd94 │ │ │ │ - ldreq fp, [ip], #-2164 @ 0xfffff78c │ │ │ │ + ldreq ip, [ip], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq r1, [sp], #-244 @ 0xffffff0c │ │ │ │ + strbeq r1, [sp], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r1, [sp], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq sp, [ip], #-620 @ 0xfffffd94 │ │ │ │ + ldreq ip, [ip], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a6d0 <__cxa_atexit@plt+0x5d498> │ │ │ │ ldr r1, [pc, #144] @ 6a6dc <__cxa_atexit@plt+0x5d4a4> │ │ │ │ @@ -95512,15 +95512,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 6a6c8 <__cxa_atexit@plt+0x5d490> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -95528,15 +95528,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq fp, [ip], #-1972 @ 0xfffff84c │ │ │ │ + ldreq ip, [ip], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 6a768 <__cxa_atexit@plt+0x5d530> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95552,25 +95552,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6a75c <__cxa_atexit@plt+0x5d524> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq fp, [ip], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq ip, [ip], #-1836 @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 6a7c0 <__cxa_atexit@plt+0x5d588> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -95578,26 +95578,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 6a7b4 <__cxa_atexit@plt+0x5d57c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [ip], #-1752 @ 0xfffff928 │ │ │ │ + ldreq ip, [ip], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, sl │ │ │ │ cmp r1, r2 │ │ │ │ @@ -95631,15 +95631,15 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #72] @ 6a8d8 <__cxa_atexit@plt+0x5d6a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ @@ -95651,42 +95651,42 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldreq fp, [ip], #-4012 @ 0xfffff054 │ │ │ │ - ldreq fp, [ip], #-4076 @ 0xfffff014 │ │ │ │ + ldreq ip, [ip], #-4012 @ 0xfffff054 │ │ │ │ + ldreq ip, [ip], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - ldreq fp, [ip], #-1960 @ 0xfffff858 │ │ │ │ - strbeq pc, [ip], #-3704 @ 0xfffff188 @ │ │ │ │ - strbeq r0, [sp], #-156 @ 0xffffff64 │ │ │ │ - strbeq r0, [sp], #-148 @ 0xffffff6c │ │ │ │ + ldreq ip, [ip], #-1960 @ 0xfffff858 │ │ │ │ + strbeq r0, [sp], #-3688 @ 0xfffff198 │ │ │ │ + strbeq r1, [sp], #-140 @ 0xffffff74 │ │ │ │ + strbeq r1, [sp], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a924 <__cxa_atexit@plt+0x5d6ec> │ │ │ │ ldr r2, [pc, #36] @ 6a934 <__cxa_atexit@plt+0x5d6fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #28] @ 6a938 <__cxa_atexit@plt+0x5d700> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #16] @ 6a93c <__cxa_atexit@plt+0x5d704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq pc, [ip], #-3364 @ 0xfffff2dc @ │ │ │ │ - ldreq fp, [ip], #-3944 @ 0xfffff098 │ │ │ │ - ldreq fp, [ip], #-3904 @ 0xfffff0c0 │ │ │ │ + strbeq r0, [sp], #-3348 @ 0xfffff2ec │ │ │ │ + ldreq ip, [ip], #-3944 @ 0xfffff098 │ │ │ │ + ldreq ip, [ip], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr ip, [r7, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -95724,15 +95724,15 @@ │ │ │ │ str ip, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #72] @ 6aa4c <__cxa_atexit@plt+0x5d814> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, ip │ │ │ │ @@ -95744,42 +95744,42 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - ldreq fp, [ip], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq fp, [ip], #-3704 @ 0xfffff188 │ │ │ │ + ldreq ip, [ip], #-3644 @ 0xfffff1c4 │ │ │ │ + ldreq ip, [ip], #-3704 @ 0xfffff188 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - ldreq fp, [ip], #-1588 @ 0xfffff9cc │ │ │ │ - strbeq pc, [ip], #-3332 @ 0xfffff2fc @ │ │ │ │ - strbeq pc, [ip], #-3880 @ 0xfffff0d8 @ │ │ │ │ - strbeq pc, [ip], #-3872 @ 0xfffff0e0 @ │ │ │ │ - ldreq fp, [ip], #-3624 @ 0xfffff1d8 │ │ │ │ + ldreq ip, [ip], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq r0, [sp], #-3316 @ 0xfffff30c │ │ │ │ + strbeq r0, [sp], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq r0, [sp], #-3856 @ 0xfffff0f0 │ │ │ │ + ldreq ip, [ip], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6aa9c <__cxa_atexit@plt+0x5d864> │ │ │ │ ldr r2, [pc, #36] @ 6aaac <__cxa_atexit@plt+0x5d874> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #28] @ 6aab0 <__cxa_atexit@plt+0x5d878> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #16] @ 6aab4 <__cxa_atexit@plt+0x5d87c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq pc, [ip], #-2988 @ 0xfffff454 @ │ │ │ │ - ldreq fp, [ip], #-3568 @ 0xfffff210 │ │ │ │ + strbeq r0, [sp], #-2972 @ 0xfffff464 │ │ │ │ + ldreq ip, [ip], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ab28 <__cxa_atexit@plt+0x5d8f0> │ │ │ │ ldr r1, [pc, #92] @ 6ab30 <__cxa_atexit@plt+0x5d8f8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -95799,19 +95799,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6ab34 <__cxa_atexit@plt+0x5d8fc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq pc, [ip], #-2704 @ 0xfffff570 @ │ │ │ │ + strbeq r0, [sp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne 6ab68 <__cxa_atexit@plt+0x5d930> │ │ │ │ @@ -95821,17 +95821,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 6ab80 <__cxa_atexit@plt+0x5d948> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ - strbeq pc, [ip], #-2616 @ 0xfffff5c8 @ │ │ │ │ - ldreq fp, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + strbeq r0, [sp], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq ip, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6abe8 <__cxa_atexit@plt+0x5d9b0> │ │ │ │ ldr lr, [pc, #76] @ 6abf0 <__cxa_atexit@plt+0x5d9b8> │ │ │ │ add r3, r7, #12 │ │ │ │ @@ -95851,16 +95851,16 @@ │ │ │ │ b 6ac04 <__cxa_atexit@plt+0x5d9cc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq pc, [ip], #-2524 @ 0xfffff624 @ │ │ │ │ - ldreq fp, [ip], #-3252 @ 0xfffff34c │ │ │ │ + strbeq r0, [sp], #-2508 @ 0xfffff634 │ │ │ │ + ldreq ip, [ip], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r8, lr │ │ │ │ bcc 6ad28 <__cxa_atexit@plt+0x5daf0> │ │ │ │ @@ -95951,25 +95951,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str ip, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldreq fp, [ip], #-2852 @ 0xfffff4dc │ │ │ │ - ldreq fp, [ip], #-244 @ 0xffffff0c │ │ │ │ - ldreq fp, [ip], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq sl, [ip], #-3732 @ 0xfffff16c │ │ │ │ + ldreq ip, [ip], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq ip, [ip], #-244 @ 0xffffff0c │ │ │ │ + ldreq ip, [ip], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq fp, [ip], #-3732 @ 0xfffff16c │ │ │ │ @ instruction: 0xfffef020 │ │ │ │ @ instruction: 0xfffee958 │ │ │ │ - ldreq fp, [ip], #-2764 @ 0xfffff534 │ │ │ │ - strbeq pc, [ip], #-3088 @ 0xfffff3f0 @ │ │ │ │ - ldreq fp, [ip], #-324 @ 0xfffffebc │ │ │ │ - strbeq pc, [ip], #-2992 @ 0xfffff450 @ │ │ │ │ - ldreq fp, [ip], #-2816 @ 0xfffff500 │ │ │ │ + ldreq ip, [ip], #-2764 @ 0xfffff534 │ │ │ │ + strbeq r0, [sp], #-3072 @ 0xfffff400 │ │ │ │ + ldreq ip, [ip], #-324 @ 0xfffffebc │ │ │ │ + strbeq r0, [sp], #-2976 @ 0xfffff460 │ │ │ │ + ldreq ip, [ip], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #284] @ 6aee0 <__cxa_atexit@plt+0x5dca8> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -96038,25 +96038,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov fp, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #3 │ │ │ │ stmib r5, {r0, r3} │ │ │ │ bx r1 │ │ │ │ - ldreq fp, [ip], #-2504 @ 0xfffff638 │ │ │ │ + ldreq ip, [ip], #-2504 @ 0xfffff638 │ │ │ │ @ instruction: 0xfffeeeb4 │ │ │ │ @ instruction: 0xfffee7ec │ │ │ │ - ldreq fp, [ip], #-0 │ │ │ │ - strbeq pc, [ip], #-2744 @ 0xfffff548 @ │ │ │ │ - ldreq fp, [ip], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq pc, [ip], #-2604 @ 0xfffff5d4 @ │ │ │ │ - ldreq sl, [ip], #-3980 @ 0xfffff074 │ │ │ │ - ldreq fp, [ip], #-2240 @ 0xfffff740 │ │ │ │ - ldreq sl, [ip], #-3380 @ 0xfffff2cc │ │ │ │ - ldreq fp, [ip], #-2468 @ 0xfffff65c │ │ │ │ + ldreq ip, [ip], #-0 │ │ │ │ + strbeq r0, [sp], #-2728 @ 0xfffff558 │ │ │ │ + ldreq ip, [ip], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq r0, [sp], #-2588 @ 0xfffff5e4 │ │ │ │ + ldreq fp, [ip], #-3980 @ 0xfffff074 │ │ │ │ + ldreq ip, [ip], #-2240 @ 0xfffff740 │ │ │ │ + ldreq fp, [ip], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq ip, [ip], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6af58 <__cxa_atexit@plt+0x5dd20> │ │ │ │ add r2, r7, #8 │ │ │ │ ldr lr, [pc, #52] @ 6af60 <__cxa_atexit@plt+0x5dd28> │ │ │ │ @@ -96067,20 +96067,20 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [ip], #-1636 @ 0xfffff99c @ │ │ │ │ - ldreq fp, [ip], #-2372 @ 0xfffff6bc │ │ │ │ + strbeq r0, [sp], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq ip, [ip], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6afe4 <__cxa_atexit@plt+0x5ddac> │ │ │ │ @@ -96107,15 +96107,15 @@ │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ stm lr, {r3, r9, ip} │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - strbeq pc, [ip], #-2364 @ 0xfffff6c4 @ │ │ │ │ + strbeq r0, [sp], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r5, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96123,24 +96123,24 @@ │ │ │ │ ldr r2, [pc, #48] @ 6b050 <__cxa_atexit@plt+0x5de18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #20] @ 6b054 <__cxa_atexit@plt+0x5de1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldreq fp, [ip], #-2172 @ 0xfffff784 │ │ │ │ - ldreq sl, [ip], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq ip, [ip], #-2172 @ 0xfffff784 │ │ │ │ + ldreq fp, [ip], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6b100 <__cxa_atexit@plt+0x5dec8> │ │ │ │ ldr r1, [pc, #144] @ 6b10c <__cxa_atexit@plt+0x5ded4> │ │ │ │ @@ -96164,15 +96164,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 6b0f8 <__cxa_atexit@plt+0x5dec0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -96180,15 +96180,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq sl, [ip], #-3460 @ 0xfffff27c │ │ │ │ + ldreq fp, [ip], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 6b198 <__cxa_atexit@plt+0x5df60> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -96204,25 +96204,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6b18c <__cxa_atexit@plt+0x5df54> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sl, [ip], #-3324 @ 0xfffff304 │ │ │ │ + ldreq fp, [ip], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 6b1f0 <__cxa_atexit@plt+0x5dfb8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96230,26 +96230,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 6b1e4 <__cxa_atexit@plt+0x5dfac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sl, [ip], #-3240 @ 0xfffff358 │ │ │ │ + ldreq fp, [ip], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ andeq r0, r5, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -96264,15 +96264,15 @@ │ │ │ │ bcc 6b284 <__cxa_atexit@plt+0x5e04c> │ │ │ │ ldr r1, [pc, #88] @ 6b2b0 <__cxa_atexit@plt+0x5e078> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #16]! │ │ │ │ mov r8, r3 │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #56] @ 6b2ac <__cxa_atexit@plt+0x5e074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6b2a8 <__cxa_atexit@plt+0x5e070> │ │ │ │ @@ -96280,18 +96280,18 @@ │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldreq fp, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ - ldreq fp, [ip], #-1624 @ 0xfffff9a8 │ │ │ │ + ldreq ip, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq ip, [ip], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - ldreq fp, [ip], #-1572 @ 0xfffff9dc │ │ │ │ + ldreq ip, [ip], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b330 <__cxa_atexit@plt+0x5e0f8> │ │ │ │ ldr r2, [pc, #96] @ 6b338 <__cxa_atexit@plt+0x5e100> │ │ │ │ @@ -96309,47 +96309,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq fp, [ip], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq ip, [ip], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 6b368 <__cxa_atexit@plt+0x5e130> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq fp, [ip], #-1392 @ 0xfffffa90 │ │ │ │ + ldreq ip, [ip], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6b394 <__cxa_atexit@plt+0x5e15c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 6b398 <__cxa_atexit@plt+0x5e160> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq pc, [ip], #-1060 @ 0xfffffbdc @ │ │ │ │ - ldreq fp, [ip], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq r0, [sp], #-1044 @ 0xfffffbec │ │ │ │ + ldreq ip, [ip], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6b418 <__cxa_atexit@plt+0x5e1e0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -96371,18 +96371,18 @@ │ │ │ │ bcc 6b440 <__cxa_atexit@plt+0x5e208> │ │ │ │ ldr r2, [pc, #104] @ 6b46c <__cxa_atexit@plt+0x5e234> │ │ │ │ mov r8, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #16]! │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ ldr r7, [pc, #60] @ 6b468 <__cxa_atexit@plt+0x5e230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -96391,38 +96391,38 @@ │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - ldreq fp, [ip], #-1140 @ 0xfffffb8c │ │ │ │ - ldreq fp, [ip], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq ip, [ip], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq ip, [ip], #-1180 @ 0xfffffb64 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b4a4 <__cxa_atexit@plt+0x5e26c> │ │ │ │ ldr r2, [pc, #36] @ 6b4b4 <__cxa_atexit@plt+0x5e27c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #28] @ 6b4b8 <__cxa_atexit@plt+0x5e280> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #16] @ 6b4bc <__cxa_atexit@plt+0x5e284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq pc, [ip], #-420 @ 0xfffffe5c @ │ │ │ │ - ldreq fp, [ip], #-1096 @ 0xfffffbb8 │ │ │ │ - ldreq fp, [ip], #-1052 @ 0xfffffbe4 │ │ │ │ + strbeq r0, [sp], #-404 @ 0xfffffe6c │ │ │ │ + ldreq ip, [ip], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq ip, [ip], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b504 <__cxa_atexit@plt+0x5e2cc> │ │ │ │ @@ -96430,27 +96430,27 @@ │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - ldreq fp, [ip], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq ip, [ip], #-1004 @ 0xfffffc14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 66dcc4 <__cxa_atexit@plt+0x660a8c> │ │ │ │ - ldreq fp, [ip], #-988 @ 0xfffffc24 │ │ │ │ + b 66ddcc <__cxa_atexit@plt+0x660b94> │ │ │ │ + ldreq ip, [ip], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b5b8 <__cxa_atexit@plt+0x5e380> │ │ │ │ ldr lr, [pc, #108] @ 6b5c0 <__cxa_atexit@plt+0x5e388> │ │ │ │ @@ -96471,64 +96471,64 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq fp, [ip], #-840 @ 0xfffffcb8 │ │ │ │ + ldreq ip, [ip], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 6b5f0 <__cxa_atexit@plt+0x5e3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq fp, [ip], #-796 @ 0xfffffce4 │ │ │ │ + ldreq ip, [ip], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6b61c <__cxa_atexit@plt+0x5e3e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 6b620 <__cxa_atexit@plt+0x5e3e8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq pc, [ip], #-412 @ 0xfffffe64 @ │ │ │ │ - ldreq fp, [ip], #-748 @ 0xfffffd14 │ │ │ │ + strbeq r0, [sp], #-396 @ 0xfffffe74 │ │ │ │ + ldreq ip, [ip], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6b658 <__cxa_atexit@plt+0x5e420> │ │ │ │ ldr r2, [pc, #32] @ 6b664 <__cxa_atexit@plt+0x5e42c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq fp, [ip], #-680 @ 0xfffffd58 │ │ │ │ + ldreq ip, [ip], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #192] @ 6b73c <__cxa_atexit@plt+0x5e504> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -96556,37 +96556,37 @@ │ │ │ │ ldr r6, [pc, #100] @ 6b748 <__cxa_atexit@plt+0x5e510> │ │ │ │ add r6, pc, r6 │ │ │ │ stmib r5, {r6, r8, r9} │ │ │ │ ldr r8, [pc, #92] @ 6b74c <__cxa_atexit@plt+0x5e514> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 6b744 <__cxa_atexit@plt+0x5e50c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq fp, [ip], #-452 @ 0xfffffe3c │ │ │ │ + ldreq ip, [ip], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - strbeq lr, [ip], #-3916 @ 0xfffff0b4 │ │ │ │ - ldreq fp, [ip], #-448 @ 0xfffffe40 │ │ │ │ + strbeq pc, [ip], #-3900 @ 0xfffff0c4 @ │ │ │ │ + ldreq ip, [ip], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6b7c8 <__cxa_atexit@plt+0x5e590> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -96607,36 +96607,36 @@ │ │ │ │ ldr r2, [pc, #76] @ 6b7fc <__cxa_atexit@plt+0x5e5c4> │ │ │ │ add lr, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #60] @ 6b800 <__cxa_atexit@plt+0x5e5c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #16] @ 6b7f8 <__cxa_atexit@plt+0x5e5c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - ldreq fp, [ip], #-264 @ 0xfffffef8 │ │ │ │ + ldreq ip, [ip], #-264 @ 0xfffffef8 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - strbeq lr, [ip], #-3712 @ 0xfffff180 │ │ │ │ - ldreq fp, [ip], #-280 @ 0xfffffee8 │ │ │ │ + strbeq pc, [ip], #-3696 @ 0xfffff190 @ │ │ │ │ + ldreq ip, [ip], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40172c <__cxa_atexit@plt+0x3f44f4> │ │ │ │ + b 4017fc <__cxa_atexit@plt+0x3f45c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b878 <__cxa_atexit@plt+0x5e640> │ │ │ │ ldr r1, [pc, #72] @ 6b880 <__cxa_atexit@plt+0x5e648> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -96655,29 +96655,29 @@ │ │ │ │ b 66004 <__cxa_atexit@plt+0x58dcc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [ip], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq pc, [ip], #-3392 @ 0xfffff2c0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 66004 <__cxa_atexit@plt+0x58dcc> │ │ │ │ - ldreq fp, [ip], #-96 @ 0xffffffa0 │ │ │ │ + ldreq ip, [ip], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 66dcc4 <__cxa_atexit@plt+0x660a8c> │ │ │ │ - ldreq fp, [ip], #-108 @ 0xffffff94 │ │ │ │ + b 66ddcc <__cxa_atexit@plt+0x660b94> │ │ │ │ + ldreq ip, [ip], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 6b954 <__cxa_atexit@plt+0x5e71c> │ │ │ │ @@ -96706,33 +96706,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 6b990 <__cxa_atexit@plt+0x5e758> │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ ldr r8, [pc, #68] @ 6b994 <__cxa_atexit@plt+0x5e75c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6b98c <__cxa_atexit@plt+0x5e754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq sl, [ip], #-3960 @ 0xfffff088 │ │ │ │ + ldreq fp, [ip], #-3960 @ 0xfffff088 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - strbeq lr, [ip], #-3316 @ 0xfffff30c │ │ │ │ - ldreq sl, [ip], #-3960 @ 0xfffff088 │ │ │ │ + strbeq pc, [ip], #-3300 @ 0xfffff31c @ │ │ │ │ + ldreq fp, [ip], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -96749,15 +96749,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ beq 6ba00 <__cxa_atexit@plt+0x5e7c8> │ │ │ │ ldr r7, [pc, #144] @ 6ba80 <__cxa_atexit@plt+0x5e848> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ba60 <__cxa_atexit@plt+0x5e828> │ │ │ │ ldr r1, [pc, #100] @ 6ba78 <__cxa_atexit@plt+0x5e840> │ │ │ │ ldr r7, [r2, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ @@ -96781,27 +96781,27 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - strbeq lr, [ip], #-2932 @ 0xfffff48c │ │ │ │ + strbeq pc, [ip], #-2916 @ 0xfffff49c @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq sl, [ip], #-3724 @ 0xfffff174 │ │ │ │ + ldreq fp, [ip], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 6baa8 <__cxa_atexit@plt+0x5e870> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sl, [ip], #-3684 @ 0xfffff19c │ │ │ │ + ldreq fp, [ip], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6bad8 <__cxa_atexit@plt+0x5e8a0> │ │ │ │ ldr r7, [pc, #144] @ 6bb5c <__cxa_atexit@plt+0x5e924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -96826,29 +96826,29 @@ │ │ │ │ bhi 6bb40 <__cxa_atexit@plt+0x5e908> │ │ │ │ ldr r2, [pc, #64] @ 6bb60 <__cxa_atexit@plt+0x5e928> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 6bb64 <__cxa_atexit@plt+0x5e92c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #16] @ 6bb58 <__cxa_atexit@plt+0x5e920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - ldreq sl, [ip], #-3496 @ 0xfffff258 │ │ │ │ - strbeq lr, [ip], #-2820 @ 0xfffff4fc │ │ │ │ + ldreq fp, [ip], #-3496 @ 0xfffff258 │ │ │ │ + strbeq pc, [ip], #-2804 @ 0xfffff50c @ │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - strbeq lr, [ip], #-2836 @ 0xfffff4ec │ │ │ │ - ldreq sl, [ip], #-3520 @ 0xfffff240 │ │ │ │ + strbeq pc, [ip], #-2820 @ 0xfffff4fc @ │ │ │ │ + ldreq fp, [ip], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -96860,40 +96860,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r2, r9, sl} │ │ │ │ add lr, r7, #20 │ │ │ │ sub r7, r6, #11 │ │ │ │ sub r8, r6, #26 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #24] @ 6bbdc <__cxa_atexit@plt+0x5e9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - ldreq sl, [ip], #-3448 @ 0xfffff288 │ │ │ │ - ldreq sl, [ip], #-3428 @ 0xfffff29c │ │ │ │ + ldreq fp, [ip], #-3448 @ 0xfffff288 │ │ │ │ + ldreq fp, [ip], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bc14 <__cxa_atexit@plt+0x5e9dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6bc1c <__cxa_atexit@plt+0x5e9e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 668084 <__cxa_atexit@plt+0x65ae4c> │ │ │ │ + b 66818c <__cxa_atexit@plt+0x65af54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [ip], #-2456 @ 0xfffff668 │ │ │ │ + strbeq pc, [ip], #-2440 @ 0xfffff678 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, sl │ │ │ │ cmp r7, r2 │ │ │ │ @@ -96915,15 +96915,15 @@ │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r7, r9, sl} │ │ │ │ str r8, [r6, #28] │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #11 │ │ │ │ sub r8, r3, #26 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #60] @ 6bcdc <__cxa_atexit@plt+0x5eaa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ @@ -96932,19 +96932,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq sl, [ip], #-3192 @ 0xfffff388 │ │ │ │ - ldreq sl, [ip], #-3244 @ 0xfffff354 │ │ │ │ + ldreq fp, [ip], #-3192 @ 0xfffff388 │ │ │ │ + ldreq fp, [ip], #-3244 @ 0xfffff354 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ - ldreq sl, [ip], #-3172 @ 0xfffff39c │ │ │ │ + ldreq fp, [ip], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, sl │ │ │ │ cmp r7, r2 │ │ │ │ @@ -96966,15 +96966,15 @@ │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r7, r9, sl} │ │ │ │ str r8, [r6, #28] │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #11 │ │ │ │ sub r8, r3, #26 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #60] @ 6bda8 <__cxa_atexit@plt+0x5eb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ @@ -96983,19 +96983,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldreq sl, [ip], #-2988 @ 0xfffff454 │ │ │ │ - ldreq sl, [ip], #-3040 @ 0xfffff420 │ │ │ │ + ldreq fp, [ip], #-2988 @ 0xfffff454 │ │ │ │ + ldreq fp, [ip], #-3040 @ 0xfffff420 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - ldreq sl, [ip], #-2948 @ 0xfffff47c │ │ │ │ + ldreq fp, [ip], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -97007,46 +97007,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r2, r9, sl} │ │ │ │ add lr, r7, #20 │ │ │ │ sub r7, r6, #11 │ │ │ │ sub r8, r6, #26 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #24] @ 6be28 <__cxa_atexit@plt+0x5ebf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - ldreq sl, [ip], #-2860 @ 0xfffff4d4 │ │ │ │ - ldreq sl, [ip], #-2752 @ 0xfffff540 │ │ │ │ + ldreq fp, [ip], #-2860 @ 0xfffff4d4 │ │ │ │ + ldreq fp, [ip], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6be64 <__cxa_atexit@plt+0x5ec2c> │ │ │ │ ldr r2, [pc, #36] @ 6be74 <__cxa_atexit@plt+0x5ec3c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #28] @ 6be78 <__cxa_atexit@plt+0x5ec40> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #16] @ 6be7c <__cxa_atexit@plt+0x5ec44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ - strbeq lr, [ip], #-2020 @ 0xfffff81c │ │ │ │ - ldreq sl, [ip], #-2696 @ 0xfffff578 │ │ │ │ - ldreq sl, [ip], #-28 @ 0xffffffe4 │ │ │ │ + strbeq pc, [ip], #-2004 @ 0xfffff82c @ │ │ │ │ + ldreq fp, [ip], #-2696 @ 0xfffff578 │ │ │ │ + ldreq fp, [ip], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6bf28 <__cxa_atexit@plt+0x5ecf0> │ │ │ │ ldr r1, [pc, #144] @ 6bf34 <__cxa_atexit@plt+0x5ecfc> │ │ │ │ @@ -97070,15 +97070,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 6bf20 <__cxa_atexit@plt+0x5ece8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -97086,15 +97086,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r9, [ip], #-3932 @ 0xfffff0a4 │ │ │ │ + ldreq sl, [ip], #-3932 @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 6bfc0 <__cxa_atexit@plt+0x5ed88> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -97110,25 +97110,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6bfb4 <__cxa_atexit@plt+0x5ed7c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r9, [ip], #-3796 @ 0xfffff12c │ │ │ │ + ldreq sl, [ip], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 6c018 <__cxa_atexit@plt+0x5ede0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97136,27 +97136,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 6c00c <__cxa_atexit@plt+0x5edd4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [ip], #-3712 @ 0xfffff180 │ │ │ │ + ldreq sl, [ip], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq sl, [ip], #-2408 @ 0xfffff698 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq fp, [ip], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6c184 <__cxa_atexit@plt+0x5ef4c> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -97256,27 +97256,27 @@ │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #3 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq lr, [ip], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq pc, [ip], #-1296 @ 0xfffffaf0 @ │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq sl, [ip], #-2236 @ 0xfffff744 │ │ │ │ - ldreq r8, [ip], #-3520 @ 0xfffff240 │ │ │ │ - ldreq sl, [ip], #-1468 @ 0xfffffa44 │ │ │ │ - ldreq r9, [ip], #-2608 @ 0xfffff5d0 │ │ │ │ + ldreq fp, [ip], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r9, [ip], #-3520 @ 0xfffff240 │ │ │ │ + ldreq fp, [ip], #-1468 @ 0xfffffa44 │ │ │ │ + ldreq sl, [ip], #-2608 @ 0xfffff5d0 │ │ │ │ @ instruction: 0xfffedbdc │ │ │ │ @ instruction: 0xfffed514 │ │ │ │ - ldreq sl, [ip], #-1672 @ 0xfffff978 │ │ │ │ - strbeq lr, [ip], #-1988 @ 0xfffff83c │ │ │ │ - ldreq r8, [ip], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq lr, [ip], #-1880 @ 0xfffff8a8 │ │ │ │ - ldreq r9, [ip], #-2524 @ 0xfffff624 │ │ │ │ + ldreq fp, [ip], #-1672 @ 0xfffff978 │ │ │ │ + strbeq pc, [ip], #-1972 @ 0xfffff84c @ │ │ │ │ + ldreq r9, [ip], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq pc, [ip], #-1864 @ 0xfffff8b8 @ │ │ │ │ + ldreq sl, [ip], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #284] @ 6c348 <__cxa_atexit@plt+0x5f110> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -97344,24 +97344,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov r5, r2 │ │ │ │ mov fp, sl │ │ │ │ str lr, [r2, #4] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq fp, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ @ instruction: 0xfffeda50 │ │ │ │ @ instruction: 0xfffed388 │ │ │ │ - ldreq r8, [ip], #-3284 @ 0xfffff32c │ │ │ │ - strbeq lr, [ip], #-1620 @ 0xfffff9ac │ │ │ │ - ldreq sl, [ip], #-1224 @ 0xfffffb38 │ │ │ │ - strbeq lr, [ip], #-1480 @ 0xfffffa38 │ │ │ │ - ldreq r8, [ip], #-3176 @ 0xfffff398 │ │ │ │ - ldreq sl, [ip], #-1144 @ 0xfffffb88 │ │ │ │ - ldreq r9, [ip], #-2252 @ 0xfffff734 │ │ │ │ + ldreq r9, [ip], #-3284 @ 0xfffff32c │ │ │ │ + strbeq pc, [ip], #-1604 @ 0xfffff9bc @ │ │ │ │ + ldreq fp, [ip], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq pc, [ip], #-1464 @ 0xfffffa48 @ │ │ │ │ + ldreq r9, [ip], #-3176 @ 0xfffff398 │ │ │ │ + ldreq fp, [ip], #-1144 @ 0xfffffb88 │ │ │ │ + ldreq sl, [ip], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c3a8 <__cxa_atexit@plt+0x5f170> │ │ │ │ mvn r2, r8 │ │ │ │ @@ -97383,20 +97383,20 @@ │ │ │ │ bls 6c394 <__cxa_atexit@plt+0x5f15c> │ │ │ │ ldr r2, [pc, #20] @ 6c3e8 <__cxa_atexit@plt+0x5f1b0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 6c3ec <__cxa_atexit@plt+0x5f1b4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq lr, [ip], #-608 @ 0xfffffda0 │ │ │ │ - ldreq sl, [ip], #-1556 @ 0xfffff9ec │ │ │ │ - strbeq lr, [ip], #-564 @ 0xfffffdcc │ │ │ │ - ldreq sl, [ip], #-1464 @ 0xfffffa48 │ │ │ │ + strbeq pc, [ip], #-592 @ 0xfffffdb0 @ │ │ │ │ + ldreq fp, [ip], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq pc, [ip], #-548 @ 0xfffffddc @ │ │ │ │ + ldreq fp, [ip], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -97431,29 +97431,29 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq lr, [ip], #-1276 @ 0xfffffb04 │ │ │ │ - ldreq sl, [ip], #-1252 @ 0xfffffb1c │ │ │ │ + strbeq pc, [ip], #-1260 @ 0xfffffb14 @ │ │ │ │ + ldreq fp, [ip], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6c4d4 <__cxa_atexit@plt+0x5f29c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6c4d8 <__cxa_atexit@plt+0x5f2a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [ip], #-1192 @ 0xfffffb58 │ │ │ │ - ldreq sl, [ip], #-1200 @ 0xfffffb50 │ │ │ │ + strbeq pc, [ip], #-1176 @ 0xfffffb68 @ │ │ │ │ + ldreq fp, [ip], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6c530 <__cxa_atexit@plt+0x5f2f8> │ │ │ │ ldr r2, [pc, #64] @ 6c534 <__cxa_atexit@plt+0x5f2fc> │ │ │ │ ldr r1, [pc, #64] @ 6c538 <__cxa_atexit@plt+0x5f300> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97465,37 +97465,37 @@ │ │ │ │ ldr r1, [pc, #36] @ 6c53c <__cxa_atexit@plt+0x5f304> │ │ │ │ moveq r2, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [pc, #28] @ 6c540 <__cxa_atexit@plt+0x5f308> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r1 │ │ │ │ str r2, [r5] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq lr, [ip], #-148 @ 0xffffff6c │ │ │ │ - strbeq lr, [ip], #-272 @ 0xfffffef0 │ │ │ │ - strbeq lr, [ip], #-188 @ 0xffffff44 │ │ │ │ - ldreq sl, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq pc, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + strbeq pc, [ip], #-256 @ 0xffffff00 @ │ │ │ │ + strbeq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + ldreq fp, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #8] @ 6c560 <__cxa_atexit@plt+0x5f328> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40173c <__cxa_atexit@plt+0x3f4504> │ │ │ │ - strbeq lr, [ip], #-132 @ 0xffffff7c │ │ │ │ - ldreq sl, [ip], #-1048 @ 0xfffffbe8 │ │ │ │ + b 40180c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + strbeq pc, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + ldreq fp, [ip], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #8] @ 6c580 <__cxa_atexit@plt+0x5f348> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40173c <__cxa_atexit@plt+0x3f4504> │ │ │ │ - strbeq lr, [ip], #-100 @ 0xffffff9c │ │ │ │ - ldreq sl, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ + b 40180c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + strbeq pc, [ip], #-84 @ 0xffffffac @ │ │ │ │ + ldreq fp, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c5cc <__cxa_atexit@plt+0x5f394> │ │ │ │ ldr r7, [pc, #52] @ 6c5dc <__cxa_atexit@plt+0x5f3a4> │ │ │ │ @@ -97510,16 +97510,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6c5e0 <__cxa_atexit@plt+0x5f3a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [ip], #-1028 @ 0xfffffbfc │ │ │ │ - ldreq sl, [ip], #-988 @ 0xfffffc24 │ │ │ │ + ldreq fp, [ip], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq fp, [ip], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #152] @ 6c69c <__cxa_atexit@plt+0x5f464> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -97556,21 +97556,21 @@ │ │ │ │ ldr r2, [pc, #28] @ 6c6a0 <__cxa_atexit@plt+0x5f468> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 6c6a4 <__cxa_atexit@plt+0x5f46c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strbeq sp, [ip], #-4012 @ 0xfffff054 │ │ │ │ - ldreq sl, [ip], #-872 @ 0xfffffc98 │ │ │ │ - strbeq sp, [ip], #-3996 @ 0xfffff064 │ │ │ │ - ldreq sl, [ip], #-784 @ 0xfffffcf0 │ │ │ │ + strbeq lr, [ip], #-3996 @ 0xfffff064 │ │ │ │ + ldreq fp, [ip], #-872 @ 0xfffffc98 │ │ │ │ + strbeq lr, [ip], #-3980 @ 0xfffff074 │ │ │ │ + ldreq fp, [ip], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -97598,20 +97598,20 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 6c748 <__cxa_atexit@plt+0x5f510> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - strbeq sp, [ip], #-3844 @ 0xfffff0fc │ │ │ │ - ldreq sl, [ip], #-708 @ 0xfffffd3c │ │ │ │ - strbeq sp, [ip], #-3816 @ 0xfffff118 │ │ │ │ - ldreq sl, [ip], #-636 @ 0xfffffd84 │ │ │ │ + strbeq lr, [ip], #-3828 @ 0xfffff10c │ │ │ │ + ldreq fp, [ip], #-708 @ 0xfffffd3c │ │ │ │ + strbeq lr, [ip], #-3800 @ 0xfffff128 │ │ │ │ + ldreq fp, [ip], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c79c <__cxa_atexit@plt+0x5f564> │ │ │ │ ldr r7, [pc, #52] @ 6c7ac <__cxa_atexit@plt+0x5f574> │ │ │ │ @@ -97626,16 +97626,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6c7b0 <__cxa_atexit@plt+0x5f578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - ldreq sl, [ip], #-564 @ 0xfffffdcc │ │ │ │ - ldreq r8, [ip], #-2300 @ 0xfffff704 │ │ │ │ + ldreq fp, [ip], #-564 @ 0xfffffdcc │ │ │ │ + ldreq r9, [ip], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c820 <__cxa_atexit@plt+0x5f5e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -97661,18 +97661,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c844 <__cxa_atexit@plt+0x5f60c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [ip], #-3520 @ 0xfffff240 │ │ │ │ + strbeq lr, [ip], #-3504 @ 0xfffff250 │ │ │ │ @ instruction: 0xfffe7104 │ │ │ │ - ldreq r8, [ip], #-2176 @ 0xfffff780 │ │ │ │ - ldreq sl, [ip], #-412 @ 0xfffffe64 │ │ │ │ + ldreq r9, [ip], #-2176 @ 0xfffff780 │ │ │ │ + ldreq fp, [ip], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6c8ac <__cxa_atexit@plt+0x5f674> │ │ │ │ ldr r2, [pc, #76] @ 6c8b8 <__cxa_atexit@plt+0x5f680> │ │ │ │ @@ -97694,66 +97694,66 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq lr, [ip], #-212 @ 0xffffff2c │ │ │ │ - ldreq sl, [ip], #-288 @ 0xfffffee0 │ │ │ │ + strbeq pc, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + ldreq fp, [ip], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6c8f0 <__cxa_atexit@plt+0x5f6b8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6c8f4 <__cxa_atexit@plt+0x5f6bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [ip], #-136 @ 0xffffff78 │ │ │ │ - ldreq sl, [ip], #-236 @ 0xffffff14 │ │ │ │ + strbeq pc, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + ldreq fp, [ip], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 6c920 <__cxa_atexit@plt+0x5f6e8> │ │ │ │ add r5, r3, #8 │ │ │ │ b 53ac4 <__cxa_atexit@plt+0x4688c> │ │ │ │ ldr r3, [pc, #8] @ 6c930 <__cxa_atexit@plt+0x5f6f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [ip], #-3716 @ 0xfffff17c │ │ │ │ + ldreq sl, [ip], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6c960 <__cxa_atexit@plt+0x5f728> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6c964 <__cxa_atexit@plt+0x5f72c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [ip], #-4056 @ 0xfffff028 │ │ │ │ - ldreq r8, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq lr, [ip], #-4040 @ 0xfffff038 │ │ │ │ + ldreq r9, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c988 <__cxa_atexit@plt+0x5f750> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [ip], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r9, [ip], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c9f4 <__cxa_atexit@plt+0x5f7bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -97780,18 +97780,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [ip], #-2996 @ 0xfffff44c │ │ │ │ + strbeq lr, [ip], #-2980 @ 0xfffff45c │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strbeq sp, [ip], #-3040 @ 0xfffff420 │ │ │ │ - ldreq r9, [ip], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq lr, [ip], #-3024 @ 0xfffff430 │ │ │ │ + ldreq sl, [ip], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6cacc <__cxa_atexit@plt+0x5f894> │ │ │ │ ldr r1, [pc, #144] @ 6cad8 <__cxa_atexit@plt+0x5f8a0> │ │ │ │ @@ -97815,15 +97815,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 6cac4 <__cxa_atexit@plt+0x5f88c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -97831,15 +97831,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r9, [ip], #-952 @ 0xfffffc48 │ │ │ │ + ldreq sl, [ip], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 6cb64 <__cxa_atexit@plt+0x5f92c> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -97855,25 +97855,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6cb58 <__cxa_atexit@plt+0x5f920> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r9, [ip], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq sl, [ip], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 6cbbc <__cxa_atexit@plt+0x5f984> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97881,27 +97881,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 6cbb0 <__cxa_atexit@plt+0x5f978> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [ip], #-732 @ 0xfffffd24 │ │ │ │ + ldreq sl, [ip], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq r9, [ip], #-3608 @ 0xfffff1e8 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq sl, [ip], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6cd50 <__cxa_atexit@plt+0x5fb18> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -98012,28 +98012,28 @@ │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strbeq sp, [ip], #-2428 @ 0xfffff684 │ │ │ │ + strbeq lr, [ip], #-2412 @ 0xfffff694 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldreq r9, [ip], #-3324 @ 0xfffff304 │ │ │ │ - ldreq r8, [ip], #-496 @ 0xfffffe10 │ │ │ │ - ldreq r9, [ip], #-2540 @ 0xfffff614 │ │ │ │ - ldreq r8, [ip], #-3680 @ 0xfffff1a0 │ │ │ │ + ldreq sl, [ip], #-3324 @ 0xfffff304 │ │ │ │ + ldreq r9, [ip], #-496 @ 0xfffffe10 │ │ │ │ + ldreq sl, [ip], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r9, [ip], #-3680 @ 0xfffff1a0 │ │ │ │ @ instruction: 0xfffed014 │ │ │ │ @ instruction: 0xfffec94c │ │ │ │ - ldreq r9, [ip], #-2776 @ 0xfffff528 │ │ │ │ - strbeq sp, [ip], #-3072 @ 0xfffff400 │ │ │ │ - ldreq r8, [ip], #-616 @ 0xfffffd98 │ │ │ │ - strbeq sp, [ip], #-2964 @ 0xfffff46c │ │ │ │ - ldreq r8, [ip], #-3592 @ 0xfffff1f8 │ │ │ │ + ldreq sl, [ip], #-2776 @ 0xfffff528 │ │ │ │ + strbeq lr, [ip], #-3056 @ 0xfffff410 │ │ │ │ + ldreq r9, [ip], #-616 @ 0xfffffd98 │ │ │ │ + strbeq lr, [ip], #-2948 @ 0xfffff47c │ │ │ │ + ldreq r9, [ip], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #260] @ 6cf04 <__cxa_atexit@plt+0x5fccc> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #3 │ │ │ │ @@ -98095,24 +98095,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r3, r2, #3 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [ip], #-2936 @ 0xfffff488 │ │ │ │ + ldreq sl, [ip], #-2936 @ 0xfffff488 │ │ │ │ @ instruction: 0xfffece78 │ │ │ │ @ instruction: 0xfffec7a4 │ │ │ │ - ldreq r9, [ip], #-2336 @ 0xfffff6e0 │ │ │ │ - strbeq sp, [ip], #-2656 @ 0xfffff5a0 │ │ │ │ - ldreq r8, [ip], #-204 @ 0xffffff34 │ │ │ │ - strbeq sp, [ip], #-2560 @ 0xfffff600 │ │ │ │ - ldreq r8, [ip], #-160 @ 0xffffff60 │ │ │ │ - ldreq r9, [ip], #-2220 @ 0xfffff754 │ │ │ │ - ldreq r8, [ip], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq sl, [ip], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq lr, [ip], #-2640 @ 0xfffff5b0 │ │ │ │ + ldreq r9, [ip], #-204 @ 0xffffff34 │ │ │ │ + strbeq lr, [ip], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r9, [ip], #-160 @ 0xffffff60 │ │ │ │ + ldreq sl, [ip], #-2220 @ 0xfffff754 │ │ │ │ + ldreq r9, [ip], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6cf64 <__cxa_atexit@plt+0x5fd2c> │ │ │ │ mvn r2, r8 │ │ │ │ @@ -98134,20 +98134,20 @@ │ │ │ │ bls 6cf50 <__cxa_atexit@plt+0x5fd18> │ │ │ │ ldr r2, [pc, #20] @ 6cfa4 <__cxa_atexit@plt+0x5fd6c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 6cfa8 <__cxa_atexit@plt+0x5fd70> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq sp, [ip], #-1700 @ 0xfffff95c │ │ │ │ - ldreq r9, [ip], #-2736 @ 0xfffff550 │ │ │ │ - strbeq sp, [ip], #-1656 @ 0xfffff988 │ │ │ │ - ldreq r9, [ip], #-2644 @ 0xfffff5ac │ │ │ │ + strbeq lr, [ip], #-1684 @ 0xfffff96c │ │ │ │ + ldreq sl, [ip], #-2736 @ 0xfffff550 │ │ │ │ + strbeq lr, [ip], #-1640 @ 0xfffff998 │ │ │ │ + ldreq sl, [ip], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -98182,29 +98182,29 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sp, [ip], #-2368 @ 0xfffff6c0 │ │ │ │ - ldreq r9, [ip], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq lr, [ip], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq sl, [ip], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6d090 <__cxa_atexit@plt+0x5fe58> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6d094 <__cxa_atexit@plt+0x5fe5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [ip], #-2284 @ 0xfffff714 │ │ │ │ - ldreq r9, [ip], #-2292 @ 0xfffff70c │ │ │ │ + strbeq lr, [ip], #-2268 @ 0xfffff724 │ │ │ │ + ldreq sl, [ip], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6d0ec <__cxa_atexit@plt+0x5feb4> │ │ │ │ ldr r2, [pc, #64] @ 6d0f0 <__cxa_atexit@plt+0x5feb8> │ │ │ │ ldr r1, [pc, #64] @ 6d0f4 <__cxa_atexit@plt+0x5febc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98216,37 +98216,37 @@ │ │ │ │ ldr r1, [pc, #36] @ 6d0f8 <__cxa_atexit@plt+0x5fec0> │ │ │ │ moveq r2, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [pc, #28] @ 6d0fc <__cxa_atexit@plt+0x5fec4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r1 │ │ │ │ str r2, [r5] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sp, [ip], #-1240 @ 0xfffffb28 │ │ │ │ - strbeq sp, [ip], #-1364 @ 0xfffffaac │ │ │ │ - strbeq sp, [ip], #-1280 @ 0xfffffb00 │ │ │ │ - ldreq r9, [ip], #-2172 @ 0xfffff784 │ │ │ │ + strbeq lr, [ip], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq lr, [ip], #-1348 @ 0xfffffabc │ │ │ │ + strbeq lr, [ip], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq sl, [ip], #-2172 @ 0xfffff784 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #8] @ 6d11c <__cxa_atexit@plt+0x5fee4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40173c <__cxa_atexit@plt+0x3f4504> │ │ │ │ - strbeq sp, [ip], #-1224 @ 0xfffffb38 │ │ │ │ - ldreq r9, [ip], #-2140 @ 0xfffff7a4 │ │ │ │ + b 40180c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + strbeq lr, [ip], #-1208 @ 0xfffffb48 │ │ │ │ + ldreq sl, [ip], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #8] @ 6d13c <__cxa_atexit@plt+0x5ff04> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40173c <__cxa_atexit@plt+0x3f4504> │ │ │ │ - strbeq sp, [ip], #-1192 @ 0xfffffb58 │ │ │ │ - ldreq r9, [ip], #-2260 @ 0xfffff72c │ │ │ │ + b 40180c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + strbeq lr, [ip], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq sl, [ip], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6d188 <__cxa_atexit@plt+0x5ff50> │ │ │ │ ldr r7, [pc, #52] @ 6d198 <__cxa_atexit@plt+0x5ff60> │ │ │ │ @@ -98261,16 +98261,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6d19c <__cxa_atexit@plt+0x5ff64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [ip], #-2208 @ 0xfffff760 │ │ │ │ - ldreq r9, [ip], #-2168 @ 0xfffff788 │ │ │ │ + ldreq sl, [ip], #-2208 @ 0xfffff760 │ │ │ │ + ldreq sl, [ip], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #152] @ 6d258 <__cxa_atexit@plt+0x60020> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -98307,21 +98307,21 @@ │ │ │ │ ldr r2, [pc, #28] @ 6d25c <__cxa_atexit@plt+0x60024> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 6d260 <__cxa_atexit@plt+0x60028> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strbeq sp, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq r9, [ip], #-2052 @ 0xfffff7fc │ │ │ │ - strbeq sp, [ip], #-992 @ 0xfffffc20 │ │ │ │ - ldreq r9, [ip], #-1964 @ 0xfffff854 │ │ │ │ + strbeq lr, [ip], #-992 @ 0xfffffc20 │ │ │ │ + ldreq sl, [ip], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq lr, [ip], #-976 @ 0xfffffc30 │ │ │ │ + ldreq sl, [ip], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -98349,20 +98349,20 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 6d304 <__cxa_atexit@plt+0x600cc> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - strbeq sp, [ip], #-840 @ 0xfffffcb8 │ │ │ │ - ldreq r9, [ip], #-1888 @ 0xfffff8a0 │ │ │ │ - strbeq sp, [ip], #-812 @ 0xfffffcd4 │ │ │ │ - ldreq r9, [ip], #-1816 @ 0xfffff8e8 │ │ │ │ + strbeq lr, [ip], #-824 @ 0xfffffcc8 │ │ │ │ + ldreq sl, [ip], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq lr, [ip], #-796 @ 0xfffffce4 │ │ │ │ + ldreq sl, [ip], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6d358 <__cxa_atexit@plt+0x60120> │ │ │ │ ldr r7, [pc, #52] @ 6d368 <__cxa_atexit@plt+0x60130> │ │ │ │ @@ -98377,16 +98377,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6d36c <__cxa_atexit@plt+0x60134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - ldreq r9, [ip], #-1744 @ 0xfffff930 │ │ │ │ - ldreq r8, [ip], #-2860 @ 0xfffff4d4 │ │ │ │ + ldreq sl, [ip], #-1744 @ 0xfffff930 │ │ │ │ + ldreq r9, [ip], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6d418 <__cxa_atexit@plt+0x601e0> │ │ │ │ ldr r1, [pc, #144] @ 6d424 <__cxa_atexit@plt+0x601ec> │ │ │ │ @@ -98410,15 +98410,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 6d410 <__cxa_atexit@plt+0x601d8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -98426,15 +98426,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r8, [ip], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r9, [ip], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 6d4b0 <__cxa_atexit@plt+0x60278> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -98450,25 +98450,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6d4a4 <__cxa_atexit@plt+0x6026c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r8, [ip], #-2532 @ 0xfffff61c │ │ │ │ + ldreq r9, [ip], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 6d508 <__cxa_atexit@plt+0x602d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98476,27 +98476,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 6d4fc <__cxa_atexit@plt+0x602c4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [ip], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r9, [ip], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq r9, [ip], #-1144 @ 0xfffffb88 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq sl, [ip], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6d674 <__cxa_atexit@plt+0x6043c> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -98596,27 +98596,27 @@ │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #3 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq sp, [ip], #-48 @ 0xffffffd0 │ │ │ │ + strbeq lr, [ip], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq r9, [ip], #-972 @ 0xfffffc34 │ │ │ │ - ldreq r7, [ip], #-2256 @ 0xfffff730 │ │ │ │ - ldreq r9, [ip], #-204 @ 0xffffff34 │ │ │ │ - ldreq r8, [ip], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq sl, [ip], #-972 @ 0xfffffc34 │ │ │ │ + ldreq r8, [ip], #-2256 @ 0xfffff730 │ │ │ │ + ldreq sl, [ip], #-204 @ 0xffffff34 │ │ │ │ + ldreq r9, [ip], #-1344 @ 0xfffffac0 │ │ │ │ @ instruction: 0xfffec6ec │ │ │ │ @ instruction: 0xfffec024 │ │ │ │ - ldreq r9, [ip], #-408 @ 0xfffffe68 │ │ │ │ - strbeq sp, [ip], #-724 @ 0xfffffd2c │ │ │ │ - ldreq r7, [ip], #-2364 @ 0xfffff6c4 │ │ │ │ - strbeq sp, [ip], #-616 @ 0xfffffd98 │ │ │ │ - ldreq r8, [ip], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq sl, [ip], #-408 @ 0xfffffe68 │ │ │ │ + strbeq lr, [ip], #-708 @ 0xfffffd3c │ │ │ │ + ldreq r8, [ip], #-2364 @ 0xfffff6c4 │ │ │ │ + strbeq lr, [ip], #-600 @ 0xfffffda8 │ │ │ │ + ldreq r9, [ip], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #284] @ 6d838 <__cxa_atexit@plt+0x60600> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -98684,24 +98684,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov r5, r2 │ │ │ │ mov fp, sl │ │ │ │ str lr, [r2, #4] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [ip], #-600 @ 0xfffffda8 │ │ │ │ + ldreq sl, [ip], #-600 @ 0xfffffda8 │ │ │ │ @ instruction: 0xfffec560 │ │ │ │ @ instruction: 0xfffebe98 │ │ │ │ - ldreq r7, [ip], #-2020 @ 0xfffff81c │ │ │ │ - strbeq sp, [ip], #-356 @ 0xfffffe9c │ │ │ │ - ldreq r8, [ip], #-4056 @ 0xfffff028 │ │ │ │ - strbeq sp, [ip], #-216 @ 0xffffff28 │ │ │ │ - ldreq r7, [ip], #-1912 @ 0xfffff888 │ │ │ │ - ldreq r8, [ip], #-3976 @ 0xfffff078 │ │ │ │ - ldreq r8, [ip], #-988 @ 0xfffffc24 │ │ │ │ + ldreq r8, [ip], #-2020 @ 0xfffff81c │ │ │ │ + strbeq lr, [ip], #-340 @ 0xfffffeac │ │ │ │ + ldreq r9, [ip], #-4056 @ 0xfffff028 │ │ │ │ + strbeq lr, [ip], #-200 @ 0xffffff38 │ │ │ │ + ldreq r8, [ip], #-1912 @ 0xfffff888 │ │ │ │ + ldreq r9, [ip], #-3976 @ 0xfffff078 │ │ │ │ + ldreq r9, [ip], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d898 <__cxa_atexit@plt+0x60660> │ │ │ │ mvn r2, r8 │ │ │ │ @@ -98723,20 +98723,20 @@ │ │ │ │ bls 6d884 <__cxa_atexit@plt+0x6064c> │ │ │ │ ldr r2, [pc, #20] @ 6d8d8 <__cxa_atexit@plt+0x606a0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 6d8dc <__cxa_atexit@plt+0x606a4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq ip, [ip], #-3440 @ 0xfffff290 │ │ │ │ - ldreq r9, [ip], #-452 @ 0xfffffe3c │ │ │ │ - strbeq ip, [ip], #-3396 @ 0xfffff2bc │ │ │ │ - ldreq r9, [ip], #-360 @ 0xfffffe98 │ │ │ │ + strbeq sp, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq sl, [ip], #-452 @ 0xfffffe3c │ │ │ │ + strbeq sp, [ip], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq sl, [ip], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -98771,48 +98771,48 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sp, [ip], #-12 │ │ │ │ - ldreq r9, [ip], #-164 @ 0xffffff5c │ │ │ │ + strbeq sp, [ip], #-4092 @ 0xfffff004 │ │ │ │ + ldreq sl, [ip], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6d9c4 <__cxa_atexit@plt+0x6078c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6d9c8 <__cxa_atexit@plt+0x60790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq ip, [ip], #-4024 @ 0xfffff048 │ │ │ │ - ldreq r9, [ip], #-112 @ 0xffffff90 │ │ │ │ + strbeq sp, [ip], #-4008 @ 0xfffff058 │ │ │ │ + ldreq sl, [ip], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6da0c <__cxa_atexit@plt+0x607d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #36] @ 6da10 <__cxa_atexit@plt+0x607d8> │ │ │ │ add sl, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 6da14 <__cxa_atexit@plt+0x607dc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - strbeq ip, [ip], #-2996 @ 0xfffff44c │ │ │ │ - strbeq ip, [ip], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq ip, [ip], #-3036 @ 0xfffff424 │ │ │ │ - ldreq r9, [ip], #-212 @ 0xffffff2c │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq sp, [ip], #-2980 @ 0xfffff45c │ │ │ │ + strbeq sp, [ip], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq sp, [ip], #-3020 @ 0xfffff434 │ │ │ │ + ldreq sl, [ip], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6da9c <__cxa_atexit@plt+0x60864> │ │ │ │ ldr r2, [pc, #108] @ 6daa8 <__cxa_atexit@plt+0x60870> │ │ │ │ @@ -98831,27 +98831,27 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 6da88 <__cxa_atexit@plt+0x60850> │ │ │ │ ldr r3, [pc, #56] @ 6dab0 <__cxa_atexit@plt+0x60878> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 195c1b0 <__cxa_atexit@plt+0x194ef78> │ │ │ │ + b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r5, r3 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq r9, [ip], #-56 @ 0xffffffc8 │ │ │ │ + ldreq sl, [ip], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 6db14 <__cxa_atexit@plt+0x608dc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -98859,36 +98859,36 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 6db00 <__cxa_atexit@plt+0x608c8> │ │ │ │ ldr r3, [pc, #48] @ 6db18 <__cxa_atexit@plt+0x608e0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 195c1b0 <__cxa_atexit@plt+0x194ef78> │ │ │ │ + b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r8, [ip], #-4048 @ 0xfffff030 │ │ │ │ + ldreq r9, [ip], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6db4c <__cxa_atexit@plt+0x60914> │ │ │ │ ldr r3, [pc, #36] @ 6db60 <__cxa_atexit@plt+0x60928> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 195c1b0 <__cxa_atexit@plt+0x194ef78> │ │ │ │ + b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -98902,16 +98902,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6dba0 <__cxa_atexit@plt+0x60968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [ip], #-2588 @ 0xfffff5e4 │ │ │ │ - ldreq r8, [ip], #-3912 @ 0xfffff0b8 │ │ │ │ + strbeq sp, [ip], #-2572 @ 0xfffff5f4 │ │ │ │ + ldreq r9, [ip], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6dbe4 <__cxa_atexit@plt+0x609ac> │ │ │ │ @@ -98924,16 +98924,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - mvnseq lr, #188 @ 0xbc │ │ │ │ - ldreq r8, [ip], #-3724 @ 0xfffff174 │ │ │ │ + mvnseq lr, #124, 10 @ 0x1f000000 │ │ │ │ + ldreq r9, [ip], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6dc64 <__cxa_atexit@plt+0x60a2c> │ │ │ │ @@ -98947,65 +98947,65 @@ │ │ │ │ ldr r1, [pc, #52] @ 6dc74 <__cxa_atexit@plt+0x60a3c> │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ ldr r0, [r8, #15] │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ - b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ + b 40181c <__cxa_atexit@plt+0x3f45e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r8, [ip], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq r9, [ip], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6dca8 <__cxa_atexit@plt+0x60a70> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ + b 40181c <__cxa_atexit@plt+0x3f45e4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r8, [ip], #-3552 @ 0xfffff220 │ │ │ │ + ldreq r9, [ip], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 6dcf4 <__cxa_atexit@plt+0x60abc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 6dcec <__cxa_atexit@plt+0x60ab4> │ │ │ │ ldr r3, [pc, #28] @ 6dcf8 <__cxa_atexit@plt+0x60ac0> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r8, [ip], #-3472 @ 0xfffff270 │ │ │ │ + ldreq r9, [ip], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6dd20 <__cxa_atexit@plt+0x60ae8> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1960d24 <__cxa_atexit@plt+0x1953aec> │ │ │ │ + b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99017,21 +99017,21 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [ip], #-2140 @ 0xfffff7a4 │ │ │ │ - ldreq r8, [ip], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq sp, [ip], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r9, [ip], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1965880 <__cxa_atexit@plt+0x1958648> │ │ │ │ + b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ddd8 <__cxa_atexit@plt+0x60ba0> │ │ │ │ ldr r2, [pc, #60] @ 6dde0 <__cxa_atexit@plt+0x60ba8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -99040,32 +99040,32 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 6ddcc <__cxa_atexit@plt+0x60b94> │ │ │ │ ldr r3, [pc, #40] @ 6dde4 <__cxa_atexit@plt+0x60bac> │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq ip, [ip], #-2032 @ 0xfffff810 │ │ │ │ + strbeq sp, [ip], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6de0c <__cxa_atexit@plt+0x60bd4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - strbeq ip, [ip], #-1968 @ 0xfffff850 │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + strbeq sp, [ip], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6de4c <__cxa_atexit@plt+0x60c14> │ │ │ │ @@ -99078,15 +99078,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvnseq sp, #2208 @ 0x8a0 │ │ │ │ + mvnseq lr, #671088641 @ 0x28000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6deb4 <__cxa_atexit@plt+0x60c7c> │ │ │ │ ldr r2, [pc, #60] @ 6debc <__cxa_atexit@plt+0x60c84> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -99095,32 +99095,32 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 6dea8 <__cxa_atexit@plt+0x60c70> │ │ │ │ ldr r3, [pc, #40] @ 6dec0 <__cxa_atexit@plt+0x60c88> │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq ip, [ip], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq sp, [ip], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6dee8 <__cxa_atexit@plt+0x60cb0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - strbeq ip, [ip], #-1748 @ 0xfffff92c │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + strbeq sp, [ip], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6df28 <__cxa_atexit@plt+0x60cf0> │ │ │ │ @@ -99133,15 +99133,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvnseq sp, #11136 @ 0x2b80 │ │ │ │ + mvnseq lr, #-536870906 @ 0xe0000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dfd0 <__cxa_atexit@plt+0x60d98> │ │ │ │ ldr r6, [pc, #140] @ 6dfec <__cxa_atexit@plt+0x60db4> │ │ │ │ @@ -99209,34 +99209,34 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq r8, [ip], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r9, [ip], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e0a8 <__cxa_atexit@plt+0x60e70> │ │ │ │ ldr r2, [pc, #36] @ 6e0b0 <__cxa_atexit@plt+0x60e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 6e0b4 <__cxa_atexit@plt+0x60e7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [ip], #-1296 @ 0xfffffaf0 │ │ │ │ - strbeq ip, [ip], #-2272 @ 0xfffff720 │ │ │ │ - ldreq r8, [ip], #-2492 @ 0xfffff644 │ │ │ │ + strbeq sp, [ip], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq sp, [ip], #-2256 @ 0xfffff730 │ │ │ │ + ldreq r9, [ip], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e118 <__cxa_atexit@plt+0x60ee0> │ │ │ │ @@ -99257,31 +99257,31 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvnseq sp, #197632 @ 0x30400 │ │ │ │ - strbeq ip, [ip], #-1368 @ 0xfffffaa8 │ │ │ │ - strbeq ip, [ip], #-1192 @ 0xfffffb58 │ │ │ │ - ldreq r8, [ip], #-828 @ 0xfffffcc4 │ │ │ │ + mvnseq lr, #129 @ 0x81 │ │ │ │ + strbeq sp, [ip], #-1352 @ 0xfffffab8 │ │ │ │ + strbeq sp, [ip], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq r9, [ip], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6e164 <__cxa_atexit@plt+0x60f2c> │ │ │ │ ldr r2, [pc, #24] @ 6e168 <__cxa_atexit@plt+0x60f30> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r2, #1 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r8, [ip], #-812 @ 0xfffffcd4 │ │ │ │ - strbeq ip, [ip], #-1112 @ 0xfffffba8 │ │ │ │ - ldreq r8, [ip], #-776 @ 0xfffffcf8 │ │ │ │ + ldreq r9, [ip], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq sp, [ip], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq r9, [ip], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6e1ac <__cxa_atexit@plt+0x60f74> │ │ │ │ @@ -99294,15 +99294,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq sp, #1040384 @ 0xfe000 │ │ │ │ + mvnseq sp, #760 @ 0x2f8 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 6e28c <__cxa_atexit@plt+0x61054> │ │ │ │ @@ -99370,24 +99370,24 @@ │ │ │ │ ldr r3, [pc, #40] @ 6e304 <__cxa_atexit@plt+0x610cc> │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [pc, #24] @ 6e308 <__cxa_atexit@plt+0x610d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ - strbeq ip, [ip], #-852 @ 0xfffffcac │ │ │ │ - ldreq r8, [ip], #-1964 @ 0xfffff854 │ │ │ │ - ldreq r8, [ip], #-2136 @ 0xfffff7a8 │ │ │ │ - ldreq r8, [ip], #-1992 @ 0xfffff838 │ │ │ │ + strbeq sp, [ip], #-836 @ 0xfffffcbc │ │ │ │ + ldreq r9, [ip], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r9, [ip], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq r9, [ip], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6e368 <__cxa_atexit@plt+0x61130> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -99402,15 +99402,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 6e360 <__cxa_atexit@plt+0x61128> │ │ │ │ b 6e3c4 <__cxa_atexit@plt+0x6118c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r8, [ip], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r9, [ip], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [pc, #32] @ 6e3b4 <__cxa_atexit@plt+0x6117c> │ │ │ │ @@ -99420,15 +99420,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6e3ac <__cxa_atexit@plt+0x61174> │ │ │ │ b 6e3c4 <__cxa_atexit@plt+0x6118c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r8, [ip], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r9, [ip], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e448 <__cxa_atexit@plt+0x61210> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -99485,36 +99485,36 @@ │ │ │ │ ldr r2, [pc, #40] @ 6e4d0 <__cxa_atexit@plt+0x61298> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #24] @ 6e4d4 <__cxa_atexit@plt+0x6129c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffdf50 │ │ │ │ - strbeq ip, [ip], #-392 @ 0xfffffe78 │ │ │ │ - ldreq r8, [ip], #-1344 @ 0xfffffac0 │ │ │ │ - ldreq r8, [ip], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq sp, [ip], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r9, [ip], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq r9, [ip], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6e50c <__cxa_atexit@plt+0x612d4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6e504 <__cxa_atexit@plt+0x612cc> │ │ │ │ b 6e51c <__cxa_atexit@plt+0x612e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r8, [ip], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq r9, [ip], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e5ec <__cxa_atexit@plt+0x613b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -99560,15 +99560,15 @@ │ │ │ │ addeq r3, r7, #10 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr sl, [r3] │ │ │ │ ldr r8, [pc, #256] @ 6e6e0 <__cxa_atexit@plt+0x614a8> │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ ldr r7, [pc, #184] @ 6e6ac <__cxa_atexit@plt+0x61474> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #176] @ 6e6b0 <__cxa_atexit@plt+0x61478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 6e650 <__cxa_atexit@plt+0x61418> │ │ │ │ @@ -99585,15 +99585,15 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r0] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #116] @ 6e6c0 <__cxa_atexit@plt+0x61488> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #128] @ 6e6ec <__cxa_atexit@plt+0x614b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -99608,33 +99608,33 @@ │ │ │ │ ldr r3, [pc, #80] @ 6e6e4 <__cxa_atexit@plt+0x614ac> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [pc, #64] @ 6e6e8 <__cxa_atexit@plt+0x614b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ muleq r0, r4, r1 │ │ │ │ - strbeq fp, [ip], #-4064 @ 0xfffff020 │ │ │ │ + strbeq ip, [ip], #-4048 @ 0xfffff030 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - strbeq fp, [ip], #-4012 @ 0xfffff054 │ │ │ │ - strbeq fp, [ip], #-3996 @ 0xfffff064 │ │ │ │ + strbeq ip, [ip], #-3996 @ 0xfffff064 │ │ │ │ + strbeq ip, [ip], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq ip, [ip], #-72 @ 0xffffffb8 │ │ │ │ + strbeq sp, [ip], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq ip, [ip], #-40 @ 0xffffffd8 │ │ │ │ - strbeq ip, [ip], #-0 │ │ │ │ + strbeq sp, [ip], #-24 @ 0xffffffe8 │ │ │ │ + strbeq ip, [ip], #-4080 @ 0xfffff010 │ │ │ │ @ instruction: 0xffffdd64 │ │ │ │ - strbeq fp, [ip], #-3996 @ 0xfffff064 │ │ │ │ - ldreq r8, [ip], #-852 @ 0xfffffcac │ │ │ │ - ldreq r8, [ip], #-964 @ 0xfffffc3c │ │ │ │ + strbeq ip, [ip], #-3980 @ 0xfffff074 │ │ │ │ + ldreq r9, [ip], #-852 @ 0xfffffcac │ │ │ │ + ldreq r9, [ip], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #100] @ 6e768 <__cxa_atexit@plt+0x61530> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #92] @ 6e76c <__cxa_atexit@plt+0x61534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -99653,24 +99653,24 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r0] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #32] @ 6e77c <__cxa_atexit@plt+0x61544> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq fp, [ip], #-3792 @ 0xfffff130 │ │ │ │ + strbeq ip, [ip], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strbeq fp, [ip], #-3740 @ 0xfffff164 │ │ │ │ - strbeq fp, [ip], #-3724 @ 0xfffff174 │ │ │ │ - ldreq r8, [ip], #-820 @ 0xfffffccc │ │ │ │ + strbeq ip, [ip], #-3724 @ 0xfffff174 │ │ │ │ + strbeq ip, [ip], #-3708 @ 0xfffff184 │ │ │ │ + ldreq r9, [ip], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 6e7d8 <__cxa_atexit@plt+0x615a0> │ │ │ │ ldr r2, [pc, #68] @ 6e7dc <__cxa_atexit@plt+0x615a4> │ │ │ │ and r1, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -99683,20 +99683,20 @@ │ │ │ │ ldr r3, [pc, #32] @ 6e7e0 <__cxa_atexit@plt+0x615a8> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 6e7e4 <__cxa_atexit@plt+0x615ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq fp, [ip], #-3616 @ 0xfffff1e0 │ │ │ │ - strbeq fp, [ip], #-3604 @ 0xfffff1ec │ │ │ │ - ldreq r8, [ip], #-688 @ 0xfffffd50 │ │ │ │ + strbeq ip, [ip], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq ip, [ip], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq r9, [ip], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e854 <__cxa_atexit@plt+0x6161c> │ │ │ │ @@ -99714,27 +99714,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ ldr r3, [pc, #52] @ 6e878 <__cxa_atexit@plt+0x61640> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #10 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r3, [pc, #32] @ 6e87c <__cxa_atexit@plt+0x61644> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - strbeq ip, [ip], #-304 @ 0xfffffed0 │ │ │ │ + strbeq sp, [ip], #-288 @ 0xfffffee0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r8, [ip], #-536 @ 0xfffffde8 │ │ │ │ + ldreq r9, [ip], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e8ec <__cxa_atexit@plt+0x616b4> │ │ │ │ @@ -99752,27 +99752,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ ldr r3, [pc, #52] @ 6e910 <__cxa_atexit@plt+0x616d8> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #10 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r3, [pc, #32] @ 6e914 <__cxa_atexit@plt+0x616dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff350 │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq ip, [ip], #-152 @ 0xffffff68 │ │ │ │ + strbeq sp, [ip], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r8, [ip], #-384 @ 0xfffffe80 │ │ │ │ + ldreq r9, [ip], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e984 <__cxa_atexit@plt+0x6174c> │ │ │ │ @@ -99790,27 +99790,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ ldr r3, [pc, #52] @ 6e9a8 <__cxa_atexit@plt+0x61770> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #10 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ + b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r3, [pc, #32] @ 6e9ac <__cxa_atexit@plt+0x61774> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [ip], #-0 │ │ │ │ + strbeq ip, [ip], #-4080 @ 0xfffff010 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq r8, [ip], #-104 @ 0xffffff98 │ │ │ │ + ldreq r9, [ip], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 6ea0c <__cxa_atexit@plt+0x617d4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6e9f8 <__cxa_atexit@plt+0x617c0> │ │ │ │ @@ -99827,15 +99827,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r8, [ip], #-4 │ │ │ │ + ldreq r9, [ip], #-4 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 6ea50 <__cxa_atexit@plt+0x61818> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -99843,15 +99843,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 6ea48 <__cxa_atexit@plt+0x61810> │ │ │ │ b 6ea60 <__cxa_atexit@plt+0x61828> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [ip], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r8, [ip], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6eadc <__cxa_atexit@plt+0x618a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -99903,29 +99903,29 @@ │ │ │ │ ldr r2, [pc, #32] @ 6eb50 <__cxa_atexit@plt+0x61918> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #16] @ 6eb54 <__cxa_atexit@plt+0x6191c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffe484 │ │ │ │ - strbeq fp, [ip], #-2816 @ 0xfffff500 │ │ │ │ - ldreq r7, [ip], #-3856 @ 0xfffff0f0 │ │ │ │ - strbeq fp, [ip], #-3736 @ 0xfffff168 │ │ │ │ + strbeq ip, [ip], #-2800 @ 0xfffff510 │ │ │ │ + ldreq r8, [ip], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq ip, [ip], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 70a80 <__cxa_atexit@plt+0x63848> │ │ │ │ - ldreq r6, [ip], #-3768 @ 0xfffff148 │ │ │ │ + ldreq r7, [ip], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ebfc <__cxa_atexit@plt+0x619c4> │ │ │ │ ldr r1, [pc, #104] @ 6ec04 <__cxa_atexit@plt+0x619cc> │ │ │ │ ldr r2, [pc, #104] @ 6ec08 <__cxa_atexit@plt+0x619d0> │ │ │ │ @@ -99952,18 +99952,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 6ec10 <__cxa_atexit@plt+0x619d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq fp, [ip], #-2552 @ 0xfffff608 │ │ │ │ - ldreq r6, [ip], #-3656 @ 0xfffff1b8 │ │ │ │ - ldreq r6, [ip], #-3652 @ 0xfffff1bc │ │ │ │ - ldreq r6, [ip], #-3616 @ 0xfffff1e0 │ │ │ │ + strbeq ip, [ip], #-2536 @ 0xfffff618 │ │ │ │ + ldreq r7, [ip], #-3656 @ 0xfffff1b8 │ │ │ │ + ldreq r7, [ip], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq r7, [ip], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ec40 <__cxa_atexit@plt+0x61a08> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -99972,17 +99972,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6ec58 <__cxa_atexit@plt+0x61a20> │ │ │ │ ldr r0, [pc, #16] @ 6ec5c <__cxa_atexit@plt+0x61a24> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip], #-3564 @ 0xfffff214 │ │ │ │ - ldreq r6, [ip], #-3560 @ 0xfffff218 │ │ │ │ - ldreq r6, [ip], #-3540 @ 0xfffff22c │ │ │ │ + ldreq r7, [ip], #-3564 @ 0xfffff214 │ │ │ │ + ldreq r7, [ip], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r7, [ip], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ece0 <__cxa_atexit@plt+0x61aa8> │ │ │ │ ldr r1, [pc, #104] @ 6ece8 <__cxa_atexit@plt+0x61ab0> │ │ │ │ ldr r2, [pc, #104] @ 6ecec <__cxa_atexit@plt+0x61ab4> │ │ │ │ @@ -100009,18 +100009,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 6ecf4 <__cxa_atexit@plt+0x61abc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq fp, [ip], #-2324 @ 0xfffff6ec │ │ │ │ - ldreq r6, [ip], #-3428 @ 0xfffff29c │ │ │ │ - ldreq r6, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ - ldreq r6, [ip], #-3388 @ 0xfffff2c4 │ │ │ │ + strbeq ip, [ip], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq r7, [ip], #-3428 @ 0xfffff29c │ │ │ │ + ldreq r7, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq r7, [ip], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ed24 <__cxa_atexit@plt+0x61aec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -100029,17 +100029,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6ed3c <__cxa_atexit@plt+0x61b04> │ │ │ │ ldr r0, [pc, #16] @ 6ed40 <__cxa_atexit@plt+0x61b08> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ - ldreq r6, [ip], #-3332 @ 0xfffff2fc │ │ │ │ - ldreq r7, [ip], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq r7, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r7, [ip], #-3332 @ 0xfffff2fc │ │ │ │ + ldreq r8, [ip], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6eda0 <__cxa_atexit@plt+0x61b68> │ │ │ │ ldr r2, [pc, #64] @ 6eda8 <__cxa_atexit@plt+0x61b70> │ │ │ │ @@ -100053,31 +100053,31 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 6ed9c <__cxa_atexit@plt+0x61b64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ b ba06c <__cxa_atexit@plt+0xace34> │ │ │ │ - b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ + b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [ip], #-3528 @ 0xfffff238 │ │ │ │ + ldreq r8, [ip], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6edd4 <__cxa_atexit@plt+0x61b9c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b ba06c <__cxa_atexit@plt+0xace34> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ - ldreq r7, [ip], #-3460 @ 0xfffff27c │ │ │ │ + b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + ldreq r8, [ip], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ee54 <__cxa_atexit@plt+0x61c1c> │ │ │ │ ldr r2, [pc, #92] @ 6ee5c <__cxa_atexit@plt+0x61c24> │ │ │ │ @@ -100094,109 +100094,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r7, [ip], #-3328 @ 0xfffff300 │ │ │ │ + ldreq r8, [ip], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 6ee8c <__cxa_atexit@plt+0x61c54> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r7, [ip], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r8, [ip], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6eeb8 <__cxa_atexit@plt+0x61c80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 6eebc <__cxa_atexit@plt+0x61c84> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq fp, [ip], #-2768 @ 0xfffff530 │ │ │ │ + strbeq ip, [ip], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6eef0 <__cxa_atexit@plt+0x61cb8> │ │ │ │ ldr r2, [pc, #32] @ 6eefc <__cxa_atexit@plt+0x61cc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ 6ef3c <__cxa_atexit@plt+0x61d04> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 6ef30 <__cxa_atexit@plt+0x61cf8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ef98 <__cxa_atexit@plt+0x61d60> │ │ │ │ ldr r2, [pc, #44] @ 6efa0 <__cxa_atexit@plt+0x61d68> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 6ef8c <__cxa_atexit@plt+0x61d54> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [ip], #-2984 @ 0xfffff458 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [ip], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f030 <__cxa_atexit@plt+0x61df8> │ │ │ │ ldr r2, [pc, #92] @ 6f038 <__cxa_atexit@plt+0x61e00> │ │ │ │ @@ -100213,109 +100213,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r7, [ip], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r8, [ip], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 6f068 <__cxa_atexit@plt+0x61e30> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r7, [ip], #-2808 @ 0xfffff508 │ │ │ │ + ldreq r8, [ip], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6f094 <__cxa_atexit@plt+0x61e5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 6f098 <__cxa_atexit@plt+0x61e60> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq fp, [ip], #-2292 @ 0xfffff70c │ │ │ │ + strbeq ip, [ip], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6f0cc <__cxa_atexit@plt+0x61e94> │ │ │ │ ldr r2, [pc, #32] @ 6f0d8 <__cxa_atexit@plt+0x61ea0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ 6f118 <__cxa_atexit@plt+0x61ee0> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 6f10c <__cxa_atexit@plt+0x61ed4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f174 <__cxa_atexit@plt+0x61f3c> │ │ │ │ ldr r2, [pc, #44] @ 6f17c <__cxa_atexit@plt+0x61f44> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 6f168 <__cxa_atexit@plt+0x61f30> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [ip], #-2540 @ 0xfffff614 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [ip], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f208 <__cxa_atexit@plt+0x61fd0> │ │ │ │ @@ -100335,26 +100335,26 @@ │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, sl, #2 │ │ │ │ mov r5, r3 │ │ │ │ str r9, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r7, [ip], #-232 @ 0xffffff18 │ │ │ │ - ldreq r7, [ip], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r8, [ip], #-232 @ 0xffffff18 │ │ │ │ + ldreq r8, [ip], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 6f2b8 <__cxa_atexit@plt+0x62080> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -100373,26 +100373,26 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ sub r8, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r7, [ip], #-2204 @ 0xfffff764 │ │ │ │ + ldreq r8, [ip], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f320 <__cxa_atexit@plt+0x620e8> │ │ │ │ @@ -100405,22 +100405,22 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r7, [ip], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq r8, [ip], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #112] @ 6f3c4 <__cxa_atexit@plt+0x6218c> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -100440,26 +100440,26 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ sub r8, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r7, [ip], #-1936 @ 0xfffff870 │ │ │ │ + ldreq r8, [ip], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f42c <__cxa_atexit@plt+0x621f4> │ │ │ │ @@ -100472,15 +100472,15 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -100498,35 +100498,35 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [ip], #-320 @ 0xfffffec0 │ │ │ │ + strbeq ip, [ip], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f4c4 <__cxa_atexit@plt+0x6228c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #20] @ 6f4cc <__cxa_atexit@plt+0x62294> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b b934c <__cxa_atexit@plt+0xac114> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [ip], #-452 @ 0xfffffe3c │ │ │ │ + strbeq ip, [ip], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b b92dc <__cxa_atexit@plt+0xac0a4> │ │ │ │ - ldreq r7, [ip], #-1716 @ 0xfffff94c │ │ │ │ + ldreq r8, [ip], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -100556,21 +100556,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq r7, [ip], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq r8, [ip], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 401564 <__cxa_atexit@plt+0x3f432c> │ │ │ │ - ldreq r7, [ip], #-1572 @ 0xfffff9dc │ │ │ │ + b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + ldreq r8, [ip], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f5f0 <__cxa_atexit@plt+0x623b8> │ │ │ │ ldr lr, [pc, #68] @ 6f5f8 <__cxa_atexit@plt+0x623c0> │ │ │ │ @@ -100585,20 +100585,20 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ ldr r5, [pc, #24] @ 6f5fc <__cxa_atexit@plt+0x623c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sl, [ip], #-4016 @ 0xfffff050 │ │ │ │ - ldreq r7, [ip], #-1448 @ 0xfffffa58 │ │ │ │ + strbeq fp, [ip], #-4000 @ 0xfffff060 │ │ │ │ + ldreq r8, [ip], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f678 <__cxa_atexit@plt+0x62440> │ │ │ │ @@ -100625,16 +100625,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ b b4f88 <__cxa_atexit@plt+0xa7d50> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldreq r5, [ip], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq r7, [ip], #-1188 @ 0xfffffb5c │ │ │ │ + ldreq r6, [ip], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r8, [ip], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f6f0 <__cxa_atexit@plt+0x624b8> │ │ │ │ @@ -100647,97 +100647,97 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq 6f6e8 <__cxa_atexit@plt+0x624b0> │ │ │ │ ldr r3, [pc, #36] @ 6f700 <__cxa_atexit@plt+0x624c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r7, [ip], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq r8, [ip], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f724 <__cxa_atexit@plt+0x624ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [ip], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq r8, [ip], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6f768 <__cxa_atexit@plt+0x62530> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6f760 <__cxa_atexit@plt+0x62528> │ │ │ │ ldr r3, [pc, #24] @ 6f76c <__cxa_atexit@plt+0x62534> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [ip], #-968 @ 0xfffffc38 │ │ │ │ + ldreq r8, [ip], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f790 <__cxa_atexit@plt+0x62558> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [ip], #-932 @ 0xfffffc5c │ │ │ │ + ldreq r8, [ip], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6f7d4 <__cxa_atexit@plt+0x6259c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6f7cc <__cxa_atexit@plt+0x62594> │ │ │ │ ldr r3, [pc, #24] @ 6f7d8 <__cxa_atexit@plt+0x625a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [ip], #-860 @ 0xfffffca4 │ │ │ │ + ldreq r8, [ip], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f7fc <__cxa_atexit@plt+0x625c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [ip], #-812 @ 0xfffffcd4 │ │ │ │ + ldreq r8, [ip], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ - ldreq r7, [ip], #-776 @ 0xfffffcf8 │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + ldreq r8, [ip], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f88c <__cxa_atexit@plt+0x62654> │ │ │ │ @@ -100750,97 +100750,97 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq 6f884 <__cxa_atexit@plt+0x6264c> │ │ │ │ ldr r3, [pc, #36] @ 6f89c <__cxa_atexit@plt+0x62664> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r7, [ip], #-664 @ 0xfffffd68 │ │ │ │ + ldreq r8, [ip], #-664 @ 0xfffffd68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f8c0 <__cxa_atexit@plt+0x62688> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [ip], #-628 @ 0xfffffd8c │ │ │ │ + ldreq r8, [ip], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6f904 <__cxa_atexit@plt+0x626cc> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6f8fc <__cxa_atexit@plt+0x626c4> │ │ │ │ ldr r3, [pc, #24] @ 6f908 <__cxa_atexit@plt+0x626d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [ip], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r8, [ip], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f92c <__cxa_atexit@plt+0x626f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [ip], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq r8, [ip], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6f970 <__cxa_atexit@plt+0x62738> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6f968 <__cxa_atexit@plt+0x62730> │ │ │ │ ldr r3, [pc, #24] @ 6f974 <__cxa_atexit@plt+0x6273c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [ip], #-448 @ 0xfffffe40 │ │ │ │ + ldreq r8, [ip], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f998 <__cxa_atexit@plt+0x62760> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [ip], #-400 @ 0xfffffe70 │ │ │ │ + ldreq r8, [ip], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ - ldreq r7, [ip], #-380 @ 0xfffffe84 │ │ │ │ + b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + ldreq r8, [ip], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6fa4c <__cxa_atexit@plt+0x62814> │ │ │ │ @@ -100864,113 +100864,113 @@ │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r2, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r7, [ip], #-172 @ 0xffffff54 │ │ │ │ + ldreq r8, [ip], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 6fab8 <__cxa_atexit@plt+0x62880> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 6fab0 <__cxa_atexit@plt+0x62878> │ │ │ │ ldr r3, [pc, #24] @ 6fabc <__cxa_atexit@plt+0x62884> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [ip], #-96 @ 0xffffffa0 │ │ │ │ + ldreq r8, [ip], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6fae0 <__cxa_atexit@plt+0x628a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [ip], #-60 @ 0xffffffc4 │ │ │ │ + ldreq r8, [ip], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6fb24 <__cxa_atexit@plt+0x628ec> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6fb1c <__cxa_atexit@plt+0x628e4> │ │ │ │ ldr r3, [pc, #24] @ 6fb28 <__cxa_atexit@plt+0x628f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r7, [ip], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6fb4c <__cxa_atexit@plt+0x62914> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-4048 @ 0xfffff030 │ │ │ │ + ldreq r7, [ip], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6fb90 <__cxa_atexit@plt+0x62958> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6fb88 <__cxa_atexit@plt+0x62950> │ │ │ │ ldr r3, [pc, #24] @ 6fb94 <__cxa_atexit@plt+0x6295c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r6, [ip], #-3976 @ 0xfffff078 │ │ │ │ + ldreq r7, [ip], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6fbb8 <__cxa_atexit@plt+0x62980> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r7, [ip], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6fc30 <__cxa_atexit@plt+0x629f8> │ │ │ │ @@ -100983,130 +100983,130 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq 6fc28 <__cxa_atexit@plt+0x629f0> │ │ │ │ ldr r3, [pc, #36] @ 6fc40 <__cxa_atexit@plt+0x62a08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [ip], #-3828 @ 0xfffff10c │ │ │ │ + ldreq r7, [ip], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6fc64 <__cxa_atexit@plt+0x62a2c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-3792 @ 0xfffff130 │ │ │ │ + ldreq r7, [ip], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6fca8 <__cxa_atexit@plt+0x62a70> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6fca0 <__cxa_atexit@plt+0x62a68> │ │ │ │ ldr r3, [pc, #24] @ 6fcac <__cxa_atexit@plt+0x62a74> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r7, [ip], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6fcd0 <__cxa_atexit@plt+0x62a98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-3684 @ 0xfffff19c │ │ │ │ + ldreq r7, [ip], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6fd14 <__cxa_atexit@plt+0x62adc> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6fd0c <__cxa_atexit@plt+0x62ad4> │ │ │ │ ldr r3, [pc, #24] @ 6fd18 <__cxa_atexit@plt+0x62ae0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r7, [ip], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6fd3c <__cxa_atexit@plt+0x62b04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-3564 @ 0xfffff214 │ │ │ │ + ldreq r7, [ip], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ - ldreq r6, [ip], #-3672 @ 0xfffff1a8 │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ + ldreq r7, [ip], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fda8 <__cxa_atexit@plt+0x62b70> │ │ │ │ ldr r2, [pc, #32] @ 6fdb0 <__cxa_atexit@plt+0x62b78> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r5, {r0, r1, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r6, [ip], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq r7, [ip], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 6fdec <__cxa_atexit@plt+0x62bb4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 6fde4 <__cxa_atexit@plt+0x62bac> │ │ │ │ b 6fdfc <__cxa_atexit@plt+0x62bc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [ip], #-3544 @ 0xfffff228 │ │ │ │ + ldreq r7, [ip], #-3544 @ 0xfffff228 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 6feac <__cxa_atexit@plt+0x62c74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -101161,15 +101161,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #52] @ 0x34 │ │ │ │ sub r7, r6, #19 │ │ │ │ mov r6, r3 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ stm r1, {r0, r2, r8, lr} │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r9, [pc, #96] @ 6ff58 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r7, [pc, #96] @ 6ff5c <__cxa_atexit@plt+0x62d24> │ │ │ │ ldr sl, [pc, #96] @ 6ff60 <__cxa_atexit@plt+0x62d28> │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r1, #52] @ 0x34 │ │ │ │ @@ -101181,235 +101181,235 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r1, #56] @ 0x38 │ │ │ │ str r2, [r1, #60] @ 0x3c │ │ │ │ str r9, [r1, #68] @ 0x44 │ │ │ │ str lr, [r1, #72] @ 0x48 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffed50 │ │ │ │ @ instruction: 0xffffee1c │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r5, [ip], #-2944 @ 0xfffff480 │ │ │ │ - ldreq r5, [ip], #-2936 @ 0xfffff488 │ │ │ │ - ldreq r6, [ip], #-2980 @ 0xfffff45c │ │ │ │ + ldreq r6, [ip], #-2944 @ 0xfffff480 │ │ │ │ + ldreq r6, [ip], #-2936 @ 0xfffff488 │ │ │ │ + ldreq r7, [ip], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 6ffc0 <__cxa_atexit@plt+0x62d88> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 6ffb8 <__cxa_atexit@plt+0x62d80> │ │ │ │ ldr r3, [pc, #24] @ 6ffc4 <__cxa_atexit@plt+0x62d8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-2904 @ 0xfffff4a8 │ │ │ │ + ldreq r7, [ip], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6ffe8 <__cxa_atexit@plt+0x62db0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-2868 @ 0xfffff4cc │ │ │ │ + ldreq r7, [ip], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7002c <__cxa_atexit@plt+0x62df4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 70024 <__cxa_atexit@plt+0x62dec> │ │ │ │ ldr r3, [pc, #24] @ 70030 <__cxa_atexit@plt+0x62df8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r7, [ip], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 70054 <__cxa_atexit@plt+0x62e1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-2760 @ 0xfffff538 │ │ │ │ + ldreq r7, [ip], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 70098 <__cxa_atexit@plt+0x62e60> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 70090 <__cxa_atexit@plt+0x62e58> │ │ │ │ ldr r3, [pc, #24] @ 7009c <__cxa_atexit@plt+0x62e64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r6, [ip], #-2688 @ 0xfffff580 │ │ │ │ + ldreq r7, [ip], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 700c0 <__cxa_atexit@plt+0x62e88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip], #-2632 @ 0xfffff5b8 │ │ │ │ + ldreq r7, [ip], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 7011c <__cxa_atexit@plt+0x62ee4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 70114 <__cxa_atexit@plt+0x62edc> │ │ │ │ ldr r3, [pc, #24] @ 70120 <__cxa_atexit@plt+0x62ee8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-2556 @ 0xfffff604 │ │ │ │ + ldreq r7, [ip], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 70144 <__cxa_atexit@plt+0x62f0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-2520 @ 0xfffff628 │ │ │ │ + ldreq r7, [ip], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 70188 <__cxa_atexit@plt+0x62f50> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 70180 <__cxa_atexit@plt+0x62f48> │ │ │ │ ldr r3, [pc, #24] @ 7018c <__cxa_atexit@plt+0x62f54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r7, [ip], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 701b0 <__cxa_atexit@plt+0x62f78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [ip], #-2412 @ 0xfffff694 │ │ │ │ + ldreq r7, [ip], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 701f4 <__cxa_atexit@plt+0x62fbc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 701ec <__cxa_atexit@plt+0x62fb4> │ │ │ │ ldr r3, [pc, #24] @ 701f8 <__cxa_atexit@plt+0x62fc0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r6, [ip], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq r7, [ip], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7021c <__cxa_atexit@plt+0x62fe4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq r7, [ip], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70274 <__cxa_atexit@plt+0x6303c> │ │ │ │ ldr r2, [pc, #40] @ 7027c <__cxa_atexit@plt+0x63044> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 70280 <__cxa_atexit@plt+0x63048> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + b 40186c <__cxa_atexit@plt+0x3f4634> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [ip], #-828 @ 0xfffffcc4 │ │ │ │ - ldreq r6, [ip], #-2032 @ 0xfffff810 │ │ │ │ + strbeq fp, [ip], #-812 @ 0xfffffcd4 │ │ │ │ + ldreq r7, [ip], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 702a8 <__cxa_atexit@plt+0x63070> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq sl, [ip], #-1768 @ 0xfffff918 │ │ │ │ - ldreq r6, [ip], #-1992 @ 0xfffff838 │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq fp, [ip], #-1752 @ 0xfffff928 │ │ │ │ + ldreq r7, [ip], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70338 <__cxa_atexit@plt+0x63100> │ │ │ │ ldr r1, [pc, #116] @ 70344 <__cxa_atexit@plt+0x6310c> │ │ │ │ @@ -101441,16 +101441,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq sl, [ip], #-652 @ 0xfffffd74 │ │ │ │ - ldreq r6, [ip], #-1828 @ 0xfffff8dc │ │ │ │ + strbeq fp, [ip], #-636 @ 0xfffffd84 │ │ │ │ + ldreq r7, [ip], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70388 <__cxa_atexit@plt+0x63150> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #48] @ 703a4 <__cxa_atexit@plt+0x6316c> │ │ │ │ @@ -101464,16 +101464,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq sl, [ip], #-544 @ 0xfffffde0 │ │ │ │ - ldreq r6, [ip], #-1736 @ 0xfffff938 │ │ │ │ + strbeq fp, [ip], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq r7, [ip], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 703e0 <__cxa_atexit@plt+0x631a8> │ │ │ │ ldr r3, [pc, #60] @ 70408 <__cxa_atexit@plt+0x631d0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -101489,15 +101489,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 703fc <__cxa_atexit@plt+0x631c4> │ │ │ │ b 70510 <__cxa_atexit@plt+0x632d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [ip], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r7, [ip], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 704a0 <__cxa_atexit@plt+0x63268> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #184] @ 704e8 <__cxa_atexit@plt+0x632b0> │ │ │ │ @@ -101545,21 +101545,21 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [ip], #-264 @ 0xfffffef8 │ │ │ │ - mvnseq fp, #36962304 @ 0x2340000 │ │ │ │ + strbeq fp, [ip], #-248 @ 0xffffff08 │ │ │ │ + mvnseq fp, #19712 @ 0x4d00 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - mvnseq fp, #53739520 @ 0x3340000 │ │ │ │ - strbeq sl, [ip], #-472 @ 0xfffffe28 │ │ │ │ - strbeq sl, [ip], #-292 @ 0xfffffedc │ │ │ │ - ldreq r6, [ip], #-1392 @ 0xfffffa90 │ │ │ │ + mvnseq fp, #36096 @ 0x8d00 │ │ │ │ + strbeq fp, [ip], #-456 @ 0xfffffe38 │ │ │ │ + strbeq fp, [ip], #-276 @ 0xfffffeec │ │ │ │ + ldreq r7, [ip], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 70598 <__cxa_atexit@plt+0x63360> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #184] @ 705e0 <__cxa_atexit@plt+0x633a8> │ │ │ │ @@ -101607,21 +101607,21 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [ip], #-16 │ │ │ │ - mvnseq fp, #156237824 @ 0x9500000 │ │ │ │ + strbeq fp, [ip], #-0 │ │ │ │ + mvnseq fp, #87040 @ 0x15400 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - mvnseq fp, #223346688 @ 0xd500000 │ │ │ │ - strbeq sl, [ip], #-224 @ 0xffffff20 │ │ │ │ - strbeq sl, [ip], #-44 @ 0xffffffd4 │ │ │ │ - ldreq r6, [ip], #-1144 @ 0xfffffb88 │ │ │ │ + mvnseq fp, #152576 @ 0x25400 │ │ │ │ + strbeq fp, [ip], #-208 @ 0xffffff30 │ │ │ │ + strbeq fp, [ip], #-28 @ 0xffffffe4 │ │ │ │ + ldreq r7, [ip], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7066c <__cxa_atexit@plt+0x63434> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -101650,40 +101650,40 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq fp, #943718400 @ 0x38400000 │ │ │ │ + mvnseq fp, #659456 @ 0xa1000 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - mvnseq fp, #1048576 @ 0x100000 │ │ │ │ - strbeq sl, [ip], #-12 │ │ │ │ - strbeq r9, [ip], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq r6, [ip], #-976 @ 0xfffffc30 │ │ │ │ + mvnseq fp, #790528 @ 0xc1000 │ │ │ │ + strbeq sl, [ip], #-4092 @ 0xfffff004 │ │ │ │ + strbeq sl, [ip], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq r7, [ip], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 706e0 <__cxa_atexit@plt+0x634a8> │ │ │ │ ldr r3, [pc, #36] @ 706f0 <__cxa_atexit@plt+0x634b8> │ │ │ │ add r9, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - ldreq r6, [ip], #-896 @ 0xfffffc80 │ │ │ │ + ldreq r7, [ip], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7079c <__cxa_atexit@plt+0x63564> │ │ │ │ ldr r6, [pc, #160] @ 707b8 <__cxa_atexit@plt+0x63580> │ │ │ │ @@ -101725,18 +101725,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r9, [ip], #-3616 @ 0xfffff1e0 │ │ │ │ + strbeq sl, [ip], #-3600 @ 0xfffff1f0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvnseq fp, #8, 10 @ 0x2000000 │ │ │ │ - ldreq r6, [ip], #-684 @ 0xfffffd54 │ │ │ │ + mvnseq fp, #200, 18 @ 0x320000 │ │ │ │ + ldreq r7, [ip], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 70828 <__cxa_atexit@plt+0x635f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -101761,17 +101761,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [ip], #-3452 @ 0xfffff284 │ │ │ │ + strbeq sl, [ip], #-3436 @ 0xfffff294 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - mvnseq fp, #88, 8 @ 0x58000000 │ │ │ │ + mvnseq fp, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 708a8 <__cxa_atexit@plt+0x63670> │ │ │ │ ldr r2, [pc, #60] @ 708b0 <__cxa_atexit@plt+0x63678> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -101780,33 +101780,33 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 7089c <__cxa_atexit@plt+0x63664> │ │ │ │ ldr r3, [pc, #40] @ 708b4 <__cxa_atexit@plt+0x6367c> │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r9, [ip], #-3360 @ 0xfffff2e0 │ │ │ │ + strbeq sl, [ip], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 708dc <__cxa_atexit@plt+0x636a4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - strbeq r9, [ip], #-3296 @ 0xfffff320 │ │ │ │ - ldreq r6, [ip], #-404 @ 0xfffffe6c │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + strbeq sl, [ip], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r7, [ip], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7095c <__cxa_atexit@plt+0x63724> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -101839,22 +101839,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r9, [ip], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq sl, [ip], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [ip], #-212 @ 0xffffff2c │ │ │ │ + ldreq r7, [ip], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 709f0 <__cxa_atexit@plt+0x637b8> │ │ │ │ @@ -101871,16 +101871,16 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - mvnseq fp, #536870922 @ 0x2000000a │ │ │ │ - ldreq r6, [ip], #-108 @ 0xffffff94 │ │ │ │ + mvnseq fp, #25690112 @ 0x1880000 │ │ │ │ + ldreq r7, [ip], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 70a54 <__cxa_atexit@plt+0x6381c> │ │ │ │ @@ -101981,24 +101981,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 70bbc <__cxa_atexit@plt+0x63984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str ip, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip], #-48 @ 0xffffffd0 │ │ │ │ + ldreq r7, [ip], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xfffff2c0 │ │ │ │ - strbeq r9, [ip], #-3084 @ 0xfffff3f4 │ │ │ │ - strbeq r9, [ip], #-3252 @ 0xfffff34c │ │ │ │ - strbeq r9, [ip], #-2984 @ 0xfffff458 │ │ │ │ - strbeq r9, [ip], #-2688 @ 0xfffff580 │ │ │ │ - strbeq r9, [ip], #-2672 @ 0xfffff590 │ │ │ │ - strbeq r9, [ip], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq sl, [ip], #-3068 @ 0xfffff404 │ │ │ │ + strbeq sl, [ip], #-3236 @ 0xfffff35c │ │ │ │ + strbeq sl, [ip], #-2968 @ 0xfffff468 │ │ │ │ + strbeq sl, [ip], #-2672 @ 0xfffff590 │ │ │ │ + strbeq sl, [ip], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq sl, [ip], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r5, [ip], #-3884 @ 0xfffff0d4 │ │ │ │ + ldreq r6, [ip], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 70c30 <__cxa_atexit@plt+0x639f8> │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -102012,27 +102012,27 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 65704 <__cxa_atexit@plt+0x584cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r5, [ip], #-3796 @ 0xfffff12c │ │ │ │ + ldreq r6, [ip], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 70c64 <__cxa_atexit@plt+0x63a2c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b 65704 <__cxa_atexit@plt+0x584cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r5, [ip], #-3748 @ 0xfffff15c │ │ │ │ + ldreq r6, [ip], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 70c94 <__cxa_atexit@plt+0x63a5c> │ │ │ │ mov r8, fp │ │ │ │ @@ -102107,29 +102107,29 @@ │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 70dc4 <__cxa_atexit@plt+0x63b8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [sp] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffc218 │ │ │ │ - strbeq r9, [ip], #-2196 @ 0xfffff76c │ │ │ │ - ldreq r5, [ip], #-3236 @ 0xfffff35c │ │ │ │ + strbeq sl, [ip], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r6, [ip], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r5, [ip], #-3384 @ 0xfffff2c8 │ │ │ │ + ldreq r6, [ip], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 70cb4 <__cxa_atexit@plt+0x63a7c> │ │ │ │ - ldreq r5, [ip], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r6, [ip], #-1900 @ 0xfffff894 │ │ │ │ andeq r1, r0, r8, lsl #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 70e10 <__cxa_atexit@plt+0x63bd8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -102145,16 +102145,16 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 70e4c <__cxa_atexit@plt+0x63c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [ip], #-2880 @ 0xfffff4c0 │ │ │ │ - ldreq r5, [ip], #-3484 @ 0xfffff264 │ │ │ │ + strbeq sl, [ip], #-2864 @ 0xfffff4d0 │ │ │ │ + ldreq r6, [ip], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70f18 <__cxa_atexit@plt+0x63ce0> │ │ │ │ ldr r2, [pc, #180] @ 70f28 <__cxa_atexit@plt+0x63cf0> │ │ │ │ @@ -102203,17 +102203,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 70f38 <__cxa_atexit@plt+0x63d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strbeq r9, [ip], #-2028 @ 0xfffff814 │ │ │ │ - ldreq r5, [ip], #-3300 @ 0xfffff31c │ │ │ │ - ldreq r5, [ip], #-3252 @ 0xfffff34c │ │ │ │ + strbeq sl, [ip], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r6, [ip], #-3300 @ 0xfffff31c │ │ │ │ + ldreq r6, [ip], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r1, [pc, #104] @ 70fc8 <__cxa_atexit@plt+0x63d90> │ │ │ │ @@ -102242,16 +102242,16 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ b 70a80 <__cxa_atexit@plt+0x63848> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r9, [ip], #-1816 @ 0xfffff8e8 │ │ │ │ - ldreq r5, [ip], #-3100 @ 0xfffff3e4 │ │ │ │ + strbeq sl, [ip], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq r6, [ip], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ 71028 <__cxa_atexit@plt+0x63df0> │ │ │ │ ldr r2, [pc, #64] @ 7102c <__cxa_atexit@plt+0x63df4> │ │ │ │ mov r9, r7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -102265,16 +102265,16 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r1, [r5, #-16]! │ │ │ │ b 70a80 <__cxa_atexit@plt+0x63848> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r9, [ip], #-1728 @ 0xfffff940 │ │ │ │ - ldreq r5, [ip], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq sl, [ip], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r6, [ip], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71078 <__cxa_atexit@plt+0x63e40> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -102283,35 +102283,35 @@ │ │ │ │ ldr r2, [pc, #56] @ 71098 <__cxa_atexit@plt+0x63e60> │ │ │ │ add lr, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #40] @ 7109c <__cxa_atexit@plt+0x63e64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 71094 <__cxa_atexit@plt+0x63e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [ip], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq r6, [ip], #-1240 @ 0xfffffb28 │ │ │ │ @ instruction: 0xffff4afc │ │ │ │ - strbeq r9, [ip], #-1488 @ 0xfffffa30 │ │ │ │ - ldreq r5, [ip], #-2908 @ 0xfffff4a4 │ │ │ │ + strbeq sl, [ip], #-1472 @ 0xfffffa40 │ │ │ │ + ldreq r6, [ip], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 70e60 <__cxa_atexit@plt+0x63c28> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 710d4 <__cxa_atexit@plt+0x63e9c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - ldreq r5, [ip], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r6, [ip], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7115c <__cxa_atexit@plt+0x63f24> │ │ │ │ ldr r7, [pc, #140] @ 71174 <__cxa_atexit@plt+0x63f3c> │ │ │ │ @@ -102350,16 +102350,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r5, [ip], #-2732 @ 0xfffff554 │ │ │ │ - ldreq r5, [ip], #-2648 @ 0xfffff5a8 │ │ │ │ + ldreq r6, [ip], #-2732 @ 0xfffff554 │ │ │ │ + ldreq r6, [ip], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r1, [pc, #60] @ 711e4 <__cxa_atexit@plt+0x63fac> │ │ │ │ @@ -102377,15 +102377,15 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ b 70a80 <__cxa_atexit@plt+0x63848> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [ip], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r6, [ip], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #24] @ 7121c <__cxa_atexit@plt+0x63fe4> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ @@ -102408,29 +102408,29 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 71270 <__cxa_atexit@plt+0x64038> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ - strbeq r9, [ip], #-1868 @ 0xfffff8b4 │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + strbeq sl, [ip], #-1852 @ 0xfffff8c4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 710d4 <__cxa_atexit@plt+0x63e9c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - ldreq r5, [ip], #-2440 @ 0xfffff678 │ │ │ │ + ldreq r6, [ip], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 710d4 <__cxa_atexit@plt+0x63e9c> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 73184 <__cxa_atexit@plt+0x65f4c> │ │ │ │ - ldreq r4, [ip], #-1940 @ 0xfffff86c │ │ │ │ + ldreq r5, [ip], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71320 <__cxa_atexit@plt+0x640e8> │ │ │ │ ldr r1, [pc, #104] @ 71328 <__cxa_atexit@plt+0x640f0> │ │ │ │ ldr r2, [pc, #104] @ 7132c <__cxa_atexit@plt+0x640f4> │ │ │ │ @@ -102457,18 +102457,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 71334 <__cxa_atexit@plt+0x640fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [ip], #-724 @ 0xfffffd2c │ │ │ │ - ldreq r4, [ip], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq r4, [ip], #-1824 @ 0xfffff8e0 │ │ │ │ - ldreq r4, [ip], #-1788 @ 0xfffff904 │ │ │ │ + strbeq sl, [ip], #-708 @ 0xfffffd3c │ │ │ │ + ldreq r5, [ip], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r5, [ip], #-1824 @ 0xfffff8e0 │ │ │ │ + ldreq r5, [ip], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71364 <__cxa_atexit@plt+0x6412c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -102477,17 +102477,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7137c <__cxa_atexit@plt+0x64144> │ │ │ │ ldr r0, [pc, #16] @ 71380 <__cxa_atexit@plt+0x64148> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [ip], #-1736 @ 0xfffff938 │ │ │ │ - ldreq r4, [ip], #-1732 @ 0xfffff93c │ │ │ │ - ldreq r4, [ip], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r5, [ip], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r5, [ip], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r5, [ip], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71404 <__cxa_atexit@plt+0x641cc> │ │ │ │ ldr r1, [pc, #104] @ 7140c <__cxa_atexit@plt+0x641d4> │ │ │ │ ldr r2, [pc, #104] @ 71410 <__cxa_atexit@plt+0x641d8> │ │ │ │ @@ -102514,18 +102514,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 71418 <__cxa_atexit@plt+0x641e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [ip], #-496 @ 0xfffffe10 │ │ │ │ - ldreq r4, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq r4, [ip], #-1596 @ 0xfffff9c4 │ │ │ │ - ldreq r4, [ip], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq sl, [ip], #-480 @ 0xfffffe20 │ │ │ │ + ldreq r5, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ + ldreq r5, [ip], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq r5, [ip], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71448 <__cxa_atexit@plt+0x64210> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -102534,17 +102534,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 71460 <__cxa_atexit@plt+0x64228> │ │ │ │ ldr r0, [pc, #16] @ 71464 <__cxa_atexit@plt+0x6422c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [ip], #-1508 @ 0xfffffa1c │ │ │ │ - ldreq r4, [ip], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq r5, [ip], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq r5, [ip], #-1508 @ 0xfffffa1c │ │ │ │ + ldreq r5, [ip], #-1504 @ 0xfffffa20 │ │ │ │ + ldreq r6, [ip], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 714c4 <__cxa_atexit@plt+0x6428c> │ │ │ │ ldr r2, [pc, #64] @ 714cc <__cxa_atexit@plt+0x64294> │ │ │ │ @@ -102558,31 +102558,31 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 714c0 <__cxa_atexit@plt+0x64288> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ b ba06c <__cxa_atexit@plt+0xace34> │ │ │ │ - b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ + b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [ip], #-1700 @ 0xfffff95c │ │ │ │ + ldreq r6, [ip], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 714f8 <__cxa_atexit@plt+0x642c0> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b ba06c <__cxa_atexit@plt+0xace34> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ - ldreq r5, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ + b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + ldreq r6, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71578 <__cxa_atexit@plt+0x64340> │ │ │ │ ldr r2, [pc, #92] @ 71580 <__cxa_atexit@plt+0x64348> │ │ │ │ @@ -102599,109 +102599,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r5, [ip], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq r6, [ip], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 715b0 <__cxa_atexit@plt+0x64378> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [ip], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq r6, [ip], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 715dc <__cxa_atexit@plt+0x643a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 715e0 <__cxa_atexit@plt+0x643a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r9, [ip], #-940 @ 0xfffffc54 │ │ │ │ + strbeq sl, [ip], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 71614 <__cxa_atexit@plt+0x643dc> │ │ │ │ ldr r2, [pc, #32] @ 71620 <__cxa_atexit@plt+0x643e8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ 71660 <__cxa_atexit@plt+0x64428> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 71654 <__cxa_atexit@plt+0x6441c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 716bc <__cxa_atexit@plt+0x64484> │ │ │ │ ldr r2, [pc, #44] @ 716c4 <__cxa_atexit@plt+0x6448c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 716b0 <__cxa_atexit@plt+0x64478> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r5, [ip], #-1156 @ 0xfffffb7c │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r6, [ip], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71754 <__cxa_atexit@plt+0x6451c> │ │ │ │ ldr r2, [pc, #92] @ 7175c <__cxa_atexit@plt+0x64524> │ │ │ │ @@ -102718,109 +102718,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r5, [ip], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq r6, [ip], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 7178c <__cxa_atexit@plt+0x64554> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [ip], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r6, [ip], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 717b8 <__cxa_atexit@plt+0x64580> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 717bc <__cxa_atexit@plt+0x64584> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r9, [ip], #-464 @ 0xfffffe30 │ │ │ │ + strbeq sl, [ip], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 717f0 <__cxa_atexit@plt+0x645b8> │ │ │ │ ldr r2, [pc, #32] @ 717fc <__cxa_atexit@plt+0x645c4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ 7183c <__cxa_atexit@plt+0x64604> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 71830 <__cxa_atexit@plt+0x645f8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71898 <__cxa_atexit@plt+0x64660> │ │ │ │ ldr r2, [pc, #44] @ 718a0 <__cxa_atexit@plt+0x64668> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 7188c <__cxa_atexit@plt+0x64654> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r5, [ip], #-712 @ 0xfffffd38 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r6, [ip], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7192c <__cxa_atexit@plt+0x646f4> │ │ │ │ @@ -102840,26 +102840,26 @@ │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, sl, #2 │ │ │ │ mov r5, r3 │ │ │ │ str r9, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r4, [ip], #-2500 @ 0xfffff63c │ │ │ │ - ldreq r5, [ip], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq r5, [ip], #-2500 @ 0xfffff63c │ │ │ │ + ldreq r6, [ip], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 719dc <__cxa_atexit@plt+0x647a4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -102878,26 +102878,26 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ sub r8, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r5, [ip], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r6, [ip], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71a44 <__cxa_atexit@plt+0x6480c> │ │ │ │ @@ -102910,22 +102910,22 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [ip], #-264 @ 0xfffffef8 │ │ │ │ + ldreq r6, [ip], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #112] @ 71ae8 <__cxa_atexit@plt+0x648b0> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -102945,26 +102945,26 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ sub r8, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r5, [ip], #-108 @ 0xffffff94 │ │ │ │ + ldreq r6, [ip], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71b50 <__cxa_atexit@plt+0x64918> │ │ │ │ @@ -102977,15 +102977,15 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -103003,42 +103003,42 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [ip], #-2588 @ 0xfffff5e4 │ │ │ │ - ldreq r5, [ip], #-120 @ 0xffffff88 │ │ │ │ + strbeq r9, [ip], #-2572 @ 0xfffff5f4 │ │ │ │ + ldreq r6, [ip], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71bf8 <__cxa_atexit@plt+0x649c0> │ │ │ │ ldr r2, [pc, #36] @ 71c00 <__cxa_atexit@plt+0x649c8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 71c04 <__cxa_atexit@plt+0x649cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r8, [ip], #-2472 @ 0xfffff658 │ │ │ │ - ldreq r4, [ip], #-3920 @ 0xfffff0b0 │ │ │ │ + strbeq r9, [ip], #-2456 @ 0xfffff668 │ │ │ │ + ldreq r5, [ip], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401564 <__cxa_atexit@plt+0x3f432c> │ │ │ │ - ldreq r5, [ip], #-32 @ 0xffffffe0 │ │ │ │ + b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + ldreq r6, [ip], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103063,22 +103063,22 @@ │ │ │ │ b b4f88 <__cxa_atexit@plt+0xa7d50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - ldreq r3, [ip], #-552 @ 0xfffffdd8 │ │ │ │ - ldreq r4, [ip], #-3756 @ 0xfffff154 │ │ │ │ + ldreq r4, [ip], #-552 @ 0xfffffdd8 │ │ │ │ + ldreq r5, [ip], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 401564 <__cxa_atexit@plt+0x3f432c> │ │ │ │ - ldreq r4, [ip], #-3968 @ 0xfffff080 │ │ │ │ + b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + ldreq r5, [ip], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71d0c <__cxa_atexit@plt+0x64ad4> │ │ │ │ add r8, r7, #7 │ │ │ │ @@ -103088,20 +103088,20 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 71d18 <__cxa_atexit@plt+0x64ae0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r8, [ip], #-2196 @ 0xfffff76c │ │ │ │ - ldreq r4, [ip], #-3880 @ 0xfffff0d8 │ │ │ │ + strbeq r9, [ip], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r5, [ip], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71d80 <__cxa_atexit@plt+0x64b48> │ │ │ │ @@ -103123,16 +103123,16 @@ │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ b b4f88 <__cxa_atexit@plt+0xa7d50> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldreq r3, [ip], #-312 @ 0xfffffec8 │ │ │ │ - ldreq r4, [ip], #-3484 @ 0xfffff264 │ │ │ │ + ldreq r4, [ip], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r5, [ip], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 71df8 <__cxa_atexit@plt+0x64bc0> │ │ │ │ @@ -103145,97 +103145,97 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq 71df0 <__cxa_atexit@plt+0x64bb8> │ │ │ │ ldr r3, [pc, #36] @ 71e08 <__cxa_atexit@plt+0x64bd0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r4, [ip], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r5, [ip], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 71e2c <__cxa_atexit@plt+0x64bf4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r5, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 71e70 <__cxa_atexit@plt+0x64c38> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 71e68 <__cxa_atexit@plt+0x64c30> │ │ │ │ ldr r3, [pc, #24] @ 71e74 <__cxa_atexit@plt+0x64c3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-3264 @ 0xfffff340 │ │ │ │ + ldreq r5, [ip], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 71e98 <__cxa_atexit@plt+0x64c60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-3228 @ 0xfffff364 │ │ │ │ + ldreq r5, [ip], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 71edc <__cxa_atexit@plt+0x64ca4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 71ed4 <__cxa_atexit@plt+0x64c9c> │ │ │ │ ldr r3, [pc, #24] @ 71ee0 <__cxa_atexit@plt+0x64ca8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq r5, [ip], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 71f04 <__cxa_atexit@plt+0x64ccc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-3108 @ 0xfffff3dc │ │ │ │ + ldreq r5, [ip], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ - ldreq r4, [ip], #-3072 @ 0xfffff400 │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + ldreq r5, [ip], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 71f94 <__cxa_atexit@plt+0x64d5c> │ │ │ │ @@ -103248,97 +103248,97 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq 71f8c <__cxa_atexit@plt+0x64d54> │ │ │ │ ldr r3, [pc, #36] @ 71fa4 <__cxa_atexit@plt+0x64d6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r4, [ip], #-2960 @ 0xfffff470 │ │ │ │ + ldreq r5, [ip], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 71fc8 <__cxa_atexit@plt+0x64d90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r5, [ip], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7200c <__cxa_atexit@plt+0x64dd4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72004 <__cxa_atexit@plt+0x64dcc> │ │ │ │ ldr r3, [pc, #24] @ 72010 <__cxa_atexit@plt+0x64dd8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r5, [ip], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 72034 <__cxa_atexit@plt+0x64dfc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-2816 @ 0xfffff500 │ │ │ │ + ldreq r5, [ip], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 72078 <__cxa_atexit@plt+0x64e40> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72070 <__cxa_atexit@plt+0x64e38> │ │ │ │ ldr r3, [pc, #24] @ 7207c <__cxa_atexit@plt+0x64e44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-2744 @ 0xfffff548 │ │ │ │ + ldreq r5, [ip], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 720a0 <__cxa_atexit@plt+0x64e68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-2696 @ 0xfffff578 │ │ │ │ + ldreq r5, [ip], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ - ldreq r4, [ip], #-2676 @ 0xfffff58c │ │ │ │ + b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + ldreq r5, [ip], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 72154 <__cxa_atexit@plt+0x64f1c> │ │ │ │ @@ -103362,113 +103362,113 @@ │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r2, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r4, [ip], #-2468 @ 0xfffff65c │ │ │ │ + ldreq r5, [ip], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 721c0 <__cxa_atexit@plt+0x64f88> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 721b8 <__cxa_atexit@plt+0x64f80> │ │ │ │ ldr r3, [pc, #24] @ 721c4 <__cxa_atexit@plt+0x64f8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-2392 @ 0xfffff6a8 │ │ │ │ + ldreq r5, [ip], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 721e8 <__cxa_atexit@plt+0x64fb0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r5, [ip], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7222c <__cxa_atexit@plt+0x64ff4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72224 <__cxa_atexit@plt+0x64fec> │ │ │ │ ldr r3, [pc, #24] @ 72230 <__cxa_atexit@plt+0x64ff8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-2284 @ 0xfffff714 │ │ │ │ + ldreq r5, [ip], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 72254 <__cxa_atexit@plt+0x6501c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-2248 @ 0xfffff738 │ │ │ │ + ldreq r5, [ip], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 72298 <__cxa_atexit@plt+0x65060> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72290 <__cxa_atexit@plt+0x65058> │ │ │ │ ldr r3, [pc, #24] @ 7229c <__cxa_atexit@plt+0x65064> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [ip], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r5, [ip], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 722c0 <__cxa_atexit@plt+0x65088> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [ip], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq r5, [ip], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 72338 <__cxa_atexit@plt+0x65100> │ │ │ │ @@ -103481,131 +103481,131 @@ │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r0, r1, r8} │ │ │ │ beq 72330 <__cxa_atexit@plt+0x650f8> │ │ │ │ ldr r3, [pc, #36] @ 72348 <__cxa_atexit@plt+0x65110> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r4, [ip], #-2028 @ 0xfffff814 │ │ │ │ + ldreq r5, [ip], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7236c <__cxa_atexit@plt+0x65134> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r5, [ip], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 723b0 <__cxa_atexit@plt+0x65178> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 723a8 <__cxa_atexit@plt+0x65170> │ │ │ │ ldr r3, [pc, #24] @ 723b4 <__cxa_atexit@plt+0x6517c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-1920 @ 0xfffff880 │ │ │ │ + ldreq r5, [ip], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 723d8 <__cxa_atexit@plt+0x651a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq r5, [ip], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7241c <__cxa_atexit@plt+0x651e4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72414 <__cxa_atexit@plt+0x651dc> │ │ │ │ ldr r3, [pc, #24] @ 72420 <__cxa_atexit@plt+0x651e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-1812 @ 0xfffff8ec │ │ │ │ + ldreq r5, [ip], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 72444 <__cxa_atexit@plt+0x6520c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-1764 @ 0xfffff91c │ │ │ │ + ldreq r5, [ip], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ - ldreq r4, [ip], #-2016 @ 0xfffff820 │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ + ldreq r5, [ip], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 724b4 <__cxa_atexit@plt+0x6527c> │ │ │ │ ldr r2, [pc, #36] @ 724bc <__cxa_atexit@plt+0x65284> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [ip], #-1944 @ 0xfffff868 │ │ │ │ + ldreq r5, [ip], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 724f8 <__cxa_atexit@plt+0x652c0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 724f0 <__cxa_atexit@plt+0x652b8> │ │ │ │ b 72508 <__cxa_atexit@plt+0x652d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [ip], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq r5, [ip], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 725b0 <__cxa_atexit@plt+0x65378> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -103658,15 +103658,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #48] @ 0x30 │ │ │ │ sub r7, r6, #19 │ │ │ │ mov r6, r3 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ stm r1, {r0, r2, r8, lr} │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r9, [pc, #96] @ 7265c <__cxa_atexit@plt+0x65424> │ │ │ │ ldr r7, [pc, #96] @ 72660 <__cxa_atexit@plt+0x65428> │ │ │ │ ldr sl, [pc, #96] @ 72664 <__cxa_atexit@plt+0x6542c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r1, #48] @ 0x30 │ │ │ │ @@ -103678,235 +103678,235 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r1, #52] @ 0x34 │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ str r9, [r1, #64] @ 0x40 │ │ │ │ str lr, [r1, #68] @ 0x44 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffed68 │ │ │ │ @ instruction: 0xffffee34 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r3, [ip], #-1148 @ 0xfffffb84 │ │ │ │ - ldreq r3, [ip], #-1140 @ 0xfffffb8c │ │ │ │ - ldreq r4, [ip], #-1184 @ 0xfffffb60 │ │ │ │ + ldreq r4, [ip], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r4, [ip], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r5, [ip], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 726c4 <__cxa_atexit@plt+0x6548c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 726bc <__cxa_atexit@plt+0x65484> │ │ │ │ ldr r3, [pc, #24] @ 726c8 <__cxa_atexit@plt+0x65490> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r5, [ip], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 726ec <__cxa_atexit@plt+0x654b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-1072 @ 0xfffffbd0 │ │ │ │ + ldreq r5, [ip], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 72730 <__cxa_atexit@plt+0x654f8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72728 <__cxa_atexit@plt+0x654f0> │ │ │ │ ldr r3, [pc, #24] @ 72734 <__cxa_atexit@plt+0x654fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq r5, [ip], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 72758 <__cxa_atexit@plt+0x65520> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r5, [ip], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7279c <__cxa_atexit@plt+0x65564> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72794 <__cxa_atexit@plt+0x6555c> │ │ │ │ ldr r3, [pc, #24] @ 727a0 <__cxa_atexit@plt+0x65568> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [ip], #-892 @ 0xfffffc84 │ │ │ │ + ldreq r5, [ip], #-892 @ 0xfffffc84 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 727c4 <__cxa_atexit@plt+0x6558c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [ip], #-836 @ 0xfffffcbc │ │ │ │ + ldreq r5, [ip], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 72820 <__cxa_atexit@plt+0x655e8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 72818 <__cxa_atexit@plt+0x655e0> │ │ │ │ ldr r3, [pc, #24] @ 72824 <__cxa_atexit@plt+0x655ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-760 @ 0xfffffd08 │ │ │ │ + ldreq r5, [ip], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 72848 <__cxa_atexit@plt+0x65610> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-724 @ 0xfffffd2c │ │ │ │ + ldreq r5, [ip], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7288c <__cxa_atexit@plt+0x65654> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 72884 <__cxa_atexit@plt+0x6564c> │ │ │ │ ldr r3, [pc, #24] @ 72890 <__cxa_atexit@plt+0x65658> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [ip], #-652 @ 0xfffffd74 │ │ │ │ + ldreq r5, [ip], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 728b4 <__cxa_atexit@plt+0x6567c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [ip], #-616 @ 0xfffffd98 │ │ │ │ + ldreq r5, [ip], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 728f8 <__cxa_atexit@plt+0x656c0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 728f0 <__cxa_atexit@plt+0x656b8> │ │ │ │ ldr r3, [pc, #24] @ 728fc <__cxa_atexit@plt+0x656c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [ip], #-544 @ 0xfffffde0 │ │ │ │ + ldreq r5, [ip], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 72920 <__cxa_atexit@plt+0x656e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [ip], #-316 @ 0xfffffec4 │ │ │ │ + ldreq r5, [ip], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72978 <__cxa_atexit@plt+0x65740> │ │ │ │ ldr r2, [pc, #40] @ 72980 <__cxa_atexit@plt+0x65748> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 72984 <__cxa_atexit@plt+0x6574c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + b 40186c <__cxa_atexit@plt+0x3f4634> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r7, [ip], #-3128 @ 0xfffff3c8 │ │ │ │ - ldreq r4, [ip], #-236 @ 0xffffff14 │ │ │ │ + strbeq r8, [ip], #-3112 @ 0xfffff3d8 │ │ │ │ + ldreq r5, [ip], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 729ac <__cxa_atexit@plt+0x65774> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq r7, [ip], #-4068 @ 0xfffff01c │ │ │ │ - ldreq r4, [ip], #-196 @ 0xffffff3c │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r8, [ip], #-4052 @ 0xfffff02c │ │ │ │ + ldreq r5, [ip], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 72a3c <__cxa_atexit@plt+0x65804> │ │ │ │ ldr r1, [pc, #116] @ 72a48 <__cxa_atexit@plt+0x65810> │ │ │ │ @@ -103938,16 +103938,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r7, [ip], #-2952 @ 0xfffff478 │ │ │ │ - ldreq r4, [ip], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r8, [ip], #-2936 @ 0xfffff488 │ │ │ │ + ldreq r5, [ip], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72a8c <__cxa_atexit@plt+0x65854> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #48] @ 72aa8 <__cxa_atexit@plt+0x65870> │ │ │ │ @@ -103961,16 +103961,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [ip], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq r3, [ip], #-4036 @ 0xfffff03c │ │ │ │ + strbeq r8, [ip], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r4, [ip], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72ae4 <__cxa_atexit@plt+0x658ac> │ │ │ │ ldr r3, [pc, #60] @ 72b0c <__cxa_atexit@plt+0x658d4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -103986,15 +103986,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 72b00 <__cxa_atexit@plt+0x658c8> │ │ │ │ b 72c14 <__cxa_atexit@plt+0x659dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r3, [ip], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r4, [ip], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 72ba4 <__cxa_atexit@plt+0x6596c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #184] @ 72bec <__cxa_atexit@plt+0x659b4> │ │ │ │ @@ -104042,21 +104042,21 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [ip], #-2564 @ 0xfffff5fc │ │ │ │ - mvnseq r9, #137 @ 0x89 │ │ │ │ + strbeq r8, [ip], #-2548 @ 0xfffff60c │ │ │ │ + mvnseq r9, #306184192 @ 0x12400000 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - mvnseq r9, #201 @ 0xc9 │ │ │ │ - strbeq r7, [ip], #-2772 @ 0xfffff52c │ │ │ │ - strbeq r7, [ip], #-2592 @ 0xfffff5e0 │ │ │ │ - ldreq r3, [ip], #-3692 @ 0xfffff194 │ │ │ │ + mvnseq r9, #574619648 @ 0x22400000 │ │ │ │ + strbeq r8, [ip], #-2756 @ 0xfffff53c │ │ │ │ + strbeq r8, [ip], #-2576 @ 0xfffff5f0 │ │ │ │ + ldreq r4, [ip], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 72c9c <__cxa_atexit@plt+0x65a64> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #184] @ 72ce4 <__cxa_atexit@plt+0x65aac> │ │ │ │ @@ -104104,21 +104104,21 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r7, [ip], #-2316 @ 0xfffff6f4 │ │ │ │ - mvnseq r8, #580 @ 0x244 │ │ │ │ + strbeq r8, [ip], #-2300 @ 0xfffff704 │ │ │ │ + mvnseq r9, #1358954496 @ 0x51000000 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - mvnseq r8, #836 @ 0x344 │ │ │ │ - strbeq r7, [ip], #-2524 @ 0xfffff624 │ │ │ │ - strbeq r7, [ip], #-2344 @ 0xfffff6d8 │ │ │ │ - ldreq r3, [ip], #-3444 @ 0xfffff28c │ │ │ │ + mvnseq r9, #-1862270976 @ 0x91000000 │ │ │ │ + strbeq r8, [ip], #-2508 @ 0xfffff634 │ │ │ │ + strbeq r8, [ip], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq r4, [ip], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72d70 <__cxa_atexit@plt+0x65b38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -104147,40 +104147,40 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq r8, #3536 @ 0xdd0 │ │ │ │ + mvnseq r9, #1946157058 @ 0x74000002 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - mvnseq r8, #4048 @ 0xfd0 │ │ │ │ - strbeq r7, [ip], #-2312 @ 0xfffff6f8 │ │ │ │ - strbeq r7, [ip], #-2132 @ 0xfffff7ac │ │ │ │ - ldreq r3, [ip], #-3276 @ 0xfffff334 │ │ │ │ + mvnseq r9, #-201326590 @ 0xf4000002 │ │ │ │ + strbeq r8, [ip], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r8, [ip], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r4, [ip], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 72de4 <__cxa_atexit@plt+0x65bac> │ │ │ │ ldr r3, [pc, #36] @ 72df4 <__cxa_atexit@plt+0x65bbc> │ │ │ │ add r9, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - ldreq r3, [ip], #-3196 @ 0xfffff384 │ │ │ │ + ldreq r4, [ip], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72ea0 <__cxa_atexit@plt+0x65c68> │ │ │ │ ldr r6, [pc, #160] @ 72ebc <__cxa_atexit@plt+0x65c84> │ │ │ │ @@ -104222,18 +104222,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [ip], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r8, [ip], #-1804 @ 0xfffff8f4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvnseq r8, #4, 28 @ 0x40 │ │ │ │ - ldreq r3, [ip], #-2984 @ 0xfffff458 │ │ │ │ + mvnseq r9, #196, 4 @ 0x4000000c │ │ │ │ + ldreq r4, [ip], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 72f2c <__cxa_atexit@plt+0x65cf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -104258,17 +104258,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [ip], #-1656 @ 0xfffff988 │ │ │ │ + strbeq r8, [ip], #-1640 @ 0xfffff998 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - mvnseq r8, #84, 26 @ 0x1500 │ │ │ │ + mvnseq r9, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72fac <__cxa_atexit@plt+0x65d74> │ │ │ │ ldr r2, [pc, #60] @ 72fb4 <__cxa_atexit@plt+0x65d7c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -104277,33 +104277,33 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 72fa0 <__cxa_atexit@plt+0x65d68> │ │ │ │ ldr r3, [pc, #40] @ 72fb8 <__cxa_atexit@plt+0x65d80> │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r7, [ip], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r8, [ip], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 72fe0 <__cxa_atexit@plt+0x65da8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - strbeq r7, [ip], #-1500 @ 0xfffffa24 │ │ │ │ - ldreq r3, [ip], #-2704 @ 0xfffff570 │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + strbeq r8, [ip], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r4, [ip], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73060 <__cxa_atexit@plt+0x65e28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -104336,22 +104336,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r7, [ip], #-1808 @ 0xfffff8f0 │ │ │ │ + strbeq r8, [ip], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r3, [ip], #-2512 @ 0xfffff630 │ │ │ │ + ldreq r4, [ip], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 730f4 <__cxa_atexit@plt+0x65ebc> │ │ │ │ @@ -104368,16 +104368,16 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - mvnseq r8, #161792 @ 0x27800 │ │ │ │ - ldreq r3, [ip], #-2408 @ 0xfffff698 │ │ │ │ + mvnseq r9, #94 @ 0x5e │ │ │ │ + ldreq r4, [ip], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 73158 <__cxa_atexit@plt+0x65f20> │ │ │ │ @@ -104481,24 +104481,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 732cc <__cxa_atexit@plt+0x66094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [ip], #-2480 @ 0xfffff650 │ │ │ │ + ldreq r4, [ip], #-2480 @ 0xfffff650 │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ - strbeq r7, [ip], #-1236 @ 0xfffffb2c │ │ │ │ - strbeq r7, [ip], #-936 @ 0xfffffc58 │ │ │ │ - strbeq r7, [ip], #-920 @ 0xfffffc68 │ │ │ │ - strbeq r7, [ip], #-1904 @ 0xfffff890 │ │ │ │ - strbeq r7, [ip], #-1148 @ 0xfffffb84 │ │ │ │ - strbeq r7, [ip], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r8, [ip], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq r8, [ip], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r8, [ip], #-904 @ 0xfffffc78 │ │ │ │ + strbeq r8, [ip], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq r8, [ip], #-1132 @ 0xfffffb94 │ │ │ │ + strbeq r8, [ip], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r3, [ip], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq r4, [ip], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 73348 <__cxa_atexit@plt+0x66110> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -104514,27 +104514,27 @@ │ │ │ │ b 654bc <__cxa_atexit@plt+0x58284> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r3, [ip], #-2256 @ 0xfffff730 │ │ │ │ + ldreq r4, [ip], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [pc, #16] @ 7337c <__cxa_atexit@plt+0x66144> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b 654bc <__cxa_atexit@plt+0x58284> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [ip], #-2208 @ 0xfffff760 │ │ │ │ + ldreq r4, [ip], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 733ac <__cxa_atexit@plt+0x66174> │ │ │ │ mov r8, fp │ │ │ │ @@ -104609,29 +104609,29 @@ │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 734dc <__cxa_atexit@plt+0x662a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [sp] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffff9b00 │ │ │ │ - strbeq r7, [ip], #-380 @ 0xfffffe84 │ │ │ │ - ldreq r3, [ip], #-1420 @ 0xfffffa74 │ │ │ │ + strbeq r8, [ip], #-364 @ 0xfffffe94 │ │ │ │ + ldreq r4, [ip], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r3, [ip], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r4, [ip], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 733cc <__cxa_atexit@plt+0x66194> │ │ │ │ - ldreq r3, [ip], #-76 @ 0xffffffb4 │ │ │ │ + ldreq r4, [ip], #-76 @ 0xffffffb4 │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 73528 <__cxa_atexit@plt+0x662f0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -104647,16 +104647,16 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 73564 <__cxa_atexit@plt+0x6632c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [ip], #-1064 @ 0xfffffbd8 │ │ │ │ - ldreq r3, [ip], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r8, [ip], #-1048 @ 0xfffffbe8 │ │ │ │ + ldreq r4, [ip], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7362c <__cxa_atexit@plt+0x663f4> │ │ │ │ ldr r2, [pc, #176] @ 7363c <__cxa_atexit@plt+0x66404> │ │ │ │ @@ -104704,17 +104704,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 7364c <__cxa_atexit@plt+0x66414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - strbeq r7, [ip], #-208 @ 0xffffff30 │ │ │ │ - ldreq r3, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ - ldreq r3, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r8, [ip], #-192 @ 0xffffff40 │ │ │ │ + ldreq r4, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq r4, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #92] @ 736d0 <__cxa_atexit@plt+0x66498> │ │ │ │ @@ -104740,16 +104740,16 @@ │ │ │ │ str r3, [r5, #16] │ │ │ │ b 73184 <__cxa_atexit@plt+0x65f4c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r7, [ip], #-12 │ │ │ │ - ldreq r3, [ip], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq r7, [ip], #-4092 @ 0xfffff004 │ │ │ │ + ldreq r4, [ip], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 73720 <__cxa_atexit@plt+0x664e8> │ │ │ │ ldr r2, [pc, #48] @ 73724 <__cxa_atexit@plt+0x664ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -104759,16 +104759,16 @@ │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ b 73184 <__cxa_atexit@plt+0x65f4c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r6, [ip], #-4024 @ 0xfffff048 │ │ │ │ - ldreq r2, [ip], #-3640 @ 0xfffff1c8 │ │ │ │ + strbeq r7, [ip], #-4008 @ 0xfffff058 │ │ │ │ + ldreq r3, [ip], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7376c <__cxa_atexit@plt+0x66534> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ @@ -104776,25 +104776,25 @@ │ │ │ │ bhi 73774 <__cxa_atexit@plt+0x6653c> │ │ │ │ ldr r2, [pc, #52] @ 7378c <__cxa_atexit@plt+0x66554> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #44] @ 73790 <__cxa_atexit@plt+0x66558> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 73788 <__cxa_atexit@plt+0x66550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [ip], #-3556 @ 0xfffff21c │ │ │ │ + ldreq r3, [ip], #-3556 @ 0xfffff21c │ │ │ │ @ instruction: 0xffff240c │ │ │ │ - strbeq r6, [ip], #-3804 @ 0xfffff124 │ │ │ │ + strbeq r7, [ip], #-3788 @ 0xfffff134 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 737c0 <__cxa_atexit@plt+0x66588> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #40] @ 737d0 <__cxa_atexit@plt+0x66598> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -104803,63 +104803,63 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 737d4 <__cxa_atexit@plt+0x6659c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldreq r3, [ip], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq r4, [ip], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73808 <__cxa_atexit@plt+0x665d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 73810 <__cxa_atexit@plt+0x665d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6510c <__cxa_atexit@plt+0x57ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-3492 @ 0xfffff25c │ │ │ │ + strbeq r7, [ip], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73844 <__cxa_atexit@plt+0x6660c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7384c <__cxa_atexit@plt+0x66614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6510c <__cxa_atexit@plt+0x57ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-3432 @ 0xfffff298 │ │ │ │ + strbeq r7, [ip], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73880 <__cxa_atexit@plt+0x66648> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 73888 <__cxa_atexit@plt+0x66650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6510c <__cxa_atexit@plt+0x57ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-3372 @ 0xfffff2d4 │ │ │ │ + strbeq r7, [ip], #-3356 @ 0xfffff2e4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - ldreq r3, [ip], #-608 @ 0xfffffda0 │ │ │ │ + ldreq r4, [ip], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 738dc <__cxa_atexit@plt+0x666a4> │ │ │ │ @@ -104875,16 +104875,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 738f4 <__cxa_atexit@plt+0x666bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [ip], #-948 @ 0xfffffc4c │ │ │ │ - ldreq r3, [ip], #-512 @ 0xfffffe00 │ │ │ │ + ldreq r4, [ip], #-948 @ 0xfffffc4c │ │ │ │ + ldreq r4, [ip], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -104973,39 +104973,39 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #112 @ 0x70 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - strbeq r6, [ip], #-3440 @ 0xfffff290 │ │ │ │ - strbeq r6, [ip], #-3616 @ 0xfffff1e0 │ │ │ │ + strbeq r7, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq r7, [ip], #-3600 @ 0xfffff1f0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r6, [ip], #-3320 @ 0xfffff308 │ │ │ │ - strbeq r6, [ip], #-3020 @ 0xfffff434 │ │ │ │ - strbeq r6, [ip], #-3004 @ 0xfffff444 │ │ │ │ + strbeq r7, [ip], #-3304 @ 0xfffff318 │ │ │ │ + strbeq r7, [ip], #-3004 @ 0xfffff444 │ │ │ │ + strbeq r7, [ip], #-2988 @ 0xfffff454 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r2, [ip], #-2632 @ 0xfffff5b8 │ │ │ │ + ldreq r3, [ip], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r3, [ip], #-84 @ 0xffffffac │ │ │ │ + ldreq r4, [ip], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 73ad8 <__cxa_atexit@plt+0x668a0> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #28] @ 73adc <__cxa_atexit@plt+0x668a4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r2, [ip], #-2484 @ 0xfffff64c │ │ │ │ + ldreq r3, [ip], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 73b1c <__cxa_atexit@plt+0x668e4> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -105018,18 +105018,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 73b30 <__cxa_atexit@plt+0x668f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - ldreq r3, [ip], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r4, [ip], #-376 @ 0xfffffe88 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - ldreq r3, [ip], #-344 @ 0xfffffea8 │ │ │ │ + ldreq r4, [ip], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 73b84 <__cxa_atexit@plt+0x6694c> │ │ │ │ @@ -105045,15 +105045,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 73b9c <__cxa_atexit@plt+0x66964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - ldreq r3, [ip], #-268 @ 0xfffffef4 │ │ │ │ + ldreq r4, [ip], #-268 @ 0xfffffef4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 73bcc <__cxa_atexit@plt+0x66994> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #40] @ 73bdc <__cxa_atexit@plt+0x669a4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -105062,68 +105062,68 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 73be0 <__cxa_atexit@plt+0x669a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldreq r3, [ip], #-216 @ 0xffffff28 │ │ │ │ + ldreq r4, [ip], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73c28 <__cxa_atexit@plt+0x669f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 73c30 <__cxa_atexit@plt+0x669f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6510c <__cxa_atexit@plt+0x57ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-2436 @ 0xfffff67c │ │ │ │ + strbeq r7, [ip], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73c64 <__cxa_atexit@plt+0x66a2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 73c6c <__cxa_atexit@plt+0x66a34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6510c <__cxa_atexit@plt+0x57ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq r7, [ip], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73ca0 <__cxa_atexit@plt+0x66a68> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 73ca8 <__cxa_atexit@plt+0x66a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6510c <__cxa_atexit@plt+0x57ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq r7, [ip], #-2300 @ 0xfffff704 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldreq r2, [ip], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq r3, [ip], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 73cfc <__cxa_atexit@plt+0x66ac4> │ │ │ │ @@ -105139,16 +105139,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 73d14 <__cxa_atexit@plt+0x66adc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [ip], #-4004 @ 0xfffff05c │ │ │ │ - ldreq r2, [ip], #-3552 @ 0xfffff220 │ │ │ │ + ldreq r3, [ip], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r3, [ip], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -105246,23 +105246,23 @@ │ │ │ │ mov r7, #120 @ 0x78 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r6, [ip], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq r6, [ip], #-2528 @ 0xfffff620 │ │ │ │ + strbeq r7, [ip], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq r7, [ip], #-2512 @ 0xfffff630 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r6, [ip], #-2240 @ 0xfffff740 │ │ │ │ - strbeq r6, [ip], #-1940 @ 0xfffff86c │ │ │ │ - strbeq r6, [ip], #-1924 @ 0xfffff87c │ │ │ │ + strbeq r7, [ip], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r7, [ip], #-1924 @ 0xfffff87c │ │ │ │ + strbeq r7, [ip], #-1908 @ 0xfffff88c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r2, [ip], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq r3, [ip], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 73f14 <__cxa_atexit@plt+0x66cdc> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -105286,16 +105286,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 73f68 <__cxa_atexit@plt+0x66d30> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - strbeq r6, [ip], #-1648 @ 0xfffff990 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + strbeq r7, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 73f98 <__cxa_atexit@plt+0x66d60> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #40] @ 73fa8 <__cxa_atexit@plt+0x66d70> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105305,18 +105305,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 73fac <__cxa_atexit@plt+0x66d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldreq r2, [ip], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq r3, [ip], #-3340 @ 0xfffff2f4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldreq r2, [ip], #-3308 @ 0xfffff314 │ │ │ │ + ldreq r3, [ip], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 74000 <__cxa_atexit@plt+0x66dc8> │ │ │ │ @@ -105332,16 +105332,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 74018 <__cxa_atexit@plt+0x66de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldreq r2, [ip], #-3232 @ 0xfffff360 │ │ │ │ - ldreq r2, [ip], #-3224 @ 0xfffff368 │ │ │ │ + ldreq r3, [ip], #-3232 @ 0xfffff360 │ │ │ │ + ldreq r3, [ip], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 74064 <__cxa_atexit@plt+0x66e2c> │ │ │ │ @@ -105357,16 +105357,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7407c <__cxa_atexit@plt+0x66e44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ - ldreq r2, [ip], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r3, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq r3, [ip], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -105439,55 +105439,55 @@ │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [ip], #-1656 @ 0xfffff988 │ │ │ │ - strbeq r6, [ip], #-1548 @ 0xfffff9f4 │ │ │ │ - strbeq r6, [ip], #-1220 @ 0xfffffb3c │ │ │ │ - strbeq r6, [ip], #-1496 @ 0xfffffa28 │ │ │ │ - strbeq r6, [ip], #-1176 @ 0xfffffb68 │ │ │ │ - strbeq r6, [ip], #-1676 @ 0xfffff974 │ │ │ │ - strbeq r6, [ip], #-1624 @ 0xfffff9a8 │ │ │ │ + strbeq r7, [ip], #-1640 @ 0xfffff998 │ │ │ │ + strbeq r7, [ip], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq r7, [ip], #-1204 @ 0xfffffb4c │ │ │ │ + strbeq r7, [ip], #-1480 @ 0xfffffa38 │ │ │ │ + strbeq r7, [ip], #-1160 @ 0xfffffb78 │ │ │ │ + strbeq r7, [ip], #-1660 @ 0xfffff984 │ │ │ │ + strbeq r7, [ip], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r2, [ip], #-752 @ 0xfffffd10 │ │ │ │ + ldreq r3, [ip], #-752 @ 0xfffffd10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r2, [ip], #-2764 @ 0xfffff534 │ │ │ │ + ldreq r3, [ip], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 74220 <__cxa_atexit@plt+0x66fe8> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #28] @ 74224 <__cxa_atexit@plt+0x66fec> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r2, [ip], #-620 @ 0xfffffd94 │ │ │ │ - ldreq r1, [ip], #-3756 @ 0xfffff154 │ │ │ │ + ldreq r3, [ip], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r2, [ip], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7424c <__cxa_atexit@plt+0x67014> │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r7, [pc, #12] @ 74260 <__cxa_atexit@plt+0x67028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-892 @ 0xfffffc84 │ │ │ │ - ldreq r2, [ip], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r7, [ip], #-876 @ 0xfffffc94 │ │ │ │ + ldreq r3, [ip], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 742ac <__cxa_atexit@plt+0x67074> │ │ │ │ @@ -105503,16 +105503,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 742c4 <__cxa_atexit@plt+0x6708c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - ldreq r2, [ip], #-2580 @ 0xfffff5ec │ │ │ │ - ldreq r2, [ip], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r3, [ip], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq r3, [ip], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 74310 <__cxa_atexit@plt+0x670d8> │ │ │ │ ldr r7, [pc, #52] @ 74320 <__cxa_atexit@plt+0x670e8> │ │ │ │ @@ -105527,16 +105527,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74324 <__cxa_atexit@plt+0x670ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [ip], #-2500 @ 0xfffff63c │ │ │ │ - ldreq r2, [ip], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r3, [ip], #-2500 @ 0xfffff63c │ │ │ │ + ldreq r3, [ip], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -105604,54 +105604,54 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [ip], #-556 @ 0xfffffdd4 │ │ │ │ - strbeq r6, [ip], #-832 @ 0xfffffcc0 │ │ │ │ - strbeq r6, [ip], #-524 @ 0xfffffdf4 │ │ │ │ - strbeq r6, [ip], #-1024 @ 0xfffffc00 │ │ │ │ - strbeq r6, [ip], #-984 @ 0xfffffc28 │ │ │ │ - strbeq r6, [ip], #-768 @ 0xfffffd00 │ │ │ │ + strbeq r7, [ip], #-540 @ 0xfffffde4 │ │ │ │ + strbeq r7, [ip], #-816 @ 0xfffffcd0 │ │ │ │ + strbeq r7, [ip], #-508 @ 0xfffffe04 │ │ │ │ + strbeq r7, [ip], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r7, [ip], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r7, [ip], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r2, [ip], #-88 @ 0xffffffa8 │ │ │ │ + ldreq r3, [ip], #-88 @ 0xffffffa8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r2, [ip], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq r3, [ip], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 744b0 <__cxa_atexit@plt+0x67278> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #28] @ 744b4 <__cxa_atexit@plt+0x6727c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r1, [ip], #-4060 @ 0xfffff024 │ │ │ │ - ldreq r1, [ip], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq r2, [ip], #-4060 @ 0xfffff024 │ │ │ │ + ldreq r2, [ip], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 744dc <__cxa_atexit@plt+0x672a4> │ │ │ │ mov r8, r7 │ │ │ │ - b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 40154c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r7, [pc, #12] @ 744f0 <__cxa_atexit@plt+0x672b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip], #-236 @ 0xffffff14 │ │ │ │ - ldreq r2, [ip], #-2016 @ 0xfffff820 │ │ │ │ + strbeq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ + ldreq r3, [ip], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7453c <__cxa_atexit@plt+0x67304> │ │ │ │ ldr r7, [pc, #52] @ 7454c <__cxa_atexit@plt+0x67314> │ │ │ │ @@ -105666,16 +105666,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74550 <__cxa_atexit@plt+0x67318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - ldreq r2, [ip], #-1944 @ 0xfffff868 │ │ │ │ - ldreq r2, [ip], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq r3, [ip], #-1944 @ 0xfffff868 │ │ │ │ + ldreq r3, [ip], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7459c <__cxa_atexit@plt+0x67364> │ │ │ │ ldr r7, [pc, #52] @ 745ac <__cxa_atexit@plt+0x67374> │ │ │ │ @@ -105690,16 +105690,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 745b0 <__cxa_atexit@plt+0x67378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ - ldreq r2, [ip], #-1348 @ 0xfffffabc │ │ │ │ + ldreq r3, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq r3, [ip], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -105767,43 +105767,43 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [ip], #-4000 @ 0xfffff060 │ │ │ │ - strbeq r6, [ip], #-180 @ 0xffffff4c │ │ │ │ - strbeq r5, [ip], #-3968 @ 0xfffff080 │ │ │ │ - strbeq r6, [ip], #-372 @ 0xfffffe8c │ │ │ │ - strbeq r6, [ip], #-332 @ 0xfffffeb4 │ │ │ │ - strbeq r6, [ip], #-116 @ 0xffffff8c │ │ │ │ + strbeq r6, [ip], #-3984 @ 0xfffff070 │ │ │ │ + strbeq r7, [ip], #-164 @ 0xffffff5c │ │ │ │ + strbeq r6, [ip], #-3952 @ 0xfffff090 │ │ │ │ + strbeq r7, [ip], #-356 @ 0xfffffe9c │ │ │ │ + strbeq r7, [ip], #-316 @ 0xfffffec4 │ │ │ │ + strbeq r7, [ip], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r1, [ip], #-3532 @ 0xfffff234 │ │ │ │ + ldreq r2, [ip], #-3532 @ 0xfffff234 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r2, [ip], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r3, [ip], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7473c <__cxa_atexit@plt+0x67504> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #28] @ 74740 <__cxa_atexit@plt+0x67508> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r1, [ip], #-3408 @ 0xfffff2b0 │ │ │ │ + ldreq r2, [ip], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [ip], #-1424 @ 0xfffffa70 │ │ │ │ + ldreq r3, [ip], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7479c <__cxa_atexit@plt+0x67564> │ │ │ │ ldr r7, [pc, #52] @ 747ac <__cxa_atexit@plt+0x67574> │ │ │ │ @@ -105818,16 +105818,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 747b0 <__cxa_atexit@plt+0x67578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - ldreq r2, [ip], #-1352 @ 0xfffffab8 │ │ │ │ - ldreq r2, [ip], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r3, [ip], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq r3, [ip], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74860 <__cxa_atexit@plt+0x67628> │ │ │ │ ldr r2, [pc, #152] @ 74870 <__cxa_atexit@plt+0x67638> │ │ │ │ @@ -105868,18 +105868,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 74880 <__cxa_atexit@plt+0x67648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq r1, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq r2, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq r2, [ip], #-1172 @ 0xfffffb6c │ │ │ │ - ldreq r2, [ip], #-628 @ 0xfffffd8c │ │ │ │ + ldreq r3, [ip], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq r3, [ip], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r3, [pc, #80] @ 748f8 <__cxa_atexit@plt+0x676c0> │ │ │ │ @@ -105901,41 +105901,41 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r1, [ip], #-2992 @ 0xfffff450 │ │ │ │ + ldreq r2, [ip], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r2, [ip], #-500 @ 0xfffffe0c │ │ │ │ + ldreq r3, [ip], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 74938 <__cxa_atexit@plt+0x67700> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #28] @ 7493c <__cxa_atexit@plt+0x67704> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r1, [ip], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq r2, [ip], #-2900 @ 0xfffff4ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [ip], #-932 @ 0xfffffc5c │ │ │ │ + ldreq r3, [ip], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 747c4 <__cxa_atexit@plt+0x6758c> │ │ │ │ - ldreq r2, [ip], #-400 @ 0xfffffe70 │ │ │ │ + ldreq r3, [ip], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74a08 <__cxa_atexit@plt+0x677d0> │ │ │ │ ldr r7, [pc, #144] @ 74a18 <__cxa_atexit@plt+0x677e0> │ │ │ │ @@ -105975,16 +105975,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 74a24 <__cxa_atexit@plt+0x677ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq r2, [ip], #-764 @ 0xfffffd04 │ │ │ │ - ldreq r2, [ip], #-208 @ 0xffffff30 │ │ │ │ + ldreq r3, [ip], #-764 @ 0xfffffd04 │ │ │ │ + ldreq r3, [ip], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #68] @ 74a90 <__cxa_atexit@plt+0x67858> │ │ │ │ @@ -106004,15 +106004,15 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x60f98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r2, [ip], #-96 @ 0xffffffa0 │ │ │ │ + ldreq r3, [ip], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 74acc <__cxa_atexit@plt+0x67894> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -106036,23 +106036,23 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 74b20 <__cxa_atexit@plt+0x678e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - strbeq r5, [ip], #-2744 @ 0xfffff548 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + strbeq r6, [ip], #-2728 @ 0xfffff558 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldreq r2, [ip], #-480 @ 0xfffffe20 │ │ │ │ + ldreq r3, [ip], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 74974 <__cxa_atexit@plt+0x6773c> │ │ │ │ - ldreq r1, [ip], #-3876 @ 0xfffff0dc │ │ │ │ + ldreq r2, [ip], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 74b80 <__cxa_atexit@plt+0x67948> │ │ │ │ ldr r7, [pc, #52] @ 74b90 <__cxa_atexit@plt+0x67958> │ │ │ │ @@ -106067,16 +106067,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74b94 <__cxa_atexit@plt+0x6795c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [ip], #-404 @ 0xfffffe6c │ │ │ │ - ldreq r1, [ip], #-3784 @ 0xfffff138 │ │ │ │ + ldreq r3, [ip], #-404 @ 0xfffffe6c │ │ │ │ + ldreq r2, [ip], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #152] @ 74c50 <__cxa_atexit@plt+0x67a18> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -106113,21 +106113,21 @@ │ │ │ │ ldr r2, [pc, #28] @ 74c54 <__cxa_atexit@plt+0x67a1c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 74c58 <__cxa_atexit@plt+0x67a20> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffff8cb8 │ │ │ │ - strbeq r5, [ip], #-2552 @ 0xfffff608 │ │ │ │ - ldreq r1, [ip], #-3668 @ 0xfffff1ac │ │ │ │ - strbeq r5, [ip], #-2536 @ 0xfffff618 │ │ │ │ - ldreq r1, [ip], #-3580 @ 0xfffff204 │ │ │ │ + strbeq r6, [ip], #-2536 @ 0xfffff618 │ │ │ │ + ldreq r2, [ip], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq r6, [ip], #-2520 @ 0xfffff628 │ │ │ │ + ldreq r2, [ip], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -106155,20 +106155,20 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 74cfc <__cxa_atexit@plt+0x67ac4> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xffff8c0c │ │ │ │ - strbeq r5, [ip], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq r1, [ip], #-3504 @ 0xfffff250 │ │ │ │ - strbeq r5, [ip], #-2356 @ 0xfffff6cc │ │ │ │ - ldreq r2, [ip], #-12 │ │ │ │ + strbeq r6, [ip], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq r2, [ip], #-3504 @ 0xfffff250 │ │ │ │ + strbeq r6, [ip], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq r3, [ip], #-12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 74d50 <__cxa_atexit@plt+0x67b18> │ │ │ │ ldr r7, [pc, #52] @ 74d60 <__cxa_atexit@plt+0x67b28> │ │ │ │ @@ -106183,16 +106183,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74d64 <__cxa_atexit@plt+0x67b2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - ldreq r1, [ip], #-4036 @ 0xfffff03c │ │ │ │ - ldreq r0, [ip], #-840 @ 0xfffffcb8 │ │ │ │ + ldreq r2, [ip], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r1, [ip], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74dd4 <__cxa_atexit@plt+0x67b9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -106218,18 +106218,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 74df8 <__cxa_atexit@plt+0x67bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [ip], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq r6, [ip], #-2044 @ 0xfffff804 │ │ │ │ @ instruction: 0xfffdeb50 │ │ │ │ - ldreq r0, [ip], #-716 @ 0xfffffd34 │ │ │ │ - ldreq r1, [ip], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r1, [ip], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r2, [ip], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 74e60 <__cxa_atexit@plt+0x67c28> │ │ │ │ ldr r2, [pc, #76] @ 74e6c <__cxa_atexit@plt+0x67c34> │ │ │ │ @@ -106251,66 +106251,66 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r5, [ip], #-2848 @ 0xfffff4e0 │ │ │ │ - ldreq r1, [ip], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r6, [ip], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq r2, [ip], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 74ea4 <__cxa_atexit@plt+0x67c6c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 74ea8 <__cxa_atexit@plt+0x67c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [ip], #-2772 @ 0xfffff52c │ │ │ │ - ldreq r1, [ip], #-2872 @ 0xfffff4c8 │ │ │ │ + strbeq r6, [ip], #-2756 @ 0xfffff53c │ │ │ │ + ldreq r2, [ip], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 74ed4 <__cxa_atexit@plt+0x67c9c> │ │ │ │ add r5, r3, #8 │ │ │ │ b 53ac4 <__cxa_atexit@plt+0x4688c> │ │ │ │ ldr r3, [pc, #8] @ 74ee4 <__cxa_atexit@plt+0x67cac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [ip], #-2256 @ 0xfffff730 │ │ │ │ + ldreq r2, [ip], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 74f14 <__cxa_atexit@plt+0x67cdc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 74f18 <__cxa_atexit@plt+0x67ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [ip], #-2596 @ 0xfffff5dc │ │ │ │ - ldreq r0, [ip], #-404 @ 0xfffffe6c │ │ │ │ + strbeq r6, [ip], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq r1, [ip], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 74f3c <__cxa_atexit@plt+0x67d04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [ip], #-368 @ 0xfffffe90 │ │ │ │ + ldreq r1, [ip], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 74fa8 <__cxa_atexit@plt+0x67d70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -106337,18 +106337,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [ip], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq r6, [ip], #-1520 @ 0xfffffa10 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strbeq r5, [ip], #-1580 @ 0xfffff9d4 │ │ │ │ - ldreq r0, [ip], #-3780 @ 0xfffff13c │ │ │ │ + strbeq r6, [ip], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq r1, [ip], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 75080 <__cxa_atexit@plt+0x67e48> │ │ │ │ ldr r1, [pc, #144] @ 7508c <__cxa_atexit@plt+0x67e54> │ │ │ │ @@ -106372,15 +106372,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 75078 <__cxa_atexit@plt+0x67e40> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -106388,15 +106388,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r0, [ip], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq r1, [ip], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 75118 <__cxa_atexit@plt+0x67ee0> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -106412,25 +106412,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7510c <__cxa_atexit@plt+0x67ed4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r0, [ip], #-3452 @ 0xfffff284 │ │ │ │ + ldreq r1, [ip], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 75170 <__cxa_atexit@plt+0x67f38> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106438,27 +106438,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 75164 <__cxa_atexit@plt+0x67f2c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ + ldreq r1, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq r1, [ip], #-2148 @ 0xfffff79c │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq r2, [ip], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 75304 <__cxa_atexit@plt+0x680cc> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -106569,28 +106569,28 @@ │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strbeq r5, [ip], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r6, [ip], #-952 @ 0xfffffc48 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldreq r1, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ - ldreq pc, [fp], #-3132 @ 0xfffff3c4 │ │ │ │ - ldreq r1, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ - ldreq r0, [ip], #-2220 @ 0xfffff754 │ │ │ │ + ldreq r2, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq r0, [ip], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq r2, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ + ldreq r1, [ip], #-2220 @ 0xfffff754 │ │ │ │ @ instruction: 0xfffe4a60 │ │ │ │ @ instruction: 0xfffe4398 │ │ │ │ - ldreq r1, [ip], #-1316 @ 0xfffffadc │ │ │ │ - strbeq r5, [ip], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq pc, [fp], #-3252 @ 0xfffff34c │ │ │ │ - strbeq r5, [ip], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq r0, [ip], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r2, [ip], #-1316 @ 0xfffffadc │ │ │ │ + strbeq r6, [ip], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq r0, [ip], #-3252 @ 0xfffff34c │ │ │ │ + strbeq r6, [ip], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq r1, [ip], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #260] @ 754b8 <__cxa_atexit@plt+0x68280> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #3 │ │ │ │ @@ -106652,24 +106652,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r3, r2, #3 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [ip], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq r2, [ip], #-1476 @ 0xfffffa3c │ │ │ │ @ instruction: 0xfffe48c4 │ │ │ │ @ instruction: 0xfffe41f0 │ │ │ │ - ldreq r1, [ip], #-876 @ 0xfffffc94 │ │ │ │ - strbeq r5, [ip], #-1196 @ 0xfffffb54 │ │ │ │ - ldreq pc, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ - strbeq r5, [ip], #-1100 @ 0xfffffbb4 │ │ │ │ - ldreq pc, [fp], #-2796 @ 0xfffff514 │ │ │ │ - ldreq r1, [ip], #-760 @ 0xfffffd08 │ │ │ │ - ldreq r0, [ip], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq r2, [ip], #-876 @ 0xfffffc94 │ │ │ │ + strbeq r6, [ip], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq r0, [ip], #-2840 @ 0xfffff4e8 │ │ │ │ + strbeq r6, [ip], #-1084 @ 0xfffffbc4 │ │ │ │ + ldreq r0, [ip], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r2, [ip], #-760 @ 0xfffffd08 │ │ │ │ + ldreq r1, [ip], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75518 <__cxa_atexit@plt+0x682e0> │ │ │ │ mvn r2, r8 │ │ │ │ @@ -106691,20 +106691,20 @@ │ │ │ │ bls 75504 <__cxa_atexit@plt+0x682cc> │ │ │ │ ldr r2, [pc, #20] @ 75558 <__cxa_atexit@plt+0x68320> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 7555c <__cxa_atexit@plt+0x68324> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r5, [ip], #-240 @ 0xffffff10 │ │ │ │ - ldreq r1, [ip], #-2076 @ 0xfffff7e4 │ │ │ │ - strbeq r5, [ip], #-196 @ 0xffffff3c │ │ │ │ - ldreq r1, [ip], #-1984 @ 0xfffff840 │ │ │ │ + strbeq r6, [ip], #-224 @ 0xffffff20 │ │ │ │ + ldreq r2, [ip], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq r6, [ip], #-180 @ 0xffffff4c │ │ │ │ + ldreq r2, [ip], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -106739,55 +106739,55 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r5, [ip], #-908 @ 0xfffffc74 │ │ │ │ - ldreq r1, [ip], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq r6, [ip], #-892 @ 0xfffffc84 │ │ │ │ + ldreq r2, [ip], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 75644 <__cxa_atexit@plt+0x6840c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 75648 <__cxa_atexit@plt+0x68410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [ip], #-824 @ 0xfffffcc8 │ │ │ │ - ldreq r1, [ip], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r6, [ip], #-808 @ 0xfffffcd8 │ │ │ │ + ldreq r2, [ip], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7568c <__cxa_atexit@plt+0x68454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #36] @ 75690 <__cxa_atexit@plt+0x68458> │ │ │ │ add sl, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 75694 <__cxa_atexit@plt+0x6845c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - strbeq r4, [ip], #-3892 @ 0xfffff0cc │ │ │ │ - strbeq r4, [ip], #-4020 @ 0xfffff04c │ │ │ │ - strbeq r4, [ip], #-3932 @ 0xfffff0a4 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r5, [ip], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq r5, [ip], #-4004 @ 0xfffff05c │ │ │ │ + strbeq r5, [ip], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 756b0 <__cxa_atexit@plt+0x68478> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r6, #84, 12 @ 0x5400000 │ │ │ │ - ldreq r1, [ip], #-1792 @ 0xfffff900 │ │ │ │ + mvnseq r6, #20, 22 @ 0x5000 │ │ │ │ + ldreq r2, [ip], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 756fc <__cxa_atexit@plt+0x684c4> │ │ │ │ ldr r3, [pc, #44] @ 75704 <__cxa_atexit@plt+0x684cc> │ │ │ │ @@ -106800,15 +106800,15 @@ │ │ │ │ beq 756f4 <__cxa_atexit@plt+0x684bc> │ │ │ │ b 75714 <__cxa_atexit@plt+0x684dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r1, [ip], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r2, [ip], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -106871,25 +106871,25 @@ │ │ │ │ ldr r2, [pc, #36] @ 75834 <__cxa_atexit@plt+0x685fc> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r7, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 75838 <__cxa_atexit@plt+0x68600> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbeq r4, [ip], #-3616 @ 0xfffff1e0 │ │ │ │ - ldreq r1, [ip], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq r5, [ip], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r2, [ip], #-1368 @ 0xfffffaa8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r4, [ip], #-3624 @ 0xfffff1d8 │ │ │ │ - strbeq r4, [ip], #-3572 @ 0xfffff20c │ │ │ │ - ldreq r1, [ip], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq r5, [ip], #-3608 @ 0xfffff1e8 │ │ │ │ + strbeq r5, [ip], #-3556 @ 0xfffff21c │ │ │ │ + ldreq r2, [ip], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #180] @ 7591c <__cxa_atexit@plt+0x686e4> │ │ │ │ ldr r3, [r2, #12]! │ │ │ │ mov r0, r2 │ │ │ │ @@ -106932,49 +106932,49 @@ │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r8, [pc, #20] @ 75924 <__cxa_atexit@plt+0x686ec> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - strbeq r4, [ip], #-3372 @ 0xfffff2d4 │ │ │ │ - ldreq r1, [ip], #-1128 @ 0xfffffb98 │ │ │ │ + strbeq r5, [ip], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq r2, [ip], #-1128 @ 0xfffffb98 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r4, [ip], #-3360 @ 0xfffff2e0 │ │ │ │ - strbeq r4, [ip], #-3308 @ 0xfffff314 │ │ │ │ - ldreq r1, [ip], #-1132 @ 0xfffffb94 │ │ │ │ + strbeq r5, [ip], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq r5, [ip], #-3292 @ 0xfffff324 │ │ │ │ + ldreq r2, [ip], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 75964 <__cxa_atexit@plt+0x6872c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 75968 <__cxa_atexit@plt+0x68730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [ip], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq r1, [ip], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq r5, [ip], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq r2, [ip], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 75998 <__cxa_atexit@plt+0x68760> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7599c <__cxa_atexit@plt+0x68764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 1cdd680 <__cxa_atexit@plt+0x1cd0448> │ │ │ │ + b 401874 <__cxa_atexit@plt+0x3f463c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [ip], #-4 │ │ │ │ - ldreq r1, [ip], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq r5, [ip], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r2, [ip], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 759c0 <__cxa_atexit@plt+0x68788> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b b79e8 <__cxa_atexit@plt+0xaa7b0> │ │ │ │ @@ -106991,22 +106991,22 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [ip], #-3052 @ 0xfffff414 │ │ │ │ - ldreq r0, [ip], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r5, [ip], #-3036 @ 0xfffff424 │ │ │ │ + ldreq r1, [ip], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c8b8c4 <__cxa_atexit@plt+0x1c7e68c> │ │ │ │ - ldreq r1, [ip], #-828 @ 0xfffffcc4 │ │ │ │ + b 4017dc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + ldreq r2, [ip], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75a68 <__cxa_atexit@plt+0x68830> │ │ │ │ ldr r2, [pc, #44] @ 75a70 <__cxa_atexit@plt+0x68838> │ │ │ │ @@ -107019,16 +107019,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r4, [ip], #-2892 @ 0xfffff4b4 │ │ │ │ - ldreq r1, [ip], #-724 @ 0xfffffd2c │ │ │ │ + strbeq r5, [ip], #-2876 @ 0xfffff4c4 │ │ │ │ + ldreq r2, [ip], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75ac4 <__cxa_atexit@plt+0x6888c> │ │ │ │ @@ -107038,22 +107038,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 75ad8 <__cxa_atexit@plt+0x688a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r4, [ip], #-3728 @ 0xfffff170 │ │ │ │ - ldreq r0, [ip], #-2084 @ 0xfffff7dc │ │ │ │ + strbeq r5, [ip], #-3712 @ 0xfffff180 │ │ │ │ + ldreq r1, [ip], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 75b48 <__cxa_atexit@plt+0x68910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -107071,20 +107071,20 @@ │ │ │ │ ldr r2, [pc, #32] @ 75b50 <__cxa_atexit@plt+0x68918> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq pc, [fp], #-3656 @ 0xfffff1b8 │ │ │ │ - strbeq r4, [ip], #-2808 @ 0xfffff508 │ │ │ │ - strbeq r4, [ip], #-2744 @ 0xfffff548 │ │ │ │ - ldreq r0, [ip], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r0, [ip], #-3656 @ 0xfffff1b8 │ │ │ │ + strbeq r5, [ip], #-2792 @ 0xfffff518 │ │ │ │ + strbeq r5, [ip], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r1, [ip], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 75b84 <__cxa_atexit@plt+0x6894c> │ │ │ │ ldr r7, [pc, #56] @ 75bb0 <__cxa_atexit@plt+0x68978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -107095,18 +107095,18 @@ │ │ │ │ ldr r2, [pc, #28] @ 75bac <__cxa_atexit@plt+0x68974> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq pc, [fp], #-3560 @ 0xfffff218 │ │ │ │ - strbeq r4, [ip], #-2712 @ 0xfffff568 │ │ │ │ - strbeq r4, [ip], #-2648 @ 0xfffff5a8 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r0, [ip], #-3560 @ 0xfffff218 │ │ │ │ + strbeq r5, [ip], #-2696 @ 0xfffff578 │ │ │ │ + strbeq r5, [ip], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 75c14 <__cxa_atexit@plt+0x689dc> │ │ │ │ @@ -107122,40 +107122,40 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r7, {r3, r9} │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #56] @ 75c40 <__cxa_atexit@plt+0x68a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, r7 │ │ │ │ b 75c24 <__cxa_atexit@plt+0x689ec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 75c34 <__cxa_atexit@plt+0x689fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [ip], #-416 @ 0xfffffe60 │ │ │ │ + ldreq r2, [ip], #-416 @ 0xfffffe60 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r4, [ip], #-3472 @ 0xfffff270 │ │ │ │ - ldreq r1, [ip], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r5, [ip], #-3456 @ 0xfffff280 │ │ │ │ + ldreq r2, [ip], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 75c70 <__cxa_atexit@plt+0x68a38> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 75c68 <__cxa_atexit@plt+0x68a30> │ │ │ │ b 75c80 <__cxa_atexit@plt+0x68a48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r1, [ip], #-256 @ 0xffffff00 │ │ │ │ + ldreq r2, [ip], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 75cbc <__cxa_atexit@plt+0x68a84> │ │ │ │ ldr r2, [pc, #92] @ 75cf0 <__cxa_atexit@plt+0x68ab8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -107179,24 +107179,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r4, [ip], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq r5, [ip], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 75d14 <__cxa_atexit@plt+0x68adc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip], #-2248 @ 0xfffff738 │ │ │ │ - ldreq r1, [ip], #-92 @ 0xffffffa4 │ │ │ │ + strbeq r5, [ip], #-2232 @ 0xfffff748 │ │ │ │ + ldreq r2, [ip], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #188] @ 75de8 <__cxa_atexit@plt+0x68bb0> │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -107207,15 +107207,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 75d74 <__cxa_atexit@plt+0x68b3c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 75db4 <__cxa_atexit@plt+0x68b7c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 75dd4 <__cxa_atexit@plt+0x68b9c> │ │ │ │ @@ -107226,46 +107226,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r2, #7 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #48] @ 75dec <__cxa_atexit@plt+0x68bb4> │ │ │ │ ldr r2, [pc, #48] @ 75df0 <__cxa_atexit@plt+0x68bb8> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq pc, [fp], #-2932 @ 0xfffff48c │ │ │ │ - strbeq r4, [ip], #-2148 @ 0xfffff79c │ │ │ │ + ldreq r0, [ip], #-2932 @ 0xfffff48c │ │ │ │ + strbeq r5, [ip], #-2132 @ 0xfffff7ac │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - ldreq r0, [ip], #-1428 @ 0xfffffa6c │ │ │ │ - ldreq r0, [ip], #-3960 @ 0xfffff088 │ │ │ │ + ldreq r1, [ip], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq r1, [ip], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 75e30 <__cxa_atexit@plt+0x68bf8> │ │ │ │ cmp r3, #2 │ │ │ │ bne 75e70 <__cxa_atexit@plt+0x68c38> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, sl │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 75e90 <__cxa_atexit@plt+0x68c58> │ │ │ │ ldr r7, [pc, #96] @ 75ea8 <__cxa_atexit@plt+0x68c70> │ │ │ │ ldr r2, [pc, #96] @ 75eac <__cxa_atexit@plt+0x68c74> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -107273,39 +107273,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #40] @ 75ea0 <__cxa_atexit@plt+0x68c68> │ │ │ │ ldr r2, [pc, #40] @ 75ea4 <__cxa_atexit@plt+0x68c6c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq pc, [fp], #-2744 @ 0xfffff548 │ │ │ │ - strbeq r4, [ip], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r0, [ip], #-2744 @ 0xfffff548 │ │ │ │ + strbeq r5, [ip], #-1944 @ 0xfffff868 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - ldreq r0, [ip], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq r1, [ip], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 75ec8 <__cxa_atexit@plt+0x68c90> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r5, #60, 28 @ 0x3c0 │ │ │ │ - ldreq r0, [ip], #-3816 @ 0xfffff118 │ │ │ │ + mvnseq r6, #252, 4 @ 0xc000000f │ │ │ │ + ldreq r1, [ip], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75f14 <__cxa_atexit@plt+0x68cdc> │ │ │ │ ldr r3, [pc, #44] @ 75f1c <__cxa_atexit@plt+0x68ce4> │ │ │ │ @@ -107318,15 +107318,15 @@ │ │ │ │ beq 75f0c <__cxa_atexit@plt+0x68cd4> │ │ │ │ b 75f2c <__cxa_atexit@plt+0x68cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r0, [ip], #-3736 @ 0xfffff168 │ │ │ │ + ldreq r1, [ip], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -107389,25 +107389,25 @@ │ │ │ │ ldr r2, [pc, #36] @ 7604c <__cxa_atexit@plt+0x68e14> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r7, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 76050 <__cxa_atexit@plt+0x68e18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ - strbeq r4, [ip], #-1544 @ 0xfffff9f8 │ │ │ │ - ldreq r0, [ip], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq r5, [ip], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq r1, [ip], #-3392 @ 0xfffff2c0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r4, [ip], #-1552 @ 0xfffff9f0 │ │ │ │ - strbeq r4, [ip], #-1500 @ 0xfffffa24 │ │ │ │ - ldreq r0, [ip], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq r5, [ip], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq r5, [ip], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r1, [ip], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #180] @ 76134 <__cxa_atexit@plt+0x68efc> │ │ │ │ ldr r3, [r2, #12]! │ │ │ │ mov r0, r2 │ │ │ │ @@ -107450,49 +107450,49 @@ │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r8, [pc, #20] @ 7613c <__cxa_atexit@plt+0x68f04> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ - strbeq r4, [ip], #-1300 @ 0xfffffaec │ │ │ │ - ldreq r0, [ip], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq r5, [ip], #-1284 @ 0xfffffafc │ │ │ │ + ldreq r1, [ip], #-3152 @ 0xfffff3b0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r4, [ip], #-1288 @ 0xfffffaf8 │ │ │ │ - strbeq r4, [ip], #-1236 @ 0xfffffb2c │ │ │ │ - ldreq r0, [ip], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq r5, [ip], #-1272 @ 0xfffffb08 │ │ │ │ + strbeq r5, [ip], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq r1, [ip], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7617c <__cxa_atexit@plt+0x68f44> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 76180 <__cxa_atexit@plt+0x68f48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [ip], #-1076 @ 0xfffffbcc │ │ │ │ - ldreq r0, [ip], #-3088 @ 0xfffff3f0 │ │ │ │ + strbeq r5, [ip], #-1060 @ 0xfffffbdc │ │ │ │ + ldreq r1, [ip], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 761b0 <__cxa_atexit@plt+0x68f78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 761b4 <__cxa_atexit@plt+0x68f7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 1cdd680 <__cxa_atexit@plt+0x1cd0448> │ │ │ │ + b 401874 <__cxa_atexit@plt+0x3f463c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [ip], #-2028 @ 0xfffff814 │ │ │ │ - ldreq r0, [ip], #-3024 @ 0xfffff430 │ │ │ │ + strbeq r5, [ip], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r1, [ip], #-3024 @ 0xfffff430 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 761d8 <__cxa_atexit@plt+0x68fa0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b b79e8 <__cxa_atexit@plt+0xaa7b0> │ │ │ │ @@ -107509,22 +107509,22 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [ip], #-980 @ 0xfffffc2c │ │ │ │ - ldreq r0, [ip], #-0 │ │ │ │ + strbeq r5, [ip], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r1, [ip], #-0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c8b8c4 <__cxa_atexit@plt+0x1c7e68c> │ │ │ │ - ldreq r0, [ip], #-2852 @ 0xfffff4dc │ │ │ │ + b 4017dc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + ldreq r1, [ip], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76280 <__cxa_atexit@plt+0x69048> │ │ │ │ ldr r2, [pc, #44] @ 76288 <__cxa_atexit@plt+0x69050> │ │ │ │ @@ -107537,16 +107537,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r4, [ip], #-820 @ 0xfffffccc │ │ │ │ - ldreq r0, [ip], #-2748 @ 0xfffff544 │ │ │ │ + strbeq r5, [ip], #-804 @ 0xfffffcdc │ │ │ │ + ldreq r1, [ip], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 762dc <__cxa_atexit@plt+0x690a4> │ │ │ │ @@ -107556,22 +107556,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 762f0 <__cxa_atexit@plt+0x690b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r4, [ip], #-1656 @ 0xfffff988 │ │ │ │ - ldreq r0, [ip], #-12 │ │ │ │ + strbeq r5, [ip], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r1, [ip], #-12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 76360 <__cxa_atexit@plt+0x69128> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -107589,20 +107589,20 @@ │ │ │ │ ldr r2, [pc, #32] @ 76368 <__cxa_atexit@plt+0x69130> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq pc, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ - strbeq r4, [ip], #-736 @ 0xfffffd20 │ │ │ │ - strbeq r4, [ip], #-672 @ 0xfffffd60 │ │ │ │ - ldreq pc, [fp], #-3984 @ 0xfffff070 │ │ │ │ + ldreq r0, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r5, [ip], #-720 @ 0xfffffd30 │ │ │ │ + strbeq r5, [ip], #-656 @ 0xfffffd70 │ │ │ │ + ldreq r0, [ip], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7639c <__cxa_atexit@plt+0x69164> │ │ │ │ ldr r7, [pc, #56] @ 763c8 <__cxa_atexit@plt+0x69190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -107613,18 +107613,18 @@ │ │ │ │ ldr r2, [pc, #28] @ 763c4 <__cxa_atexit@plt+0x6918c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq pc, [fp], #-1488 @ 0xfffffa30 │ │ │ │ - strbeq r4, [ip], #-640 @ 0xfffffd80 │ │ │ │ - strbeq r4, [ip], #-576 @ 0xfffffdc0 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r0, [ip], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq r5, [ip], #-624 @ 0xfffffd90 │ │ │ │ + strbeq r5, [ip], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 7642c <__cxa_atexit@plt+0x691f4> │ │ │ │ @@ -107640,40 +107640,40 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ stmib r7, {r3, r9} │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 76458 <__cxa_atexit@plt+0x69220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, r7 │ │ │ │ b 7643c <__cxa_atexit@plt+0x69204> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7644c <__cxa_atexit@plt+0x69214> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [ip], #-2484 @ 0xfffff64c │ │ │ │ + ldreq r1, [ip], #-2484 @ 0xfffff64c │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r4, [ip], #-1400 @ 0xfffffa88 │ │ │ │ - ldreq r0, [ip], #-2432 @ 0xfffff680 │ │ │ │ + strbeq r5, [ip], #-1384 @ 0xfffffa98 │ │ │ │ + ldreq r1, [ip], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 76488 <__cxa_atexit@plt+0x69250> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 76480 <__cxa_atexit@plt+0x69248> │ │ │ │ b 76498 <__cxa_atexit@plt+0x69260> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r0, [ip], #-2384 @ 0xfffff6b0 │ │ │ │ + ldreq r1, [ip], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 764d4 <__cxa_atexit@plt+0x6929c> │ │ │ │ ldr r2, [pc, #92] @ 76508 <__cxa_atexit@plt+0x692d0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -107697,24 +107697,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r4, [ip], #-264 @ 0xfffffef8 │ │ │ │ + strbeq r5, [ip], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7652c <__cxa_atexit@plt+0x692f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip], #-176 @ 0xffffff50 │ │ │ │ - ldreq r0, [ip], #-2220 @ 0xfffff754 │ │ │ │ + strbeq r5, [ip], #-160 @ 0xffffff60 │ │ │ │ + ldreq r1, [ip], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #184] @ 765fc <__cxa_atexit@plt+0x693c4> │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -107743,35 +107743,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r7, r2, #7 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #48] @ 76600 <__cxa_atexit@plt+0x693c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 76604 <__cxa_atexit@plt+0x693cc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq pc, [fp], #-872 @ 0xfffffc98 │ │ │ │ - strbeq r4, [ip], #-80 @ 0xffffffb0 │ │ │ │ - ldreq pc, [fp], #-3624 @ 0xfffff1d8 │ │ │ │ + ldreq r0, [ip], #-872 @ 0xfffffc98 │ │ │ │ + strbeq r5, [ip], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r0, [ip], #-3624 @ 0xfffff1d8 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - ldreq pc, [fp], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r0, [ip], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r0, [ip], #-3456 @ 0xfffff280 │ │ │ │ + ldreq r1, [ip], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 76644 <__cxa_atexit@plt+0x6940c> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -107790,40 +107790,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #40] @ 766b4 <__cxa_atexit@plt+0x6947c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 766b8 <__cxa_atexit@plt+0x69480> │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq pc, [fp], #-684 @ 0xfffffd54 │ │ │ │ - strbeq r3, [ip], #-3988 @ 0xfffff06c │ │ │ │ - ldreq pc, [fp], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq r0, [ip], #-684 @ 0xfffffd54 │ │ │ │ + strbeq r4, [ip], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r0, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - ldreq pc, [fp], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r0, [ip], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 766e0 <__cxa_atexit@plt+0x694a8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r5, #36, 12 @ 0x2400000 │ │ │ │ - ldreq r0, [ip], #-1744 @ 0xfffff930 │ │ │ │ + mvnseq r5, #228, 20 @ 0xe4000 │ │ │ │ + ldreq r1, [ip], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7672c <__cxa_atexit@plt+0x694f4> │ │ │ │ ldr r3, [pc, #44] @ 76734 <__cxa_atexit@plt+0x694fc> │ │ │ │ @@ -107836,15 +107836,15 @@ │ │ │ │ beq 76724 <__cxa_atexit@plt+0x694ec> │ │ │ │ b 76744 <__cxa_atexit@plt+0x6950c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r0, [ip], #-1664 @ 0xfffff980 │ │ │ │ + ldreq r1, [ip], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -107907,25 +107907,25 @@ │ │ │ │ ldr r2, [pc, #36] @ 76864 <__cxa_atexit@plt+0x6962c> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r7, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 76868 <__cxa_atexit@plt+0x69630> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xffffed28 │ │ │ │ - strbeq r3, [ip], #-3568 @ 0xfffff210 │ │ │ │ - ldreq r0, [ip], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r4, [ip], #-3552 @ 0xfffff220 │ │ │ │ + ldreq r1, [ip], #-1320 @ 0xfffffad8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r3, [ip], #-3576 @ 0xfffff208 │ │ │ │ - strbeq r3, [ip], #-3524 @ 0xfffff23c │ │ │ │ - ldreq r0, [ip], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r4, [ip], #-3560 @ 0xfffff218 │ │ │ │ + strbeq r4, [ip], #-3508 @ 0xfffff24c │ │ │ │ + ldreq r1, [ip], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #180] @ 7694c <__cxa_atexit@plt+0x69714> │ │ │ │ ldr r3, [r2, #12]! │ │ │ │ mov r0, r2 │ │ │ │ @@ -107968,49 +107968,49 @@ │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r8, [pc, #20] @ 76954 <__cxa_atexit@plt+0x6971c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffec3c │ │ │ │ - strbeq r3, [ip], #-3324 @ 0xfffff304 │ │ │ │ - ldreq r0, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq r4, [ip], #-3308 @ 0xfffff314 │ │ │ │ + ldreq r1, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r3, [ip], #-3312 @ 0xfffff310 │ │ │ │ - strbeq r3, [ip], #-3260 @ 0xfffff344 │ │ │ │ - ldreq r0, [ip], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r4, [ip], #-3296 @ 0xfffff320 │ │ │ │ + strbeq r4, [ip], #-3244 @ 0xfffff354 │ │ │ │ + ldreq r1, [ip], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 76994 <__cxa_atexit@plt+0x6975c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 76998 <__cxa_atexit@plt+0x69760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r3, [ip], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq r0, [ip], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r4, [ip], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq r1, [ip], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 769c8 <__cxa_atexit@plt+0x69790> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 769cc <__cxa_atexit@plt+0x69794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 1cdd680 <__cxa_atexit@plt+0x1cd0448> │ │ │ │ + b 401874 <__cxa_atexit@plt+0x3f463c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r3, [ip], #-4052 @ 0xfffff02c │ │ │ │ - ldreq r0, [ip], #-952 @ 0xfffffc48 │ │ │ │ + strbeq r4, [ip], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r1, [ip], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 769f0 <__cxa_atexit@plt+0x697b8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b b79e8 <__cxa_atexit@plt+0xaa7b0> │ │ │ │ @@ -108027,22 +108027,22 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r3, [ip], #-3004 @ 0xfffff444 │ │ │ │ - ldreq pc, [fp], #-2024 @ 0xfffff818 │ │ │ │ + strbeq r4, [ip], #-2988 @ 0xfffff454 │ │ │ │ + ldreq r0, [ip], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c8b8c4 <__cxa_atexit@plt+0x1c7e68c> │ │ │ │ - ldreq r0, [ip], #-780 @ 0xfffffcf4 │ │ │ │ + b 4017dc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + ldreq r1, [ip], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76a98 <__cxa_atexit@plt+0x69860> │ │ │ │ ldr r2, [pc, #44] @ 76aa0 <__cxa_atexit@plt+0x69868> │ │ │ │ @@ -108055,16 +108055,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r3, [ip], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq r0, [ip], #-676 @ 0xfffffd5c │ │ │ │ + strbeq r4, [ip], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r1, [ip], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76af4 <__cxa_atexit@plt+0x698bc> │ │ │ │ @@ -108074,22 +108074,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 76b08 <__cxa_atexit@plt+0x698d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [ip], #-3680 @ 0xfffff1a0 │ │ │ │ - ldreq pc, [fp], #-2036 @ 0xfffff80c │ │ │ │ + strbeq r4, [ip], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq r0, [ip], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 76b78 <__cxa_atexit@plt+0x69940> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -108107,20 +108107,20 @@ │ │ │ │ ldr r2, [pc, #32] @ 76b80 <__cxa_atexit@plt+0x69948> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq lr, [fp], #-3608 @ 0xfffff1e8 │ │ │ │ - strbeq r3, [ip], #-2760 @ 0xfffff538 │ │ │ │ - strbeq r3, [ip], #-2696 @ 0xfffff578 │ │ │ │ - ldreq pc, [fp], #-1912 @ 0xfffff888 │ │ │ │ + ldreq pc, [fp], #-3608 @ 0xfffff1e8 │ │ │ │ + strbeq r4, [ip], #-2744 @ 0xfffff548 │ │ │ │ + strbeq r4, [ip], #-2680 @ 0xfffff588 │ │ │ │ + ldreq r0, [ip], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 76bb4 <__cxa_atexit@plt+0x6997c> │ │ │ │ ldr r7, [pc, #56] @ 76be0 <__cxa_atexit@plt+0x699a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -108131,18 +108131,18 @@ │ │ │ │ ldr r2, [pc, #28] @ 76bdc <__cxa_atexit@plt+0x699a4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq lr, [fp], #-3512 @ 0xfffff248 │ │ │ │ - strbeq r3, [ip], #-2664 @ 0xfffff598 │ │ │ │ - strbeq r3, [ip], #-2600 @ 0xfffff5d8 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq pc, [fp], #-3512 @ 0xfffff248 │ │ │ │ + strbeq r4, [ip], #-2648 @ 0xfffff5a8 │ │ │ │ + strbeq r4, [ip], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 76c44 <__cxa_atexit@plt+0x69a0c> │ │ │ │ @@ -108158,40 +108158,40 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ stmib r7, {r3, r9} │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 76c70 <__cxa_atexit@plt+0x69a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, r7 │ │ │ │ b 76c54 <__cxa_atexit@plt+0x69a1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 76c64 <__cxa_atexit@plt+0x69a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [ip], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r1, [ip], #-456 @ 0xfffffe38 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r3, [ip], #-3424 @ 0xfffff2a0 │ │ │ │ - ldreq r0, [ip], #-404 @ 0xfffffe6c │ │ │ │ + strbeq r4, [ip], #-3408 @ 0xfffff2b0 │ │ │ │ + ldreq r1, [ip], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 76ca0 <__cxa_atexit@plt+0x69a68> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 76c98 <__cxa_atexit@plt+0x69a60> │ │ │ │ b 76cb0 <__cxa_atexit@plt+0x69a78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r0, [ip], #-356 @ 0xfffffe9c │ │ │ │ + ldreq r1, [ip], #-356 @ 0xfffffe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 76cec <__cxa_atexit@plt+0x69ab4> │ │ │ │ ldr r2, [pc, #92] @ 76d20 <__cxa_atexit@plt+0x69ae8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -108215,24 +108215,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r3, [ip], #-2288 @ 0xfffff710 │ │ │ │ + strbeq r4, [ip], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 76d44 <__cxa_atexit@plt+0x69b0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip], #-2200 @ 0xfffff768 │ │ │ │ - ldreq r0, [ip], #-192 @ 0xffffff40 │ │ │ │ + strbeq r4, [ip], #-2184 @ 0xfffff778 │ │ │ │ + ldreq r1, [ip], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #184] @ 76e14 <__cxa_atexit@plt+0x69bdc> │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108261,35 +108261,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r7, r2, #7 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #48] @ 76e18 <__cxa_atexit@plt+0x69be0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 76e1c <__cxa_atexit@plt+0x69be4> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq lr, [fp], #-2896 @ 0xfffff4b0 │ │ │ │ - strbeq r3, [ip], #-2104 @ 0xfffff7c8 │ │ │ │ - ldreq pc, [fp], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq pc, [fp], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq r4, [ip], #-2088 @ 0xfffff7d8 │ │ │ │ + ldreq r0, [ip], #-1488 @ 0xfffffa30 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - ldreq pc, [fp], #-1384 @ 0xfffffa98 │ │ │ │ - ldreq pc, [fp], #-4060 @ 0xfffff024 │ │ │ │ + ldreq r0, [ip], #-1384 @ 0xfffffa98 │ │ │ │ + ldreq r0, [ip], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 76e5c <__cxa_atexit@plt+0x69c24> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -108308,33 +108308,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #40] @ 76ecc <__cxa_atexit@plt+0x69c94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 76ed0 <__cxa_atexit@plt+0x69c98> │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq lr, [fp], #-2708 @ 0xfffff56c │ │ │ │ - strbeq r3, [ip], #-1916 @ 0xfffff884 │ │ │ │ - ldreq pc, [fp], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq pc, [fp], #-2708 @ 0xfffff56c │ │ │ │ + strbeq r4, [ip], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r0, [ip], #-1288 @ 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - ldreq pc, [fp], #-1196 @ 0xfffffb54 │ │ │ │ - ldreq pc, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq r0, [ip], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq r0, [ip], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 76f44 <__cxa_atexit@plt+0x69d0c> │ │ │ │ @@ -108356,26 +108356,26 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq pc, [fp], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r0, [ip], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 76f80 <__cxa_atexit@plt+0x69d48> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 77030 <__cxa_atexit@plt+0x69df8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [fp], #-3740 @ 0xfffff164 │ │ │ │ + ldreq r0, [ip], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #-4]! │ │ │ │ @@ -108393,28 +108393,28 @@ │ │ │ │ stmib r7, {r2, r9} │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #60] @ 77020 <__cxa_atexit@plt+0x69de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, r7 │ │ │ │ b 77000 <__cxa_atexit@plt+0x69dc8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 77014 <__cxa_atexit@plt+0x69ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq r0, [ip], #-3608 @ 0xfffff1e8 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - strbeq r3, [ip], #-2484 @ 0xfffff64c │ │ │ │ + strbeq r4, [ip], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77120 <__cxa_atexit@plt+0x69ee8> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -108469,15 +108469,15 @@ │ │ │ │ stmib r6, {r7, r9} │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #160] @ 771b0 <__cxa_atexit@plt+0x69f78> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r3, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #124] @ 771a4 <__cxa_atexit@plt+0x69f6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #104] @ 771a0 <__cxa_atexit@plt+0x69f68> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -108499,26 +108499,26 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 77194 <__cxa_atexit@plt+0x69f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp], #-3180 @ 0xfffff394 │ │ │ │ + ldreq r0, [ip], #-3180 @ 0xfffff394 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq pc, [fp], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq r0, [ip], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq pc, [fp], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq r0, [ip], #-3344 @ 0xfffff2f0 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ - strbeq r3, [ip], #-2180 @ 0xfffff77c │ │ │ │ + strbeq r4, [ip], #-2164 @ 0xfffff78c │ │ │ │ @ instruction: 0xffffe61c │ │ │ │ @ instruction: 0xffffeba4 │ │ │ │ - strbeq r3, [ip], #-2256 @ 0xfffff730 │ │ │ │ - ldreq pc, [fp], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r4, [ip], #-2240 @ 0xfffff740 │ │ │ │ + ldreq r0, [ip], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -108548,35 +108548,35 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r7, [pc, #92] @ 772a4 <__cxa_atexit@plt+0x6a06c> │ │ │ │ add r2, r5, #4 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #52] @ 77298 <__cxa_atexit@plt+0x6a060> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 77294 <__cxa_atexit@plt+0x6a05c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - ldreq pc, [fp], #-2884 @ 0xfffff4bc │ │ │ │ + ldreq r0, [ip], #-2884 @ 0xfffff4bc │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffe494 │ │ │ │ @ instruction: 0xffffea1c │ │ │ │ - strbeq r3, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ - ldreq pc, [fp], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r4, [ip], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq r0, [ip], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7730c <__cxa_atexit@plt+0x6a0d4> │ │ │ │ @@ -108598,26 +108598,26 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq pc, [fp], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r0, [ip], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 77348 <__cxa_atexit@plt+0x6a110> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 77030 <__cxa_atexit@plt+0x69df8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [fp], #-2772 @ 0xfffff52c │ │ │ │ + ldreq r0, [ip], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #-4]! │ │ │ │ @@ -108635,29 +108635,29 @@ │ │ │ │ stmib r7, {r2, r9} │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #60] @ 773e8 <__cxa_atexit@plt+0x6a1b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, r7 │ │ │ │ b 773c8 <__cxa_atexit@plt+0x6a190> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 773dc <__cxa_atexit@plt+0x6a1a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp], #-2640 @ 0xfffff5b0 │ │ │ │ + ldreq r0, [ip], #-2640 @ 0xfffff5b0 │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - strbeq r3, [ip], #-1516 @ 0xfffffa14 │ │ │ │ - ldreq pc, [fp], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq r4, [ip], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq r0, [ip], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 77484 <__cxa_atexit@plt+0x6a24c> │ │ │ │ @@ -108694,17 +108694,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 774a0 <__cxa_atexit@plt+0x6a268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq pc, [fp], #-2492 @ 0xfffff644 │ │ │ │ - strbeq r3, [ip], #-352 @ 0xfffffea0 │ │ │ │ - ldreq pc, [fp], #-2444 @ 0xfffff674 │ │ │ │ + ldreq r0, [ip], #-2492 @ 0xfffff644 │ │ │ │ + strbeq r4, [ip], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq r0, [ip], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 774e4 <__cxa_atexit@plt+0x6a2ac> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -108719,16 +108719,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r3, [ip], #-228 @ 0xffffff1c │ │ │ │ - ldreq pc, [fp], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq r4, [ip], #-212 @ 0xffffff2c │ │ │ │ + ldreq r0, [ip], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ @@ -108761,15 +108761,15 @@ │ │ │ │ str r8, [r6, #32] │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [pc, #216] @ 77678 <__cxa_atexit@plt+0x6a440> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r3, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ cmp fp, r5 │ │ │ │ bhi 77610 <__cxa_atexit@plt+0x6a3d8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 77618 <__cxa_atexit@plt+0x6a3e0> │ │ │ │ ldr r7, [pc, #148] @ 77664 <__cxa_atexit@plt+0x6a42c> │ │ │ │ @@ -108781,15 +108781,15 @@ │ │ │ │ stmib r5, {r1, r9} │ │ │ │ ldr r7, [pc, #128] @ 7766c <__cxa_atexit@plt+0x6a434> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r2, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r2, r6 │ │ │ │ b 77620 <__cxa_atexit@plt+0x6a3e8> │ │ │ │ mov r7, #12 │ │ │ │ @@ -108804,24 +108804,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 77660 <__cxa_atexit@plt+0x6a428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp], #-1996 @ 0xfffff834 │ │ │ │ + ldreq r0, [ip], #-1996 @ 0xfffff834 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - ldreq pc, [fp], #-1920 @ 0xfffff880 │ │ │ │ + ldreq r0, [ip], #-1920 @ 0xfffff880 │ │ │ │ @ instruction: 0xffffe900 │ │ │ │ @ instruction: 0xffffee88 │ │ │ │ - strbeq r3, [ip], #-932 @ 0xfffffc5c │ │ │ │ + strbeq r4, [ip], #-916 @ 0xfffffc6c │ │ │ │ @ instruction: 0xffffe13c │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ - strbeq r3, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - ldreq pc, [fp], #-2004 @ 0xfffff82c │ │ │ │ + strbeq r4, [ip], #-996 @ 0xfffffc1c │ │ │ │ + ldreq r0, [ip], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 776c8 <__cxa_atexit@plt+0x6a490> │ │ │ │ ldr r2, [pc, #52] @ 776d0 <__cxa_atexit@plt+0x6a498> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -108831,36 +108831,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [pc, #28] @ 776d8 <__cxa_atexit@plt+0x6a4a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + b 40187c <__cxa_atexit@plt+0x3f4644> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [ip], #-3824 @ 0xfffff110 │ │ │ │ - strbeq r3, [ip], #-736 @ 0xfffffd20 │ │ │ │ - ldreq pc, [fp], #-1908 @ 0xfffff88c │ │ │ │ + strbeq r3, [ip], #-3808 @ 0xfffff120 │ │ │ │ + strbeq r4, [ip], #-720 @ 0xfffffd30 │ │ │ │ + ldreq r0, [ip], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 77700 <__cxa_atexit@plt+0x6a4c8> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 77708 <__cxa_atexit@plt+0x6a4d0> │ │ │ │ ldr r7, [pc, #12] @ 77714 <__cxa_atexit@plt+0x6a4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip], #-664 @ 0xfffffd68 │ │ │ │ - ldreq pc, [fp], #-1848 @ 0xfffff8c8 │ │ │ │ + strbeq r4, [ip], #-648 @ 0xfffffd78 │ │ │ │ + ldreq r0, [ip], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77764 <__cxa_atexit@plt+0x6a52c> │ │ │ │ ldr r2, [pc, #52] @ 7776c <__cxa_atexit@plt+0x6a534> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -108870,36 +108870,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [pc, #28] @ 77774 <__cxa_atexit@plt+0x6a53c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + b 40187c <__cxa_atexit@plt+0x3f4644> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [ip], #-3668 @ 0xfffff1ac │ │ │ │ - strbeq r3, [ip], #-580 @ 0xfffffdbc │ │ │ │ - ldreq pc, [fp], #-1752 @ 0xfffff928 │ │ │ │ + strbeq r3, [ip], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r4, [ip], #-564 @ 0xfffffdcc │ │ │ │ + ldreq r0, [ip], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7779c <__cxa_atexit@plt+0x6a564> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 777a4 <__cxa_atexit@plt+0x6a56c> │ │ │ │ ldr r7, [pc, #12] @ 777b0 <__cxa_atexit@plt+0x6a578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip], #-508 @ 0xfffffe04 │ │ │ │ - ldreq pc, [fp], #-1772 @ 0xfffff914 │ │ │ │ + strbeq r4, [ip], #-492 @ 0xfffffe14 │ │ │ │ + ldreq r0, [ip], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7781c <__cxa_atexit@plt+0x6a5e4> │ │ │ │ @@ -108913,52 +108913,52 @@ │ │ │ │ cmp r7, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ + b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 7783c <__cxa_atexit@plt+0x6a604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - ldreq pc, [fp], #-1684 @ 0xfffff96c │ │ │ │ - ldreq pc, [fp], #-1636 @ 0xfffff99c │ │ │ │ + ldreq r0, [ip], #-1684 @ 0xfffff96c │ │ │ │ + ldreq r0, [ip], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 77874 <__cxa_atexit@plt+0x6a63c> │ │ │ │ ldr r2, [pc, #32] @ 77878 <__cxa_atexit@plt+0x6a640> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r1, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ + b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - ldreq pc, [fp], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq r0, [ip], #-1524 @ 0xfffffa0c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7789c <__cxa_atexit@plt+0x6a664> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40166c <__cxa_atexit@plt+0x3f4434> │ │ │ │ + b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [fp], #-1468 @ 0xfffffa44 │ │ │ │ + ldreq r0, [ip], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 77918 <__cxa_atexit@plt+0x6a6e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -108979,15 +108979,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ ldr r6, [pc, #140] @ 77998 <__cxa_atexit@plt+0x6a760> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ bhi 7795c <__cxa_atexit@plt+0x6a724> │ │ │ │ ldr r2, [pc, #80] @ 77980 <__cxa_atexit@plt+0x6a748> │ │ │ │ ldr r7, [pc, #80] @ 77984 <__cxa_atexit@plt+0x6a74c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109004,40 +109004,40 @@ │ │ │ │ ldr r7, [pc, #20] @ 77978 <__cxa_atexit@plt+0x6a740> │ │ │ │ ldr r9, [pc, #20] @ 7797c <__cxa_atexit@plt+0x6a744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp], #-1252 @ 0xfffffb1c │ │ │ │ - ldreq lr, [fp], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r0, [ip], #-1252 @ 0xfffffb1c │ │ │ │ + ldreq pc, [fp], #-2668 @ 0xfffff594 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - ldreq lr, [fp], #-2716 @ 0xfffff564 │ │ │ │ - ldreq lr, [fp], #-2708 @ 0xfffff56c │ │ │ │ + ldreq pc, [fp], #-2716 @ 0xfffff564 │ │ │ │ + ldreq pc, [fp], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbeq r2, [ip], #-3260 @ 0xfffff344 │ │ │ │ - strbeq r2, [ip], #-3236 @ 0xfffff35c │ │ │ │ - ldreq pc, [fp], #-1196 @ 0xfffffb54 │ │ │ │ + strbeq r3, [ip], #-3244 @ 0xfffff354 │ │ │ │ + strbeq r3, [ip], #-3220 @ 0xfffff36c │ │ │ │ + ldreq r0, [ip], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 773fc <__cxa_atexit@plt+0x6a1c4> │ │ │ │ - ldreq pc, [fp], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq r0, [ip], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 779d8 <__cxa_atexit@plt+0x6a7a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40166c <__cxa_atexit@plt+0x3f4434> │ │ │ │ + b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [fp], #-1188 @ 0xfffffb5c │ │ │ │ + ldreq r0, [ip], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 77a54 <__cxa_atexit@plt+0x6a81c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -109058,15 +109058,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ ldr r6, [pc, #140] @ 77ad4 <__cxa_atexit@plt+0x6a89c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ bhi 77a98 <__cxa_atexit@plt+0x6a860> │ │ │ │ ldr r2, [pc, #80] @ 77abc <__cxa_atexit@plt+0x6a884> │ │ │ │ ldr r7, [pc, #80] @ 77ac0 <__cxa_atexit@plt+0x6a888> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109083,34 +109083,34 @@ │ │ │ │ ldr r7, [pc, #20] @ 77ab4 <__cxa_atexit@plt+0x6a87c> │ │ │ │ ldr r9, [pc, #20] @ 77ab8 <__cxa_atexit@plt+0x6a880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp], #-936 @ 0xfffffc58 │ │ │ │ - ldreq lr, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq r0, [ip], #-936 @ 0xfffffc58 │ │ │ │ + ldreq pc, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - ldreq lr, [fp], #-2416 @ 0xfffff690 │ │ │ │ - ldreq lr, [fp], #-2408 @ 0xfffff698 │ │ │ │ + ldreq pc, [fp], #-2416 @ 0xfffff690 │ │ │ │ + ldreq pc, [fp], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - strbeq r2, [ip], #-2944 @ 0xfffff480 │ │ │ │ - strbeq r2, [ip], #-2920 @ 0xfffff498 │ │ │ │ - ldreq pc, [fp], #-880 @ 0xfffffc90 │ │ │ │ + strbeq r3, [ip], #-2928 @ 0xfffff490 │ │ │ │ + strbeq r3, [ip], #-2904 @ 0xfffff4a8 │ │ │ │ + ldreq r0, [ip], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 77afc <__cxa_atexit@plt+0x6a8c4> │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40156c <__cxa_atexit@plt+0x3f4334> │ │ │ │ + b 401614 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [fp], #-840 @ 0xfffffcb8 │ │ │ │ + ldreq r0, [ip], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 773fc <__cxa_atexit@plt+0x6a1c4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -109120,92 +109120,92 @@ │ │ │ │ bhi 77b4c <__cxa_atexit@plt+0x6a914> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 77b54 <__cxa_atexit@plt+0x6a91c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [ip], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r3, [ip], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77b88 <__cxa_atexit@plt+0x6a950> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 77b90 <__cxa_atexit@plt+0x6a958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [ip], #-2592 @ 0xfffff5e0 │ │ │ │ + strbeq r3, [ip], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77bd0 <__cxa_atexit@plt+0x6a998> │ │ │ │ ldr r3, [pc, #44] @ 77be0 <__cxa_atexit@plt+0x6a9a8> │ │ │ │ ldr r2, [pc, #44] @ 77be4 <__cxa_atexit@plt+0x6a9ac> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r8, r2, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r7, [pc, #16] @ 77be8 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq lr, [fp], #-2148 @ 0xfffff79c │ │ │ │ - ldreq pc, [fp], #-764 @ 0xfffffd04 │ │ │ │ - ldreq pc, [fp], #-724 @ 0xfffffd2c │ │ │ │ + ldreq pc, [fp], #-2148 @ 0xfffff79c │ │ │ │ + ldreq r0, [ip], #-764 @ 0xfffffd04 │ │ │ │ + ldreq r0, [ip], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 77c24 <__cxa_atexit@plt+0x6a9ec> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 77c28 <__cxa_atexit@plt+0x6a9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 77c2c <__cxa_atexit@plt+0x6a9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 668e30 <__cxa_atexit@plt+0x65bbf8> │ │ │ │ + b 668f38 <__cxa_atexit@plt+0x65bd00> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r2, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ - strbeq r2, [ip], #-3200 @ 0xfffff380 │ │ │ │ - ldreq pc, [fp], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r3, [ip], #-3320 @ 0xfffff308 │ │ │ │ + strbeq r3, [ip], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r0, [ip], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 77c6c <__cxa_atexit@plt+0x6aa34> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #28] @ 77c78 <__cxa_atexit@plt+0x6aa40> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 77df4 <__cxa_atexit@plt+0x6abbc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq pc, [fp], #-572 @ 0xfffffdc4 │ │ │ │ + ldreq r0, [ip], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 77d18 <__cxa_atexit@plt+0x6aae0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -109224,34 +109224,34 @@ │ │ │ │ ldr r1, [pc, #84] @ 77d28 <__cxa_atexit@plt+0x6aaf0> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r1, r3 │ │ │ │ str r1, [r5] │ │ │ │ - b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ + b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ ldr r0, [r3, #2]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 77d2c <__cxa_atexit@plt+0x6aaf4> │ │ │ │ ldr r5, [pc, #44] @ 77d30 <__cxa_atexit@plt+0x6aaf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - strbeq r2, [ip], #-2268 @ 0xfffff724 │ │ │ │ + strbeq r3, [ip], #-2252 @ 0xfffff734 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - ldreq pc, [fp], #-444 @ 0xfffffe44 │ │ │ │ - strbeq r2, [ip], #-2192 @ 0xfffff770 │ │ │ │ - ldreq pc, [fp], #-388 @ 0xfffffe7c │ │ │ │ + ldreq r0, [ip], #-444 @ 0xfffffe44 │ │ │ │ + strbeq r3, [ip], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r0, [ip], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #84] @ 77da0 <__cxa_atexit@plt+0x6ab68> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ @@ -109263,38 +109263,38 @@ │ │ │ │ ldr r3, [pc, #52] @ 77da4 <__cxa_atexit@plt+0x6ab6c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ b 77df4 <__cxa_atexit@plt+0x6abbc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldreq pc, [fp], #-272 @ 0xfffffef0 │ │ │ │ + ldreq r0, [ip], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 77de4 <__cxa_atexit@plt+0x6abac> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #28] @ 77df0 <__cxa_atexit@plt+0x6abb8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 77df4 <__cxa_atexit@plt+0x6abbc> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ mov fp, r8 │ │ │ │ @@ -109328,15 +109328,15 @@ │ │ │ │ str lr, [r9, #16]! │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r3, #-4] │ │ │ │ str r0, [sl, #24] │ │ │ │ str r1, [sl, #28] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ + b 40181c <__cxa_atexit@plt+0x3f45e4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ @@ -109367,15 +109367,15 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ str lr, [r9, #16]! │ │ │ │ str r0, [sl, #24] │ │ │ │ str r1, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 401744 <__cxa_atexit@plt+0x3f450c> │ │ │ │ + b 40181c <__cxa_atexit@plt+0x3f45e4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -109394,23 +109394,23 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 77df4 <__cxa_atexit@plt+0x6abbc> │ │ │ │ - ldreq lr, [fp], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq pc, [fp], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 77fac <__cxa_atexit@plt+0x6ad74> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq lr, [fp], #-1160 @ 0xfffffb78 │ │ │ │ - ldreq lr, [fp], #-1144 @ 0xfffffb88 │ │ │ │ + ldreq pc, [fp], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq pc, [fp], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 77ff0 <__cxa_atexit@plt+0x6adb8> │ │ │ │ @@ -109423,16 +109423,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r3, #0, 26 │ │ │ │ - ldreq lr, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ + mvnseq r4, #192, 2 @ 0x30 │ │ │ │ + ldreq pc, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 78044 <__cxa_atexit@plt+0x6ae0c> │ │ │ │ @@ -109444,15 +109444,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq lr, [fp], #-976 @ 0xfffffc30 │ │ │ │ + ldreq pc, [fp], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 780a0 <__cxa_atexit@plt+0x6ae68> │ │ │ │ @@ -109467,15 +109467,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq r3, #23296 @ 0x5b00 │ │ │ │ + mvnseq r4, #-1073741818 @ 0xc0000006 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub ip, r5, #28 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 7813c <__cxa_atexit@plt+0x6af04> │ │ │ │ @@ -109511,16 +109511,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 78164 <__cxa_atexit@plt+0x6af2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldreq lr, [fp], #-3520 @ 0xfffff240 │ │ │ │ - ldreq lr, [fp], #-3480 @ 0xfffff268 │ │ │ │ + ldreq pc, [fp], #-3520 @ 0xfffff240 │ │ │ │ + ldreq pc, [fp], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #256] @ 78284 <__cxa_atexit@plt+0x6b04c> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r9, [r1, #20] │ │ │ │ @@ -109551,15 +109551,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ ldr r7, [pc, #176] @ 782a8 <__cxa_atexit@plt+0x6b070> │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ ldr r7, [pc, #140] @ 7829c <__cxa_atexit@plt+0x6b064> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -109571,37 +109571,37 @@ │ │ │ │ stmdb r1, {r2, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #-16] │ │ │ │ ldr r8, [pc, #76] @ 78298 <__cxa_atexit@plt+0x6b060> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [pc, #40] @ 7828c <__cxa_atexit@plt+0x6b054> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #36] @ 78290 <__cxa_atexit@plt+0x6b058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - ldreq lr, [fp], #-32 @ 0xffffffe0 │ │ │ │ - strbeq r2, [ip], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq pc, [fp], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r3, [ip], #-816 @ 0xfffffcd0 │ │ │ │ @ instruction: 0xffffd330 │ │ │ │ - strbeq r2, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq lr, [fp], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq r3, [ip], #-992 @ 0xfffffc20 │ │ │ │ + ldreq pc, [fp], #-2856 @ 0xfffff4d8 │ │ │ │ @ instruction: 0xfffeb954 │ │ │ │ - strbeq r2, [ip], #-976 @ 0xfffffc30 │ │ │ │ - strbeq r2, [ip], #-976 @ 0xfffffc30 │ │ │ │ - ldreq lr, [fp], #-3140 @ 0xfffff3bc │ │ │ │ + strbeq r3, [ip], #-960 @ 0xfffffc40 │ │ │ │ + strbeq r3, [ip], #-960 @ 0xfffffc40 │ │ │ │ + ldreq pc, [fp], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #104] @ 7832c <__cxa_atexit@plt+0x6b0f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -109614,41 +109614,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [pc, #40] @ 78338 <__cxa_atexit@plt+0x6b100> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #36] @ 7833c <__cxa_atexit@plt+0x6b104> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffeb848 │ │ │ │ - strbeq r2, [ip], #-708 @ 0xfffffd3c │ │ │ │ - ldreq sp, [fp], #-3956 @ 0xfffff08c │ │ │ │ - strbeq r2, [ip], #-660 @ 0xfffffd6c │ │ │ │ - ldreq lr, [fp], #-2976 @ 0xfffff460 │ │ │ │ + strbeq r3, [ip], #-692 @ 0xfffffd4c │ │ │ │ + ldreq lr, [fp], #-3956 @ 0xfffff08c │ │ │ │ + strbeq r3, [ip], #-644 @ 0xfffffd7c │ │ │ │ + ldreq pc, [fp], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 78364 <__cxa_atexit@plt+0x6b12c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 64b1c <__cxa_atexit@plt+0x578e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq lr, [fp], #-2936 @ 0xfffff488 │ │ │ │ + ldreq pc, [fp], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #16]! │ │ │ │ sub r2, r3, #20 │ │ │ │ ldr sl, [r3, #-12] │ │ │ │ cmp fp, r2 │ │ │ │ @@ -109659,29 +109659,29 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #12] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ ldr r7, [pc, #32] @ 783e4 <__cxa_atexit@plt+0x6b1ac> │ │ │ │ ldr r8, [pc, #32] @ 783e8 <__cxa_atexit@plt+0x6b1b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [fp], #-156 @ 0xffffff64 │ │ │ │ + ldreq pc, [fp], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - ldreq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ - ldreq lr, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ - ldreq lr, [fp], #-120 @ 0xffffff88 │ │ │ │ - ldreq lr, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ + ldreq pc, [fp], #-132 @ 0xffffff7c │ │ │ │ + ldreq pc, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq pc, [fp], #-120 @ 0xffffff88 │ │ │ │ + ldreq pc, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 78440 <__cxa_atexit@plt+0x6b208> │ │ │ │ ldr r3, [pc, #64] @ 78450 <__cxa_atexit@plt+0x6b218> │ │ │ │ @@ -109700,16 +109700,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 78458 <__cxa_atexit@plt+0x6b220> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq lr, [fp], #-2780 @ 0xfffff524 │ │ │ │ - ldreq lr, [fp], #-2740 @ 0xfffff54c │ │ │ │ + ldreq pc, [fp], #-2780 @ 0xfffff524 │ │ │ │ + ldreq pc, [fp], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 78484 <__cxa_atexit@plt+0x6b24c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -109719,16 +109719,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 784a4 <__cxa_atexit@plt+0x6b26c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [ip], #-312 @ 0xfffffec8 │ │ │ │ - ldreq lr, [fp], #-2676 @ 0xfffff58c │ │ │ │ + strbeq r3, [ip], #-296 @ 0xfffffed8 │ │ │ │ + ldreq pc, [fp], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 784fc <__cxa_atexit@plt+0x6b2c4> │ │ │ │ ldr r3, [pc, #64] @ 7850c <__cxa_atexit@plt+0x6b2d4> │ │ │ │ @@ -109747,16 +109747,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 78514 <__cxa_atexit@plt+0x6b2dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq lr, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ - ldreq lr, [fp], #-2460 @ 0xfffff664 │ │ │ │ + ldreq pc, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ + ldreq pc, [fp], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 78580 <__cxa_atexit@plt+0x6b348> │ │ │ │ @@ -109770,34 +109770,34 @@ │ │ │ │ cmp r7, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ + b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 785a0 <__cxa_atexit@plt+0x6b368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xfffff328 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - ldreq lr, [fp], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq pc, [fp], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 785bc <__cxa_atexit@plt+0x6b384> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r3, #136, 14 @ 0x2200000 │ │ │ │ + mvnseq r3, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 785f8 <__cxa_atexit@plt+0x6b3c0> │ │ │ │ @@ -109831,15 +109831,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvnseq r3, #227540992 @ 0xd900000 │ │ │ │ + mvnseq r3, #156672 @ 0x26400 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 786f0 <__cxa_atexit@plt+0x6b4b8> │ │ │ │ @@ -109891,29 +109891,29 @@ │ │ │ │ ldr r3, [pc, #32] @ 78760 <__cxa_atexit@plt+0x6b528> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [pc, #16] @ 78764 <__cxa_atexit@plt+0x6b52c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffce28 │ │ │ │ - strbeq r1, [ip], #-3824 @ 0xfffff110 │ │ │ │ - ldreq lr, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ - ldreq lr, [fp], #-2112 @ 0xfffff7c0 │ │ │ │ - strbeq r1, [ip], #-3816 @ 0xfffff118 │ │ │ │ - ldreq lr, [fp], #-1988 @ 0xfffff83c │ │ │ │ + strbeq r2, [ip], #-3808 @ 0xfffff120 │ │ │ │ + ldreq pc, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq pc, [fp], #-2112 @ 0xfffff7c0 │ │ │ │ + strbeq r2, [ip], #-3800 @ 0xfffff128 │ │ │ │ + ldreq pc, [fp], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b b7f00 <__cxa_atexit@plt+0xaacc8> │ │ │ │ - ldreq lr, [fp], #-1972 @ 0xfffff84c │ │ │ │ + ldreq pc, [fp], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 78818 <__cxa_atexit@plt+0x6b5e0> │ │ │ │ @@ -109947,16 +109947,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 78834 <__cxa_atexit@plt+0x6b5fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq lr, [fp], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq lr, [fp], #-1804 @ 0xfffff8f4 │ │ │ │ + ldreq pc, [fp], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq pc, [fp], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #48] @ 7888c <__cxa_atexit@plt+0x6b654> │ │ │ │ @@ -109970,23 +109970,23 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 78674 <__cxa_atexit@plt+0x6b43c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq lr, [fp], #-1716 @ 0xfffff94c │ │ │ │ + ldreq pc, [fp], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 78674 <__cxa_atexit@plt+0x6b43c> │ │ │ │ - ldreq lr, [fp], #-1704 @ 0xfffff958 │ │ │ │ + ldreq pc, [fp], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78948 <__cxa_atexit@plt+0x6b710> │ │ │ │ ldr r7, [pc, #176] @ 78984 <__cxa_atexit@plt+0x6b74c> │ │ │ │ @@ -110011,15 +110011,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 78994 <__cxa_atexit@plt+0x6b75c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -110033,21 +110033,21 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq lr, [fp], #-1376 @ 0xfffffaa0 │ │ │ │ - ldreq lr, [fp], #-1520 @ 0xfffffa10 │ │ │ │ - ldreq lr, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq pc, [fp], #-1376 @ 0xfffffaa0 │ │ │ │ + ldreq pc, [fp], #-1520 @ 0xfffffa10 │ │ │ │ + ldreq pc, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - ldreq lr, [fp], #-1596 @ 0xfffff9c4 │ │ │ │ - ldreq sp, [fp], #-2820 @ 0xfffff4fc │ │ │ │ - ldreq lr, [fp], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq pc, [fp], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq lr, [fp], #-2820 @ 0xfffff4fc │ │ │ │ + ldreq pc, [fp], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r2, [pc, #96] @ 78a20 <__cxa_atexit@plt+0x6b7e8> │ │ │ │ ldr sl, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -110062,37 +110062,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r8, r1, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r7, [pc, #36] @ 78a30 <__cxa_atexit@plt+0x6b7f8> │ │ │ │ ldr r8, [pc, #36] @ 78a34 <__cxa_atexit@plt+0x6b7fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq lr, [fp], #-1396 @ 0xfffffa8c │ │ │ │ + ldreq pc, [fp], #-1396 @ 0xfffffa8c │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ - ldreq sp, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq lr, [fp], #-1220 @ 0xfffffb3c │ │ │ │ - ldreq lr, [fp], #-1348 @ 0xfffffabc │ │ │ │ + ldreq lr, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ + ldreq pc, [fp], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq pc, [fp], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 78a54 <__cxa_atexit@plt+0x6b81c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [ip], #-2952 @ 0xfffff478 │ │ │ │ - ldreq lr, [fp], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r2, [ip], #-2936 @ 0xfffff488 │ │ │ │ + ldreq pc, [fp], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78af0 <__cxa_atexit@plt+0x6b8b8> │ │ │ │ ldr r7, [pc, #176] @ 78b2c <__cxa_atexit@plt+0x6b8f4> │ │ │ │ @@ -110117,15 +110117,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 78b3c <__cxa_atexit@plt+0x6b904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -110139,32 +110139,32 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq lr, [fp], #-952 @ 0xfffffc48 │ │ │ │ - ldreq lr, [fp], #-1096 @ 0xfffffbb8 │ │ │ │ - ldreq lr, [fp], #-1144 @ 0xfffffb88 │ │ │ │ + ldreq pc, [fp], #-952 @ 0xfffffc48 │ │ │ │ + ldreq pc, [fp], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq pc, [fp], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0xfffff134 │ │ │ │ - ldreq lr, [fp], #-1172 @ 0xfffffb6c │ │ │ │ - ldreq sp, [fp], #-2396 @ 0xfffff6a4 │ │ │ │ - ldreq lr, [fp], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq pc, [fp], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq lr, [fp], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq pc, [fp], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 7879c <__cxa_atexit@plt+0x6b564> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 78b78 <__cxa_atexit@plt+0x6b940> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r3, #204, 2 @ 0x33 │ │ │ │ + mvnseq r3, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 78bb4 <__cxa_atexit@plt+0x6b97c> │ │ │ │ @@ -110198,15 +110198,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvnseq r3, #52, 2 │ │ │ │ + mvnseq r3, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 78cac <__cxa_atexit@plt+0x6ba74> │ │ │ │ @@ -110258,29 +110258,29 @@ │ │ │ │ ldr r3, [pc, #32] @ 78d1c <__cxa_atexit@plt+0x6bae4> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [pc, #16] @ 78d20 <__cxa_atexit@plt+0x6bae8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffc86c │ │ │ │ - strbeq r1, [ip], #-2356 @ 0xfffff6cc │ │ │ │ - ldreq lr, [fp], #-100 @ 0xffffff9c │ │ │ │ - ldreq lr, [fp], #-720 @ 0xfffffd30 │ │ │ │ - strbeq r1, [ip], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq lr, [fp], #-596 @ 0xfffffdac │ │ │ │ + strbeq r2, [ip], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq pc, [fp], #-100 @ 0xffffff9c │ │ │ │ + ldreq pc, [fp], #-720 @ 0xfffffd30 │ │ │ │ + strbeq r2, [ip], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq pc, [fp], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b b80fc <__cxa_atexit@plt+0xaaec4> │ │ │ │ - ldreq lr, [fp], #-580 @ 0xfffffdbc │ │ │ │ + ldreq pc, [fp], #-580 @ 0xfffffdbc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 78dd4 <__cxa_atexit@plt+0x6bb9c> │ │ │ │ @@ -110314,16 +110314,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 78df0 <__cxa_atexit@plt+0x6bbb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq lr, [fp], #-452 @ 0xfffffe3c │ │ │ │ - ldreq lr, [fp], #-412 @ 0xfffffe64 │ │ │ │ + ldreq pc, [fp], #-452 @ 0xfffffe3c │ │ │ │ + ldreq pc, [fp], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #48] @ 78e48 <__cxa_atexit@plt+0x6bc10> │ │ │ │ @@ -110337,67 +110337,67 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 78c30 <__cxa_atexit@plt+0x6b9f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq lr, [fp], #-324 @ 0xfffffebc │ │ │ │ + ldreq pc, [fp], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 78c30 <__cxa_atexit@plt+0x6b9f8> │ │ │ │ - ldreq lr, [fp], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq pc, [fp], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78ea4 <__cxa_atexit@plt+0x6bc6c> │ │ │ │ ldr r3, [pc, #36] @ 78eb4 <__cxa_atexit@plt+0x6bc7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ 78eb8 <__cxa_atexit@plt+0x6bc80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq lr, [fp], #-292 @ 0xfffffedc │ │ │ │ - ldreq lr, [fp], #-252 @ 0xffffff04 │ │ │ │ + ldreq pc, [fp], #-292 @ 0xfffffedc │ │ │ │ + ldreq pc, [fp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 78ee0 <__cxa_atexit@plt+0x6bca8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq lr, [fp], #-212 @ 0xffffff2c │ │ │ │ + ldreq pc, [fp], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #220] @ 78fd4 <__cxa_atexit@plt+0x6bd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 78f20 <__cxa_atexit@plt+0x6bce8> │ │ │ │ cmp r3, #2 │ │ │ │ bne 78f28 <__cxa_atexit@plt+0x6bcf0> │ │ │ │ ldr r3, [pc, #236] @ 79000 <__cxa_atexit@plt+0x6bdc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #168] @ 78fd8 <__cxa_atexit@plt+0x6bda0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r3, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -110421,15 +110421,15 @@ │ │ │ │ cmp r5, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ + b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ ldr r0, [r2, #2]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 78ff4 <__cxa_atexit@plt+0x6bdbc> │ │ │ │ ldr sl, [pc, #60] @ 78ff8 <__cxa_atexit@plt+0x6bdc0> │ │ │ │ ldr r3, [pc, #60] @ 78ffc <__cxa_atexit@plt+0x6bdc4> │ │ │ │ @@ -110437,35 +110437,35 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - ldreq sp, [fp], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq lr, [fp], #-1204 @ 0xfffffb4c │ │ │ │ @ instruction: 0xffffe8f0 │ │ │ │ - strbeq r1, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r2, [ip], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xffffe8fc │ │ │ │ @ instruction: 0xffffea34 │ │ │ │ - ldreq sp, [fp], #-1144 @ 0xfffffb88 │ │ │ │ - ldreq sp, [fp], #-3840 @ 0xfffff100 │ │ │ │ - ldreq sp, [fp], #-1092 @ 0xfffffbbc │ │ │ │ - strbeq r1, [ip], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq lr, [fp], #-1144 @ 0xfffffb88 │ │ │ │ + ldreq lr, [fp], #-3840 @ 0xfffff100 │ │ │ │ + ldreq lr, [fp], #-1092 @ 0xfffffbbc │ │ │ │ + strbeq r2, [ip], #-1472 @ 0xfffffa40 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq sp, [fp], #-4020 @ 0xfffff04c │ │ │ │ + ldreq lr, [fp], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 79030 <__cxa_atexit@plt+0x6bdf8> │ │ │ │ ldr r3, [pc, #224] @ 79104 <__cxa_atexit@plt+0x6becc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r7, [pc, #164] @ 790dc <__cxa_atexit@plt+0x6bea4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r3, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp fp, r3 │ │ │ │ str r7, [r5] │ │ │ │ bhi 790b8 <__cxa_atexit@plt+0x6be80> │ │ │ │ @@ -110487,40 +110487,40 @@ │ │ │ │ cmp r5, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ + b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ ldr r0, [r2, #2]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 790f8 <__cxa_atexit@plt+0x6bec0> │ │ │ │ ldr sl, [pc, #56] @ 790fc <__cxa_atexit@plt+0x6bec4> │ │ │ │ ldr r3, [pc, #56] @ 79100 <__cxa_atexit@plt+0x6bec8> │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - ldreq sp, [fp], #-940 @ 0xfffffc54 │ │ │ │ + ldreq lr, [fp], #-940 @ 0xfffffc54 │ │ │ │ @ instruction: 0xffffe7e8 │ │ │ │ - strbeq r1, [ip], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r2, [ip], #-1304 @ 0xfffffae8 │ │ │ │ @ instruction: 0xffffe7f4 │ │ │ │ @ instruction: 0xffffe92c │ │ │ │ - ldreq sp, [fp], #-880 @ 0xfffffc90 │ │ │ │ - ldreq sp, [fp], #-3576 @ 0xfffff208 │ │ │ │ - ldreq sp, [fp], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq r1, [ip], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq lr, [fp], #-880 @ 0xfffffc90 │ │ │ │ + ldreq lr, [fp], #-3576 @ 0xfffff208 │ │ │ │ + ldreq lr, [fp], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r2, [ip], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq sp, [fp], #-3744 @ 0xfffff160 │ │ │ │ + ldreq lr, [fp], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 791a4 <__cxa_atexit@plt+0x6bf6c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -110539,78 +110539,78 @@ │ │ │ │ ldr r1, [pc, #84] @ 791b4 <__cxa_atexit@plt+0x6bf7c> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r1, r3 │ │ │ │ str r1, [r5] │ │ │ │ - b 40179c <__cxa_atexit@plt+0x3f4564> │ │ │ │ + b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ ldr r0, [r3, #2]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 791b8 <__cxa_atexit@plt+0x6bf80> │ │ │ │ ldr r5, [pc, #44] @ 791bc <__cxa_atexit@plt+0x6bf84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffe70c │ │ │ │ - strbeq r1, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r2, [ip], #-1088 @ 0xfffffbc0 │ │ │ │ @ instruction: 0xffffe720 │ │ │ │ @ instruction: 0xffffe858 │ │ │ │ - ldreq sp, [fp], #-3376 @ 0xfffff2d0 │ │ │ │ - strbeq r1, [ip], #-1028 @ 0xfffffbfc │ │ │ │ - ldreq sp, [fp], #-3552 @ 0xfffff220 │ │ │ │ + ldreq lr, [fp], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq r2, [ip], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq lr, [fp], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 78d58 <__cxa_atexit@plt+0x6bb20> │ │ │ │ - ldreq sp, [fp], #-3520 @ 0xfffff240 │ │ │ │ + ldreq lr, [fp], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 78d58 <__cxa_atexit@plt+0x6bb20> │ │ │ │ - ldreq sp, [fp], #-3528 @ 0xfffff238 │ │ │ │ + ldreq lr, [fp], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79238 <__cxa_atexit@plt+0x6c000> │ │ │ │ ldr r3, [pc, #36] @ 79248 <__cxa_atexit@plt+0x6c010> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ 7924c <__cxa_atexit@plt+0x6c014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - ldreq sp, [fp], #-3472 @ 0xfffff270 │ │ │ │ - ldreq sp, [fp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq lr, [fp], #-3472 @ 0xfffff270 │ │ │ │ + ldreq lr, [fp], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 7926c <__cxa_atexit@plt+0x6c034> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq sp, [fp], #-456 @ 0xfffffe38 │ │ │ │ - ldreq sp, [fp], #-440 @ 0xfffffe48 │ │ │ │ + ldreq lr, [fp], #-456 @ 0xfffffe38 │ │ │ │ + ldreq lr, [fp], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 792b0 <__cxa_atexit@plt+0x6c078> │ │ │ │ @@ -110623,16 +110623,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r2, #64, 20 @ 0x40000 │ │ │ │ - ldreq sp, [fp], #-352 @ 0xfffffea0 │ │ │ │ + mvnseq r2, #0, 30 │ │ │ │ + ldreq lr, [fp], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 79304 <__cxa_atexit@plt+0x6c0cc> │ │ │ │ @@ -110644,15 +110644,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq sp, [fp], #-272 @ 0xfffffef0 │ │ │ │ + ldreq lr, [fp], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 79360 <__cxa_atexit@plt+0x6c128> │ │ │ │ @@ -110667,15 +110667,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq r2, #2539520 @ 0x26c000 │ │ │ │ + mvnseq r2, #1456 @ 0x5b0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub ip, r5, #28 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 793fc <__cxa_atexit@plt+0x6c1c4> │ │ │ │ @@ -110711,16 +110711,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 79424 <__cxa_atexit@plt+0x6c1ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldreq sp, [fp], #-3068 @ 0xfffff404 │ │ │ │ - ldreq sp, [fp], #-3028 @ 0xfffff42c │ │ │ │ + ldreq lr, [fp], #-3068 @ 0xfffff404 │ │ │ │ + ldreq lr, [fp], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #256] @ 79544 <__cxa_atexit@plt+0x6c30c> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r9, [r1, #20] │ │ │ │ @@ -110751,15 +110751,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ ldr r7, [pc, #176] @ 79568 <__cxa_atexit@plt+0x6c330> │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ ldr r7, [pc, #140] @ 7955c <__cxa_atexit@plt+0x6c324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -110771,37 +110771,37 @@ │ │ │ │ stmdb r1, {r2, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #-16] │ │ │ │ ldr r8, [pc, #76] @ 79558 <__cxa_atexit@plt+0x6c320> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [pc, #40] @ 7954c <__cxa_atexit@plt+0x6c314> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #36] @ 79550 <__cxa_atexit@plt+0x6c318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - ldreq ip, [fp], #-3424 @ 0xfffff2a0 │ │ │ │ - strbeq r1, [ip], #-128 @ 0xffffff80 │ │ │ │ + ldreq sp, [fp], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq r2, [ip], #-112 @ 0xffffff90 │ │ │ │ @ instruction: 0xffffc070 │ │ │ │ - strbeq r1, [ip], #-304 @ 0xfffffed0 │ │ │ │ - ldreq sp, [fp], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r2, [ip], #-288 @ 0xfffffee0 │ │ │ │ + ldreq lr, [fp], #-2152 @ 0xfffff798 │ │ │ │ @ instruction: 0xfffea694 │ │ │ │ - strbeq r1, [ip], #-272 @ 0xfffffef0 │ │ │ │ - strbeq r1, [ip], #-272 @ 0xfffffef0 │ │ │ │ - ldreq sp, [fp], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r2, [ip], #-256 @ 0xffffff00 │ │ │ │ + strbeq r2, [ip], #-256 @ 0xffffff00 │ │ │ │ + ldreq lr, [fp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #104] @ 795ec <__cxa_atexit@plt+0x6c3b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -110814,41 +110814,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 401714 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [pc, #40] @ 795f8 <__cxa_atexit@plt+0x6c3c0> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #36] @ 795fc <__cxa_atexit@plt+0x6c3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffea588 │ │ │ │ - strbeq r1, [ip], #-4 │ │ │ │ - ldreq ip, [fp], #-3252 @ 0xfffff34c │ │ │ │ - strbeq r0, [ip], #-4052 @ 0xfffff02c │ │ │ │ - ldreq sp, [fp], #-2524 @ 0xfffff624 │ │ │ │ + strbeq r1, [ip], #-4084 @ 0xfffff00c │ │ │ │ + ldreq sp, [fp], #-3252 @ 0xfffff34c │ │ │ │ + strbeq r1, [ip], #-4036 @ 0xfffff03c │ │ │ │ + ldreq lr, [fp], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 79624 <__cxa_atexit@plt+0x6c3ec> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 6491c <__cxa_atexit@plt+0x576e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [fp], #-2484 @ 0xfffff64c │ │ │ │ + ldreq lr, [fp], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #16]! │ │ │ │ sub r2, r3, #20 │ │ │ │ ldr sl, [r3, #-12] │ │ │ │ cmp fp, r2 │ │ │ │ @@ -110859,29 +110859,29 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #12] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ ldr r7, [pc, #32] @ 796a4 <__cxa_atexit@plt+0x6c46c> │ │ │ │ ldr r8, [pc, #32] @ 796a8 <__cxa_atexit@plt+0x6c470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq lr, [fp], #-2364 @ 0xfffff6c4 │ │ │ │ @ instruction: 0xffffe594 │ │ │ │ - ldreq ip, [fp], #-3524 @ 0xfffff23c │ │ │ │ - ldreq sp, [fp], #-2124 @ 0xfffff7b4 │ │ │ │ - ldreq sp, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ - ldreq sp, [fp], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq sp, [fp], #-3524 @ 0xfffff23c │ │ │ │ + ldreq lr, [fp], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq lr, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq lr, [fp], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 79700 <__cxa_atexit@plt+0x6c4c8> │ │ │ │ ldr r3, [pc, #64] @ 79710 <__cxa_atexit@plt+0x6c4d8> │ │ │ │ @@ -110900,16 +110900,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 79718 <__cxa_atexit@plt+0x6c4e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ - ldreq sp, [fp], #-2288 @ 0xfffff710 │ │ │ │ + ldreq lr, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq lr, [fp], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 79744 <__cxa_atexit@plt+0x6c50c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -110919,16 +110919,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 79764 <__cxa_atexit@plt+0x6c52c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [ip], #-3704 @ 0xfffff188 │ │ │ │ - ldreq sp, [fp], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r1, [ip], #-3688 @ 0xfffff198 │ │ │ │ + ldreq lr, [fp], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 797bc <__cxa_atexit@plt+0x6c584> │ │ │ │ ldr r3, [pc, #64] @ 797cc <__cxa_atexit@plt+0x6c594> │ │ │ │ @@ -110947,16 +110947,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 797d4 <__cxa_atexit@plt+0x6c59c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq sp, [fp], #-2140 @ 0xfffff7a4 │ │ │ │ - ldreq sp, [fp], #-2048 @ 0xfffff800 │ │ │ │ + ldreq lr, [fp], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq lr, [fp], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79870 <__cxa_atexit@plt+0x6c638> │ │ │ │ ldr r7, [pc, #176] @ 798ac <__cxa_atexit@plt+0x6c674> │ │ │ │ @@ -110981,15 +110981,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 798bc <__cxa_atexit@plt+0x6c684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -111003,21 +111003,21 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq sp, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ - ldreq sp, [fp], #-1812 @ 0xfffff8ec │ │ │ │ - ldreq sp, [fp], #-1976 @ 0xfffff848 │ │ │ │ + ldreq lr, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ + ldreq lr, [fp], #-1812 @ 0xfffff8ec │ │ │ │ + ldreq lr, [fp], #-1976 @ 0xfffff848 │ │ │ │ @ instruction: 0xffffe3b4 │ │ │ │ - ldreq sp, [fp], #-1888 @ 0xfffff8a0 │ │ │ │ - ldreq ip, [fp], #-3036 @ 0xfffff424 │ │ │ │ - ldreq sp, [fp], #-1808 @ 0xfffff8f0 │ │ │ │ + ldreq lr, [fp], #-1888 @ 0xfffff8a0 │ │ │ │ + ldreq sp, [fp], #-3036 @ 0xfffff424 │ │ │ │ + ldreq lr, [fp], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r2, [pc, #96] @ 79948 <__cxa_atexit@plt+0x6c710> │ │ │ │ ldr sl, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -111032,37 +111032,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r8, r1, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r7, [pc, #36] @ 79958 <__cxa_atexit@plt+0x6c720> │ │ │ │ ldr r8, [pc, #36] @ 7995c <__cxa_atexit@plt+0x6c724> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [fp], #-1688 @ 0xfffff968 │ │ │ │ + ldreq lr, [fp], #-1688 @ 0xfffff968 │ │ │ │ @ instruction: 0xffffe2e0 │ │ │ │ - ldreq ip, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ - ldreq sp, [fp], #-1436 @ 0xfffffa64 │ │ │ │ - ldreq sp, [fp], #-1640 @ 0xfffff998 │ │ │ │ + ldreq sp, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq lr, [fp], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq lr, [fp], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7997c <__cxa_atexit@plt+0x6c744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [ip], #-3168 @ 0xfffff3a0 │ │ │ │ - ldreq sp, [fp], #-1704 @ 0xfffff958 │ │ │ │ + strbeq r1, [ip], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq lr, [fp], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79a18 <__cxa_atexit@plt+0x6c7e0> │ │ │ │ ldr r7, [pc, #176] @ 79a54 <__cxa_atexit@plt+0x6c81c> │ │ │ │ @@ -111087,15 +111087,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 79a64 <__cxa_atexit@plt+0x6c82c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -111109,20 +111109,20 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq sp, [fp], #-1168 @ 0xfffffb70 │ │ │ │ - ldreq sp, [fp], #-1388 @ 0xfffffa94 │ │ │ │ - ldreq sp, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq lr, [fp], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq lr, [fp], #-1388 @ 0xfffffa94 │ │ │ │ + ldreq lr, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0xffffe20c │ │ │ │ - ldreq sp, [fp], #-1464 @ 0xfffffa48 │ │ │ │ - ldreq ip, [fp], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq lr, [fp], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq sp, [fp], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79ab4 <__cxa_atexit@plt+0x6c87c> │ │ │ │ ldr r2, [pc, #48] @ 79ac4 <__cxa_atexit@plt+0x6c88c> │ │ │ │ @@ -111136,26 +111136,26 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 79acc <__cxa_atexit@plt+0x6c894> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r0, [ip], #-2820 @ 0xfffff4fc │ │ │ │ - ldreq sp, [fp], #-1444 @ 0xfffffa5c │ │ │ │ - ldreq sp, [fp], #-1404 @ 0xfffffa84 │ │ │ │ + strbeq r1, [ip], #-2804 @ 0xfffff50c │ │ │ │ + ldreq lr, [fp], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq lr, [fp], #-1404 @ 0xfffffa84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 79af0 <__cxa_atexit@plt+0x6c8b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c85670 <__cxa_atexit@plt+0x1c78438> │ │ │ │ + b 4017c4 <__cxa_atexit@plt+0x3f458c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [fp], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq lr, [fp], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 79b48 <__cxa_atexit@plt+0x6c910> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldrne r3, [pc, #52] @ 79b4c <__cxa_atexit@plt+0x6c914> │ │ │ │ @@ -111170,15 +111170,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ cmp r3, #2 │ │ │ │ bne 79b44 <__cxa_atexit@plt+0x6c90c> │ │ │ │ b 7879c <__cxa_atexit@plt+0x6b564> │ │ │ │ b 78d58 <__cxa_atexit@plt+0x6bb20> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq sp, [fp], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq lr, [fp], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 79b94 <__cxa_atexit@plt+0x6c95c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -111188,25 +111188,25 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 79b90 <__cxa_atexit@plt+0x6c958> │ │ │ │ b 7879c <__cxa_atexit@plt+0x6b564> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ b 78d58 <__cxa_atexit@plt+0x6bb20> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sp, [fp], #-1188 @ 0xfffffb5c │ │ │ │ + ldreq lr, [fp], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r5, r5, #16 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 79bbc <__cxa_atexit@plt+0x6c984> │ │ │ │ b 7879c <__cxa_atexit@plt+0x6b564> │ │ │ │ b 78d58 <__cxa_atexit@plt+0x6bb20> │ │ │ │ - ldreq sp, [fp], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq lr, [fp], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79c58 <__cxa_atexit@plt+0x6ca20> │ │ │ │ ldr r7, [pc, #176] @ 79c94 <__cxa_atexit@plt+0x6ca5c> │ │ │ │ @@ -111231,15 +111231,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 79ca4 <__cxa_atexit@plt+0x6ca6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -111253,21 +111253,21 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq sp, [fp], #-592 @ 0xfffffdb0 │ │ │ │ - ldreq sp, [fp], #-1000 @ 0xfffffc18 │ │ │ │ - ldreq sp, [fp], #-1060 @ 0xfffffbdc │ │ │ │ + ldreq lr, [fp], #-592 @ 0xfffffdb0 │ │ │ │ + ldreq lr, [fp], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq lr, [fp], #-1060 @ 0xfffffbdc │ │ │ │ @ instruction: 0xffffdfcc │ │ │ │ - ldreq sp, [fp], #-1076 @ 0xfffffbcc │ │ │ │ - ldreq ip, [fp], #-2036 @ 0xfffff80c │ │ │ │ - ldreq sp, [fp], #-956 @ 0xfffffc44 │ │ │ │ + ldreq lr, [fp], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq sp, [fp], #-2036 @ 0xfffff80c │ │ │ │ + ldreq lr, [fp], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r2, [pc, #96] @ 79d30 <__cxa_atexit@plt+0x6caf8> │ │ │ │ ldr sl, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -111282,37 +111282,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r8, r1, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r7, [pc, #36] @ 79d40 <__cxa_atexit@plt+0x6cb08> │ │ │ │ ldr r8, [pc, #36] @ 79d44 <__cxa_atexit@plt+0x6cb0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [fp], #-876 @ 0xfffffc94 │ │ │ │ + ldreq lr, [fp], #-876 @ 0xfffffc94 │ │ │ │ @ instruction: 0xffffdef8 │ │ │ │ - ldreq ip, [fp], #-1832 @ 0xfffff8d8 │ │ │ │ - ldreq sp, [fp], #-436 @ 0xfffffe4c │ │ │ │ - ldreq sp, [fp], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq sp, [fp], #-1832 @ 0xfffff8d8 │ │ │ │ + ldreq lr, [fp], #-436 @ 0xfffffe4c │ │ │ │ + ldreq lr, [fp], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 79d64 <__cxa_atexit@plt+0x6cb2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [ip], #-2168 @ 0xfffff788 │ │ │ │ - ldreq sp, [fp], #-788 @ 0xfffffcec │ │ │ │ + strbeq r1, [ip], #-2152 @ 0xfffff798 │ │ │ │ + ldreq lr, [fp], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79e00 <__cxa_atexit@plt+0x6cbc8> │ │ │ │ ldr r7, [pc, #176] @ 79e3c <__cxa_atexit@plt+0x6cc04> │ │ │ │ @@ -111337,15 +111337,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 79e4c <__cxa_atexit@plt+0x6cc14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -111359,21 +111359,21 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ - ldreq sp, [fp], #-576 @ 0xfffffdc0 │ │ │ │ - ldreq sp, [fp], #-636 @ 0xfffffd84 │ │ │ │ + ldreq lr, [fp], #-168 @ 0xffffff58 │ │ │ │ + ldreq lr, [fp], #-576 @ 0xfffffdc0 │ │ │ │ + ldreq lr, [fp], #-636 @ 0xfffffd84 │ │ │ │ @ instruction: 0xffffde24 │ │ │ │ - ldreq sp, [fp], #-652 @ 0xfffffd74 │ │ │ │ - ldreq ip, [fp], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq sp, [fp], #-508 @ 0xfffffe04 │ │ │ │ + ldreq lr, [fp], #-652 @ 0xfffffd74 │ │ │ │ + ldreq sp, [fp], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq lr, [fp], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79ea0 <__cxa_atexit@plt+0x6cc68> │ │ │ │ ldr r2, [pc, #48] @ 79eb0 <__cxa_atexit@plt+0x6cc78> │ │ │ │ @@ -111387,28 +111387,28 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 79eb8 <__cxa_atexit@plt+0x6cc80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - strbeq r0, [ip], #-1816 @ 0xfffff8e8 │ │ │ │ - ldreq sp, [fp], #-440 @ 0xfffffe48 │ │ │ │ - ldreq sp, [fp], #-224 @ 0xffffff20 │ │ │ │ + strbeq r1, [ip], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq lr, [fp], #-440 @ 0xfffffe48 │ │ │ │ + ldreq lr, [fp], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 78d58 <__cxa_atexit@plt+0x6bb20> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 79ee8 <__cxa_atexit@plt+0x6ccb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r1, #92, 28 @ 0x5c0 │ │ │ │ + mvnseq r2, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 79f24 <__cxa_atexit@plt+0x6ccec> │ │ │ │ @@ -111442,15 +111442,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvnseq r1, #13632 @ 0x3540 │ │ │ │ + mvnseq r2, #1342177289 @ 0x50000009 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 7a01c <__cxa_atexit@plt+0x6cde4> │ │ │ │ @@ -111502,29 +111502,29 @@ │ │ │ │ ldr r3, [pc, #32] @ 7a08c <__cxa_atexit@plt+0x6ce54> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [pc, #16] @ 7a090 <__cxa_atexit@plt+0x6ce58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffb4fc │ │ │ │ - strbeq r0, [ip], #-1476 @ 0xfffffa3c │ │ │ │ - ldreq ip, [fp], #-3316 @ 0xfffff30c │ │ │ │ - ldreq sp, [fp], #-112 @ 0xffffff90 │ │ │ │ - strbeq r0, [ip], #-1468 @ 0xfffffa44 │ │ │ │ - ldreq ip, [fp], #-928 @ 0xfffffc60 │ │ │ │ + strbeq r1, [ip], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq sp, [fp], #-3316 @ 0xfffff30c │ │ │ │ + ldreq lr, [fp], #-112 @ 0xffffff90 │ │ │ │ + strbeq r1, [ip], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq sp, [fp], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b b6fc0 <__cxa_atexit@plt+0xa9d88> │ │ │ │ - ldreq ip, [fp], #-4068 @ 0xfffff01c │ │ │ │ + ldreq sp, [fp], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7a144 <__cxa_atexit@plt+0x6cf0c> │ │ │ │ @@ -111558,16 +111558,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7a160 <__cxa_atexit@plt+0x6cf28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq ip, [fp], #-3940 @ 0xfffff09c │ │ │ │ - ldreq ip, [fp], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq sp, [fp], #-3940 @ 0xfffff09c │ │ │ │ + ldreq sp, [fp], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #48] @ 7a1b8 <__cxa_atexit@plt+0x6cf80> │ │ │ │ @@ -111581,23 +111581,23 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 79fa0 <__cxa_atexit@plt+0x6cd68> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [fp], #-3812 @ 0xfffff11c │ │ │ │ + ldreq sp, [fp], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 79fa0 <__cxa_atexit@plt+0x6cd68> │ │ │ │ - ldreq ip, [fp], #-3800 @ 0xfffff128 │ │ │ │ + ldreq sp, [fp], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a274 <__cxa_atexit@plt+0x6d03c> │ │ │ │ ldr r7, [pc, #176] @ 7a2b0 <__cxa_atexit@plt+0x6d078> │ │ │ │ @@ -111622,15 +111622,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 7a2c0 <__cxa_atexit@plt+0x6d088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -111644,21 +111644,21 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq ip, [fp], #-3124 @ 0xfffff3cc │ │ │ │ - ldreq ip, [fp], #-3616 @ 0xfffff1e0 │ │ │ │ - ldreq ip, [fp], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq sp, [fp], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq sp, [fp], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq sp, [fp], #-3664 @ 0xfffff1b0 │ │ │ │ @ instruction: 0xffffd9b0 │ │ │ │ - ldreq ip, [fp], #-3692 @ 0xfffff194 │ │ │ │ - ldreq ip, [fp], #-472 @ 0xfffffe28 │ │ │ │ - ldreq ip, [fp], #-3560 @ 0xfffff218 │ │ │ │ + ldreq sp, [fp], #-3692 @ 0xfffff194 │ │ │ │ + ldreq sp, [fp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq sp, [fp], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r2, [pc, #96] @ 7a34c <__cxa_atexit@plt+0x6d114> │ │ │ │ ldr sl, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -111673,37 +111673,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r8, r1, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r7, [pc, #36] @ 7a35c <__cxa_atexit@plt+0x6d124> │ │ │ │ ldr r8, [pc, #36] @ 7a360 <__cxa_atexit@plt+0x6d128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq ip, [fp], #-3492 @ 0xfffff25c │ │ │ │ + ldreq sp, [fp], #-3492 @ 0xfffff25c │ │ │ │ @ instruction: 0xffffd8dc │ │ │ │ - ldreq ip, [fp], #-268 @ 0xfffffef4 │ │ │ │ - ldreq ip, [fp], #-2968 @ 0xfffff468 │ │ │ │ - ldreq ip, [fp], #-3444 @ 0xfffff28c │ │ │ │ + ldreq sp, [fp], #-268 @ 0xfffffef4 │ │ │ │ + ldreq sp, [fp], #-2968 @ 0xfffff468 │ │ │ │ + ldreq sp, [fp], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7a380 <__cxa_atexit@plt+0x6d148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [ip], #-604 @ 0xfffffda4 │ │ │ │ - ldreq ip, [fp], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq r1, [ip], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq sp, [fp], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a41c <__cxa_atexit@plt+0x6d1e4> │ │ │ │ ldr r7, [pc, #176] @ 7a458 <__cxa_atexit@plt+0x6d220> │ │ │ │ @@ -111728,15 +111728,15 @@ │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r3, r8, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 7a468 <__cxa_atexit@plt+0x6d230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -111750,26 +111750,26 @@ │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq ip, [fp], #-2700 @ 0xfffff574 │ │ │ │ - ldreq ip, [fp], #-3192 @ 0xfffff388 │ │ │ │ - ldreq ip, [fp], #-3240 @ 0xfffff358 │ │ │ │ + ldreq sp, [fp], #-2700 @ 0xfffff574 │ │ │ │ + ldreq sp, [fp], #-3192 @ 0xfffff388 │ │ │ │ + ldreq sp, [fp], #-3240 @ 0xfffff358 │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - ldreq ip, [fp], #-3268 @ 0xfffff33c │ │ │ │ - ldreq ip, [fp], #-48 @ 0xffffffd0 │ │ │ │ - ldreq ip, [fp], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq sp, [fp], #-3268 @ 0xfffff33c │ │ │ │ + ldreq sp, [fp], #-48 @ 0xffffffd0 │ │ │ │ + ldreq sp, [fp], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 7a0c8 <__cxa_atexit@plt+0x6ce90> │ │ │ │ - ldreq ip, [fp], #-2216 @ 0xfffff758 │ │ │ │ + ldreq sp, [fp], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a4d4 <__cxa_atexit@plt+0x6d29c> │ │ │ │ ldr r7, [pc, #52] @ 7a4e4 <__cxa_atexit@plt+0x6d2ac> │ │ │ │ @@ -111784,16 +111784,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7a4e8 <__cxa_atexit@plt+0x6d2b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [fp], #-3080 @ 0xfffff3f8 │ │ │ │ - ldreq ip, [fp], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq sp, [fp], #-3080 @ 0xfffff3f8 │ │ │ │ + ldreq sp, [fp], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #152] @ 7a5a4 <__cxa_atexit@plt+0x6d36c> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -111830,21 +111830,21 @@ │ │ │ │ ldr r2, [pc, #28] @ 7a5a8 <__cxa_atexit@plt+0x6d370> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #20] @ 7a5ac <__cxa_atexit@plt+0x6d374> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffafe4 │ │ │ │ - strbeq r0, [ip], #-164 @ 0xffffff5c │ │ │ │ - ldreq ip, [fp], #-2008 @ 0xfffff828 │ │ │ │ - strbeq r0, [ip], #-148 @ 0xffffff6c │ │ │ │ - ldreq ip, [fp], #-1920 @ 0xfffff880 │ │ │ │ + strbeq r1, [ip], #-148 @ 0xffffff6c │ │ │ │ + ldreq sp, [fp], #-2008 @ 0xfffff828 │ │ │ │ + strbeq r1, [ip], #-132 @ 0xffffff7c │ │ │ │ + ldreq sp, [fp], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -111872,20 +111872,20 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #12] @ 7a650 <__cxa_atexit@plt+0x6d418> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xffffaf38 │ │ │ │ - strbeq pc, [fp], #-4092 @ 0xfffff004 @ │ │ │ │ - ldreq ip, [fp], #-1844 @ 0xfffff8cc │ │ │ │ - strbeq pc, [fp], #-4064 @ 0xfffff020 @ │ │ │ │ - ldreq ip, [fp], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r0, [ip], #-4076 @ 0xfffff014 │ │ │ │ + ldreq sp, [fp], #-1844 @ 0xfffff8cc │ │ │ │ + strbeq r0, [ip], #-4048 @ 0xfffff030 │ │ │ │ + ldreq sp, [fp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a6a4 <__cxa_atexit@plt+0x6d46c> │ │ │ │ ldr r7, [pc, #52] @ 7a6b4 <__cxa_atexit@plt+0x6d47c> │ │ │ │ @@ -111900,16 +111900,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7a6b8 <__cxa_atexit@plt+0x6d480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - ldreq ip, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq ip, [fp], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq sp, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ + ldreq sp, [fp], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7a728 <__cxa_atexit@plt+0x6d4f0> │ │ │ │ ldr r2, [pc, #84] @ 7a734 <__cxa_atexit@plt+0x6d4fc> │ │ │ │ @@ -111927,24 +111927,24 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 7a740 <__cxa_atexit@plt+0x6d508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 7a744 <__cxa_atexit@plt+0x6d50c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [fp], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq pc, [fp], #-3780 @ 0xfffff13c @ │ │ │ │ - strbeq r0, [ip], #-668 @ 0xfffffd64 │ │ │ │ - strbeq r0, [ip], #-660 @ 0xfffffd6c │ │ │ │ - strbeq r0, [ip], #-652 @ 0xfffffd74 │ │ │ │ - ldreq fp, [fp], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq ip, [fp], #-1836 @ 0xfffff8d4 │ │ │ │ + strbeq r0, [ip], #-3764 @ 0xfffff14c │ │ │ │ + strbeq r1, [ip], #-652 @ 0xfffffd74 │ │ │ │ + strbeq r1, [ip], #-644 @ 0xfffffd7c │ │ │ │ + strbeq r1, [ip], #-636 @ 0xfffffd84 │ │ │ │ + ldreq ip, [fp], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7a7f0 <__cxa_atexit@plt+0x6d5b8> │ │ │ │ ldr r1, [pc, #144] @ 7a7fc <__cxa_atexit@plt+0x6d5c4> │ │ │ │ @@ -111968,15 +111968,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 7a7e8 <__cxa_atexit@plt+0x6d5b0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -111984,15 +111984,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq fp, [fp], #-1684 @ 0xfffff96c │ │ │ │ + ldreq ip, [fp], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 7a888 <__cxa_atexit@plt+0x6d650> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -112008,25 +112008,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7a87c <__cxa_atexit@plt+0x6d644> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq fp, [fp], #-1548 @ 0xfffff9f4 │ │ │ │ + ldreq ip, [fp], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 7a8e0 <__cxa_atexit@plt+0x6d6a8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112034,27 +112034,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 7a8d4 <__cxa_atexit@plt+0x6d69c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [fp], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq ip, [fp], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq ip, [fp], #-2044 @ 0xfffff804 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq sp, [fp], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7aa64 <__cxa_atexit@plt+0x6d82c> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -112160,28 +112160,28 @@ │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #2 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strbeq pc, [fp], #-3164 @ 0xfffff3a4 @ │ │ │ │ + strbeq r0, [ip], #-3148 @ 0xfffff3b4 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq fp, [fp], #-4056 @ 0xfffff028 │ │ │ │ - ldreq sl, [fp], #-1248 @ 0xfffffb20 │ │ │ │ - ldreq fp, [fp], #-3288 @ 0xfffff328 │ │ │ │ - ldreq fp, [fp], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq ip, [fp], #-4056 @ 0xfffff028 │ │ │ │ + ldreq fp, [fp], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq ip, [fp], #-3288 @ 0xfffff328 │ │ │ │ + ldreq ip, [fp], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xfffdf2f0 │ │ │ │ @ instruction: 0xfffdec28 │ │ │ │ - ldreq fp, [fp], #-3480 @ 0xfffff268 │ │ │ │ - strbeq pc, [fp], #-3808 @ 0xfffff120 @ │ │ │ │ - ldreq sl, [fp], #-1352 @ 0xfffffab8 │ │ │ │ - strbeq pc, [fp], #-3700 @ 0xfffff18c @ │ │ │ │ - ldreq fp, [fp], #-248 @ 0xffffff08 │ │ │ │ + ldreq ip, [fp], #-3480 @ 0xfffff268 │ │ │ │ + strbeq r0, [ip], #-3792 @ 0xfffff130 │ │ │ │ + ldreq fp, [fp], #-1352 @ 0xfffffab8 │ │ │ │ + strbeq r0, [ip], #-3684 @ 0xfffff19c │ │ │ │ + ldreq ip, [fp], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #260] @ 7ac14 <__cxa_atexit@plt+0x6d9dc> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #3 │ │ │ │ @@ -112243,24 +112243,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r3, r2, #2 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [fp], #-3688 @ 0xfffff198 │ │ │ │ + ldreq ip, [fp], #-3688 @ 0xfffff198 │ │ │ │ @ instruction: 0xfffdf168 │ │ │ │ @ instruction: 0xfffdea94 │ │ │ │ - ldreq fp, [fp], #-3084 @ 0xfffff3f4 │ │ │ │ - strbeq pc, [fp], #-3408 @ 0xfffff2b0 @ │ │ │ │ - ldreq sl, [fp], #-956 @ 0xfffffc44 │ │ │ │ - strbeq pc, [fp], #-3312 @ 0xfffff310 @ │ │ │ │ - ldreq sl, [fp], #-912 @ 0xfffffc70 │ │ │ │ - ldreq fp, [fp], #-2968 @ 0xfffff468 │ │ │ │ - ldreq fp, [fp], #-0 │ │ │ │ + ldreq ip, [fp], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq r0, [ip], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq fp, [fp], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r0, [ip], #-3296 @ 0xfffff320 │ │ │ │ + ldreq fp, [fp], #-912 @ 0xfffffc70 │ │ │ │ + ldreq ip, [fp], #-2968 @ 0xfffff468 │ │ │ │ + ldreq ip, [fp], #-0 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ac88 <__cxa_atexit@plt+0x6da50> │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -112271,15 +112271,15 @@ │ │ │ │ ble 7acac <__cxa_atexit@plt+0x6da74> │ │ │ │ ldr r2, [pc, #76] @ 7acc0 <__cxa_atexit@plt+0x6da88> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #68] @ 7acc4 <__cxa_atexit@plt+0x6da8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #56] @ 7acc8 <__cxa_atexit@plt+0x6da90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -112287,18 +112287,18 @@ │ │ │ │ bgt 7ac6c <__cxa_atexit@plt+0x6da34> │ │ │ │ ldr r7, [pc, #24] @ 7accc <__cxa_atexit@plt+0x6da94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq pc, [fp], #-2496 @ 0xfffff640 @ │ │ │ │ - ldreq ip, [fp], #-1172 @ 0xfffffb6c │ │ │ │ - strbeq pc, [fp], #-2332 @ 0xfffff6e4 @ │ │ │ │ - ldreq ip, [fp], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq r0, [ip], #-2480 @ 0xfffff650 │ │ │ │ + ldreq sp, [fp], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq r0, [ip], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq sp, [fp], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -112333,48 +112333,48 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq pc, [fp], #-3108 @ 0xfffff3dc @ │ │ │ │ - ldreq fp, [fp], #-3260 @ 0xfffff344 │ │ │ │ + strbeq r0, [ip], #-3092 @ 0xfffff3ec │ │ │ │ + ldreq ip, [fp], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7adac <__cxa_atexit@plt+0x6db74> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7adb0 <__cxa_atexit@plt+0x6db78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [fp], #-3024 @ 0xfffff430 @ │ │ │ │ - ldreq fp, [fp], #-3208 @ 0xfffff378 │ │ │ │ + strbeq r0, [ip], #-3008 @ 0xfffff440 │ │ │ │ + ldreq ip, [fp], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7adf4 <__cxa_atexit@plt+0x6dbbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #36] @ 7adf8 <__cxa_atexit@plt+0x6dbc0> │ │ │ │ add sl, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 7adfc <__cxa_atexit@plt+0x6dbc4> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - strbeq pc, [fp], #-1996 @ 0xfffff834 @ │ │ │ │ - strbeq pc, [fp], #-2124 @ 0xfffff7b4 @ │ │ │ │ - strbeq pc, [fp], #-2036 @ 0xfffff80c @ │ │ │ │ - ldreq ip, [fp], #-796 @ 0xfffffce4 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r0, [ip], #-1980 @ 0xfffff844 │ │ │ │ + strbeq r0, [ip], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r0, [ip], #-2020 @ 0xfffff81c │ │ │ │ + ldreq sp, [fp], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ae48 <__cxa_atexit@plt+0x6dc10> │ │ │ │ ldr r7, [pc, #52] @ 7ae58 <__cxa_atexit@plt+0x6dc20> │ │ │ │ @@ -112389,16 +112389,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7ae5c <__cxa_atexit@plt+0x6dc24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [fp], #-744 @ 0xfffffd18 │ │ │ │ - ldreq ip, [fp], #-704 @ 0xfffffd40 │ │ │ │ + ldreq sp, [fp], #-744 @ 0xfffffd18 │ │ │ │ + ldreq sp, [fp], #-704 @ 0xfffffd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #164] @ 7af24 <__cxa_atexit@plt+0x6dcec> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -112418,15 +112418,15 @@ │ │ │ │ ldr r2, [pc, #108] @ 7af28 <__cxa_atexit@plt+0x6dcf0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #100] @ 7af2c <__cxa_atexit@plt+0x6dcf4> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 7af30 <__cxa_atexit@plt+0x6dcf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -112441,18 +112441,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 7af34 <__cxa_atexit@plt+0x6dcfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq pc, [fp], #-1908 @ 0xfffff88c @ │ │ │ │ - ldreq ip, [fp], #-564 @ 0xfffffdcc │ │ │ │ - strbeq pc, [fp], #-1720 @ 0xfffff948 @ │ │ │ │ - ldreq ip, [fp], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r0, [ip], #-1892 @ 0xfffff89c │ │ │ │ + ldreq sp, [fp], #-564 @ 0xfffffdcc │ │ │ │ + strbeq r0, [ip], #-1704 @ 0xfffff958 │ │ │ │ + ldreq sp, [fp], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -112467,15 +112467,15 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #76] @ 7afdc <__cxa_atexit@plt+0x6dda4> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #64] @ 7afe0 <__cxa_atexit@plt+0x6dda8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bic r2, r3, #3 │ │ │ │ @@ -112485,18 +112485,18 @@ │ │ │ │ bgt 7af74 <__cxa_atexit@plt+0x6dd3c> │ │ │ │ ldr r7, [pc, #24] @ 7afe4 <__cxa_atexit@plt+0x6ddac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - strbeq pc, [fp], #-1712 @ 0xfffff950 @ │ │ │ │ - ldreq ip, [fp], #-384 @ 0xfffffe80 │ │ │ │ - strbeq pc, [fp], #-1540 @ 0xfffff9fc @ │ │ │ │ - ldreq ip, [fp], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r0, [ip], #-1696 @ 0xfffff960 │ │ │ │ + ldreq sp, [fp], #-384 @ 0xfffffe80 │ │ │ │ + strbeq r0, [ip], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq sp, [fp], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7b030 <__cxa_atexit@plt+0x6ddf8> │ │ │ │ ldr r7, [pc, #52] @ 7b040 <__cxa_atexit@plt+0x6de08> │ │ │ │ @@ -112511,16 +112511,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7b044 <__cxa_atexit@plt+0x6de0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq ip, [fp], #-256 @ 0xffffff00 │ │ │ │ - ldreq sl, [fp], #-3668 @ 0xfffff1ac │ │ │ │ + ldreq sp, [fp], #-256 @ 0xffffff00 │ │ │ │ + ldreq fp, [fp], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7b0f0 <__cxa_atexit@plt+0x6deb8> │ │ │ │ ldr r1, [pc, #144] @ 7b0fc <__cxa_atexit@plt+0x6dec4> │ │ │ │ @@ -112544,15 +112544,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 7b0e8 <__cxa_atexit@plt+0x6deb0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -112560,15 +112560,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq sl, [fp], #-3476 @ 0xfffff26c │ │ │ │ + ldreq fp, [fp], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 7b188 <__cxa_atexit@plt+0x6df50> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -112584,25 +112584,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7b17c <__cxa_atexit@plt+0x6df44> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sl, [fp], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq fp, [fp], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 7b1e0 <__cxa_atexit@plt+0x6dfa8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112610,27 +112610,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 7b1d4 <__cxa_atexit@plt+0x6df9c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sl, [fp], #-3256 @ 0xfffff348 │ │ │ │ + ldreq fp, [fp], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq fp, [fp], #-1952 @ 0xfffff860 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq ip, [fp], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7b34c <__cxa_atexit@plt+0x6e114> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -112730,27 +112730,27 @@ │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #2 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq pc, [fp], #-856 @ 0xfffffca8 @ │ │ │ │ + strbeq r0, [ip], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq fp, [fp], #-1780 @ 0xfffff90c │ │ │ │ - ldreq r9, [fp], #-3064 @ 0xfffff408 │ │ │ │ - ldreq fp, [fp], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq sl, [fp], #-2152 @ 0xfffff798 │ │ │ │ + ldreq ip, [fp], #-1780 @ 0xfffff90c │ │ │ │ + ldreq sl, [fp], #-3064 @ 0xfffff408 │ │ │ │ + ldreq ip, [fp], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq fp, [fp], #-2152 @ 0xfffff798 │ │ │ │ @ instruction: 0xfffdea14 │ │ │ │ @ instruction: 0xfffde34c │ │ │ │ - ldreq fp, [fp], #-1212 @ 0xfffffb44 │ │ │ │ - strbeq pc, [fp], #-1532 @ 0xfffffa04 @ │ │ │ │ - ldreq r9, [fp], #-3172 @ 0xfffff39c │ │ │ │ - strbeq pc, [fp], #-1424 @ 0xfffffa70 @ │ │ │ │ - ldreq sl, [fp], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq ip, [fp], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq r0, [ip], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq sl, [fp], #-3172 @ 0xfffff39c │ │ │ │ + strbeq r0, [ip], #-1408 @ 0xfffffa80 │ │ │ │ + ldreq fp, [fp], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #284] @ 7b510 <__cxa_atexit@plt+0x6e2d8> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -112818,25 +112818,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov r5, r2 │ │ │ │ mov fp, sl │ │ │ │ str lr, [r2, #4] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [fp], #-1408 @ 0xfffffa80 │ │ │ │ + ldreq ip, [fp], #-1408 @ 0xfffffa80 │ │ │ │ @ instruction: 0xfffde888 │ │ │ │ @ instruction: 0xfffde1c0 │ │ │ │ - ldreq r9, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ - strbeq pc, [fp], #-1164 @ 0xfffffb74 @ │ │ │ │ - ldreq fp, [fp], #-764 @ 0xfffffd04 │ │ │ │ - strbeq pc, [fp], #-1024 @ 0xfffffc00 @ │ │ │ │ - ldreq r9, [fp], #-2720 @ 0xfffff560 │ │ │ │ - ldreq fp, [fp], #-684 @ 0xfffffd54 │ │ │ │ - ldreq sl, [fp], #-1796 @ 0xfffff8fc │ │ │ │ - ldreq fp, [fp], #-1316 @ 0xfffffadc │ │ │ │ + ldreq sl, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ + strbeq r0, [ip], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq ip, [fp], #-764 @ 0xfffffd04 │ │ │ │ + strbeq r0, [ip], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq sl, [fp], #-2720 @ 0xfffff560 │ │ │ │ + ldreq ip, [fp], #-684 @ 0xfffffd54 │ │ │ │ + ldreq fp, [fp], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq ip, [fp], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b588 <__cxa_atexit@plt+0x6e350> │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -112847,15 +112847,15 @@ │ │ │ │ ble 7b5ac <__cxa_atexit@plt+0x6e374> │ │ │ │ ldr r2, [pc, #76] @ 7b5c0 <__cxa_atexit@plt+0x6e388> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #68] @ 7b5c4 <__cxa_atexit@plt+0x6e38c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #56] @ 7b5c8 <__cxa_atexit@plt+0x6e390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -112863,18 +112863,18 @@ │ │ │ │ bgt 7b56c <__cxa_atexit@plt+0x6e334> │ │ │ │ ldr r7, [pc, #24] @ 7b5cc <__cxa_atexit@plt+0x6e394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq pc, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - ldreq fp, [fp], #-3000 @ 0xfffff448 │ │ │ │ - strbeq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - ldreq fp, [fp], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq r0, [ip], #-176 @ 0xffffff50 │ │ │ │ + ldreq ip, [fp], #-3000 @ 0xfffff448 │ │ │ │ + strbeq r0, [ip], #-12 │ │ │ │ + ldreq ip, [fp], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -112909,48 +112909,48 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq pc, [fp], #-804 @ 0xfffffcdc @ │ │ │ │ - ldreq fp, [fp], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r0, [ip], #-788 @ 0xfffffcec │ │ │ │ + ldreq ip, [fp], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7b6ac <__cxa_atexit@plt+0x6e474> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7b6b0 <__cxa_atexit@plt+0x6e478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [fp], #-720 @ 0xfffffd30 @ │ │ │ │ - ldreq fp, [fp], #-904 @ 0xfffffc78 │ │ │ │ + strbeq r0, [ip], #-704 @ 0xfffffd40 │ │ │ │ + ldreq ip, [fp], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7b6f4 <__cxa_atexit@plt+0x6e4bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #36] @ 7b6f8 <__cxa_atexit@plt+0x6e4c0> │ │ │ │ add sl, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 7b6fc <__cxa_atexit@plt+0x6e4c4> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - strbeq lr, [fp], #-3788 @ 0xfffff134 │ │ │ │ - strbeq lr, [fp], #-3916 @ 0xfffff0b4 │ │ │ │ - strbeq lr, [fp], #-3828 @ 0xfffff10c │ │ │ │ - ldreq fp, [fp], #-2652 @ 0xfffff5a4 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq pc, [fp], #-3772 @ 0xfffff144 @ │ │ │ │ + strbeq pc, [fp], #-3900 @ 0xfffff0c4 @ │ │ │ │ + strbeq pc, [fp], #-3812 @ 0xfffff11c @ │ │ │ │ + ldreq ip, [fp], #-2652 @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b7b8 <__cxa_atexit@plt+0x6e580> │ │ │ │ ldr r1, [pc, #160] @ 7b7c0 <__cxa_atexit@plt+0x6e588> │ │ │ │ mov r3, r5 │ │ │ │ @@ -112978,32 +112978,32 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq 7b7ac <__cxa_atexit@plt+0x6e574> │ │ │ │ ldr r7, [pc, #76] @ 7b7d0 <__cxa_atexit@plt+0x6e598> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r9 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq lr, [fp], #-3684 @ 0xfffff19c │ │ │ │ + strbeq pc, [fp], #-3668 @ 0xfffff1ac @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldreq fp, [fp], #-2440 @ 0xfffff678 │ │ │ │ + ldreq ip, [fp], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ 7b84c <__cxa_atexit@plt+0x6e614> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -113017,26 +113017,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ beq 7b840 <__cxa_atexit@plt+0x6e608> │ │ │ │ ldr r3, [pc, #48] @ 7b854 <__cxa_atexit@plt+0x6e61c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq fp, [fp], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq ip, [fp], #-2308 @ 0xfffff6fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ 7b8a8 <__cxa_atexit@plt+0x6e670> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -113045,30 +113045,30 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq 7b8a0 <__cxa_atexit@plt+0x6e668> │ │ │ │ ldr r5, [pc, #28] @ 7b8ac <__cxa_atexit@plt+0x6e674> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq fp, [fp], #-2220 @ 0xfffff754 │ │ │ │ + ldreq ip, [fp], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7b8d4 <__cxa_atexit@plt+0x6e69c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [fp], #-2164 @ 0xfffff78c │ │ │ │ + ldreq ip, [fp], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 7b938 <__cxa_atexit@plt+0x6e700> │ │ │ │ ldr r2, [pc, #76] @ 7b93c <__cxa_atexit@plt+0x6e704> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -113083,31 +113083,31 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 7b948 <__cxa_atexit@plt+0x6e710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 7b94c <__cxa_atexit@plt+0x6e714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [fp], #-3260 @ 0xfffff344 │ │ │ │ - strbeq pc, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - strbeq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - strbeq pc, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - strbeq pc, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - ldreq sl, [fp], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq pc, [fp], #-3244 @ 0xfffff354 @ │ │ │ │ + strbeq r0, [ip], #-152 @ 0xffffff68 │ │ │ │ + strbeq r0, [ip], #-124 @ 0xffffff84 │ │ │ │ + strbeq r0, [ip], #-116 @ 0xffffff8c │ │ │ │ + strbeq r0, [ip], #-108 @ 0xffffff94 │ │ │ │ + ldreq fp, [fp], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 7b970 <__cxa_atexit@plt+0x6e738> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq sl, [fp], #-1168 @ 0xfffffb70 │ │ │ │ - ldreq fp, [fp], #-2024 @ 0xfffff818 │ │ │ │ + ldreq fp, [fp], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq ip, [fp], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b9d4 <__cxa_atexit@plt+0x6e79c> │ │ │ │ @@ -113128,16 +113128,16 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - strbeq lr, [fp], #-3692 @ 0xfffff194 │ │ │ │ - strbeq lr, [fp], #-3052 @ 0xfffff414 │ │ │ │ + strbeq pc, [fp], #-3676 @ 0xfffff1a4 @ │ │ │ │ + strbeq pc, [fp], #-3036 @ 0xfffff424 @ │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -113162,15 +113162,15 @@ │ │ │ │ ble 7bab4 <__cxa_atexit@plt+0x6e87c> │ │ │ │ ldr r2, [pc, #108] @ 7bacc <__cxa_atexit@plt+0x6e894> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #100] @ 7bad0 <__cxa_atexit@plt+0x6e898> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #92] @ 7bad8 <__cxa_atexit@plt+0x6e8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 7bad4 <__cxa_atexit@plt+0x6e89c> │ │ │ │ @@ -113186,19 +113186,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 7badc <__cxa_atexit@plt+0x6e8a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - strbeq lr, [fp], #-3028 @ 0xfffff42c │ │ │ │ - ldreq fp, [fp], #-1712 @ 0xfffff950 │ │ │ │ - ldreq fp, [fp], #-1776 @ 0xfffff910 │ │ │ │ - strbeq lr, [fp], #-2836 @ 0xfffff4ec │ │ │ │ - ldreq fp, [fp], #-1672 @ 0xfffff978 │ │ │ │ + strbeq pc, [fp], #-3012 @ 0xfffff43c @ │ │ │ │ + ldreq ip, [fp], #-1712 @ 0xfffff950 │ │ │ │ + ldreq ip, [fp], #-1776 @ 0xfffff910 │ │ │ │ + strbeq pc, [fp], #-2820 @ 0xfffff4fc @ │ │ │ │ + ldreq ip, [fp], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7bb6c <__cxa_atexit@plt+0x6e934> │ │ │ │ @@ -113232,16 +113232,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7bb88 <__cxa_atexit@plt+0x6e950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq fp, [fp], #-1544 @ 0xfffff9f8 │ │ │ │ - ldreq fp, [fp], #-1504 @ 0xfffffa20 │ │ │ │ + ldreq ip, [fp], #-1544 @ 0xfffff9f8 │ │ │ │ + ldreq ip, [fp], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #48] @ 7bbe0 <__cxa_atexit@plt+0x6e9a8> │ │ │ │ @@ -113255,28 +113255,28 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 7b9fc <__cxa_atexit@plt+0x6e7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [fp], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq ip, [fp], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 7b9fc <__cxa_atexit@plt+0x6e7c4> │ │ │ │ - ldreq fp, [fp], #-1396 @ 0xfffffa8c │ │ │ │ + ldreq ip, [fp], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 7baf0 <__cxa_atexit@plt+0x6e8b8> │ │ │ │ - ldreq fp, [fp], #-1320 @ 0xfffffad8 │ │ │ │ + ldreq ip, [fp], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7bc60 <__cxa_atexit@plt+0x6ea28> │ │ │ │ ldr r7, [pc, #52] @ 7bc70 <__cxa_atexit@plt+0x6ea38> │ │ │ │ @@ -113291,16 +113291,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7bc74 <__cxa_atexit@plt+0x6ea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq fp, [fp], #-1320 @ 0xfffffad8 │ │ │ │ - ldreq fp, [fp], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq ip, [fp], #-1320 @ 0xfffffad8 │ │ │ │ + ldreq ip, [fp], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #164] @ 7bd3c <__cxa_atexit@plt+0x6eb04> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -113320,15 +113320,15 @@ │ │ │ │ ldr r2, [pc, #108] @ 7bd40 <__cxa_atexit@plt+0x6eb08> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #100] @ 7bd44 <__cxa_atexit@plt+0x6eb0c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 7bd48 <__cxa_atexit@plt+0x6eb10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -113343,18 +113343,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 7bd4c <__cxa_atexit@plt+0x6eb14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ - strbeq lr, [fp], #-2396 @ 0xfffff6a4 │ │ │ │ - ldreq fp, [fp], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq lr, [fp], #-2208 @ 0xfffff760 │ │ │ │ - ldreq fp, [fp], #-1012 @ 0xfffffc0c │ │ │ │ + strbeq pc, [fp], #-2380 @ 0xfffff6b4 @ │ │ │ │ + ldreq ip, [fp], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq pc, [fp], #-2192 @ 0xfffff770 @ │ │ │ │ + ldreq ip, [fp], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -113369,15 +113369,15 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #76] @ 7bdf4 <__cxa_atexit@plt+0x6ebbc> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #64] @ 7bdf8 <__cxa_atexit@plt+0x6ebc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bic r2, r3, #3 │ │ │ │ @@ -113387,18 +113387,18 @@ │ │ │ │ bgt 7bd8c <__cxa_atexit@plt+0x6eb54> │ │ │ │ ldr r7, [pc, #24] @ 7bdfc <__cxa_atexit@plt+0x6ebc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - strbeq lr, [fp], #-2200 @ 0xfffff768 │ │ │ │ - ldreq fp, [fp], #-908 @ 0xfffffc74 │ │ │ │ - strbeq lr, [fp], #-2028 @ 0xfffff814 │ │ │ │ - ldreq fp, [fp], #-904 @ 0xfffffc78 │ │ │ │ + strbeq pc, [fp], #-2184 @ 0xfffff778 @ │ │ │ │ + ldreq ip, [fp], #-908 @ 0xfffffc74 │ │ │ │ + strbeq pc, [fp], #-2012 @ 0xfffff824 @ │ │ │ │ + ldreq ip, [fp], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7be48 <__cxa_atexit@plt+0x6ec10> │ │ │ │ ldr r7, [pc, #52] @ 7be58 <__cxa_atexit@plt+0x6ec20> │ │ │ │ @@ -113413,16 +113413,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7be5c <__cxa_atexit@plt+0x6ec24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq fp, [fp], #-832 @ 0xfffffcc0 │ │ │ │ - ldreq r9, [fp], #-592 @ 0xfffffdb0 │ │ │ │ + ldreq ip, [fp], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq sl, [fp], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7becc <__cxa_atexit@plt+0x6ec94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -113448,18 +113448,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7bef0 <__cxa_atexit@plt+0x6ecb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [fp], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq pc, [fp], #-1796 @ 0xfffff8fc @ │ │ │ │ @ instruction: 0xfffd7a58 │ │ │ │ - ldreq r9, [fp], #-468 @ 0xfffffe2c │ │ │ │ - ldreq sl, [fp], #-2800 @ 0xfffff510 │ │ │ │ + ldreq sl, [fp], #-468 @ 0xfffffe2c │ │ │ │ + ldreq fp, [fp], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7bf58 <__cxa_atexit@plt+0x6ed20> │ │ │ │ ldr r2, [pc, #76] @ 7bf64 <__cxa_atexit@plt+0x6ed2c> │ │ │ │ @@ -113481,66 +113481,66 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq lr, [fp], #-2600 @ 0xfffff5d8 │ │ │ │ - ldreq sl, [fp], #-2676 @ 0xfffff58c │ │ │ │ + strbeq pc, [fp], #-2584 @ 0xfffff5e8 @ │ │ │ │ + ldreq fp, [fp], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7bf9c <__cxa_atexit@plt+0x6ed64> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7bfa0 <__cxa_atexit@plt+0x6ed68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [fp], #-2524 @ 0xfffff624 │ │ │ │ - ldreq sl, [fp], #-2624 @ 0xfffff5c0 │ │ │ │ + strbeq pc, [fp], #-2508 @ 0xfffff634 @ │ │ │ │ + ldreq fp, [fp], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 7bfcc <__cxa_atexit@plt+0x6ed94> │ │ │ │ add r5, r3, #8 │ │ │ │ b 53ac4 <__cxa_atexit@plt+0x4688c> │ │ │ │ ldr r3, [pc, #8] @ 7bfdc <__cxa_atexit@plt+0x6eda4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sl, [fp], #-2008 @ 0xfffff828 │ │ │ │ + ldreq fp, [fp], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7c00c <__cxa_atexit@plt+0x6edd4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7c010 <__cxa_atexit@plt+0x6edd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [fp], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq r9, [fp], #-156 @ 0xffffff64 │ │ │ │ + strbeq pc, [fp], #-2332 @ 0xfffff6e4 @ │ │ │ │ + ldreq sl, [fp], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7c034 <__cxa_atexit@plt+0x6edfc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [fp], #-120 @ 0xffffff88 │ │ │ │ + ldreq sl, [fp], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7c0a0 <__cxa_atexit@plt+0x6ee68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -113567,18 +113567,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [fp], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq pc, [fp], #-1272 @ 0xfffffb08 @ │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strbeq lr, [fp], #-1332 @ 0xfffffacc │ │ │ │ - ldreq r9, [fp], #-3532 @ 0xfffff234 │ │ │ │ + strbeq pc, [fp], #-1316 @ 0xfffffadc @ │ │ │ │ + ldreq sl, [fp], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7c178 <__cxa_atexit@plt+0x6ef40> │ │ │ │ ldr r1, [pc, #144] @ 7c184 <__cxa_atexit@plt+0x6ef4c> │ │ │ │ @@ -113602,15 +113602,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 7c170 <__cxa_atexit@plt+0x6ef38> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -113618,15 +113618,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r9, [fp], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq sl, [fp], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 7c210 <__cxa_atexit@plt+0x6efd8> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -113642,25 +113642,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7c204 <__cxa_atexit@plt+0x6efcc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r9, [fp], #-3204 @ 0xfffff37c │ │ │ │ + ldreq sl, [fp], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 7c268 <__cxa_atexit@plt+0x6f030> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -113668,27 +113668,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 7c25c <__cxa_atexit@plt+0x6f024> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [fp], #-3120 @ 0xfffff3d0 │ │ │ │ + ldreq sl, [fp], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq sl, [fp], #-1900 @ 0xfffff894 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq fp, [fp], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7c3fc <__cxa_atexit@plt+0x6f1c4> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -113799,28 +113799,28 @@ │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #2 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strbeq lr, [fp], #-720 @ 0xfffffd30 │ │ │ │ + strbeq pc, [fp], #-704 @ 0xfffffd40 @ │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldreq sl, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq r8, [fp], #-2884 @ 0xfffff4bc │ │ │ │ - ldreq sl, [fp], #-828 @ 0xfffffcc4 │ │ │ │ - ldreq r9, [fp], #-1972 @ 0xfffff84c │ │ │ │ + ldreq fp, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ + ldreq r9, [fp], #-2884 @ 0xfffff4bc │ │ │ │ + ldreq fp, [fp], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq sl, [fp], #-1972 @ 0xfffff84c │ │ │ │ @ instruction: 0xfffdd968 │ │ │ │ @ instruction: 0xfffdd2a0 │ │ │ │ - ldreq sl, [fp], #-1064 @ 0xfffffbd8 │ │ │ │ - strbeq lr, [fp], #-1364 @ 0xfffffaac │ │ │ │ - ldreq r8, [fp], #-3004 @ 0xfffff444 │ │ │ │ - strbeq lr, [fp], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq r9, [fp], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq fp, [fp], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq pc, [fp], #-1348 @ 0xfffffabc @ │ │ │ │ + ldreq r9, [fp], #-3004 @ 0xfffff444 │ │ │ │ + strbeq pc, [fp], #-1240 @ 0xfffffb28 @ │ │ │ │ + ldreq sl, [fp], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #260] @ 7c5b0 <__cxa_atexit@plt+0x6f378> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #3 │ │ │ │ @@ -113882,25 +113882,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r3, r2, #2 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [fp], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq fp, [fp], #-1228 @ 0xfffffb34 │ │ │ │ @ instruction: 0xfffdd7cc │ │ │ │ @ instruction: 0xfffdd0f8 │ │ │ │ - ldreq sl, [fp], #-624 @ 0xfffffd90 │ │ │ │ - strbeq lr, [fp], #-948 @ 0xfffffc4c │ │ │ │ - ldreq r8, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ - strbeq lr, [fp], #-852 @ 0xfffffcac │ │ │ │ - ldreq r8, [fp], #-2548 @ 0xfffff60c │ │ │ │ - ldreq sl, [fp], #-508 @ 0xfffffe04 │ │ │ │ - ldreq r9, [fp], #-1636 @ 0xfffff99c │ │ │ │ - ldreq sl, [fp], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq fp, [fp], #-624 @ 0xfffffd90 │ │ │ │ + strbeq pc, [fp], #-932 @ 0xfffffc5c @ │ │ │ │ + ldreq r9, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ + strbeq pc, [fp], #-836 @ 0xfffffcbc @ │ │ │ │ + ldreq r9, [fp], #-2548 @ 0xfffff60c │ │ │ │ + ldreq fp, [fp], #-508 @ 0xfffffe04 │ │ │ │ + ldreq sl, [fp], #-1636 @ 0xfffff99c │ │ │ │ + ldreq fp, [fp], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c628 <__cxa_atexit@plt+0x6f3f0> │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -113911,15 +113911,15 @@ │ │ │ │ ble 7c64c <__cxa_atexit@plt+0x6f414> │ │ │ │ ldr r2, [pc, #76] @ 7c660 <__cxa_atexit@plt+0x6f428> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ ldr r8, [pc, #68] @ 7c664 <__cxa_atexit@plt+0x6f42c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #56] @ 7c668 <__cxa_atexit@plt+0x6f430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -113927,18 +113927,18 @@ │ │ │ │ bgt 7c60c <__cxa_atexit@plt+0x6f3d4> │ │ │ │ ldr r7, [pc, #24] @ 7c66c <__cxa_atexit@plt+0x6f434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq lr, [fp], #-32 @ 0xffffffe0 │ │ │ │ - ldreq sl, [fp], #-2928 @ 0xfffff490 │ │ │ │ - strbeq sp, [fp], #-3964 @ 0xfffff084 │ │ │ │ - ldreq sl, [fp], #-1720 @ 0xfffff948 │ │ │ │ + strbeq pc, [fp], #-16 @ │ │ │ │ + ldreq fp, [fp], #-2928 @ 0xfffff490 │ │ │ │ + strbeq lr, [fp], #-3948 @ 0xfffff094 │ │ │ │ + ldreq fp, [fp], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -113973,48 +113973,48 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq lr, [fp], #-644 @ 0xfffffd7c │ │ │ │ - ldreq sl, [fp], #-796 @ 0xfffffce4 │ │ │ │ + strbeq pc, [fp], #-628 @ 0xfffffd8c @ │ │ │ │ + ldreq fp, [fp], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7c74c <__cxa_atexit@plt+0x6f514> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7c750 <__cxa_atexit@plt+0x6f518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [fp], #-560 @ 0xfffffdd0 │ │ │ │ - ldreq sl, [fp], #-744 @ 0xfffffd18 │ │ │ │ + strbeq pc, [fp], #-544 @ 0xfffffde0 @ │ │ │ │ + ldreq fp, [fp], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7c794 <__cxa_atexit@plt+0x6f55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [pc, #36] @ 7c798 <__cxa_atexit@plt+0x6f560> │ │ │ │ add sl, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 7c79c <__cxa_atexit@plt+0x6f564> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ - strbeq sp, [fp], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq sp, [fp], #-3756 @ 0xfffff154 │ │ │ │ - strbeq sp, [fp], #-3668 @ 0xfffff1ac │ │ │ │ - ldreq sl, [fp], #-2552 @ 0xfffff608 │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq lr, [fp], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq lr, [fp], #-3740 @ 0xfffff164 │ │ │ │ + strbeq lr, [fp], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq fp, [fp], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7c7e8 <__cxa_atexit@plt+0x6f5b0> │ │ │ │ ldr r7, [pc, #52] @ 7c7f8 <__cxa_atexit@plt+0x6f5c0> │ │ │ │ @@ -114029,16 +114029,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7c7fc <__cxa_atexit@plt+0x6f5c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [fp], #-2488 @ 0xfffff648 │ │ │ │ - ldreq sl, [fp], #-2460 @ 0xfffff664 │ │ │ │ + ldreq fp, [fp], #-2488 @ 0xfffff648 │ │ │ │ + ldreq fp, [fp], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #164] @ 7c8c4 <__cxa_atexit@plt+0x6f68c> │ │ │ │ str sl, [r5, #-4] │ │ │ │ @@ -114058,15 +114058,15 @@ │ │ │ │ ldr r2, [pc, #108] @ 7c8c8 <__cxa_atexit@plt+0x6f690> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #100] @ 7c8cc <__cxa_atexit@plt+0x6f694> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 7c8d0 <__cxa_atexit@plt+0x6f698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -114081,18 +114081,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 7c8d4 <__cxa_atexit@plt+0x6f69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq sp, [fp], #-3540 @ 0xfffff22c │ │ │ │ - ldreq sl, [fp], #-2320 @ 0xfffff6f0 │ │ │ │ - strbeq sp, [fp], #-3352 @ 0xfffff2e8 │ │ │ │ - ldreq sl, [fp], #-2244 @ 0xfffff73c │ │ │ │ + strbeq lr, [fp], #-3524 @ 0xfffff23c │ │ │ │ + ldreq fp, [fp], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq lr, [fp], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq fp, [fp], #-2244 @ 0xfffff73c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -114107,15 +114107,15 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ ldr r8, [pc, #76] @ 7c97c <__cxa_atexit@plt+0x6f744> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r7, [pc, #64] @ 7c980 <__cxa_atexit@plt+0x6f748> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bic r2, r3, #3 │ │ │ │ @@ -114125,18 +114125,18 @@ │ │ │ │ bgt 7c914 <__cxa_atexit@plt+0x6f6dc> │ │ │ │ ldr r7, [pc, #24] @ 7c984 <__cxa_atexit@plt+0x6f74c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - strbeq sp, [fp], #-3344 @ 0xfffff2f0 │ │ │ │ - ldreq sl, [fp], #-2140 @ 0xfffff7a4 │ │ │ │ - strbeq sp, [fp], #-3172 @ 0xfffff39c │ │ │ │ - ldreq sl, [fp], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq lr, [fp], #-3328 @ 0xfffff300 │ │ │ │ + ldreq fp, [fp], #-2140 @ 0xfffff7a4 │ │ │ │ + strbeq lr, [fp], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq fp, [fp], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7c9d0 <__cxa_atexit@plt+0x6f798> │ │ │ │ ldr r7, [pc, #52] @ 7c9e0 <__cxa_atexit@plt+0x6f7a8> │ │ │ │ @@ -114151,23 +114151,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7c9e4 <__cxa_atexit@plt+0x6f7ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq sl, [fp], #-2000 @ 0xfffff830 │ │ │ │ + ldreq fp, [fp], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7ca00 <__cxa_atexit@plt+0x6f7c8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #-1476395006 @ 0xa8000002 │ │ │ │ - ldreq r8, [fp], #-1708 @ 0xfffff954 │ │ │ │ + mvnseq pc, #6946816 @ 0x6a0000 │ │ │ │ + ldreq r9, [fp], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ca70 <__cxa_atexit@plt+0x6f838> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -114193,25 +114193,25 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7ca94 <__cxa_atexit@plt+0x6f85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [fp], #-2928 @ 0xfffff490 │ │ │ │ + strbeq lr, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ @ instruction: 0xfffd6eb4 │ │ │ │ - ldreq r8, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq r9, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 7cab0 <__cxa_atexit@plt+0x6f878> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #-1610612721 @ 0xa000000f │ │ │ │ - ldreq r8, [fp], #-1532 @ 0xfffffa04 │ │ │ │ + mvnseq pc, #48758784 @ 0x2e80000 │ │ │ │ + ldreq r9, [fp], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7cb20 <__cxa_atexit@plt+0x6f8e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -114237,18 +114237,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7cb44 <__cxa_atexit@plt+0x6f90c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [fp], #-2752 @ 0xfffff540 │ │ │ │ + strbeq lr, [fp], #-2736 @ 0xfffff550 │ │ │ │ @ instruction: 0xfffd6e04 │ │ │ │ - ldreq r8, [fp], #-1408 @ 0xfffffa80 │ │ │ │ - ldreq r9, [fp], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r9, [fp], #-1408 @ 0xfffffa80 │ │ │ │ + ldreq sl, [fp], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7cbb4 <__cxa_atexit@plt+0x6f97c> │ │ │ │ ldr r2, [pc, #84] @ 7cbc0 <__cxa_atexit@plt+0x6f988> │ │ │ │ @@ -114272,29 +114272,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sp, [fp], #-3532 @ 0xfffff234 │ │ │ │ - ldreq r9, [fp], #-3052 @ 0xfffff414 │ │ │ │ + strbeq lr, [fp], #-3516 @ 0xfffff244 │ │ │ │ + ldreq sl, [fp], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7cbf8 <__cxa_atexit@plt+0x6f9c0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7cbfc <__cxa_atexit@plt+0x6f9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [fp], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r9, [fp], #-3000 @ 0xfffff448 │ │ │ │ + strbeq lr, [fp], #-3440 @ 0xfffff290 │ │ │ │ + ldreq sl, [fp], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -114332,15 +114332,15 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [fp], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq r9, [fp], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -114360,15 +114360,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq r8, [fp], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r9, [fp], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7cd90 <__cxa_atexit@plt+0x6fb58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -114395,18 +114395,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [fp], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq lr, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - strbeq sp, [fp], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq r9, [fp], #-2552 @ 0xfffff608 │ │ │ │ + strbeq lr, [fp], #-2100 @ 0xfffff7cc │ │ │ │ + ldreq sl, [fp], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -114426,46 +114426,46 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq r9, [fp], #-2440 @ 0xfffff678 │ │ │ │ + ldreq sl, [fp], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7ce50 <__cxa_atexit@plt+0x6fc18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401254 <__cxa_atexit@plt+0x3f401c> │ │ │ │ + b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [fp], #-2404 @ 0xfffff69c │ │ │ │ + ldreq sl, [fp], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7ce80 <__cxa_atexit@plt+0x6fc48> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7ce84 <__cxa_atexit@plt+0x6fc4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [fp], #-2744 @ 0xfffff548 │ │ │ │ - ldreq r8, [fp], #-552 @ 0xfffffdd8 │ │ │ │ + strbeq lr, [fp], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r9, [fp], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7cea8 <__cxa_atexit@plt+0x6fc70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [fp], #-516 @ 0xfffffdfc │ │ │ │ + ldreq r9, [fp], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7cf14 <__cxa_atexit@plt+0x6fcdc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -114492,18 +114492,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [fp], #-1684 @ 0xfffff96c │ │ │ │ + strbeq lr, [fp], #-1668 @ 0xfffff97c │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - strbeq sp, [fp], #-1728 @ 0xfffff940 │ │ │ │ - ldreq r8, [fp], #-3928 @ 0xfffff0a8 │ │ │ │ + strbeq lr, [fp], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r9, [fp], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7cfec <__cxa_atexit@plt+0x6fdb4> │ │ │ │ ldr r1, [pc, #144] @ 7cff8 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ @@ -114527,15 +114527,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strd r0, [r3] │ │ │ │ beq 7cfe4 <__cxa_atexit@plt+0x6fdac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r3, [r2] │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -114543,15 +114543,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r8, [fp], #-3736 @ 0xfffff168 │ │ │ │ + ldreq r9, [fp], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #100] @ 7d084 <__cxa_atexit@plt+0x6fe4c> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -114567,25 +114567,25 @@ │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7d078 <__cxa_atexit@plt+0x6fe40> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r8, [fp], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r9, [fp], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #56] @ 7d0dc <__cxa_atexit@plt+0x6fea4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -114593,27 +114593,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ beq 7d0d0 <__cxa_atexit@plt+0x6fe98> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [fp], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r9, [fp], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldreq sl, [fp], #-184 @ 0xffffff48 │ │ │ │ + b 401794 <__cxa_atexit@plt+0x3f455c> │ │ │ │ + ldreq fp, [fp], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7d260 <__cxa_atexit@plt+0x70028> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -114718,29 +114718,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #2 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ bx r1 │ │ │ │ - strbeq sp, [fp], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq lr, [fp], #-1104 @ 0xfffffbb0 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - ldreq r9, [fp], #-2012 @ 0xfffff824 │ │ │ │ - ldreq r7, [fp], #-3300 @ 0xfffff31c │ │ │ │ - ldreq r9, [fp], #-1244 @ 0xfffffb24 │ │ │ │ - ldreq r8, [fp], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq sl, [fp], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r8, [fp], #-3300 @ 0xfffff31c │ │ │ │ + ldreq sl, [fp], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq r9, [fp], #-2388 @ 0xfffff6ac │ │ │ │ @ instruction: 0xfffdcaf4 │ │ │ │ @ instruction: 0xfffdc42c │ │ │ │ - ldreq r9, [fp], #-1436 @ 0xfffffa64 │ │ │ │ - strbeq sp, [fp], #-1764 @ 0xfffff91c │ │ │ │ - ldreq r7, [fp], #-3404 @ 0xfffff2b4 │ │ │ │ - strbeq sp, [fp], #-1656 @ 0xfffff988 │ │ │ │ - ldreq r8, [fp], #-2300 @ 0xfffff704 │ │ │ │ + ldreq sl, [fp], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq lr, [fp], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r8, [fp], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq lr, [fp], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r9, [fp], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #260] @ 7d410 <__cxa_atexit@plt+0x701d8> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #3 │ │ │ │ @@ -114802,25 +114802,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r3, r2, #2 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [fp], #-1644 @ 0xfffff994 │ │ │ │ + ldreq sl, [fp], #-1644 @ 0xfffff994 │ │ │ │ @ instruction: 0xfffdc96c │ │ │ │ @ instruction: 0xfffdc298 │ │ │ │ - ldreq r9, [fp], #-1040 @ 0xfffffbf0 │ │ │ │ - strbeq sp, [fp], #-1364 @ 0xfffffaac │ │ │ │ - ldreq r7, [fp], #-3008 @ 0xfffff440 │ │ │ │ - strbeq sp, [fp], #-1268 @ 0xfffffb0c │ │ │ │ - ldreq r7, [fp], #-2964 @ 0xfffff46c │ │ │ │ - ldreq r9, [fp], #-924 @ 0xfffffc64 │ │ │ │ - ldreq r8, [fp], #-2052 @ 0xfffff7fc │ │ │ │ - ldreq r9, [fp], #-3524 @ 0xfffff23c │ │ │ │ + ldreq sl, [fp], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq lr, [fp], #-1348 @ 0xfffffabc │ │ │ │ + ldreq r8, [fp], #-3008 @ 0xfffff440 │ │ │ │ + strbeq lr, [fp], #-1252 @ 0xfffffb1c │ │ │ │ + ldreq r8, [fp], #-2964 @ 0xfffff46c │ │ │ │ + ldreq sl, [fp], #-924 @ 0xfffffc64 │ │ │ │ + ldreq r9, [fp], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq sl, [fp], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7d4b4 <__cxa_atexit@plt+0x7027c> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -114859,31 +114859,31 @@ │ │ │ │ ldr r7, [pc, #28] @ 7d4fc <__cxa_atexit@plt+0x702c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq sp, [fp], #-1304 @ 0xfffffae8 │ │ │ │ - ldreq r9, [fp], #-3420 @ 0xfffff2a4 │ │ │ │ - strbeq sp, [fp], #-240 @ 0xffffff10 │ │ │ │ - ldreq r9, [fp], #-3328 @ 0xfffff300 │ │ │ │ + strbeq lr, [fp], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq sl, [fp], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq lr, [fp], #-224 @ 0xffffff20 │ │ │ │ + ldreq sl, [fp], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7d52c <__cxa_atexit@plt+0x702f4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7d530 <__cxa_atexit@plt+0x702f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 88f98 <__cxa_atexit@plt+0x7bd60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [fp], #-1168 @ 0xfffffb70 │ │ │ │ - ldreq r9, [fp], #-3276 @ 0xfffff334 │ │ │ │ + strbeq lr, [fp], #-1152 @ 0xfffffb80 │ │ │ │ + ldreq sl, [fp], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7d560 <__cxa_atexit@plt+0x70328> │ │ │ │ ldr r7, [pc, #44] @ 7d580 <__cxa_atexit@plt+0x70348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -114891,19 +114891,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 7d578 <__cxa_atexit@plt+0x70340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 7d57c <__cxa_atexit@plt+0x70344> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [fp], #-208 @ 0xffffff30 │ │ │ │ - strbeq sp, [fp], #-124 @ 0xffffff84 │ │ │ │ - ldreq r9, [fp], #-3180 @ 0xfffff394 │ │ │ │ + strbeq lr, [fp], #-192 @ 0xffffff40 │ │ │ │ + strbeq lr, [fp], #-108 @ 0xffffff94 │ │ │ │ + ldreq sl, [fp], #-3180 @ 0xfffff394 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 7d608 <__cxa_atexit@plt+0x703d0> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -114924,25 +114924,25 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ moveq r1, lr │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr sl, [r3] │ │ │ │ ldr r8, [pc, #40] @ 7d61c <__cxa_atexit@plt+0x703e4> │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq sp, [fp], #-52 @ 0xffffffcc │ │ │ │ + strbeq lr, [fp], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbeq sp, [fp], #-20 @ 0xffffffec │ │ │ │ - strbeq ip, [fp], #-4080 @ 0xfffff010 │ │ │ │ - ldreq r9, [fp], #-3004 @ 0xfffff444 │ │ │ │ + strbeq lr, [fp], #-4 │ │ │ │ + strbeq sp, [fp], #-4064 @ 0xfffff020 │ │ │ │ + ldreq sl, [fp], #-3004 @ 0xfffff444 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 7d678 <__cxa_atexit@plt+0x70440> │ │ │ │ ldr r2, [pc, #68] @ 7d67c <__cxa_atexit@plt+0x70444> │ │ │ │ and r1, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -114955,20 +114955,20 @@ │ │ │ │ ldr r3, [pc, #32] @ 7d680 <__cxa_atexit@plt+0x70448> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 7d684 <__cxa_atexit@plt+0x7044c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4012bc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq ip, [fp], #-3968 @ 0xfffff080 │ │ │ │ - strbeq ip, [fp], #-3956 @ 0xfffff08c │ │ │ │ - ldreq r9, [fp], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq sp, [fp], #-3952 @ 0xfffff090 │ │ │ │ + strbeq sp, [fp], #-3940 @ 0xfffff09c │ │ │ │ + ldreq sl, [fp], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d6f8 <__cxa_atexit@plt+0x704c0> │ │ │ │ @@ -114987,26 +114987,26 @@ │ │ │ │ str r2, [r9, #28] │ │ │ │ ldr r3, [pc, #48] @ 7d714 <__cxa_atexit@plt+0x704dc> │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ 7d718 <__cxa_atexit@plt+0x704e0> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r3, [pc, #28] @ 7d71c <__cxa_atexit@plt+0x704e4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - strbeq ip, [fp], #-3756 @ 0xfffff154 │ │ │ │ - strbeq ip, [fp], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq sp, [fp], #-3740 @ 0xfffff164 │ │ │ │ + strbeq sp, [fp], #-3880 @ 0xfffff0d8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r9, [fp], #-2728 @ 0xfffff558 │ │ │ │ + ldreq sl, [fp], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d790 <__cxa_atexit@plt+0x70558> │ │ │ │ @@ -115025,26 +115025,26 @@ │ │ │ │ str r2, [r9, #28] │ │ │ │ ldr r3, [pc, #48] @ 7d7ac <__cxa_atexit@plt+0x70574> │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ 7d7b0 <__cxa_atexit@plt+0x70578> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r3, [pc, #28] @ 7d7b4 <__cxa_atexit@plt+0x7057c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - strbeq ip, [fp], #-3604 @ 0xfffff1ec │ │ │ │ - strbeq ip, [fp], #-3744 @ 0xfffff160 │ │ │ │ + strbeq sp, [fp], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq sp, [fp], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r9, [fp], #-2576 @ 0xfffff5f0 │ │ │ │ + ldreq sl, [fp], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d828 <__cxa_atexit@plt+0x705f0> │ │ │ │ @@ -115063,33 +115063,33 @@ │ │ │ │ str r2, [r9, #28] │ │ │ │ ldr r3, [pc, #48] @ 7d844 <__cxa_atexit@plt+0x7060c> │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ 7d848 <__cxa_atexit@plt+0x70610> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r3, [pc, #28] @ 7d84c <__cxa_atexit@plt+0x70614> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - strbeq ip, [fp], #-3452 @ 0xfffff284 │ │ │ │ - strbeq ip, [fp], #-3592 @ 0xfffff1f8 │ │ │ │ + strbeq sp, [fp], #-3436 @ 0xfffff294 │ │ │ │ + strbeq sp, [fp], #-3576 @ 0xfffff208 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq r9, [fp], #-1084 @ 0xfffffbc4 │ │ │ │ + ldreq sl, [fp], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b 73578 <__cxa_atexit@plt+0x66340> │ │ │ │ - ldreq r9, [fp], #-2556 @ 0xfffff604 │ │ │ │ + ldreq sl, [fp], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115109,24 +115109,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #28] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r8, r9, sl} │ │ │ │ sub r7, r6, #11 │ │ │ │ add r8, lr, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldreq r8, [fp], #-3264 @ 0xfffff340 │ │ │ │ - strbeq ip, [fp], #-3320 @ 0xfffff308 │ │ │ │ - strbeq ip, [fp], #-3312 @ 0xfffff310 │ │ │ │ - ldreq r9, [fp], #-2424 @ 0xfffff688 │ │ │ │ + ldreq r9, [fp], #-3264 @ 0xfffff340 │ │ │ │ + strbeq sp, [fp], #-3304 @ 0xfffff318 │ │ │ │ + strbeq sp, [fp], #-3296 @ 0xfffff320 │ │ │ │ + ldreq sl, [fp], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115140,57 +115140,57 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ add lr, pc, lr │ │ │ │ sub r7, r6, #11 │ │ │ │ add r8, lr, #2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldreq r8, [fp], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq r9, [fp], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d9a8 <__cxa_atexit@plt+0x70770> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 7d9b0 <__cxa_atexit@plt+0x70778> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [fp], #-3076 @ 0xfffff3fc │ │ │ │ - ldreq r9, [fp], #-192 @ 0xffffff40 │ │ │ │ + strbeq sp, [fp], #-3060 @ 0xfffff40c │ │ │ │ + ldreq sl, [fp], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d9f0 <__cxa_atexit@plt+0x707b8> │ │ │ │ ldr r2, [pc, #36] @ 7d9f8 <__cxa_atexit@plt+0x707c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 7d9fc <__cxa_atexit@plt+0x707c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [fp], #-3016 @ 0xfffff438 │ │ │ │ - strbeq ip, [fp], #-3992 @ 0xfffff068 │ │ │ │ - ldreq r9, [fp], #-116 @ 0xffffff8c │ │ │ │ + strbeq sp, [fp], #-3000 @ 0xfffff448 │ │ │ │ + strbeq sp, [fp], #-3976 @ 0xfffff078 │ │ │ │ + ldreq sl, [fp], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7da60 <__cxa_atexit@plt+0x70828> │ │ │ │ @@ -115211,18 +115211,18 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvnseq lr, #232, 2 @ 0x3a │ │ │ │ - strbeq ip, [fp], #-3088 @ 0xfffff3f0 │ │ │ │ - strbeq ip, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ - ldreq r8, [fp], #-4084 @ 0xfffff00c │ │ │ │ + mvnseq lr, #168, 12 @ 0xa800000 │ │ │ │ + strbeq sp, [fp], #-3072 @ 0xfffff400 │ │ │ │ + strbeq sp, [fp], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq r9, [fp], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7dabc <__cxa_atexit@plt+0x70884> │ │ │ │ @@ -115234,15 +115234,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq r8, [fp], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r9, [fp], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7db18 <__cxa_atexit@plt+0x708e0> │ │ │ │ @@ -115257,30 +115257,30 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq lr, #28, 2 │ │ │ │ - ldreq r9, [fp], #-1472 @ 0xfffffa40 │ │ │ │ + mvnseq lr, #220, 10 @ 0x37000000 │ │ │ │ + ldreq sl, [fp], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7db5c <__cxa_atexit@plt+0x70924> │ │ │ │ ldr r3, [pc, #20] @ 7db64 <__cxa_atexit@plt+0x7092c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [fp], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq sl, [fp], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7dbbc <__cxa_atexit@plt+0x70984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ 7dbc0 <__cxa_atexit@plt+0x70988> │ │ │ │ @@ -115292,21 +115292,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 7dbc8 <__cxa_atexit@plt+0x70990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 7dbcc <__cxa_atexit@plt+0x70994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq ip, [fp], #-2612 @ 0xfffff5cc │ │ │ │ - strbeq ip, [fp], #-3620 @ 0xfffff1dc │ │ │ │ - strbeq ip, [fp], #-3592 @ 0xfffff1f8 │ │ │ │ - strbeq ip, [fp], #-3584 @ 0xfffff200 │ │ │ │ - strbeq ip, [fp], #-3576 @ 0xfffff208 │ │ │ │ - ldreq r9, [fp], #-1312 @ 0xfffffae0 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq sp, [fp], #-2596 @ 0xfffff5dc │ │ │ │ + strbeq sp, [fp], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq sp, [fp], #-3576 @ 0xfffff208 │ │ │ │ + strbeq sp, [fp], #-3568 @ 0xfffff210 │ │ │ │ + strbeq sp, [fp], #-3560 @ 0xfffff218 │ │ │ │ + ldreq sl, [fp], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7dc10 <__cxa_atexit@plt+0x709d8> │ │ │ │ @@ -115319,16 +115319,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvnseq lr, #15 │ │ │ │ - ldreq r9, [fp], #-1224 @ 0xfffffb38 │ │ │ │ + mvnseq lr, #-822083584 @ 0xcf000000 │ │ │ │ + ldreq sl, [fp], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7dc64 <__cxa_atexit@plt+0x70a2c> │ │ │ │ @@ -115365,28 +115365,28 @@ │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r7, #16] │ │ │ │ stmib r7, {r3, sl} │ │ │ │ str r0, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ add r8, r1, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, r7 │ │ │ │ b 7dcf0 <__cxa_atexit@plt+0x70ab8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7dd00 <__cxa_atexit@plt+0x70ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [fp], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq sl, [fp], #-1432 @ 0xfffffa68 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r8, [fp], #-2256 @ 0xfffff730 │ │ │ │ - ldreq r9, [fp], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq r9, [fp], #-2256 @ 0xfffff730 │ │ │ │ + ldreq sl, [fp], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7dd64 <__cxa_atexit@plt+0x70b2c> │ │ │ │ @@ -115398,22 +115398,22 @@ │ │ │ │ str r1, [r8, #4]! │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - ldreq r8, [fp], #-2136 @ 0xfffff7a8 │ │ │ │ - ldreq r9, [fp], #-1232 @ 0xfffffb30 │ │ │ │ + ldreq r9, [fp], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq sl, [fp], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 7ddbc <__cxa_atexit@plt+0x70b84> │ │ │ │ @@ -115472,17 +115472,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - ldreq r7, [fp], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r8, [fp], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r9, [fp], #-924 @ 0xfffffc64 │ │ │ │ + ldreq sl, [fp], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7df34 <__cxa_atexit@plt+0x70cfc> │ │ │ │ @@ -115536,22 +115536,22 @@ │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r8, [pc, #28] @ 7df9c <__cxa_atexit@plt+0x70d64> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffef048 │ │ │ │ - strbeq ip, [fp], #-1724 @ 0xfffff944 │ │ │ │ - ldreq r8, [fp], #-2768 @ 0xfffff530 │ │ │ │ - ldreq r8, [fp], #-2676 @ 0xfffff58c │ │ │ │ + strbeq sp, [fp], #-1708 @ 0xfffff954 │ │ │ │ + ldreq r9, [fp], #-2768 @ 0xfffff530 │ │ │ │ + ldreq r9, [fp], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ ldr r7, [pc, #128] @ 7e044 <__cxa_atexit@plt+0x70e0c> │ │ │ │ ldr r1, [r3, #12] │ │ │ │ @@ -115582,25 +115582,25 @@ │ │ │ │ stmda r5, {r2, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r8, [pc, #20] @ 7e04c <__cxa_atexit@plt+0x70e14> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40135c <__cxa_atexit@plt+0x3f4124> │ │ │ │ + b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffeef90 │ │ │ │ - strbeq ip, [fp], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq r8, [fp], #-2588 @ 0xfffff5e4 │ │ │ │ + strbeq sp, [fp], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq r9, [fp], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [fp], #-468 @ 0xfffffe2c │ │ │ │ + ldreq sl, [fp], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e100 <__cxa_atexit@plt+0x70ec8> │ │ │ │ @@ -115636,40 +115636,40 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [fp], #-3324 @ 0xfffff304 │ │ │ │ - ldreq r9, [fp], #-256 @ 0xffffff00 │ │ │ │ + ldreq r8, [fp], #-3324 @ 0xfffff304 │ │ │ │ + ldreq sl, [fp], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7e154 <__cxa_atexit@plt+0x70f1c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [pc, #28] @ 7e158 <__cxa_atexit@plt+0x70f20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r7, [fp], #-3232 @ 0xfffff360 │ │ │ │ + ldreq r8, [fp], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7e178 <__cxa_atexit@plt+0x70f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [fp], #-1352 @ 0xfffffab8 │ │ │ │ - ldreq r9, [fp], #-268 @ 0xfffffef4 │ │ │ │ + strbeq sp, [fp], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq sl, [fp], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 7e1e8 <__cxa_atexit@plt+0x70fb0> │ │ │ │ @@ -115687,28 +115687,28 @@ │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r7, #16] │ │ │ │ stmib r7, {r3, sl} │ │ │ │ str r0, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ add r8, r1, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r6, r7 │ │ │ │ b 7e1f8 <__cxa_atexit@plt+0x70fc0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7e208 <__cxa_atexit@plt+0x70fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [fp], #-144 @ 0xffffff70 │ │ │ │ + ldreq sl, [fp], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - ldreq r8, [fp], #-968 @ 0xfffffc38 │ │ │ │ - ldreq r9, [fp], #-0 │ │ │ │ + ldreq r9, [fp], #-968 @ 0xfffffc38 │ │ │ │ + ldreq sl, [fp], #-0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7e2a8 <__cxa_atexit@plt+0x71070> │ │ │ │ @@ -115743,17 +115743,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 7e2c8 <__cxa_atexit@plt+0x71090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r7, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ - ldreq r8, [fp], #-4088 @ 0xfffff008 │ │ │ │ - ldreq r8, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq r8, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r9, [fp], #-4088 @ 0xfffff008 │ │ │ │ + ldreq r9, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #52] @ 7e320 <__cxa_atexit@plt+0x710e8> │ │ │ │ mov r7, r5 │ │ │ │ @@ -115767,32 +115767,32 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [fp], #-2780 @ 0xfffff524 │ │ │ │ - ldreq r8, [fp], #-3828 @ 0xfffff10c │ │ │ │ + ldreq r8, [fp], #-2780 @ 0xfffff524 │ │ │ │ + ldreq r9, [fp], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [pc, #8] @ 7e350 <__cxa_atexit@plt+0x71118> │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ - ldreq r7, [fp], #-2716 @ 0xfffff564 │ │ │ │ - ldreq r8, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq r8, [fp], #-2716 @ 0xfffff564 │ │ │ │ + ldreq r9, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 7e228 <__cxa_atexit@plt+0x70ff0> │ │ │ │ - ldreq r8, [fp], #-3916 @ 0xfffff0b4 │ │ │ │ + ldreq r9, [fp], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7e3f8 <__cxa_atexit@plt+0x711c0> │ │ │ │ @@ -115827,17 +115827,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 7e418 <__cxa_atexit@plt+0x711e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r7, [fp], #-2556 @ 0xfffff604 │ │ │ │ - ldreq r8, [fp], #-3784 @ 0xfffff138 │ │ │ │ - ldreq r8, [fp], #-3740 @ 0xfffff164 │ │ │ │ + ldreq r8, [fp], #-2556 @ 0xfffff604 │ │ │ │ + ldreq r9, [fp], #-3784 @ 0xfffff138 │ │ │ │ + ldreq r9, [fp], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #52] @ 7e470 <__cxa_atexit@plt+0x71238> │ │ │ │ mov r7, r5 │ │ │ │ @@ -115851,32 +115851,32 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [fp], #-2424 @ 0xfffff688 │ │ │ │ - ldreq r8, [fp], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq r8, [fp], #-2424 @ 0xfffff688 │ │ │ │ + ldreq r9, [fp], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [pc, #8] @ 7e4a0 <__cxa_atexit@plt+0x71268> │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ - ldreq r7, [fp], #-2360 @ 0xfffff6c8 │ │ │ │ - ldreq r8, [fp], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq r8, [fp], #-2360 @ 0xfffff6c8 │ │ │ │ + ldreq r9, [fp], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 7e378 <__cxa_atexit@plt+0x71140> │ │ │ │ - ldreq r8, [fp], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq r9, [fp], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7e54c <__cxa_atexit@plt+0x71314> │ │ │ │ @@ -115912,16 +115912,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7e568 <__cxa_atexit@plt+0x71330> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r8, [fp], #-3460 @ 0xfffff27c │ │ │ │ - ldreq r8, [fp], #-3240 @ 0xfffff358 │ │ │ │ + ldreq r9, [fp], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r9, [fp], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #48] @ 7e5bc <__cxa_atexit@plt+0x71384> │ │ │ │ mov r7, r5 │ │ │ │ @@ -115934,15 +115934,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [fp], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq r9, [fp], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov r9, r7 │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ b 7d448 <__cxa_atexit@plt+0x70210> │ │ │ │ @@ -115964,59 +115964,59 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7e63c <__cxa_atexit@plt+0x71404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [fp], #-792 @ 0xfffffce8 │ │ │ │ - ldreq r8, [fp], #-3256 @ 0xfffff348 │ │ │ │ - mvnseq sp, #1523712 @ 0x174000 │ │ │ │ + strbeq sp, [fp], #-776 @ 0xfffffcf8 │ │ │ │ + ldreq r9, [fp], #-3256 @ 0xfffff348 │ │ │ │ + mvnseq sp, #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #2195456 @ 0x218000 │ │ │ │ + mvnseq sp, #1120 @ 0x460 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #2785280 @ 0x2a8000 │ │ │ │ + mvnseq sp, #1696 @ 0x6a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #3375104 @ 0x338000 │ │ │ │ + mvnseq sp, #2272 @ 0x8e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #3948544 @ 0x3c4000 │ │ │ │ + mvnseq sp, #2832 @ 0xb10 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #90112 @ 0x16000 │ │ │ │ + mvnseq sp, #3424 @ 0xd60 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #60, 20 @ 0x3c000 │ │ │ │ + mvnseq sp, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #389120 @ 0x5f000 │ │ │ │ + mvnseq sp, #31, 30 @ 0x7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -116048,30 +116048,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 7e788 <__cxa_atexit@plt+0x71550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r8, [fp], #-2952 @ 0xfffff478 │ │ │ │ - ldreq r8, [fp], #-2928 @ 0xfffff490 │ │ │ │ + ldreq r9, [fp], #-2952 @ 0xfffff478 │ │ │ │ + ldreq r9, [fp], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 7e7c0 <__cxa_atexit@plt+0x71588> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 7e7b8 <__cxa_atexit@plt+0x71580> │ │ │ │ b 7e7d0 <__cxa_atexit@plt+0x71598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r8, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ + ldreq r9, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r6, [sp] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 7e7f8 <__cxa_atexit@plt+0x715c0> │ │ │ │ ldr r7, [pc, #428] @ 7e994 <__cxa_atexit@plt+0x7175c> │ │ │ │ @@ -116157,15 +116157,15 @@ │ │ │ │ ldr r6, [sp] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r6, [sp] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017ac <__cxa_atexit@plt+0x3f4574> │ │ │ │ + b 401894 <__cxa_atexit@plt+0x3f465c> │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 7e9a0 <__cxa_atexit@plt+0x71768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -116179,46 +116179,46 @@ │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq fp, [fp], #-3736 @ 0xfffff168 │ │ │ │ - ldreq r8, [fp], #-2436 @ 0xfffff67c │ │ │ │ + strbeq ip, [fp], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r9, [fp], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - ldreq r8, [fp], #-2464 @ 0xfffff660 │ │ │ │ - ldreq r8, [fp], #-2380 @ 0xfffff6b4 │ │ │ │ + ldreq r9, [fp], #-2464 @ 0xfffff660 │ │ │ │ + ldreq r9, [fp], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7e9c8 <__cxa_atexit@plt+0x71790> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ - b 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ - ldreq r8, [fp], #-2312 @ 0xfffff6f8 │ │ │ │ + b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ + ldreq r9, [fp], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7ea00 <__cxa_atexit@plt+0x717c8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ + b 401414 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ea84 <__cxa_atexit@plt+0x7184c> │ │ │ │ @@ -116246,31 +116246,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 7eaa0 <__cxa_atexit@plt+0x71868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r8, [fp], #-2180 @ 0xfffff77c │ │ │ │ - ldreq r8, [fp], #-2156 @ 0xfffff794 │ │ │ │ + ldreq r9, [fp], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r9, [fp], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7eadc <__cxa_atexit@plt+0x718a4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 7ead4 <__cxa_atexit@plt+0x7189c> │ │ │ │ b 7eaec <__cxa_atexit@plt+0x718b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [fp], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq r9, [fp], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r5 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r8, [ip, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -116472,28 +116472,28 @@ │ │ │ │ str r6, [r0, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #0 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ - ldreq r8, [fp], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq r9, [fp], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq r8, [fp], #-1364 @ 0xfffffaac │ │ │ │ - strbeq fp, [fp], #-2288 @ 0xfffff710 │ │ │ │ - strbeq fp, [fp], #-2876 @ 0xfffff4c4 │ │ │ │ - strbeq fp, [fp], #-2868 @ 0xfffff4cc │ │ │ │ + ldreq r9, [fp], #-1364 @ 0xfffffaac │ │ │ │ + strbeq ip, [fp], #-2272 @ 0xfffff720 │ │ │ │ + strbeq ip, [fp], #-2860 @ 0xfffff4d4 │ │ │ │ + strbeq ip, [fp], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7eeb0 <__cxa_atexit@plt+0x71c78> │ │ │ │ @@ -116509,30 +116509,30 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [fp], #-2040 @ 0xfffff808 │ │ │ │ - strbeq fp, [fp], #-2032 @ 0xfffff810 │ │ │ │ - ldreq r8, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ + strbeq ip, [fp], #-2024 @ 0xfffff818 │ │ │ │ + strbeq ip, [fp], #-2016 @ 0xfffff820 │ │ │ │ + ldreq r9, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7eee8 <__cxa_atexit@plt+0x71cb0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ - b 4013c4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ + b 401414 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7ef1c <__cxa_atexit@plt+0x71ce4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -116560,17 +116560,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 7ef8c <__cxa_atexit@plt+0x71d54> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq fp, [fp], #-1844 @ 0xfffff8cc │ │ │ │ + strbeq ip, [fp], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -116590,31 +116590,31 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7f008 <__cxa_atexit@plt+0x71dd0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq fp, [fp], #-1716 @ 0xfffff94c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq ip, [fp], #-1700 @ 0xfffff95c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq r8, [fp], #-740 @ 0xfffffd1c │ │ │ │ + ldreq r9, [fp], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r7, r3 │ │ │ │ bne 7f030 <__cxa_atexit@plt+0x71df8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov sl, r7 │ │ │ │ - b 4013bc <__cxa_atexit@plt+0x3f4184> │ │ │ │ + b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f0a4 <__cxa_atexit@plt+0x71e6c> │ │ │ │ @@ -116638,15 +116638,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7f0c0 <__cxa_atexit@plt+0x71e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r8, [fp], #-628 @ 0xfffffd8c │ │ │ │ + ldreq r9, [fp], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7f0f0 <__cxa_atexit@plt+0x71eb8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -116691,15 +116691,15 @@ │ │ │ │ b 7f114 <__cxa_atexit@plt+0x71edc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 7f150 <__cxa_atexit@plt+0x71f18> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq fp, [fp], #-1740 @ 0xfffff934 │ │ │ │ + strbeq ip, [fp], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 7f1fc <__cxa_atexit@plt+0x71fc4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -116718,15 +116718,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 7f1c8 <__cxa_atexit@plt+0x71f90> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [fp], #-1620 @ 0xfffff9ac │ │ │ │ + strbeq ip, [fp], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 7f23c <__cxa_atexit@plt+0x72004> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -116737,16 +116737,16 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 7f220 <__cxa_atexit@plt+0x71fe8> │ │ │ │ - strbeq fp, [fp], #-1532 @ 0xfffffa04 │ │ │ │ - ldreq r8, [fp], #-292 @ 0xfffffedc │ │ │ │ + strbeq ip, [fp], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq r9, [fp], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7f2b4 <__cxa_atexit@plt+0x7207c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -116760,23 +116760,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 7f2c4 <__cxa_atexit@plt+0x7208c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [fp], #-204 @ 0xffffff34 │ │ │ │ - strbeq fp, [fp], #-768 @ 0xfffffd00 │ │ │ │ - strbeq fp, [fp], #-784 @ 0xfffffcf0 │ │ │ │ - ldreq r8, [fp], #-260 @ 0xfffffefc │ │ │ │ + ldreq r9, [fp], #-204 @ 0xffffff34 │ │ │ │ + strbeq ip, [fp], #-752 @ 0xfffffd10 │ │ │ │ + strbeq ip, [fp], #-768 @ 0xfffffd00 │ │ │ │ + ldreq r9, [fp], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7f340 <__cxa_atexit@plt+0x72108> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -116795,25 +116795,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [fp], #-144 @ 0xffffff70 │ │ │ │ - ldreq r8, [fp], #-160 @ 0xffffff60 │ │ │ │ - ldreq r8, [fp], #-176 @ 0xffffff50 │ │ │ │ - strbeq fp, [fp], #-636 @ 0xfffffd84 │ │ │ │ - strbeq fp, [fp], #-1692 @ 0xfffff964 │ │ │ │ - ldreq r8, [fp], #-148 @ 0xffffff6c │ │ │ │ + ldreq r9, [fp], #-144 @ 0xffffff70 │ │ │ │ + ldreq r9, [fp], #-160 @ 0xffffff60 │ │ │ │ + ldreq r9, [fp], #-176 @ 0xffffff50 │ │ │ │ + strbeq ip, [fp], #-620 @ 0xfffffd94 │ │ │ │ + strbeq ip, [fp], #-1676 @ 0xfffff974 │ │ │ │ + ldreq r9, [fp], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7f3bc <__cxa_atexit@plt+0x72184> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -116826,23 +116826,23 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 7f3c8 <__cxa_atexit@plt+0x72190> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [pc, #36] @ 7f3cc <__cxa_atexit@plt+0x72194> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ + b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [fp], #-512 @ 0xfffffe00 │ │ │ │ - strbeq fp, [fp], #-1564 @ 0xfffff9e4 │ │ │ │ - strbeq fp, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - ldreq r8, [fp], #-64 @ 0xffffffc0 │ │ │ │ + strbeq ip, [fp], #-496 @ 0xfffffe10 │ │ │ │ + strbeq ip, [fp], #-1548 @ 0xfffff9f4 │ │ │ │ + strbeq ip, [fp], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq r9, [fp], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7f454 <__cxa_atexit@plt+0x7221c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -116861,40 +116861,40 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7f448 <__cxa_atexit@plt+0x72210> │ │ │ │ ldr r7, [pc, #56] @ 7f468 <__cxa_atexit@plt+0x72230> │ │ │ │ ldr r3, [pc, #56] @ 7f46c <__cxa_atexit@plt+0x72234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [fp], #-388 @ 0xfffffe7c │ │ │ │ - strbeq fp, [fp], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq r7, [fp], #-4052 @ 0xfffff02c │ │ │ │ - strbeq fp, [fp], #-376 @ 0xfffffe88 │ │ │ │ - ldreq r7, [fp], #-3984 @ 0xfffff070 │ │ │ │ + strbeq ip, [fp], #-372 @ 0xfffffe8c │ │ │ │ + strbeq ip, [fp], #-1424 @ 0xfffffa70 │ │ │ │ + ldreq r8, [fp], #-4052 @ 0xfffff02c │ │ │ │ + strbeq ip, [fp], #-360 @ 0xfffffe98 │ │ │ │ + ldreq r8, [fp], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 7f498 <__cxa_atexit@plt+0x72260> │ │ │ │ ldr r3, [pc, #20] @ 7f49c <__cxa_atexit@plt+0x72264> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r7, [fp], #-3964 @ 0xfffff084 │ │ │ │ - strbeq fp, [fp], #-288 @ 0xfffffee0 │ │ │ │ - ldreq r7, [fp], #-4016 @ 0xfffff050 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq r8, [fp], #-3964 @ 0xfffff084 │ │ │ │ + strbeq ip, [fp], #-272 @ 0xfffffef0 │ │ │ │ + ldreq r8, [fp], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7f508 <__cxa_atexit@plt+0x722d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -116909,24 +116909,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [pc, #40] @ 7f518 <__cxa_atexit@plt+0x722e0> │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 7f51c <__cxa_atexit@plt+0x722e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq fp, [fp], #-180 @ 0xffffff4c │ │ │ │ - strbeq fp, [fp], #-1228 @ 0xfffffb34 │ │ │ │ - strbeq fp, [fp], #-1224 @ 0xfffffb38 │ │ │ │ - ldreq r7, [fp], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq ip, [fp], #-164 @ 0xffffff5c │ │ │ │ + strbeq ip, [fp], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq ip, [fp], #-1208 @ 0xfffffb48 │ │ │ │ + ldreq r8, [fp], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f594 <__cxa_atexit@plt+0x7235c> │ │ │ │ @@ -116950,19 +116950,19 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r7, [fp], #-3800 @ 0xfffff128 │ │ │ │ - ldreq r7, [fp], #-3812 @ 0xfffff11c │ │ │ │ - strbeq fp, [fp], #-1132 @ 0xfffffb94 │ │ │ │ - strbeq fp, [fp], #-1120 @ 0xfffffba0 │ │ │ │ - ldreq r7, [fp], #-3828 @ 0xfffff10c │ │ │ │ + ldreq r8, [fp], #-3800 @ 0xfffff128 │ │ │ │ + ldreq r8, [fp], #-3812 @ 0xfffff11c │ │ │ │ + strbeq ip, [fp], #-1116 @ 0xfffffba4 │ │ │ │ + strbeq ip, [fp], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq r8, [fp], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -116978,17 +116978,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 7f618 <__cxa_atexit@plt+0x723e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [fp], #-3792 @ 0xfffff130 │ │ │ │ - strbeq sl, [fp], #-4044 @ 0xfffff034 │ │ │ │ - ldreq r7, [fp], #-3768 @ 0xfffff148 │ │ │ │ + ldreq r8, [fp], #-3792 @ 0xfffff130 │ │ │ │ + strbeq fp, [fp], #-4028 @ 0xfffff044 │ │ │ │ + ldreq r8, [fp], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f67c <__cxa_atexit@plt+0x72444> │ │ │ │ @@ -117012,15 +117012,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7f698 <__cxa_atexit@plt+0x72460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r7, [fp], #-3644 @ 0xfffff1c4 │ │ │ │ + ldreq r8, [fp], #-3644 @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7f6c8 <__cxa_atexit@plt+0x72490> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -117067,16 +117067,16 @@ │ │ │ │ b 7f6ec <__cxa_atexit@plt+0x724b4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 7f728 <__cxa_atexit@plt+0x724f0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [fp], #-3680 @ 0xfffff1a0 │ │ │ │ - strbeq sl, [fp], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq fp, [fp], #-3664 @ 0xfffff1b0 │ │ │ │ + strbeq fp, [fp], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 7f7e8 <__cxa_atexit@plt+0x725b0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -117097,16 +117097,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 7f7ac <__cxa_atexit@plt+0x72574> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [fp], #-3548 @ 0xfffff224 │ │ │ │ - strbeq sl, [fp], #-3544 @ 0xfffff228 │ │ │ │ + strbeq fp, [fp], #-3532 @ 0xfffff234 │ │ │ │ + strbeq fp, [fp], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 7f834 <__cxa_atexit@plt+0x725fc> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -117119,16 +117119,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 7f810 <__cxa_atexit@plt+0x725d8> │ │ │ │ - strbeq sl, [fp], #-3448 @ 0xfffff288 │ │ │ │ - strbeq sl, [fp], #-3444 @ 0xfffff28c │ │ │ │ + strbeq fp, [fp], #-3432 @ 0xfffff298 │ │ │ │ + strbeq fp, [fp], #-3428 @ 0xfffff29c │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 7f8d0 <__cxa_atexit@plt+0x72698> │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -117163,35 +117163,35 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ - ldreq r7, [fp], #-3068 @ 0xfffff404 │ │ │ │ + ldreq r8, [fp], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f934 <__cxa_atexit@plt+0x726fc> │ │ │ │ ldr r2, [pc, #40] @ 7f940 <__cxa_atexit@plt+0x72708> │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #28] @ 7f944 <__cxa_atexit@plt+0x7270c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4017c4 <__cxa_atexit@plt+0x3f458c> │ │ │ │ + b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp], #-3200 @ 0xfffff380 │ │ │ │ - strbeq fp, [fp], #-168 @ 0xffffff58 │ │ │ │ + strbeq fp, [fp], #-3184 @ 0xfffff390 │ │ │ │ + strbeq ip, [fp], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f9a0 <__cxa_atexit@plt+0x72768> │ │ │ │ ldr r2, [pc, #68] @ 7f9a8 <__cxa_atexit@plt+0x72770> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -117209,31 +117209,31 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq ip, #778240 @ 0xbe000 │ │ │ │ - mvnseq ip, #192, 20 @ 0xc0000 │ │ │ │ + mvnseq ip, #504 @ 0x1f8 │ │ │ │ + mvnseq ip, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7f9e8 <__cxa_atexit@plt+0x727b0> │ │ │ │ ldr r8, [pc, #36] @ 7f9ec <__cxa_atexit@plt+0x727b4> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq ip, #466944 @ 0x72000 │ │ │ │ - mvnseq ip, #116, 20 @ 0x74000 │ │ │ │ + mvnseq ip, #50, 30 @ 0xc8 │ │ │ │ + mvnseq ip, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fa50 <__cxa_atexit@plt+0x72818> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -117258,16 +117258,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq sl, [fp], #-2932 @ 0xfffff48c │ │ │ │ - mvnseq ip, #61440 @ 0xf000 │ │ │ │ + strbeq fp, [fp], #-2916 @ 0xfffff49c │ │ │ │ + mvnseq ip, #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7fab8 <__cxa_atexit@plt+0x72880> │ │ │ │ @@ -117275,15 +117275,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -117305,15 +117305,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvnseq ip, #1425408 @ 0x15c000 │ │ │ │ + mvnseq ip, #368 @ 0x170 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7fba8 <__cxa_atexit@plt+0x72970> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -117378,15 +117378,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvnseq ip, #4653056 @ 0x470000 │ │ │ │ + mvnseq ip, #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -117432,19 +117432,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp], #-2308 @ 0xfffff6fc │ │ │ │ - strbeq sl, [fp], #-2512 @ 0xfffff630 │ │ │ │ - strbeq sl, [fp], #-2300 @ 0xfffff704 │ │ │ │ + strbeq fp, [fp], #-2292 @ 0xfffff70c │ │ │ │ + strbeq fp, [fp], #-2496 @ 0xfffff640 │ │ │ │ + strbeq fp, [fp], #-2284 @ 0xfffff714 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - mvnseq ip, #36438016 @ 0x22c0000 │ │ │ │ + mvnseq ip, #19200 @ 0x4b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117467,16 +117467,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq sl, [fp], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq sl, [fp], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq fp, [fp], #-2300 @ 0xfffff704 │ │ │ │ + strbeq fp, [fp], #-2080 @ 0xfffff7e0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -117516,15 +117516,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldreq r7, [fp], #-1664 @ 0xfffff980 │ │ │ │ + ldreq r8, [fp], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7fec0 <__cxa_atexit@plt+0x72c88> │ │ │ │ @@ -117540,15 +117540,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7fed8 <__cxa_atexit@plt+0x72ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq r8, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 7ffb8 <__cxa_atexit@plt+0x72d80> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -117600,15 +117600,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldreq r7, [fp], #-1328 @ 0xfffffad0 │ │ │ │ + ldreq r8, [fp], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -117647,15 +117647,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - ldreq r7, [fp], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r8, [fp], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8012c <__cxa_atexit@plt+0x72ef4> │ │ │ │ ldr r3, [pc, #192] @ 80168 <__cxa_atexit@plt+0x72f30> │ │ │ │ @@ -117684,15 +117684,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24]! │ │ │ │ mov r5, r2 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 80174 <__cxa_atexit@plt+0x72f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -117705,17 +117705,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq sl, [fp], #-1464 @ 0xfffffa48 │ │ │ │ - ldreq r7, [fp], #-900 @ 0xfffffc7c │ │ │ │ - ldreq r7, [fp], #-940 @ 0xfffffc54 │ │ │ │ + strbeq fp, [fp], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq r8, [fp], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r8, [fp], #-940 @ 0xfffffc54 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 80210 <__cxa_atexit@plt+0x72fd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -117734,40 +117734,40 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24]! │ │ │ │ sub r7, r3, #19 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r7, [pc, #48] @ 8021c <__cxa_atexit@plt+0x72fe4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq fp, [fp], #-1244 @ 0xfffffb24 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - ldreq r7, [fp], #-732 @ 0xfffffd24 │ │ │ │ + ldreq r8, [fp], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 80244 <__cxa_atexit@plt+0x7300c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r7, [fp], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r8, [fp], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 802f8 <__cxa_atexit@plt+0x730c0> │ │ │ │ ldr r3, [pc, #204] @ 80334 <__cxa_atexit@plt+0x730fc> │ │ │ │ @@ -117799,15 +117799,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r5, r7} │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24]! │ │ │ │ sub r7, r2, #19 │ │ │ │ mov r5, r3 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 80344 <__cxa_atexit@plt+0x7310c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -117820,18 +117820,18 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq sl, [fp], #-1016 @ 0xfffffc08 │ │ │ │ - strbeq sl, [fp], #-788 @ 0xfffffcec │ │ │ │ - ldreq r7, [fp], #-440 @ 0xfffffe48 │ │ │ │ - ldreq r7, [fp], #-496 @ 0xfffffe10 │ │ │ │ + strbeq fp, [fp], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq fp, [fp], #-772 @ 0xfffffcfc │ │ │ │ + ldreq r8, [fp], #-440 @ 0xfffffe48 │ │ │ │ + ldreq r8, [fp], #-496 @ 0xfffffe10 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ 803f4 <__cxa_atexit@plt+0x731bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -117855,48 +117855,48 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r5, r7} │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24]! │ │ │ │ sub r7, r2, #19 │ │ │ │ mov r5, r3 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ ldr r7, [pc, #48] @ 80404 <__cxa_atexit@plt+0x731cc> │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ bx r1 │ │ │ │ - strbeq sl, [fp], #-592 @ 0xfffffdb0 │ │ │ │ - strbeq sl, [fp], #-756 @ 0xfffffd0c │ │ │ │ + strbeq fp, [fp], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq fp, [fp], #-740 @ 0xfffffd1c │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - ldreq r7, [fp], #-248 @ 0xffffff08 │ │ │ │ + ldreq r8, [fp], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 80434 <__cxa_atexit@plt+0x731fc> │ │ │ │ ldr r7, [pc, #28] @ 80444 <__cxa_atexit@plt+0x7320c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ 80448 <__cxa_atexit@plt+0x73210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [fp], #-204 @ 0xffffff34 │ │ │ │ + ldreq r8, [fp], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #104] @ 804cc <__cxa_atexit@plt+0x73294> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ @@ -117922,15 +117922,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [fp], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq fp, [fp], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80520 <__cxa_atexit@plt+0x732e8> │ │ │ │ @@ -117945,15 +117945,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [fp], #-1244 @ 0xfffffb24 │ │ │ │ + strbeq fp, [fp], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 805bc <__cxa_atexit@plt+0x73384> │ │ │ │ ldr r7, [pc, #148] @ 805e4 <__cxa_atexit@plt+0x733ac> │ │ │ │ @@ -117992,16 +117992,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r6, [fp], #-3912 @ 0xfffff0b8 │ │ │ │ - strbeq sl, [fp], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r7, [fp], #-3912 @ 0xfffff0b8 │ │ │ │ + strbeq fp, [fp], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80644 <__cxa_atexit@plt+0x7340c> │ │ │ │ @@ -118018,41 +118018,41 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [fp], #-940 @ 0xfffffc54 │ │ │ │ - ldreq r6, [fp], #-3808 @ 0xfffff120 │ │ │ │ + strbeq fp, [fp], #-924 @ 0xfffffc64 │ │ │ │ + ldreq r7, [fp], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80690 <__cxa_atexit@plt+0x73458> │ │ │ │ ldr r2, [pc, #36] @ 80698 <__cxa_atexit@plt+0x73460> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 8069c <__cxa_atexit@plt+0x73464> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4017cc <__cxa_atexit@plt+0x3f4594> │ │ │ │ + b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp], #-3880 @ 0xfffff0d8 │ │ │ │ - strbeq sl, [fp], #-860 @ 0xfffffca4 │ │ │ │ + strbeq sl, [fp], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq fp, [fp], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ - b 4017d4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ + b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 80718 <__cxa_atexit@plt+0x734e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -118067,31 +118067,31 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r9, [fp], #-3748 @ 0xfffff15c │ │ │ │ + strbeq sl, [fp], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ - b 4017d4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ + b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 807b4 <__cxa_atexit@plt+0x7357c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -118106,31 +118106,31 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r9, [fp], #-3592 @ 0xfffff1f8 │ │ │ │ + strbeq sl, [fp], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ - b 4017d4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ + b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 80850 <__cxa_atexit@plt+0x73618> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -118145,31 +118145,31 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r9, [fp], #-3436 @ 0xfffff294 │ │ │ │ + strbeq sl, [fp], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ - b 4017d4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ + b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 808ec <__cxa_atexit@plt+0x736b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -118184,25 +118184,25 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r9, [fp], #-3280 @ 0xfffff330 │ │ │ │ - ldreq r6, [fp], #-3080 @ 0xfffff3f8 │ │ │ │ + strbeq sl, [fp], #-3264 @ 0xfffff340 │ │ │ │ + ldreq r7, [fp], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80964 <__cxa_atexit@plt+0x7372c> │ │ │ │ @@ -118219,15 +118219,15 @@ │ │ │ │ b 80980 <__cxa_atexit@plt+0x73748> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r6, [fp], #-2984 @ 0xfffff458 │ │ │ │ + ldreq r7, [fp], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 809e4 <__cxa_atexit@plt+0x737ac> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -118297,15 +118297,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #92] @ 80b28 <__cxa_atexit@plt+0x738f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -118322,29 +118322,29 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ 80b38 <__cxa_atexit@plt+0x73900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - strbeq r9, [fp], #-4016 @ 0xfffff050 │ │ │ │ + strbeq sl, [fp], #-4000 @ 0xfffff060 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - strbeq r9, [fp], #-3840 @ 0xfffff100 │ │ │ │ + strbeq sl, [fp], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - strbeq r9, [fp], #-4076 @ 0xfffff014 │ │ │ │ + strbeq sl, [fp], #-4060 @ 0xfffff024 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - strbeq r9, [fp], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq sl, [fp], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - strbeq r9, [fp], #-3968 @ 0xfffff080 │ │ │ │ + strbeq sl, [fp], #-3952 @ 0xfffff090 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - strbeq r9, [fp], #-3808 @ 0xfffff120 │ │ │ │ + strbeq sl, [fp], #-3792 @ 0xfffff130 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strbeq sl, [fp], #-44 @ 0xffffffd4 │ │ │ │ + strbeq fp, [fp], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r9, [fp], #-3832 @ 0xfffff108 │ │ │ │ + strbeq sl, [fp], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 80b98 <__cxa_atexit@plt+0x73960> │ │ │ │ @@ -118355,15 +118355,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -118378,15 +118378,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -118401,15 +118401,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -118424,15 +118424,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -118458,16 +118458,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - ldreq r6, [fp], #-2092 @ 0xfffff7d4 │ │ │ │ - ldreq r6, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq r7, [fp], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq r7, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 80e00 <__cxa_atexit@plt+0x73bc8> │ │ │ │ ldr r7, [pc, #240] @ 80e48 <__cxa_atexit@plt+0x73c10> │ │ │ │ @@ -118532,19 +118532,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - ldreq r6, [fp], #-1832 @ 0xfffff8d8 │ │ │ │ - ldreq r6, [fp], #-1872 @ 0xfffff8b0 │ │ │ │ - strbeq r9, [fp], #-2044 @ 0xfffff804 │ │ │ │ - strbeq r9, [fp], #-3088 @ 0xfffff3f0 │ │ │ │ - ldreq r6, [fp], #-1756 @ 0xfffff924 │ │ │ │ + ldreq r7, [fp], #-1832 @ 0xfffff8d8 │ │ │ │ + ldreq r7, [fp], #-1872 @ 0xfffff8b0 │ │ │ │ + strbeq sl, [fp], #-2028 @ 0xfffff814 │ │ │ │ + strbeq sl, [fp], #-3072 @ 0xfffff400 │ │ │ │ + ldreq r7, [fp], #-1756 @ 0xfffff924 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #176] @ 80f2c <__cxa_atexit@plt+0x73cf4> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -118588,17 +118588,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - ldreq r6, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ - strbeq r9, [fp], #-1772 @ 0xfffff914 │ │ │ │ - strbeq r9, [fp], #-2816 @ 0xfffff500 │ │ │ │ + ldreq r7, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ + strbeq sl, [fp], #-1756 @ 0xfffff924 │ │ │ │ + strbeq sl, [fp], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80f84 <__cxa_atexit@plt+0x73d4c> │ │ │ │ @@ -118610,16 +118610,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [fp], #-1640 @ 0xfffff998 │ │ │ │ - strbeq r9, [fp], #-2684 @ 0xfffff584 │ │ │ │ + strbeq sl, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ + strbeq sl, [fp], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80fe4 <__cxa_atexit@plt+0x73dac> │ │ │ │ ldr r2, [pc, #56] @ 80ff0 <__cxa_atexit@plt+0x73db8> │ │ │ │ @@ -118635,15 +118635,15 @@ │ │ │ │ b 81000 <__cxa_atexit@plt+0x73dc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r9, [fp], #-1496 @ 0xfffffa28 │ │ │ │ + strbeq sl, [fp], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 81050 <__cxa_atexit@plt+0x73e18> │ │ │ │ ldr r3, [pc, #252] @ 81110 <__cxa_atexit@plt+0x73ed8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -118703,22 +118703,22 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strbeq r9, [fp], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq sl, [fp], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strbeq r9, [fp], #-2408 @ 0xfffff698 │ │ │ │ + strbeq sl, [fp], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r9, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq sl, [fp], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbeq r9, [fp], #-2484 @ 0xfffff64c │ │ │ │ + strbeq sl, [fp], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8115c <__cxa_atexit@plt+0x73f24> │ │ │ │ ldr r3, [pc, #88] @ 81198 <__cxa_atexit@plt+0x73f60> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -118739,33 +118739,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r9, [fp], #-2176 @ 0xfffff780 │ │ │ │ + strbeq sl, [fp], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r9, [fp], #-2216 @ 0xfffff758 │ │ │ │ + strbeq sl, [fp], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 811bc <__cxa_atexit@plt+0x73f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq sl, [fp], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 811dc <__cxa_atexit@plt+0x73fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp], #-2092 @ 0xfffff7d4 │ │ │ │ + strbeq sl, [fp], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 81220 <__cxa_atexit@plt+0x73fe8> │ │ │ │ ldr r3, [pc, #96] @ 8125c <__cxa_atexit@plt+0x74024> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -118788,33 +118788,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r9, [fp], #-1972 @ 0xfffff84c │ │ │ │ + strbeq sl, [fp], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r9, [fp], #-2020 @ 0xfffff81c │ │ │ │ + strbeq sl, [fp], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 81280 <__cxa_atexit@plt+0x74048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp], #-1924 @ 0xfffff87c │ │ │ │ + strbeq sl, [fp], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 812a0 <__cxa_atexit@plt+0x74068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq sl, [fp], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118824,21 +118824,21 @@ │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr r0, [pc, #36] @ 812fc <__cxa_atexit@plt+0x740c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r3, #16] │ │ │ │ sub r9, r6, #11 │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp], #-1788 @ 0xfffff904 │ │ │ │ - ldreq r6, [fp], #-600 @ 0xfffffda8 │ │ │ │ + strbeq sl, [fp], #-1772 @ 0xfffff914 │ │ │ │ + ldreq r7, [fp], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118846,21 +118846,21 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #32] @ 81354 <__cxa_atexit@plt+0x7411c> │ │ │ │ str r1, [r3, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2, r9} │ │ │ │ sub r9, r6, #10 │ │ │ │ - b 4017dc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r6, [fp], #-524 @ 0xfffffdf4 │ │ │ │ + ldreq r7, [fp], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ mov lr, r8 │ │ │ │ @@ -118876,23 +118876,23 @@ │ │ │ │ str r9, [r2, #8] │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ ldr r0, [pc, #44] @ 813d8 <__cxa_atexit@plt+0x741a0> │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r9, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 4017e4 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ + b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r9, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq sl, [fp], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81448 <__cxa_atexit@plt+0x74210> │ │ │ │ @@ -118911,35 +118911,35 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r8, [pc, #60] @ 81474 <__cxa_atexit@plt+0x7423c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #52] @ 81478 <__cxa_atexit@plt+0x74240> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ mov r6, r2 │ │ │ │ b 81458 <__cxa_atexit@plt+0x74220> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 81468 <__cxa_atexit@plt+0x74230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [fp], #-288 @ 0xfffffee0 │ │ │ │ + ldreq r7, [fp], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r9, [fp], #-1516 @ 0xfffffa14 │ │ │ │ - strbeq r9, [fp], #-1484 @ 0xfffffa34 │ │ │ │ - strbeq r9, [fp], #-1480 @ 0xfffffa38 │ │ │ │ + strbeq sl, [fp], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq sl, [fp], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq sl, [fp], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r6, [fp], #-252 @ 0xffffff04 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq r7, [fp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 814ec <__cxa_atexit@plt+0x742b4> │ │ │ │ ldr r3, [pc, #64] @ 814f4 <__cxa_atexit@plt+0x742bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -118956,17 +118956,17 @@ │ │ │ │ b 81870 <__cxa_atexit@plt+0x74638> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [fp], #-212 @ 0xffffff2c │ │ │ │ + strbeq sl, [fp], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [fp], #-144 @ 0xffffff70 │ │ │ │ + ldreq r7, [fp], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 81520 <__cxa_atexit@plt+0x742e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 81870 <__cxa_atexit@plt+0x74638> │ │ │ │ @@ -118974,15 +118974,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 81544 <__cxa_atexit@plt+0x7430c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118995,16 +118995,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [fp], #-1152 @ 0xfffffb80 │ │ │ │ - ldreq r5, [fp], #-4012 @ 0xfffff054 │ │ │ │ + strbeq sl, [fp], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq r6, [fp], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81634 <__cxa_atexit@plt+0x743fc> │ │ │ │ ldr r1, [pc, #160] @ 81658 <__cxa_atexit@plt+0x74420> │ │ │ │ ldr r2, [pc, #160] @ 8165c <__cxa_atexit@plt+0x74424> │ │ │ │ @@ -119030,34 +119030,34 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 81660 <__cxa_atexit@plt+0x74428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r8, [fp], #-4060 @ 0xfffff024 │ │ │ │ - ldreq r5, [fp], #-3836 @ 0xfffff104 │ │ │ │ + strbeq r9, [fp], #-4044 @ 0xfffff034 │ │ │ │ + ldreq r6, [fp], #-3836 @ 0xfffff104 │ │ │ │ @ instruction: 0xfffff060 │ │ │ │ @ instruction: 0xfffff318 │ │ │ │ - ldreq r5, [fp], #-3800 @ 0xfffff128 │ │ │ │ + ldreq r6, [fp], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -119081,15 +119081,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffefb4 │ │ │ │ @ instruction: 0xfffff268 │ │ │ │ - ldreq r5, [fp], #-3696 @ 0xfffff190 │ │ │ │ + ldreq r6, [fp], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81748 <__cxa_atexit@plt+0x74510> │ │ │ │ ldr r1, [pc, #68] @ 81750 <__cxa_atexit@plt+0x74518> │ │ │ │ ldr r0, [pc, #68] @ 81754 <__cxa_atexit@plt+0x7451c> │ │ │ │ @@ -119099,29 +119099,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 81738 <__cxa_atexit@plt+0x74500> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r8, [fp], #-3720 @ 0xfffff178 │ │ │ │ + strbeq r9, [fp], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -119130,21 +119130,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r5, [fp], #-3452 @ 0xfffff284 │ │ │ │ + ldreq r6, [fp], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 81838 <__cxa_atexit@plt+0x74600> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -119163,26 +119163,26 @@ │ │ │ │ str r5, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq r8, [fp], #-3480 @ 0xfffff268 │ │ │ │ + strbeq r9, [fp], #-3464 @ 0xfffff278 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldreq r5, [fp], #-3296 @ 0xfffff320 │ │ │ │ + ldreq r6, [fp], #-3296 @ 0xfffff320 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8190c <__cxa_atexit@plt+0x746d4> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -119231,21 +119231,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r5, [fp], #-3200 @ 0xfffff380 │ │ │ │ - ldreq r5, [fp], #-3228 @ 0xfffff364 │ │ │ │ - strbeq r8, [fp], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r6, [fp], #-3200 @ 0xfffff380 │ │ │ │ + ldreq r6, [fp], #-3228 @ 0xfffff364 │ │ │ │ + strbeq r9, [fp], #-3264 @ 0xfffff340 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r8, [fp], #-3296 @ 0xfffff320 │ │ │ │ - ldreq r5, [fp], #-3124 @ 0xfffff3cc │ │ │ │ + strbeq r9, [fp], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r6, [fp], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -119272,17 +119272,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strbeq r8, [fp], #-3068 @ 0xfffff404 │ │ │ │ + strbeq r9, [fp], #-3052 @ 0xfffff414 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq r5, [fp], #-2976 @ 0xfffff460 │ │ │ │ + ldreq r6, [fp], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 81a50 <__cxa_atexit@plt+0x74818> │ │ │ │ ldr r2, [pc, #72] @ 81a5c <__cxa_atexit@plt+0x74824> │ │ │ │ @@ -119302,30 +119302,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r8, [fp], #-2940 @ 0xfffff484 │ │ │ │ + strbeq r9, [fp], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r5, [fp], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq r6, [fp], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 81a88 <__cxa_atexit@plt+0x74850> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 81870 <__cxa_atexit@plt+0x74638> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 81b00 <__cxa_atexit@plt+0x748c8> │ │ │ │ ldr r2, [pc, #76] @ 81b0c <__cxa_atexit@plt+0x748d4> │ │ │ │ @@ -119339,31 +119339,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 81af8 <__cxa_atexit@plt+0x748c0> │ │ │ │ ldr r3, [pc, #44] @ 81b14 <__cxa_atexit@plt+0x748dc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r8, [fp], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r9, [fp], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 81b38 <__cxa_atexit@plt+0x74900> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -119377,33 +119377,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 81b94 <__cxa_atexit@plt+0x7495c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r8, [fp], #-3576 @ 0xfffff208 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r9, [fp], #-3560 @ 0xfffff218 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81bcc <__cxa_atexit@plt+0x74994> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 81bd4 <__cxa_atexit@plt+0x7499c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp], #-2528 @ 0xfffff620 │ │ │ │ + strbeq r9, [fp], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81ce4 <__cxa_atexit@plt+0x74aac> │ │ │ │ @@ -119454,15 +119454,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 81d10 <__cxa_atexit@plt+0x74ad8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -119474,15 +119474,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r8, [fp], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r9, [fp], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ 81df4 <__cxa_atexit@plt+0x74bbc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -119522,25 +119522,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r8, [fp], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq r9, [fp], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81e94 <__cxa_atexit@plt+0x74c5c> │ │ │ │ @@ -119570,19 +119570,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [fp], #-2956 @ 0xfffff474 │ │ │ │ + strbeq r9, [fp], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 81ef8 <__cxa_atexit@plt+0x74cc0> │ │ │ │ @@ -119664,26 +119664,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 82020 <__cxa_atexit@plt+0x74de8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r8, [fp], #-2772 @ 0xfffff52c │ │ │ │ - strbeq r8, [fp], #-2584 @ 0xfffff5e8 │ │ │ │ + strbeq r9, [fp], #-2756 @ 0xfffff53c │ │ │ │ + strbeq r9, [fp], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 820d0 <__cxa_atexit@plt+0x74e98> │ │ │ │ @@ -119713,19 +119713,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [fp], #-2384 @ 0xfffff6b0 │ │ │ │ + strbeq r9, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -119755,15 +119755,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq r5, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ + ldreq r6, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -119789,16 +119789,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - ldreq r5, [fp], #-952 @ 0xfffffc48 │ │ │ │ - ldreq r5, [fp], #-916 @ 0xfffffc6c │ │ │ │ + ldreq r6, [fp], #-952 @ 0xfffffc48 │ │ │ │ + ldreq r6, [fp], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 822b0 <__cxa_atexit@plt+0x75078> │ │ │ │ ldr r7, [pc, #208] @ 822f4 <__cxa_atexit@plt+0x750bc> │ │ │ │ @@ -119855,18 +119855,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - ldreq r5, [fp], #-716 @ 0xfffffd34 │ │ │ │ - ldreq r5, [fp], #-748 @ 0xfffffd14 │ │ │ │ - strbeq r8, [fp], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq r8, [fp], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq r6, [fp], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r6, [fp], #-748 @ 0xfffffd14 │ │ │ │ + strbeq r9, [fp], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq r9, [fp], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82354 <__cxa_atexit@plt+0x7511c> │ │ │ │ @@ -119878,16 +119878,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [fp], #-664 @ 0xfffffd68 │ │ │ │ - strbeq r8, [fp], #-1708 @ 0xfffff954 │ │ │ │ + strbeq r9, [fp], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r9, [fp], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 823b4 <__cxa_atexit@plt+0x7517c> │ │ │ │ ldr r3, [pc, #60] @ 823c4 <__cxa_atexit@plt+0x7518c> │ │ │ │ @@ -119904,15 +119904,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 823c8 <__cxa_atexit@plt+0x75190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [fp], #-516 @ 0xfffffdfc │ │ │ │ + ldreq r6, [fp], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -119936,15 +119936,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 82448 <__cxa_atexit@plt+0x75210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [fp], #-392 @ 0xfffffe78 │ │ │ │ + ldreq r6, [fp], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -119968,15 +119968,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 824c8 <__cxa_atexit@plt+0x75290> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [fp], #-268 @ 0xfffffef4 │ │ │ │ + ldreq r6, [fp], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -120030,20 +120030,20 @@ │ │ │ │ ldr r6, [pc, #32] @ 825cc <__cxa_atexit@plt+0x75394> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldreq r5, [fp], #-64 @ 0xffffffc0 │ │ │ │ - strbeq r8, [fp], #-480 @ 0xfffffe20 │ │ │ │ + ldreq r6, [fp], #-64 @ 0xffffffc0 │ │ │ │ + strbeq r9, [fp], #-464 @ 0xfffffe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 82668 <__cxa_atexit@plt+0x75430> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -120071,18 +120071,18 @@ │ │ │ │ b 82604 <__cxa_atexit@plt+0x753cc> │ │ │ │ ldr r6, [pc, #24] @ 8266c <__cxa_atexit@plt+0x75434> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r8, [fp], #-276 @ 0xfffffeec │ │ │ │ + strbeq r9, [fp], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 826bc <__cxa_atexit@plt+0x75484> │ │ │ │ sub r7, r3, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -120103,17 +120103,17 @@ │ │ │ │ b 8268c <__cxa_atexit@plt+0x75454> │ │ │ │ ldr r6, [pc, #20] @ 826e8 <__cxa_atexit@plt+0x754b0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbeq r8, [fp], #-140 @ 0xffffff74 │ │ │ │ + strbeq r9, [fp], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -120125,16 +120125,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 82744 <__cxa_atexit@plt+0x7550c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r8, [fp], #-28 @ 0xffffffe4 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r9, [fp], #-12 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -120159,15 +120159,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 827c4 <__cxa_atexit@plt+0x7558c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r4, [fp], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r5, [fp], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 827f4 <__cxa_atexit@plt+0x755bc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -120223,17 +120223,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 828cc <__cxa_atexit@plt+0x75694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbeq r8, [fp], #-372 @ 0xfffffe8c │ │ │ │ - strbeq r8, [fp], #-440 @ 0xfffffe48 │ │ │ │ - strbeq r8, [fp], #-364 @ 0xfffffe94 │ │ │ │ + strbeq r9, [fp], #-356 @ 0xfffffe9c │ │ │ │ + strbeq r9, [fp], #-424 @ 0xfffffe58 │ │ │ │ + strbeq r9, [fp], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 82960 <__cxa_atexit@plt+0x75728> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -120263,17 +120263,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8296c <__cxa_atexit@plt+0x75734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r8, [fp], #-208 @ 0xffffff30 │ │ │ │ - strbeq r8, [fp], #-268 @ 0xfffffef4 │ │ │ │ - strbeq r8, [fp], #-200 @ 0xffffff38 │ │ │ │ + strbeq r9, [fp], #-192 @ 0xffffff40 │ │ │ │ + strbeq r9, [fp], #-252 @ 0xffffff04 │ │ │ │ + strbeq r9, [fp], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 829a8 <__cxa_atexit@plt+0x75770> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -120295,17 +120295,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 829ec <__cxa_atexit@plt+0x757b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp], #-76 @ 0xffffffb4 │ │ │ │ - strbeq r8, [fp], #-128 @ 0xffffff80 │ │ │ │ - strbeq r8, [fp], #-68 @ 0xffffffbc │ │ │ │ + strbeq r9, [fp], #-60 @ 0xffffffc4 │ │ │ │ + strbeq r9, [fp], #-112 @ 0xffffff90 │ │ │ │ + strbeq r9, [fp], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 82aa8 <__cxa_atexit@plt+0x75870> │ │ │ │ ldr r3, [pc, #168] @ 82ab8 <__cxa_atexit@plt+0x75880> │ │ │ │ @@ -120349,20 +120349,20 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 82ad0 <__cxa_atexit@plt+0x75898> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r7, [fp], #-3092 @ 0xfffff3ec │ │ │ │ - ldreq r4, [fp], #-3032 @ 0xfffff428 │ │ │ │ - ldreq r4, [fp], #-2980 @ 0xfffff45c │ │ │ │ - ldreq r4, [fp], #-3024 @ 0xfffff430 │ │ │ │ - ldreq r4, [fp], #-3020 @ 0xfffff434 │ │ │ │ - ldreq r4, [fp], #-2980 @ 0xfffff45c │ │ │ │ + strbeq r8, [fp], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r5, [fp], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r5, [fp], #-2980 @ 0xfffff45c │ │ │ │ + ldreq r5, [fp], #-3024 @ 0xfffff430 │ │ │ │ + ldreq r5, [fp], #-3020 @ 0xfffff434 │ │ │ │ + ldreq r5, [fp], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #3 │ │ │ │ bhi 82b48 <__cxa_atexit@plt+0x75910> │ │ │ │ add r3, pc, #4 │ │ │ │ @@ -120388,36 +120388,36 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 82b58 <__cxa_atexit@plt+0x75920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp], #-2916 @ 0xfffff49c │ │ │ │ - ldreq r4, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq r4, [fp], #-2804 @ 0xfffff50c │ │ │ │ - ldreq r4, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ - ldreq r4, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq r4, [fp], #-2808 @ 0xfffff508 │ │ │ │ + strbeq r8, [fp], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq r5, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq r5, [fp], #-2804 @ 0xfffff50c │ │ │ │ + ldreq r5, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ + ldreq r5, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq r5, [fp], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82ba0 <__cxa_atexit@plt+0x75968> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 82ba8 <__cxa_atexit@plt+0x75970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b acbac <__cxa_atexit@plt+0x9f974> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp], #-2572 @ 0xfffff5f4 │ │ │ │ - ldreq r4, [fp], #-2740 @ 0xfffff54c │ │ │ │ + strbeq r8, [fp], #-2556 @ 0xfffff604 │ │ │ │ + ldreq r5, [fp], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -120444,19 +120444,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 82c44 <__cxa_atexit@plt+0x75a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq r7, [fp], #-2484 @ 0xfffff64c │ │ │ │ - strbeq r7, [fp], #-2700 @ 0xfffff574 │ │ │ │ - strbeq r7, [fp], #-3540 @ 0xfffff22c │ │ │ │ - ldreq r4, [fp], #-2636 @ 0xfffff5b4 │ │ │ │ - ldreq r4, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq r8, [fp], #-2468 @ 0xfffff65c │ │ │ │ + strbeq r8, [fp], #-2684 @ 0xfffff584 │ │ │ │ + strbeq r8, [fp], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r5, [fp], #-2636 @ 0xfffff5b4 │ │ │ │ + ldreq r5, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82cd8 <__cxa_atexit@plt+0x75aa0> │ │ │ │ ldr r1, [pc, #148] @ 82cfc <__cxa_atexit@plt+0x75ac4> │ │ │ │ ldr r2, [pc, #148] @ 82d00 <__cxa_atexit@plt+0x75ac8> │ │ │ │ @@ -120483,29 +120483,29 @@ │ │ │ │ bx r0 │ │ │ │ cmp r8, #3 │ │ │ │ beq 82ce0 <__cxa_atexit@plt+0x75aa8> │ │ │ │ ldr r3, [pc, #60] @ 82d08 <__cxa_atexit@plt+0x75ad0> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ add r8, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 82cc4 <__cxa_atexit@plt+0x75a8c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r7, [fp], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq r8, [fp], #-2332 @ 0xfffff6e4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r7, [fp], #-3412 @ 0xfffff2ac │ │ │ │ - ldreq r4, [fp], #-2412 @ 0xfffff694 │ │ │ │ + strbeq r8, [fp], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq r5, [fp], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 82d78 <__cxa_atexit@plt+0x75b40> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r8, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -120525,16 +120525,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ add r8, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 82d38 <__cxa_atexit@plt+0x75b00> │ │ │ │ add r5, r5, #4 │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r7, [fp], #-3296 @ 0xfffff320 │ │ │ │ - ldreq r4, [fp], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r8, [fp], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r5, [fp], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r8, r7, #3 │ │ │ │ cmp r8, #3 │ │ │ │ beq 82db0 <__cxa_atexit@plt+0x75b78> │ │ │ │ ldr r3, [pc, #48] @ 82dd0 <__cxa_atexit@plt+0x75b98> │ │ │ │ lsl r7, r8, #2 │ │ │ │ @@ -120546,16 +120546,16 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ add r8, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 82d98 <__cxa_atexit@plt+0x75b60> │ │ │ │ add r5, r5, #4 │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ - strbeq r7, [fp], #-3200 @ 0xfffff380 │ │ │ │ - ldreq r4, [fp], #-2208 @ 0xfffff760 │ │ │ │ + strbeq r8, [fp], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r5, [fp], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -120582,19 +120582,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 82e6c <__cxa_atexit@plt+0x75c34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq r7, [fp], #-1932 @ 0xfffff874 │ │ │ │ - strbeq r7, [fp], #-2148 @ 0xfffff79c │ │ │ │ - strbeq r7, [fp], #-2988 @ 0xfffff454 │ │ │ │ - ldreq r4, [fp], #-2104 @ 0xfffff7c8 │ │ │ │ - ldreq r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r8, [fp], #-1916 @ 0xfffff884 │ │ │ │ + strbeq r8, [fp], #-2132 @ 0xfffff7ac │ │ │ │ + strbeq r8, [fp], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r5, [fp], #-2104 @ 0xfffff7c8 │ │ │ │ + ldreq r5, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82f14 <__cxa_atexit@plt+0x75cdc> │ │ │ │ ldr r1, [pc, #156] @ 82f2c <__cxa_atexit@plt+0x75cf4> │ │ │ │ ldr r2, [pc, #156] @ 82f30 <__cxa_atexit@plt+0x75cf8> │ │ │ │ @@ -120625,27 +120625,27 @@ │ │ │ │ sub r8, r3, #1 │ │ │ │ cmp r8, #4 │ │ │ │ bcs 82f10 <__cxa_atexit@plt+0x75cd8> │ │ │ │ ldr r3, [pc, #52] @ 82f38 <__cxa_atexit@plt+0x75d00> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 82ef0 <__cxa_atexit@plt+0x75cb8> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [fp], #-1796 @ 0xfffff8fc │ │ │ │ + strbeq r8, [fp], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq r7, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq r4, [fp], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq r8, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r5, [fp], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 82fb0 <__cxa_atexit@plt+0x75d78> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -120667,16 +120667,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 82f6c <__cxa_atexit@plt+0x75d34> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r7, [fp], #-2720 @ 0xfffff560 │ │ │ │ - ldreq r4, [fp], #-1728 @ 0xfffff940 │ │ │ │ + strbeq r8, [fp], #-2704 @ 0xfffff570 │ │ │ │ + ldreq r5, [fp], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 83000 <__cxa_atexit@plt+0x75dc8> │ │ │ │ sub r3, r3, #1 │ │ │ │ sub r8, r3, #1 │ │ │ │ @@ -120690,16 +120690,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 82fd4 <__cxa_atexit@plt+0x75d9c> │ │ │ │ - strbeq r7, [fp], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq r4, [fp], #-1632 @ 0xfffff9a0 │ │ │ │ + strbeq r8, [fp], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r5, [fp], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -120726,19 +120726,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 830ac <__cxa_atexit@plt+0x75e74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq r7, [fp], #-1356 @ 0xfffffab4 │ │ │ │ - strbeq r7, [fp], #-1572 @ 0xfffff9dc │ │ │ │ - strbeq r7, [fp], #-2412 @ 0xfffff694 │ │ │ │ - ldreq r4, [fp], #-1536 @ 0xfffffa00 │ │ │ │ - ldreq r4, [fp], #-1508 @ 0xfffffa1c │ │ │ │ + strbeq r8, [fp], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r8, [fp], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq r8, [fp], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq r5, [fp], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq r5, [fp], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83188 <__cxa_atexit@plt+0x75f50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -120747,15 +120747,15 @@ │ │ │ │ cmp r2, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ bne 830f8 <__cxa_atexit@plt+0x75ec0> │ │ │ │ ldr r7, [pc, #200] @ 831b8 <__cxa_atexit@plt+0x75f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ add r9, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 83194 <__cxa_atexit@plt+0x75f5c> │ │ │ │ ldr r7, [pc, #168] @ 831bc <__cxa_atexit@plt+0x75f84> │ │ │ │ ldr sl, [pc, #168] @ 831c0 <__cxa_atexit@plt+0x75f88> │ │ │ │ @@ -120783,35 +120783,35 @@ │ │ │ │ str r2, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str lr, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 831b4 <__cxa_atexit@plt+0x75f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp], #-1212 @ 0xfffffb44 │ │ │ │ - ldreq r4, [fp], #-1268 @ 0xfffffb0c │ │ │ │ - strbeq r7, [fp], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r8, [fp], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq r5, [fp], #-1268 @ 0xfffffb0c │ │ │ │ + strbeq r8, [fp], #-1200 @ 0xfffffb50 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r7, [fp], #-1156 @ 0xfffffb7c │ │ │ │ - strbeq r7, [fp], #-1116 @ 0xfffffba4 │ │ │ │ - strbeq r7, [fp], #-1340 @ 0xfffffac4 │ │ │ │ - strbeq r7, [fp], #-2180 @ 0xfffff77c │ │ │ │ - ldreq r4, [fp], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq r8, [fp], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r8, [fp], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq r8, [fp], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r8, [fp], #-2164 @ 0xfffff78c │ │ │ │ + ldreq r5, [fp], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83224 <__cxa_atexit@plt+0x75fec> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -120821,22 +120821,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 83220 <__cxa_atexit@plt+0x75fe8> │ │ │ │ ldr r3, [pc, #32] @ 83234 <__cxa_atexit@plt+0x75ffc> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp], #-920 @ 0xfffffc68 │ │ │ │ - strbeq r7, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ - ldreq r4, [fp], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r8, [fp], #-904 @ 0xfffffc78 │ │ │ │ + strbeq r8, [fp], #-2044 @ 0xfffff804 │ │ │ │ + ldreq r5, [fp], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -120876,20 +120876,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strbeq r7, [fp], #-820 @ 0xfffffccc │ │ │ │ - strbeq r7, [fp], #-780 @ 0xfffffcf4 │ │ │ │ - strbeq r7, [fp], #-1004 @ 0xfffffc14 │ │ │ │ - strbeq r7, [fp], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq r4, [fp], #-948 @ 0xfffffc4c │ │ │ │ - ldreq r4, [fp], #-900 @ 0xfffffc7c │ │ │ │ + strbeq r8, [fp], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r8, [fp], #-764 @ 0xfffffd04 │ │ │ │ + strbeq r8, [fp], #-988 @ 0xfffffc24 │ │ │ │ + strbeq r8, [fp], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r5, [fp], #-948 @ 0xfffffc4c │ │ │ │ + ldreq r5, [fp], #-900 @ 0xfffffc7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ and r3, r8, #3 │ │ │ │ mov r7, r9 │ │ │ │ cmp r3, #3 │ │ │ │ beq 8335c <__cxa_atexit@plt+0x76124> │ │ │ │ @@ -120953,23 +120953,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 8342c <__cxa_atexit@plt+0x761f4> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ - ldreq r4, [fp], #-636 @ 0xfffffd84 │ │ │ │ - strbeq r7, [fp], #-608 @ 0xfffffda0 │ │ │ │ + ldreq r5, [fp], #-636 @ 0xfffffd84 │ │ │ │ + strbeq r8, [fp], #-592 @ 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r7, [fp], #-476 @ 0xfffffe24 │ │ │ │ - strbeq r7, [fp], #-700 @ 0xfffffd44 │ │ │ │ - strbeq r7, [fp], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq r7, [fp], #-444 @ 0xfffffe44 │ │ │ │ - ldreq r4, [fp], #-588 @ 0xfffffdb4 │ │ │ │ + strbeq r8, [fp], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r8, [fp], #-684 @ 0xfffffd54 │ │ │ │ + strbeq r8, [fp], #-1524 @ 0xfffffa0c │ │ │ │ + strbeq r8, [fp], #-428 @ 0xfffffe54 │ │ │ │ + ldreq r5, [fp], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83494 <__cxa_atexit@plt+0x7625c> │ │ │ │ @@ -120985,16 +120985,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 834ac <__cxa_atexit@plt+0x76274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [fp], #-520 @ 0xfffffdf8 │ │ │ │ - ldreq r4, [fp], #-492 @ 0xfffffe14 │ │ │ │ + ldreq r5, [fp], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq r5, [fp], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 8352c <__cxa_atexit@plt+0x762f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -121020,15 +121020,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq r4, [fp], #-356 @ 0xfffffe9c │ │ │ │ + ldreq r5, [fp], #-356 @ 0xfffffe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 83594 <__cxa_atexit@plt+0x7635c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -121045,15 +121045,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r4, [fp], #-256 @ 0xffffff00 │ │ │ │ + ldreq r5, [fp], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 835d8 <__cxa_atexit@plt+0x763a0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -121061,22 +121061,22 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 8331c <__cxa_atexit@plt+0x760e4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [fp], #-192 @ 0xffffff40 │ │ │ │ + ldreq r5, [fp], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 8331c <__cxa_atexit@plt+0x760e4> │ │ │ │ - ldreq r4, [fp], #-180 @ 0xffffff4c │ │ │ │ + ldreq r5, [fp], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 836cc <__cxa_atexit@plt+0x76494> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121085,15 +121085,15 @@ │ │ │ │ cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bne 83640 <__cxa_atexit@plt+0x76408> │ │ │ │ ldr r7, [pc, #196] @ 836fc <__cxa_atexit@plt+0x764c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 836d8 <__cxa_atexit@plt+0x764a0> │ │ │ │ ldr r7, [pc, #164] @ 83700 <__cxa_atexit@plt+0x764c8> │ │ │ │ ldr r9, [pc, #164] @ 83704 <__cxa_atexit@plt+0x764cc> │ │ │ │ @@ -121120,35 +121120,35 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 836f8 <__cxa_atexit@plt+0x764c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-3956 @ 0xfffff08c │ │ │ │ - ldreq r3, [fp], #-4040 @ 0xfffff038 │ │ │ │ - strbeq r6, [fp], #-3960 @ 0xfffff088 │ │ │ │ + strbeq r7, [fp], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r4, [fp], #-4040 @ 0xfffff038 │ │ │ │ + strbeq r7, [fp], #-3944 @ 0xfffff098 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r6, [fp], #-3900 @ 0xfffff0c4 │ │ │ │ - strbeq r6, [fp], #-3860 @ 0xfffff0ec │ │ │ │ - strbeq r6, [fp], #-4084 @ 0xfffff00c │ │ │ │ - strbeq r7, [fp], #-828 @ 0xfffffcc4 │ │ │ │ - ldreq r3, [fp], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r7, [fp], #-3884 @ 0xfffff0d4 │ │ │ │ + strbeq r7, [fp], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq r7, [fp], #-4068 @ 0xfffff01c │ │ │ │ + strbeq r8, [fp], #-812 @ 0xfffffcd4 │ │ │ │ + ldreq r4, [fp], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83768 <__cxa_atexit@plt+0x76530> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121158,22 +121158,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 83764 <__cxa_atexit@plt+0x7652c> │ │ │ │ ldr r3, [pc, #32] @ 83778 <__cxa_atexit@plt+0x76540> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-3668 @ 0xfffff1ac │ │ │ │ - strbeq r7, [fp], #-712 @ 0xfffffd38 │ │ │ │ - ldreq r3, [fp], #-3832 @ 0xfffff108 │ │ │ │ + strbeq r7, [fp], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r8, [fp], #-696 @ 0xfffffd48 │ │ │ │ + ldreq r4, [fp], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -121212,20 +121212,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq r6, [fp], #-3564 @ 0xfffff214 │ │ │ │ - strbeq r6, [fp], #-3524 @ 0xfffff23c │ │ │ │ - strbeq r6, [fp], #-3748 @ 0xfffff15c │ │ │ │ - strbeq r7, [fp], #-492 @ 0xfffffe14 │ │ │ │ - ldreq r3, [fp], #-3724 @ 0xfffff174 │ │ │ │ - ldreq r3, [fp], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq r7, [fp], #-3548 @ 0xfffff224 │ │ │ │ + strbeq r7, [fp], #-3508 @ 0xfffff24c │ │ │ │ + strbeq r7, [fp], #-3732 @ 0xfffff16c │ │ │ │ + strbeq r8, [fp], #-476 @ 0xfffffe24 │ │ │ │ + ldreq r4, [fp], #-3724 @ 0xfffff174 │ │ │ │ + ldreq r4, [fp], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 838f8 <__cxa_atexit@plt+0x766c0> │ │ │ │ sub r8, r7, #1 │ │ │ │ @@ -121271,22 +121271,22 @@ │ │ │ │ ldr r7, [pc, #20] @ 83924 <__cxa_atexit@plt+0x766ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [fp], #-3480 @ 0xfffff268 │ │ │ │ + ldreq r4, [fp], #-3480 @ 0xfffff268 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - strbeq r6, [fp], #-3344 @ 0xfffff2f0 │ │ │ │ - strbeq r6, [fp], #-3304 @ 0xfffff318 │ │ │ │ - strbeq r6, [fp], #-3528 @ 0xfffff238 │ │ │ │ - strbeq r7, [fp], #-272 @ 0xfffffef0 │ │ │ │ - ldreq r3, [fp], #-3440 @ 0xfffff290 │ │ │ │ + strbeq r7, [fp], #-3328 @ 0xfffff300 │ │ │ │ + strbeq r7, [fp], #-3288 @ 0xfffff328 │ │ │ │ + strbeq r7, [fp], #-3512 @ 0xfffff248 │ │ │ │ + strbeq r8, [fp], #-256 @ 0xffffff00 │ │ │ │ + ldreq r4, [fp], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83988 <__cxa_atexit@plt+0x76750> │ │ │ │ @@ -121302,16 +121302,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 839a0 <__cxa_atexit@plt+0x76768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [fp], #-3372 @ 0xfffff2d4 │ │ │ │ - ldreq r3, [fp], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq r4, [fp], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r4, [fp], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #224] @ 83a98 <__cxa_atexit@plt+0x76860> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -121365,22 +121365,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq r3, [fp], #-3108 @ 0xfffff3dc │ │ │ │ + ldreq r4, [fp], #-3108 @ 0xfffff3dc │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - strbeq r6, [fp], #-2980 @ 0xfffff45c │ │ │ │ - strbeq r6, [fp], #-2940 @ 0xfffff484 │ │ │ │ - strbeq r6, [fp], #-3164 @ 0xfffff3a4 │ │ │ │ - strbeq r6, [fp], #-4004 @ 0xfffff05c │ │ │ │ - ldreq r3, [fp], #-3068 @ 0xfffff404 │ │ │ │ + strbeq r7, [fp], #-2964 @ 0xfffff46c │ │ │ │ + strbeq r7, [fp], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r7, [fp], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq r7, [fp], #-3988 @ 0xfffff06c │ │ │ │ + ldreq r4, [fp], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 83b64 <__cxa_atexit@plt+0x7692c> │ │ │ │ sub r8, r3, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -121426,22 +121426,22 @@ │ │ │ │ ldr r7, [pc, #20] @ 83b90 <__cxa_atexit@plt+0x76958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [fp], #-2860 @ 0xfffff4d4 │ │ │ │ + ldreq r4, [fp], #-2860 @ 0xfffff4d4 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - strbeq r6, [fp], #-2724 @ 0xfffff55c │ │ │ │ - strbeq r6, [fp], #-2684 @ 0xfffff584 │ │ │ │ - strbeq r6, [fp], #-2908 @ 0xfffff4a4 │ │ │ │ - strbeq r6, [fp], #-3748 @ 0xfffff15c │ │ │ │ - ldreq r3, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ + strbeq r7, [fp], #-2708 @ 0xfffff56c │ │ │ │ + strbeq r7, [fp], #-2668 @ 0xfffff594 │ │ │ │ + strbeq r7, [fp], #-2892 @ 0xfffff4b4 │ │ │ │ + strbeq r7, [fp], #-3732 @ 0xfffff16c │ │ │ │ + ldreq r4, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83be8 <__cxa_atexit@plt+0x769b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ @@ -121450,16 +121450,16 @@ │ │ │ │ add sl, r2, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 83ccc <__cxa_atexit@plt+0x76a94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-2496 @ 0xfffff640 │ │ │ │ - ldreq r3, [fp], #-2692 @ 0xfffff57c │ │ │ │ + strbeq r7, [fp], #-2480 @ 0xfffff650 │ │ │ │ + ldreq r4, [fp], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83c44 <__cxa_atexit@plt+0x76a0c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121469,22 +121469,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 83c40 <__cxa_atexit@plt+0x76a08> │ │ │ │ ldr r3, [pc, #32] @ 83c54 <__cxa_atexit@plt+0x76a1c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-2424 @ 0xfffff688 │ │ │ │ - strbeq r6, [fp], #-3564 @ 0xfffff214 │ │ │ │ - ldreq r3, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ + strbeq r7, [fp], #-2408 @ 0xfffff698 │ │ │ │ + strbeq r7, [fp], #-3548 @ 0xfffff224 │ │ │ │ + ldreq r4, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83ca8 <__cxa_atexit@plt+0x76a70> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121494,22 +121494,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 83ca4 <__cxa_atexit@plt+0x76a6c> │ │ │ │ ldr r3, [pc, #32] @ 83cb8 <__cxa_atexit@plt+0x76a80> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-2324 @ 0xfffff6ec │ │ │ │ - strbeq r6, [fp], #-3464 @ 0xfffff278 │ │ │ │ - ldreq r3, [fp], #-2488 @ 0xfffff648 │ │ │ │ + strbeq r7, [fp], #-2308 @ 0xfffff6fc │ │ │ │ + strbeq r7, [fp], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r4, [fp], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -121579,27 +121579,27 @@ │ │ │ │ ldr r7, [pc, #40] @ 83e08 <__cxa_atexit@plt+0x76bd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r6, [fp], #-2228 @ 0xfffff74c │ │ │ │ - strbeq r6, [fp], #-2208 @ 0xfffff760 │ │ │ │ - strbeq r6, [fp], #-2168 @ 0xfffff788 │ │ │ │ - strbeq r6, [fp], #-2392 @ 0xfffff6a8 │ │ │ │ - strbeq r6, [fp], #-3232 @ 0xfffff360 │ │ │ │ - ldreq r3, [fp], #-2276 @ 0xfffff71c │ │ │ │ + strbeq r7, [fp], #-2212 @ 0xfffff75c │ │ │ │ + strbeq r7, [fp], #-2192 @ 0xfffff770 │ │ │ │ + strbeq r7, [fp], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r7, [fp], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq r7, [fp], #-3216 @ 0xfffff370 │ │ │ │ + ldreq r4, [fp], #-2276 @ 0xfffff71c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r6, [fp], #-2072 @ 0xfffff7e8 │ │ │ │ - strbeq r6, [fp], #-2296 @ 0xfffff708 │ │ │ │ - strbeq r6, [fp], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq r7, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r7, [fp], #-2280 @ 0xfffff718 │ │ │ │ + strbeq r7, [fp], #-3120 @ 0xfffff3d0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq r6, [fp], #-2036 @ 0xfffff80c │ │ │ │ - ldreq r3, [fp], #-2216 @ 0xfffff758 │ │ │ │ + strbeq r7, [fp], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r4, [fp], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83e60 <__cxa_atexit@plt+0x76c28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ @@ -121608,16 +121608,16 @@ │ │ │ │ add sl, r2, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 83f44 <__cxa_atexit@plt+0x76d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-1864 @ 0xfffff8b8 │ │ │ │ - ldreq r3, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq r7, [fp], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq r4, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83ebc <__cxa_atexit@plt+0x76c84> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121627,22 +121627,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 83eb8 <__cxa_atexit@plt+0x76c80> │ │ │ │ ldr r3, [pc, #32] @ 83ecc <__cxa_atexit@plt+0x76c94> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-1792 @ 0xfffff900 │ │ │ │ - strbeq r6, [fp], #-2932 @ 0xfffff48c │ │ │ │ - ldreq r3, [fp], #-1960 @ 0xfffff858 │ │ │ │ + strbeq r7, [fp], #-1776 @ 0xfffff910 │ │ │ │ + strbeq r7, [fp], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r4, [fp], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 83f20 <__cxa_atexit@plt+0x76ce8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121652,22 +121652,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 83f1c <__cxa_atexit@plt+0x76ce4> │ │ │ │ ldr r3, [pc, #32] @ 83f30 <__cxa_atexit@plt+0x76cf8> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-1692 @ 0xfffff964 │ │ │ │ - strbeq r6, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ - ldreq r3, [fp], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq r7, [fp], #-1676 @ 0xfffff974 │ │ │ │ + strbeq r7, [fp], #-2816 @ 0xfffff500 │ │ │ │ + ldreq r4, [fp], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -121737,27 +121737,27 @@ │ │ │ │ ldr r7, [pc, #40] @ 84080 <__cxa_atexit@plt+0x76e48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r6, [fp], #-1596 @ 0xfffff9c4 │ │ │ │ - strbeq r6, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ - strbeq r6, [fp], #-1536 @ 0xfffffa00 │ │ │ │ - strbeq r6, [fp], #-1760 @ 0xfffff920 │ │ │ │ - strbeq r6, [fp], #-2600 @ 0xfffff5d8 │ │ │ │ - ldreq r3, [fp], #-1652 @ 0xfffff98c │ │ │ │ + strbeq r7, [fp], #-1580 @ 0xfffff9d4 │ │ │ │ + strbeq r7, [fp], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq r7, [fp], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq r7, [fp], #-1744 @ 0xfffff930 │ │ │ │ + strbeq r7, [fp], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r4, [fp], #-1652 @ 0xfffff98c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r6, [fp], #-1440 @ 0xfffffa60 │ │ │ │ - strbeq r6, [fp], #-1664 @ 0xfffff980 │ │ │ │ - strbeq r6, [fp], #-2504 @ 0xfffff638 │ │ │ │ + strbeq r7, [fp], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq r7, [fp], #-1648 @ 0xfffff990 │ │ │ │ + strbeq r7, [fp], #-2488 @ 0xfffff648 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq r6, [fp], #-1404 @ 0xfffffa84 │ │ │ │ - ldreq r3, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq r7, [fp], #-1388 @ 0xfffffa94 │ │ │ │ + ldreq r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 840dc <__cxa_atexit@plt+0x76ea4> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ @@ -121767,16 +121767,16 @@ │ │ │ │ sub r9, r2, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 83ccc <__cxa_atexit@plt+0x76a94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-1228 @ 0xfffffb34 │ │ │ │ - ldreq r3, [fp], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq r7, [fp], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq r4, [fp], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 84138 <__cxa_atexit@plt+0x76f00> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121786,22 +121786,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 84134 <__cxa_atexit@plt+0x76efc> │ │ │ │ ldr r3, [pc, #32] @ 84148 <__cxa_atexit@plt+0x76f10> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-1156 @ 0xfffffb7c │ │ │ │ - strbeq r6, [fp], #-2296 @ 0xfffff708 │ │ │ │ - ldreq r3, [fp], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r7, [fp], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r7, [fp], #-2280 @ 0xfffff718 │ │ │ │ + ldreq r4, [fp], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8419c <__cxa_atexit@plt+0x76f64> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121811,22 +121811,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 84198 <__cxa_atexit@plt+0x76f60> │ │ │ │ ldr r3, [pc, #32] @ 841ac <__cxa_atexit@plt+0x76f74> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ - strbeq r6, [fp], #-2196 @ 0xfffff76c │ │ │ │ - ldreq r3, [fp], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq r7, [fp], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq r7, [fp], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r4, [fp], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 841f0 <__cxa_atexit@plt+0x76fb8> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ @@ -121836,16 +121836,16 @@ │ │ │ │ sub r9, r2, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 83f44 <__cxa_atexit@plt+0x76d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-952 @ 0xfffffc48 │ │ │ │ - ldreq r3, [fp], #-1148 @ 0xfffffb84 │ │ │ │ + strbeq r7, [fp], #-936 @ 0xfffffc58 │ │ │ │ + ldreq r4, [fp], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8424c <__cxa_atexit@plt+0x77014> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121855,22 +121855,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 84248 <__cxa_atexit@plt+0x77010> │ │ │ │ ldr r3, [pc, #32] @ 8425c <__cxa_atexit@plt+0x77024> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-880 @ 0xfffffc90 │ │ │ │ - strbeq r6, [fp], #-2020 @ 0xfffff81c │ │ │ │ - ldreq r3, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq r7, [fp], #-864 @ 0xfffffca0 │ │ │ │ + strbeq r7, [fp], #-2004 @ 0xfffff82c │ │ │ │ + ldreq r4, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 842b0 <__cxa_atexit@plt+0x77078> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -121880,22 +121880,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bcs 842ac <__cxa_atexit@plt+0x77074> │ │ │ │ ldr r3, [pc, #32] @ 842c0 <__cxa_atexit@plt+0x77088> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ b ac98c <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp], #-780 @ 0xfffffcf4 │ │ │ │ - strbeq r6, [fp], #-1920 @ 0xfffff880 │ │ │ │ - ldreq r3, [fp], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq r7, [fp], #-764 @ 0xfffffd04 │ │ │ │ + strbeq r7, [fp], #-1904 @ 0xfffff890 │ │ │ │ + ldreq r4, [fp], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 84324 <__cxa_atexit@plt+0x770ec> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -121927,15 +121927,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 84300 <__cxa_atexit@plt+0x770c8> │ │ │ │ bic r2, sl, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 84310 <__cxa_atexit@plt+0x770d8> │ │ │ │ - ldreq r3, [fp], #-960 @ 0xfffffc40 │ │ │ │ + ldreq r4, [fp], #-960 @ 0xfffffc40 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 844d8 <__cxa_atexit@plt+0x772a0> │ │ │ │ ldr r2, [r5] │ │ │ │ @@ -122026,40 +122026,40 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #84] @ 84534 <__cxa_atexit@plt+0x772fc> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - strbeq r6, [fp], #-396 @ 0xfffffe74 │ │ │ │ - strbeq r6, [fp], #-620 @ 0xfffffd94 │ │ │ │ - strbeq r6, [fp], #-1460 @ 0xfffffa4c │ │ │ │ - strbeq r6, [fp], #-356 @ 0xfffffe9c │ │ │ │ + strbeq r7, [fp], #-380 @ 0xfffffe84 │ │ │ │ + strbeq r7, [fp], #-604 @ 0xfffffda4 │ │ │ │ + strbeq r7, [fp], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq r7, [fp], #-340 @ 0xfffffeac │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strbeq r6, [fp], #-304 @ 0xfffffed0 │ │ │ │ - strbeq r6, [fp], #-264 @ 0xfffffef8 │ │ │ │ - strbeq r6, [fp], #-488 @ 0xfffffe18 │ │ │ │ - strbeq r6, [fp], #-1328 @ 0xfffffad0 │ │ │ │ - strbeq r6, [fp], #-232 @ 0xffffff18 │ │ │ │ - strbeq r6, [fp], #-492 @ 0xfffffe14 │ │ │ │ + strbeq r7, [fp], #-288 @ 0xfffffee0 │ │ │ │ + strbeq r7, [fp], #-248 @ 0xffffff08 │ │ │ │ + strbeq r7, [fp], #-472 @ 0xfffffe28 │ │ │ │ + strbeq r7, [fp], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r7, [fp], #-216 @ 0xffffff28 │ │ │ │ + strbeq r7, [fp], #-476 @ 0xfffffe24 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r3, [fp], #-412 @ 0xfffffe64 │ │ │ │ + ldreq r4, [fp], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 84368 <__cxa_atexit@plt+0x77130> │ │ │ │ - ldreq r3, [fp], #-400 @ 0xfffffe70 │ │ │ │ + ldreq r4, [fp], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 845c4 <__cxa_atexit@plt+0x7738c> │ │ │ │ @@ -122086,31 +122086,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 845e0 <__cxa_atexit@plt+0x773a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r3, [fp], #-292 @ 0xfffffedc │ │ │ │ - ldreq r3, [fp], #-260 @ 0xfffffefc │ │ │ │ + ldreq r4, [fp], #-292 @ 0xfffffedc │ │ │ │ + ldreq r4, [fp], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8461c <__cxa_atexit@plt+0x773e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 84614 <__cxa_atexit@plt+0x773dc> │ │ │ │ b 8462c <__cxa_atexit@plt+0x773f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r3, [fp], #-200 @ 0xffffff38 │ │ │ │ + ldreq r4, [fp], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 8469c <__cxa_atexit@plt+0x77464> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -122136,15 +122136,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r3, [fp], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r4, [fp], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 8470c <__cxa_atexit@plt+0x774d4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -122163,30 +122163,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r2, [fp], #-4052 @ 0xfffff02c │ │ │ │ + ldreq r3, [fp], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 8474c <__cxa_atexit@plt+0x77514> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 84744 <__cxa_atexit@plt+0x7750c> │ │ │ │ b 8475c <__cxa_atexit@plt+0x77524> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r2, [fp], #-3992 @ 0xfffff068 │ │ │ │ + ldreq r3, [fp], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #176] @ 84818 <__cxa_atexit@plt+0x775e0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ @@ -122229,16 +122229,16 @@ │ │ │ │ cmp r7, #3 │ │ │ │ bne 847b0 <__cxa_atexit@plt+0x77578> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 847b4 <__cxa_atexit@plt+0x7757c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r2, [fp], #-3856 @ 0xfffff0f0 │ │ │ │ - ldreq r2, [fp], #-3784 @ 0xfffff138 │ │ │ │ + ldreq r3, [fp], #-3856 @ 0xfffff0f0 │ │ │ │ + ldreq r3, [fp], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -122273,16 +122273,16 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 84864 <__cxa_atexit@plt+0x7762c> │ │ │ │ bic r2, sl, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 84874 <__cxa_atexit@plt+0x7763c> │ │ │ │ - ldreq r2, [fp], #-3672 @ 0xfffff1a8 │ │ │ │ - ldreq r2, [fp], #-3484 @ 0xfffff264 │ │ │ │ + ldreq r3, [fp], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq r3, [fp], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8492c <__cxa_atexit@plt+0x776f4> │ │ │ │ @@ -122296,15 +122296,15 @@ │ │ │ │ sub r9, r3, #1 │ │ │ │ cmp r9, r8 │ │ │ │ bge 84964 <__cxa_atexit@plt+0x7772c> │ │ │ │ ldr r3, [pc, #96] @ 84980 <__cxa_atexit@plt+0x77748> │ │ │ │ mov sl, #-2147483648 @ 0x80000000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ ldr r7, [pc, #72] @ 8497c <__cxa_atexit@plt+0x77744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -122315,39 +122315,39 @@ │ │ │ │ ldrh r9, [r3, #-2] │ │ │ │ cmp r9, r8 │ │ │ │ blt 84918 <__cxa_atexit@plt+0x776e0> │ │ │ │ ldr r3, [pc, #12] @ 84978 <__cxa_atexit@plt+0x77740> │ │ │ │ mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4017fc <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + b 4018e4 <__cxa_atexit@plt+0x3f46ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r2, [fp], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r3, [fp], #-3524 @ 0xfffff23c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r2, [fp], #-3308 @ 0xfffff314 │ │ │ │ + ldreq r3, [fp], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 849a8 <__cxa_atexit@plt+0x77770> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ - ldreq r2, [fp], #-3288 @ 0xfffff328 │ │ │ │ - ldreq r2, [fp], #-3268 @ 0xfffff33c │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ + ldreq r3, [fp], #-3288 @ 0xfffff328 │ │ │ │ + ldreq r3, [fp], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 849d0 <__cxa_atexit@plt+0x77798> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ - ldreq r2, [fp], #-3248 @ 0xfffff350 │ │ │ │ - ldreq r2, [fp], #-3360 @ 0xfffff2e0 │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ + ldreq r3, [fp], #-3248 @ 0xfffff350 │ │ │ │ + ldreq r3, [fp], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 84a60 <__cxa_atexit@plt+0x77828> │ │ │ │ @@ -122382,16 +122382,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq r2, [fp], #-3224 @ 0xfffff368 │ │ │ │ - ldreq r2, [fp], #-3188 @ 0xfffff38c │ │ │ │ + ldreq r3, [fp], #-3224 @ 0xfffff368 │ │ │ │ + ldreq r3, [fp], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 84adc <__cxa_atexit@plt+0x778a4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -122407,30 +122407,30 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r2, [fp], #-3092 @ 0xfffff3ec │ │ │ │ + ldreq r3, [fp], #-3092 @ 0xfffff3ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 84b1c <__cxa_atexit@plt+0x778e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 84b14 <__cxa_atexit@plt+0x778dc> │ │ │ │ b 84b2c <__cxa_atexit@plt+0x778f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r2, [fp], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r3, [fp], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #192] @ 84bf4 <__cxa_atexit@plt+0x779bc> │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -122449,15 +122449,15 @@ │ │ │ │ sub r9, r2, #1 │ │ │ │ cmp r9, r8 │ │ │ │ bge 84be0 <__cxa_atexit@plt+0x779a8> │ │ │ │ ldr r3, [pc, #124] @ 84c00 <__cxa_atexit@plt+0x779c8> │ │ │ │ mov sl, #-2147483648 @ 0x80000000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #88] @ 84bfc <__cxa_atexit@plt+0x779c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -122474,20 +122474,20 @@ │ │ │ │ ldrh r9, [r3, #-2] │ │ │ │ cmp r9, r8 │ │ │ │ blt 84b7c <__cxa_atexit@plt+0x77944> │ │ │ │ ldr r3, [pc, #16] @ 84bf8 <__cxa_atexit@plt+0x779c0> │ │ │ │ mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4017fc <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + b 4018e4 <__cxa_atexit@plt+0x3f46ac> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - ldreq r2, [fp], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq r3, [fp], #-2900 @ 0xfffff4ac │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldreq r2, [fp], #-2804 @ 0xfffff50c │ │ │ │ + ldreq r3, [fp], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ bhi 84c5c <__cxa_atexit@plt+0x77a24> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -122500,15 +122500,15 @@ │ │ │ │ sub r9, r3, #1 │ │ │ │ cmp r9, r8 │ │ │ │ bge 84c9c <__cxa_atexit@plt+0x77a64> │ │ │ │ ldr r3, [pc, #104] @ 84cb8 <__cxa_atexit@plt+0x77a80> │ │ │ │ mov sl, #-2147483648 @ 0x80000000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ ldr r2, [pc, #80] @ 84cb4 <__cxa_atexit@plt+0x77a7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -122521,17 +122521,17 @@ │ │ │ │ ldrh r9, [r3, #-2] │ │ │ │ cmp r9, r8 │ │ │ │ blt 84c48 <__cxa_atexit@plt+0x77a10> │ │ │ │ ldr r3, [pc, #12] @ 84cb0 <__cxa_atexit@plt+0x77a78> │ │ │ │ mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4017fc <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + b 4018e4 <__cxa_atexit@plt+0x3f46ac> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - ldreq r2, [fp], #-2708 @ 0xfffff56c │ │ │ │ + ldreq r3, [fp], #-2708 @ 0xfffff56c │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -122562,15 +122562,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 84d50 <__cxa_atexit@plt+0x77b18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r2, [fp], #-2548 @ 0xfffff60c │ │ │ │ + ldreq r3, [fp], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r0, [pc, #32] @ 84d94 <__cxa_atexit@plt+0x77b5c> │ │ │ │ @@ -122625,17 +122625,17 @@ │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [fp], #-3052 @ 0xfffff414 │ │ │ │ - strbeq r5, [fp], #-3000 @ 0xfffff448 │ │ │ │ - strbeq r5, [fp], #-3096 @ 0xfffff3e8 │ │ │ │ + strbeq r6, [fp], #-3036 @ 0xfffff424 │ │ │ │ + strbeq r6, [fp], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r6, [fp], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84e98 <__cxa_atexit@plt+0x77c60> │ │ │ │ ldr r1, [pc, #44] @ 84ea0 <__cxa_atexit@plt+0x77c68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -122643,19 +122643,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 84ea4 <__cxa_atexit@plt+0x77c6c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r5, [fp], #-1816 @ 0xfffff8e8 │ │ │ │ + strbeq r6, [fp], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -122702,17 +122702,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r2, [fp], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r3, [fp], #-2012 @ 0xfffff824 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r5, [fp], #-2740 @ 0xfffff54c │ │ │ │ + strbeq r6, [fp], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84fec <__cxa_atexit@plt+0x77db4> │ │ │ │ @@ -122733,15 +122733,15 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r5, [fp], #-2568 @ 0xfffff5f8 │ │ │ │ + strbeq r6, [fp], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8506c <__cxa_atexit@plt+0x77e34> │ │ │ │ ldr r7, [pc, #92] @ 8507c <__cxa_atexit@plt+0x77e44> │ │ │ │ @@ -122767,15 +122767,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 85084 <__cxa_atexit@plt+0x77e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r2, [fp], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r3, [fp], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 850c0 <__cxa_atexit@plt+0x77e88> │ │ │ │ tst r7, #3 │ │ │ │ @@ -122843,21 +122843,21 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [fp], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq r5, [fp], #-2184 @ 0xfffff778 │ │ │ │ - strbeq r5, [fp], #-1060 @ 0xfffffbdc │ │ │ │ - strbeq r5, [fp], #-2164 @ 0xfffff78c │ │ │ │ - strbeq r5, [fp], #-2120 @ 0xfffff7b8 │ │ │ │ - strbeq r5, [fp], #-1156 @ 0xfffffb7c │ │ │ │ - strbeq r5, [fp], #-2264 @ 0xfffff728 │ │ │ │ + strbeq r6, [fp], #-1096 @ 0xfffffbb8 │ │ │ │ + strbeq r6, [fp], #-2168 @ 0xfffff788 │ │ │ │ + strbeq r6, [fp], #-1044 @ 0xfffffbec │ │ │ │ + strbeq r6, [fp], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r6, [fp], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq r6, [fp], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r6, [fp], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85250 <__cxa_atexit@plt+0x78018> │ │ │ │ ldr r3, [pc, #136] @ 85278 <__cxa_atexit@plt+0x78040> │ │ │ │ @@ -122893,17 +122893,17 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r2, [fp], #-1256 @ 0xfffffb18 │ │ │ │ - strbeq r5, [fp], #-1132 @ 0xfffffb94 │ │ │ │ - strbeq r5, [fp], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r3, [fp], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r6, [fp], #-1116 @ 0xfffffba4 │ │ │ │ + strbeq r6, [fp], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 852d0 <__cxa_atexit@plt+0x78098> │ │ │ │ @@ -122917,16 +122917,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [fp], #-980 @ 0xfffffc2c │ │ │ │ - strbeq r5, [fp], #-1808 @ 0xfffff8f0 │ │ │ │ + strbeq r6, [fp], #-964 @ 0xfffffc3c │ │ │ │ + strbeq r6, [fp], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85368 <__cxa_atexit@plt+0x78130> │ │ │ │ ldr r7, [pc, #116] @ 85378 <__cxa_atexit@plt+0x78140> │ │ │ │ @@ -122958,17 +122958,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 85388 <__cxa_atexit@plt+0x78150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r5, [fp], #-608 @ 0xfffffda0 │ │ │ │ - strbeq r5, [fp], #-604 @ 0xfffffda4 │ │ │ │ - ldreq r2, [fp], #-980 @ 0xfffffc2c │ │ │ │ + strbeq r6, [fp], #-592 @ 0xfffffdb0 │ │ │ │ + strbeq r6, [fp], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq r3, [fp], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 853d8 <__cxa_atexit@plt+0x781a0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -122981,31 +122981,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r5, [fp], #-476 @ 0xfffffe24 │ │ │ │ - strbeq r5, [fp], #-472 @ 0xfffffe28 │ │ │ │ + strbeq r6, [fp], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r6, [fp], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 85418 <__cxa_atexit@plt+0x781e0> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 8541c <__cxa_atexit@plt+0x781e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [fp], #-408 @ 0xfffffe68 │ │ │ │ - strbeq r5, [fp], #-404 @ 0xfffffe6c │ │ │ │ + strbeq r6, [fp], #-392 @ 0xfffffe78 │ │ │ │ + strbeq r6, [fp], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8546c <__cxa_atexit@plt+0x78234> │ │ │ │ ldr r3, [pc, #60] @ 8547c <__cxa_atexit@plt+0x78244> │ │ │ │ @@ -123022,16 +123022,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 85480 <__cxa_atexit@plt+0x78248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcf8c │ │ │ │ - ldreq r2, [fp], #-332 @ 0xfffffeb4 │ │ │ │ - ldreq r2, [fp], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r3, [fp], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq r3, [fp], #-900 @ 0xfffffc7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 854e4 <__cxa_atexit@plt+0x782ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -123044,23 +123044,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-0 │ │ │ │ - ldreq r1, [fp], #-3876 @ 0xfffff0dc │ │ │ │ - strbeq r5, [fp], #-196 @ 0xffffff3c │ │ │ │ - ldreq r1, [fp], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r3, [fp], #-0 │ │ │ │ + ldreq r2, [fp], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq r6, [fp], #-180 @ 0xffffff4c │ │ │ │ + ldreq r2, [fp], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 85560 <__cxa_atexit@plt+0x78328> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -123081,17 +123081,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r1, [fp], #-3664 @ 0xfffff1b0 │ │ │ │ - strbeq r5, [fp], #-84 @ 0xffffffac │ │ │ │ - ldreq r1, [fp], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq r2, [fp], #-3664 @ 0xfffff1b0 │ │ │ │ + strbeq r6, [fp], #-68 @ 0xffffffbc │ │ │ │ + ldreq r2, [fp], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 855ac <__cxa_atexit@plt+0x78374> │ │ │ │ @@ -123100,16 +123100,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [fp], #-1072 @ 0xfffffbd0 │ │ │ │ - ldreq r2, [fp], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r6, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq r3, [fp], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 85634 <__cxa_atexit@plt+0x783fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -123128,36 +123128,36 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ 8564c <__cxa_atexit@plt+0x78414> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-584 @ 0xfffffdb8 │ │ │ │ - ldreq r2, [fp], #-544 @ 0xfffffde0 │ │ │ │ - ldreq r2, [fp], #-564 @ 0xfffffdcc │ │ │ │ - strbeq r4, [fp], #-3976 @ 0xfffff078 │ │ │ │ - strbeq r5, [fp], #-1036 @ 0xfffffbf4 │ │ │ │ - ldreq r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ + ldreq r3, [fp], #-584 @ 0xfffffdb8 │ │ │ │ + ldreq r3, [fp], #-544 @ 0xfffffde0 │ │ │ │ + ldreq r3, [fp], #-564 @ 0xfffffdcc │ │ │ │ + strbeq r5, [fp], #-3960 @ 0xfffff088 │ │ │ │ + strbeq r6, [fp], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq r3, [fp], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 85674 <__cxa_atexit@plt+0x7843c> │ │ │ │ ldr r0, [pc, #12] @ 85678 <__cxa_atexit@plt+0x78440> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-496 @ 0xfffffe10 │ │ │ │ - ldreq r2, [fp], #-492 @ 0xfffffe14 │ │ │ │ - ldreq r2, [fp], #-496 @ 0xfffffe10 │ │ │ │ + ldreq r3, [fp], #-496 @ 0xfffffe10 │ │ │ │ + ldreq r3, [fp], #-492 @ 0xfffffe14 │ │ │ │ + ldreq r3, [fp], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 856d0 <__cxa_atexit@plt+0x78498> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -123167,22 +123167,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 856d8 <__cxa_atexit@plt+0x784a0> │ │ │ │ ldr r3, [pc, #40] @ 856dc <__cxa_atexit@plt+0x784a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-424 @ 0xfffffe58 │ │ │ │ - strbeq r4, [fp], #-3800 @ 0xfffff128 │ │ │ │ - ldreq r2, [fp], #-564 @ 0xfffffdcc │ │ │ │ + ldreq r3, [fp], #-424 @ 0xfffffe58 │ │ │ │ + strbeq r5, [fp], #-3784 @ 0xfffff138 │ │ │ │ + ldreq r3, [fp], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 85740 <__cxa_atexit@plt+0x78508> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -123195,22 +123195,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-472 @ 0xfffffe28 │ │ │ │ - ldreq r2, [fp], #-488 @ 0xfffffe18 │ │ │ │ - strbeq r4, [fp], #-3688 @ 0xfffff198 │ │ │ │ + ldreq r3, [fp], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r3, [fp], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r5, [fp], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85780 <__cxa_atexit@plt+0x78548> │ │ │ │ @@ -123218,15 +123218,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 85790 <__cxa_atexit@plt+0x78558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-500 @ 0xfffffe0c │ │ │ │ + ldreq r3, [fp], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 857f4 <__cxa_atexit@plt+0x785bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -123251,16 +123251,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [fp], #-3536 @ 0xfffff230 │ │ │ │ - mvnseq r6, #44, 24 @ 0x2c00 │ │ │ │ + strbeq r5, [fp], #-3520 @ 0xfffff240 │ │ │ │ + mvnseq r7, #236 @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85848 <__cxa_atexit@plt+0x78610> │ │ │ │ @@ -123268,15 +123268,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 85858 <__cxa_atexit@plt+0x78620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-300 @ 0xfffffed4 │ │ │ │ + ldreq r3, [fp], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 858bc <__cxa_atexit@plt+0x78684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -123301,16 +123301,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [fp], #-3336 @ 0xfffff2f8 │ │ │ │ - mvnseq r6, #92160 @ 0x16800 │ │ │ │ + strbeq r5, [fp], #-3320 @ 0xfffff308 │ │ │ │ + mvnseq r7, #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85910 <__cxa_atexit@plt+0x786d8> │ │ │ │ @@ -123318,15 +123318,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 85920 <__cxa_atexit@plt+0x786e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp], #-100 @ 0xffffff9c │ │ │ │ + ldreq r3, [fp], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85984 <__cxa_atexit@plt+0x7874c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -123351,16 +123351,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [fp], #-3136 @ 0xfffff3c0 │ │ │ │ - mvnseq r6, #565248 @ 0x8a000 │ │ │ │ + strbeq r5, [fp], #-3120 @ 0xfffff3d0 │ │ │ │ + mvnseq r6, #296 @ 0x128 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 859d8 <__cxa_atexit@plt+0x787a0> │ │ │ │ @@ -123368,15 +123368,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 859e8 <__cxa_atexit@plt+0x787b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-3996 @ 0xfffff064 │ │ │ │ + ldreq r2, [fp], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85a4c <__cxa_atexit@plt+0x78814> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -123401,16 +123401,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [fp], #-2936 @ 0xfffff488 │ │ │ │ - mvnseq r6, #2981888 @ 0x2d8000 │ │ │ │ + strbeq r5, [fp], #-2920 @ 0xfffff498 │ │ │ │ + mvnseq r6, #1888 @ 0x760 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85aa0 <__cxa_atexit@plt+0x78868> │ │ │ │ @@ -123418,15 +123418,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 85ab0 <__cxa_atexit@plt+0x78878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-3796 @ 0xfffff12c │ │ │ │ + ldreq r2, [fp], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85b14 <__cxa_atexit@plt+0x788dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -123451,16 +123451,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [fp], #-2736 @ 0xfffff550 │ │ │ │ - mvnseq r6, #14876672 @ 0xe30000 │ │ │ │ + strbeq r5, [fp], #-2720 @ 0xfffff560 │ │ │ │ + mvnseq r6, #10432 @ 0x28c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85b68 <__cxa_atexit@plt+0x78930> │ │ │ │ @@ -123468,15 +123468,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 85b78 <__cxa_atexit@plt+0x78940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq r2, [fp], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85bdc <__cxa_atexit@plt+0x789a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -123501,16 +123501,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [fp], #-2536 @ 0xfffff618 │ │ │ │ - mvnseq r6, #1245184 @ 0x130000 │ │ │ │ + strbeq r5, [fp], #-2520 @ 0xfffff628 │ │ │ │ + mvnseq r6, #54016 @ 0xd300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85c30 <__cxa_atexit@plt+0x789f8> │ │ │ │ @@ -123518,15 +123518,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 85c40 <__cxa_atexit@plt+0x78a08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq r2, [fp], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85ca4 <__cxa_atexit@plt+0x78a6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -123551,16 +123551,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [fp], #-2336 @ 0xfffff6e0 │ │ │ │ - mvnseq r6, #17563648 @ 0x10c0000 │ │ │ │ + strbeq r5, [fp], #-2320 @ 0xfffff6f0 │ │ │ │ + mvnseq r6, #768 @ 0x300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 85e68 <__cxa_atexit@plt+0x78c30> │ │ │ │ add r7, r7, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ @@ -123690,22 +123690,22 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r6, lr │ │ │ │ mov r1, #28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r8] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - strbeq r4, [fp], #-2704 @ 0xfffff570 │ │ │ │ - strbeq r4, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r5, [fp], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r5, [fp], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - strbeq r4, [fp], #-2548 @ 0xfffff60c │ │ │ │ - strbeq r4, [fp], #-1900 @ 0xfffff894 │ │ │ │ + strbeq r5, [fp], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r5, [fp], #-1884 @ 0xfffff8a4 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @@ -123741,16 +123741,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 85fc4 <__cxa_atexit@plt+0x78d8c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strbeq r4, [fp], #-2240 @ 0xfffff740 │ │ │ │ - strbeq r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r5, [fp], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r5, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123778,16 +123778,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 86058 <__cxa_atexit@plt+0x78e20> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - strbeq r4, [fp], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq r4, [fp], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq r5, [fp], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq r5, [fp], #-1420 @ 0xfffffa74 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123815,16 +123815,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 860ec <__cxa_atexit@plt+0x78eb4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - strbeq r4, [fp], #-1944 @ 0xfffff868 │ │ │ │ - strbeq r4, [fp], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq r5, [fp], #-1928 @ 0xfffff878 │ │ │ │ + strbeq r5, [fp], #-1272 @ 0xfffffb08 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123852,16 +123852,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 86180 <__cxa_atexit@plt+0x78f48> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - strbeq r4, [fp], #-1796 @ 0xfffff8fc │ │ │ │ - strbeq r4, [fp], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r5, [fp], #-1780 @ 0xfffff90c │ │ │ │ + strbeq r5, [fp], #-1124 @ 0xfffffb9c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123889,16 +123889,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 86214 <__cxa_atexit@plt+0x78fdc> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ - strbeq r4, [fp], #-1648 @ 0xfffff990 │ │ │ │ - strbeq r4, [fp], #-992 @ 0xfffffc20 │ │ │ │ + strbeq r5, [fp], #-1632 @ 0xfffff9a0 │ │ │ │ + strbeq r5, [fp], #-976 @ 0xfffffc30 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123926,16 +123926,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 862a8 <__cxa_atexit@plt+0x79070> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - strbeq r4, [fp], #-1500 @ 0xfffffa24 │ │ │ │ - strbeq r4, [fp], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq r5, [fp], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq r5, [fp], #-828 @ 0xfffffcc4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123963,16 +123963,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 8633c <__cxa_atexit@plt+0x79104> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ - strbeq r4, [fp], #-1352 @ 0xfffffab8 │ │ │ │ - strbeq r4, [fp], #-696 @ 0xfffffd48 │ │ │ │ + strbeq r5, [fp], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r5, [fp], #-680 @ 0xfffffd58 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86368 <__cxa_atexit@plt+0x79130> │ │ │ │ @@ -123980,15 +123980,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 86378 <__cxa_atexit@plt+0x79140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-1548 @ 0xfffff9f4 │ │ │ │ + ldreq r2, [fp], #-1548 @ 0xfffff9f4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ ands r0, r7, #3 │ │ │ │ beq 86408 <__cxa_atexit@plt+0x791d0> │ │ │ │ ldr r9, [r8] │ │ │ │ @@ -124111,16 +124111,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 86584 <__cxa_atexit@plt+0x7934c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r1, [fp], #-1028 @ 0xfffffbfc │ │ │ │ - ldreq r1, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq r2, [fp], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq r2, [fp], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 865b8 <__cxa_atexit@plt+0x79380> │ │ │ │ @@ -124128,15 +124128,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 865c8 <__cxa_atexit@plt+0x79390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-956 @ 0xfffffc44 │ │ │ │ + ldreq r2, [fp], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8662c <__cxa_atexit@plt+0x793f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -124161,16 +124161,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [fp], #-3992 @ 0xfffff068 │ │ │ │ - mvnseq r5, #244, 26 @ 0x3d00 │ │ │ │ + strbeq r4, [fp], #-3976 @ 0xfffff078 │ │ │ │ + mvnseq r6, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86680 <__cxa_atexit@plt+0x79448> │ │ │ │ @@ -124178,15 +124178,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 86690 <__cxa_atexit@plt+0x79458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r2, [fp], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 866f4 <__cxa_atexit@plt+0x794bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -124211,16 +124211,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [fp], #-3792 @ 0xfffff130 │ │ │ │ - mvnseq r5, #2176 @ 0x880 │ │ │ │ + strbeq r4, [fp], #-3776 @ 0xfffff140 │ │ │ │ + mvnseq r6, #-2147483592 @ 0x80000038 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86748 <__cxa_atexit@plt+0x79510> │ │ │ │ @@ -124228,15 +124228,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 86758 <__cxa_atexit@plt+0x79520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r2, [fp], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 867bc <__cxa_atexit@plt+0x79584> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -124261,16 +124261,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [fp], #-3592 @ 0xfffff1f8 │ │ │ │ - mvnseq r5, #20992 @ 0x5200 │ │ │ │ + strbeq r4, [fp], #-3576 @ 0xfffff208 │ │ │ │ + mvnseq r6, #-2147483644 @ 0x80000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86810 <__cxa_atexit@plt+0x795d8> │ │ │ │ @@ -124278,15 +124278,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 86820 <__cxa_atexit@plt+0x795e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-356 @ 0xfffffe9c │ │ │ │ + ldreq r2, [fp], #-356 @ 0xfffffe9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86884 <__cxa_atexit@plt+0x7964c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -124311,16 +124311,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [fp], #-3392 @ 0xfffff2c0 │ │ │ │ - mvnseq r5, #129024 @ 0x1f800 │ │ │ │ + strbeq r4, [fp], #-3376 @ 0xfffff2d0 │ │ │ │ + mvnseq r6, #62 @ 0x3e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 868d8 <__cxa_atexit@plt+0x796a0> │ │ │ │ @@ -124328,15 +124328,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 868e8 <__cxa_atexit@plt+0x796b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [fp], #-156 @ 0xffffff64 │ │ │ │ + ldreq r2, [fp], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8694c <__cxa_atexit@plt+0x79714> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -124361,16 +124361,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [fp], #-3192 @ 0xfffff388 │ │ │ │ - mvnseq r5, #700416 @ 0xab000 │ │ │ │ + strbeq r4, [fp], #-3176 @ 0xfffff398 │ │ │ │ + mvnseq r5, #428 @ 0x1ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 869a0 <__cxa_atexit@plt+0x79768> │ │ │ │ @@ -124378,15 +124378,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 869b0 <__cxa_atexit@plt+0x79778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [fp], #-4052 @ 0xfffff02c │ │ │ │ + ldreq r1, [fp], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86a14 <__cxa_atexit@plt+0x797dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -124411,16 +124411,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [fp], #-2992 @ 0xfffff450 │ │ │ │ - mvnseq r5, #3588096 @ 0x36c000 │ │ │ │ + strbeq r4, [fp], #-2976 @ 0xfffff460 │ │ │ │ + mvnseq r5, #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86a68 <__cxa_atexit@plt+0x79830> │ │ │ │ @@ -124428,15 +124428,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 8637c <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r7, [pc, #8] @ 86a78 <__cxa_atexit@plt+0x79840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [fp], #-3852 @ 0xfffff0f4 │ │ │ │ + ldreq r1, [fp], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86adc <__cxa_atexit@plt+0x798a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -124461,16 +124461,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [fp], #-2792 @ 0xfffff518 │ │ │ │ - mvnseq r5, #180224 @ 0x2c000 │ │ │ │ + strbeq r4, [fp], #-2776 @ 0xfffff528 │ │ │ │ + mvnseq r5, #12992 @ 0x32c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 86ca0 <__cxa_atexit@plt+0x79a68> │ │ │ │ add r7, r7, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ @@ -124600,22 +124600,22 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r6, lr │ │ │ │ mov r1, #28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r8] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - strbeq r3, [fp], #-3160 @ 0xfffff3a8 │ │ │ │ - strbeq r3, [fp], #-2512 @ 0xfffff630 │ │ │ │ + strbeq r4, [fp], #-3144 @ 0xfffff3b8 │ │ │ │ + strbeq r4, [fp], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - strbeq r3, [fp], #-3004 @ 0xfffff444 │ │ │ │ - strbeq r3, [fp], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq r4, [fp], #-2988 @ 0xfffff454 │ │ │ │ + strbeq r4, [fp], #-2340 @ 0xfffff6dc │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @@ -124651,16 +124651,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 86dfc <__cxa_atexit@plt+0x79bc4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strbeq r3, [fp], #-2696 @ 0xfffff578 │ │ │ │ - strbeq r3, [fp], #-2040 @ 0xfffff808 │ │ │ │ + strbeq r4, [fp], #-2680 @ 0xfffff588 │ │ │ │ + strbeq r4, [fp], #-2024 @ 0xfffff818 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124688,16 +124688,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 86e90 <__cxa_atexit@plt+0x79c58> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - strbeq r3, [fp], #-2548 @ 0xfffff60c │ │ │ │ - strbeq r3, [fp], #-1892 @ 0xfffff89c │ │ │ │ + strbeq r4, [fp], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r4, [fp], #-1876 @ 0xfffff8ac │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124725,16 +124725,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 86f24 <__cxa_atexit@plt+0x79cec> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - strbeq r3, [fp], #-2400 @ 0xfffff6a0 │ │ │ │ - strbeq r3, [fp], #-1744 @ 0xfffff930 │ │ │ │ + strbeq r4, [fp], #-2384 @ 0xfffff6b0 │ │ │ │ + strbeq r4, [fp], #-1728 @ 0xfffff940 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124762,16 +124762,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 86fb8 <__cxa_atexit@plt+0x79d80> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - strbeq r3, [fp], #-2252 @ 0xfffff734 │ │ │ │ - strbeq r3, [fp], #-1596 @ 0xfffff9c4 │ │ │ │ + strbeq r4, [fp], #-2236 @ 0xfffff744 │ │ │ │ + strbeq r4, [fp], #-1580 @ 0xfffff9d4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124799,16 +124799,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 8704c <__cxa_atexit@plt+0x79e14> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ - strbeq r3, [fp], #-2104 @ 0xfffff7c8 │ │ │ │ - strbeq r3, [fp], #-1448 @ 0xfffffa58 │ │ │ │ + strbeq r4, [fp], #-2088 @ 0xfffff7d8 │ │ │ │ + strbeq r4, [fp], #-1432 @ 0xfffffa68 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124836,16 +124836,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 870e0 <__cxa_atexit@plt+0x79ea8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - strbeq r3, [fp], #-1956 @ 0xfffff85c │ │ │ │ - strbeq r3, [fp], #-1300 @ 0xfffffaec │ │ │ │ + strbeq r4, [fp], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r4, [fp], #-1284 @ 0xfffffafc │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124873,16 +124873,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 87174 <__cxa_atexit@plt+0x79f3c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ - strbeq r3, [fp], #-1808 @ 0xfffff8f0 │ │ │ │ - strbeq r3, [fp], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq r4, [fp], #-1792 @ 0xfffff900 │ │ │ │ + strbeq r4, [fp], #-1136 @ 0xfffffb90 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -124916,16 +124916,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - ldreq r0, [fp], #-1912 @ 0xfffff888 │ │ │ │ - ldreq r0, [fp], #-1948 @ 0xfffff864 │ │ │ │ + ldreq r1, [fp], #-1912 @ 0xfffff888 │ │ │ │ + ldreq r1, [fp], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8729c <__cxa_atexit@plt+0x7a064> │ │ │ │ ldr r6, [pc, #152] @ 872d8 <__cxa_atexit@plt+0x7a0a0> │ │ │ │ @@ -124964,18 +124964,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 872e0 <__cxa_atexit@plt+0x7a0a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp], #-880 @ 0xfffffc90 │ │ │ │ + strbeq r4, [fp], #-864 @ 0xfffffca0 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ - ldreq r0, [fp], #-1708 @ 0xfffff954 │ │ │ │ - ldreq r0, [fp], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r1, [fp], #-1708 @ 0xfffff954 │ │ │ │ + ldreq r1, [fp], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87364 <__cxa_atexit@plt+0x7a12c> │ │ │ │ ldr r6, [pc, #152] @ 873a0 <__cxa_atexit@plt+0x7a168> │ │ │ │ @@ -125014,18 +125014,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 873a8 <__cxa_atexit@plt+0x7a170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp], #-680 @ 0xfffffd58 │ │ │ │ + strbeq r4, [fp], #-664 @ 0xfffffd68 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ - ldreq r0, [fp], #-1508 @ 0xfffffa1c │ │ │ │ - ldreq r0, [fp], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq r1, [fp], #-1508 @ 0xfffffa1c │ │ │ │ + ldreq r1, [fp], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8742c <__cxa_atexit@plt+0x7a1f4> │ │ │ │ ldr r6, [pc, #152] @ 87468 <__cxa_atexit@plt+0x7a230> │ │ │ │ @@ -125064,18 +125064,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 87470 <__cxa_atexit@plt+0x7a238> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp], #-480 @ 0xfffffe20 │ │ │ │ + strbeq r4, [fp], #-464 @ 0xfffffe30 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - ldreq r0, [fp], #-1308 @ 0xfffffae4 │ │ │ │ - ldreq r0, [fp], #-1332 @ 0xfffffacc │ │ │ │ + ldreq r1, [fp], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq r1, [fp], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 874f4 <__cxa_atexit@plt+0x7a2bc> │ │ │ │ ldr r6, [pc, #152] @ 87530 <__cxa_atexit@plt+0x7a2f8> │ │ │ │ @@ -125114,18 +125114,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 87538 <__cxa_atexit@plt+0x7a300> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp], #-280 @ 0xfffffee8 │ │ │ │ + strbeq r4, [fp], #-264 @ 0xfffffef8 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ - ldreq r0, [fp], #-1108 @ 0xfffffbac │ │ │ │ - ldreq r0, [fp], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r1, [fp], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r1, [fp], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 875c4 <__cxa_atexit@plt+0x7a38c> │ │ │ │ ldr r1, [pc, #160] @ 875fc <__cxa_atexit@plt+0x7a3c4> │ │ │ │ ldr r2, [pc, #160] @ 87600 <__cxa_atexit@plt+0x7a3c8> │ │ │ │ @@ -125146,15 +125146,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bcc 875dc <__cxa_atexit@plt+0x7a3a4> │ │ │ │ ldr r3, [pc, #100] @ 87608 <__cxa_atexit@plt+0x7a3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ @@ -125164,19 +125164,19 @@ │ │ │ │ ldr r6, [pc, #32] @ 87604 <__cxa_atexit@plt+0x7a3cc> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r3, [fp], #-56 @ 0xffffffc8 │ │ │ │ + strbeq r4, [fp], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r3, [fp], #-400 @ 0xfffffe70 │ │ │ │ + strbeq r4, [fp], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 87654 <__cxa_atexit@plt+0x7a41c> │ │ │ │ sub r7, r3, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -125197,17 +125197,17 @@ │ │ │ │ b 87624 <__cxa_atexit@plt+0x7a3ec> │ │ │ │ ldr r6, [pc, #20] @ 87680 <__cxa_atexit@plt+0x7a448> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbeq r3, [fp], #-244 @ 0xffffff0c │ │ │ │ + strbeq r4, [fp], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -125219,16 +125219,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 876dc <__cxa_atexit@plt+0x7a4a4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r3, [fp], #-132 @ 0xffffff7c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r4, [fp], #-116 @ 0xffffff8c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87784 <__cxa_atexit@plt+0x7a54c> │ │ │ │ @@ -125272,15 +125272,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 8774c <__cxa_atexit@plt+0x7a514> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbeq r3, [fp], #-208 @ 0xffffff30 │ │ │ │ + strbeq r4, [fp], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 87824 <__cxa_atexit@plt+0x7a5ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -125305,15 +125305,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 877f8 <__cxa_atexit@plt+0x7a5c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r3, [fp], #-36 @ 0xffffffdc │ │ │ │ + strbeq r4, [fp], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 87894 <__cxa_atexit@plt+0x7a65c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -125332,15 +125332,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 87860 <__cxa_atexit@plt+0x7a628> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [fp], #-4028 @ 0xfffff044 │ │ │ │ + strbeq r3, [fp], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 878d4 <__cxa_atexit@plt+0x7a69c> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -125351,16 +125351,16 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 878b8 <__cxa_atexit@plt+0x7a680> │ │ │ │ - strbeq r2, [fp], #-3940 @ 0xfffff09c │ │ │ │ - ldreq r0, [fp], #-60 @ 0xffffffc4 │ │ │ │ + strbeq r3, [fp], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq r1, [fp], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 879c4 <__cxa_atexit@plt+0x7a78c> │ │ │ │ and r2, r9, #3 │ │ │ │ @@ -125386,15 +125386,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r8, r3, #3 │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40180c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ ldr lr, [pc, #120] @ 879f4 <__cxa_atexit@plt+0x7a7bc> │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ ldr r0, [r9, #11] │ │ │ │ ldr r7, [r9, #15] │ │ │ │ add lr, pc, lr │ │ │ │ tst r8, #3 │ │ │ │ @@ -125421,20 +125421,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq pc, [sl], #-4024 @ 0xfffff048 │ │ │ │ + ldreq r0, [fp], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldreq r0, [fp], #-32 @ 0xffffffe0 │ │ │ │ - ldreq pc, [sl], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq r1, [fp], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r0, [fp], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -125452,44 +125452,44 @@ │ │ │ │ add r9, r9, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r2, #8] │ │ │ │ str lr, [r2, #12] │ │ │ │ str r2, [r2, #16] │ │ │ │ - b 40180c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ ldr r5, [pc, #36] @ 87aa8 <__cxa_atexit@plt+0x7a870> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - ldreq pc, [sl], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq r0, [fp], #-3868 @ 0xfffff0e4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq pc, [sl], #-3708 @ 0xfffff184 │ │ │ │ + ldreq r0, [fp], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87ad0 <__cxa_atexit@plt+0x7a898> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ + b 4015bc <__cxa_atexit@plt+0x3f4384> │ │ │ │ ldr r7, [pc, #16] @ 87ae8 <__cxa_atexit@plt+0x7a8b0> │ │ │ │ ldr r0, [pc, #16] @ 87aec <__cxa_atexit@plt+0x7a8b4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl], #-3664 @ 0xfffff1b0 │ │ │ │ - ldreq pc, [sl], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r0, [fp], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq r0, [fp], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r5, #8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ @@ -125542,22 +125542,22 @@ │ │ │ │ str r2, [r9, #16] │ │ │ │ str sl, [r9, #20] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - mvnseq r4, #156, 16 @ 0x9c0000 │ │ │ │ + mvnseq r4, #92, 26 @ 0x1700 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvnseq r4, #12124160 @ 0xb90000 │ │ │ │ + mvnseq r4, #7744 @ 0x1e40 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - mvnseq r4, #7405568 @ 0x710000 │ │ │ │ + mvnseq r4, #3136 @ 0xc40 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - mvnseq r4, #13565952 @ 0xcf0000 │ │ │ │ - ldreq pc, [sl], #-3456 @ 0xfffff280 │ │ │ │ + mvnseq r4, #9152 @ 0x23c0 │ │ │ │ + ldreq r0, [fp], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87c7c <__cxa_atexit@plt+0x7aa44> │ │ │ │ ldr r2, [pc, #108] @ 87c8c <__cxa_atexit@plt+0x7aa54> │ │ │ │ @@ -125587,16 +125587,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 87c94 <__cxa_atexit@plt+0x7aa5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq pc, [sl], #-3336 @ 0xfffff2f8 │ │ │ │ - ldreq pc, [sl], #-3304 @ 0xfffff318 │ │ │ │ + ldreq r0, [fp], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r0, [fp], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 87ce0 <__cxa_atexit@plt+0x7aaa8> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ @@ -125607,22 +125607,22 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 878f8 <__cxa_atexit@plt+0x7a6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq pc, [sl], #-3228 @ 0xfffff364 │ │ │ │ + ldreq r0, [fp], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 878f8 <__cxa_atexit@plt+0x7a6c0> │ │ │ │ - ldreq pc, [sl], #-3204 @ 0xfffff37c │ │ │ │ + ldreq r0, [fp], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87d2c <__cxa_atexit@plt+0x7aaf4> │ │ │ │ ldr r7, [pc, #24] @ 87d3c <__cxa_atexit@plt+0x7ab04> │ │ │ │ @@ -125630,24 +125630,24 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b 87c0c <__cxa_atexit@plt+0x7a9d4> │ │ │ │ ldr r7, [pc, #12] @ 87d40 <__cxa_atexit@plt+0x7ab08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [sl], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq r0, [fp], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 87d68 <__cxa_atexit@plt+0x7ab30> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -125672,20 +125672,20 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ sub r7, r6, #5 │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r2, [fp], #-3224 @ 0xfffff368 │ │ │ │ - strbeq r2, [fp], #-3220 @ 0xfffff36c │ │ │ │ - strbeq r2, [fp], #-3208 @ 0xfffff378 │ │ │ │ - strbeq r2, [fp], #-3204 @ 0xfffff37c │ │ │ │ - ldreq pc, [sl], #-2960 @ 0xfffff470 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r3, [fp], #-3208 @ 0xfffff378 │ │ │ │ + strbeq r3, [fp], #-3204 @ 0xfffff37c │ │ │ │ + strbeq r3, [fp], #-3192 @ 0xfffff388 │ │ │ │ + strbeq r3, [fp], #-3188 @ 0xfffff38c │ │ │ │ + ldreq r0, [fp], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r9 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87e2c <__cxa_atexit@plt+0x7abf4> │ │ │ │ @@ -125694,15 +125694,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b 87c0c <__cxa_atexit@plt+0x7a9d4> │ │ │ │ ldr r7, [pc, #12] @ 87e40 <__cxa_atexit@plt+0x7ac08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [sl], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r0, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 87ea4 <__cxa_atexit@plt+0x7ac6c> │ │ │ │ @@ -125726,15 +125726,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 87ec0 <__cxa_atexit@plt+0x7ac88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq pc, [sl], #-2820 @ 0xfffff4fc │ │ │ │ + ldreq r0, [fp], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 87ef0 <__cxa_atexit@plt+0x7acb8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -125781,16 +125781,16 @@ │ │ │ │ b 87f14 <__cxa_atexit@plt+0x7acdc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 87f50 <__cxa_atexit@plt+0x7ad18> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r2, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ - strbeq r2, [fp], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq r3, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq r3, [fp], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 88010 <__cxa_atexit@plt+0x7add8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -125811,16 +125811,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 87fd4 <__cxa_atexit@plt+0x7ad9c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r2, [fp], #-1460 @ 0xfffffa4c │ │ │ │ - strbeq r2, [fp], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r3, [fp], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq r3, [fp], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 8805c <__cxa_atexit@plt+0x7ae24> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -125833,16 +125833,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addgt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 88038 <__cxa_atexit@plt+0x7ae00> │ │ │ │ - strbeq r2, [fp], #-1360 @ 0xfffffab0 │ │ │ │ - strbeq r2, [fp], #-1356 @ 0xfffffab4 │ │ │ │ + strbeq r3, [fp], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq r3, [fp], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 880d4 <__cxa_atexit@plt+0x7ae9c> │ │ │ │ @@ -125866,15 +125866,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 880f0 <__cxa_atexit@plt+0x7aeb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq pc, [sl], #-2264 @ 0xfffff728 │ │ │ │ + ldreq r0, [fp], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 88120 <__cxa_atexit@plt+0x7aee8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -125921,16 +125921,16 @@ │ │ │ │ b 88144 <__cxa_atexit@plt+0x7af0c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 88180 <__cxa_atexit@plt+0x7af48> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r2, [fp], #-1036 @ 0xfffffbf4 │ │ │ │ - strbeq r2, [fp], #-1024 @ 0xfffffc00 │ │ │ │ + strbeq r3, [fp], #-1020 @ 0xfffffc04 │ │ │ │ + strbeq r3, [fp], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 88240 <__cxa_atexit@plt+0x7b008> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -125951,16 +125951,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 88204 <__cxa_atexit@plt+0x7afcc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r2, [fp], #-904 @ 0xfffffc78 │ │ │ │ - strbeq r2, [fp], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r3, [fp], #-888 @ 0xfffffc88 │ │ │ │ + strbeq r3, [fp], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 8828c <__cxa_atexit@plt+0x7b054> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -125973,16 +125973,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ addgt r7, r1, #2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 88268 <__cxa_atexit@plt+0x7b030> │ │ │ │ - strbeq r2, [fp], #-804 @ 0xfffffcdc │ │ │ │ - strbeq r2, [fp], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r3, [fp], #-788 @ 0xfffffcec │ │ │ │ + strbeq r3, [fp], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 88304 <__cxa_atexit@plt+0x7b0cc> │ │ │ │ @@ -126009,15 +126009,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - ldreq pc, [sl], #-1692 @ 0xfffff964 │ │ │ │ + ldreq r0, [fp], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8839c <__cxa_atexit@plt+0x7b164> │ │ │ │ ldr r3, [pc, #92] @ 883ac <__cxa_atexit@plt+0x7b174> │ │ │ │ @@ -126043,15 +126043,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 883b4 <__cxa_atexit@plt+0x7b17c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq pc, [sl], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq r0, [fp], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 883e8 <__cxa_atexit@plt+0x7b1b0> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -126180,15 +126180,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 885d8 <__cxa_atexit@plt+0x7b3a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq pc, [sl], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq r0, [fp], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 88608 <__cxa_atexit@plt+0x7b3d0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -126235,16 +126235,16 @@ │ │ │ │ b 8862c <__cxa_atexit@plt+0x7b3f4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 88668 <__cxa_atexit@plt+0x7b430> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r1, [fp], #-3876 @ 0xfffff0dc │ │ │ │ - strbeq r1, [fp], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq r2, [fp], #-3860 @ 0xfffff0ec │ │ │ │ + strbeq r2, [fp], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 88728 <__cxa_atexit@plt+0x7b4f0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -126265,16 +126265,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 886ec <__cxa_atexit@plt+0x7b4b4> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r1, [fp], #-3744 @ 0xfffff160 │ │ │ │ - strbeq r1, [fp], #-3732 @ 0xfffff16c │ │ │ │ + strbeq r2, [fp], #-3728 @ 0xfffff170 │ │ │ │ + strbeq r2, [fp], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 88774 <__cxa_atexit@plt+0x7b53c> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -126287,16 +126287,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ addgt r7, r1, #2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 88750 <__cxa_atexit@plt+0x7b518> │ │ │ │ - strbeq r1, [fp], #-3644 @ 0xfffff1c4 │ │ │ │ - strbeq r1, [fp], #-3632 @ 0xfffff1d0 │ │ │ │ + strbeq r2, [fp], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq r2, [fp], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 887f8 <__cxa_atexit@plt+0x7b5c0> │ │ │ │ ldr r3, [pc, #92] @ 88808 <__cxa_atexit@plt+0x7b5d0> │ │ │ │ @@ -126322,15 +126322,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 88810 <__cxa_atexit@plt+0x7b5d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq pc, [sl], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r0, [fp], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 88844 <__cxa_atexit@plt+0x7b60c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -126429,15 +126429,15 @@ │ │ │ │ cmp r1, r3 │ │ │ │ movgt r7, r2 │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 8899c <__cxa_atexit@plt+0x7b764> │ │ │ │ - ldreq pc, [sl], #-116 @ 0xffffff8c │ │ │ │ + ldreq r0, [fp], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 88a1c <__cxa_atexit@plt+0x7b7e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126450,22 +126450,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl], #-44 @ 0xffffffd4 │ │ │ │ - ldreq lr, [sl], #-3852 @ 0xfffff0f4 │ │ │ │ - strbeq r1, [fp], #-2956 @ 0xfffff474 │ │ │ │ + ldreq r0, [fp], #-44 @ 0xffffffd4 │ │ │ │ + ldreq pc, [sl], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r2, [fp], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 88ad8 <__cxa_atexit@plt+0x7b8a0> │ │ │ │ ldr r1, [pc, #192] @ 88b10 <__cxa_atexit@plt+0x7b8d8> │ │ │ │ @@ -126494,15 +126494,15 @@ │ │ │ │ bcc 88af4 <__cxa_atexit@plt+0x7b8bc> │ │ │ │ ldr r5, [pc, #112] @ 88b20 <__cxa_atexit@plt+0x7b8e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r6, {r5, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ @@ -126513,20 +126513,20 @@ │ │ │ │ b 88a94 <__cxa_atexit@plt+0x7b85c> │ │ │ │ ldr r6, [pc, #32] @ 88b1c <__cxa_atexit@plt+0x7b8e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [fp], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r2, [fp], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r1, [fp], #-3204 @ 0xfffff37c │ │ │ │ + strbeq r2, [fp], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 88bb4 <__cxa_atexit@plt+0x7b97c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -126554,18 +126554,18 @@ │ │ │ │ b 88b50 <__cxa_atexit@plt+0x7b918> │ │ │ │ ldr r6, [pc, #24] @ 88bb8 <__cxa_atexit@plt+0x7b980> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r1, [fp], #-3016 @ 0xfffff438 │ │ │ │ + strbeq r2, [fp], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 88c08 <__cxa_atexit@plt+0x7b9d0> │ │ │ │ sub r7, r3, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -126586,17 +126586,17 @@ │ │ │ │ b 88bd8 <__cxa_atexit@plt+0x7b9a0> │ │ │ │ ldr r6, [pc, #20] @ 88c34 <__cxa_atexit@plt+0x7b9fc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbeq r1, [fp], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq r2, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -126608,16 +126608,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 88c90 <__cxa_atexit@plt+0x7ba58> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r1, [fp], #-2768 @ 0xfffff530 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r2, [fp], #-2752 @ 0xfffff540 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88d38 <__cxa_atexit@plt+0x7bb00> │ │ │ │ @@ -126661,15 +126661,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88d00 <__cxa_atexit@plt+0x7bac8> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbeq r1, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ + strbeq r2, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 88dd8 <__cxa_atexit@plt+0x7bba0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -126694,15 +126694,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88dac <__cxa_atexit@plt+0x7bb74> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r1, [fp], #-2672 @ 0xfffff590 │ │ │ │ + strbeq r2, [fp], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 88e48 <__cxa_atexit@plt+0x7bc10> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -126721,15 +126721,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88e14 <__cxa_atexit@plt+0x7bbdc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r1, [fp], #-2568 @ 0xfffff5f8 │ │ │ │ + strbeq r2, [fp], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 88e88 <__cxa_atexit@plt+0x7bc50> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -126740,16 +126740,16 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88e6c <__cxa_atexit@plt+0x7bc34> │ │ │ │ - strbeq r1, [fp], #-2480 @ 0xfffff650 │ │ │ │ - ldreq lr, [sl], #-2980 @ 0xfffff45c │ │ │ │ + strbeq r2, [fp], #-2464 @ 0xfffff660 │ │ │ │ + ldreq pc, [sl], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -126769,46 +126769,46 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, lr, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 40180c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ mov r6, r3 │ │ │ │ b 88f20 <__cxa_atexit@plt+0x7bce8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 88f34 <__cxa_atexit@plt+0x7bcfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq pc, [sl], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldreq lr, [sl], #-2960 @ 0xfffff470 │ │ │ │ - ldreq lr, [sl], #-2812 @ 0xfffff504 │ │ │ │ + ldreq pc, [sl], #-2960 @ 0xfffff470 │ │ │ │ + ldreq pc, [sl], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 88f6c <__cxa_atexit@plt+0x7bd34> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ + b 4015bc <__cxa_atexit@plt+0x3f4384> │ │ │ │ ldr r7, [pc, #16] @ 88f84 <__cxa_atexit@plt+0x7bd4c> │ │ │ │ ldr r0, [pc, #16] @ 88f88 <__cxa_atexit@plt+0x7bd50> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl], #-2768 @ 0xfffff530 │ │ │ │ - ldreq lr, [sl], #-2764 @ 0xfffff534 │ │ │ │ + ldreq pc, [sl], #-2768 @ 0xfffff530 │ │ │ │ + ldreq pc, [sl], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #172] @ 8904c <__cxa_atexit@plt+0x7be14> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -126849,16 +126849,16 @@ │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r0, r2 │ │ │ │ blt 88fd0 <__cxa_atexit@plt+0x7bd98> │ │ │ │ b 89010 <__cxa_atexit@plt+0x7bdd8> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, lr, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [fp], #-1516 @ 0xfffffa14 │ │ │ │ - strbeq r1, [fp], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq r2, [fp], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq r2, [fp], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89168 <__cxa_atexit@plt+0x7bf30> │ │ │ │ ldr r3, [pc, #260] @ 89178 <__cxa_atexit@plt+0x7bf40> │ │ │ │ @@ -126926,18 +126926,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 8918c <__cxa_atexit@plt+0x7bf54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [fp], #-1264 @ 0xfffffb10 │ │ │ │ - strbeq r1, [fp], #-2304 @ 0xfffff700 │ │ │ │ - strbeq r1, [fp], #-1236 @ 0xfffffb2c │ │ │ │ - ldreq lr, [sl], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq r2, [fp], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq r2, [fp], #-2288 @ 0xfffff710 │ │ │ │ + strbeq r2, [fp], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq pc, [sl], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #204] @ 8926c <__cxa_atexit@plt+0x7c034> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -126986,17 +126986,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r1, [fp], #-984 @ 0xfffffc28 │ │ │ │ - strbeq r1, [fp], #-2024 @ 0xfffff818 │ │ │ │ - strbeq r1, [fp], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r2, [fp], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r2, [fp], #-2008 @ 0xfffff828 │ │ │ │ + strbeq r2, [fp], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #172] @ 8933c <__cxa_atexit@plt+0x7c104> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -127037,17 +127037,17 @@ │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r0, r1 │ │ │ │ blt 892c4 <__cxa_atexit@plt+0x7c08c> │ │ │ │ b 89300 <__cxa_atexit@plt+0x7c0c8> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [fp], #-764 @ 0xfffffd04 │ │ │ │ - strbeq r1, [fp], #-1804 @ 0xfffff8f4 │ │ │ │ - strbeq r1, [fp], #-736 @ 0xfffffd20 │ │ │ │ + strbeq r2, [fp], #-748 @ 0xfffffd14 │ │ │ │ + strbeq r2, [fp], #-1788 @ 0xfffff904 │ │ │ │ + strbeq r2, [fp], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8945c <__cxa_atexit@plt+0x7c224> │ │ │ │ ldr r3, [pc, #260] @ 8946c <__cxa_atexit@plt+0x7c234> │ │ │ │ @@ -127115,18 +127115,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 89480 <__cxa_atexit@plt+0x7c248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [fp], #-508 @ 0xfffffe04 │ │ │ │ - strbeq r1, [fp], #-1484 @ 0xfffffa34 │ │ │ │ - strbeq r1, [fp], #-480 @ 0xfffffe20 │ │ │ │ - ldreq lr, [sl], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq r2, [fp], #-492 @ 0xfffffe14 │ │ │ │ + strbeq r2, [fp], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq r2, [fp], #-464 @ 0xfffffe30 │ │ │ │ + ldreq pc, [sl], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #204] @ 89560 <__cxa_atexit@plt+0x7c328> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -127175,17 +127175,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r1, [fp], #-228 @ 0xffffff1c │ │ │ │ - strbeq r1, [fp], #-1204 @ 0xfffffb4c │ │ │ │ - strbeq r1, [fp], #-200 @ 0xffffff38 │ │ │ │ + strbeq r2, [fp], #-212 @ 0xffffff2c │ │ │ │ + strbeq r2, [fp], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq r2, [fp], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #172] @ 89630 <__cxa_atexit@plt+0x7c3f8> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -127226,17 +127226,17 @@ │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r0, r1 │ │ │ │ blt 895b8 <__cxa_atexit@plt+0x7c380> │ │ │ │ b 895f4 <__cxa_atexit@plt+0x7c3bc> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [fp], #-8 │ │ │ │ - strbeq r1, [fp], #-984 @ 0xfffffc28 │ │ │ │ - strbeq r0, [fp], #-4076 @ 0xfffff014 │ │ │ │ + strbeq r1, [fp], #-4088 @ 0xfffff008 │ │ │ │ + strbeq r2, [fp], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r1, [fp], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89750 <__cxa_atexit@plt+0x7c518> │ │ │ │ ldr r3, [pc, #260] @ 89760 <__cxa_atexit@plt+0x7c528> │ │ │ │ @@ -127304,18 +127304,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 89774 <__cxa_atexit@plt+0x7c53c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [fp], #-3848 @ 0xfffff0f8 │ │ │ │ - strbeq r1, [fp], #-536 @ 0xfffffde8 │ │ │ │ - strbeq r0, [fp], #-3820 @ 0xfffff114 │ │ │ │ - ldreq lr, [sl], #-836 @ 0xfffffcbc │ │ │ │ + strbeq r1, [fp], #-3832 @ 0xfffff108 │ │ │ │ + strbeq r2, [fp], #-520 @ 0xfffffdf8 │ │ │ │ + strbeq r1, [fp], #-3804 @ 0xfffff124 │ │ │ │ + ldreq pc, [sl], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #204] @ 89854 <__cxa_atexit@plt+0x7c61c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -127364,17 +127364,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r0, [fp], #-3568 @ 0xfffff210 │ │ │ │ - strbeq r1, [fp], #-256 @ 0xffffff00 │ │ │ │ - strbeq r0, [fp], #-3540 @ 0xfffff22c │ │ │ │ + strbeq r1, [fp], #-3552 @ 0xfffff220 │ │ │ │ + strbeq r2, [fp], #-240 @ 0xffffff10 │ │ │ │ + strbeq r1, [fp], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #172] @ 89924 <__cxa_atexit@plt+0x7c6ec> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -127415,17 +127415,17 @@ │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r0, r1 │ │ │ │ blt 898ac <__cxa_atexit@plt+0x7c674> │ │ │ │ b 898e8 <__cxa_atexit@plt+0x7c6b0> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp], #-3348 @ 0xfffff2ec │ │ │ │ - strbeq r1, [fp], #-36 @ 0xffffffdc │ │ │ │ - strbeq r0, [fp], #-3320 @ 0xfffff308 │ │ │ │ + strbeq r1, [fp], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq r2, [fp], #-20 @ 0xffffffec │ │ │ │ + strbeq r1, [fp], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89a44 <__cxa_atexit@plt+0x7c80c> │ │ │ │ ldr r3, [pc, #260] @ 89a54 <__cxa_atexit@plt+0x7c81c> │ │ │ │ @@ -127493,18 +127493,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 89a68 <__cxa_atexit@plt+0x7c830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [fp], #-3092 @ 0xfffff3ec │ │ │ │ - strbeq r0, [fp], #-4064 @ 0xfffff020 │ │ │ │ - strbeq r0, [fp], #-3064 @ 0xfffff408 │ │ │ │ - ldreq lr, [sl], #-84 @ 0xffffffac │ │ │ │ + strbeq r1, [fp], #-3076 @ 0xfffff3fc │ │ │ │ + strbeq r1, [fp], #-4048 @ 0xfffff030 │ │ │ │ + strbeq r1, [fp], #-3048 @ 0xfffff418 │ │ │ │ + ldreq pc, [sl], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #204] @ 89b48 <__cxa_atexit@plt+0x7c910> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -127553,17 +127553,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r0, [fp], #-2812 @ 0xfffff504 │ │ │ │ - strbeq r0, [fp], #-3784 @ 0xfffff138 │ │ │ │ - strbeq r0, [fp], #-2784 @ 0xfffff520 │ │ │ │ + strbeq r1, [fp], #-2796 @ 0xfffff514 │ │ │ │ + strbeq r1, [fp], #-3768 @ 0xfffff148 │ │ │ │ + strbeq r1, [fp], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #172] @ 89c18 <__cxa_atexit@plt+0x7c9e0> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -127604,17 +127604,17 @@ │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r0, r1 │ │ │ │ blt 89ba0 <__cxa_atexit@plt+0x7c968> │ │ │ │ b 89bdc <__cxa_atexit@plt+0x7c9a4> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp], #-2592 @ 0xfffff5e0 │ │ │ │ - strbeq r0, [fp], #-3564 @ 0xfffff214 │ │ │ │ - strbeq r0, [fp], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq r1, [fp], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq r1, [fp], #-3548 @ 0xfffff224 │ │ │ │ + strbeq r1, [fp], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89d38 <__cxa_atexit@plt+0x7cb00> │ │ │ │ ldr r3, [pc, #260] @ 89d48 <__cxa_atexit@plt+0x7cb10> │ │ │ │ @@ -127682,18 +127682,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 89d5c <__cxa_atexit@plt+0x7cb24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [fp], #-2336 @ 0xfffff6e0 │ │ │ │ - strbeq r0, [fp], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq r0, [fp], #-2308 @ 0xfffff6fc │ │ │ │ - ldreq sp, [sl], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r1, [fp], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq r1, [fp], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r1, [fp], #-2292 @ 0xfffff70c │ │ │ │ + ldreq lr, [sl], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #204] @ 89e3c <__cxa_atexit@plt+0x7cc04> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -127742,17 +127742,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r0, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ - strbeq r0, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ - strbeq r0, [fp], #-2028 @ 0xfffff814 │ │ │ │ + strbeq r1, [fp], #-2040 @ 0xfffff808 │ │ │ │ + strbeq r1, [fp], #-2828 @ 0xfffff4f4 │ │ │ │ + strbeq r1, [fp], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #172] @ 89f0c <__cxa_atexit@plt+0x7ccd4> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -127793,17 +127793,17 @@ │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r0, r1 │ │ │ │ blt 89e94 <__cxa_atexit@plt+0x7cc5c> │ │ │ │ b 89ed0 <__cxa_atexit@plt+0x7cc98> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq r0, [fp], #-2624 @ 0xfffff5c0 │ │ │ │ - strbeq r0, [fp], #-1808 @ 0xfffff8f0 │ │ │ │ + strbeq r1, [fp], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r1, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq r1, [fp], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8a02c <__cxa_atexit@plt+0x7cdf4> │ │ │ │ ldr r3, [pc, #260] @ 8a03c <__cxa_atexit@plt+0x7ce04> │ │ │ │ @@ -127871,18 +127871,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 8a050 <__cxa_atexit@plt+0x7ce18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [fp], #-1580 @ 0xfffff9d4 │ │ │ │ - strbeq r0, [fp], #-2456 @ 0xfffff668 │ │ │ │ - strbeq r0, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - ldreq sp, [sl], #-2676 @ 0xfffff58c │ │ │ │ + strbeq r1, [fp], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r1, [fp], #-2440 @ 0xfffff678 │ │ │ │ + strbeq r1, [fp], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq lr, [sl], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #204] @ 8a130 <__cxa_atexit@plt+0x7cef8> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -127931,17 +127931,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r0, [fp], #-1300 @ 0xfffffaec │ │ │ │ - strbeq r0, [fp], #-2176 @ 0xfffff780 │ │ │ │ - strbeq r0, [fp], #-1272 @ 0xfffffb08 │ │ │ │ + strbeq r1, [fp], #-1284 @ 0xfffffafc │ │ │ │ + strbeq r1, [fp], #-2160 @ 0xfffff790 │ │ │ │ + strbeq r1, [fp], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #172] @ 8a200 <__cxa_atexit@plt+0x7cfc8> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -127982,17 +127982,17 @@ │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r0, r1 │ │ │ │ blt 8a188 <__cxa_atexit@plt+0x7cf50> │ │ │ │ b 8a1c4 <__cxa_atexit@plt+0x7cf8c> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp], #-1080 @ 0xfffffbc8 │ │ │ │ - strbeq r0, [fp], #-1956 @ 0xfffff85c │ │ │ │ - strbeq r0, [fp], #-1052 @ 0xfffffbe4 │ │ │ │ + strbeq r1, [fp], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq r1, [fp], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r1, [fp], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8a320 <__cxa_atexit@plt+0x7d0e8> │ │ │ │ ldr r3, [pc, #260] @ 8a330 <__cxa_atexit@plt+0x7d0f8> │ │ │ │ @@ -128060,18 +128060,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 8a344 <__cxa_atexit@plt+0x7d10c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [fp], #-824 @ 0xfffffcc8 │ │ │ │ - strbeq r0, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ - strbeq r0, [fp], #-796 @ 0xfffffce4 │ │ │ │ - ldreq sp, [sl], #-1924 @ 0xfffff87c │ │ │ │ + strbeq r1, [fp], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq r1, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq r1, [fp], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq lr, [sl], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #204] @ 8a424 <__cxa_atexit@plt+0x7d1ec> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ @@ -128120,17 +128120,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r0, [fp], #-544 @ 0xfffffde0 │ │ │ │ - strbeq r0, [fp], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq r0, [fp], #-516 @ 0xfffffdfc │ │ │ │ + strbeq r1, [fp], #-528 @ 0xfffffdf0 │ │ │ │ + strbeq r1, [fp], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r1, [fp], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #172] @ 8a4f4 <__cxa_atexit@plt+0x7d2bc> │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -128171,17 +128171,17 @@ │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r0, r1 │ │ │ │ blt 8a47c <__cxa_atexit@plt+0x7d244> │ │ │ │ b 8a4b8 <__cxa_atexit@plt+0x7d280> │ │ │ │ add r7, lr, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp], #-324 @ 0xfffffebc │ │ │ │ - strbeq r0, [fp], #-1116 @ 0xfffffba4 │ │ │ │ - strbeq r0, [fp], #-296 @ 0xfffffed8 │ │ │ │ + strbeq r1, [fp], #-308 @ 0xfffffecc │ │ │ │ + strbeq r1, [fp], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq r1, [fp], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128191,25 +128191,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ 8a564 <__cxa_atexit@plt+0x7d32c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 8a568 <__cxa_atexit@plt+0x7d330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r7, [pc, #28] @ 8a56c <__cxa_atexit@plt+0x7d334> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r0, [fp], #-1288 @ 0xfffffaf8 │ │ │ │ - strbeq r0, [fp], #-1280 @ 0xfffffb00 │ │ │ │ - ldreq sp, [sl], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq r1, [fp], #-1272 @ 0xfffffb08 │ │ │ │ + strbeq r1, [fp], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq lr, [sl], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a5a4 <__cxa_atexit@plt+0x7d36c> │ │ │ │ @@ -128218,15 +128218,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [fp], #-1200 @ 0xfffffb50 │ │ │ │ + strbeq r1, [fp], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8a608 <__cxa_atexit@plt+0x7d3d0> │ │ │ │ @@ -128239,25 +128239,25 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 8a624 <__cxa_atexit@plt+0x7d3ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 8a628 <__cxa_atexit@plt+0x7d3f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40181c <__cxa_atexit@plt+0x3f45e4> │ │ │ │ + b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ ldr r7, [pc, #28] @ 8a62c <__cxa_atexit@plt+0x7d3f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r0, [fp], #-1120 @ 0xfffffba0 │ │ │ │ - strbeq r0, [fp], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq r0, [fp], #-1088 @ 0xfffffbc0 │ │ │ │ - ldreq sp, [sl], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r1, [fp], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r1, [fp], #-1096 @ 0xfffffbb8 │ │ │ │ + strbeq r1, [fp], #-1072 @ 0xfffffbd0 │ │ │ │ + ldreq lr, [sl], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a664 <__cxa_atexit@plt+0x7d42c> │ │ │ │ @@ -128266,15 +128266,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [fp], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r1, [fp], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128284,25 +128284,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ 8a6d8 <__cxa_atexit@plt+0x7d4a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 8a6dc <__cxa_atexit@plt+0x7d4a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r7, [pc, #28] @ 8a6e0 <__cxa_atexit@plt+0x7d4a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r0, [fp], #-936 @ 0xfffffc58 │ │ │ │ - strbeq r0, [fp], #-908 @ 0xfffffc74 │ │ │ │ - ldreq sp, [sl], #-1168 @ 0xfffffb70 │ │ │ │ + strbeq r1, [fp], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r1, [fp], #-892 @ 0xfffffc84 │ │ │ │ + ldreq lr, [sl], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a718 <__cxa_atexit@plt+0x7d4e0> │ │ │ │ @@ -128311,15 +128311,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [fp], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r1, [fp], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 8a78c <__cxa_atexit@plt+0x7d554> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128336,25 +128336,25 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r2, [pc, #52] @ 8a7ac <__cxa_atexit@plt+0x7d574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmib r3, {r2, r5} │ │ │ │ mov r5, lr │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sl], #-3648 @ 0xfffff1c0 @ │ │ │ │ - strbeq r0, [fp], #-604 @ 0xfffffda4 │ │ │ │ - ldreq sp, [sl], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq r0, [fp], #-3632 @ 0xfffff1d0 │ │ │ │ + strbeq r1, [fp], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq lr, [sl], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a7f4 <__cxa_atexit@plt+0x7d5bc> │ │ │ │ ldr r2, [pc, #40] @ 8a7fc <__cxa_atexit@plt+0x7d5c4> │ │ │ │ @@ -128362,19 +128362,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 8a800 <__cxa_atexit@plt+0x7d5c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [sl], #-924 @ 0xfffffc64 │ │ │ │ + ldreq lr, [sl], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8a82c <__cxa_atexit@plt+0x7d5f4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -128382,16 +128382,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8a840 <__cxa_atexit@plt+0x7d608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp], #-544 @ 0xfffffde0 │ │ │ │ - ldreq sp, [sl], #-908 @ 0xfffffc74 │ │ │ │ + strbeq r1, [fp], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq lr, [sl], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8a8b8 <__cxa_atexit@plt+0x7d680> │ │ │ │ @@ -128411,39 +128411,39 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ add r9, pc, r9 │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b 8a8c8 <__cxa_atexit@plt+0x7d690> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq pc, [sl], #-3348 @ 0xfffff2ec @ │ │ │ │ + strbeq r0, [fp], #-3332 @ 0xfffff2fc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sl], #-644 @ 0xfffffd7c │ │ │ │ + ldreq lr, [sl], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq sp, [sl], #-712 @ 0xfffffd38 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq lr, [sl], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128475,16 +128475,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r0, [fp], #-220 @ 0xffffff24 │ │ │ │ - ldreq sp, [sl], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq r1, [fp], #-204 @ 0xffffff34 │ │ │ │ + ldreq lr, [sl], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 8aa54 <__cxa_atexit@plt+0x7d81c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128514,28 +128514,28 @@ │ │ │ │ ldr r5, [pc, #72] @ 8aa84 <__cxa_atexit@plt+0x7d84c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, ip │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq pc, [sl], #-2980 @ 0xfffff45c @ │ │ │ │ + strbeq r0, [fp], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [sl], #-288 @ 0xfffffee0 │ │ │ │ - ldreq sp, [sl], #-264 @ 0xfffffef8 │ │ │ │ - strbeq pc, [sl], #-3104 @ 0xfffff3e0 @ │ │ │ │ + ldreq lr, [sl], #-288 @ 0xfffffee0 │ │ │ │ + ldreq lr, [sl], #-264 @ 0xfffffef8 │ │ │ │ + strbeq r0, [fp], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8aabc <__cxa_atexit@plt+0x7d884> │ │ │ │ @@ -128544,16 +128544,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sl], #-3992 @ 0xfffff068 @ │ │ │ │ - ldreq sp, [sl], #-224 @ 0xffffff20 │ │ │ │ + strbeq r0, [fp], #-3976 @ 0xfffff078 │ │ │ │ + ldreq lr, [sl], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ab10 <__cxa_atexit@plt+0x7d8d8> │ │ │ │ ldr r2, [pc, #40] @ 8ab18 <__cxa_atexit@plt+0x7d8e0> │ │ │ │ @@ -128561,19 +128561,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 8ab1c <__cxa_atexit@plt+0x7d8e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [sl], #-24 @ 0xffffffe8 │ │ │ │ + ldreq lr, [sl], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8ab48 <__cxa_atexit@plt+0x7d910> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -128581,16 +128581,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8ab5c <__cxa_atexit@plt+0x7d924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sl], #-3844 @ 0xfffff0fc @ │ │ │ │ - ldreq sp, [sl], #-168 @ 0xffffff58 │ │ │ │ + strbeq r0, [fp], #-3828 @ 0xfffff10c │ │ │ │ + ldreq lr, [sl], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8abd4 <__cxa_atexit@plt+0x7d99c> │ │ │ │ @@ -128610,39 +128610,39 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b 8abe4 <__cxa_atexit@plt+0x7d9ac> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbeq pc, [sl], #-2556 @ 0xfffff604 @ │ │ │ │ + strbeq r0, [fp], #-2540 @ 0xfffff614 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl], #-3944 @ 0xfffff098 │ │ │ │ + ldreq sp, [sl], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq ip, [sl], #-4052 @ 0xfffff02c │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq sp, [sl], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128675,16 +128675,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq pc, [sl], #-3512 @ 0xfffff248 @ │ │ │ │ - ldreq ip, [sl], #-3904 @ 0xfffff0c0 │ │ │ │ + strbeq r0, [fp], #-3496 @ 0xfffff258 │ │ │ │ + ldreq sp, [sl], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 8ad6c <__cxa_atexit@plt+0x7db34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128712,28 +128712,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 8ad9c <__cxa_atexit@plt+0x7db64> │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, ip, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, lr │ │ │ │ add sl, r0, #217 @ 0xd9 │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq pc, [sl], #-2168 @ 0xfffff788 @ │ │ │ │ - ldreq ip, [sl], #-3556 @ 0xfffff21c │ │ │ │ - ldreq ip, [sl], #-3532 @ 0xfffff234 │ │ │ │ - strbeq pc, [sl], #-2312 @ 0xfffff6f8 @ │ │ │ │ + strbeq r0, [fp], #-2152 @ 0xfffff798 │ │ │ │ + ldreq sp, [sl], #-3556 @ 0xfffff21c │ │ │ │ + ldreq sp, [sl], #-3532 @ 0xfffff234 │ │ │ │ + strbeq r0, [fp], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8add4 <__cxa_atexit@plt+0x7db9c> │ │ │ │ @@ -128742,16 +128742,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sl], #-3200 @ 0xfffff380 @ │ │ │ │ - ldreq ip, [sl], #-3528 @ 0xfffff238 │ │ │ │ + strbeq r0, [fp], #-3184 @ 0xfffff390 │ │ │ │ + ldreq sp, [sl], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ae28 <__cxa_atexit@plt+0x7dbf0> │ │ │ │ ldr r2, [pc, #40] @ 8ae30 <__cxa_atexit@plt+0x7dbf8> │ │ │ │ @@ -128759,19 +128759,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 8ae34 <__cxa_atexit@plt+0x7dbfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq ip, [sl], #-3328 @ 0xfffff300 │ │ │ │ + ldreq sp, [sl], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8ae60 <__cxa_atexit@plt+0x7dc28> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -128779,16 +128779,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8ae74 <__cxa_atexit@plt+0x7dc3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sl], #-3052 @ 0xfffff414 @ │ │ │ │ - ldreq ip, [sl], #-3488 @ 0xfffff260 │ │ │ │ + strbeq r0, [fp], #-3036 @ 0xfffff424 │ │ │ │ + ldreq sp, [sl], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8aee4 <__cxa_atexit@plt+0x7dcac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128806,39 +128806,39 @@ │ │ │ │ ldr r1, [pc, #60] @ 8af08 <__cxa_atexit@plt+0x7dcd0> │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ str r5, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq pc, [sl], #-1764 @ 0xfffff91c @ │ │ │ │ + strbeq r0, [fp], #-1748 @ 0xfffff92c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl], #-3160 @ 0xfffff3a8 │ │ │ │ + ldreq sp, [sl], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq ip, [sl], #-3284 @ 0xfffff32c │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq sp, [sl], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128869,16 +128869,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq pc, [sl], #-2740 @ 0xfffff54c @ │ │ │ │ - ldreq ip, [sl], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq r0, [fp], #-2724 @ 0xfffff55c │ │ │ │ + ldreq sp, [sl], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b06c <__cxa_atexit@plt+0x7de34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128904,28 +128904,28 @@ │ │ │ │ str r9, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r0, [pc, #64] @ 8b09c <__cxa_atexit@plt+0x7de64> │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #217 @ 0xd9 │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq ip, [sl], #-2756 @ 0xfffff53c │ │ │ │ - ldreq ip, [sl], #-2728 @ 0xfffff558 │ │ │ │ - strbeq pc, [sl], #-1384 @ 0xfffffa98 @ │ │ │ │ - strbeq pc, [sl], #-1540 @ 0xfffff9fc @ │ │ │ │ + ldreq sp, [sl], #-2756 @ 0xfffff53c │ │ │ │ + ldreq sp, [sl], #-2728 @ 0xfffff558 │ │ │ │ + strbeq r0, [fp], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq r0, [fp], #-1524 @ 0xfffffa0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b0d4 <__cxa_atexit@plt+0x7de9c> │ │ │ │ @@ -128934,16 +128934,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sl], #-2432 @ 0xfffff680 @ │ │ │ │ - ldreq ip, [sl], #-2744 @ 0xfffff548 │ │ │ │ + strbeq r0, [fp], #-2416 @ 0xfffff690 │ │ │ │ + ldreq sp, [sl], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b128 <__cxa_atexit@plt+0x7def0> │ │ │ │ ldr r2, [pc, #40] @ 8b130 <__cxa_atexit@plt+0x7def8> │ │ │ │ @@ -128951,19 +128951,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 8b134 <__cxa_atexit@plt+0x7defc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq ip, [sl], #-2492 @ 0xfffff644 │ │ │ │ + ldreq sp, [sl], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8b160 <__cxa_atexit@plt+0x7df28> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -128971,16 +128971,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8b174 <__cxa_atexit@plt+0x7df3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sl], #-2284 @ 0xfffff714 @ │ │ │ │ - ldreq ip, [sl], #-2760 @ 0xfffff538 │ │ │ │ + strbeq r0, [fp], #-2268 @ 0xfffff724 │ │ │ │ + ldreq sp, [sl], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8b1e0 <__cxa_atexit@plt+0x7dfa8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128997,39 +128997,39 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strbeq pc, [sl], #-988 @ 0xfffffc24 @ │ │ │ │ + strbeq r0, [fp], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq sp, [sl], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq ip, [sl], #-2384 @ 0xfffff6b0 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq sp, [sl], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b280 <__cxa_atexit@plt+0x7e048> │ │ │ │ ldr r2, [pc, #40] @ 8b288 <__cxa_atexit@plt+0x7e050> │ │ │ │ @@ -129037,31 +129037,31 @@ │ │ │ │ ldr r0, [pc, #36] @ 8b28c <__cxa_atexit@plt+0x7e054> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq ip, [sl], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq sp, [sl], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #4] │ │ │ │ ldrne r7, [pc, #12] @ 8b2b8 <__cxa_atexit@plt+0x7e080> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addne r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sl], #-1960 @ 0xfffff858 @ │ │ │ │ - ldreq ip, [sl], #-2452 @ 0xfffff66c │ │ │ │ + strbeq r0, [fp], #-1944 @ 0xfffff868 │ │ │ │ + ldreq sp, [sl], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8b360 <__cxa_atexit@plt+0x7e128> │ │ │ │ @@ -129093,42 +129093,42 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b 8b370 <__cxa_atexit@plt+0x7e138> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq pc, [sl], #-652 @ 0xfffffd74 @ │ │ │ │ - strbeq pc, [sl], #-1804 @ 0xfffff8f4 @ │ │ │ │ + strbeq r0, [fp], #-636 @ 0xfffffd84 │ │ │ │ + strbeq r0, [fp], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl], #-2000 @ 0xfffff830 │ │ │ │ + ldreq sp, [sl], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq ip, [sl], #-2180 @ 0xfffff77c │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq sp, [sl], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -129166,18 +129166,18 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq pc, [sl], #-1572 @ 0xfffff9dc @ │ │ │ │ - ldreq ip, [sl], #-2044 @ 0xfffff804 │ │ │ │ - strbeq pc, [sl], #-1540 @ 0xfffff9fc @ │ │ │ │ - ldreq ip, [sl], #-2000 @ 0xfffff830 │ │ │ │ + strbeq r0, [fp], #-1556 @ 0xfffff9ec │ │ │ │ + ldreq sp, [sl], #-2044 @ 0xfffff804 │ │ │ │ + strbeq r0, [fp], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq sp, [sl], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8b550 <__cxa_atexit@plt+0x7e318> │ │ │ │ ldr r3, [pc, #204] @ 8b57c <__cxa_atexit@plt+0x7e344> │ │ │ │ @@ -129233,19 +129233,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq pc, [sl], #-1344 @ 0xfffffac0 @ │ │ │ │ - ldreq ip, [sl], #-1780 @ 0xfffff90c │ │ │ │ - ldreq ip, [sl], #-1812 @ 0xfffff8ec │ │ │ │ - strbeq pc, [sl], #-1296 @ 0xfffffaf0 @ │ │ │ │ - ldreq ip, [sl], #-1732 @ 0xfffff93c │ │ │ │ + strbeq r0, [fp], #-1328 @ 0xfffffad0 │ │ │ │ + ldreq sp, [sl], #-1780 @ 0xfffff90c │ │ │ │ + ldreq sp, [sl], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r0, [fp], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq sp, [sl], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -129286,17 +129286,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - strbeq pc, [sl], #-1096 @ 0xfffffbb8 @ │ │ │ │ - ldreq ip, [sl], #-1564 @ 0xfffff9e4 │ │ │ │ - strbeq pc, [sl], #-1064 @ 0xfffffbd8 @ │ │ │ │ + strbeq r0, [fp], #-1080 @ 0xfffffbc8 │ │ │ │ + ldreq sp, [sl], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r0, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -129304,25 +129304,25 @@ │ │ │ │ bhi 8b6ac <__cxa_atexit@plt+0x7e474> │ │ │ │ ldr r3, [pc, #48] @ 8b6c8 <__cxa_atexit@plt+0x7e490> │ │ │ │ ldr r2, [pc, #48] @ 8b6cc <__cxa_atexit@plt+0x7e494> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r7, [pc, #28] @ 8b6d0 <__cxa_atexit@plt+0x7e498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [sl], #-1488 @ 0xfffffa30 │ │ │ │ - ldreq ip, [sl], #-1468 @ 0xfffffa44 │ │ │ │ + ldreq sp, [sl], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq sp, [sl], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b708 <__cxa_atexit@plt+0x7e4d0> │ │ │ │ @@ -129331,16 +129331,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sl], #-844 @ 0xfffffcb4 @ │ │ │ │ - ldreq ip, [sl], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq r0, [fp], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq sp, [sl], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b770 <__cxa_atexit@plt+0x7e538> │ │ │ │ ldr r2, [pc, #64] @ 8b778 <__cxa_atexit@plt+0x7e540> │ │ │ │ ldr r1, [pc, #64] @ 8b77c <__cxa_atexit@plt+0x7e544> │ │ │ │ @@ -129353,21 +129353,21 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ 8b784 <__cxa_atexit@plt+0x7e54c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq ip, [sl], #-1324 @ 0xfffffad4 │ │ │ │ - strbeq lr, [sl], #-3660 @ 0xfffff1b4 │ │ │ │ - strbeq pc, [sl], #-764 @ 0xfffffd04 @ │ │ │ │ + ldreq sp, [sl], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq pc, [sl], #-3644 @ 0xfffff1c4 @ │ │ │ │ + strbeq r0, [fp], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b7bc <__cxa_atexit@plt+0x7e584> │ │ │ │ @@ -129376,16 +129376,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [sl], #-664 @ 0xfffffd68 @ │ │ │ │ - ldreq ip, [sl], #-1184 @ 0xfffffb60 │ │ │ │ + strbeq r0, [fp], #-648 @ 0xfffffd78 │ │ │ │ + ldreq sp, [sl], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -129394,25 +129394,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 8b830 <__cxa_atexit@plt+0x7e5f8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #24] @ 8b834 <__cxa_atexit@plt+0x7e5fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq pc, [sl], #-592 @ 0xfffffdb0 @ │ │ │ │ - ldreq ip, [sl], #-1124 @ 0xfffffb9c │ │ │ │ - ldreq ip, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r0, [fp], #-576 @ 0xfffffdc0 │ │ │ │ + ldreq sp, [sl], #-1124 @ 0xfffffb9c │ │ │ │ + ldreq sp, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8b890 <__cxa_atexit@plt+0x7e658> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -129423,22 +129423,22 @@ │ │ │ │ ldr r2, [pc, #44] @ 8b89c <__cxa_atexit@plt+0x7e664> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ - strbeq lr, [sl], #-3352 @ 0xfffff2e8 │ │ │ │ - ldreq ip, [sl], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq sp, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ + strbeq pc, [sl], #-3336 @ 0xfffff2f8 @ │ │ │ │ + ldreq sp, [sl], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 8b90c <__cxa_atexit@plt+0x7e6d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -129454,33 +129454,33 @@ │ │ │ │ ldr r5, [pc, #48] @ 8b91c <__cxa_atexit@plt+0x7e6e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 8b920 <__cxa_atexit@plt+0x7e6e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl], #-968 @ 0xfffffc38 │ │ │ │ - strbeq lr, [sl], #-3252 @ 0xfffff34c │ │ │ │ - strbeq pc, [sl], #-372 @ 0xfffffe8c @ │ │ │ │ - strbeq pc, [sl], #-352 @ 0xfffffea0 @ │ │ │ │ - ldreq ip, [sl], #-896 @ 0xfffffc80 │ │ │ │ + ldreq sp, [sl], #-968 @ 0xfffffc38 │ │ │ │ + strbeq pc, [sl], #-3236 @ 0xfffff35c @ │ │ │ │ + strbeq r0, [fp], #-356 @ 0xfffffe9c │ │ │ │ + strbeq r0, [fp], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq sp, [sl], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 8b944 <__cxa_atexit@plt+0x7e70c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ - ldreq ip, [sl], #-880 @ 0xfffffc90 │ │ │ │ - ldreq fp, [sl], #-2484 @ 0xfffff64c │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + ldreq sp, [sl], #-880 @ 0xfffffc90 │ │ │ │ + ldreq ip, [sl], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b9e8 <__cxa_atexit@plt+0x7e7b0> │ │ │ │ ldr r2, [pc, #168] @ 8ba10 <__cxa_atexit@plt+0x7e7d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -129522,21 +129522,21 @@ │ │ │ │ ldr r5, [pc, #40] @ 8ba24 <__cxa_atexit@plt+0x7e7ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl], #-3124 @ 0xfffff3cc │ │ │ │ + strbeq pc, [sl], #-3108 @ 0xfffff3dc @ │ │ │ │ @ instruction: 0xffff2e0c │ │ │ │ - strbeq lr, [sl], #-4060 @ 0xfffff024 │ │ │ │ + strbeq pc, [sl], #-4044 @ 0xfffff034 @ │ │ │ │ @ instruction: 0xffff2e18 │ │ │ │ - ldreq fp, [sl], #-2312 @ 0xfffff6f8 │ │ │ │ - strbeq lr, [sl], #-3956 @ 0xfffff08c │ │ │ │ - ldreq fp, [sl], #-2256 @ 0xfffff730 │ │ │ │ + ldreq ip, [sl], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq pc, [sl], #-3940 @ 0xfffff09c @ │ │ │ │ + ldreq ip, [sl], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bab8 <__cxa_atexit@plt+0x7e880> │ │ │ │ ldr r7, [pc, #148] @ 8bae0 <__cxa_atexit@plt+0x7e8a8> │ │ │ │ @@ -129575,18 +129575,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq ip, [sl], #-540 @ 0xfffffde4 │ │ │ │ + ldreq sp, [sl], #-540 @ 0xfffffde4 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-3912 @ 0xfffff0b8 │ │ │ │ - ldreq fp, [sl], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq pc, [sl], #-3896 @ 0xfffff0c8 @ │ │ │ │ + ldreq ip, [sl], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8bb48 <__cxa_atexit@plt+0x7e910> │ │ │ │ @@ -129604,16 +129604,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-3748 @ 0xfffff15c │ │ │ │ - ldreq fp, [sl], #-1952 @ 0xfffff860 │ │ │ │ + strbeq pc, [sl], #-3732 @ 0xfffff16c @ │ │ │ │ + ldreq ip, [sl], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bbfc <__cxa_atexit@plt+0x7e9c4> │ │ │ │ ldr r2, [pc, #168] @ 8bc24 <__cxa_atexit@plt+0x7e9ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -129655,21 +129655,21 @@ │ │ │ │ ldr r5, [pc, #40] @ 8bc38 <__cxa_atexit@plt+0x7ea00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl], #-2592 @ 0xfffff5e0 │ │ │ │ + strbeq pc, [sl], #-2576 @ 0xfffff5f0 @ │ │ │ │ @ instruction: 0xffff2bf8 │ │ │ │ - strbeq lr, [sl], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq pc, [sl], #-3320 @ 0xfffff308 @ │ │ │ │ @ instruction: 0xffff2c04 │ │ │ │ - ldreq fp, [sl], #-1780 @ 0xfffff90c │ │ │ │ - strbeq lr, [sl], #-3232 @ 0xfffff360 │ │ │ │ - ldreq fp, [sl], #-1724 @ 0xfffff944 │ │ │ │ + ldreq ip, [sl], #-1780 @ 0xfffff90c │ │ │ │ + strbeq pc, [sl], #-3216 @ 0xfffff370 @ │ │ │ │ + ldreq ip, [sl], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bccc <__cxa_atexit@plt+0x7ea94> │ │ │ │ ldr r7, [pc, #148] @ 8bcf4 <__cxa_atexit@plt+0x7eabc> │ │ │ │ @@ -129708,18 +129708,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq ip, [sl], #-16 │ │ │ │ + ldreq sp, [sl], #-16 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-3380 @ 0xfffff2cc │ │ │ │ - ldreq fp, [sl], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq pc, [sl], #-3364 @ 0xfffff2dc @ │ │ │ │ + ldreq ip, [sl], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8bd5c <__cxa_atexit@plt+0x7eb24> │ │ │ │ @@ -129737,16 +129737,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-3216 @ 0xfffff370 │ │ │ │ - ldreq fp, [sl], #-1420 @ 0xfffffa74 │ │ │ │ + strbeq pc, [sl], #-3200 @ 0xfffff380 @ │ │ │ │ + ldreq ip, [sl], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8be10 <__cxa_atexit@plt+0x7ebd8> │ │ │ │ ldr r2, [pc, #168] @ 8be38 <__cxa_atexit@plt+0x7ec00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -129788,21 +129788,21 @@ │ │ │ │ ldr r5, [pc, #40] @ 8be4c <__cxa_atexit@plt+0x7ec14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq pc, [sl], #-2044 @ 0xfffff804 @ │ │ │ │ @ instruction: 0xffff29e4 │ │ │ │ - strbeq lr, [sl], #-2808 @ 0xfffff508 │ │ │ │ + strbeq pc, [sl], #-2792 @ 0xfffff518 @ │ │ │ │ @ instruction: 0xffff29f0 │ │ │ │ - ldreq fp, [sl], #-1248 @ 0xfffffb20 │ │ │ │ - strbeq lr, [sl], #-2704 @ 0xfffff570 │ │ │ │ - ldreq fp, [sl], #-1192 @ 0xfffffb58 │ │ │ │ + ldreq ip, [sl], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq pc, [sl], #-2688 @ 0xfffff580 @ │ │ │ │ + ldreq ip, [sl], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bee0 <__cxa_atexit@plt+0x7eca8> │ │ │ │ ldr r7, [pc, #148] @ 8bf08 <__cxa_atexit@plt+0x7ecd0> │ │ │ │ @@ -129841,18 +129841,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq fp, [sl], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq ip, [sl], #-3588 @ 0xfffff1fc │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ - ldreq fp, [sl], #-996 @ 0xfffffc1c │ │ │ │ + strbeq pc, [sl], #-2832 @ 0xfffff4f0 @ │ │ │ │ + ldreq ip, [sl], #-996 @ 0xfffffc1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8bf70 <__cxa_atexit@plt+0x7ed38> │ │ │ │ @@ -129870,16 +129870,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-2684 @ 0xfffff584 │ │ │ │ - ldreq fp, [sl], #-908 @ 0xfffffc74 │ │ │ │ + strbeq pc, [sl], #-2668 @ 0xfffff594 @ │ │ │ │ + ldreq ip, [sl], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c020 <__cxa_atexit@plt+0x7ede8> │ │ │ │ ldr r2, [pc, #168] @ 8c04c <__cxa_atexit@plt+0x7ee14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -129921,21 +129921,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq pc, [sl], #-1512 @ 0xfffffa18 @ │ │ │ │ @ instruction: 0xffff2ae8 │ │ │ │ - strbeq lr, [sl], #-2532 @ 0xfffff61c │ │ │ │ + strbeq pc, [sl], #-2516 @ 0xfffff62c @ │ │ │ │ @ instruction: 0xffff2af8 │ │ │ │ - ldreq fp, [sl], #-740 @ 0xfffffd1c │ │ │ │ - strbeq lr, [sl], #-2428 @ 0xfffff684 │ │ │ │ - ldreq fp, [sl], #-680 @ 0xfffffd58 │ │ │ │ + ldreq ip, [sl], #-740 @ 0xfffffd1c │ │ │ │ + strbeq pc, [sl], #-2412 @ 0xfffff694 @ │ │ │ │ + ldreq ip, [sl], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c0f4 <__cxa_atexit@plt+0x7eebc> │ │ │ │ ldr r7, [pc, #148] @ 8c11c <__cxa_atexit@plt+0x7eee4> │ │ │ │ @@ -129974,18 +129974,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq fp, [sl], #-3064 @ 0xfffff408 │ │ │ │ + ldreq ip, [sl], #-3064 @ 0xfffff408 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ - ldreq fp, [sl], #-484 @ 0xfffffe1c │ │ │ │ + strbeq pc, [sl], #-2300 @ 0xfffff704 @ │ │ │ │ + ldreq ip, [sl], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8c184 <__cxa_atexit@plt+0x7ef4c> │ │ │ │ @@ -130003,16 +130003,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-2152 @ 0xfffff798 │ │ │ │ - ldreq fp, [sl], #-376 @ 0xfffffe88 │ │ │ │ + strbeq pc, [sl], #-2136 @ 0xfffff7a8 @ │ │ │ │ + ldreq ip, [sl], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c234 <__cxa_atexit@plt+0x7effc> │ │ │ │ ldr r2, [pc, #168] @ 8c260 <__cxa_atexit@plt+0x7f028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -130054,21 +130054,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl], #-996 @ 0xfffffc1c │ │ │ │ + strbeq pc, [sl], #-980 @ 0xfffffc2c @ │ │ │ │ @ instruction: 0xffff28d4 │ │ │ │ - strbeq lr, [sl], #-1936 @ 0xfffff870 │ │ │ │ + strbeq pc, [sl], #-1920 @ 0xfffff880 @ │ │ │ │ @ instruction: 0xffff28e4 │ │ │ │ - ldreq fp, [sl], #-208 @ 0xffffff30 │ │ │ │ - strbeq lr, [sl], #-1832 @ 0xfffff8d8 │ │ │ │ - ldreq fp, [sl], #-148 @ 0xffffff6c │ │ │ │ + ldreq ip, [sl], #-208 @ 0xffffff30 │ │ │ │ + strbeq pc, [sl], #-1816 @ 0xfffff8e8 @ │ │ │ │ + ldreq ip, [sl], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c308 <__cxa_atexit@plt+0x7f0d0> │ │ │ │ ldr r7, [pc, #148] @ 8c330 <__cxa_atexit@plt+0x7f0f8> │ │ │ │ @@ -130107,18 +130107,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq fp, [sl], #-2540 @ 0xfffff614 │ │ │ │ + ldreq ip, [sl], #-2540 @ 0xfffff614 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-1784 @ 0xfffff908 │ │ │ │ - ldreq sl, [sl], #-4048 @ 0xfffff030 │ │ │ │ + strbeq pc, [sl], #-1768 @ 0xfffff918 @ │ │ │ │ + ldreq fp, [sl], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8c398 <__cxa_atexit@plt+0x7f160> │ │ │ │ @@ -130136,16 +130136,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-1620 @ 0xfffff9ac │ │ │ │ - ldreq sl, [sl], #-3940 @ 0xfffff09c │ │ │ │ + strbeq pc, [sl], #-1604 @ 0xfffff9bc @ │ │ │ │ + ldreq fp, [sl], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c448 <__cxa_atexit@plt+0x7f210> │ │ │ │ ldr r2, [pc, #168] @ 8c474 <__cxa_atexit@plt+0x7f23c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -130187,21 +130187,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl], #-464 @ 0xfffffe30 │ │ │ │ + strbeq pc, [sl], #-448 @ 0xfffffe40 @ │ │ │ │ @ instruction: 0xffff26c0 │ │ │ │ - strbeq lr, [sl], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq pc, [sl], #-1196 @ 0xfffffb54 @ │ │ │ │ @ instruction: 0xffff26d0 │ │ │ │ - ldreq sl, [sl], #-3772 @ 0xfffff144 │ │ │ │ - strbeq lr, [sl], #-1108 @ 0xfffffbac │ │ │ │ - ldreq sl, [sl], #-3712 @ 0xfffff180 │ │ │ │ + ldreq fp, [sl], #-3772 @ 0xfffff144 │ │ │ │ + strbeq pc, [sl], #-1092 @ 0xfffffbbc @ │ │ │ │ + ldreq fp, [sl], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c51c <__cxa_atexit@plt+0x7f2e4> │ │ │ │ ldr r7, [pc, #148] @ 8c544 <__cxa_atexit@plt+0x7f30c> │ │ │ │ @@ -130240,18 +130240,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq fp, [sl], #-2016 @ 0xfffff820 │ │ │ │ + ldreq ip, [sl], #-2016 @ 0xfffff820 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-1252 @ 0xfffffb1c │ │ │ │ - ldreq sl, [sl], #-3516 @ 0xfffff244 │ │ │ │ + strbeq pc, [sl], #-1236 @ 0xfffffb2c @ │ │ │ │ + ldreq fp, [sl], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8c5ac <__cxa_atexit@plt+0x7f374> │ │ │ │ @@ -130269,16 +130269,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-1088 @ 0xfffffbc0 │ │ │ │ - ldreq sl, [sl], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq pc, [sl], #-1072 @ 0xfffffbd0 @ │ │ │ │ + ldreq fp, [sl], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c65c <__cxa_atexit@plt+0x7f424> │ │ │ │ ldr r2, [pc, #168] @ 8c688 <__cxa_atexit@plt+0x7f450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -130320,21 +130320,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl], #-4028 @ 0xfffff044 │ │ │ │ + strbeq lr, [sl], #-4012 @ 0xfffff054 │ │ │ │ @ instruction: 0xffff24ac │ │ │ │ - strbeq lr, [sl], #-868 @ 0xfffffc9c │ │ │ │ + strbeq pc, [sl], #-852 @ 0xfffffcac @ │ │ │ │ @ instruction: 0xffff24bc │ │ │ │ - ldreq sl, [sl], #-3240 @ 0xfffff358 │ │ │ │ - strbeq lr, [sl], #-764 @ 0xfffffd04 │ │ │ │ - ldreq sl, [sl], #-3180 @ 0xfffff394 │ │ │ │ + ldreq fp, [sl], #-3240 @ 0xfffff358 │ │ │ │ + strbeq pc, [sl], #-748 @ 0xfffffd14 @ │ │ │ │ + ldreq fp, [sl], #-3180 @ 0xfffff394 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c730 <__cxa_atexit@plt+0x7f4f8> │ │ │ │ ldr r7, [pc, #148] @ 8c758 <__cxa_atexit@plt+0x7f520> │ │ │ │ @@ -130373,18 +130373,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq fp, [sl], #-1492 @ 0xfffffa2c │ │ │ │ + ldreq ip, [sl], #-1492 @ 0xfffffa2c │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-720 @ 0xfffffd30 │ │ │ │ - ldreq sl, [sl], #-2984 @ 0xfffff458 │ │ │ │ + strbeq pc, [sl], #-704 @ 0xfffffd40 @ │ │ │ │ + ldreq fp, [sl], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8c7c0 <__cxa_atexit@plt+0x7f588> │ │ │ │ @@ -130402,16 +130402,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-556 @ 0xfffffdd4 │ │ │ │ - ldreq sl, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ + strbeq pc, [sl], #-540 @ 0xfffffde4 @ │ │ │ │ + ldreq fp, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c870 <__cxa_atexit@plt+0x7f638> │ │ │ │ ldr r2, [pc, #168] @ 8c89c <__cxa_atexit@plt+0x7f664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -130453,21 +130453,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl], #-3496 @ 0xfffff258 │ │ │ │ + strbeq lr, [sl], #-3480 @ 0xfffff268 │ │ │ │ @ instruction: 0xffff2298 │ │ │ │ - strbeq lr, [sl], #-152 @ 0xffffff68 │ │ │ │ + strbeq pc, [sl], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0xffff22a8 │ │ │ │ - ldreq sl, [sl], #-2708 @ 0xfffff56c │ │ │ │ - strbeq lr, [sl], #-48 @ 0xffffffd0 │ │ │ │ - ldreq sl, [sl], #-2648 @ 0xfffff5a8 │ │ │ │ + ldreq fp, [sl], #-2708 @ 0xfffff56c │ │ │ │ + strbeq pc, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + ldreq fp, [sl], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c944 <__cxa_atexit@plt+0x7f70c> │ │ │ │ ldr r7, [pc, #148] @ 8c96c <__cxa_atexit@plt+0x7f734> │ │ │ │ @@ -130506,18 +130506,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq fp, [sl], #-968 @ 0xfffffc38 │ │ │ │ + ldreq ip, [sl], #-968 @ 0xfffffc38 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [sl], #-188 @ 0xffffff44 │ │ │ │ - ldreq sl, [sl], #-2452 @ 0xfffff66c │ │ │ │ + strbeq pc, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + ldreq fp, [sl], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8c9d4 <__cxa_atexit@plt+0x7f79c> │ │ │ │ @@ -130535,16 +130535,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq lr, [sl], #-24 @ 0xffffffe8 │ │ │ │ - ldreq sl, [sl], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq pc, [sl], #-8 @ │ │ │ │ + ldreq fp, [sl], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ca84 <__cxa_atexit@plt+0x7f84c> │ │ │ │ ldr r2, [pc, #168] @ 8cab0 <__cxa_atexit@plt+0x7f878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -130586,21 +130586,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl], #-2964 @ 0xfffff46c │ │ │ │ + strbeq lr, [sl], #-2948 @ 0xfffff47c │ │ │ │ @ instruction: 0xffff2084 │ │ │ │ - strbeq sp, [sl], #-3804 @ 0xfffff124 │ │ │ │ + strbeq lr, [sl], #-3788 @ 0xfffff134 │ │ │ │ @ instruction: 0xffff2094 │ │ │ │ - ldreq sl, [sl], #-2176 @ 0xfffff780 │ │ │ │ - strbeq sp, [sl], #-3700 @ 0xfffff18c │ │ │ │ - ldreq sl, [sl], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq fp, [sl], #-2176 @ 0xfffff780 │ │ │ │ + strbeq lr, [sl], #-3684 @ 0xfffff19c │ │ │ │ + ldreq fp, [sl], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cb58 <__cxa_atexit@plt+0x7f920> │ │ │ │ ldr r7, [pc, #148] @ 8cb80 <__cxa_atexit@plt+0x7f948> │ │ │ │ @@ -130639,18 +130639,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq fp, [sl], #-444 @ 0xfffffe44 │ │ │ │ + ldreq ip, [sl], #-444 @ 0xfffffe44 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq sp, [sl], #-3752 @ 0xfffff158 │ │ │ │ - ldreq sl, [sl], #-1920 @ 0xfffff880 │ │ │ │ + strbeq lr, [sl], #-3736 @ 0xfffff168 │ │ │ │ + ldreq fp, [sl], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8cbe8 <__cxa_atexit@plt+0x7f9b0> │ │ │ │ @@ -130668,16 +130668,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq sp, [sl], #-3588 @ 0xfffff1fc │ │ │ │ - ldreq sl, [sl], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq lr, [sl], #-3572 @ 0xfffff20c │ │ │ │ + ldreq fp, [sl], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cc98 <__cxa_atexit@plt+0x7fa60> │ │ │ │ ldr r2, [pc, #168] @ 8ccc4 <__cxa_atexit@plt+0x7fa8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -130719,21 +130719,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl], #-2432 @ 0xfffff680 │ │ │ │ + strbeq lr, [sl], #-2416 @ 0xfffff690 │ │ │ │ @ instruction: 0xffff1e70 │ │ │ │ - strbeq sp, [sl], #-3188 @ 0xfffff38c │ │ │ │ + strbeq lr, [sl], #-3172 @ 0xfffff39c │ │ │ │ @ instruction: 0xffff1e80 │ │ │ │ - ldreq sl, [sl], #-1644 @ 0xfffff994 │ │ │ │ - strbeq sp, [sl], #-3084 @ 0xfffff3f4 │ │ │ │ - ldreq sl, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq fp, [sl], #-1644 @ 0xfffff994 │ │ │ │ + strbeq lr, [sl], #-3068 @ 0xfffff404 │ │ │ │ + ldreq fp, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cd6c <__cxa_atexit@plt+0x7fb34> │ │ │ │ ldr r7, [pc, #148] @ 8cd94 <__cxa_atexit@plt+0x7fb5c> │ │ │ │ @@ -130772,18 +130772,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq sl, [sl], #-4016 @ 0xfffff050 │ │ │ │ + ldreq fp, [sl], #-4016 @ 0xfffff050 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq sp, [sl], #-3220 @ 0xfffff36c │ │ │ │ - ldreq sl, [sl], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq lr, [sl], #-3204 @ 0xfffff37c │ │ │ │ + ldreq fp, [sl], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8cdfc <__cxa_atexit@plt+0x7fbc4> │ │ │ │ @@ -130801,16 +130801,16 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq sp, [sl], #-3056 @ 0xfffff410 │ │ │ │ - ldreq sl, [sl], #-4020 @ 0xfffff04c │ │ │ │ + strbeq lr, [sl], #-3040 @ 0xfffff420 │ │ │ │ + ldreq fp, [sl], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8ce78 <__cxa_atexit@plt+0x7fc40> │ │ │ │ @@ -130834,28 +130834,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8ce94 <__cxa_atexit@plt+0x7fc5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq sp, [sl], #-3080 @ 0xfffff3f8 │ │ │ │ - ldreq sl, [sl], #-3924 @ 0xfffff0ac │ │ │ │ - ldreq sl, [sl], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq lr, [sl], #-3064 @ 0xfffff408 │ │ │ │ + ldreq fp, [sl], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq fp, [sl], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 8cec4 <__cxa_atexit@plt+0x7fc8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1fc20c <__cxa_atexit@plt+0x1eefd4> │ │ │ │ - strbeq sp, [sl], #-2984 @ 0xfffff458 │ │ │ │ + strbeq lr, [sl], #-2968 @ 0xfffff468 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cf0c <__cxa_atexit@plt+0x7fcd4> │ │ │ │ ldr r2, [pc, #48] @ 8cf14 <__cxa_atexit@plt+0x7fcdc> │ │ │ │ ldr r8, [pc, #48] @ 8cf18 <__cxa_atexit@plt+0x7fce0> │ │ │ │ @@ -130868,16 +130868,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq pc, #1795162112 @ 0x6b000000 │ │ │ │ - strbeq sp, [sl], #-1700 @ 0xfffff95c │ │ │ │ + mvnseq pc, #704512 @ 0xac000 │ │ │ │ + strbeq lr, [sl], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8cf54 <__cxa_atexit@plt+0x7fd1c> │ │ │ │ @@ -130886,15 +130886,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [sl], #-2852 @ 0xfffff4dc │ │ │ │ + strbeq lr, [sl], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8d020 <__cxa_atexit@plt+0x7fde8> │ │ │ │ ldr lr, [pc, #188] @ 8d040 <__cxa_atexit@plt+0x7fe08> │ │ │ │ @@ -130930,32 +130930,32 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq sp, [sl], #-1552 @ 0xfffff9f0 │ │ │ │ + strbeq lr, [sl], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq sp, [sl], #-2708 @ 0xfffff56c │ │ │ │ - strbeq sp, [sl], #-1488 @ 0xfffffa30 │ │ │ │ - strbeq sp, [sl], #-1480 @ 0xfffffa38 │ │ │ │ + strbeq lr, [sl], #-2692 @ 0xfffff57c │ │ │ │ + strbeq lr, [sl], #-1472 @ 0xfffffa40 │ │ │ │ + strbeq lr, [sl], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d0d0 <__cxa_atexit@plt+0x7fe98> │ │ │ │ @@ -130982,17 +130982,17 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strbeq sp, [sl], #-2516 @ 0xfffff62c │ │ │ │ - strbeq sp, [sl], #-1296 @ 0xfffffaf0 │ │ │ │ - strbeq sp, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq lr, [sl], #-2500 @ 0xfffff63c │ │ │ │ + strbeq lr, [sl], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq lr, [sl], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d174 <__cxa_atexit@plt+0x7ff3c> │ │ │ │ ldr r1, [pc, #136] @ 8d194 <__cxa_atexit@plt+0x7ff5c> │ │ │ │ @@ -131015,30 +131015,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d1a0 <__cxa_atexit@plt+0x7ff68> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sp, [sl], #-1160 @ 0xfffffb78 │ │ │ │ - strbeq sp, [sl], #-1132 @ 0xfffffb94 │ │ │ │ - strbeq sp, [sl], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq lr, [sl], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq lr, [sl], #-1116 @ 0xfffffba4 │ │ │ │ + strbeq lr, [sl], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d1ec <__cxa_atexit@plt+0x7ffb4> │ │ │ │ @@ -131052,16 +131052,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [sl], #-1000 @ 0xfffffc18 │ │ │ │ - strbeq sp, [sl], #-2192 @ 0xfffff770 │ │ │ │ + strbeq lr, [sl], #-984 @ 0xfffffc28 │ │ │ │ + strbeq lr, [sl], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d288 <__cxa_atexit@plt+0x80050> │ │ │ │ ldr r1, [pc, #136] @ 8d2a8 <__cxa_atexit@plt+0x80070> │ │ │ │ @@ -131084,30 +131084,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d2b4 <__cxa_atexit@plt+0x8007c> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sp, [sl], #-884 @ 0xfffffc8c │ │ │ │ - strbeq sp, [sl], #-856 @ 0xfffffca8 │ │ │ │ - strbeq sp, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq lr, [sl], #-868 @ 0xfffffc9c │ │ │ │ + strbeq lr, [sl], #-840 @ 0xfffffcb8 │ │ │ │ + strbeq lr, [sl], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d300 <__cxa_atexit@plt+0x800c8> │ │ │ │ @@ -131121,16 +131121,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [sl], #-724 @ 0xfffffd2c │ │ │ │ - strbeq sp, [sl], #-1916 @ 0xfffff884 │ │ │ │ + strbeq lr, [sl], #-708 @ 0xfffffd3c │ │ │ │ + strbeq lr, [sl], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d39c <__cxa_atexit@plt+0x80164> │ │ │ │ ldr r1, [pc, #136] @ 8d3bc <__cxa_atexit@plt+0x80184> │ │ │ │ @@ -131153,30 +131153,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d3c8 <__cxa_atexit@plt+0x80190> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sp, [sl], #-608 @ 0xfffffda0 │ │ │ │ - strbeq sp, [sl], #-580 @ 0xfffffdbc │ │ │ │ - strbeq sp, [sl], #-1776 @ 0xfffff910 │ │ │ │ + strbeq lr, [sl], #-592 @ 0xfffffdb0 │ │ │ │ + strbeq lr, [sl], #-564 @ 0xfffffdcc │ │ │ │ + strbeq lr, [sl], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d414 <__cxa_atexit@plt+0x801dc> │ │ │ │ @@ -131190,16 +131190,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [sl], #-448 @ 0xfffffe40 │ │ │ │ - strbeq sp, [sl], #-1640 @ 0xfffff998 │ │ │ │ + strbeq lr, [sl], #-432 @ 0xfffffe50 │ │ │ │ + strbeq lr, [sl], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d4b0 <__cxa_atexit@plt+0x80278> │ │ │ │ ldr r1, [pc, #136] @ 8d4d0 <__cxa_atexit@plt+0x80298> │ │ │ │ @@ -131222,30 +131222,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d4dc <__cxa_atexit@plt+0x802a4> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sp, [sl], #-332 @ 0xfffffeb4 │ │ │ │ - strbeq sp, [sl], #-304 @ 0xfffffed0 │ │ │ │ - strbeq sp, [sl], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq lr, [sl], #-316 @ 0xfffffec4 │ │ │ │ + strbeq lr, [sl], #-288 @ 0xfffffee0 │ │ │ │ + strbeq lr, [sl], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d528 <__cxa_atexit@plt+0x802f0> │ │ │ │ @@ -131259,16 +131259,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [sl], #-172 @ 0xffffff54 │ │ │ │ - strbeq sp, [sl], #-1364 @ 0xfffffaac │ │ │ │ + strbeq lr, [sl], #-156 @ 0xffffff64 │ │ │ │ + strbeq lr, [sl], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d5c4 <__cxa_atexit@plt+0x8038c> │ │ │ │ ldr r1, [pc, #136] @ 8d5e4 <__cxa_atexit@plt+0x803ac> │ │ │ │ @@ -131291,30 +131291,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d5f0 <__cxa_atexit@plt+0x803b8> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sp, [sl], #-56 @ 0xffffffc8 │ │ │ │ - strbeq sp, [sl], #-28 @ 0xffffffe4 │ │ │ │ - strbeq sp, [sl], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq lr, [sl], #-40 @ 0xffffffd8 │ │ │ │ + strbeq lr, [sl], #-12 │ │ │ │ + strbeq lr, [sl], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d63c <__cxa_atexit@plt+0x80404> │ │ │ │ @@ -131328,16 +131328,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-3992 @ 0xfffff068 │ │ │ │ - strbeq sp, [sl], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq sp, [sl], #-3976 @ 0xfffff078 │ │ │ │ + strbeq lr, [sl], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d6d8 <__cxa_atexit@plt+0x804a0> │ │ │ │ ldr r1, [pc, #136] @ 8d6f8 <__cxa_atexit@plt+0x804c0> │ │ │ │ @@ -131360,30 +131360,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d704 <__cxa_atexit@plt+0x804cc> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq ip, [sl], #-3876 @ 0xfffff0dc │ │ │ │ - strbeq ip, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ - strbeq sp, [sl], #-948 @ 0xfffffc4c │ │ │ │ + strbeq sp, [sl], #-3860 @ 0xfffff0ec │ │ │ │ + strbeq sp, [sl], #-3832 @ 0xfffff108 │ │ │ │ + strbeq lr, [sl], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d750 <__cxa_atexit@plt+0x80518> │ │ │ │ @@ -131397,16 +131397,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-3716 @ 0xfffff17c │ │ │ │ - strbeq sp, [sl], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq sp, [sl], #-3700 @ 0xfffff18c │ │ │ │ + strbeq lr, [sl], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d7ec <__cxa_atexit@plt+0x805b4> │ │ │ │ ldr r1, [pc, #136] @ 8d80c <__cxa_atexit@plt+0x805d4> │ │ │ │ @@ -131429,30 +131429,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d818 <__cxa_atexit@plt+0x805e0> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq ip, [sl], #-3600 @ 0xfffff1f0 │ │ │ │ - strbeq ip, [sl], #-3572 @ 0xfffff20c │ │ │ │ - strbeq sp, [sl], #-672 @ 0xfffffd60 │ │ │ │ + strbeq sp, [sl], #-3584 @ 0xfffff200 │ │ │ │ + strbeq sp, [sl], #-3556 @ 0xfffff21c │ │ │ │ + strbeq lr, [sl], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d864 <__cxa_atexit@plt+0x8062c> │ │ │ │ @@ -131466,16 +131466,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-3440 @ 0xfffff290 │ │ │ │ - strbeq sp, [sl], #-536 @ 0xfffffde8 │ │ │ │ + strbeq sp, [sl], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq lr, [sl], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d900 <__cxa_atexit@plt+0x806c8> │ │ │ │ ldr r1, [pc, #136] @ 8d920 <__cxa_atexit@plt+0x806e8> │ │ │ │ @@ -131498,30 +131498,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8d92c <__cxa_atexit@plt+0x806f4> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq ip, [sl], #-3324 @ 0xfffff304 │ │ │ │ - strbeq ip, [sl], #-3296 @ 0xfffff320 │ │ │ │ - strbeq sp, [sl], #-396 @ 0xfffffe74 │ │ │ │ + strbeq sp, [sl], #-3308 @ 0xfffff314 │ │ │ │ + strbeq sp, [sl], #-3280 @ 0xfffff330 │ │ │ │ + strbeq lr, [sl], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d978 <__cxa_atexit@plt+0x80740> │ │ │ │ @@ -131535,31 +131535,31 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-3164 @ 0xfffff3a4 │ │ │ │ - strbeq sp, [sl], #-260 @ 0xfffffefc │ │ │ │ + strbeq sp, [sl], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq lr, [sl], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d9bc <__cxa_atexit@plt+0x80784> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 8d9c4 <__cxa_atexit@plt+0x8078c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sl], #-3052 @ 0xfffff414 │ │ │ │ + strbeq sp, [sl], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8da84 <__cxa_atexit@plt+0x8084c> │ │ │ │ @@ -131604,15 +131604,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq ip, [sl], #-2956 @ 0xfffff474 │ │ │ │ + strbeq sp, [sl], #-2940 @ 0xfffff484 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -131672,15 +131672,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq ip, [sl], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq sp, [sl], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8dbf0 <__cxa_atexit@plt+0x809b8> │ │ │ │ ldr r2, [pc, #48] @ 8dbf8 <__cxa_atexit@plt+0x809c0> │ │ │ │ ldr r8, [pc, #48] @ 8dbfc <__cxa_atexit@plt+0x809c4> │ │ │ │ @@ -131693,16 +131693,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq lr, #35389440 @ 0x21c0000 │ │ │ │ - strbeq ip, [sl], #-2496 @ 0xfffff640 │ │ │ │ + mvnseq lr, #18176 @ 0x4700 │ │ │ │ + strbeq sp, [sl], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8dc38 <__cxa_atexit@plt+0x80a00> │ │ │ │ @@ -131711,15 +131711,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-3648 @ 0xfffff1c0 │ │ │ │ + strbeq sp, [sl], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8dcc4 <__cxa_atexit@plt+0x80a8c> │ │ │ │ @@ -131742,26 +131742,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 8dcec <__cxa_atexit@plt+0x80ab4> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, r3 │ │ │ │ b 8dcd4 <__cxa_atexit@plt+0x80a9c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq ip, [sl], #-2324 @ 0xfffff6ec │ │ │ │ - strbeq ip, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq ip, [sl], #-2308 @ 0xfffff6fc │ │ │ │ + strbeq sp, [sl], #-2308 @ 0xfffff6fc │ │ │ │ + strbeq sp, [sl], #-2300 @ 0xfffff704 │ │ │ │ + strbeq sp, [sl], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8dd34 <__cxa_atexit@plt+0x80afc> │ │ │ │ ldr r2, [pc, #48] @ 8dd3c <__cxa_atexit@plt+0x80b04> │ │ │ │ ldr r8, [pc, #48] @ 8dd40 <__cxa_atexit@plt+0x80b08> │ │ │ │ @@ -131774,16 +131774,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq lr, #70254592 @ 0x4300000 │ │ │ │ - strbeq ip, [sl], #-2172 @ 0xfffff784 │ │ │ │ + mvnseq lr, #3072 @ 0xc00 │ │ │ │ + strbeq sp, [sl], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8dd7c <__cxa_atexit@plt+0x80b44> │ │ │ │ @@ -131792,15 +131792,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-3324 @ 0xfffff304 │ │ │ │ + strbeq sp, [sl], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ddd0 <__cxa_atexit@plt+0x80b98> │ │ │ │ ldr r2, [pc, #48] @ 8ddd8 <__cxa_atexit@plt+0x80ba0> │ │ │ │ ldr r8, [pc, #48] @ 8dddc <__cxa_atexit@plt+0x80ba4> │ │ │ │ @@ -131813,16 +131813,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq lr, #700448768 @ 0x29c00000 │ │ │ │ - strbeq ip, [sl], #-2016 @ 0xfffff820 │ │ │ │ + mvnseq lr, #421888 @ 0x67000 │ │ │ │ + strbeq sp, [sl], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8de18 <__cxa_atexit@plt+0x80be0> │ │ │ │ @@ -131831,15 +131831,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-3168 @ 0xfffff3a0 │ │ │ │ + strbeq sp, [sl], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8dea8 <__cxa_atexit@plt+0x80c70> │ │ │ │ add r9, r7, #12 │ │ │ │ @@ -131868,15 +131868,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq ip, [sl], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq sp, [sl], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e008 <__cxa_atexit@plt+0x80dd0> │ │ │ │ @@ -131956,23 +131956,23 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - strbeq ip, [sl], #-2716 @ 0xfffff564 │ │ │ │ + strbeq sp, [sl], #-2700 @ 0xfffff574 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbeq ip, [sl], #-2804 @ 0xfffff50c │ │ │ │ - strbeq ip, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ - strbeq ip, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq sp, [sl], #-2788 @ 0xfffff51c │ │ │ │ + strbeq sp, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq sp, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq ip, [sl], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq ip, [sl], #-1692 @ 0xfffff964 │ │ │ │ - strbeq ip, [sl], #-1684 @ 0xfffff96c │ │ │ │ + strbeq sp, [sl], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq sp, [sl], #-1676 @ 0xfffff974 │ │ │ │ + strbeq sp, [sl], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e0b4 <__cxa_atexit@plt+0x80e7c> │ │ │ │ ldr r2, [pc, #120] @ 8e0d0 <__cxa_atexit@plt+0x80e98> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -132003,16 +132003,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq ip, [sl], #-1328 @ 0xfffffad0 │ │ │ │ - strbeq ip, [sl], #-2520 @ 0xfffff628 │ │ │ │ + strbeq sp, [sl], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq sp, [sl], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e124 <__cxa_atexit@plt+0x80eec> │ │ │ │ @@ -132026,16 +132026,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-1200 @ 0xfffffb50 │ │ │ │ - strbeq ip, [sl], #-2392 @ 0xfffff6a8 │ │ │ │ + strbeq sp, [sl], #-1184 @ 0xfffffb60 │ │ │ │ + strbeq sp, [sl], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e1b0 <__cxa_atexit@plt+0x80f78> │ │ │ │ ldr r2, [pc, #120] @ 8e1cc <__cxa_atexit@plt+0x80f94> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -132066,16 +132066,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq ip, [sl], #-1076 @ 0xfffffbcc │ │ │ │ - strbeq ip, [sl], #-2268 @ 0xfffff724 │ │ │ │ + strbeq sp, [sl], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq sp, [sl], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e220 <__cxa_atexit@plt+0x80fe8> │ │ │ │ @@ -132089,16 +132089,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [sl], #-948 @ 0xfffffc4c │ │ │ │ - strbeq ip, [sl], #-2140 @ 0xfffff7a4 │ │ │ │ + strbeq sp, [sl], #-932 @ 0xfffffc5c │ │ │ │ + strbeq sp, [sl], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e290 <__cxa_atexit@plt+0x81058> │ │ │ │ ldr lr, [pc, #72] @ 8e298 <__cxa_atexit@plt+0x81060> │ │ │ │ ldr r0, [pc, #72] @ 8e29c <__cxa_atexit@plt+0x81064> │ │ │ │ @@ -132109,23 +132109,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 8e280 <__cxa_atexit@plt+0x81048> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [sl], #-836 @ 0xfffffcbc │ │ │ │ + strbeq sp, [sl], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -132141,23 +132141,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 8e300 <__cxa_atexit@plt+0x810c8> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [sl], #-708 @ 0xfffffd3c │ │ │ │ + strbeq sp, [sl], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -132173,23 +132173,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 8e380 <__cxa_atexit@plt+0x81148> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [sl], #-580 @ 0xfffffdbc │ │ │ │ + strbeq sp, [sl], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -132205,23 +132205,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 8e400 <__cxa_atexit@plt+0x811c8> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [sl], #-452 @ 0xfffffe3c │ │ │ │ + strbeq sp, [sl], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -132237,23 +132237,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 8e480 <__cxa_atexit@plt+0x81248> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [sl], #-324 @ 0xfffffebc │ │ │ │ + strbeq sp, [sl], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -132269,29 +132269,29 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 8e500 <__cxa_atexit@plt+0x812c8> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [sl], #-196 @ 0xffffff3c │ │ │ │ + strbeq sp, [sl], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [sl], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq sl, [sl], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub ip, r5, #44 @ 0x2c │ │ │ │ cmp fp, ip │ │ │ │ bhi 8e610 <__cxa_atexit@plt+0x813d8> │ │ │ │ ldr r2, [pc, #192] @ 8e618 <__cxa_atexit@plt+0x813e0> │ │ │ │ @@ -132344,16 +132344,16 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldreq r9, [sl], #-1968 @ 0xfffff850 │ │ │ │ - ldreq r9, [sl], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq sl, [sl], #-1968 @ 0xfffff850 │ │ │ │ + ldreq sl, [sl], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 8e6c0 <__cxa_atexit@plt+0x81488> │ │ │ │ ldr r0, [r2, #7] │ │ │ │ @@ -132384,18 +132384,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8e6c8 <__cxa_atexit@plt+0x81490> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - ldreq r9, [sl], #-1792 @ 0xfffff900 │ │ │ │ + ldreq sl, [sl], #-1792 @ 0xfffff900 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r9, [sl], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq r9, [sl], #-1940 @ 0xfffff86c │ │ │ │ + ldreq sl, [sl], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq sl, [sl], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8e714 <__cxa_atexit@plt+0x814dc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -132410,18 +132410,18 @@ │ │ │ │ ldr r3, [pc, #16] @ 8e72c <__cxa_atexit@plt+0x814f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r9, [pc, #8] @ 8e730 <__cxa_atexit@plt+0x814f8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - ldreq r9, [sl], #-1684 @ 0xfffff96c │ │ │ │ + ldreq sl, [sl], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r9, [sl], #-1708 @ 0xfffff954 │ │ │ │ - ldreq r9, [sl], #-1816 @ 0xfffff8e8 │ │ │ │ + ldreq sl, [sl], #-1708 @ 0xfffff954 │ │ │ │ + ldreq sl, [sl], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8e79c <__cxa_atexit@plt+0x81564> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132436,31 +132436,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8e7c8 <__cxa_atexit@plt+0x81590> │ │ │ │ ldr r9, [pc, #36] @ 8e7cc <__cxa_atexit@plt+0x81594> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [sl], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq sl, [sl], #-1524 @ 0xfffffa0c │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldreq r9, [sl], #-1448 @ 0xfffffa58 │ │ │ │ - ldreq r9, [sl], #-1640 @ 0xfffff998 │ │ │ │ + ldreq sl, [sl], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq sl, [sl], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8e838 <__cxa_atexit@plt+0x81600> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132475,31 +132475,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8e864 <__cxa_atexit@plt+0x8162c> │ │ │ │ ldr r9, [pc, #36] @ 8e868 <__cxa_atexit@plt+0x81630> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [sl], #-1348 @ 0xfffffabc │ │ │ │ + ldreq sl, [sl], #-1348 @ 0xfffffabc │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - ldreq r9, [sl], #-1284 @ 0xfffffafc │ │ │ │ - ldreq r9, [sl], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq sl, [sl], #-1284 @ 0xfffffafc │ │ │ │ + ldreq sl, [sl], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8e8d4 <__cxa_atexit@plt+0x8169c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132514,31 +132514,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8e900 <__cxa_atexit@plt+0x816c8> │ │ │ │ ldr r9, [pc, #36] @ 8e904 <__cxa_atexit@plt+0x816cc> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [sl], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq sl, [sl], #-1172 @ 0xfffffb6c │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - ldreq r9, [sl], #-1120 @ 0xfffffba0 │ │ │ │ - ldreq r9, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq sl, [sl], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq sl, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8e970 <__cxa_atexit@plt+0x81738> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132553,31 +132553,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8e99c <__cxa_atexit@plt+0x81764> │ │ │ │ ldr r9, [pc, #36] @ 8e9a0 <__cxa_atexit@plt+0x81768> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [sl], #-996 @ 0xfffffc1c │ │ │ │ + ldreq sl, [sl], #-996 @ 0xfffffc1c │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ - ldreq r9, [sl], #-932 @ 0xfffffc5c │ │ │ │ - ldreq r9, [sl], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq sl, [sl], #-932 @ 0xfffffc5c │ │ │ │ + ldreq sl, [sl], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8ea0c <__cxa_atexit@plt+0x817d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132592,31 +132592,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8ea38 <__cxa_atexit@plt+0x81800> │ │ │ │ ldr r9, [pc, #36] @ 8ea3c <__cxa_atexit@plt+0x81804> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [sl], #-820 @ 0xfffffccc │ │ │ │ + ldreq sl, [sl], #-820 @ 0xfffffccc │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - ldreq r9, [sl], #-800 @ 0xfffffce0 │ │ │ │ - ldreq r9, [sl], #-936 @ 0xfffffc58 │ │ │ │ + ldreq sl, [sl], #-800 @ 0xfffffce0 │ │ │ │ + ldreq sl, [sl], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8eaa8 <__cxa_atexit@plt+0x81870> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132631,31 +132631,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8ead4 <__cxa_atexit@plt+0x8189c> │ │ │ │ ldr r9, [pc, #36] @ 8ead8 <__cxa_atexit@plt+0x818a0> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [sl], #-644 @ 0xfffffd7c │ │ │ │ + ldreq sl, [sl], #-644 @ 0xfffffd7c │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - ldreq r9, [sl], #-628 @ 0xfffffd8c │ │ │ │ - ldreq r9, [sl], #-760 @ 0xfffffd08 │ │ │ │ + ldreq sl, [sl], #-628 @ 0xfffffd8c │ │ │ │ + ldreq sl, [sl], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8eb9c <__cxa_atexit@plt+0x81964> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -132692,15 +132692,15 @@ │ │ │ │ str ip, [sl, #16]! │ │ │ │ add ip, sl, #8 │ │ │ │ str fp, [sl, #28] │ │ │ │ str r8, [sl, #32] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ stm ip, {r0, r1, r2, lr} │ │ │ │ str r3, [sl, #24] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #80] @ 8ebf4 <__cxa_atexit@plt+0x819bc> │ │ │ │ ldr r9, [pc, #80] @ 8ebf8 <__cxa_atexit@plt+0x819c0> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ @@ -132711,22 +132711,22 @@ │ │ │ │ ldr r1, [pc, #32] @ 8ebf0 <__cxa_atexit@plt+0x819b8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ - ldreq r9, [sl], #-436 @ 0xfffffe4c │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + ldreq sl, [sl], #-436 @ 0xfffffe4c │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r9, [sl], #-380 @ 0xfffffe84 │ │ │ │ + ldreq sl, [sl], #-380 @ 0xfffffe84 │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ - ldreq r9, [sl], #-256 @ 0xffffff00 │ │ │ │ + ldreq sl, [sl], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -132761,15 +132761,15 @@ │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [sl, #16]! │ │ │ │ add fp, sl, #8 │ │ │ │ stm fp, {r0, r1, r2, lr} │ │ │ │ add lr, sl, #24 │ │ │ │ stm lr, {r3, r8, ip} │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ add r6, sl, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8ed14 <__cxa_atexit@plt+0x81adc> │ │ │ │ add ip, r5, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldm ip, {r0, fp, ip} │ │ │ │ @@ -132783,31 +132783,31 @@ │ │ │ │ add r8, sl, #8 │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ mov r8, sl │ │ │ │ add lr, sl, #20 │ │ │ │ stm lr, {r0, r3, r9, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r1, [pc, #36] @ 8ed4c <__cxa_atexit@plt+0x81b14> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ - ldreq r9, [sl], #-196 @ 0xffffff3c │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + ldreq sl, [sl], #-196 @ 0xffffff3c │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffff148 │ │ │ │ @ instruction: 0xffffed38 │ │ │ │ andeq r7, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -132835,25 +132835,25 @@ │ │ │ │ add r3, sl, #8 │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r9, [sp] │ │ │ │ str fp, [sl, #32] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ stm r3, {r0, r1, r2, ip} │ │ │ │ str lr, [sl, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [pc, #24] @ 8edf8 <__cxa_atexit@plt+0x81bc0> │ │ │ │ mov fp, lr │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xffffec18 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r9, [sl], #-88 @ 0xffffffa8 │ │ │ │ + ldreq sl, [sl], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8ee54 <__cxa_atexit@plt+0x81c1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132866,31 +132866,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8ee80 <__cxa_atexit@plt+0x81c48> │ │ │ │ ldr r9, [pc, #36] @ 8ee84 <__cxa_atexit@plt+0x81c4c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [sl], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq r9, [sl], #-3900 @ 0xfffff0c4 │ │ │ │ @ instruction: 0xffffea40 │ │ │ │ - ldreq r8, [sl], #-3816 @ 0xfffff118 │ │ │ │ - ldreq r8, [sl], #-4016 @ 0xfffff050 │ │ │ │ + ldreq r9, [sl], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r9, [sl], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8eee8 <__cxa_atexit@plt+0x81cb0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132903,31 +132903,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8ef14 <__cxa_atexit@plt+0x81cdc> │ │ │ │ ldr r9, [pc, #36] @ 8ef18 <__cxa_atexit@plt+0x81ce0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [sl], #-3732 @ 0xfffff16c │ │ │ │ + ldreq r9, [sl], #-3732 @ 0xfffff16c │ │ │ │ @ instruction: 0xffffe898 │ │ │ │ - ldreq r8, [sl], #-3660 @ 0xfffff1b4 │ │ │ │ - ldreq r8, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r9, [sl], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r9, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8ef7c <__cxa_atexit@plt+0x81d44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132940,31 +132940,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8efa8 <__cxa_atexit@plt+0x81d70> │ │ │ │ ldr r9, [pc, #36] @ 8efac <__cxa_atexit@plt+0x81d74> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [sl], #-3564 @ 0xfffff214 │ │ │ │ + ldreq r9, [sl], #-3564 @ 0xfffff214 │ │ │ │ @ instruction: 0xffffe6f0 │ │ │ │ - ldreq r8, [sl], #-3504 @ 0xfffff250 │ │ │ │ - ldreq r8, [sl], #-3680 @ 0xfffff1a0 │ │ │ │ + ldreq r9, [sl], #-3504 @ 0xfffff250 │ │ │ │ + ldreq r9, [sl], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8f010 <__cxa_atexit@plt+0x81dd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -132977,31 +132977,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8f03c <__cxa_atexit@plt+0x81e04> │ │ │ │ ldr r9, [pc, #36] @ 8f040 <__cxa_atexit@plt+0x81e08> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [sl], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq r9, [sl], #-3396 @ 0xfffff2bc │ │ │ │ @ instruction: 0xffffe548 │ │ │ │ - ldreq r8, [sl], #-3324 @ 0xfffff304 │ │ │ │ - ldreq r8, [sl], #-3512 @ 0xfffff248 │ │ │ │ + ldreq r9, [sl], #-3324 @ 0xfffff304 │ │ │ │ + ldreq r9, [sl], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8f0a4 <__cxa_atexit@plt+0x81e6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -133014,31 +133014,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8f0d0 <__cxa_atexit@plt+0x81e98> │ │ │ │ ldr r9, [pc, #36] @ 8f0d4 <__cxa_atexit@plt+0x81e9c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [sl], #-3228 @ 0xfffff364 │ │ │ │ + ldreq r9, [sl], #-3228 @ 0xfffff364 │ │ │ │ @ instruction: 0xffffe3a0 │ │ │ │ - ldreq r8, [sl], #-3200 @ 0xfffff380 │ │ │ │ - ldreq r8, [sl], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq r9, [sl], #-3200 @ 0xfffff380 │ │ │ │ + ldreq r9, [sl], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8f138 <__cxa_atexit@plt+0x81f00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -133051,31 +133051,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8f164 <__cxa_atexit@plt+0x81f2c> │ │ │ │ ldr r9, [pc, #36] @ 8f168 <__cxa_atexit@plt+0x81f30> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [sl], #-3060 @ 0xfffff40c │ │ │ │ + ldreq r9, [sl], #-3060 @ 0xfffff40c │ │ │ │ @ instruction: 0xffffe1f8 │ │ │ │ - ldreq r8, [sl], #-3036 @ 0xfffff424 │ │ │ │ - ldreq r8, [sl], #-3176 @ 0xfffff398 │ │ │ │ + ldreq r9, [sl], #-3036 @ 0xfffff424 │ │ │ │ + ldreq r9, [sl], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8f1cc <__cxa_atexit@plt+0x81f94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -133088,31 +133088,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 8f1f8 <__cxa_atexit@plt+0x81fc0> │ │ │ │ ldr r9, [pc, #36] @ 8f1fc <__cxa_atexit@plt+0x81fc4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r9, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ @ instruction: 0xffffe050 │ │ │ │ - ldreq r8, [sl], #-2856 @ 0xfffff4d8 │ │ │ │ - ldreq r8, [sl], #-2808 @ 0xfffff508 │ │ │ │ + ldreq r9, [sl], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq r9, [sl], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -133125,37 +133125,37 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 8f2a0 <__cxa_atexit@plt+0x82068> │ │ │ │ ldr r3, [pc, #56] @ 8f2ac <__cxa_atexit@plt+0x82074> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, sl │ │ │ │ str r2, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffdcec │ │ │ │ @ instruction: 0xffffdea8 │ │ │ │ - ldreq r8, [sl], #-2748 @ 0xfffff544 │ │ │ │ + ldreq r9, [sl], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f2fc <__cxa_atexit@plt+0x820c4> │ │ │ │ ldr r2, [pc, #48] @ 8f304 <__cxa_atexit@plt+0x820cc> │ │ │ │ ldr r8, [pc, #48] @ 8f308 <__cxa_atexit@plt+0x820d0> │ │ │ │ @@ -133168,16 +133168,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sp, #123 @ 0x7b │ │ │ │ - strbeq fp, [sl], #-692 @ 0xfffffd4c │ │ │ │ + mvnseq sp, #247463936 @ 0xec00000 │ │ │ │ + strbeq ip, [sl], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f344 <__cxa_atexit@plt+0x8210c> │ │ │ │ @@ -133186,15 +133186,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [sl], #-1844 @ 0xfffff8cc │ │ │ │ + strbeq ip, [sl], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8f410 <__cxa_atexit@plt+0x821d8> │ │ │ │ ldr lr, [pc, #188] @ 8f430 <__cxa_atexit@plt+0x821f8> │ │ │ │ @@ -133230,32 +133230,32 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq fp, [sl], #-544 @ 0xfffffde0 │ │ │ │ + strbeq ip, [sl], #-528 @ 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq fp, [sl], #-1700 @ 0xfffff95c │ │ │ │ - strbeq fp, [sl], #-480 @ 0xfffffe20 │ │ │ │ - strbeq fp, [sl], #-472 @ 0xfffffe28 │ │ │ │ + strbeq ip, [sl], #-1684 @ 0xfffff96c │ │ │ │ + strbeq ip, [sl], #-464 @ 0xfffffe30 │ │ │ │ + strbeq ip, [sl], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f4c0 <__cxa_atexit@plt+0x82288> │ │ │ │ @@ -133282,17 +133282,17 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strbeq fp, [sl], #-1508 @ 0xfffffa1c │ │ │ │ - strbeq fp, [sl], #-288 @ 0xfffffee0 │ │ │ │ - strbeq fp, [sl], #-280 @ 0xfffffee8 │ │ │ │ + strbeq ip, [sl], #-1492 @ 0xfffffa2c │ │ │ │ + strbeq ip, [sl], #-272 @ 0xfffffef0 │ │ │ │ + strbeq ip, [sl], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f564 <__cxa_atexit@plt+0x8232c> │ │ │ │ ldr r1, [pc, #136] @ 8f584 <__cxa_atexit@plt+0x8234c> │ │ │ │ @@ -133315,30 +133315,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8f590 <__cxa_atexit@plt+0x82358> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq fp, [sl], #-152 @ 0xffffff68 │ │ │ │ - strbeq fp, [sl], #-124 @ 0xffffff84 │ │ │ │ - strbeq fp, [sl], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq ip, [sl], #-136 @ 0xffffff78 │ │ │ │ + strbeq ip, [sl], #-108 @ 0xffffff94 │ │ │ │ + strbeq ip, [sl], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f5dc <__cxa_atexit@plt+0x823a4> │ │ │ │ @@ -133352,16 +133352,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-4088 @ 0xfffff008 │ │ │ │ - strbeq fp, [sl], #-1184 @ 0xfffffb60 │ │ │ │ + strbeq fp, [sl], #-4072 @ 0xfffff018 │ │ │ │ + strbeq ip, [sl], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f678 <__cxa_atexit@plt+0x82440> │ │ │ │ ldr r1, [pc, #136] @ 8f698 <__cxa_atexit@plt+0x82460> │ │ │ │ @@ -133384,30 +133384,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8f6a4 <__cxa_atexit@plt+0x8246c> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [sl], #-3972 @ 0xfffff07c │ │ │ │ - strbeq sl, [sl], #-3944 @ 0xfffff098 │ │ │ │ - strbeq fp, [sl], #-1044 @ 0xfffffbec │ │ │ │ + strbeq fp, [sl], #-3956 @ 0xfffff08c │ │ │ │ + strbeq fp, [sl], #-3928 @ 0xfffff0a8 │ │ │ │ + strbeq ip, [sl], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f6f0 <__cxa_atexit@plt+0x824b8> │ │ │ │ @@ -133421,16 +133421,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-3812 @ 0xfffff11c │ │ │ │ - strbeq fp, [sl], #-908 @ 0xfffffc74 │ │ │ │ + strbeq fp, [sl], #-3796 @ 0xfffff12c │ │ │ │ + strbeq ip, [sl], #-892 @ 0xfffffc84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f78c <__cxa_atexit@plt+0x82554> │ │ │ │ ldr r1, [pc, #136] @ 8f7ac <__cxa_atexit@plt+0x82574> │ │ │ │ @@ -133453,30 +133453,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8f7b8 <__cxa_atexit@plt+0x82580> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [sl], #-3696 @ 0xfffff190 │ │ │ │ - strbeq sl, [sl], #-3668 @ 0xfffff1ac │ │ │ │ - strbeq fp, [sl], #-768 @ 0xfffffd00 │ │ │ │ + strbeq fp, [sl], #-3680 @ 0xfffff1a0 │ │ │ │ + strbeq fp, [sl], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq ip, [sl], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f804 <__cxa_atexit@plt+0x825cc> │ │ │ │ @@ -133490,16 +133490,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-3536 @ 0xfffff230 │ │ │ │ - strbeq fp, [sl], #-632 @ 0xfffffd88 │ │ │ │ + strbeq fp, [sl], #-3520 @ 0xfffff240 │ │ │ │ + strbeq ip, [sl], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f8a0 <__cxa_atexit@plt+0x82668> │ │ │ │ ldr r1, [pc, #136] @ 8f8c0 <__cxa_atexit@plt+0x82688> │ │ │ │ @@ -133522,30 +133522,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8f8cc <__cxa_atexit@plt+0x82694> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [sl], #-3420 @ 0xfffff2a4 │ │ │ │ - strbeq sl, [sl], #-3392 @ 0xfffff2c0 │ │ │ │ - strbeq fp, [sl], #-492 @ 0xfffffe14 │ │ │ │ + strbeq fp, [sl], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq fp, [sl], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq ip, [sl], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f918 <__cxa_atexit@plt+0x826e0> │ │ │ │ @@ -133559,16 +133559,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-3260 @ 0xfffff344 │ │ │ │ - strbeq fp, [sl], #-356 @ 0xfffffe9c │ │ │ │ + strbeq fp, [sl], #-3244 @ 0xfffff354 │ │ │ │ + strbeq ip, [sl], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f9b4 <__cxa_atexit@plt+0x8277c> │ │ │ │ ldr r1, [pc, #136] @ 8f9d4 <__cxa_atexit@plt+0x8279c> │ │ │ │ @@ -133591,30 +133591,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8f9e0 <__cxa_atexit@plt+0x827a8> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [sl], #-3144 @ 0xfffff3b8 │ │ │ │ - strbeq sl, [sl], #-3116 @ 0xfffff3d4 │ │ │ │ - strbeq fp, [sl], #-216 @ 0xffffff28 │ │ │ │ + strbeq fp, [sl], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq fp, [sl], #-3100 @ 0xfffff3e4 │ │ │ │ + strbeq ip, [sl], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8fa2c <__cxa_atexit@plt+0x827f4> │ │ │ │ @@ -133628,16 +133628,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-2984 @ 0xfffff458 │ │ │ │ - strbeq fp, [sl], #-80 @ 0xffffffb0 │ │ │ │ + strbeq fp, [sl], #-2968 @ 0xfffff468 │ │ │ │ + strbeq ip, [sl], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fac8 <__cxa_atexit@plt+0x82890> │ │ │ │ ldr r1, [pc, #136] @ 8fae8 <__cxa_atexit@plt+0x828b0> │ │ │ │ @@ -133660,30 +133660,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8faf4 <__cxa_atexit@plt+0x828bc> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [sl], #-2868 @ 0xfffff4cc │ │ │ │ - strbeq sl, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ - strbeq sl, [sl], #-4036 @ 0xfffff03c │ │ │ │ + strbeq fp, [sl], #-2852 @ 0xfffff4dc │ │ │ │ + strbeq fp, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq fp, [sl], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8fb40 <__cxa_atexit@plt+0x82908> │ │ │ │ @@ -133697,16 +133697,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-2708 @ 0xfffff56c │ │ │ │ - strbeq sl, [sl], #-3900 @ 0xfffff0c4 │ │ │ │ + strbeq fp, [sl], #-2692 @ 0xfffff57c │ │ │ │ + strbeq fp, [sl], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fbdc <__cxa_atexit@plt+0x829a4> │ │ │ │ ldr r1, [pc, #136] @ 8fbfc <__cxa_atexit@plt+0x829c4> │ │ │ │ @@ -133729,30 +133729,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8fc08 <__cxa_atexit@plt+0x829d0> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [sl], #-2592 @ 0xfffff5e0 │ │ │ │ - strbeq sl, [sl], #-2564 @ 0xfffff5fc │ │ │ │ - strbeq sl, [sl], #-3760 @ 0xfffff150 │ │ │ │ + strbeq fp, [sl], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq fp, [sl], #-2548 @ 0xfffff60c │ │ │ │ + strbeq fp, [sl], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8fc54 <__cxa_atexit@plt+0x82a1c> │ │ │ │ @@ -133766,16 +133766,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-2432 @ 0xfffff680 │ │ │ │ - strbeq sl, [sl], #-3624 @ 0xfffff1d8 │ │ │ │ + strbeq fp, [sl], #-2416 @ 0xfffff690 │ │ │ │ + strbeq fp, [sl], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fcf0 <__cxa_atexit@plt+0x82ab8> │ │ │ │ ldr r1, [pc, #136] @ 8fd10 <__cxa_atexit@plt+0x82ad8> │ │ │ │ @@ -133798,30 +133798,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 8fd1c <__cxa_atexit@plt+0x82ae4> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq sl, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq sl, [sl], #-2288 @ 0xfffff710 │ │ │ │ - strbeq sl, [sl], #-3484 @ 0xfffff264 │ │ │ │ + strbeq fp, [sl], #-2300 @ 0xfffff704 │ │ │ │ + strbeq fp, [sl], #-2272 @ 0xfffff720 │ │ │ │ + strbeq fp, [sl], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8fd68 <__cxa_atexit@plt+0x82b30> │ │ │ │ @@ -133835,31 +133835,31 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-2156 @ 0xfffff794 │ │ │ │ - strbeq sl, [sl], #-3348 @ 0xfffff2ec │ │ │ │ + strbeq fp, [sl], #-2140 @ 0xfffff7a4 │ │ │ │ + strbeq fp, [sl], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fdac <__cxa_atexit@plt+0x82b74> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 8fdb4 <__cxa_atexit@plt+0x82b7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl], #-2044 @ 0xfffff804 │ │ │ │ + strbeq fp, [sl], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8fe74 <__cxa_atexit@plt+0x82c3c> │ │ │ │ @@ -133904,15 +133904,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [sl], #-1948 @ 0xfffff864 │ │ │ │ + strbeq fp, [sl], #-1932 @ 0xfffff874 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -133972,15 +133972,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq sl, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq fp, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ffe0 <__cxa_atexit@plt+0x82da8> │ │ │ │ ldr r2, [pc, #48] @ 8ffe8 <__cxa_atexit@plt+0x82db0> │ │ │ │ ldr r8, [pc, #48] @ 8ffec <__cxa_atexit@plt+0x82db4> │ │ │ │ @@ -133993,16 +133993,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq ip, #1543503874 @ 0x5c000002 │ │ │ │ - strbeq sl, [sl], #-1488 @ 0xfffffa30 │ │ │ │ + mvnseq ip, #5701632 @ 0x570000 │ │ │ │ + strbeq fp, [sl], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90028 <__cxa_atexit@plt+0x82df0> │ │ │ │ @@ -134011,15 +134011,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq fp, [sl], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 900b4 <__cxa_atexit@plt+0x82e7c> │ │ │ │ @@ -134042,26 +134042,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 900dc <__cxa_atexit@plt+0x82ea4> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, r3 │ │ │ │ b 900c4 <__cxa_atexit@plt+0x82e8c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq sl, [sl], #-1316 @ 0xfffffadc │ │ │ │ - strbeq sl, [sl], #-1308 @ 0xfffffae4 │ │ │ │ - strbeq sl, [sl], #-1300 @ 0xfffffaec │ │ │ │ + strbeq fp, [sl], #-1300 @ 0xfffffaec │ │ │ │ + strbeq fp, [sl], #-1292 @ 0xfffffaf4 │ │ │ │ + strbeq fp, [sl], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90124 <__cxa_atexit@plt+0x82eec> │ │ │ │ ldr r2, [pc, #48] @ 9012c <__cxa_atexit@plt+0x82ef4> │ │ │ │ ldr r8, [pc, #48] @ 90130 <__cxa_atexit@plt+0x82ef8> │ │ │ │ @@ -134074,16 +134074,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq ip, #805306373 @ 0x30000005 │ │ │ │ - strbeq sl, [sl], #-1164 @ 0xfffffb74 │ │ │ │ + mvnseq ip, #4980736 @ 0x4c0000 │ │ │ │ + strbeq fp, [sl], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9016c <__cxa_atexit@plt+0x82f34> │ │ │ │ @@ -134092,15 +134092,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq fp, [sl], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 901c0 <__cxa_atexit@plt+0x82f88> │ │ │ │ ldr r2, [pc, #48] @ 901c8 <__cxa_atexit@plt+0x82f90> │ │ │ │ ldr r8, [pc, #48] @ 901cc <__cxa_atexit@plt+0x82f94> │ │ │ │ @@ -134113,16 +134113,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq ip, #-1073741779 @ 0xc000002d │ │ │ │ - strbeq sl, [sl], #-1008 @ 0xfffffc10 │ │ │ │ + mvnseq ip, #124780544 @ 0x7700000 │ │ │ │ + strbeq fp, [sl], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90208 <__cxa_atexit@plt+0x82fd0> │ │ │ │ @@ -134131,15 +134131,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-2160 @ 0xfffff790 │ │ │ │ + strbeq fp, [sl], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 90298 <__cxa_atexit@plt+0x83060> │ │ │ │ add r9, r7, #12 │ │ │ │ @@ -134168,15 +134168,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [sl], #-848 @ 0xfffffcb0 │ │ │ │ + strbeq fp, [sl], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 903f8 <__cxa_atexit@plt+0x831c0> │ │ │ │ @@ -134256,23 +134256,23 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - strbeq sl, [sl], #-1708 @ 0xfffff954 │ │ │ │ + strbeq fp, [sl], #-1692 @ 0xfffff964 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbeq sl, [sl], #-1796 @ 0xfffff8fc │ │ │ │ - strbeq sl, [sl], #-576 @ 0xfffffdc0 │ │ │ │ - strbeq sl, [sl], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq fp, [sl], #-1780 @ 0xfffff90c │ │ │ │ + strbeq fp, [sl], #-560 @ 0xfffffdd0 │ │ │ │ + strbeq fp, [sl], #-552 @ 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq sl, [sl], #-1904 @ 0xfffff890 │ │ │ │ - strbeq sl, [sl], #-684 @ 0xfffffd54 │ │ │ │ - strbeq sl, [sl], #-676 @ 0xfffffd5c │ │ │ │ + strbeq fp, [sl], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq fp, [sl], #-668 @ 0xfffffd64 │ │ │ │ + strbeq fp, [sl], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 904a4 <__cxa_atexit@plt+0x8326c> │ │ │ │ ldr r2, [pc, #120] @ 904c0 <__cxa_atexit@plt+0x83288> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -134303,16 +134303,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq sl, [sl], #-320 @ 0xfffffec0 │ │ │ │ - strbeq sl, [sl], #-1512 @ 0xfffffa18 │ │ │ │ + strbeq fp, [sl], #-304 @ 0xfffffed0 │ │ │ │ + strbeq fp, [sl], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90514 <__cxa_atexit@plt+0x832dc> │ │ │ │ @@ -134326,16 +134326,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [sl], #-192 @ 0xffffff40 │ │ │ │ - strbeq sl, [sl], #-1384 @ 0xfffffa98 │ │ │ │ + strbeq fp, [sl], #-176 @ 0xffffff50 │ │ │ │ + strbeq fp, [sl], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 905a0 <__cxa_atexit@plt+0x83368> │ │ │ │ ldr r2, [pc, #120] @ 905bc <__cxa_atexit@plt+0x83384> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -134366,16 +134366,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq sl, [sl], #-68 @ 0xffffffbc │ │ │ │ - strbeq sl, [sl], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq fp, [sl], #-52 @ 0xffffffcc │ │ │ │ + strbeq fp, [sl], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90610 <__cxa_atexit@plt+0x833d8> │ │ │ │ @@ -134389,16 +134389,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [sl], #-4036 @ 0xfffff03c │ │ │ │ - strbeq sl, [sl], #-1132 @ 0xfffffb94 │ │ │ │ + strbeq sl, [sl], #-4020 @ 0xfffff04c │ │ │ │ + strbeq fp, [sl], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90680 <__cxa_atexit@plt+0x83448> │ │ │ │ ldr lr, [pc, #72] @ 90688 <__cxa_atexit@plt+0x83450> │ │ │ │ ldr r0, [pc, #72] @ 9068c <__cxa_atexit@plt+0x83454> │ │ │ │ @@ -134409,23 +134409,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 90670 <__cxa_atexit@plt+0x83438> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [sl], #-3924 @ 0xfffff0ac │ │ │ │ + strbeq sl, [sl], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -134441,23 +134441,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 906f0 <__cxa_atexit@plt+0x834b8> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [sl], #-3796 @ 0xfffff12c │ │ │ │ + strbeq sl, [sl], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -134473,23 +134473,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 90770 <__cxa_atexit@plt+0x83538> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [sl], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq sl, [sl], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -134505,23 +134505,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 907f0 <__cxa_atexit@plt+0x835b8> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [sl], #-3540 @ 0xfffff22c │ │ │ │ + strbeq sl, [sl], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -134537,23 +134537,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 90870 <__cxa_atexit@plt+0x83638> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [sl], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq sl, [sl], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -134569,29 +134569,29 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 908f0 <__cxa_atexit@plt+0x836b8> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [sl], #-3284 @ 0xfffff32c │ │ │ │ + strbeq sl, [sl], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sl], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq r8, [sl], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub ip, r5, #44 @ 0x2c │ │ │ │ cmp fp, ip │ │ │ │ bhi 90a00 <__cxa_atexit@plt+0x837c8> │ │ │ │ ldr r2, [pc, #192] @ 90a08 <__cxa_atexit@plt+0x837d0> │ │ │ │ @@ -134644,16 +134644,16 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldreq r7, [sl], #-960 @ 0xfffffc40 │ │ │ │ - ldreq r7, [sl], #-1100 @ 0xfffffbb4 │ │ │ │ + ldreq r8, [sl], #-960 @ 0xfffffc40 │ │ │ │ + ldreq r8, [sl], #-1100 @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 90ab0 <__cxa_atexit@plt+0x83878> │ │ │ │ ldr r0, [r2, #7] │ │ │ │ @@ -134684,18 +134684,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 90ab8 <__cxa_atexit@plt+0x83880> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - ldreq r7, [sl], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r8, [sl], #-784 @ 0xfffffcf0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r7, [sl], #-820 @ 0xfffffccc │ │ │ │ - ldreq r7, [sl], #-932 @ 0xfffffc5c │ │ │ │ + ldreq r8, [sl], #-820 @ 0xfffffccc │ │ │ │ + ldreq r8, [sl], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90b04 <__cxa_atexit@plt+0x838cc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -134710,18 +134710,18 @@ │ │ │ │ ldr r3, [pc, #16] @ 90b1c <__cxa_atexit@plt+0x838e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r9, [pc, #8] @ 90b20 <__cxa_atexit@plt+0x838e8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - ldreq r7, [sl], #-676 @ 0xfffffd5c │ │ │ │ + ldreq r8, [sl], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [sl], #-700 @ 0xfffffd44 │ │ │ │ - ldreq r7, [sl], #-808 @ 0xfffffcd8 │ │ │ │ + ldreq r8, [sl], #-700 @ 0xfffffd44 │ │ │ │ + ldreq r8, [sl], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 90b8c <__cxa_atexit@plt+0x83954> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -134736,31 +134736,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 90bb8 <__cxa_atexit@plt+0x83980> │ │ │ │ ldr r9, [pc, #36] @ 90bbc <__cxa_atexit@plt+0x83984> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r7, [sl], #-516 @ 0xfffffdfc │ │ │ │ + ldreq r8, [sl], #-516 @ 0xfffffdfc │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldreq r7, [sl], #-440 @ 0xfffffe48 │ │ │ │ - ldreq r7, [sl], #-632 @ 0xfffffd88 │ │ │ │ + ldreq r8, [sl], #-440 @ 0xfffffe48 │ │ │ │ + ldreq r8, [sl], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 90c28 <__cxa_atexit@plt+0x839f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -134775,31 +134775,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 90c54 <__cxa_atexit@plt+0x83a1c> │ │ │ │ ldr r9, [pc, #36] @ 90c58 <__cxa_atexit@plt+0x83a20> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r7, [sl], #-340 @ 0xfffffeac │ │ │ │ + ldreq r8, [sl], #-340 @ 0xfffffeac │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - ldreq r7, [sl], #-276 @ 0xfffffeec │ │ │ │ - ldreq r7, [sl], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r8, [sl], #-276 @ 0xfffffeec │ │ │ │ + ldreq r8, [sl], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 90cc4 <__cxa_atexit@plt+0x83a8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -134814,31 +134814,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 90cf0 <__cxa_atexit@plt+0x83ab8> │ │ │ │ ldr r9, [pc, #36] @ 90cf4 <__cxa_atexit@plt+0x83abc> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r7, [sl], #-164 @ 0xffffff5c │ │ │ │ + ldreq r8, [sl], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - ldreq r7, [sl], #-112 @ 0xffffff90 │ │ │ │ - ldreq r7, [sl], #-280 @ 0xfffffee8 │ │ │ │ + ldreq r8, [sl], #-112 @ 0xffffff90 │ │ │ │ + ldreq r8, [sl], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 90d60 <__cxa_atexit@plt+0x83b28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -134853,31 +134853,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 90d8c <__cxa_atexit@plt+0x83b54> │ │ │ │ ldr r9, [pc, #36] @ 90d90 <__cxa_atexit@plt+0x83b58> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r7, [sl], #-4084 @ 0xfffff00c │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ - ldreq r6, [sl], #-4020 @ 0xfffff04c │ │ │ │ - ldreq r7, [sl], #-104 @ 0xffffff98 │ │ │ │ + ldreq r7, [sl], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r8, [sl], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 90dfc <__cxa_atexit@plt+0x83bc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -134892,31 +134892,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 90e28 <__cxa_atexit@plt+0x83bf0> │ │ │ │ ldr r9, [pc, #36] @ 90e2c <__cxa_atexit@plt+0x83bf4> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-3908 @ 0xfffff0bc │ │ │ │ + ldreq r7, [sl], #-3908 @ 0xfffff0bc │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - ldreq r6, [sl], #-3888 @ 0xfffff0d0 │ │ │ │ - ldreq r6, [sl], #-4024 @ 0xfffff048 │ │ │ │ + ldreq r7, [sl], #-3888 @ 0xfffff0d0 │ │ │ │ + ldreq r7, [sl], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 90e98 <__cxa_atexit@plt+0x83c60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -134931,31 +134931,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r8, r2, #1 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 90ec4 <__cxa_atexit@plt+0x83c8c> │ │ │ │ ldr r9, [pc, #36] @ 90ec8 <__cxa_atexit@plt+0x83c90> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-3732 @ 0xfffff16c │ │ │ │ + ldreq r7, [sl], #-3732 @ 0xfffff16c │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - ldreq r6, [sl], #-3716 @ 0xfffff17c │ │ │ │ - ldreq r6, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r7, [sl], #-3716 @ 0xfffff17c │ │ │ │ + ldreq r7, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 90f8c <__cxa_atexit@plt+0x83d54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -134992,15 +134992,15 @@ │ │ │ │ str ip, [sl, #16]! │ │ │ │ add ip, sl, #8 │ │ │ │ str fp, [sl, #28] │ │ │ │ str r8, [sl, #32] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ stm ip, {r0, r1, r2, lr} │ │ │ │ str r3, [sl, #24] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #80] @ 90fe4 <__cxa_atexit@plt+0x83dac> │ │ │ │ ldr r9, [pc, #80] @ 90fe8 <__cxa_atexit@plt+0x83db0> │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ @@ -135011,22 +135011,22 @@ │ │ │ │ ldr r1, [pc, #32] @ 90fe0 <__cxa_atexit@plt+0x83da8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ - ldreq r6, [sl], #-3524 @ 0xfffff23c │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + ldreq r7, [sl], #-3524 @ 0xfffff23c │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r6, [sl], #-3468 @ 0xfffff274 │ │ │ │ + ldreq r7, [sl], #-3468 @ 0xfffff274 │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ - ldreq r6, [sl], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq r7, [sl], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -135061,15 +135061,15 @@ │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [sl, #16]! │ │ │ │ add fp, sl, #8 │ │ │ │ stm fp, {r0, r1, r2, lr} │ │ │ │ add lr, sl, #24 │ │ │ │ stm lr, {r3, r8, ip} │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ add r6, sl, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91104 <__cxa_atexit@plt+0x83ecc> │ │ │ │ add ip, r5, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldm ip, {r0, fp, ip} │ │ │ │ @@ -135083,31 +135083,31 @@ │ │ │ │ add r8, sl, #8 │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ mov r8, sl │ │ │ │ add lr, sl, #20 │ │ │ │ stm lr, {r0, r3, r9, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r1, [pc, #36] @ 9113c <__cxa_atexit@plt+0x83f04> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ - ldreq r6, [sl], #-3284 @ 0xfffff32c │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + ldreq r7, [sl], #-3284 @ 0xfffff32c │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffff148 │ │ │ │ @ instruction: 0xffffed38 │ │ │ │ andeq r7, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -135135,25 +135135,25 @@ │ │ │ │ add r3, sl, #8 │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r9, [sp] │ │ │ │ str fp, [sl, #32] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ stm r3, {r0, r1, r2, ip} │ │ │ │ str lr, [sl, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [pc, #24] @ 911e8 <__cxa_atexit@plt+0x83fb0> │ │ │ │ mov fp, lr │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xffffec18 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r6, [sl], #-3176 @ 0xfffff398 │ │ │ │ + ldreq r7, [sl], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 91244 <__cxa_atexit@plt+0x8400c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135166,31 +135166,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 91270 <__cxa_atexit@plt+0x84038> │ │ │ │ ldr r9, [pc, #36] @ 91274 <__cxa_atexit@plt+0x8403c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r7, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ @ instruction: 0xffffea40 │ │ │ │ - ldreq r6, [sl], #-2808 @ 0xfffff508 │ │ │ │ - ldreq r6, [sl], #-3008 @ 0xfffff440 │ │ │ │ + ldreq r7, [sl], #-2808 @ 0xfffff508 │ │ │ │ + ldreq r7, [sl], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 912d8 <__cxa_atexit@plt+0x840a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135203,31 +135203,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 91304 <__cxa_atexit@plt+0x840cc> │ │ │ │ ldr r9, [pc, #36] @ 91308 <__cxa_atexit@plt+0x840d0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-2724 @ 0xfffff55c │ │ │ │ + ldreq r7, [sl], #-2724 @ 0xfffff55c │ │ │ │ @ instruction: 0xffffe898 │ │ │ │ - ldreq r6, [sl], #-2652 @ 0xfffff5a4 │ │ │ │ - ldreq r6, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq r7, [sl], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r7, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9136c <__cxa_atexit@plt+0x84134> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135240,31 +135240,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 91398 <__cxa_atexit@plt+0x84160> │ │ │ │ ldr r9, [pc, #36] @ 9139c <__cxa_atexit@plt+0x84164> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-2556 @ 0xfffff604 │ │ │ │ + ldreq r7, [sl], #-2556 @ 0xfffff604 │ │ │ │ @ instruction: 0xffffe6f0 │ │ │ │ - ldreq r6, [sl], #-2496 @ 0xfffff640 │ │ │ │ - ldreq r6, [sl], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r7, [sl], #-2496 @ 0xfffff640 │ │ │ │ + ldreq r7, [sl], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 91400 <__cxa_atexit@plt+0x841c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135277,31 +135277,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 9142c <__cxa_atexit@plt+0x841f4> │ │ │ │ ldr r9, [pc, #36] @ 91430 <__cxa_atexit@plt+0x841f8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq r7, [sl], #-2388 @ 0xfffff6ac │ │ │ │ @ instruction: 0xffffe548 │ │ │ │ - ldreq r6, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ - ldreq r6, [sl], #-2504 @ 0xfffff638 │ │ │ │ + ldreq r7, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq r7, [sl], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 91494 <__cxa_atexit@plt+0x8425c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135314,31 +135314,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 914c0 <__cxa_atexit@plt+0x84288> │ │ │ │ ldr r9, [pc, #36] @ 914c4 <__cxa_atexit@plt+0x8428c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-2220 @ 0xfffff754 │ │ │ │ + ldreq r7, [sl], #-2220 @ 0xfffff754 │ │ │ │ @ instruction: 0xffffe3a0 │ │ │ │ - ldreq r6, [sl], #-2192 @ 0xfffff770 │ │ │ │ - ldreq r6, [sl], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq r7, [sl], #-2192 @ 0xfffff770 │ │ │ │ + ldreq r7, [sl], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 91528 <__cxa_atexit@plt+0x842f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135351,31 +135351,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 91554 <__cxa_atexit@plt+0x8431c> │ │ │ │ ldr r9, [pc, #36] @ 91558 <__cxa_atexit@plt+0x84320> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq r7, [sl], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xffffe1f8 │ │ │ │ - ldreq r6, [sl], #-2028 @ 0xfffff814 │ │ │ │ - ldreq r6, [sl], #-2168 @ 0xfffff788 │ │ │ │ + ldreq r7, [sl], #-2028 @ 0xfffff814 │ │ │ │ + ldreq r7, [sl], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 915bc <__cxa_atexit@plt+0x84384> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135388,31 +135388,31 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #36] @ 915e8 <__cxa_atexit@plt+0x843b0> │ │ │ │ ldr r9, [pc, #36] @ 915ec <__cxa_atexit@plt+0x843b4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r6, [sl], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq r7, [sl], #-1884 @ 0xfffff8a4 │ │ │ │ @ instruction: 0xffffe050 │ │ │ │ - ldreq r6, [sl], #-1848 @ 0xfffff8c8 │ │ │ │ - ldreq r6, [sl], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq r7, [sl], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq r7, [sl], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -135425,37 +135425,37 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 91690 <__cxa_atexit@plt+0x84458> │ │ │ │ ldr r3, [pc, #56] @ 9169c <__cxa_atexit@plt+0x84464> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, sl │ │ │ │ str r2, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffdcec │ │ │ │ @ instruction: 0xffffdea8 │ │ │ │ - ldreq r6, [sl], #-1740 @ 0xfffff934 │ │ │ │ + ldreq r7, [sl], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub ip, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 91720 <__cxa_atexit@plt+0x844e8> │ │ │ │ @@ -135477,28 +135477,28 @@ │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ ldr r8, [pc, #60] @ 9174c <__cxa_atexit@plt+0x84514> │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r5, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ mov r6, r2 │ │ │ │ b 91730 <__cxa_atexit@plt+0x844f8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 91740 <__cxa_atexit@plt+0x84508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl], #-1860 @ 0xfffff8bc │ │ │ │ + ldreq r7, [sl], #-1860 @ 0xfffff8bc │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ @ instruction: 0xffffce44 │ │ │ │ - ldreq r6, [sl], #-1732 @ 0xfffff93c │ │ │ │ - ldreq r6, [sl], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r7, [sl], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r7, [sl], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 917b0 <__cxa_atexit@plt+0x84578> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -135511,22 +135511,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl], #-1900 @ 0xfffff894 │ │ │ │ - ldreq r6, [sl], #-1916 @ 0xfffff884 │ │ │ │ - strbeq r8, [sl], #-3576 @ 0xfffff208 │ │ │ │ + ldreq r7, [sl], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r7, [sl], #-1916 @ 0xfffff884 │ │ │ │ + strbeq r9, [sl], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9183c <__cxa_atexit@plt+0x84604> │ │ │ │ ldr r3, [pc, #104] @ 9184c <__cxa_atexit@plt+0x84614> │ │ │ │ @@ -135554,17 +135554,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 91858 <__cxa_atexit@plt+0x84620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r8, [sl], #-3428 @ 0xfffff29c │ │ │ │ - strbeq r9, [sl], #-32 @ 0xffffffe0 │ │ │ │ - ldreq r6, [sl], #-1788 @ 0xfffff904 │ │ │ │ + strbeq r9, [sl], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq sl, [sl], #-16 │ │ │ │ + ldreq r7, [sl], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #47 @ 0x2f │ │ │ │ bls 9188c <__cxa_atexit@plt+0x84654> │ │ │ │ ldr r3, [pc, #44] @ 918a4 <__cxa_atexit@plt+0x8466c> │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ @@ -135574,36 +135574,36 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 918a0 <__cxa_atexit@plt+0x84668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sl], #-3328 @ 0xfffff300 │ │ │ │ - strbeq r8, [sl], #-4012 @ 0xfffff054 │ │ │ │ + strbeq r9, [sl], #-3312 @ 0xfffff310 │ │ │ │ + strbeq r9, [sl], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 918e4 <__cxa_atexit@plt+0x846ac> │ │ │ │ ldr r2, [pc, #40] @ 918f0 <__cxa_atexit@plt+0x846b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 918f4 <__cxa_atexit@plt+0x846bc> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sl], #-3284 @ 0xfffff32c │ │ │ │ - strbeq r8, [sl], #-3284 @ 0xfffff32c │ │ │ │ + strbeq r9, [sl], #-3268 @ 0xfffff33c │ │ │ │ + strbeq r9, [sl], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9196c <__cxa_atexit@plt+0x84734> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -135622,28 +135622,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mvn r5, #7 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, sl │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r8, [sl], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq r6, [sl], #-1508 @ 0xfffffa1c │ │ │ │ + strbeq r9, [sl], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r7, [sl], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 91a00 <__cxa_atexit@plt+0x847c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -135659,35 +135659,35 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #44] @ 91a14 <__cxa_atexit@plt+0x847dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq r6, [sl], #-1416 @ 0xfffffa78 │ │ │ │ - strbeq r8, [sl], #-3000 @ 0xfffff448 │ │ │ │ - strbeq r8, [sl], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r7, [sl], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq r7, [sl], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r9, [sl], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r9, [sl], #-3788 @ 0xfffff134 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 9221c <__cxa_atexit@plt+0x84fe4> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 91a40 <__cxa_atexit@plt+0x84808> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ - strbeq r8, [sl], #-2936 @ 0xfffff488 │ │ │ │ - ldreq r6, [sl], #-1364 @ 0xfffffaac │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + strbeq r9, [sl], #-2920 @ 0xfffff498 │ │ │ │ + ldreq r7, [sl], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91aec <__cxa_atexit@plt+0x848b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -135701,15 +135701,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ ldr r6, [pc, #128] @ 91b14 <__cxa_atexit@plt+0x848dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 91ac0 <__cxa_atexit@plt+0x84888> │ │ │ │ ldr r7, [pc, #88] @ 91b08 <__cxa_atexit@plt+0x848d0> │ │ │ │ ldr r0, [pc, #88] @ 91b0c <__cxa_atexit@plt+0x848d4> │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -135720,39 +135720,39 @@ │ │ │ │ str r3, [r2, #4]! │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r2, #8] │ │ │ │ ldr r3, [pc, #64] @ 91b20 <__cxa_atexit@plt+0x848e8> │ │ │ │ mov r9, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl], #-1240 @ 0xfffffb28 │ │ │ │ - ldreq r6, [sl], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq r7, [sl], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq r7, [sl], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r8, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ + strbeq r9, [sl], #-2828 @ 0xfffff4f4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq r6, [sl], #-1160 @ 0xfffffb78 │ │ │ │ - strbeq r8, [sl], #-3552 @ 0xfffff220 │ │ │ │ - ldreq r6, [sl], #-1072 @ 0xfffffbd0 │ │ │ │ + ldreq r7, [sl], #-1160 @ 0xfffffb78 │ │ │ │ + strbeq r9, [sl], #-3536 @ 0xfffff230 │ │ │ │ + ldreq r7, [sl], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 91b44 <__cxa_atexit@plt+0x8490c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ - ldreq r6, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq r7, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ + ldreq r7, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91bb4 <__cxa_atexit@plt+0x8497c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -135780,16 +135780,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvnseq sl, #221249536 @ 0xd300000 │ │ │ │ - strbeq r8, [sl], #-2564 @ 0xfffff5fc │ │ │ │ + mvnseq sl, #150528 @ 0x24c00 │ │ │ │ + strbeq r9, [sl], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91c14 <__cxa_atexit@plt+0x849dc> │ │ │ │ @@ -135798,16 +135798,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [sl], #-3684 @ 0xfffff19c │ │ │ │ - ldreq r6, [sl], #-884 @ 0xfffffc8c │ │ │ │ + strbeq r9, [sl], #-3668 @ 0xfffff1ac │ │ │ │ + ldreq r7, [sl], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91ce4 <__cxa_atexit@plt+0x84aac> │ │ │ │ ldr lr, [pc, #188] @ 91d04 <__cxa_atexit@plt+0x84acc> │ │ │ │ @@ -135843,33 +135843,33 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r3, [r6, #32] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r8, [sl], #-2380 @ 0xfffff6b4 │ │ │ │ + strbeq r9, [sl], #-2364 @ 0xfffff6c4 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r8, [sl], #-3536 @ 0xfffff230 │ │ │ │ - strbeq r8, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq r8, [sl], #-2308 @ 0xfffff6fc │ │ │ │ - ldreq r6, [sl], #-636 @ 0xfffffd84 │ │ │ │ + strbeq r9, [sl], #-3520 @ 0xfffff240 │ │ │ │ + strbeq r9, [sl], #-2300 @ 0xfffff704 │ │ │ │ + strbeq r9, [sl], #-2292 @ 0xfffff70c │ │ │ │ + ldreq r7, [sl], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91d98 <__cxa_atexit@plt+0x84b60> │ │ │ │ @@ -135896,17 +135896,17 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - strbeq r8, [sl], #-3340 @ 0xfffff2f4 │ │ │ │ - strbeq r8, [sl], #-2120 @ 0xfffff7b8 │ │ │ │ - strbeq r8, [sl], #-2112 @ 0xfffff7c0 │ │ │ │ + strbeq r9, [sl], #-3324 @ 0xfffff304 │ │ │ │ + strbeq r9, [sl], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq r9, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91e3c <__cxa_atexit@plt+0x84c04> │ │ │ │ ldr r1, [pc, #136] @ 91e5c <__cxa_atexit@plt+0x84c24> │ │ │ │ @@ -135929,30 +135929,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 91e68 <__cxa_atexit@plt+0x84c30> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r8, [sl], #-1984 @ 0xfffff840 │ │ │ │ - strbeq r8, [sl], #-1956 @ 0xfffff85c │ │ │ │ - strbeq r8, [sl], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq r9, [sl], #-1968 @ 0xfffff850 │ │ │ │ + strbeq r9, [sl], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r9, [sl], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91eb4 <__cxa_atexit@plt+0x84c7c> │ │ │ │ @@ -135966,16 +135966,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [sl], #-1824 @ 0xfffff8e0 │ │ │ │ - strbeq r8, [sl], #-3016 @ 0xfffff438 │ │ │ │ + strbeq r9, [sl], #-1808 @ 0xfffff8f0 │ │ │ │ + strbeq r9, [sl], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91f50 <__cxa_atexit@plt+0x84d18> │ │ │ │ ldr r1, [pc, #136] @ 91f70 <__cxa_atexit@plt+0x84d38> │ │ │ │ @@ -135998,30 +135998,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 91f7c <__cxa_atexit@plt+0x84d44> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r8, [sl], #-1708 @ 0xfffff954 │ │ │ │ - strbeq r8, [sl], #-1680 @ 0xfffff970 │ │ │ │ - strbeq r8, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ + strbeq r9, [sl], #-1692 @ 0xfffff964 │ │ │ │ + strbeq r9, [sl], #-1664 @ 0xfffff980 │ │ │ │ + strbeq r9, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91fc8 <__cxa_atexit@plt+0x84d90> │ │ │ │ @@ -136035,16 +136035,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ - strbeq r8, [sl], #-2740 @ 0xfffff54c │ │ │ │ + strbeq r9, [sl], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq r9, [sl], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92064 <__cxa_atexit@plt+0x84e2c> │ │ │ │ ldr r1, [pc, #136] @ 92084 <__cxa_atexit@plt+0x84e4c> │ │ │ │ @@ -136067,30 +136067,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 92090 <__cxa_atexit@plt+0x84e58> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r8, [sl], #-1432 @ 0xfffffa68 │ │ │ │ - strbeq r8, [sl], #-1404 @ 0xfffffa84 │ │ │ │ - strbeq r8, [sl], #-2600 @ 0xfffff5d8 │ │ │ │ + strbeq r9, [sl], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r9, [sl], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq r9, [sl], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 920dc <__cxa_atexit@plt+0x84ea4> │ │ │ │ @@ -136104,16 +136104,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [sl], #-1272 @ 0xfffffb08 │ │ │ │ - strbeq r8, [sl], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r9, [sl], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r9, [sl], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92178 <__cxa_atexit@plt+0x84f40> │ │ │ │ ldr r1, [pc, #136] @ 92198 <__cxa_atexit@plt+0x84f60> │ │ │ │ @@ -136136,30 +136136,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 921a4 <__cxa_atexit@plt+0x84f6c> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r8, [sl], #-1156 @ 0xfffffb7c │ │ │ │ - strbeq r8, [sl], #-1128 @ 0xfffffb98 │ │ │ │ - strbeq r8, [sl], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq r9, [sl], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r9, [sl], #-1112 @ 0xfffffba8 │ │ │ │ + strbeq r9, [sl], #-2308 @ 0xfffff6fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 921f0 <__cxa_atexit@plt+0x84fb8> │ │ │ │ @@ -136173,19 +136173,19 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [sl], #-996 @ 0xfffffc1c │ │ │ │ - strbeq r8, [sl], #-2188 @ 0xfffff774 │ │ │ │ + strbeq r9, [sl], #-980 @ 0xfffffc2c │ │ │ │ + strbeq r9, [sl], #-2172 @ 0xfffff784 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [sl], #-3464 @ 0xfffff278 │ │ │ │ + ldreq r6, [sl], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ mov r1, sl │ │ │ │ cmp r7, r3 │ │ │ │ @@ -136222,44 +136222,44 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [sl] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r1 │ │ │ │ str r9, [r6] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r2, [pc, #68] @ 92310 <__cxa_atexit@plt+0x850d8> │ │ │ │ ldr r7, [r5], #4 │ │ │ │ str r9, [r6] │ │ │ │ str r8, [r3] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #68] @ 92334 <__cxa_atexit@plt+0x850fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - ldreq r5, [sl], #-872 @ 0xfffffc98 │ │ │ │ + ldreq r6, [sl], #-872 @ 0xfffffc98 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - ldreq r5, [sl], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r6, [sl], #-832 @ 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - ldreq r5, [sl], #-892 @ 0xfffffc84 │ │ │ │ + ldreq r6, [sl], #-892 @ 0xfffffc84 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldreq r5, [sl], #-892 @ 0xfffffc84 │ │ │ │ - ldreq r5, [sl], #-3248 @ 0xfffff350 │ │ │ │ + ldreq r6, [sl], #-892 @ 0xfffffc84 │ │ │ │ + ldreq r6, [sl], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92390 <__cxa_atexit@plt+0x85158> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -136270,24 +136270,24 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 923a4 <__cxa_atexit@plt+0x8516c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r5, [sl], #-3240 @ 0xfffff358 │ │ │ │ + ldreq r6, [sl], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 92408 <__cxa_atexit@plt+0x851d0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -136298,15 +136298,15 @@ │ │ │ │ bne 923fc <__cxa_atexit@plt+0x851c4> │ │ │ │ ldr r2, [pc, #44] @ 9240c <__cxa_atexit@plt+0x851d4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @@ -136319,20 +136319,20 @@ │ │ │ │ bne 92448 <__cxa_atexit@plt+0x85210> │ │ │ │ ldr r2, [pc, #32] @ 92454 <__cxa_atexit@plt+0x8521c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq r5, [sl], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r6, [sl], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 924ac <__cxa_atexit@plt+0x85274> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -136342,22 +136342,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 924b4 <__cxa_atexit@plt+0x8527c> │ │ │ │ ldr r3, [pc, #40] @ 924b8 <__cxa_atexit@plt+0x85280> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ + b 401944 <__cxa_atexit@plt+0x3f470c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #76, 26 @ 0x1300 │ │ │ │ - strbeq r8, [sl], #-252 @ 0xffffff04 │ │ │ │ - ldreq r5, [sl], #-2948 @ 0xfffff47c │ │ │ │ + mvnseq sl, #12, 4 @ 0xc0000000 │ │ │ │ + strbeq r9, [sl], #-236 @ 0xffffff14 │ │ │ │ + ldreq r6, [sl], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 92510 <__cxa_atexit@plt+0x852d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -136367,36 +136367,36 @@ │ │ │ │ ldr r8, [pc, #40] @ 92518 <__cxa_atexit@plt+0x852e0> │ │ │ │ ldr r3, [pc, #40] @ 9251c <__cxa_atexit@plt+0x852e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ + b 401944 <__cxa_atexit@plt+0x3f470c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #40192 @ 0x9d00 │ │ │ │ - strbeq r8, [sl], #-152 @ 0xffffff68 │ │ │ │ + mvnseq sl, #1073741847 @ 0x40000017 │ │ │ │ + strbeq r9, [sl], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92550 <__cxa_atexit@plt+0x85318> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 92558 <__cxa_atexit@plt+0x85320> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sl], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r9, [sl], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92618 <__cxa_atexit@plt+0x853e0> │ │ │ │ @@ -136441,15 +136441,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [sl], #-4088 @ 0xfffff008 │ │ │ │ + strbeq r8, [sl], #-4072 @ 0xfffff018 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -136509,15 +136509,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r8, [sl], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r9, [sl], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -136536,15 +136536,15 @@ │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -136553,18 +136553,18 @@ │ │ │ │ bhi 927f0 <__cxa_atexit@plt+0x855b8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 927f8 <__cxa_atexit@plt+0x855c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl], #-3512 @ 0xfffff248 │ │ │ │ + strbeq r8, [sl], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 928b8 <__cxa_atexit@plt+0x85680> │ │ │ │ @@ -136609,15 +136609,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [sl], #-3416 @ 0xfffff2a8 │ │ │ │ + strbeq r8, [sl], #-3400 @ 0xfffff2b8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -136677,15 +136677,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r8, [sl], #-220 @ 0xffffff24 │ │ │ │ + strbeq r9, [sl], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -136707,21 +136707,21 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldreq r5, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ + ldreq r6, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92b18 <__cxa_atexit@plt+0x858e0> │ │ │ │ @@ -136761,15 +136761,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r5, [sl], #-844 @ 0xfffffcb4 │ │ │ │ + ldreq r6, [sl], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 92b74 <__cxa_atexit@plt+0x8593c> │ │ │ │ ldr r0, [r2, #7] │ │ │ │ @@ -136780,15 +136780,15 @@ │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ beq 92b6c <__cxa_atexit@plt+0x85934> │ │ │ │ b 92b84 <__cxa_atexit@plt+0x8594c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [sl], #-768 @ 0xfffffd00 │ │ │ │ + ldreq r6, [sl], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r5 │ │ │ │ ldr ip, [r2, #28]! │ │ │ │ mov r5, r2 │ │ │ │ ldr lr, [r2, #-8] │ │ │ │ @@ -136865,15 +136865,15 @@ │ │ │ │ str r4, [r2] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r7, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ sub sl, r1, #5 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ cmp fp, r2 │ │ │ │ str ip, [r0, #32] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ bhi 92d44 <__cxa_atexit@plt+0x85b0c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ @@ -136889,15 +136889,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ ldr r8, [pc, #148] @ 92db4 <__cxa_atexit@plt+0x85b7c> │ │ │ │ sub sl, r1, #5 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r1, r6 │ │ │ │ b 92d54 <__cxa_atexit@plt+0x85b1c> │ │ │ │ @@ -136917,39 +136917,39 @@ │ │ │ │ ldr sl, [sp, #8] │ │ │ │ mov r8, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sl], #-284 @ 0xfffffee4 │ │ │ │ + ldreq r6, [sl], #-284 @ 0xfffffee4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldreq r5, [sl], #-240 @ 0xffffff10 │ │ │ │ + ldreq r6, [sl], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0xffffdc30 │ │ │ │ @ instruction: 0xffffb83c │ │ │ │ - ldreq r5, [sl], #-176 @ 0xffffff50 │ │ │ │ + ldreq r6, [sl], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0xffffdca4 │ │ │ │ @ instruction: 0xffffb8b0 │ │ │ │ - ldreq r5, [sl], #-284 @ 0xfffffee4 │ │ │ │ + ldreq r6, [sl], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92df4 <__cxa_atexit@plt+0x85bbc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 92dfc <__cxa_atexit@plt+0x85bc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl], #-1972 @ 0xfffff84c │ │ │ │ + strbeq r8, [sl], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92ebc <__cxa_atexit@plt+0x85c84> │ │ │ │ @@ -136994,15 +136994,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [sl], #-1876 @ 0xfffff8ac │ │ │ │ + strbeq r8, [sl], #-1860 @ 0xfffff8bc │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -137062,15 +137062,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r7, [sl], #-2776 @ 0xfffff528 │ │ │ │ + strbeq r8, [sl], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -137089,15 +137089,15 @@ │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -137106,18 +137106,18 @@ │ │ │ │ bhi 93094 <__cxa_atexit@plt+0x85e5c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9309c <__cxa_atexit@plt+0x85e64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl], #-1300 @ 0xfffffaec │ │ │ │ + strbeq r8, [sl], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9315c <__cxa_atexit@plt+0x85f24> │ │ │ │ @@ -137162,15 +137162,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [sl], #-1204 @ 0xfffffb4c │ │ │ │ + strbeq r8, [sl], #-1188 @ 0xfffffb5c │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -137230,15 +137230,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r7, [sl], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq r8, [sl], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -137260,21 +137260,21 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldreq r4, [sl], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r5, [sl], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 933a4 <__cxa_atexit@plt+0x8616c> │ │ │ │ @@ -137308,15 +137308,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r4, [sl], #-2752 @ 0xfffff540 │ │ │ │ + ldreq r5, [sl], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 93400 <__cxa_atexit@plt+0x861c8> │ │ │ │ ldr r0, [r2, #7] │ │ │ │ @@ -137327,15 +137327,15 @@ │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ beq 933f8 <__cxa_atexit@plt+0x861c0> │ │ │ │ b 93410 <__cxa_atexit@plt+0x861d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [sl], #-2676 @ 0xfffff58c │ │ │ │ + ldreq r5, [sl], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r0, #20]! │ │ │ │ mov r5, r0 │ │ │ │ ldr r9, [r0, #8] │ │ │ │ @@ -137407,15 +137407,15 @@ │ │ │ │ sub r6, r1, #17 │ │ │ │ str r6, [r5] │ │ │ │ str sl, [r0] │ │ │ │ add r8, pc, r8 │ │ │ │ sub sl, r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ cmp fp, r0 │ │ │ │ str ip, [r2, #24] │ │ │ │ str sl, [r2, #28] │ │ │ │ bhi 935bc <__cxa_atexit@plt+0x86384> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -137431,15 +137431,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r0] │ │ │ │ stm lr, {r3, sl, ip} │ │ │ │ sub sl, r2, #5 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r2, r6 │ │ │ │ b 935cc <__cxa_atexit@plt+0x86394> │ │ │ │ @@ -137459,24 +137459,24 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r5, [sl], #-2212 @ 0xfffff75c │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - ldreq r4, [sl], #-2168 @ 0xfffff788 │ │ │ │ + ldreq r5, [sl], #-2168 @ 0xfffff788 │ │ │ │ @ instruction: 0xffffd3b8 │ │ │ │ @ instruction: 0xffffafc4 │ │ │ │ - ldreq r4, [sl], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r5, [sl], #-2124 @ 0xfffff7b4 │ │ │ │ @ instruction: 0xffffd434 │ │ │ │ @ instruction: 0xffffb040 │ │ │ │ - ldreq r4, [sl], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r5, [sl], #-2212 @ 0xfffff75c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov ip, fp │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -137513,19 +137513,19 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 936ec <__cxa_atexit@plt+0x864b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl], #-2444 @ 0xfffff674 │ │ │ │ + ldreq r5, [sl], #-2444 @ 0xfffff674 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ - strbeq r7, [sl], #-364 @ 0xfffffe94 │ │ │ │ - ldreq r4, [sl], #-2428 @ 0xfffff684 │ │ │ │ + strbeq r8, [sl], #-348 @ 0xfffffea4 │ │ │ │ + ldreq r5, [sl], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93764 <__cxa_atexit@plt+0x8652c> │ │ │ │ @@ -137549,28 +137549,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93780 <__cxa_atexit@plt+0x86548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r6, [sl], #-3704 @ 0xfffff188 │ │ │ │ - ldreq r4, [sl], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq r4, [sl], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r7, [sl], #-3688 @ 0xfffff198 │ │ │ │ + ldreq r5, [sl], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq r5, [sl], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 937b0 <__cxa_atexit@plt+0x86578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1fc20c <__cxa_atexit@plt+0x1eefd4> │ │ │ │ - strbeq r6, [sl], #-3608 @ 0xfffff1e8 │ │ │ │ + strbeq r7, [sl], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 937f4 <__cxa_atexit@plt+0x865bc> │ │ │ │ @@ -137578,36 +137578,36 @@ │ │ │ │ ldr r8, [pc, #48] @ 9380c <__cxa_atexit@plt+0x865d4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r7, [pc, #20] @ 93810 <__cxa_atexit@plt+0x865d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl], #-2236 @ 0xfffff744 │ │ │ │ - ldreq r4, [sl], #-2224 @ 0xfffff750 │ │ │ │ - ldreq r4, [sl], #-2216 @ 0xfffff758 │ │ │ │ + ldreq r5, [sl], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r5, [sl], #-2224 @ 0xfffff750 │ │ │ │ + ldreq r5, [sl], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 93844 <__cxa_atexit@plt+0x8660c> │ │ │ │ str sl, [r5] │ │ │ │ mov sl, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40186c <__cxa_atexit@plt+0x3f4634> │ │ │ │ - ldreq r4, [sl], #-2160 @ 0xfffff790 │ │ │ │ + b 401954 <__cxa_atexit@plt+0x3f471c> │ │ │ │ + ldreq r5, [sl], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 93888 <__cxa_atexit@plt+0x86650> │ │ │ │ @@ -137615,23 +137615,23 @@ │ │ │ │ ldr r8, [pc, #48] @ 938a0 <__cxa_atexit@plt+0x86668> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r7, [pc, #20] @ 938a4 <__cxa_atexit@plt+0x8666c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl], #-2136 @ 0xfffff7a8 │ │ │ │ - ldreq r4, [sl], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq r4, [sl], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r5, [sl], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq r5, [sl], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r5, [sl], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 938e8 <__cxa_atexit@plt+0x866b0> │ │ │ │ @@ -137639,23 +137639,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 93900 <__cxa_atexit@plt+0x866c8> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401874 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + b 40195c <__cxa_atexit@plt+0x3f4724> │ │ │ │ ldr r7, [pc, #20] @ 93904 <__cxa_atexit@plt+0x866cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl], #-1948 @ 0xfffff864 │ │ │ │ - ldreq r4, [sl], #-2056 @ 0xfffff7f8 │ │ │ │ - ldreq r4, [sl], #-2036 @ 0xfffff80c │ │ │ │ + ldreq r5, [sl], #-1948 @ 0xfffff864 │ │ │ │ + ldreq r5, [sl], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r5, [sl], #-2036 @ 0xfffff80c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 93b60 <__cxa_atexit@plt+0x86928> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -137680,30 +137680,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 939c4 <__cxa_atexit@plt+0x8678c> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r6, [sl], #-3172 @ 0xfffff39c │ │ │ │ - strbeq r6, [sl], #-3144 @ 0xfffff3b8 │ │ │ │ - strbeq r7, [sl], #-244 @ 0xffffff0c │ │ │ │ + strbeq r7, [sl], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq r7, [sl], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r8, [sl], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93a10 <__cxa_atexit@plt+0x867d8> │ │ │ │ @@ -137717,16 +137717,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [sl], #-3012 @ 0xfffff43c │ │ │ │ - strbeq r7, [sl], #-108 @ 0xffffff94 │ │ │ │ + strbeq r7, [sl], #-2996 @ 0xfffff44c │ │ │ │ + strbeq r8, [sl], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93ab4 <__cxa_atexit@plt+0x8687c> │ │ │ │ @@ -137749,26 +137749,26 @@ │ │ │ │ ldr r2, [pc, #68] @ 93acc <__cxa_atexit@plt+0x86894> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #-16] │ │ │ │ str r7, [r1, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r6, [sl], #-2888 @ 0xfffff4b8 │ │ │ │ + strbeq r7, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ @ instruction: 0xffffe91c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -137780,26 +137780,26 @@ │ │ │ │ ldr r3, [pc, #60] @ 93b40 <__cxa_atexit@plt+0x86908> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 93b44 <__cxa_atexit@plt+0x8690c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ - ldreq r4, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq r5, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -137819,15 +137819,15 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r8, #12]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @@ -137846,23 +137846,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 93c24 <__cxa_atexit@plt+0x869ec> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [sl], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r7, [sl], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -137890,26 +137890,26 @@ │ │ │ │ ldr r2, [pc, #68] @ 93d00 <__cxa_atexit@plt+0x86ac8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #-16] │ │ │ │ str r7, [r1, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r6, [sl], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq r7, [sl], #-2308 @ 0xfffff6fc │ │ │ │ @ instruction: 0xffffe6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -137921,27 +137921,27 @@ │ │ │ │ ldr r3, [pc, #60] @ 93d74 <__cxa_atexit@plt+0x86b3c> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 93d78 <__cxa_atexit@plt+0x86b40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe668 │ │ │ │ - ldreq r4, [sl], #-724 @ 0xfffffd2c │ │ │ │ - ldreq r4, [sl], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r5, [sl], #-724 @ 0xfffffd2c │ │ │ │ + ldreq r5, [sl], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93e14 <__cxa_atexit@plt+0x86bdc> │ │ │ │ @@ -137976,29 +137976,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r4, [sl], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r5, [sl], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 93e5c <__cxa_atexit@plt+0x86c24> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 93e54 <__cxa_atexit@plt+0x86c1c> │ │ │ │ b 93e6c <__cxa_atexit@plt+0x86c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r4, [sl], #-660 @ 0xfffffd6c │ │ │ │ + ldreq r5, [sl], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ mov sl, r6 │ │ │ │ @@ -138018,15 +138018,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r0, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ str r2, [sl, #24] │ │ │ │ str r1, [sl, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [pc, #148] @ 93f70 <__cxa_atexit@plt+0x86d38> │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ str r6, [r5, #32] │ │ │ │ @@ -138044,30 +138044,30 @@ │ │ │ │ mov r8, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r3, [sl, #24] │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r1, #28 │ │ │ │ ldr r0, [pc, #28] @ 93f74 <__cxa_atexit@plt+0x86d3c> │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r2, [r5, #8]! │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, r9} │ │ │ │ bx r1 │ │ │ │ - ldreq r4, [sl], #-384 @ 0xfffffe80 │ │ │ │ - ldreq r4, [sl], #-236 @ 0xffffff14 │ │ │ │ + ldreq r5, [sl], #-384 @ 0xfffffe80 │ │ │ │ + ldreq r5, [sl], #-236 @ 0xffffff14 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -138082,23 +138082,23 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r1, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq 93fd4 <__cxa_atexit@plt+0x86d9c> │ │ │ │ mov r7, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [sl], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq r7, [sl], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -138126,26 +138126,26 @@ │ │ │ │ ldr r2, [pc, #68] @ 940b0 <__cxa_atexit@plt+0x86e78> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #-16] │ │ │ │ str r7, [r1, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r6, [sl], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r7, [sl], #-1364 @ 0xfffffaac │ │ │ │ @ instruction: 0xffffe338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -138157,27 +138157,27 @@ │ │ │ │ ldr r3, [pc, #60] @ 94124 <__cxa_atexit@plt+0x86eec> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94128 <__cxa_atexit@plt+0x86ef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe2b8 │ │ │ │ - ldreq r3, [sl], #-3876 @ 0xfffff0dc │ │ │ │ - ldreq r3, [sl], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq r4, [sl], #-3876 @ 0xfffff0dc │ │ │ │ + ldreq r4, [sl], #-3868 @ 0xfffff0e4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 941b0 <__cxa_atexit@plt+0x86f78> │ │ │ │ @@ -138207,29 +138207,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r3, [sl], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r4, [sl], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 941f8 <__cxa_atexit@plt+0x86fc0> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 941f0 <__cxa_atexit@plt+0x86fb8> │ │ │ │ b 94208 <__cxa_atexit@plt+0x86fd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r3, [sl], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq r4, [sl], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ mov sl, r6 │ │ │ │ @@ -138249,15 +138249,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #32 │ │ │ │ str r0, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ str r2, [sl, #24] │ │ │ │ str r1, [sl, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r6, [r5, #20] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r6, [r5, #28] │ │ │ │ add r6, sl, #28 │ │ │ │ cmp r1, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -138270,34 +138270,34 @@ │ │ │ │ mov r8, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12]! │ │ │ │ add r5, r5, #32 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r3, [sl, #24] │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #28] @ 942f8 <__cxa_atexit@plt+0x870c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r7, r3 │ │ │ │ mov r1, #28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [sl], #-3440 @ 0xfffff290 │ │ │ │ + ldreq r4, [sl], #-3440 @ 0xfffff290 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldreq r3, [sl], #-3572 @ 0xfffff20c │ │ │ │ + ldreq r4, [sl], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -138327,40 +138327,40 @@ │ │ │ │ sub sl, r6, #13 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #28] │ │ │ │ ldr r8, [pc, #48] @ 943cc <__cxa_atexit@plt+0x87194> │ │ │ │ ldr r9, [sp] │ │ │ │ mov fp, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40187c <__cxa_atexit@plt+0x3f4644> │ │ │ │ + b 401964 <__cxa_atexit@plt+0x3f472c> │ │ │ │ mov r6, r2 │ │ │ │ b 943b8 <__cxa_atexit@plt+0x87180> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - ldreq r3, [sl], #-3400 @ 0xfffff2b8 │ │ │ │ + ldreq r4, [sl], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94400 <__cxa_atexit@plt+0x871c8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 94408 <__cxa_atexit@plt+0x871d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sl], #-424 @ 0xfffffe58 │ │ │ │ + strbeq r7, [sl], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 944c8 <__cxa_atexit@plt+0x87290> │ │ │ │ @@ -138405,15 +138405,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r6, [sl], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r7, [sl], #-312 @ 0xfffffec8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -138473,15 +138473,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r6, [sl], #-1228 @ 0xfffffb34 │ │ │ │ + strbeq r7, [sl], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -138503,21 +138503,21 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldreq r3, [sl], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r4, [sl], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94728 <__cxa_atexit@plt+0x874f0> │ │ │ │ @@ -138557,15 +138557,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r3, [sl], #-2504 @ 0xfffff638 │ │ │ │ + ldreq r4, [sl], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 94784 <__cxa_atexit@plt+0x8754c> │ │ │ │ ldr r0, [r2, #7] │ │ │ │ @@ -138576,15 +138576,15 @@ │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ beq 9477c <__cxa_atexit@plt+0x87544> │ │ │ │ b 94794 <__cxa_atexit@plt+0x8755c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [sl], #-2428 @ 0xfffff684 │ │ │ │ + ldreq r4, [sl], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r5, #32]! │ │ │ │ mov r2, r5 │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ @@ -138651,15 +138651,15 @@ │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str lr, [r6, #60] @ 0x3c │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ sub sl, r1, #13 │ │ │ │ mov r6, r1 │ │ │ │ - b 40187c <__cxa_atexit@plt+0x3f4644> │ │ │ │ + b 401964 <__cxa_atexit@plt+0x3f472c> │ │ │ │ cmp fp, r5 │ │ │ │ str ip, [r2] │ │ │ │ bhi 9494c <__cxa_atexit@plt+0x87714> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #44 @ 0x2c │ │ │ │ cmp r0, r1 │ │ │ │ bcc 94954 <__cxa_atexit@plt+0x8771c> │ │ │ │ @@ -138682,15 +138682,15 @@ │ │ │ │ str r3, [r6, #32] │ │ │ │ sub sl, r1, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #28] │ │ │ │ ldr r8, [pc, #128] @ 949ac <__cxa_atexit@plt+0x87774> │ │ │ │ mov r6, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40187c <__cxa_atexit@plt+0x3f4644> │ │ │ │ + b 401964 <__cxa_atexit@plt+0x3f472c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r1, r6 │ │ │ │ @@ -138713,33 +138713,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - ldreq r3, [sl], #-1980 @ 0xfffff844 │ │ │ │ + ldreq r4, [sl], #-1980 @ 0xfffff844 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - ldreq r3, [sl], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq r4, [sl], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 949ec <__cxa_atexit@plt+0x877b4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 949f4 <__cxa_atexit@plt+0x877bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl], #-3004 @ 0xfffff444 │ │ │ │ + strbeq r6, [sl], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94ab4 <__cxa_atexit@plt+0x8787c> │ │ │ │ @@ -138784,15 +138784,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r5, [sl], #-2908 @ 0xfffff4a4 │ │ │ │ + strbeq r6, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -138852,15 +138852,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r5, [sl], #-3808 @ 0xfffff120 │ │ │ │ + strbeq r6, [sl], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -138882,21 +138882,21 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldreq r3, [sl], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq r4, [sl], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94cfc <__cxa_atexit@plt+0x87ac4> │ │ │ │ @@ -138930,15 +138930,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r3, [sl], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq r4, [sl], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 94d58 <__cxa_atexit@plt+0x87b20> │ │ │ │ ldr r0, [r2, #7] │ │ │ │ @@ -138949,15 +138949,15 @@ │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ beq 94d50 <__cxa_atexit@plt+0x87b18> │ │ │ │ b 94d68 <__cxa_atexit@plt+0x87b30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [sl], #-936 @ 0xfffffc58 │ │ │ │ + ldreq r4, [sl], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ mov ip, r5 │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ @@ -139046,15 +139046,15 @@ │ │ │ │ str r9, [r6, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #28] │ │ │ │ ldr r8, [pc, #116] @ 94f4c <__cxa_atexit@plt+0x87d14> │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40187c <__cxa_atexit@plt+0x3f4644> │ │ │ │ + b 401964 <__cxa_atexit@plt+0x3f472c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r1, r6 │ │ │ │ @@ -139073,19 +139073,19 @@ │ │ │ │ mov r5, ip │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeef0 │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ - ldreq r3, [sl], #-524 @ 0xfffffdf4 │ │ │ │ + ldreq r4, [sl], #-524 @ 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xffffef5c │ │ │ │ - ldreq r3, [sl], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r4, [sl], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub ip, r5, #4 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 95050 <__cxa_atexit@plt+0x87e18> │ │ │ │ @@ -139137,34 +139137,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #40] @ 0x28 │ │ │ │ sub r7, r6, #9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r9, r9, #2 │ │ │ │ mov r5, ip │ │ │ │ ldm sp, {r7, sl} │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r1 │ │ │ │ b 95060 <__cxa_atexit@plt+0x87e28> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 95070 <__cxa_atexit@plt+0x87e38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [sl], #-176 @ 0xffffff50 │ │ │ │ + ldreq r4, [sl], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0xffffebc0 │ │ │ │ - strbeq r5, [sl], #-1492 @ 0xfffffa2c │ │ │ │ - strbeq r5, [sl], #-1716 @ 0xfffff94c │ │ │ │ - strbeq r5, [sl], #-2556 @ 0xfffff604 │ │ │ │ - ldreq r3, [sl], #-160 @ 0xffffff60 │ │ │ │ - ldreq r3, [sl], #-140 @ 0xffffff74 │ │ │ │ + strbeq r6, [sl], #-1476 @ 0xfffffa3c │ │ │ │ + strbeq r6, [sl], #-1700 @ 0xfffff95c │ │ │ │ + strbeq r6, [sl], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r4, [sl], #-160 @ 0xffffff60 │ │ │ │ + ldreq r4, [sl], #-140 @ 0xffffff74 │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - ldreq r2, [sl], #-3732 @ 0xfffff16c │ │ │ │ + ldreq r3, [sl], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95208 <__cxa_atexit@plt+0x87fd0> │ │ │ │ ldr r1, [pc, #344] @ 95210 <__cxa_atexit@plt+0x87fd8> │ │ │ │ ldr r2, [pc, #344] @ 95214 <__cxa_atexit@plt+0x87fdc> │ │ │ │ @@ -139251,27 +139251,27 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - strbeq r5, [sl], #-1244 @ 0xfffffb24 │ │ │ │ - ldreq r2, [sl], #-3404 @ 0xfffff2b4 │ │ │ │ - strbeq r5, [sl], #-1348 @ 0xfffffabc │ │ │ │ - strbeq r5, [sl], #-1212 @ 0xfffffb44 │ │ │ │ - strbeq r5, [sl], #-1272 @ 0xfffffb08 │ │ │ │ - strbeq r5, [sl], #-1252 @ 0xfffffb1c │ │ │ │ - strbeq r5, [sl], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq r5, [sl], #-1192 @ 0xfffffb58 │ │ │ │ - strbeq r5, [sl], #-1172 @ 0xfffffb6c │ │ │ │ - strbeq r5, [sl], #-1232 @ 0xfffffb30 │ │ │ │ - strbeq r5, [sl], #-1132 @ 0xfffffb94 │ │ │ │ - strbeq r5, [sl], #-1292 @ 0xfffffaf4 │ │ │ │ - ldreq r2, [sl], #-3304 @ 0xfffff318 │ │ │ │ + strbeq r6, [sl], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq r3, [sl], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq r6, [sl], #-1332 @ 0xfffffacc │ │ │ │ + strbeq r6, [sl], #-1196 @ 0xfffffb54 │ │ │ │ + strbeq r6, [sl], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r6, [sl], #-1236 @ 0xfffffb2c │ │ │ │ + strbeq r6, [sl], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r6, [sl], #-1176 @ 0xfffffb68 │ │ │ │ + strbeq r6, [sl], #-1156 @ 0xfffffb7c │ │ │ │ + strbeq r6, [sl], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r6, [sl], #-1116 @ 0xfffffba4 │ │ │ │ + strbeq r6, [sl], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq r3, [sl], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 9534c <__cxa_atexit@plt+0x88114> │ │ │ │ @@ -139339,47 +139339,47 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 95398 <__cxa_atexit@plt+0x88160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [sl], #-3040 @ 0xfffff420 │ │ │ │ - strbeq r5, [sl], #-968 @ 0xfffffc38 │ │ │ │ - strbeq r5, [sl], #-848 @ 0xfffffcb0 │ │ │ │ - strbeq r5, [sl], #-908 @ 0xfffffc74 │ │ │ │ - strbeq r5, [sl], #-888 @ 0xfffffc88 │ │ │ │ - strbeq r5, [sl], #-948 @ 0xfffffc4c │ │ │ │ - strbeq r5, [sl], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq r5, [sl], #-808 @ 0xfffffcd8 │ │ │ │ - strbeq r5, [sl], #-868 @ 0xfffffc9c │ │ │ │ - strbeq r5, [sl], #-768 @ 0xfffffd00 │ │ │ │ - strbeq r5, [sl], #-928 @ 0xfffffc60 │ │ │ │ - ldreq r2, [sl], #-2952 @ 0xfffff478 │ │ │ │ + ldreq r3, [sl], #-3040 @ 0xfffff420 │ │ │ │ + strbeq r6, [sl], #-952 @ 0xfffffc48 │ │ │ │ + strbeq r6, [sl], #-832 @ 0xfffffcc0 │ │ │ │ + strbeq r6, [sl], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r6, [sl], #-872 @ 0xfffffc98 │ │ │ │ + strbeq r6, [sl], #-932 @ 0xfffffc5c │ │ │ │ + strbeq r6, [sl], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq r6, [sl], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r6, [sl], #-852 @ 0xfffffcac │ │ │ │ + strbeq r6, [sl], #-752 @ 0xfffffd10 │ │ │ │ + strbeq r6, [sl], #-912 @ 0xfffffc70 │ │ │ │ + ldreq r3, [sl], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 953e0 <__cxa_atexit@plt+0x881a8> │ │ │ │ ldr r2, [pc, #36] @ 953f0 <__cxa_atexit@plt+0x881b8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - ldreq r2, [sl], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r3, [sl], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 95484 <__cxa_atexit@plt+0x8824c> │ │ │ │ @@ -139418,18 +139418,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r2, [sl], #-3248 @ 0xfffff350 │ │ │ │ + ldreq r3, [sl], #-3248 @ 0xfffff350 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldreq r2, [sl], #-2796 @ 0xfffff514 │ │ │ │ - ldreq r2, [sl], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r3, [sl], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r3, [sl], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95514 <__cxa_atexit@plt+0x882dc> │ │ │ │ @@ -139447,32 +139447,32 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ b 1fc20c <__cxa_atexit@plt+0x1eefd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldreq r2, [sl], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq r3, [sl], #-2628 @ 0xfffff5bc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 95a9c <__cxa_atexit@plt+0x88864> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95560 <__cxa_atexit@plt+0x88328> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 95568 <__cxa_atexit@plt+0x88330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl], #-72 @ 0xffffffb8 │ │ │ │ + strbeq r6, [sl], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 95630 <__cxa_atexit@plt+0x883f8> │ │ │ │ @@ -139519,15 +139519,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r4, [sl], #-4072 @ 0xfffff018 │ │ │ │ + strbeq r5, [sl], #-4056 @ 0xfffff028 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -139586,15 +139586,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq r5, [sl], #-864 @ 0xfffffca0 │ │ │ │ + strbeq r6, [sl], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -139613,15 +139613,15 @@ │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -139630,18 +139630,18 @@ │ │ │ │ bhi 95804 <__cxa_atexit@plt+0x885cc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9580c <__cxa_atexit@plt+0x885d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl], #-3492 @ 0xfffff25c │ │ │ │ + strbeq r5, [sl], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 958d4 <__cxa_atexit@plt+0x8869c> │ │ │ │ @@ -139688,15 +139688,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r4, [sl], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq r5, [sl], #-3380 @ 0xfffff2cc │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -139755,15 +139755,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq r5, [sl], #-188 @ 0xffffff44 │ │ │ │ + strbeq r6, [sl], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -139785,23 +139785,23 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ - ldreq r2, [sl], #-1668 @ 0xfffff97c │ │ │ │ + ldreq r3, [sl], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ mov r2, sl │ │ │ │ @@ -139907,15 +139907,15 @@ │ │ │ │ ldr r7, [pc, #144] @ 95cd0 <__cxa_atexit@plt+0x88a98> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #128] @ 95cd4 <__cxa_atexit@plt+0x88a9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @@ -139925,29 +139925,29 @@ │ │ │ │ ldr r7, [pc, #40] @ 95cb0 <__cxa_atexit@plt+0x88a78> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl], #-3988 @ 0xfffff06c │ │ │ │ - strbeq r4, [sl], #-3960 @ 0xfffff088 │ │ │ │ - strbeq r4, [sl], #-2732 @ 0xfffff554 │ │ │ │ + strbeq r5, [sl], #-3972 @ 0xfffff07c │ │ │ │ + strbeq r5, [sl], #-3944 @ 0xfffff098 │ │ │ │ + strbeq r5, [sl], #-2716 @ 0xfffff564 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - ldreq r2, [sl], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq r3, [sl], #-1164 @ 0xfffffb74 │ │ │ │ @ instruction: 0xffffdfb0 │ │ │ │ - strbeq r4, [sl], #-2500 @ 0xfffff63c │ │ │ │ - strbeq r4, [sl], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r4, [sl], #-3560 @ 0xfffff218 │ │ │ │ + strbeq r5, [sl], #-2484 @ 0xfffff64c │ │ │ │ + strbeq r5, [sl], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r5, [sl], #-3544 @ 0xfffff228 │ │ │ │ @ instruction: 0xffffe710 │ │ │ │ @ instruction: 0xffffea64 │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ - ldreq r2, [sl], #-1160 @ 0xfffffb78 │ │ │ │ - ldreq r2, [sl], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq r3, [sl], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq r3, [sl], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95d1c <__cxa_atexit@plt+0x88ae4> │ │ │ │ ldr r2, [pc, #48] @ 95d24 <__cxa_atexit@plt+0x88aec> │ │ │ │ ldr r8, [pc, #48] @ 95d28 <__cxa_atexit@plt+0x88af0> │ │ │ │ @@ -139960,16 +139960,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r6, #222298112 @ 0xd400000 │ │ │ │ - strbeq r4, [sl], #-2196 @ 0xfffff76c │ │ │ │ + mvnseq r6, #4014080 @ 0x3d4000 │ │ │ │ + strbeq r5, [sl], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95d64 <__cxa_atexit@plt+0x88b2c> │ │ │ │ @@ -139978,15 +139978,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [sl], #-3348 @ 0xfffff2ec │ │ │ │ + strbeq r5, [sl], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 95e30 <__cxa_atexit@plt+0x88bf8> │ │ │ │ ldr lr, [pc, #188] @ 95e50 <__cxa_atexit@plt+0x88c18> │ │ │ │ @@ -140022,32 +140022,32 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r4, [sl], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r5, [sl], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq r4, [sl], #-3204 @ 0xfffff37c │ │ │ │ - strbeq r4, [sl], #-1984 @ 0xfffff840 │ │ │ │ - strbeq r4, [sl], #-1976 @ 0xfffff848 │ │ │ │ + strbeq r5, [sl], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r5, [sl], #-1968 @ 0xfffff850 │ │ │ │ + strbeq r5, [sl], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95ee0 <__cxa_atexit@plt+0x88ca8> │ │ │ │ @@ -140074,17 +140074,17 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strbeq r4, [sl], #-3012 @ 0xfffff43c │ │ │ │ - strbeq r4, [sl], #-1792 @ 0xfffff900 │ │ │ │ - strbeq r4, [sl], #-1784 @ 0xfffff908 │ │ │ │ + strbeq r5, [sl], #-2996 @ 0xfffff44c │ │ │ │ + strbeq r5, [sl], #-1776 @ 0xfffff910 │ │ │ │ + strbeq r5, [sl], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95f40 <__cxa_atexit@plt+0x88d08> │ │ │ │ ldr r2, [pc, #48] @ 95f48 <__cxa_atexit@plt+0x88d10> │ │ │ │ ldr r8, [pc, #48] @ 95f4c <__cxa_atexit@plt+0x88d14> │ │ │ │ @@ -140097,16 +140097,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r6, #1140850688 @ 0x44000000 │ │ │ │ - strbeq r4, [sl], #-1648 @ 0xfffff990 │ │ │ │ + mvnseq r6, #54788096 @ 0x3440000 │ │ │ │ + strbeq r5, [sl], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95f88 <__cxa_atexit@plt+0x88d50> │ │ │ │ @@ -140115,15 +140115,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [sl], #-2800 @ 0xfffff510 │ │ │ │ + strbeq r5, [sl], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 96014 <__cxa_atexit@plt+0x88ddc> │ │ │ │ @@ -140146,26 +140146,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 9603c <__cxa_atexit@plt+0x88e04> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, r3 │ │ │ │ b 96024 <__cxa_atexit@plt+0x88dec> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq r4, [sl], #-1476 @ 0xfffffa3c │ │ │ │ - strbeq r4, [sl], #-1468 @ 0xfffffa44 │ │ │ │ - strbeq r4, [sl], #-1460 @ 0xfffffa4c │ │ │ │ + strbeq r5, [sl], #-1460 @ 0xfffffa4c │ │ │ │ + strbeq r5, [sl], #-1452 @ 0xfffffa54 │ │ │ │ + strbeq r5, [sl], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96084 <__cxa_atexit@plt+0x88e4c> │ │ │ │ ldr r2, [pc, #48] @ 9608c <__cxa_atexit@plt+0x88e54> │ │ │ │ ldr r8, [pc, #48] @ 96090 <__cxa_atexit@plt+0x88e58> │ │ │ │ @@ -140178,16 +140178,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r6, #1073741875 @ 0x40000033 │ │ │ │ - strbeq r4, [sl], #-1324 @ 0xfffffad4 │ │ │ │ + mvnseq r6, #147849216 @ 0x8d00000 │ │ │ │ + strbeq r5, [sl], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 960cc <__cxa_atexit@plt+0x88e94> │ │ │ │ @@ -140196,15 +140196,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [sl], #-2476 @ 0xfffff654 │ │ │ │ + strbeq r5, [sl], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96120 <__cxa_atexit@plt+0x88ee8> │ │ │ │ ldr r2, [pc, #48] @ 96128 <__cxa_atexit@plt+0x88ef0> │ │ │ │ ldr r8, [pc, #48] @ 9612c <__cxa_atexit@plt+0x88ef4> │ │ │ │ @@ -140217,16 +140217,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r6, #1073741836 @ 0x4000000c │ │ │ │ - strbeq r4, [sl], #-1168 @ 0xfffffb70 │ │ │ │ + mvnseq r6, #1010827264 @ 0x3c400000 │ │ │ │ + strbeq r5, [sl], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 96168 <__cxa_atexit@plt+0x88f30> │ │ │ │ @@ -140235,15 +140235,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [sl], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq r5, [sl], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 961f8 <__cxa_atexit@plt+0x88fc0> │ │ │ │ add r9, r7, #12 │ │ │ │ @@ -140272,15 +140272,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r4, [sl], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r5, [sl], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 96358 <__cxa_atexit@plt+0x89120> │ │ │ │ @@ -140360,24 +140360,24 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - strbeq r4, [sl], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq r5, [sl], #-1852 @ 0xfffff8c4 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbeq r4, [sl], #-1956 @ 0xfffff85c │ │ │ │ - strbeq r4, [sl], #-736 @ 0xfffffd20 │ │ │ │ - strbeq r4, [sl], #-728 @ 0xfffffd28 │ │ │ │ + strbeq r5, [sl], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r5, [sl], #-720 @ 0xfffffd30 │ │ │ │ + strbeq r5, [sl], #-712 @ 0xfffffd38 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r4, [sl], #-2064 @ 0xfffff7f0 │ │ │ │ - strbeq r4, [sl], #-844 @ 0xfffffcb4 │ │ │ │ - strbeq r4, [sl], #-836 @ 0xfffffcbc │ │ │ │ - ldreq r1, [sl], #-3572 @ 0xfffff20c │ │ │ │ + strbeq r5, [sl], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r5, [sl], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r5, [sl], #-820 @ 0xfffffccc │ │ │ │ + ldreq r2, [sl], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #48 @ 0x30 │ │ │ │ cmp fp, lr │ │ │ │ bhi 96468 <__cxa_atexit@plt+0x89230> │ │ │ │ ldr r2, [pc, #192] @ 96470 <__cxa_atexit@plt+0x89238> │ │ │ │ @@ -140430,16 +140430,16 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - ldreq r1, [sl], #-2980 @ 0xfffff45c │ │ │ │ - ldreq r1, [sl], #-3328 @ 0xfffff300 │ │ │ │ + ldreq r2, [sl], #-2980 @ 0xfffff45c │ │ │ │ + ldreq r2, [sl], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #124] @ 96520 <__cxa_atexit@plt+0x892e8> │ │ │ │ add r8, r2, #3 │ │ │ │ @@ -140472,18 +140472,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 96528 <__cxa_atexit@plt+0x892f0> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #10 │ │ │ │ - ldreq r1, [sl], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r2, [sl], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r1, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ - ldreq r1, [sl], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq r2, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq r2, [sl], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 96578 <__cxa_atexit@plt+0x89340> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -140499,18 +140499,18 @@ │ │ │ │ ldr r3, [pc, #16] @ 96590 <__cxa_atexit@plt+0x89358> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r9, [pc, #8] @ 96594 <__cxa_atexit@plt+0x8935c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r1, [sl], #-2684 @ 0xfffff584 │ │ │ │ + ldreq r2, [sl], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [sl], #-2708 @ 0xfffff56c │ │ │ │ - ldreq r1, [sl], #-3028 @ 0xfffff42c │ │ │ │ + ldreq r2, [sl], #-2708 @ 0xfffff56c │ │ │ │ + ldreq r2, [sl], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 96608 <__cxa_atexit@plt+0x893d0> │ │ │ │ ldr r3, [pc, #108] @ 9662c <__cxa_atexit@plt+0x893f4> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -140538,18 +140538,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r4, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ + strbeq r5, [sl], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r1, [sl], #-2520 @ 0xfffff628 │ │ │ │ - ldreq r1, [sl], #-2776 @ 0xfffff528 │ │ │ │ + ldreq r2, [sl], #-2520 @ 0xfffff628 │ │ │ │ + ldreq r2, [sl], #-2776 @ 0xfffff528 │ │ │ │ andeq sp, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r3, [pc, #40] @ 96680 <__cxa_atexit@plt+0x89448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -140558,16 +140558,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 95a9c <__cxa_atexit@plt+0x88864> │ │ │ │ - strbeq r4, [sl], #-936 @ 0xfffffc58 │ │ │ │ - ldreq r1, [sl], #-2784 @ 0xfffff520 │ │ │ │ + strbeq r5, [sl], #-920 @ 0xfffffc68 │ │ │ │ + ldreq r2, [sl], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 966ec <__cxa_atexit@plt+0x894b4> │ │ │ │ ldr r3, [pc, #108] @ 96710 <__cxa_atexit@plt+0x894d8> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -140595,18 +140595,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r4, [sl], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r5, [sl], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r1, [sl], #-2272 @ 0xfffff720 │ │ │ │ - ldreq r1, [sl], #-2548 @ 0xfffff60c │ │ │ │ + ldreq r2, [sl], #-2272 @ 0xfffff720 │ │ │ │ + ldreq r2, [sl], #-2548 @ 0xfffff60c │ │ │ │ andeq sp, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r3, [pc, #40] @ 96764 <__cxa_atexit@plt+0x8952c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -140615,16 +140615,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 95a9c <__cxa_atexit@plt+0x88864> │ │ │ │ - strbeq r4, [sl], #-708 @ 0xfffffd3c │ │ │ │ - ldreq r1, [sl], #-2540 @ 0xfffff614 │ │ │ │ + strbeq r5, [sl], #-692 @ 0xfffffd4c │ │ │ │ + ldreq r2, [sl], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 967d0 <__cxa_atexit@plt+0x89598> │ │ │ │ ldr r3, [pc, #108] @ 967f4 <__cxa_atexit@plt+0x895bc> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -140652,18 +140652,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r4, [sl], #-592 @ 0xfffffdb0 │ │ │ │ + strbeq r5, [sl], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r1, [sl], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r1, [sl], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq r2, [sl], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r2, [sl], #-2320 @ 0xfffff6f0 │ │ │ │ andeq sp, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r3, [pc, #40] @ 96848 <__cxa_atexit@plt+0x89610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -140672,16 +140672,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 95a9c <__cxa_atexit@plt+0x88864> │ │ │ │ - strbeq r4, [sl], #-472 @ 0xfffffe28 │ │ │ │ - ldreq r1, [sl], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r5, [sl], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r2, [sl], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 968b4 <__cxa_atexit@plt+0x8967c> │ │ │ │ ldr r3, [pc, #108] @ 968d8 <__cxa_atexit@plt+0x896a0> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -140709,18 +140709,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r4, [sl], #-360 @ 0xfffffe98 │ │ │ │ + strbeq r5, [sl], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r1, [sl], #-1776 @ 0xfffff910 │ │ │ │ - ldreq r1, [sl], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq r2, [sl], #-1776 @ 0xfffff910 │ │ │ │ + ldreq r2, [sl], #-2092 @ 0xfffff7d4 │ │ │ │ andeq sp, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r3, [pc, #40] @ 9692c <__cxa_atexit@plt+0x896f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -140729,16 +140729,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 95a9c <__cxa_atexit@plt+0x88864> │ │ │ │ - strbeq r4, [sl], #-240 @ 0xffffff10 │ │ │ │ - ldreq r1, [sl], #-2020 @ 0xfffff81c │ │ │ │ + strbeq r5, [sl], #-224 @ 0xffffff20 │ │ │ │ + ldreq r2, [sl], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9699c <__cxa_atexit@plt+0x89764> │ │ │ │ @@ -140780,25 +140780,25 @@ │ │ │ │ ldm r9, {r2, r3, r9} │ │ │ │ stm lr, {r0, r2, r7, ip} │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str sl, [r8, #36] @ 0x24 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r4, [sl], #-136 @ 0xffffff78 │ │ │ │ + strbeq r5, [sl], #-120 @ 0xffffff88 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ - ldreq r1, [sl], #-1780 @ 0xfffff90c │ │ │ │ + ldreq r2, [sl], #-1780 @ 0xfffff90c │ │ │ │ andeq sp, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r3, [pc, #40] @ 96a64 <__cxa_atexit@plt+0x8982c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -140807,16 +140807,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 95a9c <__cxa_atexit@plt+0x88864> │ │ │ │ - strbeq r3, [sl], #-4032 @ 0xfffff040 │ │ │ │ - ldreq r1, [sl], #-1804 @ 0xfffff8f4 │ │ │ │ + strbeq r4, [sl], #-4016 @ 0xfffff050 │ │ │ │ + ldreq r2, [sl], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 96b90 <__cxa_atexit@plt+0x89958> │ │ │ │ ldr r7, [pc, #364] @ 96bf4 <__cxa_atexit@plt+0x899bc> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -140881,15 +140881,15 @@ │ │ │ │ ldr r7, [pc, #176] @ 96c28 <__cxa_atexit@plt+0x899f0> │ │ │ │ ldr r8, [pc, #176] @ 96c2c <__cxa_atexit@plt+0x899f4> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #104] @ 96c00 <__cxa_atexit@plt+0x899c8> │ │ │ │ ldr r9, [pc, #104] @ 96c04 <__cxa_atexit@plt+0x899cc> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -140908,29 +140908,29 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, ip │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - ldreq r1, [sl], #-1348 @ 0xfffffabc │ │ │ │ - strbeq r3, [sl], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq r2, [sl], #-1348 @ 0xfffffabc │ │ │ │ + strbeq r4, [sl], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - ldreq r1, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq r2, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ @ instruction: 0xffffd080 │ │ │ │ @ instruction: 0xffffd814 │ │ │ │ - strbeq r3, [sl], #-2700 @ 0xfffff574 │ │ │ │ - strbeq r3, [sl], #-2924 @ 0xfffff494 │ │ │ │ - strbeq r3, [sl], #-3808 @ 0xfffff120 │ │ │ │ - strbeq r3, [sl], #-3752 @ 0xfffff158 │ │ │ │ + strbeq r4, [sl], #-2684 @ 0xfffff584 │ │ │ │ + strbeq r4, [sl], #-2908 @ 0xfffff4a4 │ │ │ │ + strbeq r4, [sl], #-3792 @ 0xfffff130 │ │ │ │ + strbeq r4, [sl], #-3736 @ 0xfffff168 │ │ │ │ @ instruction: 0xffffdb30 │ │ │ │ @ instruction: 0xffffe108 │ │ │ │ - ldreq r1, [sl], #-1356 @ 0xfffffab4 │ │ │ │ - ldreq r1, [sl], #-1328 @ 0xfffffad0 │ │ │ │ - ldreq r1, [sl], #-1252 @ 0xfffffb1c │ │ │ │ + ldreq r2, [sl], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq r2, [sl], #-1328 @ 0xfffffad0 │ │ │ │ + ldreq r2, [sl], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r2, r1 │ │ │ │ mov ip, r7 │ │ │ │ str r8, [r2, #12]! │ │ │ │ @@ -140988,41 +140988,41 @@ │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 96d98 <__cxa_atexit@plt+0x89b60> │ │ │ │ ldr r8, [pc, #112] @ 96d9c <__cxa_atexit@plt+0x89b64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 96d4c <__cxa_atexit@plt+0x89b14> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 96d70 <__cxa_atexit@plt+0x89b38> │ │ │ │ ldr r5, [pc, #28] @ 96d74 <__cxa_atexit@plt+0x89b3c> │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [sl], #-960 @ 0xfffffc40 │ │ │ │ - strbeq r3, [sl], #-3232 @ 0xfffff360 │ │ │ │ + ldreq r2, [sl], #-960 @ 0xfffffc40 │ │ │ │ + strbeq r4, [sl], #-3216 @ 0xfffff370 │ │ │ │ @ instruction: 0xffffced4 │ │ │ │ - strbeq r3, [sl], #-2280 @ 0xfffff718 │ │ │ │ - strbeq r3, [sl], #-2504 @ 0xfffff638 │ │ │ │ - strbeq r3, [sl], #-3388 @ 0xfffff2c4 │ │ │ │ - strbeq r3, [sl], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq r4, [sl], #-2264 @ 0xfffff728 │ │ │ │ + strbeq r4, [sl], #-2488 @ 0xfffff648 │ │ │ │ + strbeq r4, [sl], #-3372 @ 0xfffff2d4 │ │ │ │ + strbeq r4, [sl], #-3316 @ 0xfffff30c │ │ │ │ @ instruction: 0xffffd630 │ │ │ │ @ instruction: 0xffffd984 │ │ │ │ @ instruction: 0xffffdf58 │ │ │ │ - ldreq r1, [sl], #-928 @ 0xfffffc60 │ │ │ │ - ldreq r1, [sl], #-900 @ 0xfffffc7c │ │ │ │ - ldreq r1, [sl], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r2, [sl], #-928 @ 0xfffffc60 │ │ │ │ + ldreq r2, [sl], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r2, [sl], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 96ec8 <__cxa_atexit@plt+0x89c90> │ │ │ │ ldr r7, [pc, #364] @ 96f2c <__cxa_atexit@plt+0x89cf4> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -141087,15 +141087,15 @@ │ │ │ │ ldr r7, [pc, #176] @ 96f60 <__cxa_atexit@plt+0x89d28> │ │ │ │ ldr r8, [pc, #176] @ 96f64 <__cxa_atexit@plt+0x89d2c> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #104] @ 96f38 <__cxa_atexit@plt+0x89d00> │ │ │ │ ldr r9, [pc, #104] @ 96f3c <__cxa_atexit@plt+0x89d04> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -141114,29 +141114,29 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, ip │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - ldreq r1, [sl], #-524 @ 0xfffffdf4 │ │ │ │ - strbeq r3, [sl], #-2792 @ 0xfffff518 │ │ │ │ + ldreq r2, [sl], #-524 @ 0xfffffdf4 │ │ │ │ + strbeq r4, [sl], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - ldreq r1, [sl], #-260 @ 0xfffffefc │ │ │ │ + ldreq r2, [sl], #-260 @ 0xfffffefc │ │ │ │ @ instruction: 0xffffcd48 │ │ │ │ @ instruction: 0xffffd4dc │ │ │ │ - strbeq r3, [sl], #-1876 @ 0xfffff8ac │ │ │ │ - strbeq r3, [sl], #-2100 @ 0xfffff7cc │ │ │ │ - strbeq r3, [sl], #-2984 @ 0xfffff458 │ │ │ │ - strbeq r3, [sl], #-2928 @ 0xfffff490 │ │ │ │ + strbeq r4, [sl], #-1860 @ 0xfffff8bc │ │ │ │ + strbeq r4, [sl], #-2084 @ 0xfffff7dc │ │ │ │ + strbeq r4, [sl], #-2968 @ 0xfffff468 │ │ │ │ + strbeq r4, [sl], #-2912 @ 0xfffff4a0 │ │ │ │ @ instruction: 0xffffd7f8 │ │ │ │ @ instruction: 0xffffddd0 │ │ │ │ - ldreq r1, [sl], #-532 @ 0xfffffdec │ │ │ │ - ldreq r1, [sl], #-504 @ 0xfffffe08 │ │ │ │ - ldreq r1, [sl], #-428 @ 0xfffffe54 │ │ │ │ + ldreq r2, [sl], #-532 @ 0xfffffdec │ │ │ │ + ldreq r2, [sl], #-504 @ 0xfffffe08 │ │ │ │ + ldreq r2, [sl], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r2, r1 │ │ │ │ mov ip, r7 │ │ │ │ str r8, [r2, #12]! │ │ │ │ @@ -141194,41 +141194,41 @@ │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 970d0 <__cxa_atexit@plt+0x89e98> │ │ │ │ ldr r8, [pc, #112] @ 970d4 <__cxa_atexit@plt+0x89e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 97084 <__cxa_atexit@plt+0x89e4c> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 970a8 <__cxa_atexit@plt+0x89e70> │ │ │ │ ldr r5, [pc, #28] @ 970ac <__cxa_atexit@plt+0x89e74> │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [sl], #-136 @ 0xffffff78 │ │ │ │ - strbeq r3, [sl], #-2408 @ 0xfffff698 │ │ │ │ + ldreq r2, [sl], #-136 @ 0xffffff78 │ │ │ │ + strbeq r4, [sl], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xffffcb9c │ │ │ │ - strbeq r3, [sl], #-1456 @ 0xfffffa50 │ │ │ │ - strbeq r3, [sl], #-1680 @ 0xfffff970 │ │ │ │ - strbeq r3, [sl], #-2564 @ 0xfffff5fc │ │ │ │ - strbeq r3, [sl], #-2508 @ 0xfffff634 │ │ │ │ + strbeq r4, [sl], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq r4, [sl], #-1664 @ 0xfffff980 │ │ │ │ + strbeq r4, [sl], #-2548 @ 0xfffff60c │ │ │ │ + strbeq r4, [sl], #-2492 @ 0xfffff644 │ │ │ │ @ instruction: 0xffffd2f8 │ │ │ │ @ instruction: 0xffffd64c │ │ │ │ @ instruction: 0xffffdc20 │ │ │ │ - ldreq r1, [sl], #-104 @ 0xffffff98 │ │ │ │ - ldreq r1, [sl], #-76 @ 0xffffffb4 │ │ │ │ - ldreq r1, [sl], #-124 @ 0xffffff84 │ │ │ │ + ldreq r2, [sl], #-104 @ 0xffffff98 │ │ │ │ + ldreq r2, [sl], #-76 @ 0xffffffb4 │ │ │ │ + ldreq r2, [sl], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97200 <__cxa_atexit@plt+0x89fc8> │ │ │ │ ldr r7, [pc, #364] @ 97264 <__cxa_atexit@plt+0x8a02c> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -141293,15 +141293,15 @@ │ │ │ │ ldr r7, [pc, #176] @ 97298 <__cxa_atexit@plt+0x8a060> │ │ │ │ ldr r8, [pc, #176] @ 9729c <__cxa_atexit@plt+0x8a064> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #104] @ 97270 <__cxa_atexit@plt+0x8a038> │ │ │ │ ldr r9, [pc, #104] @ 97274 <__cxa_atexit@plt+0x8a03c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -141320,29 +141320,29 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, ip │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - ldreq r0, [sl], #-3796 @ 0xfffff12c │ │ │ │ - strbeq r3, [sl], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r1, [sl], #-3796 @ 0xfffff12c │ │ │ │ + strbeq r4, [sl], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - ldreq r0, [sl], #-3512 @ 0xfffff248 │ │ │ │ + ldreq r1, [sl], #-3512 @ 0xfffff248 │ │ │ │ @ instruction: 0xffffca10 │ │ │ │ @ instruction: 0xffffd1a4 │ │ │ │ - strbeq r3, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ - strbeq r3, [sl], #-1276 @ 0xfffffb04 │ │ │ │ - strbeq r3, [sl], #-2152 @ 0xfffff798 │ │ │ │ - strbeq r3, [sl], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq r4, [sl], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq r4, [sl], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq r4, [sl], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r4, [sl], #-2088 @ 0xfffff7d8 │ │ │ │ @ instruction: 0xffffd4c0 │ │ │ │ @ instruction: 0xffffda98 │ │ │ │ - ldreq r0, [sl], #-3804 @ 0xfffff124 │ │ │ │ - ldreq r0, [sl], #-3776 @ 0xfffff140 │ │ │ │ - ldreq r0, [sl], #-3700 @ 0xfffff18c │ │ │ │ + ldreq r1, [sl], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r1, [sl], #-3776 @ 0xfffff140 │ │ │ │ + ldreq r1, [sl], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r2, r1 │ │ │ │ mov ip, r7 │ │ │ │ str r8, [r2, #12]! │ │ │ │ @@ -141400,41 +141400,41 @@ │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 97408 <__cxa_atexit@plt+0x8a1d0> │ │ │ │ ldr r8, [pc, #112] @ 9740c <__cxa_atexit@plt+0x8a1d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 973bc <__cxa_atexit@plt+0x8a184> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 973e0 <__cxa_atexit@plt+0x8a1a8> │ │ │ │ ldr r5, [pc, #28] @ 973e4 <__cxa_atexit@plt+0x8a1ac> │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sl], #-3408 @ 0xfffff2b0 │ │ │ │ - strbeq r3, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq r1, [sl], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq r4, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xffffc864 │ │ │ │ - strbeq r3, [sl], #-632 @ 0xfffffd88 │ │ │ │ - strbeq r3, [sl], #-856 @ 0xfffffca8 │ │ │ │ - strbeq r3, [sl], #-1732 @ 0xfffff93c │ │ │ │ - strbeq r3, [sl], #-1684 @ 0xfffff96c │ │ │ │ + strbeq r4, [sl], #-616 @ 0xfffffd98 │ │ │ │ + strbeq r4, [sl], #-840 @ 0xfffffcb8 │ │ │ │ + strbeq r4, [sl], #-1716 @ 0xfffff94c │ │ │ │ + strbeq r4, [sl], #-1668 @ 0xfffff97c │ │ │ │ @ instruction: 0xffffcfc0 │ │ │ │ @ instruction: 0xffffd314 │ │ │ │ @ instruction: 0xffffd8e8 │ │ │ │ - ldreq r0, [sl], #-3376 @ 0xfffff2d0 │ │ │ │ - ldreq r0, [sl], #-3348 @ 0xfffff2ec │ │ │ │ - ldreq r0, [sl], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r1, [sl], #-3376 @ 0xfffff2d0 │ │ │ │ + ldreq r1, [sl], #-3348 @ 0xfffff2ec │ │ │ │ + ldreq r1, [sl], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97538 <__cxa_atexit@plt+0x8a300> │ │ │ │ ldr r7, [pc, #364] @ 9759c <__cxa_atexit@plt+0x8a364> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -141499,15 +141499,15 @@ │ │ │ │ ldr r7, [pc, #176] @ 975d0 <__cxa_atexit@plt+0x8a398> │ │ │ │ ldr r8, [pc, #176] @ 975d4 <__cxa_atexit@plt+0x8a39c> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #104] @ 975a8 <__cxa_atexit@plt+0x8a370> │ │ │ │ ldr r9, [pc, #104] @ 975ac <__cxa_atexit@plt+0x8a374> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -141526,29 +141526,29 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, ip │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - ldreq r0, [sl], #-2972 @ 0xfffff464 │ │ │ │ - strbeq r3, [sl], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r1, [sl], #-2972 @ 0xfffff464 │ │ │ │ + strbeq r4, [sl], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - ldreq r0, [sl], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r1, [sl], #-2668 @ 0xfffff594 │ │ │ │ @ instruction: 0xffffc6d8 │ │ │ │ @ instruction: 0xffffce6c │ │ │ │ - strbeq r3, [sl], #-228 @ 0xffffff1c │ │ │ │ - strbeq r3, [sl], #-452 @ 0xfffffe3c │ │ │ │ - strbeq r3, [sl], #-1324 @ 0xfffffad4 │ │ │ │ - strbeq r3, [sl], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq r4, [sl], #-212 @ 0xffffff2c │ │ │ │ + strbeq r4, [sl], #-436 @ 0xfffffe4c │ │ │ │ + strbeq r4, [sl], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq r4, [sl], #-1264 @ 0xfffffb10 │ │ │ │ @ instruction: 0xffffd188 │ │ │ │ @ instruction: 0xffffd760 │ │ │ │ - ldreq r0, [sl], #-2980 @ 0xfffff45c │ │ │ │ - ldreq r0, [sl], #-2952 @ 0xfffff478 │ │ │ │ - ldreq r0, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ + ldreq r1, [sl], #-2980 @ 0xfffff45c │ │ │ │ + ldreq r1, [sl], #-2952 @ 0xfffff478 │ │ │ │ + ldreq r1, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r2, r1 │ │ │ │ mov ip, r7 │ │ │ │ str r8, [r2, #12]! │ │ │ │ @@ -141606,41 +141606,41 @@ │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 97740 <__cxa_atexit@plt+0x8a508> │ │ │ │ ldr r8, [pc, #112] @ 97744 <__cxa_atexit@plt+0x8a50c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 976f4 <__cxa_atexit@plt+0x8a4bc> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 97718 <__cxa_atexit@plt+0x8a4e0> │ │ │ │ ldr r5, [pc, #28] @ 9771c <__cxa_atexit@plt+0x8a4e4> │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sl], #-2584 @ 0xfffff5e8 │ │ │ │ - strbeq r3, [sl], #-748 @ 0xfffffd14 │ │ │ │ + ldreq r1, [sl], #-2584 @ 0xfffff5e8 │ │ │ │ + strbeq r4, [sl], #-732 @ 0xfffffd24 │ │ │ │ @ instruction: 0xffffc52c │ │ │ │ - strbeq r2, [sl], #-3904 @ 0xfffff0c0 │ │ │ │ - strbeq r3, [sl], #-32 @ 0xffffffe0 │ │ │ │ - strbeq r3, [sl], #-904 @ 0xfffffc78 │ │ │ │ - strbeq r3, [sl], #-860 @ 0xfffffca4 │ │ │ │ + strbeq r3, [sl], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq r4, [sl], #-16 │ │ │ │ + strbeq r4, [sl], #-888 @ 0xfffffc88 │ │ │ │ + strbeq r4, [sl], #-844 @ 0xfffffcb4 │ │ │ │ @ instruction: 0xffffcc88 │ │ │ │ @ instruction: 0xffffcfdc │ │ │ │ @ instruction: 0xffffd5b0 │ │ │ │ - ldreq r0, [sl], #-2552 @ 0xfffff608 │ │ │ │ - ldreq r0, [sl], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r0, [sl], #-2508 @ 0xfffff634 │ │ │ │ + ldreq r1, [sl], #-2552 @ 0xfffff608 │ │ │ │ + ldreq r1, [sl], #-2524 @ 0xfffff624 │ │ │ │ + ldreq r1, [sl], #-2508 @ 0xfffff634 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 97878 <__cxa_atexit@plt+0x8a640> │ │ │ │ @@ -141707,29 +141707,29 @@ │ │ │ │ str r7, [r2, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #204] @ 97930 <__cxa_atexit@plt+0x8a6f8> │ │ │ │ ldr r8, [pc, #204] @ 97934 <__cxa_atexit@plt+0x8a6fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 978c0 <__cxa_atexit@plt+0x8a688> │ │ │ │ ldr r1, [pc, #124] @ 9790c <__cxa_atexit@plt+0x8a6d4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #4]! │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, r2 │ │ │ │ str r0, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @@ -141743,28 +141743,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldreq r0, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ - strbeq r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldreq r1, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq r4, [sl], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xffffe4e0 │ │ │ │ @ instruction: 0xffffc39c │ │ │ │ - strbeq r2, [sl], #-3504 @ 0xfffff250 │ │ │ │ - strbeq r2, [sl], #-3728 @ 0xfffff170 │ │ │ │ - strbeq r3, [sl], #-512 @ 0xfffffe00 │ │ │ │ - strbeq r3, [sl], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r3, [sl], #-3488 @ 0xfffff260 │ │ │ │ + strbeq r3, [sl], #-3712 @ 0xfffff180 │ │ │ │ + strbeq r4, [sl], #-496 @ 0xfffffe10 │ │ │ │ + strbeq r4, [sl], #-444 @ 0xfffffe44 │ │ │ │ @ instruction: 0xffffcaf8 │ │ │ │ @ instruction: 0xffffce4c │ │ │ │ @ instruction: 0xffffd41c │ │ │ │ - ldreq r0, [sl], #-2148 @ 0xfffff79c │ │ │ │ - ldreq r0, [sl], #-2120 @ 0xfffff7b8 │ │ │ │ - ldreq r0, [sl], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r1, [sl], #-2148 @ 0xfffff79c │ │ │ │ + ldreq r1, [sl], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq r1, [sl], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r2, r1 │ │ │ │ mov ip, r7 │ │ │ │ str r8, [r2, #12]! │ │ │ │ @@ -141822,55 +141822,55 @@ │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 97aa0 <__cxa_atexit@plt+0x8a868> │ │ │ │ ldr r8, [pc, #112] @ 97aa4 <__cxa_atexit@plt+0x8a86c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 97a54 <__cxa_atexit@plt+0x8a81c> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 97a78 <__cxa_atexit@plt+0x8a840> │ │ │ │ ldr r5, [pc, #28] @ 97a7c <__cxa_atexit@plt+0x8a844> │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sl], #-1720 @ 0xfffff948 │ │ │ │ - strbeq r2, [sl], #-3988 @ 0xfffff06c │ │ │ │ + ldreq r1, [sl], #-1720 @ 0xfffff948 │ │ │ │ + strbeq r3, [sl], #-3972 @ 0xfffff07c │ │ │ │ @ instruction: 0xffffc1cc │ │ │ │ - strbeq r2, [sl], #-3040 @ 0xfffff420 │ │ │ │ - strbeq r2, [sl], #-3264 @ 0xfffff340 │ │ │ │ - strbeq r3, [sl], #-48 @ 0xffffffd0 │ │ │ │ - strbeq r2, [sl], #-4092 @ 0xfffff004 │ │ │ │ + strbeq r3, [sl], #-3024 @ 0xfffff430 │ │ │ │ + strbeq r3, [sl], #-3248 @ 0xfffff350 │ │ │ │ + strbeq r4, [sl], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r3, [sl], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xffffc928 │ │ │ │ @ instruction: 0xffffcc7c │ │ │ │ @ instruction: 0xffffd250 │ │ │ │ - ldreq r0, [sl], #-1688 @ 0xfffff968 │ │ │ │ - ldreq r0, [sl], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r1, [sl], #-1688 @ 0xfffff968 │ │ │ │ + ldreq r1, [sl], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97ad8 <__cxa_atexit@plt+0x8a8a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 97ae0 <__cxa_atexit@plt+0x8a8a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ + b 40196c <__cxa_atexit@plt+0x3f4734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r3, [sl], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141879,15 +141879,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -141896,18 +141896,18 @@ │ │ │ │ bhi 97b6c <__cxa_atexit@plt+0x8a934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 97b74 <__cxa_atexit@plt+0x8a93c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401884 <__cxa_atexit@plt+0x3f464c> │ │ │ │ + b 40196c <__cxa_atexit@plt+0x3f4734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq r3, [sl], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141917,15 +141917,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 98f18 <__cxa_atexit@plt+0x8bce0> │ │ │ │ @@ -141936,78 +141936,78 @@ │ │ │ │ bhi 97c0c <__cxa_atexit@plt+0x8a9d4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 97c14 <__cxa_atexit@plt+0x8a9dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-2460 @ 0xfffff664 │ │ │ │ + strbeq r3, [sl], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97c48 <__cxa_atexit@plt+0x8aa10> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 97c50 <__cxa_atexit@plt+0x8aa18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-2400 @ 0xfffff6a0 │ │ │ │ + strbeq r3, [sl], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97c84 <__cxa_atexit@plt+0x8aa4c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 97c8c <__cxa_atexit@plt+0x8aa54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq r3, [sl], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97cc0 <__cxa_atexit@plt+0x8aa88> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 97cc8 <__cxa_atexit@plt+0x8aa90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-2280 @ 0xfffff718 │ │ │ │ + strbeq r3, [sl], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97cfc <__cxa_atexit@plt+0x8aac4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 97d04 <__cxa_atexit@plt+0x8aacc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-2220 @ 0xfffff754 │ │ │ │ + strbeq r3, [sl], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97d98 <__cxa_atexit@plt+0x8ab60> │ │ │ │ ldr r3, [pc, #124] @ 97da0 <__cxa_atexit@plt+0x8ab68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -142039,15 +142039,15 @@ │ │ │ │ b 97db0 <__cxa_atexit@plt+0x8ab78> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r2, [sl], #-2140 @ 0xfffff7a4 │ │ │ │ + strbeq r3, [sl], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 97e38 <__cxa_atexit@plt+0x8ac00> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -142148,15 +142148,15 @@ │ │ │ │ ldr r7, [pc, #76] @ 97f90 <__cxa_atexit@plt+0x8ad58> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r5, [pc, #40] @ 97f8c <__cxa_atexit@plt+0x8ad54> │ │ │ │ tst r7, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ beq 97f78 <__cxa_atexit@plt+0x8ad40> │ │ │ │ mov r5, r3 │ │ │ │ b 98288 <__cxa_atexit@plt+0x8b050> │ │ │ │ @@ -142214,15 +142214,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - strbeq r2, [sl], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq r3, [sl], #-2624 @ 0xfffff5c0 │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98098 <__cxa_atexit@plt+0x8ae60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -142264,15 +142264,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - strbeq r2, [sl], #-2440 @ 0xfffff678 │ │ │ │ + strbeq r3, [sl], #-2424 @ 0xfffff688 │ │ │ │ andeq sp, r1, ip, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 9817c <__cxa_atexit@plt+0x8af44> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -142282,15 +142282,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 98180 <__cxa_atexit@plt+0x8af48> │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq sp, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -142299,15 +142299,15 @@ │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 9822c <__cxa_atexit@plt+0x8aff4> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -142330,15 +142330,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r2, [sl], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r3, [sl], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 98270 <__cxa_atexit@plt+0x8b038> │ │ │ │ @@ -142349,15 +142349,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [sl], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq r3, [sl], #-2044 @ 0xfffff804 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 982b4 <__cxa_atexit@plt+0x8b07c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -142399,15 +142399,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - strbeq r2, [sl], #-1900 @ 0xfffff894 │ │ │ │ + strbeq r3, [sl], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9837c <__cxa_atexit@plt+0x8b144> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -142449,15 +142449,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - strbeq r2, [sl], #-1700 @ 0xfffff95c │ │ │ │ + strbeq r3, [sl], #-1684 @ 0xfffff96c │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98444 <__cxa_atexit@plt+0x8b20c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -142499,15 +142499,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ - strbeq r2, [sl], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq r3, [sl], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142529,15 +142529,15 @@ │ │ │ │ add r0, r3, #28 │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r5, [r3, #12] │ │ │ │ ldm sp, {r5, r7} │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -142546,78 +142546,78 @@ │ │ │ │ bhi 98594 <__cxa_atexit@plt+0x8b35c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9859c <__cxa_atexit@plt+0x8b364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl], #-20 @ 0xffffffec │ │ │ │ + strbeq r3, [sl], #-4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 985d0 <__cxa_atexit@plt+0x8b398> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 985d8 <__cxa_atexit@plt+0x8b3a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sl], #-4056 @ 0xfffff028 │ │ │ │ + strbeq r2, [sl], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9860c <__cxa_atexit@plt+0x8b3d4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 98614 <__cxa_atexit@plt+0x8b3dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sl], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r2, [sl], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98648 <__cxa_atexit@plt+0x8b410> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 98650 <__cxa_atexit@plt+0x8b418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sl], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r2, [sl], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98684 <__cxa_atexit@plt+0x8b44c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9868c <__cxa_atexit@plt+0x8b454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sl], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq r2, [sl], #-3860 @ 0xfffff0ec │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98720 <__cxa_atexit@plt+0x8b4e8> │ │ │ │ ldr r3, [pc, #124] @ 98728 <__cxa_atexit@plt+0x8b4f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -142649,15 +142649,15 @@ │ │ │ │ b 98738 <__cxa_atexit@plt+0x8b500> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r1, [sl], #-3796 @ 0xfffff12c │ │ │ │ + strbeq r2, [sl], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 987c0 <__cxa_atexit@plt+0x8b588> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -142758,15 +142758,15 @@ │ │ │ │ ldr r7, [pc, #76] @ 98918 <__cxa_atexit@plt+0x8b6e0> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r5, [pc, #40] @ 98914 <__cxa_atexit@plt+0x8b6dc> │ │ │ │ tst r7, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ beq 98900 <__cxa_atexit@plt+0x8b6c8> │ │ │ │ mov r5, r3 │ │ │ │ b 98c10 <__cxa_atexit@plt+0x8b9d8> │ │ │ │ @@ -142824,15 +142824,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - strbeq r2, [sl], #-200 @ 0xffffff38 │ │ │ │ + strbeq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98a20 <__cxa_atexit@plt+0x8b7e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -142874,15 +142874,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - strbeq r2, [sl], #-0 │ │ │ │ + strbeq r2, [sl], #-4080 @ 0xfffff010 │ │ │ │ andeq sp, r1, ip, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 98b04 <__cxa_atexit@plt+0x8b8cc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -142892,15 +142892,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 98b08 <__cxa_atexit@plt+0x8b8d0> │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq sp, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -142909,15 +142909,15 @@ │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 98bb4 <__cxa_atexit@plt+0x8b97c> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -142940,15 +142940,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [sl], #-3820 @ 0xfffff114 │ │ │ │ + strbeq r2, [sl], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 98bf8 <__cxa_atexit@plt+0x8b9c0> │ │ │ │ @@ -142959,15 +142959,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-3716 @ 0xfffff17c │ │ │ │ + strbeq r2, [sl], #-3700 @ 0xfffff18c │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98c3c <__cxa_atexit@plt+0x8ba04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -143009,15 +143009,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - strbeq r1, [sl], #-3556 @ 0xfffff21c │ │ │ │ + strbeq r2, [sl], #-3540 @ 0xfffff22c │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98d04 <__cxa_atexit@plt+0x8bacc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -143059,15 +143059,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - strbeq r1, [sl], #-3356 @ 0xfffff2e4 │ │ │ │ + strbeq r2, [sl], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98dcc <__cxa_atexit@plt+0x8bb94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -143109,15 +143109,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ - strbeq r1, [sl], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq r2, [sl], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -143144,23 +143144,23 @@ │ │ │ │ str r5, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ ldm sp, {r5, r7, r8} │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip, lr} │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ @ instruction: 0xffffecbc │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ - ldreq pc, [r9], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq r0, [sl], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ mov r2, sl │ │ │ │ @@ -143278,15 +143278,15 @@ │ │ │ │ ldr r4, [pc, #144] @ 9917c <__cxa_atexit@plt+0x8bf44> │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, r4, #2 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r8, [pc, #132] @ 99180 <__cxa_atexit@plt+0x8bf48> │ │ │ │ ldr sl, [sp, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @@ -143297,28 +143297,28 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq r1, [sl], #-2820 @ 0xfffff4fc │ │ │ │ - strbeq r1, [sl], #-2780 @ 0xfffff524 │ │ │ │ + strbeq r2, [sl], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r2, [sl], #-2764 @ 0xfffff534 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - strbeq r1, [sl], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq lr, [r9], #-4064 @ 0xfffff020 │ │ │ │ + strbeq r2, [sl], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq pc, [r9], #-4064 @ 0xfffff020 │ │ │ │ @ instruction: 0xffffab10 │ │ │ │ - strbeq r1, [sl], #-1304 @ 0xfffffae8 │ │ │ │ - strbeq r1, [sl], #-1524 @ 0xfffffa0c │ │ │ │ - strbeq r1, [sl], #-2364 @ 0xfffff6c4 │ │ │ │ + strbeq r2, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq r2, [sl], #-1508 @ 0xfffffa1c │ │ │ │ + strbeq r2, [sl], #-2348 @ 0xfffff6d4 │ │ │ │ @ instruction: 0xffffb260 │ │ │ │ @ instruction: 0xffffb5b4 │ │ │ │ @ instruction: 0xffffbb94 │ │ │ │ - ldreq lr, [r9], #-4064 @ 0xfffff020 │ │ │ │ - ldreq lr, [r9], #-4028 @ 0xfffff044 │ │ │ │ + ldreq pc, [r9], #-4064 @ 0xfffff020 │ │ │ │ + ldreq pc, [r9], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 991c8 <__cxa_atexit@plt+0x8bf90> │ │ │ │ ldr r2, [pc, #48] @ 991d0 <__cxa_atexit@plt+0x8bf98> │ │ │ │ ldr r8, [pc, #48] @ 991d4 <__cxa_atexit@plt+0x8bf9c> │ │ │ │ @@ -143331,16 +143331,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r3, #137 @ 0x89 │ │ │ │ - strbeq r1, [sl], #-1000 @ 0xfffffc18 │ │ │ │ + mvnseq r3, #306184192 @ 0x12400000 │ │ │ │ + strbeq r2, [sl], #-984 @ 0xfffffc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99210 <__cxa_atexit@plt+0x8bfd8> │ │ │ │ @@ -143349,15 +143349,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r2, [sl], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99264 <__cxa_atexit@plt+0x8c02c> │ │ │ │ ldr r2, [pc, #48] @ 9926c <__cxa_atexit@plt+0x8c034> │ │ │ │ ldr r8, [pc, #48] @ 99270 <__cxa_atexit@plt+0x8c038> │ │ │ │ @@ -143370,16 +143370,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r2, #948 @ 0x3b4 │ │ │ │ - strbeq r1, [sl], #-844 @ 0xfffffcb4 │ │ │ │ + mvnseq r3, #-1392508928 @ 0xad000000 │ │ │ │ + strbeq r2, [sl], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 992ac <__cxa_atexit@plt+0x8c074> │ │ │ │ @@ -143388,15 +143388,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r2, [sl], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 99338 <__cxa_atexit@plt+0x8c100> │ │ │ │ @@ -143419,26 +143419,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 99360 <__cxa_atexit@plt+0x8c128> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, r3 │ │ │ │ b 99348 <__cxa_atexit@plt+0x8c110> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq r1, [sl], #-672 @ 0xfffffd60 │ │ │ │ - strbeq r1, [sl], #-664 @ 0xfffffd68 │ │ │ │ - strbeq r1, [sl], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r2, [sl], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r2, [sl], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r2, [sl], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 993a8 <__cxa_atexit@plt+0x8c170> │ │ │ │ ldr r2, [pc, #48] @ 993b0 <__cxa_atexit@plt+0x8c178> │ │ │ │ ldr r8, [pc, #48] @ 993b4 <__cxa_atexit@plt+0x8c17c> │ │ │ │ @@ -143451,16 +143451,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r2, #2704 @ 0xa90 │ │ │ │ - strbeq r1, [sl], #-520 @ 0xfffffdf8 │ │ │ │ + mvnseq r3, #-1543503871 @ 0xa4000001 │ │ │ │ + strbeq r2, [sl], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 993f0 <__cxa_atexit@plt+0x8c1b8> │ │ │ │ @@ -143469,15 +143469,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r2, [sl], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99444 <__cxa_atexit@plt+0x8c20c> │ │ │ │ ldr r2, [pc, #48] @ 9944c <__cxa_atexit@plt+0x8c214> │ │ │ │ ldr r8, [pc, #48] @ 99450 <__cxa_atexit@plt+0x8c218> │ │ │ │ @@ -143490,16 +143490,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r2, #13, 28 @ 0xd0 │ │ │ │ - strbeq r1, [sl], #-364 @ 0xfffffe94 │ │ │ │ + mvnseq r3, #-805306356 @ 0xd000000c │ │ │ │ + strbeq r2, [sl], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9948c <__cxa_atexit@plt+0x8c254> │ │ │ │ @@ -143508,15 +143508,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq r2, [sl], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 994f8 <__cxa_atexit@plt+0x8c2c0> │ │ │ │ ldr r2, [pc, #72] @ 99500 <__cxa_atexit@plt+0x8c2c8> │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -143535,15 +143535,15 @@ │ │ │ │ b 99510 <__cxa_atexit@plt+0x8c2d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r1, [sl], #-196 @ 0xffffff3c │ │ │ │ + strbeq r2, [sl], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 99598 <__cxa_atexit@plt+0x8c360> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -143683,24 +143683,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - strbeq r1, [sl], #-856 @ 0xfffffca8 │ │ │ │ + strbeq r2, [sl], #-840 @ 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - strbeq r1, [sl], #-1068 @ 0xfffffbd4 │ │ │ │ - strbeq r0, [sl], #-3944 @ 0xfffff098 │ │ │ │ - strbeq r0, [sl], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r2, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ + strbeq r1, [sl], #-3928 @ 0xfffff0a8 │ │ │ │ + strbeq r1, [sl], #-3920 @ 0xfffff0b0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - strbeq r1, [sl], #-976 @ 0xfffffc30 │ │ │ │ - strbeq r0, [sl], #-3852 @ 0xfffff0f4 │ │ │ │ - strbeq r0, [sl], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq r2, [sl], #-960 @ 0xfffffc40 │ │ │ │ + strbeq r1, [sl], #-3836 @ 0xfffff104 │ │ │ │ + strbeq r1, [sl], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 997c0 <__cxa_atexit@plt+0x8c588> │ │ │ │ ldr r2, [pc, #48] @ 997c8 <__cxa_atexit@plt+0x8c590> │ │ │ │ ldr r8, [pc, #48] @ 997cc <__cxa_atexit@plt+0x8c594> │ │ │ │ @@ -143713,16 +143713,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r2, #593920 @ 0x91000 │ │ │ │ - strbeq r0, [sl], #-3568 @ 0xfffff210 │ │ │ │ + mvnseq r2, #324 @ 0x144 │ │ │ │ + strbeq r1, [sl], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99808 <__cxa_atexit@plt+0x8c5d0> │ │ │ │ @@ -143731,15 +143731,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-624 @ 0xfffffd90 │ │ │ │ + strbeq r2, [sl], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9985c <__cxa_atexit@plt+0x8c624> │ │ │ │ ldr r2, [pc, #48] @ 99864 <__cxa_atexit@plt+0x8c62c> │ │ │ │ ldr r8, [pc, #48] @ 99868 <__cxa_atexit@plt+0x8c630> │ │ │ │ @@ -143752,16 +143752,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r2, #4014080 @ 0x3d4000 │ │ │ │ - strbeq r0, [sl], #-3412 @ 0xfffff2ac │ │ │ │ + mvnseq r2, #2896 @ 0xb50 │ │ │ │ + strbeq r1, [sl], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 998a4 <__cxa_atexit@plt+0x8c66c> │ │ │ │ @@ -143770,15 +143770,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-468 @ 0xfffffe2c │ │ │ │ + strbeq r2, [sl], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 998f8 <__cxa_atexit@plt+0x8c6c0> │ │ │ │ ldr r2, [pc, #48] @ 99900 <__cxa_atexit@plt+0x8c6c8> │ │ │ │ ldr r8, [pc, #48] @ 99904 <__cxa_atexit@plt+0x8c6cc> │ │ │ │ @@ -143791,16 +143791,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq r2, #1458176 @ 0x164000 │ │ │ │ - strbeq r0, [sl], #-3256 @ 0xfffff348 │ │ │ │ + mvnseq r2, #400 @ 0x190 │ │ │ │ + strbeq r1, [sl], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99940 <__cxa_atexit@plt+0x8c708> │ │ │ │ @@ -143809,15 +143809,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [sl], #-312 @ 0xfffffec8 │ │ │ │ + strbeq r2, [sl], #-296 @ 0xfffffed8 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r0, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 99a14 <__cxa_atexit@plt+0x8c7dc> │ │ │ │ @@ -143864,15 +143864,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ bx r1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r0, [sl], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq r1, [sl], #-3068 @ 0xfffff404 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 99a6c <__cxa_atexit@plt+0x8c834> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -143926,15 +143926,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r9, r7 │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ bne 99b98 <__cxa_atexit@plt+0x8c960> │ │ │ │ ldr r0, [sl, #11] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, r0 │ │ │ │ bge 99be0 <__cxa_atexit@plt+0x8c9a8> │ │ │ │ ldr r3, [pc, #348] @ 99c9c <__cxa_atexit@plt+0x8ca64> │ │ │ │ ldr r8, [pc, #348] @ 99ca0 <__cxa_atexit@plt+0x8ca68> │ │ │ │ @@ -143969,15 +143969,15 @@ │ │ │ │ ldr r2, [pc, #200] @ 99c80 <__cxa_atexit@plt+0x8ca48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #32]! │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ bne 99c38 <__cxa_atexit@plt+0x8ca00> │ │ │ │ ldr r0, [pc, #160] @ 99c8c <__cxa_atexit@plt+0x8ca54> │ │ │ │ ldr r2, [pc, #160] @ 99c90 <__cxa_atexit@plt+0x8ca58> │ │ │ │ @@ -143995,15 +143995,15 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, lr │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r3, [pc, #68] @ 99c84 <__cxa_atexit@plt+0x8ca4c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ beq 99c5c <__cxa_atexit@plt+0x8ca24> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [pc, #48] @ 99c88 <__cxa_atexit@plt+0x8ca50> │ │ │ │ @@ -144019,36 +144019,36 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - strbeq r0, [sl], #-2460 @ 0xfffff664 │ │ │ │ - strbeq r0, [sl], #-2452 @ 0xfffff66c │ │ │ │ + strbeq r1, [sl], #-2444 @ 0xfffff674 │ │ │ │ + strbeq r1, [sl], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - strbeq r0, [sl], #-2628 @ 0xfffff5bc │ │ │ │ - strbeq r0, [sl], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq r1, [sl], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq r1, [sl], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - strbeq r0, [sl], #-2768 @ 0xfffff530 │ │ │ │ - strbeq r0, [sl], #-2760 @ 0xfffff538 │ │ │ │ + strbeq r1, [sl], #-2752 @ 0xfffff540 │ │ │ │ + strbeq r1, [sl], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #24]! │ │ │ │ ldr r3, [pc, #20] @ 99cec <__cxa_atexit@plt+0x8cab4> │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 99d60 <__cxa_atexit@plt+0x8cb28> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -144071,15 +144071,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r0, [sl], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq r1, [sl], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99da4 <__cxa_atexit@plt+0x8cb6c> │ │ │ │ @@ -144090,25 +144090,25 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [sl], #-3288 @ 0xfffff328 │ │ │ │ + strbeq r1, [sl], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #24]! │ │ │ │ ldr r3, [pc, #20] @ 99ddc <__cxa_atexit@plt+0x8cba4> │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 99e50 <__cxa_atexit@plt+0x8cc18> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -144131,15 +144131,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r0, [sl], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq r1, [sl], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99e94 <__cxa_atexit@plt+0x8cc5c> │ │ │ │ @@ -144150,15 +144150,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [sl], #-3048 @ 0xfffff418 │ │ │ │ + strbeq r1, [sl], #-3032 @ 0xfffff428 │ │ │ │ andeq r3, r0, r9, asr #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 99efc <__cxa_atexit@plt+0x8ccc4> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -144169,15 +144169,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 99f00 <__cxa_atexit@plt+0x8ccc8> │ │ │ │ str r3, [r5, #32]! │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -144187,15 +144187,15 @@ │ │ │ │ str r2, [r3, #24]! │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r3, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r3, #-16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 99fac <__cxa_atexit@plt+0x8cd74> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -144218,15 +144218,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r0, [sl], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r1, [sl], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99ff0 <__cxa_atexit@plt+0x8cdb8> │ │ │ │ @@ -144237,26 +144237,26 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [sl], #-2700 @ 0xfffff574 │ │ │ │ + strbeq r1, [sl], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [pc, #24] @ 9a02c <__cxa_atexit@plt+0x8cdf4> │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5, #24]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 9a0a0 <__cxa_atexit@plt+0x8ce68> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -144279,15 +144279,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r0, [sl], #-2560 @ 0xfffff600 │ │ │ │ + strbeq r1, [sl], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a0e4 <__cxa_atexit@plt+0x8ceac> │ │ │ │ @@ -144298,26 +144298,26 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [sl], #-2456 @ 0xfffff668 │ │ │ │ + strbeq r1, [sl], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [pc, #24] @ 9a120 <__cxa_atexit@plt+0x8cee8> │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5, #24]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 9a194 <__cxa_atexit@plt+0x8cf5c> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -144340,15 +144340,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r0, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq r1, [sl], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a1d8 <__cxa_atexit@plt+0x8cfa0> │ │ │ │ @@ -144359,16 +144359,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [sl], #-2212 @ 0xfffff75c │ │ │ │ - ldreq sp, [r9], #-3992 @ 0xfffff068 │ │ │ │ + strbeq r1, [sl], #-2196 @ 0xfffff76c │ │ │ │ + ldreq lr, [r9], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a300 <__cxa_atexit@plt+0x8d0c8> │ │ │ │ stmib sp, {r3, fp} │ │ │ │ @@ -144436,16 +144436,16 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldreq sp, [r9], #-3340 @ 0xfffff2f4 │ │ │ │ - ldreq sp, [r9], #-3688 @ 0xfffff198 │ │ │ │ + ldreq lr, [r9], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq lr, [r9], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -144480,18 +144480,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 9a3c8 <__cxa_atexit@plt+0x8d190> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ - ldreq sp, [r9], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq lr, [r9], #-3148 @ 0xfffff3b4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [r9], #-3184 @ 0xfffff390 │ │ │ │ - ldreq sp, [r9], #-3504 @ 0xfffff250 │ │ │ │ + ldreq lr, [r9], #-3184 @ 0xfffff390 │ │ │ │ + ldreq lr, [r9], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, sp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a41c <__cxa_atexit@plt+0x8d1e4> │ │ │ │ ldr r3, [pc, #68] @ 9a43c <__cxa_atexit@plt+0x8d204> │ │ │ │ @@ -144508,18 +144508,18 @@ │ │ │ │ ldr r3, [pc, #16] @ 9a434 <__cxa_atexit@plt+0x8d1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r9, [pc, #8] @ 9a438 <__cxa_atexit@plt+0x8d200> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ - ldreq sp, [r9], #-3032 @ 0xfffff428 │ │ │ │ + ldreq lr, [r9], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq sp, [r9], #-3056 @ 0xfffff410 │ │ │ │ - ldreq sp, [r9], #-3376 @ 0xfffff2d0 │ │ │ │ + ldreq lr, [r9], #-3056 @ 0xfffff410 │ │ │ │ + ldreq lr, [r9], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a4ac <__cxa_atexit@plt+0x8d274> │ │ │ │ ldr r3, [pc, #108] @ 9a4d0 <__cxa_atexit@plt+0x8d298> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ @@ -144547,18 +144547,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r0, [sl], #-1404 @ 0xfffffa84 │ │ │ │ + strbeq r1, [sl], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [r9], #-2868 @ 0xfffff4cc │ │ │ │ - ldreq sp, [r9], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq lr, [r9], #-2868 @ 0xfffff4cc │ │ │ │ + ldreq lr, [r9], #-3124 @ 0xfffff3cc │ │ │ │ andeq r5, r3, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #40] @ 9a524 <__cxa_atexit@plt+0x8d2ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -144567,16 +144567,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 98f18 <__cxa_atexit@plt+0x8bce0> │ │ │ │ - strbeq r0, [sl], #-1284 @ 0xfffffafc │ │ │ │ - ldreq sp, [r9], #-3132 @ 0xfffff3c4 │ │ │ │ + strbeq r1, [sl], #-1268 @ 0xfffffb0c │ │ │ │ + ldreq lr, [r9], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a590 <__cxa_atexit@plt+0x8d358> │ │ │ │ ldr r3, [pc, #108] @ 9a5b4 <__cxa_atexit@plt+0x8d37c> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ @@ -144604,18 +144604,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r0, [sl], #-1176 @ 0xfffffb68 │ │ │ │ + strbeq r1, [sl], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq sp, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq lr, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq lr, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r5, r3, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #40] @ 9a608 <__cxa_atexit@plt+0x8d3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -144624,16 +144624,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 98f18 <__cxa_atexit@plt+0x8bce0> │ │ │ │ - strbeq r0, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ - ldreq sp, [r9], #-2888 @ 0xfffff4b8 │ │ │ │ + strbeq r1, [sl], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq lr, [r9], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a674 <__cxa_atexit@plt+0x8d43c> │ │ │ │ ldr r3, [pc, #108] @ 9a698 <__cxa_atexit@plt+0x8d460> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ @@ -144661,18 +144661,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r0, [sl], #-940 @ 0xfffffc54 │ │ │ │ + strbeq r1, [sl], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [r9], #-2372 @ 0xfffff6bc │ │ │ │ - ldreq sp, [r9], #-2668 @ 0xfffff594 │ │ │ │ + ldreq lr, [r9], #-2372 @ 0xfffff6bc │ │ │ │ + ldreq lr, [r9], #-2668 @ 0xfffff594 │ │ │ │ andeq r5, r3, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #40] @ 9a6ec <__cxa_atexit@plt+0x8d4b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -144681,16 +144681,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 98f18 <__cxa_atexit@plt+0x8bce0> │ │ │ │ - strbeq r0, [sl], #-820 @ 0xfffffccc │ │ │ │ - ldreq sp, [r9], #-2644 @ 0xfffff5ac │ │ │ │ + strbeq r1, [sl], #-804 @ 0xfffffcdc │ │ │ │ + ldreq lr, [r9], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a758 <__cxa_atexit@plt+0x8d520> │ │ │ │ ldr r3, [pc, #108] @ 9a77c <__cxa_atexit@plt+0x8d544> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ @@ -144718,18 +144718,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r0, [sl], #-708 @ 0xfffffd3c │ │ │ │ + strbeq r1, [sl], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [r9], #-2124 @ 0xfffff7b4 │ │ │ │ - ldreq sp, [r9], #-2440 @ 0xfffff678 │ │ │ │ + ldreq lr, [r9], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq lr, [r9], #-2440 @ 0xfffff678 │ │ │ │ andeq r5, r3, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #40] @ 9a7d0 <__cxa_atexit@plt+0x8d598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -144738,16 +144738,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 98f18 <__cxa_atexit@plt+0x8bce0> │ │ │ │ - strbeq r0, [sl], #-588 @ 0xfffffdb4 │ │ │ │ - ldreq sp, [r9], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq r1, [sl], #-572 @ 0xfffffdc4 │ │ │ │ + ldreq lr, [r9], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9a840 <__cxa_atexit@plt+0x8d608> │ │ │ │ @@ -144793,25 +144793,25 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ stm lr, {r1, r7, fp, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r9 │ │ │ │ str sl, [r8, #40] @ 0x28 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r0, [sl], #-484 @ 0xfffffe1c │ │ │ │ + strbeq r1, [sl], #-468 @ 0xfffffe2c │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ - ldreq sp, [r9], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq lr, [r9], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r5, r3, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #40] @ 9a918 <__cxa_atexit@plt+0x8d6e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -144820,16 +144820,16 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 98f18 <__cxa_atexit@plt+0x8bce0> │ │ │ │ - strbeq r0, [sl], #-268 @ 0xfffffef4 │ │ │ │ - ldreq sp, [r9], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r1, [sl], #-252 @ 0xffffff04 │ │ │ │ + ldreq lr, [r9], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9aa4c <__cxa_atexit@plt+0x8d814> │ │ │ │ ldr r7, [pc, #368] @ 9aaac <__cxa_atexit@plt+0x8d874> │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ @@ -144896,15 +144896,15 @@ │ │ │ │ ldr r7, [pc, #172] @ 9aae0 <__cxa_atexit@plt+0x8d8a8> │ │ │ │ ldr r8, [pc, #172] @ 9aae4 <__cxa_atexit@plt+0x8d8ac> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #100] @ 9aab8 <__cxa_atexit@plt+0x8d880> │ │ │ │ ldr r9, [pc, #100] @ 9aabc <__cxa_atexit@plt+0x8d884> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -144922,29 +144922,29 @@ │ │ │ │ mov r9, ip │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq sp, [r9], #-1672 @ 0xfffff978 │ │ │ │ - strbeq pc, [r9], #-3940 @ 0xfffff09c @ │ │ │ │ + ldreq lr, [r9], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r0, [sl], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - ldreq sp, [r9], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq lr, [r9], #-1428 @ 0xfffffa6c │ │ │ │ @ instruction: 0xffff91c0 │ │ │ │ - strbeq pc, [r9], #-3024 @ 0xfffff430 @ │ │ │ │ - strbeq pc, [r9], #-3248 @ 0xfffff350 @ │ │ │ │ - strbeq r0, [sl], #-36 @ 0xffffffdc │ │ │ │ - strbeq pc, [r9], #-4076 @ 0xfffff014 @ │ │ │ │ + strbeq r0, [sl], #-3008 @ 0xfffff440 │ │ │ │ + strbeq r0, [sl], #-3232 @ 0xfffff360 │ │ │ │ + strbeq r1, [sl], #-20 @ 0xffffffec │ │ │ │ + strbeq r0, [sl], #-4060 @ 0xfffff024 │ │ │ │ @ instruction: 0xffff991c │ │ │ │ @ instruction: 0xffff9c70 │ │ │ │ @ instruction: 0xffffa24c │ │ │ │ - ldreq sp, [r9], #-1680 @ 0xfffff970 │ │ │ │ - ldreq sp, [r9], #-1652 @ 0xfffff98c │ │ │ │ - ldreq sp, [r9], #-1580 @ 0xfffff9d4 │ │ │ │ + ldreq lr, [r9], #-1680 @ 0xfffff970 │ │ │ │ + ldreq lr, [r9], #-1652 @ 0xfffff98c │ │ │ │ + ldreq lr, [r9], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r3, r0, r9, lsl #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [r2, #28]! │ │ │ │ mov r5, r2 │ │ │ │ @@ -145006,41 +145006,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 9ac64 <__cxa_atexit@plt+0x8da2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 9ac14 <__cxa_atexit@plt+0x8d9dc> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 9ac38 <__cxa_atexit@plt+0x8da00> │ │ │ │ ldr r5, [pc, #28] @ 9ac3c <__cxa_atexit@plt+0x8da04> │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r2 │ │ │ │ bx r1 │ │ │ │ - ldreq sp, [r9], #-1272 @ 0xfffffb08 │ │ │ │ - strbeq pc, [r9], #-3544 @ 0xfffff228 @ │ │ │ │ + ldreq lr, [r9], #-1272 @ 0xfffffb08 │ │ │ │ + strbeq r0, [sl], #-3528 @ 0xfffff238 │ │ │ │ @ instruction: 0xffff900c │ │ │ │ - ldreq sp, [r9], #-1344 @ 0xfffffac0 │ │ │ │ - strbeq pc, [r9], #-2580 @ 0xfffff5ec @ │ │ │ │ - strbeq pc, [r9], #-2804 @ 0xfffff50c @ │ │ │ │ - strbeq pc, [r9], #-3688 @ 0xfffff198 @ │ │ │ │ - strbeq pc, [r9], #-3632 @ 0xfffff1d0 @ │ │ │ │ + ldreq lr, [r9], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq r0, [sl], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq r0, [sl], #-2788 @ 0xfffff51c │ │ │ │ + strbeq r0, [sl], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq r0, [sl], #-3616 @ 0xfffff1e0 │ │ │ │ @ instruction: 0xffff975c │ │ │ │ @ instruction: 0xffff9ab0 │ │ │ │ @ instruction: 0xffffa08c │ │ │ │ - ldreq sp, [r9], #-1240 @ 0xfffffb28 │ │ │ │ - ldreq sp, [r9], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq lr, [r9], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq lr, [r9], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ad98 <__cxa_atexit@plt+0x8db60> │ │ │ │ ldr r7, [pc, #368] @ 9adf8 <__cxa_atexit@plt+0x8dbc0> │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ @@ -145107,15 +145107,15 @@ │ │ │ │ ldr r7, [pc, #172] @ 9ae2c <__cxa_atexit@plt+0x8dbf4> │ │ │ │ ldr r8, [pc, #172] @ 9ae30 <__cxa_atexit@plt+0x8dbf8> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #100] @ 9ae04 <__cxa_atexit@plt+0x8dbcc> │ │ │ │ ldr r9, [pc, #100] @ 9ae08 <__cxa_atexit@plt+0x8dbd0> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -145133,29 +145133,29 @@ │ │ │ │ mov r9, ip │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq sp, [r9], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq pc, [r9], #-3096 @ 0xfffff3e8 @ │ │ │ │ + ldreq lr, [r9], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r0, [sl], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - ldreq sp, [r9], #-564 @ 0xfffffdcc │ │ │ │ + ldreq lr, [r9], #-564 @ 0xfffffdcc │ │ │ │ @ instruction: 0xffff8e74 │ │ │ │ - strbeq pc, [r9], #-2180 @ 0xfffff77c @ │ │ │ │ - strbeq pc, [r9], #-2404 @ 0xfffff69c @ │ │ │ │ - strbeq pc, [r9], #-3288 @ 0xfffff328 @ │ │ │ │ - strbeq pc, [r9], #-3232 @ 0xfffff360 @ │ │ │ │ + strbeq r0, [sl], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r0, [sl], #-2388 @ 0xfffff6ac │ │ │ │ + strbeq r0, [sl], #-3272 @ 0xfffff338 │ │ │ │ + strbeq r0, [sl], #-3216 @ 0xfffff370 │ │ │ │ @ instruction: 0xffff95d0 │ │ │ │ @ instruction: 0xffff9924 │ │ │ │ @ instruction: 0xffff9f00 │ │ │ │ - ldreq sp, [r9], #-836 @ 0xfffffcbc │ │ │ │ - ldreq sp, [r9], #-808 @ 0xfffffcd8 │ │ │ │ - ldreq sp, [r9], #-736 @ 0xfffffd20 │ │ │ │ + ldreq lr, [r9], #-836 @ 0xfffffcbc │ │ │ │ + ldreq lr, [r9], #-808 @ 0xfffffcd8 │ │ │ │ + ldreq lr, [r9], #-736 @ 0xfffffd20 │ │ │ │ andeq r3, r0, r9, lsl #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [r2, #28]! │ │ │ │ mov r5, r2 │ │ │ │ @@ -145217,41 +145217,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 9afb0 <__cxa_atexit@plt+0x8dd78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 9af60 <__cxa_atexit@plt+0x8dd28> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 9af84 <__cxa_atexit@plt+0x8dd4c> │ │ │ │ ldr r5, [pc, #28] @ 9af88 <__cxa_atexit@plt+0x8dd50> │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r2 │ │ │ │ bx r1 │ │ │ │ - ldreq sp, [r9], #-428 @ 0xfffffe54 │ │ │ │ - strbeq pc, [r9], #-2700 @ 0xfffff574 @ │ │ │ │ + ldreq lr, [r9], #-428 @ 0xfffffe54 │ │ │ │ + strbeq r0, [sl], #-2684 @ 0xfffff584 │ │ │ │ @ instruction: 0xffff8cc0 │ │ │ │ - ldreq sp, [r9], #-500 @ 0xfffffe0c │ │ │ │ - strbeq pc, [r9], #-1736 @ 0xfffff938 @ │ │ │ │ - strbeq pc, [r9], #-1960 @ 0xfffff858 @ │ │ │ │ - strbeq pc, [r9], #-2844 @ 0xfffff4e4 @ │ │ │ │ - strbeq pc, [r9], #-2788 @ 0xfffff51c @ │ │ │ │ + ldreq lr, [r9], #-500 @ 0xfffffe0c │ │ │ │ + strbeq r0, [sl], #-1720 @ 0xfffff948 │ │ │ │ + strbeq r0, [sl], #-1944 @ 0xfffff868 │ │ │ │ + strbeq r0, [sl], #-2828 @ 0xfffff4f4 │ │ │ │ + strbeq r0, [sl], #-2772 @ 0xfffff52c │ │ │ │ @ instruction: 0xffff9410 │ │ │ │ @ instruction: 0xffff9764 │ │ │ │ @ instruction: 0xffff9d40 │ │ │ │ - ldreq sp, [r9], #-396 @ 0xfffffe74 │ │ │ │ - ldreq sp, [r9], #-416 @ 0xfffffe60 │ │ │ │ + ldreq lr, [r9], #-396 @ 0xfffffe74 │ │ │ │ + ldreq lr, [r9], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b0e4 <__cxa_atexit@plt+0x8deac> │ │ │ │ ldr r7, [pc, #368] @ 9b144 <__cxa_atexit@plt+0x8df0c> │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ @@ -145318,15 +145318,15 @@ │ │ │ │ ldr r7, [pc, #172] @ 9b178 <__cxa_atexit@plt+0x8df40> │ │ │ │ ldr r8, [pc, #172] @ 9b17c <__cxa_atexit@plt+0x8df44> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #100] @ 9b150 <__cxa_atexit@plt+0x8df18> │ │ │ │ ldr r9, [pc, #100] @ 9b154 <__cxa_atexit@plt+0x8df1c> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -145344,29 +145344,29 @@ │ │ │ │ mov r9, ip │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq ip, [r9], #-4080 @ 0xfffff010 │ │ │ │ - strbeq pc, [r9], #-2244 @ 0xfffff73c @ │ │ │ │ + ldreq sp, [r9], #-4080 @ 0xfffff010 │ │ │ │ + strbeq r0, [sl], #-2228 @ 0xfffff74c │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - ldreq ip, [r9], #-3796 @ 0xfffff12c │ │ │ │ + ldreq sp, [r9], #-3796 @ 0xfffff12c │ │ │ │ @ instruction: 0xffff8b28 │ │ │ │ - strbeq pc, [r9], #-1336 @ 0xfffffac8 @ │ │ │ │ - strbeq pc, [r9], #-1560 @ 0xfffff9e8 @ │ │ │ │ - strbeq pc, [r9], #-2436 @ 0xfffff67c @ │ │ │ │ - strbeq pc, [r9], #-2388 @ 0xfffff6ac @ │ │ │ │ + strbeq r0, [sl], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r0, [sl], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r0, [sl], #-2420 @ 0xfffff68c │ │ │ │ + strbeq r0, [sl], #-2372 @ 0xfffff6bc │ │ │ │ @ instruction: 0xffff9284 │ │ │ │ @ instruction: 0xffff95d8 │ │ │ │ @ instruction: 0xffff9bb4 │ │ │ │ - ldreq ip, [r9], #-4088 @ 0xfffff008 │ │ │ │ - ldreq ip, [r9], #-4060 @ 0xfffff024 │ │ │ │ - ldreq ip, [r9], #-3988 @ 0xfffff06c │ │ │ │ + ldreq sp, [r9], #-4088 @ 0xfffff008 │ │ │ │ + ldreq sp, [r9], #-4060 @ 0xfffff024 │ │ │ │ + ldreq sp, [r9], #-3988 @ 0xfffff06c │ │ │ │ andeq r3, r0, r9, lsl #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [r2, #28]! │ │ │ │ mov r5, r2 │ │ │ │ @@ -145428,41 +145428,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 9b2fc <__cxa_atexit@plt+0x8e0c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 9b2ac <__cxa_atexit@plt+0x8e074> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 9b2d0 <__cxa_atexit@plt+0x8e098> │ │ │ │ ldr r5, [pc, #28] @ 9b2d4 <__cxa_atexit@plt+0x8e09c> │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ bx r1 │ │ │ │ - ldreq ip, [r9], #-3680 @ 0xfffff1a0 │ │ │ │ - strbeq pc, [r9], #-1848 @ 0xfffff8c8 @ │ │ │ │ + ldreq sp, [r9], #-3680 @ 0xfffff1a0 │ │ │ │ + strbeq r0, [sl], #-1832 @ 0xfffff8d8 │ │ │ │ @ instruction: 0xffff8974 │ │ │ │ - ldreq ip, [r9], #-3752 @ 0xfffff158 │ │ │ │ - strbeq pc, [r9], #-892 @ 0xfffffc84 @ │ │ │ │ - strbeq pc, [r9], #-1116 @ 0xfffffba4 @ │ │ │ │ - strbeq pc, [r9], #-1992 @ 0xfffff838 @ │ │ │ │ - strbeq pc, [r9], #-1944 @ 0xfffff868 @ │ │ │ │ + ldreq sp, [r9], #-3752 @ 0xfffff158 │ │ │ │ + strbeq r0, [sl], #-876 @ 0xfffffc94 │ │ │ │ + strbeq r0, [sl], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq r0, [sl], #-1976 @ 0xfffff848 │ │ │ │ + strbeq r0, [sl], #-1928 @ 0xfffff878 │ │ │ │ @ instruction: 0xffff90c4 │ │ │ │ @ instruction: 0xffff9418 │ │ │ │ @ instruction: 0xffff99f4 │ │ │ │ - ldreq ip, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ - ldreq ip, [r9], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq sp, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq sp, [r9], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b430 <__cxa_atexit@plt+0x8e1f8> │ │ │ │ ldr r7, [pc, #368] @ 9b490 <__cxa_atexit@plt+0x8e258> │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ @@ -145529,15 +145529,15 @@ │ │ │ │ ldr r7, [pc, #172] @ 9b4c4 <__cxa_atexit@plt+0x8e28c> │ │ │ │ ldr r8, [pc, #172] @ 9b4c8 <__cxa_atexit@plt+0x8e290> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r3, [pc, #100] @ 9b49c <__cxa_atexit@plt+0x8e264> │ │ │ │ ldr r9, [pc, #100] @ 9b4a0 <__cxa_atexit@plt+0x8e268> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ @@ -145555,29 +145555,29 @@ │ │ │ │ mov r9, ip │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq ip, [r9], #-3236 @ 0xfffff35c │ │ │ │ - strbeq pc, [r9], #-1396 @ 0xfffffa8c @ │ │ │ │ + ldreq sp, [r9], #-3236 @ 0xfffff35c │ │ │ │ + strbeq r0, [sl], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - ldreq ip, [r9], #-2932 @ 0xfffff48c │ │ │ │ + ldreq sp, [r9], #-2932 @ 0xfffff48c │ │ │ │ @ instruction: 0xffff87dc │ │ │ │ - strbeq pc, [r9], #-492 @ 0xfffffe14 @ │ │ │ │ - strbeq pc, [r9], #-716 @ 0xfffffd34 @ │ │ │ │ - strbeq pc, [r9], #-1588 @ 0xfffff9cc @ │ │ │ │ - strbeq pc, [r9], #-1544 @ 0xfffff9f8 @ │ │ │ │ + strbeq r0, [sl], #-476 @ 0xfffffe24 │ │ │ │ + strbeq r0, [sl], #-700 @ 0xfffffd44 │ │ │ │ + strbeq r0, [sl], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r0, [sl], #-1528 @ 0xfffffa08 │ │ │ │ @ instruction: 0xffff8f38 │ │ │ │ @ instruction: 0xffff928c │ │ │ │ @ instruction: 0xffff9868 │ │ │ │ - ldreq ip, [r9], #-3244 @ 0xfffff354 │ │ │ │ - ldreq ip, [r9], #-3216 @ 0xfffff370 │ │ │ │ - ldreq ip, [r9], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq sp, [r9], #-3244 @ 0xfffff354 │ │ │ │ + ldreq sp, [r9], #-3216 @ 0xfffff370 │ │ │ │ + ldreq sp, [r9], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r3, r0, r9, lsl #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [r2, #28]! │ │ │ │ mov r5, r2 │ │ │ │ @@ -145639,41 +145639,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 9b648 <__cxa_atexit@plt+0x8e410> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 9b5f8 <__cxa_atexit@plt+0x8e3c0> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 9b61c <__cxa_atexit@plt+0x8e3e4> │ │ │ │ ldr r5, [pc, #28] @ 9b620 <__cxa_atexit@plt+0x8e3e8> │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r1 │ │ │ │ - ldreq ip, [r9], #-2836 @ 0xfffff4ec │ │ │ │ - strbeq pc, [r9], #-1000 @ 0xfffffc18 @ │ │ │ │ + ldreq sp, [r9], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq r0, [sl], #-984 @ 0xfffffc28 │ │ │ │ @ instruction: 0xffff8628 │ │ │ │ - ldreq ip, [r9], #-2908 @ 0xfffff4a4 │ │ │ │ - strbeq pc, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - strbeq pc, [r9], #-272 @ 0xfffffef0 @ │ │ │ │ - strbeq pc, [r9], #-1144 @ 0xfffffb88 @ │ │ │ │ - strbeq pc, [r9], #-1100 @ 0xfffffbb4 @ │ │ │ │ + ldreq sp, [r9], #-2908 @ 0xfffff4a4 │ │ │ │ + strbeq r0, [sl], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r0, [sl], #-256 @ 0xffffff00 │ │ │ │ + strbeq r0, [sl], #-1128 @ 0xfffffb98 │ │ │ │ + strbeq r0, [sl], #-1084 @ 0xfffffbc4 │ │ │ │ @ instruction: 0xffff8d78 │ │ │ │ @ instruction: 0xffff90cc │ │ │ │ @ instruction: 0xffff96a8 │ │ │ │ - ldreq ip, [r9], #-2804 @ 0xfffff50c │ │ │ │ - ldreq ip, [r9], #-2760 @ 0xfffff538 │ │ │ │ + ldreq sp, [r9], #-2804 @ 0xfffff50c │ │ │ │ + ldreq sp, [r9], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9b784 <__cxa_atexit@plt+0x8e54c> │ │ │ │ @@ -145742,15 +145742,15 @@ │ │ │ │ ldr r5, [pc, #216] @ 9b844 <__cxa_atexit@plt+0x8e60c> │ │ │ │ ldr r8, [pc, #216] @ 9b848 <__cxa_atexit@plt+0x8e610> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #20 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 9b7d4 <__cxa_atexit@plt+0x8e59c> │ │ │ │ ldr lr, [pc, #132] @ 9b820 <__cxa_atexit@plt+0x8e5e8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -145758,15 +145758,15 @@ │ │ │ │ str lr, [r2, #4]! │ │ │ │ ldr r1, [r5, #32] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r8, r2 │ │ │ │ str r1, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @@ -145780,28 +145780,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq ip, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ - strbeq pc, [r9], #-504 @ 0xfffffe08 @ │ │ │ │ + ldreq sp, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r0, [sl], #-488 @ 0xfffffe18 │ │ │ │ @ instruction: 0xffffdcfc │ │ │ │ @ instruction: 0xffff8490 │ │ │ │ - strbeq lr, [r9], #-3748 @ 0xfffff15c │ │ │ │ - strbeq lr, [r9], #-3972 @ 0xfffff07c │ │ │ │ - strbeq pc, [r9], #-756 @ 0xfffffd0c @ │ │ │ │ - strbeq pc, [r9], #-704 @ 0xfffffd40 @ │ │ │ │ + strbeq pc, [r9], #-3732 @ 0xfffff16c @ │ │ │ │ + strbeq pc, [r9], #-3956 @ 0xfffff08c @ │ │ │ │ + strbeq r0, [sl], #-740 @ 0xfffffd1c │ │ │ │ + strbeq r0, [sl], #-688 @ 0xfffffd50 │ │ │ │ @ instruction: 0xffff8bec │ │ │ │ @ instruction: 0xffff8f40 │ │ │ │ @ instruction: 0xffff9514 │ │ │ │ - ldreq ip, [r9], #-2396 @ 0xfffff6a4 │ │ │ │ - ldreq ip, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq ip, [r9], #-2248 @ 0xfffff738 │ │ │ │ + ldreq sp, [r9], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq sp, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq sp, [r9], #-2248 @ 0xfffff738 │ │ │ │ andeq r3, r0, r9, lsl #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [r2, #28]! │ │ │ │ mov r5, r2 │ │ │ │ @@ -145863,41 +145863,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #112] @ 9b9c8 <__cxa_atexit@plt+0x8e790> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ mov r6, r7 │ │ │ │ b 9b978 <__cxa_atexit@plt+0x8e740> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 9b99c <__cxa_atexit@plt+0x8e764> │ │ │ │ ldr r5, [pc, #28] @ 9b9a0 <__cxa_atexit@plt+0x8e768> │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r2 │ │ │ │ bx r1 │ │ │ │ - ldreq ip, [r9], #-1940 @ 0xfffff86c │ │ │ │ - strbeq pc, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + ldreq sp, [r9], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r0, [sl], #-96 @ 0xffffffa0 │ │ │ │ @ instruction: 0xffff82a8 │ │ │ │ - ldreq ip, [r9], #-2012 @ 0xfffff824 │ │ │ │ - strbeq lr, [r9], #-3248 @ 0xfffff350 │ │ │ │ - strbeq lr, [r9], #-3472 @ 0xfffff270 │ │ │ │ - strbeq pc, [r9], #-256 @ 0xffffff00 @ │ │ │ │ - strbeq pc, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + ldreq sp, [r9], #-2012 @ 0xfffff824 │ │ │ │ + strbeq pc, [r9], #-3232 @ 0xfffff360 @ │ │ │ │ + strbeq pc, [r9], #-3456 @ 0xfffff280 @ │ │ │ │ + strbeq r0, [sl], #-240 @ 0xffffff10 │ │ │ │ + strbeq r0, [sl], #-188 @ 0xffffff44 │ │ │ │ @ instruction: 0xffff89f8 │ │ │ │ @ instruction: 0xffff8d4c │ │ │ │ @ instruction: 0xffff9328 │ │ │ │ - ldreq ip, [r9], #-1908 @ 0xfffff88c │ │ │ │ - ldreq ip, [r9], #-1988 @ 0xfffff83c │ │ │ │ + ldreq sp, [r9], #-1908 @ 0xfffff88c │ │ │ │ + ldreq sp, [r9], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 9bab0 <__cxa_atexit@plt+0x8e878> │ │ │ │ @@ -145945,28 +145945,28 @@ │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub r2, r6, #25 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r3 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd508 │ │ │ │ @ instruction: 0xffffe7b8 │ │ │ │ - ldreq ip, [r9], #-852 @ 0xfffffcac │ │ │ │ + ldreq sp, [r9], #-852 @ 0xfffffcac │ │ │ │ @ instruction: 0xffffc084 │ │ │ │ @ instruction: 0xffffc104 │ │ │ │ - ldreq ip, [r9], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq sp, [r9], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9bb50 <__cxa_atexit@plt+0x8e918> │ │ │ │ ldr r2, [pc, #88] @ 9bb5c <__cxa_atexit@plt+0x8e924> │ │ │ │ @@ -145983,38 +145983,38 @@ │ │ │ │ ldr r2, [pc, #56] @ 9bb68 <__cxa_atexit@plt+0x8e930> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401894 <__cxa_atexit@plt+0x3f465c> │ │ │ │ + b 40197c <__cxa_atexit@plt+0x3f4744> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r9], #-2700 @ 0xfffff574 │ │ │ │ + strbeq pc, [r9], #-2684 @ 0xfffff584 @ │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq ip, [r9], #-1516 @ 0xfffffa14 │ │ │ │ - ldreq ip, [r9], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq sp, [r9], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq sp, [r9], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 9bb9c <__cxa_atexit@plt+0x8e964> │ │ │ │ ldr r2, [pc, #28] @ 9bba0 <__cxa_atexit@plt+0x8e968> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401894 <__cxa_atexit@plt+0x3f465c> │ │ │ │ + b 40197c <__cxa_atexit@plt+0x3f4744> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq ip, [r9], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq sp, [r9], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9bbd8 <__cxa_atexit@plt+0x8e9a0> │ │ │ │ @@ -146022,17 +146022,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - strbeq lr, [r9], #-3748 @ 0xfffff15c │ │ │ │ - ldreq ip, [r9], #-1464 @ 0xfffffa48 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + strbeq pc, [r9], #-3732 @ 0xfffff16c @ │ │ │ │ + ldreq sp, [r9], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -146056,18 +146056,18 @@ │ │ │ │ bhi 9bc6c <__cxa_atexit@plt+0x8ea34> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9bc74 <__cxa_atexit@plt+0x8ea3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ + strbeq pc, [r9], #-2348 @ 0xfffff6d4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9bd3c <__cxa_atexit@plt+0x8eb04> │ │ │ │ @@ -146114,15 +146114,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq lr, [r9], #-2268 @ 0xfffff724 │ │ │ │ + strbeq pc, [r9], #-2252 @ 0xfffff734 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -146214,19 +146214,19 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq lr, [r9], #-3112 @ 0xfffff3d8 │ │ │ │ - strbeq lr, [r9], #-3184 @ 0xfffff390 │ │ │ │ - strbeq lr, [r9], #-3044 @ 0xfffff41c │ │ │ │ - strbeq lr, [r9], #-3016 @ 0xfffff438 │ │ │ │ - ldreq ip, [r9], #-672 @ 0xfffffd60 │ │ │ │ + strbeq pc, [r9], #-3096 @ 0xfffff3e8 @ │ │ │ │ + strbeq pc, [r9], #-3168 @ 0xfffff3a0 @ │ │ │ │ + strbeq pc, [r9], #-3028 @ 0xfffff42c @ │ │ │ │ + strbeq pc, [r9], #-3000 @ 0xfffff448 @ │ │ │ │ + ldreq sp, [r9], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -146262,18 +146262,18 @@ │ │ │ │ bhi 9bfa4 <__cxa_atexit@plt+0x8ed6c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9bfac <__cxa_atexit@plt+0x8ed74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r9], #-1540 @ 0xfffff9fc │ │ │ │ + strbeq pc, [r9], #-1524 @ 0xfffffa0c @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9c074 <__cxa_atexit@plt+0x8ee3c> │ │ │ │ @@ -146320,15 +146320,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq lr, [r9], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq pc, [r9], #-1428 @ 0xfffffa6c @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -146420,18 +146420,18 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq lr, [r9], #-2288 @ 0xfffff710 │ │ │ │ - strbeq lr, [r9], #-2360 @ 0xfffff6c8 │ │ │ │ - strbeq lr, [r9], #-2220 @ 0xfffff754 │ │ │ │ - strbeq lr, [r9], #-2192 @ 0xfffff770 │ │ │ │ + strbeq pc, [r9], #-2272 @ 0xfffff720 @ │ │ │ │ + strbeq pc, [r9], #-2344 @ 0xfffff6d8 @ │ │ │ │ + strbeq pc, [r9], #-2204 @ 0xfffff764 @ │ │ │ │ + strbeq pc, [r9], #-2176 @ 0xfffff780 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -146453,21 +146453,21 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldreq fp, [r9], #-3852 @ 0xfffff0f4 │ │ │ │ + ldreq ip, [r9], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c304 <__cxa_atexit@plt+0x8f0cc> │ │ │ │ ldr r3, [pc, #52] @ 9c30c <__cxa_atexit@plt+0x8f0d4> │ │ │ │ @@ -146482,15 +146482,15 @@ │ │ │ │ b 9c31c <__cxa_atexit@plt+0x8f0e4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq fp, [r9], #-3764 @ 0xfffff14c │ │ │ │ + ldreq ip, [r9], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #120] @ 9c3a4 <__cxa_atexit@plt+0x8f16c> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ @@ -146503,15 +146503,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 9c3ac <__cxa_atexit@plt+0x8f174> │ │ │ │ ldr r2, [pc, #92] @ 9c3b0 <__cxa_atexit@plt+0x8f178> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 401894 <__cxa_atexit@plt+0x3f465c> │ │ │ │ + b 40197c <__cxa_atexit@plt+0x3f4744> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 9c3a8 <__cxa_atexit@plt+0x8f170> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -146522,16 +146522,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 9c948 <__cxa_atexit@plt+0x8f710> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq fp, [r9], #-3528 @ 0xfffff238 │ │ │ │ - ldreq fp, [r9], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq ip, [r9], #-3528 @ 0xfffff238 │ │ │ │ + ldreq ip, [r9], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9c3f8 <__cxa_atexit@plt+0x8f1c0> │ │ │ │ @@ -146539,15 +146539,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 9c434 <__cxa_atexit@plt+0x8f1fc> │ │ │ │ ldr r8, [r5] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401894 <__cxa_atexit@plt+0x3f465c> │ │ │ │ + b 40197c <__cxa_atexit@plt+0x3f4744> │ │ │ │ ldr r2, [pc, #44] @ 9c42c <__cxa_atexit@plt+0x8f1f4> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ beq 9c424 <__cxa_atexit@plt+0x8f1ec> │ │ │ │ mov r8, fp │ │ │ │ @@ -146555,16 +146555,16 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 9c948 <__cxa_atexit@plt+0x8f710> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq fp, [r9], #-3388 @ 0xfffff2c4 │ │ │ │ - ldreq fp, [r9], #-3452 @ 0xfffff284 │ │ │ │ + ldreq ip, [r9], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq ip, [r9], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9c4a8 <__cxa_atexit@plt+0x8f270> │ │ │ │ @@ -146600,15 +146600,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq fp, [r9], #-3276 @ 0xfffff334 │ │ │ │ + ldreq ip, [r9], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 9c508 <__cxa_atexit@plt+0x8f2d0> │ │ │ │ @@ -146698,23 +146698,23 @@ │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq fp, [r9], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq ip, [r9], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, fp, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [pc, #44] @ 9c6dc <__cxa_atexit@plt+0x8f4a4> │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ @@ -146726,22 +146726,22 @@ │ │ │ │ beq 9c6d4 <__cxa_atexit@plt+0x8f49c> │ │ │ │ mov r8, fp │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 9c508 <__cxa_atexit@plt+0x8f2d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq fp, [r9], #-2772 @ 0xfffff52c │ │ │ │ + ldreq ip, [r9], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, sl, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 9c508 <__cxa_atexit@plt+0x8f2d0> │ │ │ │ - ldreq fp, [r9], #-2744 @ 0xfffff548 │ │ │ │ + ldreq ip, [r9], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -146779,19 +146779,19 @@ │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ b 9221c <__cxa_atexit@plt+0x84fe4> │ │ │ │ ldr r3, [pc, #24] @ 9c7c0 <__cxa_atexit@plt+0x8f588> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq fp, [r9], #-2020 @ 0xfffff81c │ │ │ │ + ldreq ip, [r9], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 9c7e4 <__cxa_atexit@plt+0x8f5ac> │ │ │ │ @@ -146842,15 +146842,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq fp, [r9], #-1784 @ 0xfffff908 │ │ │ │ + ldreq ip, [r9], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [pc, #52] @ 9c904 <__cxa_atexit@plt+0x8f6cc> │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ @@ -146864,23 +146864,23 @@ │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #16] │ │ │ │ b 9c7e4 <__cxa_atexit@plt+0x8f5ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [r9], #-1696 @ 0xfffff960 │ │ │ │ + ldreq ip, [r9], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 9c7e4 <__cxa_atexit@plt+0x8f5ac> │ │ │ │ - ldreq fp, [r9], #-1664 @ 0xfffff980 │ │ │ │ + ldreq ip, [r9], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 9c948 <__cxa_atexit@plt+0x8f710> │ │ │ │ @@ -146931,15 +146931,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq fp, [r9], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq ip, [r9], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [pc, #52] @ 9ca68 <__cxa_atexit@plt+0x8f830> │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ @@ -146953,15 +146953,15 @@ │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #16] │ │ │ │ b 9c948 <__cxa_atexit@plt+0x8f710> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [r9], #-1340 @ 0xfffffac4 │ │ │ │ + ldreq ip, [r9], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 9c948 <__cxa_atexit@plt+0x8f710> │ │ │ │ @@ -146972,18 +146972,18 @@ │ │ │ │ bhi 9cabc <__cxa_atexit@plt+0x8f884> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9cac4 <__cxa_atexit@plt+0x8f88c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r9], #-2796 @ 0xfffff514 │ │ │ │ + strbeq lr, [r9], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9cb84 <__cxa_atexit@plt+0x8f94c> │ │ │ │ @@ -147028,15 +147028,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sp, [r9], #-2700 @ 0xfffff574 │ │ │ │ + strbeq lr, [r9], #-2684 @ 0xfffff584 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -147096,15 +147096,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq sp, [r9], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq lr, [r9], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147123,15 +147123,15 @@ │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -147140,18 +147140,18 @@ │ │ │ │ bhi 9cd5c <__cxa_atexit@plt+0x8fb24> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 9cd64 <__cxa_atexit@plt+0x8fb2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r9], #-2124 @ 0xfffff7b4 │ │ │ │ + strbeq lr, [r9], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9ce24 <__cxa_atexit@plt+0x8fbec> │ │ │ │ @@ -147196,15 +147196,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sp, [r9], #-2028 @ 0xfffff814 │ │ │ │ + strbeq lr, [r9], #-2012 @ 0xfffff824 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -147264,15 +147264,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq sp, [r9], #-2928 @ 0xfffff490 │ │ │ │ + strbeq lr, [r9], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147294,21 +147294,21 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r2, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldreq sl, [r9], #-4044 @ 0xfffff034 │ │ │ │ + ldreq fp, [r9], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d070 <__cxa_atexit@plt+0x8fe38> │ │ │ │ ldr r3, [pc, #124] @ 9d078 <__cxa_atexit@plt+0x8fe40> │ │ │ │ @@ -147342,15 +147342,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sl, [r9], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq fp, [r9], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 9d0c8 <__cxa_atexit@plt+0x8fe90> │ │ │ │ ldr r0, [r2, #7] │ │ │ │ @@ -147361,15 +147361,15 @@ │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ beq 9d0c0 <__cxa_atexit@plt+0x8fe88> │ │ │ │ b 9d0d8 <__cxa_atexit@plt+0x8fea0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sl, [r9], #-3804 @ 0xfffff124 │ │ │ │ + ldreq fp, [r9], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9d128 <__cxa_atexit@plt+0x8fef0> │ │ │ │ @@ -147400,15 +147400,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq sl, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq fp, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 9d188 <__cxa_atexit@plt+0x8ff50> │ │ │ │ @@ -147498,23 +147498,23 @@ │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq sl, [r9], #-3224 @ 0xfffff368 │ │ │ │ + ldreq fp, [r9], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [pc, #44] @ 9d35c <__cxa_atexit@plt+0x90124> │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ @@ -147526,22 +147526,22 @@ │ │ │ │ beq 9d354 <__cxa_atexit@plt+0x9011c> │ │ │ │ mov r8, fp │ │ │ │ stmib r3, {r2, r7} │ │ │ │ b 9d188 <__cxa_atexit@plt+0x8ff50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sl, [r9], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq fp, [r9], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 9d188 <__cxa_atexit@plt+0x8ff50> │ │ │ │ - ldreq sl, [r9], #-3116 @ 0xfffff3d4 │ │ │ │ + ldreq fp, [r9], #-3116 @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -147578,19 +147578,19 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ b 9221c <__cxa_atexit@plt+0x84fe4> │ │ │ │ ldr r3, [pc, #24] @ 9d43c <__cxa_atexit@plt+0x90204> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq sl, [r9], #-2920 @ 0xfffff498 │ │ │ │ + ldreq fp, [r9], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 9d460 <__cxa_atexit@plt+0x90228> │ │ │ │ @@ -147641,15 +147641,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq sl, [r9], #-2684 @ 0xfffff584 │ │ │ │ + ldreq fp, [r9], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [pc, #52] @ 9d580 <__cxa_atexit@plt+0x90348> │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ @@ -147663,15 +147663,15 @@ │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #16] │ │ │ │ b 9d460 <__cxa_atexit@plt+0x90228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq sl, [r9], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq fp, [r9], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 9d460 <__cxa_atexit@plt+0x90228> │ │ │ │ @@ -147731,33 +147731,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #28] │ │ │ │ mov r5, r8 │ │ │ │ ldr r8, [pc, #76] @ 9d6d8 <__cxa_atexit@plt+0x904a0> │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r9, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ mov r6, r2 │ │ │ │ b 9d6a8 <__cxa_atexit@plt+0x90470> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 9d6bc <__cxa_atexit@plt+0x90484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq fp, [r9], #-2852 @ 0xfffff4dc │ │ │ │ @ instruction: 0xffff84a0 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xffffe5b4 │ │ │ │ @ instruction: 0xffffec70 │ │ │ │ @ instruction: 0xffff8d34 │ │ │ │ @ instruction: 0xffffe35c │ │ │ │ - ldreq sl, [r9], #-2736 @ 0xfffff550 │ │ │ │ - ldreq sl, [r9], #-2804 @ 0xfffff50c │ │ │ │ + ldreq fp, [r9], #-2736 @ 0xfffff550 │ │ │ │ + ldreq fp, [r9], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r1], #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -147808,50 +147808,50 @@ │ │ │ │ str r0, [r2, #32] │ │ │ │ sub sl, r6, #5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #28] │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #80] @ 9d818 <__cxa_atexit@plt+0x905e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ mov r6, r2 │ │ │ │ b 9d7dc <__cxa_atexit@plt+0x905a4> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 9d7fc <__cxa_atexit@plt+0x905c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9], #-2540 @ 0xfffff614 │ │ │ │ + ldreq fp, [r9], #-2540 @ 0xfffff614 │ │ │ │ @ instruction: 0xffff8378 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ @ instruction: 0xffffeb34 │ │ │ │ @ instruction: 0xffff8bf8 │ │ │ │ @ instruction: 0xffffe220 │ │ │ │ - ldreq sl, [r9], #-2428 @ 0xfffff684 │ │ │ │ + ldreq fp, [r9], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9d844 <__cxa_atexit@plt+0x9060c> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 9d858 <__cxa_atexit@plt+0x90620> │ │ │ │ ldr r7, [pc, #8] @ 9d854 <__cxa_atexit@plt+0x9061c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9], #-2472 @ 0xfffff658 │ │ │ │ + ldreq fp, [r9], #-2472 @ 0xfffff658 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9d8ec <__cxa_atexit@plt+0x906b4> │ │ │ │ sub r3, r5, #4 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -147904,15 +147904,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq ip, [r9], #-3624 @ 0xfffff1d8 │ │ │ │ + strbeq sp, [r9], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -147951,15 +147951,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9da08 <__cxa_atexit@plt+0x907d0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [r9], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq sp, [r9], #-3396 @ 0xfffff2bc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9da68 <__cxa_atexit@plt+0x90830> │ │ │ │ @@ -147986,16 +147986,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9da90 <__cxa_atexit@plt+0x90858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sl, [r9], #-1904 @ 0xfffff890 │ │ │ │ - ldreq sl, [r9], #-1928 @ 0xfffff878 │ │ │ │ + ldreq fp, [r9], #-1904 @ 0xfffff890 │ │ │ │ + ldreq fp, [r9], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9dac4 <__cxa_atexit@plt+0x9088c> │ │ │ │ mov r7, #0 │ │ │ │ @@ -148005,16 +148005,16 @@ │ │ │ │ b 9d858 <__cxa_atexit@plt+0x90620> │ │ │ │ ldr r7, [pc, #16] @ 9dadc <__cxa_atexit@plt+0x908a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq sl, [r9], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq fp, [r9], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq fp, [r9], #-1096 @ 0xfffffbb8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r8, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 9db9c <__cxa_atexit@plt+0x90964> │ │ │ │ add r3, pc, #4 │ │ │ │ @@ -148061,16 +148061,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #8 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9], #-912 @ 0xfffffc70 │ │ │ │ - ldreq sl, [r9], #-1588 @ 0xfffff9cc │ │ │ │ + ldreq fp, [r9], #-912 @ 0xfffffc70 │ │ │ │ + ldreq fp, [r9], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9dcdc <__cxa_atexit@plt+0x90aa4> │ │ │ │ @@ -148140,17 +148140,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 9dcfc <__cxa_atexit@plt+0x90ac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq sl, [r9], #-624 @ 0xfffffd90 │ │ │ │ - ldreq sl, [r9], #-1308 @ 0xfffffae4 │ │ │ │ - ldreq sl, [r9], #-1272 @ 0xfffffb08 │ │ │ │ + ldreq fp, [r9], #-624 @ 0xfffffd90 │ │ │ │ + ldreq fp, [r9], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq fp, [r9], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #212] @ 9dde8 <__cxa_atexit@plt+0x90bb0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ @@ -148201,15 +148201,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq sl, [r9], #-356 @ 0xfffffe9c │ │ │ │ + ldreq fp, [r9], #-356 @ 0xfffffe9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9de24 <__cxa_atexit@plt+0x90bec> │ │ │ │ @@ -148217,17 +148217,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq ip, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq sl, [r9], #-1232 @ 0xfffffb30 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq sp, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq fp, [r9], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9de84 <__cxa_atexit@plt+0x90c4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 9de8c <__cxa_atexit@plt+0x90c54> │ │ │ │ @@ -148241,18 +148241,18 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 11c274 <__cxa_atexit@plt+0x10f03c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r9], #-1860 @ 0xfffff8bc │ │ │ │ - strbeq ip, [r9], #-1884 @ 0xfffff8a4 │ │ │ │ - strbeq ip, [r9], #-2056 @ 0xfffff7f8 │ │ │ │ - ldreq sl, [r9], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq sp, [r9], #-1844 @ 0xfffff8cc │ │ │ │ + strbeq sp, [r9], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq sp, [r9], #-2040 @ 0xfffff808 │ │ │ │ + ldreq fp, [r9], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9df10 <__cxa_atexit@plt+0x90cd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -148281,19 +148281,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9], #-328 @ 0xfffffeb8 │ │ │ │ - strbeq ip, [r9], #-1732 @ 0xfffff93c │ │ │ │ + ldreq fp, [r9], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq sp, [r9], #-1716 @ 0xfffff94c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq ip, [r9], #-2528 @ 0xfffff620 │ │ │ │ - ldreq sl, [r9], #-980 @ 0xfffffc2c │ │ │ │ + strbeq sp, [r9], #-2512 @ 0xfffff630 │ │ │ │ + ldreq fp, [r9], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9dfac <__cxa_atexit@plt+0x90d74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -148321,17 +148321,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq ip, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - strbeq ip, [r9], #-1772 @ 0xfffff914 │ │ │ │ - ldreq sl, [r9], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq sp, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ + strbeq sp, [r9], #-1756 @ 0xfffff924 │ │ │ │ + ldreq fp, [r9], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9e050 <__cxa_atexit@plt+0x90e18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -148361,19 +148361,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9], #-32 @ 0xffffffe0 │ │ │ │ - strbeq ip, [r9], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq fp, [r9], #-32 @ 0xffffffe0 │ │ │ │ + strbeq sp, [r9], #-1400 @ 0xfffffa88 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - strbeq ip, [r9], #-2212 @ 0xfffff75c │ │ │ │ - ldreq r9, [r9], #-3204 @ 0xfffff37c │ │ │ │ + strbeq sp, [r9], #-2196 @ 0xfffff76c │ │ │ │ + ldreq sl, [r9], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e0cc <__cxa_atexit@plt+0x90e94> │ │ │ │ ldr r2, [pc, #56] @ 9e0d4 <__cxa_atexit@plt+0x90e9c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148384,21 +148384,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e0dc <__cxa_atexit@plt+0x90ea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-3172 @ 0xfffff39c │ │ │ │ - strbeq ip, [r9], #-1264 @ 0xfffffb10 │ │ │ │ - strbeq ip, [r9], #-1476 @ 0xfffffa3c │ │ │ │ - ldreq r9, [r9], #-3064 @ 0xfffff408 │ │ │ │ + ldreq sl, [r9], #-3172 @ 0xfffff39c │ │ │ │ + strbeq sp, [r9], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq sp, [r9], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq sl, [r9], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e130 <__cxa_atexit@plt+0x90ef8> │ │ │ │ ldr r2, [pc, #56] @ 9e138 <__cxa_atexit@plt+0x90f00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148409,21 +148409,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e140 <__cxa_atexit@plt+0x90f08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-3032 @ 0xfffff428 │ │ │ │ - strbeq ip, [r9], #-1164 @ 0xfffffb74 │ │ │ │ - strbeq ip, [r9], #-1376 @ 0xfffffaa0 │ │ │ │ - ldreq r9, [r9], #-2996 @ 0xfffff44c │ │ │ │ + ldreq sl, [r9], #-3032 @ 0xfffff428 │ │ │ │ + strbeq sp, [r9], #-1148 @ 0xfffffb84 │ │ │ │ + strbeq sp, [r9], #-1360 @ 0xfffffab0 │ │ │ │ + ldreq sl, [r9], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e194 <__cxa_atexit@plt+0x90f5c> │ │ │ │ ldr r2, [pc, #56] @ 9e19c <__cxa_atexit@plt+0x90f64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148434,21 +148434,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e1a4 <__cxa_atexit@plt+0x90f6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-2964 @ 0xfffff46c │ │ │ │ - strbeq ip, [r9], #-1064 @ 0xfffffbd8 │ │ │ │ - strbeq ip, [r9], #-1276 @ 0xfffffb04 │ │ │ │ - ldreq r9, [r9], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq sl, [r9], #-2964 @ 0xfffff46c │ │ │ │ + strbeq sp, [r9], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq sp, [r9], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq sl, [r9], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e1f8 <__cxa_atexit@plt+0x90fc0> │ │ │ │ ldr r2, [pc, #56] @ 9e200 <__cxa_atexit@plt+0x90fc8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148459,21 +148459,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e208 <__cxa_atexit@plt+0x90fd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-2880 @ 0xfffff4c0 │ │ │ │ - strbeq ip, [r9], #-964 @ 0xfffffc3c │ │ │ │ - strbeq ip, [r9], #-1176 @ 0xfffffb68 │ │ │ │ - ldreq r9, [r9], #-2788 @ 0xfffff51c │ │ │ │ + ldreq sl, [r9], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq sp, [r9], #-948 @ 0xfffffc4c │ │ │ │ + strbeq sp, [r9], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq sl, [r9], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e25c <__cxa_atexit@plt+0x91024> │ │ │ │ ldr r2, [pc, #56] @ 9e264 <__cxa_atexit@plt+0x9102c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148484,21 +148484,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e26c <__cxa_atexit@plt+0x91034> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-2756 @ 0xfffff53c │ │ │ │ - strbeq ip, [r9], #-864 @ 0xfffffca0 │ │ │ │ - strbeq ip, [r9], #-1076 @ 0xfffffbcc │ │ │ │ - ldreq r9, [r9], #-2720 @ 0xfffff560 │ │ │ │ + ldreq sl, [r9], #-2756 @ 0xfffff53c │ │ │ │ + strbeq sp, [r9], #-848 @ 0xfffffcb0 │ │ │ │ + strbeq sp, [r9], #-1060 @ 0xfffffbdc │ │ │ │ + ldreq sl, [r9], #-2720 @ 0xfffff560 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e2c0 <__cxa_atexit@plt+0x91088> │ │ │ │ ldr r2, [pc, #56] @ 9e2c8 <__cxa_atexit@plt+0x91090> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148509,21 +148509,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e2d0 <__cxa_atexit@plt+0x91098> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-2688 @ 0xfffff580 │ │ │ │ - strbeq ip, [r9], #-764 @ 0xfffffd04 │ │ │ │ - strbeq ip, [r9], #-976 @ 0xfffffc30 │ │ │ │ - ldreq r9, [r9], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq sl, [r9], #-2688 @ 0xfffff580 │ │ │ │ + strbeq sp, [r9], #-748 @ 0xfffffd14 │ │ │ │ + strbeq sp, [r9], #-960 @ 0xfffffc40 │ │ │ │ + ldreq sl, [r9], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e324 <__cxa_atexit@plt+0x910ec> │ │ │ │ ldr r2, [pc, #56] @ 9e32c <__cxa_atexit@plt+0x910f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148534,21 +148534,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e334 <__cxa_atexit@plt+0x910fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-2596 @ 0xfffff5dc │ │ │ │ - strbeq ip, [r9], #-664 @ 0xfffffd68 │ │ │ │ - strbeq ip, [r9], #-876 @ 0xfffffc94 │ │ │ │ - ldreq r9, [r9], #-2536 @ 0xfffff618 │ │ │ │ + ldreq sl, [r9], #-2596 @ 0xfffff5dc │ │ │ │ + strbeq sp, [r9], #-648 @ 0xfffffd78 │ │ │ │ + strbeq sp, [r9], #-860 @ 0xfffffca4 │ │ │ │ + ldreq sl, [r9], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e388 <__cxa_atexit@plt+0x91150> │ │ │ │ ldr r2, [pc, #56] @ 9e390 <__cxa_atexit@plt+0x91158> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148559,20 +148559,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9e398 <__cxa_atexit@plt+0x91160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9], #-2504 @ 0xfffff638 │ │ │ │ - strbeq ip, [r9], #-564 @ 0xfffffdcc │ │ │ │ - strbeq ip, [r9], #-776 @ 0xfffffcf8 │ │ │ │ + ldreq sl, [r9], #-2504 @ 0xfffff638 │ │ │ │ + strbeq sp, [r9], #-548 @ 0xfffffddc │ │ │ │ + strbeq sp, [r9], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e3d4 <__cxa_atexit@plt+0x9119c> │ │ │ │ ldr r8, [pc, #36] @ 9e3dc <__cxa_atexit@plt+0x911a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -148581,17 +148581,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #636 @ 0x27c │ │ │ │ - strbeq ip, [r9], #-472 @ 0xfffffe28 │ │ │ │ - ldreq r9, [r9], #-3808 @ 0xfffff120 │ │ │ │ + mvnseq lr, #1593835520 @ 0x5f000000 │ │ │ │ + strbeq sp, [r9], #-456 @ 0xfffffe38 │ │ │ │ + ldreq sl, [r9], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub sl, r5, #44 @ 0x2c │ │ │ │ cmp fp, sl │ │ │ │ bhi 9e464 <__cxa_atexit@plt+0x9122c> │ │ │ │ add r3, r7, #7 │ │ │ │ @@ -148618,149 +148618,149 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r9], #-2424 @ 0xfffff688 │ │ │ │ - ldreq r9, [r9], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq sl, [r9], #-2424 @ 0xfffff688 │ │ │ │ + ldreq sl, [r9], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e498 <__cxa_atexit@plt+0x91260> │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9e4b4 <__cxa_atexit@plt+0x9127c> │ │ │ │ ldr r9, [pc, #20] @ 9e4b8 <__cxa_atexit@plt+0x91280> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [r9], #-2300 @ 0xfffff704 │ │ │ │ - ldreq r9, [r9], #-3564 @ 0xfffff214 │ │ │ │ + ldreq sl, [r9], #-2300 @ 0xfffff704 │ │ │ │ + ldreq sl, [r9], #-3564 @ 0xfffff214 │ │ │ │ andeq r2, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e4e0 <__cxa_atexit@plt+0x912a8> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9e4fc <__cxa_atexit@plt+0x912c4> │ │ │ │ ldr r9, [pc, #20] @ 9e500 <__cxa_atexit@plt+0x912c8> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [r9], #-2208 @ 0xfffff760 │ │ │ │ - ldreq r9, [r9], #-3476 @ 0xfffff26c │ │ │ │ + ldreq sl, [r9], #-2208 @ 0xfffff760 │ │ │ │ + ldreq sl, [r9], #-3476 @ 0xfffff26c │ │ │ │ andeq r3, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e528 <__cxa_atexit@plt+0x912f0> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9e544 <__cxa_atexit@plt+0x9130c> │ │ │ │ ldr r9, [pc, #20] @ 9e548 <__cxa_atexit@plt+0x91310> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [r9], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq r9, [r9], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq sl, [r9], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq sl, [r9], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r3, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e570 <__cxa_atexit@plt+0x91338> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9e58c <__cxa_atexit@plt+0x91354> │ │ │ │ ldr r9, [pc, #20] @ 9e590 <__cxa_atexit@plt+0x91358> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [r9], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r9, [r9], #-3300 @ 0xfffff31c │ │ │ │ + ldreq sl, [r9], #-2024 @ 0xfffff818 │ │ │ │ + ldreq sl, [r9], #-3300 @ 0xfffff31c │ │ │ │ andeq r3, r0, sl, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e5b8 <__cxa_atexit@plt+0x91380> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9e5d4 <__cxa_atexit@plt+0x9139c> │ │ │ │ ldr r9, [pc, #20] @ 9e5d8 <__cxa_atexit@plt+0x913a0> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [r9], #-1932 @ 0xfffff874 │ │ │ │ - ldreq r9, [r9], #-3212 @ 0xfffff374 │ │ │ │ + ldreq sl, [r9], #-1932 @ 0xfffff874 │ │ │ │ + ldreq sl, [r9], #-3212 @ 0xfffff374 │ │ │ │ andeq r3, r0, sl, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e600 <__cxa_atexit@plt+0x913c8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9e61c <__cxa_atexit@plt+0x913e4> │ │ │ │ ldr r9, [pc, #20] @ 9e620 <__cxa_atexit@plt+0x913e8> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r9, [r9], #-1840 @ 0xfffff8d0 │ │ │ │ - ldreq r9, [r9], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq sl, [r9], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq sl, [r9], #-1796 @ 0xfffff8fc │ │ │ │ andeq r3, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e648 <__cxa_atexit@plt+0x91410> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9e664 <__cxa_atexit@plt+0x9142c> │ │ │ │ ldr r9, [pc, #20] @ 9e668 <__cxa_atexit@plt+0x91430> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r9, [r9], #-1748 @ 0xfffff92c │ │ │ │ + ldreq sl, [r9], #-1748 @ 0xfffff92c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e68c <__cxa_atexit@plt+0x91454> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9e6cc <__cxa_atexit@plt+0x91494> │ │ │ │ ldr r2, [pc, #56] @ 9e6dc <__cxa_atexit@plt+0x914a4> │ │ │ │ ldr r1, [pc, #56] @ 9e6e0 <__cxa_atexit@plt+0x914a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -148774,15 +148774,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 12c45c <__cxa_atexit@plt+0x11f224> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - strbeq fp, [r9], #-4048 @ 0xfffff030 │ │ │ │ + strbeq ip, [r9], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e730 <__cxa_atexit@plt+0x914f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 9e738 <__cxa_atexit@plt+0x91500> │ │ │ │ @@ -148796,17 +148796,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 11c274 <__cxa_atexit@plt+0x10f03c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-3736 @ 0xfffff168 │ │ │ │ - strbeq ip, [r9], #-852 @ 0xfffffcac │ │ │ │ - strbeq fp, [r9], #-3932 @ 0xfffff0a4 │ │ │ │ + strbeq ip, [r9], #-3720 @ 0xfffff178 │ │ │ │ + strbeq sp, [r9], #-836 @ 0xfffffcbc │ │ │ │ + strbeq ip, [r9], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9e7ac <__cxa_atexit@plt+0x91574> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -148833,25 +148833,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [r9], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq ip, [r9], #-3596 @ 0xfffff1f4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9e7f0 <__cxa_atexit@plt+0x915b8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ - strbeq fp, [r9], #-3732 @ 0xfffff16c │ │ │ │ - ldreq r9, [r9], #-2788 @ 0xfffff51c │ │ │ │ + b 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ + strbeq ip, [r9], #-3716 @ 0xfffff17c │ │ │ │ + ldreq sl, [r9], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e938 <__cxa_atexit@plt+0x91700> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #152 @ 0x98 │ │ │ │ @@ -148923,39 +148923,39 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r6, [r5, #-16] │ │ │ │ ldr r6, [pc, #88] @ 9e980 <__cxa_atexit@plt+0x91748> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov sl, r6 │ │ │ │ b 9e948 <__cxa_atexit@plt+0x91710> │ │ │ │ mov r6, #152 @ 0x98 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - strbeq fp, [r9], #-3432 @ 0xfffff298 │ │ │ │ + strbeq ip, [r9], #-3416 @ 0xfffff2a8 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbeq fp, [r9], #-4016 @ 0xfffff050 │ │ │ │ + strbeq ip, [r9], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e9e8 <__cxa_atexit@plt+0x917b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 9e9f0 <__cxa_atexit@plt+0x917b8> │ │ │ │ @@ -148970,18 +148970,18 @@ │ │ │ │ add r2, r2, #89 @ 0x59 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 11c2e4 <__cxa_atexit@plt+0x10f0ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-3044 @ 0xfffff41c │ │ │ │ - strbeq fp, [r9], #-3256 @ 0xfffff348 │ │ │ │ - strbeq fp, [r9], #-3668 @ 0xfffff1ac │ │ │ │ - ldreq r9, [r9], #-2268 @ 0xfffff724 │ │ │ │ + strbeq ip, [r9], #-3028 @ 0xfffff42c │ │ │ │ + strbeq ip, [r9], #-3240 @ 0xfffff358 │ │ │ │ + strbeq ip, [r9], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq sl, [r9], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9ea9c <__cxa_atexit@plt+0x91864> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -149012,28 +149012,28 @@ │ │ │ │ str r0, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ add r0, r2, #12 │ │ │ │ str r9, [r2, #8] │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str r2, [r2, #24] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strbeq fp, [r9], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq fp, [r9], #-3708 @ 0xfffff184 │ │ │ │ + strbeq ip, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq ip, [r9], #-3692 @ 0xfffff194 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldreq r9, [r9], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq sl, [r9], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9eb4c <__cxa_atexit@plt+0x91914> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -149056,34 +149056,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [r9], #-2700 @ 0xfffff574 │ │ │ │ + strbeq ip, [r9], #-2684 @ 0xfffff584 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9eb90 <__cxa_atexit@plt+0x91958> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ - strbeq fp, [r9], #-3408 @ 0xfffff2b0 │ │ │ │ - ldreq r9, [r9], #-1860 @ 0xfffff8bc │ │ │ │ + b 4019a4 <__cxa_atexit@plt+0x3f476c> │ │ │ │ + strbeq ip, [r9], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq sl, [r9], #-1860 @ 0xfffff8bc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 9ec1c <__cxa_atexit@plt+0x919e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -149108,24 +149108,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ - b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ + b 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-2512 @ 0xfffff630 │ │ │ │ - strbeq fp, [r9], #-2704 @ 0xfffff570 │ │ │ │ + strbeq ip, [r9], #-2496 @ 0xfffff640 │ │ │ │ + strbeq ip, [r9], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -149149,26 +149149,26 @@ │ │ │ │ ldr r2, [pc, #68] @ 9ecec <__cxa_atexit@plt+0x91ab4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #-16] │ │ │ │ str r7, [r1, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq fp, [r9], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq ip, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ @ instruction: 0xffff36fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -149180,26 +149180,26 @@ │ │ │ │ ldr r3, [pc, #60] @ 9ed60 <__cxa_atexit@plt+0x91b28> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9ed64 <__cxa_atexit@plt+0x91b2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff367c │ │ │ │ - ldreq r9, [r9], #-744 @ 0xfffffd18 │ │ │ │ + ldreq sl, [r9], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9edcc <__cxa_atexit@plt+0x91b94> │ │ │ │ @@ -149216,24 +149216,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq fp, [r9], #-2256 @ 0xfffff730 │ │ │ │ + strbeq ip, [r9], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi 9eea0 <__cxa_atexit@plt+0x91c68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -149269,33 +149269,33 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-1904 @ 0xfffff890 │ │ │ │ - strbeq fp, [r9], #-1868 @ 0xfffff8b4 │ │ │ │ - strbeq fp, [r9], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq fp, [r9], #-2676 @ 0xfffff58c │ │ │ │ - strbeq fp, [r9], #-2916 @ 0xfffff49c │ │ │ │ + strbeq ip, [r9], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq ip, [r9], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq ip, [r9], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq ip, [r9], #-2660 @ 0xfffff59c │ │ │ │ + strbeq ip, [r9], #-2900 @ 0xfffff4ac │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9ef68 <__cxa_atexit@plt+0x91d30> │ │ │ │ @@ -149319,24 +149319,24 @@ │ │ │ │ mov r5, sl │ │ │ │ mov r8, r1 │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq fp, [r9], #-2468 @ 0xfffff65c │ │ │ │ + strbeq ip, [r9], #-2452 @ 0xfffff66c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9efdc <__cxa_atexit@plt+0x91da4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -149348,20 +149348,20 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 9efec <__cxa_atexit@plt+0x91db4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-1516 @ 0xfffffa14 │ │ │ │ - strbeq fp, [r9], #-2624 @ 0xfffff5c0 │ │ │ │ - strbeq fp, [r9], #-1712 @ 0xfffff950 │ │ │ │ + strbeq ip, [r9], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq ip, [r9], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq ip, [r9], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f03c <__cxa_atexit@plt+0x91e04> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 9f044 <__cxa_atexit@plt+0x91e0c> │ │ │ │ @@ -149372,20 +149372,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 9f04c <__cxa_atexit@plt+0x91e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-1420 @ 0xfffffa74 │ │ │ │ - strbeq fp, [r9], #-2520 @ 0xfffff628 │ │ │ │ - strbeq fp, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq ip, [r9], #-1404 @ 0xfffffa84 │ │ │ │ + strbeq ip, [r9], #-2504 @ 0xfffff638 │ │ │ │ + strbeq ip, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f09c <__cxa_atexit@plt+0x91e64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 9f0a4 <__cxa_atexit@plt+0x91e6c> │ │ │ │ @@ -149396,20 +149396,20 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 9f0ac <__cxa_atexit@plt+0x91e74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-1324 @ 0xfffffad4 │ │ │ │ - strbeq fp, [r9], #-2428 @ 0xfffff684 │ │ │ │ - strbeq fp, [r9], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq ip, [r9], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq ip, [r9], #-2412 @ 0xfffff694 │ │ │ │ + strbeq ip, [r9], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f0fc <__cxa_atexit@plt+0x91ec4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 9f104 <__cxa_atexit@plt+0x91ecc> │ │ │ │ @@ -149420,20 +149420,20 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 9f10c <__cxa_atexit@plt+0x91ed4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-1228 @ 0xfffffb34 │ │ │ │ - strbeq fp, [r9], #-2340 @ 0xfffff6dc │ │ │ │ - strbeq fp, [r9], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq ip, [r9], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq ip, [r9], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq ip, [r9], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f148 <__cxa_atexit@plt+0x91f10> │ │ │ │ ldr r8, [pc, #36] @ 9f150 <__cxa_atexit@plt+0x91f18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -149442,17 +149442,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #1073741825 @ 0x40000001 │ │ │ │ - strbeq fp, [r9], #-1124 @ 0xfffffb9c │ │ │ │ - ldreq r9, [r9], #-252 @ 0xffffff04 │ │ │ │ + mvnseq sp, #826277888 @ 0x31400000 │ │ │ │ + strbeq ip, [r9], #-1108 @ 0xfffffbac │ │ │ │ + ldreq sl, [r9], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f1b4 <__cxa_atexit@plt+0x91f7c> │ │ │ │ ldr lr, [pc, #64] @ 9f1bc <__cxa_atexit@plt+0x91f84> │ │ │ │ @@ -149470,95 +149470,95 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r8, [r9], #-3688 @ 0xfffff198 │ │ │ │ - ldreq r9, [r9], #-132 @ 0xffffff7c │ │ │ │ + ldreq r9, [r9], #-3688 @ 0xfffff198 │ │ │ │ + ldreq sl, [r9], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f1e8 <__cxa_atexit@plt+0x91fb0> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9f204 <__cxa_atexit@plt+0x91fcc> │ │ │ │ ldr r9, [pc, #20] @ 9f208 <__cxa_atexit@plt+0x91fd0> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r8, [r9], #-3576 @ 0xfffff208 │ │ │ │ - ldreq r9, [r9], #-44 @ 0xffffffd4 │ │ │ │ + ldreq r9, [r9], #-3576 @ 0xfffff208 │ │ │ │ + ldreq sl, [r9], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f230 <__cxa_atexit@plt+0x91ff8> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9f24c <__cxa_atexit@plt+0x92014> │ │ │ │ ldr r9, [pc, #20] @ 9f250 <__cxa_atexit@plt+0x92018> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r8, [r9], #-3484 @ 0xfffff264 │ │ │ │ - ldreq r8, [r9], #-4052 @ 0xfffff02c │ │ │ │ + ldreq r9, [r9], #-3484 @ 0xfffff264 │ │ │ │ + ldreq r9, [r9], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f278 <__cxa_atexit@plt+0x92040> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9f294 <__cxa_atexit@plt+0x9205c> │ │ │ │ ldr r9, [pc, #20] @ 9f298 <__cxa_atexit@plt+0x92060> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r8, [r9], #-3392 @ 0xfffff2c0 │ │ │ │ - ldreq r8, [r9], #-3348 @ 0xfffff2ec │ │ │ │ + ldreq r9, [r9], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq r9, [r9], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f2c0 <__cxa_atexit@plt+0x92088> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #20] @ 9f2dc <__cxa_atexit@plt+0x920a4> │ │ │ │ ldr r9, [pc, #20] @ 9f2e0 <__cxa_atexit@plt+0x920a8> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r8, [r9], #-3300 @ 0xfffff31c │ │ │ │ + ldreq r9, [r9], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f304 <__cxa_atexit@plt+0x920cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9f344 <__cxa_atexit@plt+0x9210c> │ │ │ │ ldr r2, [pc, #56] @ 9f354 <__cxa_atexit@plt+0x9211c> │ │ │ │ ldr r1, [pc, #56] @ 9f358 <__cxa_atexit@plt+0x92120> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149572,15 +149572,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 12c45c <__cxa_atexit@plt+0x11f224> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - strbeq fp, [r9], #-856 @ 0xfffffca8 │ │ │ │ + strbeq ip, [r9], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f3a8 <__cxa_atexit@plt+0x92170> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 9f3b0 <__cxa_atexit@plt+0x92178> │ │ │ │ @@ -149594,17 +149594,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 11c274 <__cxa_atexit@plt+0x10f03c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9], #-544 @ 0xfffffde0 │ │ │ │ - strbeq fp, [r9], #-1756 @ 0xfffff924 │ │ │ │ - strbeq fp, [r9], #-740 @ 0xfffffd1c │ │ │ │ + strbeq ip, [r9], #-528 @ 0xfffffdf0 │ │ │ │ + strbeq ip, [r9], #-1740 @ 0xfffff934 │ │ │ │ + strbeq ip, [r9], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9f424 <__cxa_atexit@plt+0x921ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -149631,25 +149631,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [r9], #-420 @ 0xfffffe5c │ │ │ │ + strbeq ip, [r9], #-404 @ 0xfffffe6c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9f468 <__cxa_atexit@plt+0x92230> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ - strbeq fp, [r9], #-540 @ 0xfffffde4 │ │ │ │ - ldreq r8, [r9], #-3564 @ 0xfffff214 │ │ │ │ + b 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ + strbeq ip, [r9], #-524 @ 0xfffffdf4 │ │ │ │ + ldreq r9, [r9], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9f554 <__cxa_atexit@plt+0x9231c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #88 @ 0x58 │ │ │ │ @@ -149698,31 +149698,31 @@ │ │ │ │ str r2, [r6, #68] @ 0x44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ stm r3, {r1, r6, lr} │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov sl, r6 │ │ │ │ b 9f564 <__cxa_atexit@plt+0x9232c> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - strbeq fp, [r9], #-240 @ 0xffffff10 │ │ │ │ - strbeq fp, [r9], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq ip, [r9], #-224 @ 0xffffff20 │ │ │ │ + strbeq ip, [r9], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - ldreq r8, [r9], #-3488 @ 0xfffff260 │ │ │ │ + ldreq r9, [r9], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov sl, fp │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9f668 <__cxa_atexit@plt+0x92430> │ │ │ │ @@ -149767,24 +149767,24 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #68] @ 9f698 <__cxa_atexit@plt+0x92460> │ │ │ │ mov r5, r9 │ │ │ │ mov fp, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #44 @ 0x2c │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r6, r3 │ │ │ │ b 9f678 <__cxa_atexit@plt+0x92440> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9], #-4040 @ 0xfffff038 │ │ │ │ - strbeq fp, [r9], #-748 @ 0xfffffd14 │ │ │ │ + strbeq fp, [r9], #-4024 @ 0xfffff048 │ │ │ │ + strbeq ip, [r9], #-732 @ 0xfffffd24 │ │ │ │ @ instruction: 0xffffe9e4 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -149799,20 +149799,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9f6f8 <__cxa_atexit@plt+0x924c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3924 @ 0xfffff0ac │ │ │ │ - strbeq sl, [r9], #-3796 @ 0xfffff12c │ │ │ │ - strbeq sl, [r9], #-4008 @ 0xfffff058 │ │ │ │ + ldreq r8, [r9], #-3924 @ 0xfffff0ac │ │ │ │ + strbeq fp, [r9], #-3780 @ 0xfffff13c │ │ │ │ + strbeq fp, [r9], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f748 <__cxa_atexit@plt+0x92510> │ │ │ │ ldr r2, [pc, #56] @ 9f750 <__cxa_atexit@plt+0x92518> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -149823,20 +149823,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9f758 <__cxa_atexit@plt+0x92520> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3808 @ 0xfffff120 │ │ │ │ - strbeq sl, [r9], #-3700 @ 0xfffff18c │ │ │ │ - strbeq sl, [r9], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq r8, [r9], #-3808 @ 0xfffff120 │ │ │ │ + strbeq fp, [r9], #-3684 @ 0xfffff19c │ │ │ │ + strbeq fp, [r9], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f7a8 <__cxa_atexit@plt+0x92570> │ │ │ │ ldr r2, [pc, #56] @ 9f7b0 <__cxa_atexit@plt+0x92578> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -149847,20 +149847,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9f7b8 <__cxa_atexit@plt+0x92580> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3692 @ 0xfffff194 │ │ │ │ - strbeq sl, [r9], #-3604 @ 0xfffff1ec │ │ │ │ - strbeq sl, [r9], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r8, [r9], #-3692 @ 0xfffff194 │ │ │ │ + strbeq fp, [r9], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq fp, [r9], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f808 <__cxa_atexit@plt+0x925d0> │ │ │ │ ldr r2, [pc, #56] @ 9f810 <__cxa_atexit@plt+0x925d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -149871,30 +149871,30 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 9f818 <__cxa_atexit@plt+0x925e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3576 @ 0xfffff208 │ │ │ │ - strbeq sl, [r9], #-3508 @ 0xfffff24c │ │ │ │ - strbeq sl, [r9], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r8, [r9], #-3576 @ 0xfffff208 │ │ │ │ + strbeq fp, [r9], #-3492 @ 0xfffff25c │ │ │ │ + strbeq fp, [r9], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 9f83c <__cxa_atexit@plt+0x92604> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ - strbeq sl, [r9], #-3452 @ 0xfffff284 │ │ │ │ - ldreq r8, [r9], #-1880 @ 0xfffff8a8 │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + strbeq fp, [r9], #-3436 @ 0xfffff294 │ │ │ │ + ldreq r9, [r9], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f8e8 <__cxa_atexit@plt+0x926b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -149908,15 +149908,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ ldr r6, [pc, #128] @ 9f910 <__cxa_atexit@plt+0x926d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ + b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 9f8bc <__cxa_atexit@plt+0x92684> │ │ │ │ ldr r7, [pc, #88] @ 9f904 <__cxa_atexit@plt+0x926cc> │ │ │ │ ldr r0, [pc, #88] @ 9f908 <__cxa_atexit@plt+0x926d0> │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -149927,39 +149927,39 @@ │ │ │ │ str r3, [r2, #4]! │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r2, #8] │ │ │ │ ldr r3, [pc, #64] @ 9f91c <__cxa_atexit@plt+0x926e4> │ │ │ │ mov r9, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-1756 @ 0xfffff924 │ │ │ │ - ldreq r8, [r9], #-1752 @ 0xfffff928 │ │ │ │ + ldreq r9, [r9], #-1756 @ 0xfffff924 │ │ │ │ + ldreq r9, [r9], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq sl, [r9], #-3360 @ 0xfffff2e0 │ │ │ │ + strbeq fp, [r9], #-3344 @ 0xfffff2f0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq r8, [r9], #-1676 @ 0xfffff974 │ │ │ │ - strbeq sl, [r9], #-4068 @ 0xfffff01c │ │ │ │ - ldreq r8, [r9], #-1588 @ 0xfffff9cc │ │ │ │ + ldreq r9, [r9], #-1676 @ 0xfffff974 │ │ │ │ + strbeq fp, [r9], #-4052 @ 0xfffff02c │ │ │ │ + ldreq r9, [r9], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 9f940 <__cxa_atexit@plt+0x92708> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r8, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldreq r8, [r9], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq r9, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq r9, [r9], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f9a0 <__cxa_atexit@plt+0x92768> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -149982,17 +149982,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mvnseq ip, #14876672 @ 0xe30000 │ │ │ │ - strbeq sl, [r9], #-3092 @ 0xfffff3ec │ │ │ │ - ldreq r8, [r9], #-1484 @ 0xfffffa34 │ │ │ │ + mvnseq ip, #10432 @ 0x28c0 │ │ │ │ + strbeq fp, [r9], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r9, [r9], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9fa30 <__cxa_atexit@plt+0x927f8> │ │ │ │ @@ -150014,15 +150014,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r8, [r9], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq r9, [r9], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9fae0 <__cxa_atexit@plt+0x928a8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -150033,24 +150033,24 @@ │ │ │ │ add pc, r7, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r1, [pc, #52] @ 9faf0 <__cxa_atexit@plt+0x928b8> │ │ │ │ ldr r0, [pc, #52] @ 9faf4 <__cxa_atexit@plt+0x928bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r0, [r5, #16]! │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -150059,15 +150059,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 12c45c <__cxa_atexit@plt+0x11f224> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strbeq sl, [r9], #-3000 @ 0xfffff448 │ │ │ │ + strbeq fp, [r9], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9fb44 <__cxa_atexit@plt+0x9290c> │ │ │ │ ldr r2, [pc, #56] @ 9fb4c <__cxa_atexit@plt+0x92914> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -150081,18 +150081,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 11c274 <__cxa_atexit@plt+0x10f03c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-1064 @ 0xfffffbd8 │ │ │ │ - strbeq sl, [r9], #-2680 @ 0xfffff588 │ │ │ │ - strbeq sl, [r9], #-2892 @ 0xfffff4b4 │ │ │ │ - ldreq r8, [r9], #-1704 @ 0xfffff958 │ │ │ │ + ldreq r9, [r9], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq fp, [r9], #-2664 @ 0xfffff598 │ │ │ │ + strbeq fp, [r9], #-2876 @ 0xfffff4c4 │ │ │ │ + ldreq r9, [r9], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9fbd4 <__cxa_atexit@plt+0x9299c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -150114,27 +150114,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 9fbfc <__cxa_atexit@plt+0x929c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-1648 @ 0xfffff990 │ │ │ │ + ldreq r9, [r9], #-1648 @ 0xfffff990 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq sl, [r9], #-2552 @ 0xfffff608 │ │ │ │ - strbeq sl, [r9], #-3356 @ 0xfffff2e4 │ │ │ │ - ldreq r8, [r9], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq fp, [r9], #-2536 @ 0xfffff618 │ │ │ │ + strbeq fp, [r9], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq r9, [r9], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9fc74 <__cxa_atexit@plt+0x92a3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -150154,26 +150154,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ + b 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strbeq sl, [r9], #-2396 @ 0xfffff6a4 │ │ │ │ - strbeq sl, [r9], #-2596 @ 0xfffff5dc │ │ │ │ - ldreq r8, [r9], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq fp, [r9], #-2380 @ 0xfffff6b4 │ │ │ │ + strbeq fp, [r9], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq r9, [r9], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9fcd8 <__cxa_atexit@plt+0x92aa0> │ │ │ │ ldr r3, [pc, #36] @ 9fce0 <__cxa_atexit@plt+0x92aa8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -150183,35 +150183,35 @@ │ │ │ │ ldr r3, [pc, #20] @ 9fce4 <__cxa_atexit@plt+0x92aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 12c21c <__cxa_atexit@plt+0x11efe4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq sl, [r9], #-2252 @ 0xfffff734 │ │ │ │ - ldreq r8, [r9], #-1304 @ 0xfffffae8 │ │ │ │ + strbeq fp, [r9], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r9, [r9], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9fd0c <__cxa_atexit@plt+0x92ad4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r9], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq r9, [r9], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9fd30 <__cxa_atexit@plt+0x92af8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r9], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq r9, [r9], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9fd98 <__cxa_atexit@plt+0x92b60> │ │ │ │ @@ -150227,22 +150227,22 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r1, lr, #1 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r8, [r9], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq r9, [r9], #-1176 @ 0xfffffb68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq sl, [r9], #-2924 @ 0xfffff494 │ │ │ │ - ldreq r8, [r9], #-1112 @ 0xfffffba8 │ │ │ │ + strbeq fp, [r9], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq r9, [r9], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9fe2c <__cxa_atexit@plt+0x92bf4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -150272,19 +150272,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-348 @ 0xfffffea4 │ │ │ │ - strbeq sl, [r9], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r9, [r9], #-348 @ 0xfffffea4 │ │ │ │ + strbeq fp, [r9], #-1948 @ 0xfffff864 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbeq sl, [r9], #-2760 @ 0xfffff538 │ │ │ │ - ldreq r8, [r9], #-960 @ 0xfffffc40 │ │ │ │ + strbeq fp, [r9], #-2744 @ 0xfffff548 │ │ │ │ + ldreq r9, [r9], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9ff40 <__cxa_atexit@plt+0x92d08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #88 @ 0x58 │ │ │ │ @@ -150333,31 +150333,31 @@ │ │ │ │ add lr, r6, #60 @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov sl, r6 │ │ │ │ b 9ff50 <__cxa_atexit@plt+0x92d18> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ - strbeq sl, [r9], #-1796 @ 0xfffff8fc │ │ │ │ - strbeq sl, [r9], #-2596 @ 0xfffff5dc │ │ │ │ + strbeq fp, [r9], #-1780 @ 0xfffff90c │ │ │ │ + strbeq fp, [r9], #-2580 @ 0xfffff5ec │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - ldreq r8, [r9], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r9, [r9], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ffac <__cxa_atexit@plt+0x92d74> │ │ │ │ ldr r3, [pc, #28] @ 9ffbc <__cxa_atexit@plt+0x92d84> │ │ │ │ @@ -150366,56 +150366,56 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 1f79cc <__cxa_atexit@plt+0x1ea794> │ │ │ │ ldr r7, [pc, #12] @ 9ffc0 <__cxa_atexit@plt+0x92d88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r8, [r9], #-932 @ 0xfffffc5c │ │ │ │ - ldreq r8, [r9], #-896 @ 0xfffffc80 │ │ │ │ + ldreq r9, [r9], #-932 @ 0xfffffc5c │ │ │ │ + ldreq r9, [r9], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9ffe8 <__cxa_atexit@plt+0x92db0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 11c1f4 <__cxa_atexit@plt+0x10efbc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r9], #-856 @ 0xfffffca8 │ │ │ │ + ldreq r9, [r9], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a0010 <__cxa_atexit@plt+0x92dd8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1f7a4c <__cxa_atexit@plt+0x1ea814> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r9], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq r9, [r9], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a0038 <__cxa_atexit@plt+0x92e00> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r9], #-776 @ 0xfffffcf8 │ │ │ │ + ldreq r9, [r9], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a0060 <__cxa_atexit@plt+0x92e28> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018e4 <__cxa_atexit@plt+0x3f46ac> │ │ │ │ + b 4019cc <__cxa_atexit@plt+0x3f4794> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r9], #-736 @ 0xfffffd20 │ │ │ │ + ldreq r9, [r9], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc a00e0 <__cxa_atexit@plt+0x92ea8> │ │ │ │ @@ -150437,22 +150437,22 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r7, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strbeq sl, [r9], #-2104 @ 0xfffff7c8 │ │ │ │ - ldreq r8, [r9], #-612 @ 0xfffffd9c │ │ │ │ + strbeq fp, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ + ldreq r9, [r9], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a0154 <__cxa_atexit@plt+0x92f1c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -150469,33 +150469,33 @@ │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 1fbe38 <__cxa_atexit@plt+0x1eec00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-192 @ 0xffffff40 │ │ │ │ - strbeq sl, [r9], #-1116 @ 0xfffffba4 │ │ │ │ - strbeq sl, [r9], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq r8, [r9], #-536 @ 0xfffffde8 │ │ │ │ + ldreq r9, [r9], #-192 @ 0xffffff40 │ │ │ │ + strbeq fp, [r9], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq fp, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq r9, [r9], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a019c <__cxa_atexit@plt+0x92f64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a01a4 <__cxa_atexit@plt+0x92f6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 22c864 <__cxa_atexit@plt+0x21f62c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq fp, [r9], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a0204 <__cxa_atexit@plt+0x92fcc> │ │ │ │ @@ -150510,27 +150510,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r8, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b a0214 <__cxa_atexit@plt+0x92fdc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a0224 <__cxa_atexit@plt+0x92fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-372 @ 0xfffffe8c │ │ │ │ + ldreq r9, [r9], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq r8, [r9], #-384 @ 0xfffffe80 │ │ │ │ + ldreq r9, [r9], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0250 <__cxa_atexit@plt+0x93018> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -150546,16 +150546,16 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r9], #-872 @ 0xfffffc98 │ │ │ │ - ldreq r8, [r9], #-244 @ 0xffffff0c │ │ │ │ + strbeq fp, [r9], #-856 @ 0xfffffca8 │ │ │ │ + ldreq r9, [r9], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a02f4 <__cxa_atexit@plt+0x930bc> │ │ │ │ @@ -150570,28 +150570,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r8, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b a0304 <__cxa_atexit@plt+0x930cc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a0314 <__cxa_atexit@plt+0x930dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-132 @ 0xffffff7c │ │ │ │ + ldreq r9, [r9], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldreq r8, [r9], #-144 @ 0xffffff70 │ │ │ │ - ldreq r8, [r9], #-44 @ 0xffffffd4 │ │ │ │ + ldreq r9, [r9], #-144 @ 0xffffff70 │ │ │ │ + ldreq r9, [r9], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0354 <__cxa_atexit@plt+0x9311c> │ │ │ │ ldr r3, [pc, #28] @ a0364 <__cxa_atexit@plt+0x9312c> │ │ │ │ @@ -150600,15 +150600,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 1f79cc <__cxa_atexit@plt+0x1ea794> │ │ │ │ ldr r7, [pc, #12] @ a0368 <__cxa_atexit@plt+0x93130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldreq r7, [r9], #-4092 @ 0xfffff004 │ │ │ │ + ldreq r8, [r9], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -150621,17 +150621,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a03c0 <__cxa_atexit@plt+0x93188> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq r8, [r9], #-0 │ │ │ │ - mvnseq ip, #236 @ 0xec │ │ │ │ + strbeq fp, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq r9, [r9], #-0 │ │ │ │ + mvnseq ip, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -150696,24 +150696,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ a0508 <__cxa_atexit@plt+0x932d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9], #-104 @ 0xffffff98 │ │ │ │ - ldreq r8, [r9], #-60 @ 0xffffffc4 │ │ │ │ - ldreq r7, [r9], #-4004 @ 0xfffff05c │ │ │ │ - ldreq r7, [r9], #-3952 @ 0xfffff090 │ │ │ │ - ldreq r8, [r9], #-136 @ 0xffffff78 │ │ │ │ - strbeq sl, [r9], #-400 @ 0xfffffe70 │ │ │ │ - ldreq r7, [r9], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq r7, [r9], #-3868 @ 0xfffff0e4 │ │ │ │ - ldreq r7, [r9], #-4052 @ 0xfffff02c │ │ │ │ - ldreq r8, [r9], #-0 │ │ │ │ + ldreq r9, [r9], #-104 @ 0xffffff98 │ │ │ │ + ldreq r9, [r9], #-60 @ 0xffffffc4 │ │ │ │ + ldreq r8, [r9], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r8, [r9], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r9, [r9], #-136 @ 0xffffff78 │ │ │ │ + strbeq fp, [r9], #-384 @ 0xfffffe80 │ │ │ │ + ldreq r8, [r9], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r8, [r9], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq r8, [r9], #-4052 @ 0xfffff02c │ │ │ │ + ldreq r9, [r9], #-0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a0584 <__cxa_atexit@plt+0x9334c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -150732,24 +150732,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-4020 @ 0xfffff04c │ │ │ │ - ldreq r7, [r9], #-3996 @ 0xfffff064 │ │ │ │ - ldreq r7, [r9], #-3972 @ 0xfffff07c │ │ │ │ - strbeq sl, [r9], #-56 @ 0xffffffc8 │ │ │ │ - strbeq sl, [r9], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq r8, [r9], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r8, [r9], #-3996 @ 0xfffff064 │ │ │ │ + ldreq r8, [r9], #-3972 @ 0xfffff07c │ │ │ │ + strbeq fp, [r9], #-40 @ 0xffffffd8 │ │ │ │ + strbeq fp, [r9], #-1096 @ 0xfffffbb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -150785,21 +150785,21 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #36] @ a0660 <__cxa_atexit@plt+0x93428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3984 @ 0xfffff070 │ │ │ │ - ldreq r7, [r9], #-3960 @ 0xfffff088 │ │ │ │ - ldreq r7, [r9], #-4072 @ 0xfffff018 │ │ │ │ - strbeq r9, [r9], #-4052 @ 0xfffff02c │ │ │ │ - ldreq r7, [r9], #-3916 @ 0xfffff0b4 │ │ │ │ - ldreq r7, [r9], #-3980 @ 0xfffff074 │ │ │ │ - ldreq r7, [r9], #-3984 @ 0xfffff070 │ │ │ │ + ldreq r8, [r9], #-3984 @ 0xfffff070 │ │ │ │ + ldreq r8, [r9], #-3960 @ 0xfffff088 │ │ │ │ + ldreq r8, [r9], #-4072 @ 0xfffff018 │ │ │ │ + strbeq sl, [r9], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r8, [r9], #-3916 @ 0xfffff0b4 │ │ │ │ + ldreq r8, [r9], #-3980 @ 0xfffff074 │ │ │ │ + ldreq r8, [r9], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a06dc <__cxa_atexit@plt+0x934a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -150818,25 +150818,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3908 @ 0xfffff0bc │ │ │ │ - ldreq r7, [r9], #-3652 @ 0xfffff1bc │ │ │ │ - ldreq r7, [r9], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq r9, [r9], #-3808 @ 0xfffff120 │ │ │ │ - strbeq sl, [r9], #-768 @ 0xfffffd00 │ │ │ │ - ldreq r7, [r9], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r8, [r9], #-3908 @ 0xfffff0bc │ │ │ │ + ldreq r8, [r9], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq r8, [r9], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq sl, [r9], #-3792 @ 0xfffff130 │ │ │ │ + strbeq fp, [r9], #-752 @ 0xfffffd10 │ │ │ │ + ldreq r8, [r9], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a075c <__cxa_atexit@plt+0x93524> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -150850,23 +150850,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ a076c <__cxa_atexit@plt+0x93534> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3864 @ 0xfffff0e8 │ │ │ │ - strbeq r9, [r9], #-3672 @ 0xfffff1a8 │ │ │ │ - strbeq r9, [r9], #-3688 @ 0xfffff198 │ │ │ │ - ldreq r7, [r9], #-3832 @ 0xfffff108 │ │ │ │ + ldreq r8, [r9], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq sl, [r9], #-3656 @ 0xfffff1b8 │ │ │ │ + strbeq sl, [r9], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq r8, [r9], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a07d4 <__cxa_atexit@plt+0x9359c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -150880,88 +150880,88 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ a07e4 <__cxa_atexit@plt+0x935ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3812 @ 0xfffff11c │ │ │ │ - strbeq r9, [r9], #-3552 @ 0xfffff220 │ │ │ │ - strbeq r9, [r9], #-3568 @ 0xfffff210 │ │ │ │ + ldreq r8, [r9], #-3812 @ 0xfffff11c │ │ │ │ + strbeq sl, [r9], #-3536 @ 0xfffff230 │ │ │ │ + strbeq sl, [r9], #-3552 @ 0xfffff220 │ │ │ │ ldr r7, [pc, #20] @ a0804 <__cxa_atexit@plt+0x935cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-648 @ 0xfffffd78 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-632 @ 0xfffffd88 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a083c <__cxa_atexit@plt+0x93604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-592 @ 0xfffffdb0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-576 @ 0xfffffdc0 │ │ │ │ ldr r7, [pc, #20] @ a085c <__cxa_atexit@plt+0x93624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-560 @ 0xfffffdd0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-544 @ 0xfffffde0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a0894 <__cxa_atexit@plt+0x9365c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-504 @ 0xfffffe08 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-488 @ 0xfffffe18 │ │ │ │ ldr r7, [pc, #20] @ a08b4 <__cxa_atexit@plt+0x9367c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-472 @ 0xfffffe28 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-456 @ 0xfffffe38 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a08ec <__cxa_atexit@plt+0x936b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-416 @ 0xfffffe60 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a0930 <__cxa_atexit@plt+0x936f8> │ │ │ │ @@ -150969,23 +150969,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a0948 <__cxa_atexit@plt+0x93710> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ a094c <__cxa_atexit@plt+0x93714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3496 @ 0xfffff258 │ │ │ │ - ldreq r7, [r9], #-3504 @ 0xfffff250 │ │ │ │ - ldreq r7, [r9], #-3472 @ 0xfffff270 │ │ │ │ + ldreq r8, [r9], #-3496 @ 0xfffff258 │ │ │ │ + ldreq r8, [r9], #-3504 @ 0xfffff250 │ │ │ │ + ldreq r8, [r9], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a0990 <__cxa_atexit@plt+0x93758> │ │ │ │ @@ -150993,67 +150993,67 @@ │ │ │ │ ldr r1, [pc, #48] @ a09a8 <__cxa_atexit@plt+0x93770> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ a09ac <__cxa_atexit@plt+0x93774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3396 @ 0xfffff2bc │ │ │ │ - ldreq r7, [r9], #-3412 @ 0xfffff2ac │ │ │ │ - ldreq r7, [r9], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r8, [r9], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq r8, [r9], #-3412 @ 0xfffff2ac │ │ │ │ + ldreq r8, [r9], #-3380 @ 0xfffff2cc │ │ │ │ ldr r7, [pc, #20] @ a09cc <__cxa_atexit@plt+0x93794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-192 @ 0xffffff40 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a0a04 <__cxa_atexit@plt+0x937cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-136 @ 0xffffff78 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-120 @ 0xffffff88 │ │ │ │ ldr r7, [pc, #20] @ a0a24 <__cxa_atexit@plt+0x937ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-104 @ 0xffffff98 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-88 @ 0xffffffa8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a0a5c <__cxa_atexit@plt+0x93824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq sl, [r9], #-48 @ 0xffffffd0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq fp, [r9], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a0aa0 <__cxa_atexit@plt+0x93868> │ │ │ │ @@ -151061,67 +151061,67 @@ │ │ │ │ ldr r1, [pc, #48] @ a0ab8 <__cxa_atexit@plt+0x93880> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ a0abc <__cxa_atexit@plt+0x93884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq r7, [r9], #-3152 @ 0xfffff3b0 │ │ │ │ - ldreq r7, [r9], #-3120 @ 0xfffff3d0 │ │ │ │ + ldreq r8, [r9], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq r8, [r9], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq r8, [r9], #-3120 @ 0xfffff3d0 │ │ │ │ ldr r7, [pc, #20] @ a0adc <__cxa_atexit@plt+0x938a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r9, [r9], #-4016 @ 0xfffff050 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq sl, [r9], #-4000 @ 0xfffff060 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a0b14 <__cxa_atexit@plt+0x938dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r9, [r9], #-3960 @ 0xfffff088 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq sl, [r9], #-3944 @ 0xfffff098 │ │ │ │ ldr r7, [pc, #20] @ a0b34 <__cxa_atexit@plt+0x938fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r9, [r9], #-3928 @ 0xfffff0a8 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq sl, [r9], #-3912 @ 0xfffff0b8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a0b6c <__cxa_atexit@plt+0x93934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r9, [r9], #-3872 @ 0xfffff0e0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq sl, [r9], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a0bb0 <__cxa_atexit@plt+0x93978> │ │ │ │ @@ -151129,23 +151129,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a0bc8 <__cxa_atexit@plt+0x93990> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ a0bcc <__cxa_atexit@plt+0x93994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-2884 @ 0xfffff4bc │ │ │ │ - ldreq r7, [r9], #-2892 @ 0xfffff4b4 │ │ │ │ - ldreq r7, [r9], #-2860 @ 0xfffff4d4 │ │ │ │ + ldreq r8, [r9], #-2884 @ 0xfffff4bc │ │ │ │ + ldreq r8, [r9], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r8, [r9], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a0c10 <__cxa_atexit@plt+0x939d8> │ │ │ │ @@ -151153,23 +151153,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a0c28 <__cxa_atexit@plt+0x939f0> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ a0c2c <__cxa_atexit@plt+0x939f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-2784 @ 0xfffff520 │ │ │ │ - ldreq r7, [r9], #-2800 @ 0xfffff510 │ │ │ │ - ldreq r7, [r9], #-2768 @ 0xfffff530 │ │ │ │ + ldreq r8, [r9], #-2784 @ 0xfffff520 │ │ │ │ + ldreq r8, [r9], #-2800 @ 0xfffff510 │ │ │ │ + ldreq r8, [r9], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0c7c <__cxa_atexit@plt+0x93a44> │ │ │ │ ldr lr, [pc, #56] @ a0c84 <__cxa_atexit@plt+0x93a4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -151180,20 +151180,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a0c8c <__cxa_atexit@plt+0x93a54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r9, [r9], #-2368 @ 0xfffff6c0 │ │ │ │ - strbeq r9, [r9], #-2584 @ 0xfffff5e8 │ │ │ │ + strbeq sl, [r9], #-2352 @ 0xfffff6d0 │ │ │ │ + strbeq sl, [r9], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -151205,26 +151205,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a0ce0 <__cxa_atexit@plt+0x93aa8> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151232,15 +151232,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a0d5c <__cxa_atexit@plt+0x93b24> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -151265,34 +151265,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a0de0 <__cxa_atexit@plt+0x93ba8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r9, [r9], #-2048 @ 0xfffff800 │ │ │ │ + strbeq sl, [r9], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a0e1c <__cxa_atexit@plt+0x93be4> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151304,15 +151304,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -151329,16 +151329,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r9], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq r9, [r9], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq sl, [r9], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq sl, [r9], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0f20 <__cxa_atexit@plt+0x93ce8> │ │ │ │ ldr lr, [pc, #56] @ a0f28 <__cxa_atexit@plt+0x93cf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -151349,20 +151349,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a0f30 <__cxa_atexit@plt+0x93cf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r9, [r9], #-1692 @ 0xfffff964 │ │ │ │ - strbeq r9, [r9], #-1908 @ 0xfffff88c │ │ │ │ + strbeq sl, [r9], #-1676 @ 0xfffff974 │ │ │ │ + strbeq sl, [r9], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -151374,26 +151374,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a0f84 <__cxa_atexit@plt+0x93d4c> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151401,15 +151401,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a1000 <__cxa_atexit@plt+0x93dc8> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -151434,34 +151434,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a1084 <__cxa_atexit@plt+0x93e4c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r9, [r9], #-1372 @ 0xfffffaa4 │ │ │ │ + strbeq sl, [r9], #-1356 @ 0xfffffab4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a10c0 <__cxa_atexit@plt+0x93e88> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151473,15 +151473,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -151498,16 +151498,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r9], #-1160 @ 0xfffffb78 │ │ │ │ - strbeq r9, [r9], #-2204 @ 0xfffff764 │ │ │ │ + strbeq sl, [r9], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq sl, [r9], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a11c4 <__cxa_atexit@plt+0x93f8c> │ │ │ │ ldr lr, [pc, #56] @ a11cc <__cxa_atexit@plt+0x93f94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -151518,20 +151518,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a11d4 <__cxa_atexit@plt+0x93f9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r9, [r9], #-1016 @ 0xfffffc08 │ │ │ │ - strbeq r9, [r9], #-1232 @ 0xfffffb30 │ │ │ │ + strbeq sl, [r9], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq sl, [r9], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -151543,26 +151543,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a1228 <__cxa_atexit@plt+0x93ff0> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151570,15 +151570,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a12a4 <__cxa_atexit@plt+0x9406c> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -151603,34 +151603,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a1328 <__cxa_atexit@plt+0x940f0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r9, [r9], #-696 @ 0xfffffd48 │ │ │ │ + strbeq sl, [r9], #-680 @ 0xfffffd58 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a1364 <__cxa_atexit@plt+0x9412c> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151642,15 +151642,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -151667,16 +151667,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r9], #-484 @ 0xfffffe1c │ │ │ │ - strbeq r9, [r9], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq sl, [r9], #-468 @ 0xfffffe2c │ │ │ │ + strbeq sl, [r9], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a145c <__cxa_atexit@plt+0x94224> │ │ │ │ @@ -151684,23 +151684,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a1474 <__cxa_atexit@plt+0x9423c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ a1478 <__cxa_atexit@plt+0x94240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9], #-712 @ 0xfffffd38 │ │ │ │ - ldreq r7, [r9], #-712 @ 0xfffffd38 │ │ │ │ - ldreq r7, [r9], #-684 @ 0xfffffd54 │ │ │ │ + ldreq r8, [r9], #-712 @ 0xfffffd38 │ │ │ │ + ldreq r8, [r9], #-712 @ 0xfffffd38 │ │ │ │ + ldreq r8, [r9], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a14c8 <__cxa_atexit@plt+0x94290> │ │ │ │ ldr lr, [pc, #56] @ a14d0 <__cxa_atexit@plt+0x94298> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -151711,20 +151711,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a14d8 <__cxa_atexit@plt+0x942a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r9, [r9], #-244 @ 0xffffff0c │ │ │ │ - strbeq r9, [r9], #-460 @ 0xfffffe34 │ │ │ │ + strbeq sl, [r9], #-228 @ 0xffffff1c │ │ │ │ + strbeq sl, [r9], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -151736,26 +151736,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a152c <__cxa_atexit@plt+0x942f4> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151763,15 +151763,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a15a8 <__cxa_atexit@plt+0x94370> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -151796,34 +151796,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a162c <__cxa_atexit@plt+0x943f4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r8, [r9], #-4020 @ 0xfffff04c │ │ │ │ + strbeq r9, [r9], #-4004 @ 0xfffff05c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a1668 <__cxa_atexit@plt+0x94430> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151835,15 +151835,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -151860,16 +151860,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r9], #-3808 @ 0xfffff120 │ │ │ │ - strbeq r9, [r9], #-756 @ 0xfffffd0c │ │ │ │ + strbeq r9, [r9], #-3792 @ 0xfffff130 │ │ │ │ + strbeq sl, [r9], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a176c <__cxa_atexit@plt+0x94534> │ │ │ │ ldr lr, [pc, #56] @ a1774 <__cxa_atexit@plt+0x9453c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -151880,20 +151880,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a177c <__cxa_atexit@plt+0x94544> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [r9], #-3664 @ 0xfffff1b0 │ │ │ │ - strbeq r8, [r9], #-3880 @ 0xfffff0d8 │ │ │ │ + strbeq r9, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ + strbeq r9, [r9], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -151905,26 +151905,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a17d0 <__cxa_atexit@plt+0x94598> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151932,15 +151932,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a184c <__cxa_atexit@plt+0x94614> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -151965,34 +151965,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a18d0 <__cxa_atexit@plt+0x94698> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r8, [r9], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq r9, [r9], #-3328 @ 0xfffff300 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a190c <__cxa_atexit@plt+0x946d4> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152004,15 +152004,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -152029,16 +152029,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r9], #-3132 @ 0xfffff3c4 │ │ │ │ - strbeq r9, [r9], #-80 @ 0xffffffb0 │ │ │ │ + strbeq r9, [r9], #-3116 @ 0xfffff3d4 │ │ │ │ + strbeq sl, [r9], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a1a04 <__cxa_atexit@plt+0x947cc> │ │ │ │ @@ -152046,23 +152046,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a1a1c <__cxa_atexit@plt+0x947e4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ a1a20 <__cxa_atexit@plt+0x947e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9], #-3372 @ 0xfffff2d4 │ │ │ │ - ldreq r6, [r9], #-3372 @ 0xfffff2d4 │ │ │ │ - ldreq r6, [r9], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq r7, [r9], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r7, [r9], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r7, [r9], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a1a64 <__cxa_atexit@plt+0x9482c> │ │ │ │ @@ -152070,23 +152070,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a1a7c <__cxa_atexit@plt+0x94844> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ a1a80 <__cxa_atexit@plt+0x94848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9], #-3280 @ 0xfffff330 │ │ │ │ - ldreq r6, [r9], #-3272 @ 0xfffff338 │ │ │ │ - ldreq r6, [r9], #-3252 @ 0xfffff34c │ │ │ │ + ldreq r7, [r9], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r7, [r9], #-3272 @ 0xfffff338 │ │ │ │ + ldreq r7, [r9], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1ad0 <__cxa_atexit@plt+0x94898> │ │ │ │ ldr lr, [pc, #56] @ a1ad8 <__cxa_atexit@plt+0x948a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -152097,20 +152097,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a1ae0 <__cxa_atexit@plt+0x948a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [r9], #-2796 @ 0xfffff514 │ │ │ │ - strbeq r8, [r9], #-3012 @ 0xfffff43c │ │ │ │ + strbeq r9, [r9], #-2780 @ 0xfffff524 │ │ │ │ + strbeq r9, [r9], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -152122,26 +152122,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a1b34 <__cxa_atexit@plt+0x948fc> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152149,15 +152149,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a1bb0 <__cxa_atexit@plt+0x94978> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -152182,34 +152182,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a1c34 <__cxa_atexit@plt+0x949fc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r8, [r9], #-2476 @ 0xfffff654 │ │ │ │ + strbeq r9, [r9], #-2460 @ 0xfffff664 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a1c70 <__cxa_atexit@plt+0x94a38> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152221,15 +152221,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -152246,16 +152246,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r9], #-2264 @ 0xfffff728 │ │ │ │ - strbeq r8, [r9], #-3308 @ 0xfffff314 │ │ │ │ + strbeq r9, [r9], #-2248 @ 0xfffff738 │ │ │ │ + strbeq r9, [r9], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1d74 <__cxa_atexit@plt+0x94b3c> │ │ │ │ ldr lr, [pc, #56] @ a1d7c <__cxa_atexit@plt+0x94b44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -152266,20 +152266,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a1d84 <__cxa_atexit@plt+0x94b4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [r9], #-2120 @ 0xfffff7b8 │ │ │ │ - strbeq r8, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq r9, [r9], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq r9, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -152291,26 +152291,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a1dd8 <__cxa_atexit@plt+0x94ba0> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152318,15 +152318,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a1e54 <__cxa_atexit@plt+0x94c1c> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -152351,34 +152351,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a1ed8 <__cxa_atexit@plt+0x94ca0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r8, [r9], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq r9, [r9], #-1784 @ 0xfffff908 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a1f14 <__cxa_atexit@plt+0x94cdc> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152390,15 +152390,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -152415,16 +152415,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r9], #-1588 @ 0xfffff9cc │ │ │ │ - strbeq r8, [r9], #-2632 @ 0xfffff5b8 │ │ │ │ + strbeq r9, [r9], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r9, [r9], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a200c <__cxa_atexit@plt+0x94dd4> │ │ │ │ @@ -152432,23 +152432,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a2024 <__cxa_atexit@plt+0x94dec> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ a2028 <__cxa_atexit@plt+0x94df0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq r6, [r9], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq r6, [r9], #-1816 @ 0xfffff8e8 │ │ │ │ + ldreq r7, [r9], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r7, [r9], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r7, [r9], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a206c <__cxa_atexit@plt+0x94e34> │ │ │ │ @@ -152456,23 +152456,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a2084 <__cxa_atexit@plt+0x94e4c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ a2088 <__cxa_atexit@plt+0x94e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9], #-1712 @ 0xfffff950 │ │ │ │ - ldreq r6, [r9], #-1756 @ 0xfffff924 │ │ │ │ - ldreq r6, [r9], #-1724 @ 0xfffff944 │ │ │ │ + ldreq r7, [r9], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r7, [r9], #-1756 @ 0xfffff924 │ │ │ │ + ldreq r7, [r9], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a2128 <__cxa_atexit@plt+0x94ef0> │ │ │ │ ldr r3, [pc, #172] @ a2158 <__cxa_atexit@plt+0x94f20> │ │ │ │ @@ -152518,17 +152518,17 @@ │ │ │ │ b a20c4 <__cxa_atexit@plt+0x94e8c> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a20e4 <__cxa_atexit@plt+0x94eac> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r8, [r9], #-1188 @ 0xfffffb5c │ │ │ │ - strbeq r8, [r9], #-1184 @ 0xfffffb60 │ │ │ │ - ldreq r6, [r9], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r9, [r9], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq r9, [r9], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq r7, [r9], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a21d8 <__cxa_atexit@plt+0x94fa0> │ │ │ │ @@ -152557,16 +152557,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a218c <__cxa_atexit@plt+0x94f54> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a21ac <__cxa_atexit@plt+0x94f74> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r8, [r9], #-988 @ 0xfffffc24 │ │ │ │ - strbeq r8, [r9], #-984 @ 0xfffffc28 │ │ │ │ + strbeq r9, [r9], #-972 @ 0xfffffc34 │ │ │ │ + strbeq r9, [r9], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a2244 <__cxa_atexit@plt+0x9500c> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -152579,16 +152579,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a2220 <__cxa_atexit@plt+0x94fe8> │ │ │ │ - strbeq r8, [r9], #-872 @ 0xfffffc98 │ │ │ │ - strbeq r8, [r9], #-868 @ 0xfffffc9c │ │ │ │ + strbeq r9, [r9], #-856 @ 0xfffffca8 │ │ │ │ + strbeq r9, [r9], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a22f0 <__cxa_atexit@plt+0x950b8> │ │ │ │ ldr r3, [pc, #164] @ a2320 <__cxa_atexit@plt+0x950e8> │ │ │ │ @@ -152632,16 +152632,16 @@ │ │ │ │ b a2294 <__cxa_atexit@plt+0x9505c> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a22b4 <__cxa_atexit@plt+0x9507c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r8, [r9], #-1384 @ 0xfffffa98 │ │ │ │ - ldreq r6, [r9], #-1092 @ 0xfffffbbc │ │ │ │ + strbeq r9, [r9], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq r7, [r9], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a2394 <__cxa_atexit@plt+0x9515c> │ │ │ │ @@ -152668,15 +152668,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a2350 <__cxa_atexit@plt+0x95118> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a2370 <__cxa_atexit@plt+0x95138> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r8, [r9], #-1196 @ 0xfffffb54 │ │ │ │ + strbeq r9, [r9], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a23f4 <__cxa_atexit@plt+0x951bc> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -152687,59 +152687,59 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a23d8 <__cxa_atexit@plt+0x951a0> │ │ │ │ - strbeq r8, [r9], #-1092 @ 0xfffffbbc │ │ │ │ + strbeq r9, [r9], #-1076 @ 0xfffffbcc │ │ │ │ ldr r7, [pc, #20] @ a2424 <__cxa_atexit@plt+0x951ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1640 @ 0xfffff998 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a245c <__cxa_atexit@plt+0x95224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldr r7, [pc, #20] @ a247c <__cxa_atexit@plt+0x95244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a24b4 <__cxa_atexit@plt+0x9527c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1496 @ 0xfffffa28 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a24f8 <__cxa_atexit@plt+0x952c0> │ │ │ │ @@ -152747,67 +152747,67 @@ │ │ │ │ ldr r1, [pc, #48] @ a2510 <__cxa_atexit@plt+0x952d8> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ a2514 <__cxa_atexit@plt+0x952dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9], #-620 @ 0xfffffd94 │ │ │ │ - ldreq r6, [r9], #-628 @ 0xfffffd8c │ │ │ │ - ldreq r6, [r9], #-596 @ 0xfffffdac │ │ │ │ + ldreq r7, [r9], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r7, [r9], #-628 @ 0xfffffd8c │ │ │ │ + ldreq r7, [r9], #-596 @ 0xfffffdac │ │ │ │ ldr r7, [pc, #20] @ a2534 <__cxa_atexit@plt+0x952fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1368 @ 0xfffffaa8 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1352 @ 0xfffffab8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a256c <__cxa_atexit@plt+0x95334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1312 @ 0xfffffae0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1296 @ 0xfffffaf0 │ │ │ │ ldr r7, [pc, #20] @ a258c <__cxa_atexit@plt+0x95354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1280 @ 0xfffffb00 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1264 @ 0xfffffb10 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ a25c4 <__cxa_atexit@plt+0x9538c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r8, [r9], #-1224 @ 0xfffffb38 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r9, [r9], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a2608 <__cxa_atexit@plt+0x953d0> │ │ │ │ @@ -152815,23 +152815,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a2620 <__cxa_atexit@plt+0x953e8> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ a2624 <__cxa_atexit@plt+0x953ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9], #-360 @ 0xfffffe98 │ │ │ │ - ldreq r6, [r9], #-368 @ 0xfffffe90 │ │ │ │ - ldreq r6, [r9], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq r7, [r9], #-360 @ 0xfffffe98 │ │ │ │ + ldreq r7, [r9], #-368 @ 0xfffffe90 │ │ │ │ + ldreq r7, [r9], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2674 <__cxa_atexit@plt+0x9543c> │ │ │ │ ldr lr, [pc, #56] @ a267c <__cxa_atexit@plt+0x95444> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -152842,20 +152842,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a2684 <__cxa_atexit@plt+0x9544c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [r9], #-3912 @ 0xfffff0b8 │ │ │ │ - strbeq r8, [r9], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r8, [r9], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r9, [r9], #-16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -152867,26 +152867,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a26d8 <__cxa_atexit@plt+0x954a0> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152894,15 +152894,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a2754 <__cxa_atexit@plt+0x9551c> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -152927,34 +152927,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a27d8 <__cxa_atexit@plt+0x955a0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r7, [r9], #-3592 @ 0xfffff1f8 │ │ │ │ + strbeq r8, [r9], #-3576 @ 0xfffff208 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a2814 <__cxa_atexit@plt+0x955dc> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152966,15 +152966,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -152991,16 +152991,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r9], #-3380 @ 0xfffff2cc │ │ │ │ - strbeq r8, [r9], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r8, [r9], #-3364 @ 0xfffff2dc │ │ │ │ + strbeq r9, [r9], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2918 <__cxa_atexit@plt+0x956e0> │ │ │ │ ldr lr, [pc, #56] @ a2920 <__cxa_atexit@plt+0x956e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -153011,20 +153011,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a2928 <__cxa_atexit@plt+0x956f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [r9], #-3236 @ 0xfffff35c │ │ │ │ - strbeq r7, [r9], #-3452 @ 0xfffff284 │ │ │ │ + strbeq r8, [r9], #-3220 @ 0xfffff36c │ │ │ │ + strbeq r8, [r9], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -153036,26 +153036,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a297c <__cxa_atexit@plt+0x95744> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153063,15 +153063,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a29f8 <__cxa_atexit@plt+0x957c0> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -153096,34 +153096,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a2a7c <__cxa_atexit@plt+0x95844> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r7, [r9], #-2916 @ 0xfffff49c │ │ │ │ + strbeq r8, [r9], #-2900 @ 0xfffff4ac │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a2ab8 <__cxa_atexit@plt+0x95880> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153135,15 +153135,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -153160,16 +153160,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r9], #-2704 @ 0xfffff570 │ │ │ │ - strbeq r7, [r9], #-3748 @ 0xfffff15c │ │ │ │ + strbeq r8, [r9], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r8, [r9], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2bbc <__cxa_atexit@plt+0x95984> │ │ │ │ ldr lr, [pc, #56] @ a2bc4 <__cxa_atexit@plt+0x9598c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -153180,20 +153180,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a2bcc <__cxa_atexit@plt+0x95994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [r9], #-2560 @ 0xfffff600 │ │ │ │ - strbeq r7, [r9], #-2776 @ 0xfffff528 │ │ │ │ + strbeq r8, [r9], #-2544 @ 0xfffff610 │ │ │ │ + strbeq r8, [r9], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -153205,26 +153205,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a2c20 <__cxa_atexit@plt+0x959e8> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153232,15 +153232,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a2c9c <__cxa_atexit@plt+0x95a64> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -153265,34 +153265,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a2d20 <__cxa_atexit@plt+0x95ae8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r7, [r9], #-2240 @ 0xfffff740 │ │ │ │ + strbeq r8, [r9], #-2224 @ 0xfffff750 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a2d5c <__cxa_atexit@plt+0x95b24> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153304,15 +153304,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -153329,16 +153329,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r9], #-2028 @ 0xfffff814 │ │ │ │ - strbeq r7, [r9], #-3072 @ 0xfffff400 │ │ │ │ + strbeq r8, [r9], #-2012 @ 0xfffff824 │ │ │ │ + strbeq r8, [r9], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a2e54 <__cxa_atexit@plt+0x95c1c> │ │ │ │ @@ -153346,23 +153346,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a2e6c <__cxa_atexit@plt+0x95c34> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ a2e70 <__cxa_atexit@plt+0x95c38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq r5, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq r5, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq r6, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq r6, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq r6, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2ec0 <__cxa_atexit@plt+0x95c88> │ │ │ │ ldr lr, [pc, #56] @ a2ec8 <__cxa_atexit@plt+0x95c90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -153373,20 +153373,20 @@ │ │ │ │ ldr r2, [pc, #40] @ a2ed0 <__cxa_atexit@plt+0x95c98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [r9], #-1788 @ 0xfffff904 │ │ │ │ - strbeq r7, [r9], #-2004 @ 0xfffff82c │ │ │ │ + strbeq r8, [r9], #-1772 @ 0xfffff914 │ │ │ │ + strbeq r8, [r9], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -153398,26 +153398,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq a2f24 <__cxa_atexit@plt+0x95cec> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153425,15 +153425,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ a2fa0 <__cxa_atexit@plt+0x95d68> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -153458,34 +153458,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b a3024 <__cxa_atexit@plt+0x95dec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r7, [r9], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq r8, [r9], #-1452 @ 0xfffffa54 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a3060 <__cxa_atexit@plt+0x95e28> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153497,15 +153497,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -153522,16 +153522,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r9], #-1256 @ 0xfffffb18 │ │ │ │ - strbeq r7, [r9], #-2300 @ 0xfffff704 │ │ │ │ + strbeq r8, [r9], #-1240 @ 0xfffffb28 │ │ │ │ + strbeq r8, [r9], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a3158 <__cxa_atexit@plt+0x95f20> │ │ │ │ @@ -153539,23 +153539,23 @@ │ │ │ │ ldr r1, [pc, #48] @ a3170 <__cxa_atexit@plt+0x95f38> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ a3174 <__cxa_atexit@plt+0x95f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - ldreq r5, [r9], #-1604 @ 0xfffff9bc │ │ │ │ - ldreq r5, [r9], #-1572 @ 0xfffff9dc │ │ │ │ + ldreq r6, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq r6, [r9], #-1604 @ 0xfffff9bc │ │ │ │ + ldreq r6, [r9], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3214 <__cxa_atexit@plt+0x95fdc> │ │ │ │ ldr r3, [pc, #172] @ a3244 <__cxa_atexit@plt+0x9600c> │ │ │ │ @@ -153601,17 +153601,17 @@ │ │ │ │ b a31b0 <__cxa_atexit@plt+0x95f78> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a31d0 <__cxa_atexit@plt+0x95f98> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r7, [r9], #-952 @ 0xfffffc48 │ │ │ │ - strbeq r7, [r9], #-948 @ 0xfffffc4c │ │ │ │ - ldreq r5, [r9], #-1392 @ 0xfffffa90 │ │ │ │ + strbeq r8, [r9], #-936 @ 0xfffffc58 │ │ │ │ + strbeq r8, [r9], #-932 @ 0xfffffc5c │ │ │ │ + ldreq r6, [r9], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a32c4 <__cxa_atexit@plt+0x9608c> │ │ │ │ @@ -153640,16 +153640,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a3278 <__cxa_atexit@plt+0x96040> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a3298 <__cxa_atexit@plt+0x96060> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r7, [r9], #-752 @ 0xfffffd10 │ │ │ │ - strbeq r7, [r9], #-748 @ 0xfffffd14 │ │ │ │ + strbeq r8, [r9], #-736 @ 0xfffffd20 │ │ │ │ + strbeq r8, [r9], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3330 <__cxa_atexit@plt+0x960f8> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -153662,16 +153662,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a330c <__cxa_atexit@plt+0x960d4> │ │ │ │ - strbeq r7, [r9], #-636 @ 0xfffffd84 │ │ │ │ - strbeq r7, [r9], #-632 @ 0xfffffd88 │ │ │ │ + strbeq r8, [r9], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r8, [r9], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a33dc <__cxa_atexit@plt+0x961a4> │ │ │ │ ldr r3, [pc, #164] @ a340c <__cxa_atexit@plt+0x961d4> │ │ │ │ @@ -153715,16 +153715,16 @@ │ │ │ │ b a3380 <__cxa_atexit@plt+0x96148> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a33a0 <__cxa_atexit@plt+0x96168> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r7, [r9], #-1148 @ 0xfffffb84 │ │ │ │ - ldreq r5, [r9], #-940 @ 0xfffffc54 │ │ │ │ + strbeq r8, [r9], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r6, [r9], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3480 <__cxa_atexit@plt+0x96248> │ │ │ │ @@ -153751,15 +153751,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a343c <__cxa_atexit@plt+0x96204> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a345c <__cxa_atexit@plt+0x96224> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r7, [r9], #-960 @ 0xfffffc40 │ │ │ │ + strbeq r8, [r9], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a34e0 <__cxa_atexit@plt+0x962a8> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -153770,15 +153770,15 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a34c4 <__cxa_atexit@plt+0x9628c> │ │ │ │ - strbeq r7, [r9], #-856 @ 0xfffffca8 │ │ │ │ + strbeq r8, [r9], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a356c <__cxa_atexit@plt+0x96334> │ │ │ │ ldr r7, [pc, #152] @ a35ac <__cxa_atexit@plt+0x96374> │ │ │ │ @@ -153816,19 +153816,19 @@ │ │ │ │ ldr r6, [pc, #28] @ a35b0 <__cxa_atexit@plt+0x96378> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r5, [r9], #-560 @ 0xfffffdd0 │ │ │ │ - strbeq r7, [r9], #-492 @ 0xfffffe14 │ │ │ │ + ldreq r6, [r9], #-560 @ 0xfffffdd0 │ │ │ │ + strbeq r8, [r9], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a3604 <__cxa_atexit@plt+0x963cc> │ │ │ │ sub r7, r3, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -153849,17 +153849,17 @@ │ │ │ │ b a35d4 <__cxa_atexit@plt+0x9639c> │ │ │ │ ldr r6, [pc, #20] @ a3630 <__cxa_atexit@plt+0x963f8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbeq r7, [r9], #-324 @ 0xfffffebc │ │ │ │ + strbeq r8, [r9], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -153871,16 +153871,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a368c <__cxa_atexit@plt+0x96454> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r7, [r9], #-212 @ 0xffffff2c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r8, [r9], #-196 @ 0xffffff3c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3724 <__cxa_atexit@plt+0x964ec> │ │ │ │ @@ -153925,16 +153925,16 @@ │ │ │ │ b a36c8 <__cxa_atexit@plt+0x96490> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a36e8 <__cxa_atexit@plt+0x964b0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r7, [r9], #-308 @ 0xfffffecc │ │ │ │ - ldreq r5, [r9], #-124 @ 0xffffff84 │ │ │ │ + strbeq r8, [r9], #-292 @ 0xfffffedc │ │ │ │ + ldreq r6, [r9], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a37c8 <__cxa_atexit@plt+0x96590> │ │ │ │ @@ -153961,15 +153961,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a3784 <__cxa_atexit@plt+0x9654c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a37a4 <__cxa_atexit@plt+0x9656c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r7, [r9], #-120 @ 0xffffff88 │ │ │ │ + strbeq r8, [r9], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3828 <__cxa_atexit@plt+0x965f0> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -153980,15 +153980,15 @@ │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a380c <__cxa_atexit@plt+0x965d4> │ │ │ │ - strbeq r7, [r9], #-16 │ │ │ │ + strbeq r8, [r9], #-0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a3880 <__cxa_atexit@plt+0x96648> │ │ │ │ @@ -154004,15 +154004,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a3898 <__cxa_atexit@plt+0x96660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r4, [r9], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq r5, [r9], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3900 <__cxa_atexit@plt+0x966c8> │ │ │ │ @@ -154050,17 +154050,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a3958 <__cxa_atexit@plt+0x96720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r7, [r9], #-228 @ 0xffffff1c │ │ │ │ - strbeq r7, [r9], #-304 @ 0xfffffed0 │ │ │ │ - strbeq r7, [r9], #-220 @ 0xffffff24 │ │ │ │ + strbeq r8, [r9], #-212 @ 0xffffff2c │ │ │ │ + strbeq r8, [r9], #-288 @ 0xfffffee0 │ │ │ │ + strbeq r8, [r9], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3994 <__cxa_atexit@plt+0x9675c> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -154082,17 +154082,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a39d8 <__cxa_atexit@plt+0x967a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r9], #-96 @ 0xffffffa0 │ │ │ │ - strbeq r7, [r9], #-148 @ 0xffffff6c │ │ │ │ - strbeq r7, [r9], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r8, [r9], #-80 @ 0xffffffb0 │ │ │ │ + strbeq r8, [r9], #-132 @ 0xffffff7c │ │ │ │ + strbeq r8, [r9], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3a78 <__cxa_atexit@plt+0x96840> │ │ │ │ ldr r3, [pc, #172] @ a3aa8 <__cxa_atexit@plt+0x96870> │ │ │ │ @@ -154138,17 +154138,17 @@ │ │ │ │ b a3a14 <__cxa_atexit@plt+0x967dc> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a3a34 <__cxa_atexit@plt+0x967fc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r6, [r9], #-2900 @ 0xfffff4ac │ │ │ │ - strbeq r6, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq r4, [r9], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq r7, [r9], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r7, [r9], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r5, [r9], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3b28 <__cxa_atexit@plt+0x968f0> │ │ │ │ @@ -154177,16 +154177,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a3adc <__cxa_atexit@plt+0x968a4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a3afc <__cxa_atexit@plt+0x968c4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r6, [r9], #-2700 @ 0xfffff574 │ │ │ │ - strbeq r6, [r9], #-2696 @ 0xfffff578 │ │ │ │ + strbeq r7, [r9], #-2684 @ 0xfffff584 │ │ │ │ + strbeq r7, [r9], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3b94 <__cxa_atexit@plt+0x9695c> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -154199,16 +154199,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a3b70 <__cxa_atexit@plt+0x96938> │ │ │ │ - strbeq r6, [r9], #-2584 @ 0xfffff5e8 │ │ │ │ - strbeq r6, [r9], #-2580 @ 0xfffff5ec │ │ │ │ + strbeq r7, [r9], #-2568 @ 0xfffff5f8 │ │ │ │ + strbeq r7, [r9], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3c44 <__cxa_atexit@plt+0x96a0c> │ │ │ │ ldr r2, [pc, #168] @ a3c74 <__cxa_atexit@plt+0x96a3c> │ │ │ │ @@ -154253,15 +154253,15 @@ │ │ │ │ b a3bec <__cxa_atexit@plt+0x969b4> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a3c30 <__cxa_atexit@plt+0x969f8> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r4, [r9], #-2920 @ 0xfffff498 │ │ │ │ + ldreq r5, [r9], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3cf0 <__cxa_atexit@plt+0x96ab8> │ │ │ │ @@ -154362,17 +154362,17 @@ │ │ │ │ b a3d94 <__cxa_atexit@plt+0x96b5c> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a3db4 <__cxa_atexit@plt+0x96b7c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r6, [r9], #-2004 @ 0xfffff82c │ │ │ │ - strbeq r6, [r9], #-2000 @ 0xfffff830 │ │ │ │ - ldreq r4, [r9], #-2488 @ 0xfffff648 │ │ │ │ + strbeq r7, [r9], #-1988 @ 0xfffff83c │ │ │ │ + strbeq r7, [r9], #-1984 @ 0xfffff840 │ │ │ │ + ldreq r5, [r9], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3ea8 <__cxa_atexit@plt+0x96c70> │ │ │ │ @@ -154401,16 +154401,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a3e5c <__cxa_atexit@plt+0x96c24> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a3e7c <__cxa_atexit@plt+0x96c44> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r6, [r9], #-1804 @ 0xfffff8f4 │ │ │ │ - strbeq r6, [r9], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq r7, [r9], #-1788 @ 0xfffff904 │ │ │ │ + strbeq r7, [r9], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a3f14 <__cxa_atexit@plt+0x96cdc> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -154423,16 +154423,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a3ef0 <__cxa_atexit@plt+0x96cb8> │ │ │ │ - strbeq r6, [r9], #-1688 @ 0xfffff968 │ │ │ │ - strbeq r6, [r9], #-1684 @ 0xfffff96c │ │ │ │ + strbeq r7, [r9], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r7, [r9], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3fc0 <__cxa_atexit@plt+0x96d88> │ │ │ │ ldr r3, [pc, #164] @ a3ff0 <__cxa_atexit@plt+0x96db8> │ │ │ │ @@ -154476,16 +154476,16 @@ │ │ │ │ b a3f64 <__cxa_atexit@plt+0x96d2c> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a3f84 <__cxa_atexit@plt+0x96d4c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ - ldreq r4, [r9], #-2036 @ 0xfffff80c │ │ │ │ + strbeq r7, [r9], #-2184 @ 0xfffff778 │ │ │ │ + ldreq r5, [r9], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a4064 <__cxa_atexit@plt+0x96e2c> │ │ │ │ @@ -154512,15 +154512,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a4020 <__cxa_atexit@plt+0x96de8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a4040 <__cxa_atexit@plt+0x96e08> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r6, [r9], #-2012 @ 0xfffff824 │ │ │ │ + strbeq r7, [r9], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a40c4 <__cxa_atexit@plt+0x96e8c> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -154531,15 +154531,15 @@ │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a40a8 <__cxa_atexit@plt+0x96e70> │ │ │ │ - strbeq r6, [r9], #-1908 @ 0xfffff88c │ │ │ │ + strbeq r7, [r9], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a4170 <__cxa_atexit@plt+0x96f38> │ │ │ │ ldr r2, [pc, #168] @ a41a0 <__cxa_atexit@plt+0x96f68> │ │ │ │ @@ -154584,15 +154584,15 @@ │ │ │ │ b a4118 <__cxa_atexit@plt+0x96ee0> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a415c <__cxa_atexit@plt+0x96f24> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq r5, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a421c <__cxa_atexit@plt+0x96fe4> │ │ │ │ @@ -154664,18 +154664,18 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #20] @ a42ec <__cxa_atexit@plt+0x970b4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #4] @ a42e8 <__cxa_atexit@plt+0x970b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r8, #1241513984 @ 0x4a000000 │ │ │ │ - mvnseq r8, #1560281088 @ 0x5d000000 │ │ │ │ - mvnseq r8, #132, 8 @ 0x84000000 │ │ │ │ - mvnseq r8, #116, 8 @ 0x74000000 │ │ │ │ + mvnseq r8, #163840 @ 0x28000 │ │ │ │ + mvnseq r8, #475136 @ 0x74000 │ │ │ │ + mvnseq r8, #68, 18 @ 0x110000 │ │ │ │ + mvnseq r8, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a4390 <__cxa_atexit@plt+0x97158> │ │ │ │ ldr r3, [pc, #136] @ a43a0 <__cxa_atexit@plt+0x97168> │ │ │ │ @@ -154711,19 +154711,19 @@ │ │ │ │ mov r9, sl │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #28] @ a43b4 <__cxa_atexit@plt+0x9717c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvnseq r8, #-134217725 @ 0xf8000003 │ │ │ │ - mvnseq r8, #1677721603 @ 0x64000003 │ │ │ │ - mvnseq r8, #204, 6 @ 0x30000003 │ │ │ │ - mvnseq r8, #188, 6 @ 0xf0000002 │ │ │ │ - ldreq r4, [r9], #-1112 @ 0xfffffba8 │ │ │ │ + mvnseq r8, #12451840 @ 0xbe0000 │ │ │ │ + mvnseq r8, #10027008 @ 0x990000 │ │ │ │ + mvnseq r8, #140, 16 @ 0x8c0000 │ │ │ │ + mvnseq r8, #124, 16 @ 0x7c0000 │ │ │ │ + ldreq r5, [r9], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a43e8 <__cxa_atexit@plt+0x971b0> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -154743,18 +154743,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r2 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #8] @ a4424 <__cxa_atexit@plt+0x971ec> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r8, #939524096 @ 0x38000000 │ │ │ │ - mvnseq r8, #1140850689 @ 0x44000001 │ │ │ │ - mvnseq r8, #64, 6 │ │ │ │ - mvnseq r8, #48, 6 @ 0xc0000000 │ │ │ │ + mvnseq r8, #54001664 @ 0x3380000 │ │ │ │ + mvnseq r8, #1114112 @ 0x110000 │ │ │ │ + mvnseq r8, #0, 16 │ │ │ │ + mvnseq r8, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a44cc <__cxa_atexit@plt+0x97294> │ │ │ │ ldr r2, [pc, #136] @ a44dc <__cxa_atexit@plt+0x972a4> │ │ │ │ @@ -154790,19 +154790,19 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r7, [pc, #28] @ a44f0 <__cxa_atexit@plt+0x972b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvnseq r8, #536870924 @ 0x2000000c │ │ │ │ - mvnseq r8, #-805306359 @ 0xd0000009 │ │ │ │ - mvnseq r8, #144, 4 │ │ │ │ - mvnseq r8, #128, 4 │ │ │ │ - ldreq r4, [r9], #-800 @ 0xfffffce0 │ │ │ │ + mvnseq r8, #34078720 @ 0x2080000 │ │ │ │ + mvnseq r8, #24379392 @ 0x1740000 │ │ │ │ + mvnseq r8, #80, 14 @ 0x1400000 │ │ │ │ + mvnseq r8, #64, 14 @ 0x1000000 │ │ │ │ + ldreq r5, [r9], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a4524 <__cxa_atexit@plt+0x972ec> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -154822,29 +154822,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r2 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #8] @ a4560 <__cxa_atexit@plt+0x97328> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r8, #-2147483596 @ 0x80000034 │ │ │ │ - mvnseq r8, #1342177281 @ 0x50000001 │ │ │ │ - mvnseq r8, #4, 4 @ 0x40000000 │ │ │ │ - mvnseq r8, #244, 2 @ 0x3d │ │ │ │ + mvnseq r8, #153092096 @ 0x9200000 │ │ │ │ + mvnseq r8, #223346688 @ 0xd500000 │ │ │ │ + mvnseq r8, #196, 12 @ 0xc400000 │ │ │ │ + mvnseq r8, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a4594 <__cxa_atexit@plt+0x9735c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r4, [r9], #-620 @ 0xfffffd94 │ │ │ │ - ldreq r4, [r9], #-604 @ 0xfffffda4 │ │ │ │ + ldreq r5, [r9], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r5, [r9], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4634 <__cxa_atexit@plt+0x973fc> │ │ │ │ ldr r2, [pc, #136] @ a4644 <__cxa_atexit@plt+0x9740c> │ │ │ │ @@ -154880,20 +154880,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a4658 <__cxa_atexit@plt+0x97420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r3, [r9], #-4056 @ 0xfffff028 │ │ │ │ - ldreq r3, [r9], #-3976 @ 0xfffff078 │ │ │ │ - ldreq r3, [r9], #-3872 @ 0xfffff0e0 │ │ │ │ - ldreq r3, [r9], #-3900 @ 0xfffff0c4 │ │ │ │ - ldreq r4, [r9], #-472 @ 0xfffffe28 │ │ │ │ - ldreq r4, [r9], #-412 @ 0xfffffe64 │ │ │ │ + ldreq r4, [r9], #-4056 @ 0xfffff028 │ │ │ │ + ldreq r4, [r9], #-3976 @ 0xfffff078 │ │ │ │ + ldreq r4, [r9], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq r4, [r9], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq r5, [r9], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r5, [r9], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq a46b0 <__cxa_atexit@plt+0x97478> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ a46c4 <__cxa_atexit@plt+0x9748c> │ │ │ │ @@ -154911,36 +154911,36 @@ │ │ │ │ moveq r7, r3 │ │ │ │ b a46b8 <__cxa_atexit@plt+0x97480> │ │ │ │ ldr r7, [pc, #16] @ a46c8 <__cxa_atexit@plt+0x97490> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-3880 @ 0xfffff0d8 │ │ │ │ - ldreq r3, [r9], #-3792 @ 0xfffff130 │ │ │ │ - ldreq r3, [r9], #-3744 @ 0xfffff160 │ │ │ │ - ldreq r3, [r9], #-3772 @ 0xfffff144 │ │ │ │ + ldreq r4, [r9], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq r4, [r9], #-3792 @ 0xfffff130 │ │ │ │ + ldreq r4, [r9], #-3744 @ 0xfffff160 │ │ │ │ + ldreq r4, [r9], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a4704 <__cxa_atexit@plt+0x974cc> │ │ │ │ ldr r5, [pc, #32] @ a4714 <__cxa_atexit@plt+0x974dc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ a4718 <__cxa_atexit@plt+0x974e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r9], #-292 @ 0xfffffedc │ │ │ │ + ldreq r5, [r9], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4774 <__cxa_atexit@plt+0x9753c> │ │ │ │ ldr r3, [pc, #252] @ a4834 <__cxa_atexit@plt+0x975fc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -155000,22 +155000,22 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strbeq r6, [r9], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r7, [r9], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strbeq r6, [r9], #-580 @ 0xfffffdbc │ │ │ │ + strbeq r7, [r9], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r6, [r9], #-540 @ 0xfffffde4 │ │ │ │ + strbeq r7, [r9], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbeq r6, [r9], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r7, [r9], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4880 <__cxa_atexit@plt+0x97648> │ │ │ │ ldr r3, [pc, #88] @ a48bc <__cxa_atexit@plt+0x97684> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -155036,33 +155036,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r6, [r9], #-348 @ 0xfffffea4 │ │ │ │ + strbeq r7, [r9], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r6, [r9], #-388 @ 0xfffffe7c │ │ │ │ + strbeq r7, [r9], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a48e0 <__cxa_atexit@plt+0x976a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r9], #-300 @ 0xfffffed4 │ │ │ │ + strbeq r7, [r9], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a4900 <__cxa_atexit@plt+0x976c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r9], #-264 @ 0xfffffef8 │ │ │ │ + strbeq r7, [r9], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4944 <__cxa_atexit@plt+0x9770c> │ │ │ │ ldr r3, [pc, #96] @ a4980 <__cxa_atexit@plt+0x97748> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -155085,33 +155085,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r6, [r9], #-144 @ 0xffffff70 │ │ │ │ + strbeq r7, [r9], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r6, [r9], #-192 @ 0xffffff40 │ │ │ │ + strbeq r7, [r9], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a49a4 <__cxa_atexit@plt+0x9776c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r9], #-96 @ 0xffffffa0 │ │ │ │ + strbeq r7, [r9], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a49c4 <__cxa_atexit@plt+0x9778c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r9], #-60 @ 0xffffffc4 │ │ │ │ + strbeq r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a4a64 <__cxa_atexit@plt+0x9782c> │ │ │ │ ldr r3, [pc, #140] @ a4a74 <__cxa_atexit@plt+0x9783c> │ │ │ │ @@ -155148,19 +155148,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a4a88 <__cxa_atexit@plt+0x97850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r3, [r9], #-3564 @ 0xfffff214 │ │ │ │ - ldreq r3, [r9], #-3664 @ 0xfffff1b0 │ │ │ │ - ldreq r3, [r9], #-3660 @ 0xfffff1b4 │ │ │ │ - ldreq r3, [r9], #-3640 @ 0xfffff1c8 │ │ │ │ - ldreq r3, [r9], #-3624 @ 0xfffff1d8 │ │ │ │ + ldreq r4, [r9], #-3564 @ 0xfffff214 │ │ │ │ + ldreq r4, [r9], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq r4, [r9], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r4, [r9], #-3640 @ 0xfffff1c8 │ │ │ │ + ldreq r4, [r9], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a4ad8 <__cxa_atexit@plt+0x978a0> │ │ │ │ cmp r3, #3 │ │ │ │ bne a4ae4 <__cxa_atexit@plt+0x978ac> │ │ │ │ @@ -155180,19 +155180,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b a4aec <__cxa_atexit@plt+0x978b4> │ │ │ │ ldr r7, [pc, #12] @ a4af8 <__cxa_atexit@plt+0x978c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-3416 @ 0xfffff2a8 │ │ │ │ - ldreq r3, [r9], #-3452 @ 0xfffff284 │ │ │ │ - ldreq r3, [r9], #-3524 @ 0xfffff23c │ │ │ │ - ldreq r3, [r9], #-3504 @ 0xfffff250 │ │ │ │ - ldreq r3, [r9], #-3508 @ 0xfffff24c │ │ │ │ + ldreq r4, [r9], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq r4, [r9], #-3452 @ 0xfffff284 │ │ │ │ + ldreq r4, [r9], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r4, [r9], #-3504 @ 0xfffff250 │ │ │ │ + ldreq r4, [r9], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a4b88 <__cxa_atexit@plt+0x97950> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -155213,25 +155213,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-3436 @ 0xfffff294 │ │ │ │ - ldreq r3, [r9], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq r3, [r9], #-3112 @ 0xfffff3d8 │ │ │ │ - ldreq r3, [r9], #-3120 @ 0xfffff3d0 │ │ │ │ - strbeq r5, [r9], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq r3, [r9], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq r4, [r9], #-3436 @ 0xfffff294 │ │ │ │ + ldreq r4, [r9], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq r4, [r9], #-3112 @ 0xfffff3d8 │ │ │ │ + ldreq r4, [r9], #-3120 @ 0xfffff3d0 │ │ │ │ + strbeq r6, [r9], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r4, [r9], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a4c24 <__cxa_atexit@plt+0x979ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -155252,25 +155252,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-3332 @ 0xfffff2fc │ │ │ │ - ldreq r3, [r9], #-2944 @ 0xfffff480 │ │ │ │ - ldreq r3, [r9], #-2956 @ 0xfffff474 │ │ │ │ - ldreq r3, [r9], #-2964 @ 0xfffff46c │ │ │ │ - strbeq r5, [r9], #-2460 @ 0xfffff664 │ │ │ │ - ldreq r3, [r9], #-3196 @ 0xfffff384 │ │ │ │ + ldreq r4, [r9], #-3332 @ 0xfffff2fc │ │ │ │ + ldreq r4, [r9], #-2944 @ 0xfffff480 │ │ │ │ + ldreq r4, [r9], #-2956 @ 0xfffff474 │ │ │ │ + ldreq r4, [r9], #-2964 @ 0xfffff46c │ │ │ │ + strbeq r6, [r9], #-2444 @ 0xfffff674 │ │ │ │ + ldreq r4, [r9], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a4cc0 <__cxa_atexit@plt+0x97a88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -155291,25 +155291,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-3216 @ 0xfffff370 │ │ │ │ - ldreq r3, [r9], #-2788 @ 0xfffff51c │ │ │ │ - ldreq r3, [r9], #-2800 @ 0xfffff510 │ │ │ │ - ldreq r3, [r9], #-2808 @ 0xfffff508 │ │ │ │ - strbeq r5, [r9], #-2304 @ 0xfffff700 │ │ │ │ - ldreq r3, [r9], #-3040 @ 0xfffff420 │ │ │ │ + ldreq r4, [r9], #-3216 @ 0xfffff370 │ │ │ │ + ldreq r4, [r9], #-2788 @ 0xfffff51c │ │ │ │ + ldreq r4, [r9], #-2800 @ 0xfffff510 │ │ │ │ + ldreq r4, [r9], #-2808 @ 0xfffff508 │ │ │ │ + strbeq r6, [r9], #-2288 @ 0xfffff710 │ │ │ │ + ldreq r4, [r9], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a4d5c <__cxa_atexit@plt+0x97b24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -155330,25 +155330,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq r3, [r9], #-2632 @ 0xfffff5b8 │ │ │ │ - ldreq r3, [r9], #-2644 @ 0xfffff5ac │ │ │ │ - ldreq r3, [r9], #-2652 @ 0xfffff5a4 │ │ │ │ - strbeq r5, [r9], #-2148 @ 0xfffff79c │ │ │ │ - ldreq r3, [r9], #-3028 @ 0xfffff42c │ │ │ │ + ldreq r4, [r9], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq r4, [r9], #-2632 @ 0xfffff5b8 │ │ │ │ + ldreq r4, [r9], #-2644 @ 0xfffff5ac │ │ │ │ + ldreq r4, [r9], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r6, [r9], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r4, [r9], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4e14 <__cxa_atexit@plt+0x97bdc> │ │ │ │ ldr r2, [pc, #136] @ a4e24 <__cxa_atexit@plt+0x97bec> │ │ │ │ @@ -155384,20 +155384,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a4e38 <__cxa_atexit@plt+0x97c00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r3, [r9], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq r3, [r9], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq r3, [r9], #-2888 @ 0xfffff4b8 │ │ │ │ - ldreq r3, [r9], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq r3, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq r3, [r9], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r4, [r9], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq r4, [r9], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq r4, [r9], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq r4, [r9], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq r4, [r9], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq r4, [r9], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq a4e90 <__cxa_atexit@plt+0x97c58> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ a4ea4 <__cxa_atexit@plt+0x97c6c> │ │ │ │ @@ -155415,18 +155415,18 @@ │ │ │ │ moveq r7, r3 │ │ │ │ b a4e98 <__cxa_atexit@plt+0x97c60> │ │ │ │ ldr r7, [pc, #16] @ a4ea8 <__cxa_atexit@plt+0x97c70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-2668 @ 0xfffff594 │ │ │ │ - ldreq r3, [r9], #-2656 @ 0xfffff5a0 │ │ │ │ - ldreq r3, [r9], #-2760 @ 0xfffff538 │ │ │ │ - ldreq r3, [r9], #-2712 @ 0xfffff568 │ │ │ │ + ldreq r4, [r9], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r4, [r9], #-2656 @ 0xfffff5a0 │ │ │ │ + ldreq r4, [r9], #-2760 @ 0xfffff538 │ │ │ │ + ldreq r4, [r9], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a4f00 <__cxa_atexit@plt+0x97cc8> │ │ │ │ ldr r2, [pc, #72] @ a4f1c <__cxa_atexit@plt+0x97ce4> │ │ │ │ @@ -155437,24 +155437,24 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi a4f0c <__cxa_atexit@plt+0x97cd4> │ │ │ │ ldr r5, [pc, #52] @ a4f24 <__cxa_atexit@plt+0x97cec> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a4f20 <__cxa_atexit@plt+0x97ce8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r9], #-1736 @ 0xfffff938 │ │ │ │ - ldreq r3, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r6, [r9], #-1720 @ 0xfffff948 │ │ │ │ + ldreq r4, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -155462,15 +155462,15 @@ │ │ │ │ bcc a4f64 <__cxa_atexit@plt+0x97d2c> │ │ │ │ ldr r2, [pc, #36] @ a4f74 <__cxa_atexit@plt+0x97d3c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -155496,35 +155496,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ mov r6, r2 │ │ │ │ b a4ffc <__cxa_atexit@plt+0x97dc4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a500c <__cxa_atexit@plt+0x97dd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-2416 @ 0xfffff690 │ │ │ │ + ldreq r4, [r9], #-2416 @ 0xfffff690 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq r3, [r9], #-1968 @ 0xfffff850 │ │ │ │ - ldreq r3, [r9], #-1932 @ 0xfffff874 │ │ │ │ - ldreq r3, [r9], #-1956 @ 0xfffff85c │ │ │ │ + ldreq r4, [r9], #-1968 @ 0xfffff850 │ │ │ │ + ldreq r4, [r9], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r4, [r9], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r3, [r9], #-2376 @ 0xfffff6b8 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq r4, [r9], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5090 <__cxa_atexit@plt+0x97e58> │ │ │ │ ldr r3, [pc, #64] @ a5098 <__cxa_atexit@plt+0x97e60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -155541,17 +155541,17 @@ │ │ │ │ b a563c <__cxa_atexit@plt+0x98404> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [r9], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq r6, [r9], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r3, [r9], #-2268 @ 0xfffff724 │ │ │ │ + ldreq r4, [r9], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a50c4 <__cxa_atexit@plt+0x97e8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b a563c <__cxa_atexit@plt+0x98404> │ │ │ │ @@ -155559,15 +155559,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a50e8 <__cxa_atexit@plt+0x97eb0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -155580,15 +155580,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r9], #-2268 @ 0xfffff724 │ │ │ │ + strbeq r6, [r9], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5194 <__cxa_atexit@plt+0x97f5c> │ │ │ │ ldr r1, [pc, #68] @ a519c <__cxa_atexit@plt+0x97f64> │ │ │ │ ldr r0, [pc, #68] @ a51a0 <__cxa_atexit@plt+0x97f68> │ │ │ │ @@ -155598,29 +155598,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq a5184 <__cxa_atexit@plt+0x97f4c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r5, [r9], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r6, [r9], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5214 <__cxa_atexit@plt+0x97fdc> │ │ │ │ ldr r1, [pc, #68] @ a521c <__cxa_atexit@plt+0x97fe4> │ │ │ │ ldr r0, [pc, #68] @ a5220 <__cxa_atexit@plt+0x97fe8> │ │ │ │ @@ -155630,29 +155630,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq a5204 <__cxa_atexit@plt+0x97fcc> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r5, [r9], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r6, [r9], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5294 <__cxa_atexit@plt+0x9805c> │ │ │ │ ldr r1, [pc, #68] @ a529c <__cxa_atexit@plt+0x98064> │ │ │ │ ldr r0, [pc, #68] @ a52a0 <__cxa_atexit@plt+0x98068> │ │ │ │ @@ -155662,29 +155662,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq a5284 <__cxa_atexit@plt+0x9804c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r5, [r9], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r6, [r9], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5314 <__cxa_atexit@plt+0x980dc> │ │ │ │ ldr r1, [pc, #68] @ a531c <__cxa_atexit@plt+0x980e4> │ │ │ │ ldr r0, [pc, #68] @ a5320 <__cxa_atexit@plt+0x980e8> │ │ │ │ @@ -155694,30 +155694,30 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq a5304 <__cxa_atexit@plt+0x980cc> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r5, [r9], #-700 @ 0xfffffd44 │ │ │ │ + strbeq r6, [r9], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r3, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq r4, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a5400 <__cxa_atexit@plt+0x981c8> │ │ │ │ @@ -155762,23 +155762,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r3, [r9], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq r4, [r9], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - ldreq r3, [r9], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r4, [r9], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - ldreq r3, [r9], #-1444 @ 0xfffffa5c │ │ │ │ - ldreq r3, [r9], #-1392 @ 0xfffffa90 │ │ │ │ + ldreq r4, [r9], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq r4, [r9], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq r3, [r9], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq r4, [r9], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a548c <__cxa_atexit@plt+0x98254> │ │ │ │ cmp r3, #3 │ │ │ │ bne a54a0 <__cxa_atexit@plt+0x98268> │ │ │ │ @@ -155805,20 +155805,20 @@ │ │ │ │ ldr r7, [pc, #28] @ a54c4 <__cxa_atexit@plt+0x9828c> │ │ │ │ ldr r3, [pc, #28] @ a54c8 <__cxa_atexit@plt+0x98290> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r9], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq r4, [r9], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r3, [r9], #-1060 @ 0xfffffbdc │ │ │ │ + ldreq r4, [r9], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - ldreq r3, [r9], #-1248 @ 0xfffffb20 │ │ │ │ - ldreq r3, [r9], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq r4, [r9], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r4, [r9], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -155829,15 +155829,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -155850,15 +155850,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -155871,15 +155871,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -155892,20 +155892,20 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - ldreq r3, [r9], #-800 @ 0xfffffce0 │ │ │ │ + ldreq r4, [r9], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a56d4 <__cxa_atexit@plt+0x9849c> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -155952,21 +155952,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r3, [r9], #-680 @ 0xfffffd58 │ │ │ │ - ldreq r3, [r9], #-708 @ 0xfffffd3c │ │ │ │ - strbeq r4, [r9], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r4, [r9], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r4, [r9], #-708 @ 0xfffffd3c │ │ │ │ + strbeq r5, [r9], #-3832 @ 0xfffff108 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - strbeq r4, [r9], #-3852 @ 0xfffff0f4 │ │ │ │ - ldreq r3, [r9], #-608 @ 0xfffffda0 │ │ │ │ + strbeq r5, [r9], #-3836 @ 0xfffff104 │ │ │ │ + ldreq r4, [r9], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -155994,17 +155994,17 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - strbeq r4, [r9], #-3636 @ 0xfffff1cc │ │ │ │ + strbeq r5, [r9], #-3620 @ 0xfffff1dc │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq r3, [r9], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r4, [r9], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a5818 <__cxa_atexit@plt+0x985e0> │ │ │ │ ldr r2, [pc, #72] @ a5824 <__cxa_atexit@plt+0x985ec> │ │ │ │ @@ -156024,30 +156024,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r4, [r9], #-3508 @ 0xfffff24c │ │ │ │ + strbeq r5, [r9], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r3, [r9], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq r4, [r9], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a5850 <__cxa_atexit@plt+0x98618> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b a563c <__cxa_atexit@plt+0x98404> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a58c8 <__cxa_atexit@plt+0x98690> │ │ │ │ ldr r2, [pc, #76] @ a58d4 <__cxa_atexit@plt+0x9869c> │ │ │ │ @@ -156061,31 +156061,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a58c0 <__cxa_atexit@plt+0x98688> │ │ │ │ ldr r3, [pc, #44] @ a58dc <__cxa_atexit@plt+0x986a4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r4, [r9], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq r5, [r9], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a5900 <__cxa_atexit@plt+0x986c8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156099,33 +156099,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a595c <__cxa_atexit@plt+0x98724> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r5, [r9], #-48 @ 0xffffffd0 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r6, [r9], #-32 @ 0xffffffe0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5994 <__cxa_atexit@plt+0x9875c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a599c <__cxa_atexit@plt+0x98764> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r9], #-3096 @ 0xfffff3e8 │ │ │ │ + strbeq r5, [r9], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5aac <__cxa_atexit@plt+0x98874> │ │ │ │ @@ -156176,15 +156176,15 @@ │ │ │ │ ldr r1, [pc, #100] @ a5ad8 <__cxa_atexit@plt+0x988a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -156196,15 +156196,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r4, [r9], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r5, [r9], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ a5bbc <__cxa_atexit@plt+0x98984> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -156244,25 +156244,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r4, [r9], #-3724 @ 0xfffff174 │ │ │ │ + strbeq r5, [r9], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a5c5c <__cxa_atexit@plt+0x98a24> │ │ │ │ @@ -156292,19 +156292,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [r9], #-3524 @ 0xfffff23c │ │ │ │ + strbeq r5, [r9], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a5cc0 <__cxa_atexit@plt+0x98a88> │ │ │ │ @@ -156386,26 +156386,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b a5de8 <__cxa_atexit@plt+0x98bb0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r4, [r9], #-3340 @ 0xfffff2f4 │ │ │ │ - strbeq r4, [r9], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq r5, [r9], #-3324 @ 0xfffff304 │ │ │ │ + strbeq r5, [r9], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a5e98 <__cxa_atexit@plt+0x98c60> │ │ │ │ @@ -156435,19 +156435,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [r9], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r5, [r9], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156477,15 +156477,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq r2, [r9], #-2624 @ 0xfffff5c0 │ │ │ │ + ldreq r3, [r9], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -156511,16 +156511,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - ldreq r2, [r9], #-2528 @ 0xfffff620 │ │ │ │ - ldreq r2, [r9], #-2492 @ 0xfffff644 │ │ │ │ + ldreq r3, [r9], #-2528 @ 0xfffff620 │ │ │ │ + ldreq r3, [r9], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi a6078 <__cxa_atexit@plt+0x98e40> │ │ │ │ ldr r7, [pc, #208] @ a60bc <__cxa_atexit@plt+0x98e84> │ │ │ │ @@ -156577,18 +156577,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - ldreq r2, [r9], #-2292 @ 0xfffff70c │ │ │ │ - ldreq r2, [r9], #-2324 @ 0xfffff6ec │ │ │ │ - strbeq r4, [r9], #-1396 @ 0xfffffa8c │ │ │ │ - strbeq r4, [r9], #-2440 @ 0xfffff678 │ │ │ │ + ldreq r3, [r9], #-2292 @ 0xfffff70c │ │ │ │ + ldreq r3, [r9], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq r5, [r9], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r5, [r9], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a611c <__cxa_atexit@plt+0x98ee4> │ │ │ │ @@ -156600,16 +156600,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [r9], #-1232 @ 0xfffffb30 │ │ │ │ - strbeq r4, [r9], #-2276 @ 0xfffff71c │ │ │ │ + strbeq r5, [r9], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r5, [r9], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a61a8 <__cxa_atexit@plt+0x98f70> │ │ │ │ ldr r7, [pc, #152] @ a61e8 <__cxa_atexit@plt+0x98fb0> │ │ │ │ @@ -156647,19 +156647,19 @@ │ │ │ │ ldr r6, [pc, #28] @ a61ec <__cxa_atexit@plt+0x98fb4> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r2, [r9], #-2048 @ 0xfffff800 │ │ │ │ - strbeq r4, [r9], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq r3, [r9], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r5, [r9], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a6240 <__cxa_atexit@plt+0x99008> │ │ │ │ sub r7, r3, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -156680,17 +156680,17 @@ │ │ │ │ b a6210 <__cxa_atexit@plt+0x98fd8> │ │ │ │ ldr r6, [pc, #20] @ a626c <__cxa_atexit@plt+0x99034> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbeq r4, [r9], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq r5, [r9], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -156702,16 +156702,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a62c8 <__cxa_atexit@plt+0x99090> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r4, [r9], #-1176 @ 0xfffffb68 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r5, [r9], #-1160 @ 0xfffffb78 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6360 <__cxa_atexit@plt+0x99128> │ │ │ │ @@ -156756,16 +156756,16 @@ │ │ │ │ b a6304 <__cxa_atexit@plt+0x990cc> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a6324 <__cxa_atexit@plt+0x990ec> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r4, [r9], #-1272 @ 0xfffffb08 │ │ │ │ - ldreq r2, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ + strbeq r5, [r9], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq r3, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6404 <__cxa_atexit@plt+0x991cc> │ │ │ │ @@ -156792,15 +156792,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a63c0 <__cxa_atexit@plt+0x99188> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a63e0 <__cxa_atexit@plt+0x991a8> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r4, [r9], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r5, [r9], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6464 <__cxa_atexit@plt+0x9922c> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -156811,15 +156811,15 @@ │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a6448 <__cxa_atexit@plt+0x99210> │ │ │ │ - strbeq r4, [r9], #-980 @ 0xfffffc2c │ │ │ │ + strbeq r5, [r9], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a64bc <__cxa_atexit@plt+0x99284> │ │ │ │ @@ -156835,15 +156835,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a64d4 <__cxa_atexit@plt+0x9929c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r2, [r9], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq r3, [r9], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a653c <__cxa_atexit@plt+0x99304> │ │ │ │ @@ -156881,17 +156881,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a6594 <__cxa_atexit@plt+0x9935c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r4, [r9], #-1192 @ 0xfffffb58 │ │ │ │ - strbeq r4, [r9], #-1268 @ 0xfffffb0c │ │ │ │ - strbeq r4, [r9], #-1184 @ 0xfffffb60 │ │ │ │ + strbeq r5, [r9], #-1176 @ 0xfffffb68 │ │ │ │ + strbeq r5, [r9], #-1252 @ 0xfffffb1c │ │ │ │ + strbeq r5, [r9], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a65d0 <__cxa_atexit@plt+0x99398> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -156913,17 +156913,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a6614 <__cxa_atexit@plt+0x993dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r9], #-1060 @ 0xfffffbdc │ │ │ │ - strbeq r4, [r9], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq r4, [r9], #-1052 @ 0xfffffbe4 │ │ │ │ + strbeq r5, [r9], #-1044 @ 0xfffffbec │ │ │ │ + strbeq r5, [r9], #-1096 @ 0xfffffbb8 │ │ │ │ + strbeq r5, [r9], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a66b4 <__cxa_atexit@plt+0x9947c> │ │ │ │ ldr r3, [pc, #172] @ a66e4 <__cxa_atexit@plt+0x994ac> │ │ │ │ @@ -156969,17 +156969,17 @@ │ │ │ │ b a6650 <__cxa_atexit@plt+0x99418> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a6670 <__cxa_atexit@plt+0x99438> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r3, [r9], #-3864 @ 0xfffff0e8 │ │ │ │ - strbeq r3, [r9], #-3860 @ 0xfffff0ec │ │ │ │ - ldreq r2, [r9], #-768 @ 0xfffffd00 │ │ │ │ + strbeq r4, [r9], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq r4, [r9], #-3844 @ 0xfffff0fc │ │ │ │ + ldreq r3, [r9], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6764 <__cxa_atexit@plt+0x9952c> │ │ │ │ @@ -157008,16 +157008,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a6718 <__cxa_atexit@plt+0x994e0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a6738 <__cxa_atexit@plt+0x99500> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [r9], #-3664 @ 0xfffff1b0 │ │ │ │ - strbeq r3, [r9], #-3660 @ 0xfffff1b4 │ │ │ │ + strbeq r4, [r9], #-3648 @ 0xfffff1c0 │ │ │ │ + strbeq r4, [r9], #-3644 @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a67d0 <__cxa_atexit@plt+0x99598> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -157030,16 +157030,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a67ac <__cxa_atexit@plt+0x99574> │ │ │ │ - strbeq r3, [r9], #-3548 @ 0xfffff224 │ │ │ │ - strbeq r3, [r9], #-3544 @ 0xfffff228 │ │ │ │ + strbeq r4, [r9], #-3532 @ 0xfffff234 │ │ │ │ + strbeq r4, [r9], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6880 <__cxa_atexit@plt+0x99648> │ │ │ │ ldr r2, [pc, #168] @ a68b0 <__cxa_atexit@plt+0x99678> │ │ │ │ @@ -157084,15 +157084,15 @@ │ │ │ │ b a6828 <__cxa_atexit@plt+0x995f0> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a686c <__cxa_atexit@plt+0x99634> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r2, [r9], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r3, [r9], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a692c <__cxa_atexit@plt+0x996f4> │ │ │ │ @@ -157193,17 +157193,17 @@ │ │ │ │ b a69d0 <__cxa_atexit@plt+0x99798> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a69f0 <__cxa_atexit@plt+0x997b8> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r3, [r9], #-2968 @ 0xfffff468 │ │ │ │ - strbeq r3, [r9], #-2964 @ 0xfffff46c │ │ │ │ - ldreq r1, [r9], #-3976 @ 0xfffff078 │ │ │ │ + strbeq r4, [r9], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r4, [r9], #-2948 @ 0xfffff47c │ │ │ │ + ldreq r2, [r9], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6ae4 <__cxa_atexit@plt+0x998ac> │ │ │ │ @@ -157232,16 +157232,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a6a98 <__cxa_atexit@plt+0x99860> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a6ab8 <__cxa_atexit@plt+0x99880> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [r9], #-2768 @ 0xfffff530 │ │ │ │ - strbeq r3, [r9], #-2764 @ 0xfffff534 │ │ │ │ + strbeq r4, [r9], #-2752 @ 0xfffff540 │ │ │ │ + strbeq r4, [r9], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6b50 <__cxa_atexit@plt+0x99918> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -157254,16 +157254,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b a6b2c <__cxa_atexit@plt+0x998f4> │ │ │ │ - strbeq r3, [r9], #-2652 @ 0xfffff5a4 │ │ │ │ - strbeq r3, [r9], #-2648 @ 0xfffff5a8 │ │ │ │ + strbeq r4, [r9], #-2636 @ 0xfffff5b4 │ │ │ │ + strbeq r4, [r9], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6bfc <__cxa_atexit@plt+0x999c4> │ │ │ │ ldr r3, [pc, #164] @ a6c2c <__cxa_atexit@plt+0x999f4> │ │ │ │ @@ -157307,16 +157307,16 @@ │ │ │ │ b a6ba0 <__cxa_atexit@plt+0x99968> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a6bc0 <__cxa_atexit@plt+0x99988> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r3, [r9], #-3164 @ 0xfffff3a4 │ │ │ │ - ldreq r1, [r9], #-3524 @ 0xfffff23c │ │ │ │ + strbeq r4, [r9], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r2, [r9], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6ca0 <__cxa_atexit@plt+0x99a68> │ │ │ │ @@ -157343,15 +157343,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b a6c5c <__cxa_atexit@plt+0x99a24> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a6c7c <__cxa_atexit@plt+0x99a44> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [r9], #-2976 @ 0xfffff460 │ │ │ │ + strbeq r4, [r9], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6d00 <__cxa_atexit@plt+0x99ac8> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -157362,15 +157362,15 @@ │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a6ce4 <__cxa_atexit@plt+0x99aac> │ │ │ │ - strbeq r3, [r9], #-2872 @ 0xfffff4c8 │ │ │ │ + strbeq r4, [r9], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6dac <__cxa_atexit@plt+0x99b74> │ │ │ │ ldr r2, [pc, #168] @ a6ddc <__cxa_atexit@plt+0x99ba4> │ │ │ │ @@ -157415,15 +157415,15 @@ │ │ │ │ b a6d54 <__cxa_atexit@plt+0x99b1c> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a6d98 <__cxa_atexit@plt+0x99b60> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r1, [r9], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq r2, [r9], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq a6e58 <__cxa_atexit@plt+0x99c20> │ │ │ │ @@ -157513,21 +157513,21 @@ │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #32] @ a6f7c <__cxa_atexit@plt+0x99d44> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #12] @ a6f74 <__cxa_atexit@plt+0x99d3c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r5, #5963776 @ 0x5b0000 │ │ │ │ - mvnseq r5, #7471104 @ 0x720000 │ │ │ │ - mvnseq r5, #64, 16 @ 0x400000 │ │ │ │ - mvnseq r5, #144, 16 @ 0x900000 │ │ │ │ - mvnseq r5, #96, 16 @ 0x600000 │ │ │ │ - mvnseq r5, #8585216 @ 0x830000 │ │ │ │ - mvnseq r5, #8323072 @ 0x7f0000 │ │ │ │ + mvnseq r5, #1728 @ 0x6c0 │ │ │ │ + mvnseq r5, #3200 @ 0xc80 │ │ │ │ + mvnseq r5, #0, 26 │ │ │ │ + mvnseq r5, #80, 26 @ 0x1400 │ │ │ │ + mvnseq r5, #32, 26 @ 0x800 │ │ │ │ + mvnseq r5, #4288 @ 0x10c0 │ │ │ │ + mvnseq r5, #4032 @ 0xfc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7068 <__cxa_atexit@plt+0x99e30> │ │ │ │ ldr r3, [pc, #208] @ a7078 <__cxa_atexit@plt+0x99e40> │ │ │ │ @@ -157581,22 +157581,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b a6fec <__cxa_atexit@plt+0x99db4> │ │ │ │ ldr r7, [pc, #40] @ a7098 <__cxa_atexit@plt+0x99e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r5, #55312384 @ 0x34c0000 │ │ │ │ - mvnseq r5, #46661632 @ 0x2c80000 │ │ │ │ - mvnseq r5, #68, 14 @ 0x1100000 │ │ │ │ - mvnseq r5, #124, 14 @ 0x1f00000 │ │ │ │ - mvnseq r5, #100, 14 @ 0x1900000 │ │ │ │ - mvnseq r5, #35389440 @ 0x21c0000 │ │ │ │ - mvnseq r5, #34340864 @ 0x20c0000 │ │ │ │ - ldreq r1, [r9], #-2444 @ 0xfffff674 │ │ │ │ + mvnseq r5, #37632 @ 0x9300 │ │ │ │ + mvnseq r5, #29184 @ 0x7200 │ │ │ │ + mvnseq r5, #4, 24 @ 0x400 │ │ │ │ + mvnseq r5, #60, 24 @ 0x3c00 │ │ │ │ + mvnseq r5, #36, 24 @ 0x2400 │ │ │ │ + mvnseq r5, #18176 @ 0x4700 │ │ │ │ + mvnseq r5, #17152 @ 0x4300 │ │ │ │ + ldreq r2, [r9], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a70cc <__cxa_atexit@plt+0x99e94> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -157638,21 +157638,21 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #12] @ a7164 <__cxa_atexit@plt+0x99f2c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r5, #124780544 @ 0x7700000 │ │ │ │ - mvnseq r5, #76, 12 @ 0x4c00000 │ │ │ │ - mvnseq r5, #112, 12 @ 0x7000000 │ │ │ │ - mvnseq r5, #162529280 @ 0x9b00000 │ │ │ │ - mvnseq r5, #154140672 @ 0x9300000 │ │ │ │ - mvnseq r5, #224395264 @ 0xd600000 │ │ │ │ - mvnseq r5, #164, 12 @ 0xa400000 │ │ │ │ + mvnseq r5, #56320 @ 0xdc00 │ │ │ │ + mvnseq r5, #12, 22 @ 0x3000 │ │ │ │ + mvnseq r5, #48, 22 @ 0xc000 │ │ │ │ + mvnseq r5, #93184 @ 0x16c00 │ │ │ │ + mvnseq r5, #84992 @ 0x14c00 │ │ │ │ + mvnseq r5, #153600 @ 0x25800 │ │ │ │ + mvnseq r5, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a725c <__cxa_atexit@plt+0x9a024> │ │ │ │ ldr r2, [pc, #208] @ a726c <__cxa_atexit@plt+0x9a034> │ │ │ │ @@ -157706,22 +157706,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b a71e0 <__cxa_atexit@plt+0x99fa8> │ │ │ │ ldr r7, [pc, #40] @ a728c <__cxa_atexit@plt+0x9a054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r5, #935329792 @ 0x37c00000 │ │ │ │ - mvnseq r5, #796917760 @ 0x2f800000 │ │ │ │ - mvnseq r5, #80, 10 @ 0x14000000 │ │ │ │ - mvnseq r5, #136, 10 @ 0x22000000 │ │ │ │ - mvnseq r5, #112, 10 @ 0x1c000000 │ │ │ │ - mvnseq r5, #616562688 @ 0x24c00000 │ │ │ │ - mvnseq r5, #599785472 @ 0x23c00000 │ │ │ │ - ldreq r1, [r9], #-1948 @ 0xfffff864 │ │ │ │ + mvnseq r5, #651264 @ 0x9f000 │ │ │ │ + mvnseq r5, #516096 @ 0x7e000 │ │ │ │ + mvnseq r5, #16, 20 @ 0x10000 │ │ │ │ + mvnseq r5, #72, 20 @ 0x48000 │ │ │ │ + mvnseq r5, #48, 20 @ 0x30000 │ │ │ │ + mvnseq r5, #339968 @ 0x53000 │ │ │ │ + mvnseq r5, #323584 @ 0x4f000 │ │ │ │ + ldreq r2, [r9], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a72c0 <__cxa_atexit@plt+0x9a088> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -157763,31 +157763,31 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r8, [pc, #12] @ a7358 <__cxa_atexit@plt+0x9a120> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r5, #-2097152000 @ 0x83000000 │ │ │ │ - mvnseq r5, #88, 8 @ 0x58000000 │ │ │ │ - mvnseq r5, #124, 8 @ 0x7c000000 │ │ │ │ - mvnseq r5, #-1493172224 @ 0xa7000000 │ │ │ │ - mvnseq r5, #-1627389952 @ 0x9f000000 │ │ │ │ - mvnseq r5, #-503316480 @ 0xe2000000 │ │ │ │ - mvnseq r5, #176, 8 @ 0xb0000000 │ │ │ │ + mvnseq r5, #1097728 @ 0x10c000 │ │ │ │ + mvnseq r5, #24, 18 @ 0x60000 │ │ │ │ + mvnseq r5, #60, 18 @ 0xf0000 │ │ │ │ + mvnseq r5, #1687552 @ 0x19c000 │ │ │ │ + mvnseq r5, #1556480 @ 0x17c000 │ │ │ │ + mvnseq r5, #2654208 @ 0x288000 │ │ │ │ + mvnseq r5, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ a7394 <__cxa_atexit@plt+0x9a15c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r1, [r9], #-1656 @ 0xfffff988 │ │ │ │ + ldreq r2, [r9], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7484 <__cxa_atexit@plt+0x9a24c> │ │ │ │ ldr r2, [pc, #220] @ a7494 <__cxa_atexit@plt+0x9a25c> │ │ │ │ @@ -157844,23 +157844,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b a73fc <__cxa_atexit@plt+0x9a1c4> │ │ │ │ ldr r7, [pc, #44] @ a74b8 <__cxa_atexit@plt+0x9a280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq r5, #201326595 @ 0xc000003 │ │ │ │ - mvnseq r5, #-2013265918 @ 0x88000002 │ │ │ │ - mvnseq r5, #40, 6 @ 0xa0000000 │ │ │ │ - mvnseq r5, #96, 6 @ 0x80000001 │ │ │ │ - mvnseq r5, #72, 6 @ 0x20000001 │ │ │ │ - mvnseq r5, #-1409286143 @ 0xac000001 │ │ │ │ - mvnseq r5, #-1677721599 @ 0x9c000001 │ │ │ │ - strbeq r3, [r9], #-428 @ 0xfffffe54 │ │ │ │ - ldreq r1, [r9], #-1404 @ 0xfffffa84 │ │ │ │ + mvnseq r5, #8585216 @ 0x830000 │ │ │ │ + mvnseq r5, #6422528 @ 0x620000 │ │ │ │ + mvnseq r5, #232, 14 @ 0x3a00000 │ │ │ │ + mvnseq r5, #32, 16 @ 0x200000 │ │ │ │ + mvnseq r5, #8, 16 @ 0x80000 │ │ │ │ + mvnseq r5, #2818048 @ 0x2b0000 │ │ │ │ + mvnseq r5, #2555904 @ 0x270000 │ │ │ │ + strbeq r4, [r9], #-412 @ 0xfffffe64 │ │ │ │ + ldreq r2, [r9], #-1404 @ 0xfffffa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a74e4 <__cxa_atexit@plt+0x9a2ac> │ │ │ │ cmp r3, #2 │ │ │ │ bne a7524 <__cxa_atexit@plt+0x9a2ec> │ │ │ │ @@ -157898,40 +157898,40 @@ │ │ │ │ b a752c <__cxa_atexit@plt+0x9a2f4> │ │ │ │ ldr r8, [pc, #32] @ a7580 <__cxa_atexit@plt+0x9a348> │ │ │ │ add r8, pc, r8 │ │ │ │ b a752c <__cxa_atexit@plt+0x9a2f4> │ │ │ │ ldr r8, [pc, #12] @ a7578 <__cxa_atexit@plt+0x9a340> │ │ │ │ add r8, pc, r8 │ │ │ │ b a752c <__cxa_atexit@plt+0x9a2f4> │ │ │ │ - mvnseq r5, #1879048198 @ 0x70000006 │ │ │ │ - mvnseq r5, #-536870901 @ 0xe000000b │ │ │ │ - mvnseq r5, #60, 4 @ 0xc0000003 │ │ │ │ - mvnseq r5, #144, 4 │ │ │ │ - mvnseq r5, #92, 4 @ 0xc0000005 │ │ │ │ - mvnseq r5, #-268435449 @ 0xf0000007 │ │ │ │ - mvnseq r5, #-1342177273 @ 0xb0000007 │ │ │ │ - strbeq r3, [r9], #-120 @ 0xffffff88 │ │ │ │ + mvnseq r5, #10223616 @ 0x9c0000 │ │ │ │ + mvnseq r5, #33030144 @ 0x1f80000 │ │ │ │ + mvnseq r5, #252, 12 @ 0xfc00000 │ │ │ │ + mvnseq r5, #80, 14 @ 0x1400000 │ │ │ │ + mvnseq r5, #28, 14 @ 0x700000 │ │ │ │ + mvnseq r5, #16515072 @ 0xfc0000 │ │ │ │ + mvnseq r5, #15466496 @ 0xec0000 │ │ │ │ + strbeq r4, [r9], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a75c0 <__cxa_atexit@plt+0x9a388> │ │ │ │ ldr r5, [pc, #32] @ a75d0 <__cxa_atexit@plt+0x9a398> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ a75d4 <__cxa_atexit@plt+0x9a39c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r1, [r9], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq r2, [r9], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7608 <__cxa_atexit@plt+0x9a3d0> │ │ │ │ ldr r3, [pc, #60] @ a7630 <__cxa_atexit@plt+0x9a3f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158010,22 +158010,22 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - strbeq r3, [r9], #-420 @ 0xfffffe5c │ │ │ │ + strbeq r4, [r9], #-404 @ 0xfffffe6c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r3, [r9], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r4, [r9], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq r3, [r9], #-644 @ 0xfffffd7c │ │ │ │ + strbeq r4, [r9], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strbeq r3, [r9], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq r4, [r9], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7788 <__cxa_atexit@plt+0x9a550> │ │ │ │ ldr r3, [pc, #88] @ a77c4 <__cxa_atexit@plt+0x9a58c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158046,33 +158046,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r3, [r9], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r4, [r9], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r3, [r9], #-560 @ 0xfffffdd0 │ │ │ │ + strbeq r4, [r9], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a77e8 <__cxa_atexit@plt+0x9a5b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r9], #-472 @ 0xfffffe28 │ │ │ │ + strbeq r4, [r9], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a7808 <__cxa_atexit@plt+0x9a5d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r9], #-376 @ 0xfffffe88 │ │ │ │ + strbeq r4, [r9], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7844 <__cxa_atexit@plt+0x9a60c> │ │ │ │ ldr r3, [pc, #88] @ a7880 <__cxa_atexit@plt+0x9a648> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158093,33 +158093,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r3, [r9], #-84 @ 0xffffffac │ │ │ │ + strbeq r4, [r9], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r3, [r9], #-116 @ 0xffffff8c │ │ │ │ + strbeq r4, [r9], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a78a4 <__cxa_atexit@plt+0x9a66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r9], #-28 @ 0xffffffe4 │ │ │ │ + strbeq r4, [r9], #-12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a78c4 <__cxa_atexit@plt+0x9a68c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r9], #-0 │ │ │ │ + strbeq r3, [r9], #-4080 @ 0xfffff010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7928 <__cxa_atexit@plt+0x9a6f0> │ │ │ │ ldr r3, [pc, #172] @ a7990 <__cxa_atexit@plt+0x9a758> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158161,20 +158161,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbeq r2, [r9], #-4040 @ 0xfffff038 │ │ │ │ + strbeq r3, [r9], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r2, [r9], #-3912 @ 0xfffff0b8 │ │ │ │ + strbeq r3, [r9], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r3, [r9], #-84 @ 0xffffffac │ │ │ │ + strbeq r4, [r9], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a79e4 <__cxa_atexit@plt+0x9a7ac> │ │ │ │ ldr r3, [pc, #96] @ a7a20 <__cxa_atexit@plt+0x9a7e8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158197,41 +158197,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r9], #-3768 @ 0xfffff148 │ │ │ │ + strbeq r3, [r9], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r2, [r9], #-3992 @ 0xfffff068 │ │ │ │ + strbeq r3, [r9], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a7a44 <__cxa_atexit@plt+0x9a80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r9], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r3, [r9], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a7a64 <__cxa_atexit@plt+0x9a82c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r9], #-3684 @ 0xfffff19c │ │ │ │ + strbeq r3, [r9], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a7a84 <__cxa_atexit@plt+0x9a84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r9], #-3736 @ 0xfffff168 │ │ │ │ + strbeq r3, [r9], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7b6c <__cxa_atexit@plt+0x9a934> │ │ │ │ ldr r3, [pc, #212] @ a7b7c <__cxa_atexit@plt+0x9a944> │ │ │ │ @@ -158286,22 +158286,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b a7b28 <__cxa_atexit@plt+0x9a8f0> │ │ │ │ ldr r7, [pc, #40] @ a7b9c <__cxa_atexit@plt+0x9a964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r0, [r9], #-3852 @ 0xfffff0f4 │ │ │ │ - ldreq r0, [r9], #-3980 @ 0xfffff074 │ │ │ │ - ldreq r0, [r9], #-3860 @ 0xfffff0ec │ │ │ │ - ldreq r0, [r9], #-3972 @ 0xfffff07c │ │ │ │ - ldreq r0, [r9], #-3952 @ 0xfffff090 │ │ │ │ - ldreq r0, [r9], #-4012 @ 0xfffff054 │ │ │ │ - ldreq r0, [r9], #-4036 @ 0xfffff03c │ │ │ │ - ldreq r0, [r9], #-4000 @ 0xfffff060 │ │ │ │ + ldreq r1, [r9], #-3852 @ 0xfffff0f4 │ │ │ │ + ldreq r1, [r9], #-3980 @ 0xfffff074 │ │ │ │ + ldreq r1, [r9], #-3860 @ 0xfffff0ec │ │ │ │ + ldreq r1, [r9], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r1, [r9], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r1, [r9], #-4012 @ 0xfffff054 │ │ │ │ + ldreq r1, [r9], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r1, [r9], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a7bfc <__cxa_atexit@plt+0x9a9c4> │ │ │ │ cmp r3, #3 │ │ │ │ bne a7c08 <__cxa_atexit@plt+0x9a9d0> │ │ │ │ @@ -158339,22 +158339,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a7c5c <__cxa_atexit@plt+0x9aa24> │ │ │ │ add r7, pc, r7 │ │ │ │ b a7c10 <__cxa_atexit@plt+0x9a9d8> │ │ │ │ - ldreq r0, [r9], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq r0, [r9], #-3668 @ 0xfffff1ac │ │ │ │ - ldreq r0, [r9], #-3628 @ 0xfffff1d4 │ │ │ │ - ldreq r0, [r9], #-3752 @ 0xfffff158 │ │ │ │ - ldreq r0, [r9], #-3720 @ 0xfffff178 │ │ │ │ - ldreq r0, [r9], #-3780 @ 0xfffff13c │ │ │ │ - ldreq r0, [r9], #-3804 @ 0xfffff124 │ │ │ │ - ldreq r0, [r9], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r1, [r9], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq r1, [r9], #-3668 @ 0xfffff1ac │ │ │ │ + ldreq r1, [r9], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq r1, [r9], #-3752 @ 0xfffff158 │ │ │ │ + ldreq r1, [r9], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r1, [r9], #-3780 @ 0xfffff13c │ │ │ │ + ldreq r1, [r9], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r1, [r9], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a7cf8 <__cxa_atexit@plt+0x9aac0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -158377,26 +158377,26 @@ │ │ │ │ mov r5, r9 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-3672 @ 0xfffff1a8 │ │ │ │ - ldreq r0, [r9], #-2624 @ 0xfffff5c0 │ │ │ │ - ldreq r0, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq r0, [r9], #-2672 @ 0xfffff590 │ │ │ │ - ldreq r0, [r9], #-2668 @ 0xfffff594 │ │ │ │ - strbeq r2, [r9], #-2252 @ 0xfffff734 │ │ │ │ - ldreq r0, [r9], #-2980 @ 0xfffff45c │ │ │ │ + ldreq r1, [r9], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq r1, [r9], #-2624 @ 0xfffff5c0 │ │ │ │ + ldreq r1, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq r1, [r9], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r1, [r9], #-2668 @ 0xfffff594 │ │ │ │ + strbeq r3, [r9], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r1, [r9], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a7da0 <__cxa_atexit@plt+0x9ab68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -158419,26 +158419,26 @@ │ │ │ │ mov r5, r9 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-3556 @ 0xfffff21c │ │ │ │ - ldreq r0, [r9], #-2456 @ 0xfffff668 │ │ │ │ - ldreq r0, [r9], #-2452 @ 0xfffff66c │ │ │ │ - ldreq r0, [r9], #-2504 @ 0xfffff638 │ │ │ │ - ldreq r0, [r9], #-2500 @ 0xfffff63c │ │ │ │ - strbeq r2, [r9], #-2084 @ 0xfffff7dc │ │ │ │ - ldreq r0, [r9], #-2812 @ 0xfffff504 │ │ │ │ + ldreq r1, [r9], #-3556 @ 0xfffff21c │ │ │ │ + ldreq r1, [r9], #-2456 @ 0xfffff668 │ │ │ │ + ldreq r1, [r9], #-2452 @ 0xfffff66c │ │ │ │ + ldreq r1, [r9], #-2504 @ 0xfffff638 │ │ │ │ + ldreq r1, [r9], #-2500 @ 0xfffff63c │ │ │ │ + strbeq r3, [r9], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq r1, [r9], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a7e48 <__cxa_atexit@plt+0x9ac10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -158461,26 +158461,26 @@ │ │ │ │ mov r5, r9 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-3440 @ 0xfffff290 │ │ │ │ - ldreq r0, [r9], #-2288 @ 0xfffff710 │ │ │ │ - ldreq r0, [r9], #-2284 @ 0xfffff714 │ │ │ │ - ldreq r0, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq r0, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ - strbeq r2, [r9], #-1916 @ 0xfffff884 │ │ │ │ - ldreq r0, [r9], #-2644 @ 0xfffff5ac │ │ │ │ + ldreq r1, [r9], #-3440 @ 0xfffff290 │ │ │ │ + ldreq r1, [r9], #-2288 @ 0xfffff710 │ │ │ │ + ldreq r1, [r9], #-2284 @ 0xfffff714 │ │ │ │ + ldreq r1, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq r1, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r3, [r9], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r1, [r9], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a7ef0 <__cxa_atexit@plt+0x9acb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -158503,26 +158503,26 @@ │ │ │ │ mov r5, r9 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #2 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-3324 @ 0xfffff304 │ │ │ │ - ldreq r0, [r9], #-2120 @ 0xfffff7b8 │ │ │ │ - ldreq r0, [r9], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq r0, [r9], #-2168 @ 0xfffff788 │ │ │ │ - ldreq r0, [r9], #-2164 @ 0xfffff78c │ │ │ │ - strbeq r2, [r9], #-1748 @ 0xfffff92c │ │ │ │ - ldreq r0, [r9], #-2476 @ 0xfffff654 │ │ │ │ + ldreq r1, [r9], #-3324 @ 0xfffff304 │ │ │ │ + ldreq r1, [r9], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq r1, [r9], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r1, [r9], #-2168 @ 0xfffff788 │ │ │ │ + ldreq r1, [r9], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r3, [r9], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r1, [r9], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a7f98 <__cxa_atexit@plt+0x9ad60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -158545,26 +158545,26 @@ │ │ │ │ mov r5, r9 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #2 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-3208 @ 0xfffff378 │ │ │ │ - ldreq r0, [r9], #-1952 @ 0xfffff860 │ │ │ │ - ldreq r0, [r9], #-1948 @ 0xfffff864 │ │ │ │ - ldreq r0, [r9], #-2000 @ 0xfffff830 │ │ │ │ - ldreq r0, [r9], #-1996 @ 0xfffff834 │ │ │ │ - strbeq r2, [r9], #-1580 @ 0xfffff9d4 │ │ │ │ - ldreq r0, [r9], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq r1, [r9], #-3208 @ 0xfffff378 │ │ │ │ + ldreq r1, [r9], #-1952 @ 0xfffff860 │ │ │ │ + ldreq r1, [r9], #-1948 @ 0xfffff864 │ │ │ │ + ldreq r1, [r9], #-2000 @ 0xfffff830 │ │ │ │ + ldreq r1, [r9], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r3, [r9], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq r1, [r9], #-2308 @ 0xfffff6fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a8040 <__cxa_atexit@plt+0x9ae08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -158587,26 +158587,26 @@ │ │ │ │ mov r5, r9 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #2 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-3092 @ 0xfffff3ec │ │ │ │ - ldreq r0, [r9], #-1784 @ 0xfffff908 │ │ │ │ - ldreq r0, [r9], #-1780 @ 0xfffff90c │ │ │ │ - ldreq r0, [r9], #-1832 @ 0xfffff8d8 │ │ │ │ - ldreq r0, [r9], #-1828 @ 0xfffff8dc │ │ │ │ - strbeq r2, [r9], #-1412 @ 0xfffffa7c │ │ │ │ - ldreq r0, [r9], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq r1, [r9], #-3092 @ 0xfffff3ec │ │ │ │ + ldreq r1, [r9], #-1784 @ 0xfffff908 │ │ │ │ + ldreq r1, [r9], #-1780 @ 0xfffff90c │ │ │ │ + ldreq r1, [r9], #-1832 @ 0xfffff8d8 │ │ │ │ + ldreq r1, [r9], #-1828 @ 0xfffff8dc │ │ │ │ + strbeq r3, [r9], #-1396 @ 0xfffffa8c │ │ │ │ + ldreq r1, [r9], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a80e8 <__cxa_atexit@plt+0x9aeb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -158629,26 +158629,26 @@ │ │ │ │ mov r5, r9 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #2 │ │ │ │ stm ip, {r1, r2, r3} │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-2976 @ 0xfffff460 │ │ │ │ - ldreq r0, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq r0, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq r0, [r9], #-1664 @ 0xfffff980 │ │ │ │ - ldreq r0, [r9], #-1660 @ 0xfffff984 │ │ │ │ - strbeq r2, [r9], #-1244 @ 0xfffffb24 │ │ │ │ - ldreq r0, [r9], #-2936 @ 0xfffff488 │ │ │ │ + ldreq r1, [r9], #-2976 @ 0xfffff460 │ │ │ │ + ldreq r1, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ + ldreq r1, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r1, [r9], #-1664 @ 0xfffff980 │ │ │ │ + ldreq r1, [r9], #-1660 @ 0xfffff984 │ │ │ │ + strbeq r3, [r9], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq r1, [r9], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a81fc <__cxa_atexit@plt+0x9afc4> │ │ │ │ ldr r2, [pc, #224] @ a820c <__cxa_atexit@plt+0x9afd4> │ │ │ │ @@ -158706,23 +158706,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ a822c <__cxa_atexit@plt+0x9aff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r0, [r9], #-2560 @ 0xfffff600 │ │ │ │ - ldreq r0, [r9], #-2568 @ 0xfffff5f8 │ │ │ │ - ldreq r0, [r9], #-2488 @ 0xfffff648 │ │ │ │ - ldreq r0, [r9], #-2604 @ 0xfffff5d4 │ │ │ │ - ldreq r0, [r9], #-2608 @ 0xfffff5d0 │ │ │ │ - ldreq r0, [r9], #-2692 @ 0xfffff57c │ │ │ │ - ldreq r0, [r9], #-2728 @ 0xfffff558 │ │ │ │ - ldreq r0, [r9], #-2728 @ 0xfffff558 │ │ │ │ - ldreq r0, [r9], #-2644 @ 0xfffff5ac │ │ │ │ + ldreq r1, [r9], #-2560 @ 0xfffff600 │ │ │ │ + ldreq r1, [r9], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r1, [r9], #-2488 @ 0xfffff648 │ │ │ │ + ldreq r1, [r9], #-2604 @ 0xfffff5d4 │ │ │ │ + ldreq r1, [r9], #-2608 @ 0xfffff5d0 │ │ │ │ + ldreq r1, [r9], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r1, [r9], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r1, [r9], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r1, [r9], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq a829c <__cxa_atexit@plt+0x9b064> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #140] @ a82e0 <__cxa_atexit@plt+0x9b0a8> │ │ │ │ @@ -158758,21 +158758,21 @@ │ │ │ │ b a82a4 <__cxa_atexit@plt+0x9b06c> │ │ │ │ ldr r7, [pc, #32] @ a82f0 <__cxa_atexit@plt+0x9b0b8> │ │ │ │ add r7, pc, r7 │ │ │ │ b a82a4 <__cxa_atexit@plt+0x9b06c> │ │ │ │ ldr r7, [pc, #12] @ a82e8 <__cxa_atexit@plt+0x9b0b0> │ │ │ │ add r7, pc, r7 │ │ │ │ b a82a4 <__cxa_atexit@plt+0x9b06c> │ │ │ │ - ldreq r0, [r9], #-2284 @ 0xfffff714 │ │ │ │ - ldreq r0, [r9], #-2260 @ 0xfffff72c │ │ │ │ - ldreq r0, [r9], #-2256 @ 0xfffff730 │ │ │ │ - ldreq r0, [r9], #-2376 @ 0xfffff6b8 │ │ │ │ - ldreq r0, [r9], #-2372 @ 0xfffff6bc │ │ │ │ - ldreq r0, [r9], #-2448 @ 0xfffff670 │ │ │ │ - ldreq r0, [r9], #-2488 @ 0xfffff648 │ │ │ │ + ldreq r1, [r9], #-2284 @ 0xfffff714 │ │ │ │ + ldreq r1, [r9], #-2260 @ 0xfffff72c │ │ │ │ + ldreq r1, [r9], #-2256 @ 0xfffff730 │ │ │ │ + ldreq r1, [r9], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq r1, [r9], #-2372 @ 0xfffff6bc │ │ │ │ + ldreq r1, [r9], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r1, [r9], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a8348 <__cxa_atexit@plt+0x9b110> │ │ │ │ ldr r2, [pc, #72] @ a8364 <__cxa_atexit@plt+0x9b12c> │ │ │ │ @@ -158783,24 +158783,24 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi a8354 <__cxa_atexit@plt+0x9b11c> │ │ │ │ ldr r5, [pc, #52] @ a836c <__cxa_atexit@plt+0x9b134> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a8368 <__cxa_atexit@plt+0x9b130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r9], #-640 @ 0xfffffd80 │ │ │ │ - ldreq r0, [r9], #-1732 @ 0xfffff93c │ │ │ │ + strbeq r3, [r9], #-624 @ 0xfffffd90 │ │ │ │ + ldreq r1, [r9], #-1732 @ 0xfffff93c │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -158808,21 +158808,21 @@ │ │ │ │ bcc a83ac <__cxa_atexit@plt+0x9b174> │ │ │ │ ldr r2, [pc, #36] @ a83bc <__cxa_atexit@plt+0x9b184> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq r0, [r9], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq r1, [r9], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8444 <__cxa_atexit@plt+0x9b20c> │ │ │ │ @@ -158846,30 +158846,30 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add sl, sl, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ mov r6, r2 │ │ │ │ b a8454 <__cxa_atexit@plt+0x9b21c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a8464 <__cxa_atexit@plt+0x9b22c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq r1, [r9], #-2136 @ 0xfffff7a8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq r0, [r9], #-760 @ 0xfffffd08 │ │ │ │ - ldreq r0, [r9], #-740 @ 0xfffffd1c │ │ │ │ - ldreq r0, [r9], #-688 @ 0xfffffd50 │ │ │ │ - ldreq r0, [r9], #-728 @ 0xfffffd28 │ │ │ │ - ldreq r0, [r9], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq r1, [r9], #-760 @ 0xfffffd08 │ │ │ │ + ldreq r1, [r9], #-740 @ 0xfffffd1c │ │ │ │ + ldreq r1, [r9], #-688 @ 0xfffffd50 │ │ │ │ + ldreq r1, [r9], #-728 @ 0xfffffd28 │ │ │ │ + ldreq r1, [r9], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a84d4 <__cxa_atexit@plt+0x9b29c> │ │ │ │ ldr r3, [pc, #64] @ a84dc <__cxa_atexit@plt+0x9b2a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -158886,17 +158886,17 @@ │ │ │ │ b a8984 <__cxa_atexit@plt+0x9b74c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [r9], #-236 @ 0xffffff14 │ │ │ │ + strbeq r3, [r9], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r0, [r9], #-2000 @ 0xfffff830 │ │ │ │ + ldreq r1, [r9], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a8508 <__cxa_atexit@plt+0x9b2d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b a8984 <__cxa_atexit@plt+0x9b74c> │ │ │ │ @@ -158904,15 +158904,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a852c <__cxa_atexit@plt+0x9b2f4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -158925,16 +158925,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r9], #-1176 @ 0xfffffb68 │ │ │ │ - ldreq r0, [r9], #-1796 @ 0xfffff8fc │ │ │ │ + strbeq r3, [r9], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq r1, [r9], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a86a4 <__cxa_atexit@plt+0x9b46c> │ │ │ │ ldr r2, [pc, #268] @ a86b0 <__cxa_atexit@plt+0x9b478> │ │ │ │ @@ -159003,30 +159003,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ b a8648 <__cxa_atexit@plt+0x9b410> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - strbeq r1, [r9], #-4076 @ 0xfffff014 │ │ │ │ - ldreq r0, [r9], #-1352 @ 0xfffffab8 │ │ │ │ + strbeq r2, [r9], #-4060 @ 0xfffff024 │ │ │ │ + ldreq r1, [r9], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - ldreq r0, [r9], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq r1, [r9], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - ldreq r0, [r9], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq r1, [r9], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - ldreq r0, [r9], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r1, [r9], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - ldreq r0, [r9], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq r1, [r9], #-1420 @ 0xfffffa74 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq r0, [r9], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq r1, [r9], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - ldreq r0, [r9], #-1544 @ 0xfffff9f8 │ │ │ │ + ldreq r1, [r9], #-1544 @ 0xfffff9f8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - ldreq r0, [r9], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq r1, [r9], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a8758 <__cxa_atexit@plt+0x9b520> │ │ │ │ cmp r3, #3 │ │ │ │ bne a876c <__cxa_atexit@plt+0x9b534> │ │ │ │ @@ -159076,27 +159076,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b a877c <__cxa_atexit@plt+0x9b544> │ │ │ │ ldr r7, [pc, #28] @ a87e8 <__cxa_atexit@plt+0x9b5b0> │ │ │ │ ldr r3, [pc, #28] @ a87ec <__cxa_atexit@plt+0x9b5b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ b a877c <__cxa_atexit@plt+0x9b544> │ │ │ │ - ldreq r0, [r9], #-1044 @ 0xfffffbec │ │ │ │ + ldreq r1, [r9], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq r0, [r9], #-972 @ 0xfffffc34 │ │ │ │ + ldreq r1, [r9], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq r0, [r9], #-988 @ 0xfffffc24 │ │ │ │ + ldreq r1, [r9], #-988 @ 0xfffffc24 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [r9], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq r1, [r9], #-1168 @ 0xfffffb70 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r0, [r9], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq r1, [r9], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r0, [r9], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq r1, [r9], #-1204 @ 0xfffffb4c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [r9], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq r1, [r9], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -159142,29 +159142,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq a88e4 <__cxa_atexit@plt+0x9b6ac> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r1, [r9], #-3292 @ 0xfffff324 │ │ │ │ + strbeq r2, [r9], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159173,21 +159173,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r0, [r9], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq r1, [r9], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8a30 <__cxa_atexit@plt+0x9b7f8> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -159239,22 +159239,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r0, [r9], #-644 @ 0xfffffd7c │ │ │ │ - ldreq pc, [r8], #-3944 @ 0xfffff098 │ │ │ │ - strbeq r1, [r9], #-2988 @ 0xfffff454 │ │ │ │ + ldreq r1, [r9], #-644 @ 0xfffffd7c │ │ │ │ + ldreq r0, [r9], #-3944 @ 0xfffff098 │ │ │ │ + strbeq r2, [r9], #-2972 @ 0xfffff464 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - strbeq r1, [r9], #-2992 @ 0xfffff450 │ │ │ │ - ldreq r0, [r9], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq r2, [r9], #-2976 @ 0xfffff460 │ │ │ │ + ldreq r1, [r9], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -159288,17 +159288,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - strbeq r1, [r9], #-2752 @ 0xfffff540 │ │ │ │ + strbeq r2, [r9], #-2736 @ 0xfffff550 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r0, [r9], #-392 @ 0xfffffe78 │ │ │ │ + ldreq r1, [r9], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a8b90 <__cxa_atexit@plt+0x9b958> │ │ │ │ ldr r2, [pc, #72] @ a8b9c <__cxa_atexit@plt+0x9b964> │ │ │ │ @@ -159318,30 +159318,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r1, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq r2, [r9], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r0, [r9], #-272 @ 0xfffffef0 │ │ │ │ + ldreq r1, [r9], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a8bc8 <__cxa_atexit@plt+0x9b990> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b a8984 <__cxa_atexit@plt+0x9b74c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a8c40 <__cxa_atexit@plt+0x9ba08> │ │ │ │ ldr r2, [pc, #76] @ a8c4c <__cxa_atexit@plt+0x9ba14> │ │ │ │ @@ -159355,31 +159355,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a8c38 <__cxa_atexit@plt+0x9ba00> │ │ │ │ ldr r3, [pc, #44] @ a8c54 <__cxa_atexit@plt+0x9ba1c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r1, [r9], #-2448 @ 0xfffff670 │ │ │ │ + strbeq r2, [r9], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a8c78 <__cxa_atexit@plt+0x9ba40> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159393,33 +159393,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a8cd4 <__cxa_atexit@plt+0x9ba9c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r1, [r9], #-3256 @ 0xfffff348 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r2, [r9], #-3240 @ 0xfffff358 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8d0c <__cxa_atexit@plt+0x9bad4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a8d14 <__cxa_atexit@plt+0x9badc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r9], #-2208 @ 0xfffff760 │ │ │ │ + strbeq r2, [r9], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8e24 <__cxa_atexit@plt+0x9bbec> │ │ │ │ @@ -159470,15 +159470,15 @@ │ │ │ │ ldr r1, [pc, #100] @ a8e50 <__cxa_atexit@plt+0x9bc18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -159490,15 +159490,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r1, [r9], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r2, [r9], #-3092 @ 0xfffff3ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ a8f34 <__cxa_atexit@plt+0x9bcfc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -159538,25 +159538,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r1, [r9], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq r2, [r9], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8fd4 <__cxa_atexit@plt+0x9bd9c> │ │ │ │ @@ -159586,19 +159586,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r9], #-2636 @ 0xfffff5b4 │ │ │ │ + strbeq r2, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a9038 <__cxa_atexit@plt+0x9be00> │ │ │ │ @@ -159680,26 +159680,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b a9160 <__cxa_atexit@plt+0x9bf28> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r1, [r9], #-2452 @ 0xfffff66c │ │ │ │ - strbeq r1, [r9], #-2264 @ 0xfffff728 │ │ │ │ + strbeq r2, [r9], #-2436 @ 0xfffff67c │ │ │ │ + strbeq r2, [r9], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a9210 <__cxa_atexit@plt+0x9bfd8> │ │ │ │ @@ -159729,19 +159729,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r9], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq r2, [r9], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159771,15 +159771,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq pc, [r8], #-2560 @ 0xfffff600 │ │ │ │ + ldreq r0, [r9], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -159805,16 +159805,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - ldreq pc, [r8], #-2464 @ 0xfffff660 │ │ │ │ - ldreq pc, [r8], #-2428 @ 0xfffff684 │ │ │ │ + ldreq r0, [r9], #-2464 @ 0xfffff660 │ │ │ │ + ldreq r0, [r9], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi a93f0 <__cxa_atexit@plt+0x9c1b8> │ │ │ │ ldr r7, [pc, #208] @ a9434 <__cxa_atexit@plt+0x9c1fc> │ │ │ │ @@ -159871,18 +159871,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - ldreq pc, [r8], #-2228 @ 0xfffff74c │ │ │ │ - ldreq pc, [r8], #-2260 @ 0xfffff72c │ │ │ │ - strbeq r1, [r9], #-508 @ 0xfffffe04 │ │ │ │ - strbeq r1, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq r0, [r9], #-2228 @ 0xfffff74c │ │ │ │ + ldreq r0, [r9], #-2260 @ 0xfffff72c │ │ │ │ + strbeq r2, [r9], #-492 @ 0xfffffe14 │ │ │ │ + strbeq r2, [r9], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a9494 <__cxa_atexit@plt+0x9c25c> │ │ │ │ @@ -159894,17 +159894,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r9], #-344 @ 0xfffffea8 │ │ │ │ - strbeq r1, [r9], #-1388 @ 0xfffffa94 │ │ │ │ - ldreq pc, [r8], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r2, [r9], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r2, [r9], #-1372 @ 0xfffffaa4 │ │ │ │ + ldreq r0, [r9], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a9508 <__cxa_atexit@plt+0x9c2d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -159917,23 +159917,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8], #-2132 @ 0xfffff7ac │ │ │ │ - ldreq pc, [r8], #-2148 @ 0xfffff79c │ │ │ │ - strbeq r1, [r9], #-160 @ 0xffffff60 │ │ │ │ - ldreq pc, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r0, [r9], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r0, [r9], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r2, [r9], #-144 @ 0xffffff70 │ │ │ │ + ldreq r0, [r9], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a959c <__cxa_atexit@plt+0x9c364> │ │ │ │ ldr r3, [pc, #124] @ a95bc <__cxa_atexit@plt+0x9c384> │ │ │ │ @@ -159966,19 +159966,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a9584 <__cxa_atexit@plt+0x9c34c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r1, [r9], #-1264 @ 0xfffffb10 │ │ │ │ - ldreq pc, [r8], #-2068 @ 0xfffff7ec │ │ │ │ - ldreq pc, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ - ldreq pc, [r8], #-2012 @ 0xfffff824 │ │ │ │ - ldreq pc, [r8], #-1948 @ 0xfffff864 │ │ │ │ + strbeq r2, [r9], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r0, [r9], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq r0, [r9], #-2064 @ 0xfffff7f0 │ │ │ │ + ldreq r0, [r9], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r0, [r9], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne a9600 <__cxa_atexit@plt+0x9c3c8> │ │ │ │ ldr r7, [pc, #72] @ a9638 <__cxa_atexit@plt+0x9c400> │ │ │ │ ldr r0, [pc, #72] @ a963c <__cxa_atexit@plt+0x9c404> │ │ │ │ @@ -159995,18 +159995,18 @@ │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b a960c <__cxa_atexit@plt+0x9c3d4> │ │ │ │ - strbeq r1, [r9], #-1128 @ 0xfffffb98 │ │ │ │ - ldreq pc, [r8], #-1916 @ 0xfffff884 │ │ │ │ - ldreq pc, [r8], #-1912 @ 0xfffff888 │ │ │ │ - ldreq pc, [r8], #-1880 @ 0xfffff8a8 │ │ │ │ + strbeq r2, [r9], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq r0, [r9], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r0, [r9], #-1912 @ 0xfffff888 │ │ │ │ + ldreq r0, [r9], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a96a0 <__cxa_atexit@plt+0x9c468> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -160019,23 +160019,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8], #-1724 @ 0xfffff944 │ │ │ │ - ldreq pc, [r8], #-1804 @ 0xfffff8f4 │ │ │ │ - strbeq r0, [r9], #-3848 @ 0xfffff0f8 │ │ │ │ - ldreq pc, [r8], #-1780 @ 0xfffff90c │ │ │ │ + ldreq r0, [r9], #-1724 @ 0xfffff944 │ │ │ │ + ldreq r0, [r9], #-1804 @ 0xfffff8f4 │ │ │ │ + strbeq r1, [r9], #-3832 @ 0xfffff108 │ │ │ │ + ldreq r0, [r9], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a973c <__cxa_atexit@plt+0x9c504> │ │ │ │ ldr r3, [pc, #116] @ a974c <__cxa_atexit@plt+0x9c514> │ │ │ │ @@ -160066,19 +160066,19 @@ │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ a975c <__cxa_atexit@plt+0x9c524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r1, [r9], #-844 @ 0xfffffcb4 │ │ │ │ - ldreq pc, [r8], #-1712 @ 0xfffff950 │ │ │ │ - ldreq pc, [r8], #-1708 @ 0xfffff954 │ │ │ │ - ldreq pc, [r8], #-1660 @ 0xfffff984 │ │ │ │ - ldreq pc, [r8], #-1612 @ 0xfffff9b4 │ │ │ │ + strbeq r2, [r9], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq r0, [r9], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r0, [r9], #-1708 @ 0xfffff954 │ │ │ │ + ldreq r0, [r9], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r0, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ bne a9798 <__cxa_atexit@plt+0x9c560> │ │ │ │ @@ -160093,18 +160093,18 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ a97bc <__cxa_atexit@plt+0x9c584> │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r9], #-716 @ 0xfffffd34 │ │ │ │ - ldreq pc, [r8], #-1572 @ 0xfffff9dc │ │ │ │ - ldreq pc, [r8], #-1568 @ 0xfffff9e0 │ │ │ │ - ldreq pc, [r8], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq r2, [r9], #-700 @ 0xfffffd44 │ │ │ │ + ldreq r0, [r9], #-1572 @ 0xfffff9dc │ │ │ │ + ldreq r0, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq r0, [r9], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a9824 <__cxa_atexit@plt+0x9c5ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -160116,22 +160116,22 @@ │ │ │ │ mov r9, #6 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8], #-1480 @ 0xfffffa38 │ │ │ │ - strbeq r0, [r9], #-3464 @ 0xfffff278 │ │ │ │ - ldreq pc, [r8], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq r0, [r9], #-1480 @ 0xfffffa38 │ │ │ │ + strbeq r1, [r9], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r0, [r9], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a9890 <__cxa_atexit@plt+0x9c658> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -160148,26 +160148,26 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #11840 @ 0x2e40 │ │ │ │ - ldreq pc, [r8], #-1388 @ 0xfffffa94 │ │ │ │ - strbeq r0, [r9], #-3352 @ 0xfffff2e8 │ │ │ │ - ldreq pc, [r8], #-1348 @ 0xfffffabc │ │ │ │ + mvnseq r3, #-1879048185 @ 0x90000007 │ │ │ │ + ldreq r0, [r9], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq r1, [r9], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r0, [r9], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ a98c4 <__cxa_atexit@plt+0x9c68c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - ldreq pc, [r8], #-1328 @ 0xfffffad0 │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + ldreq r0, [r9], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9924 <__cxa_atexit@plt+0x9c6ec> │ │ │ │ @@ -160191,29 +160191,29 @@ │ │ │ │ b a9934 <__cxa_atexit@plt+0x9c6fc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a9944 <__cxa_atexit@plt+0x9c70c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8], #-1232 @ 0xfffffb30 │ │ │ │ + ldreq r0, [r9], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r2, #64000 @ 0xfa00 │ │ │ │ - ldreq pc, [r8], #-1188 @ 0xfffffb5c │ │ │ │ + mvnseq r3, #-2147483602 @ 0x8000002e │ │ │ │ + ldreq r0, [r9], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a9978 <__cxa_atexit@plt+0x9c740> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - ldreq pc, [r8], #-968 @ 0xfffffc38 │ │ │ │ - ldreq pc, [r8], #-1160 @ 0xfffffb78 │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + ldreq r0, [r9], #-968 @ 0xfffffc38 │ │ │ │ + ldreq r0, [r9], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -160255,20 +160255,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r8], #-988 @ 0xfffffc24 │ │ │ │ - ldreq pc, [r8], #-1032 @ 0xfffffbf8 │ │ │ │ + ldreq r0, [r9], #-988 @ 0xfffffc24 │ │ │ │ + ldreq r0, [r9], #-1032 @ 0xfffffbf8 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - mvnseq r2, #10752 @ 0x2a00 │ │ │ │ - ldreq pc, [r8], #-944 @ 0xfffffc50 │ │ │ │ + mvnseq r3, #234 @ 0xea │ │ │ │ + ldreq r0, [r9], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a9ab0 <__cxa_atexit@plt+0x9c878> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -160291,19 +160291,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ a9ad4 <__cxa_atexit@plt+0x9c89c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r0, [r9], #-832 @ 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - mvnseq r2, #108544 @ 0x1a800 │ │ │ │ - ldreq pc, [r8], #-800 @ 0xfffffce0 │ │ │ │ + mvnseq r3, #42 @ 0x2a │ │ │ │ + ldreq r0, [r9], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a9b98 <__cxa_atexit@plt+0x9c960> │ │ │ │ @@ -160353,21 +160353,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq pc, [r8], #-596 @ 0xfffffdac │ │ │ │ - strbeq r0, [r9], #-3916 @ 0xfffff0b4 │ │ │ │ - ldreq pc, [r8], #-640 @ 0xfffffd80 │ │ │ │ + ldreq r0, [r9], #-596 @ 0xfffffdac │ │ │ │ + strbeq r1, [r9], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq r0, [r9], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - mvnseq r2, #581632 @ 0x8e000 │ │ │ │ - ldreq pc, [r8], #-548 @ 0xfffffddc │ │ │ │ + mvnseq r2, #312 @ 0x138 │ │ │ │ + ldreq r0, [r9], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #7 │ │ │ │ bcs a9c1c <__cxa_atexit@plt+0x9c9e4> │ │ │ │ ldr r6, [pc, #128] @ a9c88 <__cxa_atexit@plt+0x9ca50> │ │ │ │ @@ -160399,19 +160399,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ a9c84 <__cxa_atexit@plt+0x9ca4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8], #-400 @ 0xfffffe70 │ │ │ │ - strbeq r0, [r9], #-3696 @ 0xfffff190 │ │ │ │ + ldreq r0, [r9], #-400 @ 0xfffffe70 │ │ │ │ + strbeq r1, [r9], #-3680 @ 0xfffff1a0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - mvnseq r2, #3047424 @ 0x2e8000 │ │ │ │ + mvnseq r2, #1952 @ 0x7a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a9d34 <__cxa_atexit@plt+0x9cafc> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -160420,15 +160420,15 @@ │ │ │ │ cmp r7, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bne a9cdc <__cxa_atexit@plt+0x9caa4> │ │ │ │ ldr r7, [pc, #144] @ a9d64 <__cxa_atexit@plt+0x9cb2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc a9d40 <__cxa_atexit@plt+0x9cb08> │ │ │ │ ldr r7, [pc, #112] @ a9d68 <__cxa_atexit@plt+0x9cb30> │ │ │ │ ldr r2, [pc, #112] @ a9d6c <__cxa_atexit@plt+0x9cb34> │ │ │ │ @@ -160442,31 +160442,31 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ a9d60 <__cxa_atexit@plt+0x9cb28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-2264 @ 0xfffff728 │ │ │ │ - ldreq pc, [r8], #-220 @ 0xffffff24 │ │ │ │ - strbeq r0, [r9], #-2268 @ 0xfffff724 │ │ │ │ + strbeq r1, [r9], #-2248 @ 0xfffff738 │ │ │ │ + ldreq r0, [r9], #-220 @ 0xffffff24 │ │ │ │ + strbeq r1, [r9], #-2252 @ 0xfffff734 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r0, [r9], #-2212 @ 0xfffff75c │ │ │ │ + strbeq r1, [r9], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9db4 <__cxa_atexit@plt+0x9cb7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -160474,19 +160474,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ a9dc0 <__cxa_atexit@plt+0x9cb88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-2048 @ 0xfffff800 │ │ │ │ - strbeq r0, [r9], #-3284 @ 0xfffff32c │ │ │ │ + strbeq r1, [r9], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r1, [r9], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -160511,16 +160511,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r0, [r9], #-1976 @ 0xfffff848 │ │ │ │ - ldreq lr, [r8], #-4092 @ 0xfffff004 │ │ │ │ + strbeq r1, [r9], #-1960 @ 0xfffff858 │ │ │ │ + ldreq pc, [r8], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a9ee8 <__cxa_atexit@plt+0x9ccb0> │ │ │ │ ldr r3, [pc, #208] @ a9f3c <__cxa_atexit@plt+0x9cd04> │ │ │ │ @@ -160574,20 +160574,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq lr, [r8], #-3836 @ 0xfffff104 │ │ │ │ - strbeq r0, [r9], #-1692 @ 0xfffff964 │ │ │ │ - ldreq lr, [r8], #-3904 @ 0xfffff0c0 │ │ │ │ + ldreq pc, [r8], #-3836 @ 0xfffff104 │ │ │ │ + strbeq r1, [r9], #-1676 @ 0xfffff974 │ │ │ │ + ldreq pc, [r8], #-3904 @ 0xfffff0c0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - strbeq r0, [r9], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq r1, [r9], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq a9fc8 <__cxa_atexit@plt+0x9cd90> │ │ │ │ sub r8, r3, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -160625,19 +160625,19 @@ │ │ │ │ ldr r7, [pc, #20] @ aa00c <__cxa_atexit@plt+0x9cdd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r8], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq r0, [r9], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq pc, [r8], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq r1, [r9], #-1468 @ 0xfffffa44 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - strbeq r0, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq r1, [r9], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aa0e0 <__cxa_atexit@plt+0x9cea8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -160662,48 +160662,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ aa114 <__cxa_atexit@plt+0x9cedc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ aa11c <__cxa_atexit@plt+0x9cee4> │ │ │ │ ldr r1, [pc, #112] @ aa120 <__cxa_atexit@plt+0x9cee8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ aa124 <__cxa_atexit@plt+0x9ceec> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ aa118 <__cxa_atexit@plt+0x9cee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-1356 @ 0xfffffab4 │ │ │ │ + strbeq r1, [r9], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r0, [r9], #-1328 @ 0xfffffad0 │ │ │ │ - strbeq r0, [r9], #-1316 @ 0xfffffadc │ │ │ │ - ldreq lr, [r8], #-3384 @ 0xfffff2c8 │ │ │ │ + strbeq r1, [r9], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r1, [r9], #-1300 @ 0xfffffaec │ │ │ │ + ldreq pc, [r8], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r0, [r9], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq r1, [r9], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa168 <__cxa_atexit@plt+0x9cf30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -160711,19 +160711,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa174 <__cxa_atexit@plt+0x9cf3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-1100 @ 0xfffffbb4 │ │ │ │ - strbeq r0, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq r1, [r9], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r1, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa1b8 <__cxa_atexit@plt+0x9cf80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -160731,19 +160731,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa1c4 <__cxa_atexit@plt+0x9cf8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - strbeq r0, [r9], #-2256 @ 0xfffff730 │ │ │ │ + strbeq r1, [r9], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq r1, [r9], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -160784,20 +160784,20 @@ │ │ │ │ ldr r7, [pc, #28] @ aa290 <__cxa_atexit@plt+0x9d058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r0, [r9], #-940 @ 0xfffffc54 │ │ │ │ - strbeq r0, [r9], #-924 @ 0xfffffc64 │ │ │ │ - ldreq lr, [r8], #-3004 @ 0xfffff444 │ │ │ │ + strbeq r1, [r9], #-924 @ 0xfffffc64 │ │ │ │ + strbeq r1, [r9], #-908 @ 0xfffffc74 │ │ │ │ + ldreq pc, [r8], #-3004 @ 0xfffff444 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq r0, [r9], #-864 @ 0xfffffca0 │ │ │ │ + strbeq r1, [r9], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aa360 <__cxa_atexit@plt+0x9d128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -160822,48 +160822,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ aa394 <__cxa_atexit@plt+0x9d15c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ aa39c <__cxa_atexit@plt+0x9d164> │ │ │ │ ldr r1, [pc, #112] @ aa3a0 <__cxa_atexit@plt+0x9d168> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ aa3a4 <__cxa_atexit@plt+0x9d16c> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ aa398 <__cxa_atexit@plt+0x9d160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-716 @ 0xfffffd34 │ │ │ │ + strbeq r1, [r9], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r0, [r9], #-688 @ 0xfffffd50 │ │ │ │ - strbeq r0, [r9], #-676 @ 0xfffffd5c │ │ │ │ - ldreq lr, [r8], #-2748 @ 0xfffff544 │ │ │ │ + strbeq r1, [r9], #-672 @ 0xfffffd60 │ │ │ │ + strbeq r1, [r9], #-660 @ 0xfffffd6c │ │ │ │ + ldreq pc, [r8], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r0, [r9], #-624 @ 0xfffffd90 │ │ │ │ + strbeq r1, [r9], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa3e8 <__cxa_atexit@plt+0x9d1b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -160871,19 +160871,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa3f4 <__cxa_atexit@plt+0x9d1bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-460 @ 0xfffffe34 │ │ │ │ - strbeq r0, [r9], #-1696 @ 0xfffff960 │ │ │ │ + strbeq r1, [r9], #-444 @ 0xfffffe44 │ │ │ │ + strbeq r1, [r9], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa438 <__cxa_atexit@plt+0x9d200> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -160891,19 +160891,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa444 <__cxa_atexit@plt+0x9d20c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-380 @ 0xfffffe84 │ │ │ │ - strbeq r0, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq r1, [r9], #-364 @ 0xfffffe94 │ │ │ │ + strbeq r1, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -160944,20 +160944,20 @@ │ │ │ │ ldr r7, [pc, #28] @ aa510 <__cxa_atexit@plt+0x9d2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r0, [r9], #-300 @ 0xfffffed4 │ │ │ │ - strbeq r0, [r9], #-284 @ 0xfffffee4 │ │ │ │ - ldreq lr, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq r1, [r9], #-284 @ 0xfffffee4 │ │ │ │ + strbeq r1, [r9], #-268 @ 0xfffffef4 │ │ │ │ + ldreq pc, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq r0, [r9], #-224 @ 0xffffff20 │ │ │ │ + strbeq r1, [r9], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aa5e0 <__cxa_atexit@plt+0x9d3a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -160982,48 +160982,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ aa614 <__cxa_atexit@plt+0x9d3dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ aa61c <__cxa_atexit@plt+0x9d3e4> │ │ │ │ ldr r1, [pc, #112] @ aa620 <__cxa_atexit@plt+0x9d3e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ aa624 <__cxa_atexit@plt+0x9d3ec> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ aa618 <__cxa_atexit@plt+0x9d3e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r9], #-76 @ 0xffffffb4 │ │ │ │ + strbeq r1, [r9], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r0, [r9], #-48 @ 0xffffffd0 │ │ │ │ - strbeq r0, [r9], #-36 @ 0xffffffdc │ │ │ │ - ldreq lr, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ + strbeq r1, [r9], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r1, [r9], #-20 @ 0xffffffec │ │ │ │ + ldreq pc, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq pc, [r8], #-4080 @ 0xfffff010 @ │ │ │ │ + strbeq r0, [r9], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa668 <__cxa_atexit@plt+0x9d430> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161031,19 +161031,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa674 <__cxa_atexit@plt+0x9d43c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-3916 @ 0xfffff0b4 @ │ │ │ │ - strbeq r0, [r9], #-1056 @ 0xfffffbe0 │ │ │ │ + strbeq r0, [r9], #-3900 @ 0xfffff0c4 │ │ │ │ + strbeq r1, [r9], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa6b8 <__cxa_atexit@plt+0x9d480> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161051,19 +161051,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa6c4 <__cxa_atexit@plt+0x9d48c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-3836 @ 0xfffff104 @ │ │ │ │ - strbeq r0, [r9], #-976 @ 0xfffffc30 │ │ │ │ + strbeq r0, [r9], #-3820 @ 0xfffff114 │ │ │ │ + strbeq r1, [r9], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -161104,20 +161104,20 @@ │ │ │ │ ldr r7, [pc, #28] @ aa790 <__cxa_atexit@plt+0x9d558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq pc, [r8], #-3756 @ 0xfffff154 @ │ │ │ │ - strbeq pc, [r8], #-3740 @ 0xfffff164 @ │ │ │ │ - ldreq lr, [r8], #-1732 @ 0xfffff93c │ │ │ │ + strbeq r0, [r9], #-3740 @ 0xfffff164 │ │ │ │ + strbeq r0, [r9], #-3724 @ 0xfffff174 │ │ │ │ + ldreq pc, [r8], #-1732 @ 0xfffff93c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq pc, [r8], #-3680 @ 0xfffff1a0 @ │ │ │ │ + strbeq r0, [r9], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aa860 <__cxa_atexit@plt+0x9d628> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -161142,48 +161142,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ aa894 <__cxa_atexit@plt+0x9d65c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ aa89c <__cxa_atexit@plt+0x9d664> │ │ │ │ ldr r1, [pc, #112] @ aa8a0 <__cxa_atexit@plt+0x9d668> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ aa8a4 <__cxa_atexit@plt+0x9d66c> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ aa898 <__cxa_atexit@plt+0x9d660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-3532 @ 0xfffff234 @ │ │ │ │ + strbeq r0, [r9], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq pc, [r8], #-3504 @ 0xfffff250 @ │ │ │ │ - strbeq pc, [r8], #-3492 @ 0xfffff25c @ │ │ │ │ - ldreq lr, [r8], #-1476 @ 0xfffffa3c │ │ │ │ + strbeq r0, [r9], #-3488 @ 0xfffff260 │ │ │ │ + strbeq r0, [r9], #-3476 @ 0xfffff26c │ │ │ │ + ldreq pc, [r8], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq pc, [r8], #-3440 @ 0xfffff290 @ │ │ │ │ + strbeq r0, [r9], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa8e8 <__cxa_atexit@plt+0x9d6b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161191,19 +161191,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa8f4 <__cxa_atexit@plt+0x9d6bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-3276 @ 0xfffff334 @ │ │ │ │ - strbeq r0, [r9], #-416 @ 0xfffffe60 │ │ │ │ + strbeq r0, [r9], #-3260 @ 0xfffff344 │ │ │ │ + strbeq r1, [r9], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa938 <__cxa_atexit@plt+0x9d700> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161211,19 +161211,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aa944 <__cxa_atexit@plt+0x9d70c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-3196 @ 0xfffff384 @ │ │ │ │ - strbeq r0, [r9], #-336 @ 0xfffffeb0 │ │ │ │ + strbeq r0, [r9], #-3180 @ 0xfffff394 │ │ │ │ + strbeq r1, [r9], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -161264,20 +161264,20 @@ │ │ │ │ ldr r7, [pc, #28] @ aaa10 <__cxa_atexit@plt+0x9d7d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq pc, [r8], #-3116 @ 0xfffff3d4 @ │ │ │ │ - strbeq pc, [r8], #-3100 @ 0xfffff3e4 @ │ │ │ │ - ldreq lr, [r8], #-1096 @ 0xfffffbb8 │ │ │ │ + strbeq r0, [r9], #-3100 @ 0xfffff3e4 │ │ │ │ + strbeq r0, [r9], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq pc, [r8], #-1096 @ 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq pc, [r8], #-3040 @ 0xfffff420 @ │ │ │ │ + strbeq r0, [r9], #-3024 @ 0xfffff430 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aaae0 <__cxa_atexit@plt+0x9d8a8> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -161302,48 +161302,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ aab14 <__cxa_atexit@plt+0x9d8dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ aab1c <__cxa_atexit@plt+0x9d8e4> │ │ │ │ ldr r1, [pc, #112] @ aab20 <__cxa_atexit@plt+0x9d8e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ aab24 <__cxa_atexit@plt+0x9d8ec> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ aab18 <__cxa_atexit@plt+0x9d8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-2892 @ 0xfffff4b4 @ │ │ │ │ + strbeq r0, [r9], #-2876 @ 0xfffff4c4 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - strbeq pc, [r8], #-2864 @ 0xfffff4d0 @ │ │ │ │ - strbeq pc, [r8], #-2852 @ 0xfffff4dc @ │ │ │ │ - ldreq lr, [r8], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r0, [r9], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq r0, [r9], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq pc, [r8], #-828 @ 0xfffffcc4 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - strbeq pc, [r8], #-2800 @ 0xfffff510 @ │ │ │ │ + strbeq r0, [r9], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aab68 <__cxa_atexit@plt+0x9d930> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161351,19 +161351,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aab74 <__cxa_atexit@plt+0x9d93c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-2636 @ 0xfffff5b4 @ │ │ │ │ - strbeq pc, [r8], #-3872 @ 0xfffff0e0 @ │ │ │ │ + strbeq r0, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq r0, [r9], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aabb8 <__cxa_atexit@plt+0x9d980> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161371,19 +161371,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aabc4 <__cxa_atexit@plt+0x9d98c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-2556 @ 0xfffff604 @ │ │ │ │ - strbeq pc, [r8], #-3792 @ 0xfffff130 @ │ │ │ │ + strbeq r0, [r9], #-2540 @ 0xfffff614 │ │ │ │ + strbeq r0, [r9], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aac88 <__cxa_atexit@plt+0x9da50> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -161408,48 +161408,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ aacbc <__cxa_atexit@plt+0x9da84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ aacc4 <__cxa_atexit@plt+0x9da8c> │ │ │ │ ldr r1, [pc, #112] @ aacc8 <__cxa_atexit@plt+0x9da90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ aaccc <__cxa_atexit@plt+0x9da94> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ aacc0 <__cxa_atexit@plt+0x9da88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-2468 @ 0xfffff65c @ │ │ │ │ + strbeq r0, [r9], #-2452 @ 0xfffff66c │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - strbeq pc, [r8], #-2440 @ 0xfffff678 @ │ │ │ │ - strbeq pc, [r8], #-2428 @ 0xfffff684 @ │ │ │ │ - ldreq lr, [r8], #-408 @ 0xfffffe68 │ │ │ │ + strbeq r0, [r9], #-2424 @ 0xfffff688 │ │ │ │ + strbeq r0, [r9], #-2412 @ 0xfffff694 │ │ │ │ + ldreq pc, [r8], #-408 @ 0xfffffe68 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - strbeq pc, [r8], #-2376 @ 0xfffff6b8 @ │ │ │ │ + strbeq r0, [r9], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aad10 <__cxa_atexit@plt+0x9dad8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161457,19 +161457,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aad1c <__cxa_atexit@plt+0x9dae4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-2212 @ 0xfffff75c @ │ │ │ │ - strbeq pc, [r8], #-3448 @ 0xfffff288 @ │ │ │ │ + strbeq r0, [r9], #-2196 @ 0xfffff76c │ │ │ │ + strbeq r0, [r9], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aad60 <__cxa_atexit@plt+0x9db28> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -161477,19 +161477,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ aad6c <__cxa_atexit@plt+0x9db34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-2132 @ 0xfffff7ac @ │ │ │ │ - strbeq pc, [r8], #-3368 @ 0xfffff2d8 @ │ │ │ │ + strbeq r0, [r9], #-2116 @ 0xfffff7bc │ │ │ │ + strbeq r0, [r9], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aadf0 <__cxa_atexit@plt+0x9dbb8> │ │ │ │ @@ -161529,15 +161529,15 @@ │ │ │ │ b aadac <__cxa_atexit@plt+0x9db74> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b aadcc <__cxa_atexit@plt+0x9db94> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq lr, [r8], #-72 @ 0xffffffb8 │ │ │ │ + ldreq pc, [r8], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq aae84 <__cxa_atexit@plt+0x9dc4c> │ │ │ │ @@ -161643,32 +161643,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ ab01c <__cxa_atexit@plt+0x9dde4> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - strbeq pc, [r8], #-1636 @ 0xfffff99c @ │ │ │ │ + strbeq r0, [r9], #-1620 @ 0xfffff9ac │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - strbeq pc, [r8], #-1560 @ 0xfffff9e8 @ │ │ │ │ - strbeq pc, [r8], #-1528 @ 0xfffffa08 @ │ │ │ │ + strbeq r0, [r9], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r0, [r9], #-1512 @ 0xfffffa18 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r8], #-1504 @ 0xfffffa20 @ │ │ │ │ + strbeq r0, [r9], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b aaedc <__cxa_atexit@plt+0x9dca4> │ │ │ │ - ldreq sp, [r8], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq lr, [r8], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab0fc <__cxa_atexit@plt+0x9dec4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -161693,49 +161693,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ab130 <__cxa_atexit@plt+0x9def8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ab138 <__cxa_atexit@plt+0x9df00> │ │ │ │ ldr r1, [pc, #112] @ ab13c <__cxa_atexit@plt+0x9df04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ab140 <__cxa_atexit@plt+0x9df08> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ab134 <__cxa_atexit@plt+0x9defc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-1328 @ 0xfffffad0 @ │ │ │ │ + strbeq r0, [r9], #-1312 @ 0xfffffae0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strbeq pc, [r8], #-1300 @ 0xfffffaec @ │ │ │ │ - strbeq pc, [r8], #-1288 @ 0xfffffaf8 @ │ │ │ │ - ldreq sp, [r8], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq r0, [r9], #-1284 @ 0xfffffafc │ │ │ │ + strbeq r0, [r9], #-1272 @ 0xfffffb08 │ │ │ │ + ldreq lr, [r8], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq pc, [r8], #-1236 @ 0xfffffb2c @ │ │ │ │ - ldreq sp, [r8], #-3268 @ 0xfffff33c │ │ │ │ + strbeq r0, [r9], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq lr, [r8], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab1e4 <__cxa_atexit@plt+0x9dfac> │ │ │ │ @@ -161747,15 +161747,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ab198 <__cxa_atexit@plt+0x9df60> │ │ │ │ ldr r6, [pc, #148] @ ab21c <__cxa_atexit@plt+0x9dfe4> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab1f4 <__cxa_atexit@plt+0x9dfbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab1fc <__cxa_atexit@plt+0x9dfc4> │ │ │ │ @@ -161779,21 +161779,21 @@ │ │ │ │ b ab204 <__cxa_atexit@plt+0x9dfcc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ab218 <__cxa_atexit@plt+0x9dfe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-1060 @ 0xfffffbdc @ │ │ │ │ - ldreq sp, [r8], #-3072 @ 0xfffff400 │ │ │ │ - strbeq pc, [r8], #-2288 @ 0xfffff710 @ │ │ │ │ + strbeq r0, [r9], #-1044 @ 0xfffffbec │ │ │ │ + ldreq lr, [r8], #-3072 @ 0xfffff400 │ │ │ │ + strbeq r0, [r9], #-2272 @ 0xfffff720 │ │ │ │ @ instruction: 0xffffe798 │ │ │ │ @ instruction: 0xffffe6e4 │ │ │ │ - mvnseq r1, #973078528 @ 0x3a000000 │ │ │ │ - ldreq sp, [r8], #-3036 @ 0xfffff424 │ │ │ │ + mvnseq r1, #16384000 @ 0xfa0000 │ │ │ │ + ldreq lr, [r8], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab2cc <__cxa_atexit@plt+0x9e094> │ │ │ │ @@ -161805,15 +161805,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ab280 <__cxa_atexit@plt+0x9e048> │ │ │ │ ldr r6, [pc, #148] @ ab304 <__cxa_atexit@plt+0x9e0cc> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab2dc <__cxa_atexit@plt+0x9e0a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab2e4 <__cxa_atexit@plt+0x9e0ac> │ │ │ │ @@ -161837,21 +161837,21 @@ │ │ │ │ b ab2ec <__cxa_atexit@plt+0x9e0b4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ab300 <__cxa_atexit@plt+0x9e0c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-828 @ 0xfffffcc4 @ │ │ │ │ - ldreq sp, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ - strbeq pc, [r8], #-2056 @ 0xfffff7f8 @ │ │ │ │ + strbeq r0, [r9], #-812 @ 0xfffffcd4 │ │ │ │ + ldreq lr, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ + strbeq r0, [r9], #-2040 @ 0xfffff808 │ │ │ │ @ instruction: 0xffffe6b0 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ - mvnseq r1, #1207959553 @ 0x48000001 │ │ │ │ - ldreq sp, [r8], #-2800 @ 0xfffff510 │ │ │ │ + mvnseq r1, #1179648 @ 0x120000 │ │ │ │ + ldreq lr, [r8], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -161892,21 +161892,21 @@ │ │ │ │ ldr r7, [pc, #28] @ ab3e0 <__cxa_atexit@plt+0x9e1a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq pc, [r8], #-604 @ 0xfffffda4 @ │ │ │ │ - strbeq pc, [r8], #-588 @ 0xfffffdb4 @ │ │ │ │ - ldreq sp, [r8], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r0, [r9], #-588 @ 0xfffffdb4 │ │ │ │ + strbeq r0, [r9], #-572 @ 0xfffffdc4 │ │ │ │ + ldreq lr, [r8], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbeq pc, [r8], #-528 @ 0xfffffdf0 @ │ │ │ │ - ldreq sp, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r0, [r9], #-512 @ 0xfffffe00 │ │ │ │ + ldreq lr, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab4b4 <__cxa_atexit@plt+0x9e27c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -161931,49 +161931,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ab4e8 <__cxa_atexit@plt+0x9e2b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ab4f0 <__cxa_atexit@plt+0x9e2b8> │ │ │ │ ldr r1, [pc, #112] @ ab4f4 <__cxa_atexit@plt+0x9e2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ab4f8 <__cxa_atexit@plt+0x9e2c0> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ab4ec <__cxa_atexit@plt+0x9e2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-376 @ 0xfffffe88 @ │ │ │ │ + strbeq r0, [r9], #-360 @ 0xfffffe98 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strbeq pc, [r8], #-348 @ 0xfffffea4 @ │ │ │ │ - strbeq pc, [r8], #-336 @ 0xfffffeb0 @ │ │ │ │ - ldreq sp, [r8], #-2432 @ 0xfffff680 │ │ │ │ + strbeq r0, [r9], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq r0, [r9], #-320 @ 0xfffffec0 │ │ │ │ + ldreq lr, [r8], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq pc, [r8], #-284 @ 0xfffffee4 @ │ │ │ │ - ldreq sp, [r8], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq r0, [r9], #-268 @ 0xfffffef4 │ │ │ │ + ldreq lr, [r8], #-2316 @ 0xfffff6f4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab59c <__cxa_atexit@plt+0x9e364> │ │ │ │ @@ -161985,15 +161985,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ab550 <__cxa_atexit@plt+0x9e318> │ │ │ │ ldr r6, [pc, #148] @ ab5d4 <__cxa_atexit@plt+0x9e39c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab5ac <__cxa_atexit@plt+0x9e374> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab5b4 <__cxa_atexit@plt+0x9e37c> │ │ │ │ @@ -162017,21 +162017,21 @@ │ │ │ │ b ab5bc <__cxa_atexit@plt+0x9e384> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ab5d0 <__cxa_atexit@plt+0x9e398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - ldreq sp, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ - strbeq pc, [r8], #-1336 @ 0xfffffac8 @ │ │ │ │ + strbeq r0, [r9], #-92 @ 0xffffffa4 │ │ │ │ + ldreq lr, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq r0, [r9], #-1320 @ 0xfffffad8 │ │ │ │ @ instruction: 0xffffe3e0 │ │ │ │ @ instruction: 0xffffe32c │ │ │ │ - mvnseq r1, #130 @ 0x82 │ │ │ │ - ldreq sp, [r8], #-2084 @ 0xfffff7dc │ │ │ │ + mvnseq r1, #276824064 @ 0x10800000 │ │ │ │ + ldreq lr, [r8], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab684 <__cxa_atexit@plt+0x9e44c> │ │ │ │ @@ -162043,15 +162043,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ab638 <__cxa_atexit@plt+0x9e400> │ │ │ │ ldr r6, [pc, #148] @ ab6bc <__cxa_atexit@plt+0x9e484> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab694 <__cxa_atexit@plt+0x9e45c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab69c <__cxa_atexit@plt+0x9e464> │ │ │ │ @@ -162075,21 +162075,21 @@ │ │ │ │ b ab6a4 <__cxa_atexit@plt+0x9e46c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ab6b8 <__cxa_atexit@plt+0x9e480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-3972 @ 0xfffff07c │ │ │ │ - ldreq sp, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ - strbeq pc, [r8], #-1104 @ 0xfffffbb0 @ │ │ │ │ + strbeq pc, [r8], #-3956 @ 0xfffff08c @ │ │ │ │ + ldreq lr, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq r0, [r9], #-1088 @ 0xfffffbc0 │ │ │ │ @ instruction: 0xffffe2f8 │ │ │ │ @ instruction: 0xffffe244 │ │ │ │ - mvnseq r0, #616 @ 0x268 │ │ │ │ - ldreq sp, [r8], #-1848 @ 0xfffff8c8 │ │ │ │ + mvnseq r1, #1509949440 @ 0x5a000000 │ │ │ │ + ldreq lr, [r8], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -162130,21 +162130,21 @@ │ │ │ │ ldr r7, [pc, #28] @ ab798 <__cxa_atexit@plt+0x9e560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq lr, [r8], #-3748 @ 0xfffff15c │ │ │ │ - strbeq lr, [r8], #-3732 @ 0xfffff16c │ │ │ │ - ldreq sp, [r8], #-1744 @ 0xfffff930 │ │ │ │ + strbeq pc, [r8], #-3732 @ 0xfffff16c @ │ │ │ │ + strbeq pc, [r8], #-3716 @ 0xfffff17c @ │ │ │ │ + ldreq lr, [r8], #-1744 @ 0xfffff930 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbeq lr, [r8], #-3672 @ 0xfffff1a8 │ │ │ │ - ldreq sp, [r8], #-1692 @ 0xfffff964 │ │ │ │ + strbeq pc, [r8], #-3656 @ 0xfffff1b8 @ │ │ │ │ + ldreq lr, [r8], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab870 <__cxa_atexit@plt+0x9e638> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -162170,49 +162170,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ab8a4 <__cxa_atexit@plt+0x9e66c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ab8ac <__cxa_atexit@plt+0x9e674> │ │ │ │ ldr r1, [pc, #112] @ ab8b0 <__cxa_atexit@plt+0x9e678> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ab8b4 <__cxa_atexit@plt+0x9e67c> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ab8a8 <__cxa_atexit@plt+0x9e670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-3516 @ 0xfffff244 │ │ │ │ + strbeq pc, [r8], #-3500 @ 0xfffff254 @ │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - strbeq lr, [r8], #-3488 @ 0xfffff260 │ │ │ │ - strbeq lr, [r8], #-3476 @ 0xfffff26c │ │ │ │ - ldreq sp, [r8], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq pc, [r8], #-3472 @ 0xfffff270 @ │ │ │ │ + strbeq pc, [r8], #-3460 @ 0xfffff27c @ │ │ │ │ + ldreq lr, [r8], #-1468 @ 0xfffffa44 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - strbeq lr, [r8], #-3424 @ 0xfffff2a0 │ │ │ │ - ldreq sp, [r8], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq pc, [r8], #-3408 @ 0xfffff2b0 @ │ │ │ │ + ldreq lr, [r8], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab958 <__cxa_atexit@plt+0x9e720> │ │ │ │ @@ -162224,15 +162224,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ab90c <__cxa_atexit@plt+0x9e6d4> │ │ │ │ ldr r6, [pc, #148] @ ab990 <__cxa_atexit@plt+0x9e758> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab968 <__cxa_atexit@plt+0x9e730> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab970 <__cxa_atexit@plt+0x9e738> │ │ │ │ @@ -162256,21 +162256,21 @@ │ │ │ │ b ab978 <__cxa_atexit@plt+0x9e740> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ab98c <__cxa_atexit@plt+0x9e754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-3248 @ 0xfffff350 │ │ │ │ - ldreq sp, [r8], #-1164 @ 0xfffffb74 │ │ │ │ - strbeq pc, [r8], #-380 @ 0xfffffe84 @ │ │ │ │ + strbeq pc, [r8], #-3232 @ 0xfffff360 @ │ │ │ │ + ldreq lr, [r8], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq r0, [r9], #-364 @ 0xfffffe94 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ @ instruction: 0xffffdf70 │ │ │ │ - mvnseq r0, #50688 @ 0xc600 │ │ │ │ - ldreq sp, [r8], #-1128 @ 0xfffffb98 │ │ │ │ + mvnseq r1, #-2147483615 @ 0x80000021 │ │ │ │ + ldreq lr, [r8], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aba40 <__cxa_atexit@plt+0x9e808> │ │ │ │ @@ -162282,15 +162282,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ab9f4 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ ldr r6, [pc, #148] @ aba78 <__cxa_atexit@plt+0x9e840> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aba50 <__cxa_atexit@plt+0x9e818> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aba58 <__cxa_atexit@plt+0x9e820> │ │ │ │ @@ -162314,21 +162314,21 @@ │ │ │ │ b aba60 <__cxa_atexit@plt+0x9e828> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ aba74 <__cxa_atexit@plt+0x9e83c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-3016 @ 0xfffff438 │ │ │ │ - ldreq sp, [r8], #-932 @ 0xfffffc5c │ │ │ │ - strbeq pc, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + strbeq pc, [r8], #-3000 @ 0xfffff448 @ │ │ │ │ + ldreq lr, [r8], #-932 @ 0xfffffc5c │ │ │ │ + strbeq r0, [r9], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xffffdf3c │ │ │ │ @ instruction: 0xffffde88 │ │ │ │ - mvnseq r0, #227328 @ 0x37800 │ │ │ │ - ldreq sp, [r8], #-964 @ 0xfffffc3c │ │ │ │ + mvnseq r1, #158 @ 0x9e │ │ │ │ + ldreq lr, [r8], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi abb50 <__cxa_atexit@plt+0x9e918> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -162354,49 +162354,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ abb84 <__cxa_atexit@plt+0x9e94c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ abb8c <__cxa_atexit@plt+0x9e954> │ │ │ │ ldr r1, [pc, #112] @ abb90 <__cxa_atexit@plt+0x9e958> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ abb94 <__cxa_atexit@plt+0x9e95c> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ abb88 <__cxa_atexit@plt+0x9e950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-2780 @ 0xfffff524 │ │ │ │ + strbeq pc, [r8], #-2764 @ 0xfffff534 @ │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - strbeq lr, [r8], #-2752 @ 0xfffff540 │ │ │ │ - strbeq lr, [r8], #-2740 @ 0xfffff54c │ │ │ │ - ldreq sp, [r8], #-740 @ 0xfffffd1c │ │ │ │ + strbeq pc, [r8], #-2736 @ 0xfffff550 @ │ │ │ │ + strbeq pc, [r8], #-2724 @ 0xfffff55c @ │ │ │ │ + ldreq lr, [r8], #-740 @ 0xfffffd1c │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - strbeq lr, [r8], #-2688 @ 0xfffff580 │ │ │ │ - ldreq sp, [r8], #-624 @ 0xfffffd90 │ │ │ │ + strbeq pc, [r8], #-2672 @ 0xfffff590 @ │ │ │ │ + ldreq lr, [r8], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi abc38 <__cxa_atexit@plt+0x9ea00> │ │ │ │ @@ -162408,15 +162408,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs abbec <__cxa_atexit@plt+0x9e9b4> │ │ │ │ ldr r6, [pc, #148] @ abc70 <__cxa_atexit@plt+0x9ea38> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abc48 <__cxa_atexit@plt+0x9ea10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc abc50 <__cxa_atexit@plt+0x9ea18> │ │ │ │ @@ -162440,21 +162440,21 @@ │ │ │ │ b abc58 <__cxa_atexit@plt+0x9ea20> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ abc6c <__cxa_atexit@plt+0x9ea34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-2512 @ 0xfffff630 │ │ │ │ - ldreq sp, [r8], #-428 @ 0xfffffe54 │ │ │ │ - strbeq lr, [r8], #-3740 @ 0xfffff164 │ │ │ │ + strbeq pc, [r8], #-2496 @ 0xfffff640 @ │ │ │ │ + ldreq lr, [r8], #-428 @ 0xfffffe54 │ │ │ │ + strbeq pc, [r8], #-3724 @ 0xfffff174 @ │ │ │ │ @ instruction: 0xffffdd44 │ │ │ │ @ instruction: 0xffffdc90 │ │ │ │ - mvnseq r0, #3768320 @ 0x398000 │ │ │ │ - ldreq sp, [r8], #-392 @ 0xfffffe78 │ │ │ │ + mvnseq r0, #2656 @ 0xa60 │ │ │ │ + ldreq lr, [r8], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi abd20 <__cxa_atexit@plt+0x9eae8> │ │ │ │ @@ -162466,15 +162466,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs abcd4 <__cxa_atexit@plt+0x9ea9c> │ │ │ │ ldr r6, [pc, #148] @ abd58 <__cxa_atexit@plt+0x9eb20> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abd30 <__cxa_atexit@plt+0x9eaf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc abd38 <__cxa_atexit@plt+0x9eb00> │ │ │ │ @@ -162498,21 +162498,21 @@ │ │ │ │ b abd40 <__cxa_atexit@plt+0x9eb08> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ abd54 <__cxa_atexit@plt+0x9eb1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-2280 @ 0xfffff718 │ │ │ │ - ldreq sp, [r8], #-196 @ 0xffffff3c │ │ │ │ - strbeq lr, [r8], #-3508 @ 0xfffff24c │ │ │ │ + strbeq pc, [r8], #-2264 @ 0xfffff728 @ │ │ │ │ + ldreq lr, [r8], #-196 @ 0xffffff3c │ │ │ │ + strbeq pc, [r8], #-3492 @ 0xfffff25c @ │ │ │ │ @ instruction: 0xffffdc5c │ │ │ │ @ instruction: 0xffffdba8 │ │ │ │ - mvnseq r0, #16646144 @ 0xfe0000 │ │ │ │ - ldreq sp, [r8], #-232 @ 0xffffff18 │ │ │ │ + mvnseq r0, #12160 @ 0x2f80 │ │ │ │ + ldreq lr, [r8], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi abdb0 <__cxa_atexit@plt+0x9eb78> │ │ │ │ @@ -162528,16 +162528,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ abdc8 <__cxa_atexit@plt+0x9eb90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [r8], #-176 @ 0xffffff50 │ │ │ │ - ldreq sp, [r8], #-136 @ 0xffffff78 │ │ │ │ + ldreq lr, [r8], #-176 @ 0xffffff50 │ │ │ │ + ldreq lr, [r8], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq abe58 <__cxa_atexit@plt+0x9ec20> │ │ │ │ @@ -162578,15 +162578,15 @@ │ │ │ │ b abe14 <__cxa_atexit@plt+0x9ebdc> │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b abe38 <__cxa_atexit@plt+0x9ec00> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq ip, [r8], #-4036 @ 0xfffff03c │ │ │ │ + ldreq sp, [r8], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq abeec <__cxa_atexit@plt+0x9ecb4> │ │ │ │ @@ -162610,15 +162610,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b abeb4 <__cxa_atexit@plt+0x9ec7c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b abed8 <__cxa_atexit@plt+0x9eca0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq ip, [r8], #-3908 @ 0xfffff0bc │ │ │ │ + ldreq sp, [r8], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq abf38 <__cxa_atexit@plt+0x9ed00> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -162696,33 +162696,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ ac094 <__cxa_atexit@plt+0x9ee5c> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - strbeq lr, [r8], #-1496 @ 0xfffffa28 │ │ │ │ + strbeq pc, [r8], #-1480 @ 0xfffffa38 @ │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - strbeq lr, [r8], #-1424 @ 0xfffffa70 │ │ │ │ - strbeq lr, [r8], #-1392 @ 0xfffffa90 │ │ │ │ - strbeq lr, [r8], #-1548 @ 0xfffff9f4 │ │ │ │ + strbeq pc, [r8], #-1408 @ 0xfffffa80 @ │ │ │ │ + strbeq pc, [r8], #-1376 @ 0xfffffaa0 @ │ │ │ │ + strbeq pc, [r8], #-1532 @ 0xfffffa04 @ │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [r8], #-3516 @ 0xfffff244 │ │ │ │ + ldreq sp, [r8], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b abf48 <__cxa_atexit@plt+0x9ed10> │ │ │ │ - ldreq ip, [r8], #-3520 @ 0xfffff240 │ │ │ │ + ldreq sp, [r8], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ac154 <__cxa_atexit@plt+0x9ef1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -162731,15 +162731,15 @@ │ │ │ │ cmp r2, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ bne ac0f8 <__cxa_atexit@plt+0x9eec0> │ │ │ │ ldr r7, [pc, #148] @ ac184 <__cxa_atexit@plt+0x9ef4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ add r9, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ bcc ac160 <__cxa_atexit@plt+0x9ef28> │ │ │ │ ldr r7, [pc, #116] @ ac188 <__cxa_atexit@plt+0x9ef50> │ │ │ │ ldr r2, [pc, #116] @ ac18c <__cxa_atexit@plt+0x9ef54> │ │ │ │ @@ -162754,32 +162754,32 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ac180 <__cxa_atexit@plt+0x9ef48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-1212 @ 0xfffffb44 │ │ │ │ - ldreq ip, [r8], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq lr, [r8], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq pc, [r8], #-1196 @ 0xfffffb54 @ │ │ │ │ + ldreq sp, [r8], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq pc, [r8], #-1200 @ 0xfffffb50 @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq lr, [r8], #-1160 @ 0xfffffb78 │ │ │ │ - ldreq ip, [r8], #-3188 @ 0xfffff38c │ │ │ │ + strbeq pc, [r8], #-1144 @ 0xfffffb88 @ │ │ │ │ + ldreq sp, [r8], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ac234 <__cxa_atexit@plt+0x9effc> │ │ │ │ @@ -162791,15 +162791,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ac1e8 <__cxa_atexit@plt+0x9efb0> │ │ │ │ ldr r6, [pc, #148] @ ac26c <__cxa_atexit@plt+0x9f034> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac244 <__cxa_atexit@plt+0x9f00c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac24c <__cxa_atexit@plt+0x9f014> │ │ │ │ @@ -162823,21 +162823,21 @@ │ │ │ │ b ac254 <__cxa_atexit@plt+0x9f01c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ac268 <__cxa_atexit@plt+0x9f030> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-980 @ 0xfffffc2c │ │ │ │ - ldreq ip, [r8], #-2992 @ 0xfffff450 │ │ │ │ - strbeq lr, [r8], #-2208 @ 0xfffff760 │ │ │ │ + strbeq pc, [r8], #-964 @ 0xfffffc3c @ │ │ │ │ + ldreq sp, [r8], #-2992 @ 0xfffff450 │ │ │ │ + strbeq pc, [r8], #-2192 @ 0xfffff770 @ │ │ │ │ @ instruction: 0xffffd748 │ │ │ │ @ instruction: 0xffffd694 │ │ │ │ - mvnseq r0, #-1476395005 @ 0xa8000003 │ │ │ │ - ldreq ip, [r8], #-2952 @ 0xfffff478 │ │ │ │ + mvnseq r0, #11141120 @ 0xaa0000 │ │ │ │ + ldreq sp, [r8], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -162863,17 +162863,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - strbeq lr, [r8], #-764 @ 0xfffffd04 │ │ │ │ - ldreq ip, [r8], #-2948 @ 0xfffff47c │ │ │ │ - ldreq ip, [r8], #-2912 @ 0xfffff4a0 │ │ │ │ + strbeq pc, [r8], #-748 @ 0xfffffd14 @ │ │ │ │ + ldreq sp, [r8], #-2948 @ 0xfffff47c │ │ │ │ + ldreq sp, [r8], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ac354 <__cxa_atexit@plt+0x9f11c> │ │ │ │ @@ -162889,16 +162889,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ac36c <__cxa_atexit@plt+0x9f134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [r8], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq ip, [r8], #-2816 @ 0xfffff500 │ │ │ │ + ldreq sp, [r8], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq sp, [r8], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq ac434 <__cxa_atexit@plt+0x9f1fc> │ │ │ │ @@ -162955,20 +162955,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq ip, [r8], #-2576 @ 0xfffff5f0 │ │ │ │ - strbeq lr, [r8], #-488 @ 0xfffffe18 │ │ │ │ + ldreq sp, [r8], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq pc, [r8], #-472 @ 0xfffffe28 @ │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - strbeq lr, [r8], #-432 @ 0xfffffe50 │ │ │ │ - ldreq ip, [r8], #-2536 @ 0xfffff618 │ │ │ │ + strbeq pc, [r8], #-416 @ 0xfffffe60 @ │ │ │ │ + ldreq sp, [r8], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq ac520 <__cxa_atexit@plt+0x9f2e8> │ │ │ │ sub r8, r3, #1 │ │ │ │ @@ -163009,20 +163009,20 @@ │ │ │ │ ldr r7, [pc, #20] @ ac54c <__cxa_atexit@plt+0x9f314> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq lr, [r8], #-244 @ 0xffffff0c │ │ │ │ + ldreq sp, [r8], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq pc, [r8], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - strbeq lr, [r8], #-196 @ 0xffffff3c │ │ │ │ - ldreq ip, [r8], #-2452 @ 0xfffff66c │ │ │ │ + strbeq pc, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + ldreq sp, [r8], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi ac5c0 <__cxa_atexit@plt+0x9f388> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -163035,23 +163035,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ - ldreq ip, [r8], #-2376 @ 0xfffff6b8 │ │ │ │ - strbeq sp, [r8], #-4072 @ 0xfffff018 │ │ │ │ - ldreq ip, [r8], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq sp, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ + ldreq sp, [r8], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq lr, [r8], #-4056 @ 0xfffff028 │ │ │ │ + ldreq sp, [r8], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ac654 <__cxa_atexit@plt+0x9f41c> │ │ │ │ ldr r3, [pc, #124] @ ac674 <__cxa_atexit@plt+0x9f43c> │ │ │ │ @@ -163084,19 +163084,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b ac63c <__cxa_atexit@plt+0x9f404> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq lr, [r8], #-992 @ 0xfffffc20 │ │ │ │ - ldreq ip, [r8], #-2296 @ 0xfffff708 │ │ │ │ - ldreq ip, [r8], #-2292 @ 0xfffff70c │ │ │ │ - ldreq ip, [r8], #-2240 @ 0xfffff740 │ │ │ │ - ldreq ip, [r8], #-2176 @ 0xfffff780 │ │ │ │ + strbeq pc, [r8], #-976 @ 0xfffffc30 @ │ │ │ │ + ldreq sp, [r8], #-2296 @ 0xfffff708 │ │ │ │ + ldreq sp, [r8], #-2292 @ 0xfffff70c │ │ │ │ + ldreq sp, [r8], #-2240 @ 0xfffff740 │ │ │ │ + ldreq sp, [r8], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ac6b8 <__cxa_atexit@plt+0x9f480> │ │ │ │ ldr r7, [pc, #72] @ ac6f0 <__cxa_atexit@plt+0x9f4b8> │ │ │ │ ldr r0, [pc, #72] @ ac6f4 <__cxa_atexit@plt+0x9f4bc> │ │ │ │ @@ -163113,18 +163113,18 @@ │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b ac6c4 <__cxa_atexit@plt+0x9f48c> │ │ │ │ - strbeq lr, [r8], #-856 @ 0xfffffca8 │ │ │ │ - ldreq ip, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ - ldreq ip, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ - ldreq ip, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq pc, [r8], #-840 @ 0xfffffcb8 @ │ │ │ │ + ldreq sp, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq sp, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq sp, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi ac758 <__cxa_atexit@plt+0x9f520> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -163137,23 +163137,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8], #-1952 @ 0xfffff860 │ │ │ │ - ldreq ip, [r8], #-2032 @ 0xfffff810 │ │ │ │ - strbeq sp, [r8], #-3664 @ 0xfffff1b0 │ │ │ │ - ldreq ip, [r8], #-2008 @ 0xfffff828 │ │ │ │ + ldreq sp, [r8], #-1952 @ 0xfffff860 │ │ │ │ + ldreq sp, [r8], #-2032 @ 0xfffff810 │ │ │ │ + strbeq lr, [r8], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq sp, [r8], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ac7f4 <__cxa_atexit@plt+0x9f5bc> │ │ │ │ ldr r3, [pc, #116] @ ac804 <__cxa_atexit@plt+0x9f5cc> │ │ │ │ @@ -163184,19 +163184,19 @@ │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ac814 <__cxa_atexit@plt+0x9f5dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq lr, [r8], #-572 @ 0xfffffdc4 │ │ │ │ - ldreq ip, [r8], #-1940 @ 0xfffff86c │ │ │ │ - ldreq ip, [r8], #-1936 @ 0xfffff870 │ │ │ │ - ldreq ip, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ - ldreq ip, [r8], #-1840 @ 0xfffff8d0 │ │ │ │ + strbeq pc, [r8], #-556 @ 0xfffffdd4 @ │ │ │ │ + ldreq sp, [r8], #-1940 @ 0xfffff86c │ │ │ │ + ldreq sp, [r8], #-1936 @ 0xfffff870 │ │ │ │ + ldreq sp, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ + ldreq sp, [r8], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne ac850 <__cxa_atexit@plt+0x9f618> │ │ │ │ @@ -163211,18 +163211,18 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ ac874 <__cxa_atexit@plt+0x9f63c> │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8], #-444 @ 0xfffffe44 │ │ │ │ - ldreq ip, [r8], #-1800 @ 0xfffff8f8 │ │ │ │ - ldreq ip, [r8], #-1796 @ 0xfffff8fc │ │ │ │ - ldreq ip, [r8], #-1348 @ 0xfffffabc │ │ │ │ + strbeq pc, [r8], #-428 @ 0xfffffe54 @ │ │ │ │ + ldreq sp, [r8], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq sp, [r8], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq sp, [r8], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi ac8dc <__cxa_atexit@plt+0x9f6a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -163234,22 +163234,22 @@ │ │ │ │ mov r9, #3 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ - strbeq sp, [r8], #-3280 @ 0xfffff330 │ │ │ │ - ldreq ip, [r8], #-1652 @ 0xfffff98c │ │ │ │ + ldreq sp, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq lr, [r8], #-3264 @ 0xfffff340 │ │ │ │ + ldreq sp, [r8], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi ac948 <__cxa_atexit@plt+0x9f710> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -163266,26 +163266,26 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1, 26 @ 0x40 │ │ │ │ - ldreq ip, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ - strbeq sp, [r8], #-3168 @ 0xfffff3a0 │ │ │ │ - ldreq ip, [r8], #-1556 @ 0xfffff9ec │ │ │ │ + mvnseq r0, #1073741872 @ 0x40000030 │ │ │ │ + ldreq sp, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ + strbeq lr, [r8], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq sp, [r8], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ ac97c <__cxa_atexit@plt+0x9f744> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - ldreq ip, [r8], #-1536 @ 0xfffffa00 │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + ldreq sp, [r8], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac9dc <__cxa_atexit@plt+0x9f7a4> │ │ │ │ @@ -163309,29 +163309,29 @@ │ │ │ │ b ac9ec <__cxa_atexit@plt+0x9f7b4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ac9fc <__cxa_atexit@plt+0x9f7c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq sp, [r8], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq pc, #154624 @ 0x25c00 │ │ │ │ - ldreq ip, [r8], #-1396 @ 0xfffffa8c │ │ │ │ + mvnseq r0, #87 @ 0x57 │ │ │ │ + ldreq sp, [r8], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ aca30 <__cxa_atexit@plt+0x9f7f8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - ldreq ip, [r8], #-1196 @ 0xfffffb54 │ │ │ │ - ldreq ip, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + ldreq sp, [r8], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq sp, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -163373,20 +163373,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq ip, [r8], #-1196 @ 0xfffffb54 │ │ │ │ - ldreq ip, [r8], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq sp, [r8], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq sp, [r8], #-1240 @ 0xfffffb28 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - mvnseq pc, #815104 @ 0xc7000 │ │ │ │ - ldreq ip, [r8], #-1152 @ 0xfffffb80 │ │ │ │ + mvnseq pc, #540 @ 0x21c │ │ │ │ + ldreq sp, [r8], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi acb68 <__cxa_atexit@plt+0x9f930> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -163409,19 +163409,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ acb8c <__cxa_atexit@plt+0x9f954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq sp, [r8], #-1040 @ 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - mvnseq pc, #28672 @ 0x7000 │ │ │ │ - ldreq ip, [r8], #-1008 @ 0xfffffc10 │ │ │ │ + mvnseq pc, #3184 @ 0xc70 │ │ │ │ + ldreq sp, [r8], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi acc50 <__cxa_atexit@plt+0x9fa18> │ │ │ │ @@ -163471,21 +163471,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq ip, [r8], #-804 @ 0xfffffcdc │ │ │ │ - strbeq sp, [r8], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq ip, [r8], #-848 @ 0xfffffcb0 │ │ │ │ + ldreq sp, [r8], #-804 @ 0xfffffcdc │ │ │ │ + strbeq lr, [r8], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq sp, [r8], #-848 @ 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - mvnseq pc, #704512 @ 0xac000 │ │ │ │ - ldreq ip, [r8], #-756 @ 0xfffffd0c │ │ │ │ + mvnseq pc, #15040 @ 0x3ac0 │ │ │ │ + ldreq sp, [r8], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #4 │ │ │ │ bcs accd4 <__cxa_atexit@plt+0x9fa9c> │ │ │ │ ldr r6, [pc, #128] @ acd40 <__cxa_atexit@plt+0x9fb08> │ │ │ │ @@ -163517,19 +163517,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ acd3c <__cxa_atexit@plt+0x9fb04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8], #-608 @ 0xfffffda0 │ │ │ │ - strbeq sp, [r8], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq sp, [r8], #-608 @ 0xfffffda0 │ │ │ │ + strbeq lr, [r8], #-3408 @ 0xfffff2b0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - mvnseq pc, #5701632 @ 0x570000 │ │ │ │ + mvnseq pc, #1472 @ 0x5c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi acdec <__cxa_atexit@plt+0x9fbb4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -163538,15 +163538,15 @@ │ │ │ │ cmp r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bne acd94 <__cxa_atexit@plt+0x9fb5c> │ │ │ │ ldr r7, [pc, #144] @ ace1c <__cxa_atexit@plt+0x9fbe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc acdf8 <__cxa_atexit@plt+0x9fbc0> │ │ │ │ ldr r7, [pc, #112] @ ace20 <__cxa_atexit@plt+0x9fbe8> │ │ │ │ ldr r2, [pc, #112] @ ace24 <__cxa_atexit@plt+0x9fbec> │ │ │ │ @@ -163560,31 +163560,31 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ace18 <__cxa_atexit@plt+0x9fbe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ - ldreq ip, [r8], #-428 @ 0xfffffe54 │ │ │ │ - strbeq sp, [r8], #-2084 @ 0xfffff7dc │ │ │ │ + strbeq lr, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ + ldreq sp, [r8], #-428 @ 0xfffffe54 │ │ │ │ + strbeq lr, [r8], #-2068 @ 0xfffff7ec │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sp, [r8], #-2028 @ 0xfffff814 │ │ │ │ + strbeq lr, [r8], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ace6c <__cxa_atexit@plt+0x9fc34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -163592,19 +163592,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ace78 <__cxa_atexit@plt+0x9fc40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-1864 @ 0xfffff8b8 │ │ │ │ - strbeq sp, [r8], #-3012 @ 0xfffff43c │ │ │ │ + strbeq lr, [r8], #-1848 @ 0xfffff8c8 │ │ │ │ + strbeq lr, [r8], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -163629,16 +163629,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq sp, [r8], #-1792 @ 0xfffff900 │ │ │ │ - ldreq ip, [r8], #-204 @ 0xffffff34 │ │ │ │ + strbeq lr, [r8], #-1776 @ 0xfffff910 │ │ │ │ + ldreq sp, [r8], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi acfa0 <__cxa_atexit@plt+0x9fd68> │ │ │ │ ldr r3, [pc, #208] @ acff4 <__cxa_atexit@plt+0x9fdbc> │ │ │ │ @@ -163692,20 +163692,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [r8], #-4044 @ 0xfffff034 │ │ │ │ - strbeq sp, [r8], #-1508 @ 0xfffffa1c │ │ │ │ - ldreq ip, [r8], #-16 │ │ │ │ + ldreq ip, [r8], #-4044 @ 0xfffff034 │ │ │ │ + strbeq lr, [r8], #-1492 @ 0xfffffa2c │ │ │ │ + ldreq sp, [r8], #-16 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - strbeq sp, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq lr, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq ad080 <__cxa_atexit@plt+0x9fe48> │ │ │ │ sub r8, r3, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -163743,19 +163743,19 @@ │ │ │ │ ldr r7, [pc, #20] @ ad0c4 <__cxa_atexit@plt+0x9fe8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r8], #-3836 @ 0xfffff104 │ │ │ │ - strbeq sp, [r8], #-1300 @ 0xfffffaec │ │ │ │ + ldreq ip, [r8], #-3836 @ 0xfffff104 │ │ │ │ + strbeq lr, [r8], #-1284 @ 0xfffffafc │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - strbeq sp, [r8], #-1376 @ 0xfffffaa0 │ │ │ │ + strbeq lr, [r8], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ad198 <__cxa_atexit@plt+0x9ff60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -163780,48 +163780,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ad1cc <__cxa_atexit@plt+0x9ff94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ad1d4 <__cxa_atexit@plt+0x9ff9c> │ │ │ │ ldr r1, [pc, #112] @ ad1d8 <__cxa_atexit@plt+0x9ffa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ad1dc <__cxa_atexit@plt+0x9ffa4> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ad1d0 <__cxa_atexit@plt+0x9ff98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq lr, [r8], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq sp, [r8], #-1144 @ 0xfffffb88 │ │ │ │ - strbeq sp, [r8], #-1132 @ 0xfffffb94 │ │ │ │ - ldreq fp, [r8], #-3592 @ 0xfffff1f8 │ │ │ │ + strbeq lr, [r8], #-1128 @ 0xfffffb98 │ │ │ │ + strbeq lr, [r8], #-1116 @ 0xfffffba4 │ │ │ │ + ldreq ip, [r8], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq sp, [r8], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq lr, [r8], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad220 <__cxa_atexit@plt+0x9ffe8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -163829,19 +163829,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad22c <__cxa_atexit@plt+0x9fff4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-916 @ 0xfffffc6c │ │ │ │ - strbeq sp, [r8], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq lr, [r8], #-900 @ 0xfffffc7c │ │ │ │ + strbeq lr, [r8], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad270 <__cxa_atexit@plt+0xa0038> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -163849,19 +163849,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad27c <__cxa_atexit@plt+0xa0044> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-836 @ 0xfffffcbc │ │ │ │ - strbeq sp, [r8], #-1984 @ 0xfffff840 │ │ │ │ + strbeq lr, [r8], #-820 @ 0xfffffccc │ │ │ │ + strbeq lr, [r8], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -163902,20 +163902,20 @@ │ │ │ │ ldr r7, [pc, #28] @ ad348 <__cxa_atexit@plt+0xa0110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq sp, [r8], #-756 @ 0xfffffd0c │ │ │ │ - strbeq sp, [r8], #-740 @ 0xfffffd1c │ │ │ │ - ldreq fp, [r8], #-3212 @ 0xfffff374 │ │ │ │ + strbeq lr, [r8], #-740 @ 0xfffffd1c │ │ │ │ + strbeq lr, [r8], #-724 @ 0xfffffd2c │ │ │ │ + ldreq ip, [r8], #-3212 @ 0xfffff374 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq sp, [r8], #-680 @ 0xfffffd58 │ │ │ │ + strbeq lr, [r8], #-664 @ 0xfffffd68 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ad418 <__cxa_atexit@plt+0xa01e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -163940,48 +163940,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ad44c <__cxa_atexit@plt+0xa0214> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ad454 <__cxa_atexit@plt+0xa021c> │ │ │ │ ldr r1, [pc, #112] @ ad458 <__cxa_atexit@plt+0xa0220> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ad45c <__cxa_atexit@plt+0xa0224> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ad450 <__cxa_atexit@plt+0xa0218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-532 @ 0xfffffdec │ │ │ │ + strbeq lr, [r8], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq sp, [r8], #-504 @ 0xfffffe08 │ │ │ │ - strbeq sp, [r8], #-492 @ 0xfffffe14 │ │ │ │ - ldreq fp, [r8], #-2956 @ 0xfffff474 │ │ │ │ + strbeq lr, [r8], #-488 @ 0xfffffe18 │ │ │ │ + strbeq lr, [r8], #-476 @ 0xfffffe24 │ │ │ │ + ldreq ip, [r8], #-2956 @ 0xfffff474 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq sp, [r8], #-440 @ 0xfffffe48 │ │ │ │ + strbeq lr, [r8], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad4a0 <__cxa_atexit@plt+0xa0268> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -163989,19 +163989,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad4ac <__cxa_atexit@plt+0xa0274> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-276 @ 0xfffffeec │ │ │ │ - strbeq sp, [r8], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq lr, [r8], #-260 @ 0xfffffefc │ │ │ │ + strbeq lr, [r8], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad4f0 <__cxa_atexit@plt+0xa02b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164009,19 +164009,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad4fc <__cxa_atexit@plt+0xa02c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8], #-196 @ 0xffffff3c │ │ │ │ - strbeq sp, [r8], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq lr, [r8], #-180 @ 0xffffff4c │ │ │ │ + strbeq lr, [r8], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -164062,20 +164062,20 @@ │ │ │ │ ldr r7, [pc, #28] @ ad5c8 <__cxa_atexit@plt+0xa0390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq sp, [r8], #-116 @ 0xffffff8c │ │ │ │ - strbeq sp, [r8], #-100 @ 0xffffff9c │ │ │ │ - ldreq fp, [r8], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq lr, [r8], #-100 @ 0xffffff9c │ │ │ │ + strbeq lr, [r8], #-84 @ 0xffffffac │ │ │ │ + ldreq ip, [r8], #-2576 @ 0xfffff5f0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq sp, [r8], #-40 @ 0xffffffd8 │ │ │ │ + strbeq lr, [r8], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ad698 <__cxa_atexit@plt+0xa0460> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -164100,48 +164100,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ad6cc <__cxa_atexit@plt+0xa0494> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ad6d4 <__cxa_atexit@plt+0xa049c> │ │ │ │ ldr r1, [pc, #112] @ ad6d8 <__cxa_atexit@plt+0xa04a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ad6dc <__cxa_atexit@plt+0xa04a4> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ad6d0 <__cxa_atexit@plt+0xa0498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-3988 @ 0xfffff06c │ │ │ │ + strbeq sp, [r8], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq ip, [r8], #-3960 @ 0xfffff088 │ │ │ │ - strbeq ip, [r8], #-3948 @ 0xfffff094 │ │ │ │ - ldreq fp, [r8], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq sp, [r8], #-3944 @ 0xfffff098 │ │ │ │ + strbeq sp, [r8], #-3932 @ 0xfffff0a4 │ │ │ │ + ldreq ip, [r8], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq ip, [r8], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq sp, [r8], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad720 <__cxa_atexit@plt+0xa04e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164149,19 +164149,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad72c <__cxa_atexit@plt+0xa04f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-3732 @ 0xfffff16c │ │ │ │ - strbeq sp, [r8], #-784 @ 0xfffffcf0 │ │ │ │ + strbeq sp, [r8], #-3716 @ 0xfffff17c │ │ │ │ + strbeq lr, [r8], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad770 <__cxa_atexit@plt+0xa0538> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164169,19 +164169,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad77c <__cxa_atexit@plt+0xa0544> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-3652 @ 0xfffff1bc │ │ │ │ - strbeq sp, [r8], #-704 @ 0xfffffd40 │ │ │ │ + strbeq sp, [r8], #-3636 @ 0xfffff1cc │ │ │ │ + strbeq lr, [r8], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -164222,20 +164222,20 @@ │ │ │ │ ldr r7, [pc, #28] @ ad848 <__cxa_atexit@plt+0xa0610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq ip, [r8], #-3572 @ 0xfffff20c │ │ │ │ - strbeq ip, [r8], #-3556 @ 0xfffff21c │ │ │ │ - ldreq fp, [r8], #-1940 @ 0xfffff86c │ │ │ │ + strbeq sp, [r8], #-3556 @ 0xfffff21c │ │ │ │ + strbeq sp, [r8], #-3540 @ 0xfffff22c │ │ │ │ + ldreq ip, [r8], #-1940 @ 0xfffff86c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq ip, [r8], #-3496 @ 0xfffff258 │ │ │ │ + strbeq sp, [r8], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ad918 <__cxa_atexit@plt+0xa06e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -164260,48 +164260,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ad94c <__cxa_atexit@plt+0xa0714> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ad954 <__cxa_atexit@plt+0xa071c> │ │ │ │ ldr r1, [pc, #112] @ ad958 <__cxa_atexit@plt+0xa0720> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ad95c <__cxa_atexit@plt+0xa0724> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ad950 <__cxa_atexit@plt+0xa0718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-3348 @ 0xfffff2ec │ │ │ │ + strbeq sp, [r8], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq ip, [r8], #-3320 @ 0xfffff308 │ │ │ │ - strbeq ip, [r8], #-3308 @ 0xfffff314 │ │ │ │ - ldreq fp, [r8], #-1684 @ 0xfffff96c │ │ │ │ + strbeq sp, [r8], #-3304 @ 0xfffff318 │ │ │ │ + strbeq sp, [r8], #-3292 @ 0xfffff324 │ │ │ │ + ldreq ip, [r8], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq ip, [r8], #-3256 @ 0xfffff348 │ │ │ │ + strbeq sp, [r8], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad9a0 <__cxa_atexit@plt+0xa0768> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164309,19 +164309,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad9ac <__cxa_atexit@plt+0xa0774> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-3092 @ 0xfffff3ec │ │ │ │ - strbeq sp, [r8], #-144 @ 0xffffff70 │ │ │ │ + strbeq sp, [r8], #-3076 @ 0xfffff3fc │ │ │ │ + strbeq lr, [r8], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad9f0 <__cxa_atexit@plt+0xa07b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164329,19 +164329,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ad9fc <__cxa_atexit@plt+0xa07c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-3012 @ 0xfffff43c │ │ │ │ - strbeq sp, [r8], #-64 @ 0xffffffc0 │ │ │ │ + strbeq sp, [r8], #-2996 @ 0xfffff44c │ │ │ │ + strbeq lr, [r8], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -164382,20 +164382,20 @@ │ │ │ │ ldr r7, [pc, #28] @ adac8 <__cxa_atexit@plt+0xa0890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq ip, [r8], #-2932 @ 0xfffff48c │ │ │ │ - strbeq ip, [r8], #-2916 @ 0xfffff49c │ │ │ │ - ldreq fp, [r8], #-1304 @ 0xfffffae8 │ │ │ │ + strbeq sp, [r8], #-2916 @ 0xfffff49c │ │ │ │ + strbeq sp, [r8], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq ip, [r8], #-1304 @ 0xfffffae8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq ip, [r8], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq sp, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi adb98 <__cxa_atexit@plt+0xa0960> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -164420,48 +164420,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ adbcc <__cxa_atexit@plt+0xa0994> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ adbd4 <__cxa_atexit@plt+0xa099c> │ │ │ │ ldr r1, [pc, #112] @ adbd8 <__cxa_atexit@plt+0xa09a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ adbdc <__cxa_atexit@plt+0xa09a4> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ adbd0 <__cxa_atexit@plt+0xa0998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-2708 @ 0xfffff56c │ │ │ │ + strbeq sp, [r8], #-2692 @ 0xfffff57c │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - strbeq ip, [r8], #-2680 @ 0xfffff588 │ │ │ │ - strbeq ip, [r8], #-2668 @ 0xfffff594 │ │ │ │ - ldreq fp, [r8], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq sp, [r8], #-2664 @ 0xfffff598 │ │ │ │ + strbeq sp, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq ip, [r8], #-1036 @ 0xfffffbf4 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - strbeq ip, [r8], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq sp, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adc20 <__cxa_atexit@plt+0xa09e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164469,19 +164469,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ adc2c <__cxa_atexit@plt+0xa09f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-2452 @ 0xfffff66c │ │ │ │ - strbeq ip, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq sp, [r8], #-2436 @ 0xfffff67c │ │ │ │ + strbeq sp, [r8], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adc70 <__cxa_atexit@plt+0xa0a38> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164489,19 +164489,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ adc7c <__cxa_atexit@plt+0xa0a44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-2372 @ 0xfffff6bc │ │ │ │ - strbeq ip, [r8], #-3520 @ 0xfffff240 │ │ │ │ + strbeq sp, [r8], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq sp, [r8], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi add40 <__cxa_atexit@plt+0xa0b08> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -164526,48 +164526,48 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ add74 <__cxa_atexit@plt+0xa0b3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ add7c <__cxa_atexit@plt+0xa0b44> │ │ │ │ ldr r1, [pc, #112] @ add80 <__cxa_atexit@plt+0xa0b48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ add84 <__cxa_atexit@plt+0xa0b4c> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ add78 <__cxa_atexit@plt+0xa0b40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-2284 @ 0xfffff714 │ │ │ │ + strbeq sp, [r8], #-2268 @ 0xfffff724 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - strbeq ip, [r8], #-2256 @ 0xfffff730 │ │ │ │ - strbeq ip, [r8], #-2244 @ 0xfffff73c │ │ │ │ - ldreq fp, [r8], #-616 @ 0xfffffd98 │ │ │ │ + strbeq sp, [r8], #-2240 @ 0xfffff740 │ │ │ │ + strbeq sp, [r8], #-2228 @ 0xfffff74c │ │ │ │ + ldreq ip, [r8], #-616 @ 0xfffffd98 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - strbeq ip, [r8], #-2192 @ 0xfffff770 │ │ │ │ + strbeq sp, [r8], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi addc8 <__cxa_atexit@plt+0xa0b90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164575,19 +164575,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ addd4 <__cxa_atexit@plt+0xa0b9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-2028 @ 0xfffff814 │ │ │ │ - strbeq ip, [r8], #-3176 @ 0xfffff398 │ │ │ │ + strbeq sp, [r8], #-2012 @ 0xfffff824 │ │ │ │ + strbeq sp, [r8], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ade18 <__cxa_atexit@plt+0xa0be0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -164595,19 +164595,19 @@ │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ ade24 <__cxa_atexit@plt+0xa0bec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-1948 @ 0xfffff864 │ │ │ │ - strbeq ip, [r8], #-3096 @ 0xfffff3e8 │ │ │ │ + strbeq sp, [r8], #-1932 @ 0xfffff874 │ │ │ │ + strbeq sp, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi adea8 <__cxa_atexit@plt+0xa0c70> │ │ │ │ @@ -164647,15 +164647,15 @@ │ │ │ │ b ade64 <__cxa_atexit@plt+0xa0c2c> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b ade84 <__cxa_atexit@plt+0xa0c4c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq fp, [r8], #-280 @ 0xfffffee8 │ │ │ │ + ldreq ip, [r8], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq adf3c <__cxa_atexit@plt+0xa0d04> │ │ │ │ @@ -164761,32 +164761,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ ae0d4 <__cxa_atexit@plt+0xa0e9c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - strbeq ip, [r8], #-1452 @ 0xfffffa54 │ │ │ │ + strbeq sp, [r8], #-1436 @ 0xfffffa64 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - strbeq ip, [r8], #-1376 @ 0xfffffaa0 │ │ │ │ - strbeq ip, [r8], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq sp, [r8], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq sp, [r8], #-1328 @ 0xfffffad0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq ip, [r8], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq sp, [r8], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b adf94 <__cxa_atexit@plt+0xa0d5c> │ │ │ │ - ldreq sl, [r8], #-3804 @ 0xfffff124 │ │ │ │ + ldreq fp, [r8], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae1b4 <__cxa_atexit@plt+0xa0f7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -164811,49 +164811,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ae1e8 <__cxa_atexit@plt+0xa0fb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ae1f0 <__cxa_atexit@plt+0xa0fb8> │ │ │ │ ldr r1, [pc, #112] @ ae1f4 <__cxa_atexit@plt+0xa0fbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ae1f8 <__cxa_atexit@plt+0xa0fc0> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ae1ec <__cxa_atexit@plt+0xa0fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq sp, [r8], #-1128 @ 0xfffffb98 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strbeq ip, [r8], #-1116 @ 0xfffffba4 │ │ │ │ - strbeq ip, [r8], #-1104 @ 0xfffffbb0 │ │ │ │ - ldreq sl, [r8], #-3584 @ 0xfffff200 │ │ │ │ + strbeq sp, [r8], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq sp, [r8], #-1088 @ 0xfffffbc0 │ │ │ │ + ldreq fp, [r8], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq ip, [r8], #-1052 @ 0xfffffbe4 │ │ │ │ - ldreq sl, [r8], #-3476 @ 0xfffff26c │ │ │ │ + strbeq sp, [r8], #-1036 @ 0xfffffbf4 │ │ │ │ + ldreq fp, [r8], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae29c <__cxa_atexit@plt+0xa1064> │ │ │ │ @@ -164865,15 +164865,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ae250 <__cxa_atexit@plt+0xa1018> │ │ │ │ ldr r6, [pc, #148] @ ae2d4 <__cxa_atexit@plt+0xa109c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae2ac <__cxa_atexit@plt+0xa1074> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ae2b4 <__cxa_atexit@plt+0xa107c> │ │ │ │ @@ -164897,21 +164897,21 @@ │ │ │ │ b ae2bc <__cxa_atexit@plt+0xa1084> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ae2d0 <__cxa_atexit@plt+0xa1098> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-876 @ 0xfffffc94 │ │ │ │ - ldreq sl, [r8], #-3280 @ 0xfffff330 │ │ │ │ - strbeq ip, [r8], #-2016 @ 0xfffff820 │ │ │ │ + strbeq sp, [r8], #-860 @ 0xfffffca4 │ │ │ │ + ldreq fp, [r8], #-3280 @ 0xfffff330 │ │ │ │ + strbeq sp, [r8], #-2000 @ 0xfffff830 │ │ │ │ @ instruction: 0xffffe798 │ │ │ │ @ instruction: 0xffffe6e4 │ │ │ │ - mvnseq lr, #1879048205 @ 0x7000000d │ │ │ │ - ldreq sl, [r8], #-3244 @ 0xfffff354 │ │ │ │ + mvnseq lr, #39583744 @ 0x25c0000 │ │ │ │ + ldreq fp, [r8], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae384 <__cxa_atexit@plt+0xa114c> │ │ │ │ @@ -164923,15 +164923,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ae338 <__cxa_atexit@plt+0xa1100> │ │ │ │ ldr r6, [pc, #148] @ ae3bc <__cxa_atexit@plt+0xa1184> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae394 <__cxa_atexit@plt+0xa115c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ae39c <__cxa_atexit@plt+0xa1164> │ │ │ │ @@ -164955,21 +164955,21 @@ │ │ │ │ b ae3a4 <__cxa_atexit@plt+0xa116c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ae3b8 <__cxa_atexit@plt+0xa1180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-644 @ 0xfffffd7c │ │ │ │ - ldreq sl, [r8], #-3048 @ 0xfffff418 │ │ │ │ - strbeq ip, [r8], #-1784 @ 0xfffff908 │ │ │ │ + strbeq sp, [r8], #-628 @ 0xfffffd8c │ │ │ │ + ldreq fp, [r8], #-3048 @ 0xfffff418 │ │ │ │ + strbeq sp, [r8], #-1768 @ 0xfffff918 │ │ │ │ @ instruction: 0xffffe6b0 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ - mvnseq lr, #-1073741765 @ 0xc000003b │ │ │ │ - ldreq sl, [r8], #-3008 @ 0xfffff440 │ │ │ │ + mvnseq lr, #183500800 @ 0xaf00000 │ │ │ │ + ldreq fp, [r8], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -165010,21 +165010,21 @@ │ │ │ │ ldr r7, [pc, #28] @ ae498 <__cxa_atexit@plt+0xa1260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq ip, [r8], #-420 @ 0xfffffe5c │ │ │ │ - strbeq ip, [r8], #-404 @ 0xfffffe6c │ │ │ │ - ldreq sl, [r8], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq sp, [r8], #-404 @ 0xfffffe6c │ │ │ │ + strbeq sp, [r8], #-388 @ 0xfffffe7c │ │ │ │ + ldreq fp, [r8], #-2896 @ 0xfffff4b0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbeq ip, [r8], #-344 @ 0xfffffea8 │ │ │ │ - ldreq sl, [r8], #-2860 @ 0xfffff4d4 │ │ │ │ + strbeq sp, [r8], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq fp, [r8], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae56c <__cxa_atexit@plt+0xa1334> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -165049,49 +165049,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ae5a0 <__cxa_atexit@plt+0xa1368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ae5a8 <__cxa_atexit@plt+0xa1370> │ │ │ │ ldr r1, [pc, #112] @ ae5ac <__cxa_atexit@plt+0xa1374> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ae5b0 <__cxa_atexit@plt+0xa1378> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ae5a4 <__cxa_atexit@plt+0xa136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8], #-192 @ 0xffffff40 │ │ │ │ + strbeq sp, [r8], #-176 @ 0xffffff50 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strbeq ip, [r8], #-164 @ 0xffffff5c │ │ │ │ - strbeq ip, [r8], #-152 @ 0xffffff68 │ │ │ │ - ldreq sl, [r8], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq sp, [r8], #-148 @ 0xffffff6c │ │ │ │ + strbeq sp, [r8], #-136 @ 0xffffff78 │ │ │ │ + ldreq fp, [r8], #-2640 @ 0xfffff5b0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq ip, [r8], #-100 @ 0xffffff9c │ │ │ │ - ldreq sl, [r8], #-2524 @ 0xfffff624 │ │ │ │ + strbeq sp, [r8], #-84 @ 0xffffffac │ │ │ │ + ldreq fp, [r8], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae654 <__cxa_atexit@plt+0xa141c> │ │ │ │ @@ -165103,15 +165103,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ae608 <__cxa_atexit@plt+0xa13d0> │ │ │ │ ldr r6, [pc, #148] @ ae68c <__cxa_atexit@plt+0xa1454> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae664 <__cxa_atexit@plt+0xa142c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ae66c <__cxa_atexit@plt+0xa1434> │ │ │ │ @@ -165135,21 +165135,21 @@ │ │ │ │ b ae674 <__cxa_atexit@plt+0xa143c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ae688 <__cxa_atexit@plt+0xa1450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-4020 @ 0xfffff04c │ │ │ │ - ldreq sl, [r8], #-2328 @ 0xfffff6e8 │ │ │ │ - strbeq ip, [r8], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq ip, [r8], #-4004 @ 0xfffff05c │ │ │ │ + ldreq fp, [r8], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq sp, [r8], #-1048 @ 0xfffffbe8 │ │ │ │ @ instruction: 0xffffe3e0 │ │ │ │ @ instruction: 0xffffe32c │ │ │ │ - mvnseq sp, #31, 30 @ 0x7c │ │ │ │ - ldreq sl, [r8], #-2292 @ 0xfffff70c │ │ │ │ + mvnseq lr, #2080374787 @ 0x7c000003 │ │ │ │ + ldreq fp, [r8], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae73c <__cxa_atexit@plt+0xa1504> │ │ │ │ @@ -165161,15 +165161,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ae6f0 <__cxa_atexit@plt+0xa14b8> │ │ │ │ ldr r6, [pc, #148] @ ae774 <__cxa_atexit@plt+0xa153c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae74c <__cxa_atexit@plt+0xa1514> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ae754 <__cxa_atexit@plt+0xa151c> │ │ │ │ @@ -165193,21 +165193,21 @@ │ │ │ │ b ae75c <__cxa_atexit@plt+0xa1524> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ ae770 <__cxa_atexit@plt+0xa1538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-3788 @ 0xfffff134 │ │ │ │ - ldreq sl, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ - strbeq ip, [r8], #-832 @ 0xfffffcc0 │ │ │ │ + strbeq ip, [r8], #-3772 @ 0xfffff144 │ │ │ │ + ldreq fp, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq sp, [r8], #-816 @ 0xfffffcd0 │ │ │ │ @ instruction: 0xffffe2f8 │ │ │ │ @ instruction: 0xffffe244 │ │ │ │ - mvnseq sp, #880 @ 0x370 │ │ │ │ - ldreq sl, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ + mvnseq lr, #1879048207 @ 0x7000000f │ │ │ │ + ldreq fp, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -165248,21 +165248,21 @@ │ │ │ │ ldr r7, [pc, #28] @ ae850 <__cxa_atexit@plt+0xa1618> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq fp, [r8], #-3564 @ 0xfffff214 │ │ │ │ - strbeq fp, [r8], #-3548 @ 0xfffff224 │ │ │ │ - ldreq sl, [r8], #-1952 @ 0xfffff860 │ │ │ │ + strbeq ip, [r8], #-3548 @ 0xfffff224 │ │ │ │ + strbeq ip, [r8], #-3532 @ 0xfffff234 │ │ │ │ + ldreq fp, [r8], #-1952 @ 0xfffff860 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbeq fp, [r8], #-3488 @ 0xfffff260 │ │ │ │ - ldreq sl, [r8], #-1900 @ 0xfffff894 │ │ │ │ + strbeq ip, [r8], #-3472 @ 0xfffff270 │ │ │ │ + ldreq fp, [r8], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae928 <__cxa_atexit@plt+0xa16f0> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -165288,49 +165288,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ ae95c <__cxa_atexit@plt+0xa1724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ ae964 <__cxa_atexit@plt+0xa172c> │ │ │ │ ldr r1, [pc, #112] @ ae968 <__cxa_atexit@plt+0xa1730> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ ae96c <__cxa_atexit@plt+0xa1734> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ae960 <__cxa_atexit@plt+0xa1728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq ip, [r8], #-3316 @ 0xfffff30c │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - strbeq fp, [r8], #-3304 @ 0xfffff318 │ │ │ │ - strbeq fp, [r8], #-3292 @ 0xfffff324 │ │ │ │ - ldreq sl, [r8], #-1676 @ 0xfffff974 │ │ │ │ + strbeq ip, [r8], #-3288 @ 0xfffff328 │ │ │ │ + strbeq ip, [r8], #-3276 @ 0xfffff334 │ │ │ │ + ldreq fp, [r8], #-1676 @ 0xfffff974 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - strbeq fp, [r8], #-3240 @ 0xfffff358 │ │ │ │ - ldreq sl, [r8], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq ip, [r8], #-3224 @ 0xfffff368 │ │ │ │ + ldreq fp, [r8], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aea10 <__cxa_atexit@plt+0xa17d8> │ │ │ │ @@ -165342,15 +165342,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs ae9c4 <__cxa_atexit@plt+0xa178c> │ │ │ │ ldr r6, [pc, #148] @ aea48 <__cxa_atexit@plt+0xa1810> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aea20 <__cxa_atexit@plt+0xa17e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aea28 <__cxa_atexit@plt+0xa17f0> │ │ │ │ @@ -165374,21 +165374,21 @@ │ │ │ │ b aea30 <__cxa_atexit@plt+0xa17f8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ aea44 <__cxa_atexit@plt+0xa180c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-3064 @ 0xfffff408 │ │ │ │ - ldreq sl, [r8], #-1372 @ 0xfffffaa4 │ │ │ │ - strbeq ip, [r8], #-108 @ 0xffffff94 │ │ │ │ + strbeq ip, [r8], #-3048 @ 0xfffff418 │ │ │ │ + ldreq fp, [r8], #-1372 @ 0xfffffaa4 │ │ │ │ + strbeq sp, [r8], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ @ instruction: 0xffffdf70 │ │ │ │ - mvnseq sp, #101376 @ 0x18c00 │ │ │ │ - ldreq sl, [r8], #-1336 @ 0xfffffac8 │ │ │ │ + mvnseq lr, #35 @ 0x23 │ │ │ │ + ldreq fp, [r8], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aeaf8 <__cxa_atexit@plt+0xa18c0> │ │ │ │ @@ -165400,15 +165400,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs aeaac <__cxa_atexit@plt+0xa1874> │ │ │ │ ldr r6, [pc, #148] @ aeb30 <__cxa_atexit@plt+0xa18f8> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aeb08 <__cxa_atexit@plt+0xa18d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aeb10 <__cxa_atexit@plt+0xa18d8> │ │ │ │ @@ -165432,21 +165432,21 @@ │ │ │ │ b aeb18 <__cxa_atexit@plt+0xa18e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ aeb2c <__cxa_atexit@plt+0xa18f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-2832 @ 0xfffff4f0 │ │ │ │ - ldreq sl, [r8], #-1140 @ 0xfffffb8c │ │ │ │ - strbeq fp, [r8], #-3972 @ 0xfffff07c │ │ │ │ + strbeq ip, [r8], #-2816 @ 0xfffff500 │ │ │ │ + ldreq fp, [r8], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq ip, [r8], #-3956 @ 0xfffff08c │ │ │ │ @ instruction: 0xffffdf3c │ │ │ │ @ instruction: 0xffffde88 │ │ │ │ - mvnseq sp, #503808 @ 0x7b000 │ │ │ │ - ldreq sl, [r8], #-1172 @ 0xfffffb6c │ │ │ │ + mvnseq sp, #59, 30 @ 0xec │ │ │ │ + ldreq fp, [r8], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aec08 <__cxa_atexit@plt+0xa19d0> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -165472,49 +165472,49 @@ │ │ │ │ str r1, [r6, #24]! │ │ │ │ ldr r1, [pc, #132] @ aec3c <__cxa_atexit@plt+0xa1a04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r2, [pc, #112] @ aec44 <__cxa_atexit@plt+0xa1a0c> │ │ │ │ ldr r1, [pc, #112] @ aec48 <__cxa_atexit@plt+0xa1a10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #24]! │ │ │ │ ldr r2, [pc, #104] @ aec4c <__cxa_atexit@plt+0xa1a14> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ aec40 <__cxa_atexit@plt+0xa1a08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-2596 @ 0xfffff5dc │ │ │ │ + strbeq ip, [r8], #-2580 @ 0xfffff5ec │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - strbeq fp, [r8], #-2568 @ 0xfffff5f8 │ │ │ │ - strbeq fp, [r8], #-2556 @ 0xfffff604 │ │ │ │ - ldreq sl, [r8], #-948 @ 0xfffffc4c │ │ │ │ + strbeq ip, [r8], #-2552 @ 0xfffff608 │ │ │ │ + strbeq ip, [r8], #-2540 @ 0xfffff614 │ │ │ │ + ldreq fp, [r8], #-948 @ 0xfffffc4c │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - strbeq fp, [r8], #-2504 @ 0xfffff638 │ │ │ │ - ldreq sl, [r8], #-832 @ 0xfffffcc0 │ │ │ │ + strbeq ip, [r8], #-2488 @ 0xfffff648 │ │ │ │ + ldreq fp, [r8], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aecf0 <__cxa_atexit@plt+0xa1ab8> │ │ │ │ @@ -165526,15 +165526,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs aeca4 <__cxa_atexit@plt+0xa1a6c> │ │ │ │ ldr r6, [pc, #148] @ aed28 <__cxa_atexit@plt+0xa1af0> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aed00 <__cxa_atexit@plt+0xa1ac8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aed08 <__cxa_atexit@plt+0xa1ad0> │ │ │ │ @@ -165558,21 +165558,21 @@ │ │ │ │ b aed10 <__cxa_atexit@plt+0xa1ad8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ aed24 <__cxa_atexit@plt+0xa1aec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-2328 @ 0xfffff6e8 │ │ │ │ - ldreq sl, [r8], #-636 @ 0xfffffd84 │ │ │ │ - strbeq fp, [r8], #-3468 @ 0xfffff274 │ │ │ │ + strbeq ip, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ + ldreq fp, [r8], #-636 @ 0xfffffd84 │ │ │ │ + strbeq ip, [r8], #-3452 @ 0xfffff284 │ │ │ │ @ instruction: 0xffffdd44 │ │ │ │ @ instruction: 0xffffdc90 │ │ │ │ - mvnseq sp, #8585216 @ 0x830000 │ │ │ │ - ldreq sl, [r8], #-600 @ 0xfffffda8 │ │ │ │ + mvnseq sp, #4288 @ 0x10c0 │ │ │ │ + ldreq fp, [r8], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aedd8 <__cxa_atexit@plt+0xa1ba0> │ │ │ │ @@ -165584,15 +165584,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs aed8c <__cxa_atexit@plt+0xa1b54> │ │ │ │ ldr r6, [pc, #148] @ aee10 <__cxa_atexit@plt+0xa1bd8> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aede8 <__cxa_atexit@plt+0xa1bb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aedf0 <__cxa_atexit@plt+0xa1bb8> │ │ │ │ @@ -165616,21 +165616,21 @@ │ │ │ │ b aedf8 <__cxa_atexit@plt+0xa1bc0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ aee0c <__cxa_atexit@plt+0xa1bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ - ldreq sl, [r8], #-404 @ 0xfffffe6c │ │ │ │ - strbeq fp, [r8], #-3236 @ 0xfffff35c │ │ │ │ + strbeq ip, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ + ldreq fp, [r8], #-404 @ 0xfffffe6c │ │ │ │ + strbeq ip, [r8], #-3220 @ 0xfffff36c │ │ │ │ @ instruction: 0xffffdc5c │ │ │ │ @ instruction: 0xffffdba8 │ │ │ │ - mvnseq sp, #40632320 @ 0x26c0000 │ │ │ │ - ldreq sl, [r8], #-440 @ 0xfffffe48 │ │ │ │ + mvnseq sp, #23296 @ 0x5b00 │ │ │ │ + ldreq fp, [r8], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aee68 <__cxa_atexit@plt+0xa1c30> │ │ │ │ @@ -165646,16 +165646,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ aee80 <__cxa_atexit@plt+0xa1c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r8], #-384 @ 0xfffffe80 │ │ │ │ - ldreq sl, [r8], #-344 @ 0xfffffea8 │ │ │ │ + ldreq fp, [r8], #-384 @ 0xfffffe80 │ │ │ │ + ldreq fp, [r8], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq aef10 <__cxa_atexit@plt+0xa1cd8> │ │ │ │ @@ -165696,15 +165696,15 @@ │ │ │ │ b aeecc <__cxa_atexit@plt+0xa1c94> │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b aeef0 <__cxa_atexit@plt+0xa1cb8> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq sl, [r8], #-148 @ 0xffffff6c │ │ │ │ + ldreq fp, [r8], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq aefa4 <__cxa_atexit@plt+0xa1d6c> │ │ │ │ @@ -165728,15 +165728,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b aef6c <__cxa_atexit@plt+0xa1d34> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b aef90 <__cxa_atexit@plt+0xa1d58> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq sl, [r8], #-20 @ 0xffffffec │ │ │ │ + ldreq fp, [r8], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq aeff0 <__cxa_atexit@plt+0xa1db8> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -165814,33 +165814,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ af14c <__cxa_atexit@plt+0xa1f14> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - strbeq fp, [r8], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq ip, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - strbeq fp, [r8], #-1240 @ 0xfffffb28 │ │ │ │ - strbeq fp, [r8], #-1208 @ 0xfffffb48 │ │ │ │ - strbeq fp, [r8], #-1364 @ 0xfffffaac │ │ │ │ + strbeq ip, [r8], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq ip, [r8], #-1192 @ 0xfffffb58 │ │ │ │ + strbeq ip, [r8], #-1348 @ 0xfffffabc │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [r8], #-3724 @ 0xfffff174 │ │ │ │ + ldreq sl, [r8], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b af000 <__cxa_atexit@plt+0xa1dc8> │ │ │ │ - ldreq r9, [r8], #-3728 @ 0xfffff170 │ │ │ │ + ldreq sl, [r8], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi af20c <__cxa_atexit@plt+0xa1fd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -165849,15 +165849,15 @@ │ │ │ │ cmp r2, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ bne af1b0 <__cxa_atexit@plt+0xa1f78> │ │ │ │ ldr r7, [pc, #148] @ af23c <__cxa_atexit@plt+0xa2004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ add r9, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ bcc af218 <__cxa_atexit@plt+0xa1fe0> │ │ │ │ ldr r7, [pc, #116] @ af240 <__cxa_atexit@plt+0xa2008> │ │ │ │ ldr r2, [pc, #116] @ af244 <__cxa_atexit@plt+0xa200c> │ │ │ │ @@ -165872,32 +165872,32 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ af238 <__cxa_atexit@plt+0xa2000> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-1028 @ 0xfffffbfc │ │ │ │ - ldreq r9, [r8], #-3540 @ 0xfffff22c │ │ │ │ - strbeq fp, [r8], #-1032 @ 0xfffffbf8 │ │ │ │ + strbeq ip, [r8], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq sl, [r8], #-3540 @ 0xfffff22c │ │ │ │ + strbeq ip, [r8], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq fp, [r8], #-976 @ 0xfffffc30 │ │ │ │ - ldreq r9, [r8], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq ip, [r8], #-960 @ 0xfffffc40 │ │ │ │ + ldreq sl, [r8], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi af2ec <__cxa_atexit@plt+0xa20b4> │ │ │ │ @@ -165909,15 +165909,15 @@ │ │ │ │ str r3, [r6, #-8] │ │ │ │ bcs af2a0 <__cxa_atexit@plt+0xa2068> │ │ │ │ ldr r6, [pc, #148] @ af324 <__cxa_atexit@plt+0xa20ec> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af2fc <__cxa_atexit@plt+0xa20c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc af304 <__cxa_atexit@plt+0xa20cc> │ │ │ │ @@ -165941,21 +165941,21 @@ │ │ │ │ b af30c <__cxa_atexit@plt+0xa20d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ af320 <__cxa_atexit@plt+0xa20e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8], #-796 @ 0xfffffce4 │ │ │ │ - ldreq r9, [r8], #-3200 @ 0xfffff380 │ │ │ │ - strbeq fp, [r8], #-1936 @ 0xfffff870 │ │ │ │ + strbeq ip, [r8], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq sl, [r8], #-3200 @ 0xfffff380 │ │ │ │ + strbeq ip, [r8], #-1920 @ 0xfffff880 │ │ │ │ @ instruction: 0xffffd748 │ │ │ │ @ instruction: 0xffffd694 │ │ │ │ - mvnseq sp, #1879048200 @ 0x70000008 │ │ │ │ - ldreq r9, [r8], #-3160 @ 0xfffff3a8 │ │ │ │ + mvnseq sp, #18612224 @ 0x11c0000 │ │ │ │ + ldreq sl, [r8], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -165981,17 +165981,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - strbeq fp, [r8], #-580 @ 0xfffffdbc │ │ │ │ - ldreq r9, [r8], #-3156 @ 0xfffff3ac │ │ │ │ - ldreq r9, [r8], #-3120 @ 0xfffff3d0 │ │ │ │ + strbeq ip, [r8], #-564 @ 0xfffffdcc │ │ │ │ + ldreq sl, [r8], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq sl, [r8], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi af40c <__cxa_atexit@plt+0xa21d4> │ │ │ │ @@ -166007,16 +166007,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ af424 <__cxa_atexit@plt+0xa21ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [r8], #-3052 @ 0xfffff414 │ │ │ │ - ldreq r9, [r8], #-3024 @ 0xfffff430 │ │ │ │ + ldreq sl, [r8], #-3052 @ 0xfffff414 │ │ │ │ + ldreq sl, [r8], #-3024 @ 0xfffff430 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq af4ec <__cxa_atexit@plt+0xa22b4> │ │ │ │ @@ -166073,20 +166073,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r9, [r8], #-2784 @ 0xfffff520 │ │ │ │ - strbeq fp, [r8], #-304 @ 0xfffffed0 │ │ │ │ + ldreq sl, [r8], #-2784 @ 0xfffff520 │ │ │ │ + strbeq ip, [r8], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - strbeq fp, [r8], #-248 @ 0xffffff08 │ │ │ │ - ldreq r9, [r8], #-2744 @ 0xfffff548 │ │ │ │ + strbeq ip, [r8], #-232 @ 0xffffff18 │ │ │ │ + ldreq sl, [r8], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq af5d8 <__cxa_atexit@plt+0xa23a0> │ │ │ │ sub r8, r3, #1 │ │ │ │ @@ -166127,20 +166127,20 @@ │ │ │ │ ldr r7, [pc, #20] @ af604 <__cxa_atexit@plt+0xa23cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-2564 @ 0xfffff5fc │ │ │ │ - strbeq fp, [r8], #-60 @ 0xffffffc4 │ │ │ │ + ldreq sl, [r8], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq ip, [r8], #-44 @ 0xffffffd4 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - strbeq fp, [r8], #-12 │ │ │ │ - ldreq r9, [r8], #-2792 @ 0xfffff518 │ │ │ │ + strbeq fp, [r8], #-4092 @ 0xfffff004 │ │ │ │ + ldreq sl, [r8], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi af678 <__cxa_atexit@plt+0xa2440> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166153,23 +166153,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r8], #-3964 @ 0xfffff084 │ │ │ │ - ldreq r8, [r8], #-4024 @ 0xfffff048 │ │ │ │ - strbeq sl, [r8], #-3888 @ 0xfffff0d0 │ │ │ │ - ldreq r9, [r8], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r9, [r8], #-3964 @ 0xfffff084 │ │ │ │ + ldreq r9, [r8], #-4024 @ 0xfffff048 │ │ │ │ + strbeq fp, [r8], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq sl, [r8], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi af6f4 <__cxa_atexit@plt+0xa24bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166190,17 +166190,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r8, [r8], #-4072 @ 0xfffff018 │ │ │ │ - strbeq sl, [r8], #-3776 @ 0xfffff140 │ │ │ │ - ldreq r8, [r8], #-4044 @ 0xfffff034 │ │ │ │ + ldreq r9, [r8], #-4072 @ 0xfffff018 │ │ │ │ + strbeq fp, [r8], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r9, [r8], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc af740 <__cxa_atexit@plt+0xa2508> │ │ │ │ @@ -166209,16 +166209,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [r8], #-668 @ 0xfffffd64 │ │ │ │ - ldreq r9, [r8], #-2540 @ 0xfffff614 │ │ │ │ + strbeq ip, [r8], #-652 @ 0xfffffd74 │ │ │ │ + ldreq sl, [r8], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi af7c8 <__cxa_atexit@plt+0xa2590> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166237,36 +166237,36 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ af7e0 <__cxa_atexit@plt+0xa25a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-2476 @ 0xfffff654 │ │ │ │ - ldreq r9, [r8], #-2436 @ 0xfffff67c │ │ │ │ - ldreq r9, [r8], #-2456 @ 0xfffff668 │ │ │ │ - strbeq sl, [r8], #-3572 @ 0xfffff20c │ │ │ │ - strbeq fp, [r8], #-632 @ 0xfffffd88 │ │ │ │ - ldreq r9, [r8], #-2404 @ 0xfffff69c │ │ │ │ + ldreq sl, [r8], #-2476 @ 0xfffff654 │ │ │ │ + ldreq sl, [r8], #-2436 @ 0xfffff67c │ │ │ │ + ldreq sl, [r8], #-2456 @ 0xfffff668 │ │ │ │ + strbeq fp, [r8], #-3556 @ 0xfffff21c │ │ │ │ + strbeq ip, [r8], #-616 @ 0xfffffd98 │ │ │ │ + ldreq sl, [r8], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ af808 <__cxa_atexit@plt+0xa25d0> │ │ │ │ ldr r0, [pc, #12] @ af80c <__cxa_atexit@plt+0xa25d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-2388 @ 0xfffff6ac │ │ │ │ - ldreq r9, [r8], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq r9, [r8], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq sl, [r8], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq sl, [r8], #-2384 @ 0xfffff6b0 │ │ │ │ + ldreq sl, [r8], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi af864 <__cxa_atexit@plt+0xa262c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166276,22 +166276,22 @@ │ │ │ │ ldr r8, [pc, #40] @ af86c <__cxa_atexit@plt+0xa2634> │ │ │ │ ldr r3, [pc, #40] @ af870 <__cxa_atexit@plt+0xa2638> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq sl, [r8], #-3396 @ 0xfffff2bc │ │ │ │ - ldreq r9, [r8], #-2692 @ 0xfffff57c │ │ │ │ + ldreq sl, [r8], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq fp, [r8], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq sl, [r8], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi af8d4 <__cxa_atexit@plt+0xa269c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166304,23 +166304,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r8], #-3076 @ 0xfffff3fc │ │ │ │ - ldreq r8, [r8], #-3188 @ 0xfffff38c │ │ │ │ - strbeq sl, [r8], #-3284 @ 0xfffff32c │ │ │ │ - ldreq r8, [r8], #-3468 @ 0xfffff274 │ │ │ │ + ldreq r9, [r8], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r9, [r8], #-3188 @ 0xfffff38c │ │ │ │ + strbeq fp, [r8], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r9, [r8], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi af950 <__cxa_atexit@plt+0xa2718> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166341,17 +166341,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r8, [r8], #-3412 @ 0xfffff2ac │ │ │ │ - strbeq sl, [r8], #-3172 @ 0xfffff39c │ │ │ │ - ldreq r8, [r8], #-3384 @ 0xfffff2c8 │ │ │ │ + ldreq r9, [r8], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq fp, [r8], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq r9, [r8], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc af99c <__cxa_atexit@plt+0xa2764> │ │ │ │ @@ -166360,16 +166360,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [r8], #-64 @ 0xffffffc0 │ │ │ │ - ldreq r9, [r8], #-2432 @ 0xfffff680 │ │ │ │ + strbeq ip, [r8], #-48 @ 0xffffffd0 │ │ │ │ + ldreq sl, [r8], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi afa24 <__cxa_atexit@plt+0xa27ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166388,36 +166388,36 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ afa3c <__cxa_atexit@plt+0xa2804> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ - ldreq r9, [r8], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq r9, [r8], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq sl, [r8], #-2968 @ 0xfffff468 │ │ │ │ - strbeq fp, [r8], #-28 @ 0xffffffe4 │ │ │ │ - ldreq r9, [r8], #-2296 @ 0xfffff708 │ │ │ │ + ldreq sl, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq sl, [r8], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq sl, [r8], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq fp, [r8], #-2952 @ 0xfffff478 │ │ │ │ + strbeq ip, [r8], #-12 │ │ │ │ + ldreq sl, [r8], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ afa64 <__cxa_atexit@plt+0xa282c> │ │ │ │ ldr r0, [pc, #12] @ afa68 <__cxa_atexit@plt+0xa2830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-2280 @ 0xfffff718 │ │ │ │ - ldreq r9, [r8], #-2276 @ 0xfffff71c │ │ │ │ - ldreq r9, [r8], #-2280 @ 0xfffff718 │ │ │ │ + ldreq sl, [r8], #-2280 @ 0xfffff718 │ │ │ │ + ldreq sl, [r8], #-2276 @ 0xfffff71c │ │ │ │ + ldreq sl, [r8], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi afac0 <__cxa_atexit@plt+0xa2888> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166427,94 +166427,94 @@ │ │ │ │ ldr r8, [pc, #40] @ afac8 <__cxa_atexit@plt+0xa2890> │ │ │ │ ldr r3, [pc, #40] @ afacc <__cxa_atexit@plt+0xa2894> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-2208 @ 0xfffff760 │ │ │ │ - strbeq sl, [r8], #-2792 @ 0xfffff518 │ │ │ │ + ldreq sl, [r8], #-2208 @ 0xfffff760 │ │ │ │ + strbeq fp, [r8], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afaf0 <__cxa_atexit@plt+0xa28b8> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-2216 @ 0xfffff758 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afb14 <__cxa_atexit@plt+0xa28dc> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-2204 @ 0xfffff764 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afb38 <__cxa_atexit@plt+0xa2900> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-2192 @ 0xfffff770 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afb5c <__cxa_atexit@plt+0xa2924> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-2180 @ 0xfffff77c │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afb80 <__cxa_atexit@plt+0xa2948> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-2168 @ 0xfffff788 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afba4 <__cxa_atexit@plt+0xa296c> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-2156 @ 0xfffff794 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afbc8 <__cxa_atexit@plt+0xa2990> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afbec <__cxa_atexit@plt+0xa29b4> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ - ldreq r9, [r8], #-2228 @ 0xfffff74c │ │ │ │ - ldreq r9, [r8], #-2240 @ 0xfffff740 │ │ │ │ + b 4019fc <__cxa_atexit@plt+0x3f47c4> │ │ │ │ + ldreq sl, [r8], #-2228 @ 0xfffff74c │ │ │ │ + ldreq sl, [r8], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afc48 <__cxa_atexit@plt+0xa2a10> │ │ │ │ ldr r2, [pc, #64] @ afc50 <__cxa_atexit@plt+0xa2a18> │ │ │ │ ldr r1, [pc, #64] @ afc54 <__cxa_atexit@plt+0xa2a1c> │ │ │ │ @@ -166527,21 +166527,21 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ afc5c <__cxa_atexit@plt+0xa2a24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r9, [r8], #-2188 @ 0xfffff774 │ │ │ │ - strbeq sl, [r8], #-2420 @ 0xfffff68c │ │ │ │ - strbeq sl, [r8], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq sl, [r8], #-2188 @ 0xfffff774 │ │ │ │ + strbeq fp, [r8], #-2404 @ 0xfffff69c │ │ │ │ + strbeq fp, [r8], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc afc94 <__cxa_atexit@plt+0xa2a5c> │ │ │ │ @@ -166550,16 +166550,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r8], #-3520 @ 0xfffff240 │ │ │ │ - ldreq r9, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq fp, [r8], #-3504 @ 0xfffff250 │ │ │ │ + ldreq sl, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -166568,25 +166568,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ afd08 <__cxa_atexit@plt+0xa2ad0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #24] @ afd0c <__cxa_atexit@plt+0xa2ad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq sl, [r8], #-3448 @ 0xfffff288 │ │ │ │ - ldreq r9, [r8], #-1996 @ 0xfffff834 │ │ │ │ - ldreq r9, [r8], #-1948 @ 0xfffff864 │ │ │ │ + strbeq fp, [r8], #-3432 @ 0xfffff298 │ │ │ │ + ldreq sl, [r8], #-1996 @ 0xfffff834 │ │ │ │ + ldreq sl, [r8], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -166594,25 +166594,25 @@ │ │ │ │ bhi afd54 <__cxa_atexit@plt+0xa2b1c> │ │ │ │ ldr r3, [pc, #48] @ afd70 <__cxa_atexit@plt+0xa2b38> │ │ │ │ ldr r2, [pc, #48] @ afd74 <__cxa_atexit@plt+0xa2b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r7, [pc, #28] @ afd78 <__cxa_atexit@plt+0xa2b40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ - ldreq r9, [r8], #-1900 @ 0xfffff894 │ │ │ │ + ldreq sl, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ + ldreq sl, [r8], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc afdb0 <__cxa_atexit@plt+0xa2b78> │ │ │ │ @@ -166621,16 +166621,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r8], #-3236 @ 0xfffff35c │ │ │ │ - ldreq r9, [r8], #-1808 @ 0xfffff8f0 │ │ │ │ + strbeq fp, [r8], #-3220 @ 0xfffff36c │ │ │ │ + ldreq sl, [r8], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi afe18 <__cxa_atexit@plt+0xa2be0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166641,22 +166641,22 @@ │ │ │ │ ldr r2, [pc, #44] @ afe24 <__cxa_atexit@plt+0xa2bec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-1752 @ 0xfffff928 │ │ │ │ - strbeq sl, [r8], #-1936 @ 0xfffff870 │ │ │ │ - ldreq r9, [r8], #-1720 @ 0xfffff948 │ │ │ │ + ldreq sl, [r8], #-1752 @ 0xfffff928 │ │ │ │ + strbeq fp, [r8], #-1920 @ 0xfffff880 │ │ │ │ + ldreq sl, [r8], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi afe94 <__cxa_atexit@plt+0xa2c5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166672,78 +166672,78 @@ │ │ │ │ ldr r5, [pc, #48] @ afea4 <__cxa_atexit@plt+0xa2c6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ afea8 <__cxa_atexit@plt+0xa2c70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-1672 @ 0xfffff978 │ │ │ │ - strbeq sl, [r8], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq sl, [r8], #-3052 @ 0xfffff414 │ │ │ │ - strbeq sl, [r8], #-3032 @ 0xfffff428 │ │ │ │ - ldreq r9, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ + ldreq sl, [r8], #-1672 @ 0xfffff978 │ │ │ │ + strbeq fp, [r8], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq fp, [r8], #-3036 @ 0xfffff424 │ │ │ │ + strbeq fp, [r8], #-3016 @ 0xfffff438 │ │ │ │ + ldreq sl, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ afecc <__cxa_atexit@plt+0xa2c94> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ - ldreq r9, [r8], #-1584 @ 0xfffff9d0 │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + ldreq sl, [r8], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ afef0 <__cxa_atexit@plt+0xa2cb8> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ aff14 <__cxa_atexit@plt+0xa2cdc> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-1604 @ 0xfffff9bc │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ aff38 <__cxa_atexit@plt+0xa2d00> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ aff5c <__cxa_atexit@plt+0xa2d24> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r9, [r8], #-1580 @ 0xfffff9d4 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq sl, [r8], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ aff80 <__cxa_atexit@plt+0xa2d48> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ - ldreq r9, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq r9, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ + b 4019fc <__cxa_atexit@plt+0x3f47c4> │ │ │ │ + ldreq sl, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ + ldreq sl, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi affdc <__cxa_atexit@plt+0xa2da4> │ │ │ │ ldr r2, [pc, #64] @ affe4 <__cxa_atexit@plt+0xa2dac> │ │ │ │ ldr r1, [pc, #64] @ affe8 <__cxa_atexit@plt+0xa2db0> │ │ │ │ @@ -166756,21 +166756,21 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ afff0 <__cxa_atexit@plt+0xa2db8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r9, [r8], #-1576 @ 0xfffff9d8 │ │ │ │ - strbeq sl, [r8], #-1504 @ 0xfffffa20 │ │ │ │ - strbeq sl, [r8], #-2704 @ 0xfffff570 │ │ │ │ + ldreq sl, [r8], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq fp, [r8], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq fp, [r8], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0028 <__cxa_atexit@plt+0xa2df0> │ │ │ │ @@ -166779,16 +166779,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r8], #-2604 @ 0xfffff5d4 │ │ │ │ - ldreq r9, [r8], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq fp, [r8], #-2588 @ 0xfffff5e4 │ │ │ │ + ldreq sl, [r8], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -166797,25 +166797,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ b009c <__cxa_atexit@plt+0xa2e64> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #24] @ b00a0 <__cxa_atexit@plt+0xa2e68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq sl, [r8], #-2532 @ 0xfffff61c │ │ │ │ - ldreq r9, [r8], #-1384 @ 0xfffffa98 │ │ │ │ - ldreq r9, [r8], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq fp, [r8], #-2516 @ 0xfffff62c │ │ │ │ + ldreq sl, [r8], #-1384 @ 0xfffffa98 │ │ │ │ + ldreq sl, [r8], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -166823,25 +166823,25 @@ │ │ │ │ bhi b00e8 <__cxa_atexit@plt+0xa2eb0> │ │ │ │ ldr r3, [pc, #48] @ b0104 <__cxa_atexit@plt+0xa2ecc> │ │ │ │ ldr r2, [pc, #48] @ b0108 <__cxa_atexit@plt+0xa2ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r7, [pc, #28] @ b010c <__cxa_atexit@plt+0xa2ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r8], #-1276 @ 0xfffffb04 │ │ │ │ - ldreq r9, [r8], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq sl, [r8], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq sl, [r8], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0144 <__cxa_atexit@plt+0xa2f0c> │ │ │ │ @@ -166850,16 +166850,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r8], #-2320 @ 0xfffff6f0 │ │ │ │ - ldreq r9, [r8], #-1196 @ 0xfffffb54 │ │ │ │ + strbeq fp, [r8], #-2304 @ 0xfffff700 │ │ │ │ + ldreq sl, [r8], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b01ac <__cxa_atexit@plt+0xa2f74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166870,22 +166870,22 @@ │ │ │ │ ldr r2, [pc, #44] @ b01b8 <__cxa_atexit@plt+0xa2f80> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-1140 @ 0xfffffb8c │ │ │ │ - strbeq sl, [r8], #-1020 @ 0xfffffc04 │ │ │ │ - ldreq r9, [r8], #-1108 @ 0xfffffbac │ │ │ │ + ldreq sl, [r8], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq fp, [r8], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq sl, [r8], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b0228 <__cxa_atexit@plt+0xa2ff0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -166901,93 +166901,93 @@ │ │ │ │ ldr r5, [pc, #48] @ b0238 <__cxa_atexit@plt+0xa3000> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ b023c <__cxa_atexit@plt+0xa3004> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-1060 @ 0xfffffbdc │ │ │ │ - strbeq sl, [r8], #-920 @ 0xfffffc68 │ │ │ │ - strbeq sl, [r8], #-2136 @ 0xfffff7a8 │ │ │ │ - strbeq sl, [r8], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq r9, [r8], #-988 @ 0xfffffc24 │ │ │ │ + ldreq sl, [r8], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq fp, [r8], #-904 @ 0xfffffc78 │ │ │ │ + strbeq fp, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq fp, [r8], #-2100 @ 0xfffff7cc │ │ │ │ + ldreq sl, [r8], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ b0260 <__cxa_atexit@plt+0xa3028> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ - ldreq r9, [r8], #-972 @ 0xfffffc34 │ │ │ │ - mvnseq ip, #448790528 @ 0x1ac00000 │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + ldreq sl, [r8], #-972 @ 0xfffffc34 │ │ │ │ + mvnseq ip, #176128 @ 0x2b000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #624951296 @ 0x25400000 │ │ │ │ + mvnseq ip, #348160 @ 0x55000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #796917760 @ 0x2f800000 │ │ │ │ + mvnseq ip, #516096 @ 0x7e000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #960495616 @ 0x39400000 │ │ │ │ + mvnseq ip, #675840 @ 0xa5000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #16, 12 @ 0x1000000 │ │ │ │ + mvnseq ip, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #60817408 @ 0x3a00000 │ │ │ │ + mvnseq ip, #1024000 @ 0xfa000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #101711872 @ 0x6100000 │ │ │ │ + mvnseq ip, #33792 @ 0x8400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #136, 12 @ 0x8800000 │ │ │ │ + mvnseq ip, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #182452224 @ 0xae00000 │ │ │ │ + mvnseq ip, #112640 @ 0x1b800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #212, 12 @ 0xd400000 │ │ │ │ + mvnseq ip, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #263192576 @ 0xfb00000 │ │ │ │ + mvnseq ip, #191488 @ 0x2ec00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -167023,16 +167023,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r9, [r8], #-644 @ 0xfffffd7c │ │ │ │ - strbeq sl, [r8], #-1736 @ 0xfffff938 │ │ │ │ + ldreq sl, [r8], #-644 @ 0xfffffd7c │ │ │ │ + strbeq fp, [r8], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b044c <__cxa_atexit@plt+0xa3214> │ │ │ │ @@ -167044,25 +167044,25 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq fp, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ b047c <__cxa_atexit@plt+0xa3244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r8], #-296 @ 0xfffffed8 │ │ │ │ - ldreq r9, [r8], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq fp, [r8], #-280 @ 0xfffffee8 │ │ │ │ + ldreq sl, [r8], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b04e4 <__cxa_atexit@plt+0xa32ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -167076,23 +167076,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ b04f4 <__cxa_atexit@plt+0xa32bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-480 @ 0xfffffe20 │ │ │ │ - strbeq sl, [r8], #-208 @ 0xffffff30 │ │ │ │ - strbeq sl, [r8], #-224 @ 0xffffff20 │ │ │ │ - ldreq r9, [r8], #-472 @ 0xfffffe28 │ │ │ │ + ldreq sl, [r8], #-480 @ 0xfffffe20 │ │ │ │ + strbeq fp, [r8], #-192 @ 0xffffff40 │ │ │ │ + strbeq fp, [r8], #-208 @ 0xffffff30 │ │ │ │ + ldreq sl, [r8], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b054c <__cxa_atexit@plt+0xa3314> │ │ │ │ ldr r3, [pc, #64] @ b055c <__cxa_atexit@plt+0xa3324> │ │ │ │ @@ -167110,28 +167110,28 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b0568 <__cxa_atexit@plt+0xa3330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r9, [r8], #-424 @ 0xfffffe58 │ │ │ │ - ldreq r9, [r8], #-420 @ 0xfffffe5c │ │ │ │ - ldreq r9, [r8], #-408 @ 0xfffffe68 │ │ │ │ - ldreq r9, [r8], #-360 @ 0xfffffe98 │ │ │ │ + ldreq sl, [r8], #-424 @ 0xfffffe58 │ │ │ │ + ldreq sl, [r8], #-420 @ 0xfffffe5c │ │ │ │ + ldreq sl, [r8], #-408 @ 0xfffffe68 │ │ │ │ + ldreq sl, [r8], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ b0590 <__cxa_atexit@plt+0xa3358> │ │ │ │ ldr r0, [pc, #16] @ b0594 <__cxa_atexit@plt+0xa335c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8], #-340 @ 0xfffffeac │ │ │ │ - ldreq r9, [r8], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq sl, [r8], #-340 @ 0xfffffeac │ │ │ │ + ldreq sl, [r8], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b05e8 <__cxa_atexit@plt+0xa33b0> │ │ │ │ ldr r3, [pc, #64] @ b05f8 <__cxa_atexit@plt+0xa33c0> │ │ │ │ @@ -167149,34 +167149,34 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b0600 <__cxa_atexit@plt+0xa33c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq ip, #360710144 @ 0x15800000 │ │ │ │ - ldreq r9, [r8], #-260 @ 0xfffffefc │ │ │ │ + mvnseq ip, #90112 @ 0x16000 │ │ │ │ + ldreq sl, [r8], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ b0620 <__cxa_atexit@plt+0xa33e8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq ip, #41943040 @ 0x2800000 │ │ │ │ + mvnseq ip, #3309568 @ 0x328000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ b0648 <__cxa_atexit@plt+0xa3410> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r9, [r8], #-184 @ 0xffffff48 │ │ │ │ + ldreq sl, [r8], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b069c <__cxa_atexit@plt+0xa3464> │ │ │ │ ldr r3, [pc, #64] @ b06ac <__cxa_atexit@plt+0xa3474> │ │ │ │ @@ -167194,24 +167194,24 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b06b4 <__cxa_atexit@plt+0xa347c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvnseq ip, #-1644167168 @ 0x9e000000 │ │ │ │ - ldreq r9, [r8], #-88 @ 0xffffffa8 │ │ │ │ + mvnseq ip, #1540096 @ 0x178000 │ │ │ │ + ldreq sl, [r8], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ b06d4 <__cxa_atexit@plt+0xa349c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq ip, #1442840576 @ 0x56000000 │ │ │ │ + mvnseq ip, #360448 @ 0x58000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b075c <__cxa_atexit@plt+0xa3524> │ │ │ │ ldr r2, [pc, #116] @ b076c <__cxa_atexit@plt+0xa3534> │ │ │ │ @@ -167228,32 +167228,32 @@ │ │ │ │ str r2, [r7] │ │ │ │ str sl, [r3] │ │ │ │ beq b074c <__cxa_atexit@plt+0xa3514> │ │ │ │ ldr r7, [pc, #68] @ b0774 <__cxa_atexit@plt+0xa353c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + b 401a04 <__cxa_atexit@plt+0x3f47cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b0778 <__cxa_atexit@plt+0xa3540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r8, [r8], #-4072 @ 0xfffff018 │ │ │ │ - ldreq r8, [r8], #-4048 @ 0xfffff030 │ │ │ │ - ldreq r8, [r8], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r9, [r8], #-4072 @ 0xfffff018 │ │ │ │ + ldreq r9, [r8], #-4048 @ 0xfffff030 │ │ │ │ + ldreq r9, [r8], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r2, [pc, #56] @ b07d4 <__cxa_atexit@plt+0xa359c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -167263,43 +167263,43 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq b07c8 <__cxa_atexit@plt+0xa3590> │ │ │ │ ldr r3, [pc, #32] @ b07d8 <__cxa_atexit@plt+0xa35a0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + b 401a04 <__cxa_atexit@plt+0x3f47cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r8], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq r8, [r8], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq r9, [r8], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r9, [r8], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b0804 <__cxa_atexit@plt+0xa35cc> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ - ldreq r8, [r8], #-3872 @ 0xfffff0e0 │ │ │ │ - ldreq r8, [r8], #-3876 @ 0xfffff0dc │ │ │ │ + b 401a04 <__cxa_atexit@plt+0x3f47cc> │ │ │ │ + ldreq r9, [r8], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq r9, [r8], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ b0830 <__cxa_atexit@plt+0xa35f8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ - ldreq r8, [r8], #-3824 @ 0xfffff110 │ │ │ │ - ldreq r8, [r8], #-3832 @ 0xfffff108 │ │ │ │ + b 401a04 <__cxa_atexit@plt+0x3f47cc> │ │ │ │ + ldreq r9, [r8], #-3824 @ 0xfffff110 │ │ │ │ + ldreq r9, [r8], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -167307,24 +167307,24 @@ │ │ │ │ ldr r2, [pc, #48] @ b0890 <__cxa_atexit@plt+0xa3658> │ │ │ │ ldr r1, [pc, #48] @ b0894 <__cxa_atexit@plt+0xa365c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ + b 401a0c <__cxa_atexit@plt+0x3f47d4> │ │ │ │ ldr r7, [pc, #24] @ b0898 <__cxa_atexit@plt+0xa3660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r8], #-3764 @ 0xfffff14c │ │ │ │ - strbeq sl, [r8], #-536 @ 0xfffffde8 │ │ │ │ - ldreq r8, [r8], #-3808 @ 0xfffff120 │ │ │ │ + ldreq r9, [r8], #-3764 @ 0xfffff14c │ │ │ │ + strbeq fp, [r8], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq r9, [r8], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b0918 <__cxa_atexit@plt+0xa36e0> │ │ │ │ ldr r2, [pc, #108] @ b0928 <__cxa_atexit@plt+0xa36f0> │ │ │ │ @@ -167354,16 +167354,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b0934 <__cxa_atexit@plt+0xa36fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r9, [r8], #-3244 @ 0xfffff354 │ │ │ │ - ldreq r8, [r8], #-3660 @ 0xfffff1b4 │ │ │ │ + strbeq sl, [r8], #-3228 @ 0xfffff364 │ │ │ │ + ldreq r9, [r8], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #48] @ b097c <__cxa_atexit@plt+0xa3744> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -167374,23 +167374,23 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r9, [r8], #-3124 @ 0xfffff3cc │ │ │ │ + strbeq sl, [r8], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b09a0 <__cxa_atexit@plt+0xa3768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8], #-3076 @ 0xfffff3fc │ │ │ │ + strbeq sl, [r8], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b0a20 <__cxa_atexit@plt+0xa37e8> │ │ │ │ ldr r2, [pc, #108] @ b0a30 <__cxa_atexit@plt+0xa37f8> │ │ │ │ @@ -167420,16 +167420,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b0a3c <__cxa_atexit@plt+0xa3804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r9, [r8], #-2976 @ 0xfffff460 │ │ │ │ - ldreq r8, [r8], #-3400 @ 0xfffff2b8 │ │ │ │ + strbeq sl, [r8], #-2960 @ 0xfffff470 │ │ │ │ + ldreq r9, [r8], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #48] @ b0a84 <__cxa_atexit@plt+0xa384c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -167440,23 +167440,23 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r9, [r8], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq sl, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b0aa8 <__cxa_atexit@plt+0xa3870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8], #-2808 @ 0xfffff508 │ │ │ │ + strbeq sl, [r8], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b0af8 <__cxa_atexit@plt+0xa38c0> │ │ │ │ ldr r3, [pc, #60] @ b0b08 <__cxa_atexit@plt+0xa38d0> │ │ │ │ @@ -167473,15 +167473,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b0b0c <__cxa_atexit@plt+0xa38d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r8, [r8], #-3204 @ 0xfffff37c │ │ │ │ + ldreq r9, [r8], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -167520,16 +167520,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r8, [r8], #-3044 @ 0xfffff41c │ │ │ │ - strbeq r9, [r8], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq r9, [r8], #-3044 @ 0xfffff41c │ │ │ │ + strbeq sl, [r8], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0c08 <__cxa_atexit@plt+0xa39d0> │ │ │ │ @@ -167539,16 +167539,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r8], #-3732 @ 0xfffff16c │ │ │ │ - ldreq r8, [r8], #-2924 @ 0xfffff494 │ │ │ │ + strbeq sl, [r8], #-3716 @ 0xfffff17c │ │ │ │ + ldreq r9, [r8], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0c90 <__cxa_atexit@plt+0xa3a58> │ │ │ │ ldr r2, [pc, #92] @ b0c98 <__cxa_atexit@plt+0xa3a60> │ │ │ │ @@ -167565,109 +167565,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r8, [r8], #-2792 @ 0xfffff518 │ │ │ │ + ldreq r9, [r8], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b0cc8 <__cxa_atexit@plt+0xa3a90> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r8, [r8], #-2748 @ 0xfffff544 │ │ │ │ + ldreq r9, [r8], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b0cf4 <__cxa_atexit@plt+0xa3abc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b0cf8 <__cxa_atexit@plt+0xa3ac0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r9, [r8], #-3220 @ 0xfffff36c │ │ │ │ + strbeq sl, [r8], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b0d2c <__cxa_atexit@plt+0xa3af4> │ │ │ │ ldr r2, [pc, #32] @ b0d38 <__cxa_atexit@plt+0xa3b00> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ b0d78 <__cxa_atexit@plt+0xa3b40> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b0d6c <__cxa_atexit@plt+0xa3b34> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0dd4 <__cxa_atexit@plt+0xa3b9c> │ │ │ │ ldr r2, [pc, #44] @ b0ddc <__cxa_atexit@plt+0xa3ba4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b0dc8 <__cxa_atexit@plt+0xa3b90> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r8, [r8], #-2448 @ 0xfffff670 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r9, [r8], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b0e78 <__cxa_atexit@plt+0xa3c40> │ │ │ │ ldr r3, [pc, #136] @ b0ea0 <__cxa_atexit@plt+0xa3c68> │ │ │ │ @@ -167687,15 +167687,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ sub r8, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ b0ea4 <__cxa_atexit@plt+0xa3c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -167703,18 +167703,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r8, [r8], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq r9, [r8], #-2332 @ 0xfffff6e4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldreq r8, [r8], #-2264 @ 0xfffff728 │ │ │ │ + ldreq r9, [r8], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0f00 <__cxa_atexit@plt+0xa3cc8> │ │ │ │ @@ -167725,30 +167725,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ b0f34 <__cxa_atexit@plt+0xa3cfc> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r8, [r8], #-2288 @ 0xfffff710 │ │ │ │ - ldreq r8, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r9, [r8], #-2288 @ 0xfffff710 │ │ │ │ + ldreq r9, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0fb0 <__cxa_atexit@plt+0xa3d78> │ │ │ │ ldr r2, [pc, #92] @ b0fb8 <__cxa_atexit@plt+0xa3d80> │ │ │ │ @@ -167765,109 +167765,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r8, [r8], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r9, [r8], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b0fe8 <__cxa_atexit@plt+0xa3db0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r8, [r8], #-1948 @ 0xfffff864 │ │ │ │ + ldreq r9, [r8], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b1014 <__cxa_atexit@plt+0xa3ddc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b1018 <__cxa_atexit@plt+0xa3de0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r9, [r8], #-2420 @ 0xfffff68c │ │ │ │ + strbeq sl, [r8], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b104c <__cxa_atexit@plt+0xa3e14> │ │ │ │ ldr r2, [pc, #32] @ b1058 <__cxa_atexit@plt+0xa3e20> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ b1098 <__cxa_atexit@plt+0xa3e60> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b108c <__cxa_atexit@plt+0xa3e54> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b10f4 <__cxa_atexit@plt+0xa3ebc> │ │ │ │ ldr r2, [pc, #44] @ b10fc <__cxa_atexit@plt+0xa3ec4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b10e8 <__cxa_atexit@plt+0xa3eb0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r8, [r8], #-1824 @ 0xfffff8e0 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r9, [r8], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b11a4 <__cxa_atexit@plt+0xa3f6c> │ │ │ │ @@ -167891,34 +167891,34 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ sub r8, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ b11d0 <__cxa_atexit@plt+0xa3f98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r8, [r8], #-1692 @ 0xfffff964 │ │ │ │ + ldreq r9, [r8], #-1692 @ 0xfffff964 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r8, [r8], #-1624 @ 0xfffff9a8 │ │ │ │ + ldreq r9, [r8], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1238 <__cxa_atexit@plt+0xa4000> │ │ │ │ @@ -167931,22 +167931,22 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r8, [r8], #-1496 @ 0xfffffa28 │ │ │ │ + ldreq r9, [r8], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ b12c0 <__cxa_atexit@plt+0xa4088> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq b12b8 <__cxa_atexit@plt+0xa4080> │ │ │ │ @@ -167963,21 +167963,21 @@ │ │ │ │ beq b12b8 <__cxa_atexit@plt+0xa4080> │ │ │ │ ldr r3, [pc, #36] @ b12c8 <__cxa_atexit@plt+0xa4090> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r8, [r8], #-1392 @ 0xfffffa90 │ │ │ │ - ldreq r8, [r8], #-1372 @ 0xfffffaa4 │ │ │ │ + ldreq r9, [r8], #-1392 @ 0xfffffa90 │ │ │ │ + ldreq r9, [r8], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b12f0 <__cxa_atexit@plt+0xa40b8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -167990,43 +167990,43 @@ │ │ │ │ beq b1324 <__cxa_atexit@plt+0xa40ec> │ │ │ │ ldr r3, [pc, #32] @ b1330 <__cxa_atexit@plt+0xa40f8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r8], #-1284 @ 0xfffffafc │ │ │ │ - ldreq r8, [r8], #-1268 @ 0xfffffb0c │ │ │ │ + ldreq r9, [r8], #-1284 @ 0xfffffafc │ │ │ │ + ldreq r9, [r8], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b135c <__cxa_atexit@plt+0xa4124> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r8, [r8], #-1228 @ 0xfffffb34 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r9, [r8], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ b138c <__cxa_atexit@plt+0xa4154> │ │ │ │ ldr r2, [pc, #24] @ b1390 <__cxa_atexit@plt+0xa4158> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r8, [r8], #-1608 @ 0xfffff9b8 │ │ │ │ - strbeq r9, [r8], #-1004 @ 0xfffffc14 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r9, [r8], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq sl, [r8], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -168039,17 +168039,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b13e8 <__cxa_atexit@plt+0xa41b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8], #-540 @ 0xfffffde4 │ │ │ │ - ldreq r8, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ - ldreq r8, [r8], #-884 @ 0xfffffc8c │ │ │ │ + strbeq sl, [r8], #-524 @ 0xfffffdf4 │ │ │ │ + ldreq r9, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq r9, [r8], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b147c <__cxa_atexit@plt+0xa4244> │ │ │ │ mov r0, r4 │ │ │ │ @@ -168073,15 +168073,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, r2, #1 │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ + b 401a0c <__cxa_atexit@plt+0x3f47d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ b14b4 <__cxa_atexit@plt+0xa427c> │ │ │ │ @@ -168090,32 +168090,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8], #-364 @ 0xfffffe94 │ │ │ │ - ldreq r8, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ - ldreq r8, [r8], #-712 @ 0xfffffd38 │ │ │ │ - ldreq r8, [r8], #-716 @ 0xfffffd34 │ │ │ │ - ldreq r8, [r8], #-1440 @ 0xfffffa60 │ │ │ │ - strbeq r9, [r8], #-1580 @ 0xfffff9d4 │ │ │ │ + strbeq sl, [r8], #-348 @ 0xfffffea4 │ │ │ │ + ldreq r9, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq r9, [r8], #-712 @ 0xfffffd38 │ │ │ │ + ldreq r9, [r8], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r9, [r8], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq sl, [r8], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b14f8 <__cxa_atexit@plt+0xa42c0> │ │ │ │ ldr r3, [pc, #24] @ b1504 <__cxa_atexit@plt+0xa42cc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -168128,15 +168128,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r8], #-168 @ 0xffffff58 │ │ │ │ + strbeq sl, [r8], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b15b4 <__cxa_atexit@plt+0xa437c> │ │ │ │ @@ -168154,43 +168154,43 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r8, [r8], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r9, [r8], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b15fc <__cxa_atexit@plt+0xa43c4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ + b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b161c <__cxa_atexit@plt+0xa43e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-4032 @ 0xfffff040 │ │ │ │ - ldreq r8, [r8], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r9, [r8], #-4016 @ 0xfffff050 │ │ │ │ + ldreq r9, [r8], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -168202,22 +168202,22 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r7, [pc, #32] @ b1688 <__cxa_atexit@plt+0xa4450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r9, [r8], #-1060 @ 0xfffffbdc │ │ │ │ - ldreq r8, [r8], #-248 @ 0xffffff08 │ │ │ │ + strbeq sl, [r8], #-1044 @ 0xfffffbec │ │ │ │ + ldreq r9, [r8], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1704 <__cxa_atexit@plt+0xa44cc> │ │ │ │ ldr r2, [pc, #92] @ b170c <__cxa_atexit@plt+0xa44d4> │ │ │ │ @@ -168234,73 +168234,73 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r8, [r8], #-116 @ 0xffffff8c │ │ │ │ + ldreq r9, [r8], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b173c <__cxa_atexit@plt+0xa4504> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r8, [r8], #-72 @ 0xffffffb8 │ │ │ │ + ldreq r9, [r8], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b1768 <__cxa_atexit@plt+0xa4530> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b176c <__cxa_atexit@plt+0xa4534> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r9, [r8], #-544 @ 0xfffffde0 │ │ │ │ + strbeq sl, [r8], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b17a0 <__cxa_atexit@plt+0xa4568> │ │ │ │ ldr r2, [pc, #32] @ b17ac <__cxa_atexit@plt+0xa4574> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r8, [r8], #-528 @ 0xfffffdf0 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r9, [r8], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1820 <__cxa_atexit@plt+0xa45e8> │ │ │ │ ldr r2, [pc, #44] @ b1828 <__cxa_atexit@plt+0xa45f0> │ │ │ │ @@ -168309,19 +168309,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b182c <__cxa_atexit@plt+0xa45f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [r8], #-476 @ 0xfffffe24 │ │ │ │ + ldreq r9, [r8], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1878 <__cxa_atexit@plt+0xa4640> │ │ │ │ @@ -168331,34 +168331,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b18a8 <__cxa_atexit@plt+0xa4670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-3380 @ 0xfffff2cc │ │ │ │ + strbeq r9, [r8], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r8, [r8], #-312 @ 0xfffffec8 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r9, [r8], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1908 <__cxa_atexit@plt+0xa46d0> │ │ │ │ ldr lr, [pc, #44] @ b1910 <__cxa_atexit@plt+0xa46d8> │ │ │ │ @@ -168367,19 +168367,19 @@ │ │ │ │ ldr r2, [r7, #10] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r8, [r8], #-232 @ 0xffffff18 │ │ │ │ + ldreq r9, [r8], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b198c <__cxa_atexit@plt+0xa4754> │ │ │ │ @@ -168387,38 +168387,38 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b1958 <__cxa_atexit@plt+0xa4720> │ │ │ │ ldr r3, [pc, #88] @ b19a0 <__cxa_atexit@plt+0xa4768> │ │ │ │ ldr r8, [pc, #88] @ b19a4 <__cxa_atexit@plt+0xa476c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b19a8 <__cxa_atexit@plt+0xa4770> │ │ │ │ ldr r1, [pc, #72] @ b19ac <__cxa_atexit@plt+0xa4774> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r8, [r8], #-164 @ 0xffffff5c │ │ │ │ + ldreq r9, [r8], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r8, [r8], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r9, [r8], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b19fc <__cxa_atexit@plt+0xa47c4> │ │ │ │ @@ -168428,48 +168428,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r8], #-4032 @ 0xfffff040 │ │ │ │ + ldreq r8, [r8], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b1a40 <__cxa_atexit@plt+0xa4808> │ │ │ │ ldr r2, [pc, #28] @ b1a44 <__cxa_atexit@plt+0xa480c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r7, [r8], #-3996 @ 0xfffff064 │ │ │ │ - strbeq r8, [r8], #-3392 @ 0xfffff2c0 │ │ │ │ - ldreq r7, [r8], #-3976 @ 0xfffff078 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r8, [r8], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r9, [r8], #-3376 @ 0xfffff2d0 │ │ │ │ + ldreq r8, [r8], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b1a78 <__cxa_atexit@plt+0xa4840> │ │ │ │ ldr r2, [pc, #28] @ b1a7c <__cxa_atexit@plt+0xa4844> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r7, [r8], #-3940 @ 0xfffff09c │ │ │ │ - strbeq r8, [r8], #-3336 @ 0xfffff2f8 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r8, [r8], #-3940 @ 0xfffff09c │ │ │ │ + strbeq r9, [r8], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1af0 <__cxa_atexit@plt+0xa48b8> │ │ │ │ @@ -168489,36 +168489,36 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #56] @ b1b14 <__cxa_atexit@plt+0xa48dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ mov r7, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b b1b00 <__cxa_atexit@plt+0xa48c8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-2784 @ 0xfffff520 │ │ │ │ - strbeq r8, [r8], #-4012 @ 0xfffff054 │ │ │ │ - strbeq r8, [r8], #-4020 @ 0xfffff04c │ │ │ │ + strbeq r9, [r8], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r9, [r8], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r9, [r8], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [r8], #-3752 @ 0xfffff158 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [r8], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1b88 <__cxa_atexit@plt+0xa4950> │ │ │ │ ldr r2, [pc, #44] @ b1b90 <__cxa_atexit@plt+0xa4958> │ │ │ │ @@ -168527,19 +168527,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b1b94 <__cxa_atexit@plt+0xa495c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r8], #-3700 @ 0xfffff18c │ │ │ │ + ldreq r8, [r8], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1be0 <__cxa_atexit@plt+0xa49a8> │ │ │ │ @@ -168549,45 +168549,45 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b1c10 <__cxa_atexit@plt+0xa49d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-2508 @ 0xfffff634 │ │ │ │ + strbeq r9, [r8], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1c58 <__cxa_atexit@plt+0xa4a20> │ │ │ │ ldr r3, [pc, #24] @ b1c64 <__cxa_atexit@plt+0xa4a2c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -168600,15 +168600,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r8], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq r9, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1d14 <__cxa_atexit@plt+0xa4adc> │ │ │ │ @@ -168626,43 +168626,43 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r7, [r8], #-3316 @ 0xfffff30c │ │ │ │ + ldreq r8, [r8], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b1d5c <__cxa_atexit@plt+0xa4b24> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ + b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b1d7c <__cxa_atexit@plt+0xa4b44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ - ldreq r7, [r8], #-3224 @ 0xfffff368 │ │ │ │ + strbeq r9, [r8], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq r8, [r8], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -168674,22 +168674,22 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r7, [pc, #32] @ b1de8 <__cxa_atexit@plt+0xa4bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r8, [r8], #-3268 @ 0xfffff33c │ │ │ │ - ldreq r7, [r8], #-2456 @ 0xfffff668 │ │ │ │ + strbeq r9, [r8], #-3252 @ 0xfffff34c │ │ │ │ + ldreq r8, [r8], #-2456 @ 0xfffff668 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1e64 <__cxa_atexit@plt+0xa4c2c> │ │ │ │ ldr r2, [pc, #92] @ b1e6c <__cxa_atexit@plt+0xa4c34> │ │ │ │ @@ -168706,73 +168706,73 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r7, [r8], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq r8, [r8], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b1e9c <__cxa_atexit@plt+0xa4c64> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r7, [r8], #-2280 @ 0xfffff718 │ │ │ │ + ldreq r8, [r8], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b1ec8 <__cxa_atexit@plt+0xa4c90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b1ecc <__cxa_atexit@plt+0xa4c94> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r8, [r8], #-2752 @ 0xfffff540 │ │ │ │ + strbeq r9, [r8], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b1f00 <__cxa_atexit@plt+0xa4cc8> │ │ │ │ ldr r2, [pc, #32] @ b1f0c <__cxa_atexit@plt+0xa4cd4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [r8], #-2736 @ 0xfffff550 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [r8], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1f80 <__cxa_atexit@plt+0xa4d48> │ │ │ │ ldr r2, [pc, #44] @ b1f88 <__cxa_atexit@plt+0xa4d50> │ │ │ │ @@ -168781,19 +168781,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b1f8c <__cxa_atexit@plt+0xa4d54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r8], #-2684 @ 0xfffff584 │ │ │ │ + ldreq r8, [r8], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1fd8 <__cxa_atexit@plt+0xa4da0> │ │ │ │ @@ -168803,34 +168803,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b2008 <__cxa_atexit@plt+0xa4dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-1492 @ 0xfffffa2c │ │ │ │ + strbeq r9, [r8], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [r8], #-2520 @ 0xfffff628 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [r8], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2068 <__cxa_atexit@plt+0xa4e30> │ │ │ │ ldr lr, [pc, #44] @ b2070 <__cxa_atexit@plt+0xa4e38> │ │ │ │ @@ -168839,19 +168839,19 @@ │ │ │ │ ldr r2, [r7, #10] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r7, [r8], #-2440 @ 0xfffff678 │ │ │ │ + ldreq r8, [r8], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b20ec <__cxa_atexit@plt+0xa4eb4> │ │ │ │ @@ -168859,38 +168859,38 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b20b8 <__cxa_atexit@plt+0xa4e80> │ │ │ │ ldr r3, [pc, #88] @ b2100 <__cxa_atexit@plt+0xa4ec8> │ │ │ │ ldr r8, [pc, #88] @ b2104 <__cxa_atexit@plt+0xa4ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b2108 <__cxa_atexit@plt+0xa4ed0> │ │ │ │ ldr r1, [pc, #72] @ b210c <__cxa_atexit@plt+0xa4ed4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r7, [r8], #-2372 @ 0xfffff6bc │ │ │ │ + ldreq r8, [r8], #-2372 @ 0xfffff6bc │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r7, [r8], #-2240 @ 0xfffff740 │ │ │ │ + ldreq r8, [r8], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b215c <__cxa_atexit@plt+0xa4f24> │ │ │ │ @@ -168900,48 +168900,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r8, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b21a0 <__cxa_atexit@plt+0xa4f68> │ │ │ │ ldr r2, [pc, #28] @ b21a4 <__cxa_atexit@plt+0xa4f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r7, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ - strbeq r8, [r8], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq r7, [r8], #-2088 @ 0xfffff7d8 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r8, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r9, [r8], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq r8, [r8], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b21d8 <__cxa_atexit@plt+0xa4fa0> │ │ │ │ ldr r2, [pc, #28] @ b21dc <__cxa_atexit@plt+0xa4fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r7, [r8], #-2052 @ 0xfffff7fc │ │ │ │ - strbeq r8, [r8], #-1448 @ 0xfffffa58 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r8, [r8], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq r9, [r8], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b2250 <__cxa_atexit@plt+0xa5018> │ │ │ │ @@ -168961,36 +168961,36 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #56] @ b2274 <__cxa_atexit@plt+0xa503c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ mov r7, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b b2260 <__cxa_atexit@plt+0xa5028> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-896 @ 0xfffffc80 │ │ │ │ - strbeq r8, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ - strbeq r8, [r8], #-2132 @ 0xfffff7ac │ │ │ │ + strbeq r9, [r8], #-880 @ 0xfffffc90 │ │ │ │ + strbeq r9, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r9, [r8], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [r8], #-1864 @ 0xfffff8b8 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [r8], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b22e8 <__cxa_atexit@plt+0xa50b0> │ │ │ │ ldr r2, [pc, #44] @ b22f0 <__cxa_atexit@plt+0xa50b8> │ │ │ │ @@ -168999,19 +168999,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b22f4 <__cxa_atexit@plt+0xa50bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r8], #-1812 @ 0xfffff8ec │ │ │ │ + ldreq r8, [r8], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2340 <__cxa_atexit@plt+0xa5108> │ │ │ │ @@ -169021,34 +169021,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b2370 <__cxa_atexit@plt+0xa5138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r9, [r8], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [r8], #-1692 @ 0xfffff964 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [r8], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi b23f0 <__cxa_atexit@plt+0xa51b8> │ │ │ │ @@ -169065,25 +169065,25 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-12]! │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ - b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ + b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [r8], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq r8, [r8], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b24ac <__cxa_atexit@plt+0xa5274> │ │ │ │ @@ -169112,33 +169112,33 @@ │ │ │ │ str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r7, [r8], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq r8, [r8], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b24ec <__cxa_atexit@plt+0xa52b4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [r8], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq r8, [r8], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b2568 <__cxa_atexit@plt+0xa5330> │ │ │ │ @@ -169146,35 +169146,35 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b2534 <__cxa_atexit@plt+0xa52fc> │ │ │ │ ldr r3, [pc, #88] @ b257c <__cxa_atexit@plt+0xa5344> │ │ │ │ ldr r8, [pc, #88] @ b2580 <__cxa_atexit@plt+0xa5348> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b2584 <__cxa_atexit@plt+0xa534c> │ │ │ │ ldr r1, [pc, #72] @ b2588 <__cxa_atexit@plt+0xa5350> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r7, [r8], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq r8, [r8], #-1224 @ 0xfffffb38 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -169186,18 +169186,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ @@ -169213,15 +169213,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b2640 <__cxa_atexit@plt+0xa5408> │ │ │ │ ldr r3, [pc, #24] @ b264c <__cxa_atexit@plt+0xa5414> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -169234,15 +169234,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r8], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r8, [r8], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b26fc <__cxa_atexit@plt+0xa54c4> │ │ │ │ @@ -169260,43 +169260,43 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r8, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq r8, [r8], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b2744 <__cxa_atexit@plt+0xa550c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ + b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b2764 <__cxa_atexit@plt+0xa552c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8], #-3704 @ 0xfffff188 │ │ │ │ - ldreq r7, [r8], #-688 @ 0xfffffd50 │ │ │ │ + strbeq r8, [r8], #-3688 @ 0xfffff198 │ │ │ │ + ldreq r8, [r8], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -169308,22 +169308,22 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r7, [pc, #32] @ b27d0 <__cxa_atexit@plt+0xa5598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r8, [r8], #-732 @ 0xfffffd24 │ │ │ │ - ldreq r6, [r8], #-4016 @ 0xfffff050 │ │ │ │ + strbeq r9, [r8], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r7, [r8], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b284c <__cxa_atexit@plt+0xa5614> │ │ │ │ ldr r2, [pc, #92] @ b2854 <__cxa_atexit@plt+0xa561c> │ │ │ │ @@ -169340,73 +169340,73 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r6, [r8], #-3884 @ 0xfffff0d4 │ │ │ │ + ldreq r7, [r8], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b2884 <__cxa_atexit@plt+0xa564c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [r8], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r7, [r8], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b28b0 <__cxa_atexit@plt+0xa5678> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b28b4 <__cxa_atexit@plt+0xa567c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r8, [r8], #-216 @ 0xffffff28 │ │ │ │ + strbeq r9, [r8], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b28e8 <__cxa_atexit@plt+0xa56b0> │ │ │ │ ldr r2, [pc, #32] @ b28f4 <__cxa_atexit@plt+0xa56bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r7, [r8], #-200 @ 0xffffff38 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r8, [r8], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2968 <__cxa_atexit@plt+0xa5730> │ │ │ │ ldr r2, [pc, #44] @ b2970 <__cxa_atexit@plt+0xa5738> │ │ │ │ @@ -169415,19 +169415,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b2974 <__cxa_atexit@plt+0xa573c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r8], #-148 @ 0xffffff6c │ │ │ │ + ldreq r8, [r8], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b29c0 <__cxa_atexit@plt+0xa5788> │ │ │ │ @@ -169437,34 +169437,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b29f0 <__cxa_atexit@plt+0xa57b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8], #-3052 @ 0xfffff414 │ │ │ │ + strbeq r8, [r8], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r6, [r8], #-4080 @ 0xfffff010 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r7, [r8], #-4080 @ 0xfffff010 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2a50 <__cxa_atexit@plt+0xa5818> │ │ │ │ ldr lr, [pc, #44] @ b2a58 <__cxa_atexit@plt+0xa5820> │ │ │ │ @@ -169473,19 +169473,19 @@ │ │ │ │ ldr r2, [r7, #10] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [r8], #-4000 @ 0xfffff060 │ │ │ │ + ldreq r7, [r8], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b2ad4 <__cxa_atexit@plt+0xa589c> │ │ │ │ @@ -169493,38 +169493,38 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b2aa0 <__cxa_atexit@plt+0xa5868> │ │ │ │ ldr r3, [pc, #88] @ b2ae8 <__cxa_atexit@plt+0xa58b0> │ │ │ │ ldr r8, [pc, #88] @ b2aec <__cxa_atexit@plt+0xa58b4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b2af0 <__cxa_atexit@plt+0xa58b8> │ │ │ │ ldr r1, [pc, #72] @ b2af4 <__cxa_atexit@plt+0xa58bc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r6, [r8], #-3932 @ 0xfffff0a4 │ │ │ │ + ldreq r7, [r8], #-3932 @ 0xfffff0a4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r6, [r8], #-3800 @ 0xfffff128 │ │ │ │ + ldreq r7, [r8], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2b44 <__cxa_atexit@plt+0xa590c> │ │ │ │ @@ -169534,48 +169534,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [r8], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r7, [r8], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b2b88 <__cxa_atexit@plt+0xa5950> │ │ │ │ ldr r2, [pc, #28] @ b2b8c <__cxa_atexit@plt+0xa5954> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r6, [r8], #-3668 @ 0xfffff1ac │ │ │ │ - strbeq r7, [r8], #-3064 @ 0xfffff408 │ │ │ │ - ldreq r6, [r8], #-3648 @ 0xfffff1c0 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r7, [r8], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq r8, [r8], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r7, [r8], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b2bc0 <__cxa_atexit@plt+0xa5988> │ │ │ │ ldr r2, [pc, #28] @ b2bc4 <__cxa_atexit@plt+0xa598c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r6, [r8], #-3612 @ 0xfffff1e4 │ │ │ │ - strbeq r7, [r8], #-3008 @ 0xfffff440 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r7, [r8], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq r8, [r8], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b2c38 <__cxa_atexit@plt+0xa5a00> │ │ │ │ @@ -169595,36 +169595,36 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #56] @ b2c5c <__cxa_atexit@plt+0xa5a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ mov r7, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b b2c48 <__cxa_atexit@plt+0xa5a10> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8], #-2456 @ 0xfffff668 │ │ │ │ - strbeq r7, [r8], #-3684 @ 0xfffff19c │ │ │ │ - strbeq r7, [r8], #-3692 @ 0xfffff194 │ │ │ │ + strbeq r8, [r8], #-2440 @ 0xfffff678 │ │ │ │ + strbeq r8, [r8], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq r8, [r8], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r6, [r8], #-3424 @ 0xfffff2a0 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r7, [r8], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2cd0 <__cxa_atexit@plt+0xa5a98> │ │ │ │ ldr r2, [pc, #44] @ b2cd8 <__cxa_atexit@plt+0xa5aa0> │ │ │ │ @@ -169633,19 +169633,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b2cdc <__cxa_atexit@plt+0xa5aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [r8], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r7, [r8], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2d28 <__cxa_atexit@plt+0xa5af0> │ │ │ │ @@ -169655,61 +169655,61 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b2d58 <__cxa_atexit@plt+0xa5b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8], #-2180 @ 0xfffff77c │ │ │ │ + strbeq r8, [r8], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r6, [r8], #-3252 @ 0xfffff34c │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r7, [r8], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2da0 <__cxa_atexit@plt+0xa5b68> │ │ │ │ ldr r3, [pc, #28] @ b2db0 <__cxa_atexit@plt+0xa5b78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ + b 401a24 <__cxa_atexit@plt+0x3f47ec> │ │ │ │ ldr r7, [pc, #12] @ b2db4 <__cxa_atexit@plt+0xa5b7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [r8], #-3220 @ 0xfffff36c │ │ │ │ - ldreq r6, [r8], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r7, [r8], #-3220 @ 0xfffff36c │ │ │ │ + ldreq r7, [r8], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b2dd8 <__cxa_atexit@plt+0xa5ba0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [r8], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r7, [r8], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2e7c <__cxa_atexit@plt+0xa5c44> │ │ │ │ @@ -169729,35 +169729,35 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #11 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r7, [pc, #48] @ b2e88 <__cxa_atexit@plt+0xa5c50> │ │ │ │ ldr r0, [pc, #48] @ b2e8c <__cxa_atexit@plt+0xa5c54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #11 │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ + b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xffffe7cc │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - ldreq r6, [r8], #-2928 @ 0xfffff490 │ │ │ │ + ldreq r7, [r8], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2f30 <__cxa_atexit@plt+0xa5cf8> │ │ │ │ @@ -169785,33 +169785,33 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldreq r6, [r8], #-2716 @ 0xfffff564 │ │ │ │ + ldreq r7, [r8], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b2f70 <__cxa_atexit@plt+0xa5d38> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [r8], #-2680 @ 0xfffff588 │ │ │ │ + ldreq r7, [r8], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b2ff0 <__cxa_atexit@plt+0xa5db8> │ │ │ │ @@ -169819,36 +169819,36 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b2fb8 <__cxa_atexit@plt+0xa5d80> │ │ │ │ ldr r3, [pc, #92] @ b3004 <__cxa_atexit@plt+0xa5dcc> │ │ │ │ ldr r8, [pc, #92] @ b3008 <__cxa_atexit@plt+0xa5dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #76] @ b300c <__cxa_atexit@plt+0xa5dd4> │ │ │ │ ldr r1, [pc, #76] @ b3010 <__cxa_atexit@plt+0xa5dd8> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r6, [r8], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq r7, [r8], #-2628 @ 0xfffff5bc │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -169860,31 +169860,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r8], #-2420 @ 0xfffff68c │ │ │ │ + ldreq r7, [r8], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b312c <__cxa_atexit@plt+0xa5ef4> │ │ │ │ @@ -169912,33 +169912,33 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffe9b4 │ │ │ │ @ instruction: 0xffffe5a8 │ │ │ │ @ instruction: 0xffffe7c0 │ │ │ │ @ instruction: 0xffffea40 │ │ │ │ - ldreq r6, [r8], #-2208 @ 0xfffff760 │ │ │ │ + ldreq r7, [r8], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b316c <__cxa_atexit@plt+0xa5f34> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [r8], #-2172 @ 0xfffff784 │ │ │ │ + ldreq r7, [r8], #-2172 @ 0xfffff784 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b31ec <__cxa_atexit@plt+0xa5fb4> │ │ │ │ @@ -169946,36 +169946,36 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b31b4 <__cxa_atexit@plt+0xa5f7c> │ │ │ │ ldr r3, [pc, #92] @ b3200 <__cxa_atexit@plt+0xa5fc8> │ │ │ │ ldr r8, [pc, #92] @ b3204 <__cxa_atexit@plt+0xa5fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #76] @ b3208 <__cxa_atexit@plt+0xa5fd0> │ │ │ │ ldr r1, [pc, #76] @ b320c <__cxa_atexit@plt+0xa5fd4> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r6, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq r7, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ @ instruction: 0xffffe984 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -169987,48 +169987,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffe9e0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r8], #-1952 @ 0xfffff860 │ │ │ │ + ldreq r7, [r8], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b32c4 <__cxa_atexit@plt+0xa608c> │ │ │ │ ldr r3, [pc, #28] @ b32d4 <__cxa_atexit@plt+0xa609c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ + b 401a24 <__cxa_atexit@plt+0x3f47ec> │ │ │ │ ldr r7, [pc, #12] @ b32d8 <__cxa_atexit@plt+0xa60a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - ldreq r6, [r8], #-1904 @ 0xfffff890 │ │ │ │ + ldreq r7, [r8], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3320 <__cxa_atexit@plt+0xa60e8> │ │ │ │ ldr r1, [pc, #48] @ b3328 <__cxa_atexit@plt+0xa60f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -170037,38 +170037,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r7, [r8], #-660 @ 0xfffffd6c │ │ │ │ + strbeq r8, [r8], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b337c <__cxa_atexit@plt+0xa6144> │ │ │ │ ldr r2, [pc, #32] @ b3384 <__cxa_atexit@plt+0xa614c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -170079,15 +170079,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -170107,15 +170107,15 @@ │ │ │ │ str r5, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -170133,15 +170133,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r8], #-340 @ 0xfffffeac │ │ │ │ + strbeq r8, [r8], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3510 <__cxa_atexit@plt+0xa62d8> │ │ │ │ @@ -170161,43 +170161,43 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r9, #2 │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r6, [r8], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq r7, [r8], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b3558 <__cxa_atexit@plt+0xa6320> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ + b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b3578 <__cxa_atexit@plt+0xa6340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8], #-100 @ 0xffffff9c │ │ │ │ - ldreq r6, [r8], #-1180 @ 0xfffffb64 │ │ │ │ + strbeq r8, [r8], #-84 @ 0xffffffac │ │ │ │ + ldreq r7, [r8], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -170211,22 +170211,22 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ ldr r7, [pc, #32] @ b35ec <__cxa_atexit@plt+0xa63b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r7, [r8], #-1216 @ 0xfffffb40 │ │ │ │ - ldreq r6, [r8], #-404 @ 0xfffffe6c │ │ │ │ + strbeq r8, [r8], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq r7, [r8], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3668 <__cxa_atexit@plt+0xa6430> │ │ │ │ ldr r2, [pc, #92] @ b3670 <__cxa_atexit@plt+0xa6438> │ │ │ │ @@ -170243,73 +170243,73 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r6, [r8], #-272 @ 0xfffffef0 │ │ │ │ + ldreq r7, [r8], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b36a0 <__cxa_atexit@plt+0xa6468> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [r8], #-228 @ 0xffffff1c │ │ │ │ + ldreq r7, [r8], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b36cc <__cxa_atexit@plt+0xa6494> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b36d0 <__cxa_atexit@plt+0xa6498> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r7, [r8], #-700 @ 0xfffffd44 │ │ │ │ + strbeq r8, [r8], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b3704 <__cxa_atexit@plt+0xa64cc> │ │ │ │ ldr r2, [pc, #32] @ b3710 <__cxa_atexit@plt+0xa64d8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r6, [r8], #-684 @ 0xfffffd54 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r7, [r8], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3784 <__cxa_atexit@plt+0xa654c> │ │ │ │ ldr r2, [pc, #44] @ b378c <__cxa_atexit@plt+0xa6554> │ │ │ │ @@ -170318,19 +170318,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b3790 <__cxa_atexit@plt+0xa6558> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [r8], #-632 @ 0xfffffd88 │ │ │ │ + ldreq r7, [r8], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b37dc <__cxa_atexit@plt+0xa65a4> │ │ │ │ @@ -170340,34 +170340,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b380c <__cxa_atexit@plt+0xa65d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r7, [r8], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r6, [r8], #-468 @ 0xfffffe2c │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r7, [r8], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b386c <__cxa_atexit@plt+0xa6634> │ │ │ │ ldr lr, [pc, #44] @ b3874 <__cxa_atexit@plt+0xa663c> │ │ │ │ @@ -170376,19 +170376,19 @@ │ │ │ │ ldr r2, [r7, #10] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [r8], #-388 @ 0xfffffe7c │ │ │ │ + ldreq r7, [r8], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b38f0 <__cxa_atexit@plt+0xa66b8> │ │ │ │ @@ -170396,38 +170396,38 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b38bc <__cxa_atexit@plt+0xa6684> │ │ │ │ ldr r3, [pc, #88] @ b3904 <__cxa_atexit@plt+0xa66cc> │ │ │ │ ldr r8, [pc, #88] @ b3908 <__cxa_atexit@plt+0xa66d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b390c <__cxa_atexit@plt+0xa66d4> │ │ │ │ ldr r1, [pc, #72] @ b3910 <__cxa_atexit@plt+0xa66d8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r6, [r8], #-320 @ 0xfffffec0 │ │ │ │ + ldreq r7, [r8], #-320 @ 0xfffffec0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r6, [r8], #-188 @ 0xffffff44 │ │ │ │ + ldreq r7, [r8], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3960 <__cxa_atexit@plt+0xa6728> │ │ │ │ @@ -170437,48 +170437,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [r8], #-92 @ 0xffffffa4 │ │ │ │ + ldreq r7, [r8], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b39a4 <__cxa_atexit@plt+0xa676c> │ │ │ │ ldr r2, [pc, #28] @ b39a8 <__cxa_atexit@plt+0xa6770> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r6, [r8], #-56 @ 0xffffffc8 │ │ │ │ - strbeq r6, [r8], #-3548 @ 0xfffff224 │ │ │ │ - ldreq r6, [r8], #-36 @ 0xffffffdc │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r7, [r8], #-56 @ 0xffffffc8 │ │ │ │ + strbeq r7, [r8], #-3532 @ 0xfffff234 │ │ │ │ + ldreq r7, [r8], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b39dc <__cxa_atexit@plt+0xa67a4> │ │ │ │ ldr r2, [pc, #28] @ b39e0 <__cxa_atexit@plt+0xa67a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r6, [r8], #-0 │ │ │ │ - strbeq r6, [r8], #-3492 @ 0xfffff25c │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r7, [r8], #-0 │ │ │ │ + strbeq r7, [r8], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b3a54 <__cxa_atexit@plt+0xa681c> │ │ │ │ @@ -170498,36 +170498,36 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #56] @ b3a78 <__cxa_atexit@plt+0xa6840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ mov r7, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b b3a64 <__cxa_atexit@plt+0xa682c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #-2940 @ 0xfffff484 │ │ │ │ - strbeq r7, [r8], #-72 @ 0xffffffb8 │ │ │ │ - strbeq r7, [r8], #-80 @ 0xffffffb0 │ │ │ │ + strbeq r7, [r8], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r8, [r8], #-56 @ 0xffffffc8 │ │ │ │ + strbeq r8, [r8], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r5, [r8], #-3908 @ 0xfffff0bc │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r6, [r8], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3aec <__cxa_atexit@plt+0xa68b4> │ │ │ │ ldr r2, [pc, #44] @ b3af4 <__cxa_atexit@plt+0xa68bc> │ │ │ │ @@ -170536,19 +170536,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b3af8 <__cxa_atexit@plt+0xa68c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r5, [r8], #-3856 @ 0xfffff0f0 │ │ │ │ + ldreq r6, [r8], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3b44 <__cxa_atexit@plt+0xa690c> │ │ │ │ @@ -170558,33 +170558,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b3b74 <__cxa_atexit@plt+0xa693c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #-2664 @ 0xfffff598 │ │ │ │ + strbeq r7, [r8], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3bd0 <__cxa_atexit@plt+0xa6998> │ │ │ │ ldr r1, [pc, #48] @ b3bd8 <__cxa_atexit@plt+0xa69a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -170593,38 +170593,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r6, [r8], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r7, [r8], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3c2c <__cxa_atexit@plt+0xa69f4> │ │ │ │ ldr r2, [pc, #32] @ b3c34 <__cxa_atexit@plt+0xa69fc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -170635,15 +170635,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -170663,15 +170663,15 @@ │ │ │ │ str r5, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -170689,15 +170689,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r8], #-2212 @ 0xfffff75c │ │ │ │ + strbeq r7, [r8], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3dc0 <__cxa_atexit@plt+0xa6b88> │ │ │ │ @@ -170717,43 +170717,43 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r9, #2 │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r5, [r8], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq r6, [r8], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b3e08 <__cxa_atexit@plt+0xa6bd0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ + b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b3e28 <__cxa_atexit@plt+0xa6bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #-1972 @ 0xfffff84c │ │ │ │ - ldreq r5, [r8], #-3052 @ 0xfffff414 │ │ │ │ + strbeq r7, [r8], #-1956 @ 0xfffff85c │ │ │ │ + ldreq r6, [r8], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -170767,22 +170767,22 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ ldr r7, [pc, #32] @ b3e9c <__cxa_atexit@plt+0xa6c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r6, [r8], #-3088 @ 0xfffff3f0 │ │ │ │ - ldreq r5, [r8], #-2276 @ 0xfffff71c │ │ │ │ + strbeq r7, [r8], #-3072 @ 0xfffff400 │ │ │ │ + ldreq r6, [r8], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3f18 <__cxa_atexit@plt+0xa6ce0> │ │ │ │ ldr r2, [pc, #92] @ b3f20 <__cxa_atexit@plt+0xa6ce8> │ │ │ │ @@ -170799,73 +170799,73 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r5, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r6, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b3f50 <__cxa_atexit@plt+0xa6d18> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [r8], #-2100 @ 0xfffff7cc │ │ │ │ + ldreq r6, [r8], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b3f7c <__cxa_atexit@plt+0xa6d44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b3f80 <__cxa_atexit@plt+0xa6d48> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r6, [r8], #-2572 @ 0xfffff5f4 │ │ │ │ + strbeq r7, [r8], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b3fb4 <__cxa_atexit@plt+0xa6d7c> │ │ │ │ ldr r2, [pc, #32] @ b3fc0 <__cxa_atexit@plt+0xa6d88> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r5, [r8], #-2556 @ 0xfffff604 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r6, [r8], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4034 <__cxa_atexit@plt+0xa6dfc> │ │ │ │ ldr r2, [pc, #44] @ b403c <__cxa_atexit@plt+0xa6e04> │ │ │ │ @@ -170874,19 +170874,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b4040 <__cxa_atexit@plt+0xa6e08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r5, [r8], #-2504 @ 0xfffff638 │ │ │ │ + ldreq r6, [r8], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b408c <__cxa_atexit@plt+0xa6e54> │ │ │ │ @@ -170896,34 +170896,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b40bc <__cxa_atexit@plt+0xa6e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r7, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r5, [r8], #-2340 @ 0xfffff6dc │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r6, [r8], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b411c <__cxa_atexit@plt+0xa6ee4> │ │ │ │ ldr lr, [pc, #44] @ b4124 <__cxa_atexit@plt+0xa6eec> │ │ │ │ @@ -170932,19 +170932,19 @@ │ │ │ │ ldr r2, [r7, #10] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r8], #-2260 @ 0xfffff72c │ │ │ │ + ldreq r6, [r8], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b41a0 <__cxa_atexit@plt+0xa6f68> │ │ │ │ @@ -170952,38 +170952,38 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b416c <__cxa_atexit@plt+0xa6f34> │ │ │ │ ldr r3, [pc, #88] @ b41b4 <__cxa_atexit@plt+0xa6f7c> │ │ │ │ ldr r8, [pc, #88] @ b41b8 <__cxa_atexit@plt+0xa6f80> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b41bc <__cxa_atexit@plt+0xa6f84> │ │ │ │ ldr r1, [pc, #72] @ b41c0 <__cxa_atexit@plt+0xa6f88> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r5, [r8], #-2192 @ 0xfffff770 │ │ │ │ + ldreq r6, [r8], #-2192 @ 0xfffff770 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r5, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq r6, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4210 <__cxa_atexit@plt+0xa6fd8> │ │ │ │ @@ -170993,48 +170993,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r5, [r8], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r6, [r8], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b4254 <__cxa_atexit@plt+0xa701c> │ │ │ │ ldr r2, [pc, #28] @ b4258 <__cxa_atexit@plt+0xa7020> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r5, [r8], #-1928 @ 0xfffff878 │ │ │ │ - strbeq r6, [r8], #-1324 @ 0xfffffad4 │ │ │ │ - ldreq r5, [r8], #-1908 @ 0xfffff88c │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r6, [r8], #-1928 @ 0xfffff878 │ │ │ │ + strbeq r7, [r8], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq r6, [r8], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b428c <__cxa_atexit@plt+0xa7054> │ │ │ │ ldr r2, [pc, #28] @ b4290 <__cxa_atexit@plt+0xa7058> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r5, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ - strbeq r6, [r8], #-1268 @ 0xfffffb0c │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r6, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ + strbeq r7, [r8], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b4304 <__cxa_atexit@plt+0xa70cc> │ │ │ │ @@ -171054,36 +171054,36 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #56] @ b4328 <__cxa_atexit@plt+0xa70f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ mov r7, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b b4314 <__cxa_atexit@plt+0xa70dc> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #-716 @ 0xfffffd34 │ │ │ │ - strbeq r6, [r8], #-1944 @ 0xfffff868 │ │ │ │ - strbeq r6, [r8], #-1952 @ 0xfffff860 │ │ │ │ + strbeq r7, [r8], #-700 @ 0xfffffd44 │ │ │ │ + strbeq r7, [r8], #-1928 @ 0xfffff878 │ │ │ │ + strbeq r7, [r8], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r5, [r8], #-1684 @ 0xfffff96c │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r6, [r8], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b439c <__cxa_atexit@plt+0xa7164> │ │ │ │ ldr r2, [pc, #44] @ b43a4 <__cxa_atexit@plt+0xa716c> │ │ │ │ @@ -171092,19 +171092,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b43a8 <__cxa_atexit@plt+0xa7170> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r5, [r8], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq r6, [r8], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b43f4 <__cxa_atexit@plt+0xa71bc> │ │ │ │ @@ -171114,34 +171114,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b4424 <__cxa_atexit@plt+0xa71ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #-440 @ 0xfffffe48 │ │ │ │ + strbeq r7, [r8], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r5, [r8], #-1512 @ 0xfffffa18 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r6, [r8], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi b44a8 <__cxa_atexit@plt+0xa7270> │ │ │ │ @@ -171159,25 +171159,25 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ - b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ + b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [r8], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq r6, [r8], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4564 <__cxa_atexit@plt+0xa732c> │ │ │ │ @@ -171206,33 +171206,33 @@ │ │ │ │ str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r5, [r8], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq r6, [r8], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b45a4 <__cxa_atexit@plt+0xa736c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r5, [r8], #-1092 @ 0xfffffbbc │ │ │ │ + ldreq r6, [r8], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b4620 <__cxa_atexit@plt+0xa73e8> │ │ │ │ @@ -171240,35 +171240,35 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b45ec <__cxa_atexit@plt+0xa73b4> │ │ │ │ ldr r3, [pc, #88] @ b4634 <__cxa_atexit@plt+0xa73fc> │ │ │ │ ldr r8, [pc, #88] @ b4638 <__cxa_atexit@plt+0xa7400> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b463c <__cxa_atexit@plt+0xa7404> │ │ │ │ ldr r1, [pc, #72] @ b4640 <__cxa_atexit@plt+0xa7408> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r5, [r8], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq r6, [r8], #-1040 @ 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -171280,18 +171280,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ @@ -171312,38 +171312,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r5, [r8], #-3752 @ 0xfffff158 │ │ │ │ + strbeq r6, [r8], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4768 <__cxa_atexit@plt+0xa7530> │ │ │ │ ldr r2, [pc, #32] @ b4770 <__cxa_atexit@plt+0xa7538> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -171354,15 +171354,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -171382,15 +171382,15 @@ │ │ │ │ str r5, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -171408,15 +171408,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r8], #-3432 @ 0xfffff298 │ │ │ │ + strbeq r6, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b48fc <__cxa_atexit@plt+0xa76c4> │ │ │ │ @@ -171436,43 +171436,43 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r9, #2 │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r5, [r8], #-276 @ 0xfffffeec │ │ │ │ + ldreq r6, [r8], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b4944 <__cxa_atexit@plt+0xa770c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ + b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b4964 <__cxa_atexit@plt+0xa772c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8], #-3192 @ 0xfffff388 │ │ │ │ - ldreq r5, [r8], #-176 @ 0xffffff50 │ │ │ │ + strbeq r6, [r8], #-3176 @ 0xfffff398 │ │ │ │ + ldreq r6, [r8], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -171486,22 +171486,22 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ ldr r7, [pc, #32] @ b49d8 <__cxa_atexit@plt+0xa77a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r6, [r8], #-212 @ 0xffffff2c │ │ │ │ - ldreq r4, [r8], #-3496 @ 0xfffff258 │ │ │ │ + strbeq r7, [r8], #-196 @ 0xffffff3c │ │ │ │ + ldreq r5, [r8], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4a54 <__cxa_atexit@plt+0xa781c> │ │ │ │ ldr r2, [pc, #92] @ b4a5c <__cxa_atexit@plt+0xa7824> │ │ │ │ @@ -171518,73 +171518,73 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r4, [r8], #-3364 @ 0xfffff2dc │ │ │ │ + ldreq r5, [r8], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b4a8c <__cxa_atexit@plt+0xa7854> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r4, [r8], #-3320 @ 0xfffff308 │ │ │ │ + ldreq r5, [r8], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b4ab8 <__cxa_atexit@plt+0xa7880> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b4abc <__cxa_atexit@plt+0xa7884> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r5, [r8], #-3792 @ 0xfffff130 │ │ │ │ + strbeq r6, [r8], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b4af0 <__cxa_atexit@plt+0xa78b8> │ │ │ │ ldr r2, [pc, #32] @ b4afc <__cxa_atexit@plt+0xa78c4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r4, [r8], #-3776 @ 0xfffff140 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r5, [r8], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4b70 <__cxa_atexit@plt+0xa7938> │ │ │ │ ldr r2, [pc, #44] @ b4b78 <__cxa_atexit@plt+0xa7940> │ │ │ │ @@ -171593,19 +171593,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b4b7c <__cxa_atexit@plt+0xa7944> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [r8], #-3724 @ 0xfffff174 │ │ │ │ + ldreq r5, [r8], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4bc8 <__cxa_atexit@plt+0xa7990> │ │ │ │ @@ -171615,34 +171615,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b4bf8 <__cxa_atexit@plt+0xa79c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r6, [r8], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r4, [r8], #-3560 @ 0xfffff218 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r5, [r8], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4c58 <__cxa_atexit@plt+0xa7a20> │ │ │ │ ldr lr, [pc, #44] @ b4c60 <__cxa_atexit@plt+0xa7a28> │ │ │ │ @@ -171651,19 +171651,19 @@ │ │ │ │ ldr r2, [r7, #10] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r8], #-3480 @ 0xfffff268 │ │ │ │ + ldreq r5, [r8], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b4cdc <__cxa_atexit@plt+0xa7aa4> │ │ │ │ @@ -171671,38 +171671,38 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b4ca8 <__cxa_atexit@plt+0xa7a70> │ │ │ │ ldr r3, [pc, #88] @ b4cf0 <__cxa_atexit@plt+0xa7ab8> │ │ │ │ ldr r8, [pc, #88] @ b4cf4 <__cxa_atexit@plt+0xa7abc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #72] @ b4cf8 <__cxa_atexit@plt+0xa7ac0> │ │ │ │ ldr r1, [pc, #72] @ b4cfc <__cxa_atexit@plt+0xa7ac4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r4, [r8], #-3412 @ 0xfffff2ac │ │ │ │ + ldreq r5, [r8], #-3412 @ 0xfffff2ac │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r4, [r8], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r5, [r8], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4d4c <__cxa_atexit@plt+0xa7b14> │ │ │ │ @@ -171712,48 +171712,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [r8], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r5, [r8], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b4d90 <__cxa_atexit@plt+0xa7b58> │ │ │ │ ldr r2, [pc, #28] @ b4d94 <__cxa_atexit@plt+0xa7b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r4, [r8], #-3148 @ 0xfffff3b4 │ │ │ │ - strbeq r5, [r8], #-2544 @ 0xfffff610 │ │ │ │ - ldreq r4, [r8], #-3128 @ 0xfffff3c8 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r5, [r8], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq r6, [r8], #-2528 @ 0xfffff620 │ │ │ │ + ldreq r5, [r8], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b4dc8 <__cxa_atexit@plt+0xa7b90> │ │ │ │ ldr r2, [pc, #28] @ b4dcc <__cxa_atexit@plt+0xa7b94> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ - ldreq r4, [r8], #-3092 @ 0xfffff3ec │ │ │ │ - strbeq r5, [r8], #-2488 @ 0xfffff648 │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ + ldreq r5, [r8], #-3092 @ 0xfffff3ec │ │ │ │ + strbeq r6, [r8], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b4e40 <__cxa_atexit@plt+0xa7c08> │ │ │ │ @@ -171773,36 +171773,36 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #56] @ b4e64 <__cxa_atexit@plt+0xa7c2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ mov r7, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b b4e50 <__cxa_atexit@plt+0xa7c18> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8], #-1936 @ 0xfffff870 │ │ │ │ - strbeq r5, [r8], #-3164 @ 0xfffff3a4 │ │ │ │ - strbeq r5, [r8], #-3172 @ 0xfffff39c │ │ │ │ + strbeq r6, [r8], #-1920 @ 0xfffff880 │ │ │ │ + strbeq r6, [r8], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq r6, [r8], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r4, [r8], #-2904 @ 0xfffff4a8 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r5, [r8], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4ed8 <__cxa_atexit@plt+0xa7ca0> │ │ │ │ ldr r2, [pc, #44] @ b4ee0 <__cxa_atexit@plt+0xa7ca8> │ │ │ │ @@ -171811,19 +171811,19 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [pc, #32] @ b4ee4 <__cxa_atexit@plt+0xa7cac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [r8], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r5, [r8], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4f30 <__cxa_atexit@plt+0xa7cf8> │ │ │ │ @@ -171833,61 +171833,61 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b4f60 <__cxa_atexit@plt+0xa7d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8], #-1660 @ 0xfffff984 │ │ │ │ + strbeq r6, [r8], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r4, [r8], #-2732 @ 0xfffff554 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r5, [r8], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4fa8 <__cxa_atexit@plt+0xa7d70> │ │ │ │ ldr r3, [pc, #28] @ b4fb8 <__cxa_atexit@plt+0xa7d80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ + b 401a24 <__cxa_atexit@plt+0x3f47ec> │ │ │ │ ldr r7, [pc, #12] @ b4fbc <__cxa_atexit@plt+0xa7d84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r8], #-2716 @ 0xfffff564 │ │ │ │ - ldreq r4, [r8], #-2664 @ 0xfffff598 │ │ │ │ + ldreq r5, [r8], #-2716 @ 0xfffff564 │ │ │ │ + ldreq r5, [r8], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b4fe0 <__cxa_atexit@plt+0xa7da8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [r8], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq r5, [r8], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5088 <__cxa_atexit@plt+0xa7e50> │ │ │ │ @@ -171907,36 +171907,36 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #15 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r7, [pc, #52] @ b5094 <__cxa_atexit@plt+0xa7e5c> │ │ │ │ ldr lr, [pc, #52] @ b5098 <__cxa_atexit@plt+0xa7e60> │ │ │ │ add r7, pc, r7 │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r3, #16]! │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #15 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - b 40140c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ + b 40145c <__cxa_atexit@plt+0x3f4224> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ @ instruction: 0xffffe520 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - ldreq r4, [r8], #-2404 @ 0xfffff69c │ │ │ │ + ldreq r5, [r8], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b513c <__cxa_atexit@plt+0xa7f04> │ │ │ │ @@ -171964,33 +171964,33 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - ldreq r4, [r8], #-2192 @ 0xfffff770 │ │ │ │ + ldreq r5, [r8], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b517c <__cxa_atexit@plt+0xa7f44> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [r8], #-2156 @ 0xfffff794 │ │ │ │ + ldreq r5, [r8], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b51fc <__cxa_atexit@plt+0xa7fc4> │ │ │ │ @@ -171998,36 +171998,36 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b51c4 <__cxa_atexit@plt+0xa7f8c> │ │ │ │ ldr r3, [pc, #92] @ b5210 <__cxa_atexit@plt+0xa7fd8> │ │ │ │ ldr r8, [pc, #92] @ b5214 <__cxa_atexit@plt+0xa7fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #76] @ b5218 <__cxa_atexit@plt+0xa7fe0> │ │ │ │ ldr r1, [pc, #76] @ b521c <__cxa_atexit@plt+0xa7fe4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r4, [r8], #-2104 @ 0xfffff7c8 │ │ │ │ + ldreq r5, [r8], #-2104 @ 0xfffff7c8 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -172039,31 +172039,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8], #-1896 @ 0xfffff898 │ │ │ │ + ldreq r5, [r8], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5338 <__cxa_atexit@plt+0xa8100> │ │ │ │ @@ -172091,33 +172091,33 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffe70c │ │ │ │ @ instruction: 0xffffe300 │ │ │ │ @ instruction: 0xffffe518 │ │ │ │ @ instruction: 0xffffe798 │ │ │ │ - ldreq r4, [r8], #-1684 @ 0xfffff96c │ │ │ │ + ldreq r5, [r8], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b5378 <__cxa_atexit@plt+0xa8140> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [r8], #-1648 @ 0xfffff990 │ │ │ │ + ldreq r5, [r8], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc b53f8 <__cxa_atexit@plt+0xa81c0> │ │ │ │ @@ -172125,36 +172125,36 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne b53c0 <__cxa_atexit@plt+0xa8188> │ │ │ │ ldr r3, [pc, #92] @ b540c <__cxa_atexit@plt+0xa81d4> │ │ │ │ ldr r8, [pc, #92] @ b5410 <__cxa_atexit@plt+0xa81d8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr lr, [pc, #76] @ b5414 <__cxa_atexit@plt+0xa81dc> │ │ │ │ ldr r1, [pc, #76] @ b5418 <__cxa_atexit@plt+0xa81e0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r4, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq r5, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ @ instruction: 0xffffe6e0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -172166,49 +172166,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xffffe738 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq r5, [r8], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b54d0 <__cxa_atexit@plt+0xa8298> │ │ │ │ ldr r3, [pc, #28] @ b54e0 <__cxa_atexit@plt+0xa82a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 40193c <__cxa_atexit@plt+0x3f4704> │ │ │ │ + b 401a24 <__cxa_atexit@plt+0x3f47ec> │ │ │ │ ldr r7, [pc, #12] @ b54e4 <__cxa_atexit@plt+0xa82ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - ldreq r4, [r8], #-1396 @ 0xfffffa8c │ │ │ │ - ldreq r4, [r8], #-668 @ 0xfffffd64 │ │ │ │ + ldreq r5, [r8], #-1396 @ 0xfffffa8c │ │ │ │ + ldreq r5, [r8], #-668 @ 0xfffffd64 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5560 <__cxa_atexit@plt+0xa8328> │ │ │ │ ldr r2, [pc, #92] @ b5568 <__cxa_atexit@plt+0xa8330> │ │ │ │ @@ -172225,109 +172225,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r4, [r8], #-536 @ 0xfffffde8 │ │ │ │ + ldreq r5, [r8], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b5598 <__cxa_atexit@plt+0xa8360> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r4, [r8], #-492 @ 0xfffffe14 │ │ │ │ + ldreq r5, [r8], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b55c4 <__cxa_atexit@plt+0xa838c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b55c8 <__cxa_atexit@plt+0xa8390> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r5, [r8], #-964 @ 0xfffffc3c │ │ │ │ + strbeq r6, [r8], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b55fc <__cxa_atexit@plt+0xa83c4> │ │ │ │ ldr r2, [pc, #32] @ b5608 <__cxa_atexit@plt+0xa83d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ b5648 <__cxa_atexit@plt+0xa8410> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b563c <__cxa_atexit@plt+0xa8404> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b56a4 <__cxa_atexit@plt+0xa846c> │ │ │ │ ldr r2, [pc, #44] @ b56ac <__cxa_atexit@plt+0xa8474> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b5698 <__cxa_atexit@plt+0xa8460> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r4, [r8], #-912 @ 0xfffffc70 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r5, [r8], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5728 <__cxa_atexit@plt+0xa84f0> │ │ │ │ ldr r7, [pc, #80] @ b5738 <__cxa_atexit@plt+0xa8500> │ │ │ │ @@ -172340,42 +172340,42 @@ │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r8, [pc, #56] @ b5740 <__cxa_atexit@plt+0xa8508> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b5744 <__cxa_atexit@plt+0xa850c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r4, [r8], #-740 @ 0xfffffd1c │ │ │ │ - ldreq r4, [r8], #-828 @ 0xfffffcc4 │ │ │ │ - ldreq r4, [r8], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r5, [r8], #-740 @ 0xfffffd1c │ │ │ │ + ldreq r5, [r8], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq r5, [r8], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ b577c <__cxa_atexit@plt+0xa8544> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [pc, #24] @ b5780 <__cxa_atexit@plt+0xa8548> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r4, [r8], #-644 @ 0xfffffd7c │ │ │ │ - ldreq r4, [r8], #-4 │ │ │ │ + ldreq r5, [r8], #-644 @ 0xfffffd7c │ │ │ │ + ldreq r5, [r8], #-4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b57e0 <__cxa_atexit@plt+0xa85a8> │ │ │ │ @@ -172389,26 +172389,26 @@ │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8], #-604 @ 0xfffffda4 │ │ │ │ + ldreq r5, [r8], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5888 <__cxa_atexit@plt+0xa8650> │ │ │ │ ldr r2, [pc, #120] @ b58a4 <__cxa_atexit@plt+0xa866c> │ │ │ │ @@ -172428,57 +172428,57 @@ │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r8, [pc, #72] @ b58b0 <__cxa_atexit@plt+0xa8678> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ b58b4 <__cxa_atexit@plt+0xa867c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r4, [r8], #-388 @ 0xfffffe7c │ │ │ │ - ldreq r4, [r8], #-464 @ 0xfffffe30 │ │ │ │ + ldreq r5, [r8], #-388 @ 0xfffffe7c │ │ │ │ + ldreq r5, [r8], #-464 @ 0xfffffe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b58d4 <__cxa_atexit@plt+0xa869c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r8], #-3336 @ 0xfffff2f8 │ │ │ │ - ldreq r4, [r8], #-396 @ 0xfffffe74 │ │ │ │ + strbeq r5, [r8], #-3320 @ 0xfffff308 │ │ │ │ + ldreq r5, [r8], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5908 <__cxa_atexit@plt+0xa86d0> │ │ │ │ ldr r2, [pc, #28] @ b5918 <__cxa_atexit@plt+0xa86e0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r7, [pc, #12] @ b591c <__cxa_atexit@plt+0xa86e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r8], #-356 @ 0xfffffe9c │ │ │ │ - ldreq r4, [r8], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq r5, [r8], #-356 @ 0xfffffe9c │ │ │ │ + ldreq r5, [r8], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b59d4 <__cxa_atexit@plt+0xa879c> │ │ │ │ @@ -172508,40 +172508,40 @@ │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r8, [pc, #108] @ b5a14 <__cxa_atexit@plt+0xa87dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r2 │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ b5a18 <__cxa_atexit@plt+0xa87e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldreq r4, [r8], #-64 @ 0xffffffc0 │ │ │ │ - ldreq r4, [r8], #-112 @ 0xffffff90 │ │ │ │ - ldreq r3, [r8], #-3432 @ 0xfffff298 │ │ │ │ + ldreq r5, [r8], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r5, [r8], #-112 @ 0xffffff90 │ │ │ │ + ldreq r4, [r8], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5a94 <__cxa_atexit@plt+0xa885c> │ │ │ │ ldr r2, [pc, #92] @ b5a9c <__cxa_atexit@plt+0xa8864> │ │ │ │ @@ -172558,109 +172558,109 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r3, [r8], #-3300 @ 0xfffff31c │ │ │ │ + ldreq r4, [r8], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b5acc <__cxa_atexit@plt+0xa8894> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r3, [r8], #-3256 @ 0xfffff348 │ │ │ │ + ldreq r4, [r8], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b5af8 <__cxa_atexit@plt+0xa88c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b5afc <__cxa_atexit@plt+0xa88c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r4, [r8], #-3728 @ 0xfffff170 │ │ │ │ + strbeq r5, [r8], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b5b30 <__cxa_atexit@plt+0xa88f8> │ │ │ │ ldr r2, [pc, #32] @ b5b3c <__cxa_atexit@plt+0xa8904> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #40] @ b5b7c <__cxa_atexit@plt+0xa8944> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b5b70 <__cxa_atexit@plt+0xa8938> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5bd8 <__cxa_atexit@plt+0xa89a0> │ │ │ │ ldr r2, [pc, #44] @ b5be0 <__cxa_atexit@plt+0xa89a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq b5bcc <__cxa_atexit@plt+0xa8994> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401754 <__cxa_atexit@plt+0x3f451c> │ │ │ │ - ldreq r3, [r8], #-3676 @ 0xfffff1a4 │ │ │ │ + b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldreq r4, [r8], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5c5c <__cxa_atexit@plt+0xa8a24> │ │ │ │ ldr r7, [pc, #80] @ b5c6c <__cxa_atexit@plt+0xa8a34> │ │ │ │ @@ -172673,42 +172673,42 @@ │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r8, [pc, #56] @ b5c74 <__cxa_atexit@plt+0xa8a3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b5c78 <__cxa_atexit@plt+0xa8a40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r3, [r8], #-3504 @ 0xfffff250 │ │ │ │ - ldreq r3, [r8], #-3608 @ 0xfffff1e8 │ │ │ │ - ldreq r3, [r8], #-3548 @ 0xfffff224 │ │ │ │ + ldreq r4, [r8], #-3504 @ 0xfffff250 │ │ │ │ + ldreq r4, [r8], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq r4, [r8], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ b5cb0 <__cxa_atexit@plt+0xa8a78> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [pc, #24] @ b5cb4 <__cxa_atexit@plt+0xa8a7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r3, [r8], #-3408 @ 0xfffff2b0 │ │ │ │ - ldreq r3, [r8], #-2768 @ 0xfffff530 │ │ │ │ + ldreq r4, [r8], #-3408 @ 0xfffff2b0 │ │ │ │ + ldreq r4, [r8], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5d14 <__cxa_atexit@plt+0xa8adc> │ │ │ │ @@ -172722,29 +172722,29 @@ │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b5d48 <__cxa_atexit@plt+0xa8b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r8], #-2196 @ 0xfffff76c │ │ │ │ + strbeq r5, [r8], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172757,29 +172757,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b5da0 <__cxa_atexit@plt+0xa8b68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r8], #-3340 @ 0xfffff2f4 │ │ │ │ - ldreq r3, [r8], #-3316 @ 0xfffff30c │ │ │ │ - mvnseq r6, #8768 @ 0x2240 │ │ │ │ + strbeq r5, [r8], #-3324 @ 0xfffff304 │ │ │ │ + ldreq r4, [r8], #-3316 @ 0xfffff30c │ │ │ │ + mvnseq r7, #-1879048188 @ 0x90000004 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #11328 @ 0x2c40 │ │ │ │ + mvnseq r7, #268435463 @ 0x10000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r8], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r4, [r8], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5e18 <__cxa_atexit@plt+0xa8be0> │ │ │ │ ldr r3, [pc, #48] @ b5e28 <__cxa_atexit@plt+0xa8bf0> │ │ │ │ @@ -172787,23 +172787,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 401944 <__cxa_atexit@plt+0x3f470c> │ │ │ │ + b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ ldr r7, [pc, #16] @ b5e30 <__cxa_atexit@plt+0xa8bf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r8], #-3244 @ 0xfffff354 │ │ │ │ - ldreq r3, [r8], #-3232 @ 0xfffff360 │ │ │ │ - ldreq r3, [r8], #-3192 @ 0xfffff388 │ │ │ │ + ldreq r4, [r8], #-3244 @ 0xfffff354 │ │ │ │ + ldreq r4, [r8], #-3232 @ 0xfffff360 │ │ │ │ + ldreq r4, [r8], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ b5e9c <__cxa_atexit@plt+0xa8c64> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq b5e8c <__cxa_atexit@plt+0xa8c54> │ │ │ │ @@ -172816,23 +172816,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ b5ea4 <__cxa_atexit@plt+0xa8c6c> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r4, [r8], #-1816 @ 0xfffff8e8 │ │ │ │ - ldreq r3, [r8], #-3076 @ 0xfffff3fc │ │ │ │ + strbeq r5, [r8], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq r4, [r8], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble b5eec <__cxa_atexit@plt+0xa8cb4> │ │ │ │ ldr r3, [pc, #44] @ b5ef4 <__cxa_atexit@plt+0xa8cbc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -172840,34 +172840,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ b5ef8 <__cxa_atexit@plt+0xa8cc0> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014b4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r4, [r8], #-1720 @ 0xfffff948 │ │ │ │ - ldreq r3, [r8], #-2992 @ 0xfffff450 │ │ │ │ + strbeq r5, [r8], #-1704 @ 0xfffff958 │ │ │ │ + ldreq r4, [r8], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b5f2c <__cxa_atexit@plt+0xa8cf4> │ │ │ │ ldr r2, [pc, #28] @ b5f30 <__cxa_atexit@plt+0xa8cf8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401944 <__cxa_atexit@plt+0x3f470c> │ │ │ │ + b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldreq r3, [r8], #-2960 @ 0xfffff470 │ │ │ │ - ldreq r3, [r8], #-2956 @ 0xfffff474 │ │ │ │ + ldreq r4, [r8], #-2960 @ 0xfffff470 │ │ │ │ + ldreq r4, [r8], #-2956 @ 0xfffff474 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b5f94 <__cxa_atexit@plt+0xa8d5c> │ │ │ │ ldr r3, [pc, #76] @ b5fa4 <__cxa_atexit@plt+0xa8d6c> │ │ │ │ @@ -172879,82 +172879,82 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b5fac <__cxa_atexit@plt+0xa8d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r3, [r8], #-2876 @ 0xfffff4c4 │ │ │ │ - ldreq r3, [r8], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r4, [r8], #-2876 @ 0xfffff4c4 │ │ │ │ + ldreq r4, [r8], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b5fd4 <__cxa_atexit@plt+0xa8d9c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r8], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r4, [r8], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b6000 <__cxa_atexit@plt+0xa8dc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b6004 <__cxa_atexit@plt+0xa8dcc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r4, [r8], #-1976 @ 0xfffff848 │ │ │ │ + strbeq r5, [r8], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b6030 <__cxa_atexit@plt+0xa8df8> │ │ │ │ ldr r7, [pc, #24] @ b603c <__cxa_atexit@plt+0xa8e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - strbeq r4, [r8], #-1452 @ 0xfffffa54 │ │ │ │ - ldreq r3, [r8], #-2872 @ 0xfffff4c8 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + strbeq r5, [r8], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq r4, [r8], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6080 <__cxa_atexit@plt+0xa8e48> │ │ │ │ ldr r2, [pc, #40] @ b6088 <__cxa_atexit@plt+0xa8e50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ b608c <__cxa_atexit@plt+0xa8e54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r4, [r8], #-1328 @ 0xfffffad0 │ │ │ │ - ldreq r3, [r8], #-2792 @ 0xfffff518 │ │ │ │ + strbeq r5, [r8], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq r4, [r8], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b60f0 <__cxa_atexit@plt+0xa8eb8> │ │ │ │ @@ -172973,17 +172973,17 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ stmib r3, {r0, r1, r2, lr} │ │ │ │ str r8, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r3, [r8], #-2732 @ 0xfffff554 │ │ │ │ - strbeq r4, [r8], #-2072 @ 0xfffff7e8 │ │ │ │ - ldreq r3, [r8], #-2716 @ 0xfffff564 │ │ │ │ + ldreq r4, [r8], #-2732 @ 0xfffff554 │ │ │ │ + strbeq r5, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r4, [r8], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b6170 <__cxa_atexit@plt+0xa8f38> │ │ │ │ ldr r2, [pc, #88] @ b6180 <__cxa_atexit@plt+0xa8f48> │ │ │ │ @@ -172997,50 +172997,50 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b6188 <__cxa_atexit@plt+0xa8f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r3, [r8], #-2628 @ 0xfffff5bc │ │ │ │ - ldreq r3, [r8], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r4, [r8], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq r4, [r8], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ b61b4 <__cxa_atexit@plt+0xa8f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r3, [r8], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r4, [r8], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b61e0 <__cxa_atexit@plt+0xa8fa8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b61e4 <__cxa_atexit@plt+0xa8fac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r4, [r8], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq r3, [r8], #-2468 @ 0xfffff65c │ │ │ │ + strbeq r5, [r8], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq r4, [r8], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne b6248 <__cxa_atexit@plt+0xa9010> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -173055,26 +173055,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sl, #8] │ │ │ │ ldr r3, [pc, #52] @ b626c <__cxa_atexit@plt+0xa9034> │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016d4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ + b 40178c <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, sl │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldreq r3, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ - strbeq r4, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq r3, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq r4, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq r5, [r8], #-992 @ 0xfffffc20 │ │ │ │ + ldreq r4, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6304 <__cxa_atexit@plt+0xa90cc> │ │ │ │ @@ -173102,61 +173102,61 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ add sl, r1, #1 │ │ │ │ mov r9, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 401944 <__cxa_atexit@plt+0x3f470c> │ │ │ │ + b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b6340 <__cxa_atexit@plt+0xa9108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r4, [r8], #-1184 @ 0xfffffb60 │ │ │ │ - ldreq r3, [r8], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r5, [r8], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq r4, [r8], #-1940 @ 0xfffff86c │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - ldreq r3, [r8], #-1980 @ 0xfffff844 │ │ │ │ + ldreq r4, [r8], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b6368 <__cxa_atexit@plt+0xa9130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r8], #-628 @ 0xfffffd8c │ │ │ │ - ldreq r3, [r8], #-2176 @ 0xfffff780 │ │ │ │ + strbeq r5, [r8], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r4, [r8], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b63a0 <__cxa_atexit@plt+0xa9168> │ │ │ │ ldr r3, [pc, #32] @ b63b0 <__cxa_atexit@plt+0xa9178> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, #4096 @ 0x1000 │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r7, [pc, #12] @ b63b4 <__cxa_atexit@plt+0xa917c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r3, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ - ldreq r3, [r8], #-2104 @ 0xfffff7c8 │ │ │ │ + ldreq r4, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq r4, [r8], #-2104 @ 0xfffff7c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6408 <__cxa_atexit@plt+0xa91d0> │ │ │ │ @@ -173167,64 +173167,64 @@ │ │ │ │ sub r8, r6, #11 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r3, [r8], #-1988 @ 0xfffff83c │ │ │ │ + ldreq r4, [r8], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b643c <__cxa_atexit@plt+0xa9204> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r8], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r4, [r8], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b646c <__cxa_atexit@plt+0xa9234> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b6470 <__cxa_atexit@plt+0xa9238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [r8], #-324 @ 0xfffffebc │ │ │ │ - ldreq r3, [r8], #-1880 @ 0xfffff8a8 │ │ │ │ + strbeq r5, [r8], #-308 @ 0xfffffecc │ │ │ │ + ldreq r4, [r8], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b64a4 <__cxa_atexit@plt+0xa926c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ b64a8 <__cxa_atexit@plt+0xa9270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r4, [r8], #-272 @ 0xfffffef0 │ │ │ │ - ldreq r3, [r8], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r5, [r8], #-256 @ 0xffffff00 │ │ │ │ + ldreq r4, [r8], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 1c97080 <__cxa_atexit@plt+0x1c89e48> │ │ │ │ - ldreq r3, [r8], #-1992 @ 0xfffff838 │ │ │ │ + b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ + ldreq r4, [r8], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b6528 <__cxa_atexit@plt+0xa92f0> │ │ │ │ ldr r2, [pc, #72] @ b6534 <__cxa_atexit@plt+0xa92fc> │ │ │ │ @@ -173237,76 +173237,76 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq b6520 <__cxa_atexit@plt+0xa92e8> │ │ │ │ ldr r3, [pc, #40] @ b653c <__cxa_atexit@plt+0xa9304> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r4, [r8], #-164 @ 0xffffff5c │ │ │ │ + strbeq r5, [r8], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r3, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq r4, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b6560 <__cxa_atexit@plt+0xa9328> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r8], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq r4, [r8], #-1836 @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b65a8 <__cxa_atexit@plt+0xa9370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq b65a0 <__cxa_atexit@plt+0xa9368> │ │ │ │ ldr r2, [pc, #32] @ b65ac <__cxa_atexit@plt+0xa9374> │ │ │ │ cmp r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ addne r8, r2, #2 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r4, [r8], #-164 @ 0xffffff5c │ │ │ │ - ldreq r3, [r8], #-1760 @ 0xfffff920 │ │ │ │ + strbeq r5, [r8], #-148 @ 0xffffff6c │ │ │ │ + ldreq r4, [r8], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b65dc <__cxa_atexit@plt+0xa93a4> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r5, r5, #4 │ │ │ │ addne r8, r3, #2 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ - strbeq r4, [r8], #-108 @ 0xffffff94 │ │ │ │ - ldreq r3, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ + strbeq r5, [r8], #-92 @ 0xffffffa4 │ │ │ │ + ldreq r4, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ - ldreq r3, [r8], #-1572 @ 0xfffff9dc │ │ │ │ + b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + ldreq r4, [r8], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c843c4 <__cxa_atexit@plt+0x1c7718c> │ │ │ │ - ldreq r3, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ + b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + ldreq r4, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b667c <__cxa_atexit@plt+0xa9444> │ │ │ │ @@ -173324,26 +173324,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ stmib r2, {r1, r7} │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r9, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r3, [r8], #-1148 @ 0xfffffb84 │ │ │ │ - ldreq r3, [r8], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq r4, [r8], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r4, [r8], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b66f8 <__cxa_atexit@plt+0xa94c0> │ │ │ │ @@ -173355,28 +173355,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [r8], #-1024 @ 0xfffffc00 │ │ │ │ - ldreq r3, [r8], #-1284 @ 0xfffffafc │ │ │ │ + ldreq r4, [r8], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq r4, [r8], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ - ldreq r3, [r8], #-1236 @ 0xfffffb2c │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + ldreq r4, [r8], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b677c <__cxa_atexit@plt+0xa9544> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -173388,42 +173388,42 @@ │ │ │ │ bhi b6784 <__cxa_atexit@plt+0xa954c> │ │ │ │ ldr r3, [pc, #52] @ b679c <__cxa_atexit@plt+0xa9564> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b6798 <__cxa_atexit@plt+0xa9560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r8], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r4, [r8], #-1140 @ 0xfffffb8c │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ - ldreq r3, [r8], #-1160 @ 0xfffffb78 │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + ldreq r4, [r8], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ - ldreq r3, [r8], #-1104 @ 0xfffffbb0 │ │ │ │ + b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + ldreq r4, [r8], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c843c4 <__cxa_atexit@plt+0x1c7718c> │ │ │ │ - ldreq r3, [r8], #-1124 @ 0xfffffb9c │ │ │ │ + b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + ldreq r4, [r8], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6850 <__cxa_atexit@plt+0xa9618> │ │ │ │ @@ -173441,26 +173441,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ stmib r2, {r1, r7} │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r9, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r3, [r8], #-680 @ 0xfffffd58 │ │ │ │ - ldreq r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ + ldreq r4, [r8], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r4, [r8], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b68cc <__cxa_atexit@plt+0xa9694> │ │ │ │ @@ -173472,28 +173472,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [r8], #-556 @ 0xfffffdd4 │ │ │ │ - ldreq r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq r4, [r8], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r4, [r8], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ - ldreq r3, [r8], #-768 @ 0xfffffd00 │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + ldreq r4, [r8], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6950 <__cxa_atexit@plt+0xa9718> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -173505,30 +173505,30 @@ │ │ │ │ bhi b6958 <__cxa_atexit@plt+0xa9720> │ │ │ │ ldr r3, [pc, #52] @ b6970 <__cxa_atexit@plt+0xa9738> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b696c <__cxa_atexit@plt+0xa9734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r8], #-672 @ 0xfffffd60 │ │ │ │ + ldreq r4, [r8], #-672 @ 0xfffffd60 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ - ldreq r3, [r8], #-756 @ 0xfffffd0c │ │ │ │ + b 401854 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + ldreq r4, [r8], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ ldrls r2, [pc, #48] @ b69dc <__cxa_atexit@plt+0xa97a4> │ │ │ │ @@ -173542,17 +173542,17 @@ │ │ │ │ strls r0, [r5, #12] │ │ │ │ ldrls r0, [pc, #20] @ b69e4 <__cxa_atexit@plt+0xa97ac> │ │ │ │ addls r3, pc, r3 │ │ │ │ movls r7, r3 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r3, [r8], #-276 @ 0xfffffeec │ │ │ │ - ldreq r3, [r8], #-268 @ 0xfffffef4 │ │ │ │ - ldreq r3, [r8], #-644 @ 0xfffffd7c │ │ │ │ + ldreq r4, [r8], #-276 @ 0xfffffeec │ │ │ │ + ldreq r4, [r8], #-268 @ 0xfffffef4 │ │ │ │ + ldreq r4, [r8], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ b6a30 <__cxa_atexit@plt+0xa97f8> │ │ │ │ ldr r2, [pc, #52] @ b6a34 <__cxa_atexit@plt+0xa97fc> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -173561,20 +173561,20 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #28] @ b6a38 <__cxa_atexit@plt+0xa9800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #16] @ b6a3c <__cxa_atexit@plt+0xa9804> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ + b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r4, [r8], #-140 @ 0xffffff74 │ │ │ │ - strbeq r3, [r8], #-2940 @ 0xfffff484 │ │ │ │ - strbeq r4, [r8], #-108 @ 0xffffff94 │ │ │ │ - ldreq r3, [r8], #-540 @ 0xfffffde4 │ │ │ │ + strbeq r5, [r8], #-124 @ 0xffffff84 │ │ │ │ + strbeq r4, [r8], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r5, [r8], #-92 @ 0xffffffa4 │ │ │ │ + ldreq r4, [r8], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6ab0 <__cxa_atexit@plt+0xa9878> │ │ │ │ @@ -173593,38 +173593,38 @@ │ │ │ │ add sl, pc, sl │ │ │ │ stm lr, {r1, r7, r8, sl} │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #28] @ b6ad4 <__cxa_atexit@plt+0xa989c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq r3, [r8], #-356 @ 0xfffffe9c │ │ │ │ + ldreq r4, [r8], #-356 @ 0xfffffe9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ - ldreq r3, [r8], #-300 @ 0xfffffed4 │ │ │ │ + b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + ldreq r4, [r8], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1c843c4 <__cxa_atexit@plt+0x1c7718c> │ │ │ │ - ldreq r3, [r8], #-320 @ 0xfffffec0 │ │ │ │ + b 401774 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + ldreq r4, [r8], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6b74 <__cxa_atexit@plt+0xa993c> │ │ │ │ @@ -173642,26 +173642,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ stmib r2, {r1, r7} │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r9, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r2, [r8], #-3972 @ 0xfffff07c │ │ │ │ - ldreq r3, [r8], #-144 @ 0xffffff70 │ │ │ │ + ldreq r3, [r8], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r4, [r8], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6bf0 <__cxa_atexit@plt+0xa99b8> │ │ │ │ @@ -173673,28 +173673,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r2, [r8], #-3848 @ 0xfffff0f8 │ │ │ │ - ldreq r3, [r8], #-12 │ │ │ │ + ldreq r3, [r8], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r4, [r8], #-12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ - ldreq r2, [r8], #-4060 @ 0xfffff024 │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + ldreq r3, [r8], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6c74 <__cxa_atexit@plt+0xa9a3c> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -173706,49 +173706,49 @@ │ │ │ │ bhi b6c7c <__cxa_atexit@plt+0xa9a44> │ │ │ │ ldr r3, [pc, #52] @ b6c94 <__cxa_atexit@plt+0xa9a5c> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b6c90 <__cxa_atexit@plt+0xa9a58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8], #-3964 @ 0xfffff084 │ │ │ │ + ldreq r3, [r8], #-3964 @ 0xfffff084 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ - ldreq r2, [r8], #-4048 @ 0xfffff030 │ │ │ │ + b 40185c <__cxa_atexit@plt+0x3f4624> │ │ │ │ + ldreq r3, [r8], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6cec <__cxa_atexit@plt+0xa9ab4> │ │ │ │ ldr r3, [pc, #36] @ b6cf4 <__cxa_atexit@plt+0xa9abc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 401784 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + b 401864 <__cxa_atexit@plt+0x3f462c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r2, [r8], #-3976 @ 0xfffff078 │ │ │ │ + ldreq r3, [r8], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b6d84 <__cxa_atexit@plt+0xa9b4c> │ │ │ │ cmp r7, #0 │ │ │ │ @@ -173766,33 +173766,33 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 40176c <__cxa_atexit@plt+0x3f4534> │ │ │ │ + b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r3, [pc, #40] @ b6d94 <__cxa_atexit@plt+0xa9b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #36] @ b6d98 <__cxa_atexit@plt+0xa9b60> │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #32] @ b6d9c <__cxa_atexit@plt+0xa9b64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldreq r2, [r8], #-3432 @ 0xfffff298 │ │ │ │ - ldreq r2, [r8], #-3428 @ 0xfffff29c │ │ │ │ + ldreq r3, [r8], #-3432 @ 0xfffff298 │ │ │ │ + ldreq r3, [r8], #-3428 @ 0xfffff29c │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r2, [r8], #-3780 @ 0xfffff13c │ │ │ │ + ldreq r3, [r8], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ b6df0 <__cxa_atexit@plt+0xa9bb8> │ │ │ │ ldr r2, [pc, #52] @ b6df4 <__cxa_atexit@plt+0xa9bbc> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -173801,20 +173801,20 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #28] @ b6df8 <__cxa_atexit@plt+0xa9bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #16] @ b6dfc <__cxa_atexit@plt+0xa9bc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ + b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r3, [r8], #-3276 @ 0xfffff334 │ │ │ │ - strbeq r3, [r8], #-1980 @ 0xfffff844 │ │ │ │ - strbeq r3, [r8], #-3244 @ 0xfffff354 │ │ │ │ - ldreq r2, [r8], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq r4, [r8], #-3260 @ 0xfffff344 │ │ │ │ + strbeq r4, [r8], #-1964 @ 0xfffff854 │ │ │ │ + strbeq r4, [r8], #-3228 @ 0xfffff364 │ │ │ │ + ldreq r3, [r8], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6e70 <__cxa_atexit@plt+0xa9c38> │ │ │ │ @@ -173833,26 +173833,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ stm lr, {r1, r7, r8, sl} │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #28] @ b6e94 <__cxa_atexit@plt+0xa9c5c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq r2, [r8], #-3540 @ 0xfffff22c │ │ │ │ + ldreq r3, [r8], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ b6ee0 <__cxa_atexit@plt+0xa9ca8> │ │ │ │ ldr r2, [pc, #52] @ b6ee4 <__cxa_atexit@plt+0xa9cac> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -173861,20 +173861,20 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #28] @ b6ee8 <__cxa_atexit@plt+0xa9cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #16] @ b6eec <__cxa_atexit@plt+0xa9cb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40194c <__cxa_atexit@plt+0x3f4714> │ │ │ │ + b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r3, [r8], #-3036 @ 0xfffff424 │ │ │ │ - strbeq r3, [r8], #-1740 @ 0xfffff934 │ │ │ │ - strbeq r3, [r8], #-3004 @ 0xfffff444 │ │ │ │ - ldreq r2, [r8], #-3436 @ 0xfffff294 │ │ │ │ + strbeq r4, [r8], #-3020 @ 0xfffff434 │ │ │ │ + strbeq r4, [r8], #-1724 @ 0xfffff944 │ │ │ │ + strbeq r4, [r8], #-2988 @ 0xfffff454 │ │ │ │ + ldreq r3, [r8], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6f60 <__cxa_atexit@plt+0xa9d28> │ │ │ │ @@ -173893,36 +173893,36 @@ │ │ │ │ add sl, pc, sl │ │ │ │ stm lr, {r1, r7, r8, sl} │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #28] @ b6f84 <__cxa_atexit@plt+0xa9d4c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq r2, [r8], #-3196 @ 0xfffff384 │ │ │ │ + ldreq r3, [r8], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [pc, #16] @ b6fb0 <__cxa_atexit@plt+0xa9d78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ - strbeq r3, [r8], #-1576 @ 0xfffff9d8 │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + strbeq r4, [r8], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -173942,27 +173942,27 @@ │ │ │ │ str r1, [r7, #12] │ │ │ │ str r9, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r3, [r7, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #32] @ b704c <__cxa_atexit@plt+0xa9e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - ldreq r2, [r8], #-3012 @ 0xfffff43c │ │ │ │ - ldreq r2, [r8], #-3184 @ 0xfffff390 │ │ │ │ - ldreq r2, [r8], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq r3, [r8], #-3012 @ 0xfffff43c │ │ │ │ + ldreq r3, [r8], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r3, [r8], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -173982,98 +173982,98 @@ │ │ │ │ str r1, [r7, #12] │ │ │ │ str r9, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r3, [r7, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #32] @ b70ec <__cxa_atexit@plt+0xa9eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - ldreq r2, [r8], #-2852 @ 0xfffff4dc │ │ │ │ - ldreq r2, [r8], #-3024 @ 0xfffff430 │ │ │ │ - ldreq r2, [r8], #-3028 @ 0xfffff42c │ │ │ │ + ldreq r3, [r8], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r3, [r8], #-3024 @ 0xfffff430 │ │ │ │ + ldreq r3, [r8], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7128 <__cxa_atexit@plt+0xa9ef0> │ │ │ │ ldr r2, [pc, #28] @ b7130 <__cxa_atexit@plt+0xa9ef8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r8, r3 │ │ │ │ - b 401954 <__cxa_atexit@plt+0x3f471c> │ │ │ │ + b 401a44 <__cxa_atexit@plt+0x3f480c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r2, [r8], #-2964 @ 0xfffff46c │ │ │ │ + ldreq r3, [r8], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b7158 <__cxa_atexit@plt+0xa9f20> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401954 <__cxa_atexit@plt+0x3f471c> │ │ │ │ + b 401a44 <__cxa_atexit@plt+0x3f480c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r8], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r3, [r8], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b7180 <__cxa_atexit@plt+0xa9f48> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40195c <__cxa_atexit@plt+0x3f4724> │ │ │ │ + b 401a4c <__cxa_atexit@plt+0x3f4814> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r8], #-2872 @ 0xfffff4c8 │ │ │ │ + ldreq r3, [r8], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b71b0 <__cxa_atexit@plt+0xa9f78> │ │ │ │ ldr r7, [pc, #36] @ b71c8 <__cxa_atexit@plt+0xa9f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ b71c4 <__cxa_atexit@plt+0xa9f8c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401964 <__cxa_atexit@plt+0x3f472c> │ │ │ │ + b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbeq r3, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq r2, [r8], #-2800 @ 0xfffff510 │ │ │ │ + strbeq r4, [r8], #-992 @ 0xfffffc20 │ │ │ │ + ldreq r3, [r8], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b71f0 <__cxa_atexit@plt+0xa9fb8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401964 <__cxa_atexit@plt+0x3f472c> │ │ │ │ + b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ - ldreq r2, [r8], #-2760 @ 0xfffff538 │ │ │ │ + b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + ldreq r3, [r8], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174083,22 +174083,22 @@ │ │ │ │ sub sl, r6, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ ldr r3, [pc, #32] @ b726c <__cxa_atexit@plt+0xaa034> │ │ │ │ mov r8, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ - ldreq r2, [r8], #-2692 @ 0xfffff57c │ │ │ │ + strbeq r4, [r8], #-872 @ 0xfffffc98 │ │ │ │ + ldreq r3, [r8], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b72ac <__cxa_atexit@plt+0xaa074> │ │ │ │ ldr r3, [pc, #40] @ b72bc <__cxa_atexit@plt+0xaa084> │ │ │ │ @@ -174110,63 +174110,63 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ b72c4 <__cxa_atexit@plt+0xaa08c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r8], #-772 @ 0xfffffcfc │ │ │ │ - ldreq r2, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ - ldreq r2, [r8], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq r4, [r8], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r3, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r3, [r8], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b72e8 <__cxa_atexit@plt+0xaa0b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r8], #-2572 @ 0xfffff5f4 │ │ │ │ + ldreq r3, [r8], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b731c <__cxa_atexit@plt+0xaa0e4> │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ b7320 <__cxa_atexit@plt+0xaa0e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r3, [r8], #-660 @ 0xfffffd6c │ │ │ │ - ldreq r2, [r8], #-2500 @ 0xfffff63c │ │ │ │ + strbeq r4, [r8], #-644 @ 0xfffffd7c │ │ │ │ + ldreq r3, [r8], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7344 <__cxa_atexit@plt+0xaa10c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c8ec6c <__cxa_atexit@plt+0x1c81a34> │ │ │ │ + b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r8], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r3, [r8], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ b737c <__cxa_atexit@plt+0xaa144> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq b7374 <__cxa_atexit@plt+0xaa13c> │ │ │ │ b b738c <__cxa_atexit@plt+0xaa154> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r2, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ + ldreq r3, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b73fc <__cxa_atexit@plt+0xaa1c4> │ │ │ │ ldr r3, [pc, #144] @ b7430 <__cxa_atexit@plt+0xaa1f8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -174188,33 +174188,33 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r6, [pc, #84] @ b743c <__cxa_atexit@plt+0xaa204> │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r3, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r7, [pc, #48] @ b7434 <__cxa_atexit@plt+0xaa1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r3, [r8], #-400 @ 0xfffffe70 │ │ │ │ + strbeq r4, [r8], #-384 @ 0xfffffe80 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r3, [r8], #-472 @ 0xfffffe28 │ │ │ │ - ldreq r2, [r8], #-2200 @ 0xfffff768 │ │ │ │ + strbeq r4, [r8], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r3, [r8], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b749c <__cxa_atexit@plt+0xaa264> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -174228,25 +174228,25 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r6, [pc, #52] @ b74bc <__cxa_atexit@plt+0xaa284> │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r3, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 40153c <__cxa_atexit@plt+0x3f4304> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq r3, [r8], #-312 @ 0xfffffec8 │ │ │ │ - ldreq r2, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq r4, [r8], #-296 @ 0xfffffed8 │ │ │ │ + ldreq r3, [r8], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b74fc <__cxa_atexit@plt+0xaa2c4> │ │ │ │ ldr r3, [pc, #40] @ b750c <__cxa_atexit@plt+0xaa2d4> │ │ │ │ @@ -174258,16 +174258,16 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 401204 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ b7514 <__cxa_atexit@plt+0xaa2dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - strbeq r3, [r8], #-180 @ 0xffffff4c │ │ │ │ - ldreq r2, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq r4, [r8], #-164 @ 0xffffff5c │ │ │ │ + ldreq r3, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7568 <__cxa_atexit@plt+0xaa330> │ │ │ │ ldr r2, [pc, #84] @ b758c <__cxa_atexit@plt+0xaa354> │ │ │ │ @@ -174290,19 +174290,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b7590 <__cxa_atexit@plt+0xaa358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r2, [r8], #-1932 @ 0xfffff874 │ │ │ │ - ldreq r2, [r8], #-1968 @ 0xfffff850 │ │ │ │ + ldreq r3, [r8], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r3, [r8], #-1968 @ 0xfffff850 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strbeq r3, [r8], #-72 @ 0xffffffb8 │ │ │ │ - ldreq r2, [r8], #-1788 @ 0xfffff904 │ │ │ │ + strbeq r4, [r8], #-56 @ 0xffffffc8 │ │ │ │ + ldreq r3, [r8], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ b7670 <__cxa_atexit@plt+0xaa438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq b75dc <__cxa_atexit@plt+0xaa3a4> │ │ │ │ @@ -174338,30 +174338,30 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #24] @ b7674 <__cxa_atexit@plt+0xaa43c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r2, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ - strbeq r3, [r8], #-0 │ │ │ │ + ldreq r3, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ + strbeq r3, [r8], #-4080 @ 0xfffff010 │ │ │ │ @ instruction: 0xffffeebc │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - ldreq r2, [r8], #-1432 @ 0xfffffa68 │ │ │ │ - ldreq r2, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq r3, [r8], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq r3, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b76b8 <__cxa_atexit@plt+0xaa480> │ │ │ │ ldr r7, [pc, #156] @ b7748 <__cxa_atexit@plt+0xaa510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -174391,29 +174391,29 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ b7744 <__cxa_atexit@plt+0xaa50c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8], #-1384 @ 0xfffffa98 │ │ │ │ - strbeq r2, [r8], #-3876 @ 0xfffff0dc │ │ │ │ + ldreq r3, [r8], #-1384 @ 0xfffffa98 │ │ │ │ + strbeq r3, [r8], #-3860 @ 0xfffff0ec │ │ │ │ @ instruction: 0xffffede8 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - ldreq r2, [r8], #-1220 @ 0xfffffb3c │ │ │ │ - ldreq r2, [r8], #-1468 @ 0xfffffa44 │ │ │ │ + ldreq r3, [r8], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq r3, [r8], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b77b0 <__cxa_atexit@plt+0xaa578> │ │ │ │ ldr r2, [pc, #84] @ b77d4 <__cxa_atexit@plt+0xaa59c> │ │ │ │ @@ -174436,18 +174436,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b77d8 <__cxa_atexit@plt+0xaa5a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldreq r2, [r8], #-1348 @ 0xfffffabc │ │ │ │ - ldreq r2, [r8], #-1384 @ 0xfffffa98 │ │ │ │ + ldreq r3, [r8], #-1348 @ 0xfffffabc │ │ │ │ + ldreq r3, [r8], #-1384 @ 0xfffffa98 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - strbeq r2, [r8], #-3584 @ 0xfffff200 │ │ │ │ + strbeq r3, [r8], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174461,15 +174461,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r8], #-644 @ 0xfffffd7c │ │ │ │ + strbeq r4, [r8], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7890 <__cxa_atexit@plt+0xaa658> │ │ │ │ ldr lr, [pc, #60] @ b7898 <__cxa_atexit@plt+0xaa660> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -174481,19 +174481,19 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r2, [r8], #-3372 @ 0xfffff2d4 │ │ │ │ + strbeq r3, [r8], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7900 <__cxa_atexit@plt+0xaa6c8> │ │ │ │ @@ -174509,21 +174509,21 @@ │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ sub r8, r6, #15 │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r3, [r8], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r4, [r8], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ b7984 <__cxa_atexit@plt+0xaa74c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq b796c <__cxa_atexit@plt+0xaa734> │ │ │ │ @@ -174544,15 +174544,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r3, [r8], #-336 @ 0xfffffeb0 │ │ │ │ + strbeq r4, [r8], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b79cc <__cxa_atexit@plt+0xaa794> │ │ │ │ @@ -174564,33 +174564,33 @@ │ │ │ │ orr r7, r7, #256 @ 0x100 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r3, [r8], #-236 @ 0xffffff14 │ │ │ │ + strbeq r4, [r8], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7a08 <__cxa_atexit@plt+0xaa7d0> │ │ │ │ ldr r3, [pc, #28] @ b7a18 <__cxa_atexit@plt+0xaa7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1cddb5c <__cxa_atexit@plt+0x1cd0924> │ │ │ │ + b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ ldr r7, [pc, #12] @ b7a1c <__cxa_atexit@plt+0xaa7e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r2, [r8], #-820 @ 0xfffffccc │ │ │ │ - ldreq r2, [r8], #-788 @ 0xfffffcec │ │ │ │ + ldreq r3, [r8], #-820 @ 0xfffffccc │ │ │ │ + ldreq r3, [r8], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -174602,24 +174602,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r7, [r3, #16] │ │ │ │ - b 1cdd86c <__cxa_atexit@plt+0x1cd0634> │ │ │ │ + b 401a64 <__cxa_atexit@plt+0x3f482c> │ │ │ │ ldr r3, [pc, #20] @ b7a90 <__cxa_atexit@plt+0xaa858> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r2, [r8], #-672 @ 0xfffffd60 │ │ │ │ + ldreq r3, [r8], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b7ae4 <__cxa_atexit@plt+0xaa8ac> │ │ │ │ @@ -174630,59 +174630,59 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 1cdd86c <__cxa_atexit@plt+0x1cd0634> │ │ │ │ + b 401a64 <__cxa_atexit@plt+0x3f482c> │ │ │ │ ldr r3, [pc, #20] @ b7b00 <__cxa_atexit@plt+0xaa8c8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r2, [r8], #-568 @ 0xfffffdc8 │ │ │ │ + ldreq r3, [r8], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7b34 <__cxa_atexit@plt+0xaa8fc> │ │ │ │ ldr r3, [pc, #28] @ b7b44 <__cxa_atexit@plt+0xaa90c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1cddb5c <__cxa_atexit@plt+0x1cd0924> │ │ │ │ + b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ ldr r7, [pc, #12] @ b7b48 <__cxa_atexit@plt+0xaa910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r2, [r8], #-520 @ 0xfffffdf8 │ │ │ │ - ldreq r2, [r8], #-496 @ 0xfffffe10 │ │ │ │ + ldreq r3, [r8], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq r3, [r8], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7b7c <__cxa_atexit@plt+0xaa944> │ │ │ │ ldr r3, [pc, #28] @ b7b8c <__cxa_atexit@plt+0xaa954> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1cddb5c <__cxa_atexit@plt+0x1cd0924> │ │ │ │ + b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ ldr r7, [pc, #12] @ b7b90 <__cxa_atexit@plt+0xaa958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - ldreq r2, [r8], #-448 @ 0xfffffe40 │ │ │ │ + ldreq r3, [r8], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174696,15 +174696,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r8], #-3800 @ 0xfffff128 │ │ │ │ + strbeq r3, [r8], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7c3c <__cxa_atexit@plt+0xaaa04> │ │ │ │ ldr lr, [pc, #60] @ b7c44 <__cxa_atexit@plt+0xaaa0c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -174716,19 +174716,19 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012d4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r2, [r8], #-2432 @ 0xfffff680 │ │ │ │ + strbeq r3, [r8], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7cac <__cxa_atexit@plt+0xaaa74> │ │ │ │ @@ -174744,21 +174744,21 @@ │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ sub r8, r6, #15 │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r2, [r8], #-3616 @ 0xfffff1e0 │ │ │ │ + strbeq r3, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b7d2c <__cxa_atexit@plt+0xaaaf4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq b7d14 <__cxa_atexit@plt+0xaaadc> │ │ │ │ @@ -174778,15 +174778,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r2, [r8], #-3492 @ 0xfffff25c │ │ │ │ + strbeq r3, [r8], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7d70 <__cxa_atexit@plt+0xaab38> │ │ │ │ @@ -174797,34 +174797,34 @@ │ │ │ │ orr r7, r7, #420 @ 0x1a4 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r8], #-3396 @ 0xfffff2bc │ │ │ │ - ldreq r1, [r8], #-4028 @ 0xfffff044 │ │ │ │ + strbeq r3, [r8], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r2, [r8], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7db0 <__cxa_atexit@plt+0xaab78> │ │ │ │ ldr r3, [pc, #28] @ b7dc0 <__cxa_atexit@plt+0xaab88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1cddb5c <__cxa_atexit@plt+0x1cd0924> │ │ │ │ + b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ ldr r7, [pc, #12] @ b7dc4 <__cxa_atexit@plt+0xaab8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r1, [r8], #-4012 @ 0xfffff054 │ │ │ │ - ldreq r1, [r8], #-3948 @ 0xfffff094 │ │ │ │ + ldreq r2, [r8], #-4012 @ 0xfffff054 │ │ │ │ + ldreq r2, [r8], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -174836,24 +174836,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r7, [r3, #16] │ │ │ │ - b 1cdd86c <__cxa_atexit@plt+0x1cd0634> │ │ │ │ + b 401a64 <__cxa_atexit@plt+0x3f482c> │ │ │ │ ldr r3, [pc, #20] @ b7e38 <__cxa_atexit@plt+0xaac00> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r1, [r8], #-3832 @ 0xfffff108 │ │ │ │ + ldreq r2, [r8], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b7e8c <__cxa_atexit@plt+0xaac54> │ │ │ │ @@ -174864,41 +174864,41 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 1cdd86c <__cxa_atexit@plt+0x1cd0634> │ │ │ │ + b 401a64 <__cxa_atexit@plt+0x3f482c> │ │ │ │ ldr r3, [pc, #20] @ b7ea8 <__cxa_atexit@plt+0xaac70> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r1, [r8], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r2, [r8], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7edc <__cxa_atexit@plt+0xaaca4> │ │ │ │ ldr r3, [pc, #28] @ b7eec <__cxa_atexit@plt+0xaacb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1cddb5c <__cxa_atexit@plt+0x1cd0924> │ │ │ │ + b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ ldr r7, [pc, #12] @ b7ef0 <__cxa_atexit@plt+0xaacb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r1, [r8], #-3712 @ 0xfffff180 │ │ │ │ + ldreq r2, [r8], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b7f80 <__cxa_atexit@plt+0xaad48> │ │ │ │ @@ -174925,53 +174925,53 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #48] @ b7fb8 <__cxa_atexit@plt+0xaad80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b7fb4 <__cxa_atexit@plt+0xaad7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r1, [r8], #-3324 @ 0xfffff304 │ │ │ │ - ldreq r1, [r8], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r2, [r8], #-3324 @ 0xfffff304 │ │ │ │ + ldreq r2, [r8], #-3560 @ 0xfffff218 │ │ │ │ @ instruction: 0xffffe590 │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ @ instruction: 0xffffed6c │ │ │ │ - ldreq r1, [r8], #-3180 @ 0xfffff394 │ │ │ │ - ldreq r1, [r8], #-3444 @ 0xfffff28c │ │ │ │ + ldreq r2, [r8], #-3180 @ 0xfffff394 │ │ │ │ + ldreq r2, [r8], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7ff8 <__cxa_atexit@plt+0xaadc0> │ │ │ │ ldr r3, [pc, #28] @ b800c <__cxa_atexit@plt+0xaadd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1cddb5c <__cxa_atexit@plt+0x1cd0924> │ │ │ │ + b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ ldr r7, [pc, #16] @ b8010 <__cxa_atexit@plt+0xaadd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - ldreq r1, [r8], #-3392 @ 0xfffff2c0 │ │ │ │ - ldreq r1, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq r2, [r8], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq r2, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b80a4 <__cxa_atexit@plt+0xaae6c> │ │ │ │ @@ -174998,34 +174998,34 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #48] @ b80dc <__cxa_atexit@plt+0xaaea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b80d8 <__cxa_atexit@plt+0xaaea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldreq r1, [r8], #-3032 @ 0xfffff428 │ │ │ │ - ldreq r1, [r8], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r2, [r8], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r2, [r8], #-3268 @ 0xfffff33c │ │ │ │ @ instruction: 0xffffe46c │ │ │ │ @ instruction: 0xffffef28 │ │ │ │ @ instruction: 0xffffec48 │ │ │ │ - ldreq r1, [r8], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq r2, [r8], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b817c <__cxa_atexit@plt+0xaaf44> │ │ │ │ @@ -175052,53 +175052,53 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #48] @ b81b4 <__cxa_atexit@plt+0xaaf7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b81b0 <__cxa_atexit@plt+0xaaf78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r1, [r8], #-2816 @ 0xfffff500 │ │ │ │ - ldreq r1, [r8], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r2, [r8], #-2816 @ 0xfffff500 │ │ │ │ + ldreq r2, [r8], #-3076 @ 0xfffff3fc │ │ │ │ @ instruction: 0xffffe394 │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - ldreq r1, [r8], #-2672 @ 0xfffff590 │ │ │ │ - ldreq r1, [r8], #-2968 @ 0xfffff468 │ │ │ │ + ldreq r2, [r8], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r2, [r8], #-2968 @ 0xfffff468 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b81f4 <__cxa_atexit@plt+0xaafbc> │ │ │ │ ldr r3, [pc, #28] @ b8208 <__cxa_atexit@plt+0xaafd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1cddb5c <__cxa_atexit@plt+0x1cd0924> │ │ │ │ + b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ ldr r7, [pc, #16] @ b820c <__cxa_atexit@plt+0xaafd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - ldreq r1, [r8], #-2916 @ 0xfffff49c │ │ │ │ - ldreq r1, [r8], #-2932 @ 0xfffff48c │ │ │ │ + ldreq r2, [r8], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r2, [r8], #-2932 @ 0xfffff48c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b82a0 <__cxa_atexit@plt+0xab068> │ │ │ │ @@ -175125,42 +175125,42 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #48] @ b82d8 <__cxa_atexit@plt+0xab0a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b82d4 <__cxa_atexit@plt+0xab09c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldreq r1, [r8], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r1, [r8], #-2784 @ 0xfffff520 │ │ │ │ + ldreq r2, [r8], #-2524 @ 0xfffff624 │ │ │ │ + ldreq r2, [r8], #-2784 @ 0xfffff520 │ │ │ │ @ instruction: 0xffffe270 │ │ │ │ @ instruction: 0xffffed2c │ │ │ │ @ instruction: 0xffffea4c │ │ │ │ - ldreq r1, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ + ldreq r2, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ b8304 <__cxa_atexit@plt+0xab0cc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq r1, [r8], #-2880 @ 0xfffff4c0 │ │ │ │ - ldreq r1, [r8], #-2916 @ 0xfffff49c │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq r2, [r8], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r2, [r8], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b8368 <__cxa_atexit@plt+0xab130> │ │ │ │ ldr r3, [pc, #76] @ b8378 <__cxa_atexit@plt+0xab140> │ │ │ │ @@ -175172,94 +175172,94 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8380 <__cxa_atexit@plt+0xab148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq r1, [r8], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r2, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq r2, [r8], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b83a8 <__cxa_atexit@plt+0xab170> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r8], #-2756 @ 0xfffff53c │ │ │ │ + ldreq r2, [r8], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b83d4 <__cxa_atexit@plt+0xab19c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b83d8 <__cxa_atexit@plt+0xab1a0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r2, [r8], #-996 @ 0xfffffc1c │ │ │ │ - ldreq r1, [r8], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r2, [r8], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b8404 <__cxa_atexit@plt+0xab1cc> │ │ │ │ ldr r7, [pc, #20] @ b8410 <__cxa_atexit@plt+0xab1d8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r1, [r8], #-2660 @ 0xfffff59c │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r2, [r8], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ b843c <__cxa_atexit@plt+0xab204> │ │ │ │ ldr r3, [pc, #20] @ b8440 <__cxa_atexit@plt+0xab208> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - ldreq r1, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ - ldreq r1, [r8], #-2628 @ 0xfffff5bc │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r2, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r2, [r8], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ b8470 <__cxa_atexit@plt+0xab238> │ │ │ │ ldr r3, [pc, #20] @ b8474 <__cxa_atexit@plt+0xab23c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-2548 @ 0xfffff60c │ │ │ │ - ldreq r1, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-2548 @ 0xfffff60c │ │ │ │ + ldreq r2, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ b8490 <__cxa_atexit@plt+0xab258> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq r1, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ - ldreq r1, [r8], #-2628 @ 0xfffff5bc │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq r2, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ + ldreq r2, [r8], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b84f4 <__cxa_atexit@plt+0xab2bc> │ │ │ │ ldr r3, [pc, #76] @ b8504 <__cxa_atexit@plt+0xab2cc> │ │ │ │ @@ -175271,94 +175271,94 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b850c <__cxa_atexit@plt+0xab2d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r8], #-2552 @ 0xfffff608 │ │ │ │ - ldreq r1, [r8], #-2508 @ 0xfffff634 │ │ │ │ + ldreq r2, [r8], #-2552 @ 0xfffff608 │ │ │ │ + ldreq r2, [r8], #-2508 @ 0xfffff634 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8534 <__cxa_atexit@plt+0xab2fc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r8], #-2468 @ 0xfffff65c │ │ │ │ + ldreq r2, [r8], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b8560 <__cxa_atexit@plt+0xab328> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b8564 <__cxa_atexit@plt+0xab32c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r2, [r8], #-600 @ 0xfffffda8 │ │ │ │ - ldreq r1, [r8], #-2400 @ 0xfffff6a0 │ │ │ │ + strbeq r3, [r8], #-584 @ 0xfffffdb8 │ │ │ │ + ldreq r2, [r8], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b8590 <__cxa_atexit@plt+0xab358> │ │ │ │ ldr r7, [pc, #20] @ b859c <__cxa_atexit@plt+0xab364> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r1, [r8], #-2372 @ 0xfffff6bc │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r2, [r8], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ b85c8 <__cxa_atexit@plt+0xab390> │ │ │ │ ldr r3, [pc, #20] @ b85cc <__cxa_atexit@plt+0xab394> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ - ldreq r1, [r8], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq r1, [r8], #-2340 @ 0xfffff6dc │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ + ldreq r2, [r8], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq r2, [r8], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ b85fc <__cxa_atexit@plt+0xab3c4> │ │ │ │ ldr r3, [pc, #20] @ b8600 <__cxa_atexit@plt+0xab3c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-2260 @ 0xfffff72c │ │ │ │ - ldreq r1, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-2260 @ 0xfffff72c │ │ │ │ + ldreq r2, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ b861c <__cxa_atexit@plt+0xab3e4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq r1, [r8], #-2304 @ 0xfffff700 │ │ │ │ - ldreq r1, [r8], #-2340 @ 0xfffff6dc │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq r2, [r8], #-2304 @ 0xfffff700 │ │ │ │ + ldreq r2, [r8], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b8680 <__cxa_atexit@plt+0xab448> │ │ │ │ ldr r3, [pc, #76] @ b8690 <__cxa_atexit@plt+0xab458> │ │ │ │ @@ -175370,94 +175370,94 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8698 <__cxa_atexit@plt+0xab460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r8], #-2264 @ 0xfffff728 │ │ │ │ - ldreq r1, [r8], #-2220 @ 0xfffff754 │ │ │ │ + ldreq r2, [r8], #-2264 @ 0xfffff728 │ │ │ │ + ldreq r2, [r8], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b86c0 <__cxa_atexit@plt+0xab488> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r8], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r2, [r8], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b86ec <__cxa_atexit@plt+0xab4b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b86f0 <__cxa_atexit@plt+0xab4b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r2, [r8], #-204 @ 0xffffff34 │ │ │ │ - ldreq r1, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ + strbeq r3, [r8], #-188 @ 0xffffff44 │ │ │ │ + ldreq r2, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b871c <__cxa_atexit@plt+0xab4e4> │ │ │ │ ldr r7, [pc, #20] @ b8728 <__cxa_atexit@plt+0xab4f0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r1, [r8], #-2084 @ 0xfffff7dc │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r2, [r8], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ b8754 <__cxa_atexit@plt+0xab51c> │ │ │ │ ldr r3, [pc, #20] @ b8758 <__cxa_atexit@plt+0xab520> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r1, [r8], #-2076 @ 0xfffff7e4 │ │ │ │ - ldreq r1, [r8], #-2052 @ 0xfffff7fc │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r2, [r8], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq r2, [r8], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ b8788 <__cxa_atexit@plt+0xab550> │ │ │ │ ldr r3, [pc, #20] @ b878c <__cxa_atexit@plt+0xab554> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-1972 @ 0xfffff84c │ │ │ │ - ldreq r1, [r8], #-2024 @ 0xfffff818 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-1972 @ 0xfffff84c │ │ │ │ + ldreq r2, [r8], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ b87a8 <__cxa_atexit@plt+0xab570> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq r1, [r8], #-2016 @ 0xfffff820 │ │ │ │ - ldreq r1, [r8], #-2052 @ 0xfffff7fc │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq r2, [r8], #-2016 @ 0xfffff820 │ │ │ │ + ldreq r2, [r8], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b880c <__cxa_atexit@plt+0xab5d4> │ │ │ │ ldr r3, [pc, #76] @ b881c <__cxa_atexit@plt+0xab5e4> │ │ │ │ @@ -175469,94 +175469,94 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8824 <__cxa_atexit@plt+0xab5ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r8], #-1976 @ 0xfffff848 │ │ │ │ - ldreq r1, [r8], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r2, [r8], #-1976 @ 0xfffff848 │ │ │ │ + ldreq r2, [r8], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b884c <__cxa_atexit@plt+0xab614> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r8], #-1892 @ 0xfffff89c │ │ │ │ + ldreq r2, [r8], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b8878 <__cxa_atexit@plt+0xab640> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b887c <__cxa_atexit@plt+0xab644> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r1, [r8], #-3904 @ 0xfffff0c0 │ │ │ │ - ldreq r1, [r8], #-1824 @ 0xfffff8e0 │ │ │ │ + strbeq r2, [r8], #-3888 @ 0xfffff0d0 │ │ │ │ + ldreq r2, [r8], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b88a8 <__cxa_atexit@plt+0xab670> │ │ │ │ ldr r7, [pc, #20] @ b88b4 <__cxa_atexit@plt+0xab67c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r1, [r8], #-1796 @ 0xfffff8fc │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r2, [r8], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ b88e0 <__cxa_atexit@plt+0xab6a8> │ │ │ │ ldr r3, [pc, #20] @ b88e4 <__cxa_atexit@plt+0xab6ac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-1736 @ 0xfffff938 │ │ │ │ - ldreq r1, [r8], #-1788 @ 0xfffff904 │ │ │ │ - ldreq r1, [r8], #-1764 @ 0xfffff91c │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r2, [r8], #-1788 @ 0xfffff904 │ │ │ │ + ldreq r2, [r8], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ b8914 <__cxa_atexit@plt+0xab6dc> │ │ │ │ ldr r3, [pc, #20] @ b8918 <__cxa_atexit@plt+0xab6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-1684 @ 0xfffff96c │ │ │ │ - ldreq r1, [r8], #-1736 @ 0xfffff938 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-1684 @ 0xfffff96c │ │ │ │ + ldreq r2, [r8], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ b8934 <__cxa_atexit@plt+0xab6fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq r1, [r8], #-1728 @ 0xfffff940 │ │ │ │ - ldreq r1, [r8], #-1764 @ 0xfffff91c │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq r2, [r8], #-1728 @ 0xfffff940 │ │ │ │ + ldreq r2, [r8], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b8998 <__cxa_atexit@plt+0xab760> │ │ │ │ ldr r3, [pc, #76] @ b89a8 <__cxa_atexit@plt+0xab770> │ │ │ │ @@ -175568,94 +175568,94 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b89b0 <__cxa_atexit@plt+0xab778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r8], #-1688 @ 0xfffff968 │ │ │ │ - ldreq r1, [r8], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r2, [r8], #-1688 @ 0xfffff968 │ │ │ │ + ldreq r2, [r8], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b89d8 <__cxa_atexit@plt+0xab7a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r8], #-1604 @ 0xfffff9bc │ │ │ │ + ldreq r2, [r8], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b8a04 <__cxa_atexit@plt+0xab7cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b8a08 <__cxa_atexit@plt+0xab7d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r1, [r8], #-3508 @ 0xfffff24c │ │ │ │ - ldreq r1, [r8], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq r2, [r8], #-3492 @ 0xfffff25c │ │ │ │ + ldreq r2, [r8], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b8a34 <__cxa_atexit@plt+0xab7fc> │ │ │ │ ldr r7, [pc, #20] @ b8a40 <__cxa_atexit@plt+0xab808> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r1, [r8], #-1508 @ 0xfffffa1c │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r2, [r8], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ b8a6c <__cxa_atexit@plt+0xab834> │ │ │ │ ldr r3, [pc, #20] @ b8a70 <__cxa_atexit@plt+0xab838> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-1448 @ 0xfffffa58 │ │ │ │ - ldreq r1, [r8], #-1500 @ 0xfffffa24 │ │ │ │ - ldreq r1, [r8], #-1476 @ 0xfffffa3c │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq r2, [r8], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq r2, [r8], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ b8aa0 <__cxa_atexit@plt+0xab868> │ │ │ │ ldr r3, [pc, #20] @ b8aa4 <__cxa_atexit@plt+0xab86c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-1396 @ 0xfffffa8c │ │ │ │ - ldreq r1, [r8], #-1448 @ 0xfffffa58 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-1396 @ 0xfffffa8c │ │ │ │ + ldreq r2, [r8], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ b8ac0 <__cxa_atexit@plt+0xab888> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ - ldreq r1, [r8], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq r1, [r8], #-1476 @ 0xfffffa3c │ │ │ │ + b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + ldreq r2, [r8], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq r2, [r8], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b8b24 <__cxa_atexit@plt+0xab8ec> │ │ │ │ ldr r3, [pc, #76] @ b8b34 <__cxa_atexit@plt+0xab8fc> │ │ │ │ @@ -175667,87 +175667,87 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8b3c <__cxa_atexit@plt+0xab904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r8], #-1400 @ 0xfffffa88 │ │ │ │ - ldreq r1, [r8], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq r2, [r8], #-1400 @ 0xfffffa88 │ │ │ │ + ldreq r2, [r8], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8b64 <__cxa_atexit@plt+0xab92c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r8], #-1316 @ 0xfffffadc │ │ │ │ + ldreq r2, [r8], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b8b90 <__cxa_atexit@plt+0xab958> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ b8b94 <__cxa_atexit@plt+0xab95c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r1, [r8], #-3112 @ 0xfffff3d8 │ │ │ │ - ldreq r1, [r8], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq r2, [r8], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq r2, [r8], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b8bc0 <__cxa_atexit@plt+0xab988> │ │ │ │ ldr r7, [pc, #20] @ b8bcc <__cxa_atexit@plt+0xab994> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r1, [r8], #-1220 @ 0xfffffb3c │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r2, [r8], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ b8bf8 <__cxa_atexit@plt+0xab9c0> │ │ │ │ ldr r3, [pc, #20] @ b8bfc <__cxa_atexit@plt+0xab9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-1160 @ 0xfffffb78 │ │ │ │ - ldreq r1, [r8], #-1212 @ 0xfffffb44 │ │ │ │ - ldreq r1, [r8], #-1188 @ 0xfffffb5c │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq r2, [r8], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq r2, [r8], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ b8c2c <__cxa_atexit@plt+0xab9f4> │ │ │ │ ldr r3, [pc, #20] @ b8c30 <__cxa_atexit@plt+0xab9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ - ldreq r1, [r8], #-1108 @ 0xfffffbac │ │ │ │ - ldreq r1, [r8], #-1160 @ 0xfffffb78 │ │ │ │ - ldreq r1, [r8], #-1436 @ 0xfffffa64 │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ + ldreq r2, [r8], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r2, [r8], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq r2, [r8], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b8c8c <__cxa_atexit@plt+0xaba54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -175758,21 +175758,21 @@ │ │ │ │ ldr r2, [pc, #44] @ b8c98 <__cxa_atexit@plt+0xaba60> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ + b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ - strbeq r1, [r8], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq r2, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq r2, [r8], #-2316 @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b8d44 <__cxa_atexit@plt+0xabb0c> │ │ │ │ ldr lr, [pc, #148] @ b8d50 <__cxa_atexit@plt+0xabb18> │ │ │ │ @@ -175811,15 +175811,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r1, [r8], #-2260 @ 0xfffff72c │ │ │ │ + strbeq r2, [r8], #-2244 @ 0xfffff73c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b8d98 <__cxa_atexit@plt+0xabb60> │ │ │ │ mov r3, r7 │ │ │ │ @@ -175981,42 +175981,42 @@ │ │ │ │ bcc b903c <__cxa_atexit@plt+0xabe04> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne b9008 <__cxa_atexit@plt+0xabdd0> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ b9064 <__cxa_atexit@plt+0xabe2c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #76] @ b9068 <__cxa_atexit@plt+0xabe30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r1, [r6, #8] │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r6, [pc, #24] @ b905c <__cxa_atexit@plt+0xabe24> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [r8], #-1440 @ 0xfffffa60 │ │ │ │ - strbeq r1, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r2, [r8], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq r2, [r8], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b b8f5c <__cxa_atexit@plt+0xabd24> │ │ │ │ @@ -176031,36 +176031,36 @@ │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne b90c8 <__cxa_atexit@plt+0xabe90> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r2, [pc, #68] @ b9114 <__cxa_atexit@plt+0xabedc> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #60] @ b9118 <__cxa_atexit@plt+0xabee0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r3, [pc, #16] @ b9110 <__cxa_atexit@plt+0xabed8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbeq r1, [r8], #-1248 @ 0xfffffb20 │ │ │ │ - strbeq r1, [r8], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq r2, [r8], #-1232 @ 0xfffffb30 │ │ │ │ + strbeq r2, [r8], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -176068,37 +176068,37 @@ │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne b915c <__cxa_atexit@plt+0xabf24> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r2, [pc, #68] @ b91a8 <__cxa_atexit@plt+0xabf70> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #60] @ b91ac <__cxa_atexit@plt+0xabf74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r3, [pc, #16] @ b91a4 <__cxa_atexit@plt+0xabf6c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r1, [r8], #-1100 @ 0xfffffbb4 │ │ │ │ - strbeq r1, [r8], #-1716 @ 0xfffff94c │ │ │ │ - ldreq r0, [r8], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq r2, [r8], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r2, [r8], #-1700 @ 0xfffff95c │ │ │ │ + ldreq r1, [r8], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b91f8 <__cxa_atexit@plt+0xabfc0> │ │ │ │ ldr r7, [pc, #52] @ b9208 <__cxa_atexit@plt+0xabfd0> │ │ │ │ @@ -176107,23 +176107,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ b9214 <__cxa_atexit@plt+0xabfdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r8], #-3512 @ 0xfffff248 │ │ │ │ - ldreq r0, [r8], #-3564 @ 0xfffff214 │ │ │ │ - ldreq r0, [r8], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r1, [r8], #-3512 @ 0xfffff248 │ │ │ │ + ldreq r1, [r8], #-3564 @ 0xfffff214 │ │ │ │ + ldreq r1, [r8], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b9258 <__cxa_atexit@plt+0xac020> │ │ │ │ @@ -176136,15 +176136,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - ldreq r0, [r8], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r1, [r8], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b92b0 <__cxa_atexit@plt+0xac078> │ │ │ │ ldr r7, [pc, #52] @ b92c0 <__cxa_atexit@plt+0xac088> │ │ │ │ @@ -176153,107 +176153,107 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ b92cc <__cxa_atexit@plt+0xac094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq r0, [r8], #-3328 @ 0xfffff300 │ │ │ │ - ldreq r0, [r8], #-3380 @ 0xfffff2cc │ │ │ │ - ldreq r0, [r8], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq r1, [r8], #-3328 @ 0xfffff300 │ │ │ │ + ldreq r1, [r8], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r1, [r8], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b9314 <__cxa_atexit@plt+0xac0dc> │ │ │ │ ldr r3, [pc, #52] @ b9324 <__cxa_atexit@plt+0xac0ec> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq b9304 <__cxa_atexit@plt+0xac0cc> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b9328 <__cxa_atexit@plt+0xac0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [r8], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r1, [r8], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b9384 <__cxa_atexit@plt+0xac14c> │ │ │ │ ldr r3, [pc, #52] @ b9394 <__cxa_atexit@plt+0xac15c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq b9374 <__cxa_atexit@plt+0xac13c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b9398 <__cxa_atexit@plt+0xac160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [r8], #-3708 @ 0xfffff184 │ │ │ │ + ldreq r1, [r8], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b93f4 <__cxa_atexit@plt+0xac1bc> │ │ │ │ ldr r3, [pc, #52] @ b9404 <__cxa_atexit@plt+0xac1cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq b93e4 <__cxa_atexit@plt+0xac1ac> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b9408 <__cxa_atexit@plt+0xac1d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r1, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b946c <__cxa_atexit@plt+0xac234> │ │ │ │ ldr r3, [pc, #60] @ b947c <__cxa_atexit@plt+0xac244> │ │ │ │ @@ -176270,15 +176270,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b9480 <__cxa_atexit@plt+0xac248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r0, [r8], #-3484 @ 0xfffff264 │ │ │ │ + ldreq r1, [r8], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -176323,17 +176323,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b955c <__cxa_atexit@plt+0xac324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ + strbeq r2, [r8], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r0, [r8], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r1, [r8], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #144] @ b9604 <__cxa_atexit@plt+0xac3cc> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -176369,15 +176369,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b960c <__cxa_atexit@plt+0xac3d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - strbeq r0, [r8], #-4056 @ 0xfffff028 │ │ │ │ + strbeq r1, [r8], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne b9688 <__cxa_atexit@plt+0xac450> │ │ │ │ ldr r2, [pc, #108] @ b969c <__cxa_atexit@plt+0xac464> │ │ │ │ @@ -176406,15 +176406,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ b96a0 <__cxa_atexit@plt+0xac468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq r0, [r8], #-3904 @ 0xfffff0c0 │ │ │ │ + strbeq r1, [r8], #-3888 @ 0xfffff0d0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b9718 <__cxa_atexit@plt+0xac4e0> │ │ │ │ @@ -176424,15 +176424,15 @@ │ │ │ │ ands r3, r8, #3 │ │ │ │ beq b9708 <__cxa_atexit@plt+0xac4d0> │ │ │ │ cmp r3, #2 │ │ │ │ bne b96ec <__cxa_atexit@plt+0xac4b4> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40196c <__cxa_atexit@plt+0x3f4734> │ │ │ │ + b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ ldr r3, [pc, #56] @ b972c <__cxa_atexit@plt+0xac4f4> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r7] │ │ │ │ beq b9708 <__cxa_atexit@plt+0xac4d0> │ │ │ │ b b94ac <__cxa_atexit@plt+0xac274> │ │ │ │ @@ -176442,23 +176442,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b9730 <__cxa_atexit@plt+0xac4f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [r8], #-2816 @ 0xfffff500 │ │ │ │ + ldreq r1, [r8], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b9754 <__cxa_atexit@plt+0xac51c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40196c <__cxa_atexit@plt+0x3f4734> │ │ │ │ + b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ ldr r3, [pc, #36] @ b9780 <__cxa_atexit@plt+0xac548> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b9774 <__cxa_atexit@plt+0xac53c> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -176482,46 +176482,46 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b97d4 <__cxa_atexit@plt+0xac59c> │ │ │ │ ldr r5, [pc, #28] @ b97e4 <__cxa_atexit@plt+0xac5ac> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r7, [pc, #12] @ b97e8 <__cxa_atexit@plt+0xac5b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r8], #-2636 @ 0xfffff5b4 │ │ │ │ + ldreq r1, [r8], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b9808 <__cxa_atexit@plt+0xac5d0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r8], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r1, [r8], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9838 <__cxa_atexit@plt+0xac600> │ │ │ │ ldr r2, [pc, #28] @ b9848 <__cxa_atexit@plt+0xac610> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r7, [pc, #12] @ b984c <__cxa_atexit@plt+0xac614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r8], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r1, [r8], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b9888 <__cxa_atexit@plt+0xac650> │ │ │ │ @@ -176530,33 +176530,33 @@ │ │ │ │ ldr r2, [pc, #24] @ b9894 <__cxa_atexit@plt+0xac65c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ - strbeq r1, [r8], #-552 @ 0xfffffdd8 │ │ │ │ + b 401244 <__cxa_atexit@plt+0x3f400c> │ │ │ │ + strbeq r2, [r8], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b98c4 <__cxa_atexit@plt+0xac68c> │ │ │ │ ldr r2, [pc, #28] @ b98d4 <__cxa_atexit@plt+0xac69c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r7, [pc, #12] @ b98d8 <__cxa_atexit@plt+0xac6a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r8], #-2404 @ 0xfffff69c │ │ │ │ + ldreq r1, [r8], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [pc, #40] @ b9918 <__cxa_atexit@plt+0xac6e0> │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -176590,16 +176590,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b9984 <__cxa_atexit@plt+0xac74c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r8], #-336 @ 0xfffffeb0 │ │ │ │ - ldreq r0, [r8], #-2240 @ 0xfffff740 │ │ │ │ + strbeq r2, [r8], #-320 @ 0xfffffec0 │ │ │ │ + ldreq r1, [r8], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b99f4 <__cxa_atexit@plt+0xac7bc> │ │ │ │ ldr r3, [pc, #92] @ b9a04 <__cxa_atexit@plt+0xac7cc> │ │ │ │ @@ -176614,27 +176614,27 @@ │ │ │ │ ldr r3, [r3, r8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r2, #1 │ │ │ │ addeq r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b9a10 <__cxa_atexit@plt+0xac7d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r0, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ - ldreq r0, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ - ldreq r0, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq r1, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r1, [r8], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r1, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, #40] @ b9a54 <__cxa_atexit@plt+0xac81c> │ │ │ │ ldr r1, [pc, #40] @ b9a58 <__cxa_atexit@plt+0xac820> │ │ │ │ movne r3, #3 │ │ │ │ @@ -176642,17 +176642,17 @@ │ │ │ │ ldr r9, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r8, r1, #1 │ │ │ │ addeq r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - ldreq r0, [r8], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r0, [r8], #-2012 @ 0xfffff824 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + ldreq r1, [r8], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r1, [r8], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9af8 <__cxa_atexit@plt+0xac8c0> │ │ │ │ ldr r7, [pc, #140] @ b9b08 <__cxa_atexit@plt+0xac8d0> │ │ │ │ @@ -176661,15 +176661,15 @@ │ │ │ │ ands r7, r8, #3 │ │ │ │ beq b9aa0 <__cxa_atexit@plt+0xac868> │ │ │ │ cmp r7, #2 │ │ │ │ bne b9ab0 <__cxa_atexit@plt+0xac878> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40197c <__cxa_atexit@plt+0x3f4744> │ │ │ │ + b 401a7c <__cxa_atexit@plt+0x3f4844> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ b9b0c <__cxa_atexit@plt+0xac8d4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -176690,25 +176690,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b9b18 <__cxa_atexit@plt+0xac8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [r8], #-2752 @ 0xfffff540 │ │ │ │ - strbeq r0, [r8], #-2748 @ 0xfffff544 │ │ │ │ - ldreq r0, [r8], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq r1, [r8], #-2736 @ 0xfffff550 │ │ │ │ + strbeq r1, [r8], #-2732 @ 0xfffff554 │ │ │ │ + ldreq r1, [r8], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b9b3c <__cxa_atexit@plt+0xac904> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40197c <__cxa_atexit@plt+0x3f4744> │ │ │ │ + b 401a7c <__cxa_atexit@plt+0x3f4844> │ │ │ │ ldr r3, [pc, #60] @ b9b80 <__cxa_atexit@plt+0xac948> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq b9b78 <__cxa_atexit@plt+0xac940> │ │ │ │ ldr r2, [pc, #40] @ b9b84 <__cxa_atexit@plt+0xac94c> │ │ │ │ @@ -176719,95 +176719,95 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r0, [r8], #-2612 @ 0xfffff5cc │ │ │ │ - strbeq r0, [r8], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq r1, [r8], #-2596 @ 0xfffff5dc │ │ │ │ + strbeq r1, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ b9bc0 <__cxa_atexit@plt+0xac988> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ b9bc4 <__cxa_atexit@plt+0xac98c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-2544 @ 0xfffff610 │ │ │ │ - strbeq r0, [r8], #-2540 @ 0xfffff614 │ │ │ │ + strbeq r1, [r8], #-2528 @ 0xfffff620 │ │ │ │ + strbeq r1, [r8], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9c00 <__cxa_atexit@plt+0xac9c8> │ │ │ │ ldr r2, [pc, #40] @ b9c10 <__cxa_atexit@plt+0xac9d8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #32] @ b9c14 <__cxa_atexit@plt+0xac9dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r7, [pc, #16] @ b9c18 <__cxa_atexit@plt+0xac9e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r8], #-2468 @ 0xfffff65c │ │ │ │ - ldreq r0, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ - ldreq r0, [r8], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq r1, [r8], #-2452 @ 0xfffff66c │ │ │ │ + ldreq r1, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ + ldreq r1, [r8], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401964 <__cxa_atexit@plt+0x3f472c> │ │ │ │ - ldreq r0, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ + b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + ldreq r1, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9c64 <__cxa_atexit@plt+0xaca2c> │ │ │ │ ldr r2, [pc, #28] @ b9c74 <__cxa_atexit@plt+0xaca3c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r7, [pc, #12] @ b9c78 <__cxa_atexit@plt+0xaca40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r0, [r8], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq r0, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ + ldreq r1, [r8], #-2348 @ 0xfffff6d4 │ │ │ │ + ldreq r1, [r8], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b9ca8 <__cxa_atexit@plt+0xaca70> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b9cac <__cxa_atexit@plt+0xaca74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r8], #-2292 @ 0xfffff70c │ │ │ │ - ldreq r0, [r8], #-2248 @ 0xfffff738 │ │ │ │ + strbeq r1, [r8], #-2276 @ 0xfffff71c │ │ │ │ + ldreq r1, [r8], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401564 <__cxa_atexit@plt+0x3f432c> │ │ │ │ + b 40160c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b9d10 <__cxa_atexit@plt+0xacad8> │ │ │ │ ldr r2, [pc, #68] @ b9d2c <__cxa_atexit@plt+0xacaf4> │ │ │ │ @@ -176817,84 +176817,84 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9d1c <__cxa_atexit@plt+0xacae4> │ │ │ │ ldr r5, [pc, #48] @ b9d34 <__cxa_atexit@plt+0xacafc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b9d30 <__cxa_atexit@plt+0xacaf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-2228 @ 0xfffff74c │ │ │ │ - ldreq r0, [r8], #-1284 @ 0xfffffafc │ │ │ │ + strbeq r1, [r8], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r1, [r8], #-1284 @ 0xfffffafc │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9d6c <__cxa_atexit@plt+0xacb34> │ │ │ │ ldr r2, [pc, #28] @ b9d7c <__cxa_atexit@plt+0xacb44> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r7, [pc, #12] @ b9d80 <__cxa_atexit@plt+0xacb48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - ldreq r0, [r8], #-1208 @ 0xfffffb48 │ │ │ │ - ldreq r0, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq r1, [r8], #-1208 @ 0xfffffb48 │ │ │ │ + ldreq r1, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9dbc <__cxa_atexit@plt+0xacb84> │ │ │ │ ldr r2, [pc, #28] @ b9dcc <__cxa_atexit@plt+0xacb94> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r7, [pc, #12] @ b9dd0 <__cxa_atexit@plt+0xacb98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - ldreq r0, [r8], #-2004 @ 0xfffff82c │ │ │ │ + ldreq r1, [r8], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9e08 <__cxa_atexit@plt+0xacbd0> │ │ │ │ ldr r2, [pc, #28] @ b9e18 <__cxa_atexit@plt+0xacbe0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 401974 <__cxa_atexit@plt+0x3f473c> │ │ │ │ + b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r7, [pc, #12] @ b9e1c <__cxa_atexit@plt+0xacbe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - ldreq r0, [r8], #-1056 @ 0xfffffbe0 │ │ │ │ - ldreq r0, [r8], #-1904 @ 0xfffff890 │ │ │ │ + ldreq r1, [r8], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq r1, [r8], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -176933,16 +176933,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - strbeq r0, [r8], #-3132 @ 0xfffff3c4 │ │ │ │ - ldreq r0, [r8], #-1760 @ 0xfffff920 │ │ │ │ + strbeq r1, [r8], #-3116 @ 0xfffff3d4 │ │ │ │ + ldreq r1, [r8], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b9f5c <__cxa_atexit@plt+0xacd24> │ │ │ │ @@ -176954,90 +176954,90 @@ │ │ │ │ str r8, [r3, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-4] │ │ │ │ ldr r3, [pc, #72] @ b9f74 <__cxa_atexit@plt+0xacd3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r2, [pc, #64] @ b9f7c <__cxa_atexit@plt+0xacd44> │ │ │ │ ldr r1, [r9, #3] │ │ │ │ str r8, [r3, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-4] │ │ │ │ ldr r3, [pc, #44] @ b9f80 <__cxa_atexit@plt+0xacd48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r7, [pc, #20] @ b9f78 <__cxa_atexit@plt+0xacd40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r0, [r8], #-1644 @ 0xfffff994 │ │ │ │ - ldreq r0, [r8], #-1644 @ 0xfffff994 │ │ │ │ + strbeq r1, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ + ldreq r1, [r8], #-1644 @ 0xfffff994 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq r0, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ + strbeq r1, [r8], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq r1, [r8], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b9fc8 <__cxa_atexit@plt+0xacd90> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq b9fc0 <__cxa_atexit@plt+0xacd88> │ │ │ │ ldr r3, [pc, #28] @ b9fcc <__cxa_atexit@plt+0xacd94> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ + b 401a84 <__cxa_atexit@plt+0x3f484c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r0, [r8], #-1520 @ 0xfffffa10 │ │ │ │ + ldreq r1, [r8], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b9ff4 <__cxa_atexit@plt+0xacdbc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ + b 401a84 <__cxa_atexit@plt+0x3f484c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [r8], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq r1, [r8], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ - ldreq r0, [r8], #-1440 @ 0xfffffa60 │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + ldreq r1, [r8], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ba03c <__cxa_atexit@plt+0xace04> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ba040 <__cxa_atexit@plt+0xace08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ + b 40127c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r8], #-1376 @ 0xfffffaa0 │ │ │ │ - ldreq r0, [r8], #-1376 @ 0xfffffaa0 │ │ │ │ + strbeq r1, [r8], #-1360 @ 0xfffffab0 │ │ │ │ + ldreq r1, [r8], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4016c4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ - ldreq r0, [r8], #-1392 @ 0xfffffa90 │ │ │ │ + b 40177c <__cxa_atexit@plt+0x3f4544> │ │ │ │ + ldreq r1, [r8], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ba0a4 <__cxa_atexit@plt+0xace6c> │ │ │ │ @@ -177053,16 +177053,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ba0bc <__cxa_atexit@plt+0xace84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r8], #-1336 @ 0xfffffac8 │ │ │ │ - ldreq r0, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq r1, [r8], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq r1, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #168] @ ba184 <__cxa_atexit@plt+0xacf4c> │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -177096,29 +177096,29 @@ │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #52] @ ba190 <__cxa_atexit@plt+0xacf58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r7, [pc, #40] @ ba19c <__cxa_atexit@plt+0xacf64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq r0, [r8], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq r1, [r8], #-1064 @ 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strbeq r0, [r8], #-1132 @ 0xfffffb94 │ │ │ │ - ldreq r0, [r8], #-1116 @ 0xfffffba4 │ │ │ │ - ldreq r0, [r8], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq r1, [r8], #-1116 @ 0xfffffba4 │ │ │ │ + ldreq r1, [r8], #-1116 @ 0xfffffba4 │ │ │ │ + ldreq r1, [r8], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r5, [pc, #140] @ ba248 <__cxa_atexit@plt+0xad010> │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -177135,46 +177135,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r7, {r3, r8} │ │ │ │ str r1, [r7] │ │ │ │ ldr r7, [pc, #84] @ ba250 <__cxa_atexit@plt+0xad018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r3, [pc, #72] @ ba258 <__cxa_atexit@plt+0xad020> │ │ │ │ ldr r1, [r2, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r7, {r3, r8} │ │ │ │ str r1, [r7] │ │ │ │ ldr r7, [pc, #56] @ ba25c <__cxa_atexit@plt+0xad024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 40175c <__cxa_atexit@plt+0x3f4524> │ │ │ │ + b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r7, [pc, #28] @ ba254 <__cxa_atexit@plt+0xad01c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq r0, [r8], #-924 @ 0xfffffc64 │ │ │ │ - ldreq r0, [r8], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r1, [r8], #-908 @ 0xfffffc74 │ │ │ │ + ldreq r1, [r8], #-920 @ 0xfffffc68 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - strbeq r0, [r8], #-880 @ 0xfffffc90 │ │ │ │ + strbeq r1, [r8], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ba27c <__cxa_atexit@plt+0xad044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-864 @ 0xfffffca0 │ │ │ │ - ldreq r0, [r8], #-864 @ 0xfffffca0 │ │ │ │ + strbeq r1, [r8], #-848 @ 0xfffffcb0 │ │ │ │ + ldreq r1, [r8], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ba2c8 <__cxa_atexit@plt+0xad090> │ │ │ │ @@ -177190,15 +177190,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ba2e0 <__cxa_atexit@plt+0xad0a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - ldreq r0, [r8], #-788 @ 0xfffffcec │ │ │ │ + ldreq r1, [r8], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -177213,16 +177213,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ba340 <__cxa_atexit@plt+0xad108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-1952 @ 0xfffff860 │ │ │ │ - ldreq r0, [r8], #-712 @ 0xfffffd38 │ │ │ │ + strbeq r1, [r8], #-1936 @ 0xfffff870 │ │ │ │ + ldreq r1, [r8], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -177236,16 +177236,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ ldr r7, [pc, #20] @ ba39c <__cxa_atexit@plt+0xad164> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-1860 @ 0xfffff8bc │ │ │ │ - ldreq r0, [r8], #-624 @ 0xfffffd90 │ │ │ │ + strbeq r1, [r8], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r1, [r8], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -177259,16 +177259,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ ldr r7, [pc, #20] @ ba3f8 <__cxa_atexit@plt+0xad1c0> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-1772 @ 0xfffff914 │ │ │ │ - ldreq r0, [r8], #-536 @ 0xfffffde8 │ │ │ │ + strbeq r1, [r8], #-1756 @ 0xfffff924 │ │ │ │ + ldreq r1, [r8], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -177281,16 +177281,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ba450 <__cxa_atexit@plt+0xad218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-1664 @ 0xfffff980 │ │ │ │ - ldreq r0, [r8], #-452 @ 0xfffffe3c │ │ │ │ + strbeq r1, [r8], #-1648 @ 0xfffff990 │ │ │ │ + ldreq r1, [r8], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -177303,41 +177303,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ba4a8 <__cxa_atexit@plt+0xad270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-1580 @ 0xfffff9d4 │ │ │ │ - ldreq r0, [r8], #-368 @ 0xfffffe90 │ │ │ │ - mvnseq r2, #286720 @ 0x46000 │ │ │ │ + strbeq r1, [r8], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq r1, [r8], #-368 @ 0xfffffe90 │ │ │ │ + mvnseq r2, #6, 30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #462848 @ 0x71000 │ │ │ │ + mvnseq r2, #49, 30 @ 0xc4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #626688 @ 0x99000 │ │ │ │ + mvnseq r2, #356 @ 0x164 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #798720 @ 0xc3000 │ │ │ │ + mvnseq r2, #524 @ 0x20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #946176 @ 0xe7000 │ │ │ │ + mvnseq r2, #668 @ 0x29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -177354,26 +177354,26 @@ │ │ │ │ bl 4011d4 <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ cmp r0, #0 │ │ │ │ beq ba5dc <__cxa_atexit@plt+0xad3a4> │ │ │ │ ldr r7, [pc, #152] @ ba600 <__cxa_atexit@plt+0xad3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ - bl 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ + bl 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ + bl 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ + bl 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ mov sl, r0 │ │ │ │ - bl 4019a4 <__cxa_atexit@plt+0x3f476c> │ │ │ │ + bl 401aa4 <__cxa_atexit@plt+0x3f486c> │ │ │ │ mov r7, r0 │ │ │ │ - bl 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ + bl 401aac <__cxa_atexit@plt+0x3f4874> │ │ │ │ str fp, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + bl 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ ldr r3, [pc, #92] @ ba604 <__cxa_atexit@plt+0xad3cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ orr r2, r1, r2 │ │ │ │ orr r2, r2, sl │ │ │ │ orr r7, r2, r7 │ │ │ │ @@ -177390,17 +177390,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #-40 @ 0xffffffd8 │ │ │ │ - strbeq r0, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq r0, [r8], #-204 @ 0xffffff34 │ │ │ │ + strbeq r1, [r8], #-24 @ 0xffffffe8 │ │ │ │ + strbeq r1, [r8], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq r1, [r8], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi ba668 <__cxa_atexit@plt+0xad430> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -177413,22 +177413,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r8], #-112 @ 0xffffff90 │ │ │ │ - ldreq r0, [r8], #-128 @ 0xffffff80 │ │ │ │ - strbeq pc, [r7], #-3904 @ 0xfffff0c0 @ │ │ │ │ + ldreq r1, [r8], #-112 @ 0xffffff90 │ │ │ │ + ldreq r1, [r8], #-128 @ 0xffffff80 │ │ │ │ + strbeq r0, [r8], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ba6e0 <__cxa_atexit@plt+0xad4a8> │ │ │ │ ldr r3, [pc, #84] @ ba6f0 <__cxa_atexit@plt+0xad4b8> │ │ │ │ @@ -177451,32 +177451,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ba6fc <__cxa_atexit@plt+0xad4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq pc, [r7], #-3816 @ 0xfffff118 @ │ │ │ │ - strbeq pc, [r7], #-3804 @ 0xfffff124 @ │ │ │ │ - ldreq r0, [r8], #-20 @ 0xffffffec │ │ │ │ + strbeq r0, [r8], #-3800 @ 0xfffff128 │ │ │ │ + strbeq r0, [r8], #-3788 @ 0xfffff134 │ │ │ │ + ldreq r1, [r8], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ba730 <__cxa_atexit@plt+0xad4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ ba734 <__cxa_atexit@plt+0xad4fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #46 @ 0x2e │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r7], #-3720 @ 0xfffff178 @ │ │ │ │ - strbeq pc, [r7], #-3708 @ 0xfffff184 @ │ │ │ │ - ldreq r0, [r8], #-152 @ 0xffffff68 │ │ │ │ + strbeq r0, [r8], #-3704 @ 0xfffff188 │ │ │ │ + strbeq r0, [r8], #-3692 @ 0xfffff194 │ │ │ │ + ldreq r1, [r8], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ba790 <__cxa_atexit@plt+0xad558> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -177487,22 +177487,22 @@ │ │ │ │ ldr r2, [pc, #44] @ ba79c <__cxa_atexit@plt+0xad564> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ + b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r8], #-84 @ 0xffffffac │ │ │ │ - strbeq pc, [r7], #-3608 @ 0xfffff1e8 @ │ │ │ │ - ldreq r0, [r8], #-100 @ 0xffffff9c │ │ │ │ + ldreq r1, [r8], #-84 @ 0xffffffac │ │ │ │ + strbeq r0, [r8], #-3592 @ 0xfffff1f8 │ │ │ │ + ldreq r1, [r8], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi ba82c <__cxa_atexit@plt+0xad5f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177528,51 +177528,51 @@ │ │ │ │ str lr, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ ldr r5, [pc, #60] @ ba858 <__cxa_atexit@plt+0xad620> │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ + b 401abc <__cxa_atexit@plt+0x3f4884> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r8], #-24 @ 0xffffffe8 │ │ │ │ - strbeq pc, [r7], #-3512 @ 0xfffff248 @ │ │ │ │ - strbeq r0, [r8], #-704 @ 0xfffffd40 │ │ │ │ - strbeq pc, [r7], #-3888 @ 0xfffff0d0 @ │ │ │ │ - strbeq pc, [r7], #-3732 @ 0xfffff16c @ │ │ │ │ + ldreq r1, [r8], #-24 @ 0xffffffe8 │ │ │ │ + strbeq r0, [r8], #-3496 @ 0xfffff258 │ │ │ │ + strbeq r1, [r8], #-688 @ 0xfffffd50 │ │ │ │ + strbeq r0, [r8], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r0, [r8], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ba898 <__cxa_atexit@plt+0xad660> │ │ │ │ ldr r2, [pc, #44] @ ba8b0 <__cxa_atexit@plt+0xad678> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #20] @ ba8b4 <__cxa_atexit@plt+0xad67c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r7], #-3956 @ 0xfffff08c │ │ │ │ - ldreq pc, [r7], #-3436 @ 0xfffff294 │ │ │ │ + ldreq r0, [r8], #-3956 @ 0xfffff08c │ │ │ │ + ldreq r0, [r8], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba920 <__cxa_atexit@plt+0xad6e8> │ │ │ │ ldr r7, [pc, #84] @ ba930 <__cxa_atexit@plt+0xad6f8> │ │ │ │ @@ -177596,56 +177596,56 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ba940 <__cxa_atexit@plt+0xad708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq pc, [r7], #-3368 @ 0xfffff2d8 │ │ │ │ - ldreq pc, [r7], #-3360 @ 0xfffff2e0 │ │ │ │ - ldreq pc, [r7], #-3840 @ 0xfffff100 │ │ │ │ - ldreq pc, [r7], #-3300 @ 0xfffff31c │ │ │ │ + ldreq r0, [r8], #-3368 @ 0xfffff2d8 │ │ │ │ + ldreq r0, [r8], #-3360 @ 0xfffff2e0 │ │ │ │ + ldreq r0, [r8], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r0, [r8], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ba978 <__cxa_atexit@plt+0xad740> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #28] @ ba97c <__cxa_atexit@plt+0xad744> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ ba980 <__cxa_atexit@plt+0xad748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq pc, [r7], #-3264 @ 0xfffff340 │ │ │ │ - ldreq pc, [r7], #-3260 @ 0xfffff344 │ │ │ │ + ldreq r0, [r8], #-3264 @ 0xfffff340 │ │ │ │ + ldreq r0, [r8], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ba9d0 <__cxa_atexit@plt+0xad798> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ orr r2, r2, #256 @ 0x100 │ │ │ │ - bl 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ + bl 401ac4 <__cxa_atexit@plt+0x3f488c> │ │ │ │ ldr r7, [pc, #32] @ ba9dc <__cxa_atexit@plt+0xad7a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r8], #-252 @ 0xffffff04 │ │ │ │ + strbeq r1, [r8], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi baaa4 <__cxa_atexit@plt+0xad86c> │ │ │ │ mov r7, r5 │ │ │ │ @@ -177692,18 +177692,18 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ baac4 <__cxa_atexit@plt+0xad88c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq pc, [r7], #-2852 @ 0xfffff4dc @ │ │ │ │ - strbeq pc, [r7], #-2840 @ 0xfffff4e8 @ │ │ │ │ + strbeq r0, [r8], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq r0, [r8], #-2824 @ 0xfffff4f8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq pc, [r7], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r0, [r8], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ str r7, [r3], #4 │ │ │ │ cmp r2, #2 │ │ │ │ bne bab1c <__cxa_atexit@plt+0xad8e4> │ │ │ │ @@ -177741,32 +177741,32 @@ │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq pc, [r7], #-2640 @ 0xfffff5b0 @ │ │ │ │ - strbeq pc, [r7], #-2628 @ 0xfffff5bc @ │ │ │ │ + strbeq r0, [r8], #-2624 @ 0xfffff5c0 │ │ │ │ + strbeq r0, [r8], #-2612 @ 0xfffff5cc │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ babb8 <__cxa_atexit@plt+0xad980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ babbc <__cxa_atexit@plt+0xad984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #47 @ 0x2f │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r7], #-2560 @ 0xfffff600 @ │ │ │ │ - strbeq pc, [r7], #-2548 @ 0xfffff60c @ │ │ │ │ - ldreq pc, [r7], #-3104 @ 0xfffff3e0 │ │ │ │ + strbeq r0, [r8], #-2544 @ 0xfffff610 │ │ │ │ + strbeq r0, [r8], #-2532 @ 0xfffff61c │ │ │ │ + ldreq r0, [r8], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bac1c <__cxa_atexit@plt+0xad9e4> │ │ │ │ ldr r2, [pc, #68] @ bac24 <__cxa_atexit@plt+0xad9ec> │ │ │ │ ldr r1, [pc, #68] @ bac28 <__cxa_atexit@plt+0xad9f0> │ │ │ │ @@ -177784,71 +177784,71 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq pc, [r7], #-2484 @ 0xfffff64c @ │ │ │ │ - ldreq pc, [r7], #-3040 @ 0xfffff420 │ │ │ │ - ldreq pc, [r7], #-2992 @ 0xfffff450 │ │ │ │ + strbeq r0, [r8], #-2468 @ 0xfffff65c │ │ │ │ + ldreq r0, [r8], #-3040 @ 0xfffff420 │ │ │ │ + ldreq r0, [r8], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ bac50 <__cxa_atexit@plt+0xada18> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba9ec <__cxa_atexit@plt+0xad7b4> │ │ │ │ - ldreq pc, [r7], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r0, [r8], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bac84 <__cxa_atexit@plt+0xada4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bac8c <__cxa_atexit@plt+0xada54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r7], #-2344 @ 0xfffff6d8 @ │ │ │ │ + strbeq r0, [r8], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bacc0 <__cxa_atexit@plt+0xada88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bacc8 <__cxa_atexit@plt+0xada90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r7], #-2284 @ 0xfffff714 @ │ │ │ │ + strbeq r0, [r8], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bacfc <__cxa_atexit@plt+0xadac4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bad04 <__cxa_atexit@plt+0xadacc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ + b 40174c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r7], #-2224 @ 0xfffff750 @ │ │ │ │ - ldreq pc, [r7], #-2528 @ 0xfffff620 │ │ │ │ + strbeq r0, [r8], #-2208 @ 0xfffff760 │ │ │ │ + ldreq r0, [r8], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bad4c <__cxa_atexit@plt+0xadb14> │ │ │ │ ldr r3, [pc, #44] @ bad54 <__cxa_atexit@plt+0xadb1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -177856,49 +177856,49 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ bad58 <__cxa_atexit@plt+0xadb20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ bad5c <__cxa_atexit@plt+0xadb24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r7], #-2148 @ 0xfffff79c @ │ │ │ │ - strbeq pc, [r7], #-2156 @ 0xfffff794 @ │ │ │ │ - ldreq pc, [r7], #-2440 @ 0xfffff678 │ │ │ │ + strbeq r0, [r8], #-2132 @ 0xfffff7ac │ │ │ │ + strbeq r0, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq r0, [r8], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ bad8c <__cxa_atexit@plt+0xadb54> │ │ │ │ ldr r2, [pc, #24] @ bad90 <__cxa_atexit@plt+0xadb58> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40121c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 40122c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq pc, [r7], #-2432 @ 0xfffff680 │ │ │ │ - ldreq pc, [r7], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq r0, [r8], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r0, [r8], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ badcc <__cxa_atexit@plt+0xadb94> │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq badc0 <__cxa_atexit@plt+0xadb88> │ │ │ │ mov r7, r8 │ │ │ │ b baddc <__cxa_atexit@plt+0xadba4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq pc, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq r0, [r8], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne baea0 <__cxa_atexit@plt+0xadc68> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -177984,23 +177984,23 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq pc, [r7], #-1876 @ 0xfffff8ac @ │ │ │ │ - strbeq pc, [r7], #-2500 @ 0xfffff63c @ │ │ │ │ - strbeq pc, [r7], #-1860 @ 0xfffff8bc @ │ │ │ │ + strbeq r0, [r8], #-1860 @ 0xfffff8bc │ │ │ │ + strbeq r0, [r8], #-2484 @ 0xfffff64c │ │ │ │ + strbeq r0, [r8], #-1844 @ 0xfffff8cc │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbeq pc, [r7], #-1764 @ 0xfffff91c @ │ │ │ │ - strbeq pc, [r7], #-1744 @ 0xfffff930 @ │ │ │ │ - ldreq pc, [r7], #-2020 @ 0xfffff81c │ │ │ │ - ldreq pc, [r7], #-2016 @ 0xfffff820 │ │ │ │ - ldreq pc, [r7], #-1920 @ 0xfffff880 │ │ │ │ + strbeq r0, [r8], #-1748 @ 0xfffff92c │ │ │ │ + strbeq r0, [r8], #-1728 @ 0xfffff940 │ │ │ │ + ldreq r0, [r8], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r0, [r8], #-2016 @ 0xfffff820 │ │ │ │ + ldreq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc bb01c <__cxa_atexit@plt+0xadde4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -178043,19 +178043,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - strbeq pc, [r7], #-2168 @ 0xfffff788 @ │ │ │ │ - strbeq pc, [r7], #-1508 @ 0xfffffa1c @ │ │ │ │ - strbeq pc, [r7], #-1492 @ 0xfffffa2c @ │ │ │ │ - ldreq pc, [r7], #-1756 @ 0xfffff924 │ │ │ │ - ldreq pc, [r7], #-1752 @ 0xfffff928 │ │ │ │ + strbeq r0, [r8], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r0, [r8], #-1492 @ 0xfffffa2c │ │ │ │ + strbeq r0, [r8], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq r0, [r8], #-1756 @ 0xfffff924 │ │ │ │ + ldreq r0, [r8], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb08c <__cxa_atexit@plt+0xade54> │ │ │ │ ldr r2, [pc, #48] @ bb094 <__cxa_atexit@plt+0xade5c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -178064,19 +178064,19 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #28] @ bb098 <__cxa_atexit@plt+0xade60> │ │ │ │ mov r8, #0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq pc, [r7], #-1328 @ 0xfffffad0 @ │ │ │ │ + strbeq r0, [r8], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r1, r4 │ │ │ │ @@ -178126,15 +178126,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq pc, [r7], #-1184 @ 0xfffffb60 @ │ │ │ │ + strbeq r0, [r8], #-1168 @ 0xfffffb70 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -178191,15 +178191,15 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ str r8, [r5, #8] │ │ │ │ beq bb294 <__cxa_atexit@plt+0xae05c> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ cmp r3, #2 │ │ │ │ bne bb29c <__cxa_atexit@plt+0xae064> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -178213,32 +178213,32 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r1, [r6, #8] │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq pc, [r7], #-764 @ 0xfffffd04 @ │ │ │ │ - strbeq pc, [r7], #-1380 @ 0xfffffa9c @ │ │ │ │ + strbeq r0, [r8], #-748 @ 0xfffffd14 │ │ │ │ + strbeq r0, [r8], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bb324 <__cxa_atexit@plt+0xae0ec> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc bb368 <__cxa_atexit@plt+0xae130> │ │ │ │ ldr r2, [pc, #60] @ bb378 <__cxa_atexit@plt+0xae140> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -178247,34 +178247,34 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #4] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r1, [r6, #8] │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r7], #-628 @ 0xfffffd8c @ │ │ │ │ - strbeq pc, [r7], #-1244 @ 0xfffffb24 @ │ │ │ │ - ldreq pc, [r7], #-1208 @ 0xfffffb48 │ │ │ │ + strbeq r0, [r8], #-612 @ 0xfffffd9c │ │ │ │ + strbeq r0, [r8], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq r0, [r8], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r0, [r7, #2] │ │ │ │ bl c1ac │ │ │ │ - b 401764 <__cxa_atexit@plt+0x3f452c> │ │ │ │ - ldreq pc, [r7], #-1168 @ 0xfffffb70 │ │ │ │ + b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + ldreq r0, [r8], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4019cc <__cxa_atexit@plt+0x3f4794> │ │ │ │ + b 401acc <__cxa_atexit@plt+0x3f4894> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ mov r2, fp │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -178325,15 +178325,15 @@ │ │ │ │ add r9, r9, #2 │ │ │ │ ldm sp, {r5, r7} │ │ │ │ mov r8, sl │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #16] │ │ │ │ str r2, [sl, #20] │ │ │ │ str r0, [sl, #24] │ │ │ │ - b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ + b 401ad4 <__cxa_atexit@plt+0x3f489c> │ │ │ │ mov r6, sl │ │ │ │ b bb4b0 <__cxa_atexit@plt+0xae278> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ bb4f8 <__cxa_atexit@plt+0xae2c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r2 │ │ │ │ @@ -178343,24 +178343,24 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - strbeq pc, [r7], #-1100 @ 0xfffffbb4 @ │ │ │ │ + strbeq r0, [r8], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [r7], #-940 @ 0xfffffc54 │ │ │ │ + ldreq r0, [r8], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - ldreq pc, [r7], #-956 @ 0xfffffc44 │ │ │ │ - ldreq pc, [r7], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r0, [r8], #-956 @ 0xfffffc44 │ │ │ │ + ldreq r0, [r8], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -178379,38 +178379,38 @@ │ │ │ │ str lr, [r5, #-4]! │ │ │ │ add r9, r9, #2 │ │ │ │ str r1, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ str r7, [r8, #24] │ │ │ │ - b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ + b 401ad4 <__cxa_atexit@plt+0x3f489c> │ │ │ │ ldr r3, [pc, #28] @ bb59c <__cxa_atexit@plt+0xae364> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq pc, [r7], #-724 @ 0xfffffd2c │ │ │ │ + ldreq r0, [r8], #-724 @ 0xfffffd2c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq pc, [r7], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r0, [r8], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ bb5cc <__cxa_atexit@plt+0xae394> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq bb5c4 <__cxa_atexit@plt+0xae38c> │ │ │ │ b bb5dc <__cxa_atexit@plt+0xae3a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq pc, [r7], #-632 @ 0xfffffd88 │ │ │ │ + ldreq r0, [r8], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp sl, r6 │ │ │ │ bcc bb6cc <__cxa_atexit@plt+0xae494> │ │ │ │ @@ -178425,19 +178425,19 @@ │ │ │ │ str r7, [r8, #16] │ │ │ │ stmib r8, {r1, r3} │ │ │ │ str r2, [r8, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #10 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr fp, [r5, #24] │ │ │ │ - bl 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ + bl 401adc <__cxa_atexit@plt+0x3f48a4> │ │ │ │ cmp r0, #17 │ │ │ │ bne bb6ac <__cxa_atexit@plt+0xae474> │ │ │ │ add r3, fp, #1 │ │ │ │ add r6, r8, #28 │ │ │ │ cmp sl, r6 │ │ │ │ str r3, [r5, #24] │ │ │ │ bcc bb6d8 <__cxa_atexit@plt+0xae4a0> │ │ │ │ @@ -178456,49 +178456,49 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ str r0, [r8, #8] │ │ │ │ add r0, r8, #16 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ str ip, [r8, #12] │ │ │ │ stm r0, {r1, r2, r3} │ │ │ │ - b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ + b 401ad4 <__cxa_atexit@plt+0x3f489c> │ │ │ │ ldr r3, [pc, #84] @ bb708 <__cxa_atexit@plt+0xae4d0> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r9, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ bb6f8 <__cxa_atexit@plt+0xae4c0> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r2, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff0ec │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ - ldreq pc, [r7], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r0, [r8], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r7], #-304 @ 0xfffffed0 │ │ │ │ + ldreq r0, [r8], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, fp │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -178556,15 +178556,15 @@ │ │ │ │ str r7, [sl, #12] │ │ │ │ ldm sp, {r5, r7} │ │ │ │ mov r8, sl │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #16] │ │ │ │ str r2, [sl, #20] │ │ │ │ str r0, [sl, #24] │ │ │ │ - b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ + b 401ad4 <__cxa_atexit@plt+0x3f489c> │ │ │ │ ldr r7, [pc, #116] @ bb8b8 <__cxa_atexit@plt+0xae680> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, sl │ │ │ │ @@ -178581,25 +178581,25 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffff42c │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ - strbeq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + strbeq r0, [r8], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldreq lr, [r7], #-4088 @ 0xfffff008 │ │ │ │ - ldreq pc, [r7], #-52 @ 0xffffffcc │ │ │ │ + ldreq pc, [r7], #-4088 @ 0xfffff008 │ │ │ │ + ldreq r0, [r8], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - ldreq pc, [r7], #-40 @ 0xffffffd8 │ │ │ │ + ldreq r0, [r8], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bb8fc <__cxa_atexit@plt+0xae6c4> │ │ │ │ @@ -178607,30 +178607,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ - strbeq lr, [r7], #-3264 @ 0xfffff340 │ │ │ │ - ldreq lr, [r7], #-3944 @ 0xfffff098 │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + strbeq pc, [r7], #-3248 @ 0xfffff350 @ │ │ │ │ + ldreq pc, [r7], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b bb740 <__cxa_atexit@plt+0xae508> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bb940 <__cxa_atexit@plt+0xae708> │ │ │ │ mov r8, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4013a4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ - strbeq lr, [r7], #-3196 @ 0xfffff384 │ │ │ │ + b 4013f4 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + strbeq pc, [r7], #-3180 @ 0xfffff394 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bb980 <__cxa_atexit@plt+0xae748> │ │ │ │ @@ -178643,15 +178643,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvnseq r1, #202375168 @ 0xc100000 │ │ │ │ + mvnseq r1, #132096 @ 0x20400 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bba04 <__cxa_atexit@plt+0xae7cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -178679,43 +178679,43 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq lr, [r7], #-3016 @ 0xfffff438 │ │ │ │ + strbeq pc, [r7], #-3000 @ 0xfffff448 @ │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq lr, [r7], #-3656 @ 0xfffff1b8 │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq pc, [r7], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bba84 <__cxa_atexit@plt+0xae84c> │ │ │ │ ldr r3, [pc, #36] @ bba90 <__cxa_atexit@plt+0xae858> │ │ │ │ ldr r2, [pc, #36] @ bba94 <__cxa_atexit@plt+0xae85c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1cdbdd0 <__cxa_atexit@plt+0x1cceb98> │ │ │ │ + b 401ae4 <__cxa_atexit@plt+0x3f48ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r7], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq pc, [r7], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bbacc <__cxa_atexit@plt+0xae894> │ │ │ │ @@ -178724,16 +178724,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r7], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq lr, [r7], #-3516 @ 0xfffff244 │ │ │ │ + strbeq pc, [r7], #-2824 @ 0xfffff4f8 @ │ │ │ │ + ldreq pc, [r7], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi bbb68 <__cxa_atexit@plt+0xae930> │ │ │ │ bl c1dc │ │ │ │ @@ -178759,34 +178759,34 @@ │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ ldr r7, [pc, #88] @ bbbac <__cxa_atexit@plt+0xae974> │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r3, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #44] @ bbb9c <__cxa_atexit@plt+0xae964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ bbb98 <__cxa_atexit@plt+0xae960> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r0 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq lr, [r7], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq pc, [r7], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq lr, [r7], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq lr, [r7], #-3308 @ 0xfffff314 │ │ │ │ + strbeq pc, [r7], #-3628 @ 0xfffff1d4 @ │ │ │ │ + ldreq pc, [r7], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -178804,27 +178804,27 @@ │ │ │ │ stm r2, {r0, r1, r7, r8} │ │ │ │ str r3, [r3, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #48] @ bbc40 <__cxa_atexit@plt+0xaea08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r3, [pc, #32] @ bbc44 <__cxa_atexit@plt+0xaea0c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq lr, [r7], #-3464 @ 0xfffff278 │ │ │ │ + strbeq pc, [r7], #-3448 @ 0xfffff288 @ │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq lr, [r7], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq pc, [r7], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ bbca4 <__cxa_atexit@plt+0xaea6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq bbc9c <__cxa_atexit@plt+0xaea64> │ │ │ │ @@ -178841,15 +178841,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq bbc9c <__cxa_atexit@plt+0xaea64> │ │ │ │ b bbd08 <__cxa_atexit@plt+0xaead0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq lr, [r7], #-3056 @ 0xfffff410 │ │ │ │ + ldreq pc, [r7], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bbcd0 <__cxa_atexit@plt+0xaea98> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -178861,15 +178861,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq bbcf0 <__cxa_atexit@plt+0xaeab8> │ │ │ │ b bbd08 <__cxa_atexit@plt+0xaead0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq lr, [r7], #-2976 @ 0xfffff460 │ │ │ │ + ldreq pc, [r7], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #196] @ bbdd4 <__cxa_atexit@plt+0xaeb9c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ @@ -178902,34 +178902,34 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ ldr r7, [pc, #84] @ bbde8 <__cxa_atexit@plt+0xaebb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r3, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r2, #16 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r6, [pc, #28] @ bbdd8 <__cxa_atexit@plt+0xaeba0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - strbeq lr, [r7], #-3072 @ 0xfffff400 │ │ │ │ - ldreq lr, [r7], #-2736 @ 0xfffff550 │ │ │ │ + strbeq pc, [r7], #-3056 @ 0xfffff410 @ │ │ │ │ + ldreq pc, [r7], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne bbe70 <__cxa_atexit@plt+0xaec38> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -178953,31 +178953,31 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ stm r1, {r0, r2, r7, lr} │ │ │ │ ldr r7, [pc, #72] @ bbea8 <__cxa_atexit@plt+0xaec70> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r3, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r6, [pc, #20] @ bbe98 <__cxa_atexit@plt+0xaec60> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strbeq lr, [r7], #-2868 @ 0xfffff4cc │ │ │ │ - ldreq lr, [r7], #-2560 @ 0xfffff600 │ │ │ │ + strbeq pc, [r7], #-2852 @ 0xfffff4dc @ │ │ │ │ + ldreq pc, [r7], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi bbf38 <__cxa_atexit@plt+0xaed00> │ │ │ │ bl c1dc │ │ │ │ @@ -179003,34 +179003,34 @@ │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ ldr r7, [pc, #88] @ bbf7c <__cxa_atexit@plt+0xaed44> │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r3, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #44] @ bbf6c <__cxa_atexit@plt+0xaed34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ bbf68 <__cxa_atexit@plt+0xaed30> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r0 │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - ldreq lr, [r7], #-2420 @ 0xfffff68c │ │ │ │ + ldreq pc, [r7], #-2420 @ 0xfffff68c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - strbeq lr, [r7], #-2668 @ 0xfffff594 │ │ │ │ - ldreq lr, [r7], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq pc, [r7], #-2652 @ 0xfffff5a4 @ │ │ │ │ + ldreq pc, [r7], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bbfdc <__cxa_atexit@plt+0xaeda4> │ │ │ │ ldr r3, [pc, #68] @ bbfe8 <__cxa_atexit@plt+0xaedb0> │ │ │ │ @@ -179042,46 +179042,46 @@ │ │ │ │ ldr r3, [pc, #48] @ bbfec <__cxa_atexit@plt+0xaedb4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ bbff0 <__cxa_atexit@plt+0xaedb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq lr, [r7], #-1508 @ 0xfffffa1c │ │ │ │ - ldreq lr, [r7], #-2252 @ 0xfffff734 │ │ │ │ + strbeq pc, [r7], #-1492 @ 0xfffffa2c @ │ │ │ │ + ldreq pc, [r7], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ bc020 <__cxa_atexit@plt+0xaede8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ bc024 <__cxa_atexit@plt+0xaedec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401424 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ + b 401474 <__cxa_atexit@plt+0x3f423c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r7], #-1432 @ 0xfffffa68 │ │ │ │ - ldreq lr, [r7], #-2200 @ 0xfffff768 │ │ │ │ + strbeq pc, [r7], #-1416 @ 0xfffffa78 @ │ │ │ │ + ldreq pc, [r7], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ bc048 <__cxa_atexit@plt+0xaee10> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq lr, [r7], #-2180 @ 0xfffff77c │ │ │ │ - ldreq lr, [r7], #-2164 @ 0xfffff78c │ │ │ │ + ldreq pc, [r7], #-2180 @ 0xfffff77c │ │ │ │ + ldreq pc, [r7], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bc08c <__cxa_atexit@plt+0xaee54> │ │ │ │ @@ -179094,16 +179094,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r1, #1073741849 @ 0x40000019 │ │ │ │ - ldreq lr, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ + mvnseq r1, #38797312 @ 0x2500000 │ │ │ │ + ldreq pc, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179117,16 +179117,16 @@ │ │ │ │ ldr r7, [pc, #20] @ bc0fc <__cxa_atexit@plt+0xaeec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq lr, [r7], #-2028 @ 0xfffff814 │ │ │ │ - ldreq lr, [r7], #-2000 @ 0xfffff830 │ │ │ │ + ldreq pc, [r7], #-2028 @ 0xfffff814 │ │ │ │ + ldreq pc, [r7], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bc17c <__cxa_atexit@plt+0xaef44> │ │ │ │ ldr r2, [pc, #136] @ bc1ac <__cxa_atexit@plt+0xaef74> │ │ │ │ @@ -179162,18 +179162,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq lr, [r7], #-1852 @ 0xfffff8c4 │ │ │ │ - ldreq lr, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq pc, [r7], #-1852 @ 0xfffff8c4 │ │ │ │ + ldreq pc, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq lr, [r7], #-1816 @ 0xfffff8e8 │ │ │ │ + ldreq pc, [r7], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -179191,15 +179191,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bc224 <__cxa_atexit@plt+0xaefec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldreq lr, [r7], #-1732 @ 0xfffff93c │ │ │ │ + ldreq pc, [r7], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179213,34 +179213,34 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #16] │ │ │ │ sub r8, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r7, [pc, #32] @ bc2a8 <__cxa_atexit@plt+0xaf070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r7], #-1656 @ 0xfffff988 │ │ │ │ - ldreq lr, [r7], #-1760 @ 0xfffff920 │ │ │ │ - ldreq lr, [r7], #-1792 @ 0xfffff900 │ │ │ │ - strbeq lr, [r7], #-1716 @ 0xfffff94c │ │ │ │ - ldreq lr, [r7], #-1764 @ 0xfffff91c │ │ │ │ + ldreq pc, [r7], #-1656 @ 0xfffff988 │ │ │ │ + ldreq pc, [r7], #-1760 @ 0xfffff920 │ │ │ │ + ldreq pc, [r7], #-1792 @ 0xfffff900 │ │ │ │ + strbeq pc, [r7], #-1700 @ 0xfffff95c @ │ │ │ │ + ldreq pc, [r7], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #4] @ bc2c4 <__cxa_atexit@plt+0xaf08c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - ldreq lr, [r7], #-1696 @ 0xfffff960 │ │ │ │ - ldreq lr, [r7], #-1736 @ 0xfffff938 │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + ldreq pc, [r7], #-1696 @ 0xfffff960 │ │ │ │ + ldreq pc, [r7], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bc374 <__cxa_atexit@plt+0xaf13c> │ │ │ │ ldr r3, [pc, #180] @ bc3a0 <__cxa_atexit@plt+0xaf168> │ │ │ │ @@ -179249,15 +179249,15 @@ │ │ │ │ ands r3, r8, #3 │ │ │ │ beq bc310 <__cxa_atexit@plt+0xaf0d8> │ │ │ │ cmp r3, #3 │ │ │ │ bne bc320 <__cxa_atexit@plt+0xaf0e8> │ │ │ │ ldr r9, [pc, #160] @ bc3a8 <__cxa_atexit@plt+0xaf170> │ │ │ │ mov r7, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -179274,47 +179274,47 @@ │ │ │ │ sub r3, r2, #10 │ │ │ │ add r9, pc, r9 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r7, [pc, #48] @ bc3ac <__cxa_atexit@plt+0xaf174> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ bc3a4 <__cxa_atexit@plt+0xaf16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq lr, [r7], #-1500 @ 0xfffffa24 │ │ │ │ - ldreq lr, [r7], #-1620 @ 0xfffff9ac │ │ │ │ - ldreq lr, [r7], #-1580 @ 0xfffff9d4 │ │ │ │ - ldreq lr, [r7], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq lr, [r7], #-1528 @ 0xfffffa08 │ │ │ │ - ldreq lr, [r7], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq lr, [r7], #-1484 @ 0xfffffa34 │ │ │ │ - ldreq lr, [r7], #-1492 @ 0xfffffa2c │ │ │ │ + ldreq pc, [r7], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq pc, [r7], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq pc, [r7], #-1580 @ 0xfffff9d4 │ │ │ │ + ldreq pc, [r7], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq pc, [r7], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq pc, [r7], #-1540 @ 0xfffff9fc │ │ │ │ + strbeq pc, [r7], #-1468 @ 0xfffffa44 @ │ │ │ │ + ldreq pc, [r7], #-1492 @ 0xfffffa2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne bc3f4 <__cxa_atexit@plt+0xaf1bc> │ │ │ │ ldr r9, [pc, #128] @ bc468 <__cxa_atexit@plt+0xaf230> │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc bc444 <__cxa_atexit@plt+0xaf20c> │ │ │ │ ldr r7, [pc, #96] @ bc46c <__cxa_atexit@plt+0xaf234> │ │ │ │ ldr r1, [pc, #96] @ bc470 <__cxa_atexit@plt+0xaf238> │ │ │ │ ldr r9, [pc, #96] @ bc474 <__cxa_atexit@plt+0xaf23c> │ │ │ │ @@ -179326,30 +179326,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ sub r8, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r7, [pc, #24] @ bc464 <__cxa_atexit@plt+0xaf22c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r7], #-1308 @ 0xfffffae4 │ │ │ │ - ldreq lr, [r7], #-1392 @ 0xfffffa90 │ │ │ │ - ldreq lr, [r7], #-1232 @ 0xfffffb30 │ │ │ │ - ldreq lr, [r7], #-1316 @ 0xfffffadc │ │ │ │ - ldreq lr, [r7], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq lr, [r7], #-1272 @ 0xfffffb08 │ │ │ │ - ldreq lr, [r7], #-1324 @ 0xfffffad4 │ │ │ │ + ldreq pc, [r7], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq pc, [r7], #-1392 @ 0xfffffa90 │ │ │ │ + ldreq pc, [r7], #-1232 @ 0xfffffb30 │ │ │ │ + ldreq pc, [r7], #-1316 @ 0xfffffadc │ │ │ │ + ldreq pc, [r7], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq pc, [r7], #-1256 @ 0xfffffb18 @ │ │ │ │ + ldreq pc, [r7], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bc4d0 <__cxa_atexit@plt+0xaf298> │ │ │ │ @@ -179358,36 +179358,36 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ beq bc4c4 <__cxa_atexit@plt+0xaf28c> │ │ │ │ ldr r7, [pc, #48] @ bc4e8 <__cxa_atexit@plt+0xaf2b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ + b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bc4ec <__cxa_atexit@plt+0xaf2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq lr, [r7], #-1252 @ 0xfffffb1c │ │ │ │ - ldreq lr, [r7], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq pc, [r7], #-1252 @ 0xfffffb1c │ │ │ │ + ldreq pc, [r7], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bc510 <__cxa_atexit@plt+0xaf2d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ + b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq lr, [r7], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq pc, [r7], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bc550 <__cxa_atexit@plt+0xaf318> │ │ │ │ ldr r3, [pc, #48] @ bc564 <__cxa_atexit@plt+0xaf32c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -179400,15 +179400,15 @@ │ │ │ │ b bc574 <__cxa_atexit@plt+0xaf33c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b bc2d8 <__cxa_atexit@plt+0xaf0a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq lr, [r7], #-884 @ 0xfffffc8c │ │ │ │ + ldreq pc, [r7], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bc5a0 <__cxa_atexit@plt+0xaf368> │ │ │ │ ldr r3, [pc, #60] @ bc5c8 <__cxa_atexit@plt+0xaf390> │ │ │ │ @@ -179425,15 +179425,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq bc5bc <__cxa_atexit@plt+0xaf384> │ │ │ │ b bc780 <__cxa_atexit@plt+0xaf548> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq lr, [r7], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq pc, [r7], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #188] @ bc6a0 <__cxa_atexit@plt+0xaf468> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, pc, r5 │ │ │ │ tst r7, #3 │ │ │ │ @@ -179480,18 +179480,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - ldreq lr, [r7], #-580 @ 0xfffffdbc │ │ │ │ - ldreq lr, [r7], #-616 @ 0xfffffd98 │ │ │ │ + ldreq pc, [r7], #-580 @ 0xfffffdbc │ │ │ │ + ldreq pc, [r7], #-616 @ 0xfffffd98 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - ldreq lr, [r7], #-552 @ 0xfffffdd8 │ │ │ │ + ldreq pc, [r7], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r3, r2, #4 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc730 <__cxa_atexit@plt+0xaf4f8> │ │ │ │ @@ -179528,18 +179528,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - ldreq lr, [r7], #-384 @ 0xfffffe80 │ │ │ │ - ldreq lr, [r7], #-420 @ 0xfffffe5c │ │ │ │ + ldreq pc, [r7], #-384 @ 0xfffffe80 │ │ │ │ + ldreq pc, [r7], #-420 @ 0xfffffe5c │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - ldreq lr, [r7], #-360 @ 0xfffffe98 │ │ │ │ + ldreq pc, [r7], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #188] @ bc848 <__cxa_atexit@plt+0xaf610> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, pc, r5 │ │ │ │ tst r7, #3 │ │ │ │ @@ -179586,18 +179586,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - ldreq lr, [r7], #-156 @ 0xffffff64 │ │ │ │ - ldreq lr, [r7], #-192 @ 0xffffff40 │ │ │ │ + ldreq pc, [r7], #-156 @ 0xffffff64 │ │ │ │ + ldreq pc, [r7], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - ldreq lr, [r7], #-128 @ 0xffffff80 │ │ │ │ + ldreq pc, [r7], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r3, r2, #4 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc8d8 <__cxa_atexit@plt+0xaf6a0> │ │ │ │ @@ -179634,18 +179634,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - ldreq sp, [r7], #-4056 @ 0xfffff028 │ │ │ │ - ldreq sp, [r7], #-4092 @ 0xfffff004 │ │ │ │ + ldreq lr, [r7], #-4056 @ 0xfffff028 │ │ │ │ + ldreq lr, [r7], #-4092 @ 0xfffff004 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - ldreq lr, [r7], #-248 @ 0xffffff08 │ │ │ │ + ldreq pc, [r7], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc9bc <__cxa_atexit@plt+0xaf784> │ │ │ │ ldr r1, [pc, #156] @ bc9dc <__cxa_atexit@plt+0xaf7a4> │ │ │ │ @@ -179656,15 +179656,15 @@ │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bc96c <__cxa_atexit@plt+0xaf734> │ │ │ │ cmp r2, #3 │ │ │ │ bne bc978 <__cxa_atexit@plt+0xaf740> │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ bcc bc9c8 <__cxa_atexit@plt+0xaf790> │ │ │ │ @@ -179676,29 +179676,29 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r2, #10 │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq sp, [r7], #-3156 @ 0xfffff3ac │ │ │ │ - ldreq lr, [r7], #-52 @ 0xffffffcc │ │ │ │ - ldreq lr, [r7], #-92 @ 0xffffffa4 │ │ │ │ - strbeq sp, [r7], #-3960 @ 0xfffff088 │ │ │ │ - ldreq lr, [r7], #-36 @ 0xffffffdc │ │ │ │ + strbeq lr, [r7], #-3140 @ 0xfffff3bc │ │ │ │ + ldreq pc, [r7], #-52 @ 0xffffffcc │ │ │ │ + ldreq pc, [r7], #-92 @ 0xffffffa4 │ │ │ │ + strbeq lr, [r7], #-3944 @ 0xfffff098 │ │ │ │ + ldreq pc, [r7], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne bca10 <__cxa_atexit@plt+0xaf7d8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -179720,18 +179720,18 @@ │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq sp, [r7], #-3996 @ 0xfffff064 │ │ │ │ - ldreq sp, [r7], #-4036 @ 0xfffff03c │ │ │ │ - strbeq sp, [r7], #-3808 @ 0xfffff120 │ │ │ │ - ldreq sp, [r7], #-3996 @ 0xfffff064 │ │ │ │ + ldreq lr, [r7], #-3996 @ 0xfffff064 │ │ │ │ + ldreq lr, [r7], #-4036 @ 0xfffff03c │ │ │ │ + strbeq lr, [r7], #-3792 @ 0xfffff130 │ │ │ │ + ldreq lr, [r7], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -179739,23 +179739,23 @@ │ │ │ │ ldr r7, [pc, #48] @ bcad0 <__cxa_atexit@plt+0xaf898> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r7, [pc, #20] @ bcad4 <__cxa_atexit@plt+0xaf89c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - ldreq sp, [r7], #-3940 @ 0xfffff09c │ │ │ │ + ldreq lr, [r7], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcb48 <__cxa_atexit@plt+0xaf910> │ │ │ │ ldr r1, [pc, #92] @ bcb50 <__cxa_atexit@plt+0xaf918> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -179775,19 +179775,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ bcb54 <__cxa_atexit@plt+0xaf91c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq sp, [r7], #-2672 @ 0xfffff590 │ │ │ │ + strbeq lr, [r7], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne bcb88 <__cxa_atexit@plt+0xaf950> │ │ │ │ @@ -179797,16 +179797,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ bcba0 <__cxa_atexit@plt+0xaf968> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ - strbeq sp, [r7], #-2584 @ 0xfffff5e8 │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + strbeq lr, [r7], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcc14 <__cxa_atexit@plt+0xaf9dc> │ │ │ │ ldr r1, [pc, #92] @ bcc1c <__cxa_atexit@plt+0xaf9e4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -179826,19 +179826,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ bcc20 <__cxa_atexit@plt+0xaf9e8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq sp, [r7], #-2468 @ 0xfffff65c │ │ │ │ + strbeq lr, [r7], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne bcc54 <__cxa_atexit@plt+0xafa1c> │ │ │ │ @@ -179848,16 +179848,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ bcc6c <__cxa_atexit@plt+0xafa34> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4016ec <__cxa_atexit@plt+0x3f44b4> │ │ │ │ - strbeq sp, [r7], #-2380 @ 0xfffff6b4 │ │ │ │ + b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + strbeq lr, [r7], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bccb4 <__cxa_atexit@plt+0xafa7c> │ │ │ │ @@ -179872,45 +179872,45 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvnseq r0, #-1493172224 @ 0xa7000000 │ │ │ │ - ldreq sp, [r7], #-3424 @ 0xfffff2a0 │ │ │ │ + mvnseq r0, #1687552 @ 0x19c000 │ │ │ │ + ldreq lr, [r7], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bcd08 <__cxa_atexit@plt+0xafad0> │ │ │ │ ldr r3, [pc, #36] @ bcd14 <__cxa_atexit@plt+0xafadc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ bcd18 <__cxa_atexit@plt+0xafae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sp, [r7], #-3076 @ 0xfffff3fc │ │ │ │ - ldreq sp, [r7], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq lr, [r7], #-3060 @ 0xfffff40c │ │ │ │ + ldreq lr, [r7], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ bcd3c <__cxa_atexit@plt+0xafb04> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - strbeq sp, [r7], #-3024 @ 0xfffff430 │ │ │ │ - ldreq sp, [r7], #-3320 @ 0xfffff308 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + strbeq lr, [r7], #-3008 @ 0xfffff440 │ │ │ │ + ldreq lr, [r7], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bcda8 <__cxa_atexit@plt+0xafb70> │ │ │ │ ldr lr, [pc, #80] @ bcdb4 <__cxa_atexit@plt+0xafb7c> │ │ │ │ @@ -179924,34 +179924,34 @@ │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ stmdb r3, {r0, r1, r2, r7} │ │ │ │ beq bcd9c <__cxa_atexit@plt+0xafb64> │ │ │ │ ldr r7, [pc, #44] @ bcdbc <__cxa_atexit@plt+0xafb84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ + b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq sp, [r7], #-2080 @ 0xfffff7e0 │ │ │ │ + strbeq lr, [r7], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq sp, [r7], #-3192 @ 0xfffff388 │ │ │ │ + ldreq lr, [r7], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bcde0 <__cxa_atexit@plt+0xafba8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40164c <__cxa_atexit@plt+0x3f4414> │ │ │ │ + b 4016f4 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [r7], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq lr, [r7], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -179982,15 +179982,15 @@ │ │ │ │ ldr r7, [pc, #124] @ bcee8 <__cxa_atexit@plt+0xafcb0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #112] @ bceec <__cxa_atexit@plt+0xafcb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ bcc bcecc <__cxa_atexit@plt+0xafc94> │ │ │ │ ldr r1, [pc, #88] @ bcef0 <__cxa_atexit@plt+0xafcb8> │ │ │ │ ldr r8, [pc, #88] @ bcef4 <__cxa_atexit@plt+0xafcbc> │ │ │ │ add r5, r5, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -180007,35 +180007,35 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbeq sp, [r7], #-2736 @ 0xfffff550 │ │ │ │ + strbeq lr, [r7], #-2720 @ 0xfffff560 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sp, [r7], #-2704 @ 0xfffff570 │ │ │ │ + strbeq lr, [r7], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - mvnseq r0, #1879048202 @ 0x7000000a │ │ │ │ + mvnseq r0, #27000832 @ 0x19c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bcf18 <__cxa_atexit@plt+0xafce0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq sp, [r7], #-2820 @ 0xfffff4fc │ │ │ │ + ldreq lr, [r7], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcf78 <__cxa_atexit@plt+0xafd40> │ │ │ │ ldr lr, [pc, #44] @ bcf80 <__cxa_atexit@plt+0xafd48> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ @@ -180043,20 +180043,20 @@ │ │ │ │ ldr r1, [pc, #36] @ bcf84 <__cxa_atexit@plt+0xafd4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sp, [r7], #-1592 @ 0xfffff9c8 │ │ │ │ - ldreq sp, [r7], #-2736 @ 0xfffff550 │ │ │ │ + strbeq lr, [r7], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq lr, [r7], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd000 <__cxa_atexit@plt+0xafdc8> │ │ │ │ @@ -180082,39 +180082,39 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbeq sp, [r7], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq lr, [r7], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r4, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd050 <__cxa_atexit@plt+0xafe18> │ │ │ │ ldr r2, [pc, #44] @ bd068 <__cxa_atexit@plt+0xafe30> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [pc, #20] @ bd06c <__cxa_atexit@plt+0xafe34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq sp, [r7], #-2544 @ 0xfffff610 │ │ │ │ - ldreq sp, [r7], #-2532 @ 0xfffff61c │ │ │ │ + ldreq lr, [r7], #-2544 @ 0xfffff610 │ │ │ │ + ldreq lr, [r7], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd0e8 <__cxa_atexit@plt+0xafeb0> │ │ │ │ ldr r2, [pc, #92] @ bd0f0 <__cxa_atexit@plt+0xafeb8> │ │ │ │ @@ -180131,47 +180131,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [r7], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq lr, [r7], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ bd120 <__cxa_atexit@plt+0xafee8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq sp, [r7], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq lr, [r7], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ bd14c <__cxa_atexit@plt+0xaff14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ bd150 <__cxa_atexit@plt+0xaff18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sp, [r7], #-1644 @ 0xfffff994 │ │ │ │ - ldreq sp, [r7], #-2292 @ 0xfffff70c │ │ │ │ + strbeq lr, [r7], #-1628 @ 0xfffff9a4 │ │ │ │ + ldreq lr, [r7], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bd1ac <__cxa_atexit@plt+0xaff74> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -180184,108 +180184,108 @@ │ │ │ │ ldr r2, [pc, #68] @ bd1d8 <__cxa_atexit@plt+0xaffa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 40165c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + b 401704 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ ldr r7, [pc, #20] @ bd1d4 <__cxa_atexit@plt+0xaff9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r7], #-2180 @ 0xfffff77c │ │ │ │ + ldreq lr, [r7], #-2180 @ 0xfffff77c │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - ldreq sp, [r7], #-2168 @ 0xfffff788 │ │ │ │ + ldreq lr, [r7], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bd218 <__cxa_atexit@plt+0xaffe0> │ │ │ │ ldr r3, [pc, #40] @ bd230 <__cxa_atexit@plt+0xafff8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ bd234 <__cxa_atexit@plt+0xafffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldreq sp, [r7], #-2124 @ 0xfffff7b4 │ │ │ │ - ldreq sp, [r7], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq lr, [r7], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq lr, [r7], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bd274 <__cxa_atexit@plt+0xb003c> │ │ │ │ ldr r3, [pc, #40] @ bd28c <__cxa_atexit@plt+0xb0054> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ bd290 <__cxa_atexit@plt+0xb0058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldreq sp, [r7], #-2032 @ 0xfffff810 │ │ │ │ + ldreq lr, [r7], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd2c8 <__cxa_atexit@plt+0xb0090> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bd2d0 <__cxa_atexit@plt+0xb0098> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7], #-740 @ 0xfffffd1c │ │ │ │ + strbeq lr, [r7], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bd308 <__cxa_atexit@plt+0xb00d0> │ │ │ │ ldr r3, [pc, #36] @ bd318 <__cxa_atexit@plt+0xb00e0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #12] @ bd31c <__cxa_atexit@plt+0xb00e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq sp, [r7], #-1936 @ 0xfffff870 │ │ │ │ + ldreq lr, [r7], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bd380 <__cxa_atexit@plt+0xb0148> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -180309,34 +180309,34 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq sp, [r7], #-624 @ 0xfffffd90 │ │ │ │ + strbeq lr, [r7], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bd3d4 <__cxa_atexit@plt+0xb019c> │ │ │ │ ldr r3, [pc, #36] @ bd3e4 <__cxa_atexit@plt+0xb01ac> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #12] @ bd3e8 <__cxa_atexit@plt+0xb01b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq sp, [r7], #-1736 @ 0xfffff938 │ │ │ │ + ldreq lr, [r7], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bd430 <__cxa_atexit@plt+0xb01f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -180352,41 +180352,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [r7], #-436 @ 0xfffffe4c │ │ │ │ + strbeq lr, [r7], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd4a8 <__cxa_atexit@plt+0xb0270> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bd4b0 <__cxa_atexit@plt+0xb0278> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7], #-260 @ 0xfffffefc │ │ │ │ + strbeq lr, [r7], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -180406,16 +180406,16 @@ │ │ │ │ ldr r7, [pc, #24] @ bd524 <__cxa_atexit@plt+0xb02ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq sp, [r7], #-240 @ 0xffffff10 │ │ │ │ - ldreq sp, [r7], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq lr, [r7], #-224 @ 0xffffff20 │ │ │ │ + ldreq lr, [r7], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -180435,16 +180435,16 @@ │ │ │ │ ldr r7, [pc, #24] @ bd598 <__cxa_atexit@plt+0xb0360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strbeq sp, [r7], #-124 @ 0xffffff84 │ │ │ │ - ldreq sp, [r7], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq lr, [r7], #-108 @ 0xffffff94 │ │ │ │ + ldreq lr, [r7], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -180457,16 +180457,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bd5f0 <__cxa_atexit@plt+0xb03b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7], #-20 @ 0xffffffec │ │ │ │ - ldreq sp, [r7], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq lr, [r7], #-4 │ │ │ │ + ldreq lr, [r7], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -180479,48 +180479,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bd648 <__cxa_atexit@plt+0xb0410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-4028 @ 0xfffff044 │ │ │ │ - ldreq sp, [r7], #-1168 @ 0xfffffb70 │ │ │ │ - ldreq sp, [r7], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq sp, [r7], #-4012 @ 0xfffff054 │ │ │ │ + ldreq lr, [r7], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq lr, [r7], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd680 <__cxa_atexit@plt+0xb0448> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bd688 <__cxa_atexit@plt+0xb0450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 22c864 <__cxa_atexit@plt+0x21f62c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-3884 @ 0xfffff0d4 │ │ │ │ + strbeq sp, [r7], #-3868 @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd6c0 <__cxa_atexit@plt+0xb0488> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bd6c8 <__cxa_atexit@plt+0xb0490> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-3820 @ 0xfffff114 │ │ │ │ + strbeq sp, [r7], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bd73c <__cxa_atexit@plt+0xb0504> │ │ │ │ @@ -180549,19 +180549,19 @@ │ │ │ │ b bd74c <__cxa_atexit@plt+0xb0514> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ bd75c <__cxa_atexit@plt+0xb0524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r7], #-924 @ 0xfffffc64 │ │ │ │ + ldreq lr, [r7], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldreq sp, [r7], #-964 @ 0xfffffc3c │ │ │ │ - strbeq ip, [r7], #-3940 @ 0xfffff09c │ │ │ │ + ldreq lr, [r7], #-964 @ 0xfffffc3c │ │ │ │ + strbeq sp, [r7], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bd78c <__cxa_atexit@plt+0xb0554> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -180585,16 +180585,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq ip, [r7], #-3612 @ 0xfffff1e4 │ │ │ │ - ldreq sp, [r7], #-760 @ 0xfffffd08 │ │ │ │ + strbeq sp, [r7], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq lr, [r7], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bd864 <__cxa_atexit@plt+0xb062c> │ │ │ │ @@ -180623,52 +180623,52 @@ │ │ │ │ b bd874 <__cxa_atexit@plt+0xb063c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ bd884 <__cxa_atexit@plt+0xb064c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r7], #-628 @ 0xfffffd8c │ │ │ │ + ldreq lr, [r7], #-628 @ 0xfffffd8c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - ldreq sp, [r7], #-668 @ 0xfffffd64 │ │ │ │ - strbeq ip, [r7], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq sp, [r7], #-584 @ 0xfffffdb8 │ │ │ │ + ldreq lr, [r7], #-668 @ 0xfffffd64 │ │ │ │ + strbeq sp, [r7], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq lr, [r7], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd8cc <__cxa_atexit@plt+0xb0694> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bd8d4 <__cxa_atexit@plt+0xb069c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 22c864 <__cxa_atexit@plt+0x21f62c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-3296 @ 0xfffff320 │ │ │ │ + strbeq sp, [r7], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd90c <__cxa_atexit@plt+0xb06d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bd914 <__cxa_atexit@plt+0xb06dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-3232 @ 0xfffff360 │ │ │ │ - ldreq sp, [r7], #-464 @ 0xfffffe30 │ │ │ │ + strbeq sp, [r7], #-3216 @ 0xfffff370 │ │ │ │ + ldreq lr, [r7], #-464 @ 0xfffffe30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bd98c <__cxa_atexit@plt+0xb0754> │ │ │ │ @@ -180697,19 +180697,19 @@ │ │ │ │ b bd99c <__cxa_atexit@plt+0xb0764> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ bd9ac <__cxa_atexit@plt+0xb0774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r7], #-360 @ 0xfffffe98 │ │ │ │ + ldreq lr, [r7], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldreq sp, [r7], #-372 @ 0xfffffe8c │ │ │ │ - strbeq ip, [r7], #-3348 @ 0xfffff2ec │ │ │ │ + ldreq lr, [r7], #-372 @ 0xfffffe8c │ │ │ │ + strbeq sp, [r7], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bd9dc <__cxa_atexit@plt+0xb07a4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -180733,16 +180733,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - strbeq ip, [r7], #-3020 @ 0xfffff434 │ │ │ │ - ldreq sp, [r7], #-196 @ 0xffffff3c │ │ │ │ + strbeq sp, [r7], #-3004 @ 0xfffff444 │ │ │ │ + ldreq lr, [r7], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bdab4 <__cxa_atexit@plt+0xb087c> │ │ │ │ @@ -180771,19 +180771,19 @@ │ │ │ │ b bdac4 <__cxa_atexit@plt+0xb088c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ bdad4 <__cxa_atexit@plt+0xb089c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r7], #-64 @ 0xffffffc0 │ │ │ │ + ldreq lr, [r7], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - ldreq sp, [r7], #-76 @ 0xffffffb4 │ │ │ │ - strbeq ip, [r7], #-3052 @ 0xfffff414 │ │ │ │ + ldreq lr, [r7], #-76 @ 0xffffffb4 │ │ │ │ + strbeq sp, [r7], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdb24 <__cxa_atexit@plt+0xb08ec> │ │ │ │ ldr r2, [pc, #60] @ bdb40 <__cxa_atexit@plt+0xb0908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -180798,30 +180798,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bdb44 <__cxa_atexit@plt+0xb090c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-2712 @ 0xfffff568 │ │ │ │ - ldreq ip, [r7], #-4068 @ 0xfffff01c │ │ │ │ + strbeq sp, [r7], #-2696 @ 0xfffff578 │ │ │ │ + ldreq sp, [r7], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bdb6c <__cxa_atexit@plt+0xb0934> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b bdb80 <__cxa_atexit@plt+0xb0948> │ │ │ │ ldr r7, [pc, #8] @ bdb7c <__cxa_atexit@plt+0xb0944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r7], #-4008 @ 0xfffff058 │ │ │ │ + ldreq sp, [r7], #-4008 @ 0xfffff058 │ │ │ │ mov r3, r5 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r3], #-4 │ │ │ │ ldr r1, [pc, #224] @ bdc74 <__cxa_atexit@plt+0xb0a3c> │ │ │ │ add r1, pc, r1 │ │ │ │ ands r2, r7, #3 │ │ │ │ beq bdc0c <__cxa_atexit@plt+0xb09d4> │ │ │ │ @@ -180878,17 +180878,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq ip, [r7], #-2416 @ 0xfffff690 │ │ │ │ + strbeq sp, [r7], #-2400 @ 0xfffff6a0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq ip, [r7], #-2500 @ 0xfffff63c │ │ │ │ + strbeq sp, [r7], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bdd14 <__cxa_atexit@plt+0xb0adc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -180931,17 +180931,17 @@ │ │ │ │ b bdb80 <__cxa_atexit@plt+0xb0948> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq ip, [r7], #-2196 @ 0xfffff76c │ │ │ │ + strbeq sp, [r7], #-2180 @ 0xfffff77c │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbeq ip, [r7], #-2228 @ 0xfffff74c │ │ │ │ + strbeq sp, [r7], #-2212 @ 0xfffff75c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bne bddc4 <__cxa_atexit@plt+0xb0b8c> │ │ │ │ @@ -180967,39 +180967,39 @@ │ │ │ │ mov r7, fp │ │ │ │ b bdb80 <__cxa_atexit@plt+0xb0948> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - strbeq ip, [r7], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq sp, [r7], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bde24 <__cxa_atexit@plt+0xb0bec> │ │ │ │ ldr r3, [pc, #44] @ bde3c <__cxa_atexit@plt+0xb0c04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ bde40 <__cxa_atexit@plt+0xb0c08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ + b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ ldr r7, [pc, #24] @ bde44 <__cxa_atexit@plt+0xb0c0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq ip, [r7], #-3232 @ 0xfffff360 │ │ │ │ - ldreq ip, [r7], #-3312 @ 0xfffff310 │ │ │ │ + strbeq sp, [r7], #-3216 @ 0xfffff370 │ │ │ │ + ldreq sp, [r7], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #44] @ bde88 <__cxa_atexit@plt+0xb0c50> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -181009,20 +181009,20 @@ │ │ │ │ mov r7, fp │ │ │ │ b bdb80 <__cxa_atexit@plt+0xb0948> │ │ │ │ ldr r7, [pc, #12] @ bde8c <__cxa_atexit@plt+0xb0c54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [r7], #-3228 @ 0xfffff364 │ │ │ │ + ldreq sp, [r7], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bdf20 <__cxa_atexit@plt+0xb0ce8> │ │ │ │ @@ -181040,30 +181040,30 @@ │ │ │ │ ldr r3, [pc, #72] @ bdf3c <__cxa_atexit@plt+0xb0d04> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ bdf40 <__cxa_atexit@plt+0xb0d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ + b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ bdf44 <__cxa_atexit@plt+0xb0d0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq ip, [r7], #-3000 @ 0xfffff448 │ │ │ │ - ldreq ip, [r7], #-3064 @ 0xfffff408 │ │ │ │ + strbeq sp, [r7], #-2984 @ 0xfffff458 │ │ │ │ + ldreq sp, [r7], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ bdfb4 <__cxa_atexit@plt+0xb0d7c> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -181073,51 +181073,51 @@ │ │ │ │ ldr r7, [pc, #68] @ bdfbc <__cxa_atexit@plt+0xb0d84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #60] @ bdfc0 <__cxa_atexit@plt+0xb0d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ + b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bdfb8 <__cxa_atexit@plt+0xb0d80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq ip, [r7], #-2936 @ 0xfffff488 │ │ │ │ + ldreq sp, [r7], #-2936 @ 0xfffff488 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - strbeq ip, [r7], #-2872 @ 0xfffff4c8 │ │ │ │ + strbeq sp, [r7], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bdff8 <__cxa_atexit@plt+0xb0dc0> │ │ │ │ ldr r7, [pc, #48] @ be010 <__cxa_atexit@plt+0xb0dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #40] @ be014 <__cxa_atexit@plt+0xb0ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4015fc <__cxa_atexit@plt+0x3f43c4> │ │ │ │ + b 4016a4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ ldr r7, [pc, #24] @ be018 <__cxa_atexit@plt+0xb0de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - strbeq ip, [r7], #-2768 @ 0xfffff530 │ │ │ │ - ldreq ip, [r7], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq ip, [r7], #-3104 @ 0xfffff3e0 │ │ │ │ + strbeq sp, [r7], #-2752 @ 0xfffff540 │ │ │ │ + ldreq sp, [r7], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq sp, [r7], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi be078 <__cxa_atexit@plt+0xb0e40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -181129,42 +181129,42 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ be084 <__cxa_atexit@plt+0xb0e4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ + b 401aec <__cxa_atexit@plt+0x3f48b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-1344 @ 0xfffffac0 │ │ │ │ - strbeq ip, [r7], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq ip, [r7], #-3056 @ 0xfffff410 │ │ │ │ + strbeq sp, [r7], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq sp, [r7], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq sp, [r7], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be0bc <__cxa_atexit@plt+0xb0e84> │ │ │ │ ldr r2, [pc, #28] @ be0c4 <__cxa_atexit@plt+0xb0e8c> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 55df28 <__cxa_atexit@plt+0x550cf0> │ │ │ │ + b 55e030 <__cxa_atexit@plt+0x550df8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq sp, [r7], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -181180,15 +181180,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r2, #768 @ 0x300 │ │ │ │ + mvnseq r3, #195 @ 0xc3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be184 <__cxa_atexit@plt+0xb0f4c> │ │ │ │ @@ -181198,21 +181198,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ be198 <__cxa_atexit@plt+0xb0f60> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-1296 @ 0xfffffaf0 │ │ │ │ - strbeq ip, [r7], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq sp, [r7], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq sp, [r7], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be1fc <__cxa_atexit@plt+0xb0fc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -181237,16 +181237,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq ip, [r7], #-968 @ 0xfffffc38 │ │ │ │ - mvnseq r2, #39936 @ 0x9c00 │ │ │ │ + strbeq sp, [r7], #-952 @ 0xfffffc48 │ │ │ │ + mvnseq r2, #924 @ 0x39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181269,67 +181269,67 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq ip, [r7], #-1060 @ 0xfffffbdc │ │ │ │ - strbeq ip, [r7], #-840 @ 0xfffffcb8 │ │ │ │ - ldreq ip, [r7], #-2516 @ 0xfffff62c │ │ │ │ + strbeq sp, [r7], #-1044 @ 0xfffffbec │ │ │ │ + strbeq sp, [r7], #-824 @ 0xfffffcc8 │ │ │ │ + ldreq sp, [r7], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be2d8 <__cxa_atexit@plt+0xb10a0> │ │ │ │ ldr r2, [pc, #28] @ be2e0 <__cxa_atexit@plt+0xb10a8> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 55df28 <__cxa_atexit@plt+0x550cf0> │ │ │ │ + b 55e030 <__cxa_atexit@plt+0x550df8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-724 @ 0xfffffd2c │ │ │ │ - ldreq ip, [r7], #-2440 @ 0xfffff678 │ │ │ │ + strbeq sp, [r7], #-708 @ 0xfffffd3c │ │ │ │ + ldreq sp, [r7], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be320 <__cxa_atexit@plt+0xb10e8> │ │ │ │ ldr r2, [pc, #36] @ be328 <__cxa_atexit@plt+0xb10f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ be32c <__cxa_atexit@plt+0xb10f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 4c5e34 <__cxa_atexit@plt+0x4b8bfc> │ │ │ │ + b 4c5f3c <__cxa_atexit@plt+0x4b8d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-664 @ 0xfffffd68 │ │ │ │ - strbeq ip, [r7], #-856 @ 0xfffffca8 │ │ │ │ + strbeq sp, [r7], #-648 @ 0xfffffd78 │ │ │ │ + strbeq sp, [r7], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be364 <__cxa_atexit@plt+0xb112c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ be36c <__cxa_atexit@plt+0xb1134> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-584 @ 0xfffffdb8 │ │ │ │ + strbeq sp, [r7], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be3d4 <__cxa_atexit@plt+0xb119c> │ │ │ │ @@ -181346,22 +181346,22 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq ip, [r7], #-1308 @ 0xfffffae4 │ │ │ │ - strbeq ip, [r7], #-504 @ 0xfffffe08 │ │ │ │ + strbeq sp, [r7], #-1292 @ 0xfffffaf4 │ │ │ │ + strbeq sp, [r7], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -181379,15 +181379,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvnseq r2, #208, 16 @ 0xd00000 │ │ │ │ + mvnseq r2, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi be4bc <__cxa_atexit@plt+0xb1284> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -181404,25 +181404,25 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ be4e0 <__cxa_atexit@plt+0xb12a8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r7], #-272 @ 0xfffffef0 │ │ │ │ - strbeq ip, [r7], #-476 @ 0xfffffe24 │ │ │ │ - strbeq ip, [r7], #-264 @ 0xfffffef8 │ │ │ │ + strbeq sp, [r7], #-256 @ 0xffffff00 │ │ │ │ + strbeq sp, [r7], #-460 @ 0xfffffe34 │ │ │ │ + strbeq sp, [r7], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be548 <__cxa_atexit@plt+0xb1310> │ │ │ │ @@ -181439,22 +181439,22 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq ip, [r7], #-936 @ 0xfffffc58 │ │ │ │ - strbeq ip, [r7], #-132 @ 0xffffff7c │ │ │ │ + strbeq sp, [r7], #-920 @ 0xfffffc68 │ │ │ │ + strbeq sp, [r7], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be5cc <__cxa_atexit@plt+0xb1394> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -181481,16 +181481,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq ip, [r7], #-0 │ │ │ │ - mvnseq r2, #64, 14 @ 0x1000000 │ │ │ │ + strbeq ip, [r7], #-4080 @ 0xfffff010 │ │ │ │ + mvnseq r2, #0, 24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181515,17 +181515,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq ip, [r7], #-84 @ 0xffffffac │ │ │ │ - strbeq fp, [r7], #-3956 @ 0xfffff08c │ │ │ │ - ldreq ip, [r7], #-1508 @ 0xfffffa1c │ │ │ │ + strbeq sp, [r7], #-68 @ 0xffffffbc │ │ │ │ + strbeq ip, [r7], #-3940 @ 0xfffff09c │ │ │ │ + ldreq sp, [r7], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi be6e0 <__cxa_atexit@plt+0xb14a8> │ │ │ │ ldr r2, [pc, #76] @ be6ec <__cxa_atexit@plt+0xb14b4> │ │ │ │ @@ -181546,29 +181546,29 @@ │ │ │ │ b 393c08 <__cxa_atexit@plt+0x3869d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq fp, [r7], #-3824 @ 0xfffff110 │ │ │ │ - ldreq ip, [r7], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq ip, [r7], #-3808 @ 0xfffff120 │ │ │ │ + ldreq sp, [r7], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ mov r8, #11 │ │ │ │ str r3, [r5] │ │ │ │ b 393c08 <__cxa_atexit@plt+0x3869d0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -181584,15 +181584,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r2, #549453824 @ 0x20c00000 │ │ │ │ + mvnseq r2, #274432 @ 0x43000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be7d4 <__cxa_atexit@plt+0xb159c> │ │ │ │ @@ -181602,21 +181602,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ be7e8 <__cxa_atexit@plt+0xb15b0> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r7], #-3776 @ 0xfffff140 │ │ │ │ - strbeq fp, [r7], #-3564 @ 0xfffff214 │ │ │ │ + strbeq ip, [r7], #-3760 @ 0xfffff150 │ │ │ │ + strbeq ip, [r7], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be84c <__cxa_atexit@plt+0xb1614> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -181641,16 +181641,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq fp, [r7], #-3448 @ 0xfffff288 │ │ │ │ - mvnseq r2, #-1493172224 @ 0xa7000000 │ │ │ │ + strbeq ip, [r7], #-3432 @ 0xfffff298 │ │ │ │ + mvnseq r2, #1687552 @ 0x19c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181673,16 +181673,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq fp, [r7], #-3540 @ 0xfffff22c │ │ │ │ - strbeq fp, [r7], #-3320 @ 0xfffff308 │ │ │ │ + strbeq ip, [r7], #-3524 @ 0xfffff23c │ │ │ │ + strbeq ip, [r7], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bea58 <__cxa_atexit@plt+0xb1820> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -181796,17 +181796,17 @@ │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq ip, [r7], #-568 @ 0xfffffdc8 │ │ │ │ + ldreq sp, [r7], #-568 @ 0xfffffdc8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - ldreq ip, [r7], #-384 @ 0xfffffe80 │ │ │ │ + ldreq sp, [r7], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -181837,15 +181837,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq ip, [r7], #-264 @ 0xfffffef8 │ │ │ │ + ldreq sp, [r7], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -181888,15 +181888,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - ldreq ip, [r7], #-48 @ 0xffffffd0 │ │ │ │ + ldreq sp, [r7], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -181927,15 +181927,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff414 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ @ instruction: 0xfffff58c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq fp, [r7], #-4012 @ 0xfffff054 │ │ │ │ + ldreq ip, [r7], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bed50 <__cxa_atexit@plt+0xb1b18> │ │ │ │ ldr r3, [pc, #88] @ bed60 <__cxa_atexit@plt+0xb1b28> │ │ │ │ @@ -181960,16 +181960,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bed68 <__cxa_atexit@plt+0xb1b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq fp, [r7], #-3920 @ 0xfffff0b0 │ │ │ │ - ldreq fp, [r7], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq ip, [r7], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq ip, [r7], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ beda8 <__cxa_atexit@plt+0xb1b70> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -181977,22 +181977,22 @@ │ │ │ │ beq bed9c <__cxa_atexit@plt+0xb1b64> │ │ │ │ add r5, r5, #8 │ │ │ │ b be900 <__cxa_atexit@plt+0xb16c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq fp, [r7], #-3816 @ 0xfffff118 │ │ │ │ + ldreq ip, [r7], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b be900 <__cxa_atexit@plt+0xb16c8> │ │ │ │ - ldreq fp, [r7], #-3784 @ 0xfffff138 │ │ │ │ + ldreq ip, [r7], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -182014,38 +182014,38 @@ │ │ │ │ ldr r7, [pc, #24] @ bee44 <__cxa_atexit@plt+0xb1c0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq fp, [r7], #-2156 @ 0xfffff794 │ │ │ │ - ldreq fp, [r7], #-3712 @ 0xfffff180 │ │ │ │ - ldreq fp, [r7], #-3660 @ 0xfffff1b4 │ │ │ │ + strbeq ip, [r7], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq ip, [r7], #-3712 @ 0xfffff180 │ │ │ │ + ldreq ip, [r7], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bee6c <__cxa_atexit@plt+0xb1c34> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ b be900 <__cxa_atexit@plt+0xb16c8> │ │ │ │ - strbeq fp, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ - ldreq fp, [r7], #-3640 @ 0xfffff1c8 │ │ │ │ + strbeq ip, [r7], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq ip, [r7], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ bee98 <__cxa_atexit@plt+0xb1c60> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq fp, [r7], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq fp, [r7], #-3572 @ 0xfffff20c │ │ │ │ + ldreq ip, [r7], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq ip, [r7], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bef04 <__cxa_atexit@plt+0xb1ccc> │ │ │ │ @@ -182069,32 +182069,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ bef24 <__cxa_atexit@plt+0xb1cec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq fp, [r7], #-1748 @ 0xfffff92c │ │ │ │ - strbeq fp, [r7], #-1936 @ 0xfffff870 │ │ │ │ - ldreq fp, [r7], #-3504 @ 0xfffff250 │ │ │ │ - ldreq fp, [r7], #-3436 @ 0xfffff294 │ │ │ │ + strbeq ip, [r7], #-1732 @ 0xfffff93c │ │ │ │ + strbeq ip, [r7], #-1920 @ 0xfffff880 │ │ │ │ + ldreq ip, [r7], #-3504 @ 0xfffff250 │ │ │ │ + ldreq ip, [r7], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ bef5c <__cxa_atexit@plt+0xb1d24> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ bef60 <__cxa_atexit@plt+0xb1d28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b be900 <__cxa_atexit@plt+0xb16c8> │ │ │ │ - strbeq fp, [r7], #-1644 @ 0xfffff994 │ │ │ │ - strbeq fp, [r7], #-1832 @ 0xfffff8d8 │ │ │ │ + strbeq ip, [r7], #-1628 @ 0xfffff9a4 │ │ │ │ + strbeq ip, [r7], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq befb4 <__cxa_atexit@plt+0xb1d7c> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -182119,15 +182119,15 @@ │ │ │ │ mov r7, #142 @ 0x8e │ │ │ │ orr r7, r7, #1536 @ 0x600 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #221 @ 0xdd │ │ │ │ orr r7, r7, #2560 @ 0xa00 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #120, 4 @ 0x80000007 │ │ │ │ + mvnseq r4, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bf034 <__cxa_atexit@plt+0xb1dfc> │ │ │ │ @@ -182146,15 +182146,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bf050 <__cxa_atexit@plt+0xb1e18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq fp, [r7], #-3232 @ 0xfffff360 │ │ │ │ + ldreq ip, [r7], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bf070 <__cxa_atexit@plt+0xb1e38> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b bef70 <__cxa_atexit@plt+0xb1d38> │ │ │ │ @@ -182173,113 +182173,113 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bf0c4 <__cxa_atexit@plt+0xb1e8c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq fp, [r7], #-1692 @ 0xfffff964 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq ip, [r7], #-1676 @ 0xfffff974 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf0e4 <__cxa_atexit@plt+0xb1eac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #700 @ 0x2bc │ │ │ │ + mvnseq r1, #1862270976 @ 0x6f000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf104 <__cxa_atexit@plt+0xb1ecc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #92, 30 @ 0x170 │ │ │ │ + mvnseq r1, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf124 <__cxa_atexit@plt+0xb1eec> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #2976 @ 0xba0 │ │ │ │ + mvnseq r1, #-402653183 @ 0xe8000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf144 <__cxa_atexit@plt+0xb1f0c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #2080 @ 0x820 │ │ │ │ + mvnseq r1, #134217729 @ 0x8000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf164 <__cxa_atexit@plt+0xb1f2c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #1136 @ 0x470 │ │ │ │ + mvnseq r1, #469762048 @ 0x1c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf184 <__cxa_atexit@plt+0xb1f4c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #10, 28 @ 0xa0 │ │ │ │ + mvnseq r1, #-1610612724 @ 0xa000000c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf1a4 <__cxa_atexit@plt+0xb1f6c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #136, 26 @ 0x2200 │ │ │ │ + mvnseq r1, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf1c4 <__cxa_atexit@plt+0xb1f8c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #4992 @ 0x1380 │ │ │ │ + mvnseq r1, #-536870912 @ 0xe0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf1e4 <__cxa_atexit@plt+0xb1fac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #1408 @ 0x580 │ │ │ │ + mvnseq r1, #-2147483595 @ 0x80000035 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf204 <__cxa_atexit@plt+0xb1fcc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #56576 @ 0xdd00 │ │ │ │ + mvnseq r1, #1073741863 @ 0x40000027 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf224 <__cxa_atexit@plt+0xb1fec> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #132, 24 @ 0x8400 │ │ │ │ - ldreq sp, [r7], #-2732 @ 0xfffff554 │ │ │ │ + mvnseq r1, #68, 2 │ │ │ │ + ldreq lr, [r7], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 60eff0 <__cxa_atexit@plt+0x601db8> │ │ │ │ - ldreq sp, [r7], #-2708 @ 0xfffff56c │ │ │ │ + b 60f0f8 <__cxa_atexit@plt+0x601ec0> │ │ │ │ + ldreq lr, [r7], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bf2d0 <__cxa_atexit@plt+0xb2098> │ │ │ │ @@ -182305,28 +182305,28 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ ldr r3, [pc, #56] @ bf2fc <__cxa_atexit@plt+0xb20c4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401724 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ mov r6, r3 │ │ │ │ b bf2e0 <__cxa_atexit@plt+0xb20a8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbeq fp, [r7], #-788 @ 0xfffffcec │ │ │ │ - strbeq fp, [r7], #-984 @ 0xfffffc28 │ │ │ │ - strbeq fp, [r7], #-780 @ 0xfffffcf4 │ │ │ │ - strbeq fp, [r7], #-744 @ 0xfffffd18 │ │ │ │ - ldreq sp, [r7], #-2532 @ 0xfffff61c │ │ │ │ + strbeq ip, [r7], #-772 @ 0xfffffcfc │ │ │ │ + strbeq ip, [r7], #-968 @ 0xfffffc38 │ │ │ │ + strbeq ip, [r7], #-764 @ 0xfffffd04 │ │ │ │ + strbeq ip, [r7], #-728 @ 0xfffffd28 │ │ │ │ + ldreq lr, [r7], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bf3b8 <__cxa_atexit@plt+0xb2180> │ │ │ │ @@ -182361,41 +182361,41 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ beq bf3b0 <__cxa_atexit@plt+0xb2178> │ │ │ │ ldr r3, [pc, #72] @ bf3e8 <__cxa_atexit@plt+0xb21b0> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 46a240 <__cxa_atexit@plt+0x45d008> │ │ │ │ + b 46a348 <__cxa_atexit@plt+0x45d110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b bf3c8 <__cxa_atexit@plt+0xb2190> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq fp, [r7], #-592 @ 0xfffffdb0 │ │ │ │ - strbeq fp, [r7], #-736 @ 0xfffffd20 │ │ │ │ - strbeq fp, [r7], #-556 @ 0xfffffdd4 │ │ │ │ - strbeq fp, [r7], #-724 @ 0xfffffd2c │ │ │ │ - ldreq sp, [r7], #-2272 @ 0xfffff720 │ │ │ │ + strbeq ip, [r7], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq ip, [r7], #-720 @ 0xfffffd30 │ │ │ │ + strbeq ip, [r7], #-540 @ 0xfffffde4 │ │ │ │ + strbeq ip, [r7], #-708 @ 0xfffffd3c │ │ │ │ + ldreq lr, [r7], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bf410 <__cxa_atexit@plt+0xb21d8> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 46a240 <__cxa_atexit@plt+0x45d008> │ │ │ │ - strbeq fp, [r7], #-628 @ 0xfffffd8c │ │ │ │ - ldreq sp, [r7], #-2252 @ 0xfffff734 │ │ │ │ + b 46a348 <__cxa_atexit@plt+0x45d110> │ │ │ │ + strbeq ip, [r7], #-612 @ 0xfffffd9c │ │ │ │ + ldreq lr, [r7], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -182420,18 +182420,18 @@ │ │ │ │ ldr r7, [pc, #28] @ bf4a0 <__cxa_atexit@plt+0xb2268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq fp, [r7], #-560 @ 0xfffffdd0 │ │ │ │ - strbeq fp, [r7], #-344 @ 0xfffffea8 │ │ │ │ - ldreq sp, [r7], #-2160 @ 0xfffff790 │ │ │ │ - ldreq sp, [r7], #-2124 @ 0xfffff7b4 │ │ │ │ + strbeq ip, [r7], #-544 @ 0xfffffde0 │ │ │ │ + strbeq ip, [r7], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq lr, [r7], #-2160 @ 0xfffff790 │ │ │ │ + ldreq lr, [r7], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bf548 <__cxa_atexit@plt+0xb2310> │ │ │ │ @@ -182478,20 +182478,20 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq sp, [r7], #-1932 @ 0xfffff874 │ │ │ │ - ldreq sp, [r7], #-1964 @ 0xfffff854 │ │ │ │ + ldreq lr, [r7], #-1932 @ 0xfffff874 │ │ │ │ + ldreq lr, [r7], #-1964 @ 0xfffff854 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq fp, [r7], #-376 @ 0xfffffe88 │ │ │ │ - strbeq fp, [r7], #-160 @ 0xffffff60 │ │ │ │ - ldreq sp, [r7], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq ip, [r7], #-360 @ 0xfffffe98 │ │ │ │ + strbeq ip, [r7], #-144 @ 0xffffff70 │ │ │ │ + ldreq lr, [r7], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r6, #4] │ │ │ │ @@ -182520,112 +182520,112 @@ │ │ │ │ ldr r7, [pc, #28] @ bf630 <__cxa_atexit@plt+0xb23f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbeq fp, [r7], #-160 @ 0xffffff60 │ │ │ │ - strbeq sl, [r7], #-4040 @ 0xfffff038 │ │ │ │ - ldreq sp, [r7], #-1760 @ 0xfffff920 │ │ │ │ + strbeq ip, [r7], #-144 @ 0xffffff70 │ │ │ │ + strbeq fp, [r7], #-4024 @ 0xfffff048 │ │ │ │ + ldreq lr, [r7], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf650 <__cxa_atexit@plt+0xb2418> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #20, 16 @ 0x140000 │ │ │ │ + mvnseq r0, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf670 <__cxa_atexit@plt+0xb2438> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #59244544 @ 0x3880000 │ │ │ │ + mvnseq r0, #41472 @ 0xa200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf690 <__cxa_atexit@plt+0xb2458> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #46399488 @ 0x2c40000 │ │ │ │ + mvnseq r0, #28928 @ 0x7100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf6b0 <__cxa_atexit@plt+0xb2478> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #56, 14 @ 0xe00000 │ │ │ │ + mvnseq r0, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf6d0 <__cxa_atexit@plt+0xb2498> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #224, 12 @ 0xe000000 │ │ │ │ + mvnseq r0, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf6f0 <__cxa_atexit@plt+0xb24b8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #186646528 @ 0xb200000 │ │ │ │ + mvnseq r0, #116736 @ 0x1c800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf710 <__cxa_atexit@plt+0xb24d8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #132120576 @ 0x7e00000 │ │ │ │ + mvnseq r0, #63488 @ 0xf800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf730 <__cxa_atexit@plt+0xb24f8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #48234496 @ 0x2e00000 │ │ │ │ + mvnseq r0, #974848 @ 0xee000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf750 <__cxa_atexit@plt+0xb2518> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #240, 10 @ 0x3c000000 │ │ │ │ + mvnseq r0, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ bf770 <__cxa_atexit@plt+0xb2538> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r0, #461373440 @ 0x1b800000 │ │ │ │ - ldreq sp, [r7], #-1472 @ 0xfffffa40 │ │ │ │ + mvnseq r0, #188416 @ 0x2e000 │ │ │ │ + ldreq lr, [r7], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ - ldreq sp, [r7], #-1432 @ 0xfffffa68 │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldreq lr, [r7], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ - ldreq sp, [r7], #-1432 @ 0xfffffa68 │ │ │ │ + b 401af4 <__cxa_atexit@plt+0x3f48bc> │ │ │ │ + ldreq lr, [r7], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bf858 <__cxa_atexit@plt+0xb2620> │ │ │ │ @@ -182659,29 +182659,29 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #14 │ │ │ │ sub sl, r6, #34 @ 0x22 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ - b 401724 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ mov r6, r3 │ │ │ │ b bf868 <__cxa_atexit@plt+0xb2630> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbeq sl, [r7], #-3500 @ 0xfffff254 │ │ │ │ + strbeq fp, [r7], #-3484 @ 0xfffff264 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq sl, [r7], #-3492 @ 0xfffff25c │ │ │ │ - strbeq sl, [r7], #-3672 @ 0xfffff1a8 │ │ │ │ - strbeq sl, [r7], #-3468 @ 0xfffff274 │ │ │ │ - ldreq sp, [r7], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq fp, [r7], #-3476 @ 0xfffff26c │ │ │ │ + strbeq fp, [r7], #-3656 @ 0xfffff1b8 │ │ │ │ + strbeq fp, [r7], #-3452 @ 0xfffff284 │ │ │ │ + ldreq lr, [r7], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bf924 <__cxa_atexit@plt+0xb26ec> │ │ │ │ @@ -182710,28 +182710,28 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm ip, {r2, r9, sl, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b bf934 <__cxa_atexit@plt+0xb26fc> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq sl, [r7], #-3276 @ 0xfffff334 │ │ │ │ - strbeq sl, [r7], #-3428 @ 0xfffff29c │ │ │ │ - strbeq sl, [r7], #-3420 @ 0xfffff2a4 │ │ │ │ - strbeq sl, [r7], #-3240 @ 0xfffff358 │ │ │ │ - ldreq sp, [r7], #-1020 @ 0xfffffc04 │ │ │ │ + strbeq fp, [r7], #-3260 @ 0xfffff344 │ │ │ │ + strbeq fp, [r7], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq fp, [r7], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq fp, [r7], #-3224 @ 0xfffff368 │ │ │ │ + ldreq lr, [r7], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -182767,19 +182767,19 @@ │ │ │ │ ldr r7, [pc, #32] @ bfa10 <__cxa_atexit@plt+0xb27d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq sl, [r7], #-3292 @ 0xfffff324 │ │ │ │ - strbeq sl, [r7], #-3076 @ 0xfffff3fc │ │ │ │ - strbeq sl, [r7], #-3232 @ 0xfffff360 │ │ │ │ - ldreq sp, [r7], #-884 @ 0xfffffc8c │ │ │ │ - ldreq sp, [r7], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq fp, [r7], #-3276 @ 0xfffff334 │ │ │ │ + strbeq fp, [r7], #-3060 @ 0xfffff40c │ │ │ │ + strbeq fp, [r7], #-3216 @ 0xfffff370 │ │ │ │ + ldreq lr, [r7], #-884 @ 0xfffffc8c │ │ │ │ + ldreq lr, [r7], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bfae0 <__cxa_atexit@plt+0xb28a8> │ │ │ │ ldr r3, [pc, #220] @ bfb14 <__cxa_atexit@plt+0xb28dc> │ │ │ │ @@ -182836,21 +182836,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq sp, [r7], #-616 @ 0xfffffd98 │ │ │ │ - ldreq sp, [r7], #-648 @ 0xfffffd78 │ │ │ │ + ldreq lr, [r7], #-616 @ 0xfffffd98 │ │ │ │ + ldreq lr, [r7], #-648 @ 0xfffffd78 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq sl, [r7], #-3052 @ 0xfffff414 │ │ │ │ - strbeq sl, [r7], #-2836 @ 0xfffff4ec │ │ │ │ - strbeq sl, [r7], #-2992 @ 0xfffff450 │ │ │ │ - ldreq sp, [r7], #-564 @ 0xfffffdcc │ │ │ │ + strbeq fp, [r7], #-3036 @ 0xfffff424 │ │ │ │ + strbeq fp, [r7], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq fp, [r7], #-2976 @ 0xfffff460 │ │ │ │ + ldreq lr, [r7], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -182886,26 +182886,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - strbeq sl, [r7], #-2816 @ 0xfffff500 │ │ │ │ - strbeq sl, [r7], #-2600 @ 0xfffff5d8 │ │ │ │ - strbeq sl, [r7], #-2756 @ 0xfffff53c │ │ │ │ - ldreq sp, [r7], #-412 @ 0xfffffe64 │ │ │ │ - ldreq sp, [r7], #-324 @ 0xfffffebc │ │ │ │ + strbeq fp, [r7], #-2800 @ 0xfffff510 │ │ │ │ + strbeq fp, [r7], #-2584 @ 0xfffff5e8 │ │ │ │ + strbeq fp, [r7], #-2740 @ 0xfffff54c │ │ │ │ + ldreq lr, [r7], #-412 @ 0xfffffe64 │ │ │ │ + ldreq lr, [r7], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ - ldreq sp, [r7], #-300 @ 0xfffffed4 │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldreq lr, [r7], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bfc98 <__cxa_atexit@plt+0xb2a60> │ │ │ │ @@ -182931,28 +182931,28 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ ldr r3, [pc, #56] @ bfcc4 <__cxa_atexit@plt+0xb2a8c> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401724 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ mov r6, r3 │ │ │ │ b bfca8 <__cxa_atexit@plt+0xb2a70> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbeq sl, [r7], #-2380 @ 0xfffff6b4 │ │ │ │ - strbeq sl, [r7], #-2576 @ 0xfffff5f0 │ │ │ │ - strbeq sl, [r7], #-2372 @ 0xfffff6bc │ │ │ │ - strbeq sl, [r7], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq sp, [r7], #-172 @ 0xffffff54 │ │ │ │ + strbeq fp, [r7], #-2364 @ 0xfffff6c4 │ │ │ │ + strbeq fp, [r7], #-2560 @ 0xfffff600 │ │ │ │ + strbeq fp, [r7], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq fp, [r7], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq lr, [r7], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bfd60 <__cxa_atexit@plt+0xb2b28> │ │ │ │ @@ -182981,28 +182981,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b bfd70 <__cxa_atexit@plt+0xb2b38> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq sl, [r7], #-2192 @ 0xfffff770 │ │ │ │ - strbeq sl, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq sl, [r7], #-2340 @ 0xfffff6dc │ │ │ │ - strbeq sl, [r7], #-2160 @ 0xfffff790 │ │ │ │ - ldreq ip, [r7], #-4064 @ 0xfffff020 │ │ │ │ + strbeq fp, [r7], #-2176 @ 0xfffff780 │ │ │ │ + strbeq fp, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq fp, [r7], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq fp, [r7], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq sp, [r7], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfe48 <__cxa_atexit@plt+0xb2c10> │ │ │ │ ldr r7, [pc, #188] @ bfe70 <__cxa_atexit@plt+0xb2c38> │ │ │ │ @@ -183051,20 +183051,20 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq ip, [r7], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq sp, [r7], #-3896 @ 0xfffff0c8 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq sl, [r7], #-2180 @ 0xfffff77c │ │ │ │ - strbeq sl, [r7], #-2136 @ 0xfffff7a8 │ │ │ │ - strbeq sl, [r7], #-1960 @ 0xfffff858 │ │ │ │ - ldreq ip, [r7], #-3820 @ 0xfffff114 │ │ │ │ + strbeq fp, [r7], #-2164 @ 0xfffff78c │ │ │ │ + strbeq fp, [r7], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq fp, [r7], #-1944 @ 0xfffff868 │ │ │ │ + ldreq sp, [r7], #-3820 @ 0xfffff114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc bff0c <__cxa_atexit@plt+0xb2cd4> │ │ │ │ @@ -183093,29 +183093,29 @@ │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strbeq sl, [r7], #-1956 @ 0xfffff85c │ │ │ │ - strbeq sl, [r7], #-1748 @ 0xfffff92c │ │ │ │ - strbeq sl, [r7], #-1904 @ 0xfffff890 │ │ │ │ - ldreq ip, [r7], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq fp, [r7], #-1940 @ 0xfffff86c │ │ │ │ + strbeq fp, [r7], #-1732 @ 0xfffff93c │ │ │ │ + strbeq fp, [r7], #-1888 @ 0xfffff8a0 │ │ │ │ + ldreq sp, [r7], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #16] @ bff50 <__cxa_atexit@plt+0xb2d18> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq ip, [r7], #-3652 @ 0xfffff1bc │ │ │ │ - ldreq ip, [r7], #-3632 @ 0xfffff1d0 │ │ │ │ + ldreq sp, [r7], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq sp, [r7], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bffe0 <__cxa_atexit@plt+0xb2da8> │ │ │ │ @@ -183141,28 +183141,28 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ ldr r3, [pc, #56] @ c000c <__cxa_atexit@plt+0xb2dd4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401724 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + b 4017f4 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ mov r6, r3 │ │ │ │ b bfff0 <__cxa_atexit@plt+0xb2db8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq sl, [r7], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq sl, [r7], #-1736 @ 0xfffff938 │ │ │ │ - strbeq sl, [r7], #-1532 @ 0xfffffa04 │ │ │ │ - strbeq sl, [r7], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq ip, [r7], #-3452 @ 0xfffff284 │ │ │ │ + strbeq fp, [r7], #-1524 @ 0xfffffa0c │ │ │ │ + strbeq fp, [r7], #-1720 @ 0xfffff948 │ │ │ │ + strbeq fp, [r7], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq fp, [r7], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq sp, [r7], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c00a8 <__cxa_atexit@plt+0xb2e70> │ │ │ │ @@ -183191,28 +183191,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c00b8 <__cxa_atexit@plt+0xb2e80> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq sl, [r7], #-1352 @ 0xfffffab8 │ │ │ │ - strbeq sl, [r7], #-1508 @ 0xfffffa1c │ │ │ │ - strbeq sl, [r7], #-1500 @ 0xfffffa24 │ │ │ │ - strbeq sl, [r7], #-1320 @ 0xfffffad8 │ │ │ │ - ldreq ip, [r7], #-3248 @ 0xfffff350 │ │ │ │ + strbeq fp, [r7], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq fp, [r7], #-1492 @ 0xfffffa2c │ │ │ │ + strbeq fp, [r7], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq fp, [r7], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq sp, [r7], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -183244,19 +183244,19 @@ │ │ │ │ ldr r7, [pc, #32] @ c0184 <__cxa_atexit@plt+0xb2f4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq sl, [r7], #-1372 @ 0xfffffaa4 │ │ │ │ - strbeq sl, [r7], #-1164 @ 0xfffffb74 │ │ │ │ - strbeq sl, [r7], #-1320 @ 0xfffffad8 │ │ │ │ - ldreq ip, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ - ldreq ip, [r7], #-3088 @ 0xfffff3f0 │ │ │ │ + strbeq fp, [r7], #-1356 @ 0xfffffab4 │ │ │ │ + strbeq fp, [r7], #-1148 @ 0xfffffb84 │ │ │ │ + strbeq fp, [r7], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq sp, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq sp, [r7], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c024c <__cxa_atexit@plt+0xb3014> │ │ │ │ @@ -183310,21 +183310,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq ip, [r7], #-2864 @ 0xfffff4d0 │ │ │ │ - ldreq ip, [r7], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq sp, [r7], #-2864 @ 0xfffff4d0 │ │ │ │ + ldreq sp, [r7], #-2896 @ 0xfffff4b0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq sl, [r7], #-1152 @ 0xfffffb80 │ │ │ │ - strbeq sl, [r7], #-944 @ 0xfffffc50 │ │ │ │ - strbeq sl, [r7], #-1100 @ 0xfffffbb4 │ │ │ │ - ldreq ip, [r7], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq fp, [r7], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq fp, [r7], #-928 @ 0xfffffc60 │ │ │ │ + strbeq fp, [r7], #-1084 @ 0xfffffbc4 │ │ │ │ + ldreq sp, [r7], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r6, #4] │ │ │ │ @@ -183360,235 +183360,235 @@ │ │ │ │ ldr r7, [pc, #32] @ c0354 <__cxa_atexit@plt+0xb311c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - strbeq sl, [r7], #-908 @ 0xfffffc74 │ │ │ │ - strbeq sl, [r7], #-700 @ 0xfffffd44 │ │ │ │ - strbeq sl, [r7], #-856 @ 0xfffffca8 │ │ │ │ - ldreq ip, [r7], #-2664 @ 0xfffff598 │ │ │ │ + strbeq fp, [r7], #-892 @ 0xfffffc84 │ │ │ │ + strbeq fp, [r7], #-684 @ 0xfffffd54 │ │ │ │ + strbeq fp, [r7], #-840 @ 0xfffffcb8 │ │ │ │ + ldreq sp, [r7], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0374 <__cxa_atexit@plt+0xb313c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #16384000 @ 0xfa0000 │ │ │ │ + mvnseq pc, #11904 @ 0x2e80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0394 <__cxa_atexit@plt+0xb315c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #12648448 @ 0xc10000 │ │ │ │ + mvnseq pc, #8256 @ 0x2040 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c03b4 <__cxa_atexit@plt+0xb317c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #8585216 @ 0x830000 │ │ │ │ + mvnseq pc, #4288 @ 0x10c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c03d4 <__cxa_atexit@plt+0xb319c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #5046272 @ 0x4d0000 │ │ │ │ + mvnseq pc, #832 @ 0x340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c03f4 <__cxa_atexit@plt+0xb31bc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #262144000 @ 0xfa00000 │ │ │ │ + mvnseq pc, #190464 @ 0x2e800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0414 <__cxa_atexit@plt+0xb31dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #207618048 @ 0xc600000 │ │ │ │ + mvnseq pc, #137216 @ 0x21800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0434 <__cxa_atexit@plt+0xb31fc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #119537664 @ 0x7200000 │ │ │ │ + mvnseq pc, #51200 @ 0xc800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0454 <__cxa_atexit@plt+0xb321c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #68157440 @ 0x4100000 │ │ │ │ + mvnseq pc, #1024 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0474 <__cxa_atexit@plt+0xb323c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #6291456 @ 0x600000 │ │ │ │ + mvnseq pc, #811008 @ 0xc6000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0494 <__cxa_atexit@plt+0xb325c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #200, 10 @ 0x32000000 │ │ │ │ + mvnseq pc, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c04b4 <__cxa_atexit@plt+0xb327c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #574619648 @ 0x22400000 │ │ │ │ + mvnseq pc, #299008 @ 0x49000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c04d4 <__cxa_atexit@plt+0xb329c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #293601280 @ 0x11800000 │ │ │ │ + mvnseq pc, #24576 @ 0x6000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c04f4 <__cxa_atexit@plt+0xb32bc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #-1593835520 @ 0xa1000000 │ │ │ │ + mvnseq pc, #1589248 @ 0x184000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0514 <__cxa_atexit@plt+0xb32dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #1627389952 @ 0x61000000 │ │ │ │ + mvnseq pc, #540672 @ 0x84000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0534 <__cxa_atexit@plt+0xb32fc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #570425344 @ 0x22000000 │ │ │ │ + mvnseq pc, #14811136 @ 0xe20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0554 <__cxa_atexit@plt+0xb331c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #872415235 @ 0x34000003 │ │ │ │ + mvnseq pc, #9240576 @ 0x8d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0574 <__cxa_atexit@plt+0xb333c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #108, 6 @ 0xb0000001 │ │ │ │ + mvnseq pc, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0594 <__cxa_atexit@plt+0xb335c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #-67108864 @ 0xfc000000 │ │ │ │ + mvnseq pc, #66846720 @ 0x3fc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c05b4 <__cxa_atexit@plt+0xb337c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #184, 4 @ 0x8000000b │ │ │ │ + mvnseq pc, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c05d4 <__cxa_atexit@plt+0xb339c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #-1342177274 @ 0xb0000006 │ │ │ │ + mvnseq pc, #11272192 @ 0xac0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c05f4 <__cxa_atexit@plt+0xb33bc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #1342177281 @ 0x50000001 │ │ │ │ + mvnseq pc, #223346688 @ 0xd500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0614 <__cxa_atexit@plt+0xb33dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #168, 2 @ 0x2a │ │ │ │ + mvnseq pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0634 <__cxa_atexit@plt+0xb33fc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #-1073741799 @ 0xc0000019 │ │ │ │ + mvnseq pc, #40894464 @ 0x2700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0654 <__cxa_atexit@plt+0xb341c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #-1073741811 @ 0xc000000d │ │ │ │ + mvnseq pc, #1035993088 @ 0x3dc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0674 <__cxa_atexit@plt+0xb343c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #239 @ 0xef │ │ │ │ + mvnseq pc, #734003200 @ 0x2bc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c0694 <__cxa_atexit@plt+0xb345c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #181 @ 0xb5 │ │ │ │ + mvnseq pc, #490733568 @ 0x1d400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ c06b4 <__cxa_atexit@plt+0xb347c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq pc, #129 @ 0x81 │ │ │ │ - ldreq ip, [r7], #-1900 @ 0xfffff894 │ │ │ │ + mvnseq pc, #272629760 @ 0x10400000 │ │ │ │ + ldreq sp, [r7], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c0720 <__cxa_atexit@plt+0xb34e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -183605,26 +183605,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c0744 <__cxa_atexit@plt+0xb350c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-3756 @ 0xfffff154 │ │ │ │ - strbeq r9, [r7], #-3932 @ 0xfffff0a4 │ │ │ │ - strbeq r9, [r7], #-3748 @ 0xfffff15c │ │ │ │ - ldreq ip, [r7], #-1752 @ 0xfffff928 │ │ │ │ + strbeq sl, [r7], #-3740 @ 0xfffff164 │ │ │ │ + strbeq sl, [r7], #-3916 @ 0xfffff0b4 │ │ │ │ + strbeq sl, [r7], #-3732 @ 0xfffff16c │ │ │ │ + ldreq sp, [r7], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -183649,18 +183649,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq pc, #376832 @ 0x5c000 │ │ │ │ - strbeq r9, [r7], #-3784 @ 0xfffff138 │ │ │ │ - strbeq r9, [r7], #-3608 @ 0xfffff1e8 │ │ │ │ - ldreq ip, [r7], #-1612 @ 0xfffff9b4 │ │ │ │ + mvnseq pc, #13760 @ 0x35c0 │ │ │ │ + strbeq sl, [r7], #-3768 @ 0xfffff148 │ │ │ │ + strbeq sl, [r7], #-3592 @ 0xfffff1f8 │ │ │ │ + ldreq sp, [r7], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c085c <__cxa_atexit@plt+0xb3624> │ │ │ │ @@ -183684,27 +183684,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c086c <__cxa_atexit@plt+0xb3634> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-3460 @ 0xfffff27c │ │ │ │ - strbeq r9, [r7], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq r9, [r7], #-3452 @ 0xfffff284 │ │ │ │ - strbeq r9, [r7], #-3636 @ 0xfffff1cc │ │ │ │ - ldreq ip, [r7], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq sl, [r7], #-3444 @ 0xfffff28c │ │ │ │ + strbeq sl, [r7], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq sl, [r7], #-3436 @ 0xfffff294 │ │ │ │ + strbeq sl, [r7], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq sp, [r7], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c0910 <__cxa_atexit@plt+0xb36d8> │ │ │ │ @@ -183738,19 +183738,19 @@ │ │ │ │ b c0920 <__cxa_atexit@plt+0xb36e8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r9, [r7], #-3280 @ 0xfffff330 │ │ │ │ - mvnseq pc, #47972352 @ 0x2dc0000 │ │ │ │ - strbeq r9, [r7], #-3436 @ 0xfffff294 │ │ │ │ - strbeq r9, [r7], #-3260 @ 0xfffff344 │ │ │ │ - ldreq ip, [r7], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq sl, [r7], #-3264 @ 0xfffff340 │ │ │ │ + mvnseq pc, #30464 @ 0x7700 │ │ │ │ + strbeq sl, [r7], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq sl, [r7], #-3244 @ 0xfffff354 │ │ │ │ + ldreq sp, [r7], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -183773,17 +183773,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r9, [r7], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq r9, [r7], #-3112 @ 0xfffff3d8 │ │ │ │ - ldreq ip, [r7], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq sl, [r7], #-3316 @ 0xfffff30c │ │ │ │ + strbeq sl, [r7], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq sp, [r7], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c0a2c <__cxa_atexit@plt+0xb37f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -183800,26 +183800,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c0a50 <__cxa_atexit@plt+0xb3818> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-2976 @ 0xfffff460 │ │ │ │ - strbeq r9, [r7], #-3152 @ 0xfffff3b0 │ │ │ │ - strbeq r9, [r7], #-2968 @ 0xfffff468 │ │ │ │ - ldreq ip, [r7], #-972 @ 0xfffffc34 │ │ │ │ + strbeq sl, [r7], #-2960 @ 0xfffff470 │ │ │ │ + strbeq sl, [r7], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq sl, [r7], #-2952 @ 0xfffff478 │ │ │ │ + ldreq sp, [r7], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -183844,18 +183844,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq pc, #228, 10 @ 0x39000000 │ │ │ │ - strbeq r9, [r7], #-3004 @ 0xfffff444 │ │ │ │ - strbeq r9, [r7], #-2828 @ 0xfffff4f4 │ │ │ │ - ldreq ip, [r7], #-832 @ 0xfffffcc0 │ │ │ │ + mvnseq pc, #164, 20 @ 0xa4000 │ │ │ │ + strbeq sl, [r7], #-2988 @ 0xfffff454 │ │ │ │ + strbeq sl, [r7], #-2812 @ 0xfffff504 │ │ │ │ + ldreq sp, [r7], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c0b68 <__cxa_atexit@plt+0xb3930> │ │ │ │ @@ -183879,27 +183879,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c0b78 <__cxa_atexit@plt+0xb3940> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-2680 @ 0xfffff588 │ │ │ │ - strbeq r9, [r7], #-2848 @ 0xfffff4e0 │ │ │ │ - strbeq r9, [r7], #-2672 @ 0xfffff590 │ │ │ │ - strbeq r9, [r7], #-2856 @ 0xfffff4d8 │ │ │ │ - ldreq ip, [r7], #-656 @ 0xfffffd70 │ │ │ │ + strbeq sl, [r7], #-2664 @ 0xfffff598 │ │ │ │ + strbeq sl, [r7], #-2832 @ 0xfffff4f0 │ │ │ │ + strbeq sl, [r7], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq sl, [r7], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq sp, [r7], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c0c1c <__cxa_atexit@plt+0xb39e4> │ │ │ │ @@ -183933,19 +183933,19 @@ │ │ │ │ b c0c2c <__cxa_atexit@plt+0xb39f4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r9, [r7], #-2500 @ 0xfffff63c │ │ │ │ - mvnseq pc, #132, 8 @ 0x84000000 │ │ │ │ - strbeq r9, [r7], #-2656 @ 0xfffff5a0 │ │ │ │ - strbeq r9, [r7], #-2480 @ 0xfffff650 │ │ │ │ - ldreq ip, [r7], #-468 @ 0xfffffe2c │ │ │ │ + strbeq sl, [r7], #-2484 @ 0xfffff64c │ │ │ │ + mvnseq pc, #68, 18 @ 0x110000 │ │ │ │ + strbeq sl, [r7], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq sl, [r7], #-2464 @ 0xfffff660 │ │ │ │ + ldreq sp, [r7], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -183968,17 +183968,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r9, [r7], #-2552 @ 0xfffff608 │ │ │ │ - strbeq r9, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ - ldreq ip, [r7], #-340 @ 0xfffffeac │ │ │ │ + strbeq sl, [r7], #-2536 @ 0xfffff618 │ │ │ │ + strbeq sl, [r7], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq sp, [r7], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c0d38 <__cxa_atexit@plt+0xb3b00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -183995,26 +183995,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c0d5c <__cxa_atexit@plt+0xb3b24> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-2196 @ 0xfffff76c │ │ │ │ - strbeq r9, [r7], #-2372 @ 0xfffff6bc │ │ │ │ - strbeq r9, [r7], #-2188 @ 0xfffff774 │ │ │ │ - ldreq ip, [r7], #-192 @ 0xffffff40 │ │ │ │ + strbeq sl, [r7], #-2180 @ 0xfffff77c │ │ │ │ + strbeq sl, [r7], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq sl, [r7], #-2172 @ 0xfffff784 │ │ │ │ + ldreq sp, [r7], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184039,18 +184039,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq pc, #-1342177268 @ 0xb000000c │ │ │ │ - strbeq r9, [r7], #-2224 @ 0xfffff750 │ │ │ │ - strbeq r9, [r7], #-2048 @ 0xfffff800 │ │ │ │ - ldreq ip, [r7], #-52 @ 0xffffffcc │ │ │ │ + mvnseq pc, #36438016 @ 0x22c0000 │ │ │ │ + strbeq sl, [r7], #-2208 @ 0xfffff760 │ │ │ │ + strbeq sl, [r7], #-2032 @ 0xfffff810 │ │ │ │ + ldreq sp, [r7], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c0e74 <__cxa_atexit@plt+0xb3c3c> │ │ │ │ @@ -184074,27 +184074,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c0e84 <__cxa_atexit@plt+0xb3c4c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-1900 @ 0xfffff894 │ │ │ │ - strbeq r9, [r7], #-2068 @ 0xfffff7ec │ │ │ │ - strbeq r9, [r7], #-1892 @ 0xfffff89c │ │ │ │ - strbeq r9, [r7], #-2076 @ 0xfffff7e4 │ │ │ │ - ldreq fp, [r7], #-3972 @ 0xfffff07c │ │ │ │ + strbeq sl, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq sl, [r7], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq sl, [r7], #-1876 @ 0xfffff8ac │ │ │ │ + strbeq sl, [r7], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq ip, [r7], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c0f28 <__cxa_atexit@plt+0xb3cf0> │ │ │ │ @@ -184128,19 +184128,19 @@ │ │ │ │ b c0f38 <__cxa_atexit@plt+0xb3d00> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r9, [r7], #-1720 @ 0xfffff948 │ │ │ │ - mvnseq pc, #-1073741798 @ 0xc000001a │ │ │ │ - strbeq r9, [r7], #-1876 @ 0xfffff8ac │ │ │ │ - strbeq r9, [r7], #-1700 @ 0xfffff95c │ │ │ │ - ldreq fp, [r7], #-3784 @ 0xfffff138 │ │ │ │ + strbeq sl, [r7], #-1704 @ 0xfffff958 │ │ │ │ + mvnseq pc, #45088768 @ 0x2b00000 │ │ │ │ + strbeq sl, [r7], #-1860 @ 0xfffff8bc │ │ │ │ + strbeq sl, [r7], #-1684 @ 0xfffff96c │ │ │ │ + ldreq ip, [r7], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184163,27 +184163,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r9, [r7], #-1772 @ 0xfffff914 │ │ │ │ - strbeq r9, [r7], #-1552 @ 0xfffff9f0 │ │ │ │ - ldreq fp, [r7], #-3820 @ 0xfffff114 │ │ │ │ + strbeq sl, [r7], #-1756 @ 0xfffff924 │ │ │ │ + strbeq sl, [r7], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq ip, [r7], #-3820 @ 0xfffff114 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c1000 <__cxa_atexit@plt+0xb3dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 144c24 <__cxa_atexit@plt+0x1379ec> │ │ │ │ - strbeq r9, [r7], #-1656 @ 0xfffff988 │ │ │ │ - ldreq fp, [r7], #-3776 @ 0xfffff140 │ │ │ │ + strbeq sl, [r7], #-1640 @ 0xfffff998 │ │ │ │ + ldreq ip, [r7], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -184199,16 +184199,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq pc, #6 │ │ │ │ - ldreq fp, [r7], #-3680 @ 0xfffff1a0 │ │ │ │ + mvnseq pc, #-973078528 @ 0xc6000000 │ │ │ │ + ldreq ip, [r7], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c10c0 <__cxa_atexit@plt+0xb3e88> │ │ │ │ @@ -184226,18 +184226,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 144c24 <__cxa_atexit@plt+0x1379ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-1504 @ 0xfffffa20 │ │ │ │ - strbeq r9, [r7], #-1292 @ 0xfffffaf4 │ │ │ │ - strbeq r9, [r7], #-1456 @ 0xfffffa50 │ │ │ │ - ldreq fp, [r7], #-3564 @ 0xfffff214 │ │ │ │ + strbeq sl, [r7], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq sl, [r7], #-1276 @ 0xfffffb04 │ │ │ │ + strbeq sl, [r7], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq ip, [r7], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1140 <__cxa_atexit@plt+0xb3f08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -184262,17 +184262,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r9, [r7], #-1156 @ 0xfffffb7c │ │ │ │ - mvnseq lr, #18, 30 @ 0x48 │ │ │ │ - ldreq fp, [r7], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq sl, [r7], #-1140 @ 0xfffffb8c │ │ │ │ + mvnseq pc, #1207959555 @ 0x48000003 │ │ │ │ + ldreq ip, [r7], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184295,17 +184295,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r9, [r7], #-1244 @ 0xfffffb24 │ │ │ │ - strbeq r9, [r7], #-1024 @ 0xfffffc00 │ │ │ │ - ldreq fp, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq sl, [r7], #-1228 @ 0xfffffb34 │ │ │ │ + strbeq sl, [r7], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq ip, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c1254 <__cxa_atexit@plt+0xb401c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -184322,26 +184322,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c1278 <__cxa_atexit@plt+0xb4040> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-888 @ 0xfffffc88 │ │ │ │ - strbeq r9, [r7], #-1064 @ 0xfffffbd8 │ │ │ │ - strbeq r9, [r7], #-880 @ 0xfffffc90 │ │ │ │ - ldreq fp, [r7], #-2980 @ 0xfffff45c │ │ │ │ + strbeq sl, [r7], #-872 @ 0xfffffc98 │ │ │ │ + strbeq sl, [r7], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq sl, [r7], #-864 @ 0xfffffca0 │ │ │ │ + ldreq ip, [r7], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184366,18 +184366,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq lr, #7488 @ 0x1d40 │ │ │ │ - strbeq r9, [r7], #-916 @ 0xfffffc6c │ │ │ │ - strbeq r9, [r7], #-740 @ 0xfffffd1c │ │ │ │ - ldreq fp, [r7], #-2840 @ 0xfffff4e8 │ │ │ │ + mvnseq pc, #1342177283 @ 0x50000003 │ │ │ │ + strbeq sl, [r7], #-900 @ 0xfffffc7c │ │ │ │ + strbeq sl, [r7], #-724 @ 0xfffffd2c │ │ │ │ + ldreq ip, [r7], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c1390 <__cxa_atexit@plt+0xb4158> │ │ │ │ @@ -184401,27 +184401,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c13a0 <__cxa_atexit@plt+0xb4168> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-592 @ 0xfffffdb0 │ │ │ │ - strbeq r9, [r7], #-760 @ 0xfffffd08 │ │ │ │ - strbeq r9, [r7], #-584 @ 0xfffffdb8 │ │ │ │ - strbeq r9, [r7], #-768 @ 0xfffffd00 │ │ │ │ - ldreq fp, [r7], #-2664 @ 0xfffff598 │ │ │ │ + strbeq sl, [r7], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq sl, [r7], #-744 @ 0xfffffd18 │ │ │ │ + strbeq sl, [r7], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq sl, [r7], #-752 @ 0xfffffd10 │ │ │ │ + ldreq ip, [r7], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c1444 <__cxa_atexit@plt+0xb420c> │ │ │ │ @@ -184455,19 +184455,19 @@ │ │ │ │ b c1454 <__cxa_atexit@plt+0xb421c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r9, [r7], #-412 @ 0xfffffe64 │ │ │ │ - mvnseq lr, #5376 @ 0x1500 │ │ │ │ - strbeq r9, [r7], #-568 @ 0xfffffdc8 │ │ │ │ - strbeq r9, [r7], #-392 @ 0xfffffe78 │ │ │ │ - ldreq fp, [r7], #-2476 @ 0xfffff654 │ │ │ │ + strbeq sl, [r7], #-396 @ 0xfffffe74 │ │ │ │ + mvnseq pc, #213 @ 0xd5 │ │ │ │ + strbeq sl, [r7], #-552 @ 0xfffffdd8 │ │ │ │ + strbeq sl, [r7], #-376 @ 0xfffffe88 │ │ │ │ + ldreq ip, [r7], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184490,17 +184490,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r9, [r7], #-464 @ 0xfffffe30 │ │ │ │ - strbeq r9, [r7], #-244 @ 0xffffff0c │ │ │ │ - ldreq fp, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq sl, [r7], #-448 @ 0xfffffe40 │ │ │ │ + strbeq sl, [r7], #-228 @ 0xffffff1c │ │ │ │ + ldreq ip, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c1560 <__cxa_atexit@plt+0xb4328> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -184517,26 +184517,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c1584 <__cxa_atexit@plt+0xb434c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7], #-108 @ 0xffffff94 │ │ │ │ - strbeq r9, [r7], #-284 @ 0xfffffee4 │ │ │ │ - strbeq r9, [r7], #-100 @ 0xffffff9c │ │ │ │ - ldreq fp, [r7], #-2200 @ 0xfffff768 │ │ │ │ + strbeq sl, [r7], #-92 @ 0xffffffa4 │ │ │ │ + strbeq sl, [r7], #-268 @ 0xfffffef4 │ │ │ │ + strbeq sl, [r7], #-84 @ 0xffffffac │ │ │ │ + ldreq ip, [r7], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184561,18 +184561,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq lr, #339968 @ 0x53000 │ │ │ │ - strbeq r9, [r7], #-136 @ 0xffffff78 │ │ │ │ - strbeq r8, [r7], #-4056 @ 0xfffff028 │ │ │ │ - ldreq fp, [r7], #-2060 @ 0xfffff7f4 │ │ │ │ + mvnseq lr, #19, 30 @ 0x4c │ │ │ │ + strbeq sl, [r7], #-120 @ 0xffffff88 │ │ │ │ + strbeq r9, [r7], #-4040 @ 0xfffff038 │ │ │ │ + ldreq ip, [r7], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c169c <__cxa_atexit@plt+0xb4464> │ │ │ │ @@ -184596,27 +184596,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c16ac <__cxa_atexit@plt+0xb4474> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-3908 @ 0xfffff0bc │ │ │ │ - strbeq r8, [r7], #-4076 @ 0xfffff014 │ │ │ │ - strbeq r8, [r7], #-3900 @ 0xfffff0c4 │ │ │ │ - strbeq r8, [r7], #-4084 @ 0xfffff00c │ │ │ │ - ldreq fp, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq r9, [r7], #-3892 @ 0xfffff0cc │ │ │ │ + strbeq r9, [r7], #-4060 @ 0xfffff024 │ │ │ │ + strbeq r9, [r7], #-3884 @ 0xfffff0d4 │ │ │ │ + strbeq r9, [r7], #-4068 @ 0xfffff01c │ │ │ │ + ldreq ip, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c1750 <__cxa_atexit@plt+0xb4518> │ │ │ │ @@ -184650,19 +184650,19 @@ │ │ │ │ b c1760 <__cxa_atexit@plt+0xb4528> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r8, [r7], #-3728 @ 0xfffff170 │ │ │ │ - mvnseq lr, #15925248 @ 0xf30000 │ │ │ │ - strbeq r8, [r7], #-3884 @ 0xfffff0d4 │ │ │ │ - strbeq r8, [r7], #-3708 @ 0xfffff184 │ │ │ │ - ldreq fp, [r7], #-1696 @ 0xfffff960 │ │ │ │ + strbeq r9, [r7], #-3712 @ 0xfffff180 │ │ │ │ + mvnseq lr, #11456 @ 0x2cc0 │ │ │ │ + strbeq r9, [r7], #-3868 @ 0xfffff0e4 │ │ │ │ + strbeq r9, [r7], #-3692 @ 0xfffff194 │ │ │ │ + ldreq ip, [r7], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184685,17 +184685,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r8, [r7], #-3780 @ 0xfffff13c │ │ │ │ - strbeq r8, [r7], #-3560 @ 0xfffff218 │ │ │ │ - ldreq fp, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq r9, [r7], #-3764 @ 0xfffff14c │ │ │ │ + strbeq r9, [r7], #-3544 @ 0xfffff228 │ │ │ │ + ldreq ip, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c186c <__cxa_atexit@plt+0xb4634> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -184712,26 +184712,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c1890 <__cxa_atexit@plt+0xb4658> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-3424 @ 0xfffff2a0 │ │ │ │ - strbeq r8, [r7], #-3600 @ 0xfffff1f0 │ │ │ │ - strbeq r8, [r7], #-3416 @ 0xfffff2a8 │ │ │ │ - ldreq fp, [r7], #-1420 @ 0xfffffa74 │ │ │ │ + strbeq r9, [r7], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq r9, [r7], #-3584 @ 0xfffff200 │ │ │ │ + strbeq r9, [r7], #-3400 @ 0xfffff2b8 │ │ │ │ + ldreq ip, [r7], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184756,18 +184756,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq lr, #12845056 @ 0xc40000 │ │ │ │ - strbeq r8, [r7], #-3452 @ 0xfffff284 │ │ │ │ - strbeq r8, [r7], #-3276 @ 0xfffff334 │ │ │ │ - ldreq fp, [r7], #-1280 @ 0xfffffb00 │ │ │ │ + mvnseq lr, #246784 @ 0x3c400 │ │ │ │ + strbeq r9, [r7], #-3436 @ 0xfffff294 │ │ │ │ + strbeq r9, [r7], #-3260 @ 0xfffff344 │ │ │ │ + ldreq ip, [r7], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c19a8 <__cxa_atexit@plt+0xb4770> │ │ │ │ @@ -184791,27 +184791,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c19b8 <__cxa_atexit@plt+0xb4780> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ - strbeq r8, [r7], #-3296 @ 0xfffff320 │ │ │ │ - strbeq r8, [r7], #-3120 @ 0xfffff3d0 │ │ │ │ - strbeq r8, [r7], #-3304 @ 0xfffff318 │ │ │ │ - ldreq fp, [r7], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r9, [r7], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq r9, [r7], #-3280 @ 0xfffff330 │ │ │ │ + strbeq r9, [r7], #-3104 @ 0xfffff3e0 │ │ │ │ + strbeq r9, [r7], #-3288 @ 0xfffff328 │ │ │ │ + ldreq ip, [r7], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c1a5c <__cxa_atexit@plt+0xb4824> │ │ │ │ @@ -184845,19 +184845,19 @@ │ │ │ │ b c1a6c <__cxa_atexit@plt+0xb4834> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r8, [r7], #-2948 @ 0xfffff47c │ │ │ │ - mvnseq lr, #876609536 @ 0x34400000 │ │ │ │ - strbeq r8, [r7], #-3104 @ 0xfffff3e0 │ │ │ │ - strbeq r8, [r7], #-2928 @ 0xfffff490 │ │ │ │ - ldreq fp, [r7], #-916 @ 0xfffffc6c │ │ │ │ + strbeq r9, [r7], #-2932 @ 0xfffff48c │ │ │ │ + mvnseq lr, #593920 @ 0x91000 │ │ │ │ + strbeq r9, [r7], #-3088 @ 0xfffff3f0 │ │ │ │ + strbeq r9, [r7], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq ip, [r7], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184880,17 +184880,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r8, [r7], #-3000 @ 0xfffff448 │ │ │ │ - strbeq r8, [r7], #-2780 @ 0xfffff524 │ │ │ │ - ldreq fp, [r7], #-788 @ 0xfffffcec │ │ │ │ + strbeq r9, [r7], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r9, [r7], #-2764 @ 0xfffff534 │ │ │ │ + ldreq ip, [r7], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c1b78 <__cxa_atexit@plt+0xb4940> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -184907,26 +184907,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c1b9c <__cxa_atexit@plt+0xb4964> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-2644 @ 0xfffff5ac │ │ │ │ - strbeq r8, [r7], #-2820 @ 0xfffff4fc │ │ │ │ - strbeq r8, [r7], #-2636 @ 0xfffff5b4 │ │ │ │ - ldreq fp, [r7], #-640 @ 0xfffffd80 │ │ │ │ + strbeq r9, [r7], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq r9, [r7], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r9, [r7], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq ip, [r7], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184951,18 +184951,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq lr, #285212672 @ 0x11000000 │ │ │ │ - strbeq r8, [r7], #-2672 @ 0xfffff590 │ │ │ │ - strbeq r8, [r7], #-2496 @ 0xfffff640 │ │ │ │ - ldreq fp, [r7], #-500 @ 0xfffffe0c │ │ │ │ + mvnseq lr, #13697024 @ 0xd10000 │ │ │ │ + strbeq r9, [r7], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r9, [r7], #-2480 @ 0xfffff650 │ │ │ │ + ldreq ip, [r7], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c1cb4 <__cxa_atexit@plt+0xb4a7c> │ │ │ │ @@ -184986,27 +184986,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c1cc4 <__cxa_atexit@plt+0xb4a8c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq r8, [r7], #-2516 @ 0xfffff62c │ │ │ │ - strbeq r8, [r7], #-2340 @ 0xfffff6dc │ │ │ │ - strbeq r8, [r7], #-2524 @ 0xfffff624 │ │ │ │ - ldreq fp, [r7], #-324 @ 0xfffffebc │ │ │ │ + strbeq r9, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r9, [r7], #-2500 @ 0xfffff63c │ │ │ │ + strbeq r9, [r7], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq r9, [r7], #-2508 @ 0xfffff634 │ │ │ │ + ldreq ip, [r7], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c1d68 <__cxa_atexit@plt+0xb4b30> │ │ │ │ @@ -185040,19 +185040,19 @@ │ │ │ │ b c1d78 <__cxa_atexit@plt+0xb4b40> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r8, [r7], #-2168 @ 0xfffff788 │ │ │ │ - mvnseq lr, #268435467 @ 0x1000000b │ │ │ │ - strbeq r8, [r7], #-2324 @ 0xfffff6ec │ │ │ │ - strbeq r8, [r7], #-2148 @ 0xfffff79c │ │ │ │ - ldreq fp, [r7], #-136 @ 0xffffff78 │ │ │ │ + strbeq r9, [r7], #-2152 @ 0xfffff798 │ │ │ │ + mvnseq lr, #29622272 @ 0x1c40000 │ │ │ │ + strbeq r9, [r7], #-2308 @ 0xfffff6fc │ │ │ │ + strbeq r9, [r7], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq ip, [r7], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185075,49 +185075,49 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r8, [r7], #-2220 @ 0xfffff754 │ │ │ │ - strbeq r8, [r7], #-2000 @ 0xfffff830 │ │ │ │ - ldreq fp, [r7], #-68 @ 0xffffffbc │ │ │ │ + strbeq r9, [r7], #-2204 @ 0xfffff764 │ │ │ │ + strbeq r9, [r7], #-1984 @ 0xfffff840 │ │ │ │ + ldreq ip, [r7], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1e50 <__cxa_atexit@plt+0xb4c18> │ │ │ │ ldr r2, [pc, #28] @ c1e58 <__cxa_atexit@plt+0xb4c20> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 168764 <__cxa_atexit@plt+0x15b52c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ - ldreq fp, [r7], #-316 @ 0xfffffec4 │ │ │ │ + strbeq r9, [r7], #-1868 @ 0xfffff8b4 │ │ │ │ + ldreq ip, [r7], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1e90 <__cxa_atexit@plt+0xb4c58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c1e98 <__cxa_atexit@plt+0xb4c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 11bcc4 <__cxa_atexit@plt+0x10ea8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-1816 @ 0xfffff8e8 │ │ │ │ - ldreq fp, [r7], #-252 @ 0xffffff04 │ │ │ │ + strbeq r9, [r7], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq ip, [r7], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c1f04 <__cxa_atexit@plt+0xb4ccc> │ │ │ │ @@ -185134,23 +185134,23 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq r8, [r7], #-2540 @ 0xfffff614 │ │ │ │ - strbeq r8, [r7], #-1736 @ 0xfffff938 │ │ │ │ - ldreq fp, [r7], #-116 @ 0xffffff8c │ │ │ │ + strbeq r9, [r7], #-2524 @ 0xfffff624 │ │ │ │ + strbeq r9, [r7], #-1720 @ 0xfffff948 │ │ │ │ + ldreq ip, [r7], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -185168,16 +185168,16 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvnseq sp, #116, 14 @ 0x1d00000 │ │ │ │ - ldreq fp, [r7], #-0 │ │ │ │ + mvnseq sp, #52, 24 @ 0x3400 │ │ │ │ + ldreq ip, [r7], #-0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2000 <__cxa_atexit@plt+0xb4dc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -185205,19 +185205,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-1496 @ 0xfffffa28 │ │ │ │ - strbeq r8, [r7], #-1700 @ 0xfffff95c │ │ │ │ - strbeq r8, [r7], #-1488 @ 0xfffffa30 │ │ │ │ - strbeq r8, [r7], #-2764 @ 0xfffff534 │ │ │ │ - ldreq sl, [r7], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r9, [r7], #-1480 @ 0xfffffa38 │ │ │ │ + strbeq r9, [r7], #-1684 @ 0xfffff96c │ │ │ │ + strbeq r9, [r7], #-1472 @ 0xfffffa40 │ │ │ │ + strbeq r9, [r7], #-2748 @ 0xfffff544 │ │ │ │ + ldreq fp, [r7], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c2094 <__cxa_atexit@plt+0xb4e5c> │ │ │ │ @@ -185234,23 +185234,23 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r8, [r7], #-2140 @ 0xfffff7a4 │ │ │ │ - strbeq r8, [r7], #-1336 @ 0xfffffac8 │ │ │ │ - ldreq sl, [r7], #-3804 @ 0xfffff124 │ │ │ │ + strbeq r9, [r7], #-2124 @ 0xfffff7b4 │ │ │ │ + strbeq r9, [r7], #-1320 @ 0xfffffad8 │ │ │ │ + ldreq fp, [r7], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c211c <__cxa_atexit@plt+0xb4ee4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -185277,17 +185277,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r8, [r7], #-1200 @ 0xfffffb50 │ │ │ │ - mvnseq sp, #200, 10 @ 0x32000000 │ │ │ │ - ldreq sl, [r7], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r9, [r7], #-1184 @ 0xfffffb60 │ │ │ │ + mvnseq sp, #136, 20 @ 0x88000 │ │ │ │ + ldreq fp, [r7], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185312,17 +185312,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r8, [r7], #-1280 @ 0xfffffb00 │ │ │ │ - strbeq r8, [r7], #-1056 @ 0xfffffbe0 │ │ │ │ - ldreq sl, [r7], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r9, [r7], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq r9, [r7], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq fp, [r7], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c2234 <__cxa_atexit@plt+0xb4ffc> │ │ │ │ ldr r1, [pc, #76] @ c223c <__cxa_atexit@plt+0xb5004> │ │ │ │ ldr r3, [pc, #76] @ c2240 <__cxa_atexit@plt+0xb5008> │ │ │ │ @@ -185334,48 +185334,48 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq c2224 <__cxa_atexit@plt+0xb4fec> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 557050 <__cxa_atexit@plt+0x549e18> │ │ │ │ + b 557158 <__cxa_atexit@plt+0x549f20> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r8, [r7], #-932 @ 0xfffffc5c │ │ │ │ - ldreq sl, [r7], #-3312 @ 0xfffff310 │ │ │ │ + strbeq r9, [r7], #-916 @ 0xfffffc6c │ │ │ │ + ldreq fp, [r7], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 557050 <__cxa_atexit@plt+0x549e18> │ │ │ │ + b 557158 <__cxa_atexit@plt+0x549f20> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2298 <__cxa_atexit@plt+0xb5060> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c22a0 <__cxa_atexit@plt+0xb5068> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-788 @ 0xfffffcec │ │ │ │ - ldreq sl, [r7], #-2944 @ 0xfffff480 │ │ │ │ + strbeq r9, [r7], #-772 @ 0xfffffcfc │ │ │ │ + ldreq fp, [r7], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c233c <__cxa_atexit@plt+0xb5104> │ │ │ │ @@ -185404,28 +185404,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c234c <__cxa_atexit@plt+0xb5114> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r8, [r7], #-692 @ 0xfffffd4c │ │ │ │ - strbeq r8, [r7], #-848 @ 0xfffffcb0 │ │ │ │ - strbeq r8, [r7], #-1464 @ 0xfffffa48 │ │ │ │ - strbeq r8, [r7], #-660 @ 0xfffffd6c │ │ │ │ - ldreq sl, [r7], #-2740 @ 0xfffff54c │ │ │ │ + strbeq r9, [r7], #-676 @ 0xfffffd5c │ │ │ │ + strbeq r9, [r7], #-832 @ 0xfffffcc0 │ │ │ │ + strbeq r9, [r7], #-1448 @ 0xfffffa58 │ │ │ │ + strbeq r9, [r7], #-644 @ 0xfffffd7c │ │ │ │ + ldreq fp, [r7], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185452,17 +185452,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq sp, #469762048 @ 0x1c000000 │ │ │ │ - strbeq r8, [r7], #-676 @ 0xfffffd5c │ │ │ │ - strbeq r8, [r7], #-500 @ 0xfffffe0c │ │ │ │ + mvnseq sp, #52166656 @ 0x31c0000 │ │ │ │ + strbeq r9, [r7], #-660 @ 0xfffffd6c │ │ │ │ + strbeq r9, [r7], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c2468 <__cxa_atexit@plt+0xb5230> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -185479,26 +185479,26 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c248c <__cxa_atexit@plt+0xb5254> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r7], #-356 @ 0xfffffe9c │ │ │ │ - strbeq r8, [r7], #-560 @ 0xfffffdd0 │ │ │ │ - strbeq r8, [r7], #-348 @ 0xfffffea4 │ │ │ │ - ldreq sl, [r7], #-2452 @ 0xfffff66c │ │ │ │ + strbeq r9, [r7], #-340 @ 0xfffffeac │ │ │ │ + strbeq r9, [r7], #-544 @ 0xfffffde0 │ │ │ │ + strbeq r9, [r7], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq fp, [r7], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2528 <__cxa_atexit@plt+0xb52f0> │ │ │ │ @@ -185527,28 +185527,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c2538 <__cxa_atexit@plt+0xb5300> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r8, [r7], #-200 @ 0xffffff38 │ │ │ │ - strbeq r8, [r7], #-356 @ 0xfffffe9c │ │ │ │ - strbeq r8, [r7], #-972 @ 0xfffffc34 │ │ │ │ - strbeq r8, [r7], #-168 @ 0xffffff58 │ │ │ │ - ldreq sl, [r7], #-2252 @ 0xfffff734 │ │ │ │ + strbeq r9, [r7], #-184 @ 0xffffff48 │ │ │ │ + strbeq r9, [r7], #-340 @ 0xfffffeac │ │ │ │ + strbeq r9, [r7], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r9, [r7], #-152 @ 0xffffff68 │ │ │ │ + ldreq fp, [r7], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c25e8 <__cxa_atexit@plt+0xb53b0> │ │ │ │ @@ -185584,19 +185584,19 @@ │ │ │ │ b c25f8 <__cxa_atexit@plt+0xb53c0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq r8, [r7], #-4 │ │ │ │ - mvnseq sp, #255 @ 0xff │ │ │ │ - strbeq r8, [r7], #-156 @ 0xffffff64 │ │ │ │ - strbeq r7, [r7], #-4076 @ 0xfffff014 │ │ │ │ - ldreq sl, [r7], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r8, [r7], #-4084 @ 0xfffff00c │ │ │ │ + mvnseq sp, #801112064 @ 0x2fc00000 │ │ │ │ + strbeq r9, [r7], #-140 @ 0xffffff74 │ │ │ │ + strbeq r8, [r7], #-4060 @ 0xfffff024 │ │ │ │ + ldreq fp, [r7], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185619,33 +185619,33 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r8, [r7], #-44 @ 0xffffffd4 │ │ │ │ - strbeq r7, [r7], #-3912 @ 0xfffff0b8 │ │ │ │ - ldreq sl, [r7], #-1692 @ 0xfffff964 │ │ │ │ + strbeq r9, [r7], #-28 @ 0xffffffe4 │ │ │ │ + strbeq r8, [r7], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq fp, [r7], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c26d0 <__cxa_atexit@plt+0xb5498> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c26d8 <__cxa_atexit@plt+0xb54a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-3800 @ 0xfffff128 │ │ │ │ - ldreq sl, [r7], #-1688 @ 0xfffff968 │ │ │ │ + strbeq r8, [r7], #-3784 @ 0xfffff138 │ │ │ │ + ldreq fp, [r7], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2774 <__cxa_atexit@plt+0xb553c> │ │ │ │ @@ -185674,28 +185674,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c2784 <__cxa_atexit@plt+0xb554c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r7, [r7], #-3708 @ 0xfffff184 │ │ │ │ - strbeq r7, [r7], #-3864 @ 0xfffff0e8 │ │ │ │ - strbeq r8, [r7], #-384 @ 0xfffffe80 │ │ │ │ - strbeq r7, [r7], #-3676 @ 0xfffff1a4 │ │ │ │ - ldreq sl, [r7], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq r8, [r7], #-3692 @ 0xfffff194 │ │ │ │ + strbeq r8, [r7], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq r9, [r7], #-368 @ 0xfffffe90 │ │ │ │ + strbeq r8, [r7], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq fp, [r7], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185720,18 +185720,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq ip, #3120 @ 0xc30 │ │ │ │ - strbeq r7, [r7], #-3688 @ 0xfffff198 │ │ │ │ - strbeq r7, [r7], #-3512 @ 0xfffff248 │ │ │ │ - ldreq sl, [r7], #-1520 @ 0xfffffa10 │ │ │ │ + mvnseq sp, #201326594 @ 0xc000002 │ │ │ │ + strbeq r8, [r7], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq r8, [r7], #-3496 @ 0xfffff258 │ │ │ │ + ldreq fp, [r7], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c28b8 <__cxa_atexit@plt+0xb5680> │ │ │ │ @@ -185755,27 +185755,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c28c8 <__cxa_atexit@plt+0xb5690> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-3368 @ 0xfffff2d8 │ │ │ │ - strbeq r7, [r7], #-3536 @ 0xfffff230 │ │ │ │ - strbeq r7, [r7], #-3360 @ 0xfffff2e0 │ │ │ │ - strbeq r7, [r7], #-3544 @ 0xfffff228 │ │ │ │ - ldreq sl, [r7], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq r8, [r7], #-3352 @ 0xfffff2e8 │ │ │ │ + strbeq r8, [r7], #-3520 @ 0xfffff240 │ │ │ │ + strbeq r8, [r7], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq r8, [r7], #-3528 @ 0xfffff238 │ │ │ │ + ldreq fp, [r7], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c298c <__cxa_atexit@plt+0xb5754> │ │ │ │ @@ -185808,28 +185808,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c299c <__cxa_atexit@plt+0xb5764> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r7, [r7], #-3188 @ 0xfffff38c │ │ │ │ - strbeq r7, [r7], #-3972 @ 0xfffff07c │ │ │ │ - strbeq r7, [r7], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq r7, [r7], #-3156 @ 0xfffff3ac │ │ │ │ - ldreq sl, [r7], #-1128 @ 0xfffffb98 │ │ │ │ + strbeq r8, [r7], #-3172 @ 0xfffff39c │ │ │ │ + strbeq r8, [r7], #-3956 @ 0xfffff08c │ │ │ │ + strbeq r8, [r7], #-3316 @ 0xfffff30c │ │ │ │ + strbeq r8, [r7], #-3140 @ 0xfffff3bc │ │ │ │ + ldreq fp, [r7], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2a4c <__cxa_atexit@plt+0xb5814> │ │ │ │ @@ -185865,19 +185865,19 @@ │ │ │ │ b c2a5c <__cxa_atexit@plt+0xb5824> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r7, [r7], #-2976 @ 0xfffff460 │ │ │ │ - mvnseq ip, #36608 @ 0x8f00 │ │ │ │ - strbeq r7, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ - strbeq r7, [r7], #-2952 @ 0xfffff478 │ │ │ │ - ldreq sl, [r7], #-932 @ 0xfffffc5c │ │ │ │ + strbeq r8, [r7], #-2960 @ 0xfffff470 │ │ │ │ + mvnseq sp, #-1073741805 @ 0xc0000013 │ │ │ │ + strbeq r8, [r7], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq r8, [r7], #-2936 @ 0xfffff488 │ │ │ │ + ldreq fp, [r7], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185900,17 +185900,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r7, [r7], #-3016 @ 0xfffff438 │ │ │ │ - strbeq r7, [r7], #-2788 @ 0xfffff51c │ │ │ │ - ldreq sl, [r7], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r8, [r7], #-3000 @ 0xfffff448 │ │ │ │ + strbeq r8, [r7], #-2772 @ 0xfffff52c │ │ │ │ + ldreq fp, [r7], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c2b68 <__cxa_atexit@plt+0xb5930> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -185927,26 +185927,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c2b8c <__cxa_atexit@plt+0xb5954> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-2660 @ 0xfffff59c │ │ │ │ - strbeq r7, [r7], #-2836 @ 0xfffff4ec │ │ │ │ - strbeq r7, [r7], #-2652 @ 0xfffff5a4 │ │ │ │ - ldreq sl, [r7], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r8, [r7], #-2644 @ 0xfffff5ac │ │ │ │ + strbeq r8, [r7], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq r8, [r7], #-2636 @ 0xfffff5b4 │ │ │ │ + ldreq fp, [r7], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185971,18 +185971,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq sp, #-2080374782 @ 0x84000002 │ │ │ │ - strbeq r7, [r7], #-2688 @ 0xfffff580 │ │ │ │ - strbeq r7, [r7], #-2512 @ 0xfffff630 │ │ │ │ - ldreq sl, [r7], #-516 @ 0xfffffdfc │ │ │ │ + mvnseq sp, #6356992 @ 0x610000 │ │ │ │ + strbeq r8, [r7], #-2672 @ 0xfffff590 │ │ │ │ + strbeq r8, [r7], #-2496 @ 0xfffff640 │ │ │ │ + ldreq fp, [r7], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2ca4 <__cxa_atexit@plt+0xb5a6c> │ │ │ │ @@ -186006,27 +186006,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c2cb4 <__cxa_atexit@plt+0xb5a7c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-2364 @ 0xfffff6c4 │ │ │ │ - strbeq r7, [r7], #-2532 @ 0xfffff61c │ │ │ │ - strbeq r7, [r7], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq r7, [r7], #-2540 @ 0xfffff614 │ │ │ │ - ldreq sl, [r7], #-340 @ 0xfffffeac │ │ │ │ + strbeq r8, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq r8, [r7], #-2516 @ 0xfffff62c │ │ │ │ + strbeq r8, [r7], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq r8, [r7], #-2524 @ 0xfffff624 │ │ │ │ + ldreq fp, [r7], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2d58 <__cxa_atexit@plt+0xb5b20> │ │ │ │ @@ -186060,19 +186060,19 @@ │ │ │ │ b c2d68 <__cxa_atexit@plt+0xb5b30> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r7, [r7], #-2184 @ 0xfffff778 │ │ │ │ - mvnseq sp, #268435460 @ 0x10000004 │ │ │ │ - strbeq r7, [r7], #-2340 @ 0xfffff6dc │ │ │ │ - strbeq r7, [r7], #-2164 @ 0xfffff78c │ │ │ │ - ldreq sl, [r7], #-152 @ 0xffffff68 │ │ │ │ + strbeq r8, [r7], #-2168 @ 0xfffff788 │ │ │ │ + mvnseq sp, #262144 @ 0x40000 │ │ │ │ + strbeq r8, [r7], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq r8, [r7], #-2148 @ 0xfffff79c │ │ │ │ + ldreq fp, [r7], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186095,17 +186095,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r7, [r7], #-2236 @ 0xfffff744 │ │ │ │ - strbeq r7, [r7], #-2016 @ 0xfffff820 │ │ │ │ - ldreq sl, [r7], #-24 @ 0xffffffe8 │ │ │ │ + strbeq r8, [r7], #-2220 @ 0xfffff754 │ │ │ │ + strbeq r8, [r7], #-2000 @ 0xfffff830 │ │ │ │ + ldreq fp, [r7], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c2e74 <__cxa_atexit@plt+0xb5c3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -186122,26 +186122,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c2e98 <__cxa_atexit@plt+0xb5c60> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-1880 @ 0xfffff8a8 │ │ │ │ - strbeq r7, [r7], #-2056 @ 0xfffff7f8 │ │ │ │ - strbeq r7, [r7], #-1872 @ 0xfffff8b0 │ │ │ │ - ldreq r9, [r7], #-3972 @ 0xfffff07c │ │ │ │ + strbeq r8, [r7], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq r8, [r7], #-2040 @ 0xfffff808 │ │ │ │ + strbeq r8, [r7], #-1856 @ 0xfffff8c0 │ │ │ │ + ldreq sl, [r7], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186166,18 +186166,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq sp, #137 @ 0x89 │ │ │ │ - strbeq r7, [r7], #-1908 @ 0xfffff88c │ │ │ │ - strbeq r7, [r7], #-1732 @ 0xfffff93c │ │ │ │ - ldreq r9, [r7], #-3832 @ 0xfffff108 │ │ │ │ + mvnseq sp, #306184192 @ 0x12400000 │ │ │ │ + strbeq r8, [r7], #-1892 @ 0xfffff89c │ │ │ │ + strbeq r8, [r7], #-1716 @ 0xfffff94c │ │ │ │ + ldreq sl, [r7], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2fb0 <__cxa_atexit@plt+0xb5d78> │ │ │ │ @@ -186201,27 +186201,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c2fc0 <__cxa_atexit@plt+0xb5d88> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-1584 @ 0xfffff9d0 │ │ │ │ - strbeq r7, [r7], #-1752 @ 0xfffff928 │ │ │ │ - strbeq r7, [r7], #-1576 @ 0xfffff9d8 │ │ │ │ - strbeq r7, [r7], #-1760 @ 0xfffff920 │ │ │ │ - ldreq r9, [r7], #-3656 @ 0xfffff1b8 │ │ │ │ + strbeq r8, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq r8, [r7], #-1736 @ 0xfffff938 │ │ │ │ + strbeq r8, [r7], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq r8, [r7], #-1744 @ 0xfffff930 │ │ │ │ + ldreq sl, [r7], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c3064 <__cxa_atexit@plt+0xb5e2c> │ │ │ │ @@ -186255,19 +186255,19 @@ │ │ │ │ b c3074 <__cxa_atexit@plt+0xb5e3c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r7, [r7], #-1404 @ 0xfffffa84 │ │ │ │ - mvnseq ip, #41, 30 @ 0xa4 │ │ │ │ - strbeq r7, [r7], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq r7, [r7], #-1384 @ 0xfffffa98 │ │ │ │ - ldreq r9, [r7], #-3468 @ 0xfffff274 │ │ │ │ + strbeq r8, [r7], #-1388 @ 0xfffffa94 │ │ │ │ + mvnseq sp, #-1543503869 @ 0xa4000003 │ │ │ │ + strbeq r8, [r7], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r8, [r7], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq sl, [r7], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186290,17 +186290,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r7, [r7], #-1456 @ 0xfffffa50 │ │ │ │ - strbeq r7, [r7], #-1236 @ 0xfffffb2c │ │ │ │ - ldreq r9, [r7], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq r8, [r7], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq r8, [r7], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq sl, [r7], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c3180 <__cxa_atexit@plt+0xb5f48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -186317,26 +186317,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c31a4 <__cxa_atexit@plt+0xb5f6c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-1100 @ 0xfffffbb4 │ │ │ │ - strbeq r7, [r7], #-1276 @ 0xfffffb04 │ │ │ │ - strbeq r7, [r7], #-1092 @ 0xfffffbbc │ │ │ │ - ldreq r9, [r7], #-3192 @ 0xfffff388 │ │ │ │ + strbeq r8, [r7], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r8, [r7], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq r8, [r7], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq sl, [r7], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186361,18 +186361,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq ip, #100, 26 @ 0x1900 │ │ │ │ - strbeq r7, [r7], #-1128 @ 0xfffffb98 │ │ │ │ - strbeq r7, [r7], #-952 @ 0xfffffc48 │ │ │ │ - ldreq r9, [r7], #-3052 @ 0xfffff414 │ │ │ │ + mvnseq sp, #36, 4 @ 0x40000002 │ │ │ │ + strbeq r8, [r7], #-1112 @ 0xfffffba8 │ │ │ │ + strbeq r8, [r7], #-936 @ 0xfffffc58 │ │ │ │ + ldreq sl, [r7], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c32bc <__cxa_atexit@plt+0xb6084> │ │ │ │ @@ -186396,27 +186396,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c32cc <__cxa_atexit@plt+0xb6094> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-804 @ 0xfffffcdc │ │ │ │ - strbeq r7, [r7], #-972 @ 0xfffffc34 │ │ │ │ - strbeq r7, [r7], #-796 @ 0xfffffce4 │ │ │ │ - strbeq r7, [r7], #-980 @ 0xfffffc2c │ │ │ │ - ldreq r9, [r7], #-2876 @ 0xfffff4c4 │ │ │ │ + strbeq r8, [r7], #-788 @ 0xfffffcec │ │ │ │ + strbeq r8, [r7], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r8, [r7], #-780 @ 0xfffffcf4 │ │ │ │ + strbeq r8, [r7], #-964 @ 0xfffffc3c │ │ │ │ + ldreq sl, [r7], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c3370 <__cxa_atexit@plt+0xb6138> │ │ │ │ @@ -186450,19 +186450,19 @@ │ │ │ │ b c3380 <__cxa_atexit@plt+0xb6148> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r7, [r7], #-624 @ 0xfffffd90 │ │ │ │ - mvnseq ip, #4, 24 @ 0x400 │ │ │ │ - strbeq r7, [r7], #-780 @ 0xfffffcf4 │ │ │ │ - strbeq r7, [r7], #-604 @ 0xfffffda4 │ │ │ │ - ldreq r9, [r7], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r8, [r7], #-608 @ 0xfffffda0 │ │ │ │ + mvnseq sp, #196 @ 0xc4 │ │ │ │ + strbeq r8, [r7], #-764 @ 0xfffffd04 │ │ │ │ + strbeq r8, [r7], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq sl, [r7], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186485,17 +186485,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r7, [r7], #-676 @ 0xfffffd5c │ │ │ │ - strbeq r7, [r7], #-456 @ 0xfffffe38 │ │ │ │ - ldreq r9, [r7], #-2560 @ 0xfffff600 │ │ │ │ + strbeq r8, [r7], #-660 @ 0xfffffd6c │ │ │ │ + strbeq r8, [r7], #-440 @ 0xfffffe48 │ │ │ │ + ldreq sl, [r7], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c348c <__cxa_atexit@plt+0xb6254> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -186512,26 +186512,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c34b0 <__cxa_atexit@plt+0xb6278> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-320 @ 0xfffffec0 │ │ │ │ - strbeq r7, [r7], #-496 @ 0xfffffe10 │ │ │ │ - strbeq r7, [r7], #-312 @ 0xfffffec8 │ │ │ │ - ldreq r9, [r7], #-2412 @ 0xfffff694 │ │ │ │ + strbeq r8, [r7], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r8, [r7], #-480 @ 0xfffffe20 │ │ │ │ + strbeq r8, [r7], #-296 @ 0xfffffed8 │ │ │ │ + ldreq sl, [r7], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186556,18 +186556,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq ip, #290816 @ 0x47000 │ │ │ │ - strbeq r7, [r7], #-348 @ 0xfffffea4 │ │ │ │ - strbeq r7, [r7], #-172 @ 0xffffff54 │ │ │ │ - ldreq r9, [r7], #-2272 @ 0xfffff720 │ │ │ │ + mvnseq ip, #7, 30 │ │ │ │ + strbeq r8, [r7], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq r8, [r7], #-156 @ 0xffffff64 │ │ │ │ + ldreq sl, [r7], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c35c8 <__cxa_atexit@plt+0xb6390> │ │ │ │ @@ -186591,27 +186591,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c35d8 <__cxa_atexit@plt+0xb63a0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r7], #-24 @ 0xffffffe8 │ │ │ │ - strbeq r7, [r7], #-192 @ 0xffffff40 │ │ │ │ - strbeq r7, [r7], #-16 │ │ │ │ - strbeq r7, [r7], #-200 @ 0xffffff38 │ │ │ │ - ldreq r9, [r7], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq r8, [r7], #-8 │ │ │ │ + strbeq r8, [r7], #-176 @ 0xffffff50 │ │ │ │ + strbeq r8, [r7], #-0 │ │ │ │ + strbeq r8, [r7], #-184 @ 0xffffff48 │ │ │ │ + ldreq sl, [r7], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c367c <__cxa_atexit@plt+0xb6444> │ │ │ │ @@ -186645,19 +186645,19 @@ │ │ │ │ b c368c <__cxa_atexit@plt+0xb6454> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r6, [r7], #-3940 @ 0xfffff09c │ │ │ │ - mvnseq ip, #15138816 @ 0xe70000 │ │ │ │ - strbeq r7, [r7], #-0 │ │ │ │ - strbeq r6, [r7], #-3920 @ 0xfffff0b0 │ │ │ │ - ldreq r9, [r7], #-1908 @ 0xfffff88c │ │ │ │ + strbeq r7, [r7], #-3924 @ 0xfffff0ac │ │ │ │ + mvnseq ip, #10688 @ 0x29c0 │ │ │ │ + strbeq r7, [r7], #-4080 @ 0xfffff010 │ │ │ │ + strbeq r7, [r7], #-3904 @ 0xfffff0c0 │ │ │ │ + ldreq sl, [r7], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186680,62 +186680,62 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r6, [r7], #-3992 @ 0xfffff068 │ │ │ │ - strbeq r6, [r7], #-3772 @ 0xfffff144 │ │ │ │ + strbeq r7, [r7], #-3976 @ 0xfffff078 │ │ │ │ + strbeq r7, [r7], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3760 <__cxa_atexit@plt+0xb6528> │ │ │ │ ldr r2, [pc, #28] @ c3768 <__cxa_atexit@plt+0xb6530> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-3660 @ 0xfffff1b4 │ │ │ │ + strbeq r7, [r7], #-3644 @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c379c <__cxa_atexit@plt+0xb6564> │ │ │ │ ldr r2, [pc, #28] @ c37a4 <__cxa_atexit@plt+0xb656c> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq r7, [r7], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c37dc <__cxa_atexit@plt+0xb65a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c37e4 <__cxa_atexit@plt+0xb65ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r7, [r7], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c384c <__cxa_atexit@plt+0xb6614> │ │ │ │ @@ -186752,22 +186752,22 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq r7, [r7], #-164 @ 0xffffff5c │ │ │ │ - strbeq r6, [r7], #-3456 @ 0xfffff280 │ │ │ │ + strbeq r8, [r7], #-148 @ 0xffffff6c │ │ │ │ + strbeq r7, [r7], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -186785,15 +186785,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvnseq ip, #24, 12 @ 0x1800000 │ │ │ │ + mvnseq ip, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c3934 <__cxa_atexit@plt+0xb66fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -186810,25 +186810,25 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c3958 <__cxa_atexit@plt+0xb6720> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-3224 @ 0xfffff368 │ │ │ │ - strbeq r6, [r7], #-3428 @ 0xfffff29c │ │ │ │ - strbeq r6, [r7], #-3216 @ 0xfffff370 │ │ │ │ + strbeq r7, [r7], #-3208 @ 0xfffff378 │ │ │ │ + strbeq r7, [r7], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq r7, [r7], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c39c0 <__cxa_atexit@plt+0xb6788> │ │ │ │ @@ -186845,22 +186845,22 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r6, [r7], #-3888 @ 0xfffff0d0 │ │ │ │ - strbeq r6, [r7], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq r7, [r7], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r7, [r7], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3a44 <__cxa_atexit@plt+0xb680c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -186887,16 +186887,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r6, [r7], #-2952 @ 0xfffff478 │ │ │ │ - mvnseq ip, #136, 8 @ 0x88000000 │ │ │ │ + strbeq r7, [r7], #-2936 @ 0xfffff488 │ │ │ │ + mvnseq ip, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186921,27 +186921,27 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r6, [r7], #-3036 @ 0xfffff424 │ │ │ │ - strbeq r6, [r7], #-2812 @ 0xfffff504 │ │ │ │ - ldreq r9, [r7], #-520 @ 0xfffffdf8 │ │ │ │ + strbeq r7, [r7], #-3020 @ 0xfffff434 │ │ │ │ + strbeq r7, [r7], #-2796 @ 0xfffff514 │ │ │ │ + ldreq sl, [r7], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c3b18 <__cxa_atexit@plt+0xb68e0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r9, [r7], #-500 @ 0xfffffe0c │ │ │ │ - ldreq r9, [r7], #-476 @ 0xfffffe24 │ │ │ │ + ldreq sl, [r7], #-500 @ 0xfffffe0c │ │ │ │ + ldreq sl, [r7], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -186957,16 +186957,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq ip, #-603979776 @ 0xdc000000 │ │ │ │ - ldreq r9, [r7], #-380 @ 0xfffffe84 │ │ │ │ + mvnseq ip, #64749568 @ 0x3dc0000 │ │ │ │ + ldreq sl, [r7], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3bdc <__cxa_atexit@plt+0xb69a4> │ │ │ │ @@ -186985,18 +186985,18 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r7], #-340 @ 0xfffffeac │ │ │ │ - strbeq r6, [r7], #-2748 @ 0xfffff544 │ │ │ │ - strbeq r6, [r7], #-2536 @ 0xfffff618 │ │ │ │ - ldreq r9, [r7], #-260 @ 0xfffffefc │ │ │ │ + ldreq sl, [r7], #-340 @ 0xfffffeac │ │ │ │ + strbeq r7, [r7], #-2732 @ 0xfffff554 │ │ │ │ + strbeq r7, [r7], #-2520 @ 0xfffff628 │ │ │ │ + ldreq sl, [r7], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3c5c <__cxa_atexit@plt+0xb6a24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187021,17 +187021,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r6, [r7], #-2408 @ 0xfffff698 │ │ │ │ - mvnseq ip, #-268435453 @ 0xf0000003 │ │ │ │ - ldreq r9, [r7], #-116 @ 0xffffff8c │ │ │ │ + strbeq r7, [r7], #-2392 @ 0xfffff6a8 │ │ │ │ + mvnseq ip, #267386880 @ 0xff00000 │ │ │ │ + ldreq sl, [r7], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187054,27 +187054,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r6, [r7], #-2496 @ 0xfffff640 │ │ │ │ - strbeq r6, [r7], #-2276 @ 0xfffff71c │ │ │ │ - ldreq r9, [r7], #-448 @ 0xfffffe40 │ │ │ │ + strbeq r7, [r7], #-2480 @ 0xfffff650 │ │ │ │ + strbeq r7, [r7], #-2260 @ 0xfffff72c │ │ │ │ + ldreq sl, [r7], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c3d2c <__cxa_atexit@plt+0xb6af4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 144c24 <__cxa_atexit@plt+0x1379ec> │ │ │ │ - strbeq r6, [r7], #-2380 @ 0xfffff6b4 │ │ │ │ - ldreq r9, [r7], #-404 @ 0xfffffe6c │ │ │ │ + strbeq r7, [r7], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq sl, [r7], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -187090,16 +187090,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq ip, #12, 2 │ │ │ │ - ldreq r9, [r7], #-308 @ 0xfffffecc │ │ │ │ + mvnseq ip, #204, 10 @ 0x33000000 │ │ │ │ + ldreq sl, [r7], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3dec <__cxa_atexit@plt+0xb6bb4> │ │ │ │ @@ -187117,18 +187117,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 144c24 <__cxa_atexit@plt+0x1379ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-2228 @ 0xfffff74c │ │ │ │ - strbeq r6, [r7], #-2016 @ 0xfffff820 │ │ │ │ - strbeq r6, [r7], #-2180 @ 0xfffff77c │ │ │ │ - ldreq r9, [r7], #-192 @ 0xffffff40 │ │ │ │ + strbeq r7, [r7], #-2212 @ 0xfffff75c │ │ │ │ + strbeq r7, [r7], #-2000 @ 0xfffff830 │ │ │ │ + strbeq r7, [r7], #-2164 @ 0xfffff78c │ │ │ │ + ldreq sl, [r7], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3e6c <__cxa_atexit@plt+0xb6c34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187153,17 +187153,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r6, [r7], #-1880 @ 0xfffff8a8 │ │ │ │ - mvnseq ip, #24 │ │ │ │ - ldreq r9, [r7], #-48 @ 0xffffffd0 │ │ │ │ + strbeq r7, [r7], #-1864 @ 0xfffff8b8 │ │ │ │ + mvnseq ip, #216, 8 @ 0xd8000000 │ │ │ │ + ldreq sl, [r7], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187186,17 +187186,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r6, [r7], #-1968 @ 0xfffff850 │ │ │ │ - strbeq r6, [r7], #-1748 @ 0xfffff92c │ │ │ │ - ldreq r9, [r7], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r7, [r7], #-1952 @ 0xfffff860 │ │ │ │ + strbeq r7, [r7], #-1732 @ 0xfffff93c │ │ │ │ + ldreq sl, [r7], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3f74 <__cxa_atexit@plt+0xb6d3c> │ │ │ │ ldr r2, [pc, #68] @ c3f7c <__cxa_atexit@plt+0xb6d44> │ │ │ │ ldr r1, [pc, #68] @ c3f80 <__cxa_atexit@plt+0xb6d48> │ │ │ │ @@ -187206,35 +187206,35 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq c3f64 <__cxa_atexit@plt+0xb6d2c> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [r7], #-1628 @ 0xfffff9a4 │ │ │ │ - ldreq r8, [r7], #-4076 @ 0xfffff014 │ │ │ │ + strbeq r7, [r7], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r9, [r7], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -187250,15 +187250,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq fp, #848 @ 0x350 │ │ │ │ + mvnseq ip, #1342177295 @ 0x5000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c405c <__cxa_atexit@plt+0xb6e24> │ │ │ │ @@ -187268,21 +187268,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c4070 <__cxa_atexit@plt+0xb6e38> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-1592 @ 0xfffff9c8 │ │ │ │ - strbeq r6, [r7], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r7, [r7], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq r7, [r7], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c40d4 <__cxa_atexit@plt+0xb6e9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187307,16 +187307,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r6, [r7], #-1264 @ 0xfffffb10 │ │ │ │ - mvnseq fp, #5696 @ 0x1640 │ │ │ │ + strbeq r7, [r7], #-1248 @ 0xfffffb20 │ │ │ │ + mvnseq ip, #-1879048191 @ 0x90000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187339,17 +187339,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r6, [r7], #-1356 @ 0xfffffab4 │ │ │ │ - strbeq r6, [r7], #-1136 @ 0xfffffb90 │ │ │ │ - ldreq r8, [r7], #-3560 @ 0xfffff218 │ │ │ │ + strbeq r7, [r7], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r7, [r7], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq r9, [r7], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c41d8 <__cxa_atexit@plt+0xb6fa0> │ │ │ │ ldr r2, [pc, #68] @ c41e0 <__cxa_atexit@plt+0xb6fa8> │ │ │ │ ldr r1, [pc, #68] @ c41e4 <__cxa_atexit@plt+0xb6fac> │ │ │ │ @@ -187367,27 +187367,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [r7], #-1016 @ 0xfffffc08 │ │ │ │ - ldreq r8, [r7], #-3452 @ 0xfffff284 │ │ │ │ + strbeq r7, [r7], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq r9, [r7], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b 2af898 <__cxa_atexit@plt+0x2a2660> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -187403,15 +187403,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq fp, #185344 @ 0x2d400 │ │ │ │ + mvnseq ip, #117 @ 0x75 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c42c0 <__cxa_atexit@plt+0xb7088> │ │ │ │ @@ -187421,21 +187421,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c42d4 <__cxa_atexit@plt+0xb709c> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-980 @ 0xfffffc2c │ │ │ │ - strbeq r6, [r7], #-768 @ 0xfffffd00 │ │ │ │ + strbeq r7, [r7], #-964 @ 0xfffffc3c │ │ │ │ + strbeq r7, [r7], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4338 <__cxa_atexit@plt+0xb7100> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187460,16 +187460,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r6, [r7], #-652 @ 0xfffffd74 │ │ │ │ - mvnseq fp, #888832 @ 0xd9000 │ │ │ │ + strbeq r7, [r7], #-636 @ 0xfffffd84 │ │ │ │ + mvnseq fp, #612 @ 0x264 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187492,17 +187492,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r6, [r7], #-744 @ 0xfffffd18 │ │ │ │ - strbeq r6, [r7], #-524 @ 0xfffffdf4 │ │ │ │ - ldreq r8, [r7], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq r7, [r7], #-728 @ 0xfffffd28 │ │ │ │ + strbeq r7, [r7], #-508 @ 0xfffffe04 │ │ │ │ + ldreq r9, [r7], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c4448 <__cxa_atexit@plt+0xb7210> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -187519,26 +187519,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c446c <__cxa_atexit@plt+0xb7234> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-388 @ 0xfffffe7c │ │ │ │ - strbeq r6, [r7], #-564 @ 0xfffffdcc │ │ │ │ - strbeq r6, [r7], #-380 @ 0xfffffe84 │ │ │ │ - ldreq r8, [r7], #-2480 @ 0xfffff650 │ │ │ │ + strbeq r7, [r7], #-372 @ 0xfffffe8c │ │ │ │ + strbeq r7, [r7], #-548 @ 0xfffffddc │ │ │ │ + strbeq r7, [r7], #-364 @ 0xfffffe94 │ │ │ │ + ldreq r9, [r7], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187563,18 +187563,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq fp, #442368 @ 0x6c000 │ │ │ │ - strbeq r6, [r7], #-416 @ 0xfffffe60 │ │ │ │ - strbeq r6, [r7], #-240 @ 0xffffff10 │ │ │ │ - ldreq r8, [r7], #-2340 @ 0xfffff6dc │ │ │ │ + mvnseq fp, #14016 @ 0x36c0 │ │ │ │ + strbeq r7, [r7], #-400 @ 0xfffffe70 │ │ │ │ + strbeq r7, [r7], #-224 @ 0xffffff20 │ │ │ │ + ldreq r9, [r7], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4584 <__cxa_atexit@plt+0xb734c> │ │ │ │ @@ -187598,27 +187598,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c4594 <__cxa_atexit@plt+0xb735c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7], #-92 @ 0xffffffa4 │ │ │ │ - strbeq r6, [r7], #-260 @ 0xfffffefc │ │ │ │ - strbeq r6, [r7], #-84 @ 0xffffffac │ │ │ │ - strbeq r6, [r7], #-268 @ 0xfffffef4 │ │ │ │ - ldreq r8, [r7], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r7, [r7], #-76 @ 0xffffffb4 │ │ │ │ + strbeq r7, [r7], #-244 @ 0xffffff0c │ │ │ │ + strbeq r7, [r7], #-68 @ 0xffffffbc │ │ │ │ + strbeq r7, [r7], #-252 @ 0xffffff04 │ │ │ │ + ldreq r9, [r7], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4638 <__cxa_atexit@plt+0xb7400> │ │ │ │ @@ -187652,19 +187652,19 @@ │ │ │ │ b c4648 <__cxa_atexit@plt+0xb7410> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r5, [r7], #-4008 @ 0xfffff058 │ │ │ │ - mvnseq fp, #49020928 @ 0x2ec0000 │ │ │ │ - strbeq r6, [r7], #-68 @ 0xffffffbc │ │ │ │ - strbeq r5, [r7], #-3988 @ 0xfffff06c │ │ │ │ - ldreq r8, [r7], #-1976 @ 0xfffff848 │ │ │ │ + strbeq r6, [r7], #-3992 @ 0xfffff068 │ │ │ │ + mvnseq fp, #31488 @ 0x7b00 │ │ │ │ + strbeq r7, [r7], #-52 @ 0xffffffcc │ │ │ │ + strbeq r6, [r7], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r9, [r7], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187687,37 +187687,37 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r5, [r7], #-4060 @ 0xfffff024 │ │ │ │ - strbeq r5, [r7], #-3840 @ 0xfffff100 │ │ │ │ - ldreq r8, [r7], #-1908 @ 0xfffff88c │ │ │ │ + strbeq r6, [r7], #-4044 @ 0xfffff034 │ │ │ │ + strbeq r6, [r7], #-3824 @ 0xfffff110 │ │ │ │ + ldreq r9, [r7], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4720 <__cxa_atexit@plt+0xb74e8> │ │ │ │ ldr r2, [pc, #28] @ c4728 <__cxa_atexit@plt+0xb74f0> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 168764 <__cxa_atexit@plt+0x15b52c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-3724 @ 0xfffff174 │ │ │ │ + strbeq r6, [r7], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -187733,15 +187733,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq fp, #252, 10 @ 0x3f000000 │ │ │ │ + mvnseq fp, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c47e8 <__cxa_atexit@plt+0xb75b0> │ │ │ │ @@ -187751,21 +187751,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c47fc <__cxa_atexit@plt+0xb75c4> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-3756 @ 0xfffff154 │ │ │ │ - strbeq r5, [r7], #-3544 @ 0xfffff228 │ │ │ │ + strbeq r6, [r7], #-3740 @ 0xfffff164 │ │ │ │ + strbeq r6, [r7], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4860 <__cxa_atexit@plt+0xb7628> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187790,16 +187790,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r5, [r7], #-3428 @ 0xfffff29c │ │ │ │ - mvnseq fp, #32, 10 @ 0x8000000 │ │ │ │ + strbeq r6, [r7], #-3412 @ 0xfffff2ac │ │ │ │ + mvnseq fp, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187822,63 +187822,63 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r5, [r7], #-3520 @ 0xfffff240 │ │ │ │ - strbeq r5, [r7], #-3300 @ 0xfffff31c │ │ │ │ + strbeq r6, [r7], #-3504 @ 0xfffff250 │ │ │ │ + strbeq r6, [r7], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4938 <__cxa_atexit@plt+0xb7700> │ │ │ │ ldr r2, [pc, #28] @ c4940 <__cxa_atexit@plt+0xb7708> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r6, [r7], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4974 <__cxa_atexit@plt+0xb773c> │ │ │ │ ldr r2, [pc, #28] @ c497c <__cxa_atexit@plt+0xb7744> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r6, [r7], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c49b4 <__cxa_atexit@plt+0xb777c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c49bc <__cxa_atexit@plt+0xb7784> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-3064 @ 0xfffff408 │ │ │ │ - ldreq r8, [r7], #-1124 @ 0xfffffb9c │ │ │ │ + strbeq r6, [r7], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r9, [r7], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4a58 <__cxa_atexit@plt+0xb7820> │ │ │ │ @@ -187907,28 +187907,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c4a68 <__cxa_atexit@plt+0xb7830> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r5, [r7], #-2968 @ 0xfffff468 │ │ │ │ - strbeq r5, [r7], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq r5, [r7], #-3740 @ 0xfffff164 │ │ │ │ - strbeq r5, [r7], #-2936 @ 0xfffff488 │ │ │ │ - ldreq r8, [r7], #-924 @ 0xfffffc64 │ │ │ │ + strbeq r6, [r7], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r6, [r7], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r6, [r7], #-3724 @ 0xfffff174 │ │ │ │ + strbeq r6, [r7], #-2920 @ 0xfffff498 │ │ │ │ + ldreq r9, [r7], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4b20 <__cxa_atexit@plt+0xb78e8> │ │ │ │ @@ -187957,28 +187957,28 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm sl, {r2, r8, r9, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b c4b30 <__cxa_atexit@plt+0xb78f8> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r5, [r7], #-2768 @ 0xfffff530 │ │ │ │ - strbeq r5, [r7], #-3548 @ 0xfffff224 │ │ │ │ - strbeq r5, [r7], #-2908 @ 0xfffff4a4 │ │ │ │ - strbeq r5, [r7], #-2732 @ 0xfffff554 │ │ │ │ - ldreq r8, [r7], #-724 @ 0xfffffd2c │ │ │ │ + strbeq r6, [r7], #-2752 @ 0xfffff540 │ │ │ │ + strbeq r6, [r7], #-3532 @ 0xfffff234 │ │ │ │ + strbeq r6, [r7], #-2892 @ 0xfffff4b4 │ │ │ │ + strbeq r6, [r7], #-2716 @ 0xfffff564 │ │ │ │ + ldreq r9, [r7], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4bf4 <__cxa_atexit@plt+0xb79bc> │ │ │ │ @@ -188010,28 +188010,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c4c04 <__cxa_atexit@plt+0xb79cc> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r5, [r7], #-2568 @ 0xfffff5f8 │ │ │ │ - strbeq r5, [r7], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r5, [r7], #-3328 @ 0xfffff300 │ │ │ │ - strbeq r5, [r7], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r8, [r7], #-508 @ 0xfffffe04 │ │ │ │ + strbeq r6, [r7], #-2552 @ 0xfffff608 │ │ │ │ + strbeq r6, [r7], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r6, [r7], #-3312 @ 0xfffff310 │ │ │ │ + strbeq r6, [r7], #-2508 @ 0xfffff634 │ │ │ │ + ldreq r9, [r7], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188061,18 +188061,18 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r5, [r7], #-2540 @ 0xfffff614 │ │ │ │ - mvnseq sl, #28, 20 @ 0x1c000 │ │ │ │ - strbeq r5, [r7], #-2356 @ 0xfffff6cc │ │ │ │ - ldreq r8, [r7], #-348 @ 0xfffffea4 │ │ │ │ + strbeq r6, [r7], #-2524 @ 0xfffff624 │ │ │ │ + mvnseq sl, #220, 28 @ 0xdc0 │ │ │ │ + strbeq r6, [r7], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq r9, [r7], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4d8c <__cxa_atexit@plt+0xb7b54> │ │ │ │ @@ -188127,21 +188127,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-2200 @ 0xfffff768 │ │ │ │ - strbeq r5, [r7], #-2404 @ 0xfffff69c │ │ │ │ - strbeq r5, [r7], #-2192 @ 0xfffff770 │ │ │ │ + strbeq r6, [r7], #-2184 @ 0xfffff778 │ │ │ │ + strbeq r6, [r7], #-2388 @ 0xfffff6ac │ │ │ │ + strbeq r6, [r7], #-2176 @ 0xfffff780 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq r5, [r7], #-2304 @ 0xfffff700 │ │ │ │ - mvnseq sl, #44, 18 @ 0xb0000 │ │ │ │ - ldreq r8, [r7], #-68 @ 0xffffffbc │ │ │ │ + strbeq r6, [r7], #-2288 @ 0xfffff710 │ │ │ │ + mvnseq sl, #236, 26 @ 0x3b00 │ │ │ │ + ldreq r9, [r7], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188164,63 +188164,63 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r5, [r7], #-2152 @ 0xfffff798 │ │ │ │ - strbeq r5, [r7], #-1932 @ 0xfffff874 │ │ │ │ + strbeq r6, [r7], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r6, [r7], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4e90 <__cxa_atexit@plt+0xb7c58> │ │ │ │ ldr r2, [pc, #28] @ c4e98 <__cxa_atexit@plt+0xb7c60> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r6, [r7], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4ecc <__cxa_atexit@plt+0xb7c94> │ │ │ │ ldr r2, [pc, #28] @ c4ed4 <__cxa_atexit@plt+0xb7c9c> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-1760 @ 0xfffff920 │ │ │ │ + strbeq r6, [r7], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4f0c <__cxa_atexit@plt+0xb7cd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c4f14 <__cxa_atexit@plt+0xb7cdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-1696 @ 0xfffff960 │ │ │ │ - ldreq r7, [r7], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r6, [r7], #-1680 @ 0xfffff970 │ │ │ │ + ldreq r8, [r7], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4fb0 <__cxa_atexit@plt+0xb7d78> │ │ │ │ @@ -188249,28 +188249,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c4fc0 <__cxa_atexit@plt+0xb7d88> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r5, [r7], #-1600 @ 0xfffff9c0 │ │ │ │ - strbeq r5, [r7], #-1756 @ 0xfffff924 │ │ │ │ - strbeq r5, [r7], #-2372 @ 0xfffff6bc │ │ │ │ - strbeq r5, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ - ldreq r7, [r7], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r6, [r7], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r6, [r7], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r6, [r7], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq r6, [r7], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq r8, [r7], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c5078 <__cxa_atexit@plt+0xb7e40> │ │ │ │ @@ -188299,28 +188299,28 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm sl, {r2, r8, r9, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b c5088 <__cxa_atexit@plt+0xb7e50> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r5, [r7], #-1400 @ 0xfffffa88 │ │ │ │ - strbeq r5, [r7], #-2180 @ 0xfffff77c │ │ │ │ - strbeq r5, [r7], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq r5, [r7], #-1364 @ 0xfffffaac │ │ │ │ - ldreq r7, [r7], #-3452 @ 0xfffff284 │ │ │ │ + strbeq r6, [r7], #-1384 @ 0xfffffa98 │ │ │ │ + strbeq r6, [r7], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r6, [r7], #-1524 @ 0xfffffa0c │ │ │ │ + strbeq r6, [r7], #-1348 @ 0xfffffabc │ │ │ │ + ldreq r8, [r7], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c514c <__cxa_atexit@plt+0xb7f14> │ │ │ │ @@ -188352,28 +188352,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c515c <__cxa_atexit@plt+0xb7f24> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r5, [r7], #-1200 @ 0xfffffb50 │ │ │ │ - strbeq r5, [r7], #-1352 @ 0xfffffab8 │ │ │ │ - strbeq r5, [r7], #-1960 @ 0xfffff858 │ │ │ │ - strbeq r5, [r7], #-1156 @ 0xfffffb7c │ │ │ │ - ldreq r7, [r7], #-3236 @ 0xfffff35c │ │ │ │ + strbeq r6, [r7], #-1184 @ 0xfffffb60 │ │ │ │ + strbeq r6, [r7], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r6, [r7], #-1944 @ 0xfffff868 │ │ │ │ + strbeq r6, [r7], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r8, [r7], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188403,18 +188403,18 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r5, [r7], #-1172 @ 0xfffffb6c │ │ │ │ - mvnseq sl, #-1375731712 @ 0xae000000 │ │ │ │ - strbeq r5, [r7], #-988 @ 0xfffffc24 │ │ │ │ - ldreq r7, [r7], #-3076 @ 0xfffff3fc │ │ │ │ + strbeq r6, [r7], #-1156 @ 0xfffffb7c │ │ │ │ + mvnseq sl, #1802240 @ 0x1b8000 │ │ │ │ + strbeq r6, [r7], #-972 @ 0xfffffc34 │ │ │ │ + ldreq r8, [r7], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c52e4 <__cxa_atexit@plt+0xb80ac> │ │ │ │ @@ -188469,21 +188469,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-832 @ 0xfffffcc0 │ │ │ │ - strbeq r5, [r7], #-1036 @ 0xfffffbf4 │ │ │ │ - strbeq r5, [r7], #-824 @ 0xfffffcc8 │ │ │ │ + strbeq r6, [r7], #-816 @ 0xfffffcd0 │ │ │ │ + strbeq r6, [r7], #-1020 @ 0xfffffc04 │ │ │ │ + strbeq r6, [r7], #-808 @ 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq r5, [r7], #-936 @ 0xfffffc58 │ │ │ │ - mvnseq sl, #-134217726 @ 0xf8000002 │ │ │ │ - ldreq r7, [r7], #-2796 @ 0xfffff514 │ │ │ │ + strbeq r6, [r7], #-920 @ 0xfffffc68 │ │ │ │ + mvnseq sl, #8257536 @ 0x7e0000 │ │ │ │ + ldreq r8, [r7], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188506,17 +188506,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r5, [r7], #-784 @ 0xfffffcf0 │ │ │ │ - strbeq r5, [r7], #-564 @ 0xfffffdcc │ │ │ │ - ldreq r7, [r7], #-2668 @ 0xfffff594 │ │ │ │ + strbeq r6, [r7], #-768 @ 0xfffffd00 │ │ │ │ + strbeq r6, [r7], #-548 @ 0xfffffddc │ │ │ │ + ldreq r8, [r7], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c5420 <__cxa_atexit@plt+0xb81e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -188533,26 +188533,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c5444 <__cxa_atexit@plt+0xb820c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-428 @ 0xfffffe54 │ │ │ │ - strbeq r5, [r7], #-604 @ 0xfffffda4 │ │ │ │ - strbeq r5, [r7], #-420 @ 0xfffffe5c │ │ │ │ - ldreq r7, [r7], #-2520 @ 0xfffff628 │ │ │ │ + strbeq r6, [r7], #-412 @ 0xfffffe64 │ │ │ │ + strbeq r6, [r7], #-588 @ 0xfffffdb4 │ │ │ │ + strbeq r6, [r7], #-404 @ 0xfffffe6c │ │ │ │ + ldreq r8, [r7], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188577,18 +188577,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq sl, #10616832 @ 0xa20000 │ │ │ │ - strbeq r5, [r7], #-456 @ 0xfffffe38 │ │ │ │ - strbeq r5, [r7], #-280 @ 0xfffffee8 │ │ │ │ - ldreq r7, [r7], #-2380 @ 0xfffff6b4 │ │ │ │ + mvnseq sl, #6272 @ 0x1880 │ │ │ │ + strbeq r6, [r7], #-440 @ 0xfffffe48 │ │ │ │ + strbeq r6, [r7], #-264 @ 0xfffffef8 │ │ │ │ + ldreq r8, [r7], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c555c <__cxa_atexit@plt+0xb8324> │ │ │ │ @@ -188612,27 +188612,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c556c <__cxa_atexit@plt+0xb8334> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7], #-132 @ 0xffffff7c │ │ │ │ - strbeq r5, [r7], #-300 @ 0xfffffed4 │ │ │ │ - strbeq r5, [r7], #-124 @ 0xffffff84 │ │ │ │ - strbeq r5, [r7], #-308 @ 0xfffffecc │ │ │ │ - ldreq r7, [r7], #-2204 @ 0xfffff764 │ │ │ │ + strbeq r6, [r7], #-116 @ 0xffffff8c │ │ │ │ + strbeq r6, [r7], #-284 @ 0xfffffee4 │ │ │ │ + strbeq r6, [r7], #-108 @ 0xffffff94 │ │ │ │ + strbeq r6, [r7], #-292 @ 0xfffffedc │ │ │ │ + ldreq r8, [r7], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c5610 <__cxa_atexit@plt+0xb83d8> │ │ │ │ @@ -188666,19 +188666,19 @@ │ │ │ │ b c5620 <__cxa_atexit@plt+0xb83e8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r4, [r7], #-4048 @ 0xfffff030 │ │ │ │ - mvnseq sl, #17301504 @ 0x1080000 │ │ │ │ - strbeq r5, [r7], #-108 @ 0xffffff94 │ │ │ │ - strbeq r4, [r7], #-4028 @ 0xfffff044 │ │ │ │ - ldreq r7, [r7], #-2016 @ 0xfffff820 │ │ │ │ + strbeq r5, [r7], #-4032 @ 0xfffff040 │ │ │ │ + mvnseq sl, #512 @ 0x200 │ │ │ │ + strbeq r6, [r7], #-92 @ 0xffffffa4 │ │ │ │ + strbeq r5, [r7], #-4012 @ 0xfffff054 │ │ │ │ + ldreq r8, [r7], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188701,27 +188701,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r5, [r7], #-4 │ │ │ │ - strbeq r4, [r7], #-3880 @ 0xfffff0d8 │ │ │ │ - ldreq r7, [r7], #-1652 @ 0xfffff98c │ │ │ │ + strbeq r5, [r7], #-4084 @ 0xfffff00c │ │ │ │ + strbeq r5, [r7], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq r8, [r7], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c56e8 <__cxa_atexit@plt+0xb84b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq r5, [r7], #-340 @ 0xfffffeac │ │ │ │ - ldreq r7, [r7], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq r6, [r7], #-324 @ 0xfffffebc │ │ │ │ + ldreq r8, [r7], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -188737,16 +188737,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq sl, #981467136 @ 0x3a800000 │ │ │ │ - ldreq r7, [r7], #-1512 @ 0xfffffa18 │ │ │ │ + mvnseq sl, #696320 @ 0xaa000 │ │ │ │ + ldreq r8, [r7], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c57a8 <__cxa_atexit@plt+0xb8570> │ │ │ │ @@ -188764,18 +188764,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7], #-3832 @ 0xfffff108 │ │ │ │ - strbeq r4, [r7], #-3620 @ 0xfffff1dc │ │ │ │ - strbeq r5, [r7], #-140 @ 0xffffff74 │ │ │ │ - ldreq r7, [r7], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq r5, [r7], #-3816 @ 0xfffff118 │ │ │ │ + strbeq r5, [r7], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq r6, [r7], #-124 @ 0xffffff84 │ │ │ │ + ldreq r8, [r7], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5828 <__cxa_atexit@plt+0xb85f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -188800,17 +188800,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r4, [r7], #-3484 @ 0xfffff264 │ │ │ │ - mvnseq sl, #-167772160 @ 0xf6000000 │ │ │ │ - ldreq r7, [r7], #-1252 @ 0xfffffb1c │ │ │ │ + strbeq r5, [r7], #-3468 @ 0xfffff274 │ │ │ │ + mvnseq sl, #2981888 @ 0x2d8000 │ │ │ │ + ldreq r8, [r7], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188833,17 +188833,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [r7], #-3572 @ 0xfffff20c │ │ │ │ - strbeq r4, [r7], #-3352 @ 0xfffff2e8 │ │ │ │ - ldreq r7, [r7], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r5, [r7], #-3556 @ 0xfffff21c │ │ │ │ + strbeq r5, [r7], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r8, [r7], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c593c <__cxa_atexit@plt+0xb8704> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -188860,26 +188860,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c5960 <__cxa_atexit@plt+0xb8728> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7], #-3216 @ 0xfffff370 │ │ │ │ - strbeq r4, [r7], #-3392 @ 0xfffff2c0 │ │ │ │ - strbeq r4, [r7], #-3208 @ 0xfffff378 │ │ │ │ - ldreq r7, [r7], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq r5, [r7], #-3200 @ 0xfffff380 │ │ │ │ + strbeq r5, [r7], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq r5, [r7], #-3192 @ 0xfffff388 │ │ │ │ + ldreq r8, [r7], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188904,18 +188904,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq sl, #1140850689 @ 0x44000001 │ │ │ │ - strbeq r4, [r7], #-3244 @ 0xfffff354 │ │ │ │ - strbeq r4, [r7], #-3068 @ 0xfffff404 │ │ │ │ - ldreq r7, [r7], #-1072 @ 0xfffffbd0 │ │ │ │ + mvnseq sl, #1114112 @ 0x110000 │ │ │ │ + strbeq r5, [r7], #-3228 @ 0xfffff364 │ │ │ │ + strbeq r5, [r7], #-3052 @ 0xfffff414 │ │ │ │ + ldreq r8, [r7], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c5a78 <__cxa_atexit@plt+0xb8840> │ │ │ │ @@ -188939,27 +188939,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c5a88 <__cxa_atexit@plt+0xb8850> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7], #-2920 @ 0xfffff498 │ │ │ │ - strbeq r4, [r7], #-3088 @ 0xfffff3f0 │ │ │ │ - strbeq r4, [r7], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq r4, [r7], #-3096 @ 0xfffff3e8 │ │ │ │ - ldreq r7, [r7], #-896 @ 0xfffffc80 │ │ │ │ + strbeq r5, [r7], #-2904 @ 0xfffff4a8 │ │ │ │ + strbeq r5, [r7], #-3072 @ 0xfffff400 │ │ │ │ + strbeq r5, [r7], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq r5, [r7], #-3080 @ 0xfffff3f8 │ │ │ │ + ldreq r8, [r7], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c5b2c <__cxa_atexit@plt+0xb88f4> │ │ │ │ @@ -188993,19 +188993,19 @@ │ │ │ │ b c5b3c <__cxa_atexit@plt+0xb8904> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r4, [r7], #-2740 @ 0xfffff54c │ │ │ │ - mvnseq sl, #1073741884 @ 0x4000003c │ │ │ │ - strbeq r4, [r7], #-2896 @ 0xfffff4b0 │ │ │ │ - strbeq r4, [r7], #-2720 @ 0xfffff560 │ │ │ │ - ldreq r7, [r7], #-708 @ 0xfffffd3c │ │ │ │ + strbeq r5, [r7], #-2724 @ 0xfffff55c │ │ │ │ + mvnseq sl, #185597952 @ 0xb100000 │ │ │ │ + strbeq r5, [r7], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq r5, [r7], #-2704 @ 0xfffff570 │ │ │ │ + ldreq r8, [r7], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189028,17 +189028,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r4, [r7], #-2792 @ 0xfffff518 │ │ │ │ - strbeq r4, [r7], #-2572 @ 0xfffff5f4 │ │ │ │ - ldreq r7, [r7], #-580 @ 0xfffffdbc │ │ │ │ + strbeq r5, [r7], #-2776 @ 0xfffff528 │ │ │ │ + strbeq r5, [r7], #-2556 @ 0xfffff604 │ │ │ │ + ldreq r8, [r7], #-580 @ 0xfffffdbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c5c48 <__cxa_atexit@plt+0xb8a10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -189055,26 +189055,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c5c6c <__cxa_atexit@plt+0xb8a34> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7], #-2436 @ 0xfffff67c │ │ │ │ - strbeq r4, [r7], #-2612 @ 0xfffff5cc │ │ │ │ - strbeq r4, [r7], #-2428 @ 0xfffff684 │ │ │ │ - ldreq r7, [r7], #-432 @ 0xfffffe50 │ │ │ │ + strbeq r5, [r7], #-2420 @ 0xfffff68c │ │ │ │ + strbeq r5, [r7], #-2596 @ 0xfffff5dc │ │ │ │ + strbeq r5, [r7], #-2412 @ 0xfffff694 │ │ │ │ + ldreq r8, [r7], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189099,18 +189099,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq sl, #54 @ 0x36 │ │ │ │ - strbeq r4, [r7], #-2464 @ 0xfffff660 │ │ │ │ - strbeq r4, [r7], #-2288 @ 0xfffff710 │ │ │ │ - ldreq r7, [r7], #-292 @ 0xfffffedc │ │ │ │ + mvnseq sl, #-167772160 @ 0xf6000000 │ │ │ │ + strbeq r5, [r7], #-2448 @ 0xfffff670 │ │ │ │ + strbeq r5, [r7], #-2272 @ 0xfffff720 │ │ │ │ + ldreq r8, [r7], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c5d84 <__cxa_atexit@plt+0xb8b4c> │ │ │ │ @@ -189134,27 +189134,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c5d94 <__cxa_atexit@plt+0xb8b5c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7], #-2140 @ 0xfffff7a4 │ │ │ │ - strbeq r4, [r7], #-2308 @ 0xfffff6fc │ │ │ │ - strbeq r4, [r7], #-2132 @ 0xfffff7ac │ │ │ │ - strbeq r4, [r7], #-2316 @ 0xfffff6f4 │ │ │ │ - ldreq r7, [r7], #-116 @ 0xffffff8c │ │ │ │ + strbeq r5, [r7], #-2124 @ 0xfffff7b4 │ │ │ │ + strbeq r5, [r7], #-2292 @ 0xfffff70c │ │ │ │ + strbeq r5, [r7], #-2116 @ 0xfffff7bc │ │ │ │ + strbeq r5, [r7], #-2300 @ 0xfffff704 │ │ │ │ + ldreq r8, [r7], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c5e38 <__cxa_atexit@plt+0xb8c00> │ │ │ │ @@ -189188,19 +189188,19 @@ │ │ │ │ b c5e48 <__cxa_atexit@plt+0xb8c10> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r4, [r7], #-1960 @ 0xfffff858 │ │ │ │ - mvnseq r9, #3424 @ 0xd60 │ │ │ │ - strbeq r4, [r7], #-2116 @ 0xfffff7bc │ │ │ │ - strbeq r4, [r7], #-1940 @ 0xfffff86c │ │ │ │ - ldreq r6, [r7], #-4024 @ 0xfffff048 │ │ │ │ + strbeq r5, [r7], #-1944 @ 0xfffff868 │ │ │ │ + mvnseq sl, #1476395010 @ 0x58000002 │ │ │ │ + strbeq r5, [r7], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq r5, [r7], #-1924 @ 0xfffff87c │ │ │ │ + ldreq r7, [r7], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189223,27 +189223,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r4, [r7], #-2012 @ 0xfffff824 │ │ │ │ - strbeq r4, [r7], #-1792 @ 0xfffff900 │ │ │ │ - ldreq r6, [r7], #-3660 @ 0xfffff1b4 │ │ │ │ + strbeq r5, [r7], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r5, [r7], #-1776 @ 0xfffff910 │ │ │ │ + ldreq r7, [r7], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c5f10 <__cxa_atexit@plt+0xb8cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq r4, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq r6, [r7], #-3616 @ 0xfffff1e0 │ │ │ │ + strbeq r5, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq r7, [r7], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189259,16 +189259,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r9, #7232 @ 0x1c40 │ │ │ │ - ldreq r6, [r7], #-3520 @ 0xfffff240 │ │ │ │ + mvnseq sl, #268435459 @ 0x10000003 │ │ │ │ + ldreq r7, [r7], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c5fd0 <__cxa_atexit@plt+0xb8d98> │ │ │ │ @@ -189286,18 +189286,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7], #-1744 @ 0xfffff930 │ │ │ │ - strbeq r4, [r7], #-1532 @ 0xfffffa04 │ │ │ │ - strbeq r4, [r7], #-2148 @ 0xfffff79c │ │ │ │ - ldreq r6, [r7], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq r5, [r7], #-1728 @ 0xfffff940 │ │ │ │ + strbeq r5, [r7], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq r5, [r7], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r7, [r7], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6050 <__cxa_atexit@plt+0xb8e18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189322,17 +189322,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r4, [r7], #-1396 @ 0xfffffa8c │ │ │ │ - mvnseq r9, #32000 @ 0x7d00 │ │ │ │ - ldreq r6, [r7], #-3260 @ 0xfffff344 │ │ │ │ + strbeq r5, [r7], #-1380 @ 0xfffffa9c │ │ │ │ + mvnseq sl, #1073741839 @ 0x4000000f │ │ │ │ + ldreq r7, [r7], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189355,27 +189355,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [r7], #-1484 @ 0xfffffa34 │ │ │ │ - strbeq r4, [r7], #-1264 @ 0xfffffb10 │ │ │ │ - ldreq r6, [r7], #-3184 @ 0xfffff390 │ │ │ │ + strbeq r5, [r7], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq r5, [r7], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r7, [r7], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6120 <__cxa_atexit@plt+0xb8ee8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r6, [r7], #-3164 @ 0xfffff3a4 │ │ │ │ - ldreq r6, [r7], #-3140 @ 0xfffff3bc │ │ │ │ + ldreq r7, [r7], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq r7, [r7], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189391,16 +189391,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r9, #29360128 @ 0x1c00000 │ │ │ │ - ldreq r6, [r7], #-3044 @ 0xfffff41c │ │ │ │ + mvnseq r9, #3260416 @ 0x31c000 │ │ │ │ + ldreq r7, [r7], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c61e4 <__cxa_atexit@plt+0xb8fac> │ │ │ │ @@ -189419,18 +189419,18 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r7], #-3004 @ 0xfffff444 │ │ │ │ - strbeq r4, [r7], #-1204 @ 0xfffffb4c │ │ │ │ - strbeq r4, [r7], #-992 @ 0xfffffc20 │ │ │ │ - ldreq r6, [r7], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r7, [r7], #-3004 @ 0xfffff444 │ │ │ │ + strbeq r5, [r7], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq r5, [r7], #-976 @ 0xfffffc30 │ │ │ │ + ldreq r7, [r7], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6264 <__cxa_atexit@plt+0xb902c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189455,17 +189455,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r4, [r7], #-864 @ 0xfffffca0 │ │ │ │ - mvnseq r9, #251658240 @ 0xf000000 │ │ │ │ - ldreq r6, [r7], #-2780 @ 0xfffff524 │ │ │ │ + strbeq r5, [r7], #-848 @ 0xfffffcb0 │ │ │ │ + mvnseq r9, #13565952 @ 0xcf0000 │ │ │ │ + ldreq r7, [r7], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189488,27 +189488,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [r7], #-952 @ 0xfffffc48 │ │ │ │ - strbeq r4, [r7], #-732 @ 0xfffffd24 │ │ │ │ - ldreq r6, [r7], #-2708 @ 0xfffff56c │ │ │ │ + strbeq r5, [r7], #-936 @ 0xfffffc58 │ │ │ │ + strbeq r5, [r7], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r7, [r7], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6334 <__cxa_atexit@plt+0xb90fc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r6, [r7], #-2688 @ 0xfffff580 │ │ │ │ - ldreq r6, [r7], #-2664 @ 0xfffff598 │ │ │ │ + ldreq r7, [r7], #-2688 @ 0xfffff580 │ │ │ │ + ldreq r7, [r7], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189524,16 +189524,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r9, #933888 @ 0xe4000 │ │ │ │ - ldreq r6, [r7], #-2568 @ 0xfffff5f8 │ │ │ │ + mvnseq r9, #15936 @ 0x3e40 │ │ │ │ + ldreq r7, [r7], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c63f8 <__cxa_atexit@plt+0xb91c0> │ │ │ │ @@ -189552,18 +189552,18 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r7], #-2528 @ 0xfffff620 │ │ │ │ - strbeq r4, [r7], #-672 @ 0xfffffd60 │ │ │ │ - strbeq r4, [r7], #-460 @ 0xfffffe34 │ │ │ │ - ldreq r6, [r7], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r7, [r7], #-2528 @ 0xfffff620 │ │ │ │ + strbeq r5, [r7], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r5, [r7], #-444 @ 0xfffffe44 │ │ │ │ + ldreq r7, [r7], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6478 <__cxa_atexit@plt+0xb9240> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189588,17 +189588,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r4, [r7], #-332 @ 0xfffffeb4 │ │ │ │ - mvnseq r9, #4259840 @ 0x410000 │ │ │ │ - ldreq r6, [r7], #-2304 @ 0xfffff700 │ │ │ │ + strbeq r5, [r7], #-316 @ 0xfffffec4 │ │ │ │ + mvnseq r9, #1, 26 @ 0x40 │ │ │ │ + ldreq r7, [r7], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189621,27 +189621,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [r7], #-420 @ 0xfffffe5c │ │ │ │ - strbeq r4, [r7], #-200 @ 0xffffff38 │ │ │ │ - ldreq r6, [r7], #-2176 @ 0xfffff780 │ │ │ │ + strbeq r5, [r7], #-404 @ 0xfffffe6c │ │ │ │ + strbeq r5, [r7], #-184 @ 0xffffff48 │ │ │ │ + ldreq r7, [r7], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6548 <__cxa_atexit@plt+0xb9310> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r6, [r7], #-2156 @ 0xfffff794 │ │ │ │ - ldreq r6, [r7], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r7, [r7], #-2156 @ 0xfffff794 │ │ │ │ + ldreq r7, [r7], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189657,16 +189657,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r9, #3932160 @ 0x3c0000 │ │ │ │ - ldreq r6, [r7], #-2036 @ 0xfffff80c │ │ │ │ + mvnseq r9, #211968 @ 0x33c00 │ │ │ │ + ldreq r7, [r7], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c660c <__cxa_atexit@plt+0xb93d4> │ │ │ │ @@ -189685,18 +189685,18 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r7], #-1996 @ 0xfffff834 │ │ │ │ - strbeq r4, [r7], #-140 @ 0xffffff74 │ │ │ │ - strbeq r3, [r7], #-4024 @ 0xfffff048 │ │ │ │ - ldreq r6, [r7], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r7, [r7], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r5, [r7], #-124 @ 0xffffff84 │ │ │ │ + strbeq r4, [r7], #-4008 @ 0xfffff058 │ │ │ │ + ldreq r7, [r7], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c668c <__cxa_atexit@plt+0xb9454> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -189721,17 +189721,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r3, [r7], #-3896 @ 0xfffff0c8 │ │ │ │ - mvnseq r9, #24117248 @ 0x1700000 │ │ │ │ - ldreq r6, [r7], #-1772 @ 0xfffff914 │ │ │ │ + strbeq r4, [r7], #-3880 @ 0xfffff0d8 │ │ │ │ + mvnseq r9, #880640 @ 0xd7000 │ │ │ │ + ldreq r7, [r7], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189754,17 +189754,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r3, [r7], #-3984 @ 0xfffff070 │ │ │ │ - strbeq r3, [r7], #-3764 @ 0xfffff14c │ │ │ │ - ldreq r6, [r7], #-1772 @ 0xfffff914 │ │ │ │ + strbeq r4, [r7], #-3968 @ 0xfffff080 │ │ │ │ + strbeq r4, [r7], #-3748 @ 0xfffff15c │ │ │ │ + ldreq r7, [r7], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c67a0 <__cxa_atexit@plt+0xb9568> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -189781,26 +189781,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c67c4 <__cxa_atexit@plt+0xb958c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq r3, [r7], #-3804 @ 0xfffff124 │ │ │ │ - strbeq r3, [r7], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq r6, [r7], #-1624 @ 0xfffff9a8 │ │ │ │ + strbeq r4, [r7], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq r4, [r7], #-3788 @ 0xfffff134 │ │ │ │ + strbeq r4, [r7], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq r7, [r7], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189825,18 +189825,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r9, #124, 8 @ 0x7c000000 │ │ │ │ - strbeq r3, [r7], #-3656 @ 0xfffff1b8 │ │ │ │ - strbeq r3, [r7], #-3480 @ 0xfffff268 │ │ │ │ - ldreq r6, [r7], #-1484 @ 0xfffffa34 │ │ │ │ + mvnseq r9, #60, 18 @ 0xf0000 │ │ │ │ + strbeq r4, [r7], #-3640 @ 0xfffff1c8 │ │ │ │ + strbeq r4, [r7], #-3464 @ 0xfffff278 │ │ │ │ + ldreq r7, [r7], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c68dc <__cxa_atexit@plt+0xb96a4> │ │ │ │ @@ -189860,27 +189860,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c68ec <__cxa_atexit@plt+0xb96b4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq r3, [r7], #-3500 @ 0xfffff254 │ │ │ │ - strbeq r3, [r7], #-3324 @ 0xfffff304 │ │ │ │ - strbeq r3, [r7], #-3508 @ 0xfffff24c │ │ │ │ - ldreq r6, [r7], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq r4, [r7], #-3316 @ 0xfffff30c │ │ │ │ + strbeq r4, [r7], #-3484 @ 0xfffff264 │ │ │ │ + strbeq r4, [r7], #-3308 @ 0xfffff314 │ │ │ │ + strbeq r4, [r7], #-3492 @ 0xfffff25c │ │ │ │ + ldreq r7, [r7], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c6990 <__cxa_atexit@plt+0xb9758> │ │ │ │ @@ -189914,19 +189914,19 @@ │ │ │ │ b c69a0 <__cxa_atexit@plt+0xb9768> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r3, [r7], #-3152 @ 0xfffff3b0 │ │ │ │ - mvnseq r9, #28, 6 @ 0x70000000 │ │ │ │ - strbeq r3, [r7], #-3308 @ 0xfffff314 │ │ │ │ - strbeq r3, [r7], #-3132 @ 0xfffff3c4 │ │ │ │ - ldreq r6, [r7], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq r4, [r7], #-3136 @ 0xfffff3c0 │ │ │ │ + mvnseq r9, #220, 14 @ 0x3700000 │ │ │ │ + strbeq r4, [r7], #-3292 @ 0xfffff324 │ │ │ │ + strbeq r4, [r7], #-3116 @ 0xfffff3d4 │ │ │ │ + ldreq r7, [r7], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189949,63 +189949,63 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r3, [r7], #-3204 @ 0xfffff37c │ │ │ │ - strbeq r3, [r7], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r4, [r7], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r4, [r7], #-2968 @ 0xfffff468 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6a74 <__cxa_atexit@plt+0xb983c> │ │ │ │ ldr r2, [pc, #28] @ c6a7c <__cxa_atexit@plt+0xb9844> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-2872 @ 0xfffff4c8 │ │ │ │ + strbeq r4, [r7], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6ab0 <__cxa_atexit@plt+0xb9878> │ │ │ │ ldr r2, [pc, #28] @ c6ab8 <__cxa_atexit@plt+0xb9880> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-2812 @ 0xfffff504 │ │ │ │ + strbeq r4, [r7], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6af0 <__cxa_atexit@plt+0xb98b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c6af8 <__cxa_atexit@plt+0xb98c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-2748 @ 0xfffff544 │ │ │ │ - ldreq r6, [r7], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq r4, [r7], #-2732 @ 0xfffff554 │ │ │ │ + ldreq r7, [r7], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c6b94 <__cxa_atexit@plt+0xb995c> │ │ │ │ @@ -190034,28 +190034,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c6ba4 <__cxa_atexit@plt+0xb996c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r3, [r7], #-2652 @ 0xfffff5a4 │ │ │ │ - strbeq r3, [r7], #-2808 @ 0xfffff508 │ │ │ │ - strbeq r3, [r7], #-3424 @ 0xfffff2a0 │ │ │ │ - strbeq r3, [r7], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq r6, [r7], #-608 @ 0xfffffda0 │ │ │ │ + strbeq r4, [r7], #-2636 @ 0xfffff5b4 │ │ │ │ + strbeq r4, [r7], #-2792 @ 0xfffff518 │ │ │ │ + strbeq r4, [r7], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq r4, [r7], #-2604 @ 0xfffff5d4 │ │ │ │ + ldreq r7, [r7], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c6c5c <__cxa_atexit@plt+0xb9a24> │ │ │ │ @@ -190084,28 +190084,28 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm sl, {r2, r8, r9, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b c6c6c <__cxa_atexit@plt+0xb9a34> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r3, [r7], #-2452 @ 0xfffff66c │ │ │ │ - strbeq r3, [r7], #-3232 @ 0xfffff360 │ │ │ │ - strbeq r3, [r7], #-2592 @ 0xfffff5e0 │ │ │ │ - strbeq r3, [r7], #-2416 @ 0xfffff690 │ │ │ │ - ldreq r6, [r7], #-408 @ 0xfffffe68 │ │ │ │ + strbeq r4, [r7], #-2436 @ 0xfffff67c │ │ │ │ + strbeq r4, [r7], #-3216 @ 0xfffff370 │ │ │ │ + strbeq r4, [r7], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq r4, [r7], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq r7, [r7], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c6d30 <__cxa_atexit@plt+0xb9af8> │ │ │ │ @@ -190137,28 +190137,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c6d40 <__cxa_atexit@plt+0xb9b08> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r3, [r7], #-2252 @ 0xfffff734 │ │ │ │ - strbeq r3, [r7], #-2404 @ 0xfffff69c │ │ │ │ - strbeq r3, [r7], #-3012 @ 0xfffff43c │ │ │ │ - strbeq r3, [r7], #-2208 @ 0xfffff760 │ │ │ │ - ldreq r6, [r7], #-192 @ 0xffffff40 │ │ │ │ + strbeq r4, [r7], #-2236 @ 0xfffff744 │ │ │ │ + strbeq r4, [r7], #-2388 @ 0xfffff6ac │ │ │ │ + strbeq r4, [r7], #-2996 @ 0xfffff44c │ │ │ │ + strbeq r4, [r7], #-2192 @ 0xfffff770 │ │ │ │ + ldreq r7, [r7], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190188,18 +190188,18 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r3, [r7], #-2224 @ 0xfffff750 │ │ │ │ - mvnseq r8, #10158080 @ 0x9b0000 │ │ │ │ - strbeq r3, [r7], #-2040 @ 0xfffff808 │ │ │ │ - ldreq r6, [r7], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r4, [r7], #-2208 @ 0xfffff760 │ │ │ │ + mvnseq r8, #5824 @ 0x16c0 │ │ │ │ + strbeq r4, [r7], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r7, [r7], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c6ec8 <__cxa_atexit@plt+0xb9c90> │ │ │ │ @@ -190254,21 +190254,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ - strbeq r3, [r7], #-2088 @ 0xfffff7d8 │ │ │ │ - strbeq r3, [r7], #-1876 @ 0xfffff8ac │ │ │ │ + strbeq r4, [r7], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq r4, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r4, [r7], #-1860 @ 0xfffff8bc │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq r3, [r7], #-1988 @ 0xfffff83c │ │ │ │ - mvnseq r8, #44826624 @ 0x2ac0000 │ │ │ │ - ldreq r5, [r7], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq r4, [r7], #-1972 @ 0xfffff84c │ │ │ │ + mvnseq r8, #27392 @ 0x6b00 │ │ │ │ + ldreq r6, [r7], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190291,17 +190291,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r3, [r7], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq r3, [r7], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq r5, [r7], #-4052 @ 0xfffff02c │ │ │ │ + strbeq r4, [r7], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r4, [r7], #-1600 @ 0xfffff9c0 │ │ │ │ + ldreq r6, [r7], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6ff8 <__cxa_atexit@plt+0xb9dc0> │ │ │ │ ldr r2, [pc, #68] @ c7000 <__cxa_atexit@plt+0xb9dc8> │ │ │ │ ldr r1, [pc, #68] @ c7004 <__cxa_atexit@plt+0xb9dcc> │ │ │ │ @@ -190311,35 +190311,35 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq c6fe8 <__cxa_atexit@plt+0xb9db0> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r3, [r7], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq r5, [r7], #-3944 @ 0xfffff098 │ │ │ │ + strbeq r4, [r7], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq r6, [r7], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -190355,15 +190355,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r8, #145408 @ 0x23800 │ │ │ │ + mvnseq r9, #78 @ 0x4e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c70e0 <__cxa_atexit@plt+0xb9ea8> │ │ │ │ @@ -190373,21 +190373,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c70f4 <__cxa_atexit@plt+0xb9ebc> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-1460 @ 0xfffffa4c │ │ │ │ - strbeq r3, [r7], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq r4, [r7], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq r4, [r7], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7158 <__cxa_atexit@plt+0xb9f20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -190412,16 +190412,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r3, [r7], #-1132 @ 0xfffffb94 │ │ │ │ - mvnseq r8, #729088 @ 0xb2000 │ │ │ │ + strbeq r4, [r7], #-1116 @ 0xfffffba4 │ │ │ │ + mvnseq r8, #456 @ 0x1c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190444,17 +190444,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r3, [r7], #-1224 @ 0xfffffb38 │ │ │ │ - strbeq r3, [r7], #-1004 @ 0xfffffc14 │ │ │ │ - ldreq r5, [r7], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r4, [r7], #-1208 @ 0xfffffb48 │ │ │ │ + strbeq r4, [r7], #-988 @ 0xfffffc24 │ │ │ │ + ldreq r6, [r7], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c725c <__cxa_atexit@plt+0xba024> │ │ │ │ ldr r2, [pc, #68] @ c7264 <__cxa_atexit@plt+0xba02c> │ │ │ │ ldr r1, [pc, #68] @ c7268 <__cxa_atexit@plt+0xba030> │ │ │ │ @@ -190472,27 +190472,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r3, [r7], #-884 @ 0xfffffc8c │ │ │ │ - ldreq r5, [r7], #-3320 @ 0xfffff308 │ │ │ │ + strbeq r4, [r7], #-868 @ 0xfffffc9c │ │ │ │ + ldreq r6, [r7], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b 2af898 <__cxa_atexit@plt+0x2a2660> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -190508,15 +190508,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r8, #98304 @ 0x18000 │ │ │ │ + mvnseq r8, #12672 @ 0x3180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c7344 <__cxa_atexit@plt+0xba10c> │ │ │ │ @@ -190526,21 +190526,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c7358 <__cxa_atexit@plt+0xba120> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-848 @ 0xfffffcb0 │ │ │ │ - strbeq r3, [r7], #-636 @ 0xfffffd84 │ │ │ │ + strbeq r4, [r7], #-832 @ 0xfffffcc0 │ │ │ │ + strbeq r4, [r7], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c73bc <__cxa_atexit@plt+0xba184> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -190565,16 +190565,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r3, [r7], #-520 @ 0xfffffdf8 │ │ │ │ - mvnseq r8, #2752512 @ 0x2a0000 │ │ │ │ + strbeq r4, [r7], #-504 @ 0xfffffe08 │ │ │ │ + mvnseq r8, #59904 @ 0xea00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190597,17 +190597,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r3, [r7], #-612 @ 0xfffffd9c │ │ │ │ - strbeq r3, [r7], #-392 @ 0xfffffe78 │ │ │ │ - ldreq r5, [r7], #-2496 @ 0xfffff640 │ │ │ │ + strbeq r4, [r7], #-596 @ 0xfffffdac │ │ │ │ + strbeq r4, [r7], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r6, [r7], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c74cc <__cxa_atexit@plt+0xba294> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -190624,26 +190624,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c74f0 <__cxa_atexit@plt+0xba2b8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #-256 @ 0xffffff00 │ │ │ │ - strbeq r3, [r7], #-432 @ 0xfffffe50 │ │ │ │ - strbeq r3, [r7], #-248 @ 0xffffff08 │ │ │ │ - ldreq r5, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq r4, [r7], #-240 @ 0xffffff10 │ │ │ │ + strbeq r4, [r7], #-416 @ 0xfffffe60 │ │ │ │ + strbeq r4, [r7], #-232 @ 0xffffff18 │ │ │ │ + ldreq r6, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190668,18 +190668,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r8, #139460608 @ 0x8500000 │ │ │ │ - strbeq r3, [r7], #-284 @ 0xfffffee4 │ │ │ │ - strbeq r3, [r7], #-108 @ 0xffffff94 │ │ │ │ - ldreq r5, [r7], #-2208 @ 0xfffff760 │ │ │ │ + mvnseq r8, #70656 @ 0x11400 │ │ │ │ + strbeq r4, [r7], #-268 @ 0xfffffef4 │ │ │ │ + strbeq r4, [r7], #-92 @ 0xffffffa4 │ │ │ │ + ldreq r6, [r7], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c7608 <__cxa_atexit@plt+0xba3d0> │ │ │ │ @@ -190703,27 +190703,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c7618 <__cxa_atexit@plt+0xba3e0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-4056 @ 0xfffff028 │ │ │ │ - strbeq r3, [r7], #-128 @ 0xffffff80 │ │ │ │ - strbeq r2, [r7], #-4048 @ 0xfffff030 │ │ │ │ - strbeq r3, [r7], #-136 @ 0xffffff78 │ │ │ │ - ldreq r5, [r7], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r3, [r7], #-4040 @ 0xfffff038 │ │ │ │ + strbeq r4, [r7], #-112 @ 0xffffff90 │ │ │ │ + strbeq r3, [r7], #-4032 @ 0xfffff040 │ │ │ │ + strbeq r4, [r7], #-120 @ 0xffffff88 │ │ │ │ + ldreq r6, [r7], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c76bc <__cxa_atexit@plt+0xba484> │ │ │ │ @@ -190757,19 +190757,19 @@ │ │ │ │ b c76cc <__cxa_atexit@plt+0xba494> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r2, [r7], #-3876 @ 0xfffff0dc │ │ │ │ - mvnseq r8, #155189248 @ 0x9400000 │ │ │ │ - strbeq r2, [r7], #-4032 @ 0xfffff040 │ │ │ │ - strbeq r2, [r7], #-3856 @ 0xfffff0f0 │ │ │ │ - ldreq r5, [r7], #-1844 @ 0xfffff8cc │ │ │ │ + strbeq r3, [r7], #-3860 @ 0xfffff0ec │ │ │ │ + mvnseq r8, #3751936 @ 0x394000 │ │ │ │ + strbeq r3, [r7], #-4016 @ 0xfffff050 │ │ │ │ + strbeq r3, [r7], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r6, [r7], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190792,17 +190792,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r2, [r7], #-3928 @ 0xfffff0a8 │ │ │ │ - strbeq r2, [r7], #-3708 @ 0xfffff184 │ │ │ │ - ldreq r5, [r7], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r3, [r7], #-3912 @ 0xfffff0b8 │ │ │ │ + strbeq r3, [r7], #-3692 @ 0xfffff194 │ │ │ │ + ldreq r6, [r7], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c77cc <__cxa_atexit@plt+0xba594> │ │ │ │ ldr r2, [pc, #68] @ c77d4 <__cxa_atexit@plt+0xba59c> │ │ │ │ ldr r1, [pc, #68] @ c77d8 <__cxa_atexit@plt+0xba5a0> │ │ │ │ @@ -190812,35 +190812,35 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq c77bc <__cxa_atexit@plt+0xba584> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [r7], #-3588 @ 0xfffff1fc │ │ │ │ - ldreq r5, [r7], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r3, [r7], #-3572 @ 0xfffff20c │ │ │ │ + ldreq r6, [r7], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -190856,15 +190856,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r8, #1275068417 @ 0x4c000001 │ │ │ │ + mvnseq r8, #1245184 @ 0x130000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c78b4 <__cxa_atexit@plt+0xba67c> │ │ │ │ @@ -190874,21 +190874,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c78c8 <__cxa_atexit@plt+0xba690> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-3552 @ 0xfffff220 │ │ │ │ - strbeq r2, [r7], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq r3, [r7], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r3, [r7], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c792c <__cxa_atexit@plt+0xba6f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -190913,16 +190913,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [r7], #-3224 @ 0xfffff368 │ │ │ │ - mvnseq r8, #1879048199 @ 0x70000007 │ │ │ │ + strbeq r3, [r7], #-3208 @ 0xfffff378 │ │ │ │ + mvnseq r8, #14417920 @ 0xdc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190945,17 +190945,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r2, [r7], #-3316 @ 0xfffff30c │ │ │ │ - strbeq r2, [r7], #-3096 @ 0xfffff3e8 │ │ │ │ - ldreq r5, [r7], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq r3, [r7], #-3300 @ 0xfffff31c │ │ │ │ + strbeq r3, [r7], #-3080 @ 0xfffff3f8 │ │ │ │ + ldreq r6, [r7], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7a30 <__cxa_atexit@plt+0xba7f8> │ │ │ │ ldr r2, [pc, #68] @ c7a38 <__cxa_atexit@plt+0xba800> │ │ │ │ ldr r1, [pc, #68] @ c7a3c <__cxa_atexit@plt+0xba804> │ │ │ │ @@ -190973,27 +190973,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [r7], #-2976 @ 0xfffff460 │ │ │ │ - ldreq r5, [r7], #-1316 @ 0xfffffadc │ │ │ │ + strbeq r3, [r7], #-2960 @ 0xfffff470 │ │ │ │ + ldreq r6, [r7], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b 2af898 <__cxa_atexit@plt+0x2a2660> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -191009,15 +191009,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r8, #200 @ 0xc8 │ │ │ │ + mvnseq r8, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c7b18 <__cxa_atexit@plt+0xba8e0> │ │ │ │ @@ -191027,21 +191027,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c7b2c <__cxa_atexit@plt+0xba8f4> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-2940 @ 0xfffff484 │ │ │ │ - strbeq r2, [r7], #-2728 @ 0xfffff558 │ │ │ │ + strbeq r3, [r7], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r3, [r7], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7b90 <__cxa_atexit@plt+0xba958> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -191066,16 +191066,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [r7], #-2612 @ 0xfffff5cc │ │ │ │ - mvnseq r7, #236, 30 @ 0x3b0 │ │ │ │ + strbeq r3, [r7], #-2596 @ 0xfffff5dc │ │ │ │ + mvnseq r8, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191098,17 +191098,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r2, [r7], #-2704 @ 0xfffff570 │ │ │ │ - strbeq r2, [r7], #-2484 @ 0xfffff64c │ │ │ │ - ldreq r5, [r7], #-492 @ 0xfffffe14 │ │ │ │ + strbeq r3, [r7], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r3, [r7], #-2468 @ 0xfffff65c │ │ │ │ + ldreq r6, [r7], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c7ca0 <__cxa_atexit@plt+0xbaa68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -191125,26 +191125,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c7cc4 <__cxa_atexit@plt+0xbaa8c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq r2, [r7], #-2524 @ 0xfffff624 │ │ │ │ - strbeq r2, [r7], #-2340 @ 0xfffff6dc │ │ │ │ - ldreq r5, [r7], #-344 @ 0xfffffea8 │ │ │ │ + strbeq r3, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r3, [r7], #-2508 @ 0xfffff634 │ │ │ │ + strbeq r3, [r7], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq r6, [r7], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191169,18 +191169,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r7, #88, 28 @ 0x580 │ │ │ │ - strbeq r2, [r7], #-2376 @ 0xfffff6b8 │ │ │ │ - strbeq r2, [r7], #-2200 @ 0xfffff768 │ │ │ │ - ldreq r5, [r7], #-204 @ 0xffffff34 │ │ │ │ + mvnseq r8, #24, 6 @ 0x60000000 │ │ │ │ + strbeq r3, [r7], #-2360 @ 0xfffff6c8 │ │ │ │ + strbeq r3, [r7], #-2184 @ 0xfffff778 │ │ │ │ + ldreq r6, [r7], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c7ddc <__cxa_atexit@plt+0xbaba4> │ │ │ │ @@ -191204,27 +191204,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c7dec <__cxa_atexit@plt+0xbabb4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-2052 @ 0xfffff7fc │ │ │ │ - strbeq r2, [r7], #-2220 @ 0xfffff754 │ │ │ │ - strbeq r2, [r7], #-2044 @ 0xfffff804 │ │ │ │ - strbeq r2, [r7], #-2228 @ 0xfffff74c │ │ │ │ - ldreq r5, [r7], #-28 @ 0xffffffe4 │ │ │ │ + strbeq r3, [r7], #-2036 @ 0xfffff80c │ │ │ │ + strbeq r3, [r7], #-2204 @ 0xfffff764 │ │ │ │ + strbeq r3, [r7], #-2028 @ 0xfffff814 │ │ │ │ + strbeq r3, [r7], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r6, [r7], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c7e90 <__cxa_atexit@plt+0xbac58> │ │ │ │ @@ -191258,19 +191258,19 @@ │ │ │ │ b c7ea0 <__cxa_atexit@plt+0xbac68> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r2, [r7], #-1872 @ 0xfffff8b0 │ │ │ │ - mvnseq r7, #248, 24 @ 0xf800 │ │ │ │ - strbeq r2, [r7], #-2028 @ 0xfffff814 │ │ │ │ - strbeq r2, [r7], #-1852 @ 0xfffff8c4 │ │ │ │ - ldreq r4, [r7], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r3, [r7], #-1856 @ 0xfffff8c0 │ │ │ │ + mvnseq r8, #184, 2 @ 0x2e │ │ │ │ + strbeq r3, [r7], #-2012 @ 0xfffff824 │ │ │ │ + strbeq r3, [r7], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq r5, [r7], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191293,33 +191293,33 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r2, [r7], #-1924 @ 0xfffff87c │ │ │ │ - strbeq r2, [r7], #-1704 @ 0xfffff958 │ │ │ │ - ldreq r4, [r7], #-3572 @ 0xfffff20c │ │ │ │ + strbeq r3, [r7], #-1908 @ 0xfffff88c │ │ │ │ + strbeq r3, [r7], #-1688 @ 0xfffff968 │ │ │ │ + ldreq r5, [r7], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7f78 <__cxa_atexit@plt+0xbad40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c7f80 <__cxa_atexit@plt+0xbad48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-1584 @ 0xfffff9d0 │ │ │ │ - ldreq r4, [r7], #-3568 @ 0xfffff210 │ │ │ │ + strbeq r3, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq r5, [r7], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c801c <__cxa_atexit@plt+0xbade4> │ │ │ │ @@ -191348,28 +191348,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c802c <__cxa_atexit@plt+0xbadf4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r2, [r7], #-1492 @ 0xfffffa2c │ │ │ │ - strbeq r2, [r7], #-1648 @ 0xfffff990 │ │ │ │ - strbeq r2, [r7], #-2264 @ 0xfffff728 │ │ │ │ - strbeq r2, [r7], #-1460 @ 0xfffffa4c │ │ │ │ - ldreq r4, [r7], #-3364 @ 0xfffff2dc │ │ │ │ + strbeq r3, [r7], #-1476 @ 0xfffffa3c │ │ │ │ + strbeq r3, [r7], #-1632 @ 0xfffff9a0 │ │ │ │ + strbeq r3, [r7], #-2248 @ 0xfffff738 │ │ │ │ + strbeq r3, [r7], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq r5, [r7], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191394,18 +191394,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r7, #724992 @ 0xb1000 │ │ │ │ - strbeq r2, [r7], #-1472 @ 0xfffffa40 │ │ │ │ - strbeq r2, [r7], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq r4, [r7], #-3400 @ 0xfffff2b8 │ │ │ │ + mvnseq r7, #452 @ 0x1c4 │ │ │ │ + strbeq r3, [r7], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r3, [r7], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq r5, [r7], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8160 <__cxa_atexit@plt+0xbaf28> │ │ │ │ @@ -191429,27 +191429,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c8170 <__cxa_atexit@plt+0xbaf38> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-1152 @ 0xfffffb80 │ │ │ │ - strbeq r2, [r7], #-1320 @ 0xfffffad8 │ │ │ │ - strbeq r2, [r7], #-1144 @ 0xfffffb88 │ │ │ │ - strbeq r2, [r7], #-1328 @ 0xfffffad0 │ │ │ │ - ldreq r4, [r7], #-3224 @ 0xfffff368 │ │ │ │ + strbeq r3, [r7], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq r3, [r7], #-1304 @ 0xfffffae8 │ │ │ │ + strbeq r3, [r7], #-1128 @ 0xfffffb98 │ │ │ │ + strbeq r3, [r7], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq r5, [r7], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8234 <__cxa_atexit@plt+0xbaffc> │ │ │ │ @@ -191482,28 +191482,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c8244 <__cxa_atexit@plt+0xbb00c> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r2, [r7], #-972 @ 0xfffffc34 │ │ │ │ - strbeq r2, [r7], #-1756 @ 0xfffff924 │ │ │ │ - strbeq r2, [r7], #-1116 @ 0xfffffba4 │ │ │ │ - strbeq r2, [r7], #-940 @ 0xfffffc54 │ │ │ │ - ldreq r4, [r7], #-3008 @ 0xfffff440 │ │ │ │ + strbeq r3, [r7], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r3, [r7], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r3, [r7], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq r3, [r7], #-924 @ 0xfffffc64 │ │ │ │ + ldreq r5, [r7], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c82f4 <__cxa_atexit@plt+0xbb0bc> │ │ │ │ @@ -191539,19 +191539,19 @@ │ │ │ │ b c8304 <__cxa_atexit@plt+0xbb0cc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r2, [r7], #-760 @ 0xfffffd08 │ │ │ │ - mvnseq r7, #8192000 @ 0x7d0000 │ │ │ │ - strbeq r2, [r7], #-912 @ 0xfffffc70 │ │ │ │ - strbeq r2, [r7], #-736 @ 0xfffffd20 │ │ │ │ - ldreq r4, [r7], #-2812 @ 0xfffff504 │ │ │ │ + strbeq r3, [r7], #-744 @ 0xfffffd18 │ │ │ │ + mvnseq r7, #3904 @ 0xf40 │ │ │ │ + strbeq r3, [r7], #-896 @ 0xfffffc80 │ │ │ │ + strbeq r3, [r7], #-720 @ 0xfffffd30 │ │ │ │ + ldreq r5, [r7], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191574,33 +191574,33 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r2, [r7], #-800 @ 0xfffffce0 │ │ │ │ - strbeq r2, [r7], #-572 @ 0xfffffdc4 │ │ │ │ - ldreq r4, [r7], #-2448 @ 0xfffff670 │ │ │ │ + strbeq r3, [r7], #-784 @ 0xfffffcf0 │ │ │ │ + strbeq r3, [r7], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r5, [r7], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c83dc <__cxa_atexit@plt+0xbb1a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c83e4 <__cxa_atexit@plt+0xbb1ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-460 @ 0xfffffe34 │ │ │ │ - ldreq r4, [r7], #-2444 @ 0xfffff674 │ │ │ │ + strbeq r3, [r7], #-444 @ 0xfffffe44 │ │ │ │ + ldreq r5, [r7], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8480 <__cxa_atexit@plt+0xbb248> │ │ │ │ @@ -191629,28 +191629,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c8490 <__cxa_atexit@plt+0xbb258> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r2, [r7], #-368 @ 0xfffffe90 │ │ │ │ - strbeq r2, [r7], #-524 @ 0xfffffdf4 │ │ │ │ - strbeq r2, [r7], #-1140 @ 0xfffffb8c │ │ │ │ - strbeq r2, [r7], #-336 @ 0xfffffeb0 │ │ │ │ - ldreq r4, [r7], #-2240 @ 0xfffff740 │ │ │ │ + strbeq r3, [r7], #-352 @ 0xfffffea0 │ │ │ │ + strbeq r3, [r7], #-508 @ 0xfffffe04 │ │ │ │ + strbeq r3, [r7], #-1124 @ 0xfffffb9c │ │ │ │ + strbeq r3, [r7], #-320 @ 0xfffffec0 │ │ │ │ + ldreq r5, [r7], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191675,18 +191675,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r7, #48234496 @ 0x2e00000 │ │ │ │ - strbeq r2, [r7], #-348 @ 0xfffffea4 │ │ │ │ - strbeq r2, [r7], #-172 @ 0xffffff54 │ │ │ │ - ldreq r4, [r7], #-2276 @ 0xfffff71c │ │ │ │ + mvnseq r7, #974848 @ 0xee000 │ │ │ │ + strbeq r3, [r7], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq r3, [r7], #-156 @ 0xffffff64 │ │ │ │ + ldreq r5, [r7], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c85c4 <__cxa_atexit@plt+0xbb38c> │ │ │ │ @@ -191710,27 +191710,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c85d4 <__cxa_atexit@plt+0xbb39c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7], #-28 @ 0xffffffe4 │ │ │ │ - strbeq r2, [r7], #-196 @ 0xffffff3c │ │ │ │ - strbeq r2, [r7], #-20 @ 0xffffffec │ │ │ │ - strbeq r2, [r7], #-204 @ 0xffffff34 │ │ │ │ - ldreq r4, [r7], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq r3, [r7], #-12 │ │ │ │ + strbeq r3, [r7], #-180 @ 0xffffff4c │ │ │ │ + strbeq r3, [r7], #-4 │ │ │ │ + strbeq r3, [r7], #-188 @ 0xffffff44 │ │ │ │ + ldreq r5, [r7], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8698 <__cxa_atexit@plt+0xbb460> │ │ │ │ @@ -191763,28 +191763,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c86a8 <__cxa_atexit@plt+0xbb470> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r1, [r7], #-3944 @ 0xfffff098 │ │ │ │ - strbeq r2, [r7], #-632 @ 0xfffffd88 │ │ │ │ - strbeq r1, [r7], #-4088 @ 0xfffff008 │ │ │ │ - strbeq r1, [r7], #-3912 @ 0xfffff0b8 │ │ │ │ - ldreq r4, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq r2, [r7], #-3928 @ 0xfffff0a8 │ │ │ │ + strbeq r3, [r7], #-616 @ 0xfffffd98 │ │ │ │ + strbeq r2, [r7], #-4072 @ 0xfffff018 │ │ │ │ + strbeq r2, [r7], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq r5, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8758 <__cxa_atexit@plt+0xbb520> │ │ │ │ @@ -191820,19 +191820,19 @@ │ │ │ │ b c8768 <__cxa_atexit@plt+0xbb530> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r1, [r7], #-3732 @ 0xfffff16c │ │ │ │ - mvnseq r7, #-402653181 @ 0xe8000003 │ │ │ │ - strbeq r1, [r7], #-3884 @ 0xfffff0d4 │ │ │ │ - strbeq r1, [r7], #-3708 @ 0xfffff184 │ │ │ │ - ldreq r4, [r7], #-1688 @ 0xfffff968 │ │ │ │ + strbeq r2, [r7], #-3716 @ 0xfffff17c │ │ │ │ + mvnseq r7, #12189696 @ 0xba0000 │ │ │ │ + strbeq r2, [r7], #-3868 @ 0xfffff0e4 │ │ │ │ + strbeq r2, [r7], #-3692 @ 0xfffff194 │ │ │ │ + ldreq r5, [r7], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191855,33 +191855,33 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r1, [r7], #-3772 @ 0xfffff144 │ │ │ │ - strbeq r1, [r7], #-3544 @ 0xfffff228 │ │ │ │ - ldreq r4, [r7], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r2, [r7], #-3756 @ 0xfffff154 │ │ │ │ + strbeq r2, [r7], #-3528 @ 0xfffff238 │ │ │ │ + ldreq r5, [r7], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8840 <__cxa_atexit@plt+0xbb608> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c8848 <__cxa_atexit@plt+0xbb610> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r7], #-3432 @ 0xfffff298 │ │ │ │ - ldreq r4, [r7], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r2, [r7], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq r5, [r7], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c88e4 <__cxa_atexit@plt+0xbb6ac> │ │ │ │ @@ -191910,28 +191910,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c88f4 <__cxa_atexit@plt+0xbb6bc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r1, [r7], #-3340 @ 0xfffff2f4 │ │ │ │ - strbeq r1, [r7], #-3496 @ 0xfffff258 │ │ │ │ - strbeq r2, [r7], #-16 │ │ │ │ - strbeq r1, [r7], #-3308 @ 0xfffff314 │ │ │ │ - ldreq r4, [r7], #-1116 @ 0xfffffba4 │ │ │ │ + strbeq r2, [r7], #-3324 @ 0xfffff304 │ │ │ │ + strbeq r2, [r7], #-3480 @ 0xfffff268 │ │ │ │ + strbeq r3, [r7], #-0 │ │ │ │ + strbeq r2, [r7], #-3292 @ 0xfffff324 │ │ │ │ + ldreq r5, [r7], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191956,18 +191956,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r7, #168, 2 @ 0x2a │ │ │ │ - strbeq r1, [r7], #-3320 @ 0xfffff308 │ │ │ │ - strbeq r1, [r7], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq r4, [r7], #-1152 @ 0xfffffb80 │ │ │ │ + mvnseq r7, #104, 12 @ 0x6800000 │ │ │ │ + strbeq r2, [r7], #-3304 @ 0xfffff318 │ │ │ │ + strbeq r2, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r5, [r7], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8a28 <__cxa_atexit@plt+0xbb7f0> │ │ │ │ @@ -191991,27 +191991,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c8a38 <__cxa_atexit@plt+0xbb800> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r7], #-3000 @ 0xfffff448 │ │ │ │ - strbeq r1, [r7], #-3168 @ 0xfffff3a0 │ │ │ │ - strbeq r1, [r7], #-2992 @ 0xfffff450 │ │ │ │ - strbeq r1, [r7], #-3176 @ 0xfffff398 │ │ │ │ - ldreq r4, [r7], #-976 @ 0xfffffc30 │ │ │ │ + strbeq r2, [r7], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r2, [r7], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq r2, [r7], #-2976 @ 0xfffff460 │ │ │ │ + strbeq r2, [r7], #-3160 @ 0xfffff3a8 │ │ │ │ + ldreq r5, [r7], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8afc <__cxa_atexit@plt+0xbb8c4> │ │ │ │ @@ -192044,28 +192044,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c8b0c <__cxa_atexit@plt+0xbb8d4> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r1, [r7], #-2820 @ 0xfffff4fc │ │ │ │ - strbeq r1, [r7], #-3604 @ 0xfffff1ec │ │ │ │ - strbeq r1, [r7], #-2964 @ 0xfffff46c │ │ │ │ - strbeq r1, [r7], #-2788 @ 0xfffff51c │ │ │ │ - ldreq r4, [r7], #-760 @ 0xfffffd08 │ │ │ │ + strbeq r2, [r7], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r2, [r7], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq r2, [r7], #-2948 @ 0xfffff47c │ │ │ │ + strbeq r2, [r7], #-2772 @ 0xfffff52c │ │ │ │ + ldreq r5, [r7], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8bbc <__cxa_atexit@plt+0xbb984> │ │ │ │ @@ -192101,19 +192101,19 @@ │ │ │ │ b c8bcc <__cxa_atexit@plt+0xbb994> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r1, [r7], #-2608 @ 0xfffff5d0 │ │ │ │ - mvnseq r6, #116, 30 @ 0x1d0 │ │ │ │ - strbeq r1, [r7], #-2760 @ 0xfffff538 │ │ │ │ - strbeq r1, [r7], #-2584 @ 0xfffff5e8 │ │ │ │ - ldreq r4, [r7], #-564 @ 0xfffffdcc │ │ │ │ + strbeq r2, [r7], #-2592 @ 0xfffff5e0 │ │ │ │ + mvnseq r7, #52, 8 @ 0x34000000 │ │ │ │ + strbeq r2, [r7], #-2744 @ 0xfffff548 │ │ │ │ + strbeq r2, [r7], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r5, [r7], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -192136,37 +192136,37 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r1, [r7], #-2648 @ 0xfffff5a8 │ │ │ │ - strbeq r1, [r7], #-2420 @ 0xfffff68c │ │ │ │ - ldreq r4, [r7], #-744 @ 0xfffffd18 │ │ │ │ + strbeq r2, [r7], #-2632 @ 0xfffff5b8 │ │ │ │ + strbeq r2, [r7], #-2404 @ 0xfffff69c │ │ │ │ + ldreq r5, [r7], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8ca4 <__cxa_atexit@plt+0xbba6c> │ │ │ │ ldr r2, [pc, #28] @ c8cac <__cxa_atexit@plt+0xbba74> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 616f40 <__cxa_atexit@plt+0x609d08> │ │ │ │ + b 617048 <__cxa_atexit@plt+0x609e10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r7], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq r2, [r7], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -192182,15 +192182,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r6, #12160 @ 0x2f80 │ │ │ │ + mvnseq r7, #-536870905 @ 0xe0000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c8d6c <__cxa_atexit@plt+0xbbb34> │ │ │ │ @@ -192200,21 +192200,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ c8d80 <__cxa_atexit@plt+0xbbb48> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r7], #-2344 @ 0xfffff6d8 │ │ │ │ - strbeq r1, [r7], #-2132 @ 0xfffff7ac │ │ │ │ + strbeq r2, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq r2, [r7], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8de4 <__cxa_atexit@plt+0xbbbac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -192239,16 +192239,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r1, [r7], #-2016 @ 0xfffff820 │ │ │ │ - mvnseq r6, #57856 @ 0xe200 │ │ │ │ + strbeq r2, [r7], #-2000 @ 0xfffff830 │ │ │ │ + mvnseq r7, #-2147483608 @ 0x80000028 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -192271,17 +192271,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r1, [r7], #-2108 @ 0xfffff7c4 │ │ │ │ - strbeq r1, [r7], #-1888 @ 0xfffff8a0 │ │ │ │ - ldreq r4, [r7], #-168 @ 0xffffff58 │ │ │ │ + strbeq r2, [r7], #-2092 @ 0xfffff7d4 │ │ │ │ + strbeq r2, [r7], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq r5, [r7], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c8ef0 <__cxa_atexit@plt+0xbbcb8> │ │ │ │ ldr r1, [pc, #76] @ c8ef8 <__cxa_atexit@plt+0xbbcc0> │ │ │ │ ldr r3, [pc, #76] @ c8efc <__cxa_atexit@plt+0xbbcc4> │ │ │ │ @@ -192293,32 +192293,32 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq c8ee0 <__cxa_atexit@plt+0xbbca8> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 557050 <__cxa_atexit@plt+0x549e18> │ │ │ │ + b 557158 <__cxa_atexit@plt+0x549f20> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r1, [r7], #-1768 @ 0xfffff918 │ │ │ │ - ldreq r4, [r7], #-52 @ 0xffffffcc │ │ │ │ + strbeq r2, [r7], #-1752 @ 0xfffff928 │ │ │ │ + ldreq r5, [r7], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 557050 <__cxa_atexit@plt+0x549e18> │ │ │ │ - ldreq r4, [r7], #-8 │ │ │ │ + b 557158 <__cxa_atexit@plt+0x549f20> │ │ │ │ + ldreq r5, [r7], #-8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c8f84 <__cxa_atexit@plt+0xbbd4c> │ │ │ │ ldr r1, [pc, #76] @ c8f8c <__cxa_atexit@plt+0xbbd54> │ │ │ │ ldr r3, [pc, #76] @ c8f90 <__cxa_atexit@plt+0xbbd58> │ │ │ │ @@ -192338,40 +192338,40 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r1, [r7], #-1620 @ 0xfffff9ac │ │ │ │ - ldreq r3, [r7], #-3988 @ 0xfffff06c │ │ │ │ + strbeq r2, [r7], #-1604 @ 0xfffff9bc │ │ │ │ + ldreq r4, [r7], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ b 145480 <__cxa_atexit@plt+0x138248> │ │ │ │ - ldreq r3, [r7], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r4, [r7], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8fe8 <__cxa_atexit@plt+0xbbdb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c8ff0 <__cxa_atexit@plt+0xbbdb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ + b 401af4 <__cxa_atexit@plt+0x3f48bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r7], #-1472 @ 0xfffffa40 │ │ │ │ - ldreq r3, [r7], #-3384 @ 0xfffff2c8 │ │ │ │ + strbeq r2, [r7], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq r4, [r7], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c9078 <__cxa_atexit@plt+0xbbe40> │ │ │ │ @@ -192395,27 +192395,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b c9088 <__cxa_atexit@plt+0xbbe50> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r1, [r7], #-1384 @ 0xfffffa98 │ │ │ │ - strbeq r1, [r7], #-2168 @ 0xfffff788 │ │ │ │ - strbeq r1, [r7], #-1364 @ 0xfffffaac │ │ │ │ - ldreq r3, [r7], #-3208 @ 0xfffff378 │ │ │ │ + strbeq r2, [r7], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq r2, [r7], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r2, [r7], #-1348 @ 0xfffffabc │ │ │ │ + ldreq r4, [r7], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c9114 <__cxa_atexit@plt+0xbbedc> │ │ │ │ @@ -192434,23 +192434,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r1, [r7], #-2020 @ 0xfffff81c │ │ │ │ - strbeq r1, [r7], #-1216 @ 0xfffffb40 │ │ │ │ - ldreq r3, [r7], #-3064 @ 0xfffff408 │ │ │ │ + strbeq r2, [r7], #-2004 @ 0xfffff82c │ │ │ │ + strbeq r2, [r7], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq r4, [r7], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -192470,16 +192470,16 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r6, #-922746880 @ 0xc9000000 │ │ │ │ - ldreq r3, [r7], #-2964 @ 0xfffff46c │ │ │ │ + mvnseq r6, #2244608 @ 0x224000 │ │ │ │ + ldreq r4, [r7], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9218 <__cxa_atexit@plt+0xbbfe0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -192507,19 +192507,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r7], #-960 @ 0xfffffc40 │ │ │ │ - strbeq r1, [r7], #-1164 @ 0xfffffb74 │ │ │ │ - strbeq r1, [r7], #-952 @ 0xfffffc48 │ │ │ │ - strbeq r1, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ - ldreq r3, [r7], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r2, [r7], #-944 @ 0xfffffc50 │ │ │ │ + strbeq r2, [r7], #-1148 @ 0xfffffb84 │ │ │ │ + strbeq r2, [r7], #-936 @ 0xfffffc58 │ │ │ │ + strbeq r2, [r7], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq r4, [r7], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c92c8 <__cxa_atexit@plt+0xbc090> │ │ │ │ @@ -192543,27 +192543,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b c92d8 <__cxa_atexit@plt+0xbc0a0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r1, [r7], #-788 @ 0xfffffcec │ │ │ │ - strbeq r1, [r7], #-1576 @ 0xfffff9d8 │ │ │ │ - strbeq r1, [r7], #-772 @ 0xfffffcfc │ │ │ │ - ldreq r3, [r7], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq r2, [r7], #-772 @ 0xfffffcfc │ │ │ │ + strbeq r2, [r7], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq r2, [r7], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r4, [r7], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c9364 <__cxa_atexit@plt+0xbc12c> │ │ │ │ @@ -192582,23 +192582,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r1, [r7], #-1428 @ 0xfffffa6c │ │ │ │ - strbeq r1, [r7], #-624 @ 0xfffffd90 │ │ │ │ - ldreq r3, [r7], #-2488 @ 0xfffff648 │ │ │ │ + strbeq r2, [r7], #-1412 @ 0xfffffa7c │ │ │ │ + strbeq r2, [r7], #-608 @ 0xfffffda0 │ │ │ │ + ldreq r4, [r7], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c93f4 <__cxa_atexit@plt+0xbc1bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -192627,17 +192627,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r1, [r7], #-480 @ 0xfffffe20 │ │ │ │ - mvnseq r6, #-805306363 @ 0xd0000005 │ │ │ │ - ldreq r3, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq r2, [r7], #-464 @ 0xfffffe30 │ │ │ │ + mvnseq r6, #7602176 @ 0x740000 │ │ │ │ + ldreq r4, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -192663,17 +192663,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r1, [r7], #-552 @ 0xfffffdd8 │ │ │ │ - strbeq r1, [r7], #-324 @ 0xfffffebc │ │ │ │ - ldreq r3, [r7], #-2696 @ 0xfffff578 │ │ │ │ + strbeq r2, [r7], #-536 @ 0xfffffde8 │ │ │ │ + strbeq r2, [r7], #-308 @ 0xfffffecc │ │ │ │ + ldreq r4, [r7], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c9510 <__cxa_atexit@plt+0xbc2d8> │ │ │ │ ldr r1, [pc, #76] @ c9518 <__cxa_atexit@plt+0xbc2e0> │ │ │ │ ldr r3, [pc, #76] @ c951c <__cxa_atexit@plt+0xbc2e4> │ │ │ │ @@ -192685,32 +192685,32 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq c9500 <__cxa_atexit@plt+0xbc2c8> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 557050 <__cxa_atexit@plt+0x549e18> │ │ │ │ + b 557158 <__cxa_atexit@plt+0x549f20> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r1, [r7], #-200 @ 0xffffff38 │ │ │ │ - ldreq r3, [r7], #-2580 @ 0xfffff5ec │ │ │ │ + strbeq r2, [r7], #-184 @ 0xffffff48 │ │ │ │ + ldreq r4, [r7], #-2580 @ 0xfffff5ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 557050 <__cxa_atexit@plt+0x549e18> │ │ │ │ - ldreq r3, [r7], #-2536 @ 0xfffff618 │ │ │ │ + b 557158 <__cxa_atexit@plt+0x549f20> │ │ │ │ + ldreq r4, [r7], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c95a4 <__cxa_atexit@plt+0xbc36c> │ │ │ │ ldr r1, [pc, #76] @ c95ac <__cxa_atexit@plt+0xbc374> │ │ │ │ ldr r3, [pc, #76] @ c95b0 <__cxa_atexit@plt+0xbc378> │ │ │ │ @@ -192730,40 +192730,40 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r1, [r7], #-52 @ 0xffffffcc │ │ │ │ - ldreq r3, [r7], #-2420 @ 0xfffff68c │ │ │ │ + strbeq r2, [r7], #-36 @ 0xffffffdc │ │ │ │ + ldreq r4, [r7], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ b 145480 <__cxa_atexit@plt+0x138248> │ │ │ │ - ldreq r3, [r7], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq r4, [r7], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9608 <__cxa_atexit@plt+0xbc3d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c9610 <__cxa_atexit@plt+0xbc3d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ + b 401af4 <__cxa_atexit@plt+0x3f48bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-4000 @ 0xfffff060 │ │ │ │ - ldreq r3, [r7], #-1816 @ 0xfffff8e8 │ │ │ │ + strbeq r1, [r7], #-3984 @ 0xfffff070 │ │ │ │ + ldreq r4, [r7], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c9698 <__cxa_atexit@plt+0xbc460> │ │ │ │ @@ -192787,27 +192787,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b c96a8 <__cxa_atexit@plt+0xbc470> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r0, [r7], #-3912 @ 0xfffff0b8 │ │ │ │ - strbeq r1, [r7], #-600 @ 0xfffffda8 │ │ │ │ - strbeq r0, [r7], #-3892 @ 0xfffff0cc │ │ │ │ - ldreq r3, [r7], #-1640 @ 0xfffff998 │ │ │ │ + strbeq r1, [r7], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r2, [r7], #-584 @ 0xfffffdb8 │ │ │ │ + strbeq r1, [r7], #-3876 @ 0xfffff0dc │ │ │ │ + ldreq r4, [r7], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c9734 <__cxa_atexit@plt+0xbc4fc> │ │ │ │ @@ -192826,23 +192826,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r1, [r7], #-452 @ 0xfffffe3c │ │ │ │ - strbeq r0, [r7], #-3744 @ 0xfffff160 │ │ │ │ - ldreq r3, [r7], #-1496 @ 0xfffffa28 │ │ │ │ + strbeq r2, [r7], #-436 @ 0xfffffe4c │ │ │ │ + strbeq r1, [r7], #-3728 @ 0xfffff170 │ │ │ │ + ldreq r4, [r7], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -192862,16 +192862,16 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r5, #2224 @ 0x8b0 │ │ │ │ - ldreq r3, [r7], #-1396 @ 0xfffffa8c │ │ │ │ + mvnseq r6, #738197505 @ 0x2c000001 │ │ │ │ + ldreq r4, [r7], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9838 <__cxa_atexit@plt+0xbc600> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -192899,19 +192899,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-3488 @ 0xfffff260 │ │ │ │ - strbeq r0, [r7], #-3692 @ 0xfffff194 │ │ │ │ - strbeq r0, [r7], #-3480 @ 0xfffff268 │ │ │ │ - strbeq r1, [r7], #-0 │ │ │ │ - ldreq r3, [r7], #-1236 @ 0xfffffb2c │ │ │ │ + strbeq r1, [r7], #-3472 @ 0xfffff270 │ │ │ │ + strbeq r1, [r7], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq r1, [r7], #-3464 @ 0xfffff278 │ │ │ │ + strbeq r1, [r7], #-4080 @ 0xfffff010 │ │ │ │ + ldreq r4, [r7], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c98e8 <__cxa_atexit@plt+0xbc6b0> │ │ │ │ @@ -192935,27 +192935,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b c98f8 <__cxa_atexit@plt+0xbc6c0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r0, [r7], #-3316 @ 0xfffff30c │ │ │ │ - strbeq r1, [r7], #-8 │ │ │ │ - strbeq r0, [r7], #-3300 @ 0xfffff31c │ │ │ │ - ldreq r3, [r7], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq r1, [r7], #-3300 @ 0xfffff31c │ │ │ │ + strbeq r1, [r7], #-4088 @ 0xfffff008 │ │ │ │ + strbeq r1, [r7], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r4, [r7], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c9984 <__cxa_atexit@plt+0xbc74c> │ │ │ │ @@ -192974,23 +192974,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r0, [r7], #-3956 @ 0xfffff08c │ │ │ │ - strbeq r0, [r7], #-3152 @ 0xfffff3b0 │ │ │ │ - ldreq r3, [r7], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r1, [r7], #-3940 @ 0xfffff09c │ │ │ │ + strbeq r1, [r7], #-3136 @ 0xfffff3c0 │ │ │ │ + ldreq r4, [r7], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9a14 <__cxa_atexit@plt+0xbc7dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -193019,17 +193019,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r0, [r7], #-3008 @ 0xfffff440 │ │ │ │ - mvnseq r5, #7936 @ 0x1f00 │ │ │ │ - ldreq r3, [r7], #-760 @ 0xfffffd08 │ │ │ │ + strbeq r1, [r7], #-2992 @ 0xfffff450 │ │ │ │ + mvnseq r6, #223 @ 0xdf │ │ │ │ + ldreq r4, [r7], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193055,27 +193055,27 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r0, [r7], #-3080 @ 0xfffff3f8 │ │ │ │ - strbeq r0, [r7], #-2852 @ 0xfffff4dc │ │ │ │ - ldreq r3, [r7], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r1, [r7], #-3064 @ 0xfffff408 │ │ │ │ + strbeq r1, [r7], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r4, [r7], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c9af0 <__cxa_atexit@plt+0xbc8b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq r0, [r7], #-3404 @ 0xfffff2b4 │ │ │ │ - ldreq r3, [r7], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq r1, [r7], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq r4, [r7], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -193091,16 +193091,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r5, #204, 28 @ 0xcc0 │ │ │ │ - ldreq r3, [r7], #-480 @ 0xfffffe20 │ │ │ │ + mvnseq r6, #140, 6 @ 0x30000002 │ │ │ │ + ldreq r4, [r7], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c9bb0 <__cxa_atexit@plt+0xbc978> │ │ │ │ @@ -193118,18 +193118,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-2800 @ 0xfffff510 │ │ │ │ - strbeq r0, [r7], #-2588 @ 0xfffff5e4 │ │ │ │ - strbeq r0, [r7], #-3204 @ 0xfffff37c │ │ │ │ - ldreq r3, [r7], #-364 @ 0xfffffe94 │ │ │ │ + strbeq r1, [r7], #-2784 @ 0xfffff520 │ │ │ │ + strbeq r1, [r7], #-2572 @ 0xfffff5f4 │ │ │ │ + strbeq r1, [r7], #-3188 @ 0xfffff38c │ │ │ │ + ldreq r4, [r7], #-364 @ 0xfffffe94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9c30 <__cxa_atexit@plt+0xbc9f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -193154,17 +193154,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r0, [r7], #-2452 @ 0xfffff66c │ │ │ │ - mvnseq r5, #216, 26 @ 0x3600 │ │ │ │ - ldreq r3, [r7], #-220 @ 0xffffff24 │ │ │ │ + strbeq r1, [r7], #-2436 @ 0xfffff67c │ │ │ │ + mvnseq r6, #152, 4 @ 0x80000009 │ │ │ │ + ldreq r4, [r7], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193187,17 +193187,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r0, [r7], #-2540 @ 0xfffff614 │ │ │ │ - strbeq r0, [r7], #-2320 @ 0xfffff6f0 │ │ │ │ - ldreq r3, [r7], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r1, [r7], #-2524 @ 0xfffff624 │ │ │ │ + strbeq r1, [r7], #-2304 @ 0xfffff700 │ │ │ │ + ldreq r4, [r7], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c9d44 <__cxa_atexit@plt+0xbcb0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -193214,26 +193214,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ c9d68 <__cxa_atexit@plt+0xbcb30> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-2184 @ 0xfffff778 │ │ │ │ - strbeq r0, [r7], #-2360 @ 0xfffff6c8 │ │ │ │ - strbeq r0, [r7], #-2176 @ 0xfffff780 │ │ │ │ - ldreq r3, [r7], #-180 @ 0xffffff4c │ │ │ │ + strbeq r1, [r7], #-2168 @ 0xfffff788 │ │ │ │ + strbeq r1, [r7], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq r1, [r7], #-2160 @ 0xfffff790 │ │ │ │ + ldreq r4, [r7], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193258,18 +193258,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r5, #13568 @ 0x3500 │ │ │ │ - strbeq r0, [r7], #-2212 @ 0xfffff75c │ │ │ │ - strbeq r0, [r7], #-2036 @ 0xfffff80c │ │ │ │ - ldreq r3, [r7], #-40 @ 0xffffffd8 │ │ │ │ + mvnseq r6, #245 @ 0xf5 │ │ │ │ + strbeq r1, [r7], #-2196 @ 0xfffff76c │ │ │ │ + strbeq r1, [r7], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r4, [r7], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c9e80 <__cxa_atexit@plt+0xbcc48> │ │ │ │ @@ -193293,27 +193293,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b c9e90 <__cxa_atexit@plt+0xbcc58> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-1888 @ 0xfffff8a0 │ │ │ │ - strbeq r0, [r7], #-2056 @ 0xfffff7f8 │ │ │ │ - strbeq r0, [r7], #-1880 @ 0xfffff8a8 │ │ │ │ - strbeq r0, [r7], #-2064 @ 0xfffff7f0 │ │ │ │ - ldreq r2, [r7], #-3960 @ 0xfffff088 │ │ │ │ + strbeq r1, [r7], #-1872 @ 0xfffff8b0 │ │ │ │ + strbeq r1, [r7], #-2040 @ 0xfffff808 │ │ │ │ + strbeq r1, [r7], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq r1, [r7], #-2048 @ 0xfffff800 │ │ │ │ + ldreq r3, [r7], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c9f34 <__cxa_atexit@plt+0xbccfc> │ │ │ │ @@ -193347,19 +193347,19 @@ │ │ │ │ b c9f44 <__cxa_atexit@plt+0xbcd0c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r0, [r7], #-1708 @ 0xfffff954 │ │ │ │ - mvnseq r5, #872448 @ 0xd5000 │ │ │ │ - strbeq r0, [r7], #-1864 @ 0xfffff8b8 │ │ │ │ - strbeq r0, [r7], #-1688 @ 0xfffff968 │ │ │ │ - ldreq r2, [r7], #-3772 @ 0xfffff144 │ │ │ │ + strbeq r1, [r7], #-1692 @ 0xfffff964 │ │ │ │ + mvnseq r5, #596 @ 0x254 │ │ │ │ + strbeq r1, [r7], #-1848 @ 0xfffff8c8 │ │ │ │ + strbeq r1, [r7], #-1672 @ 0xfffff978 │ │ │ │ + ldreq r3, [r7], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193382,27 +193382,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r0, [r7], #-1760 @ 0xfffff920 │ │ │ │ - strbeq r0, [r7], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq r2, [r7], #-3892 @ 0xfffff0cc │ │ │ │ + strbeq r1, [r7], #-1744 @ 0xfffff930 │ │ │ │ + strbeq r1, [r7], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq r3, [r7], #-3892 @ 0xfffff0cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ca00c <__cxa_atexit@plt+0xbcdd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq r0, [r7], #-2760 @ 0xfffff538 │ │ │ │ - ldreq r2, [r7], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq r1, [r7], #-2744 @ 0xfffff548 │ │ │ │ + ldreq r3, [r7], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -193418,16 +193418,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r5, #2129920 @ 0x208000 │ │ │ │ - ldreq r2, [r7], #-3752 @ 0xfffff158 │ │ │ │ + mvnseq r5, #1056 @ 0x420 │ │ │ │ + ldreq r3, [r7], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ca0cc <__cxa_atexit@plt+0xbce94> │ │ │ │ @@ -193445,18 +193445,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-1492 @ 0xfffffa2c │ │ │ │ - strbeq r0, [r7], #-1280 @ 0xfffffb00 │ │ │ │ - strbeq r0, [r7], #-2560 @ 0xfffff600 │ │ │ │ - ldreq r2, [r7], #-3636 @ 0xfffff1cc │ │ │ │ + strbeq r1, [r7], #-1476 @ 0xfffffa3c │ │ │ │ + strbeq r1, [r7], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq r1, [r7], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r3, [r7], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca14c <__cxa_atexit@plt+0xbcf14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -193481,17 +193481,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r0, [r7], #-1144 @ 0xfffffb88 │ │ │ │ - mvnseq r5, #9306112 @ 0x8e0000 │ │ │ │ - ldreq r2, [r7], #-3492 @ 0xfffff25c │ │ │ │ + strbeq r1, [r7], #-1128 @ 0xfffffb98 │ │ │ │ + mvnseq r5, #4992 @ 0x1380 │ │ │ │ + ldreq r3, [r7], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193514,27 +193514,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r0, [r7], #-1232 @ 0xfffffb30 │ │ │ │ - strbeq r0, [r7], #-1012 @ 0xfffffc0c │ │ │ │ - ldreq r2, [r7], #-3352 @ 0xfffff2e8 │ │ │ │ + strbeq r1, [r7], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r1, [r7], #-996 @ 0xfffffc1c │ │ │ │ + ldreq r3, [r7], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ca21c <__cxa_atexit@plt+0xbcfe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq r0, [r7], #-2236 @ 0xfffff744 │ │ │ │ - ldreq r2, [r7], #-3308 @ 0xfffff314 │ │ │ │ + strbeq r1, [r7], #-2220 @ 0xfffff754 │ │ │ │ + ldreq r3, [r7], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -193550,16 +193550,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r5, #84, 14 @ 0x1500000 │ │ │ │ - ldreq r2, [r7], #-3212 @ 0xfffff374 │ │ │ │ + mvnseq r5, #20, 24 @ 0x1400 │ │ │ │ + ldreq r3, [r7], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ca2dc <__cxa_atexit@plt+0xbd0a4> │ │ │ │ @@ -193577,18 +193577,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-964 @ 0xfffffc3c │ │ │ │ - strbeq r0, [r7], #-752 @ 0xfffffd10 │ │ │ │ - strbeq r0, [r7], #-2036 @ 0xfffff80c │ │ │ │ - ldreq r2, [r7], #-3096 @ 0xfffff3e8 │ │ │ │ + strbeq r1, [r7], #-948 @ 0xfffffc4c │ │ │ │ + strbeq r1, [r7], #-736 @ 0xfffffd20 │ │ │ │ + strbeq r1, [r7], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r3, [r7], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca35c <__cxa_atexit@plt+0xbd124> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -193613,17 +193613,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r0, [r7], #-616 @ 0xfffffd98 │ │ │ │ - mvnseq r5, #96, 12 @ 0x6000000 │ │ │ │ - ldreq r2, [r7], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r1, [r7], #-600 @ 0xfffffda8 │ │ │ │ + mvnseq r5, #32, 22 @ 0x8000 │ │ │ │ + ldreq r3, [r7], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193646,27 +193646,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r0, [r7], #-704 @ 0xfffffd40 │ │ │ │ - strbeq r0, [r7], #-484 @ 0xfffffe1c │ │ │ │ - ldreq r2, [r7], #-2812 @ 0xfffff504 │ │ │ │ + strbeq r1, [r7], #-688 @ 0xfffffd50 │ │ │ │ + strbeq r1, [r7], #-468 @ 0xfffffe2c │ │ │ │ + ldreq r3, [r7], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ca42c <__cxa_atexit@plt+0xbd1f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq r0, [r7], #-1712 @ 0xfffff950 │ │ │ │ - ldreq r2, [r7], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r1, [r7], #-1696 @ 0xfffff960 │ │ │ │ + ldreq r3, [r7], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -193682,16 +193682,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r5, #204, 8 @ 0xcc000000 │ │ │ │ - ldreq r2, [r7], #-2672 @ 0xfffff590 │ │ │ │ + mvnseq r5, #140, 18 @ 0x230000 │ │ │ │ + ldreq r3, [r7], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ca4ec <__cxa_atexit@plt+0xbd2b4> │ │ │ │ @@ -193709,18 +193709,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7], #-436 @ 0xfffffe4c │ │ │ │ - strbeq r0, [r7], #-224 @ 0xffffff20 │ │ │ │ - strbeq r0, [r7], #-1512 @ 0xfffffa18 │ │ │ │ - ldreq r2, [r7], #-2556 @ 0xfffff604 │ │ │ │ + strbeq r1, [r7], #-420 @ 0xfffffe5c │ │ │ │ + strbeq r1, [r7], #-208 @ 0xffffff30 │ │ │ │ + strbeq r1, [r7], #-1496 @ 0xfffffa28 │ │ │ │ + ldreq r3, [r7], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca56c <__cxa_atexit@plt+0xbd334> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -193745,17 +193745,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r0, [r7], #-88 @ 0xffffffa8 │ │ │ │ - mvnseq r5, #216, 6 @ 0x60000003 │ │ │ │ - ldreq r2, [r7], #-2412 @ 0xfffff694 │ │ │ │ + strbeq r1, [r7], #-72 @ 0xffffffb8 │ │ │ │ + mvnseq r5, #152, 16 @ 0x980000 │ │ │ │ + ldreq r3, [r7], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193778,33 +193778,33 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r0, [r7], #-176 @ 0xffffff50 │ │ │ │ - strbeq pc, [r6], #-4052 @ 0xfffff02c @ │ │ │ │ - ldreq r2, [r7], #-1824 @ 0xfffff8e0 │ │ │ │ + strbeq r1, [r7], #-160 @ 0xffffff60 │ │ │ │ + strbeq r0, [r7], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r3, [r7], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca64c <__cxa_atexit@plt+0xbd414> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ca654 <__cxa_atexit@plt+0xbd41c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-3932 @ 0xfffff0a4 @ │ │ │ │ - ldreq r2, [r7], #-2188 @ 0xfffff774 │ │ │ │ + strbeq r0, [r7], #-3916 @ 0xfffff0b4 │ │ │ │ + ldreq r3, [r7], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ca6cc <__cxa_atexit@plt+0xbd494> │ │ │ │ @@ -193830,18 +193830,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq r0, [r7], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq r0, [r7], #-552 @ 0xfffffdd8 │ │ │ │ - strbeq pc, [r6], #-3844 @ 0xfffff0fc @ │ │ │ │ - ldreq r2, [r7], #-2036 @ 0xfffff80c │ │ │ │ + ldreq r1, [r7], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq r1, [r7], #-536 @ 0xfffffde8 │ │ │ │ + strbeq r0, [r7], #-3828 @ 0xfffff10c │ │ │ │ + ldreq r3, [r7], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -193859,16 +193859,16 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvnseq r4, #3472 @ 0xd90 │ │ │ │ - ldreq r2, [r7], #-1740 @ 0xfffff934 │ │ │ │ + mvnseq r5, #1677721602 @ 0x64000002 │ │ │ │ + ldreq r3, [r7], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ca7dc <__cxa_atexit@plt+0xbd5a4> │ │ │ │ @@ -193892,27 +193892,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b ca7ec <__cxa_atexit@plt+0xbd5b4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-3588 @ 0xfffff1fc @ │ │ │ │ - strbeq pc, [r6], #-3756 @ 0xfffff154 @ │ │ │ │ - strbeq pc, [r6], #-3580 @ 0xfffff204 @ │ │ │ │ - strbeq pc, [r6], #-3764 @ 0xfffff14c @ │ │ │ │ - ldreq r2, [r7], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r0, [r7], #-3572 @ 0xfffff20c │ │ │ │ + strbeq r0, [r7], #-3740 @ 0xfffff164 │ │ │ │ + strbeq r0, [r7], #-3564 @ 0xfffff214 │ │ │ │ + strbeq r0, [r7], #-3748 @ 0xfffff15c │ │ │ │ + ldreq r3, [r7], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ca890 <__cxa_atexit@plt+0xbd658> │ │ │ │ @@ -193943,19 +193943,19 @@ │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r0, [r7], #-132 @ 0xffffff7c │ │ │ │ - strbeq pc, [r6], #-3588 @ 0xfffff1fc @ │ │ │ │ - ldreq r0, [r7], #-1104 @ 0xfffffbb0 │ │ │ │ - strbeq pc, [r6], #-3404 @ 0xfffff2b4 @ │ │ │ │ - ldreq r2, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq r1, [r7], #-116 @ 0xffffff8c │ │ │ │ + strbeq r0, [r7], #-3572 @ 0xfffff20c │ │ │ │ + ldreq r1, [r7], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r0, [r7], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq r3, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca920 <__cxa_atexit@plt+0xbd6e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -193982,17 +193982,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strbeq pc, [r6], #-3244 @ 0xfffff354 @ │ │ │ │ - mvnseq r4, #62720 @ 0xf500 │ │ │ │ - ldreq r2, [r7], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r0, [r7], #-3228 @ 0xfffff364 │ │ │ │ + mvnseq r5, #1073741869 @ 0x4000002d │ │ │ │ + ldreq r3, [r7], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194017,27 +194017,27 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq pc, [r6], #-3324 @ 0xfffff304 @ │ │ │ │ - strbeq pc, [r6], #-3100 @ 0xfffff3e4 @ │ │ │ │ - ldreq r2, [r7], #-1268 @ 0xfffffb0c │ │ │ │ + strbeq r0, [r7], #-3308 @ 0xfffff314 │ │ │ │ + strbeq r0, [r7], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq r3, [r7], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ca9f8 <__cxa_atexit@plt+0xbd7c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 144c24 <__cxa_atexit@plt+0x1379ec> │ │ │ │ - strbeq pc, [r6], #-3200 @ 0xfffff380 @ │ │ │ │ - ldreq r2, [r7], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq r0, [r7], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r3, [r7], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194053,16 +194053,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r4, #3216 @ 0xc90 │ │ │ │ - ldreq r2, [r7], #-1128 @ 0xfffffb98 │ │ │ │ + mvnseq r5, #603979778 @ 0x24000002 │ │ │ │ + ldreq r3, [r7], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc caab8 <__cxa_atexit@plt+0xbd880> │ │ │ │ @@ -194080,18 +194080,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 144c24 <__cxa_atexit@plt+0x1379ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-3048 @ 0xfffff418 @ │ │ │ │ - strbeq pc, [r6], #-2836 @ 0xfffff4ec @ │ │ │ │ - strbeq pc, [r6], #-3000 @ 0xfffff448 @ │ │ │ │ - ldreq r2, [r7], #-1012 @ 0xfffffc0c │ │ │ │ + strbeq r0, [r7], #-3032 @ 0xfffff428 │ │ │ │ + strbeq r0, [r7], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq r0, [r7], #-2984 @ 0xfffff458 │ │ │ │ + ldreq r3, [r7], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cab38 <__cxa_atexit@plt+0xbd900> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -194116,17 +194116,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq pc, [r6], #-2700 @ 0xfffff574 @ │ │ │ │ - mvnseq r4, #13632 @ 0x3540 │ │ │ │ - ldreq r2, [r7], #-868 @ 0xfffffc9c │ │ │ │ + strbeq r0, [r7], #-2684 @ 0xfffff584 │ │ │ │ + mvnseq r5, #1342177289 @ 0x50000009 │ │ │ │ + ldreq r3, [r7], #-868 @ 0xfffffc9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194149,33 +194149,33 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq pc, [r6], #-2788 @ 0xfffff51c @ │ │ │ │ - strbeq pc, [r6], #-2568 @ 0xfffff5f8 @ │ │ │ │ - ldreq r2, [r7], #-340 @ 0xfffffeac │ │ │ │ + strbeq r0, [r7], #-2772 @ 0xfffff52c │ │ │ │ + strbeq r0, [r7], #-2552 @ 0xfffff608 │ │ │ │ + ldreq r3, [r7], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cac18 <__cxa_atexit@plt+0xbd9e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ cac20 <__cxa_atexit@plt+0xbd9e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-2448 @ 0xfffff670 @ │ │ │ │ - ldreq r2, [r7], #-336 @ 0xfffffeb0 │ │ │ │ + strbeq r0, [r7], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r3, [r7], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cacbc <__cxa_atexit@plt+0xbda84> │ │ │ │ @@ -194204,28 +194204,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b caccc <__cxa_atexit@plt+0xbda94> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq pc, [r6], #-2356 @ 0xfffff6cc @ │ │ │ │ - strbeq pc, [r6], #-2512 @ 0xfffff630 @ │ │ │ │ - strbeq pc, [r6], #-3128 @ 0xfffff3c8 @ │ │ │ │ - strbeq pc, [r6], #-2324 @ 0xfffff6ec @ │ │ │ │ - ldreq r2, [r7], #-132 @ 0xffffff7c │ │ │ │ + strbeq r0, [r7], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq r0, [r7], #-2496 @ 0xfffff640 │ │ │ │ + strbeq r0, [r7], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq r0, [r7], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq r3, [r7], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194250,18 +194250,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r4, #12713984 @ 0xc20000 │ │ │ │ - strbeq pc, [r6], #-2336 @ 0xfffff6e0 @ │ │ │ │ - strbeq pc, [r6], #-2160 @ 0xfffff790 @ │ │ │ │ - ldreq r2, [r7], #-168 @ 0xffffff58 │ │ │ │ + mvnseq r4, #8320 @ 0x2080 │ │ │ │ + strbeq r0, [r7], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq r0, [r7], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r3, [r7], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cae00 <__cxa_atexit@plt+0xbdbc8> │ │ │ │ @@ -194285,27 +194285,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cae10 <__cxa_atexit@plt+0xbdbd8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-2016 @ 0xfffff820 @ │ │ │ │ - strbeq pc, [r6], #-2184 @ 0xfffff778 @ │ │ │ │ - strbeq pc, [r6], #-2008 @ 0xfffff828 @ │ │ │ │ - strbeq pc, [r6], #-2192 @ 0xfffff770 @ │ │ │ │ - ldreq r1, [r7], #-4088 @ 0xfffff008 │ │ │ │ + strbeq r0, [r7], #-2000 @ 0xfffff830 │ │ │ │ + strbeq r0, [r7], #-2168 @ 0xfffff788 │ │ │ │ + strbeq r0, [r7], #-1992 @ 0xfffff838 │ │ │ │ + strbeq r0, [r7], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r2, [r7], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi caed4 <__cxa_atexit@plt+0xbdc9c> │ │ │ │ @@ -194338,28 +194338,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b caee4 <__cxa_atexit@plt+0xbdcac> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq pc, [r6], #-1836 @ 0xfffff8d4 @ │ │ │ │ - strbeq pc, [r6], #-2620 @ 0xfffff5c4 @ │ │ │ │ - strbeq pc, [r6], #-1980 @ 0xfffff844 @ │ │ │ │ - strbeq pc, [r6], #-1804 @ 0xfffff8f4 @ │ │ │ │ - ldreq r1, [r7], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r0, [r7], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r0, [r7], #-2604 @ 0xfffff5d4 │ │ │ │ + strbeq r0, [r7], #-1964 @ 0xfffff854 │ │ │ │ + strbeq r0, [r7], #-1788 @ 0xfffff904 │ │ │ │ + ldreq r2, [r7], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi caf94 <__cxa_atexit@plt+0xbdd5c> │ │ │ │ @@ -194395,19 +194395,19 @@ │ │ │ │ b cafa4 <__cxa_atexit@plt+0xbdd6c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq pc, [r6], #-1624 @ 0xfffff9a8 @ │ │ │ │ - mvnseq r4, #148897792 @ 0x8e00000 │ │ │ │ - strbeq pc, [r6], #-1776 @ 0xfffff910 @ │ │ │ │ - strbeq pc, [r6], #-1600 @ 0xfffff9c0 @ │ │ │ │ - ldreq r1, [r7], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq r0, [r7], #-1608 @ 0xfffff9b8 │ │ │ │ + mvnseq r4, #79872 @ 0x13800 │ │ │ │ + strbeq r0, [r7], #-1760 @ 0xfffff920 │ │ │ │ + strbeq r0, [r7], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq r2, [r7], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194430,49 +194430,49 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq pc, [r6], #-1664 @ 0xfffff980 @ │ │ │ │ - strbeq pc, [r6], #-1436 @ 0xfffffa64 @ │ │ │ │ - ldreq r1, [r7], #-3684 @ 0xfffff19c │ │ │ │ + strbeq r0, [r7], #-1648 @ 0xfffff990 │ │ │ │ + strbeq r0, [r7], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq r2, [r7], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb07c <__cxa_atexit@plt+0xbde44> │ │ │ │ ldr r2, [pc, #28] @ cb084 <__cxa_atexit@plt+0xbde4c> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 573bb0 <__cxa_atexit@plt+0x566978> │ │ │ │ + b 573cb8 <__cxa_atexit@plt+0x566a80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-1328 @ 0xfffffad0 @ │ │ │ │ + strbeq r0, [r7], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb0bc <__cxa_atexit@plt+0xbde84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ cb0c4 <__cxa_atexit@plt+0xbde8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-1264 @ 0xfffffb10 @ │ │ │ │ - ldreq r1, [r7], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq r0, [r7], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r2, [r7], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb160 <__cxa_atexit@plt+0xbdf28> │ │ │ │ @@ -194501,28 +194501,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cb170 <__cxa_atexit@plt+0xbdf38> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq pc, [r6], #-1168 @ 0xfffffb70 @ │ │ │ │ - strbeq pc, [r6], #-1324 @ 0xfffffad4 @ │ │ │ │ - strbeq pc, [r6], #-1940 @ 0xfffff86c @ │ │ │ │ - strbeq pc, [r6], #-1136 @ 0xfffffb90 @ │ │ │ │ - ldreq r1, [r7], #-3220 @ 0xfffff36c │ │ │ │ + strbeq r0, [r7], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq r0, [r7], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq r0, [r7], #-1924 @ 0xfffff87c │ │ │ │ + strbeq r0, [r7], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq r2, [r7], #-3220 @ 0xfffff36c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb248 <__cxa_atexit@plt+0xbe010> │ │ │ │ @@ -194559,28 +194559,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ add r0, r3, #24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str ip, [r3, #8] │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cb258 <__cxa_atexit@plt+0xbe020> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq pc, [r6], #-968 @ 0xfffffc38 @ │ │ │ │ - strbeq pc, [r6], #-1748 @ 0xfffff92c @ │ │ │ │ - strbeq pc, [r6], #-1104 @ 0xfffffbb0 @ │ │ │ │ - strbeq pc, [r6], #-928 @ 0xfffffc60 @ │ │ │ │ - ldreq r1, [r7], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r0, [r7], #-952 @ 0xfffffc48 │ │ │ │ + strbeq r0, [r7], #-1732 @ 0xfffff93c │ │ │ │ + strbeq r0, [r7], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq r0, [r7], #-912 @ 0xfffffc70 │ │ │ │ + ldreq r2, [r7], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194606,17 +194606,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq pc, [r6], #-940 @ 0xfffffc54 @ │ │ │ │ - strbeq pc, [r6], #-744 @ 0xfffffd18 @ │ │ │ │ - ldreq r1, [r7], #-2844 @ 0xfffff4e4 │ │ │ │ + strbeq r0, [r7], #-924 @ 0xfffffc64 │ │ │ │ + strbeq r0, [r7], #-728 @ 0xfffffd28 │ │ │ │ + ldreq r2, [r7], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -194643,17 +194643,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - strbeq pc, [r6], #-792 @ 0xfffffce8 @ │ │ │ │ - strbeq pc, [r6], #-596 @ 0xfffffdac @ │ │ │ │ - ldreq r1, [r7], #-2692 @ 0xfffff57c │ │ │ │ + strbeq r0, [r7], #-776 @ 0xfffffcf8 │ │ │ │ + strbeq r0, [r7], #-580 @ 0xfffffdbc │ │ │ │ + ldreq r2, [r7], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194669,16 +194669,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r4, #121634816 @ 0x7400000 │ │ │ │ - ldreq r1, [r7], #-2596 @ 0xfffff5dc │ │ │ │ + mvnseq r4, #3620864 @ 0x374000 │ │ │ │ + ldreq r2, [r7], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r1, r3 │ │ │ │ bcc cb4a4 <__cxa_atexit@plt+0xbe26c> │ │ │ │ @@ -194722,19 +194722,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6], #-576 @ 0xfffffdc0 @ │ │ │ │ - strbeq pc, [r6], #-364 @ 0xfffffe94 @ │ │ │ │ + strbeq r0, [r7], #-560 @ 0xfffffdd0 │ │ │ │ + strbeq r0, [r7], #-348 @ 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbeq pc, [r6], #-496 @ 0xfffffe10 @ │ │ │ │ - ldreq r1, [r7], #-2372 @ 0xfffff6bc │ │ │ │ + strbeq r0, [r7], #-480 @ 0xfffffe20 │ │ │ │ + ldreq r2, [r7], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb544 <__cxa_atexit@plt+0xbe30c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -194759,17 +194759,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq pc, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - mvnseq r4, #-201326590 @ 0xf4000002 │ │ │ │ - ldreq r1, [r7], #-2228 @ 0xfffff74c │ │ │ │ + strbeq r0, [r7], #-112 @ 0xffffff90 │ │ │ │ + mvnseq r4, #8192000 @ 0x7d0000 │ │ │ │ + ldreq r2, [r7], #-2228 @ 0xfffff74c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194792,27 +194792,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq pc, [r6], #-216 @ 0xffffff28 @ │ │ │ │ - strbeq lr, [r6], #-4092 @ 0xfffff004 │ │ │ │ - ldreq r1, [r7], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r0, [r7], #-200 @ 0xffffff38 │ │ │ │ + strbeq pc, [r6], #-4076 @ 0xfffff014 @ │ │ │ │ + ldreq r2, [r7], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cb614 <__cxa_atexit@plt+0xbe3dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 256a60 <__cxa_atexit@plt+0x249828> │ │ │ │ - strbeq pc, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - ldreq r1, [r7], #-2180 @ 0xfffff77c │ │ │ │ + strbeq r0, [r7], #-84 @ 0xffffffac │ │ │ │ + ldreq r2, [r7], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194828,16 +194828,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r4, #-536870906 @ 0xe0000006 │ │ │ │ - ldreq r1, [r7], #-2084 @ 0xfffff7dc │ │ │ │ + mvnseq r4, #12058624 @ 0xb80000 │ │ │ │ + ldreq r2, [r7], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cb6d4 <__cxa_atexit@plt+0xbe49c> │ │ │ │ @@ -194855,18 +194855,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #217 @ 0xd9 │ │ │ │ b 256a60 <__cxa_atexit@plt+0x249828> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-4044 @ 0xfffff034 │ │ │ │ - strbeq lr, [r6], #-3832 @ 0xfffff108 │ │ │ │ - strbeq lr, [r6], #-3996 @ 0xfffff064 │ │ │ │ - ldreq r1, [r7], #-1968 @ 0xfffff850 │ │ │ │ + strbeq pc, [r6], #-4028 @ 0xfffff044 @ │ │ │ │ + strbeq pc, [r6], #-3816 @ 0xfffff118 @ │ │ │ │ + strbeq pc, [r6], #-3980 @ 0xfffff074 @ │ │ │ │ + ldreq r2, [r7], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb754 <__cxa_atexit@plt+0xbe51c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -194891,17 +194891,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq lr, [r6], #-3696 @ 0xfffff190 │ │ │ │ - mvnseq r4, #-2147483618 @ 0x8000001e │ │ │ │ - ldreq r1, [r7], #-1824 @ 0xfffff8e0 │ │ │ │ + strbeq pc, [r6], #-3680 @ 0xfffff1a0 @ │ │ │ │ + mvnseq r4, #60817408 @ 0x3a00000 │ │ │ │ + ldreq r2, [r7], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194924,17 +194924,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq lr, [r6], #-3784 @ 0xfffff138 │ │ │ │ - strbeq lr, [r6], #-3564 @ 0xfffff214 │ │ │ │ - ldreq r1, [r7], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq pc, [r6], #-3768 @ 0xfffff148 @ │ │ │ │ + strbeq pc, [r6], #-3548 @ 0xfffff224 @ │ │ │ │ + ldreq r2, [r7], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cb868 <__cxa_atexit@plt+0xbe630> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -194951,26 +194951,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cb88c <__cxa_atexit@plt+0xbe654> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-3428 @ 0xfffff29c │ │ │ │ - strbeq lr, [r6], #-3604 @ 0xfffff1ec │ │ │ │ - strbeq lr, [r6], #-3420 @ 0xfffff2a4 │ │ │ │ - ldreq r1, [r7], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq pc, [r6], #-3412 @ 0xfffff2ac @ │ │ │ │ + strbeq pc, [r6], #-3588 @ 0xfffff1fc @ │ │ │ │ + strbeq pc, [r6], #-3404 @ 0xfffff2b4 @ │ │ │ │ + ldreq r2, [r7], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194995,18 +194995,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r3, #892 @ 0x37c │ │ │ │ - strbeq lr, [r6], #-3456 @ 0xfffff280 │ │ │ │ - strbeq lr, [r6], #-3280 @ 0xfffff330 │ │ │ │ - ldreq r1, [r7], #-1284 @ 0xfffffafc │ │ │ │ + mvnseq r4, #-1627389952 @ 0x9f000000 │ │ │ │ + strbeq pc, [r6], #-3440 @ 0xfffff290 @ │ │ │ │ + strbeq pc, [r6], #-3264 @ 0xfffff340 @ │ │ │ │ + ldreq r2, [r7], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb9a4 <__cxa_atexit@plt+0xbe76c> │ │ │ │ @@ -195030,27 +195030,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cb9b4 <__cxa_atexit@plt+0xbe77c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-3132 @ 0xfffff3c4 │ │ │ │ - strbeq lr, [r6], #-3300 @ 0xfffff31c │ │ │ │ - strbeq lr, [r6], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq lr, [r6], #-3308 @ 0xfffff314 │ │ │ │ - ldreq r1, [r7], #-1108 @ 0xfffffbac │ │ │ │ + strbeq pc, [r6], #-3116 @ 0xfffff3d4 @ │ │ │ │ + strbeq pc, [r6], #-3284 @ 0xfffff32c @ │ │ │ │ + strbeq pc, [r6], #-3108 @ 0xfffff3dc @ │ │ │ │ + strbeq pc, [r6], #-3292 @ 0xfffff324 @ │ │ │ │ + ldreq r2, [r7], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cba58 <__cxa_atexit@plt+0xbe820> │ │ │ │ @@ -195084,19 +195084,19 @@ │ │ │ │ b cba68 <__cxa_atexit@plt+0xbe830> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq lr, [r6], #-2952 @ 0xfffff478 │ │ │ │ - mvnseq r3, #2032 @ 0x7f0 │ │ │ │ - strbeq lr, [r6], #-3108 @ 0xfffff3dc │ │ │ │ - strbeq lr, [r6], #-2932 @ 0xfffff48c │ │ │ │ - ldreq r1, [r7], #-920 @ 0xfffffc68 │ │ │ │ + strbeq pc, [r6], #-2936 @ 0xfffff488 @ │ │ │ │ + mvnseq r4, #-67108864 @ 0xfc000000 │ │ │ │ + strbeq pc, [r6], #-3092 @ 0xfffff3ec @ │ │ │ │ + strbeq pc, [r6], #-2916 @ 0xfffff49c @ │ │ │ │ + ldreq r2, [r7], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -195119,17 +195119,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq lr, [r6], #-3004 @ 0xfffff444 │ │ │ │ - strbeq lr, [r6], #-2784 @ 0xfffff520 │ │ │ │ - ldreq pc, [r6], #-304 @ 0xfffffed0 │ │ │ │ + strbeq pc, [r6], #-2988 @ 0xfffff454 @ │ │ │ │ + strbeq pc, [r6], #-2768 @ 0xfffff530 @ │ │ │ │ + ldreq r0, [r7], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cbb74 <__cxa_atexit@plt+0xbe93c> │ │ │ │ ldr r1, [pc, #80] @ cbb80 <__cxa_atexit@plt+0xbe948> │ │ │ │ @@ -195151,32 +195151,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq lr, [r6], #-2660 @ 0xfffff59c │ │ │ │ - strbeq lr, [r6], #-2820 @ 0xfffff4fc │ │ │ │ - ldreq pc, [r6], #-176 @ 0xffffff50 │ │ │ │ + strbeq pc, [r6], #-2644 @ 0xfffff5ac @ │ │ │ │ + strbeq pc, [r6], #-2804 @ 0xfffff50c @ │ │ │ │ + ldreq r0, [r7], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ cbbb4 <__cxa_atexit@plt+0xbe97c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ec820 <__cxa_atexit@plt+0xdf5e8> │ │ │ │ - strbeq lr, [r6], #-2744 @ 0xfffff548 │ │ │ │ + strbeq pc, [r6], #-2728 @ 0xfffff558 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195192,15 +195192,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r3, #36096 @ 0x8d00 │ │ │ │ + mvnseq r4, #1073741843 @ 0x40000013 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cbc74 <__cxa_atexit@plt+0xbea3c> │ │ │ │ @@ -195210,21 +195210,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ cbc88 <__cxa_atexit@plt+0xbea50> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-2592 @ 0xfffff5e0 │ │ │ │ - strbeq lr, [r6], #-2380 @ 0xfffff6b4 │ │ │ │ + strbeq pc, [r6], #-2576 @ 0xfffff5f0 @ │ │ │ │ + strbeq pc, [r6], #-2364 @ 0xfffff6c4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cbcec <__cxa_atexit@plt+0xbeab4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -195249,16 +195249,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq lr, [r6], #-2264 @ 0xfffff728 │ │ │ │ - mvnseq r3, #181248 @ 0x2c400 │ │ │ │ + strbeq pc, [r6], #-2248 @ 0xfffff738 @ │ │ │ │ + mvnseq r4, #113 @ 0x71 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -195281,17 +195281,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq lr, [r6], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq lr, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ - ldreq lr, [r6], #-3764 @ 0xfffff14c │ │ │ │ + strbeq pc, [r6], #-2340 @ 0xfffff6dc @ │ │ │ │ + strbeq pc, [r6], #-2120 @ 0xfffff7b8 @ │ │ │ │ + ldreq pc, [r6], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cbdd8 <__cxa_atexit@plt+0xbeba0> │ │ │ │ ldr r8, [pc, #44] @ cbde0 <__cxa_atexit@plt+0xbeba8> │ │ │ │ ldr r2, [pc, #44] @ cbde4 <__cxa_atexit@plt+0xbebac> │ │ │ │ @@ -195299,37 +195299,37 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #32] @ cbde8 <__cxa_atexit@plt+0xbebb0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 401394 <__cxa_atexit@plt+0x3f415c> │ │ │ │ + b 4013e4 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r6], #-3736 @ 0xfffff168 │ │ │ │ - strbeq lr, [r6], #-2016 @ 0xfffff820 │ │ │ │ - strbeq lr, [r6], #-2208 @ 0xfffff760 │ │ │ │ - ldreq r0, [r7], #-3904 @ 0xfffff0c0 │ │ │ │ + ldreq pc, [r6], #-3736 @ 0xfffff168 │ │ │ │ + strbeq pc, [r6], #-2000 @ 0xfffff830 @ │ │ │ │ + strbeq pc, [r6], #-2192 @ 0xfffff770 @ │ │ │ │ + ldreq r1, [r7], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cbe20 <__cxa_atexit@plt+0xbebe8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ cbe28 <__cxa_atexit@plt+0xbebf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ + b 401af4 <__cxa_atexit@plt+0x3f48bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-1928 @ 0xfffff878 │ │ │ │ - ldreq r0, [r7], #-3840 @ 0xfffff100 │ │ │ │ + strbeq pc, [r6], #-1912 @ 0xfffff888 @ │ │ │ │ + ldreq r1, [r7], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cbe94 <__cxa_atexit@plt+0xbec5c> │ │ │ │ @@ -195346,23 +195346,23 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq lr, [r6], #-2652 @ 0xfffff5a4 │ │ │ │ - strbeq lr, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ - ldreq r0, [r7], #-3704 @ 0xfffff188 │ │ │ │ + strbeq pc, [r6], #-2636 @ 0xfffff5b4 @ │ │ │ │ + strbeq pc, [r6], #-1832 @ 0xfffff8d8 @ │ │ │ │ + ldreq r1, [r7], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195380,16 +195380,16 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvnseq r3, #254803968 @ 0xf300000 │ │ │ │ - ldreq r0, [r7], #-3612 @ 0xfffff1e4 │ │ │ │ + mvnseq r3, #183296 @ 0x2cc00 │ │ │ │ + ldreq r1, [r7], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cbf90 <__cxa_atexit@plt+0xbed58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -195417,19 +195417,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-1608 @ 0xfffff9b8 │ │ │ │ - strbeq lr, [r6], #-1812 @ 0xfffff8ec │ │ │ │ - strbeq lr, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ - strbeq lr, [r6], #-2216 @ 0xfffff758 │ │ │ │ - ldreq r0, [r7], #-3452 @ 0xfffff284 │ │ │ │ + strbeq pc, [r6], #-1592 @ 0xfffff9c8 @ │ │ │ │ + strbeq pc, [r6], #-1796 @ 0xfffff8fc @ │ │ │ │ + strbeq pc, [r6], #-1584 @ 0xfffff9d0 @ │ │ │ │ + strbeq pc, [r6], #-2200 @ 0xfffff768 @ │ │ │ │ + ldreq r1, [r7], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cc024 <__cxa_atexit@plt+0xbedec> │ │ │ │ @@ -195446,23 +195446,23 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq lr, [r6], #-2252 @ 0xfffff734 │ │ │ │ - strbeq lr, [r6], #-1448 @ 0xfffffa58 │ │ │ │ - ldreq r0, [r7], #-3320 @ 0xfffff308 │ │ │ │ + strbeq pc, [r6], #-2236 @ 0xfffff744 @ │ │ │ │ + strbeq pc, [r6], #-1432 @ 0xfffffa68 @ │ │ │ │ + ldreq r1, [r7], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc0ac <__cxa_atexit@plt+0xbee74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -195489,17 +195489,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq lr, [r6], #-1312 @ 0xfffffae0 │ │ │ │ - mvnseq r3, #297795584 @ 0x11c00000 │ │ │ │ - ldreq r0, [r7], #-3168 @ 0xfffff3a0 │ │ │ │ + strbeq pc, [r6], #-1296 @ 0xfffffaf0 @ │ │ │ │ + mvnseq r3, #28672 @ 0x7000 │ │ │ │ + ldreq r1, [r7], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -195524,27 +195524,27 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq lr, [r6], #-1392 @ 0xfffffa90 │ │ │ │ - strbeq lr, [r6], #-1168 @ 0xfffffb70 │ │ │ │ - ldreq r0, [r7], #-3032 @ 0xfffff428 │ │ │ │ + strbeq pc, [r6], #-1376 @ 0xfffffaa0 @ │ │ │ │ + strbeq pc, [r6], #-1152 @ 0xfffffb80 @ │ │ │ │ + ldreq r1, [r7], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cc184 <__cxa_atexit@plt+0xbef4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq lr, [r6], #-1720 @ 0xfffff948 │ │ │ │ - ldreq r0, [r7], #-2988 @ 0xfffff454 │ │ │ │ + strbeq pc, [r6], #-1704 @ 0xfffff958 @ │ │ │ │ + ldreq r1, [r7], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195560,16 +195560,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r3, #191889408 @ 0xb700000 │ │ │ │ - ldreq r0, [r7], #-2892 @ 0xfffff4b4 │ │ │ │ + mvnseq r3, #121856 @ 0x1dc00 │ │ │ │ + ldreq r1, [r7], #-2892 @ 0xfffff4b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cc244 <__cxa_atexit@plt+0xbf00c> │ │ │ │ @@ -195587,18 +195587,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-1116 @ 0xfffffba4 │ │ │ │ - strbeq lr, [r6], #-904 @ 0xfffffc78 │ │ │ │ - strbeq lr, [r6], #-1520 @ 0xfffffa10 │ │ │ │ - ldreq r0, [r7], #-2776 @ 0xfffff528 │ │ │ │ + strbeq pc, [r6], #-1100 @ 0xfffffbb4 @ │ │ │ │ + strbeq pc, [r6], #-888 @ 0xfffffc88 @ │ │ │ │ + strbeq pc, [r6], #-1504 @ 0xfffffa20 @ │ │ │ │ + ldreq r1, [r7], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc2c4 <__cxa_atexit@plt+0xbf08c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -195623,17 +195623,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq lr, [r6], #-768 @ 0xfffffd00 │ │ │ │ - mvnseq r3, #817889280 @ 0x30c00000 │ │ │ │ - ldreq r0, [r7], #-2632 @ 0xfffff5b8 │ │ │ │ + strbeq pc, [r6], #-752 @ 0xfffffd10 @ │ │ │ │ + mvnseq r3, #536576 @ 0x83000 │ │ │ │ + ldreq r1, [r7], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -195656,33 +195656,33 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq lr, [r6], #-856 @ 0xfffffca8 │ │ │ │ - strbeq lr, [r6], #-636 @ 0xfffffd84 │ │ │ │ - ldreq r0, [r7], #-2504 @ 0xfffff638 │ │ │ │ + strbeq pc, [r6], #-840 @ 0xfffffcb8 @ │ │ │ │ + strbeq pc, [r6], #-620 @ 0xfffffd94 @ │ │ │ │ + ldreq r1, [r7], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc3a4 <__cxa_atexit@plt+0xbf16c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ cc3ac <__cxa_atexit@plt+0xbf174> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-516 @ 0xfffffdfc │ │ │ │ - ldreq r0, [r7], #-2500 @ 0xfffff63c │ │ │ │ + strbeq pc, [r6], #-500 @ 0xfffffe0c @ │ │ │ │ + ldreq r1, [r7], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc448 <__cxa_atexit@plt+0xbf210> │ │ │ │ @@ -195711,28 +195711,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cc458 <__cxa_atexit@plt+0xbf220> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq lr, [r6], #-424 @ 0xfffffe58 │ │ │ │ - strbeq lr, [r6], #-580 @ 0xfffffdbc │ │ │ │ - strbeq lr, [r6], #-1196 @ 0xfffffb54 │ │ │ │ - strbeq lr, [r6], #-392 @ 0xfffffe78 │ │ │ │ - ldreq r0, [r7], #-2296 @ 0xfffff708 │ │ │ │ + strbeq pc, [r6], #-408 @ 0xfffffe68 @ │ │ │ │ + strbeq pc, [r6], #-564 @ 0xfffffdcc @ │ │ │ │ + strbeq pc, [r6], #-1180 @ 0xfffffb64 @ │ │ │ │ + strbeq pc, [r6], #-376 @ 0xfffffe88 @ │ │ │ │ + ldreq r1, [r7], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -195757,18 +195757,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r3, #-2147483646 @ 0x80000002 │ │ │ │ - strbeq lr, [r6], #-404 @ 0xfffffe6c │ │ │ │ - strbeq lr, [r6], #-228 @ 0xffffff1c │ │ │ │ - ldreq r0, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ + mvnseq r3, #847249408 @ 0x32800000 │ │ │ │ + strbeq pc, [r6], #-388 @ 0xfffffe7c @ │ │ │ │ + strbeq pc, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + ldreq r1, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc58c <__cxa_atexit@plt+0xbf354> │ │ │ │ @@ -195792,27 +195792,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cc59c <__cxa_atexit@plt+0xbf364> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-84 @ 0xffffffac │ │ │ │ - strbeq lr, [r6], #-252 @ 0xffffff04 │ │ │ │ - strbeq lr, [r6], #-76 @ 0xffffffb4 │ │ │ │ - strbeq lr, [r6], #-260 @ 0xfffffefc │ │ │ │ - ldreq r0, [r7], #-2156 @ 0xfffff794 │ │ │ │ + strbeq pc, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + strbeq pc, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + strbeq pc, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + strbeq pc, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + ldreq r1, [r7], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc660 <__cxa_atexit@plt+0xbf428> │ │ │ │ @@ -195845,28 +195845,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cc670 <__cxa_atexit@plt+0xbf438> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sp, [r6], #-4000 @ 0xfffff060 │ │ │ │ - strbeq lr, [r6], #-688 @ 0xfffffd50 │ │ │ │ - strbeq lr, [r6], #-48 @ 0xffffffd0 │ │ │ │ - strbeq sp, [r6], #-3968 @ 0xfffff080 │ │ │ │ - ldreq r0, [r7], #-1940 @ 0xfffff86c │ │ │ │ + strbeq lr, [r6], #-3984 @ 0xfffff070 │ │ │ │ + strbeq pc, [r6], #-672 @ 0xfffffd60 @ │ │ │ │ + strbeq pc, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + strbeq lr, [r6], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r1, [r7], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc720 <__cxa_atexit@plt+0xbf4e8> │ │ │ │ @@ -195902,19 +195902,19 @@ │ │ │ │ b cc730 <__cxa_atexit@plt+0xbf4f8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq sp, [r6], #-3788 @ 0xfffff134 │ │ │ │ - mvnseq r2, #3424 @ 0xd60 │ │ │ │ - strbeq sp, [r6], #-3940 @ 0xfffff09c │ │ │ │ - strbeq sp, [r6], #-3764 @ 0xfffff14c │ │ │ │ - ldreq r0, [r7], #-1744 @ 0xfffff930 │ │ │ │ + strbeq lr, [r6], #-3772 @ 0xfffff144 │ │ │ │ + mvnseq r3, #1476395010 @ 0x58000002 │ │ │ │ + strbeq lr, [r6], #-3924 @ 0xfffff0ac │ │ │ │ + strbeq lr, [r6], #-3748 @ 0xfffff15c │ │ │ │ + ldreq r1, [r7], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -195937,17 +195937,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sp, [r6], #-3828 @ 0xfffff10c │ │ │ │ - strbeq sp, [r6], #-3600 @ 0xfffff1f0 │ │ │ │ - ldreq r0, [r7], #-1708 @ 0xfffff954 │ │ │ │ + strbeq lr, [r6], #-3812 @ 0xfffff11c │ │ │ │ + strbeq lr, [r6], #-3584 @ 0xfffff200 │ │ │ │ + ldreq r1, [r7], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc838 <__cxa_atexit@plt+0xbf600> │ │ │ │ ldr r2, [pc, #76] @ cc844 <__cxa_atexit@plt+0xbf60c> │ │ │ │ @@ -195963,23 +195963,23 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ cc84c <__cxa_atexit@plt+0xbf614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ cc850 <__cxa_atexit@plt+0xbf618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6], #-728 @ 0xfffffd28 │ │ │ │ - strbeq lr, [r6], #-396 @ 0xfffffe74 │ │ │ │ - strbeq lr, [r6], #-688 @ 0xfffffd50 │ │ │ │ - strbeq lr, [r6], #-680 @ 0xfffffd58 │ │ │ │ - ldreq r0, [r7], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq pc, [r6], #-712 @ 0xfffffd38 @ │ │ │ │ + strbeq pc, [r6], #-380 @ 0xfffffe84 @ │ │ │ │ + strbeq pc, [r6], #-672 @ 0xfffffd60 @ │ │ │ │ + strbeq pc, [r6], #-664 @ 0xfffffd68 @ │ │ │ │ + ldreq r1, [r7], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195995,16 +195995,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvnseq r2, #2112 @ 0x840 │ │ │ │ - ldreq r0, [r7], #-1480 @ 0xfffffa38 │ │ │ │ + mvnseq r3, #1073741880 @ 0x40000038 │ │ │ │ + ldreq r1, [r7], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi cc94c <__cxa_atexit@plt+0xbf714> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -196032,29 +196032,29 @@ │ │ │ │ ldr r5, [pc, #68] @ cc978 <__cxa_atexit@plt+0xbf740> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #60] @ cc97c <__cxa_atexit@plt+0xbf744> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-3460 @ 0xfffff27c │ │ │ │ - strbeq sp, [r6], #-3248 @ 0xfffff350 │ │ │ │ - strbeq lr, [r6], #-452 @ 0xfffffe3c │ │ │ │ - strbeq lr, [r6], #-124 @ 0xffffff84 │ │ │ │ - strbeq lr, [r6], #-416 @ 0xfffffe60 │ │ │ │ - strbeq lr, [r6], #-408 @ 0xfffffe68 │ │ │ │ - ldreq r0, [r7], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq lr, [r6], #-3444 @ 0xfffff28c │ │ │ │ + strbeq lr, [r6], #-3232 @ 0xfffff360 │ │ │ │ + strbeq pc, [r6], #-436 @ 0xfffffe4c @ │ │ │ │ + strbeq pc, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + strbeq pc, [r6], #-400 @ 0xfffffe70 @ │ │ │ │ + strbeq pc, [r6], #-392 @ 0xfffffe78 @ │ │ │ │ + ldreq r1, [r7], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc9e4 <__cxa_atexit@plt+0xbf7ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -196079,17 +196079,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq sp, [r6], #-3040 @ 0xfffff420 │ │ │ │ - mvnseq r2, #222208 @ 0x36400 │ │ │ │ - ldreq r0, [r7], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq lr, [r6], #-3024 @ 0xfffff430 │ │ │ │ + mvnseq r3, #153 @ 0x99 │ │ │ │ + ldreq r1, [r7], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196112,33 +196112,33 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq sp, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ - strbeq sp, [r6], #-2908 @ 0xfffff4a4 │ │ │ │ - ldreq r0, [r7], #-680 @ 0xfffffd58 │ │ │ │ + strbeq lr, [r6], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq lr, [r6], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r1, [r7], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ccac4 <__cxa_atexit@plt+0xbf88c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ccacc <__cxa_atexit@plt+0xbf894> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-2788 @ 0xfffff51c │ │ │ │ - ldreq r0, [r7], #-676 @ 0xfffffd5c │ │ │ │ + strbeq lr, [r6], #-2772 @ 0xfffff52c │ │ │ │ + ldreq r1, [r7], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ccb68 <__cxa_atexit@plt+0xbf930> │ │ │ │ @@ -196167,28 +196167,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b ccb78 <__cxa_atexit@plt+0xbf940> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq sp, [r6], #-2696 @ 0xfffff578 │ │ │ │ - strbeq sp, [r6], #-2852 @ 0xfffff4dc │ │ │ │ - strbeq sp, [r6], #-3468 @ 0xfffff274 │ │ │ │ - strbeq sp, [r6], #-2664 @ 0xfffff598 │ │ │ │ - ldreq r0, [r7], #-472 @ 0xfffffe28 │ │ │ │ + strbeq lr, [r6], #-2680 @ 0xfffff588 │ │ │ │ + strbeq lr, [r6], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq lr, [r6], #-3452 @ 0xfffff284 │ │ │ │ + strbeq lr, [r6], #-2648 @ 0xfffff5a8 │ │ │ │ + ldreq r1, [r7], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196213,18 +196213,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r2, #3112960 @ 0x2f8000 │ │ │ │ - strbeq sp, [r6], #-2676 @ 0xfffff58c │ │ │ │ - strbeq sp, [r6], #-2500 @ 0xfffff63c │ │ │ │ - ldreq r0, [r7], #-508 @ 0xfffffe04 │ │ │ │ + mvnseq r2, #2016 @ 0x7e0 │ │ │ │ + strbeq lr, [r6], #-2660 @ 0xfffff59c │ │ │ │ + strbeq lr, [r6], #-2484 @ 0xfffff64c │ │ │ │ + ldreq r1, [r7], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cccac <__cxa_atexit@plt+0xbfa74> │ │ │ │ @@ -196248,27 +196248,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cccbc <__cxa_atexit@plt+0xbfa84> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq sp, [r6], #-2524 @ 0xfffff624 │ │ │ │ - strbeq sp, [r6], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq sp, [r6], #-2532 @ 0xfffff61c │ │ │ │ - ldreq r0, [r7], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq lr, [r6], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq lr, [r6], #-2508 @ 0xfffff634 │ │ │ │ + strbeq lr, [r6], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq lr, [r6], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r1, [r7], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ccd80 <__cxa_atexit@plt+0xbfb48> │ │ │ │ @@ -196301,28 +196301,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b ccd90 <__cxa_atexit@plt+0xbfb58> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sp, [r6], #-2176 @ 0xfffff780 │ │ │ │ - strbeq sp, [r6], #-2960 @ 0xfffff470 │ │ │ │ - strbeq sp, [r6], #-2320 @ 0xfffff6f0 │ │ │ │ - strbeq sp, [r6], #-2144 @ 0xfffff7a0 │ │ │ │ - ldreq r0, [r7], #-116 @ 0xffffff8c │ │ │ │ + strbeq lr, [r6], #-2160 @ 0xfffff790 │ │ │ │ + strbeq lr, [r6], #-2944 @ 0xfffff480 │ │ │ │ + strbeq lr, [r6], #-2304 @ 0xfffff700 │ │ │ │ + strbeq lr, [r6], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq r1, [r7], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cce40 <__cxa_atexit@plt+0xbfc08> │ │ │ │ @@ -196358,19 +196358,19 @@ │ │ │ │ b cce50 <__cxa_atexit@plt+0xbfc18> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq sp, [r6], #-1964 @ 0xfffff854 │ │ │ │ - mvnseq r2, #36175872 @ 0x2280000 │ │ │ │ - strbeq sp, [r6], #-2116 @ 0xfffff7bc │ │ │ │ - strbeq sp, [r6], #-1940 @ 0xfffff86c │ │ │ │ - ldreq pc, [r6], #-4016 @ 0xfffff050 │ │ │ │ + strbeq lr, [r6], #-1948 @ 0xfffff864 │ │ │ │ + mvnseq r2, #18944 @ 0x4a00 │ │ │ │ + strbeq lr, [r6], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq lr, [r6], #-1924 @ 0xfffff87c │ │ │ │ + ldreq r0, [r7], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196393,17 +196393,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sp, [r6], #-2004 @ 0xfffff82c │ │ │ │ - strbeq sp, [r6], #-1776 @ 0xfffff910 │ │ │ │ - ldreq pc, [r6], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq lr, [r6], #-1988 @ 0xfffff83c │ │ │ │ + strbeq lr, [r6], #-1760 @ 0xfffff920 │ │ │ │ + ldreq r0, [r7], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ccf5c <__cxa_atexit@plt+0xbfd24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -196420,26 +196420,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ ccf80 <__cxa_atexit@plt+0xbfd48> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-1648 @ 0xfffff990 │ │ │ │ - strbeq sp, [r6], #-1824 @ 0xfffff8e0 │ │ │ │ - strbeq sp, [r6], #-1640 @ 0xfffff998 │ │ │ │ - ldreq pc, [r6], #-3740 @ 0xfffff164 │ │ │ │ + strbeq lr, [r6], #-1632 @ 0xfffff9a0 │ │ │ │ + strbeq lr, [r6], #-1808 @ 0xfffff8f0 │ │ │ │ + strbeq lr, [r6], #-1624 @ 0xfffff9a8 │ │ │ │ + ldreq r0, [r7], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196464,18 +196464,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r2, #9109504 @ 0x8b0000 │ │ │ │ - strbeq sp, [r6], #-1676 @ 0xfffff974 │ │ │ │ - strbeq sp, [r6], #-1500 @ 0xfffffa24 │ │ │ │ - ldreq pc, [r6], #-3600 @ 0xfffff1f0 │ │ │ │ + mvnseq r2, #4800 @ 0x12c0 │ │ │ │ + strbeq lr, [r6], #-1660 @ 0xfffff984 │ │ │ │ + strbeq lr, [r6], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r0, [r7], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd098 <__cxa_atexit@plt+0xbfe60> │ │ │ │ @@ -196499,27 +196499,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cd0a8 <__cxa_atexit@plt+0xbfe70> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-1352 @ 0xfffffab8 │ │ │ │ - strbeq sp, [r6], #-1520 @ 0xfffffa10 │ │ │ │ - strbeq sp, [r6], #-1344 @ 0xfffffac0 │ │ │ │ - strbeq sp, [r6], #-1528 @ 0xfffffa08 │ │ │ │ - ldreq pc, [r6], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq lr, [r6], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq lr, [r6], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq lr, [r6], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq lr, [r6], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq r0, [r7], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd14c <__cxa_atexit@plt+0xbff14> │ │ │ │ @@ -196553,19 +196553,19 @@ │ │ │ │ b cd15c <__cxa_atexit@plt+0xbff24> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sp, [r6], #-1172 @ 0xfffffb6c │ │ │ │ - mvnseq r2, #11272192 @ 0xac0000 │ │ │ │ - strbeq sp, [r6], #-1328 @ 0xfffffad0 │ │ │ │ - strbeq sp, [r6], #-1152 @ 0xfffffb80 │ │ │ │ - ldreq pc, [r6], #-3236 @ 0xfffff35c │ │ │ │ + strbeq lr, [r6], #-1156 @ 0xfffffb7c │ │ │ │ + mvnseq r2, #240640 @ 0x3ac00 │ │ │ │ + strbeq lr, [r6], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq lr, [r6], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq r0, [r7], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196588,17 +196588,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq sp, [r6], #-1224 @ 0xfffffb38 │ │ │ │ - strbeq sp, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - ldreq pc, [r6], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq lr, [r6], #-1208 @ 0xfffffb48 │ │ │ │ + strbeq lr, [r6], #-988 @ 0xfffffc24 │ │ │ │ + ldreq r0, [r7], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cd268 <__cxa_atexit@plt+0xc0030> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -196615,26 +196615,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cd28c <__cxa_atexit@plt+0xc0054> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-868 @ 0xfffffc9c │ │ │ │ - strbeq sp, [r6], #-1044 @ 0xfffffbec │ │ │ │ - strbeq sp, [r6], #-860 @ 0xfffffca4 │ │ │ │ - ldreq pc, [r6], #-2960 @ 0xfffff470 │ │ │ │ + strbeq lr, [r6], #-852 @ 0xfffffcac │ │ │ │ + strbeq lr, [r6], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq lr, [r6], #-844 @ 0xfffffcb4 │ │ │ │ + ldreq r0, [r7], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196659,18 +196659,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r2, #331350016 @ 0x13c00000 │ │ │ │ - strbeq sp, [r6], #-896 @ 0xfffffc80 │ │ │ │ - strbeq sp, [r6], #-720 @ 0xfffffd30 │ │ │ │ - ldreq pc, [r6], #-2820 @ 0xfffff4fc │ │ │ │ + mvnseq r2, #61440 @ 0xf000 │ │ │ │ + strbeq lr, [r6], #-880 @ 0xfffffc90 │ │ │ │ + strbeq lr, [r6], #-704 @ 0xfffffd40 │ │ │ │ + ldreq r0, [r7], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd3a4 <__cxa_atexit@plt+0xc016c> │ │ │ │ @@ -196694,27 +196694,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cd3b4 <__cxa_atexit@plt+0xc017c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-572 @ 0xfffffdc4 │ │ │ │ - strbeq sp, [r6], #-740 @ 0xfffffd1c │ │ │ │ - strbeq sp, [r6], #-564 @ 0xfffffdcc │ │ │ │ - strbeq sp, [r6], #-748 @ 0xfffffd14 │ │ │ │ - ldreq pc, [r6], #-2644 @ 0xfffff5ac │ │ │ │ + strbeq lr, [r6], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq lr, [r6], #-724 @ 0xfffffd2c │ │ │ │ + strbeq lr, [r6], #-548 @ 0xfffffddc │ │ │ │ + strbeq lr, [r6], #-732 @ 0xfffffd24 │ │ │ │ + ldreq r0, [r7], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd458 <__cxa_atexit@plt+0xc0220> │ │ │ │ @@ -196748,19 +196748,19 @@ │ │ │ │ b cd468 <__cxa_atexit@plt+0xc0230> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sp, [r6], #-392 @ 0xfffffe78 │ │ │ │ - mvnseq r2, #-1140850685 @ 0xbc000003 │ │ │ │ - strbeq sp, [r6], #-548 @ 0xfffffddc │ │ │ │ - strbeq sp, [r6], #-372 @ 0xfffffe8c │ │ │ │ - ldreq pc, [r6], #-2456 @ 0xfffff668 │ │ │ │ + strbeq lr, [r6], #-376 @ 0xfffffe88 │ │ │ │ + mvnseq r2, #11468800 @ 0xaf0000 │ │ │ │ + strbeq lr, [r6], #-532 @ 0xfffffdec │ │ │ │ + strbeq lr, [r6], #-356 @ 0xfffffe9c │ │ │ │ + ldreq r0, [r7], #-2456 @ 0xfffff668 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196783,17 +196783,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq sp, [r6], #-444 @ 0xfffffe44 │ │ │ │ - strbeq sp, [r6], #-224 @ 0xffffff20 │ │ │ │ - ldreq pc, [r6], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq lr, [r6], #-428 @ 0xfffffe54 │ │ │ │ + strbeq lr, [r6], #-208 @ 0xffffff30 │ │ │ │ + ldreq r0, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cd574 <__cxa_atexit@plt+0xc033c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -196810,26 +196810,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cd598 <__cxa_atexit@plt+0xc0360> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6], #-88 @ 0xffffffa8 │ │ │ │ - strbeq sp, [r6], #-264 @ 0xfffffef8 │ │ │ │ - strbeq sp, [r6], #-80 @ 0xffffffb0 │ │ │ │ - ldreq pc, [r6], #-2180 @ 0xfffff77c │ │ │ │ + strbeq lr, [r6], #-72 @ 0xffffffb8 │ │ │ │ + strbeq lr, [r6], #-248 @ 0xffffff08 │ │ │ │ + strbeq lr, [r6], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r0, [r7], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196854,18 +196854,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r2, #24, 4 @ 0x80000001 │ │ │ │ - strbeq sp, [r6], #-116 @ 0xffffff8c │ │ │ │ - strbeq ip, [r6], #-4036 @ 0xfffff03c │ │ │ │ - ldreq pc, [r6], #-2040 @ 0xfffff808 │ │ │ │ + mvnseq r2, #216, 12 @ 0xd800000 │ │ │ │ + strbeq lr, [r6], #-100 @ 0xffffff9c │ │ │ │ + strbeq sp, [r6], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r0, [r7], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd6b0 <__cxa_atexit@plt+0xc0478> │ │ │ │ @@ -196889,27 +196889,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cd6c0 <__cxa_atexit@plt+0xc0488> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-3888 @ 0xfffff0d0 │ │ │ │ - strbeq ip, [r6], #-4056 @ 0xfffff028 │ │ │ │ - strbeq ip, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ - strbeq ip, [r6], #-4064 @ 0xfffff020 │ │ │ │ - ldreq pc, [r6], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq sp, [r6], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq sp, [r6], #-4040 @ 0xfffff038 │ │ │ │ + strbeq sp, [r6], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq sp, [r6], #-4048 @ 0xfffff030 │ │ │ │ + ldreq r0, [r7], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd764 <__cxa_atexit@plt+0xc052c> │ │ │ │ @@ -196943,19 +196943,19 @@ │ │ │ │ b cd774 <__cxa_atexit@plt+0xc053c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq ip, [r6], #-3708 @ 0xfffff184 │ │ │ │ - mvnseq r2, #184 @ 0xb8 │ │ │ │ - strbeq ip, [r6], #-3864 @ 0xfffff0e8 │ │ │ │ - strbeq ip, [r6], #-3688 @ 0xfffff198 │ │ │ │ - ldreq pc, [r6], #-1676 @ 0xfffff974 │ │ │ │ + strbeq sp, [r6], #-3692 @ 0xfffff194 │ │ │ │ + mvnseq r2, #120, 10 @ 0x1e000000 │ │ │ │ + strbeq sp, [r6], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq sp, [r6], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq r0, [r7], #-1676 @ 0xfffff974 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196978,17 +196978,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq ip, [r6], #-3760 @ 0xfffff150 │ │ │ │ - strbeq ip, [r6], #-3540 @ 0xfffff22c │ │ │ │ - ldreq pc, [r6], #-1548 @ 0xfffff9f4 │ │ │ │ + strbeq sp, [r6], #-3744 @ 0xfffff160 │ │ │ │ + strbeq sp, [r6], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r0, [r7], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cd880 <__cxa_atexit@plt+0xc0648> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -197005,26 +197005,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cd8a4 <__cxa_atexit@plt+0xc066c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-3404 @ 0xfffff2b4 │ │ │ │ - strbeq ip, [r6], #-3580 @ 0xfffff204 │ │ │ │ - strbeq ip, [r6], #-3396 @ 0xfffff2bc │ │ │ │ - ldreq pc, [r6], #-1400 @ 0xfffffa88 │ │ │ │ + strbeq sp, [r6], #-3388 @ 0xfffff2c4 │ │ │ │ + strbeq sp, [r6], #-3564 @ 0xfffff214 │ │ │ │ + strbeq sp, [r6], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r0, [r7], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197049,18 +197049,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r1, #4080 @ 0xff0 │ │ │ │ - strbeq ip, [r6], #-3432 @ 0xfffff298 │ │ │ │ - strbeq ip, [r6], #-3256 @ 0xfffff348 │ │ │ │ - ldreq pc, [r6], #-1260 @ 0xfffffb14 │ │ │ │ + mvnseq r2, #-67108862 @ 0xfc000002 │ │ │ │ + strbeq sp, [r6], #-3416 @ 0xfffff2a8 │ │ │ │ + strbeq sp, [r6], #-3240 @ 0xfffff358 │ │ │ │ + ldreq r0, [r7], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd9bc <__cxa_atexit@plt+0xc0784> │ │ │ │ @@ -197084,27 +197084,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cd9cc <__cxa_atexit@plt+0xc0794> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-3108 @ 0xfffff3dc │ │ │ │ - strbeq ip, [r6], #-3276 @ 0xfffff334 │ │ │ │ - strbeq ip, [r6], #-3100 @ 0xfffff3e4 │ │ │ │ - strbeq ip, [r6], #-3284 @ 0xfffff32c │ │ │ │ - ldreq pc, [r6], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq sp, [r6], #-3092 @ 0xfffff3ec │ │ │ │ + strbeq sp, [r6], #-3260 @ 0xfffff344 │ │ │ │ + strbeq sp, [r6], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq sp, [r6], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r0, [r7], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cda70 <__cxa_atexit@plt+0xc0838> │ │ │ │ @@ -197138,19 +197138,19 @@ │ │ │ │ b cda80 <__cxa_atexit@plt+0xc0848> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq ip, [r6], #-2928 @ 0xfffff490 │ │ │ │ - mvnseq r1, #10176 @ 0x27c0 │ │ │ │ - strbeq ip, [r6], #-3084 @ 0xfffff3f4 │ │ │ │ - strbeq ip, [r6], #-2908 @ 0xfffff4a4 │ │ │ │ - ldreq pc, [r6], #-896 @ 0xfffffc80 │ │ │ │ + strbeq sp, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ + mvnseq r2, #-268435451 @ 0xf0000005 │ │ │ │ + strbeq sp, [r6], #-3068 @ 0xfffff404 │ │ │ │ + strbeq sp, [r6], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r0, [r7], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197173,17 +197173,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq ip, [r6], #-2980 @ 0xfffff45c │ │ │ │ - strbeq ip, [r6], #-2760 @ 0xfffff538 │ │ │ │ - ldreq pc, [r6], #-768 @ 0xfffffd00 │ │ │ │ + strbeq sp, [r6], #-2964 @ 0xfffff46c │ │ │ │ + strbeq sp, [r6], #-2744 @ 0xfffff548 │ │ │ │ + ldreq r0, [r7], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cdb8c <__cxa_atexit@plt+0xc0954> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -197200,26 +197200,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cdbb0 <__cxa_atexit@plt+0xc0978> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-2624 @ 0xfffff5c0 │ │ │ │ - strbeq ip, [r6], #-2800 @ 0xfffff510 │ │ │ │ - strbeq ip, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq pc, [r6], #-620 @ 0xfffffd94 │ │ │ │ + strbeq sp, [r6], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq sp, [r6], #-2784 @ 0xfffff520 │ │ │ │ + strbeq sp, [r6], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r0, [r7], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197244,18 +197244,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r1, #236544 @ 0x39c00 │ │ │ │ - strbeq ip, [r6], #-2652 @ 0xfffff5a4 │ │ │ │ - strbeq ip, [r6], #-2476 @ 0xfffff654 │ │ │ │ - ldreq pc, [r6], #-480 @ 0xfffffe20 │ │ │ │ + mvnseq r2, #167 @ 0xa7 │ │ │ │ + strbeq sp, [r6], #-2636 @ 0xfffff5b4 │ │ │ │ + strbeq sp, [r6], #-2460 @ 0xfffff664 │ │ │ │ + ldreq r0, [r7], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cdcc8 <__cxa_atexit@plt+0xc0a90> │ │ │ │ @@ -197279,27 +197279,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cdcd8 <__cxa_atexit@plt+0xc0aa0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-2328 @ 0xfffff6e8 │ │ │ │ - strbeq ip, [r6], #-2496 @ 0xfffff640 │ │ │ │ - strbeq ip, [r6], #-2320 @ 0xfffff6f0 │ │ │ │ - strbeq ip, [r6], #-2504 @ 0xfffff638 │ │ │ │ - ldreq pc, [r6], #-304 @ 0xfffffed0 │ │ │ │ + strbeq sp, [r6], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq sp, [r6], #-2480 @ 0xfffff650 │ │ │ │ + strbeq sp, [r6], #-2304 @ 0xfffff700 │ │ │ │ + strbeq sp, [r6], #-2488 @ 0xfffff648 │ │ │ │ + ldreq r0, [r7], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cdd7c <__cxa_atexit@plt+0xc0b44> │ │ │ │ @@ -197333,19 +197333,19 @@ │ │ │ │ b cdd8c <__cxa_atexit@plt+0xc0b54> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq ip, [r6], #-2148 @ 0xfffff79c │ │ │ │ - mvnseq r1, #552960 @ 0x87000 │ │ │ │ - strbeq ip, [r6], #-2304 @ 0xfffff700 │ │ │ │ - strbeq ip, [r6], #-2128 @ 0xfffff7b0 │ │ │ │ - ldreq pc, [r6], #-116 @ 0xffffff8c │ │ │ │ + strbeq sp, [r6], #-2132 @ 0xfffff7ac │ │ │ │ + mvnseq r1, #284 @ 0x11c │ │ │ │ + strbeq sp, [r6], #-2288 @ 0xfffff710 │ │ │ │ + strbeq sp, [r6], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq r0, [r7], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197368,49 +197368,49 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq ip, [r6], #-2200 @ 0xfffff768 │ │ │ │ - strbeq ip, [r6], #-1980 @ 0xfffff844 │ │ │ │ - ldreq pc, [r6], #-48 @ 0xffffffd0 │ │ │ │ + strbeq sp, [r6], #-2184 @ 0xfffff778 │ │ │ │ + strbeq sp, [r6], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r0, [r7], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cde64 <__cxa_atexit@plt+0xc0c2c> │ │ │ │ ldr r2, [pc, #28] @ cde6c <__cxa_atexit@plt+0xc0c34> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 168764 <__cxa_atexit@plt+0x15b52c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-1864 @ 0xfffff8b8 │ │ │ │ - ldreq lr, [r6], #-3772 @ 0xfffff144 │ │ │ │ + strbeq sp, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq pc, [r6], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cdea4 <__cxa_atexit@plt+0xc0c6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ cdeac <__cxa_atexit@plt+0xc0c74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ + b 401af4 <__cxa_atexit@plt+0x3f48bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-1796 @ 0xfffff8fc │ │ │ │ - ldreq lr, [r6], #-4000 @ 0xfffff060 │ │ │ │ + strbeq sp, [r6], #-1780 @ 0xfffff90c │ │ │ │ + ldreq pc, [r6], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cdf40 <__cxa_atexit@plt+0xc0d08> │ │ │ │ @@ -197446,19 +197446,19 @@ │ │ │ │ b cdf50 <__cxa_atexit@plt+0xc0d18> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq ip, [r6], #-1704 @ 0xfffff958 │ │ │ │ - strbeq ip, [r6], #-2492 @ 0xfffff644 │ │ │ │ - strbeq ip, [r6], #-1688 @ 0xfffff968 │ │ │ │ - strbeq ip, [r6], #-2952 @ 0xfffff478 │ │ │ │ - ldreq lr, [r6], #-3808 @ 0xfffff120 │ │ │ │ + strbeq sp, [r6], #-1688 @ 0xfffff968 │ │ │ │ + strbeq sp, [r6], #-2476 @ 0xfffff654 │ │ │ │ + strbeq sp, [r6], #-1672 @ 0xfffff978 │ │ │ │ + strbeq sp, [r6], #-2936 @ 0xfffff488 │ │ │ │ + ldreq pc, [r6], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cdfe0 <__cxa_atexit@plt+0xc0da8> │ │ │ │ @@ -197477,23 +197477,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq ip, [r6], #-2328 @ 0xfffff6e8 │ │ │ │ - strbeq ip, [r6], #-1524 @ 0xfffffa0c │ │ │ │ - ldreq lr, [r6], #-3664 @ 0xfffff1b0 │ │ │ │ + strbeq sp, [r6], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq sp, [r6], #-1508 @ 0xfffffa1c │ │ │ │ + ldreq pc, [r6], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197513,16 +197513,16 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r1, #72, 10 @ 0x12000000 │ │ │ │ - ldreq lr, [r6], #-3272 @ 0xfffff338 │ │ │ │ + mvnseq r1, #8, 20 @ 0x8000 │ │ │ │ + ldreq pc, [r6], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce0e4 <__cxa_atexit@plt+0xc0eac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -197550,19 +197550,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-1268 @ 0xfffffb0c │ │ │ │ - strbeq ip, [r6], #-1472 @ 0xfffffa40 │ │ │ │ - strbeq ip, [r6], #-1260 @ 0xfffffb14 │ │ │ │ - strbeq ip, [r6], #-1876 @ 0xfffff8ac │ │ │ │ - ldreq lr, [r6], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq sp, [r6], #-1252 @ 0xfffffb1c │ │ │ │ + strbeq sp, [r6], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq sp, [r6], #-1244 @ 0xfffffb24 │ │ │ │ + strbeq sp, [r6], #-1860 @ 0xfffff8bc │ │ │ │ + ldreq pc, [r6], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ce1a0 <__cxa_atexit@plt+0xc0f68> │ │ │ │ @@ -197598,19 +197598,19 @@ │ │ │ │ b ce1b0 <__cxa_atexit@plt+0xc0f78> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq ip, [r6], #-1096 @ 0xfffffbb8 │ │ │ │ - strbeq ip, [r6], #-1884 @ 0xfffff8a4 │ │ │ │ - strbeq ip, [r6], #-1080 @ 0xfffffbc8 │ │ │ │ - strbeq ip, [r6], #-2344 @ 0xfffff6d8 │ │ │ │ - ldreq lr, [r6], #-3184 @ 0xfffff390 │ │ │ │ + strbeq sp, [r6], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq sp, [r6], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq sp, [r6], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq sp, [r6], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq pc, [r6], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce240 <__cxa_atexit@plt+0xc1008> │ │ │ │ @@ -197629,23 +197629,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq ip, [r6], #-1720 @ 0xfffff948 │ │ │ │ - strbeq ip, [r6], #-916 @ 0xfffffc6c │ │ │ │ - ldreq lr, [r6], #-3044 @ 0xfffff41c │ │ │ │ + strbeq sp, [r6], #-1704 @ 0xfffff958 │ │ │ │ + strbeq sp, [r6], #-900 @ 0xfffffc7c │ │ │ │ + ldreq pc, [r6], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce2d0 <__cxa_atexit@plt+0xc1098> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -197674,17 +197674,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq ip, [r6], #-772 @ 0xfffffcfc │ │ │ │ - mvnseq r1, #204, 4 @ 0xc000000c │ │ │ │ - ldreq lr, [r6], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq sp, [r6], #-756 @ 0xfffffd0c │ │ │ │ + mvnseq r1, #140, 14 @ 0x2300000 │ │ │ │ + ldreq pc, [r6], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197710,17 +197710,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq ip, [r6], #-844 @ 0xfffffcb4 │ │ │ │ - strbeq ip, [r6], #-616 @ 0xfffffd98 │ │ │ │ - ldreq lr, [r6], #-2716 @ 0xfffff564 │ │ │ │ + strbeq sp, [r6], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq sp, [r6], #-600 @ 0xfffffda8 │ │ │ │ + ldreq pc, [r6], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ce3f0 <__cxa_atexit@plt+0xc11b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -197737,26 +197737,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ ce414 <__cxa_atexit@plt+0xc11dc> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-476 @ 0xfffffe24 │ │ │ │ - strbeq ip, [r6], #-652 @ 0xfffffd74 │ │ │ │ - strbeq ip, [r6], #-468 @ 0xfffffe2c │ │ │ │ - ldreq lr, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ + strbeq sp, [r6], #-460 @ 0xfffffe34 │ │ │ │ + strbeq sp, [r6], #-636 @ 0xfffffd84 │ │ │ │ + strbeq sp, [r6], #-452 @ 0xfffffe3c │ │ │ │ + ldreq pc, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197781,18 +197781,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r1, #-1677721599 @ 0x9c000001 │ │ │ │ - strbeq ip, [r6], #-504 @ 0xfffffe08 │ │ │ │ - strbeq ip, [r6], #-328 @ 0xfffffeb8 │ │ │ │ - ldreq lr, [r6], #-2428 @ 0xfffff684 │ │ │ │ + mvnseq r1, #2555904 @ 0x270000 │ │ │ │ + strbeq sp, [r6], #-488 @ 0xfffffe18 │ │ │ │ + strbeq sp, [r6], #-312 @ 0xfffffec8 │ │ │ │ + ldreq pc, [r6], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ce52c <__cxa_atexit@plt+0xc12f4> │ │ │ │ @@ -197816,27 +197816,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b ce53c <__cxa_atexit@plt+0xc1304> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6], #-180 @ 0xffffff4c │ │ │ │ - strbeq ip, [r6], #-348 @ 0xfffffea4 │ │ │ │ - strbeq ip, [r6], #-172 @ 0xffffff54 │ │ │ │ - strbeq ip, [r6], #-356 @ 0xfffffe9c │ │ │ │ - ldreq lr, [r6], #-2252 @ 0xfffff734 │ │ │ │ + strbeq sp, [r6], #-164 @ 0xffffff5c │ │ │ │ + strbeq sp, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq sp, [r6], #-156 @ 0xffffff64 │ │ │ │ + strbeq sp, [r6], #-340 @ 0xfffffeac │ │ │ │ + ldreq pc, [r6], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ce5e0 <__cxa_atexit@plt+0xc13a8> │ │ │ │ @@ -197870,19 +197870,19 @@ │ │ │ │ b ce5f0 <__cxa_atexit@plt+0xc13b8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq ip, [r6], #-0 │ │ │ │ - mvnseq r1, #1879048192 @ 0x70000000 │ │ │ │ - strbeq ip, [r6], #-156 @ 0xffffff64 │ │ │ │ - strbeq fp, [r6], #-4076 @ 0xfffff014 │ │ │ │ - ldreq lr, [r6], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq ip, [r6], #-4080 @ 0xfffff010 │ │ │ │ + mvnseq r1, #208666624 @ 0xc700000 │ │ │ │ + strbeq sp, [r6], #-140 @ 0xffffff74 │ │ │ │ + strbeq ip, [r6], #-4060 @ 0xfffff024 │ │ │ │ + ldreq pc, [r6], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197905,27 +197905,27 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq ip, [r6], #-52 @ 0xffffffcc │ │ │ │ - strbeq fp, [r6], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq lr, [r6], #-1700 @ 0xfffff95c │ │ │ │ + strbeq sp, [r6], #-36 @ 0xffffffdc │ │ │ │ + strbeq ip, [r6], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq pc, [r6], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ce6b8 <__cxa_atexit@plt+0xc1480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq ip, [r6], #-388 @ 0xfffffe7c │ │ │ │ - ldreq lr, [r6], #-1656 @ 0xfffff988 │ │ │ │ + strbeq sp, [r6], #-372 @ 0xfffffe8c │ │ │ │ + ldreq pc, [r6], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197941,16 +197941,16 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r1, #181 @ 0xb5 │ │ │ │ - ldreq lr, [r6], #-1560 @ 0xfffff9e8 │ │ │ │ + mvnseq r1, #490733568 @ 0x1d400000 │ │ │ │ + ldreq pc, [r6], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce778 <__cxa_atexit@plt+0xc1540> │ │ │ │ @@ -197968,18 +197968,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ - strbeq fp, [r6], #-3668 @ 0xfffff1ac │ │ │ │ - strbeq ip, [r6], #-188 @ 0xffffff44 │ │ │ │ - ldreq lr, [r6], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq ip, [r6], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq ip, [r6], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq sp, [r6], #-172 @ 0xffffff54 │ │ │ │ + ldreq pc, [r6], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce7f8 <__cxa_atexit@plt+0xc15c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -198004,17 +198004,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq fp, [r6], #-3532 @ 0xfffff234 │ │ │ │ - mvnseq r0, #772 @ 0x304 │ │ │ │ - ldreq lr, [r6], #-1300 @ 0xfffffaec │ │ │ │ + strbeq ip, [r6], #-3516 @ 0xfffff244 │ │ │ │ + mvnseq r1, #-2130706432 @ 0x81000000 │ │ │ │ + ldreq pc, [r6], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198037,17 +198037,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq fp, [r6], #-3620 @ 0xfffff1dc │ │ │ │ - strbeq fp, [r6], #-3400 @ 0xfffff2b8 │ │ │ │ - ldreq lr, [r6], #-1408 @ 0xfffffa80 │ │ │ │ + strbeq ip, [r6], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq ip, [r6], #-3384 @ 0xfffff2c8 │ │ │ │ + ldreq pc, [r6], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ce90c <__cxa_atexit@plt+0xc16d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -198064,26 +198064,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ ce930 <__cxa_atexit@plt+0xc16f8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-3264 @ 0xfffff340 │ │ │ │ - strbeq fp, [r6], #-3440 @ 0xfffff290 │ │ │ │ - strbeq fp, [r6], #-3256 @ 0xfffff348 │ │ │ │ - ldreq lr, [r6], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq ip, [r6], #-3248 @ 0xfffff350 │ │ │ │ + strbeq ip, [r6], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq ip, [r6], #-3240 @ 0xfffff358 │ │ │ │ + ldreq pc, [r6], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198108,18 +198108,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r0, #8, 28 @ 0x80 │ │ │ │ - strbeq fp, [r6], #-3292 @ 0xfffff324 │ │ │ │ - strbeq fp, [r6], #-3116 @ 0xfffff3d4 │ │ │ │ - ldreq lr, [r6], #-1120 @ 0xfffffba0 │ │ │ │ + mvnseq r1, #200, 4 @ 0x8000000c │ │ │ │ + strbeq ip, [r6], #-3276 @ 0xfffff334 │ │ │ │ + strbeq ip, [r6], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq pc, [r6], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cea48 <__cxa_atexit@plt+0xc1810> │ │ │ │ @@ -198143,27 +198143,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cea58 <__cxa_atexit@plt+0xc1820> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-2968 @ 0xfffff468 │ │ │ │ - strbeq fp, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ - strbeq fp, [r6], #-2960 @ 0xfffff470 │ │ │ │ - strbeq fp, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq lr, [r6], #-944 @ 0xfffffc50 │ │ │ │ + strbeq ip, [r6], #-2952 @ 0xfffff478 │ │ │ │ + strbeq ip, [r6], #-3120 @ 0xfffff3d0 │ │ │ │ + strbeq ip, [r6], #-2944 @ 0xfffff480 │ │ │ │ + strbeq ip, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq pc, [r6], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ceafc <__cxa_atexit@plt+0xc18c4> │ │ │ │ @@ -198197,19 +198197,19 @@ │ │ │ │ b ceb0c <__cxa_atexit@plt+0xc18d4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq fp, [r6], #-2788 @ 0xfffff51c │ │ │ │ - mvnseq r0, #168, 24 @ 0xa800 │ │ │ │ - strbeq fp, [r6], #-2944 @ 0xfffff480 │ │ │ │ - strbeq fp, [r6], #-2768 @ 0xfffff530 │ │ │ │ - ldreq lr, [r6], #-756 @ 0xfffffd0c │ │ │ │ + strbeq ip, [r6], #-2772 @ 0xfffff52c │ │ │ │ + mvnseq r1, #104, 2 │ │ │ │ + strbeq ip, [r6], #-2928 @ 0xfffff490 │ │ │ │ + strbeq ip, [r6], #-2752 @ 0xfffff540 │ │ │ │ + ldreq pc, [r6], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198232,17 +198232,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq fp, [r6], #-2840 @ 0xfffff4e8 │ │ │ │ - strbeq fp, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq lr, [r6], #-628 @ 0xfffffd8c │ │ │ │ + strbeq ip, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq ip, [r6], #-2604 @ 0xfffff5d4 │ │ │ │ + ldreq pc, [r6], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cec18 <__cxa_atexit@plt+0xc19e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -198259,26 +198259,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cec3c <__cxa_atexit@plt+0xc1a04> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-2484 @ 0xfffff64c │ │ │ │ - strbeq fp, [r6], #-2660 @ 0xfffff59c │ │ │ │ - strbeq fp, [r6], #-2476 @ 0xfffff654 │ │ │ │ - ldreq lr, [r6], #-480 @ 0xfffffe20 │ │ │ │ + strbeq ip, [r6], #-2468 @ 0xfffff65c │ │ │ │ + strbeq ip, [r6], #-2644 @ 0xfffff5ac │ │ │ │ + strbeq ip, [r6], #-2460 @ 0xfffff664 │ │ │ │ + ldreq pc, [r6], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198303,18 +198303,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r0, #651264 @ 0x9f000 │ │ │ │ - strbeq fp, [r6], #-2512 @ 0xfffff630 │ │ │ │ - strbeq fp, [r6], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq lr, [r6], #-340 @ 0xfffffeac │ │ │ │ + mvnseq r0, #380 @ 0x17c │ │ │ │ + strbeq ip, [r6], #-2496 @ 0xfffff640 │ │ │ │ + strbeq ip, [r6], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq pc, [r6], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ced54 <__cxa_atexit@plt+0xc1b1c> │ │ │ │ @@ -198338,27 +198338,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b ced64 <__cxa_atexit@plt+0xc1b2c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-2188 @ 0xfffff774 │ │ │ │ - strbeq fp, [r6], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq fp, [r6], #-2180 @ 0xfffff77c │ │ │ │ - strbeq fp, [r6], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq lr, [r6], #-164 @ 0xffffff5c │ │ │ │ + strbeq ip, [r6], #-2172 @ 0xfffff784 │ │ │ │ + strbeq ip, [r6], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq ip, [r6], #-2164 @ 0xfffff78c │ │ │ │ + strbeq ip, [r6], #-2348 @ 0xfffff6d4 │ │ │ │ + ldreq pc, [r6], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cee08 <__cxa_atexit@plt+0xc1bd0> │ │ │ │ @@ -198392,19 +198392,19 @@ │ │ │ │ b cee18 <__cxa_atexit@plt+0xc1be0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq fp, [r6], #-2008 @ 0xfffff828 │ │ │ │ - mvnseq r0, #1032192 @ 0xfc000 │ │ │ │ - strbeq fp, [r6], #-2164 @ 0xfffff78c │ │ │ │ - strbeq fp, [r6], #-1988 @ 0xfffff83c │ │ │ │ - ldreq sp, [r6], #-4072 @ 0xfffff018 │ │ │ │ + strbeq ip, [r6], #-1992 @ 0xfffff838 │ │ │ │ + mvnseq r0, #16320 @ 0x3fc0 │ │ │ │ + strbeq ip, [r6], #-2148 @ 0xfffff79c │ │ │ │ + strbeq ip, [r6], #-1972 @ 0xfffff84c │ │ │ │ + ldreq lr, [r6], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198427,17 +198427,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq fp, [r6], #-2060 @ 0xfffff7f4 │ │ │ │ - strbeq fp, [r6], #-1840 @ 0xfffff8d0 │ │ │ │ - ldreq sp, [r6], #-3944 @ 0xfffff098 │ │ │ │ + strbeq ip, [r6], #-2044 @ 0xfffff804 │ │ │ │ + strbeq ip, [r6], #-1824 @ 0xfffff8e0 │ │ │ │ + ldreq lr, [r6], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cef24 <__cxa_atexit@plt+0xc1cec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -198454,26 +198454,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cef48 <__cxa_atexit@plt+0xc1d10> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-1704 @ 0xfffff958 │ │ │ │ - strbeq fp, [r6], #-1880 @ 0xfffff8a8 │ │ │ │ - strbeq fp, [r6], #-1696 @ 0xfffff960 │ │ │ │ - ldreq sp, [r6], #-3796 @ 0xfffff12c │ │ │ │ + strbeq ip, [r6], #-1688 @ 0xfffff968 │ │ │ │ + strbeq ip, [r6], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq ip, [r6], #-1680 @ 0xfffff970 │ │ │ │ + ldreq lr, [r6], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198498,18 +198498,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r0, #35389440 @ 0x21c0000 │ │ │ │ - strbeq fp, [r6], #-1732 @ 0xfffff93c │ │ │ │ - strbeq fp, [r6], #-1556 @ 0xfffff9ec │ │ │ │ - ldreq sp, [r6], #-3656 @ 0xfffff1b8 │ │ │ │ + mvnseq r0, #18176 @ 0x4700 │ │ │ │ + strbeq ip, [r6], #-1716 @ 0xfffff94c │ │ │ │ + strbeq ip, [r6], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq lr, [r6], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf060 <__cxa_atexit@plt+0xc1e28> │ │ │ │ @@ -198533,27 +198533,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cf070 <__cxa_atexit@plt+0xc1e38> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-1408 @ 0xfffffa80 │ │ │ │ - strbeq fp, [r6], #-1576 @ 0xfffff9d8 │ │ │ │ - strbeq fp, [r6], #-1400 @ 0xfffffa88 │ │ │ │ - strbeq fp, [r6], #-1584 @ 0xfffff9d0 │ │ │ │ - ldreq sp, [r6], #-3480 @ 0xfffff268 │ │ │ │ + strbeq ip, [r6], #-1392 @ 0xfffffa90 │ │ │ │ + strbeq ip, [r6], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq ip, [r6], #-1384 @ 0xfffffa98 │ │ │ │ + strbeq ip, [r6], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq lr, [r6], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf114 <__cxa_atexit@plt+0xc1edc> │ │ │ │ @@ -198587,19 +198587,19 @@ │ │ │ │ b cf124 <__cxa_atexit@plt+0xc1eec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq fp, [r6], #-1228 @ 0xfffffb34 │ │ │ │ - mvnseq r0, #40894464 @ 0x2700000 │ │ │ │ - strbeq fp, [r6], #-1384 @ 0xfffffa98 │ │ │ │ - strbeq fp, [r6], #-1208 @ 0xfffffb48 │ │ │ │ - ldreq sp, [r6], #-3292 @ 0xfffff324 │ │ │ │ + strbeq ip, [r6], #-1212 @ 0xfffffb44 │ │ │ │ + mvnseq r0, #946176 @ 0xe7000 │ │ │ │ + strbeq ip, [r6], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq ip, [r6], #-1192 @ 0xfffffb58 │ │ │ │ + ldreq lr, [r6], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198622,33 +198622,33 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq fp, [r6], #-1280 @ 0xfffffb00 │ │ │ │ - strbeq fp, [r6], #-1060 @ 0xfffffbdc │ │ │ │ - ldreq sp, [r6], #-2928 @ 0xfffff490 │ │ │ │ + strbeq ip, [r6], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq ip, [r6], #-1044 @ 0xfffffbec │ │ │ │ + ldreq lr, [r6], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf1fc <__cxa_atexit@plt+0xc1fc4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ cf204 <__cxa_atexit@plt+0xc1fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-940 @ 0xfffffc54 │ │ │ │ - ldreq sp, [r6], #-2924 @ 0xfffff494 │ │ │ │ + strbeq ip, [r6], #-924 @ 0xfffffc64 │ │ │ │ + ldreq lr, [r6], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf2a0 <__cxa_atexit@plt+0xc2068> │ │ │ │ @@ -198677,28 +198677,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cf2b0 <__cxa_atexit@plt+0xc2078> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq fp, [r6], #-848 @ 0xfffffcb0 │ │ │ │ - strbeq fp, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - strbeq fp, [r6], #-1620 @ 0xfffff9ac │ │ │ │ - strbeq fp, [r6], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq sp, [r6], #-2720 @ 0xfffff560 │ │ │ │ + strbeq ip, [r6], #-832 @ 0xfffffcc0 │ │ │ │ + strbeq ip, [r6], #-988 @ 0xfffffc24 │ │ │ │ + strbeq ip, [r6], #-1604 @ 0xfffff9bc │ │ │ │ + strbeq ip, [r6], #-800 @ 0xfffffce0 │ │ │ │ + ldreq lr, [r6], #-2720 @ 0xfffff560 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198723,18 +198723,18 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r0, #536870918 @ 0x20000006 │ │ │ │ - strbeq fp, [r6], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq fp, [r6], #-652 @ 0xfffffd74 │ │ │ │ - ldreq sp, [r6], #-2756 @ 0xfffff53c │ │ │ │ + mvnseq r0, #8912896 @ 0x880000 │ │ │ │ + strbeq ip, [r6], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq ip, [r6], #-636 @ 0xfffffd84 │ │ │ │ + ldreq lr, [r6], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf3e4 <__cxa_atexit@plt+0xc21ac> │ │ │ │ @@ -198758,27 +198758,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cf3f4 <__cxa_atexit@plt+0xc21bc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6], #-508 @ 0xfffffe04 │ │ │ │ - strbeq fp, [r6], #-676 @ 0xfffffd5c │ │ │ │ - strbeq fp, [r6], #-500 @ 0xfffffe0c │ │ │ │ - strbeq fp, [r6], #-684 @ 0xfffffd54 │ │ │ │ - ldreq sp, [r6], #-2580 @ 0xfffff5ec │ │ │ │ + strbeq ip, [r6], #-492 @ 0xfffffe14 │ │ │ │ + strbeq ip, [r6], #-660 @ 0xfffffd6c │ │ │ │ + strbeq ip, [r6], #-484 @ 0xfffffe1c │ │ │ │ + strbeq ip, [r6], #-668 @ 0xfffffd64 │ │ │ │ + ldreq lr, [r6], #-2580 @ 0xfffff5ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf4b8 <__cxa_atexit@plt+0xc2280> │ │ │ │ @@ -198811,28 +198811,28 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cf4c8 <__cxa_atexit@plt+0xc2290> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq fp, [r6], #-328 @ 0xfffffeb8 │ │ │ │ - strbeq fp, [r6], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq fp, [r6], #-472 @ 0xfffffe28 │ │ │ │ - strbeq fp, [r6], #-296 @ 0xfffffed8 │ │ │ │ - ldreq sp, [r6], #-2364 @ 0xfffff6c4 │ │ │ │ + strbeq ip, [r6], #-312 @ 0xfffffec8 │ │ │ │ + strbeq ip, [r6], #-1096 @ 0xfffffbb8 │ │ │ │ + strbeq ip, [r6], #-456 @ 0xfffffe38 │ │ │ │ + strbeq ip, [r6], #-280 @ 0xfffffee8 │ │ │ │ + ldreq lr, [r6], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf578 <__cxa_atexit@plt+0xc2340> │ │ │ │ @@ -198868,19 +198868,19 @@ │ │ │ │ b cf588 <__cxa_atexit@plt+0xc2350> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq fp, [r6], #-116 @ 0xffffff8c │ │ │ │ - mvnseq r0, #46 @ 0x2e │ │ │ │ - strbeq fp, [r6], #-268 @ 0xfffffef4 │ │ │ │ - strbeq fp, [r6], #-92 @ 0xffffffa4 │ │ │ │ - ldreq sp, [r6], #-2168 @ 0xfffff788 │ │ │ │ + strbeq ip, [r6], #-100 @ 0xffffff9c │ │ │ │ + mvnseq r0, #-301989888 @ 0xee000000 │ │ │ │ + strbeq ip, [r6], #-252 @ 0xffffff04 │ │ │ │ + strbeq ip, [r6], #-76 @ 0xffffffb4 │ │ │ │ + ldreq lr, [r6], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198903,17 +198903,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq fp, [r6], #-156 @ 0xffffff64 │ │ │ │ - strbeq sl, [r6], #-4024 @ 0xfffff048 │ │ │ │ - ldreq sp, [r6], #-2040 @ 0xfffff808 │ │ │ │ + strbeq ip, [r6], #-140 @ 0xffffff74 │ │ │ │ + strbeq fp, [r6], #-4008 @ 0xfffff058 │ │ │ │ + ldreq lr, [r6], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cf694 <__cxa_atexit@plt+0xc245c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -198930,26 +198930,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cf6b8 <__cxa_atexit@plt+0xc2480> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ - strbeq sl, [r6], #-4072 @ 0xfffff018 │ │ │ │ - strbeq sl, [r6], #-3888 @ 0xfffff0d0 │ │ │ │ - ldreq sp, [r6], #-1892 @ 0xfffff89c │ │ │ │ + strbeq fp, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ + strbeq fp, [r6], #-4056 @ 0xfffff028 │ │ │ │ + strbeq fp, [r6], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq lr, [r6], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198974,18 +198974,18 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r0, #7 │ │ │ │ - strbeq sl, [r6], #-3924 @ 0xfffff0ac │ │ │ │ - strbeq sl, [r6], #-3748 @ 0xfffff15c │ │ │ │ - ldreq sp, [r6], #-1752 @ 0xfffff928 │ │ │ │ + mvnseq r0, #-956301312 @ 0xc7000000 │ │ │ │ + strbeq fp, [r6], #-3908 @ 0xfffff0bc │ │ │ │ + strbeq fp, [r6], #-3732 @ 0xfffff16c │ │ │ │ + ldreq lr, [r6], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf7d0 <__cxa_atexit@plt+0xc2598> │ │ │ │ @@ -199009,27 +199009,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cf7e0 <__cxa_atexit@plt+0xc25a8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-3600 @ 0xfffff1f0 │ │ │ │ - strbeq sl, [r6], #-3768 @ 0xfffff148 │ │ │ │ - strbeq sl, [r6], #-3592 @ 0xfffff1f8 │ │ │ │ - strbeq sl, [r6], #-3776 @ 0xfffff140 │ │ │ │ - ldreq sp, [r6], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq fp, [r6], #-3584 @ 0xfffff200 │ │ │ │ + strbeq fp, [r6], #-3752 @ 0xfffff158 │ │ │ │ + strbeq fp, [r6], #-3576 @ 0xfffff208 │ │ │ │ + strbeq fp, [r6], #-3760 @ 0xfffff150 │ │ │ │ + ldreq lr, [r6], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf884 <__cxa_atexit@plt+0xc264c> │ │ │ │ @@ -199063,19 +199063,19 @@ │ │ │ │ b cf894 <__cxa_atexit@plt+0xc265c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sl, [r6], #-3420 @ 0xfffff2a4 │ │ │ │ - mvnseq pc, #2672 @ 0xa70 │ │ │ │ - strbeq sl, [r6], #-3576 @ 0xfffff208 │ │ │ │ - strbeq sl, [r6], #-3400 @ 0xfffff2b8 │ │ │ │ - ldreq sp, [r6], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq fp, [r6], #-3404 @ 0xfffff2b4 │ │ │ │ + mvnseq r0, #-1677721599 @ 0x9c000001 │ │ │ │ + strbeq fp, [r6], #-3560 @ 0xfffff218 │ │ │ │ + strbeq fp, [r6], #-3384 @ 0xfffff2c8 │ │ │ │ + ldreq lr, [r6], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199098,16 +199098,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq sl, [r6], #-3472 @ 0xfffff270 │ │ │ │ - strbeq sl, [r6], #-3252 @ 0xfffff34c │ │ │ │ + strbeq fp, [r6], #-3456 @ 0xfffff280 │ │ │ │ + strbeq fp, [r6], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf990 <__cxa_atexit@plt+0xc2758> │ │ │ │ ldr r2, [pc, #68] @ cf998 <__cxa_atexit@plt+0xc2760> │ │ │ │ ldr r1, [pc, #68] @ cf99c <__cxa_atexit@plt+0xc2764> │ │ │ │ @@ -199117,46 +199117,46 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq cf980 <__cxa_atexit@plt+0xc2748> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 6598dc <__cxa_atexit@plt+0x64c6a4> │ │ │ │ + b 6599e4 <__cxa_atexit@plt+0x64c7ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sl, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq fp, [r6], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 6598dc <__cxa_atexit@plt+0x64c6a4> │ │ │ │ + b 6599e4 <__cxa_atexit@plt+0x64c7ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf9ec <__cxa_atexit@plt+0xc27b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ cf9f4 <__cxa_atexit@plt+0xc27bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-3008 @ 0xfffff440 │ │ │ │ - ldreq sp, [r6], #-1068 @ 0xfffffbd4 │ │ │ │ + strbeq fp, [r6], #-2992 @ 0xfffff450 │ │ │ │ + ldreq lr, [r6], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cfa90 <__cxa_atexit@plt+0xc2858> │ │ │ │ @@ -199185,28 +199185,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cfaa0 <__cxa_atexit@plt+0xc2868> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq sl, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq sl, [r6], #-3068 @ 0xfffff404 │ │ │ │ - strbeq sl, [r6], #-3684 @ 0xfffff19c │ │ │ │ - strbeq sl, [r6], #-2880 @ 0xfffff4c0 │ │ │ │ - ldreq sp, [r6], #-864 @ 0xfffffca0 │ │ │ │ + strbeq fp, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq fp, [r6], #-3052 @ 0xfffff414 │ │ │ │ + strbeq fp, [r6], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq fp, [r6], #-2864 @ 0xfffff4d0 │ │ │ │ + ldreq lr, [r6], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199233,17 +199233,17 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq pc, #401408 @ 0x62000 │ │ │ │ - strbeq sl, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ - strbeq sl, [r6], #-2720 @ 0xfffff560 │ │ │ │ + mvnseq pc, #34, 30 @ 0x88 │ │ │ │ + strbeq fp, [r6], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq fp, [r6], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cfbbc <__cxa_atexit@plt+0xc2984> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -199260,26 +199260,26 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ cfbe0 <__cxa_atexit@plt+0xc29a8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-2576 @ 0xfffff5f0 │ │ │ │ - strbeq sl, [r6], #-2780 @ 0xfffff524 │ │ │ │ - strbeq sl, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ - ldreq sp, [r6], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq fp, [r6], #-2560 @ 0xfffff600 │ │ │ │ + strbeq fp, [r6], #-2764 @ 0xfffff534 │ │ │ │ + strbeq fp, [r6], #-2552 @ 0xfffff608 │ │ │ │ + ldreq lr, [r6], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cfc7c <__cxa_atexit@plt+0xc2a44> │ │ │ │ @@ -199308,28 +199308,28 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b cfc8c <__cxa_atexit@plt+0xc2a54> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq sl, [r6], #-2420 @ 0xfffff68c │ │ │ │ - strbeq sl, [r6], #-2576 @ 0xfffff5f0 │ │ │ │ - strbeq sl, [r6], #-3192 @ 0xfffff388 │ │ │ │ - strbeq sl, [r6], #-2388 @ 0xfffff6ac │ │ │ │ - ldreq sp, [r6], #-376 @ 0xfffffe88 │ │ │ │ + strbeq fp, [r6], #-2404 @ 0xfffff69c │ │ │ │ + strbeq fp, [r6], #-2560 @ 0xfffff600 │ │ │ │ + strbeq fp, [r6], #-3176 @ 0xfffff398 │ │ │ │ + strbeq fp, [r6], #-2372 @ 0xfffff6bc │ │ │ │ + ldreq lr, [r6], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cfd3c <__cxa_atexit@plt+0xc2b04> │ │ │ │ @@ -199365,19 +199365,19 @@ │ │ │ │ b cfd4c <__cxa_atexit@plt+0xc2b14> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq sl, [r6], #-2224 @ 0xfffff750 │ │ │ │ - mvnseq pc, #5898240 @ 0x5a0000 │ │ │ │ - strbeq sl, [r6], #-2376 @ 0xfffff6b8 │ │ │ │ - strbeq sl, [r6], #-2200 @ 0xfffff768 │ │ │ │ - ldreq sp, [r6], #-180 @ 0xffffff4c │ │ │ │ + strbeq fp, [r6], #-2208 @ 0xfffff760 │ │ │ │ + mvnseq pc, #1664 @ 0x680 │ │ │ │ + strbeq fp, [r6], #-2360 @ 0xfffff6c8 │ │ │ │ + strbeq fp, [r6], #-2184 @ 0xfffff778 │ │ │ │ + ldreq lr, [r6], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199400,31 +199400,31 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sl, [r6], #-2264 @ 0xfffff728 │ │ │ │ - strbeq sl, [r6], #-2036 @ 0xfffff80c │ │ │ │ + strbeq fp, [r6], #-2248 @ 0xfffff738 │ │ │ │ + strbeq fp, [r6], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfe20 <__cxa_atexit@plt+0xc2be8> │ │ │ │ ldr r2, [pc, #28] @ cfe28 <__cxa_atexit@plt+0xc2bf0> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 626910 <__cxa_atexit@plt+0x6196d8> │ │ │ │ + b 626a18 <__cxa_atexit@plt+0x6197e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-1932 @ 0xfffff874 │ │ │ │ + strbeq fp, [r6], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfe84 <__cxa_atexit@plt+0xc2c4c> │ │ │ │ ldr r2, [pc, #68] @ cfe8c <__cxa_atexit@plt+0xc2c54> │ │ │ │ ldr r1, [pc, #68] @ cfe90 <__cxa_atexit@plt+0xc2c58> │ │ │ │ @@ -199434,46 +199434,46 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq cfe74 <__cxa_atexit@plt+0xc2c3c> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 6598dc <__cxa_atexit@plt+0x64c6a4> │ │ │ │ + b 6599e4 <__cxa_atexit@plt+0x64c7ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sl, [r6], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq fp, [r6], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 6598dc <__cxa_atexit@plt+0x64c6a4> │ │ │ │ - ldreq ip, [r6], #-3724 @ 0xfffff174 │ │ │ │ + b 6599e4 <__cxa_atexit@plt+0x64c7ac> │ │ │ │ + ldreq sp, [r6], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfee0 <__cxa_atexit@plt+0xc2ca8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ cfee8 <__cxa_atexit@plt+0xc2cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-1736 @ 0xfffff938 │ │ │ │ - ldreq ip, [r6], #-3660 @ 0xfffff1b4 │ │ │ │ + strbeq fp, [r6], #-1720 @ 0xfffff948 │ │ │ │ + ldreq sp, [r6], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cff70 <__cxa_atexit@plt+0xc2d38> │ │ │ │ @@ -199497,27 +199497,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b cff80 <__cxa_atexit@plt+0xc2d48> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq sl, [r6], #-1648 @ 0xfffff990 │ │ │ │ - strbeq sl, [r6], #-2432 @ 0xfffff680 │ │ │ │ - strbeq sl, [r6], #-1628 @ 0xfffff9a4 │ │ │ │ - ldreq ip, [r6], #-3484 @ 0xfffff264 │ │ │ │ + strbeq fp, [r6], #-1632 @ 0xfffff9a0 │ │ │ │ + strbeq fp, [r6], #-2416 @ 0xfffff690 │ │ │ │ + strbeq fp, [r6], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq sp, [r6], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d0028 <__cxa_atexit@plt+0xc2df0> │ │ │ │ @@ -199543,27 +199543,27 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b d0038 <__cxa_atexit@plt+0xc2e00> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbeq sl, [r6], #-1472 @ 0xfffffa40 │ │ │ │ - strbeq sl, [r6], #-2256 @ 0xfffff730 │ │ │ │ - strbeq sl, [r6], #-1452 @ 0xfffffa54 │ │ │ │ - ldreq ip, [r6], #-3360 @ 0xfffff2e0 │ │ │ │ + strbeq fp, [r6], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq fp, [r6], #-2240 @ 0xfffff740 │ │ │ │ + strbeq fp, [r6], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq sp, [r6], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d00f8 <__cxa_atexit@plt+0xc2ec0> │ │ │ │ @@ -199595,28 +199595,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b d0108 <__cxa_atexit@plt+0xc2ed0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq sl, [r6], #-1284 @ 0xfffffafc │ │ │ │ - strbeq sl, [r6], #-1436 @ 0xfffffa64 │ │ │ │ - strbeq sl, [r6], #-2044 @ 0xfffff804 │ │ │ │ - strbeq sl, [r6], #-1240 @ 0xfffffb28 │ │ │ │ - ldreq ip, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ + strbeq fp, [r6], #-1268 @ 0xfffffb0c │ │ │ │ + strbeq fp, [r6], #-1420 @ 0xfffffa74 │ │ │ │ + strbeq fp, [r6], #-2028 @ 0xfffff814 │ │ │ │ + strbeq fp, [r6], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq sp, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199646,18 +199646,18 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq sl, [r6], #-1256 @ 0xfffffb18 │ │ │ │ - mvnseq pc, #216, 6 @ 0x60000003 │ │ │ │ - strbeq sl, [r6], #-1072 @ 0xfffffbd0 │ │ │ │ - ldreq ip, [r6], #-2984 @ 0xfffff458 │ │ │ │ + strbeq fp, [r6], #-1240 @ 0xfffffb28 │ │ │ │ + mvnseq pc, #152, 16 @ 0x980000 │ │ │ │ + strbeq fp, [r6], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq sp, [r6], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d0298 <__cxa_atexit@plt+0xc3060> │ │ │ │ @@ -199714,21 +199714,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-916 @ 0xfffffc6c │ │ │ │ - strbeq sl, [r6], #-1120 @ 0xfffffba0 │ │ │ │ - strbeq sl, [r6], #-908 @ 0xfffffc74 │ │ │ │ + strbeq fp, [r6], #-900 @ 0xfffffc7c │ │ │ │ + strbeq fp, [r6], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq fp, [r6], #-892 @ 0xfffffc84 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq sl, [r6], #-1020 @ 0xfffffc04 │ │ │ │ - mvnseq pc, #232, 4 @ 0x8000000e │ │ │ │ - ldreq ip, [r6], #-2696 @ 0xfffff578 │ │ │ │ + strbeq fp, [r6], #-1004 @ 0xfffffc14 │ │ │ │ + mvnseq pc, #168, 14 @ 0x2a00000 │ │ │ │ + ldreq sp, [r6], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199751,16 +199751,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq sl, [r6], #-860 @ 0xfffffca4 │ │ │ │ - strbeq sl, [r6], #-640 @ 0xfffffd80 │ │ │ │ + strbeq fp, [r6], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq fp, [r6], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d03c4 <__cxa_atexit@plt+0xc318c> │ │ │ │ ldr r2, [pc, #68] @ d03cc <__cxa_atexit@plt+0xc3194> │ │ │ │ ldr r1, [pc, #68] @ d03d0 <__cxa_atexit@plt+0xc3198> │ │ │ │ @@ -199770,46 +199770,46 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ beq d03b4 <__cxa_atexit@plt+0xc317c> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 6598dc <__cxa_atexit@plt+0x64c6a4> │ │ │ │ + b 6599e4 <__cxa_atexit@plt+0x64c7ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sl, [r6], #-524 @ 0xfffffdf4 │ │ │ │ + strbeq fp, [r6], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 6598dc <__cxa_atexit@plt+0x64c6a4> │ │ │ │ - ldreq ip, [r6], #-2380 @ 0xfffff6b4 │ │ │ │ + b 6599e4 <__cxa_atexit@plt+0x64c7ac> │ │ │ │ + ldreq sp, [r6], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0420 <__cxa_atexit@plt+0xc31e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ d0428 <__cxa_atexit@plt+0xc31f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40171c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ + b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6], #-392 @ 0xfffffe78 │ │ │ │ - ldreq ip, [r6], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq fp, [r6], #-376 @ 0xfffffe88 │ │ │ │ + ldreq sp, [r6], #-2316 @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d04b0 <__cxa_atexit@plt+0xc3278> │ │ │ │ @@ -199833,27 +199833,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b d04c0 <__cxa_atexit@plt+0xc3288> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq sl, [r6], #-304 @ 0xfffffed0 │ │ │ │ - strbeq sl, [r6], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq sl, [r6], #-284 @ 0xfffffee4 │ │ │ │ - ldreq ip, [r6], #-2200 @ 0xfffff768 │ │ │ │ + strbeq fp, [r6], #-288 @ 0xfffffee0 │ │ │ │ + strbeq fp, [r6], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq fp, [r6], #-268 @ 0xfffffef4 │ │ │ │ + ldreq sp, [r6], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d0574 <__cxa_atexit@plt+0xc333c> │ │ │ │ @@ -199882,28 +199882,28 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm ip, {r2, r9, sl, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b d0584 <__cxa_atexit@plt+0xc334c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq sl, [r6], #-124 @ 0xffffff84 │ │ │ │ - strbeq sl, [r6], #-276 @ 0xfffffeec │ │ │ │ - strbeq sl, [r6], #-892 @ 0xfffffc84 │ │ │ │ - strbeq sl, [r6], #-88 @ 0xffffffa8 │ │ │ │ - ldreq ip, [r6], #-1996 @ 0xfffff834 │ │ │ │ + strbeq fp, [r6], #-108 @ 0xffffff94 │ │ │ │ + strbeq fp, [r6], #-260 @ 0xfffffefc │ │ │ │ + strbeq fp, [r6], #-876 @ 0xfffffc94 │ │ │ │ + strbeq fp, [r6], #-72 @ 0xffffffb8 │ │ │ │ + ldreq sp, [r6], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199929,18 +199929,18 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - mvnseq lr, #376 @ 0x178 │ │ │ │ - strbeq sl, [r6], #-104 @ 0xffffff98 │ │ │ │ - strbeq r9, [r6], #-4024 @ 0xfffff048 │ │ │ │ - ldreq ip, [r6], #-1852 @ 0xfffff8c4 │ │ │ │ + mvnseq pc, #503316480 @ 0x1e000000 │ │ │ │ + strbeq fp, [r6], #-88 @ 0xffffffa8 │ │ │ │ + strbeq sl, [r6], #-4008 @ 0xfffff058 │ │ │ │ + ldreq sp, [r6], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d06f4 <__cxa_atexit@plt+0xc34bc> │ │ │ │ @@ -199993,21 +199993,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ - strbeq r9, [r6], #-4084 @ 0xfffff00c │ │ │ │ - strbeq r9, [r6], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq sl, [r6], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq sl, [r6], #-4068 @ 0xfffff01c │ │ │ │ + strbeq sl, [r6], #-3856 @ 0xfffff0f0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvnseq lr, #1952 @ 0x7a0 │ │ │ │ - strbeq r9, [r6], #-3972 @ 0xfffff07c │ │ │ │ - ldreq ip, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ + mvnseq pc, #-402653184 @ 0xe8000000 │ │ │ │ + strbeq sl, [r6], #-3956 @ 0xfffff08c │ │ │ │ + ldreq sp, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200030,37 +200030,37 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq r9, [r6], #-3840 @ 0xfffff100 │ │ │ │ - strbeq r9, [r6], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq ip, [r6], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq sl, [r6], #-3824 @ 0xfffff110 │ │ │ │ + strbeq sl, [r6], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq sp, [r6], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d07fc <__cxa_atexit@plt+0xc35c4> │ │ │ │ ldr r2, [pc, #28] @ d0804 <__cxa_atexit@plt+0xc35cc> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 60ed30 <__cxa_atexit@plt+0x601af8> │ │ │ │ + b 60ee38 <__cxa_atexit@plt+0x601c00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6], #-3504 @ 0xfffff250 │ │ │ │ + strbeq sl, [r6], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -200076,15 +200076,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq lr, #2288 @ 0x8f0 │ │ │ │ + mvnseq pc, #1006632961 @ 0x3c000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d08c4 <__cxa_atexit@plt+0xc368c> │ │ │ │ @@ -200094,21 +200094,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ d08d8 <__cxa_atexit@plt+0xc36a0> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6], #-3536 @ 0xfffff230 │ │ │ │ - strbeq r9, [r6], #-3324 @ 0xfffff304 │ │ │ │ + strbeq sl, [r6], #-3520 @ 0xfffff240 │ │ │ │ + strbeq sl, [r6], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d093c <__cxa_atexit@plt+0xc3704> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -200133,16 +200133,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r9, [r6], #-3208 @ 0xfffff378 │ │ │ │ - mvnseq lr, #11456 @ 0x2cc0 │ │ │ │ + strbeq sl, [r6], #-3192 @ 0xfffff388 │ │ │ │ + mvnseq pc, #805306375 @ 0x30000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200165,17 +200165,17 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r9, [r6], #-3300 @ 0xfffff31c │ │ │ │ - strbeq r9, [r6], #-3080 @ 0xfffff3f8 │ │ │ │ - ldreq ip, [r6], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq sl, [r6], #-3284 @ 0xfffff32c │ │ │ │ + strbeq sl, [r6], #-3064 @ 0xfffff408 │ │ │ │ + ldreq sp, [r6], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d0a2c <__cxa_atexit@plt+0xc37f4> │ │ │ │ ldr r7, [pc, #52] @ d0a3c <__cxa_atexit@plt+0xc3804> │ │ │ │ @@ -200190,16 +200190,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d0a40 <__cxa_atexit@plt+0xc3808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [r6], #-1524 @ 0xfffffa0c │ │ │ │ - ldreq ip, [r6], #-1396 @ 0xfffffa8c │ │ │ │ + ldreq sp, [r6], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq sp, [r6], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq d0ca0 <__cxa_atexit@plt+0xc3a68> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -201150,142 +201150,142 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r3, r0, r4, ror r7 │ │ │ │ @ instruction: 0xfffefa50 │ │ │ │ @ instruction: 0xfffefc54 │ │ │ │ - ldreq ip, [r6], #-0 │ │ │ │ + ldreq sp, [r6], #-0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ - ldreq fp, [r6], #-2300 @ 0xfffff704 │ │ │ │ + ldreq ip, [r6], #-2300 @ 0xfffff704 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #29 │ │ │ │ andeq r2, r0, r0, asr #31 │ │ │ │ andeq r2, r0, ip, asr #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - ldreq fp, [r6], #-1892 @ 0xfffff89c │ │ │ │ - ldreq fp, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ - ldreq fp, [r6], #-1912 @ 0xfffff888 │ │ │ │ - ldreq fp, [r6], #-2816 @ 0xfffff500 │ │ │ │ + ldreq ip, [r6], #-1892 @ 0xfffff89c │ │ │ │ + ldreq ip, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq ip, [r6], #-1912 @ 0xfffff888 │ │ │ │ + ldreq ip, [r6], #-2816 @ 0xfffff500 │ │ │ │ andeq r2, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, asr #20 │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r2, r0, r8, asr #22 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror r9 │ │ │ │ - ldreq fp, [r6], #-1932 @ 0xfffff874 │ │ │ │ - ldreq fp, [r6], #-1648 @ 0xfffff990 │ │ │ │ - ldreq fp, [r6], #-2140 @ 0xfffff7a4 │ │ │ │ - ldreq fp, [r6], #-2024 @ 0xfffff818 │ │ │ │ + ldreq ip, [r6], #-1932 @ 0xfffff874 │ │ │ │ + ldreq ip, [r6], #-1648 @ 0xfffff990 │ │ │ │ + ldreq ip, [r6], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq ip, [r6], #-2024 @ 0xfffff818 │ │ │ │ andeq r2, r0, r0, lsl #14 │ │ │ │ - ldreq fp, [r6], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq ip, [r6], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r2, r0, r8, ror #18 │ │ │ │ andeq r2, r0, ip, lsl #18 │ │ │ │ - ldreq fp, [r6], #-1512 @ 0xfffffa18 │ │ │ │ - ldreq fp, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq fp, [r6], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq ip, [r6], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq ip, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq ip, [r6], #-1620 @ 0xfffff9ac │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ andeq r2, r0, ip, asr r5 │ │ │ │ - ldreq fp, [r6], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq ip, [r6], #-2356 @ 0xfffff6cc │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ - ldreq fp, [r6], #-3020 @ 0xfffff434 │ │ │ │ - ldreq fp, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq fp, [r6], #-3216 @ 0xfffff370 │ │ │ │ + ldreq ip, [r6], #-3020 @ 0xfffff434 │ │ │ │ + ldreq ip, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq ip, [r6], #-3216 @ 0xfffff370 │ │ │ │ andeq r2, r0, r4, lsl r9 │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ andeq r2, r0, r4, lsr #2 │ │ │ │ - ldreq fp, [r6], #-1760 @ 0xfffff920 │ │ │ │ - ldreq fp, [r6], #-2808 @ 0xfffff508 │ │ │ │ + ldreq ip, [r6], #-1760 @ 0xfffff920 │ │ │ │ + ldreq ip, [r6], #-2808 @ 0xfffff508 │ │ │ │ andeq r2, r0, r8, ror r3 │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r2, r0, ip, lsr #10 │ │ │ │ - ldreq fp, [r6], #-1952 @ 0xfffff860 │ │ │ │ + ldreq ip, [r6], #-1952 @ 0xfffff860 │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ andeq r2, r0, r0, lsl #7 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ andeq r2, r0, ip, lsl #10 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - ldreq fp, [r6], #-1592 @ 0xfffff9c8 │ │ │ │ - ldreq fp, [r6], #-3520 @ 0xfffff240 │ │ │ │ - ldreq fp, [r6], #-1676 @ 0xfffff974 │ │ │ │ - ldreq fp, [r6], #-1644 @ 0xfffff994 │ │ │ │ + ldreq ip, [r6], #-1592 @ 0xfffff9c8 │ │ │ │ + ldreq ip, [r6], #-3520 @ 0xfffff240 │ │ │ │ + ldreq ip, [r6], #-1676 @ 0xfffff974 │ │ │ │ + ldreq ip, [r6], #-1644 @ 0xfffff994 │ │ │ │ andeq r2, r0, r0, asr r2 │ │ │ │ @ instruction: 0x00001bb4 │ │ │ │ andeq r2, r0, r8 │ │ │ │ andeq r1, r0, ip, ror sl │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ muleq r0, ip, fp │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsr ip │ │ │ │ - ldreq fp, [r6], #-2324 @ 0xfffff6ec │ │ │ │ - ldreq fp, [r6], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq ip, [r6], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq ip, [r6], #-3620 @ 0xfffff1dc │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ - ldreq fp, [r6], #-1352 @ 0xfffffab8 │ │ │ │ - ldreq fp, [r6], #-3348 @ 0xfffff2ec │ │ │ │ - ldreq fp, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ - ldreq fp, [r6], #-3612 @ 0xfffff1e4 │ │ │ │ - ldreq fp, [r6], #-1684 @ 0xfffff96c │ │ │ │ - ldreq fp, [r6], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq ip, [r6], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq ip, [r6], #-3348 @ 0xfffff2ec │ │ │ │ + ldreq ip, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq ip, [r6], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq ip, [r6], #-1684 @ 0xfffff96c │ │ │ │ + ldreq ip, [r6], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r1, r0, r0, ror r5 │ │ │ │ andeq r1, r0, ip, lsl ip │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, asr #5 │ │ │ │ muleq r0, r0, ip │ │ │ │ - ldreq fp, [r6], #-3636 @ 0xfffff1cc │ │ │ │ - ldreq fp, [r6], #-3064 @ 0xfffff408 │ │ │ │ - ldreq fp, [r6], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq ip, [r6], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq ip, [r6], #-3064 @ 0xfffff408 │ │ │ │ + ldreq ip, [r6], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ - ldreq fp, [r6], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq ip, [r6], #-2132 @ 0xfffff7ac │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - ldreq fp, [r6], #-1312 @ 0xfffffae0 │ │ │ │ - ldreq fp, [r6], #-1328 @ 0xfffffad0 │ │ │ │ + ldreq ip, [r6], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq ip, [r6], #-1328 @ 0xfffffad0 │ │ │ │ andeq r1, r0, r8, lsr #19 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ andeq r1, r0, ip, asr #15 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r0, r0, r8, lsr #23 │ │ │ │ - ldreq fp, [r6], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq ip, [r6], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ - ldreq fp, [r6], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq ip, [r6], #-1416 @ 0xfffffa78 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - ldreq fp, [r6], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq ip, [r6], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r0, r0, lsr #21 │ │ │ │ andeq r1, r0, ip, lsr #7 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ andeq r1, r0, ip, lsr #2 │ │ │ │ - ldreq ip, [r6], #-72 @ 0xffffffb8 │ │ │ │ + ldreq sp, [r6], #-72 @ 0xffffffb8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - ldreq fp, [r6], #-1744 @ 0xfffff930 │ │ │ │ - ldreq fp, [r6], #-2032 @ 0xfffff810 │ │ │ │ + ldreq ip, [r6], #-1744 @ 0xfffff930 │ │ │ │ + ldreq ip, [r6], #-2032 @ 0xfffff810 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ - ldreq fp, [r6], #-3764 @ 0xfffff14c │ │ │ │ - ldreq fp, [r6], #-2092 @ 0xfffff7d4 │ │ │ │ - ldreq fp, [r6], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq ip, [r6], #-3764 @ 0xfffff14c │ │ │ │ + ldreq ip, [r6], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq ip, [r6], #-1844 @ 0xfffff8cc │ │ │ │ @ instruction: 0x00000db8 │ │ │ │ andeq r0, r0, ip, lsl #17 │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ andeq r0, r0, r8, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r8, lr │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq fp, [r6], #-732 @ 0xfffffd24 │ │ │ │ + ldreq ip, [r6], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d1bac <__cxa_atexit@plt+0xc4974> │ │ │ │ @@ -201311,15 +201311,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffec64 │ │ │ │ @ instruction: 0xffffec88 │ │ │ │ @ instruction: 0xffffeddc │ │ │ │ - ldreq fp, [r6], #-432 @ 0xfffffe50 │ │ │ │ + ldreq ip, [r6], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d1c54 <__cxa_atexit@plt+0xc4a1c> │ │ │ │ @@ -201353,15 +201353,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe99c │ │ │ │ @ instruction: 0xffffe764 │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ - ldreq fp, [r6], #-264 @ 0xfffffef8 │ │ │ │ + ldreq ip, [r6], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d1d1c <__cxa_atexit@plt+0xc4ae4> │ │ │ │ @@ -201404,15 +201404,15 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffe45c │ │ │ │ @ instruction: 0xffffe164 │ │ │ │ @ instruction: 0xffffe134 │ │ │ │ @ instruction: 0xffffe5ec │ │ │ │ - ldreq fp, [r6], #-236 @ 0xffffff14 │ │ │ │ + ldreq ip, [r6], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d1dac <__cxa_atexit@plt+0xc4b74> │ │ │ │ @@ -201439,15 +201439,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffdbd4 │ │ │ │ @ instruction: 0xffffdd34 │ │ │ │ @ instruction: 0xffffdfec │ │ │ │ - ldreq fp, [r6], #-96 @ 0xffffffa0 │ │ │ │ + ldreq ip, [r6], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201469,15 +201469,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffd8b4 │ │ │ │ @ instruction: 0xffffdab8 │ │ │ │ - ldreq sl, [r6], #-4084 @ 0xfffff00c │ │ │ │ + ldreq fp, [r6], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201500,15 +201500,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffd450 │ │ │ │ @ instruction: 0xffffd734 │ │ │ │ - ldreq sl, [r6], #-3948 @ 0xfffff094 │ │ │ │ + ldreq fp, [r6], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201530,15 +201530,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffd050 │ │ │ │ @ instruction: 0xffffd254 │ │ │ │ - ldreq sl, [r6], #-3828 @ 0xfffff10c │ │ │ │ + ldreq fp, [r6], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201560,15 +201560,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffcccc │ │ │ │ @ instruction: 0xffffced0 │ │ │ │ - ldreq sl, [r6], #-3708 @ 0xfffff184 │ │ │ │ + ldreq fp, [r6], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201590,15 +201590,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffc948 │ │ │ │ @ instruction: 0xffffcb4c │ │ │ │ - ldreq sl, [r6], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq fp, [r6], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201620,15 +201620,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffc658 │ │ │ │ @ instruction: 0xffffc7c8 │ │ │ │ - ldreq sl, [r6], #-3468 @ 0xfffff274 │ │ │ │ + ldreq fp, [r6], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201650,15 +201650,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffc33c │ │ │ │ @ instruction: 0xffffc540 │ │ │ │ - ldreq sl, [r6], #-3420 @ 0xfffff2a4 │ │ │ │ + ldreq fp, [r6], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d219c <__cxa_atexit@plt+0xc4f64> │ │ │ │ @@ -201691,15 +201691,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffbcf8 │ │ │ │ @ instruction: 0xffffc194 │ │ │ │ @ instruction: 0xffffbe7c │ │ │ │ - ldreq sl, [r6], #-3184 @ 0xfffff390 │ │ │ │ + ldreq fp, [r6], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201721,15 +201721,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffb9bc │ │ │ │ @ instruction: 0xffffbbc0 │ │ │ │ - ldreq sl, [r6], #-3064 @ 0xfffff408 │ │ │ │ + ldreq fp, [r6], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201751,15 +201751,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffb638 │ │ │ │ @ instruction: 0xffffb83c │ │ │ │ - ldreq sl, [r6], #-2944 @ 0xfffff480 │ │ │ │ + ldreq fp, [r6], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201781,15 +201781,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffb2b4 │ │ │ │ @ instruction: 0xffffb4b8 │ │ │ │ - ldreq sl, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ + ldreq fp, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201811,15 +201811,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffaf30 │ │ │ │ @ instruction: 0xffffb134 │ │ │ │ - ldreq sl, [r6], #-2704 @ 0xfffff570 │ │ │ │ + ldreq fp, [r6], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201841,15 +201841,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffabac │ │ │ │ @ instruction: 0xffffadb0 │ │ │ │ - ldreq sl, [r6], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq fp, [r6], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201872,15 +201872,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffa748 │ │ │ │ @ instruction: 0xffffaa2c │ │ │ │ - ldreq sl, [r6], #-2552 @ 0xfffff608 │ │ │ │ + ldreq fp, [r6], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201902,15 +201902,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffa388 │ │ │ │ @ instruction: 0xffffa54c │ │ │ │ - ldreq sl, [r6], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq fp, [r6], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201933,15 +201933,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff9f34 │ │ │ │ @ instruction: 0xffffa218 │ │ │ │ - ldreq sl, [r6], #-1980 @ 0xfffff844 │ │ │ │ + ldreq fp, [r6], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -201963,15 +201963,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff9bc8 │ │ │ │ @ instruction: 0xffff9d38 │ │ │ │ - ldreq sl, [r6], #-2200 @ 0xfffff768 │ │ │ │ + ldreq fp, [r6], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d2678 <__cxa_atexit@plt+0xc5440> │ │ │ │ @@ -202002,15 +202002,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff9774 │ │ │ │ @ instruction: 0xffff9a8c │ │ │ │ @ instruction: 0xffff984c │ │ │ │ - ldreq r8, [r6], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq r9, [r6], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d2700 <__cxa_atexit@plt+0xc54c8> │ │ │ │ @@ -202036,15 +202036,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff9454 │ │ │ │ @ instruction: 0xffff94e4 │ │ │ │ @ instruction: 0xffff9638 │ │ │ │ - ldreq sl, [r6], #-1804 @ 0xfffff8f4 │ │ │ │ + ldreq fp, [r6], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202066,15 +202066,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff9134 │ │ │ │ @ instruction: 0xffff9338 │ │ │ │ - ldreq sl, [r6], #-1808 @ 0xfffff8f0 │ │ │ │ + ldreq fp, [r6], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202096,15 +202096,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff8e44 │ │ │ │ @ instruction: 0xffff8fb4 │ │ │ │ - ldreq sl, [r6], #-1712 @ 0xfffff950 │ │ │ │ + ldreq fp, [r6], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d289c <__cxa_atexit@plt+0xc5664> │ │ │ │ @@ -202140,15 +202140,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff8814 │ │ │ │ @ instruction: 0xffff8a20 │ │ │ │ @ instruction: 0xffff8b1c │ │ │ │ @ instruction: 0xffff8cf8 │ │ │ │ - ldreq sl, [r6], #-1400 @ 0xfffffa88 │ │ │ │ + ldreq fp, [r6], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202171,15 +202171,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff83f0 │ │ │ │ @ instruction: 0xffff86d4 │ │ │ │ - ldreq sl, [r6], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq fp, [r6], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202201,15 +202201,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff8084 │ │ │ │ @ instruction: 0xffff81f4 │ │ │ │ - ldreq sl, [r6], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq fp, [r6], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202236,15 +202236,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff7f5c │ │ │ │ @ instruction: 0xffff7ce4 │ │ │ │ - ldreq sl, [r6], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq fp, [r6], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202266,15 +202266,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff79b4 │ │ │ │ @ instruction: 0xffff7b24 │ │ │ │ - ldreq sl, [r6], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq fp, [r6], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202296,15 +202296,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff772c │ │ │ │ @ instruction: 0xffff789c │ │ │ │ - ldreq sl, [r6], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq fp, [r6], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202326,15 +202326,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff74a4 │ │ │ │ @ instruction: 0xffff7614 │ │ │ │ - ldreq sl, [r6], #-644 @ 0xfffffd7c │ │ │ │ + ldreq fp, [r6], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202356,15 +202356,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff7188 │ │ │ │ @ instruction: 0xffff738c │ │ │ │ - ldreq sl, [r6], #-288 @ 0xfffffee0 │ │ │ │ + ldreq fp, [r6], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202386,15 +202386,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff6e98 │ │ │ │ @ instruction: 0xffff7008 │ │ │ │ - ldreq sl, [r6], #-688 @ 0xfffffd50 │ │ │ │ + ldreq fp, [r6], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d2d38 <__cxa_atexit@plt+0xc5b00> │ │ │ │ @@ -202435,15 +202435,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff67f4 │ │ │ │ @ instruction: 0xffff6868 │ │ │ │ @ instruction: 0xffff6d40 │ │ │ │ @ instruction: 0xffff6a34 │ │ │ │ - ldreq sl, [r6], #-492 @ 0xfffffe14 │ │ │ │ + ldreq fp, [r6], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d2dfc <__cxa_atexit@plt+0xc5bc4> │ │ │ │ @@ -202484,15 +202484,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff6110 │ │ │ │ @ instruction: 0xffff6184 │ │ │ │ @ instruction: 0xffff665c │ │ │ │ @ instruction: 0xffff6350 │ │ │ │ - ldreq sl, [r6], #-320 @ 0xfffffec0 │ │ │ │ + ldreq fp, [r6], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d2e88 <__cxa_atexit@plt+0xc5c50> │ │ │ │ @@ -202518,15 +202518,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff5e30 │ │ │ │ @ instruction: 0xffff5e54 │ │ │ │ @ instruction: 0xffff5fa8 │ │ │ │ - ldreq r9, [r6], #-3984 @ 0xfffff070 │ │ │ │ + ldreq sl, [r6], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202549,15 +202549,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff5a30 │ │ │ │ @ instruction: 0xffff5d14 │ │ │ │ - ldreq r9, [r6], #-3860 @ 0xfffff0ec │ │ │ │ + ldreq sl, [r6], #-3860 @ 0xfffff0ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202580,15 +202580,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff5550 │ │ │ │ @ instruction: 0xffff5834 │ │ │ │ - ldreq r9, [r6], #-3736 @ 0xfffff168 │ │ │ │ + ldreq sl, [r6], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202611,15 +202611,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff5070 │ │ │ │ @ instruction: 0xffff5354 │ │ │ │ - ldreq r9, [r6], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq sl, [r6], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202641,15 +202641,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff4c70 │ │ │ │ @ instruction: 0xffff4e74 │ │ │ │ - ldreq r9, [r6], #-3800 @ 0xfffff128 │ │ │ │ + ldreq sl, [r6], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d30fc <__cxa_atexit@plt+0xc5ec4> │ │ │ │ @@ -202675,15 +202675,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff4920 │ │ │ │ @ instruction: 0xffff498c │ │ │ │ @ instruction: 0xffff4ae0 │ │ │ │ - ldreq r9, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq sl, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d3184 <__cxa_atexit@plt+0xc5f4c> │ │ │ │ @@ -202709,15 +202709,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff4634 │ │ │ │ @ instruction: 0xffff46a0 │ │ │ │ @ instruction: 0xffff47f4 │ │ │ │ - ldreq r9, [r6], #-3208 @ 0xfffff378 │ │ │ │ + ldreq sl, [r6], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202739,15 +202739,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff4314 │ │ │ │ @ instruction: 0xffff4518 │ │ │ │ - ldreq r9, [r6], #-3408 @ 0xfffff2b0 │ │ │ │ + ldreq sl, [r6], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d3284 <__cxa_atexit@plt+0xc604c> │ │ │ │ @@ -202773,15 +202773,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff3fc4 │ │ │ │ @ instruction: 0xffff4030 │ │ │ │ @ instruction: 0xffff4184 │ │ │ │ - ldreq r9, [r6], #-3284 @ 0xfffff32c │ │ │ │ + ldreq sl, [r6], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d330c <__cxa_atexit@plt+0xc60d4> │ │ │ │ @@ -202807,15 +202807,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff3cd8 │ │ │ │ @ instruction: 0xffff3d44 │ │ │ │ @ instruction: 0xffff3e98 │ │ │ │ - ldreq r9, [r6], #-2816 @ 0xfffff500 │ │ │ │ + ldreq sl, [r6], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d33d0 <__cxa_atexit@plt+0xc6198> │ │ │ │ @@ -202857,15 +202857,15 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff39e0 │ │ │ │ @ instruction: 0xffff36c8 │ │ │ │ @ instruction: 0xffff3710 │ │ │ │ @ instruction: 0xffff3b68 │ │ │ │ - ldreq r9, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ + ldreq sl, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202887,15 +202887,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff3398 │ │ │ │ @ instruction: 0xffff359c │ │ │ │ - ldreq r9, [r6], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq sl, [r6], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202917,15 +202917,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff30a4 │ │ │ │ @ instruction: 0xffff3218 │ │ │ │ - ldreq r9, [r6], #-2248 @ 0xfffff738 │ │ │ │ + ldreq sl, [r6], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202947,15 +202947,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff2e18 │ │ │ │ @ instruction: 0xffff2f8c │ │ │ │ - ldreq r9, [r6], #-2072 @ 0xfffff7e8 │ │ │ │ + ldreq sl, [r6], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -202977,15 +202977,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff2b8c │ │ │ │ @ instruction: 0xffff2d00 │ │ │ │ - ldreq r9, [r6], #-1900 @ 0xfffff894 │ │ │ │ + ldreq sl, [r6], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203007,15 +203007,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff2904 │ │ │ │ @ instruction: 0xffff2a74 │ │ │ │ - ldreq r9, [r6], #-2016 @ 0xfffff820 │ │ │ │ + ldreq sl, [r6], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203037,15 +203037,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff25e8 │ │ │ │ @ instruction: 0xffff27ec │ │ │ │ - ldreq r9, [r6], #-1896 @ 0xfffff898 │ │ │ │ + ldreq sl, [r6], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203067,15 +203067,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff2264 │ │ │ │ @ instruction: 0xffff2468 │ │ │ │ - ldreq r9, [r6], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq sl, [r6], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203097,15 +203097,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff1f74 │ │ │ │ @ instruction: 0xffff20e4 │ │ │ │ - ldreq r9, [r6], #-1656 @ 0xfffff988 │ │ │ │ + ldreq sl, [r6], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203127,15 +203127,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff1c58 │ │ │ │ @ instruction: 0xffff1e5c │ │ │ │ - ldreq r9, [r6], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq sl, [r6], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d38d0 <__cxa_atexit@plt+0xc6698> │ │ │ │ @@ -203177,15 +203177,15 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff18fc │ │ │ │ @ instruction: 0xffff15e4 │ │ │ │ @ instruction: 0xffff162c │ │ │ │ @ instruction: 0xffff1a84 │ │ │ │ - ldreq r9, [r6], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq sl, [r6], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d3998 <__cxa_atexit@plt+0xc6760> │ │ │ │ @@ -203227,15 +203227,15 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff12dc │ │ │ │ @ instruction: 0xffff0fc4 │ │ │ │ @ instruction: 0xffff100c │ │ │ │ @ instruction: 0xffff1464 │ │ │ │ - ldreq r9, [r6], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq sl, [r6], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d3a24 <__cxa_atexit@plt+0xc67ec> │ │ │ │ @@ -203261,15 +203261,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff0d10 │ │ │ │ @ instruction: 0xffff0d34 │ │ │ │ @ instruction: 0xffff0e88 │ │ │ │ - ldreq r9, [r6], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq sl, [r6], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203291,15 +203291,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff09f0 │ │ │ │ @ instruction: 0xffff0bf4 │ │ │ │ - ldreq r9, [r6], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq sl, [r6], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d3b24 <__cxa_atexit@plt+0xc68ec> │ │ │ │ @@ -203325,15 +203325,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff06a0 │ │ │ │ @ instruction: 0xffff070c │ │ │ │ @ instruction: 0xffff0860 │ │ │ │ - ldreq r9, [r6], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq sl, [r6], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d3bac <__cxa_atexit@plt+0xc6974> │ │ │ │ @@ -203359,15 +203359,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff03b4 │ │ │ │ @ instruction: 0xffff0420 │ │ │ │ @ instruction: 0xffff0574 │ │ │ │ - ldreq r9, [r6], #-772 @ 0xfffffcfc │ │ │ │ + ldreq sl, [r6], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203389,15 +203389,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffff0128 │ │ │ │ @ instruction: 0xffff0298 │ │ │ │ - ldreq r9, [r6], #-192 @ 0xffffff40 │ │ │ │ + ldreq sl, [r6], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203463,15 +203463,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffefa54 │ │ │ │ @ instruction: 0xfffefa78 │ │ │ │ @ instruction: 0xfffefd54 │ │ │ │ @ instruction: 0xfffefb34 │ │ │ │ - ldreq r9, [r6], #-192 @ 0xffffff40 │ │ │ │ + ldreq sl, [r6], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203493,15 +203493,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffef70c │ │ │ │ @ instruction: 0xfffef910 │ │ │ │ - ldreq r9, [r6], #-72 @ 0xffffffb8 │ │ │ │ + ldreq sl, [r6], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203523,15 +203523,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffef388 │ │ │ │ @ instruction: 0xfffef58c │ │ │ │ - ldreq r8, [r6], #-4048 @ 0xfffff030 │ │ │ │ + ldreq r9, [r6], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203553,15 +203553,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffef004 │ │ │ │ @ instruction: 0xfffef208 │ │ │ │ - ldreq r8, [r6], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r9, [r6], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203583,15 +203583,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffeec80 │ │ │ │ @ instruction: 0xfffeee84 │ │ │ │ - ldreq r8, [r6], #-3820 @ 0xfffff114 │ │ │ │ + ldreq r9, [r6], #-3820 @ 0xfffff114 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203614,15 +203614,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffee81c │ │ │ │ @ instruction: 0xfffeeb00 │ │ │ │ - ldreq r8, [r6], #-4028 @ 0xfffff044 │ │ │ │ + ldreq r9, [r6], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d4034 <__cxa_atexit@plt+0xc6dfc> │ │ │ │ @@ -203649,15 +203649,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffee1e8 │ │ │ │ @ instruction: 0xfffee358 │ │ │ │ @ instruction: 0xfffee610 │ │ │ │ - ldreq r8, [r6], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r9, [r6], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d40d0 <__cxa_atexit@plt+0xc6e98> │ │ │ │ @@ -203688,15 +203688,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffedda4 │ │ │ │ @ instruction: 0xfffee0a4 │ │ │ │ @ instruction: 0xfffede64 │ │ │ │ - ldreq r8, [r6], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq r9, [r6], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203718,15 +203718,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffeda74 │ │ │ │ @ instruction: 0xfffedc78 │ │ │ │ - ldreq r8, [r6], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r9, [r6], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203748,15 +203748,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffed6f0 │ │ │ │ @ instruction: 0xfffed8f4 │ │ │ │ - ldreq r8, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r9, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203778,15 +203778,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffed36c │ │ │ │ @ instruction: 0xfffed570 │ │ │ │ - ldreq r8, [r6], #-3028 @ 0xfffff42c │ │ │ │ + ldreq r9, [r6], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203808,15 +203808,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffecfe8 │ │ │ │ @ instruction: 0xfffed1ec │ │ │ │ - ldreq r8, [r6], #-3072 @ 0xfffff400 │ │ │ │ + ldreq r9, [r6], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203838,15 +203838,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffeccf8 │ │ │ │ @ instruction: 0xfffece68 │ │ │ │ - ldreq r8, [r6], #-2788 @ 0xfffff51c │ │ │ │ + ldreq r9, [r6], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203868,15 +203868,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffec9dc │ │ │ │ @ instruction: 0xfffecbe0 │ │ │ │ - ldreq r8, [r6], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r9, [r6], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203898,15 +203898,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffec658 │ │ │ │ @ instruction: 0xfffec85c │ │ │ │ - ldreq r8, [r6], #-2548 @ 0xfffff60c │ │ │ │ + ldreq r9, [r6], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -203928,15 +203928,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffec2d4 │ │ │ │ @ instruction: 0xfffec4d8 │ │ │ │ - ldreq r8, [r6], #-2936 @ 0xfffff488 │ │ │ │ + ldreq r9, [r6], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d4500 <__cxa_atexit@plt+0xc72c8> │ │ │ │ @@ -203958,29 +203958,29 @@ │ │ │ │ ldr r3, [pc, #28] @ d4528 <__cxa_atexit@plt+0xc72f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc578 │ │ │ │ - strbeq r6, [r6], #-392 @ 0xfffffe78 │ │ │ │ - ldreq r8, [r6], #-2848 @ 0xfffff4e0 │ │ │ │ - strbeq r6, [r6], #-344 @ 0xfffffea8 │ │ │ │ - ldreq r8, [r6], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq r7, [r6], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r9, [r6], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq r7, [r6], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq r9, [r6], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ d4554 <__cxa_atexit@plt+0xc731c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r8, [r6], #-2800 @ 0xfffff510 │ │ │ │ - ldreq r8, [r6], #-2760 @ 0xfffff538 │ │ │ │ + ldreq r9, [r6], #-2800 @ 0xfffff510 │ │ │ │ + ldreq r9, [r6], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d45d4 <__cxa_atexit@plt+0xc739c> │ │ │ │ @@ -204016,22 +204016,22 @@ │ │ │ │ ldr r5, [pc, #40] @ d461c <__cxa_atexit@plt+0xc73e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r6], #-48 @ 0xffffffd0 │ │ │ │ - strbeq r6, [r6], #-240 @ 0xffffff10 │ │ │ │ + strbeq r7, [r6], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r7, [r6], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0xffffc4a4 │ │ │ │ - strbeq r6, [r6], #-180 @ 0xffffff4c │ │ │ │ - ldreq r8, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ - strbeq r6, [r6], #-112 @ 0xffffff90 │ │ │ │ - ldreq r8, [r6], #-2664 @ 0xfffff598 │ │ │ │ - ldreq r8, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r7, [r6], #-164 @ 0xffffff5c │ │ │ │ + ldreq r9, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq r7, [r6], #-96 @ 0xffffffa0 │ │ │ │ + ldreq r9, [r6], #-2664 @ 0xfffff598 │ │ │ │ + ldreq r9, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d467c <__cxa_atexit@plt+0xc7444> │ │ │ │ ldr r7, [pc, #68] @ d468c <__cxa_atexit@plt+0xc7454> │ │ │ │ @@ -204041,36 +204041,36 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ beq d4670 <__cxa_atexit@plt+0xc7438> │ │ │ │ ldr r7, [pc, #48] @ d4690 <__cxa_atexit@plt+0xc7458> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d4694 <__cxa_atexit@plt+0xc745c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r8, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ - ldreq r8, [r6], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r9, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r9, [r6], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d46bc <__cxa_atexit@plt+0xc7484> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r6], #-1984 @ 0xfffff840 │ │ │ │ + ldreq r9, [r6], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d477c <__cxa_atexit@plt+0xc7544> │ │ │ │ @@ -204108,30 +204108,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #72] @ d47b0 <__cxa_atexit@plt+0xc7578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ d47b4 <__cxa_atexit@plt+0xc757c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r3, [pc, #52] @ d47b8 <__cxa_atexit@plt+0xc7580> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r6, [r6], #-832 @ 0xfffffcc0 │ │ │ │ - strbeq r6, [r6], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq r6, [r6], #-816 @ 0xfffffcd0 │ │ │ │ - strbeq r6, [r6], #-812 @ 0xfffffcd4 │ │ │ │ - strbeq r5, [r6], #-3740 @ 0xfffff164 │ │ │ │ - strbeq r6, [r6], #-612 @ 0xfffffd9c │ │ │ │ - strbeq r6, [r6], #-584 @ 0xfffffdb8 │ │ │ │ - strbeq r6, [r6], #-576 @ 0xfffffdc0 │ │ │ │ - strbeq r6, [r6], #-568 @ 0xfffffdc8 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r7, [r6], #-816 @ 0xfffffcd0 │ │ │ │ + strbeq r7, [r6], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq r7, [r6], #-800 @ 0xfffffce0 │ │ │ │ + strbeq r7, [r6], #-796 @ 0xfffffce4 │ │ │ │ + strbeq r6, [r6], #-3724 @ 0xfffff174 │ │ │ │ + strbeq r7, [r6], #-596 @ 0xfffffdac │ │ │ │ + strbeq r7, [r6], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq r7, [r6], #-560 @ 0xfffffdd0 │ │ │ │ + strbeq r7, [r6], #-552 @ 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -204148,15 +204148,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d4818 <__cxa_atexit@plt+0xc75e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [r6], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq r9, [r6], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4858 <__cxa_atexit@plt+0xc7620> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -204198,16 +204198,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [r6], #-3352 @ 0xfffff2e8 │ │ │ │ - strbeq r5, [r6], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq r6, [r6], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq r6, [r6], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -204229,55 +204229,55 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ d4964 <__cxa_atexit@plt+0xc772c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r6], #-3224 @ 0xfffff368 │ │ │ │ - strbeq r5, [r6], #-3720 @ 0xfffff178 │ │ │ │ + strbeq r6, [r6], #-3208 @ 0xfffff378 │ │ │ │ + strbeq r6, [r6], #-3704 @ 0xfffff188 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq r8, [r6], #-2552 @ 0xfffff608 │ │ │ │ + ldreq r9, [r6], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4994 <__cxa_atexit@plt+0xc775c> │ │ │ │ ldr r3, [pc, #24] @ d49a4 <__cxa_atexit@plt+0xc776c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r7, [pc, #12] @ d49a8 <__cxa_atexit@plt+0xc7770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [r6], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r8, [r6], #-2488 @ 0xfffff648 │ │ │ │ + ldreq r9, [r6], #-2524 @ 0xfffff624 │ │ │ │ + ldreq r9, [r6], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d49cc <__cxa_atexit@plt+0xc7794> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r6], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq r9, [r6], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ d49f8 <__cxa_atexit@plt+0xc77c0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r8, [r6], #-1156 @ 0xfffffb7c │ │ │ │ + ldreq r9, [r6], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d4ab8 <__cxa_atexit@plt+0xc7880> │ │ │ │ @@ -204315,28 +204315,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ d4ae0 <__cxa_atexit@plt+0xc78a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ d4ae4 <__cxa_atexit@plt+0xc78ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r6, [r6], #-4 │ │ │ │ - strbeq r6, [r6], #-0 │ │ │ │ - strbeq r5, [r6], #-4084 @ 0xfffff00c │ │ │ │ - strbeq r5, [r6], #-4080 @ 0xfffff010 │ │ │ │ - strbeq r5, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq r5, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ - strbeq r5, [r6], #-3852 @ 0xfffff0f4 │ │ │ │ - strbeq r5, [r6], #-3844 @ 0xfffff0fc │ │ │ │ - strbeq r5, [r6], #-3836 @ 0xfffff104 │ │ │ │ - ldreq r8, [r6], #-2184 @ 0xfffff778 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r6, [r6], #-4084 @ 0xfffff00c │ │ │ │ + strbeq r6, [r6], #-4080 @ 0xfffff010 │ │ │ │ + strbeq r6, [r6], #-4068 @ 0xfffff01c │ │ │ │ + strbeq r6, [r6], #-4064 @ 0xfffff020 │ │ │ │ + strbeq r6, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq r6, [r6], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq r6, [r6], #-3836 @ 0xfffff104 │ │ │ │ + strbeq r6, [r6], #-3828 @ 0xfffff10c │ │ │ │ + strbeq r6, [r6], #-3820 @ 0xfffff114 │ │ │ │ + ldreq r9, [r6], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d4b68 <__cxa_atexit@plt+0xc7930> │ │ │ │ @@ -204354,15 +204354,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r2, r3, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d4b74 <__cxa_atexit@plt+0xc793c> │ │ │ │ ldr r3, [pc, #76] @ d4b98 <__cxa_atexit@plt+0xc7960> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ d4b94 <__cxa_atexit@plt+0xc795c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -204370,18 +204370,18 @@ │ │ │ │ ldr r7, [pc, #20] @ d4b90 <__cxa_atexit@plt+0xc7958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq r8, [r6], #-2048 @ 0xfffff800 │ │ │ │ - ldreq r8, [r6], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq r9, [r6], #-2048 @ 0xfffff800 │ │ │ │ + ldreq r9, [r6], #-2068 @ 0xfffff7ec │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldreq r8, [r6], #-2008 @ 0xfffff828 │ │ │ │ + ldreq r9, [r6], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d4bfc <__cxa_atexit@plt+0xc79c4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -204389,44 +204389,44 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4be8 <__cxa_atexit@plt+0xc79b0> │ │ │ │ ldr r3, [pc, #44] @ d4c04 <__cxa_atexit@plt+0xc79cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d4c00 <__cxa_atexit@plt+0xc79c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r8, [r6], #-1924 @ 0xfffff87c │ │ │ │ + ldreq r9, [r6], #-1924 @ 0xfffff87c │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldreq r8, [r6], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r9, [r6], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4c34 <__cxa_atexit@plt+0xc79fc> │ │ │ │ ldr r3, [pc, #28] @ d4c48 <__cxa_atexit@plt+0xc7a10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r7, [pc, #16] @ d4c4c <__cxa_atexit@plt+0xc7a14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldreq r8, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ - ldreq r8, [r6], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r9, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq r9, [r6], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d4ca8 <__cxa_atexit@plt+0xc7a70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -204437,22 +204437,22 @@ │ │ │ │ ldr r2, [pc, #44] @ d4cb4 <__cxa_atexit@plt+0xc7a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r6], #-1912 @ 0xfffff888 │ │ │ │ - strbeq r5, [r6], #-2304 @ 0xfffff700 │ │ │ │ - ldreq r8, [r6], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq r9, [r6], #-1912 @ 0xfffff888 │ │ │ │ + strbeq r6, [r6], #-2288 @ 0xfffff710 │ │ │ │ + ldreq r9, [r6], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi d4d20 <__cxa_atexit@plt+0xc7ae8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -204473,28 +204473,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r8, [r6], #-1988 @ 0xfffff83c │ │ │ │ - strbeq r5, [r6], #-2196 @ 0xfffff76c │ │ │ │ - ldreq r8, [r6], #-1960 @ 0xfffff858 │ │ │ │ - ldreq r8, [r6], #-1936 @ 0xfffff870 │ │ │ │ + ldreq r9, [r6], #-1988 @ 0xfffff83c │ │ │ │ + strbeq r6, [r6], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r9, [r6], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r9, [r6], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d4d5c <__cxa_atexit@plt+0xc7b24> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r6], #-1896 @ 0xfffff898 │ │ │ │ + ldreq r9, [r6], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d4dcc <__cxa_atexit@plt+0xc7b94> │ │ │ │ @@ -204518,21 +204518,21 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ d4df4 <__cxa_atexit@plt+0xc7bbc> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldreq r8, [r6], #-1856 @ 0xfffff8c0 │ │ │ │ - strbeq r5, [r6], #-3224 @ 0xfffff368 │ │ │ │ - strbeq r5, [r6], #-3212 @ 0xfffff374 │ │ │ │ - strbeq r5, [r6], #-3208 @ 0xfffff378 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + ldreq r9, [r6], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq r6, [r6], #-3208 @ 0xfffff378 │ │ │ │ + strbeq r6, [r6], #-3196 @ 0xfffff384 │ │ │ │ + strbeq r6, [r6], #-3192 @ 0xfffff388 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq r8, [r6], #-1704 @ 0xfffff958 │ │ │ │ + ldreq r9, [r6], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi d4e60 <__cxa_atexit@plt+0xc7c28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -204553,25 +204553,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r8, [r6], #-1648 @ 0xfffff990 │ │ │ │ - strbeq r5, [r6], #-1876 @ 0xfffff8ac │ │ │ │ - ldreq r8, [r6], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq r9, [r6], #-1648 @ 0xfffff990 │ │ │ │ + strbeq r6, [r6], #-1860 @ 0xfffff8bc │ │ │ │ + ldreq r9, [r6], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d4e98 <__cxa_atexit@plt+0xc7c60> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -204583,42 +204583,42 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d4eec <__cxa_atexit@plt+0xc7cb4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r5, [r6], #-2164 @ 0xfffff78c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r6, [r6], #-2148 @ 0xfffff79c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldreq r8, [r6], #-1968 @ 0xfffff850 │ │ │ │ + ldreq r9, [r6], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4f24 <__cxa_atexit@plt+0xc7cec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ d4f2c <__cxa_atexit@plt+0xc7cf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d4fe4 <__cxa_atexit@plt+0xc7dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r6], #-1672 @ 0xfffff978 │ │ │ │ - ldreq r8, [r6], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq r6, [r6], #-1656 @ 0xfffff988 │ │ │ │ + ldreq r9, [r6], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d4f4c <__cxa_atexit@plt+0xc7d14> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r8, [r6], #-1868 @ 0xfffff8b4 │ │ │ │ - ldreq r8, [r6], #-1852 @ 0xfffff8c4 │ │ │ │ + ldreq r9, [r6], #-1868 @ 0xfffff8b4 │ │ │ │ + ldreq r9, [r6], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4fac <__cxa_atexit@plt+0xc7d74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -204641,17 +204641,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvnseq r9, #30976 @ 0x7900 │ │ │ │ - strbeq r5, [r6], #-1544 @ 0xfffff9f8 │ │ │ │ - ldreq r8, [r6], #-1716 @ 0xfffff94c │ │ │ │ + mvnseq sl, #1073741838 @ 0x4000000e │ │ │ │ + strbeq r6, [r6], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq r9, [r6], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5090 <__cxa_atexit@plt+0xc7e58> │ │ │ │ ldr r7, [pc, #192] @ d50b8 <__cxa_atexit@plt+0xc7e80> │ │ │ │ @@ -204701,20 +204701,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r8, [r6], #-1548 @ 0xfffff9f4 │ │ │ │ - strbeq r5, [r6], #-1324 @ 0xfffffad4 │ │ │ │ + ldreq r9, [r6], #-1548 @ 0xfffff9f4 │ │ │ │ + strbeq r6, [r6], #-1308 @ 0xfffffae4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r5, [r6], #-1408 @ 0xfffffa80 │ │ │ │ - ldreq r8, [r6], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq r6, [r6], #-1392 @ 0xfffffa90 │ │ │ │ + ldreq r9, [r6], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5148 <__cxa_atexit@plt+0xc7f10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -204745,19 +204745,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r6], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq r6, [r6], #-1104 @ 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - strbeq r5, [r6], #-1188 @ 0xfffffb5c │ │ │ │ - ldreq r8, [r6], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r6, [r6], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq r9, [r6], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d51d8 <__cxa_atexit@plt+0xc7fa0> │ │ │ │ ldr r2, [pc, #88] @ d51f4 <__cxa_atexit@plt+0xc7fbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -204779,34 +204779,34 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d51fc <__cxa_atexit@plt+0xc7fc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r6], #-1024 @ 0xfffffc00 │ │ │ │ + strbeq r6, [r6], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ - ldreq r8, [r6], #-1252 @ 0xfffffb1c │ │ │ │ - ldreq r8, [r6], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq r9, [r6], #-1252 @ 0xfffffb1c │ │ │ │ + ldreq r9, [r6], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d521c <__cxa_atexit@plt+0xc7fe4> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r8, [r6], #-1148 @ 0xfffffb84 │ │ │ │ - ldreq r8, [r6], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r9, [r6], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r9, [r6], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d523c <__cxa_atexit@plt+0xc8004> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r8, [r6], #-1116 @ 0xfffffba4 │ │ │ │ - ldreq r8, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ + ldreq r9, [r6], #-1116 @ 0xfffffba4 │ │ │ │ + ldreq r9, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d5280 <__cxa_atexit@plt+0xc8048> │ │ │ │ @@ -204819,24 +204819,24 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r9, #1818624 @ 0x1bc000 │ │ │ │ - ldreq r7, [r6], #-3956 @ 0xfffff08c │ │ │ │ + mvnseq r9, #752 @ 0x2f0 │ │ │ │ + ldreq r8, [r6], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d52b4 <__cxa_atexit@plt+0xc807c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r7, [r6], #-3940 @ 0xfffff09c │ │ │ │ - ldreq r8, [r6], #-1028 @ 0xfffffbfc │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r8, [r6], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r9, [r6], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d52fc <__cxa_atexit@plt+0xc80c4> │ │ │ │ ldr r3, [pc, #44] @ d5304 <__cxa_atexit@plt+0xc80cc> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -204848,15 +204848,15 @@ │ │ │ │ beq d52f4 <__cxa_atexit@plt+0xc80bc> │ │ │ │ b d5314 <__cxa_atexit@plt+0xc80dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r8, [r6], #-948 @ 0xfffffc4c │ │ │ │ + ldreq r9, [r6], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -204883,15 +204883,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ beq d53c8 <__cxa_atexit@plt+0xc8190> │ │ │ │ ldr r7, [pc, #112] @ d53fc <__cxa_atexit@plt+0xc81c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc d53e4 <__cxa_atexit@plt+0xc81ac> │ │ │ │ ldr r1, [pc, #84] @ d5400 <__cxa_atexit@plt+0xc81c8> │ │ │ │ ldr r8, [pc, #84] @ d5404 <__cxa_atexit@plt+0xc81cc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -204911,31 +204911,31 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - mvnseq r9, #2818048 @ 0x2b0000 │ │ │ │ + mvnseq r9, #60160 @ 0xeb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d5428 <__cxa_atexit@plt+0xc81f0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r8, [r6], #-632 @ 0xfffffd88 │ │ │ │ + ldreq r9, [r6], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d548c <__cxa_atexit@plt+0xc8254> │ │ │ │ @@ -204950,16 +204950,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvnseq r9, #31195136 @ 0x1dc0000 │ │ │ │ - ldreq r8, [r6], #-536 @ 0xfffffde8 │ │ │ │ + mvnseq r9, #14080 @ 0x3700 │ │ │ │ + ldreq r9, [r6], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d54e8 <__cxa_atexit@plt+0xc82b0> │ │ │ │ @@ -204973,15 +204973,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq r8, [r6], #-448 @ 0xfffffe40 │ │ │ │ + ldreq r9, [r6], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5568 <__cxa_atexit@plt+0xc8330> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -205008,17 +205008,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq r5, [r6], #-100 @ 0xffffff9c │ │ │ │ - mvnseq r9, #185597952 @ 0xb100000 │ │ │ │ - ldreq r8, [r6], #-296 @ 0xfffffed8 │ │ │ │ + strbeq r6, [r6], #-84 @ 0xffffffac │ │ │ │ + mvnseq r9, #115712 @ 0x1c400 │ │ │ │ + ldreq r9, [r6], #-296 @ 0xfffffed8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d55d4 <__cxa_atexit@plt+0xc839c> │ │ │ │ ldr r7, [pc, #48] @ d55e4 <__cxa_atexit@plt+0xc83ac> │ │ │ │ @@ -205032,16 +205032,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d55e8 <__cxa_atexit@plt+0xc83b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [r6], #-244 @ 0xffffff0c │ │ │ │ - ldreq r8, [r6], #-224 @ 0xffffff20 │ │ │ │ + ldreq r9, [r6], #-244 @ 0xffffff0c │ │ │ │ + ldreq r9, [r6], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5694 <__cxa_atexit@plt+0xc845c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -205089,19 +205089,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r4, [r6], #-3860 @ 0xfffff0ec │ │ │ │ + strbeq r5, [r6], #-3844 @ 0xfffff0fc │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - strbeq r4, [r6], #-3936 @ 0xfffff0a0 │ │ │ │ - ldreq r7, [r6], #-4080 @ 0xfffff010 │ │ │ │ + strbeq r5, [r6], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq r8, [r6], #-4080 @ 0xfffff010 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc d5758 <__cxa_atexit@plt+0xc8520> │ │ │ │ @@ -205129,16 +205129,16 @@ │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - strbeq r4, [r6], #-3720 @ 0xfffff178 │ │ │ │ - ldreq r7, [r6], #-3976 @ 0xfffff078 │ │ │ │ + strbeq r5, [r6], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r8, [r6], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d57cc <__cxa_atexit@plt+0xc8594> │ │ │ │ ldr r2, [pc, #88] @ d57e8 <__cxa_atexit@plt+0xc85b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -205160,26 +205160,26 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d57f0 <__cxa_atexit@plt+0xc85b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ + strbeq r5, [r6], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - ldreq r7, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ - ldreq r7, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq r8, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq r8, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d5810 <__cxa_atexit@plt+0xc85d8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r7, [r6], #-3580 @ 0xfffff204 │ │ │ │ - ldreq r7, [r6], #-3564 @ 0xfffff214 │ │ │ │ + ldreq r8, [r6], #-3580 @ 0xfffff204 │ │ │ │ + ldreq r8, [r6], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d5854 <__cxa_atexit@plt+0xc861c> │ │ │ │ @@ -205192,24 +205192,24 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r9, #-1476395007 @ 0xa8000001 │ │ │ │ - ldreq r7, [r6], #-3476 @ 0xfffff26c │ │ │ │ + mvnseq r9, #2752512 @ 0x2a0000 │ │ │ │ + ldreq r8, [r6], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d5888 <__cxa_atexit@plt+0xc8650> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r7, [r6], #-3460 @ 0xfffff27c │ │ │ │ - ldreq r7, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq r8, [r6], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r8, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d58dc <__cxa_atexit@plt+0xc86a4> │ │ │ │ ldr r2, [pc, #56] @ d58e4 <__cxa_atexit@plt+0xc86ac> │ │ │ │ ldr r9, [pc, #56] @ d58e8 <__cxa_atexit@plt+0xc86b0> │ │ │ │ @@ -205224,17 +205224,17 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [r6], #-2408 @ 0xfffff698 │ │ │ │ - strbeq r4, [r6], #-3288 @ 0xfffff328 │ │ │ │ - ldreq r7, [r6], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq r8, [r6], #-2408 @ 0xfffff698 │ │ │ │ + strbeq r5, [r6], #-3272 @ 0xfffff338 │ │ │ │ + ldreq r8, [r6], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -205259,17 +205259,17 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvnseq r7, #5824 @ 0x16c0 │ │ │ │ + mvnseq r8, #-1342177279 @ 0xb0000001 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldreq r7, [r6], #-3432 @ 0xfffff298 │ │ │ │ + ldreq r8, [r6], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d59c0 <__cxa_atexit@plt+0xc8788> │ │ │ │ ldr r7, [pc, #48] @ d59d0 <__cxa_atexit@plt+0xc8798> │ │ │ │ @@ -205283,16 +205283,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d59d4 <__cxa_atexit@plt+0xc879c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [r6], #-3380 @ 0xfffff2cc │ │ │ │ - ldreq r7, [r6], #-3360 @ 0xfffff2e0 │ │ │ │ + ldreq r8, [r6], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r8, [r6], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5a78 <__cxa_atexit@plt+0xc8840> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -205338,19 +205338,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r4, [r6], #-2864 @ 0xfffff4d0 │ │ │ │ + strbeq r5, [r6], #-2848 @ 0xfffff4e0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbeq r4, [r6], #-2932 @ 0xfffff48c │ │ │ │ - ldreq r7, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r5, [r6], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r8, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d5b30 <__cxa_atexit@plt+0xc88f8> │ │ │ │ @@ -205375,16 +205375,16 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbeq r4, [r6], #-2728 @ 0xfffff558 │ │ │ │ - ldreq r7, [r6], #-3032 @ 0xfffff428 │ │ │ │ + strbeq r5, [r6], #-2712 @ 0xfffff568 │ │ │ │ + ldreq r8, [r6], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5ba4 <__cxa_atexit@plt+0xc896c> │ │ │ │ ldr r2, [pc, #88] @ d5bc0 <__cxa_atexit@plt+0xc8988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -205406,26 +205406,26 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d5bc8 <__cxa_atexit@plt+0xc8990> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r6], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq r5, [r6], #-2596 @ 0xfffff5dc │ │ │ │ muleq r0, r4, r3 │ │ │ │ - ldreq r7, [r6], #-2924 @ 0xfffff494 │ │ │ │ - ldreq r7, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ + ldreq r8, [r6], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r8, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d5be8 <__cxa_atexit@plt+0xc89b0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r7, [r6], #-1584 @ 0xfffff9d0 │ │ │ │ - ldreq r7, [r6], #-2852 @ 0xfffff4dc │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r8, [r6], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq r8, [r6], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d5c4c <__cxa_atexit@plt+0xc8a14> │ │ │ │ ldr r2, [pc, #92] @ d5c6c <__cxa_atexit@plt+0xc8a34> │ │ │ │ @@ -205451,16 +205451,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d5c74 <__cxa_atexit@plt+0xc8a3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - ldreq r7, [r6], #-2712 @ 0xfffff568 │ │ │ │ - ldreq r7, [r6], #-2696 @ 0xfffff578 │ │ │ │ + ldreq r8, [r6], #-2712 @ 0xfffff568 │ │ │ │ + ldreq r8, [r6], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d5cf0 <__cxa_atexit@plt+0xc8ab8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -205481,15 +205481,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq d5d0c <__cxa_atexit@plt+0xc8ad4> │ │ │ │ ldr r3, [pc, #72] @ d5d2c <__cxa_atexit@plt+0xc8af4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #56] @ d5d30 <__cxa_atexit@plt+0xc8af8> │ │ │ │ ldr r0, [pc, #56] @ d5d34 <__cxa_atexit@plt+0xc8afc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @@ -205498,36 +205498,36 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r7, [r6], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r7, [r6], #-2516 @ 0xfffff62c │ │ │ │ - ldreq r7, [r6], #-2460 @ 0xfffff664 │ │ │ │ + ldreq r8, [r6], #-2524 @ 0xfffff624 │ │ │ │ + ldreq r8, [r6], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r8, [r6], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d5d5c <__cxa_atexit@plt+0xc8b24> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [r6], #-2420 @ 0xfffff68c │ │ │ │ + ldreq r8, [r6], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ d5d80 <__cxa_atexit@plt+0xc8b48> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r7, [r6], #-2400 @ 0xfffff6a0 │ │ │ │ - ldreq r7, [r6], #-2444 @ 0xfffff674 │ │ │ │ + ldreq r8, [r6], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq r8, [r6], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d5dc4 <__cxa_atexit@plt+0xc8b8c> │ │ │ │ @@ -205540,16 +205540,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - mvnseq r8, #16320 @ 0x3fc0 │ │ │ │ - ldreq r7, [r6], #-2356 @ 0xfffff6cc │ │ │ │ + mvnseq r9, #-268435445 @ 0xf000000b │ │ │ │ + ldreq r8, [r6], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d5e18 <__cxa_atexit@plt+0xc8be0> │ │ │ │ @@ -205561,15 +205561,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r7, [r6], #-2276 @ 0xfffff71c │ │ │ │ + ldreq r8, [r6], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5e90 <__cxa_atexit@plt+0xc8c58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -205594,17 +205594,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbeq r4, [r6], #-1844 @ 0xfffff8cc │ │ │ │ - mvnseq r8, #4544 @ 0x11c0 │ │ │ │ - ldreq r7, [r6], #-2132 @ 0xfffff7ac │ │ │ │ + strbeq r5, [r6], #-1828 @ 0xfffff8dc │ │ │ │ + mvnseq r9, #1879048192 @ 0x70000000 │ │ │ │ + ldreq r8, [r6], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d5efc <__cxa_atexit@plt+0xc8cc4> │ │ │ │ ldr r7, [pc, #48] @ d5f0c <__cxa_atexit@plt+0xc8cd4> │ │ │ │ @@ -205618,16 +205618,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d5f10 <__cxa_atexit@plt+0xc8cd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [r6], #-2080 @ 0xfffff7e0 │ │ │ │ - ldreq r7, [r6], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq r8, [r6], #-2080 @ 0xfffff7e0 │ │ │ │ + ldreq r8, [r6], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5fb8 <__cxa_atexit@plt+0xc8d80> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -205674,19 +205674,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r4, [r6], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq r5, [r6], #-1504 @ 0xfffffa20 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - strbeq r4, [r6], #-1592 @ 0xfffff9c8 │ │ │ │ - ldreq r7, [r6], #-1824 @ 0xfffff8e0 │ │ │ │ + strbeq r5, [r6], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq r8, [r6], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6074 <__cxa_atexit@plt+0xc8e3c> │ │ │ │ @@ -205712,16 +205712,16 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - strbeq r4, [r6], #-1384 @ 0xfffffa98 │ │ │ │ - ldreq r7, [r6], #-1712 @ 0xfffff950 │ │ │ │ + strbeq r5, [r6], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq r8, [r6], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d60e8 <__cxa_atexit@plt+0xc8eb0> │ │ │ │ ldr r2, [pc, #88] @ d6104 <__cxa_atexit@plt+0xc8ecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -205743,26 +205743,26 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d610c <__cxa_atexit@plt+0xc8ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r6], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq r5, [r6], #-1248 @ 0xfffffb20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r7, [r6], #-1604 @ 0xfffff9bc │ │ │ │ - ldreq r7, [r6], #-1560 @ 0xfffff9e8 │ │ │ │ + ldreq r8, [r6], #-1604 @ 0xfffff9bc │ │ │ │ + ldreq r8, [r6], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d612c <__cxa_atexit@plt+0xc8ef4> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r7, [r6], #-1544 @ 0xfffff9f8 │ │ │ │ - ldreq r7, [r6], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq r8, [r6], #-1544 @ 0xfffff9f8 │ │ │ │ + ldreq r8, [r6], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d6170 <__cxa_atexit@plt+0xc8f38> │ │ │ │ @@ -205775,16 +205775,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r8, #270336 @ 0x42000 │ │ │ │ - ldreq r7, [r6], #-1440 @ 0xfffffa60 │ │ │ │ + mvnseq r8, #2, 30 │ │ │ │ + ldreq r8, [r6], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d61c4 <__cxa_atexit@plt+0xc8f8c> │ │ │ │ @@ -205796,15 +205796,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r7, [r6], #-1360 @ 0xfffffab0 │ │ │ │ + ldreq r8, [r6], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d623c <__cxa_atexit@plt+0xc9004> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -205829,17 +205829,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbeq r4, [r6], #-904 @ 0xfffffc78 │ │ │ │ - mvnseq r8, #2048000 @ 0x1f4000 │ │ │ │ - ldreq r7, [r6], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r5, [r6], #-888 @ 0xfffffc88 │ │ │ │ + mvnseq r8, #976 @ 0x3d0 │ │ │ │ + ldreq r8, [r6], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d62a8 <__cxa_atexit@plt+0xc9070> │ │ │ │ ldr r7, [pc, #48] @ d62b8 <__cxa_atexit@plt+0xc9080> │ │ │ │ @@ -205853,16 +205853,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d62bc <__cxa_atexit@plt+0xc9084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [r6], #-1168 @ 0xfffffb70 │ │ │ │ - ldreq r7, [r6], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r8, [r6], #-1168 @ 0xfffffb70 │ │ │ │ + ldreq r8, [r6], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d6360 <__cxa_atexit@plt+0xc9128> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -205908,19 +205908,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r4, [r6], #-584 @ 0xfffffdb8 │ │ │ │ + strbeq r5, [r6], #-568 @ 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - strbeq r4, [r6], #-652 @ 0xfffffd74 │ │ │ │ - ldreq r7, [r6], #-916 @ 0xfffffc6c │ │ │ │ + strbeq r5, [r6], #-636 @ 0xfffffd84 │ │ │ │ + ldreq r8, [r6], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6418 <__cxa_atexit@plt+0xc91e0> │ │ │ │ @@ -205945,16 +205945,16 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbeq r4, [r6], #-448 @ 0xfffffe40 │ │ │ │ - ldreq r7, [r6], #-788 @ 0xfffffcec │ │ │ │ + strbeq r5, [r6], #-432 @ 0xfffffe50 │ │ │ │ + ldreq r8, [r6], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d648c <__cxa_atexit@plt+0xc9254> │ │ │ │ ldr r2, [pc, #88] @ d64a8 <__cxa_atexit@plt+0xc9270> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -205976,18 +205976,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d64b0 <__cxa_atexit@plt+0xc9278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq r5, [r6], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - ldreq r7, [r6], #-680 @ 0xfffffd58 │ │ │ │ - ldreq r7, [r6], #-648 @ 0xfffffd78 │ │ │ │ + ldreq r8, [r6], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r8, [r6], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6510 <__cxa_atexit@plt+0xc92d8> │ │ │ │ ldr r2, [pc, #88] @ d652c <__cxa_atexit@plt+0xc92f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -206011,21 +206011,21 @@ │ │ │ │ ldr r7, [pc, #20] @ d6534 <__cxa_atexit@plt+0xc92fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - ldreq r7, [r6], #-540 @ 0xfffffde4 │ │ │ │ + ldreq r8, [r6], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ - ldreq r7, [r6], #-496 @ 0xfffffe10 │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + ldreq r8, [r6], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d658c <__cxa_atexit@plt+0xc9354> │ │ │ │ @@ -206038,16 +206038,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r7, #253 @ 0xfd │ │ │ │ - ldreq r7, [r6], #-408 @ 0xfffffe68 │ │ │ │ + mvnseq r7, #792723456 @ 0x2f400000 │ │ │ │ + ldreq r8, [r6], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d65e0 <__cxa_atexit@plt+0xc93a8> │ │ │ │ @@ -206059,15 +206059,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r7, [r6], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq r8, [r6], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6658 <__cxa_atexit@plt+0xc9420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -206092,17 +206092,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbeq r3, [r6], #-3948 @ 0xfffff094 │ │ │ │ - mvnseq r7, #28 │ │ │ │ - ldreq r7, [r6], #-184 @ 0xffffff48 │ │ │ │ + strbeq r4, [r6], #-3932 @ 0xfffff0a4 │ │ │ │ + mvnseq r7, #220, 8 @ 0xdc000000 │ │ │ │ + ldreq r8, [r6], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d66c4 <__cxa_atexit@plt+0xc948c> │ │ │ │ ldr r7, [pc, #48] @ d66d4 <__cxa_atexit@plt+0xc949c> │ │ │ │ @@ -206116,16 +206116,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d66d8 <__cxa_atexit@plt+0xc94a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [r6], #-124 @ 0xffffff84 │ │ │ │ - ldreq r7, [r6], #-104 @ 0xffffff98 │ │ │ │ + ldreq r8, [r6], #-124 @ 0xffffff84 │ │ │ │ + ldreq r8, [r6], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d6780 <__cxa_atexit@plt+0xc9548> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -206172,19 +206172,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r3, [r6], #-3624 @ 0xfffff1d8 │ │ │ │ + strbeq r4, [r6], #-3608 @ 0xfffff1e8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - strbeq r3, [r6], #-3696 @ 0xfffff190 │ │ │ │ - ldreq r6, [r6], #-3964 @ 0xfffff084 │ │ │ │ + strbeq r4, [r6], #-3680 @ 0xfffff1a0 │ │ │ │ + ldreq r7, [r6], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d683c <__cxa_atexit@plt+0xc9604> │ │ │ │ @@ -206210,32 +206210,32 @@ │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - strbeq r3, [r6], #-3488 @ 0xfffff260 │ │ │ │ - ldreq r6, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ + strbeq r4, [r6], #-3472 @ 0xfffff270 │ │ │ │ + ldreq r7, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6888 <__cxa_atexit@plt+0xc9650> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ d6890 <__cxa_atexit@plt+0xc9658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d6a50 <__cxa_atexit@plt+0xc9818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6], #-3364 @ 0xfffff2dc │ │ │ │ - ldreq r6, [r6], #-3800 @ 0xfffff128 │ │ │ │ + strbeq r4, [r6], #-3348 @ 0xfffff2ec │ │ │ │ + ldreq r7, [r6], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d692c <__cxa_atexit@plt+0xc96f4> │ │ │ │ ldr r0, [pc, #128] @ d6938 <__cxa_atexit@plt+0xc9700> │ │ │ │ @@ -206258,29 +206258,29 @@ │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ beq d6924 <__cxa_atexit@plt+0xc96ec> │ │ │ │ ldr r2, [pc, #64] @ d6944 <__cxa_atexit@plt+0xc970c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - b 6a45a8 <__cxa_atexit@plt+0x697370> │ │ │ │ + b 6a46b0 <__cxa_atexit@plt+0x697478> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r3, [r6], #-3276 @ 0xfffff334 │ │ │ │ + strbeq r4, [r6], #-3260 @ 0xfffff344 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r6, [r6], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq r7, [r6], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r2, [pc, #60] @ d69a8 <__cxa_atexit@plt+0xc9770> │ │ │ │ @@ -206292,32 +206292,32 @@ │ │ │ │ beq d699c <__cxa_atexit@plt+0xc9764> │ │ │ │ ldr r2, [pc, #36] @ d69ac <__cxa_atexit@plt+0xc9774> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 6a45a8 <__cxa_atexit@plt+0x697370> │ │ │ │ + b 6a46b0 <__cxa_atexit@plt+0x697478> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r6, [r6], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r7, [r6], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ d69d8 <__cxa_atexit@plt+0xc97a0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 6a45a8 <__cxa_atexit@plt+0x697370> │ │ │ │ + b 6a46b0 <__cxa_atexit@plt+0x697478> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [r6], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r7, [r6], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ d6a1c <__cxa_atexit@plt+0xc97e4> │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -206326,23 +206326,23 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 394960 <__cxa_atexit@plt+0x387728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r6, [r6], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq r7, [r6], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 394960 <__cxa_atexit@plt+0x387728> │ │ │ │ - ldreq r6, [r6], #-3368 @ 0xfffff2d8 │ │ │ │ + ldreq r7, [r6], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6afc <__cxa_atexit@plt+0xc98c4> │ │ │ │ ldr r7, [pc, #192] @ d6b24 <__cxa_atexit@plt+0xc98ec> │ │ │ │ @@ -206392,20 +206392,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r6, [r6], #-3196 @ 0xfffff384 │ │ │ │ - strbeq r3, [r6], #-2752 @ 0xfffff540 │ │ │ │ + ldreq r7, [r6], #-3196 @ 0xfffff384 │ │ │ │ + strbeq r4, [r6], #-2736 @ 0xfffff550 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - strbeq r3, [r6], #-2836 @ 0xfffff4ec │ │ │ │ - ldreq r6, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq r4, [r6], #-2820 @ 0xfffff4fc │ │ │ │ + ldreq r7, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d6bb4 <__cxa_atexit@plt+0xc997c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -206436,19 +206436,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r3, [r6], #-2548 @ 0xfffff60c │ │ │ │ + strbeq r4, [r6], #-2532 @ 0xfffff61c │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - strbeq r3, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq r6, [r6], #-2972 @ 0xfffff464 │ │ │ │ + strbeq r4, [r6], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r7, [r6], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d6c40 <__cxa_atexit@plt+0xc9a08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -206459,22 +206459,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ d6c4c <__cxa_atexit@plt+0xc9a14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ + b 401afc <__cxa_atexit@plt+0x3f48c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6], #-2420 @ 0xfffff68c │ │ │ │ - strbeq r3, [r6], #-3588 @ 0xfffff1fc │ │ │ │ - ldreq r6, [r6], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq r4, [r6], #-2404 @ 0xfffff69c │ │ │ │ + strbeq r4, [r6], #-3572 @ 0xfffff20c │ │ │ │ + ldreq r7, [r6], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi d6cb8 <__cxa_atexit@plt+0xc9a80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -206495,24 +206495,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r6, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ - strbeq r3, [r6], #-2300 @ 0xfffff704 │ │ │ │ - ldreq r6, [r6], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r7, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq r4, [r6], #-2284 @ 0xfffff714 │ │ │ │ + ldreq r7, [r6], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4019fc <__cxa_atexit@plt+0x3f47c4> │ │ │ │ - ldreq r6, [r6], #-2760 @ 0xfffff538 │ │ │ │ + b 401b04 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ + ldreq r7, [r6], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi d6d84 <__cxa_atexit@plt+0xc9b4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -206540,57 +206540,57 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ d6da4 <__cxa_atexit@plt+0xc9b6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r6], #-2672 @ 0xfffff590 │ │ │ │ - ldreq r6, [r6], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq r3, [r6], #-2144 @ 0xfffff7a0 │ │ │ │ - strbeq r3, [r6], #-2164 @ 0xfffff78c │ │ │ │ - strbeq r3, [r6], #-3152 @ 0xfffff3b0 │ │ │ │ - strbeq r3, [r6], #-3444 @ 0xfffff28c │ │ │ │ - strbeq r3, [r6], #-3436 @ 0xfffff294 │ │ │ │ - ldreq r6, [r6], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r7, [r6], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r7, [r6], #-1540 @ 0xfffff9fc │ │ │ │ + strbeq r4, [r6], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq r4, [r6], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r4, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq r4, [r6], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r4, [r6], #-3420 @ 0xfffff2a4 │ │ │ │ + ldreq r7, [r6], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d6dc4 <__cxa_atexit@plt+0xc9b8c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-2040 @ 0xfffff808 │ │ │ │ - ldreq r6, [r6], #-2044 @ 0xfffff804 │ │ │ │ + ldreq r7, [r6], #-2040 @ 0xfffff808 │ │ │ │ + ldreq r7, [r6], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d6de4 <__cxa_atexit@plt+0xc9bac> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-2028 @ 0xfffff814 │ │ │ │ - ldreq r6, [r6], #-3712 @ 0xfffff180 │ │ │ │ + ldreq r7, [r6], #-2028 @ 0xfffff814 │ │ │ │ + ldreq r7, [r6], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6e14 <__cxa_atexit@plt+0xc9bdc> │ │ │ │ ldr r3, [pc, #20] @ d6e1c <__cxa_atexit@plt+0xc9be4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 15657c <__cxa_atexit@plt+0x149344> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r6, [r6], #-3640 @ 0xfffff1c8 │ │ │ │ + ldreq r7, [r6], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d6e80 <__cxa_atexit@plt+0xc9c48> │ │ │ │ ldr r2, [pc, #76] @ d6e84 <__cxa_atexit@plt+0xc9c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -206605,77 +206605,77 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d6e90 <__cxa_atexit@plt+0xc9c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d6e94 <__cxa_atexit@plt+0xc9c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [r6], #-1908 @ 0xfffff88c │ │ │ │ - strbeq r3, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq r3, [r6], #-2884 @ 0xfffff4bc │ │ │ │ - strbeq r3, [r6], #-2876 @ 0xfffff4c4 │ │ │ │ - strbeq r3, [r6], #-2868 @ 0xfffff4cc │ │ │ │ - ldreq r6, [r6], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq r4, [r6], #-1892 @ 0xfffff89c │ │ │ │ + strbeq r4, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq r4, [r6], #-2868 @ 0xfffff4cc │ │ │ │ + strbeq r4, [r6], #-2860 @ 0xfffff4d4 │ │ │ │ + strbeq r4, [r6], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r7, [r6], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ d6eb8 <__cxa_atexit@plt+0xc9c80> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-1836 @ 0xfffff8d4 │ │ │ │ - ldreq r6, [r6], #-3436 @ 0xfffff294 │ │ │ │ + ldreq r7, [r6], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq r7, [r6], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d6ef8 <__cxa_atexit@plt+0xc9cc0> │ │ │ │ ldr r3, [pc, #36] @ d6f04 <__cxa_atexit@plt+0xc9ccc> │ │ │ │ ldr r2, [pc, #36] @ d6f08 <__cxa_atexit@plt+0xc9cd0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [r6], #-420 @ 0xfffffe5c │ │ │ │ - ldreq r6, [r6], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq r7, [r6], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r7, [r6], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ d6f44 <__cxa_atexit@plt+0xc9d0c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ d6f48 <__cxa_atexit@plt+0xc9d10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ d6f4c <__cxa_atexit@plt+0xc9d14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r3, [r6], #-2300 @ 0xfffff704 │ │ │ │ - strbeq r3, [r6], #-1652 @ 0xfffff98c │ │ │ │ - ldreq r6, [r6], #-1692 @ 0xfffff964 │ │ │ │ + strbeq r4, [r6], #-2284 @ 0xfffff714 │ │ │ │ + strbeq r4, [r6], #-1636 @ 0xfffff99c │ │ │ │ + ldreq r7, [r6], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ d6f70 <__cxa_atexit@plt+0xc9d38> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-1672 @ 0xfffff978 │ │ │ │ - ldreq r6, [r6], #-3252 @ 0xfffff34c │ │ │ │ + ldreq r7, [r6], #-1672 @ 0xfffff978 │ │ │ │ + ldreq r7, [r6], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d6fb4 <__cxa_atexit@plt+0xc9d7c> │ │ │ │ @@ -206688,16 +206688,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvnseq r8, #1358954496 @ 0x51000000 │ │ │ │ - ldreq r6, [r6], #-3196 @ 0xfffff384 │ │ │ │ + mvnseq r8, #278528 @ 0x44000 │ │ │ │ + ldreq r7, [r6], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7020 <__cxa_atexit@plt+0xc9de8> │ │ │ │ ldr r3, [pc, #60] @ d7028 <__cxa_atexit@plt+0xc9df0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -206707,51 +206707,51 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq d7018 <__cxa_atexit@plt+0xc9de0> │ │ │ │ ldr r3, [pc, #32] @ d702c <__cxa_atexit@plt+0xc9df4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r6, [r6], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq r7, [r6], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7050 <__cxa_atexit@plt+0xc9e18> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [r6], #-3060 @ 0xfffff40c │ │ │ │ + ldreq r7, [r6], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7074 <__cxa_atexit@plt+0xc9e3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [r6], #-3008 @ 0xfffff440 │ │ │ │ + ldreq r7, [r6], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ d70a0 <__cxa_atexit@plt+0xc9e68> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [r6], #-2964 @ 0xfffff46c │ │ │ │ + ldreq r7, [r6], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc d7178 <__cxa_atexit@plt+0xc9f40> │ │ │ │ @@ -206795,36 +206795,36 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #68] @ d71a8 <__cxa_atexit@plt+0xc9f70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ d71ac <__cxa_atexit@plt+0xc9f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r3, [r6], #-1232 @ 0xfffffb30 │ │ │ │ - strbeq r3, [r6], #-2336 @ 0xfffff6e0 │ │ │ │ - strbeq r3, [r6], #-2332 @ 0xfffff6e4 │ │ │ │ - strbeq r3, [r6], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq r3, [r6], #-2312 @ 0xfffff6f8 │ │ │ │ - strbeq r3, [r6], #-2152 @ 0xfffff798 │ │ │ │ - strbeq r3, [r6], #-2124 @ 0xfffff7b4 │ │ │ │ - strbeq r3, [r6], #-2116 @ 0xfffff7bc │ │ │ │ - strbeq r3, [r6], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r4, [r6], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r4, [r6], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq r4, [r6], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq r4, [r6], #-2300 @ 0xfffff704 │ │ │ │ + strbeq r4, [r6], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r4, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r4, [r6], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r4, [r6], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq r4, [r6], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-2624 @ 0xfffff5c0 │ │ │ │ + ldreq r7, [r6], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7274 <__cxa_atexit@plt+0xca03c> │ │ │ │ ldr r1, [pc, #148] @ d727c <__cxa_atexit@plt+0xca044> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -206849,15 +206849,15 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq d7268 <__cxa_atexit@plt+0xca030> │ │ │ │ ldr r7, [pc, #72] @ d7288 <__cxa_atexit@plt+0xca050> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r9 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ @@ -206865,15 +206865,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldreq r6, [r6], #-2428 @ 0xfffff684 │ │ │ │ + ldreq r7, [r6], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ d7304 <__cxa_atexit@plt+0xca0cc> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -206887,26 +206887,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ beq d72f8 <__cxa_atexit@plt+0xca0c0> │ │ │ │ ldr r3, [pc, #48] @ d730c <__cxa_atexit@plt+0xca0d4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r6, [r6], #-2296 @ 0xfffff708 │ │ │ │ + ldreq r7, [r6], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ d7360 <__cxa_atexit@plt+0xca128> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -206915,30 +206915,30 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq d7358 <__cxa_atexit@plt+0xca120> │ │ │ │ ldr r5, [pc, #28] @ d7364 <__cxa_atexit@plt+0xca12c> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r6, [r6], #-2208 @ 0xfffff760 │ │ │ │ + ldreq r7, [r6], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d738c <__cxa_atexit@plt+0xca154> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [r6], #-2152 @ 0xfffff798 │ │ │ │ + ldreq r7, [r6], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d73f0 <__cxa_atexit@plt+0xca1b8> │ │ │ │ ldr r2, [pc, #76] @ d73f4 <__cxa_atexit@plt+0xca1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -206953,31 +206953,31 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d7400 <__cxa_atexit@plt+0xca1c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d7404 <__cxa_atexit@plt+0xca1cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [r6], #-516 @ 0xfffffdfc │ │ │ │ - strbeq r3, [r6], #-1520 @ 0xfffffa10 │ │ │ │ - strbeq r3, [r6], #-1492 @ 0xfffffa2c │ │ │ │ - strbeq r3, [r6], #-1484 @ 0xfffffa34 │ │ │ │ - strbeq r3, [r6], #-1476 @ 0xfffffa3c │ │ │ │ - ldreq r6, [r6], #-504 @ 0xfffffe08 │ │ │ │ + strbeq r4, [r6], #-500 @ 0xfffffe0c │ │ │ │ + strbeq r4, [r6], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq r4, [r6], #-1476 @ 0xfffffa3c │ │ │ │ + strbeq r4, [r6], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq r4, [r6], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq r7, [r6], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ d7428 <__cxa_atexit@plt+0xca1f0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-484 @ 0xfffffe1c │ │ │ │ - ldreq r6, [r6], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r7, [r6], #-484 @ 0xfffffe1c │ │ │ │ + ldreq r7, [r6], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d746c <__cxa_atexit@plt+0xca234> │ │ │ │ @@ -206990,16 +206990,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - mvnseq r7, #224, 26 @ 0x3800 │ │ │ │ - ldreq r6, [r6], #-1924 @ 0xfffff87c │ │ │ │ + mvnseq r8, #160, 4 │ │ │ │ + ldreq r7, [r6], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d74c0 <__cxa_atexit@plt+0xca288> │ │ │ │ @@ -207017,54 +207017,54 @@ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d74ec <__cxa_atexit@plt+0xca2b4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r6, #-603979775 @ 0xdc000001 │ │ │ │ - ldreq r6, [r6], #-292 @ 0xfffffedc │ │ │ │ + mvnseq r6, #3604480 @ 0x370000 │ │ │ │ + ldreq r7, [r6], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d750c <__cxa_atexit@plt+0xca2d4> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-276 @ 0xfffffeec │ │ │ │ - ldreq r6, [r6], #-300 @ 0xfffffed4 │ │ │ │ + ldreq r7, [r6], #-276 @ 0xfffffeec │ │ │ │ + ldreq r7, [r6], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d752c <__cxa_atexit@plt+0xca2f4> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-284 @ 0xfffffee4 │ │ │ │ - ldreq r6, [r6], #-288 @ 0xfffffee0 │ │ │ │ + ldreq r7, [r6], #-284 @ 0xfffffee4 │ │ │ │ + ldreq r7, [r6], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d754c <__cxa_atexit@plt+0xca314> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r6, [r6], #-272 @ 0xfffffef0 │ │ │ │ - ldreq r5, [r6], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq r7, [r6], #-272 @ 0xfffffef0 │ │ │ │ + ldreq r6, [r6], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d757c <__cxa_atexit@plt+0xca344> │ │ │ │ ldr r3, [pc, #20] @ d7584 <__cxa_atexit@plt+0xca34c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r5, [r6], #-2296 @ 0xfffff708 │ │ │ │ + ldreq r6, [r6], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d75dc <__cxa_atexit@plt+0xca3a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d75e0 <__cxa_atexit@plt+0xca3a8> │ │ │ │ @@ -207076,21 +207076,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d75e8 <__cxa_atexit@plt+0xca3b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d75ec <__cxa_atexit@plt+0xca3b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r3, [r6], #-20 @ 0xffffffec │ │ │ │ - strbeq r3, [r6], #-1028 @ 0xfffffbfc │ │ │ │ - strbeq r3, [r6], #-1000 @ 0xfffffc18 │ │ │ │ - strbeq r3, [r6], #-992 @ 0xfffffc20 │ │ │ │ - strbeq r3, [r6], #-984 @ 0xfffffc28 │ │ │ │ - ldreq r5, [r6], #-2192 @ 0xfffff770 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r4, [r6], #-4 │ │ │ │ + strbeq r4, [r6], #-1012 @ 0xfffffc0c │ │ │ │ + strbeq r4, [r6], #-984 @ 0xfffffc28 │ │ │ │ + strbeq r4, [r6], #-976 @ 0xfffffc30 │ │ │ │ + strbeq r4, [r6], #-968 @ 0xfffffc38 │ │ │ │ + ldreq r6, [r6], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d7630 <__cxa_atexit@plt+0xca3f8> │ │ │ │ @@ -207103,16 +207103,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvnseq r6, #-2147483602 @ 0x8000002e │ │ │ │ - ldreq r5, [r6], #-2104 @ 0xfffff7c8 │ │ │ │ + mvnseq r6, #127926272 @ 0x7a00000 │ │ │ │ + ldreq r6, [r6], #-2104 @ 0xfffff7c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d76a0 <__cxa_atexit@plt+0xca468> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -207125,25 +207125,25 @@ │ │ │ │ ldr r0, [pc, #56] @ d76c0 <__cxa_atexit@plt+0xca488> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r5, [r6], #-1980 @ 0xfffff844 │ │ │ │ + ldreq r6, [r6], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d7724 <__cxa_atexit@plt+0xca4ec> │ │ │ │ ldr r2, [pc, #76] @ d7728 <__cxa_atexit@plt+0xca4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -207158,46 +207158,46 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d7734 <__cxa_atexit@plt+0xca4fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d7738 <__cxa_atexit@plt+0xca500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r2, [r6], #-3792 @ 0xfffff130 │ │ │ │ - strbeq r3, [r6], #-700 @ 0xfffffd44 │ │ │ │ - strbeq r3, [r6], #-672 @ 0xfffffd60 │ │ │ │ - strbeq r3, [r6], #-664 @ 0xfffffd68 │ │ │ │ - strbeq r3, [r6], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r3, [r6], #-3776 @ 0xfffff140 │ │ │ │ + strbeq r4, [r6], #-684 @ 0xfffffd54 │ │ │ │ + strbeq r4, [r6], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r4, [r6], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r4, [r6], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r5, [r6], #-1448 @ 0xfffffa58 │ │ │ │ + ldreq r6, [r6], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ d7780 <__cxa_atexit@plt+0xca548> │ │ │ │ ldr r2, [pc, #24] @ d7784 <__cxa_atexit@plt+0xca54c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r2, #1 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r5, [r6], #-1432 @ 0xfffffa68 │ │ │ │ - strbeq r2, [r6], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq r6, [r6], #-1124 @ 0xfffffb9c │ │ │ │ + ldreq r6, [r6], #-1432 @ 0xfffffa68 │ │ │ │ + strbeq r3, [r6], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq r7, [r6], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 148a54 <__cxa_atexit@plt+0x13b81c> │ │ │ │ - ldreq r5, [r6], #-2004 @ 0xfffff82c │ │ │ │ + ldreq r6, [r6], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7800 <__cxa_atexit@plt+0xca5c8> │ │ │ │ ldr r2, [pc, #76] @ d7808 <__cxa_atexit@plt+0xca5d0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -207211,38 +207211,38 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #36] @ d7810 <__cxa_atexit@plt+0xca5d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r6], #-3540 @ 0xfffff22c │ │ │ │ - strbeq r2, [r6], #-3728 @ 0xfffff170 │ │ │ │ - ldreq r5, [r6], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq r3, [r6], #-3524 @ 0xfffff23c │ │ │ │ + strbeq r3, [r6], #-3712 @ 0xfffff180 │ │ │ │ + ldreq r6, [r6], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d7848 <__cxa_atexit@plt+0xca610> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ d784c <__cxa_atexit@plt+0xca614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 607e00 <__cxa_atexit@plt+0x5fabc8> │ │ │ │ - strbeq r2, [r6], #-3456 @ 0xfffff280 │ │ │ │ - strbeq r2, [r6], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq r5, [r6], #-1812 @ 0xfffff8ec │ │ │ │ + b 607f08 <__cxa_atexit@plt+0x5facd0> │ │ │ │ + strbeq r3, [r6], #-3440 @ 0xfffff290 │ │ │ │ + strbeq r3, [r6], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq r6, [r6], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d78b4 <__cxa_atexit@plt+0xca67c> │ │ │ │ ldr r2, [pc, #76] @ d78bc <__cxa_atexit@plt+0xca684> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -207262,32 +207262,32 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2af898 <__cxa_atexit@plt+0x2a2660> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r6], #-3360 @ 0xfffff2e0 │ │ │ │ - strbeq r2, [r6], #-3548 @ 0xfffff224 │ │ │ │ - ldreq r5, [r6], #-1692 @ 0xfffff964 │ │ │ │ + strbeq r3, [r6], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq r3, [r6], #-3532 @ 0xfffff234 │ │ │ │ + ldreq r6, [r6], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d78fc <__cxa_atexit@plt+0xca6c4> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ d7900 <__cxa_atexit@plt+0xca6c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 2af898 <__cxa_atexit@plt+0x2a2660> │ │ │ │ - strbeq r2, [r6], #-3276 @ 0xfffff334 │ │ │ │ - strbeq r2, [r6], #-3464 @ 0xfffff278 │ │ │ │ - ldreq r5, [r6], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r3, [r6], #-3260 @ 0xfffff344 │ │ │ │ + strbeq r3, [r6], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r6, [r6], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7950 <__cxa_atexit@plt+0xca718> │ │ │ │ ldr r3, [pc, #52] @ d7958 <__cxa_atexit@plt+0xca720> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -207295,51 +207295,51 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq d7948 <__cxa_atexit@plt+0xca710> │ │ │ │ ldr r3, [pc, #32] @ d795c <__cxa_atexit@plt+0xca724> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r5, [r6], #-2564 @ 0xfffff5fc │ │ │ │ + ldreq r6, [r6], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7980 <__cxa_atexit@plt+0xca748> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r5, [r6], #-2528 @ 0xfffff620 │ │ │ │ + ldreq r6, [r6], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d79a4 <__cxa_atexit@plt+0xca76c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r5, [r6], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq r6, [r6], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ d79d0 <__cxa_atexit@plt+0xca798> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r5, [r6], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq r6, [r6], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d7a90 <__cxa_atexit@plt+0xca858> │ │ │ │ @@ -207377,42 +207377,42 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ d7ab8 <__cxa_atexit@plt+0xca880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ d7abc <__cxa_atexit@plt+0xca884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r3, [r6], #-44 @ 0xffffffd4 │ │ │ │ - strbeq r3, [r6], #-40 @ 0xffffffd8 │ │ │ │ - strbeq r3, [r6], #-28 @ 0xffffffe4 │ │ │ │ - strbeq r3, [r6], #-24 @ 0xffffffe8 │ │ │ │ - strbeq r2, [r6], #-2952 @ 0xfffff478 │ │ │ │ - strbeq r2, [r6], #-3920 @ 0xfffff0b0 │ │ │ │ - strbeq r2, [r6], #-3892 @ 0xfffff0cc │ │ │ │ - strbeq r2, [r6], #-3884 @ 0xfffff0d4 │ │ │ │ - strbeq r2, [r6], #-3876 @ 0xfffff0dc │ │ │ │ - ldreq r5, [r6], #-960 @ 0xfffffc40 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r4, [r6], #-28 @ 0xffffffe4 │ │ │ │ + strbeq r4, [r6], #-24 @ 0xffffffe8 │ │ │ │ + strbeq r4, [r6], #-12 │ │ │ │ + strbeq r4, [r6], #-8 │ │ │ │ + strbeq r3, [r6], #-2936 @ 0xfffff488 │ │ │ │ + strbeq r3, [r6], #-3904 @ 0xfffff0c0 │ │ │ │ + strbeq r3, [r6], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq r3, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ + strbeq r3, [r6], #-3860 @ 0xfffff0ec │ │ │ │ + ldreq r6, [r6], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7aec <__cxa_atexit@plt+0xca8b4> │ │ │ │ ldr r3, [pc, #20] @ d7af4 <__cxa_atexit@plt+0xca8bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r5, [r6], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r6, [r6], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d7b4c <__cxa_atexit@plt+0xca914> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d7b50 <__cxa_atexit@plt+0xca918> │ │ │ │ @@ -207424,21 +207424,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d7b58 <__cxa_atexit@plt+0xca920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d7b5c <__cxa_atexit@plt+0xca924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r2, [r6], #-2724 @ 0xfffff55c │ │ │ │ - strbeq r2, [r6], #-3732 @ 0xfffff16c │ │ │ │ - strbeq r2, [r6], #-3704 @ 0xfffff188 │ │ │ │ - strbeq r2, [r6], #-3696 @ 0xfffff190 │ │ │ │ - strbeq r2, [r6], #-3688 @ 0xfffff198 │ │ │ │ - ldreq r5, [r6], #-800 @ 0xfffffce0 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r3, [r6], #-2708 @ 0xfffff56c │ │ │ │ + strbeq r3, [r6], #-3716 @ 0xfffff17c │ │ │ │ + strbeq r3, [r6], #-3688 @ 0xfffff198 │ │ │ │ + strbeq r3, [r6], #-3680 @ 0xfffff1a0 │ │ │ │ + strbeq r3, [r6], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq r6, [r6], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d7ba0 <__cxa_atexit@plt+0xca968> │ │ │ │ @@ -207451,25 +207451,25 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvnseq r5, #40, 22 @ 0xa000 │ │ │ │ - ldreq r5, [r6], #-620 @ 0xfffffd94 │ │ │ │ + mvnseq r5, #232, 30 @ 0x3a0 │ │ │ │ + ldreq r6, [r6], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7bd8 <__cxa_atexit@plt+0xca9a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq r2, [r6], #-3500 @ 0xfffff254 │ │ │ │ - ldreq r6, [r6], #-0 │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r3, [r6], #-3484 @ 0xfffff264 │ │ │ │ + ldreq r7, [r6], #-0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d7c38 <__cxa_atexit@plt+0xcaa00> │ │ │ │ @@ -207483,23 +207483,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r3, [pc, #32] @ d7c50 <__cxa_atexit@plt+0xcaa18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r2, [r6], #-2600 @ 0xfffff5d8 │ │ │ │ - ldreq r5, [r6], #-3976 @ 0xfffff078 │ │ │ │ + strbeq r3, [r6], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r6, [r6], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d7c9c <__cxa_atexit@plt+0xcaa64> │ │ │ │ @@ -207514,16 +207514,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - mvnseq r5, #188416 @ 0x2e000 │ │ │ │ - ldreq r5, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ + mvnseq r5, #3808 @ 0xee0 │ │ │ │ + ldreq r6, [r6], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d7d14 <__cxa_atexit@plt+0xcaadc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -207538,25 +207538,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [r6], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq r6, [r6], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d7d98 <__cxa_atexit@plt+0xcab60> │ │ │ │ ldr r2, [pc, #76] @ d7d9c <__cxa_atexit@plt+0xcab64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -207571,28 +207571,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d7da8 <__cxa_atexit@plt+0xcab70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d7dac <__cxa_atexit@plt+0xcab74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r2, [r6], #-2140 @ 0xfffff7a4 │ │ │ │ - strbeq r2, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ - strbeq r2, [r6], #-3116 @ 0xfffff3d4 │ │ │ │ - strbeq r2, [r6], #-3108 @ 0xfffff3dc │ │ │ │ - strbeq r2, [r6], #-3100 @ 0xfffff3e4 │ │ │ │ + strbeq r3, [r6], #-2124 @ 0xfffff7b4 │ │ │ │ + strbeq r3, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r3, [r6], #-3100 @ 0xfffff3e4 │ │ │ │ + strbeq r3, [r6], #-3092 @ 0xfffff3ec │ │ │ │ + strbeq r3, [r6], #-3084 @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r5, [r6], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq r6, [r6], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d7e18 <__cxa_atexit@plt+0xcabe0> │ │ │ │ @@ -207609,25 +207609,25 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvnseq r5, #184, 16 @ 0xb80000 │ │ │ │ - ldreq r4, [r6], #-4084 @ 0xfffff00c │ │ │ │ + mvnseq r5, #120, 26 @ 0x1e00 │ │ │ │ + ldreq r5, [r6], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7e50 <__cxa_atexit@plt+0xcac18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq r2, [r6], #-2868 @ 0xfffff4cc │ │ │ │ - ldreq r5, [r6], #-3464 @ 0xfffff278 │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r3, [r6], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r6, [r6], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d7ec0 <__cxa_atexit@plt+0xcac88> │ │ │ │ @@ -207645,37 +207645,37 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str r8, [r9, #20]! │ │ │ │ ldr r3, [pc, #32] @ d7ed8 <__cxa_atexit@plt+0xcaca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq r2, [r6], #-1952 @ 0xfffff860 │ │ │ │ - ldreq r4, [r6], #-4004 @ 0xfffff05c │ │ │ │ + strbeq r3, [r6], #-1936 @ 0xfffff870 │ │ │ │ + ldreq r5, [r6], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7f08 <__cxa_atexit@plt+0xcacd0> │ │ │ │ ldr r3, [pc, #20] @ d7f10 <__cxa_atexit@plt+0xcacd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [r6], #-3948 @ 0xfffff094 │ │ │ │ + ldreq r5, [r6], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d7f68 <__cxa_atexit@plt+0xcad30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d7f6c <__cxa_atexit@plt+0xcad34> │ │ │ │ @@ -207687,21 +207687,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d7f74 <__cxa_atexit@plt+0xcad3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d7f78 <__cxa_atexit@plt+0xcad40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r2, [r6], #-1672 @ 0xfffff978 │ │ │ │ - strbeq r2, [r6], #-2680 @ 0xfffff588 │ │ │ │ - strbeq r2, [r6], #-2652 @ 0xfffff5a4 │ │ │ │ - strbeq r2, [r6], #-2644 @ 0xfffff5ac │ │ │ │ - strbeq r2, [r6], #-2636 @ 0xfffff5b4 │ │ │ │ - ldreq r4, [r6], #-3844 @ 0xfffff0fc │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r3, [r6], #-1656 @ 0xfffff988 │ │ │ │ + strbeq r3, [r6], #-2664 @ 0xfffff598 │ │ │ │ + strbeq r3, [r6], #-2636 @ 0xfffff5b4 │ │ │ │ + strbeq r3, [r6], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq r3, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq r5, [r6], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d7fbc <__cxa_atexit@plt+0xcad84> │ │ │ │ @@ -207714,25 +207714,25 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvnseq r5, #248512512 @ 0xed00000 │ │ │ │ - ldreq r4, [r6], #-3664 @ 0xfffff1b0 │ │ │ │ + mvnseq r5, #177152 @ 0x2b400 │ │ │ │ + ldreq r5, [r6], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7ff4 <__cxa_atexit@plt+0xcadbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq r2, [r6], #-2448 @ 0xfffff670 │ │ │ │ - ldreq r5, [r6], #-3044 @ 0xfffff41c │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r3, [r6], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r6, [r6], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8054 <__cxa_atexit@plt+0xcae1c> │ │ │ │ @@ -207746,23 +207746,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r3, [pc, #32] @ d806c <__cxa_atexit@plt+0xcae34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r2, [r6], #-1548 @ 0xfffff9f4 │ │ │ │ - ldreq r5, [r6], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r3, [r6], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq r6, [r6], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d80b8 <__cxa_atexit@plt+0xcae80> │ │ │ │ @@ -207777,16 +207777,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - mvnseq r5, #18874368 @ 0x1200000 │ │ │ │ - ldreq r5, [r6], #-2828 @ 0xfffff4f4 │ │ │ │ + mvnseq r5, #860160 @ 0xd2000 │ │ │ │ + ldreq r6, [r6], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d8130 <__cxa_atexit@plt+0xcaef8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -207801,25 +207801,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [r6], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r5, [r6], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d81b4 <__cxa_atexit@plt+0xcaf7c> │ │ │ │ ldr r2, [pc, #76] @ d81b8 <__cxa_atexit@plt+0xcaf80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -207834,28 +207834,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d81c4 <__cxa_atexit@plt+0xcaf8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d81c8 <__cxa_atexit@plt+0xcaf90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r2, [r6], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq r2, [r6], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq r2, [r6], #-2064 @ 0xfffff7f0 │ │ │ │ - strbeq r2, [r6], #-2056 @ 0xfffff7f8 │ │ │ │ - strbeq r2, [r6], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r3, [r6], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq r3, [r6], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq r3, [r6], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r3, [r6], #-2040 @ 0xfffff808 │ │ │ │ + strbeq r3, [r6], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r5, [r6], #-2552 @ 0xfffff608 │ │ │ │ + ldreq r6, [r6], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8234 <__cxa_atexit@plt+0xcaffc> │ │ │ │ @@ -207872,25 +207872,25 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvnseq r5, #2097152000 @ 0x7d000000 │ │ │ │ - ldreq r4, [r6], #-3032 @ 0xfffff428 │ │ │ │ + mvnseq r5, #999424 @ 0xf4000 │ │ │ │ + ldreq r5, [r6], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d826c <__cxa_atexit@plt+0xcb034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq r2, [r6], #-1816 @ 0xfffff8e8 │ │ │ │ - ldreq r5, [r6], #-2412 @ 0xfffff694 │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r3, [r6], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq r6, [r6], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d82dc <__cxa_atexit@plt+0xcb0a4> │ │ │ │ @@ -207908,53 +207908,53 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str r8, [r9, #20]! │ │ │ │ ldr r3, [pc, #32] @ d82f4 <__cxa_atexit@plt+0xcb0bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq r2, [r6], #-900 @ 0xfffffc7c │ │ │ │ - ldreq r5, [r6], #-876 @ 0xfffffc94 │ │ │ │ + strbeq r3, [r6], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r6, [r6], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d8314 <__cxa_atexit@plt+0xcb0dc> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r5, [r6], #-860 @ 0xfffffca4 │ │ │ │ - ldreq r5, [r6], #-864 @ 0xfffffca0 │ │ │ │ + ldreq r6, [r6], #-860 @ 0xfffffca4 │ │ │ │ + ldreq r6, [r6], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d8334 <__cxa_atexit@plt+0xcb0fc> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r5, [r6], #-848 @ 0xfffffcb0 │ │ │ │ - ldreq r4, [r6], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq r6, [r6], #-848 @ 0xfffffcb0 │ │ │ │ + ldreq r5, [r6], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8364 <__cxa_atexit@plt+0xcb12c> │ │ │ │ ldr r3, [pc, #20] @ d836c <__cxa_atexit@plt+0xcb134> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [r6], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq r5, [r6], #-2832 @ 0xfffff4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d83c4 <__cxa_atexit@plt+0xcb18c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d83c8 <__cxa_atexit@plt+0xcb190> │ │ │ │ @@ -207966,21 +207966,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d83d0 <__cxa_atexit@plt+0xcb198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d83d4 <__cxa_atexit@plt+0xcb19c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r2, [r6], #-556 @ 0xfffffdd4 │ │ │ │ - strbeq r2, [r6], #-1564 @ 0xfffff9e4 │ │ │ │ - strbeq r2, [r6], #-1536 @ 0xfffffa00 │ │ │ │ - strbeq r2, [r6], #-1528 @ 0xfffffa08 │ │ │ │ - strbeq r2, [r6], #-1520 @ 0xfffffa10 │ │ │ │ - ldreq r4, [r6], #-2728 @ 0xfffff558 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r3, [r6], #-540 @ 0xfffffde4 │ │ │ │ + strbeq r3, [r6], #-1548 @ 0xfffff9f4 │ │ │ │ + strbeq r3, [r6], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq r3, [r6], #-1512 @ 0xfffffa18 │ │ │ │ + strbeq r3, [r6], #-1504 @ 0xfffffa20 │ │ │ │ + ldreq r5, [r6], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8418 <__cxa_atexit@plt+0xcb1e0> │ │ │ │ @@ -207993,16 +207993,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvnseq r5, #176, 4 │ │ │ │ - ldreq r4, [r6], #-2640 @ 0xfffff5b0 │ │ │ │ + mvnseq r5, #112, 14 @ 0x1c00000 │ │ │ │ + ldreq r5, [r6], #-2640 @ 0xfffff5b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d846c <__cxa_atexit@plt+0xcb234> │ │ │ │ @@ -208014,15 +208014,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r4, [r6], #-2560 @ 0xfffff600 │ │ │ │ + ldreq r5, [r6], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d84c8 <__cxa_atexit@plt+0xcb290> │ │ │ │ @@ -208037,16 +208037,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq r5, #536870912 @ 0x20000000 │ │ │ │ - ldreq r4, [r6], #-2464 @ 0xfffff660 │ │ │ │ + mvnseq r5, #203423744 @ 0xc200000 │ │ │ │ + ldreq r5, [r6], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d8540 <__cxa_atexit@plt+0xcb308> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -208061,25 +208061,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [r6], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq r5, [r6], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d85c4 <__cxa_atexit@plt+0xcb38c> │ │ │ │ ldr r2, [pc, #76] @ d85c8 <__cxa_atexit@plt+0xcb390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -208094,28 +208094,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d85d4 <__cxa_atexit@plt+0xcb39c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d85d8 <__cxa_atexit@plt+0xcb3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r2, [r6], #-48 @ 0xffffffd0 │ │ │ │ - strbeq r2, [r6], #-1052 @ 0xfffffbe4 │ │ │ │ - strbeq r2, [r6], #-1024 @ 0xfffffc00 │ │ │ │ - strbeq r2, [r6], #-1016 @ 0xfffffc08 │ │ │ │ - strbeq r2, [r6], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r3, [r6], #-32 @ 0xffffffe0 │ │ │ │ + strbeq r3, [r6], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq r3, [r6], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r3, [r6], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq r3, [r6], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [r6], #-2188 @ 0xfffff774 │ │ │ │ + ldreq r5, [r6], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8644 <__cxa_atexit@plt+0xcb40c> │ │ │ │ @@ -208132,16 +208132,16 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvnseq r5, #140 @ 0x8c │ │ │ │ - ldreq r4, [r6], #-2084 @ 0xfffff7dc │ │ │ │ + mvnseq r5, #76, 10 @ 0x13000000 │ │ │ │ + ldreq r5, [r6], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d86a8 <__cxa_atexit@plt+0xcb470> │ │ │ │ @@ -208157,29 +208157,29 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq r5, [r6], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq r6, [r6], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d86e8 <__cxa_atexit@plt+0xcb4b0> │ │ │ │ ldr r3, [pc, #20] @ d86f0 <__cxa_atexit@plt+0xcb4b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 604cc4 <__cxa_atexit@plt+0x5f7a8c> │ │ │ │ + b 604dcc <__cxa_atexit@plt+0x5f7b94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [r6], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r5, [r6], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d8748 <__cxa_atexit@plt+0xcb510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d874c <__cxa_atexit@plt+0xcb514> │ │ │ │ @@ -208191,35 +208191,35 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d8754 <__cxa_atexit@plt+0xcb51c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d8758 <__cxa_atexit@plt+0xcb520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r1, [r6], #-3752 @ 0xfffff158 │ │ │ │ - strbeq r2, [r6], #-664 @ 0xfffffd68 │ │ │ │ - strbeq r2, [r6], #-636 @ 0xfffffd84 │ │ │ │ - strbeq r2, [r6], #-628 @ 0xfffffd8c │ │ │ │ - strbeq r2, [r6], #-620 @ 0xfffffd94 │ │ │ │ - ldreq r5, [r6], #-1120 @ 0xfffffba0 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r2, [r6], #-3736 @ 0xfffff168 │ │ │ │ + strbeq r3, [r6], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r3, [r6], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r3, [r6], #-612 @ 0xfffffd9c │ │ │ │ + strbeq r3, [r6], #-604 @ 0xfffffda4 │ │ │ │ + ldreq r6, [r6], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8788 <__cxa_atexit@plt+0xcb550> │ │ │ │ ldr r3, [pc, #20] @ d8790 <__cxa_atexit@plt+0xcb558> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 2ad078 <__cxa_atexit@plt+0x29fe40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [r6], #-1772 @ 0xfffff914 │ │ │ │ + ldreq r5, [r6], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d87e8 <__cxa_atexit@plt+0xcb5b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d87ec <__cxa_atexit@plt+0xcb5b4> │ │ │ │ @@ -208231,35 +208231,35 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d87f4 <__cxa_atexit@plt+0xcb5bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d87f8 <__cxa_atexit@plt+0xcb5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r1, [r6], #-3592 @ 0xfffff1f8 │ │ │ │ - strbeq r2, [r6], #-504 @ 0xfffffe08 │ │ │ │ - strbeq r2, [r6], #-476 @ 0xfffffe24 │ │ │ │ - strbeq r2, [r6], #-468 @ 0xfffffe2c │ │ │ │ - strbeq r2, [r6], #-460 @ 0xfffffe34 │ │ │ │ - ldreq r5, [r6], #-976 @ 0xfffffc30 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r2, [r6], #-3576 @ 0xfffff208 │ │ │ │ + strbeq r3, [r6], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r3, [r6], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r3, [r6], #-452 @ 0xfffffe3c │ │ │ │ + strbeq r3, [r6], #-444 @ 0xfffffe44 │ │ │ │ + ldreq r6, [r6], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8828 <__cxa_atexit@plt+0xcb5f0> │ │ │ │ ldr r3, [pc, #20] @ d8830 <__cxa_atexit@plt+0xcb5f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 604cc4 <__cxa_atexit@plt+0x5f7a8c> │ │ │ │ + b 604dcc <__cxa_atexit@plt+0x5f7b94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [r6], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r5, [r6], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d8888 <__cxa_atexit@plt+0xcb650> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d888c <__cxa_atexit@plt+0xcb654> │ │ │ │ @@ -208271,35 +208271,35 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d8894 <__cxa_atexit@plt+0xcb65c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d8898 <__cxa_atexit@plt+0xcb660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r1, [r6], #-3432 @ 0xfffff298 │ │ │ │ - strbeq r2, [r6], #-344 @ 0xfffffea8 │ │ │ │ - strbeq r2, [r6], #-316 @ 0xfffffec4 │ │ │ │ - strbeq r2, [r6], #-308 @ 0xfffffecc │ │ │ │ - strbeq r2, [r6], #-300 @ 0xfffffed4 │ │ │ │ - ldreq r5, [r6], #-800 @ 0xfffffce0 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r2, [r6], #-3416 @ 0xfffff2a8 │ │ │ │ + strbeq r3, [r6], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r3, [r6], #-300 @ 0xfffffed4 │ │ │ │ + strbeq r3, [r6], #-292 @ 0xfffffedc │ │ │ │ + strbeq r3, [r6], #-284 @ 0xfffffee4 │ │ │ │ + ldreq r6, [r6], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d88c8 <__cxa_atexit@plt+0xcb690> │ │ │ │ ldr r3, [pc, #20] @ d88d0 <__cxa_atexit@plt+0xcb698> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 2ad078 <__cxa_atexit@plt+0x29fe40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r4, [r6], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq r5, [r6], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d8928 <__cxa_atexit@plt+0xcb6f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ d892c <__cxa_atexit@plt+0xcb6f4> │ │ │ │ @@ -208311,27 +208311,27 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d8934 <__cxa_atexit@plt+0xcb6fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d8938 <__cxa_atexit@plt+0xcb700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq r1, [r6], #-3272 @ 0xfffff338 │ │ │ │ - strbeq r2, [r6], #-184 @ 0xffffff48 │ │ │ │ - strbeq r2, [r6], #-156 @ 0xffffff64 │ │ │ │ - strbeq r2, [r6], #-148 @ 0xffffff6c │ │ │ │ - strbeq r2, [r6], #-140 @ 0xffffff74 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r2, [r6], #-3256 @ 0xfffff348 │ │ │ │ + strbeq r3, [r6], #-168 @ 0xffffff58 │ │ │ │ + strbeq r3, [r6], #-140 @ 0xffffff74 │ │ │ │ + strbeq r3, [r6], #-132 @ 0xffffff7c │ │ │ │ + strbeq r3, [r6], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d8954 <__cxa_atexit@plt+0xcb71c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #30976 @ 0x7900 │ │ │ │ + mvnseq r5, #1073741838 @ 0x4000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8990 <__cxa_atexit@plt+0xcb758> │ │ │ │ @@ -208349,15 +208349,15 @@ │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d89bc <__cxa_atexit@plt+0xcb784> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #4352 @ 0x1100 │ │ │ │ + mvnseq r5, #209 @ 0xd1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d89f8 <__cxa_atexit@plt+0xcb7c0> │ │ │ │ @@ -208375,15 +208375,15 @@ │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d8a24 <__cxa_atexit@plt+0xcb7ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r4, #173056 @ 0x2a400 │ │ │ │ + mvnseq r5, #105 @ 0x69 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8a60 <__cxa_atexit@plt+0xcb828> │ │ │ │ @@ -208395,29 +208395,29 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r5, [r6], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r6, [r6], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8aa0 <__cxa_atexit@plt+0xcb868> │ │ │ │ ldr r3, [pc, #20] @ d8aa8 <__cxa_atexit@plt+0xcb870> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6189e8 <__cxa_atexit@plt+0x60b7b0> │ │ │ │ + b 618af0 <__cxa_atexit@plt+0x60b8b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r5, [r6], #-240 @ 0xffffff10 │ │ │ │ + ldreq r6, [r6], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d8b0c <__cxa_atexit@plt+0xcb8d4> │ │ │ │ ldr r2, [pc, #76] @ d8b10 <__cxa_atexit@plt+0xcb8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -208432,39 +208432,39 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d8b1c <__cxa_atexit@plt+0xcb8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d8b20 <__cxa_atexit@plt+0xcb8e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r1, [r6], #-2792 @ 0xfffff518 │ │ │ │ - strbeq r1, [r6], #-3796 @ 0xfffff12c │ │ │ │ - strbeq r1, [r6], #-3768 @ 0xfffff148 │ │ │ │ - strbeq r1, [r6], #-3760 @ 0xfffff150 │ │ │ │ - strbeq r1, [r6], #-3752 @ 0xfffff158 │ │ │ │ - ldreq r4, [r6], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq r2, [r6], #-2776 @ 0xfffff528 │ │ │ │ + strbeq r2, [r6], #-3780 @ 0xfffff13c │ │ │ │ + strbeq r2, [r6], #-3752 @ 0xfffff158 │ │ │ │ + strbeq r2, [r6], #-3744 @ 0xfffff160 │ │ │ │ + strbeq r2, [r6], #-3736 @ 0xfffff168 │ │ │ │ + ldreq r5, [r6], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ d8b44 <__cxa_atexit@plt+0xcb90c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [r6], #-3092 @ 0xfffff3ec │ │ │ │ - ldreq r4, [r6], #-1972 @ 0xfffff84c │ │ │ │ + ldreq r5, [r6], #-3092 @ 0xfffff3ec │ │ │ │ + ldreq r5, [r6], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d8b64 <__cxa_atexit@plt+0xcb92c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r4, [r6], #-1956 @ 0xfffff85c │ │ │ │ - ldreq r4, [r6], #-1940 @ 0xfffff86c │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r5, [r6], #-1956 @ 0xfffff85c │ │ │ │ + ldreq r5, [r6], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d8c28 <__cxa_atexit@plt+0xcb9f0> │ │ │ │ ldr r6, [pc, #184] @ d8c44 <__cxa_atexit@plt+0xcba0c> │ │ │ │ @@ -208489,15 +208489,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r2] │ │ │ │ str r9, [r3] │ │ │ │ str r7, [r9, #8] │ │ │ │ beq d8c18 <__cxa_atexit@plt+0xcb9e0> │ │ │ │ mov r7, r8 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ d8c50 <__cxa_atexit@plt+0xcba18> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -208514,16 +208514,16 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r1, [r6], #-2468 @ 0xfffff65c │ │ │ │ - ldreq r4, [r6], #-1704 @ 0xfffff958 │ │ │ │ + strbeq r2, [r6], #-2452 @ 0xfffff66c │ │ │ │ + ldreq r5, [r6], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d8cc4 <__cxa_atexit@plt+0xcba8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -208542,37 +208542,37 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq d8cdc <__cxa_atexit@plt+0xcbaa4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ d8cfc <__cxa_atexit@plt+0xcbac4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r1, [r6], #-2272 @ 0xfffff720 │ │ │ │ + strbeq r2, [r6], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ - ldreq r4, [r6], #-1508 @ 0xfffffa1c │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldreq r5, [r6], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8d58 <__cxa_atexit@plt+0xcbb20> │ │ │ │ @@ -208585,16 +208585,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - mvnseq r4, #2818048 @ 0x2b0000 │ │ │ │ - ldreq r4, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ + mvnseq r4, #60160 @ 0xeb00 │ │ │ │ + ldreq r5, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8db4 <__cxa_atexit@plt+0xcbb7c> │ │ │ │ ldr r3, [pc, #44] @ d8dbc <__cxa_atexit@plt+0xcbb84> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -208606,15 +208606,15 @@ │ │ │ │ beq d8dac <__cxa_atexit@plt+0xcbb74> │ │ │ │ b d8dcc <__cxa_atexit@plt+0xcbb94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [r6], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r5, [r6], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d8e60 <__cxa_atexit@plt+0xcbc28> │ │ │ │ @@ -208653,15 +208653,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r4, [r6], #-3312 @ 0xfffff310 │ │ │ │ + ldreq r5, [r6], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ d8ecc <__cxa_atexit@plt+0xcbc94> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -208675,25 +208675,25 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r4, [r6], #-3224 @ 0xfffff368 │ │ │ │ + ldreq r5, [r6], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d8ef8 <__cxa_atexit@plt+0xcbcc0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r4, [r6], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d8f5c <__cxa_atexit@plt+0xcbd24> │ │ │ │ ldr r2, [pc, #76] @ d8f60 <__cxa_atexit@plt+0xcbd28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -208708,28 +208708,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d8f6c <__cxa_atexit@plt+0xcbd34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d8f70 <__cxa_atexit@plt+0xcbd38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r6], #-1688 @ 0xfffff968 │ │ │ │ - strbeq r1, [r6], #-2692 @ 0xfffff57c │ │ │ │ - strbeq r1, [r6], #-2664 @ 0xfffff598 │ │ │ │ - strbeq r1, [r6], #-2656 @ 0xfffff5a0 │ │ │ │ - strbeq r1, [r6], #-2648 @ 0xfffff5a8 │ │ │ │ + strbeq r2, [r6], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r2, [r6], #-2676 @ 0xfffff58c │ │ │ │ + strbeq r2, [r6], #-2648 @ 0xfffff5a8 │ │ │ │ + strbeq r2, [r6], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq r2, [r6], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [r6], #-3056 @ 0xfffff410 │ │ │ │ + ldreq r5, [r6], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8fd4 <__cxa_atexit@plt+0xcbd9c> │ │ │ │ @@ -208744,16 +208744,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - mvnseq r4, #763363328 @ 0x2d800000 │ │ │ │ - ldreq r4, [r6], #-2976 @ 0xfffff460 │ │ │ │ + mvnseq r4, #483328 @ 0x76000 │ │ │ │ + ldreq r5, [r6], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d9034 <__cxa_atexit@plt+0xcbdfc> │ │ │ │ ldr r3, [pc, #48] @ d903c <__cxa_atexit@plt+0xcbe04> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -208766,15 +208766,15 @@ │ │ │ │ beq d902c <__cxa_atexit@plt+0xcbdf4> │ │ │ │ b d904c <__cxa_atexit@plt+0xcbe14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [r6], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r5, [r6], #-2892 @ 0xfffff4b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r6, [pc, #172] @ d910c <__cxa_atexit@plt+0xcbed4> │ │ │ │ mov r1, r5 │ │ │ │ @@ -208804,15 +208804,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ beq d90f0 <__cxa_atexit@plt+0xcbeb8> │ │ │ │ ldr r5, [pc, #76] @ d9118 <__cxa_atexit@plt+0xcbee0> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -208821,15 +208821,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r4, [r6], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r5, [r6], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d91a4 <__cxa_atexit@plt+0xcbf6c> │ │ │ │ @@ -208850,36 +208850,36 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ beq d9194 <__cxa_atexit@plt+0xcbf5c> │ │ │ │ ldr r7, [pc, #48] @ d91b8 <__cxa_atexit@plt+0xcbf80> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r4, [r6], #-2464 @ 0xfffff660 │ │ │ │ + ldreq r5, [r6], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d91e0 <__cxa_atexit@plt+0xcbfa8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-3228 @ 0xfffff364 │ │ │ │ + ldreq r4, [r6], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d9244 <__cxa_atexit@plt+0xcc00c> │ │ │ │ ldr r2, [pc, #76] @ d9248 <__cxa_atexit@plt+0xcc010> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -208894,36 +208894,36 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d9254 <__cxa_atexit@plt+0xcc01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d9258 <__cxa_atexit@plt+0xcc020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r6], #-944 @ 0xfffffc50 │ │ │ │ - strbeq r1, [r6], #-1948 @ 0xfffff864 │ │ │ │ - strbeq r1, [r6], #-1920 @ 0xfffff880 │ │ │ │ - strbeq r1, [r6], #-1912 @ 0xfffff888 │ │ │ │ - strbeq r1, [r6], #-1904 @ 0xfffff890 │ │ │ │ + strbeq r2, [r6], #-928 @ 0xfffffc60 │ │ │ │ + strbeq r2, [r6], #-1932 @ 0xfffff874 │ │ │ │ + strbeq r2, [r6], #-1904 @ 0xfffff890 │ │ │ │ + strbeq r2, [r6], #-1896 @ 0xfffff898 │ │ │ │ + strbeq r2, [r6], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [r6], #-136 @ 0xffffff78 │ │ │ │ + ldreq r5, [r6], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d9290 <__cxa_atexit@plt+0xcc058> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r4, [r6], #-120 @ 0xffffff88 │ │ │ │ - ldreq r4, [r6], #-104 @ 0xffffff98 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r5, [r6], #-120 @ 0xffffff88 │ │ │ │ + ldreq r5, [r6], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d9354 <__cxa_atexit@plt+0xcc11c> │ │ │ │ ldr r6, [pc, #184] @ d9370 <__cxa_atexit@plt+0xcc138> │ │ │ │ @@ -208948,15 +208948,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r2] │ │ │ │ str r9, [r3] │ │ │ │ str r7, [r9, #8] │ │ │ │ beq d9344 <__cxa_atexit@plt+0xcc10c> │ │ │ │ mov r7, r8 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ d937c <__cxa_atexit@plt+0xcc144> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -208973,16 +208973,16 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r1, [r6], #-632 @ 0xfffffd88 │ │ │ │ - ldreq r3, [r6], #-3964 @ 0xfffff084 │ │ │ │ + strbeq r2, [r6], #-616 @ 0xfffffd98 │ │ │ │ + ldreq r4, [r6], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d93f0 <__cxa_atexit@plt+0xcc1b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -209001,37 +209001,37 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq d9408 <__cxa_atexit@plt+0xcc1d0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ d9428 <__cxa_atexit@plt+0xcc1f0> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r1, [r6], #-436 @ 0xfffffe4c │ │ │ │ + strbeq r2, [r6], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ - ldreq r3, [r6], #-3768 @ 0xfffff148 │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldreq r4, [r6], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d9484 <__cxa_atexit@plt+0xcc24c> │ │ │ │ @@ -209044,16 +209044,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - mvnseq r4, #255 @ 0xff │ │ │ │ - ldreq r4, [r6], #-1760 @ 0xfffff920 │ │ │ │ + mvnseq r4, #801112064 @ 0x2fc00000 │ │ │ │ + ldreq r5, [r6], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d94e0 <__cxa_atexit@plt+0xcc2a8> │ │ │ │ ldr r3, [pc, #44] @ d94e8 <__cxa_atexit@plt+0xcc2b0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -209065,15 +209065,15 @@ │ │ │ │ beq d94d8 <__cxa_atexit@plt+0xcc2a0> │ │ │ │ b d94f8 <__cxa_atexit@plt+0xcc2c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [r6], #-1680 @ 0xfffff970 │ │ │ │ + ldreq r5, [r6], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d958c <__cxa_atexit@plt+0xcc354> │ │ │ │ @@ -209112,15 +209112,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r4, [r6], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq r5, [r6], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ d95f8 <__cxa_atexit@plt+0xcc3c0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -209134,25 +209134,25 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r4, [r6], #-1388 @ 0xfffffa94 │ │ │ │ + ldreq r5, [r6], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d9624 <__cxa_atexit@plt+0xcc3ec> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq r4, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d9688 <__cxa_atexit@plt+0xcc450> │ │ │ │ ldr r2, [pc, #76] @ d968c <__cxa_atexit@plt+0xcc454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -209167,28 +209167,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d9698 <__cxa_atexit@plt+0xcc460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d969c <__cxa_atexit@plt+0xcc464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r0, [r6], #-3948 @ 0xfffff094 │ │ │ │ - strbeq r1, [r6], #-856 @ 0xfffffca8 │ │ │ │ - strbeq r1, [r6], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq r1, [r6], #-820 @ 0xfffffccc │ │ │ │ - strbeq r1, [r6], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq r1, [r6], #-3932 @ 0xfffff0a4 │ │ │ │ + strbeq r2, [r6], #-840 @ 0xfffffcb8 │ │ │ │ + strbeq r2, [r6], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq r2, [r6], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r2, [r6], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [r6], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq r5, [r6], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d9700 <__cxa_atexit@plt+0xcc4c8> │ │ │ │ @@ -209203,16 +209203,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - mvnseq r3, #1008 @ 0x3f0 │ │ │ │ - ldreq r4, [r6], #-1140 @ 0xfffffb8c │ │ │ │ + mvnseq r4, #-268435441 @ 0xf000000f │ │ │ │ + ldreq r5, [r6], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d9760 <__cxa_atexit@plt+0xcc528> │ │ │ │ ldr r3, [pc, #48] @ d9768 <__cxa_atexit@plt+0xcc530> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -209225,15 +209225,15 @@ │ │ │ │ beq d9758 <__cxa_atexit@plt+0xcc520> │ │ │ │ b d9778 <__cxa_atexit@plt+0xcc540> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r4, [r6], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq r5, [r6], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r6, [pc, #172] @ d9838 <__cxa_atexit@plt+0xcc600> │ │ │ │ mov r1, r5 │ │ │ │ @@ -209263,15 +209263,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ beq d981c <__cxa_atexit@plt+0xcc5e4> │ │ │ │ ldr r5, [pc, #76] @ d9844 <__cxa_atexit@plt+0xcc60c> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -209280,15 +209280,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r4, [r6], #-836 @ 0xfffffcbc │ │ │ │ + ldreq r5, [r6], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d98d0 <__cxa_atexit@plt+0xcc698> │ │ │ │ @@ -209309,36 +209309,36 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ beq d98c0 <__cxa_atexit@plt+0xcc688> │ │ │ │ ldr r7, [pc, #48] @ d98e4 <__cxa_atexit@plt+0xcc6ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r4, [r6], #-628 @ 0xfffffd8c │ │ │ │ + ldreq r5, [r6], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d990c <__cxa_atexit@plt+0xcc6d4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-1392 @ 0xfffffa90 │ │ │ │ + ldreq r4, [r6], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ d9970 <__cxa_atexit@plt+0xcc738> │ │ │ │ ldr r2, [pc, #76] @ d9974 <__cxa_atexit@plt+0xcc73c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -209353,36 +209353,36 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ d9980 <__cxa_atexit@plt+0xcc748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ d9984 <__cxa_atexit@plt+0xcc74c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r0, [r6], #-3204 @ 0xfffff37c │ │ │ │ - strbeq r1, [r6], #-112 @ 0xffffff90 │ │ │ │ - strbeq r1, [r6], #-84 @ 0xffffffac │ │ │ │ - strbeq r1, [r6], #-76 @ 0xffffffb4 │ │ │ │ - strbeq r1, [r6], #-68 @ 0xffffffbc │ │ │ │ + strbeq r1, [r6], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r2, [r6], #-96 @ 0xffffffa0 │ │ │ │ + strbeq r2, [r6], #-68 @ 0xffffffbc │ │ │ │ + strbeq r2, [r6], #-60 @ 0xffffffc4 │ │ │ │ + strbeq r2, [r6], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r3, [r6], #-2416 @ 0xfffff690 │ │ │ │ + ldreq r4, [r6], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d99bc <__cxa_atexit@plt+0xcc784> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r3, [r6], #-2400 @ 0xfffff6a0 │ │ │ │ - ldreq r3, [r6], #-2384 @ 0xfffff6b0 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r4, [r6], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq r4, [r6], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d9a80 <__cxa_atexit@plt+0xcc848> │ │ │ │ ldr r6, [pc, #184] @ d9a9c <__cxa_atexit@plt+0xcc864> │ │ │ │ @@ -209407,15 +209407,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r2] │ │ │ │ str r9, [r3] │ │ │ │ str r7, [r9, #8] │ │ │ │ beq d9a70 <__cxa_atexit@plt+0xcc838> │ │ │ │ mov r7, r8 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ d9aa8 <__cxa_atexit@plt+0xcc870> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -209432,16 +209432,16 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r0, [r6], #-2892 @ 0xfffff4b4 │ │ │ │ - ldreq r3, [r6], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r1, [r6], #-2876 @ 0xfffff4c4 │ │ │ │ + ldreq r4, [r6], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d9b1c <__cxa_atexit@plt+0xcc8e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -209460,63 +209460,63 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq d9b34 <__cxa_atexit@plt+0xcc8fc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ d9b54 <__cxa_atexit@plt+0xcc91c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r0, [r6], #-2696 @ 0xfffff578 │ │ │ │ + strbeq r1, [r6], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ - ldreq r3, [r6], #-1932 @ 0xfffff874 │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldreq r4, [r6], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d9b8c <__cxa_atexit@plt+0xcc954> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r3, [r6], #-1916 @ 0xfffff884 │ │ │ │ - ldreq r3, [r6], #-4028 @ 0xfffff044 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r4, [r6], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r4, [r6], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d9bc8 <__cxa_atexit@plt+0xcc990> │ │ │ │ ldr r3, [pc, #32] @ d9bd0 <__cxa_atexit@plt+0xcc998> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ d9bd4 <__cxa_atexit@plt+0xcc99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ - ldreq r3, [r6], #-1828 @ 0xfffff8dc │ │ │ │ + strbeq r1, [r6], #-3852 @ 0xfffff0f4 │ │ │ │ + ldreq r4, [r6], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d9c48 <__cxa_atexit@plt+0xcca10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -209535,120 +209535,120 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq d9c60 <__cxa_atexit@plt+0xcca28> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ d9c80 <__cxa_atexit@plt+0xcca48> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r0, [r6], #-2396 @ 0xfffff6a4 │ │ │ │ + strbeq r1, [r6], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ - ldreq r3, [r6], #-3744 @ 0xfffff160 │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldreq r4, [r6], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d9cc8 <__cxa_atexit@plt+0xcca90> │ │ │ │ ldr r3, [pc, #20] @ d9cd0 <__cxa_atexit@plt+0xcca98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b d6a50 <__cxa_atexit@plt+0xc9818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r3, [r6], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq r4, [r6], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ d9d00 <__cxa_atexit@plt+0xccac8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ d9d04 <__cxa_atexit@plt+0xccacc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 401a04 <__cxa_atexit@plt+0x3f47cc> │ │ │ │ + b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r6], #-3560 @ 0xfffff218 │ │ │ │ - ldreq r3, [r6], #-3620 @ 0xfffff1dc │ │ │ │ + strbeq r1, [r6], #-3544 @ 0xfffff228 │ │ │ │ + ldreq r4, [r6], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d9d3c <__cxa_atexit@plt+0xccb04> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #44] @ d9d5c <__cxa_atexit@plt+0xccb24> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ + b 401afc <__cxa_atexit@plt+0x3f48c4> │ │ │ │ ldr r7, [pc, #16] @ d9d54 <__cxa_atexit@plt+0xccb1c> │ │ │ │ ldr r0, [pc, #16] @ d9d58 <__cxa_atexit@plt+0xccb20> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r6], #-2684 @ 0xfffff584 │ │ │ │ - ldreq r3, [r6], #-2680 @ 0xfffff588 │ │ │ │ + ldreq r4, [r6], #-2684 @ 0xfffff584 │ │ │ │ + ldreq r4, [r6], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r3, [r6], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r4, [r6], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d9d94 <__cxa_atexit@plt+0xccb5c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov sl, #0 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ d9d98 <__cxa_atexit@plt+0xccb60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401a0c <__cxa_atexit@plt+0x3f47d4> │ │ │ │ + b 401b14 <__cxa_atexit@plt+0x3f48dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r0, [r6], #-2060 @ 0xfffff7f4 │ │ │ │ - ldreq r3, [r6], #-3440 @ 0xfffff290 │ │ │ │ + strbeq r1, [r6], #-2044 @ 0xfffff804 │ │ │ │ + ldreq r4, [r6], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d9dbc <__cxa_atexit@plt+0xccb84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ + b 401afc <__cxa_atexit@plt+0x3f48c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-192 @ 0xffffff40 │ │ │ │ + ldreq r4, [r6], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d9de4 <__cxa_atexit@plt+0xccbac> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4019fc <__cxa_atexit@plt+0x3f47c4> │ │ │ │ + b 401b04 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-152 @ 0xffffff68 │ │ │ │ + ldreq r4, [r6], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d9e3c <__cxa_atexit@plt+0xccc04> │ │ │ │ ldr r2, [pc, #64] @ d9e40 <__cxa_atexit@plt+0xccc08> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -209660,47 +209660,47 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ d9e48 <__cxa_atexit@plt+0xccc10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ d9e4c <__cxa_atexit@plt+0xccc14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - ldreq r3, [r6], #-1324 @ 0xfffffad4 │ │ │ │ - strbeq r0, [r6], #-1960 @ 0xfffff858 │ │ │ │ - strbeq r0, [r6], #-2952 @ 0xfffff478 │ │ │ │ - strbeq r0, [r6], #-3244 @ 0xfffff354 │ │ │ │ - strbeq r0, [r6], #-3236 @ 0xfffff35c │ │ │ │ - ldreq r3, [r6], #-1196 @ 0xfffffb54 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + ldreq r4, [r6], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r1, [r6], #-1944 @ 0xfffff868 │ │ │ │ + strbeq r1, [r6], #-2936 @ 0xfffff488 │ │ │ │ + strbeq r1, [r6], #-3228 @ 0xfffff364 │ │ │ │ + strbeq r1, [r6], #-3220 @ 0xfffff36c │ │ │ │ + ldreq r4, [r6], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ d9e6c <__cxa_atexit@plt+0xccc34> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r3, [r6], #-1180 @ 0xfffffb64 │ │ │ │ - ldreq r3, [r6], #-3212 @ 0xfffff374 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r4, [r6], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq r4, [r6], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d9ea8 <__cxa_atexit@plt+0xccc70> │ │ │ │ ldr r3, [pc, #32] @ d9eb0 <__cxa_atexit@plt+0xccc78> │ │ │ │ ldr r2, [pc, #32] @ d9eb4 <__cxa_atexit@plt+0xccc7c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r3, [r6], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq r3, [r6], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq r4, [r6], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq r4, [r6], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d9f30 <__cxa_atexit@plt+0xcccf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -209721,15 +209721,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq d9f4c <__cxa_atexit@plt+0xccd14> │ │ │ │ ldr r3, [pc, #72] @ d9f6c <__cxa_atexit@plt+0xccd34> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #56] @ d9f70 <__cxa_atexit@plt+0xccd38> │ │ │ │ ldr r0, [pc, #56] @ d9f74 <__cxa_atexit@plt+0xccd3c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @@ -209738,36 +209738,36 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r3, [r6], #-2200 @ 0xfffff768 │ │ │ │ - ldreq r3, [r6], #-2192 @ 0xfffff770 │ │ │ │ - ldreq r3, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq r4, [r6], #-2200 @ 0xfffff768 │ │ │ │ + ldreq r4, [r6], #-2192 @ 0xfffff770 │ │ │ │ + ldreq r4, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d9f9c <__cxa_atexit@plt+0xccd64> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq r4, [r6], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ d9fc0 <__cxa_atexit@plt+0xccd88> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r3, [r6], #-2076 @ 0xfffff7e4 │ │ │ │ - ldreq r3, [r6], #-2804 @ 0xfffff50c │ │ │ │ + ldreq r4, [r6], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq r4, [r6], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi da0a4 <__cxa_atexit@plt+0xcce6c> │ │ │ │ @@ -209814,42 +209814,42 @@ │ │ │ │ ldr r4, [pc, #84] @ da0e0 <__cxa_atexit@plt+0xccea8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r9, r4, #1 │ │ │ │ ldr r4, [pc, #76] @ da0e4 <__cxa_atexit@plt+0xcceac> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add sl, r4, #1 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r6, r2 │ │ │ │ b da0b4 <__cxa_atexit@plt+0xcce7c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6], #-2600 @ 0xfffff5d8 │ │ │ │ - strbeq r0, [r6], #-1420 @ 0xfffffa74 │ │ │ │ - strbeq r0, [r6], #-2432 @ 0xfffff680 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r0, [r6], #-2520 @ 0xfffff628 │ │ │ │ - strbeq r0, [r6], #-2520 @ 0xfffff628 │ │ │ │ - strbeq r0, [r6], #-2496 @ 0xfffff640 │ │ │ │ - strbeq r0, [r6], #-2340 @ 0xfffff6dc │ │ │ │ - strbeq r0, [r6], #-2332 @ 0xfffff6e4 │ │ │ │ - strbeq r0, [r6], #-2324 @ 0xfffff6ec │ │ │ │ - ldreq r3, [r6], #-1788 @ 0xfffff904 │ │ │ │ + strbeq r1, [r6], #-2584 @ 0xfffff5e8 │ │ │ │ + strbeq r1, [r6], #-1404 @ 0xfffffa84 │ │ │ │ + strbeq r1, [r6], #-2416 @ 0xfffff690 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strbeq r1, [r6], #-2504 @ 0xfffff638 │ │ │ │ + strbeq r1, [r6], #-2504 @ 0xfffff638 │ │ │ │ + strbeq r1, [r6], #-2480 @ 0xfffff650 │ │ │ │ + strbeq r1, [r6], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq r1, [r6], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq r1, [r6], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq r4, [r6], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ da108 <__cxa_atexit@plt+0xcced0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r3, [r6], #-1768 @ 0xfffff918 │ │ │ │ - ldreq r3, [r6], #-2476 @ 0xfffff654 │ │ │ │ + ldreq r4, [r6], #-1768 @ 0xfffff918 │ │ │ │ + ldreq r4, [r6], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc da150 <__cxa_atexit@plt+0xccf18> │ │ │ │ @@ -209863,15 +209863,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldreq r3, [r6], #-2388 @ 0xfffff6ac │ │ │ │ + ldreq r4, [r6], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc da1b4 <__cxa_atexit@plt+0xccf7c> │ │ │ │ @@ -209888,16 +209888,16 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - mvnseq r4, #56, 8 @ 0x38000000 │ │ │ │ - ldreq r3, [r6], #-2300 @ 0xfffff704 │ │ │ │ + mvnseq r4, #248, 16 @ 0xf80000 │ │ │ │ + ldreq r4, [r6], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da220 <__cxa_atexit@plt+0xccfe8> │ │ │ │ ldr r3, [pc, #60] @ da228 <__cxa_atexit@plt+0xccff0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -209907,51 +209907,51 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq da218 <__cxa_atexit@plt+0xccfe0> │ │ │ │ ldr r3, [pc, #32] @ da22c <__cxa_atexit@plt+0xccff4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r3, [r6], #-2200 @ 0xfffff768 │ │ │ │ + ldreq r4, [r6], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ da250 <__cxa_atexit@plt+0xcd018> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-2164 @ 0xfffff78c │ │ │ │ + ldreq r4, [r6], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ da274 <__cxa_atexit@plt+0xcd03c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq r4, [r6], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ da2a0 <__cxa_atexit@plt+0xcd068> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r3, [r6], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq r4, [r6], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc da388 <__cxa_atexit@plt+0xcd150> │ │ │ │ @@ -209999,36 +209999,36 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #68] @ da3b8 <__cxa_atexit@plt+0xcd180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ da3bc <__cxa_atexit@plt+0xcd184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq r0, [r6], #-720 @ 0xfffffd30 │ │ │ │ - strbeq r0, [r6], #-1828 @ 0xfffff8dc │ │ │ │ - strbeq r0, [r6], #-1820 @ 0xfffff8e4 │ │ │ │ - strbeq r0, [r6], #-1800 @ 0xfffff8f8 │ │ │ │ - strbeq r0, [r6], #-1780 @ 0xfffff90c │ │ │ │ - strbeq r0, [r6], #-1624 @ 0xfffff9a8 │ │ │ │ - strbeq r0, [r6], #-1596 @ 0xfffff9c4 │ │ │ │ - strbeq r0, [r6], #-1588 @ 0xfffff9cc │ │ │ │ - strbeq r0, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ + strbeq r1, [r6], #-704 @ 0xfffffd40 │ │ │ │ + strbeq r1, [r6], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r1, [r6], #-1804 @ 0xfffff8f4 │ │ │ │ + strbeq r1, [r6], #-1784 @ 0xfffff908 │ │ │ │ + strbeq r1, [r6], #-1764 @ 0xfffff91c │ │ │ │ + strbeq r1, [r6], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq r1, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ + strbeq r1, [r6], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r1, [r6], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r3, [r6], #-1708 @ 0xfffff954 │ │ │ │ + ldreq r4, [r6], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da424 <__cxa_atexit@plt+0xcd1ec> │ │ │ │ ldr r3, [pc, #52] @ da42c <__cxa_atexit@plt+0xcd1f4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -210036,51 +210036,51 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq da41c <__cxa_atexit@plt+0xcd1e4> │ │ │ │ ldr r3, [pc, #32] @ da430 <__cxa_atexit@plt+0xcd1f8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r3, [r6], #-1616 @ 0xfffff9b0 │ │ │ │ + ldreq r4, [r6], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ da454 <__cxa_atexit@plt+0xcd21c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ + ldreq r4, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ da478 <__cxa_atexit@plt+0xcd240> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r6], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq r4, [r6], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ da4a4 <__cxa_atexit@plt+0xcd26c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r3, [r6], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r4, [r6], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc da570 <__cxa_atexit@plt+0xcd338> │ │ │ │ @@ -210121,38 +210121,38 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ da59c <__cxa_atexit@plt+0xcd364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ da5a0 <__cxa_atexit@plt+0xcd368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [r6], #-1360 @ 0xfffffab0 │ │ │ │ - strbeq r0, [r6], #-1356 @ 0xfffffab4 │ │ │ │ - strbeq r0, [r6], #-1344 @ 0xfffffac0 │ │ │ │ - strbeq r0, [r6], #-1340 @ 0xfffffac4 │ │ │ │ - strbeq r0, [r6], #-172 @ 0xffffff54 │ │ │ │ - strbeq r0, [r6], #-1136 @ 0xfffffb90 │ │ │ │ - strbeq r0, [r6], #-1108 @ 0xfffffbac │ │ │ │ - strbeq r0, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ - strbeq r0, [r6], #-1092 @ 0xfffffbbc │ │ │ │ - ldreq r3, [r6], #-388 @ 0xfffffe7c │ │ │ │ + strbeq r1, [r6], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq r1, [r6], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r1, [r6], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq r1, [r6], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r1, [r6], #-156 @ 0xffffff64 │ │ │ │ + strbeq r1, [r6], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq r1, [r6], #-1092 @ 0xfffffbbc │ │ │ │ + strbeq r1, [r6], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r1, [r6], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq r4, [r6], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ da5c4 <__cxa_atexit@plt+0xcd38c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r3, [r6], #-368 @ 0xfffffe90 │ │ │ │ - ldreq r3, [r6], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq r4, [r6], #-368 @ 0xfffffe90 │ │ │ │ + ldreq r4, [r6], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc da608 <__cxa_atexit@plt+0xcd3d0> │ │ │ │ @@ -210165,16 +210165,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - mvnseq r3, #396 @ 0x18c │ │ │ │ - ldreq r3, [r6], #-1156 @ 0xfffffb7c │ │ │ │ + mvnseq r4, #587202560 @ 0x23000000 │ │ │ │ + ldreq r4, [r6], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da664 <__cxa_atexit@plt+0xcd42c> │ │ │ │ ldr r3, [pc, #44] @ da66c <__cxa_atexit@plt+0xcd434> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -210186,25 +210186,25 @@ │ │ │ │ beq da65c <__cxa_atexit@plt+0xcd424> │ │ │ │ b da67c <__cxa_atexit@plt+0xcd444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r3, [r6], #-1076 @ 0xfffffbcc │ │ │ │ + ldreq r4, [r6], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne da69c <__cxa_atexit@plt+0xcd464> │ │ │ │ ldr r3, [pc, #232] @ da778 <__cxa_atexit@plt+0xcd540> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 6189e8 <__cxa_atexit@plt+0x60b7b0> │ │ │ │ + b 618af0 <__cxa_atexit@plt+0x60b8b8> │ │ │ │ ldr r7, [pc, #196] @ da768 <__cxa_atexit@plt+0xcd530> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #188] @ da76c <__cxa_atexit@plt+0xcd534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq da73c <__cxa_atexit@plt+0xcd504> │ │ │ │ @@ -210236,39 +210236,39 @@ │ │ │ │ ldr r6, [pc, #108] @ da790 <__cxa_atexit@plt+0xcd558> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #100] @ da794 <__cxa_atexit@plt+0xcd55c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ da770 <__cxa_atexit@plt+0xcd538> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #20] @ da774 <__cxa_atexit@plt+0xcd53c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - strbeq r0, [r6], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r1, [r6], #-1060 @ 0xfffffbdc │ │ │ │ muleq r0, r8, r5 │ │ │ │ - strbeq r0, [r6], #-896 @ 0xfffffc80 │ │ │ │ + strbeq r1, [r6], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq pc, [r5], #-3788 @ 0xfffff134 @ │ │ │ │ - strbeq r0, [r6], #-680 @ 0xfffffd58 │ │ │ │ - strbeq r0, [r6], #-652 @ 0xfffffd74 │ │ │ │ - strbeq r0, [r6], #-644 @ 0xfffffd7c │ │ │ │ - strbeq r0, [r6], #-636 @ 0xfffffd84 │ │ │ │ - ldreq r3, [r6], #-764 @ 0xfffffd04 │ │ │ │ + strbeq r0, [r6], #-3772 @ 0xfffff144 │ │ │ │ + strbeq r1, [r6], #-664 @ 0xfffffd68 │ │ │ │ + strbeq r1, [r6], #-636 @ 0xfffffd84 │ │ │ │ + strbeq r1, [r6], #-628 @ 0xfffffd8c │ │ │ │ + strbeq r1, [r6], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r4, [r6], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne da850 <__cxa_atexit@plt+0xcd618> │ │ │ │ ldr r7, [pc, #540] @ da9d4 <__cxa_atexit@plt+0xcd79c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -210305,15 +210305,15 @@ │ │ │ │ ldr r6, [pc, #480] @ daa18 <__cxa_atexit@plt+0xcd7e0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #472] @ daa1c <__cxa_atexit@plt+0xcd7e4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r2, [pc, #356] @ da9bc <__cxa_atexit@plt+0xcd784> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ldr r2, [pc, #340] @ da9c0 <__cxa_atexit@plt+0xcd788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -210373,15 +210373,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #172] @ da9fc <__cxa_atexit@plt+0xcd7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r7, [pc, #164] @ daa00 <__cxa_atexit@plt+0xcd7c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r7, [pc, #116] @ da9dc <__cxa_atexit@plt+0xcd7a4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #100] @ da9e0 <__cxa_atexit@plt+0xcd7a8> │ │ │ │ mov r6, r3 │ │ │ │ @@ -210398,39 +210398,39 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ da9d0 <__cxa_atexit@plt+0xcd798> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r0, r2 │ │ │ │ - strbeq r0, [r6], #-636 @ 0xfffffd84 │ │ │ │ - strbeq pc, [r5], #-3296 @ 0xfffff320 @ │ │ │ │ - strbeq r0, [r6], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq r1, [r6], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r0, [r6], #-3280 @ 0xfffff330 │ │ │ │ + strbeq r1, [r6], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ - strbeq r0, [r6], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r1, [r6], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - strbeq r0, [r6], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r1, [r6], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ - strbeq r0, [r6], #-360 @ 0xfffffe98 │ │ │ │ + strbeq r1, [r6], #-344 @ 0xfffffea8 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - strbeq pc, [r5], #-3248 @ 0xfffff350 @ │ │ │ │ - strbeq r0, [r6], #-136 @ 0xffffff78 │ │ │ │ - strbeq r0, [r6], #-108 @ 0xffffff94 │ │ │ │ - strbeq r0, [r6], #-100 @ 0xffffff9c │ │ │ │ - strbeq r0, [r6], #-92 @ 0xffffffa4 │ │ │ │ - strbeq r0, [r6], #-396 @ 0xfffffe74 │ │ │ │ + strbeq r0, [r6], #-3232 @ 0xfffff360 │ │ │ │ + strbeq r1, [r6], #-120 @ 0xffffff88 │ │ │ │ + strbeq r1, [r6], #-92 @ 0xffffffa4 │ │ │ │ + strbeq r1, [r6], #-84 @ 0xffffffac │ │ │ │ + strbeq r1, [r6], #-76 @ 0xffffffb4 │ │ │ │ + strbeq r1, [r6], #-380 @ 0xfffffe84 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - strbeq pc, [r5], #-3512 @ 0xfffff248 @ │ │ │ │ - strbeq r0, [r6], #-404 @ 0xfffffe6c │ │ │ │ - strbeq r0, [r6], #-376 @ 0xfffffe88 │ │ │ │ - strbeq r0, [r6], #-368 @ 0xfffffe90 │ │ │ │ - strbeq r0, [r6], #-360 @ 0xfffffe98 │ │ │ │ - ldreq r3, [r6], #-100 @ 0xffffff9c │ │ │ │ + strbeq r0, [r6], #-3496 @ 0xfffff258 │ │ │ │ + strbeq r1, [r6], #-388 @ 0xfffffe7c │ │ │ │ + strbeq r1, [r6], #-360 @ 0xfffffe98 │ │ │ │ + strbeq r1, [r6], #-352 @ 0xfffffea0 │ │ │ │ + strbeq r1, [r6], #-344 @ 0xfffffea8 │ │ │ │ + ldreq r4, [r6], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc daab0 <__cxa_atexit@plt+0xcd878> │ │ │ │ @@ -210457,30 +210457,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ daadc <__cxa_atexit@plt+0xcd8a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ daae0 <__cxa_atexit@plt+0xcd8a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r3, [pc, #44] @ daae4 <__cxa_atexit@plt+0xcd8ac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - strbeq pc, [r5], #-2900 @ 0xfffff4ac @ │ │ │ │ - strbeq pc, [r5], #-3888 @ 0xfffff0d0 @ │ │ │ │ - strbeq pc, [r5], #-3860 @ 0xfffff0ec @ │ │ │ │ - strbeq pc, [r5], #-3852 @ 0xfffff0f4 @ │ │ │ │ - strbeq pc, [r5], #-3844 @ 0xfffff0fc @ │ │ │ │ + strbeq r0, [r6], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r0, [r6], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r0, [r6], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq r0, [r6], #-3836 @ 0xfffff104 │ │ │ │ + strbeq r0, [r6], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - ldreq r2, [r6], #-3996 @ 0xfffff064 │ │ │ │ + ldreq r3, [r6], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr lr, [r2, #4]! │ │ │ │ cmp r1, #1 │ │ │ │ bne dab10 <__cxa_atexit@plt+0xcd8d8> │ │ │ │ @@ -210525,39 +210525,39 @@ │ │ │ │ ldr r6, [pc, #108] @ dac14 <__cxa_atexit@plt+0xcd9dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #100] @ dac18 <__cxa_atexit@plt+0xcd9e0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r0, [pc, #52] @ dabfc <__cxa_atexit@plt+0xcd9c4> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r5], #-2668 @ 0xfffff594 @ │ │ │ │ - strbeq pc, [r5], #-4024 @ 0xfffff048 @ │ │ │ │ + strbeq r0, [r6], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r0, [r6], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - strbeq pc, [r5], #-2632 @ 0xfffff5b8 @ │ │ │ │ - strbeq pc, [r5], #-3620 @ 0xfffff1dc @ │ │ │ │ - strbeq pc, [r5], #-3592 @ 0xfffff1f8 @ │ │ │ │ - strbeq pc, [r5], #-3584 @ 0xfffff200 @ │ │ │ │ - strbeq pc, [r5], #-3576 @ 0xfffff208 @ │ │ │ │ - ldreq r2, [r6], #-3688 @ 0xfffff198 │ │ │ │ + strbeq r0, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq r0, [r6], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq r0, [r6], #-3576 @ 0xfffff208 │ │ │ │ + strbeq r0, [r6], #-3568 @ 0xfffff210 │ │ │ │ + strbeq r0, [r6], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r3, [r6], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dacac <__cxa_atexit@plt+0xcda74> │ │ │ │ @@ -210584,30 +210584,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ dacd8 <__cxa_atexit@plt+0xcdaa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ dacdc <__cxa_atexit@plt+0xcdaa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r3, [pc, #44] @ dace0 <__cxa_atexit@plt+0xcdaa8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - strbeq pc, [r5], #-2392 @ 0xfffff6a8 @ │ │ │ │ - strbeq pc, [r5], #-3380 @ 0xfffff2cc @ │ │ │ │ - strbeq pc, [r5], #-3352 @ 0xfffff2e8 @ │ │ │ │ - strbeq pc, [r5], #-3344 @ 0xfffff2f0 @ │ │ │ │ - strbeq pc, [r5], #-3336 @ 0xfffff2f8 @ │ │ │ │ + strbeq r0, [r6], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq r0, [r6], #-3364 @ 0xfffff2dc │ │ │ │ + strbeq r0, [r6], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq r0, [r6], #-3328 @ 0xfffff300 │ │ │ │ + strbeq r0, [r6], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r2, [r6], #-3488 @ 0xfffff260 │ │ │ │ + ldreq r3, [r6], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dad74 <__cxa_atexit@plt+0xcdb3c> │ │ │ │ @@ -210634,36 +210634,36 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ dada0 <__cxa_atexit@plt+0xcdb68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ dada4 <__cxa_atexit@plt+0xcdb6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ ldr r3, [pc, #44] @ dada8 <__cxa_atexit@plt+0xcdb70> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - strbeq pc, [r5], #-2192 @ 0xfffff770 @ │ │ │ │ - strbeq pc, [r5], #-3180 @ 0xfffff394 @ │ │ │ │ - strbeq pc, [r5], #-3152 @ 0xfffff3b0 @ │ │ │ │ - strbeq pc, [r5], #-3144 @ 0xfffff3b8 @ │ │ │ │ - strbeq pc, [r5], #-3136 @ 0xfffff3c0 @ │ │ │ │ + strbeq r0, [r6], #-2176 @ 0xfffff780 │ │ │ │ + strbeq r0, [r6], #-3164 @ 0xfffff3a4 │ │ │ │ + strbeq r0, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq r0, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r0, [r6], #-3120 @ 0xfffff3d0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r2, [r6], #-3232 @ 0xfffff360 │ │ │ │ + ldreq r3, [r6], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dae4c <__cxa_atexit@plt+0xcdc14> │ │ │ │ ldr r1, [pc, #112] @ dae54 <__cxa_atexit@plt+0xcdc1c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -210682,27 +210682,27 @@ │ │ │ │ stmib r5, {r2, r8} │ │ │ │ beq dae44 <__cxa_atexit@plt+0xcdc0c> │ │ │ │ ldr r2, [pc, #56] @ dae5c <__cxa_atexit@plt+0xcdc24> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - b 6a45a8 <__cxa_atexit@plt+0x697370> │ │ │ │ + b 6a46b0 <__cxa_atexit@plt+0x697478> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [r6], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r3, [r6], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r2, [pc, #60] @ daec0 <__cxa_atexit@plt+0xcdc88> │ │ │ │ @@ -210714,32 +210714,32 @@ │ │ │ │ beq daeb4 <__cxa_atexit@plt+0xcdc7c> │ │ │ │ ldr r2, [pc, #36] @ daec4 <__cxa_atexit@plt+0xcdc8c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 6a45a8 <__cxa_atexit@plt+0x697370> │ │ │ │ + b 6a46b0 <__cxa_atexit@plt+0x697478> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r2, [r6], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r3, [r6], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ daef0 <__cxa_atexit@plt+0xcdcb8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 6a45a8 <__cxa_atexit@plt+0x697370> │ │ │ │ + b 6a46b0 <__cxa_atexit@plt+0x697478> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r2, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r3, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ daf3c <__cxa_atexit@plt+0xcdd04> │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -210751,26 +210751,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 394960 <__cxa_atexit@plt+0x387728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r2, [r6], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq r3, [r6], #-2832 @ 0xfffff4f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ daf6c <__cxa_atexit@plt+0xcdd34> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 394960 <__cxa_atexit@plt+0x387728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r6], #-2772 @ 0xfffff52c │ │ │ │ + ldreq r3, [r6], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ dafd0 <__cxa_atexit@plt+0xcdd98> │ │ │ │ ldr r2, [pc, #76] @ dafd4 <__cxa_atexit@plt+0xcdd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -210785,31 +210785,31 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ dafe0 <__cxa_atexit@plt+0xcdda8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ dafe4 <__cxa_atexit@plt+0xcddac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq pc, [r5], #-1572 @ 0xfffff9dc @ │ │ │ │ - strbeq pc, [r5], #-2576 @ 0xfffff5f0 @ │ │ │ │ - strbeq pc, [r5], #-2548 @ 0xfffff60c @ │ │ │ │ - strbeq pc, [r5], #-2540 @ 0xfffff614 @ │ │ │ │ - strbeq pc, [r5], #-2532 @ 0xfffff61c @ │ │ │ │ - ldreq r2, [r6], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq r0, [r6], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq r0, [r6], #-2560 @ 0xfffff600 │ │ │ │ + strbeq r0, [r6], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r0, [r6], #-2524 @ 0xfffff624 │ │ │ │ + strbeq r0, [r6], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r3, [r6], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ db008 <__cxa_atexit@plt+0xcddd0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r2, [r6], #-2044 @ 0xfffff804 │ │ │ │ - ldreq r2, [r6], #-2760 @ 0xfffff538 │ │ │ │ + ldreq r3, [r6], #-2044 @ 0xfffff804 │ │ │ │ + ldreq r3, [r6], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi db058 <__cxa_atexit@plt+0xcde20> │ │ │ │ @@ -210824,15 +210824,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r2, [r6], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r3, [r6], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq db0c0 <__cxa_atexit@plt+0xcde88> │ │ │ │ @@ -210877,42 +210877,42 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ - mvnseq r3, #58720256 @ 0x3800000 │ │ │ │ + mvnseq r3, #3375104 @ 0x338000 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ - mvnseq r3, #-520093696 @ 0xe1000000 │ │ │ │ + mvnseq r3, #2637824 @ 0x284000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - mvnseq r3, #148, 8 @ 0x94000000 │ │ │ │ - ldreq r2, [r6], #-564 @ 0xfffffdcc │ │ │ │ + mvnseq r3, #84, 18 @ 0x150000 │ │ │ │ + ldreq r3, [r6], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ db16c <__cxa_atexit@plt+0xcdf34> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r2, [r6], #-548 @ 0xfffffddc │ │ │ │ - ldreq r2, [r6], #-2244 @ 0xfffff73c │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r3, [r6], #-548 @ 0xfffffddc │ │ │ │ + ldreq r3, [r6], #-2244 @ 0xfffff73c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db19c <__cxa_atexit@plt+0xcdf64> │ │ │ │ ldr r3, [pc, #20] @ db1a4 <__cxa_atexit@plt+0xcdf6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 15657c <__cxa_atexit@plt+0x149344> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r1, [r6], #-3288 @ 0xfffff328 │ │ │ │ + ldreq r2, [r6], #-3288 @ 0xfffff328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ db1fc <__cxa_atexit@plt+0xcdfc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ db200 <__cxa_atexit@plt+0xcdfc8> │ │ │ │ @@ -210924,29 +210924,29 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ db208 <__cxa_atexit@plt+0xcdfd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ db20c <__cxa_atexit@plt+0xcdfd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq pc, [r5], #-1012 @ 0xfffffc0c @ │ │ │ │ - strbeq pc, [r5], #-2020 @ 0xfffff81c @ │ │ │ │ - strbeq pc, [r5], #-1992 @ 0xfffff838 @ │ │ │ │ - strbeq pc, [r5], #-1984 @ 0xfffff840 @ │ │ │ │ - strbeq pc, [r5], #-1976 @ 0xfffff848 @ │ │ │ │ - ldreq r2, [r6], #-1532 @ 0xfffffa04 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq r0, [r6], #-996 @ 0xfffffc1c │ │ │ │ + strbeq r0, [r6], #-2004 @ 0xfffff82c │ │ │ │ + strbeq r0, [r6], #-1976 @ 0xfffff848 │ │ │ │ + strbeq r0, [r6], #-1968 @ 0xfffff850 │ │ │ │ + strbeq r0, [r6], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r3, [r6], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ db22c <__cxa_atexit@plt+0xcdff4> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r2, [r6], #-1516 @ 0xfffffa14 │ │ │ │ - ldreq r2, [r6], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq r3, [r6], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq r3, [r6], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc db270 <__cxa_atexit@plt+0xce038> │ │ │ │ @@ -210959,16 +210959,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r3, #872 @ 0x368 │ │ │ │ - ldreq r2, [r6], #-1412 @ 0xfffffa7c │ │ │ │ + mvnseq r4, #-1711276032 @ 0x9a000000 │ │ │ │ + ldreq r3, [r6], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc db2c4 <__cxa_atexit@plt+0xce08c> │ │ │ │ @@ -210980,15 +210980,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r1, [r6], #-2984 @ 0xfffff458 │ │ │ │ + ldreq r2, [r6], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db344 <__cxa_atexit@plt+0xce10c> │ │ │ │ ldr r2, [pc, #84] @ db34c <__cxa_atexit@plt+0xce114> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -211003,51 +211003,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ + b 401b1c <__cxa_atexit@plt+0x3f48e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq pc, [r5], #-660 @ 0xfffffd6c @ │ │ │ │ - ldreq r1, [r6], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq r0, [r6], #-644 @ 0xfffffd7c │ │ │ │ + ldreq r2, [r6], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ db390 <__cxa_atexit@plt+0xce158> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [pc, #16] @ db394 <__cxa_atexit@plt+0xce15c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401a14 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ + b 401b1c <__cxa_atexit@plt+0x3f48e4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq pc, [r5], #-556 @ 0xfffffdd4 @ │ │ │ │ - ldreq r1, [r6], #-2792 @ 0xfffff518 │ │ │ │ + strbeq r0, [r6], #-540 @ 0xfffffde4 │ │ │ │ + ldreq r2, [r6], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ db3c0 <__cxa_atexit@plt+0xce188> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r1, [r6], #-2748 @ 0xfffff544 │ │ │ │ + ldreq r2, [r6], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc db480 <__cxa_atexit@plt+0xce248> │ │ │ │ @@ -211085,28 +211085,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ db4a8 <__cxa_atexit@plt+0xce270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ db4ac <__cxa_atexit@plt+0xce274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq pc, [r5], #-1596 @ 0xfffff9c4 @ │ │ │ │ - strbeq pc, [r5], #-1592 @ 0xfffff9c8 @ │ │ │ │ - strbeq pc, [r5], #-1580 @ 0xfffff9d4 @ │ │ │ │ - strbeq pc, [r5], #-1576 @ 0xfffff9d8 @ │ │ │ │ - strbeq pc, [r5], #-408 @ 0xfffffe68 @ │ │ │ │ - strbeq pc, [r5], #-1376 @ 0xfffffaa0 @ │ │ │ │ - strbeq pc, [r5], #-1348 @ 0xfffffabc @ │ │ │ │ - strbeq pc, [r5], #-1340 @ 0xfffffac4 @ │ │ │ │ - strbeq pc, [r5], #-1332 @ 0xfffffacc @ │ │ │ │ - ldreq r1, [r6], #-2512 @ 0xfffff630 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r0, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ + strbeq r0, [r6], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq r0, [r6], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r0, [r6], #-1560 @ 0xfffff9e8 │ │ │ │ + strbeq r0, [r6], #-392 @ 0xfffffe78 │ │ │ │ + strbeq r0, [r6], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r0, [r6], #-1332 @ 0xfffffacc │ │ │ │ + strbeq r0, [r6], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r0, [r6], #-1316 @ 0xfffffadc │ │ │ │ + ldreq r2, [r6], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc db4f0 <__cxa_atexit@plt+0xce2b8> │ │ │ │ @@ -211119,16 +211119,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - mvnseq r1, #0, 30 │ │ │ │ - ldreq r1, [r6], #-2424 @ 0xfffff688 │ │ │ │ + mvnseq r2, #192, 6 │ │ │ │ + ldreq r2, [r6], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc db544 <__cxa_atexit@plt+0xce30c> │ │ │ │ @@ -211140,15 +211140,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r1, [r6], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq r2, [r6], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc db5a0 <__cxa_atexit@plt+0xce368> │ │ │ │ @@ -211163,16 +211163,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq r3, #44544 @ 0xae00 │ │ │ │ - ldreq r1, [r6], #-2248 @ 0xfffff738 │ │ │ │ + mvnseq r4, #-2147483621 @ 0x8000001b │ │ │ │ + ldreq r2, [r6], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc db5fc <__cxa_atexit@plt+0xce3c4> │ │ │ │ @@ -211186,29 +211186,29 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq r2, [r6], #-1044 @ 0xfffffbec │ │ │ │ + ldreq r3, [r6], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db63c <__cxa_atexit@plt+0xce404> │ │ │ │ ldr r3, [pc, #20] @ db644 <__cxa_atexit@plt+0xce40c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 259114 <__cxa_atexit@plt+0x24bedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r2, [r6], #-972 @ 0xfffffc34 │ │ │ │ + ldreq r3, [r6], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ db6a8 <__cxa_atexit@plt+0xce470> │ │ │ │ ldr r2, [pc, #76] @ db6ac <__cxa_atexit@plt+0xce474> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -211223,39 +211223,39 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ db6b8 <__cxa_atexit@plt+0xce480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ db6bc <__cxa_atexit@plt+0xce484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r5], #-3916 @ 0xfffff0b4 │ │ │ │ - strbeq pc, [r5], #-824 @ 0xfffffcc8 @ │ │ │ │ - strbeq pc, [r5], #-796 @ 0xfffffce4 @ │ │ │ │ - strbeq pc, [r5], #-788 @ 0xfffffcec @ │ │ │ │ - strbeq pc, [r5], #-780 @ 0xfffffcf4 @ │ │ │ │ - ldreq r2, [r6], #-352 @ 0xfffffea0 │ │ │ │ + strbeq pc, [r5], #-3900 @ 0xfffff0c4 @ │ │ │ │ + strbeq r0, [r6], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq r0, [r6], #-780 @ 0xfffffcf4 │ │ │ │ + strbeq r0, [r6], #-772 @ 0xfffffcfc │ │ │ │ + strbeq r0, [r6], #-764 @ 0xfffffd04 │ │ │ │ + ldreq r3, [r6], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ db6e0 <__cxa_atexit@plt+0xce4a8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r2, [r6], #-332 @ 0xfffffeb4 │ │ │ │ - ldreq r2, [r6], #-316 @ 0xfffffec4 │ │ │ │ + ldreq r3, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq r3, [r6], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ db700 <__cxa_atexit@plt+0xce4c8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r2, [r6], #-300 @ 0xfffffed4 │ │ │ │ - ldreq pc, [r5], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq r3, [r6], #-300 @ 0xfffffed4 │ │ │ │ + ldreq r0, [r6], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db774 <__cxa_atexit@plt+0xce53c> │ │ │ │ ldr r2, [pc, #88] @ db77c <__cxa_atexit@plt+0xce544> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -211278,18 +211278,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b ec820 <__cxa_atexit@plt+0xdf5e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [r5], #-3692 @ 0xfffff194 │ │ │ │ - strbeq lr, [r5], #-3880 @ 0xfffff0d8 │ │ │ │ - strbeq lr, [r5], #-3844 @ 0xfffff0fc │ │ │ │ - ldreq pc, [r5], #-1200 @ 0xfffffb50 │ │ │ │ + strbeq pc, [r5], #-3676 @ 0xfffff1a4 @ │ │ │ │ + strbeq pc, [r5], #-3864 @ 0xfffff0e8 @ │ │ │ │ + strbeq pc, [r5], #-3828 @ 0xfffff10c @ │ │ │ │ + ldreq r0, [r6], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ db7cc <__cxa_atexit@plt+0xce594> │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -211297,17 +211297,17 @@ │ │ │ │ ldr r3, [pc, #24] @ db7d0 <__cxa_atexit@plt+0xce598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ db7d4 <__cxa_atexit@plt+0xce59c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ec820 <__cxa_atexit@plt+0xdf5e8> │ │ │ │ - strbeq lr, [r5], #-3592 @ 0xfffff1f8 │ │ │ │ - strbeq lr, [r5], #-3780 @ 0xfffff13c │ │ │ │ - strbeq lr, [r5], #-3744 @ 0xfffff160 │ │ │ │ + strbeq pc, [r5], #-3576 @ 0xfffff208 @ │ │ │ │ + strbeq pc, [r5], #-3764 @ 0xfffff14c @ │ │ │ │ + strbeq pc, [r5], #-3728 @ 0xfffff170 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi db838 <__cxa_atexit@plt+0xce600> │ │ │ │ ldr r2, [pc, #76] @ db844 <__cxa_atexit@plt+0xce60c> │ │ │ │ @@ -211321,42 +211321,42 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq db830 <__cxa_atexit@plt+0xce5f8> │ │ │ │ ldr r3, [pc, #44] @ db84c <__cxa_atexit@plt+0xce614> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq lr, [r5], #-3480 @ 0xfffff268 │ │ │ │ + strbeq pc, [r5], #-3464 @ 0xfffff278 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ db870 <__cxa_atexit@plt+0xce638> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ db898 <__cxa_atexit@plt+0xce660> │ │ │ │ cmp r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r5], #-4000 @ 0xfffff060 │ │ │ │ + strbeq pc, [r5], #-3984 @ 0xfffff070 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi db908 <__cxa_atexit@plt+0xce6d0> │ │ │ │ ldr r1, [pc, #88] @ db914 <__cxa_atexit@plt+0xce6dc> │ │ │ │ @@ -211380,33 +211380,33 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r5], #-3288 @ 0xfffff328 │ │ │ │ - mvnseq r1, #651264 @ 0x9f000 │ │ │ │ - mvnseq r1, #716800 @ 0xaf000 │ │ │ │ + strbeq pc, [r5], #-3272 @ 0xfffff338 @ │ │ │ │ + mvnseq r1, #380 @ 0x17c │ │ │ │ + mvnseq r1, #444 @ 0x1bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ db958 <__cxa_atexit@plt+0xce720> │ │ │ │ ldr r8, [pc, #36] @ db95c <__cxa_atexit@plt+0xce724> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ - mvnseq r1, #307200 @ 0x4b000 │ │ │ │ - mvnseq r1, #372736 @ 0x5b000 │ │ │ │ - ldreq r2, [r6], #-148 @ 0xffffff6c │ │ │ │ + mvnseq r1, #11, 30 @ 0x2c │ │ │ │ + mvnseq r1, #27, 30 @ 0x6c │ │ │ │ + ldreq r3, [r6], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi db9b8 <__cxa_atexit@plt+0xce780> │ │ │ │ ldr lr, [pc, #64] @ db9c4 <__cxa_atexit@plt+0xce78c> │ │ │ │ @@ -211424,16 +211424,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq lr, [r5], #-3076 @ 0xfffff3fc │ │ │ │ - ldreq r2, [r6], #-40 @ 0xffffffd8 │ │ │ │ + strbeq pc, [r5], #-3060 @ 0xfffff40c @ │ │ │ │ + ldreq r3, [r6], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dba60 <__cxa_atexit@plt+0xce828> │ │ │ │ ldr r3, [pc, #180] @ dbaa0 <__cxa_atexit@plt+0xce868> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -211479,20 +211479,20 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq lr, [r5], #-2888 @ 0xfffff4b8 │ │ │ │ - ldreq r1, [r6], #-2556 @ 0xfffff604 │ │ │ │ + strbeq pc, [r5], #-2872 @ 0xfffff4c8 @ │ │ │ │ + ldreq r2, [r6], #-2556 @ 0xfffff604 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - ldreq r1, [r6], #-3588 @ 0xfffff1fc │ │ │ │ - strbeq lr, [r5], #-2932 @ 0xfffff48c │ │ │ │ - ldreq r1, [r6], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq r2, [r6], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq pc, [r5], #-2916 @ 0xfffff49c @ │ │ │ │ + ldreq r2, [r6], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dbb2c <__cxa_atexit@plt+0xce8f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -211522,18 +211522,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r1, [r6], #-2380 @ 0xfffff6b4 │ │ │ │ + ldreq r2, [r6], #-2380 @ 0xfffff6b4 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - ldreq r1, [r6], #-3384 @ 0xfffff2c8 │ │ │ │ - strbeq lr, [r5], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r2, [r6], #-3384 @ 0xfffff2c8 │ │ │ │ + strbeq pc, [r5], #-2712 @ 0xfffff568 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dbb98 <__cxa_atexit@plt+0xce960> │ │ │ │ ldr r8, [pc, #36] @ dbba0 <__cxa_atexit@plt+0xce968> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -211542,17 +211542,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #236, 14 @ 0x3b00000 │ │ │ │ - strbeq lr, [r5], #-2580 @ 0xfffff5ec │ │ │ │ - ldreq r1, [r6], #-3628 @ 0xfffff1d4 │ │ │ │ + mvnseq r1, #172, 24 @ 0xac00 │ │ │ │ + strbeq pc, [r5], #-2564 @ 0xfffff5fc @ │ │ │ │ + ldreq r2, [r6], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dbc18 <__cxa_atexit@plt+0xce9e0> │ │ │ │ ldr r1, [pc, #88] @ dbc20 <__cxa_atexit@plt+0xce9e8> │ │ │ │ ldr r2, [pc, #88] @ dbc24 <__cxa_atexit@plt+0xce9ec> │ │ │ │ @@ -211575,42 +211575,42 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [r5], #-2508 @ 0xfffff634 │ │ │ │ - ldreq r1, [r6], #-2148 @ 0xfffff79c │ │ │ │ - ldreq r1, [r6], #-2124 @ 0xfffff7b4 │ │ │ │ - ldreq r1, [r6], #-3492 @ 0xfffff25c │ │ │ │ + strbeq pc, [r5], #-2492 @ 0xfffff644 @ │ │ │ │ + ldreq r2, [r6], #-2148 @ 0xfffff79c │ │ │ │ + ldreq r2, [r6], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r2, [r6], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dbc68 <__cxa_atexit@plt+0xcea30> │ │ │ │ ldr r3, [pc, #36] @ dbc6c <__cxa_atexit@plt+0xcea34> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r6], #-2064 @ 0xfffff7f0 │ │ │ │ - ldreq r1, [r6], #-2040 @ 0xfffff808 │ │ │ │ - ldreq r1, [r6], #-1676 @ 0xfffff974 │ │ │ │ + ldreq r2, [r6], #-2064 @ 0xfffff7f0 │ │ │ │ + ldreq r2, [r6], #-2040 @ 0xfffff808 │ │ │ │ + ldreq r2, [r6], #-1676 @ 0xfffff974 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ dbc8c <__cxa_atexit@plt+0xcea54> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r1, [r6], #-1660 @ 0xfffff984 │ │ │ │ - ldreq r1, [r6], #-1644 @ 0xfffff994 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r2, [r6], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r2, [r6], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dbd00 <__cxa_atexit@plt+0xceac8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -211625,15 +211625,15 @@ │ │ │ │ tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ str r7, [r9, #8] │ │ │ │ beq dbcf0 <__cxa_atexit@plt+0xceab8> │ │ │ │ mov r7, r8 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @@ -211644,16 +211644,16 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ - ldreq r1, [r6], #-1472 @ 0xfffffa40 │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldreq r2, [r6], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dbda0 <__cxa_atexit@plt+0xceb68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -211678,17 +211678,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strbeq lr, [r5], #-2084 @ 0xfffff7dc │ │ │ │ - mvnseq r1, #784334848 @ 0x2ec00000 │ │ │ │ - ldreq r1, [r6], #-3132 @ 0xfffff3c4 │ │ │ │ + strbeq pc, [r5], #-2068 @ 0xfffff7ec @ │ │ │ │ + mvnseq r1, #503808 @ 0x7b000 │ │ │ │ + ldreq r2, [r6], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi dbe9c <__cxa_atexit@plt+0xcec64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -211741,18 +211741,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - strbeq lr, [r5], #-1936 @ 0xfffff870 │ │ │ │ + strbeq pc, [r5], #-1920 @ 0xfffff880 @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r1, [r6], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq r2, [r6], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dbf04 <__cxa_atexit@plt+0xceccc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -211765,15 +211765,15 @@ │ │ │ │ b dbf28 <__cxa_atexit@plt+0xcecf0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r1, [r6], #-2760 @ 0xfffff538 │ │ │ │ + ldreq r2, [r6], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dbfa4 <__cxa_atexit@plt+0xced6c> │ │ │ │ @@ -211822,18 +211822,18 @@ │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b dbff0 <__cxa_atexit@plt+0xcedb8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - strbeq lr, [r5], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq pc, [r5], #-1500 @ 0xfffffa24 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - strbeq lr, [r5], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq pc, [r5], #-1584 @ 0xfffff9d0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc048 <__cxa_atexit@plt+0xcee10> │ │ │ │ ldr r8, [pc, #36] @ dc050 <__cxa_atexit@plt+0xcee18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -211842,17 +211842,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #-1610612721 @ 0xa000000f │ │ │ │ - strbeq lr, [r5], #-1380 @ 0xfffffa9c │ │ │ │ - ldreq r1, [r6], #-2476 @ 0xfffff654 │ │ │ │ + mvnseq r1, #48758784 @ 0x2e80000 │ │ │ │ + strbeq pc, [r5], #-1364 @ 0xfffffaac @ │ │ │ │ + ldreq r2, [r6], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc0dc <__cxa_atexit@plt+0xceea4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -211885,15 +211885,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq lr, [r5], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq pc, [r5], #-1264 @ 0xfffffb10 @ │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc138 <__cxa_atexit@plt+0xcef00> │ │ │ │ ldr r3, [pc, #136] @ dc1a8 <__cxa_atexit@plt+0xcef70> │ │ │ │ @@ -211930,15 +211930,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq lr, [r5], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq pc, [r5], #-1068 @ 0xfffffbd4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc1dc <__cxa_atexit@plt+0xcefa4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -211965,16 +211965,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strbeq lr, [r5], #-940 @ 0xfffffc54 │ │ │ │ - ldreq r1, [r6], #-1924 @ 0xfffff87c │ │ │ │ + strbeq pc, [r5], #-924 @ 0xfffffc64 @ │ │ │ │ + ldreq r2, [r6], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc2b0 <__cxa_atexit@plt+0xcf078> │ │ │ │ ldr r1, [pc, #88] @ dc2b8 <__cxa_atexit@plt+0xcf080> │ │ │ │ ldr r2, [pc, #88] @ dc2bc <__cxa_atexit@plt+0xcf084> │ │ │ │ @@ -211997,34 +211997,34 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [r5], #-820 @ 0xfffffccc │ │ │ │ - ldreq r1, [r6], #-420 @ 0xfffffe5c │ │ │ │ - ldreq r1, [r6], #-396 @ 0xfffffe74 │ │ │ │ - ldreq r1, [r6], #-1788 @ 0xfffff904 │ │ │ │ + strbeq pc, [r5], #-804 @ 0xfffffcdc @ │ │ │ │ + ldreq r2, [r6], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r2, [r6], #-396 @ 0xfffffe74 │ │ │ │ + ldreq r2, [r6], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dc300 <__cxa_atexit@plt+0xcf0c8> │ │ │ │ ldr r3, [pc, #36] @ dc304 <__cxa_atexit@plt+0xcf0cc> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r6], #-336 @ 0xfffffeb0 │ │ │ │ - ldreq r1, [r6], #-312 @ 0xfffffec8 │ │ │ │ - ldreq r1, [r6], #-1724 @ 0xfffff944 │ │ │ │ + ldreq r2, [r6], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq r2, [r6], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r2, [r6], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc378 <__cxa_atexit@plt+0xcf140> │ │ │ │ ldr r1, [pc, #88] @ dc380 <__cxa_atexit@plt+0xcf148> │ │ │ │ ldr r2, [pc, #88] @ dc384 <__cxa_atexit@plt+0xcf14c> │ │ │ │ @@ -212047,61 +212047,61 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [r5], #-620 @ 0xfffffd94 │ │ │ │ - ldreq r1, [r6], #-220 @ 0xffffff24 │ │ │ │ - ldreq r1, [r6], #-196 @ 0xffffff3c │ │ │ │ - ldreq r1, [r6], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq pc, [r5], #-604 @ 0xfffffda4 @ │ │ │ │ + ldreq r2, [r6], #-220 @ 0xffffff24 │ │ │ │ + ldreq r2, [r6], #-196 @ 0xffffff3c │ │ │ │ + ldreq r2, [r6], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dc3c8 <__cxa_atexit@plt+0xcf190> │ │ │ │ ldr r3, [pc, #36] @ dc3cc <__cxa_atexit@plt+0xcf194> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r6], #-136 @ 0xffffff78 │ │ │ │ - ldreq r1, [r6], #-112 @ 0xffffff90 │ │ │ │ - ldreq r0, [r6], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r2, [r6], #-136 @ 0xffffff78 │ │ │ │ + ldreq r2, [r6], #-112 @ 0xffffff90 │ │ │ │ + ldreq r1, [r6], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ dc3ec <__cxa_atexit@plt+0xcf1b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r0, [r6], #-4004 @ 0xfffff05c │ │ │ │ - ldreq r0, [r6], #-2612 @ 0xfffff5cc │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r1, [r6], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r1, [r6], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc42c <__cxa_atexit@plt+0xcf1f4> │ │ │ │ ldr r2, [pc, #36] @ dc434 <__cxa_atexit@plt+0xcf1fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ dc438 <__cxa_atexit@plt+0xcf200> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r5], #-396 @ 0xfffffe74 │ │ │ │ - strbeq lr, [r5], #-1372 @ 0xfffffaa4 │ │ │ │ - ldreq r0, [r6], #-2536 @ 0xfffff618 │ │ │ │ + strbeq pc, [r5], #-380 @ 0xfffffe84 @ │ │ │ │ + strbeq pc, [r5], #-1356 @ 0xfffffab4 @ │ │ │ │ + ldreq r1, [r6], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dc49c <__cxa_atexit@plt+0xcf264> │ │ │ │ @@ -212122,27 +212122,27 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvnseq r0, #100, 28 @ 0x640 │ │ │ │ - strbeq lr, [r5], #-468 @ 0xfffffe2c │ │ │ │ - strbeq lr, [r5], #-292 @ 0xfffffedc │ │ │ │ - ldreq r0, [r6], #-2408 @ 0xfffff698 │ │ │ │ + mvnseq r1, #36, 6 @ 0x90000000 │ │ │ │ + strbeq pc, [r5], #-452 @ 0xfffffe3c @ │ │ │ │ + strbeq pc, [r5], #-276 @ 0xfffffeec @ │ │ │ │ + ldreq r1, [r6], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ dc4dc <__cxa_atexit@plt+0xcf2a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq lr, [r5], #-1192 @ 0xfffffb58 │ │ │ │ - ldreq r0, [r6], #-2372 @ 0xfffff6bc │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq pc, [r5], #-1176 @ 0xfffffb68 @ │ │ │ │ + ldreq r1, [r6], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dc53c <__cxa_atexit@plt+0xcf304> │ │ │ │ @@ -212156,31 +212156,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r3, [pc, #32] @ dc554 <__cxa_atexit@plt+0xcf31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq lr, [r5], #-292 @ 0xfffffedc │ │ │ │ - ldreq r1, [r6], #-748 @ 0xfffffd14 │ │ │ │ + strbeq pc, [r5], #-276 @ 0xfffffeec @ │ │ │ │ + ldreq r2, [r6], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dc574 <__cxa_atexit@plt+0xcf33c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [r6], #-732 @ 0xfffffd24 │ │ │ │ - ldreq r1, [r6], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r2, [r6], #-732 @ 0xfffffd24 │ │ │ │ + ldreq r2, [r6], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dc5b8 <__cxa_atexit@plt+0xcf380> │ │ │ │ @@ -212193,16 +212193,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r1, #23592960 @ 0x1680000 │ │ │ │ - ldreq r1, [r6], #-628 @ 0xfffffd8c │ │ │ │ + mvnseq r1, #6656 @ 0x1a00 │ │ │ │ + ldreq r2, [r6], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dc60c <__cxa_atexit@plt+0xcf3d4> │ │ │ │ @@ -212214,44 +212214,44 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r0, [r6], #-3984 @ 0xfffff070 │ │ │ │ + ldreq r1, [r6], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dc63c <__cxa_atexit@plt+0xcf404> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-3968 @ 0xfffff080 │ │ │ │ - ldreq r0, [r6], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r1, [r6], #-3968 @ 0xfffff080 │ │ │ │ + ldreq r1, [r6], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dc65c <__cxa_atexit@plt+0xcf424> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-3936 @ 0xfffff0a0 │ │ │ │ - ldreq r0, [r6], #-1752 @ 0xfffff928 │ │ │ │ + ldreq r1, [r6], #-3936 @ 0xfffff0a0 │ │ │ │ + ldreq r1, [r6], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ dc68c <__cxa_atexit@plt+0xcf454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ dc690 <__cxa_atexit@plt+0xcf458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - strbeq lr, [r5], #-440 @ 0xfffffe48 │ │ │ │ - strbeq sp, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ - ldreq r0, [r6], #-1700 @ 0xfffff95c │ │ │ │ + strbeq pc, [r5], #-424 @ 0xfffffe58 @ │ │ │ │ + strbeq lr, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq r1, [r6], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dc6d4 <__cxa_atexit@plt+0xcf49c> │ │ │ │ @@ -212264,16 +212264,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r0, #256000 @ 0x3e800 │ │ │ │ - ldreq r1, [r6], #-680 @ 0xfffffd58 │ │ │ │ + mvnseq r1, #186 @ 0xba │ │ │ │ + ldreq r2, [r6], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dc754 <__cxa_atexit@plt+0xcf51c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212290,49 +212290,49 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq r0, [r6], #-2392 @ 0xfffff6a8 │ │ │ │ - ldreq r0, [r6], #-1468 @ 0xfffffa44 │ │ │ │ + ldreq r1, [r6], #-2392 @ 0xfffff6a8 │ │ │ │ + ldreq r1, [r6], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ dc7b4 <__cxa_atexit@plt+0xcf57c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ dc7b8 <__cxa_atexit@plt+0xcf580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ dc7bc <__cxa_atexit@plt+0xcf584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r5], #-140 @ 0xffffff74 │ │ │ │ - strbeq sp, [r5], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq pc, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + strbeq lr, [r5], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [r6], #-444 @ 0xfffffe44 │ │ │ │ + ldreq r2, [r6], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dc820 <__cxa_atexit@plt+0xcf5e8> │ │ │ │ @@ -212347,16 +212347,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvnseq r2, #238592 @ 0x3a400 │ │ │ │ - ldreq r1, [r6], #-380 @ 0xfffffe84 │ │ │ │ + mvnseq r3, #169 @ 0xa9 │ │ │ │ + ldreq r2, [r6], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc894 <__cxa_atexit@plt+0xcf65c> │ │ │ │ ldr r3, [pc, #68] @ dc89c <__cxa_atexit@plt+0xcf664> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -212368,51 +212368,51 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ beq dc88c <__cxa_atexit@plt+0xcf654> │ │ │ │ ldr r3, [pc, #32] @ dc8a0 <__cxa_atexit@plt+0xcf668> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r6], #-272 @ 0xfffffef0 │ │ │ │ + ldreq r2, [r6], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ dc8c4 <__cxa_atexit@plt+0xcf68c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r6], #-236 @ 0xffffff14 │ │ │ │ + ldreq r2, [r6], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ dc8e8 <__cxa_atexit@plt+0xcf6b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r6], #-184 @ 0xffffff48 │ │ │ │ + ldreq r2, [r6], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ dc914 <__cxa_atexit@plt+0xcf6dc> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r1, [r6], #-140 @ 0xffffff74 │ │ │ │ + ldreq r2, [r6], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dc9f0 <__cxa_atexit@plt+0xcf7b8> │ │ │ │ @@ -212457,44 +212457,44 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #68] @ dca20 <__cxa_atexit@plt+0xcf7e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ dca24 <__cxa_atexit@plt+0xcf7ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq sp, [r5], #-3164 @ 0xfffff3a4 │ │ │ │ - strbeq lr, [r5], #-172 @ 0xffffff54 │ │ │ │ - strbeq lr, [r5], #-168 @ 0xffffff58 │ │ │ │ - strbeq lr, [r5], #-148 @ 0xffffff6c │ │ │ │ - strbeq lr, [r5], #-144 @ 0xffffff70 │ │ │ │ - strbeq sp, [r5], #-4080 @ 0xfffff010 │ │ │ │ - strbeq sp, [r5], #-4052 @ 0xfffff02c │ │ │ │ - strbeq sp, [r5], #-4044 @ 0xfffff034 │ │ │ │ - strbeq sp, [r5], #-4036 @ 0xfffff03c │ │ │ │ + strbeq lr, [r5], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq pc, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + strbeq pc, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + strbeq pc, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + strbeq pc, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + strbeq lr, [r5], #-4064 @ 0xfffff020 │ │ │ │ + strbeq lr, [r5], #-4036 @ 0xfffff03c │ │ │ │ + strbeq lr, [r5], #-4028 @ 0xfffff044 │ │ │ │ + strbeq lr, [r5], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r1, [r6], #-2236 @ 0xfffff744 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ dca5c <__cxa_atexit@plt+0xcf824> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4014d4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ - ldreq r0, [r6], #-2220 @ 0xfffff754 │ │ │ │ - ldreq r0, [r6], #-2204 @ 0xfffff764 │ │ │ │ + b 40155c <__cxa_atexit@plt+0x3f4324> │ │ │ │ + ldreq r1, [r6], #-2220 @ 0xfffff754 │ │ │ │ + ldreq r1, [r6], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dcb20 <__cxa_atexit@plt+0xcf8e8> │ │ │ │ ldr r6, [pc, #184] @ dcb3c <__cxa_atexit@plt+0xcf904> │ │ │ │ @@ -212519,15 +212519,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r2] │ │ │ │ str r9, [r3] │ │ │ │ str r7, [r9, #8] │ │ │ │ beq dcb10 <__cxa_atexit@plt+0xcf8d8> │ │ │ │ mov r7, r8 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ dcb48 <__cxa_atexit@plt+0xcf910> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -212544,16 +212544,16 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq sp, [r5], #-2732 @ 0xfffff554 │ │ │ │ - ldreq r0, [r6], #-1968 @ 0xfffff850 │ │ │ │ + strbeq lr, [r5], #-2716 @ 0xfffff564 │ │ │ │ + ldreq r1, [r6], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne dcbbc <__cxa_atexit@plt+0xcf984> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -212572,61 +212572,61 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq dcbd4 <__cxa_atexit@plt+0xcf99c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ dcbf4 <__cxa_atexit@plt+0xcf9bc> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq sp, [r5], #-2536 @ 0xfffff618 │ │ │ │ + strbeq lr, [r5], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ - ldreq r0, [r6], #-3164 @ 0xfffff3a4 │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldreq r1, [r6], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dcc2c <__cxa_atexit@plt+0xcf9f4> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq r0, [r6], #-2452 @ 0xfffff66c │ │ │ │ + ldreq r1, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r1, [r6], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dcc4c <__cxa_atexit@plt+0xcfa14> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-2436 @ 0xfffff67c │ │ │ │ - ldreq r0, [r6], #-3120 @ 0xfffff3d0 │ │ │ │ + ldreq r1, [r6], #-2436 @ 0xfffff67c │ │ │ │ + ldreq r1, [r6], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dcc6c <__cxa_atexit@plt+0xcfa34> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-3104 @ 0xfffff3e0 │ │ │ │ - ldreq r0, [r6], #-3088 @ 0xfffff3f0 │ │ │ │ + ldreq r1, [r6], #-3104 @ 0xfffff3e0 │ │ │ │ + ldreq r1, [r6], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dccb0 <__cxa_atexit@plt+0xcfa78> │ │ │ │ @@ -212639,16 +212639,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r0, #32, 26 @ 0x800 │ │ │ │ - ldreq r0, [r6], #-3000 @ 0xfffff448 │ │ │ │ + mvnseq r1, #224, 2 @ 0x38 │ │ │ │ + ldreq r1, [r6], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dcd04 <__cxa_atexit@plt+0xcfacc> │ │ │ │ @@ -212660,23 +212660,23 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r0, [r6], #-2940 @ 0xfffff484 │ │ │ │ + ldreq r1, [r6], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dcd34 <__cxa_atexit@plt+0xcfafc> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-2924 @ 0xfffff494 │ │ │ │ - ldreq r0, [r6], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq r1, [r6], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r1, [r6], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dcd7c <__cxa_atexit@plt+0xcfb44> │ │ │ │ ldr r3, [pc, #44] @ dcd84 <__cxa_atexit@plt+0xcfb4c> │ │ │ │ ldr r2, [pc, #44] @ dcd88 <__cxa_atexit@plt+0xcfb50> │ │ │ │ @@ -212684,21 +212684,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #28] @ dcd8c <__cxa_atexit@plt+0xcfb54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 65c098 <__cxa_atexit@plt+0x64ee60> │ │ │ │ + b 65c1a0 <__cxa_atexit@plt+0x64ef68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq sp, [r5], #-2332 @ 0xfffff6e4 │ │ │ │ - strbeq sp, [r5], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r0, [r6], #-3028 @ 0xfffff42c │ │ │ │ + strbeq lr, [r5], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq lr, [r5], #-3440 @ 0xfffff290 │ │ │ │ + ldreq r1, [r6], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ dcdf0 <__cxa_atexit@plt+0xcfbb8> │ │ │ │ ldr r2, [pc, #76] @ dcdf4 <__cxa_atexit@plt+0xcfbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -212713,46 +212713,46 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ dce00 <__cxa_atexit@plt+0xcfbc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ dce04 <__cxa_atexit@plt+0xcfbcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sp, [r5], #-2052 @ 0xfffff7fc │ │ │ │ - strbeq sp, [r5], #-3056 @ 0xfffff410 │ │ │ │ - strbeq sp, [r5], #-3028 @ 0xfffff42c │ │ │ │ - strbeq sp, [r5], #-3020 @ 0xfffff434 │ │ │ │ - strbeq sp, [r5], #-3012 @ 0xfffff43c │ │ │ │ - ldreq r0, [r6], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq lr, [r5], #-2036 @ 0xfffff80c │ │ │ │ + strbeq lr, [r5], #-3040 @ 0xfffff420 │ │ │ │ + strbeq lr, [r5], #-3012 @ 0xfffff43c │ │ │ │ + strbeq lr, [r5], #-3004 @ 0xfffff444 │ │ │ │ + strbeq lr, [r5], #-2996 @ 0xfffff44c │ │ │ │ + ldreq r1, [r6], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ dce28 <__cxa_atexit@plt+0xcfbf0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-2544 @ 0xfffff610 │ │ │ │ - ldreq r0, [r6], #-2904 @ 0xfffff4a8 │ │ │ │ + ldreq r1, [r6], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r1, [r6], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dce5c <__cxa_atexit@plt+0xcfc24> │ │ │ │ ldr r2, [pc, #24] @ dce64 <__cxa_atexit@plt+0xcfc2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 63b0b0 <__cxa_atexit@plt+0x62de78> │ │ │ │ + b 63b1b8 <__cxa_atexit@plt+0x62df80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r0, [r6], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r1, [r6], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne dcea0 <__cxa_atexit@plt+0xcfc68> │ │ │ │ ldr r7, [pc, #84] @ dcee0 <__cxa_atexit@plt+0xcfca8> │ │ │ │ @@ -212774,19 +212774,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r0, [r6], #-2432 @ 0xfffff680 │ │ │ │ - ldreq r0, [r6], #-2424 @ 0xfffff688 │ │ │ │ + ldreq r1, [r6], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r1, [r6], #-2424 @ 0xfffff688 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - mvnseq r0, #1140850690 @ 0x44000002 │ │ │ │ - ldreq r0, [r6], #-2708 @ 0xfffff56c │ │ │ │ + mvnseq r0, #5308416 @ 0x510000 │ │ │ │ + ldreq r1, [r6], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dcf30 <__cxa_atexit@plt+0xcfcf8> │ │ │ │ @@ -212799,16 +212799,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - mvnseq r2, #1744830464 @ 0x68000000 │ │ │ │ - ldreq r0, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ + mvnseq r2, #57147392 @ 0x3680000 │ │ │ │ + ldreq r1, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dcf84 <__cxa_atexit@plt+0xcfd4c> │ │ │ │ @@ -212820,29 +212820,29 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq pc, [r5], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r0, [r6], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dcfc4 <__cxa_atexit@plt+0xcfd8c> │ │ │ │ ldr r3, [pc, #20] @ dcfcc <__cxa_atexit@plt+0xcfd94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6264c0 <__cxa_atexit@plt+0x619288> │ │ │ │ + b 6265c8 <__cxa_atexit@plt+0x619390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq pc, [r5], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r0, [r6], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ dd024 <__cxa_atexit@plt+0xcfdec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ dd028 <__cxa_atexit@plt+0xcfdf0> │ │ │ │ @@ -212854,21 +212854,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ dd030 <__cxa_atexit@plt+0xcfdf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ dd034 <__cxa_atexit@plt+0xcfdfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq sp, [r5], #-1484 @ 0xfffffa34 │ │ │ │ - strbeq sp, [r5], #-2492 @ 0xfffff644 │ │ │ │ - strbeq sp, [r5], #-2464 @ 0xfffff660 │ │ │ │ - strbeq sp, [r5], #-2456 @ 0xfffff668 │ │ │ │ - strbeq sp, [r5], #-2448 @ 0xfffff670 │ │ │ │ - ldreq pc, [r5], #-3656 @ 0xfffff1b8 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq lr, [r5], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq lr, [r5], #-2476 @ 0xfffff654 │ │ │ │ + strbeq lr, [r5], #-2448 @ 0xfffff670 │ │ │ │ + strbeq lr, [r5], #-2440 @ 0xfffff678 │ │ │ │ + strbeq lr, [r5], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r0, [r6], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd078 <__cxa_atexit@plt+0xcfe40> │ │ │ │ @@ -212881,16 +212881,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvnseq r0, #80, 12 @ 0x5000000 │ │ │ │ - ldreq pc, [r5], #-3568 @ 0xfffff210 │ │ │ │ + mvnseq r0, #16, 22 @ 0x4000 │ │ │ │ + ldreq r0, [r6], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd0cc <__cxa_atexit@plt+0xcfe94> │ │ │ │ @@ -212902,15 +212902,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq pc, [r5], #-3488 @ 0xfffff260 │ │ │ │ + ldreq r0, [r6], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd128 <__cxa_atexit@plt+0xcfef0> │ │ │ │ @@ -212925,16 +212925,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq r0, #-2147483643 @ 0x80000005 │ │ │ │ - ldreq r0, [r6], #-2052 @ 0xfffff7fc │ │ │ │ + mvnseq r0, #897581056 @ 0x35800000 │ │ │ │ + ldreq r1, [r6], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd18c <__cxa_atexit@plt+0xcff54> │ │ │ │ ldr r3, [pc, #52] @ dd194 <__cxa_atexit@plt+0xcff5c> │ │ │ │ ldr r2, [pc, #52] @ dd198 <__cxa_atexit@plt+0xcff60> │ │ │ │ @@ -212944,21 +212944,21 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr r2, [pc, #32] @ dd19c <__cxa_atexit@plt+0xcff64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 65c098 <__cxa_atexit@plt+0x64ee60> │ │ │ │ + b 65c1a0 <__cxa_atexit@plt+0x64ef68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sp, [r5], #-1300 @ 0xfffffaec │ │ │ │ - strbeq sp, [r5], #-2420 @ 0xfffff68c │ │ │ │ - ldreq pc, [r5], #-3296 @ 0xfffff320 │ │ │ │ + strbeq lr, [r5], #-1284 @ 0xfffffafc │ │ │ │ + strbeq lr, [r5], #-2404 @ 0xfffff69c │ │ │ │ + ldreq r0, [r6], #-3296 @ 0xfffff320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ dd200 <__cxa_atexit@plt+0xcffc8> │ │ │ │ ldr r2, [pc, #76] @ dd204 <__cxa_atexit@plt+0xcffcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -212973,28 +212973,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ dd210 <__cxa_atexit@plt+0xcffd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ dd214 <__cxa_atexit@plt+0xcffdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq sp, [r5], #-1012 @ 0xfffffc0c │ │ │ │ - strbeq sp, [r5], #-2016 @ 0xfffff820 │ │ │ │ - strbeq sp, [r5], #-1988 @ 0xfffff83c │ │ │ │ - strbeq sp, [r5], #-1980 @ 0xfffff844 │ │ │ │ - strbeq sp, [r5], #-1972 @ 0xfffff84c │ │ │ │ + strbeq lr, [r5], #-996 @ 0xfffffc1c │ │ │ │ + strbeq lr, [r5], #-2000 @ 0xfffff830 │ │ │ │ + strbeq lr, [r5], #-1972 @ 0xfffff84c │ │ │ │ + strbeq lr, [r5], #-1964 @ 0xfffff854 │ │ │ │ + strbeq lr, [r5], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r1, [r6], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi dd294 <__cxa_atexit@plt+0xd005c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -213010,25 +213010,25 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 63b0b0 <__cxa_atexit@plt+0x62de78> │ │ │ │ + b 63b1b8 <__cxa_atexit@plt+0x62df80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq r0, [r6], #-1676 @ 0xfffff974 │ │ │ │ + ldreq r1, [r6], #-1676 @ 0xfffff974 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -213068,18 +213068,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - mvnseq pc, #25, 30 @ 0x64 │ │ │ │ + mvnseq r0, #1677721603 @ 0x64000003 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - mvnseq pc, #38, 30 @ 0x98 │ │ │ │ - ldreq r0, [r6], #-1488 @ 0xfffffa30 │ │ │ │ + mvnseq r0, #-1744830461 @ 0x98000003 │ │ │ │ + ldreq r1, [r6], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd3d4 <__cxa_atexit@plt+0xd019c> │ │ │ │ @@ -213096,16 +213096,16 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - mvnseq r1, #2016 @ 0x7e0 │ │ │ │ - ldreq r0, [r6], #-1384 @ 0xfffffa98 │ │ │ │ + mvnseq r2, #-134217728 @ 0xf8000000 │ │ │ │ + ldreq r1, [r6], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd438 <__cxa_atexit@plt+0xd0200> │ │ │ │ @@ -213121,23 +213121,23 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq r0, [r6], #-1116 @ 0xfffffba4 │ │ │ │ + ldreq r1, [r6], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dd468 <__cxa_atexit@plt+0xd0230> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ - ldreq r0, [r6], #-1084 @ 0xfffffbc4 │ │ │ │ + ldreq r1, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ + ldreq r1, [r6], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd4ac <__cxa_atexit@plt+0xd0274> │ │ │ │ @@ -213150,16 +213150,16 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvnseq r0, #-1929379840 @ 0x8d000000 │ │ │ │ - ldreq r0, [r6], #-1116 @ 0xfffffba4 │ │ │ │ + mvnseq r0, #1261568 @ 0x134000 │ │ │ │ + ldreq r1, [r6], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi dd538 <__cxa_atexit@plt+0xd0300> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -213179,27 +213179,27 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr r2, [pc, #60] @ dd560 <__cxa_atexit@plt+0xd0328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 65c098 <__cxa_atexit@plt+0x64ee60> │ │ │ │ + b 65c1a0 <__cxa_atexit@plt+0x64ef68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq sp, [r5], #-356 @ 0xfffffe9c │ │ │ │ - strbeq sp, [r5], #-1484 @ 0xfffffa34 │ │ │ │ - ldreq pc, [r5], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq lr, [r5], #-340 @ 0xfffffeac │ │ │ │ + strbeq lr, [r5], #-1468 @ 0xfffffa44 │ │ │ │ + ldreq r0, [r6], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ dd5c4 <__cxa_atexit@plt+0xd038c> │ │ │ │ ldr r2, [pc, #76] @ dd5c8 <__cxa_atexit@plt+0xd0390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -213214,54 +213214,54 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ dd5d4 <__cxa_atexit@plt+0xd039c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ dd5d8 <__cxa_atexit@plt+0xd03a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq sp, [r5], #-48 @ 0xffffffd0 │ │ │ │ - strbeq sp, [r5], #-1052 @ 0xfffffbe4 │ │ │ │ - strbeq sp, [r5], #-1024 @ 0xfffffc00 │ │ │ │ - strbeq sp, [r5], #-1016 @ 0xfffffc08 │ │ │ │ - strbeq sp, [r5], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq lr, [r5], #-32 @ 0xffffffe0 │ │ │ │ + strbeq lr, [r5], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq lr, [r5], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq lr, [r5], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq lr, [r5], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-692 @ 0xfffffd4c │ │ │ │ + ldreq r1, [r6], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ dd610 <__cxa_atexit@plt+0xd03d8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r6], #-676 @ 0xfffffd5c │ │ │ │ - ldreq r0, [r6], #-800 @ 0xfffffce0 │ │ │ │ + ldreq r1, [r6], #-676 @ 0xfffffd5c │ │ │ │ + ldreq r1, [r6], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd650 <__cxa_atexit@plt+0xd0418> │ │ │ │ ldr r2, [pc, #36] @ dd658 <__cxa_atexit@plt+0xd0420> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 63b0b0 <__cxa_atexit@plt+0x62de78> │ │ │ │ + b 63b1b8 <__cxa_atexit@plt+0x62df80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r6], #-708 @ 0xfffffd3c │ │ │ │ + ldreq r1, [r6], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -213293,18 +213293,18 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - mvnseq pc, #140288 @ 0x22400 │ │ │ │ + mvnseq r0, #73 @ 0x49 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - mvnseq r0, #-805306360 @ 0xd0000008 │ │ │ │ - ldreq r0, [r6], #-556 @ 0xfffffdd4 │ │ │ │ + mvnseq r0, #20185088 @ 0x1340000 │ │ │ │ + ldreq r1, [r6], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd750 <__cxa_atexit@plt+0xd0518> │ │ │ │ @@ -213319,16 +213319,16 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvnseq r1, #1040384 @ 0xfe000 │ │ │ │ - ldreq r0, [r6], #-460 @ 0xfffffe34 │ │ │ │ + mvnseq r1, #760 @ 0x2f8 │ │ │ │ + ldreq r1, [r6], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc dd7ac <__cxa_atexit@plt+0xd0574> │ │ │ │ @@ -213342,15 +213342,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq r0, [r6], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq r1, [r6], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd80c <__cxa_atexit@plt+0xd05d4> │ │ │ │ ldr r3, [pc, #52] @ dd814 <__cxa_atexit@plt+0xd05dc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -213358,51 +213358,51 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq dd804 <__cxa_atexit@plt+0xd05cc> │ │ │ │ ldr r3, [pc, #32] @ dd818 <__cxa_atexit@plt+0xd05e0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r0, [r6], #-244 @ 0xffffff0c │ │ │ │ + ldreq r1, [r6], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ dd83c <__cxa_atexit@plt+0xd0604> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [r6], #-208 @ 0xffffff30 │ │ │ │ + ldreq r1, [r6], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ dd860 <__cxa_atexit@plt+0xd0628> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r0, [r6], #-156 @ 0xffffff64 │ │ │ │ + ldreq r1, [r6], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ dd88c <__cxa_atexit@plt+0xd0654> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r0, [r6], #-112 @ 0xffffff90 │ │ │ │ + ldreq r1, [r6], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd958 <__cxa_atexit@plt+0xd0720> │ │ │ │ @@ -213443,38 +213443,38 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ dd984 <__cxa_atexit@plt+0xd074c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ dd988 <__cxa_atexit@plt+0xd0750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq sp, [r5], #-360 @ 0xfffffe98 │ │ │ │ - strbeq sp, [r5], #-356 @ 0xfffffe9c │ │ │ │ - strbeq sp, [r5], #-344 @ 0xfffffea8 │ │ │ │ - strbeq sp, [r5], #-340 @ 0xfffffeac │ │ │ │ - strbeq ip, [r5], #-3268 @ 0xfffff33c │ │ │ │ - strbeq sp, [r5], #-136 @ 0xffffff78 │ │ │ │ - strbeq sp, [r5], #-108 @ 0xffffff94 │ │ │ │ - strbeq sp, [r5], #-100 @ 0xffffff9c │ │ │ │ - strbeq sp, [r5], #-92 @ 0xffffffa4 │ │ │ │ - ldreq pc, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq lr, [r5], #-344 @ 0xfffffea8 │ │ │ │ + strbeq lr, [r5], #-340 @ 0xfffffeac │ │ │ │ + strbeq lr, [r5], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq lr, [r5], #-324 @ 0xfffffebc │ │ │ │ + strbeq sp, [r5], #-3252 @ 0xfffff34c │ │ │ │ + strbeq lr, [r5], #-120 @ 0xffffff88 │ │ │ │ + strbeq lr, [r5], #-92 @ 0xffffffa4 │ │ │ │ + strbeq lr, [r5], #-84 @ 0xffffffac │ │ │ │ + strbeq lr, [r5], #-76 @ 0xffffffb4 │ │ │ │ + ldreq r0, [r6], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ dd9ac <__cxa_atexit@plt+0xd0774> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq pc, [r5], #-3868 @ 0xfffff0e4 │ │ │ │ - ldreq r0, [r6], #-708 @ 0xfffffd3c │ │ │ │ + ldreq r0, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq r1, [r6], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi dd9f4 <__cxa_atexit@plt+0xd07bc> │ │ │ │ ldr r7, [pc, #48] @ dda04 <__cxa_atexit@plt+0xd07cc> │ │ │ │ @@ -213488,16 +213488,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ dda08 <__cxa_atexit@plt+0xd07d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ - ldreq r0, [r6], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r1, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ + ldreq r1, [r6], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq ddc58 <__cxa_atexit@plt+0xd0a20> │ │ │ │ cmp r3, #3 │ │ │ │ bne ddc70 <__cxa_atexit@plt+0xd0a38> │ │ │ │ @@ -213940,15 +213940,15 @@ │ │ │ │ cmp r3, r6 │ │ │ │ bcc debec <__cxa_atexit@plt+0xd19b4> │ │ │ │ ldr r3, [pc, #3092] @ ded20 <__cxa_atexit@plt+0xd1ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ b de138 <__cxa_atexit@plt+0xd0f00> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc debec <__cxa_atexit@plt+0xd19b4> │ │ │ │ ldr r3, [pc, #3036] @ ded14 <__cxa_atexit@plt+0xd1adc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -214279,15 +214279,15 @@ │ │ │ │ ldr r3, [pc, #1852] @ ded8c <__cxa_atexit@plt+0xd1b54> │ │ │ │ ldr r8, [pc, #1852] @ ded90 <__cxa_atexit@plt+0xd1b58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ b deb78 <__cxa_atexit@plt+0xd1940> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401a1c <__cxa_atexit@plt+0x3f47e4> │ │ │ │ + b 401b24 <__cxa_atexit@plt+0x3f48ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dec1c <__cxa_atexit@plt+0xd19e4> │ │ │ │ ldr r2, [pc, #2304] @ def84 <__cxa_atexit@plt+0xd1d4c> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ @@ -214295,15 +214295,15 @@ │ │ │ │ ldr r0, [pc, #2296] @ def88 <__cxa_atexit@plt+0xd1d50> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ + b 40147c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldr r7, [pc, #2048] @ deeb0 <__cxa_atexit@plt+0xd1c78> │ │ │ │ ldr r0, [pc, #2048] @ deeb4 <__cxa_atexit@plt+0xd1c7c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -214648,253 +214648,253 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq pc, [r5], #-1024 @ 0xfffffc00 │ │ │ │ - ldreq pc, [r5], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq r0, [r6], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq r0, [r6], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0xffff911c │ │ │ │ - mvnseq r1, #9109504 @ 0x8b0000 │ │ │ │ + mvnseq r1, #4800 @ 0x12c0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq pc, [r5], #-1344 @ 0xfffffac0 │ │ │ │ - ldreq pc, [r5], #-1340 @ 0xfffffac4 │ │ │ │ - ldreq pc, [r5], #-2968 @ 0xfffff468 │ │ │ │ - ldreq pc, [r5], #-2128 @ 0xfffff7b0 │ │ │ │ - ldreq pc, [r5], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r0, [r6], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq r0, [r6], #-1340 @ 0xfffffac4 │ │ │ │ + ldreq r0, [r6], #-2968 @ 0xfffff468 │ │ │ │ + ldreq r0, [r6], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq r0, [r6], #-2124 @ 0xfffff7b4 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq r1, #20971520 @ 0x1400000 │ │ │ │ + mvnseq r1, #3227648 @ 0x314000 │ │ │ │ @ instruction: 0xffffed30 │ │ │ │ - mvnseq pc, #226492416 @ 0xd800000 │ │ │ │ + mvnseq pc, #4030464 @ 0x3d8000 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - mvnseq r1, #-1660944384 @ 0x9d000000 │ │ │ │ - ldreq pc, [r5], #-1476 @ 0xfffffa3c │ │ │ │ - ldreq pc, [r5], #-1472 @ 0xfffffa40 │ │ │ │ - ldreq pc, [r5], #-1940 @ 0xfffff86c │ │ │ │ - ldreq pc, [r5], #-1936 @ 0xfffff870 │ │ │ │ - ldreq pc, [r5], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq pc, [r5], #-1608 @ 0xfffff9b8 │ │ │ │ + mvnseq r1, #1523712 @ 0x174000 │ │ │ │ + ldreq r0, [r6], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq r0, [r6], #-1472 @ 0xfffffa40 │ │ │ │ + ldreq r0, [r6], #-1940 @ 0xfffff86c │ │ │ │ + ldreq r0, [r6], #-1936 @ 0xfffff870 │ │ │ │ + ldreq r0, [r6], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r0, [r6], #-1608 @ 0xfffff9b8 │ │ │ │ @ instruction: 0xffffbdac │ │ │ │ - mvnseq pc, #161480704 @ 0x9a00000 │ │ │ │ - ldreq pc, [r5], #-1180 @ 0xfffffb64 │ │ │ │ - ldreq pc, [r5], #-1176 @ 0xfffffb68 │ │ │ │ + mvnseq pc, #92160 @ 0x16800 │ │ │ │ + ldreq r0, [r6], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq r0, [r6], #-1176 @ 0xfffffb68 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0xffffeed8 │ │ │ │ - mvnseq r1, #872415235 @ 0x34000003 │ │ │ │ + mvnseq r1, #9240576 @ 0x8d0000 │ │ │ │ @ instruction: 0xffffbb58 │ │ │ │ - mvnseq pc, #160432128 @ 0x9900000 │ │ │ │ + mvnseq pc, #91136 @ 0x16400 │ │ │ │ @ instruction: 0xffffd854 │ │ │ │ - mvnseq r0, #-1040187392 @ 0xc2000000 │ │ │ │ + mvnseq r0, #2129920 @ 0x208000 │ │ │ │ @ instruction: 0xffffd3c8 │ │ │ │ - mvnseq pc, #242688 @ 0x3b400 │ │ │ │ + mvnseq r0, #173 @ 0xad │ │ │ │ @ instruction: 0xffff88b8 │ │ │ │ - mvnseq r0, #444 @ 0x1bc │ │ │ │ - mvnseq pc, #276824064 @ 0x10800000 │ │ │ │ - ldreq lr, [r5], #-3304 @ 0xfffff318 │ │ │ │ - ldreq lr, [r5], #-3300 @ 0xfffff31c │ │ │ │ + mvnseq r1, #788529152 @ 0x2f000000 │ │ │ │ + mvnseq pc, #8192 @ 0x2000 │ │ │ │ + ldreq pc, [r5], #-3304 @ 0xfffff318 │ │ │ │ + ldreq pc, [r5], #-3300 @ 0xfffff31c │ │ │ │ @ instruction: 0xffff8b1c │ │ │ │ - mvnseq r1, #-1073741800 @ 0xc0000018 │ │ │ │ - mvnseq pc, #-1342177265 @ 0xb000000f │ │ │ │ - mvnseq pc, #1610612744 @ 0x60000008 │ │ │ │ + mvnseq r1, #36700160 @ 0x2300000 │ │ │ │ + mvnseq pc, #49020928 @ 0x2ec0000 │ │ │ │ + mvnseq pc, #18350080 @ 0x1180000 │ │ │ │ @ instruction: 0xffff8c10 │ │ │ │ - mvnseq r1, #72 @ 0x48 │ │ │ │ - ldreq lr, [r5], #-2668 @ 0xfffff594 │ │ │ │ - ldreq lr, [r5], #-2664 @ 0xfffff598 │ │ │ │ - ldreq lr, [r5], #-3520 @ 0xfffff240 │ │ │ │ - ldreq lr, [r5], #-3516 @ 0xfffff244 │ │ │ │ - ldreq lr, [r5], #-2732 @ 0xfffff554 │ │ │ │ - ldreq lr, [r5], #-2728 @ 0xfffff558 │ │ │ │ - ldreq lr, [r5], #-3792 @ 0xfffff130 │ │ │ │ - ldreq lr, [r5], #-3788 @ 0xfffff134 │ │ │ │ + mvnseq r1, #8, 10 @ 0x2000000 │ │ │ │ + ldreq pc, [r5], #-2668 @ 0xfffff594 │ │ │ │ + ldreq pc, [r5], #-2664 @ 0xfffff598 │ │ │ │ + ldreq pc, [r5], #-3520 @ 0xfffff240 │ │ │ │ + ldreq pc, [r5], #-3516 @ 0xfffff244 │ │ │ │ + ldreq pc, [r5], #-2732 @ 0xfffff554 │ │ │ │ + ldreq pc, [r5], #-2728 @ 0xfffff558 │ │ │ │ + ldreq pc, [r5], #-3792 @ 0xfffff130 │ │ │ │ + ldreq pc, [r5], #-3788 @ 0xfffff134 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ - mvnseq r0, #636 @ 0x27c │ │ │ │ + mvnseq r1, #1593835520 @ 0x5f000000 │ │ │ │ @ instruction: 0xffff8f08 │ │ │ │ @ instruction: 0xffff93c0 │ │ │ │ - mvnseq r1, #-1073741821 @ 0xc0000003 │ │ │ │ - ldreq pc, [r5], #-708 @ 0xfffffd3c │ │ │ │ + mvnseq r1, #868220928 @ 0x33c00000 │ │ │ │ + ldreq r0, [r6], #-708 @ 0xfffffd3c │ │ │ │ @ instruction: 0xffff940c │ │ │ │ @ instruction: 0xffff8ff8 │ │ │ │ - mvnseq r0, #54528 @ 0xd500 │ │ │ │ - ldreq lr, [r5], #-2796 @ 0xfffff514 │ │ │ │ - ldreq lr, [r5], #-2792 @ 0xfffff518 │ │ │ │ - ldreq lr, [r5], #-2468 @ 0xfffff65c │ │ │ │ - ldreq lr, [r5], #-2464 @ 0xfffff660 │ │ │ │ - ldreq lr, [r5], #-2960 @ 0xfffff470 │ │ │ │ - ldreq lr, [r5], #-2956 @ 0xfffff474 │ │ │ │ - ldreq lr, [r5], #-2944 @ 0xfffff480 │ │ │ │ - ldreq lr, [r5], #-2940 @ 0xfffff484 │ │ │ │ + mvnseq r1, #1073741861 @ 0x40000025 │ │ │ │ + ldreq pc, [r5], #-2796 @ 0xfffff514 │ │ │ │ + ldreq pc, [r5], #-2792 @ 0xfffff518 │ │ │ │ + ldreq pc, [r5], #-2468 @ 0xfffff65c │ │ │ │ + ldreq pc, [r5], #-2464 @ 0xfffff660 │ │ │ │ + ldreq pc, [r5], #-2960 @ 0xfffff470 │ │ │ │ + ldreq pc, [r5], #-2956 @ 0xfffff474 │ │ │ │ + ldreq pc, [r5], #-2944 @ 0xfffff480 │ │ │ │ + ldreq pc, [r5], #-2940 @ 0xfffff484 │ │ │ │ @ instruction: 0xffff8f68 │ │ │ │ - mvnseq pc, #1073741830 @ 0x40000006 │ │ │ │ - ldreq lr, [r5], #-2408 @ 0xfffff698 │ │ │ │ - ldreq lr, [r5], #-2404 @ 0xfffff69c │ │ │ │ + mvnseq pc, #910163968 @ 0x36400000 │ │ │ │ + ldreq pc, [r5], #-2408 @ 0xfffff698 │ │ │ │ + ldreq pc, [r5], #-2404 @ 0xfffff69c │ │ │ │ @ instruction: 0xffff9420 │ │ │ │ - mvnseq pc, #84, 8 @ 0x54000000 │ │ │ │ + mvnseq pc, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffff947c │ │ │ │ - mvnseq pc, #1392508928 @ 0x53000000 │ │ │ │ - ldreq lr, [r5], #-2204 @ 0xfffff764 │ │ │ │ - ldreq lr, [r5], #-2200 @ 0xfffff768 │ │ │ │ - ldreq pc, [r5], #-168 @ 0xffffff58 │ │ │ │ - ldreq pc, [r5], #-164 @ 0xffffff5c │ │ │ │ - ldreq lr, [r5], #-2444 @ 0xfffff674 │ │ │ │ - ldreq lr, [r5], #-2440 @ 0xfffff678 │ │ │ │ + mvnseq pc, #311296 @ 0x4c000 │ │ │ │ + ldreq pc, [r5], #-2204 @ 0xfffff764 │ │ │ │ + ldreq pc, [r5], #-2200 @ 0xfffff768 │ │ │ │ + ldreq r0, [r6], #-168 @ 0xffffff58 │ │ │ │ + ldreq r0, [r6], #-164 @ 0xffffff5c │ │ │ │ + ldreq pc, [r5], #-2444 @ 0xfffff674 │ │ │ │ + ldreq pc, [r5], #-2440 @ 0xfffff678 │ │ │ │ @ instruction: 0xffff8f88 │ │ │ │ - mvnseq lr, #34, 30 @ 0x88 │ │ │ │ + mvnseq pc, #-2013265917 @ 0x88000003 │ │ │ │ @ instruction: 0xffff9204 │ │ │ │ - mvnseq pc, #194 @ 0xc2 │ │ │ │ - ldreq lr, [r5], #-3224 @ 0xfffff368 │ │ │ │ - ldreq lr, [r5], #-3220 @ 0xfffff36c │ │ │ │ - ldreq pc, [r5], #-72 @ 0xffffffb8 │ │ │ │ - ldreq pc, [r5], #-68 @ 0xffffffbc │ │ │ │ - ldreq pc, [r5], #-224 @ 0xffffff20 │ │ │ │ - ldreq pc, [r5], #-220 @ 0xffffff24 │ │ │ │ - ldreq pc, [r5], #-420 @ 0xfffffe5c │ │ │ │ - ldreq pc, [r5], #-416 @ 0xfffffe60 │ │ │ │ + mvnseq pc, #545259520 @ 0x20800000 │ │ │ │ + ldreq pc, [r5], #-3224 @ 0xfffff368 │ │ │ │ + ldreq pc, [r5], #-3220 @ 0xfffff36c │ │ │ │ + ldreq r0, [r6], #-72 @ 0xffffffb8 │ │ │ │ + ldreq r0, [r6], #-68 @ 0xffffffbc │ │ │ │ + ldreq r0, [r6], #-224 @ 0xffffff20 │ │ │ │ + ldreq r0, [r6], #-220 @ 0xffffff24 │ │ │ │ + ldreq r0, [r6], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r0, [r6], #-416 @ 0xfffffe60 │ │ │ │ @ instruction: 0xffff98c4 │ │ │ │ - mvnseq pc, #176, 12 @ 0xb000000 │ │ │ │ + mvnseq pc, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xffff9e84 │ │ │ │ - mvnseq lr, #1808 @ 0x710 │ │ │ │ + mvnseq pc, #-1006632960 @ 0xc4000000 │ │ │ │ @ instruction: 0xffff9a38 │ │ │ │ - ldreq lr, [r5], #-2712 @ 0xfffff568 │ │ │ │ - ldreq lr, [r5], #-2708 @ 0xfffff56c │ │ │ │ + ldreq pc, [r5], #-2712 @ 0xfffff568 │ │ │ │ + ldreq pc, [r5], #-2708 @ 0xfffff56c │ │ │ │ @ instruction: 0xffffa154 │ │ │ │ - mvnseq r0, #58112 @ 0xe300 │ │ │ │ + mvnseq r1, #-1073741784 @ 0xc0000028 │ │ │ │ @ instruction: 0xffff991c │ │ │ │ - mvnseq r0, #88, 8 @ 0x58000000 │ │ │ │ - ldreq lr, [r5], #-2184 @ 0xfffff778 │ │ │ │ - ldreq lr, [r5], #-2180 @ 0xfffff77c │ │ │ │ + mvnseq r0, #24, 18 @ 0x60000 │ │ │ │ + ldreq pc, [r5], #-2184 @ 0xfffff778 │ │ │ │ + ldreq pc, [r5], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ andeq r0, r0, r4, ror #28 │ │ │ │ @ instruction: 0xffffa704 │ │ │ │ - mvnseq pc, #210763776 @ 0xc900000 │ │ │ │ - ldreq lr, [r5], #-2876 @ 0xfffff4c4 │ │ │ │ - ldreq lr, [r5], #-2872 @ 0xfffff4c8 │ │ │ │ - ldreq pc, [r5], #-228 @ 0xffffff1c │ │ │ │ - ldreq pc, [r5], #-224 @ 0xffffff20 │ │ │ │ + mvnseq pc, #140288 @ 0x22400 │ │ │ │ + ldreq pc, [r5], #-2876 @ 0xfffff4c4 │ │ │ │ + ldreq pc, [r5], #-2872 @ 0xfffff4c8 │ │ │ │ + ldreq r0, [r6], #-228 @ 0xffffff1c │ │ │ │ + ldreq r0, [r6], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0xffff9f9c │ │ │ │ - mvnseq lr, #3632 @ 0xe30 │ │ │ │ + mvnseq pc, #-1946157054 @ 0x8c000002 │ │ │ │ @ instruction: 0xffffa538 │ │ │ │ - mvnseq pc, #-939524094 @ 0xc8000002 │ │ │ │ + mvnseq pc, #7471104 @ 0x720000 │ │ │ │ @ instruction: 0xffffa3ac │ │ │ │ - mvnseq pc, #-1073741780 @ 0xc000002c │ │ │ │ + mvnseq pc, #120586240 @ 0x7300000 │ │ │ │ @ instruction: 0xffffa3f4 │ │ │ │ - mvnseq pc, #-2147483637 @ 0x8000000b │ │ │ │ + mvnseq pc, #998244352 @ 0x3b800000 │ │ │ │ @ instruction: 0xffffa5fc │ │ │ │ - mvnseq r0, #11648 @ 0x2d80 │ │ │ │ + mvnseq r1, #1610612743 @ 0x60000007 │ │ │ │ @ instruction: 0xffffa774 │ │ │ │ @ instruction: 0xffffa5b0 │ │ │ │ - ldreq pc, [r5], #-900 @ 0xfffffc7c │ │ │ │ - ldreq pc, [r5], #-896 @ 0xfffffc80 │ │ │ │ - ldreq pc, [r5], #-400 @ 0xfffffe70 │ │ │ │ - ldreq pc, [r5], #-396 @ 0xfffffe74 │ │ │ │ + ldreq r0, [r6], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r0, [r6], #-896 @ 0xfffffc80 │ │ │ │ + ldreq r0, [r6], #-400 @ 0xfffffe70 │ │ │ │ + ldreq r0, [r6], #-396 @ 0xfffffe74 │ │ │ │ @ instruction: 0xffffa028 │ │ │ │ - mvnseq pc, #472 @ 0x1d8 │ │ │ │ - ldreq pc, [r5], #-492 @ 0xfffffe14 │ │ │ │ - ldreq pc, [r5], #-488 @ 0xfffffe18 │ │ │ │ - ldreq pc, [r5], #-916 @ 0xfffffc6c │ │ │ │ - ldreq pc, [r5], #-912 @ 0xfffffc70 │ │ │ │ - ldreq lr, [r5], #-2560 @ 0xfffff600 │ │ │ │ - ldreq lr, [r5], #-2556 @ 0xfffff604 │ │ │ │ - ldreq lr, [r5], #-2492 @ 0xfffff644 │ │ │ │ - ldreq lr, [r5], #-2488 @ 0xfffff648 │ │ │ │ - ldreq lr, [r5], #-2488 @ 0xfffff648 │ │ │ │ - ldreq lr, [r5], #-2484 @ 0xfffff64c │ │ │ │ + mvnseq r0, #905969664 @ 0x36000000 │ │ │ │ + ldreq r0, [r6], #-492 @ 0xfffffe14 │ │ │ │ + ldreq r0, [r6], #-488 @ 0xfffffe18 │ │ │ │ + ldreq r0, [r6], #-916 @ 0xfffffc6c │ │ │ │ + ldreq r0, [r6], #-912 @ 0xfffffc70 │ │ │ │ + ldreq pc, [r5], #-2560 @ 0xfffff600 │ │ │ │ + ldreq pc, [r5], #-2556 @ 0xfffff604 │ │ │ │ + ldreq pc, [r5], #-2492 @ 0xfffff644 │ │ │ │ + ldreq pc, [r5], #-2488 @ 0xfffff648 │ │ │ │ + ldreq pc, [r5], #-2488 @ 0xfffff648 │ │ │ │ + ldreq pc, [r5], #-2484 @ 0xfffff64c │ │ │ │ @ instruction: 0xffffb054 │ │ │ │ - mvnseq pc, #136, 2 @ 0x22 │ │ │ │ + mvnseq pc, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xffffb300 │ │ │ │ - mvnseq lr, #43008 @ 0xa800 │ │ │ │ + mvnseq lr, #936 @ 0x3a8 │ │ │ │ @ instruction: 0xffffbd9c │ │ │ │ - mvnseq pc, #80, 10 @ 0x14000000 │ │ │ │ - ldreq pc, [r5], #-324 @ 0xfffffebc │ │ │ │ - ldreq pc, [r5], #-320 @ 0xfffffec0 │ │ │ │ - ldreq pc, [r5], #-448 @ 0xfffffe40 │ │ │ │ - ldreq pc, [r5], #-444 @ 0xfffffe44 │ │ │ │ + mvnseq pc, #16, 20 @ 0x10000 │ │ │ │ + ldreq r0, [r6], #-324 @ 0xfffffebc │ │ │ │ + ldreq r0, [r6], #-320 @ 0xfffffec0 │ │ │ │ + ldreq r0, [r6], #-448 @ 0xfffffe40 │ │ │ │ + ldreq r0, [r6], #-444 @ 0xfffffe44 │ │ │ │ @ instruction: 0xffffb304 │ │ │ │ - mvnseq pc, #76, 22 @ 0x13000 │ │ │ │ - ldreq lr, [r5], #-3304 @ 0xfffff318 │ │ │ │ - ldreq lr, [r5], #-3300 @ 0xfffff31c │ │ │ │ + mvnseq r0, #12 │ │ │ │ + ldreq pc, [r5], #-3304 @ 0xfffff318 │ │ │ │ + ldreq pc, [r5], #-3300 @ 0xfffff31c │ │ │ │ @ instruction: 0xffffc7d8 │ │ │ │ - mvnseq lr, #544768 @ 0x85000 │ │ │ │ - mvnseq r0, #200, 10 @ 0x32000000 │ │ │ │ + mvnseq lr, #276 @ 0x114 │ │ │ │ + mvnseq r0, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0xffffca88 │ │ │ │ - mvnseq pc, #88, 18 @ 0x160000 │ │ │ │ - ldreq lr, [r5], #-2224 @ 0xfffff750 │ │ │ │ - ldreq lr, [r5], #-2220 @ 0xfffff754 │ │ │ │ + mvnseq pc, #24, 28 @ 0x180 │ │ │ │ + ldreq pc, [r5], #-2224 @ 0xfffff750 │ │ │ │ + ldreq pc, [r5], #-2220 @ 0xfffff754 │ │ │ │ @ instruction: 0xffffd21c │ │ │ │ - mvnseq pc, #572 @ 0x23c │ │ │ │ + mvnseq r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xffffd1a4 │ │ │ │ - mvnseq lr, #1168 @ 0x490 │ │ │ │ + mvnseq pc, #603979776 @ 0x24000000 │ │ │ │ @ instruction: 0xffffcd5c │ │ │ │ @ instruction: 0xffffd5cc │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ @ instruction: 0xffffd934 │ │ │ │ - mvnseq lr, #21495808 @ 0x1480000 │ │ │ │ + mvnseq lr, #4608 @ 0x1200 │ │ │ │ andeq r0, r0, ip, asr #21 │ │ │ │ - ldreq pc, [r5], #-48 @ 0xffffffd0 │ │ │ │ - ldreq pc, [r5], #-44 @ 0xffffffd4 │ │ │ │ - ldreq lr, [r5], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq lr, [r5], #-2360 @ 0xfffff6c8 │ │ │ │ + ldreq r0, [r6], #-48 @ 0xffffffd0 │ │ │ │ + ldreq r0, [r6], #-44 @ 0xffffffd4 │ │ │ │ + ldreq pc, [r5], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq pc, [r5], #-2360 @ 0xfffff6c8 │ │ │ │ @ instruction: 0xffffdaec │ │ │ │ - mvnseq pc, #805306371 @ 0x30000003 │ │ │ │ + mvnseq pc, #254803968 @ 0xf300000 │ │ │ │ @ instruction: 0xffffdbfc │ │ │ │ - mvnseq pc, #1610612740 @ 0x60000004 │ │ │ │ + mvnseq pc, #1572864 @ 0x180000 │ │ │ │ @ instruction: 0xffffdc6c │ │ │ │ - mvnseq pc, #1610612745 @ 0x60000009 │ │ │ │ + mvnseq pc, #22544384 @ 0x1580000 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - mvnseq r1, #144, 6 @ 0x40000002 │ │ │ │ - mvnseq pc, #805306380 @ 0x3000000c │ │ │ │ - ldreq lr, [r5], #-3168 @ 0xfffff3a0 │ │ │ │ - ldreq lr, [r5], #-3164 @ 0xfffff3a4 │ │ │ │ - ldreq lr, [r5], #-3504 @ 0xfffff250 │ │ │ │ - ldreq lr, [r5], #-3500 @ 0xfffff254 │ │ │ │ + mvnseq r1, #80, 16 @ 0x500000 │ │ │ │ + mvnseq pc, #34340864 @ 0x20c0000 │ │ │ │ + ldreq pc, [r5], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq pc, [r5], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq pc, [r5], #-3504 @ 0xfffff250 │ │ │ │ + ldreq pc, [r5], #-3500 @ 0xfffff254 │ │ │ │ @ instruction: 0xffffec10 │ │ │ │ - mvnseq pc, #2048 @ 0x800 │ │ │ │ - ldreq pc, [r5], #-1480 @ 0xfffffa38 │ │ │ │ - ldreq pc, [r5], #-1476 @ 0xfffffa3c │ │ │ │ - ldreq lr, [r5], #-3616 @ 0xfffff1e0 │ │ │ │ - ldreq lr, [r5], #-3612 @ 0xfffff1e4 │ │ │ │ - ldreq lr, [r5], #-3360 @ 0xfffff2e0 │ │ │ │ - ldreq lr, [r5], #-3356 @ 0xfffff2e4 │ │ │ │ + mvnseq pc, #776 @ 0x308 │ │ │ │ + ldreq r0, [r6], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq r0, [r6], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq pc, [r5], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq pc, [r5], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq pc, [r5], #-3360 @ 0xfffff2e0 │ │ │ │ + ldreq pc, [r5], #-3356 @ 0xfffff2e4 │ │ │ │ @ instruction: 0xffffea64 │ │ │ │ - mvnseq pc, #2293760 @ 0x230000 │ │ │ │ - mvnseq lr, #438272 @ 0x6b000 │ │ │ │ + mvnseq pc, #58112 @ 0xe300 │ │ │ │ + mvnseq lr, #43, 30 @ 0xac │ │ │ │ @ instruction: 0xffffe530 │ │ │ │ - mvnseq pc, #-805306365 @ 0xd0000003 │ │ │ │ + mvnseq pc, #265289728 @ 0xfd00000 │ │ │ │ @ instruction: 0xffffecd4 │ │ │ │ - mvnseq r0, #612 @ 0x264 │ │ │ │ + mvnseq r1, #1493172224 @ 0x59000000 │ │ │ │ @ instruction: 0xffffee68 │ │ │ │ - mvnseq lr, #572 @ 0x23c │ │ │ │ + mvnseq pc, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xffffc984 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ - ldreq lr, [r5], #-2404 @ 0xfffff69c │ │ │ │ + ldreq pc, [r5], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ defb4 <__cxa_atexit@plt+0xd1d7c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ + b 401afc <__cxa_atexit@plt+0x3f48c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq lr, [r5], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq pc, [r5], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ defdc <__cxa_atexit@plt+0xd1da4> │ │ │ │ mov r8, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4019fc <__cxa_atexit@plt+0x3f47c4> │ │ │ │ + b 401b04 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq lr, [r5], #-2304 @ 0xfffff700 │ │ │ │ + ldreq pc, [r5], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne df008 <__cxa_atexit@plt+0xd1dd0> │ │ │ │ ldr r7, [pc, #56] @ df038 <__cxa_atexit@plt+0xd1e00> │ │ │ │ mov r3, r5 │ │ │ │ @@ -214910,17 +214910,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq lr, [r5], #-1220 @ 0xfffffb3c │ │ │ │ - ldreq lr, [r5], #-1208 @ 0xfffffb48 │ │ │ │ - ldreq lr, [r5], #-2184 @ 0xfffff778 │ │ │ │ + ldreq pc, [r5], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq pc, [r5], #-1208 @ 0xfffffb48 │ │ │ │ + ldreq pc, [r5], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne df0cc <__cxa_atexit@plt+0xd1e94> │ │ │ │ @@ -214992,38 +214992,38 @@ │ │ │ │ ldr r6, [pc, #104] @ df1dc <__cxa_atexit@plt+0xd1fa4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #96] @ df1e0 <__cxa_atexit@plt+0xd1fa8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r6, #24 │ │ │ │ b df198 <__cxa_atexit@plt+0xd1f60> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq lr, [r5], #-1044 @ 0xfffffbec │ │ │ │ - strbeq fp, [r5], #-1192 @ 0xfffffb58 │ │ │ │ - strbeq fp, [r5], #-2352 @ 0xfffff6d0 │ │ │ │ - strbeq fp, [r5], #-2344 @ 0xfffff6d8 │ │ │ │ - strbeq fp, [r5], #-2340 @ 0xfffff6dc │ │ │ │ - strbeq fp, [r5], #-1172 @ 0xfffffb6c │ │ │ │ - strbeq fp, [r5], #-2476 @ 0xfffff654 │ │ │ │ - ldreq lr, [r5], #-1144 @ 0xfffffb88 │ │ │ │ - strbeq fp, [r5], #-2468 @ 0xfffff65c │ │ │ │ - strbeq fp, [r5], #-2460 @ 0xfffff664 │ │ │ │ - strbeq fp, [r5], #-2456 @ 0xfffff668 │ │ │ │ - strbeq fp, [r5], #-1288 @ 0xfffffaf8 │ │ │ │ - ldreq lr, [r5], #-468 @ 0xfffffe2c │ │ │ │ - strbeq fp, [r5], #-2108 @ 0xfffff7c4 │ │ │ │ - strbeq fp, [r5], #-2400 @ 0xfffff6a0 │ │ │ │ - strbeq fp, [r5], #-2392 @ 0xfffff6a8 │ │ │ │ - ldreq lr, [r5], #-1772 @ 0xfffff914 │ │ │ │ + ldreq pc, [r5], #-1044 @ 0xfffffbec │ │ │ │ + strbeq ip, [r5], #-1176 @ 0xfffffb68 │ │ │ │ + strbeq ip, [r5], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq ip, [r5], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq ip, [r5], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq ip, [r5], #-1156 @ 0xfffffb7c │ │ │ │ + strbeq ip, [r5], #-2460 @ 0xfffff664 │ │ │ │ + ldreq pc, [r5], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq ip, [r5], #-2452 @ 0xfffff66c │ │ │ │ + strbeq ip, [r5], #-2444 @ 0xfffff674 │ │ │ │ + strbeq ip, [r5], #-2440 @ 0xfffff678 │ │ │ │ + strbeq ip, [r5], #-1272 @ 0xfffffb08 │ │ │ │ + ldreq pc, [r5], #-468 @ 0xfffffe2c │ │ │ │ + strbeq ip, [r5], #-2092 @ 0xfffff7d4 │ │ │ │ + strbeq ip, [r5], #-2384 @ 0xfffff6b0 │ │ │ │ + strbeq ip, [r5], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq pc, [r5], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r9, ip} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ str fp, [sp] │ │ │ │ @@ -215116,41 +215116,41 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #112] @ df3dc <__cxa_atexit@plt+0xd21a4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b df388 <__cxa_atexit@plt+0xd2150> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [r5], #-732 @ 0xfffffd24 │ │ │ │ - strbeq fp, [r5], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq fp, [r5], #-1888 @ 0xfffff8a0 │ │ │ │ - strbeq fp, [r5], #-724 @ 0xfffffd2c │ │ │ │ - ldreq lr, [r5], #-504 @ 0xfffffe08 │ │ │ │ - strbeq fp, [r5], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq fp, [r5], #-1800 @ 0xfffff8f8 │ │ │ │ - ldreq sp, [r5], #-4072 @ 0xfffff018 │ │ │ │ - ldreq lr, [r5], #-728 @ 0xfffffd28 │ │ │ │ - strbeq fp, [r5], #-876 @ 0xfffffc94 │ │ │ │ - strbeq fp, [r5], #-2032 @ 0xfffff810 │ │ │ │ - strbeq fp, [r5], #-2024 @ 0xfffff818 │ │ │ │ - strbeq fp, [r5], #-2020 @ 0xfffff81c │ │ │ │ - strbeq fp, [r5], #-852 @ 0xfffffcac │ │ │ │ - strbeq fp, [r5], #-2164 @ 0xfffff78c │ │ │ │ - ldreq lr, [r5], #-152 @ 0xffffff68 │ │ │ │ - strbeq fp, [r5], #-1616 @ 0xfffff9b0 │ │ │ │ - strbeq fp, [r5], #-1908 @ 0xfffff88c │ │ │ │ - strbeq fp, [r5], #-1900 @ 0xfffff894 │ │ │ │ - ldreq sp, [r5], #-4004 @ 0xfffff05c │ │ │ │ + strbeq ip, [r5], #-716 @ 0xfffffd34 │ │ │ │ + strbeq ip, [r5], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq ip, [r5], #-1872 @ 0xfffff8b0 │ │ │ │ + strbeq ip, [r5], #-708 @ 0xfffffd3c │ │ │ │ + ldreq pc, [r5], #-504 @ 0xfffffe08 │ │ │ │ + strbeq ip, [r5], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq ip, [r5], #-1784 @ 0xfffff908 │ │ │ │ + ldreq lr, [r5], #-4072 @ 0xfffff018 │ │ │ │ + ldreq pc, [r5], #-728 @ 0xfffffd28 │ │ │ │ + strbeq ip, [r5], #-860 @ 0xfffffca4 │ │ │ │ + strbeq ip, [r5], #-2016 @ 0xfffff820 │ │ │ │ + strbeq ip, [r5], #-2008 @ 0xfffff828 │ │ │ │ + strbeq ip, [r5], #-2004 @ 0xfffff82c │ │ │ │ + strbeq ip, [r5], #-836 @ 0xfffffcbc │ │ │ │ + strbeq ip, [r5], #-2148 @ 0xfffff79c │ │ │ │ + ldreq pc, [r5], #-152 @ 0xffffff68 │ │ │ │ + strbeq ip, [r5], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq ip, [r5], #-1892 @ 0xfffff89c │ │ │ │ + strbeq ip, [r5], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq lr, [r5], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne df450 <__cxa_atexit@plt+0xd2218> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -215169,37 +215169,37 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq df468 <__cxa_atexit@plt+0xd2230> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ df488 <__cxa_atexit@plt+0xd2250> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffcfb4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq fp, [r5], #-340 @ 0xfffffeac │ │ │ │ + strbeq ip, [r5], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ - ldreq lr, [r5], #-1312 @ 0xfffffae0 │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldreq pc, [r5], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne df504 <__cxa_atexit@plt+0xd22cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -215214,15 +215214,15 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #44] @ df538 <__cxa_atexit@plt+0xd2300> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq df520 <__cxa_atexit@plt+0xd22e8> │ │ │ │ b df550 <__cxa_atexit@plt+0xd2318> │ │ │ │ @@ -215230,16 +215230,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffce34 │ │ │ │ - strbeq fp, [r5], #-192 @ 0xffffff40 │ │ │ │ - ldreq lr, [r5], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq ip, [r5], #-176 @ 0xffffff50 │ │ │ │ + ldreq pc, [r5], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne df57c <__cxa_atexit@plt+0xd2344> │ │ │ │ ldr r3, [pc, #132] @ df5e8 <__cxa_atexit@plt+0xd23b0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -215247,15 +215247,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq df588 <__cxa_atexit@plt+0xd2350> │ │ │ │ cmp r3, #2 │ │ │ │ bne df590 <__cxa_atexit@plt+0xd2358> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc df5d8 <__cxa_atexit@plt+0xd23a0> │ │ │ │ ldr r2, [pc, #68] @ df5ec <__cxa_atexit@plt+0xd23b4> │ │ │ │ @@ -215267,31 +215267,31 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffcc98 │ │ │ │ - strbeq sl, [r5], #-4076 @ 0xfffff014 │ │ │ │ - ldreq lr, [r5], #-976 @ 0xfffffc30 │ │ │ │ + strbeq fp, [r5], #-4060 @ 0xfffff024 │ │ │ │ + ldreq pc, [r5], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne df618 <__cxa_atexit@plt+0xd23e0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc df660 <__cxa_atexit@plt+0xd2428> │ │ │ │ ldr r2, [pc, #64] @ df670 <__cxa_atexit@plt+0xd2438> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -215301,22 +215301,22 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffcc10 │ │ │ │ - strbeq sl, [r5], #-3940 @ 0xfffff09c │ │ │ │ - ldreq sp, [r5], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq fp, [r5], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq lr, [r5], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne df6e8 <__cxa_atexit@plt+0xd24b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -215335,69 +215335,69 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ beq df700 <__cxa_atexit@plt+0xd24c8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ ldr r7, [pc, #48] @ df720 <__cxa_atexit@plt+0xd24e8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffba9c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq sl, [r5], #-3772 @ 0xfffff144 │ │ │ │ + strbeq fp, [r5], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40168c <__cxa_atexit@plt+0x3f4454> │ │ │ │ + b 401734 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ - ldreq sp, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + ldreq lr, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ df798 <__cxa_atexit@plt+0xd2560> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401264 <__cxa_atexit@plt+0x3f402c> │ │ │ │ + b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq sp, [r5], #-3852 @ 0xfffff0f4 │ │ │ │ + ldreq lr, [r5], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ df7bc <__cxa_atexit@plt+0xd2584> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq sp, [r5], #-3832 @ 0xfffff108 │ │ │ │ + ldreq lr, [r5], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215410,16 +215410,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df814 <__cxa_atexit@plt+0xd25dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-784 @ 0xfffffcf0 │ │ │ │ - ldreq lr, [r5], #-1612 @ 0xfffff9b4 │ │ │ │ + strbeq ip, [r5], #-768 @ 0xfffffd00 │ │ │ │ + ldreq pc, [r5], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215432,16 +215432,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df86c <__cxa_atexit@plt+0xd2634> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-700 @ 0xfffffd44 │ │ │ │ - ldreq lr, [r5], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq ip, [r5], #-684 @ 0xfffffd54 │ │ │ │ + ldreq pc, [r5], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215454,16 +215454,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df8c4 <__cxa_atexit@plt+0xd268c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-616 @ 0xfffffd98 │ │ │ │ - ldreq lr, [r5], #-1448 @ 0xfffffa58 │ │ │ │ + strbeq ip, [r5], #-600 @ 0xfffffda8 │ │ │ │ + ldreq pc, [r5], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215476,16 +215476,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df91c <__cxa_atexit@plt+0xd26e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-532 @ 0xfffffdec │ │ │ │ - ldreq lr, [r5], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq ip, [r5], #-516 @ 0xfffffdfc │ │ │ │ + ldreq pc, [r5], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215498,16 +215498,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df974 <__cxa_atexit@plt+0xd273c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-448 @ 0xfffffe40 │ │ │ │ - ldreq lr, [r5], #-1284 @ 0xfffffafc │ │ │ │ + strbeq ip, [r5], #-432 @ 0xfffffe50 │ │ │ │ + ldreq pc, [r5], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215520,16 +215520,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df9cc <__cxa_atexit@plt+0xd2794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-364 @ 0xfffffe94 │ │ │ │ - ldreq lr, [r5], #-1200 @ 0xfffffb50 │ │ │ │ + strbeq ip, [r5], #-348 @ 0xfffffea4 │ │ │ │ + ldreq pc, [r5], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215542,16 +215542,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfa24 <__cxa_atexit@plt+0xd27ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-280 @ 0xfffffee8 │ │ │ │ - ldreq lr, [r5], #-1116 @ 0xfffffba4 │ │ │ │ + strbeq ip, [r5], #-264 @ 0xfffffef8 │ │ │ │ + ldreq pc, [r5], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215564,16 +215564,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfa7c <__cxa_atexit@plt+0xd2844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-196 @ 0xffffff3c │ │ │ │ - ldreq lr, [r5], #-1032 @ 0xfffffbf8 │ │ │ │ + strbeq ip, [r5], #-180 @ 0xffffff4c │ │ │ │ + ldreq pc, [r5], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215586,16 +215586,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfad4 <__cxa_atexit@plt+0xd289c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-112 @ 0xffffff90 │ │ │ │ - ldreq lr, [r5], #-948 @ 0xfffffc4c │ │ │ │ + strbeq ip, [r5], #-96 @ 0xffffffa0 │ │ │ │ + ldreq pc, [r5], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215608,16 +215608,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfb2c <__cxa_atexit@plt+0xd28f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5], #-28 @ 0xffffffe4 │ │ │ │ - ldreq lr, [r5], #-880 @ 0xfffffc90 │ │ │ │ + strbeq ip, [r5], #-12 │ │ │ │ + ldreq pc, [r5], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215630,16 +215630,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfb84 <__cxa_atexit@plt+0xd294c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-4040 @ 0xfffff038 │ │ │ │ - ldreq lr, [r5], #-796 @ 0xfffffce4 │ │ │ │ + strbeq fp, [r5], #-4024 @ 0xfffff048 │ │ │ │ + ldreq pc, [r5], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215652,16 +215652,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfbdc <__cxa_atexit@plt+0xd29a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3956 @ 0xfffff08c │ │ │ │ - ldreq lr, [r5], #-712 @ 0xfffffd38 │ │ │ │ + strbeq fp, [r5], #-3940 @ 0xfffff09c │ │ │ │ + ldreq pc, [r5], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215674,16 +215674,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfc34 <__cxa_atexit@plt+0xd29fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ - ldreq lr, [r5], #-628 @ 0xfffffd8c │ │ │ │ + strbeq fp, [r5], #-3856 @ 0xfffff0f0 │ │ │ │ + ldreq pc, [r5], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215696,16 +215696,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfc8c <__cxa_atexit@plt+0xd2a54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3788 @ 0xfffff134 │ │ │ │ - ldreq lr, [r5], #-544 @ 0xfffffde0 │ │ │ │ + strbeq fp, [r5], #-3772 @ 0xfffff144 │ │ │ │ + ldreq pc, [r5], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215718,16 +215718,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfce4 <__cxa_atexit@plt+0xd2aac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3704 @ 0xfffff188 │ │ │ │ - ldreq lr, [r5], #-460 @ 0xfffffe34 │ │ │ │ + strbeq fp, [r5], #-3688 @ 0xfffff198 │ │ │ │ + ldreq pc, [r5], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215740,16 +215740,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfd3c <__cxa_atexit@plt+0xd2b04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq lr, [r5], #-392 @ 0xfffffe78 │ │ │ │ + strbeq fp, [r5], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq pc, [r5], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215762,16 +215762,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfd94 <__cxa_atexit@plt+0xd2b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3536 @ 0xfffff230 │ │ │ │ - ldreq lr, [r5], #-312 @ 0xfffffec8 │ │ │ │ + strbeq fp, [r5], #-3520 @ 0xfffff240 │ │ │ │ + ldreq pc, [r5], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215784,16 +215784,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfdec <__cxa_atexit@plt+0xd2bb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3452 @ 0xfffff284 │ │ │ │ - ldreq lr, [r5], #-228 @ 0xffffff1c │ │ │ │ + strbeq fp, [r5], #-3436 @ 0xfffff294 │ │ │ │ + ldreq pc, [r5], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215806,16 +215806,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfe44 <__cxa_atexit@plt+0xd2c0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3368 @ 0xfffff2d8 │ │ │ │ - ldreq lr, [r5], #-156 @ 0xffffff64 │ │ │ │ + strbeq fp, [r5], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq pc, [r5], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215828,16 +215828,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfe9c <__cxa_atexit@plt+0xd2c64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3284 @ 0xfffff32c │ │ │ │ - ldreq lr, [r5], #-72 @ 0xffffffb8 │ │ │ │ + strbeq fp, [r5], #-3268 @ 0xfffff33c │ │ │ │ + ldreq pc, [r5], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215850,16 +215850,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dfef4 <__cxa_atexit@plt+0xd2cbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3200 @ 0xfffff380 │ │ │ │ - ldreq sp, [r5], #-4088 @ 0xfffff008 │ │ │ │ + strbeq fp, [r5], #-3184 @ 0xfffff390 │ │ │ │ + ldreq lr, [r5], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215872,16 +215872,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dff4c <__cxa_atexit@plt+0xd2d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3116 @ 0xfffff3d4 │ │ │ │ - ldreq sp, [r5], #-4016 @ 0xfffff050 │ │ │ │ + strbeq fp, [r5], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq lr, [r5], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215896,16 +215896,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ dffac <__cxa_atexit@plt+0xd2d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-3032 @ 0xfffff428 │ │ │ │ - ldreq sp, [r5], #-3924 @ 0xfffff0ac │ │ │ │ + strbeq fp, [r5], #-3016 @ 0xfffff438 │ │ │ │ + ldreq lr, [r5], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215920,16 +215920,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e000c <__cxa_atexit@plt+0xd2dd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2940 @ 0xfffff484 │ │ │ │ - ldreq sp, [r5], #-3832 @ 0xfffff108 │ │ │ │ + strbeq fp, [r5], #-2924 @ 0xfffff494 │ │ │ │ + ldreq lr, [r5], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215942,16 +215942,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0064 <__cxa_atexit@plt+0xd2e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2848 @ 0xfffff4e0 │ │ │ │ - ldreq sp, [r5], #-3756 @ 0xfffff154 │ │ │ │ + strbeq fp, [r5], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq lr, [r5], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215964,16 +215964,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e00bc <__cxa_atexit@plt+0xd2e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2764 @ 0xfffff534 │ │ │ │ - ldreq sp, [r5], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq fp, [r5], #-2748 @ 0xfffff544 │ │ │ │ + ldreq lr, [r5], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215986,16 +215986,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0114 <__cxa_atexit@plt+0xd2edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1960 @ 0xfffff858 │ │ │ │ - ldreq sp, [r5], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq fp, [r5], #-1944 @ 0xfffff868 │ │ │ │ + ldreq lr, [r5], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216008,16 +216008,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e016c <__cxa_atexit@plt+0xd2f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq sp, [r5], #-3504 @ 0xfffff250 │ │ │ │ + strbeq fp, [r5], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq lr, [r5], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216030,16 +216030,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e01c4 <__cxa_atexit@plt+0xd2f8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2504 @ 0xfffff638 │ │ │ │ - ldreq sp, [r5], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq fp, [r5], #-2488 @ 0xfffff648 │ │ │ │ + ldreq lr, [r5], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216052,16 +216052,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e021c <__cxa_atexit@plt+0xd2fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2420 @ 0xfffff68c │ │ │ │ - ldreq sp, [r5], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq fp, [r5], #-2404 @ 0xfffff69c │ │ │ │ + ldreq lr, [r5], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216074,16 +216074,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0274 <__cxa_atexit@plt+0xd303c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq sp, [r5], #-3256 @ 0xfffff348 │ │ │ │ + strbeq fp, [r5], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq lr, [r5], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216096,16 +216096,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e02cc <__cxa_atexit@plt+0xd3094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2252 @ 0xfffff734 │ │ │ │ - ldreq sp, [r5], #-3172 @ 0xfffff39c │ │ │ │ + strbeq fp, [r5], #-2236 @ 0xfffff744 │ │ │ │ + ldreq lr, [r5], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216118,16 +216118,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0324 <__cxa_atexit@plt+0xd30ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2168 @ 0xfffff788 │ │ │ │ - ldreq sp, [r5], #-3088 @ 0xfffff3f0 │ │ │ │ + strbeq fp, [r5], #-2152 @ 0xfffff798 │ │ │ │ + ldreq lr, [r5], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216142,16 +216142,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0384 <__cxa_atexit@plt+0xd314c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-2084 @ 0xfffff7dc │ │ │ │ - ldreq sp, [r5], #-2996 @ 0xfffff44c │ │ │ │ + strbeq fp, [r5], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq lr, [r5], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216164,16 +216164,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e03dc <__cxa_atexit@plt+0xd31a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1992 @ 0xfffff838 │ │ │ │ - ldreq sp, [r5], #-2928 @ 0xfffff490 │ │ │ │ + strbeq fp, [r5], #-1976 @ 0xfffff848 │ │ │ │ + ldreq lr, [r5], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216186,16 +216186,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0434 <__cxa_atexit@plt+0xd31fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1908 @ 0xfffff88c │ │ │ │ - ldreq sp, [r5], #-2844 @ 0xfffff4e4 │ │ │ │ + strbeq fp, [r5], #-1892 @ 0xfffff89c │ │ │ │ + ldreq lr, [r5], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216208,16 +216208,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e048c <__cxa_atexit@plt+0xd3254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1824 @ 0xfffff8e0 │ │ │ │ - ldreq sp, [r5], #-2760 @ 0xfffff538 │ │ │ │ + strbeq fp, [r5], #-1808 @ 0xfffff8f0 │ │ │ │ + ldreq lr, [r5], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216230,16 +216230,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e04e4 <__cxa_atexit@plt+0xd32ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1740 @ 0xfffff934 │ │ │ │ - ldreq sp, [r5], #-2676 @ 0xfffff58c │ │ │ │ + strbeq fp, [r5], #-1724 @ 0xfffff944 │ │ │ │ + ldreq lr, [r5], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216252,16 +216252,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e053c <__cxa_atexit@plt+0xd3304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1656 @ 0xfffff988 │ │ │ │ - ldreq sp, [r5], #-2592 @ 0xfffff5e0 │ │ │ │ + strbeq fp, [r5], #-1640 @ 0xfffff998 │ │ │ │ + ldreq lr, [r5], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216274,16 +216274,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0594 <__cxa_atexit@plt+0xd335c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1572 @ 0xfffff9dc │ │ │ │ - ldreq sp, [r5], #-2508 @ 0xfffff634 │ │ │ │ + strbeq fp, [r5], #-1556 @ 0xfffff9ec │ │ │ │ + ldreq lr, [r5], #-2508 @ 0xfffff634 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216296,16 +216296,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e05ec <__cxa_atexit@plt+0xd33b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1488 @ 0xfffffa30 │ │ │ │ - ldreq sp, [r5], #-2424 @ 0xfffff688 │ │ │ │ + strbeq fp, [r5], #-1472 @ 0xfffffa40 │ │ │ │ + ldreq lr, [r5], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216318,16 +216318,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0644 <__cxa_atexit@plt+0xd340c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1404 @ 0xfffffa84 │ │ │ │ - ldreq sp, [r5], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq fp, [r5], #-1388 @ 0xfffffa94 │ │ │ │ + ldreq lr, [r5], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216340,16 +216340,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e069c <__cxa_atexit@plt+0xd3464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1320 @ 0xfffffad8 │ │ │ │ - ldreq sp, [r5], #-2256 @ 0xfffff730 │ │ │ │ + strbeq fp, [r5], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq lr, [r5], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216362,16 +216362,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e06f4 <__cxa_atexit@plt+0xd34bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1236 @ 0xfffffb2c │ │ │ │ - ldreq sp, [r5], #-2180 @ 0xfffff77c │ │ │ │ + strbeq fp, [r5], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq lr, [r5], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216384,16 +216384,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e074c <__cxa_atexit@plt+0xd3514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1152 @ 0xfffffb80 │ │ │ │ - ldreq sp, [r5], #-2120 @ 0xfffff7b8 │ │ │ │ + strbeq fp, [r5], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq lr, [r5], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216406,16 +216406,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e07a4 <__cxa_atexit@plt+0xd356c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-1068 @ 0xfffffbd4 │ │ │ │ - ldreq sp, [r5], #-2036 @ 0xfffff80c │ │ │ │ + strbeq fp, [r5], #-1052 @ 0xfffffbe4 │ │ │ │ + ldreq lr, [r5], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216428,16 +216428,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e07fc <__cxa_atexit@plt+0xd35c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-984 @ 0xfffffc28 │ │ │ │ - ldreq sp, [r5], #-1952 @ 0xfffff860 │ │ │ │ + strbeq fp, [r5], #-968 @ 0xfffffc38 │ │ │ │ + ldreq lr, [r5], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216450,16 +216450,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0854 <__cxa_atexit@plt+0xd361c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-900 @ 0xfffffc7c │ │ │ │ - ldreq sp, [r5], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq fp, [r5], #-884 @ 0xfffffc8c │ │ │ │ + ldreq lr, [r5], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216472,16 +216472,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e08ac <__cxa_atexit@plt+0xd3674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq sp, [r5], #-1784 @ 0xfffff908 │ │ │ │ + strbeq fp, [r5], #-800 @ 0xfffffce0 │ │ │ │ + ldreq lr, [r5], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216494,16 +216494,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0904 <__cxa_atexit@plt+0xd36cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-732 @ 0xfffffd24 │ │ │ │ - ldreq sp, [r5], #-1700 @ 0xfffff95c │ │ │ │ + strbeq fp, [r5], #-716 @ 0xfffffd34 │ │ │ │ + ldreq lr, [r5], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216516,16 +216516,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e095c <__cxa_atexit@plt+0xd3724> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-648 @ 0xfffffd78 │ │ │ │ - ldreq sp, [r5], #-1628 @ 0xfffff9a4 │ │ │ │ + strbeq fp, [r5], #-632 @ 0xfffffd88 │ │ │ │ + ldreq lr, [r5], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216538,16 +216538,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e09b4 <__cxa_atexit@plt+0xd377c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-564 @ 0xfffffdcc │ │ │ │ - ldreq sp, [r5], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq fp, [r5], #-548 @ 0xfffffddc │ │ │ │ + ldreq lr, [r5], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216560,16 +216560,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0a0c <__cxa_atexit@plt+0xd37d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-480 @ 0xfffffe20 │ │ │ │ - ldreq sp, [r5], #-1464 @ 0xfffffa48 │ │ │ │ + strbeq fp, [r5], #-464 @ 0xfffffe30 │ │ │ │ + ldreq lr, [r5], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216582,16 +216582,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0a64 <__cxa_atexit@plt+0xd382c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-396 @ 0xfffffe74 │ │ │ │ - ldreq sp, [r5], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq fp, [r5], #-380 @ 0xfffffe84 │ │ │ │ + ldreq lr, [r5], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216604,16 +216604,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0abc <__cxa_atexit@plt+0xd3884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-312 @ 0xfffffec8 │ │ │ │ - ldreq sp, [r5], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq fp, [r5], #-296 @ 0xfffffed8 │ │ │ │ + ldreq lr, [r5], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216626,16 +216626,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0b14 <__cxa_atexit@plt+0xd38dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-228 @ 0xffffff1c │ │ │ │ - ldreq sp, [r5], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq fp, [r5], #-212 @ 0xffffff2c │ │ │ │ + ldreq lr, [r5], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216648,16 +216648,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0b6c <__cxa_atexit@plt+0xd3934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-144 @ 0xffffff70 │ │ │ │ - ldreq sp, [r5], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq fp, [r5], #-128 @ 0xffffff80 │ │ │ │ + ldreq lr, [r5], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216670,16 +216670,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0bc4 <__cxa_atexit@plt+0xd398c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5], #-60 @ 0xffffffc4 │ │ │ │ - ldreq sp, [r5], #-1052 @ 0xfffffbe4 │ │ │ │ + strbeq fp, [r5], #-44 @ 0xffffffd4 │ │ │ │ + ldreq lr, [r5], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216692,16 +216692,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0c1c <__cxa_atexit@plt+0xd39e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-4072 @ 0xfffff018 │ │ │ │ - ldreq sp, [r5], #-968 @ 0xfffffc38 │ │ │ │ + strbeq sl, [r5], #-4056 @ 0xfffff028 │ │ │ │ + ldreq lr, [r5], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216714,16 +216714,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0c74 <__cxa_atexit@plt+0xd3a3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-3988 @ 0xfffff06c │ │ │ │ - ldreq sp, [r5], #-884 @ 0xfffffc8c │ │ │ │ + strbeq sl, [r5], #-3972 @ 0xfffff07c │ │ │ │ + ldreq lr, [r5], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216736,16 +216736,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0ccc <__cxa_atexit@plt+0xd3a94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-3904 @ 0xfffff0c0 │ │ │ │ - ldreq sp, [r5], #-800 @ 0xfffffce0 │ │ │ │ + strbeq sl, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ + ldreq lr, [r5], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216758,16 +216758,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0d24 <__cxa_atexit@plt+0xd3aec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-3820 @ 0xfffff114 │ │ │ │ - ldreq sp, [r5], #-716 @ 0xfffffd34 │ │ │ │ + strbeq sl, [r5], #-3804 @ 0xfffff124 │ │ │ │ + ldreq lr, [r5], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216780,16 +216780,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0d7c <__cxa_atexit@plt+0xd3b44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-3736 @ 0xfffff168 │ │ │ │ - ldreq sp, [r5], #-636 @ 0xfffffd84 │ │ │ │ + strbeq sl, [r5], #-3720 @ 0xfffff178 │ │ │ │ + ldreq lr, [r5], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216802,16 +216802,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0dd4 <__cxa_atexit@plt+0xd3b9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-3652 @ 0xfffff1bc │ │ │ │ - ldreq sp, [r5], #-552 @ 0xfffffdd8 │ │ │ │ + strbeq sl, [r5], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq lr, [r5], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216824,16 +216824,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0e2c <__cxa_atexit@plt+0xd3bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-3568 @ 0xfffff210 │ │ │ │ - ldreq sp, [r5], #-472 @ 0xfffffe28 │ │ │ │ + strbeq sl, [r5], #-3552 @ 0xfffff220 │ │ │ │ + ldreq lr, [r5], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216846,16 +216846,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0e84 <__cxa_atexit@plt+0xd3c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2808 @ 0xfffff508 │ │ │ │ - ldreq sp, [r5], #-392 @ 0xfffffe78 │ │ │ │ + strbeq sl, [r5], #-2792 @ 0xfffff518 │ │ │ │ + ldreq lr, [r5], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216868,16 +216868,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0edc <__cxa_atexit@plt+0xd3ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2736 @ 0xfffff550 │ │ │ │ - ldreq sp, [r5], #-308 @ 0xfffffecc │ │ │ │ + strbeq sl, [r5], #-2720 @ 0xfffff560 │ │ │ │ + ldreq lr, [r5], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216890,16 +216890,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0f34 <__cxa_atexit@plt+0xd3cfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2652 @ 0xfffff5a4 │ │ │ │ - ldreq sp, [r5], #-224 @ 0xffffff20 │ │ │ │ + strbeq sl, [r5], #-2636 @ 0xfffff5b4 │ │ │ │ + ldreq lr, [r5], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216912,16 +216912,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0f8c <__cxa_atexit@plt+0xd3d54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2568 @ 0xfffff5f8 │ │ │ │ - ldreq sp, [r5], #-140 @ 0xffffff74 │ │ │ │ + strbeq sl, [r5], #-2552 @ 0xfffff608 │ │ │ │ + ldreq lr, [r5], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216934,16 +216934,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e0fe4 <__cxa_atexit@plt+0xd3dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-3132 @ 0xfffff3c4 │ │ │ │ - ldreq sp, [r5], #-56 @ 0xffffffc8 │ │ │ │ + strbeq sl, [r5], #-3116 @ 0xfffff3d4 │ │ │ │ + ldreq lr, [r5], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216956,16 +216956,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e103c <__cxa_atexit@plt+0xd3e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2356 @ 0xfffff6cc │ │ │ │ - ldreq ip, [r5], #-4072 @ 0xfffff018 │ │ │ │ + strbeq sl, [r5], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq sp, [r5], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216978,16 +216978,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e1094 <__cxa_atexit@plt+0xd3e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2960 @ 0xfffff470 │ │ │ │ - ldreq ip, [r5], #-3996 @ 0xfffff064 │ │ │ │ + strbeq sl, [r5], #-2944 @ 0xfffff480 │ │ │ │ + ldreq sp, [r5], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217000,16 +217000,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e10ec <__cxa_atexit@plt+0xd3eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2876 @ 0xfffff4c4 │ │ │ │ - ldreq ip, [r5], #-3924 @ 0xfffff0ac │ │ │ │ + strbeq sl, [r5], #-2860 @ 0xfffff4d4 │ │ │ │ + ldreq sp, [r5], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217022,16 +217022,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e1144 <__cxa_atexit@plt+0xd3f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2792 @ 0xfffff518 │ │ │ │ - ldreq ip, [r5], #-3840 @ 0xfffff100 │ │ │ │ + strbeq sl, [r5], #-2776 @ 0xfffff528 │ │ │ │ + ldreq sp, [r5], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217044,16 +217044,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e119c <__cxa_atexit@plt+0xd3f64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2708 @ 0xfffff56c │ │ │ │ - ldreq ip, [r5], #-3756 @ 0xfffff154 │ │ │ │ + strbeq sl, [r5], #-2692 @ 0xfffff57c │ │ │ │ + ldreq sp, [r5], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217066,16 +217066,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e11f4 <__cxa_atexit@plt+0xd3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2624 @ 0xfffff5c0 │ │ │ │ - ldreq ip, [r5], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq sl, [r5], #-2608 @ 0xfffff5d0 │ │ │ │ + ldreq sp, [r5], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217088,16 +217088,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e124c <__cxa_atexit@plt+0xd4014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2540 @ 0xfffff614 │ │ │ │ - ldreq ip, [r5], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq sl, [r5], #-2524 @ 0xfffff624 │ │ │ │ + ldreq sp, [r5], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217112,16 +217112,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e12ac <__cxa_atexit@plt+0xd4074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2456 @ 0xfffff668 │ │ │ │ - ldreq ip, [r5], #-3496 @ 0xfffff258 │ │ │ │ + strbeq sl, [r5], #-2440 @ 0xfffff678 │ │ │ │ + ldreq sp, [r5], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217134,16 +217134,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e1304 <__cxa_atexit@plt+0xd40cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq ip, [r5], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq sl, [r5], #-2348 @ 0xfffff6d4 │ │ │ │ + ldreq sp, [r5], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217156,16 +217156,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e135c <__cxa_atexit@plt+0xd4124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2280 @ 0xfffff718 │ │ │ │ - ldreq ip, [r5], #-3328 @ 0xfffff300 │ │ │ │ + strbeq sl, [r5], #-2264 @ 0xfffff728 │ │ │ │ + ldreq sp, [r5], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217178,16 +217178,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e13b4 <__cxa_atexit@plt+0xd417c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2196 @ 0xfffff76c │ │ │ │ - ldreq ip, [r5], #-3244 @ 0xfffff354 │ │ │ │ + strbeq sl, [r5], #-2180 @ 0xfffff77c │ │ │ │ + ldreq sp, [r5], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217200,16 +217200,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e140c <__cxa_atexit@plt+0xd41d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2112 @ 0xfffff7c0 │ │ │ │ - ldreq ip, [r5], #-3160 @ 0xfffff3a8 │ │ │ │ + strbeq sl, [r5], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq sp, [r5], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217222,797 +217222,797 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e1464 <__cxa_atexit@plt+0xd422c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #-2028 @ 0xfffff814 │ │ │ │ - ldreq ip, [r5], #-3076 @ 0xfffff3fc │ │ │ │ - mvnseq pc, #188, 16 @ 0xbc0000 │ │ │ │ + strbeq sl, [r5], #-2012 @ 0xfffff824 │ │ │ │ + ldreq sp, [r5], #-3076 @ 0xfffff3fc │ │ │ │ + mvnseq pc, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #15269888 @ 0xe90000 │ │ │ │ + mvnseq pc, #10816 @ 0x2a40 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #311296 @ 0x4c000 │ │ │ │ + mvnseq pc, #13504 @ 0x34c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1097728 @ 0x10c000 │ │ │ │ + mvnseq pc, #3, 28 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1720320 @ 0x1a4000 │ │ │ │ + mvnseq pc, #656 @ 0x290 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #2392064 @ 0x248000 │ │ │ │ + mvnseq pc, #1312 @ 0x520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #3162112 @ 0x304000 │ │ │ │ + mvnseq pc, #2064 @ 0x810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #3915776 @ 0x3bc000 │ │ │ │ + mvnseq pc, #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #122880 @ 0x1e000 │ │ │ │ + mvnseq pc, #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #315392 @ 0x4d000 │ │ │ │ + mvnseq pc, #13, 30 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #499712 @ 0x7a000 │ │ │ │ + mvnseq pc, #58, 30 @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sl, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #663552 @ 0xa2000 │ │ │ │ + mvnseq pc, #392 @ 0x188 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, fp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #864256 @ 0xd3000 │ │ │ │ + mvnseq pc, #588 @ 0x24c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, ip, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #5120 @ 0x1400 │ │ │ │ + mvnseq pc, #788 @ 0x314 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #59392 @ 0xe800 │ │ │ │ + mvnseq pc, #1000 @ 0x3e8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, lr, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #115712 @ 0x1c400 │ │ │ │ + mvnseq r0, #49 @ 0x31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, pc, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #171008 @ 0x29c00 │ │ │ │ + mvnseq r0, #103 @ 0x67 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #204, 22 @ 0x33000 │ │ │ │ + mvnseq r0, #140 @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #260096 @ 0x3f800 │ │ │ │ + mvnseq r0, #190 @ 0xbe │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #8960 @ 0x2300 │ │ │ │ + mvnseq r0, #227 @ 0xe3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #21760 @ 0x5500 │ │ │ │ + mvnseq r0, #1073741829 @ 0x40000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #32512 @ 0x7f00 │ │ │ │ + mvnseq r0, #-1073741809 @ 0xc000000f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #172, 24 @ 0xac00 │ │ │ │ + mvnseq r0, #108, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r6, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #224, 24 @ 0xe000 │ │ │ │ + mvnseq r0, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r7, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1152 @ 0x480 │ │ │ │ + mvnseq r0, #-2147483596 @ 0x80000034 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r8, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #4416 @ 0x1140 │ │ │ │ + mvnseq r0, #1342177280 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r9, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #8128 @ 0x1fc0 │ │ │ │ + mvnseq r0, #-268435453 @ 0xf0000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, sl, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #11328 @ 0x2c40 │ │ │ │ + mvnseq r0, #268435463 @ 0x10000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, fp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #14272 @ 0x37c0 │ │ │ │ + mvnseq r0, #-268435447 @ 0xf0000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, ip, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #15, 28 @ 0xf0 │ │ │ │ + mvnseq r0, #-268435444 @ 0xf000000c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, sp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1040 @ 0x410 │ │ │ │ + mvnseq r0, #67108864 @ 0x4000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, lr, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1744 @ 0x6d0 │ │ │ │ + mvnseq r0, #-1275068416 @ 0xb4000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #152, 28 @ 0x980 │ │ │ │ + mvnseq r0, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #3280 @ 0xcd0 │ │ │ │ + mvnseq r0, #872415234 @ 0x34000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #2, 30 │ │ │ │ + mvnseq r0, #134217731 @ 0x8000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #61, 30 @ 0xf4 │ │ │ │ + mvnseq r0, #-201326589 @ 0xf4000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #444 @ 0x1bc │ │ │ │ + mvnseq r0, #788529152 @ 0x2f000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #168, 30 @ 0x2a0 │ │ │ │ + mvnseq r0, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #208, 30 @ 0x340 │ │ │ │ + mvnseq r0, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r6, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #1016 @ 0x3f8 │ │ │ │ + mvnseq r0, #-1107296256 @ 0xbe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, r7, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #45 @ 0x2d │ │ │ │ + mvnseq r0, #-318767104 @ 0xed000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ eoreq r0, r8, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #89 @ 0x59 │ │ │ │ + mvnseq r0, #104857600 @ 0x6400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ eoreq r0, r9, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #136 @ 0x88 │ │ │ │ + mvnseq r0, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, sl, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #188 @ 0xbc │ │ │ │ + mvnseq r0, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, fp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #244 @ 0xf4 │ │ │ │ + mvnseq r0, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, ip, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-1073741817 @ 0xc0000007 │ │ │ │ + mvnseq r0, #935329792 @ 0x37c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, sp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #80, 2 │ │ │ │ + mvnseq r0, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, lr, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-2147483615 @ 0x80000021 │ │ │ │ + mvnseq r0, #73400320 @ 0x4600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-2147483605 @ 0x8000002b │ │ │ │ + mvnseq r0, #115343360 @ 0x6e00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #212, 2 @ 0x35 │ │ │ │ + mvnseq r0, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1610612736 @ 0x60000000 │ │ │ │ + mvnseq r0, #207618048 @ 0xc600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-1610612733 @ 0xa0000003 │ │ │ │ + mvnseq r0, #262144000 @ 0xfa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1879048198 @ 0x70000006 │ │ │ │ + mvnseq r0, #10223616 @ 0x9c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1610612745 @ 0x60000009 │ │ │ │ + mvnseq r0, #22544384 @ 0x1580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, r5, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #536870924 @ 0x2000000c │ │ │ │ + mvnseq r0, #34078720 @ 0x2080000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ eorseq r0, r6, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-268435442 @ 0xf000000e │ │ │ │ + mvnseq r0, #45875200 @ 0x2bc0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r7, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-1946157056 @ 0x8c000000 │ │ │ │ + mvnseq r0, #59506688 @ 0x38c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r8, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1476395009 @ 0x58000001 │ │ │ │ + mvnseq r0, #1441792 @ 0x160000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #939524098 @ 0x38000002 │ │ │ │ + mvnseq r0, #5111808 @ 0x4e0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, sl, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-134217726 @ 0xf8000002 │ │ │ │ + mvnseq r0, #8257536 @ 0x7e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, fp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #-671088637 @ 0xd8000003 │ │ │ │ + mvnseq r0, #11927552 @ 0xb60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, ip, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #855638016 @ 0x33000000 │ │ │ │ + mvnseq r0, #15925248 @ 0xf30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, sp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1828716544 @ 0x6d000000 │ │ │ │ + mvnseq r0, #737280 @ 0xb4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, lr, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #168, 8 @ 0xa8000000 │ │ │ │ + mvnseq r0, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eorseq r0, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #232, 8 @ 0xe8000000 │ │ │ │ + mvnseq r0, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #71303168 @ 0x4400000 │ │ │ │ + mvnseq r0, #3424256 @ 0x344000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #306184192 @ 0x12400000 │ │ │ │ + mvnseq r0, #36864 @ 0x9000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subeq r0, r2, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #541065216 @ 0x20400000 │ │ │ │ + mvnseq r0, #266240 @ 0x41000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subeq r0, r3, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #188, 10 @ 0x2f000000 │ │ │ │ + mvnseq r0, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #236, 10 @ 0x3b000000 │ │ │ │ + mvnseq r0, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #27262976 @ 0x1a00000 │ │ │ │ + mvnseq r0, #892928 @ 0xda000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, r6, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #82837504 @ 0x4f00000 │ │ │ │ + mvnseq r0, #15360 @ 0x3c00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r7, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #135266304 @ 0x8100000 │ │ │ │ + mvnseq r0, #66560 @ 0x10400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r8, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #172, 12 @ 0xac00000 │ │ │ │ + mvnseq r0, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r9, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #235929600 @ 0xe100000 │ │ │ │ + mvnseq r0, #164864 @ 0x28400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, sl, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #6553600 @ 0x640000 │ │ │ │ + mvnseq r0, #222208 @ 0x36400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, fp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #21495808 @ 0x1480000 │ │ │ │ + mvnseq r0, #4608 @ 0x1200 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, ip, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #37486592 @ 0x23c0000 │ │ │ │ + mvnseq r0, #20224 @ 0x4f00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ subeq r0, sp, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #49807360 @ 0x2f80000 │ │ │ │ + mvnseq r0, #32256 @ 0x7e00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ subeq r0, lr, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #64225280 @ 0x3d40000 │ │ │ │ + mvnseq r0, #46336 @ 0xb500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #40, 16 @ 0x280000 │ │ │ │ + mvnseq r0, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #92, 16 @ 0x5c0000 │ │ │ │ + mvnseq r0, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #136, 16 @ 0x880000 │ │ │ │ + mvnseq r0, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #12517376 @ 0xbf0000 │ │ │ │ + mvnseq r0, #8128 @ 0x1fc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #248, 16 @ 0xf80000 │ │ │ │ + mvnseq r0, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #819200 @ 0xc8000 │ │ │ │ + mvnseq r0, #15488 @ 0x3c80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1753088 @ 0x1ac000 │ │ │ │ + mvnseq r0, #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r6, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #2588672 @ 0x278000 │ │ │ │ + mvnseq r0, #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subseq r0, r7, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #3424256 @ 0x344000 │ │ │ │ + mvnseq r0, #2320 @ 0x910 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r8, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #24576 @ 0x6000 │ │ │ │ + mvnseq r0, #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r9, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #241664 @ 0x3b000 │ │ │ │ + mvnseq r0, #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ subseq r0, sl, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #421888 @ 0x67000 │ │ │ │ + mvnseq r0, #39, 30 @ 0x9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ subseq r0, fp, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #140, 20 @ 0x8c000 │ │ │ │ + mvnseq r0, #76, 30 @ 0x130 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, ip, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #782336 @ 0xbf000 │ │ │ │ + mvnseq r0, #508 @ 0x1fc │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, sp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #942080 @ 0xe6000 │ │ │ │ + mvnseq r0, #664 @ 0x298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, lr, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #12, 22 @ 0x3000 │ │ │ │ + mvnseq r0, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #56, 22 @ 0xe000 │ │ │ │ + mvnseq r0, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #113664 @ 0x1bc00 │ │ │ │ + mvnseq r1, #47 @ 0x2f │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #154624 @ 0x25c00 │ │ │ │ + mvnseq r1, #87 @ 0x57 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #202752 @ 0x31800 │ │ │ │ + mvnseq r1, #134 @ 0x86 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r3, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #252, 22 @ 0x3f000 │ │ │ │ + mvnseq r1, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #10752 @ 0x2a00 │ │ │ │ + mvnseq r1, #234 @ 0xea │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #22272 @ 0x5700 │ │ │ │ + mvnseq r1, #-1073741819 @ 0xc0000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #34560 @ 0x8700 │ │ │ │ + mvnseq r1, #-1073741807 @ 0xc0000011 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r7, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #47360 @ 0xb900 │ │ │ │ + mvnseq r1, #1073741854 @ 0x4000001e │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r8, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #59136 @ 0xe700 │ │ │ │ + mvnseq r1, #-1073741783 @ 0xc0000029 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r9, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #28, 26 @ 0x700 │ │ │ │ + mvnseq r1, #220, 2 @ 0x37 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, sl, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #80, 26 @ 0x1400 │ │ │ │ + mvnseq r1, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, fp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #7808 @ 0x1e80 │ │ │ │ + mvnseq r1, #-1610612733 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, ip, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #160, 26 @ 0x2800 │ │ │ │ + mvnseq r1, #96, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, sp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #12608 @ 0x3140 │ │ │ │ + mvnseq r1, #1342177288 @ 0x50000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ rsbeq r0, lr, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #240, 26 @ 0x3c00 │ │ │ │ + mvnseq r1, #176, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #592 @ 0x250 │ │ │ │ + mvnseq r1, #1342177294 @ 0x5000000e │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1120 @ 0x460 │ │ │ │ + mvnseq r1, #402653184 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #1696 @ 0x6a0 │ │ │ │ + mvnseq r1, #-1476395008 @ 0xa8000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #2464 @ 0x9a0 │ │ │ │ + mvnseq r1, #1744830465 @ 0x68000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #196, 28 @ 0xc40 │ │ │ │ + mvnseq r1, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #232, 28 @ 0xe80 │ │ │ │ + mvnseq r1, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #31, 30 @ 0x7c │ │ │ │ + mvnseq r1, #2080374787 @ 0x7c000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r6, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #332 @ 0x14c │ │ │ │ + mvnseq r1, #318767104 @ 0x13000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r7, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #516 @ 0x204 │ │ │ │ + mvnseq r1, #1090519040 @ 0x41000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq r0, r8, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #172, 30 @ 0x2b0 │ │ │ │ + mvnseq r1, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq r0, r9, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #836 @ 0x344 │ │ │ │ + mvnseq r1, #-1862270976 @ 0x91000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r0, sl, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #252, 30 @ 0x3f0 │ │ │ │ + mvnseq r1, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq r0, fp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #37 @ 0x25 │ │ │ │ + mvnseq r1, #-452984832 @ 0xe5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq r0, ip, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #78 @ 0x4e │ │ │ │ + mvnseq r1, #58720256 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ rsbseq r0, sp, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #117 @ 0x75 │ │ │ │ + mvnseq r1, #222298112 @ 0xd400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ rsbseq r0, lr, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #160 @ 0xa0 │ │ │ │ + mvnseq r1, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq r0, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #217 @ 0xd9 │ │ │ │ + mvnseq r1, #641728512 @ 0x26400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #-1073741823 @ 0xc0000001 │ │ │ │ + mvnseq r1, #834666496 @ 0x31c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #-1073741810 @ 0xc000000e │ │ │ │ + mvnseq r1, #1052770304 @ 0x3ec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -218025,55 +218025,55 @@ │ │ │ │ bhi e20f0 <__cxa_atexit@plt+0xd4eb8> │ │ │ │ ldr r3, [pc, #48] @ e210c <__cxa_atexit@plt+0xd4ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ e2110 <__cxa_atexit@plt+0xd4ed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401a24 <__cxa_atexit@plt+0x3f47ec> │ │ │ │ + b 401b2c <__cxa_atexit@plt+0x3f48f4> │ │ │ │ ldr r7, [pc, #28] @ e2114 <__cxa_atexit@plt+0xd4edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r5], #-2880 @ 0xfffff4c0 │ │ │ │ - ldreq fp, [r5], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r9, [r5], #-2864 @ 0xfffff4d0 │ │ │ │ + ldreq ip, [r5], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ e214c <__cxa_atexit@plt+0xd4f14> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ e2150 <__cxa_atexit@plt+0xd4f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5], #-1124 @ 0xfffffb9c │ │ │ │ - strbeq r8, [r5], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq r9, [r5], #-1108 @ 0xfffffbac │ │ │ │ + strbeq r9, [r5], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2184 <__cxa_atexit@plt+0xd4f4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e218c <__cxa_atexit@plt+0xd4f54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ + b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq r9, [r5], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e21dc <__cxa_atexit@plt+0xd4fa4> │ │ │ │ ldr lr, [pc, #56] @ e21e4 <__cxa_atexit@plt+0xd4fac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -218084,20 +218084,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e21ec <__cxa_atexit@plt+0xd4fb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [r5], #-992 @ 0xfffffc20 │ │ │ │ - strbeq r8, [r5], #-1208 @ 0xfffffb48 │ │ │ │ + strbeq r9, [r5], #-976 @ 0xfffffc30 │ │ │ │ + strbeq r9, [r5], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -218107,18 +218107,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ e2240 <__cxa_atexit@plt+0xd5008> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5], #-884 @ 0xfffffc8c │ │ │ │ + strbeq r9, [r5], #-868 @ 0xfffffc9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218127,15 +218127,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -218164,35 +218164,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b e232c <__cxa_atexit@plt+0xd50f4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r8, [r5], #-700 @ 0xfffffd44 │ │ │ │ + strbeq r9, [r5], #-684 @ 0xfffffd54 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ e236c <__cxa_atexit@plt+0xd5134> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218205,15 +218205,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -218230,31 +218230,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r5], #-472 @ 0xfffffe28 │ │ │ │ - strbeq r8, [r5], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq r9, [r5], #-456 @ 0xfffffe38 │ │ │ │ + strbeq r9, [r5], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2458 <__cxa_atexit@plt+0xd5220> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e2460 <__cxa_atexit@plt+0xd5228> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ + b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5], #-340 @ 0xfffffeac │ │ │ │ + strbeq r9, [r5], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e24b0 <__cxa_atexit@plt+0xd5278> │ │ │ │ ldr lr, [pc, #56] @ e24b8 <__cxa_atexit@plt+0xd5280> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -218265,20 +218265,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e24c0 <__cxa_atexit@plt+0xd5288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [r5], #-268 @ 0xfffffef4 │ │ │ │ - strbeq r8, [r5], #-484 @ 0xfffffe1c │ │ │ │ + strbeq r9, [r5], #-252 @ 0xffffff04 │ │ │ │ + strbeq r9, [r5], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -218288,18 +218288,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ e2514 <__cxa_atexit@plt+0xd52dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5], #-160 @ 0xffffff60 │ │ │ │ + strbeq r9, [r5], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218308,15 +218308,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -218345,35 +218345,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b e2600 <__cxa_atexit@plt+0xd53c8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r7, [r5], #-4072 @ 0xfffff018 │ │ │ │ + strbeq r8, [r5], #-4056 @ 0xfffff028 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ e2640 <__cxa_atexit@plt+0xd5408> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218386,15 +218386,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -218411,16 +218411,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r5], #-3844 @ 0xfffff0fc │ │ │ │ - strbeq r8, [r5], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r8, [r5], #-3828 @ 0xfffff10c │ │ │ │ + strbeq r9, [r5], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e273c <__cxa_atexit@plt+0xd5504> │ │ │ │ @@ -218428,23 +218428,23 @@ │ │ │ │ ldr r1, [pc, #48] @ e2754 <__cxa_atexit@plt+0xd551c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ e2758 <__cxa_atexit@plt+0xd5520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq fp, [r5], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq fp, [r5], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq ip, [r5], #-2384 @ 0xfffff6b0 │ │ │ │ + ldreq ip, [r5], #-2384 @ 0xfffff6b0 │ │ │ │ + ldreq ip, [r5], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e27a8 <__cxa_atexit@plt+0xd5570> │ │ │ │ ldr lr, [pc, #56] @ e27b0 <__cxa_atexit@plt+0xd5578> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -218455,20 +218455,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e27b8 <__cxa_atexit@plt+0xd5580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [r5], #-3604 @ 0xfffff1ec │ │ │ │ - strbeq r7, [r5], #-3820 @ 0xfffff114 │ │ │ │ + strbeq r8, [r5], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq r8, [r5], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -218480,26 +218480,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq e280c <__cxa_atexit@plt+0xd55d4> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218507,15 +218507,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ e2888 <__cxa_atexit@plt+0xd5650> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -218540,34 +218540,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b e290c <__cxa_atexit@plt+0xd56d4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r7, [r5], #-3284 @ 0xfffff32c │ │ │ │ + strbeq r8, [r5], #-3268 @ 0xfffff33c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ e2948 <__cxa_atexit@plt+0xd5710> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218579,15 +218579,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -218604,60 +218604,60 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r5], #-3072 @ 0xfffff400 │ │ │ │ - strbeq r8, [r5], #-20 @ 0xffffffec │ │ │ │ + strbeq r8, [r5], #-3056 @ 0xfffff410 │ │ │ │ + strbeq r9, [r5], #-4 │ │ │ │ ldr r3, [pc, #20] @ e2a1c <__cxa_atexit@plt+0xd57e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r8, [r5], #-548 @ 0xfffffddc │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r9, [r5], #-532 @ 0xfffffdec │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ e2a54 <__cxa_atexit@plt+0xd581c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r8, [r5], #-492 @ 0xfffffe14 │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r9, [r5], #-476 @ 0xfffffe24 │ │ │ │ ldr r3, [pc, #20] @ e2a74 <__cxa_atexit@plt+0xd583c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r8, [r5], #-460 @ 0xfffffe34 │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r9, [r5], #-444 @ 0xfffffe44 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - ldreq fp, [r5], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq ip, [r5], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ e2aac <__cxa_atexit@plt+0xd5874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r8, [r5], #-404 @ 0xfffffe6c │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r9, [r5], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e2af0 <__cxa_atexit@plt+0xd58b8> │ │ │ │ @@ -218665,57 +218665,57 @@ │ │ │ │ ldr r1, [pc, #48] @ e2b08 <__cxa_atexit@plt+0xd58d0> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ e2b0c <__cxa_atexit@plt+0xd58d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-1464 @ 0xfffffa48 │ │ │ │ - ldreq fp, [r5], #-1452 @ 0xfffffa54 │ │ │ │ - ldreq fp, [r5], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq ip, [r5], #-1464 @ 0xfffffa48 │ │ │ │ + ldreq ip, [r5], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq ip, [r5], #-1440 @ 0xfffffa60 │ │ │ │ ldr r7, [pc, #20] @ e2b2c <__cxa_atexit@plt+0xd58f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r7, [r5], #-3936 @ 0xfffff0a0 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r8, [r5], #-3920 @ 0xfffff0b0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ e2b64 <__cxa_atexit@plt+0xd592c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r7, [r5], #-3880 @ 0xfffff0d8 │ │ │ │ - ldreq fp, [r5], #-1260 @ 0xfffffb14 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r8, [r5], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq ip, [r5], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ e2b90 <__cxa_atexit@plt+0xd5958> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401a24 <__cxa_atexit@plt+0x3f47ec> │ │ │ │ - strbeq r8, [r5], #-160 @ 0xffffff60 │ │ │ │ - ldreq fp, [r5], #-1420 @ 0xfffffa74 │ │ │ │ + b 401b2c <__cxa_atexit@plt+0x3f48f4> │ │ │ │ + strbeq r9, [r5], #-144 @ 0xffffff70 │ │ │ │ + ldreq ip, [r5], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi e2c0c <__cxa_atexit@plt+0xd59d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -218734,25 +218734,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-1304 @ 0xfffffae8 │ │ │ │ - ldreq fp, [r5], #-1320 @ 0xfffffad8 │ │ │ │ - ldreq fp, [r5], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq r7, [r5], #-2480 @ 0xfffff650 │ │ │ │ - strbeq r7, [r5], #-3536 @ 0xfffff230 │ │ │ │ - ldreq fp, [r5], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq ip, [r5], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq ip, [r5], #-1320 @ 0xfffffad8 │ │ │ │ + ldreq ip, [r5], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r8, [r5], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r8, [r5], #-3520 @ 0xfffff240 │ │ │ │ + ldreq ip, [r5], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e2c8c <__cxa_atexit@plt+0xd5a54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -218766,23 +218766,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ e2c9c <__cxa_atexit@plt+0xd5a64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-1268 @ 0xfffffb0c │ │ │ │ - strbeq r7, [r5], #-2344 @ 0xfffff6d8 │ │ │ │ - strbeq r7, [r5], #-2360 @ 0xfffff6c8 │ │ │ │ - ldreq fp, [r5], #-1284 @ 0xfffffafc │ │ │ │ + ldreq ip, [r5], #-1268 @ 0xfffffb0c │ │ │ │ + strbeq r8, [r5], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq r8, [r5], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq ip, [r5], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi e2d18 <__cxa_atexit@plt+0xd5ae0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -218801,25 +218801,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-1208 @ 0xfffffb48 │ │ │ │ - ldreq fp, [r5], #-1052 @ 0xfffffbe4 │ │ │ │ - ldreq fp, [r5], #-1068 @ 0xfffffbd4 │ │ │ │ - strbeq r7, [r5], #-2212 @ 0xfffff75c │ │ │ │ - strbeq r7, [r5], #-3268 @ 0xfffff33c │ │ │ │ - ldreq fp, [r5], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq ip, [r5], #-1208 @ 0xfffffb48 │ │ │ │ + ldreq ip, [r5], #-1052 @ 0xfffffbe4 │ │ │ │ + ldreq ip, [r5], #-1068 @ 0xfffffbd4 │ │ │ │ + strbeq r8, [r5], #-2196 @ 0xfffff76c │ │ │ │ + strbeq r8, [r5], #-3252 @ 0xfffff34c │ │ │ │ + ldreq ip, [r5], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e2d94 <__cxa_atexit@plt+0xd5b5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -218832,23 +218832,23 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ e2da0 <__cxa_atexit@plt+0xd5b68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [pc, #36] @ e2da4 <__cxa_atexit@plt+0xd5b6c> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ + b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r5], #-2088 @ 0xfffff7d8 │ │ │ │ - strbeq r7, [r5], #-3140 @ 0xfffff3bc │ │ │ │ - strbeq r7, [r5], #-3752 @ 0xfffff158 │ │ │ │ - ldreq fp, [r5], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq r8, [r5], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r8, [r5], #-3124 @ 0xfffff3cc │ │ │ │ + strbeq r8, [r5], #-3736 @ 0xfffff168 │ │ │ │ + ldreq ip, [r5], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi e2e2c <__cxa_atexit@plt+0xd5bf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -218867,40 +218867,40 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq e2e20 <__cxa_atexit@plt+0xd5be8> │ │ │ │ ldr r7, [pc, #56] @ e2e40 <__cxa_atexit@plt+0xd5c08> │ │ │ │ ldr r3, [pc, #56] @ e2e44 <__cxa_atexit@plt+0xd5c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r7, [r5], #-1964 @ 0xfffff854 │ │ │ │ - strbeq r7, [r5], #-3640 @ 0xfffff1c8 │ │ │ │ - ldreq fp, [r5], #-1036 @ 0xfffffbf4 │ │ │ │ - strbeq r7, [r5], #-1952 @ 0xfffff860 │ │ │ │ - ldreq fp, [r5], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r8, [r5], #-1948 @ 0xfffff864 │ │ │ │ + strbeq r8, [r5], #-3624 @ 0xfffff1d8 │ │ │ │ + ldreq ip, [r5], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq r8, [r5], #-1936 @ 0xfffff870 │ │ │ │ + ldreq ip, [r5], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ e2e70 <__cxa_atexit@plt+0xd5c38> │ │ │ │ ldr r3, [pc, #20] @ e2e74 <__cxa_atexit@plt+0xd5c3c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq fp, [r5], #-948 @ 0xfffffc4c │ │ │ │ - strbeq r7, [r5], #-1864 @ 0xfffff8b8 │ │ │ │ - ldreq fp, [r5], #-1000 @ 0xfffffc18 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq ip, [r5], #-948 @ 0xfffffc4c │ │ │ │ + strbeq r8, [r5], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq ip, [r5], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi e2ee0 <__cxa_atexit@plt+0xd5ca8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -218915,24 +218915,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [pc, #40] @ e2ef0 <__cxa_atexit@plt+0xd5cb8> │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ e2ef4 <__cxa_atexit@plt+0xd5cbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [r5], #-1756 @ 0xfffff924 │ │ │ │ - strbeq r7, [r5], #-3428 @ 0xfffff29c │ │ │ │ - strbeq r7, [r5], #-3424 @ 0xfffff2a0 │ │ │ │ - ldreq fp, [r5], #-856 @ 0xfffffca8 │ │ │ │ + strbeq r8, [r5], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r8, [r5], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq r8, [r5], #-3408 @ 0xfffff2b0 │ │ │ │ + ldreq ip, [r5], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e2f6c <__cxa_atexit@plt+0xd5d34> │ │ │ │ @@ -218956,18 +218956,18 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq fp, [r5], #-784 @ 0xfffffcf0 │ │ │ │ - ldreq fp, [r5], #-796 @ 0xfffffce4 │ │ │ │ - strbeq r7, [r5], #-2708 @ 0xfffff56c │ │ │ │ - strbeq r7, [r5], #-2696 @ 0xfffff578 │ │ │ │ + ldreq ip, [r5], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq ip, [r5], #-796 @ 0xfffffce4 │ │ │ │ + strbeq r8, [r5], #-2692 @ 0xfffff57c │ │ │ │ + strbeq r8, [r5], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -218997,20 +218997,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #32] @ e302c <__cxa_atexit@plt+0xd5df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-708 @ 0xfffffd3c │ │ │ │ - ldreq fp, [r5], #-776 @ 0xfffffcf8 │ │ │ │ - ldreq fp, [r5], #-548 @ 0xfffffddc │ │ │ │ - strbeq r7, [r5], #-1516 @ 0xfffffa14 │ │ │ │ - ldreq fp, [r5], #-704 @ 0xfffffd40 │ │ │ │ - ldreq fp, [r5], #-324 @ 0xfffffebc │ │ │ │ + ldreq ip, [r5], #-708 @ 0xfffffd3c │ │ │ │ + ldreq ip, [r5], #-776 @ 0xfffffcf8 │ │ │ │ + ldreq ip, [r5], #-548 @ 0xfffffddc │ │ │ │ + strbeq r8, [r5], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq ip, [r5], #-704 @ 0xfffffd40 │ │ │ │ + ldreq ip, [r5], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e3094 <__cxa_atexit@plt+0xd5e5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -219024,23 +219024,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ e30a4 <__cxa_atexit@plt+0xd5e6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-648 @ 0xfffffd78 │ │ │ │ - strbeq r7, [r5], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq r7, [r5], #-1328 @ 0xfffffad0 │ │ │ │ - ldreq fp, [r5], #-652 @ 0xfffffd74 │ │ │ │ + ldreq ip, [r5], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r8, [r5], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r8, [r5], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq ip, [r5], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi e3120 <__cxa_atexit@plt+0xd5ee8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -219059,25 +219059,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-576 @ 0xfffffdc0 │ │ │ │ - ldreq fp, [r5], #-20 @ 0xffffffec │ │ │ │ - ldreq fp, [r5], #-36 @ 0xffffffdc │ │ │ │ - strbeq r7, [r5], #-1180 @ 0xfffffb64 │ │ │ │ - strbeq r7, [r5], #-2876 @ 0xfffff4c4 │ │ │ │ - ldreq fp, [r5], #-572 @ 0xfffffdc4 │ │ │ │ + ldreq ip, [r5], #-576 @ 0xfffffdc0 │ │ │ │ + ldreq ip, [r5], #-20 @ 0xffffffec │ │ │ │ + ldreq ip, [r5], #-36 @ 0xffffffdc │ │ │ │ + strbeq r8, [r5], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq r8, [r5], #-2860 @ 0xfffff4d4 │ │ │ │ + ldreq ip, [r5], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi e31a4 <__cxa_atexit@plt+0xd5f6c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -219092,24 +219092,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [pc, #40] @ e31b4 <__cxa_atexit@plt+0xd5f7c> │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ e31b8 <__cxa_atexit@plt+0xd5f80> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [r5], #-1048 @ 0xfffffbe8 │ │ │ │ - strbeq r7, [r5], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r7, [r5], #-2724 @ 0xfffff55c │ │ │ │ - ldreq fp, [r5], #-428 @ 0xfffffe54 │ │ │ │ + strbeq r8, [r5], #-1032 @ 0xfffffbf8 │ │ │ │ + strbeq r8, [r5], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r8, [r5], #-2708 @ 0xfffff56c │ │ │ │ + ldreq ip, [r5], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e3230 <__cxa_atexit@plt+0xd5ff8> │ │ │ │ @@ -219133,19 +219133,19 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq fp, [r5], #-76 @ 0xffffffb4 │ │ │ │ - ldreq fp, [r5], #-368 @ 0xfffffe90 │ │ │ │ - strbeq r7, [r5], #-2000 @ 0xfffff830 │ │ │ │ - strbeq r7, [r5], #-1988 @ 0xfffff83c │ │ │ │ - ldreq fp, [r5], #-352 @ 0xfffffea0 │ │ │ │ + ldreq ip, [r5], #-76 @ 0xffffffb4 │ │ │ │ + ldreq ip, [r5], #-368 @ 0xfffffe90 │ │ │ │ + strbeq r8, [r5], #-1984 @ 0xfffff840 │ │ │ │ + strbeq r8, [r5], #-1972 @ 0xfffff84c │ │ │ │ + ldreq ip, [r5], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -219161,34 +219161,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e32b4 <__cxa_atexit@plt+0xd607c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5], #-316 @ 0xfffffec4 │ │ │ │ - strbeq r7, [r5], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq fp, [r5], #-292 @ 0xfffffedc │ │ │ │ + ldreq ip, [r5], #-316 @ 0xfffffec4 │ │ │ │ + strbeq r8, [r5], #-800 @ 0xfffffce0 │ │ │ │ + ldreq ip, [r5], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp fp, r7 │ │ │ │ bhi e32e4 <__cxa_atexit@plt+0xd60ac> │ │ │ │ ldr r7, [pc, #28] @ e32f4 <__cxa_atexit@plt+0xd60bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ e32f8 <__cxa_atexit@plt+0xd60c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [r5], #-224 @ 0xffffff20 │ │ │ │ + ldreq ip, [r5], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #84] @ e336c <__cxa_atexit@plt+0xd6134> │ │ │ │ tst r7, #3 │ │ │ │ @@ -219634,15 +219634,15 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r4, #68 @ 0x44 │ │ │ │ str r4, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r5], #-680 @ 0xfffffd58 │ │ │ │ + strbeq r8, [r5], #-664 @ 0xfffffd68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e3a58 <__cxa_atexit@plt+0xd6820> │ │ │ │ @@ -219658,15 +219658,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3a70 <__cxa_atexit@plt+0xd6838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sl, [r5], #-2412 @ 0xfffff694 │ │ │ │ + ldreq fp, [r5], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #180 @ 0xb4 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e3c14 <__cxa_atexit@plt+0xd69dc> │ │ │ │ @@ -219766,32 +219766,32 @@ │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #180 @ 0xb4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r5], #-3688 @ 0xfffff198 │ │ │ │ + strbeq r7, [r5], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3c50 <__cxa_atexit@plt+0xd6a18> │ │ │ │ ldr r2, [pc, #28] @ e3c60 <__cxa_atexit@plt+0xd6a28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r7, [pc, #12] @ e3c64 <__cxa_atexit@plt+0xd6a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-3220 @ 0xfffff36c │ │ │ │ - ldreq sl, [r5], #-1932 @ 0xfffff874 │ │ │ │ + strbeq r7, [r5], #-3204 @ 0xfffff37c │ │ │ │ + ldreq fp, [r5], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3cb4 <__cxa_atexit@plt+0xd6a7c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -219802,25 +219802,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3cbc <__cxa_atexit@plt+0xd6a84> │ │ │ │ ldr r3, [pc, #52] @ e3cd8 <__cxa_atexit@plt+0xd6aa0> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3cd4 <__cxa_atexit@plt+0xd6a9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-2320 @ 0xfffff6f0 │ │ │ │ - ldreq sl, [r5], #-1820 @ 0xfffff8e4 │ │ │ │ - strbeq r6, [r5], #-3116 @ 0xfffff3d4 │ │ │ │ + strbeq r7, [r5], #-2304 @ 0xfffff700 │ │ │ │ + ldreq fp, [r5], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r7, [r5], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3d28 <__cxa_atexit@plt+0xd6af0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -219831,25 +219831,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3d30 <__cxa_atexit@plt+0xd6af8> │ │ │ │ ldr r3, [pc, #52] @ e3d4c <__cxa_atexit@plt+0xd6b14> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3d48 <__cxa_atexit@plt+0xd6b10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-2204 @ 0xfffff764 │ │ │ │ - ldreq sl, [r5], #-1704 @ 0xfffff958 │ │ │ │ - strbeq r6, [r5], #-3000 @ 0xfffff448 │ │ │ │ + strbeq r7, [r5], #-2188 @ 0xfffff774 │ │ │ │ + ldreq fp, [r5], #-1704 @ 0xfffff958 │ │ │ │ + strbeq r7, [r5], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3d9c <__cxa_atexit@plt+0xd6b64> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -219860,25 +219860,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3da4 <__cxa_atexit@plt+0xd6b6c> │ │ │ │ ldr r3, [pc, #52] @ e3dc0 <__cxa_atexit@plt+0xd6b88> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3dbc <__cxa_atexit@plt+0xd6b84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-2088 @ 0xfffff7d8 │ │ │ │ - ldreq sl, [r5], #-1588 @ 0xfffff9cc │ │ │ │ - strbeq r6, [r5], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r7, [r5], #-2072 @ 0xfffff7e8 │ │ │ │ + ldreq fp, [r5], #-1588 @ 0xfffff9cc │ │ │ │ + strbeq r7, [r5], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3e10 <__cxa_atexit@plt+0xd6bd8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -219889,25 +219889,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3e18 <__cxa_atexit@plt+0xd6be0> │ │ │ │ ldr r3, [pc, #52] @ e3e34 <__cxa_atexit@plt+0xd6bfc> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3e30 <__cxa_atexit@plt+0xd6bf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1972 @ 0xfffff84c │ │ │ │ - ldreq sl, [r5], #-1472 @ 0xfffffa40 │ │ │ │ - strbeq r6, [r5], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r7, [r5], #-1956 @ 0xfffff85c │ │ │ │ + ldreq fp, [r5], #-1472 @ 0xfffffa40 │ │ │ │ + strbeq r7, [r5], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3e84 <__cxa_atexit@plt+0xd6c4c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -219918,25 +219918,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3e8c <__cxa_atexit@plt+0xd6c54> │ │ │ │ ldr r3, [pc, #52] @ e3ea8 <__cxa_atexit@plt+0xd6c70> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3ea4 <__cxa_atexit@plt+0xd6c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1856 @ 0xfffff8c0 │ │ │ │ - ldreq sl, [r5], #-1356 @ 0xfffffab4 │ │ │ │ - strbeq r6, [r5], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r7, [r5], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq fp, [r5], #-1356 @ 0xfffffab4 │ │ │ │ + strbeq r7, [r5], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3ef8 <__cxa_atexit@plt+0xd6cc0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -219947,25 +219947,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3f00 <__cxa_atexit@plt+0xd6cc8> │ │ │ │ ldr r3, [pc, #52] @ e3f1c <__cxa_atexit@plt+0xd6ce4> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3f18 <__cxa_atexit@plt+0xd6ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1740 @ 0xfffff934 │ │ │ │ - ldreq sl, [r5], #-1240 @ 0xfffffb28 │ │ │ │ - strbeq r6, [r5], #-2536 @ 0xfffff618 │ │ │ │ + strbeq r7, [r5], #-1724 @ 0xfffff944 │ │ │ │ + ldreq fp, [r5], #-1240 @ 0xfffffb28 │ │ │ │ + strbeq r7, [r5], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3f6c <__cxa_atexit@plt+0xd6d34> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -219976,25 +219976,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3f74 <__cxa_atexit@plt+0xd6d3c> │ │ │ │ ldr r3, [pc, #52] @ e3f90 <__cxa_atexit@plt+0xd6d58> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e3f8c <__cxa_atexit@plt+0xd6d54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1624 @ 0xfffff9a8 │ │ │ │ - ldreq sl, [r5], #-1124 @ 0xfffffb9c │ │ │ │ - strbeq r6, [r5], #-2420 @ 0xfffff68c │ │ │ │ + strbeq r7, [r5], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq fp, [r5], #-1124 @ 0xfffffb9c │ │ │ │ + strbeq r7, [r5], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3fe0 <__cxa_atexit@plt+0xd6da8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220005,25 +220005,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e3fe8 <__cxa_atexit@plt+0xd6db0> │ │ │ │ ldr r3, [pc, #52] @ e4004 <__cxa_atexit@plt+0xd6dcc> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e4000 <__cxa_atexit@plt+0xd6dc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1508 @ 0xfffffa1c │ │ │ │ - ldreq sl, [r5], #-1008 @ 0xfffffc10 │ │ │ │ - strbeq r6, [r5], #-2304 @ 0xfffff700 │ │ │ │ + strbeq r7, [r5], #-1492 @ 0xfffffa2c │ │ │ │ + ldreq fp, [r5], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r7, [r5], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4054 <__cxa_atexit@plt+0xd6e1c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220034,25 +220034,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e405c <__cxa_atexit@plt+0xd6e24> │ │ │ │ ldr r3, [pc, #52] @ e4078 <__cxa_atexit@plt+0xd6e40> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e4074 <__cxa_atexit@plt+0xd6e3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1392 @ 0xfffffa90 │ │ │ │ - ldreq sl, [r5], #-892 @ 0xfffffc84 │ │ │ │ - strbeq r6, [r5], #-2188 @ 0xfffff774 │ │ │ │ + strbeq r7, [r5], #-1376 @ 0xfffffaa0 │ │ │ │ + ldreq fp, [r5], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r7, [r5], #-2172 @ 0xfffff784 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e40c8 <__cxa_atexit@plt+0xd6e90> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220063,25 +220063,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e40d0 <__cxa_atexit@plt+0xd6e98> │ │ │ │ ldr r3, [pc, #52] @ e40ec <__cxa_atexit@plt+0xd6eb4> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e40e8 <__cxa_atexit@plt+0xd6eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1276 @ 0xfffffb04 │ │ │ │ - ldreq sl, [r5], #-776 @ 0xfffffcf8 │ │ │ │ - strbeq r6, [r5], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r7, [r5], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq fp, [r5], #-776 @ 0xfffffcf8 │ │ │ │ + strbeq r7, [r5], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e413c <__cxa_atexit@plt+0xd6f04> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220092,25 +220092,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e4144 <__cxa_atexit@plt+0xd6f0c> │ │ │ │ ldr r3, [pc, #52] @ e4160 <__cxa_atexit@plt+0xd6f28> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e415c <__cxa_atexit@plt+0xd6f24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1160 @ 0xfffffb78 │ │ │ │ - ldreq sl, [r5], #-660 @ 0xfffffd6c │ │ │ │ - strbeq r6, [r5], #-1956 @ 0xfffff85c │ │ │ │ + strbeq r7, [r5], #-1144 @ 0xfffffb88 │ │ │ │ + ldreq fp, [r5], #-660 @ 0xfffffd6c │ │ │ │ + strbeq r7, [r5], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e41b0 <__cxa_atexit@plt+0xd6f78> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220121,25 +220121,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e41b8 <__cxa_atexit@plt+0xd6f80> │ │ │ │ ldr r3, [pc, #52] @ e41d4 <__cxa_atexit@plt+0xd6f9c> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e41d0 <__cxa_atexit@plt+0xd6f98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-1044 @ 0xfffffbec │ │ │ │ - ldreq sl, [r5], #-544 @ 0xfffffde0 │ │ │ │ - strbeq r6, [r5], #-1840 @ 0xfffff8d0 │ │ │ │ + strbeq r7, [r5], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq fp, [r5], #-544 @ 0xfffffde0 │ │ │ │ + strbeq r7, [r5], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4224 <__cxa_atexit@plt+0xd6fec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220150,25 +220150,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e422c <__cxa_atexit@plt+0xd6ff4> │ │ │ │ ldr r3, [pc, #52] @ e4248 <__cxa_atexit@plt+0xd7010> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e4244 <__cxa_atexit@plt+0xd700c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-928 @ 0xfffffc60 │ │ │ │ - ldreq sl, [r5], #-428 @ 0xfffffe54 │ │ │ │ - strbeq r6, [r5], #-1724 @ 0xfffff944 │ │ │ │ + strbeq r7, [r5], #-912 @ 0xfffffc70 │ │ │ │ + ldreq fp, [r5], #-428 @ 0xfffffe54 │ │ │ │ + strbeq r7, [r5], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4298 <__cxa_atexit@plt+0xd7060> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220179,25 +220179,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e42a0 <__cxa_atexit@plt+0xd7068> │ │ │ │ ldr r3, [pc, #52] @ e42bc <__cxa_atexit@plt+0xd7084> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e42b8 <__cxa_atexit@plt+0xd7080> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-812 @ 0xfffffcd4 │ │ │ │ - ldreq sl, [r5], #-312 @ 0xfffffec8 │ │ │ │ - strbeq r6, [r5], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq r7, [r5], #-796 @ 0xfffffce4 │ │ │ │ + ldreq fp, [r5], #-312 @ 0xfffffec8 │ │ │ │ + strbeq r7, [r5], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e430c <__cxa_atexit@plt+0xd70d4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220208,25 +220208,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e4314 <__cxa_atexit@plt+0xd70dc> │ │ │ │ ldr r3, [pc, #52] @ e4330 <__cxa_atexit@plt+0xd70f8> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e432c <__cxa_atexit@plt+0xd70f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-696 @ 0xfffffd48 │ │ │ │ - ldreq sl, [r5], #-196 @ 0xffffff3c │ │ │ │ - strbeq r6, [r5], #-1492 @ 0xfffffa2c │ │ │ │ + strbeq r7, [r5], #-680 @ 0xfffffd58 │ │ │ │ + ldreq fp, [r5], #-196 @ 0xffffff3c │ │ │ │ + strbeq r7, [r5], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4380 <__cxa_atexit@plt+0xd7148> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -220237,25 +220237,25 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi e4388 <__cxa_atexit@plt+0xd7150> │ │ │ │ ldr r3, [pc, #52] @ e43a4 <__cxa_atexit@plt+0xd716c> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 401a3c <__cxa_atexit@plt+0x3f4804> │ │ │ │ + b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e43a0 <__cxa_atexit@plt+0xd7168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5], #-580 @ 0xfffffdbc │ │ │ │ - ldreq sl, [r5], #-80 @ 0xffffffb0 │ │ │ │ - strbeq r6, [r5], #-1376 @ 0xfffffaa0 │ │ │ │ + strbeq r7, [r5], #-564 @ 0xfffffdcc │ │ │ │ + ldreq fp, [r5], #-80 @ 0xffffffb0 │ │ │ │ + strbeq r7, [r5], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e43ec <__cxa_atexit@plt+0xd71b4> │ │ │ │ ldr r7, [pc, #52] @ e43fc <__cxa_atexit@plt+0xd71c4> │ │ │ │ @@ -220270,15 +220270,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e4400 <__cxa_atexit@plt+0xd71c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r5], #-4084 @ 0xfffff00c │ │ │ │ + ldreq sl, [r5], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add lr, sp, #20 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr fp, [pc, #200] @ e44e4 <__cxa_atexit@plt+0xd72ac> │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr lr, [r7, #43] @ 0x2b │ │ │ │ @@ -220545,16 +220545,16 @@ │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - strbeq r6, [r5], #-1136 @ 0xfffffb90 │ │ │ │ - ldreq r9, [r5], #-3012 @ 0xfffff43c │ │ │ │ + strbeq r7, [r5], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq sl, [r5], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi e48a4 <__cxa_atexit@plt+0xd766c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -220564,51 +220564,51 @@ │ │ │ │ ldr r8, [pc, #40] @ e48ac <__cxa_atexit@plt+0xd7674> │ │ │ │ ldr r3, [pc, #40] @ e48b0 <__cxa_atexit@plt+0xd7678> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 401a44 <__cxa_atexit@plt+0x3f480c> │ │ │ │ + b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r5], #-2944 @ 0xfffff480 │ │ │ │ - strbeq r5, [r5], #-3332 @ 0xfffff2fc │ │ │ │ + ldreq sl, [r5], #-2944 @ 0xfffff480 │ │ │ │ + strbeq r6, [r5], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e48e8 <__cxa_atexit@plt+0xd76b0> │ │ │ │ ldr r3, [pc, #32] @ e48f0 <__cxa_atexit@plt+0xd76b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ e48f4 <__cxa_atexit@plt+0xd76bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 401a4c <__cxa_atexit@plt+0x3f4814> │ │ │ │ + b 401b54 <__cxa_atexit@plt+0x3f491c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r5], #-3260 @ 0xfffff344 │ │ │ │ + strbeq r6, [r5], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ e4924 <__cxa_atexit@plt+0xd76ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ e4928 <__cxa_atexit@plt+0xd76f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ - ldreq r9, [r5], #-2804 @ 0xfffff50c │ │ │ │ - strbeq r5, [r5], #-3424 @ 0xfffff2a0 │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + ldreq sl, [r5], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r6, [r5], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4978 <__cxa_atexit@plt+0xd7740> │ │ │ │ ldr r2, [pc, #56] @ e4980 <__cxa_atexit@plt+0xd7748> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -220619,20 +220619,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ e4988 <__cxa_atexit@plt+0xd7750> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r5], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r5, [r5], #-3140 @ 0xfffff3bc │ │ │ │ - strbeq r5, [r5], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq sl, [r5], #-2720 @ 0xfffff560 │ │ │ │ + strbeq r6, [r5], #-3124 @ 0xfffff3cc │ │ │ │ + strbeq r6, [r5], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e49d8 <__cxa_atexit@plt+0xd77a0> │ │ │ │ ldr r2, [pc, #56] @ e49e0 <__cxa_atexit@plt+0xd77a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -220643,20 +220643,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ e49e8 <__cxa_atexit@plt+0xd77b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r5], #-2640 @ 0xfffff5b0 │ │ │ │ - strbeq r5, [r5], #-3044 @ 0xfffff41c │ │ │ │ - strbeq r5, [r5], #-3256 @ 0xfffff348 │ │ │ │ + ldreq sl, [r5], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq r6, [r5], #-3028 @ 0xfffff42c │ │ │ │ + strbeq r6, [r5], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4a38 <__cxa_atexit@plt+0xd7800> │ │ │ │ ldr r2, [pc, #56] @ e4a40 <__cxa_atexit@plt+0xd7808> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -220667,20 +220667,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ e4a48 <__cxa_atexit@plt+0xd7810> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r5], #-2536 @ 0xfffff618 │ │ │ │ - strbeq r5, [r5], #-2948 @ 0xfffff47c │ │ │ │ - strbeq r5, [r5], #-3160 @ 0xfffff3a8 │ │ │ │ + ldreq sl, [r5], #-2536 @ 0xfffff618 │ │ │ │ + strbeq r6, [r5], #-2932 @ 0xfffff48c │ │ │ │ + strbeq r6, [r5], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4a98 <__cxa_atexit@plt+0xd7860> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -220691,19 +220691,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ + b 401b64 <__cxa_atexit@plt+0x3f492c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5], #-2856 @ 0xfffff4d8 │ │ │ │ - strbeq r5, [r5], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq r6, [r5], #-2840 @ 0xfffff4e8 │ │ │ │ + strbeq r6, [r5], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4af4 <__cxa_atexit@plt+0xd78bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -220714,19 +220714,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a64 <__cxa_atexit@plt+0x3f482c> │ │ │ │ + b 401b6c <__cxa_atexit@plt+0x3f4934> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5], #-2764 @ 0xfffff534 │ │ │ │ - strbeq r5, [r5], #-3584 @ 0xfffff200 │ │ │ │ + strbeq r6, [r5], #-2748 @ 0xfffff544 │ │ │ │ + strbeq r6, [r5], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4b50 <__cxa_atexit@plt+0xd7918> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -220737,19 +220737,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ + b 401b64 <__cxa_atexit@plt+0x3f492c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5], #-2672 @ 0xfffff590 │ │ │ │ - strbeq r5, [r5], #-3492 @ 0xfffff25c │ │ │ │ + strbeq r6, [r5], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r6, [r5], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4bac <__cxa_atexit@plt+0xd7974> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -220760,19 +220760,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ + b 401b64 <__cxa_atexit@plt+0x3f492c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5], #-2580 @ 0xfffff5ec │ │ │ │ - strbeq r5, [r5], #-3400 @ 0xfffff2b8 │ │ │ │ + strbeq r6, [r5], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq r6, [r5], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4c08 <__cxa_atexit@plt+0xd79d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -220783,19 +220783,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a64 <__cxa_atexit@plt+0x3f482c> │ │ │ │ + b 401b6c <__cxa_atexit@plt+0x3f4934> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5], #-2488 @ 0xfffff648 │ │ │ │ - strbeq r5, [r5], #-3308 @ 0xfffff314 │ │ │ │ + strbeq r6, [r5], #-2472 @ 0xfffff658 │ │ │ │ + strbeq r6, [r5], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4c64 <__cxa_atexit@plt+0xd7a2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -220806,39 +220806,39 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a5c <__cxa_atexit@plt+0x3f4824> │ │ │ │ + b 401b64 <__cxa_atexit@plt+0x3f492c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5], #-2396 @ 0xfffff6a4 │ │ │ │ - strbeq r5, [r5], #-3216 @ 0xfffff370 │ │ │ │ - ldreq r9, [r5], #-1964 @ 0xfffff854 │ │ │ │ + strbeq r6, [r5], #-2380 @ 0xfffff6b4 │ │ │ │ + strbeq r6, [r5], #-3200 @ 0xfffff380 │ │ │ │ + ldreq sl, [r5], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4ca8 <__cxa_atexit@plt+0xd7a70> │ │ │ │ ldr r3, [pc, #32] @ e4cb8 <__cxa_atexit@plt+0xd7a80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, r9 │ │ │ │ - b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ + b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ ldr r7, [pc, #12] @ e4cbc <__cxa_atexit@plt+0xd7a84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r9, [r5], #-1928 @ 0xfffff878 │ │ │ │ - ldreq r9, [r5], #-1892 @ 0xfffff89c │ │ │ │ + ldreq sl, [r5], #-1928 @ 0xfffff878 │ │ │ │ + ldreq sl, [r5], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4d0c <__cxa_atexit@plt+0xd7ad4> │ │ │ │ @@ -220848,36 +220848,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ + b 401b7c <__cxa_atexit@plt+0x3f4944> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r9, [r5], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq sl, [r5], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ e4d54 <__cxa_atexit@plt+0xd7b1c> │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ e4d58 <__cxa_atexit@plt+0xd7b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401a7c <__cxa_atexit@plt+0x3f4844> │ │ │ │ + b 401b84 <__cxa_atexit@plt+0x3f494c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r5], #-2956 @ 0xfffff474 │ │ │ │ - ldreq r9, [r5], #-1736 @ 0xfffff938 │ │ │ │ + strbeq r6, [r5], #-2940 @ 0xfffff484 │ │ │ │ + ldreq sl, [r5], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e4d8c <__cxa_atexit@plt+0xd7b54> │ │ │ │ ldr r7, [pc, #40] @ e4da4 <__cxa_atexit@plt+0xd7b6c> │ │ │ │ ldr r0, [pc, #40] @ e4da8 <__cxa_atexit@plt+0xd7b70> │ │ │ │ @@ -220885,33 +220885,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ e4da0 <__cxa_atexit@plt+0xd7b68> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a74 <__cxa_atexit@plt+0x3f483c> │ │ │ │ + b 401b7c <__cxa_atexit@plt+0x3f4944> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r9, [r5], #-1704 @ 0xfffff958 │ │ │ │ - ldreq r9, [r5], #-1700 @ 0xfffff95c │ │ │ │ + ldreq sl, [r5], #-1704 @ 0xfffff958 │ │ │ │ + ldreq sl, [r5], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e4dc8 <__cxa_atexit@plt+0xd7b90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a84 <__cxa_atexit@plt+0x3f484c> │ │ │ │ + b 401b8c <__cxa_atexit@plt+0x3f4954> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ e4de8 <__cxa_atexit@plt+0xd7bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 401a4c <__cxa_atexit@plt+0x3f4814> │ │ │ │ + b 401b54 <__cxa_atexit@plt+0x3f491c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r0, lr │ │ │ │ @@ -220955,15 +220955,15 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #24 │ │ │ │ @@ -220972,22 +220972,22 @@ │ │ │ │ ldr r0, [pc, #36] @ e4f08 <__cxa_atexit@plt+0xd7cd0> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r5, [r5], #-2644 @ 0xfffff5ac │ │ │ │ + strbeq r6, [r5], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221009,24 +221009,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r3, [pc, #28] @ e4fb4 <__cxa_atexit@plt+0xd7d7c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq r5, [r5], #-2432 @ 0xfffff680 │ │ │ │ + strbeq r6, [r5], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221048,24 +221048,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r3, [pc, #28] @ e5050 <__cxa_atexit@plt+0xd7e18> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r5, [r5], #-2276 @ 0xfffff71c │ │ │ │ + strbeq r6, [r5], #-2260 @ 0xfffff72c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -221115,44 +221115,44 @@ │ │ │ │ stmda r5, {r2, lr} │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [pc, #124] @ e51a8 <__cxa_atexit@plt+0xd7f70> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #52] @ e518c <__cxa_atexit@plt+0xd7f54> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ ldr r7, [pc, #36] @ e519c <__cxa_atexit@plt+0xd7f64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ - ldreq r9, [r5], #-620 @ 0xfffffd94 │ │ │ │ + ldreq sl, [r5], #-620 @ 0xfffffd94 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - strbeq r5, [r5], #-1960 @ 0xfffff858 │ │ │ │ + strbeq r6, [r5], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221174,24 +221174,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r3, [pc, #28] @ e5248 <__cxa_atexit@plt+0xd8010> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strbeq r5, [r5], #-1772 @ 0xfffff914 │ │ │ │ + strbeq r6, [r5], #-1756 @ 0xfffff924 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221210,24 +221210,24 @@ │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r3, [pc, #28] @ e52d8 <__cxa_atexit@plt+0xd80a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + b 401234 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r5, [r5], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq r6, [r5], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e5300 <__cxa_atexit@plt+0xd80c8> │ │ │ │ @@ -221273,15 +221273,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff0a8 │ │ │ │ - ldreq r9, [r5], #-80 @ 0xffffffb0 │ │ │ │ + ldreq sl, [r5], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -221305,25 +221305,25 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r5, [pc, #32] @ e5458 <__cxa_atexit@plt+0xd8220> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq r5, [r5], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq r6, [r5], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221346,24 +221346,24 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r3, [pc, #28] @ e54f8 <__cxa_atexit@plt+0xd82c0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r5, [r5], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r6, [r5], #-1068 @ 0xfffffbd4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne e558c <__cxa_atexit@plt+0xd8354> │ │ │ │ @@ -221402,32 +221402,32 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r3, [pc, #72] @ e55f4 <__cxa_atexit@plt+0xd83bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ e55ec <__cxa_atexit@plt+0xd83b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ @ instruction: 0xffffee90 │ │ │ │ - ldreq r8, [r5], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r9, [r5], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r5, [r5], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq r6, [r5], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -221449,26 +221449,26 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r3, [pc, #52] @ e5698 <__cxa_atexit@plt+0xd8460> │ │ │ │ mov r8, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r3, [pc, #36] @ e569c <__cxa_atexit@plt+0xd8464> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ - strbeq r5, [r5], #-624 @ 0xfffffd90 │ │ │ │ + strbeq r6, [r5], #-608 @ 0xfffffda0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ cmp r7, #2 │ │ │ │ @@ -221511,17 +221511,17 @@ │ │ │ │ ldr r7, [pc, #20] @ e5764 <__cxa_atexit@plt+0xd852c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffecf4 │ │ │ │ - ldreq r8, [r5], #-3220 @ 0xfffff36c │ │ │ │ + ldreq r9, [r5], #-3220 @ 0xfffff36c │ │ │ │ @ instruction: 0xffffed2c │ │ │ │ - ldreq r8, [r5], #-3240 @ 0xfffff358 │ │ │ │ + ldreq r9, [r5], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e5804 <__cxa_atexit@plt+0xd85cc> │ │ │ │ @@ -221562,15 +221562,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ - ldreq r8, [r5], #-3020 @ 0xfffff434 │ │ │ │ + ldreq r9, [r5], #-3020 @ 0xfffff434 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -221595,25 +221595,25 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r5, [pc, #32] @ e58e0 <__cxa_atexit@plt+0xd86a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 4013dc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ + b 40142c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - strbeq r5, [r5], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r6, [r5], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -221648,15 +221648,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - ldreq r8, [r5], #-2788 @ 0xfffff51c │ │ │ │ + ldreq r9, [r5], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ bne e5a24 <__cxa_atexit@plt+0xd87ec> │ │ │ │ ldr r2, [pc, #168] @ e5a54 <__cxa_atexit@plt+0xd881c> │ │ │ │ @@ -221701,15 +221701,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r8, [r5], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq r9, [r5], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp fp, r7 │ │ │ │ bhi e5aa8 <__cxa_atexit@plt+0xd8870> │ │ │ │ @@ -221727,15 +221727,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ e5ac4 <__cxa_atexit@plt+0xd888c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe97c │ │ │ │ - ldreq r8, [r5], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq r9, [r5], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5b34 <__cxa_atexit@plt+0xd88fc> │ │ │ │ @@ -221769,15 +221769,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq r8, [r5], #-2304 @ 0xfffff700 │ │ │ │ + ldreq r9, [r5], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5be0 <__cxa_atexit@plt+0xd89a8> │ │ │ │ ldr r7, [pc, #96] @ e5bf0 <__cxa_atexit@plt+0xd89b8> │ │ │ │ @@ -221804,15 +221804,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e5bf8 <__cxa_atexit@plt+0xd89c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r8, [r5], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r9, [r5], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ e5c34 <__cxa_atexit@plt+0xd89fc> │ │ │ │ tst r7, #3 │ │ │ │ @@ -221872,15 +221872,15 @@ │ │ │ │ ldr r7, [pc, #20] @ e5d08 <__cxa_atexit@plt+0xd8ad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - ldreq r8, [r5], #-1868 @ 0xfffff8b4 │ │ │ │ + ldreq r9, [r5], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5d9c <__cxa_atexit@plt+0xd8b64> │ │ │ │ @@ -221916,16 +221916,16 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ e5db8 <__cxa_atexit@plt+0xd8b80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - ldreq r8, [r5], #-1688 @ 0xfffff968 │ │ │ │ - ldreq r8, [r5], #-1652 @ 0xfffff98c │ │ │ │ + ldreq r9, [r5], #-1688 @ 0xfffff968 │ │ │ │ + ldreq r9, [r5], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -221937,26 +221937,26 @@ │ │ │ │ bhi e5e20 <__cxa_atexit@plt+0xd8be8> │ │ │ │ ldr r2, [pc, #64] @ e5e3c <__cxa_atexit@plt+0xd8c04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ + b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e5e38 <__cxa_atexit@plt+0xd8c00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r5], #-1548 @ 0xfffff9f4 │ │ │ │ + ldreq r9, [r5], #-1548 @ 0xfffff9f4 │ │ │ │ @ instruction: 0xffffeecc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b e5b7c <__cxa_atexit@plt+0xd8944> │ │ │ │ @@ -221981,16 +221981,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e5ebc <__cxa_atexit@plt+0xd8c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe580 │ │ │ │ - ldreq r8, [r5], #-1336 @ 0xfffffac8 │ │ │ │ - ldreq r8, [r5], #-1392 @ 0xfffffa90 │ │ │ │ + ldreq r9, [r5], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq r9, [r5], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -222022,256 +222022,256 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq r4, [r5], #-3392 @ 0xfffff2c0 │ │ │ │ - ldreq r8, [r5], #-1284 @ 0xfffffafc │ │ │ │ + strbeq r5, [r5], #-3376 @ 0xfffff2d0 │ │ │ │ + ldreq r9, [r5], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5f98 <__cxa_atexit@plt+0xd8d60> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e5fa0 <__cxa_atexit@plt+0xd8d68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq r5, [r5], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5fd4 <__cxa_atexit@plt+0xd8d9c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e5fdc <__cxa_atexit@plt+0xd8da4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1496 @ 0xfffffa28 │ │ │ │ + strbeq r5, [r5], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6010 <__cxa_atexit@plt+0xd8dd8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6018 <__cxa_atexit@plt+0xd8de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq r5, [r5], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e604c <__cxa_atexit@plt+0xd8e14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6054 <__cxa_atexit@plt+0xd8e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1376 @ 0xfffffaa0 │ │ │ │ + strbeq r5, [r5], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6088 <__cxa_atexit@plt+0xd8e50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6090 <__cxa_atexit@plt+0xd8e58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1316 @ 0xfffffadc │ │ │ │ + strbeq r5, [r5], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e60c4 <__cxa_atexit@plt+0xd8e8c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e60cc <__cxa_atexit@plt+0xd8e94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r5, [r5], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6100 <__cxa_atexit@plt+0xd8ec8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6108 <__cxa_atexit@plt+0xd8ed0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1196 @ 0xfffffb54 │ │ │ │ + strbeq r5, [r5], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e613c <__cxa_atexit@plt+0xd8f04> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6144 <__cxa_atexit@plt+0xd8f0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq r5, [r5], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6178 <__cxa_atexit@plt+0xd8f40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6180 <__cxa_atexit@plt+0xd8f48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r5, [r5], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e61b4 <__cxa_atexit@plt+0xd8f7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e61bc <__cxa_atexit@plt+0xd8f84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r5, [r5], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e61f0 <__cxa_atexit@plt+0xd8fb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e61f8 <__cxa_atexit@plt+0xd8fc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r5, [r5], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e622c <__cxa_atexit@plt+0xd8ff4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6234 <__cxa_atexit@plt+0xd8ffc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-896 @ 0xfffffc80 │ │ │ │ + strbeq r5, [r5], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6268 <__cxa_atexit@plt+0xd9030> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6270 <__cxa_atexit@plt+0xd9038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-836 @ 0xfffffcbc │ │ │ │ + strbeq r5, [r5], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e62a4 <__cxa_atexit@plt+0xd906c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e62ac <__cxa_atexit@plt+0xd9074> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-776 @ 0xfffffcf8 │ │ │ │ + strbeq r5, [r5], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e62e0 <__cxa_atexit@plt+0xd90a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e62e8 <__cxa_atexit@plt+0xd90b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-716 @ 0xfffffd34 │ │ │ │ + strbeq r5, [r5], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e631c <__cxa_atexit@plt+0xd90e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6324 <__cxa_atexit@plt+0xd90ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r5, [r5], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #260 @ 0x104 │ │ │ │ mov r9, r5 │ │ │ │ cmp r3, ip │ │ │ │ @@ -222388,26 +222388,26 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - strbeq r4, [r5], #-2244 @ 0xfffff73c │ │ │ │ + strbeq r5, [r5], #-2228 @ 0xfffff74c │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldreq r7, [r5], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r8, [r5], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ b e6334 <__cxa_atexit@plt+0xd90fc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -222447,15 +222447,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldreq r7, [r5], #-3716 @ 0xfffff17c │ │ │ │ + ldreq r8, [r5], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ bne e66ac <__cxa_atexit@plt+0xd9474> │ │ │ │ @@ -222500,15 +222500,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldreq r7, [r5], #-3512 @ 0xfffff248 │ │ │ │ + ldreq r8, [r5], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp fp, r7 │ │ │ │ bhi e6724 <__cxa_atexit@plt+0xd94ec> │ │ │ │ @@ -222526,15 +222526,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ e6740 <__cxa_atexit@plt+0xd9508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdd00 │ │ │ │ - ldreq r7, [r5], #-3252 @ 0xfffff34c │ │ │ │ + ldreq r8, [r5], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e6774 <__cxa_atexit@plt+0xd953c> │ │ │ │ ldr r3, [pc, #32] @ e6784 <__cxa_atexit@plt+0xd954c> │ │ │ │ @@ -222544,15 +222544,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b e6334 <__cxa_atexit@plt+0xd90fc> │ │ │ │ ldr r7, [pc, #12] @ e6788 <__cxa_atexit@plt+0xd9550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r7, [r5], #-3300 @ 0xfffff31c │ │ │ │ + ldreq r8, [r5], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ cmp fp, r5 │ │ │ │ bhi e681c <__cxa_atexit@plt+0xd95e4> │ │ │ │ ldr r3, [pc, #132] @ e6830 <__cxa_atexit@plt+0xd95f8> │ │ │ │ @@ -222588,15 +222588,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ e6838 <__cxa_atexit@plt+0xd9600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldreq r7, [r5], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq r8, [r5], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -222609,15 +222609,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b e6334 <__cxa_atexit@plt+0xd90fc> │ │ │ │ ldr r7, [pc, #12] @ e688c <__cxa_atexit@plt+0xd9654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldreq r7, [r5], #-3040 @ 0xfffff420 │ │ │ │ + ldreq r8, [r5], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ @@ -222635,31 +222635,31 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e68f4 <__cxa_atexit@plt+0xd96bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdb48 │ │ │ │ - ldreq r7, [r5], #-2816 @ 0xfffff500 │ │ │ │ + ldreq r8, [r5], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6928 <__cxa_atexit@plt+0xd96f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e6930 <__cxa_atexit@plt+0xd96f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b e6334 <__cxa_atexit@plt+0xd90fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5], #-3204 @ 0xfffff37c │ │ │ │ - ldreq r7, [r5], #-2832 @ 0xfffff4f0 │ │ │ │ + strbeq r4, [r5], #-3188 @ 0xfffff38c │ │ │ │ + ldreq r8, [r5], #-2832 @ 0xfffff4f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e6a50 <__cxa_atexit@plt+0xd9818> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -222751,18 +222751,18 @@ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ - strbeq r4, [r5], #-572 @ 0xfffffdc4 │ │ │ │ - strbeq r4, [r5], #-544 @ 0xfffffde0 │ │ │ │ - ldreq r7, [r5], #-2508 @ 0xfffff634 │ │ │ │ - ldreq r7, [r5], #-2552 @ 0xfffff608 │ │ │ │ + strbeq r5, [r5], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq r5, [r5], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq r8, [r5], #-2508 @ 0xfffff634 │ │ │ │ + ldreq r8, [r5], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e6b1c <__cxa_atexit@plt+0xd98e4> │ │ │ │ @@ -222776,15 +222776,15 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [r5], #-320 @ 0xfffffec0 │ │ │ │ + strbeq r5, [r5], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6b78 <__cxa_atexit@plt+0xd9940> │ │ │ │ ldr lr, [pc, #56] @ e6b80 <__cxa_atexit@plt+0xd9948> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -222795,20 +222795,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6b88 <__cxa_atexit@plt+0xd9950> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-2628 @ 0xfffff5bc │ │ │ │ - strbeq r3, [r5], #-2844 @ 0xfffff4e4 │ │ │ │ + strbeq r4, [r5], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq r4, [r5], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -222824,20 +222824,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6bfc <__cxa_atexit@plt+0xd99c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-2512 @ 0xfffff630 │ │ │ │ - strbeq r3, [r5], #-2728 @ 0xfffff558 │ │ │ │ + strbeq r4, [r5], #-2496 @ 0xfffff640 │ │ │ │ + strbeq r4, [r5], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -222853,20 +222853,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6c70 <__cxa_atexit@plt+0xd9a38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-2396 @ 0xfffff6a4 │ │ │ │ - strbeq r3, [r5], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq r4, [r5], #-2380 @ 0xfffff6b4 │ │ │ │ + strbeq r4, [r5], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -222882,20 +222882,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6ce4 <__cxa_atexit@plt+0xd9aac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-2280 @ 0xfffff718 │ │ │ │ - strbeq r3, [r5], #-2496 @ 0xfffff640 │ │ │ │ + strbeq r4, [r5], #-2264 @ 0xfffff728 │ │ │ │ + strbeq r4, [r5], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -222911,20 +222911,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6d58 <__cxa_atexit@plt+0xd9b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-2164 @ 0xfffff78c │ │ │ │ - strbeq r3, [r5], #-2380 @ 0xfffff6b4 │ │ │ │ + strbeq r4, [r5], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r4, [r5], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -222940,20 +222940,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6dcc <__cxa_atexit@plt+0xd9b94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-2048 @ 0xfffff800 │ │ │ │ - strbeq r3, [r5], #-2264 @ 0xfffff728 │ │ │ │ + strbeq r4, [r5], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r4, [r5], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -222969,20 +222969,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6e40 <__cxa_atexit@plt+0xd9c08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1932 @ 0xfffff874 │ │ │ │ - strbeq r3, [r5], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r4, [r5], #-1916 @ 0xfffff884 │ │ │ │ + strbeq r4, [r5], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -222998,20 +222998,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6eb4 <__cxa_atexit@plt+0xd9c7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1816 @ 0xfffff8e8 │ │ │ │ - strbeq r3, [r5], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r4, [r5], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq r4, [r5], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223027,20 +223027,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6f28 <__cxa_atexit@plt+0xd9cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1700 @ 0xfffff95c │ │ │ │ - strbeq r3, [r5], #-1916 @ 0xfffff884 │ │ │ │ + strbeq r4, [r5], #-1684 @ 0xfffff96c │ │ │ │ + strbeq r4, [r5], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223056,20 +223056,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e6f9c <__cxa_atexit@plt+0xd9d64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1584 @ 0xfffff9d0 │ │ │ │ - strbeq r3, [r5], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq r4, [r5], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq r4, [r5], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223085,20 +223085,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e7010 <__cxa_atexit@plt+0xd9dd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1468 @ 0xfffffa44 │ │ │ │ - strbeq r3, [r5], #-1684 @ 0xfffff96c │ │ │ │ + strbeq r4, [r5], #-1452 @ 0xfffffa54 │ │ │ │ + strbeq r4, [r5], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223114,20 +223114,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e7084 <__cxa_atexit@plt+0xd9e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1352 @ 0xfffffab8 │ │ │ │ - strbeq r3, [r5], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq r4, [r5], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r4, [r5], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223143,20 +223143,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e70f8 <__cxa_atexit@plt+0xd9ec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1236 @ 0xfffffb2c │ │ │ │ - strbeq r3, [r5], #-1452 @ 0xfffffa54 │ │ │ │ + strbeq r4, [r5], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq r4, [r5], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223172,20 +223172,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e716c <__cxa_atexit@plt+0xd9f34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1120 @ 0xfffffba0 │ │ │ │ - strbeq r3, [r5], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r4, [r5], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r4, [r5], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223201,20 +223201,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e71e0 <__cxa_atexit@plt+0xd9fa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-1004 @ 0xfffffc14 │ │ │ │ - strbeq r3, [r5], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq r4, [r5], #-988 @ 0xfffffc24 │ │ │ │ + strbeq r4, [r5], #-1204 @ 0xfffffb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223230,20 +223230,20 @@ │ │ │ │ ldr r2, [pc, #40] @ e7254 <__cxa_atexit@plt+0xda01c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r5], #-888 @ 0xfffffc88 │ │ │ │ - strbeq r3, [r5], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r4, [r5], #-872 @ 0xfffffc98 │ │ │ │ + strbeq r4, [r5], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -223253,18 +223253,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ e72a8 <__cxa_atexit@plt+0xda070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5], #-780 @ 0xfffffcf4 │ │ │ │ + strbeq r4, [r5], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e7308 <__cxa_atexit@plt+0xda0d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -223279,24 +223279,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [r5], #-696 @ 0xfffffd48 │ │ │ │ + strbeq r4, [r5], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e7390 <__cxa_atexit@plt+0xda158> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -223313,24 +223313,24 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r3, [r5], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq r4, [r5], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e741c <__cxa_atexit@plt+0xda1e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -223348,24 +223348,24 @@ │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r3, [r5], #-432 @ 0xfffffe50 │ │ │ │ + strbeq r4, [r5], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e74ac <__cxa_atexit@plt+0xda274> │ │ │ │ @@ -223384,24 +223384,24 @@ │ │ │ │ ldr r7, [r7, #28] │ │ │ │ ldm r9, {r0, r2, r9} │ │ │ │ str lr, [r8, #4]! │ │ │ │ add lr, r8, #16 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e74bc <__cxa_atexit@plt+0xda284> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r3, [r5], #-284 @ 0xfffffee4 │ │ │ │ + strbeq r4, [r5], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e7544 <__cxa_atexit@plt+0xda30c> │ │ │ │ @@ -223422,23 +223422,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ add r0, r8, #16 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e7554 <__cxa_atexit@plt+0xda31c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5], #-148 @ 0xffffff6c │ │ │ │ + strbeq r4, [r5], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223462,23 +223462,23 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ add r0, r8, #16 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e75f4 <__cxa_atexit@plt+0xda3bc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-4092 @ 0xfffff004 │ │ │ │ + strbeq r3, [r5], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223506,23 +223506,23 @@ │ │ │ │ str fp, [r8, #24] │ │ │ │ ldr fp, [sp] │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e76a4 <__cxa_atexit@plt+0xda46c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-3932 @ 0xfffff0a4 │ │ │ │ + strbeq r3, [r5], #-3916 @ 0xfffff0b4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223552,23 +223552,23 @@ │ │ │ │ stm r0, {r1, r4, fp} │ │ │ │ mov r4, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r0, r8, #28 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stm r0, {r9, sl, ip, lr} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e775c <__cxa_atexit@plt+0xda524> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-3756 @ 0xfffff154 │ │ │ │ + strbeq r3, [r5], #-3740 @ 0xfffff164 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223600,23 +223600,23 @@ │ │ │ │ str fp, [r8, #24] │ │ │ │ ldm sp, {r4, r5, fp} │ │ │ │ str r0, [r8, #44] @ 0x2c │ │ │ │ add r0, r8, #28 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stm r0, {r9, sl, ip, lr} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e781c <__cxa_atexit@plt+0xda5e4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-3572 @ 0xfffff20c │ │ │ │ + strbeq r3, [r5], #-3556 @ 0xfffff21c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223653,23 +223653,23 @@ │ │ │ │ str r0, [r8, #44] @ 0x2c │ │ │ │ str r1, [r8, #48] @ 0x30 │ │ │ │ stm lr, {r3, r4, fp} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add lr, r8, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e78f0 <__cxa_atexit@plt+0xda6b8> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-3380 @ 0xfffff2cc │ │ │ │ + strbeq r3, [r5], #-3364 @ 0xfffff2dc │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223708,23 +223708,23 @@ │ │ │ │ ldr r3, [sp] │ │ │ │ add lr, r8, #16 │ │ │ │ stm lr, {r3, r4, fp} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add lr, r8, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e79cc <__cxa_atexit@plt+0xda794> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-3168 @ 0xfffff3a0 │ │ │ │ + strbeq r3, [r5], #-3152 @ 0xfffff3b0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -223770,23 +223770,23 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ add lr, r8, #28 │ │ │ │ str r4, [r8, #20] │ │ │ │ ldr r4, [sp] │ │ │ │ stm lr, {r4, sl, ip} │ │ │ │ mov r4, r5 │ │ │ │ mov r5, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e7ac4 <__cxa_atexit@plt+0xda88c> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-2948 @ 0xfffff47c │ │ │ │ + strbeq r3, [r5], #-2932 @ 0xfffff48c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -223837,23 +223837,23 @@ │ │ │ │ ldr fp, [sp, #24] │ │ │ │ mov r4, r5 │ │ │ │ str r6, [r8, #20] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r5, r9 │ │ │ │ stm lr, {r6, sl, ip} │ │ │ │ ldr r6, [sp, #20] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e7bd0 <__cxa_atexit@plt+0xda998> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r3, [r5], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, sl │ │ │ │ @@ -223907,23 +223907,23 @@ │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r8, #20] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r8, #28] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r8, #32] │ │ │ │ mov r5, sl │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r8 │ │ │ │ b e7ce8 <__cxa_atexit@plt+0xdaab0> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-2436 @ 0xfffff67c │ │ │ │ + strbeq r3, [r5], #-2420 @ 0xfffff68c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -223974,15 +223974,15 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r3, #28] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r3, #32] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r3, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -224163,15 +224163,15 @@ │ │ │ │ @ instruction: 0xffffef70 │ │ │ │ @ instruction: 0xffffefd4 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ @ instruction: 0xfffff158 │ │ │ │ @ instruction: 0xfffff1ac │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ - ldreq r6, [r5], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq r7, [r5], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e8128 <__cxa_atexit@plt+0xdaef0> │ │ │ │ ldr r3, [pc, #64] @ e8138 <__cxa_atexit@plt+0xdaf00> │ │ │ │ @@ -224190,15 +224190,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e8140 <__cxa_atexit@plt+0xdaf08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r6, [r5], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r7, [r5], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e8164 <__cxa_atexit@plt+0xdaf2c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -224222,16 +224222,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ e81c8 <__cxa_atexit@plt+0xdaf90> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r5], #-1092 @ 0xfffffbbc │ │ │ │ - strbeq r2, [r5], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r3, [r5], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r3, [r5], #-2120 @ 0xfffff7b8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ @@ -224281,21 +224281,21 @@ │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ mov r4, #68 @ 0x44 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-2544 @ 0xfffff610 │ │ │ │ + strbeq r3, [r5], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -224365,23 +224365,23 @@ │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e8410 <__cxa_atexit@plt+0xdb1d8> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-1372 @ 0xfffffaa4 │ │ │ │ + strbeq r3, [r5], #-1356 @ 0xfffffab4 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -224449,23 +224449,23 @@ │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e8560 <__cxa_atexit@plt+0xdb328> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq r3, [r5], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r0, fp │ │ │ │ @@ -224530,24 +224530,24 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e86a4 <__cxa_atexit@plt+0xdb46c> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - strbeq r2, [r5], #-704 @ 0xfffffd40 │ │ │ │ + strbeq r3, [r5], #-688 @ 0xfffffd50 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -224607,23 +224607,23 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e87d8 <__cxa_atexit@plt+0xdb5a0> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-384 @ 0xfffffe80 │ │ │ │ + strbeq r3, [r5], #-368 @ 0xfffffe90 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -224682,23 +224682,23 @@ │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e8904 <__cxa_atexit@plt+0xdb6cc> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r3, [r5], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -224754,23 +224754,23 @@ │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #20] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #28] │ │ │ │ mov r5, ip │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e8a24 <__cxa_atexit@plt+0xdb7ec> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-3892 @ 0xfffff0cc │ │ │ │ + strbeq r2, [r5], #-3876 @ 0xfffff0dc │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -224825,23 +224825,23 @@ │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #20] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #28] │ │ │ │ mov r5, ip │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e8b40 <__cxa_atexit@plt+0xdb908> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-3608 @ 0xfffff1e8 │ │ │ │ + strbeq r2, [r5], #-3592 @ 0xfffff1f8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -224887,23 +224887,23 @@ │ │ │ │ mov r8, r1 │ │ │ │ stm lr, {r5, sl, ip} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #28] │ │ │ │ mov r5, r0 │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq r2, [r5], #-3328 @ 0xfffff300 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -224946,23 +224946,23 @@ │ │ │ │ str sl, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r5, [r3, #32] │ │ │ │ mov r5, r0 │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-3104 @ 0xfffff3e0 │ │ │ │ + strbeq r2, [r5], #-3088 @ 0xfffff3f0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -225001,23 +225001,23 @@ │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #32] │ │ │ │ mov r5, r0 │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-2872 @ 0xfffff4c8 │ │ │ │ + strbeq r2, [r5], #-2856 @ 0xfffff4d8 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -225050,23 +225050,23 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r8, r1 │ │ │ │ str r5, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ str sl, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r3 │ │ │ │ b e8ec4 <__cxa_atexit@plt+0xdbc8c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-2660 @ 0xfffff59c │ │ │ │ + strbeq r2, [r5], #-2644 @ 0xfffff5ac │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -225095,23 +225095,23 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str sl, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-2476 @ 0xfffff654 │ │ │ │ + strbeq r2, [r5], #-2460 @ 0xfffff664 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -225137,23 +225137,23 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str sl, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-2300 @ 0xfffff704 │ │ │ │ + strbeq r2, [r5], #-2284 @ 0xfffff714 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -225175,23 +225175,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #-2144 @ 0xfffff7a0 │ │ │ │ + strbeq r2, [r5], #-2128 @ 0xfffff7b0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub ip, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ @@ -225212,24 +225212,24 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq r1, [r5], #-1988 @ 0xfffff83c │ │ │ │ + strbeq r2, [r5], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e91bc <__cxa_atexit@plt+0xdbf84> │ │ │ │ @@ -225244,32 +225244,32 @@ │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r8, [r2, #12] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r2 │ │ │ │ b e91cc <__cxa_atexit@plt+0xdbf94> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e91dc <__cxa_atexit@plt+0xdbfa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r5], #-672 @ 0xfffffd60 │ │ │ │ + ldreq r6, [r5], #-672 @ 0xfffffd60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r1, [r5], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq r2, [r5], #-1836 @ 0xfffff8d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9260 <__cxa_atexit@plt+0xdc028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -225289,15 +225289,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r1, [r5], #-872 @ 0xfffffc98 │ │ │ │ + strbeq r2, [r5], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e9294 <__cxa_atexit@plt+0xdc05c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -225307,15 +225307,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e92b8 <__cxa_atexit@plt+0xdc080> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225328,15 +225328,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r5], #-1804 @ 0xfffff8f4 │ │ │ │ + strbeq r2, [r5], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9360 <__cxa_atexit@plt+0xdc128> │ │ │ │ ldr r2, [pc, #64] @ e9368 <__cxa_atexit@plt+0xdc130> │ │ │ │ ldr r1, [pc, #64] @ e936c <__cxa_atexit@plt+0xdc134> │ │ │ │ @@ -225353,15 +225353,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r1, [r5], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r2, [r5], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b e7e04 <__cxa_atexit@plt+0xdabcc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -225377,29 +225377,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq e93d0 <__cxa_atexit@plt+0xdc198> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r1, [r5], #-496 @ 0xfffffe10 │ │ │ │ + strbeq r2, [r5], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225408,15 +225408,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -225441,24 +225441,24 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b e94e0 <__cxa_atexit@plt+0xdc2a8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r1, [r5], #-256 @ 0xffffff00 │ │ │ │ + strbeq r2, [r5], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e95a8 <__cxa_atexit@plt+0xdc370> │ │ │ │ @@ -225510,20 +225510,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r4, [r5], #-3788 @ 0xfffff134 │ │ │ │ - ldreq r4, [r5], #-3816 @ 0xfffff118 │ │ │ │ - strbeq r1, [r5], #-52 @ 0xffffffcc │ │ │ │ + ldreq r5, [r5], #-3788 @ 0xfffff134 │ │ │ │ + ldreq r5, [r5], #-3816 @ 0xfffff118 │ │ │ │ + strbeq r2, [r5], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - strbeq r1, [r5], #-68 @ 0xffffffbc │ │ │ │ + strbeq r2, [r5], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -225553,15 +225553,15 @@ │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - strbeq r0, [r5], #-3928 @ 0xfffff0a8 │ │ │ │ + strbeq r1, [r5], #-3912 @ 0xfffff0b8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e96f4 <__cxa_atexit@plt+0xdc4bc> │ │ │ │ @@ -225576,31 +225576,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq e96ec <__cxa_atexit@plt+0xdc4b4> │ │ │ │ ldr r3, [pc, #44] @ e9708 <__cxa_atexit@plt+0xdc4d0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r0, [r5], #-3804 @ 0xfffff124 │ │ │ │ + strbeq r1, [r5], #-3788 @ 0xfffff134 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e972c <__cxa_atexit@plt+0xdc4f4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225614,16 +225614,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e9788 <__cxa_atexit@plt+0xdc550> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r1, [r5], #-516 @ 0xfffffdfc │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r2, [r5], #-500 @ 0xfffffe0c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e97ec <__cxa_atexit@plt+0xdc5b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -225644,46 +225644,46 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r0, [r5], #-3548 @ 0xfffff224 │ │ │ │ + strbeq r1, [r5], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e9820 <__cxa_atexit@plt+0xdc5e8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e9504 <__cxa_atexit@plt+0xdc2cc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e986c <__cxa_atexit@plt+0xdc634> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ e9874 <__cxa_atexit@plt+0xdc63c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq r1, [r5], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9984 <__cxa_atexit@plt+0xdc74c> │ │ │ │ @@ -225734,15 +225734,15 @@ │ │ │ │ ldr r1, [pc, #100] @ e99b0 <__cxa_atexit@plt+0xdc778> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -225754,15 +225754,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r1, [r5], #-196 @ 0xffffff3c │ │ │ │ + strbeq r2, [r5], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ e9a94 <__cxa_atexit@plt+0xdc85c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -225802,25 +225802,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r0, [r5], #-4020 @ 0xfffff04c │ │ │ │ + strbeq r1, [r5], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e9b34 <__cxa_atexit@plt+0xdc8fc> │ │ │ │ @@ -225850,19 +225850,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r5], #-3820 @ 0xfffff114 │ │ │ │ + strbeq r1, [r5], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e9b98 <__cxa_atexit@plt+0xdc960> │ │ │ │ @@ -225944,26 +225944,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b e9cc0 <__cxa_atexit@plt+0xdca88> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r0, [r5], #-3636 @ 0xfffff1cc │ │ │ │ - strbeq r0, [r5], #-3448 @ 0xfffff288 │ │ │ │ + strbeq r1, [r5], #-3620 @ 0xfffff1dc │ │ │ │ + strbeq r1, [r5], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e9d70 <__cxa_atexit@plt+0xdcb38> │ │ │ │ @@ -225993,19 +225993,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r5], #-3248 @ 0xfffff350 │ │ │ │ + strbeq r1, [r5], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -226070,15 +226070,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - ldreq r4, [r5], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq r5, [r5], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi e9f50 <__cxa_atexit@plt+0xdcd18> │ │ │ │ ldr r7, [pc, #208] @ e9f94 <__cxa_atexit@plt+0xdcd5c> │ │ │ │ @@ -226135,18 +226135,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ - ldreq r4, [r5], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq r4, [r5], #-1324 @ 0xfffffad4 │ │ │ │ - strbeq r0, [r5], #-1692 @ 0xfffff964 │ │ │ │ - strbeq r0, [r5], #-2736 @ 0xfffff550 │ │ │ │ + ldreq r5, [r5], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq r5, [r5], #-1324 @ 0xfffffad4 │ │ │ │ + strbeq r1, [r5], #-1676 @ 0xfffff974 │ │ │ │ + strbeq r1, [r5], #-2720 @ 0xfffff560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e9ff4 <__cxa_atexit@plt+0xdcdbc> │ │ │ │ @@ -226158,16 +226158,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r5], #-1528 @ 0xfffffa08 │ │ │ │ - strbeq r0, [r5], #-2572 @ 0xfffff5f4 │ │ │ │ + strbeq r1, [r5], #-1512 @ 0xfffffa18 │ │ │ │ + strbeq r1, [r5], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b e9eb0 <__cxa_atexit@plt+0xdcc78> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -226191,26 +226191,26 @@ │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r8, [r2, #12] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a9c <__cxa_atexit@plt+0x3f4864> │ │ │ │ + b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ mov r6, r2 │ │ │ │ b ea098 <__cxa_atexit@plt+0xdce60> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ea0a8 <__cxa_atexit@plt+0xdce70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r5], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r5, [r5], #-980 @ 0xfffffc2c │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ - strbeq r0, [r5], #-2160 @ 0xfffff790 │ │ │ │ + strbeq r1, [r5], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -226231,15 +226231,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ea124 <__cxa_atexit@plt+0xdceec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe064 │ │ │ │ @ instruction: 0xffffe078 │ │ │ │ - ldreq r4, [r5], #-860 @ 0xfffffca4 │ │ │ │ + ldreq r5, [r5], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -226271,16 +226271,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r0, [r5], #-2788 @ 0xfffff51c │ │ │ │ - ldreq r4, [r5], #-732 @ 0xfffffd24 │ │ │ │ + strbeq r1, [r5], #-2772 @ 0xfffff52c │ │ │ │ + ldreq r5, [r5], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea270 <__cxa_atexit@plt+0xdd038> │ │ │ │ ldr r7, [pc, #172] @ ea298 <__cxa_atexit@plt+0xdd060> │ │ │ │ @@ -226325,16 +226325,16 @@ │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r4, [r5], #-532 @ 0xfffffdec │ │ │ │ - strbeq r0, [r5], #-2572 @ 0xfffff5f4 │ │ │ │ + ldreq r5, [r5], #-532 @ 0xfffffdec │ │ │ │ + strbeq r1, [r5], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ea318 <__cxa_atexit@plt+0xdd0e0> │ │ │ │ @@ -226359,271 +226359,271 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r5], #-2416 @ 0xfffff690 │ │ │ │ + strbeq r1, [r5], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea35c <__cxa_atexit@plt+0xdd124> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea364 <__cxa_atexit@plt+0xdd12c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-592 @ 0xfffffdb0 │ │ │ │ + strbeq r1, [r5], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea39c <__cxa_atexit@plt+0xdd164> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea3a4 <__cxa_atexit@plt+0xdd16c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-528 @ 0xfffffdf0 │ │ │ │ + strbeq r1, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea3dc <__cxa_atexit@plt+0xdd1a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea3e4 <__cxa_atexit@plt+0xdd1ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-464 @ 0xfffffe30 │ │ │ │ + strbeq r1, [r5], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea41c <__cxa_atexit@plt+0xdd1e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea424 <__cxa_atexit@plt+0xdd1ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-400 @ 0xfffffe70 │ │ │ │ + strbeq r1, [r5], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea45c <__cxa_atexit@plt+0xdd224> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea464 <__cxa_atexit@plt+0xdd22c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-336 @ 0xfffffeb0 │ │ │ │ + strbeq r1, [r5], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea49c <__cxa_atexit@plt+0xdd264> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea4a4 <__cxa_atexit@plt+0xdd26c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-272 @ 0xfffffef0 │ │ │ │ + strbeq r1, [r5], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea4dc <__cxa_atexit@plt+0xdd2a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea4e4 <__cxa_atexit@plt+0xdd2ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-208 @ 0xffffff30 │ │ │ │ + strbeq r1, [r5], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea51c <__cxa_atexit@plt+0xdd2e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea524 <__cxa_atexit@plt+0xdd2ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-144 @ 0xffffff70 │ │ │ │ + strbeq r1, [r5], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea55c <__cxa_atexit@plt+0xdd324> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea564 <__cxa_atexit@plt+0xdd32c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-80 @ 0xffffffb0 │ │ │ │ + strbeq r1, [r5], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea59c <__cxa_atexit@plt+0xdd364> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea5a4 <__cxa_atexit@plt+0xdd36c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5], #-16 │ │ │ │ + strbeq r1, [r5], #-0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea5dc <__cxa_atexit@plt+0xdd3a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea5e4 <__cxa_atexit@plt+0xdd3ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-4048 @ 0xfffff030 @ │ │ │ │ + strbeq r0, [r5], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea61c <__cxa_atexit@plt+0xdd3e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea624 <__cxa_atexit@plt+0xdd3ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-3984 @ 0xfffff070 @ │ │ │ │ + strbeq r0, [r5], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea65c <__cxa_atexit@plt+0xdd424> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea664 <__cxa_atexit@plt+0xdd42c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-3920 @ 0xfffff0b0 @ │ │ │ │ + strbeq r0, [r5], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea69c <__cxa_atexit@plt+0xdd464> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea6a4 <__cxa_atexit@plt+0xdd46c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-3856 @ 0xfffff0f0 @ │ │ │ │ + strbeq r0, [r5], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea6dc <__cxa_atexit@plt+0xdd4a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea6e4 <__cxa_atexit@plt+0xdd4ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-3792 @ 0xfffff130 @ │ │ │ │ + strbeq r0, [r5], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea71c <__cxa_atexit@plt+0xdd4e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ea724 <__cxa_atexit@plt+0xdd4ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-3728 @ 0xfffff170 @ │ │ │ │ + strbeq r0, [r5], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ea76c <__cxa_atexit@plt+0xdd534> │ │ │ │ @@ -226639,15 +226639,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ea784 <__cxa_atexit@plt+0xdd54c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r3, [r5], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq r4, [r5], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #324 @ 0x144 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ea9ec <__cxa_atexit@plt+0xdd7b4> │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -226798,15 +226798,15 @@ │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ bx r0 │ │ │ │ mov r6, #324 @ 0x144 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - strbeq r0, [r5], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r1, [r5], #-1060 @ 0xfffffbdc │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @@ -226833,20 +226833,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2872 @ 0xfffff4c8 @ │ │ │ │ - strbeq pc, [r4], #-3068 @ 0xfffff404 @ │ │ │ │ - strbeq pc, [r4], #-3680 @ 0xfffff1a0 @ │ │ │ │ + strbeq r0, [r5], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq r0, [r5], #-3052 @ 0xfffff414 │ │ │ │ + strbeq r0, [r5], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eaaf4 <__cxa_atexit@plt+0xdd8bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -226858,20 +226858,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2772 @ 0xfffff52c @ │ │ │ │ - strbeq pc, [r4], #-2968 @ 0xfffff468 @ │ │ │ │ - strbeq pc, [r4], #-3580 @ 0xfffff204 @ │ │ │ │ + strbeq r0, [r5], #-2756 @ 0xfffff53c │ │ │ │ + strbeq r0, [r5], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r0, [r5], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eab58 <__cxa_atexit@plt+0xdd920> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -226883,20 +226883,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2672 @ 0xfffff590 @ │ │ │ │ - strbeq pc, [r4], #-2868 @ 0xfffff4cc @ │ │ │ │ - strbeq pc, [r4], #-3480 @ 0xfffff268 @ │ │ │ │ + strbeq r0, [r5], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r0, [r5], #-2852 @ 0xfffff4dc │ │ │ │ + strbeq r0, [r5], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eabbc <__cxa_atexit@plt+0xdd984> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -226908,20 +226908,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2572 @ 0xfffff5f4 @ │ │ │ │ - strbeq pc, [r4], #-2768 @ 0xfffff530 @ │ │ │ │ - strbeq pc, [r4], #-3380 @ 0xfffff2cc @ │ │ │ │ + strbeq r0, [r5], #-2556 @ 0xfffff604 │ │ │ │ + strbeq r0, [r5], #-2752 @ 0xfffff540 │ │ │ │ + strbeq r0, [r5], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eac20 <__cxa_atexit@plt+0xdd9e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -226933,20 +226933,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2472 @ 0xfffff658 @ │ │ │ │ - strbeq pc, [r4], #-2668 @ 0xfffff594 @ │ │ │ │ - strbeq pc, [r4], #-3280 @ 0xfffff330 @ │ │ │ │ + strbeq r0, [r5], #-2456 @ 0xfffff668 │ │ │ │ + strbeq r0, [r5], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r0, [r5], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eac84 <__cxa_atexit@plt+0xdda4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -226958,20 +226958,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2372 @ 0xfffff6bc @ │ │ │ │ - strbeq pc, [r4], #-2568 @ 0xfffff5f8 @ │ │ │ │ - strbeq pc, [r4], #-3180 @ 0xfffff394 @ │ │ │ │ + strbeq r0, [r5], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq r0, [r5], #-2552 @ 0xfffff608 │ │ │ │ + strbeq r0, [r5], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eace8 <__cxa_atexit@plt+0xddab0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -226983,20 +226983,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2272 @ 0xfffff720 @ │ │ │ │ - strbeq pc, [r4], #-2468 @ 0xfffff65c @ │ │ │ │ - strbeq pc, [r4], #-3080 @ 0xfffff3f8 @ │ │ │ │ + strbeq r0, [r5], #-2256 @ 0xfffff730 │ │ │ │ + strbeq r0, [r5], #-2452 @ 0xfffff66c │ │ │ │ + strbeq r0, [r5], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ead4c <__cxa_atexit@plt+0xddb14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227008,20 +227008,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2172 @ 0xfffff784 @ │ │ │ │ - strbeq pc, [r4], #-2368 @ 0xfffff6c0 @ │ │ │ │ - strbeq pc, [r4], #-2980 @ 0xfffff45c @ │ │ │ │ + strbeq r0, [r5], #-2156 @ 0xfffff794 │ │ │ │ + strbeq r0, [r5], #-2352 @ 0xfffff6d0 │ │ │ │ + strbeq r0, [r5], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eadb0 <__cxa_atexit@plt+0xddb78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227033,20 +227033,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-2072 @ 0xfffff7e8 @ │ │ │ │ - strbeq pc, [r4], #-2268 @ 0xfffff724 @ │ │ │ │ - strbeq pc, [r4], #-2880 @ 0xfffff4c0 @ │ │ │ │ + strbeq r0, [r5], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r0, [r5], #-2252 @ 0xfffff734 │ │ │ │ + strbeq r0, [r5], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eae14 <__cxa_atexit@plt+0xddbdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227058,20 +227058,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-1972 @ 0xfffff84c @ │ │ │ │ - strbeq pc, [r4], #-2168 @ 0xfffff788 @ │ │ │ │ - strbeq pc, [r4], #-2780 @ 0xfffff524 @ │ │ │ │ + strbeq r0, [r5], #-1956 @ 0xfffff85c │ │ │ │ + strbeq r0, [r5], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r0, [r5], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eae78 <__cxa_atexit@plt+0xddc40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227083,20 +227083,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-1872 @ 0xfffff8b0 @ │ │ │ │ - strbeq pc, [r4], #-2068 @ 0xfffff7ec @ │ │ │ │ - strbeq pc, [r4], #-2680 @ 0xfffff588 @ │ │ │ │ + strbeq r0, [r5], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq r0, [r5], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq r0, [r5], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eaedc <__cxa_atexit@plt+0xddca4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227108,20 +227108,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-1772 @ 0xfffff914 @ │ │ │ │ - strbeq pc, [r4], #-1968 @ 0xfffff850 @ │ │ │ │ - strbeq pc, [r4], #-2580 @ 0xfffff5ec @ │ │ │ │ + strbeq r0, [r5], #-1756 @ 0xfffff924 │ │ │ │ + strbeq r0, [r5], #-1952 @ 0xfffff860 │ │ │ │ + strbeq r0, [r5], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eaf40 <__cxa_atexit@plt+0xddd08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227133,20 +227133,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-1672 @ 0xfffff978 @ │ │ │ │ - strbeq pc, [r4], #-1868 @ 0xfffff8b4 @ │ │ │ │ - strbeq pc, [r4], #-2480 @ 0xfffff650 @ │ │ │ │ + strbeq r0, [r5], #-1656 @ 0xfffff988 │ │ │ │ + strbeq r0, [r5], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq r0, [r5], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eafa4 <__cxa_atexit@plt+0xddd6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227158,20 +227158,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-1572 @ 0xfffff9dc @ │ │ │ │ - strbeq pc, [r4], #-1768 @ 0xfffff918 @ │ │ │ │ - strbeq pc, [r4], #-2380 @ 0xfffff6b4 @ │ │ │ │ + strbeq r0, [r5], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq r0, [r5], #-1752 @ 0xfffff928 │ │ │ │ + strbeq r0, [r5], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb008 <__cxa_atexit@plt+0xdddd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227183,20 +227183,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-1472 @ 0xfffffa40 @ │ │ │ │ - strbeq pc, [r4], #-1668 @ 0xfffff97c @ │ │ │ │ - strbeq pc, [r4], #-2280 @ 0xfffff718 @ │ │ │ │ + strbeq r0, [r5], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r0, [r5], #-1652 @ 0xfffff98c │ │ │ │ + strbeq r0, [r5], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb06c <__cxa_atexit@plt+0xdde34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -227208,20 +227208,20 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401314 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + b 40133c <__cxa_atexit@plt+0x3f4104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4], #-1372 @ 0xfffffaa4 @ │ │ │ │ - strbeq pc, [r4], #-1568 @ 0xfffff9e0 @ │ │ │ │ - strbeq pc, [r4], #-2180 @ 0xfffff77c @ │ │ │ │ + strbeq r0, [r5], #-1356 @ 0xfffffab4 │ │ │ │ + strbeq r0, [r5], #-1552 @ 0xfffff9f0 │ │ │ │ + strbeq r0, [r5], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb0b8 <__cxa_atexit@plt+0xdde80> │ │ │ │ ldr r8, [pc, #36] @ eb0c0 <__cxa_atexit@plt+0xdde88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -227230,31 +227230,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #124, 12 @ 0x7c00000 │ │ │ │ - strbeq pc, [r4], #-1268 @ 0xfffffb0c @ │ │ │ │ + mvnseq r8, #60, 22 @ 0xf000 │ │ │ │ + strbeq r0, [r5], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb104 <__cxa_atexit@plt+0xddecc> │ │ │ │ ldr r2, [pc, #40] @ eb114 <__cxa_atexit@plt+0xddedc> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -227284,16 +227284,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbeq pc, [r4], #-1100 @ 0xfffffbb4 @ │ │ │ │ - mvnseq r8, #763363328 @ 0x2d800000 │ │ │ │ + strbeq r0, [r5], #-1084 @ 0xfffffbc4 │ │ │ │ + mvnseq r8, #483328 @ 0x76000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb1e0 <__cxa_atexit@plt+0xddfa8> │ │ │ │ @@ -227301,15 +227301,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227341,16 +227341,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq pc, [r4], #-880 @ 0xfffffc90 @ │ │ │ │ - mvnseq r8, #-436207616 @ 0xe6000000 │ │ │ │ + strbeq r0, [r5], #-864 @ 0xfffffca0 │ │ │ │ + mvnseq r8, #2719744 @ 0x298000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb2cc <__cxa_atexit@plt+0xde094> │ │ │ │ @@ -227360,15 +227360,15 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227402,16 +227402,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq pc, [r4], #-644 @ 0xfffffd7c @ │ │ │ │ - mvnseq r8, #100663296 @ 0x6000000 │ │ │ │ + strbeq r0, [r5], #-628 @ 0xfffffd8c │ │ │ │ + mvnseq r8, #12976128 @ 0xc60000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb3c4 <__cxa_atexit@plt+0xde18c> │ │ │ │ @@ -227422,15 +227422,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227464,16 +227464,16 @@ │ │ │ │ b eb458 <__cxa_atexit@plt+0xde220> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq pc, [r4], #-388 @ 0xfffffe7c @ │ │ │ │ - mvnseq r8, #1275068416 @ 0x4c000000 │ │ │ │ + strbeq r0, [r5], #-372 @ 0xfffffe8c │ │ │ │ + mvnseq r8, #55312384 @ 0x34c0000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb4c0 <__cxa_atexit@plt+0xde288> │ │ │ │ @@ -227485,15 +227485,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ str lr, [r8, #4]! │ │ │ │ add lr, r8, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227527,16 +227527,16 @@ │ │ │ │ b eb554 <__cxa_atexit@plt+0xde31c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strbeq pc, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - mvnseq r8, #805306370 @ 0x30000002 │ │ │ │ + strbeq r0, [r5], #-120 @ 0xffffff88 │ │ │ │ + mvnseq r8, #238026752 @ 0xe300000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb5c4 <__cxa_atexit@plt+0xde38c> │ │ │ │ @@ -227550,15 +227550,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ add r0, r8, #16 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227592,16 +227592,16 @@ │ │ │ │ b eb658 <__cxa_atexit@plt+0xde420> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq lr, [r4], #-3972 @ 0xfffff07c │ │ │ │ - mvnseq r8, #-1073741814 @ 0xc000000a │ │ │ │ + strbeq pc, [r4], #-3956 @ 0xfffff08c @ │ │ │ │ + mvnseq r8, #985661440 @ 0x3ac00000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb6d0 <__cxa_atexit@plt+0xde498> │ │ │ │ @@ -227617,15 +227617,15 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ add r0, r8, #16 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227663,16 +227663,16 @@ │ │ │ │ b eb774 <__cxa_atexit@plt+0xde53c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq lr, [r4], #-3704 @ 0xfffff188 │ │ │ │ - mvnseq r8, #39 @ 0x27 │ │ │ │ + strbeq pc, [r4], #-3688 @ 0xfffff198 @ │ │ │ │ + mvnseq r8, #-419430400 @ 0xe7000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc eb7fc <__cxa_atexit@plt+0xde5c4> │ │ │ │ @@ -227692,15 +227692,15 @@ │ │ │ │ str fp, [r8, #24] │ │ │ │ ldr fp, [sp] │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227744,17 +227744,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b eb8bc <__cxa_atexit@plt+0xde684> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq pc, [r4], #-3396 @ 0xfffff2bc @ │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvnseq r7, #240, 28 @ 0xf00 │ │ │ │ + mvnseq r8, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -227776,15 +227776,15 @@ │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, r5, fp} │ │ │ │ ldm sp, {r5, fp} │ │ │ │ add r0, r8, #28 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stm r0, {r9, sl, ip, lr} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, sl │ │ │ │ @@ -227829,17 +227829,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b eba10 <__cxa_atexit@plt+0xde7d8> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-3072 @ 0xfffff400 │ │ │ │ + strbeq pc, [r4], #-3056 @ 0xfffff410 @ │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvnseq r7, #172, 26 @ 0x2b00 │ │ │ │ + mvnseq r8, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ebab4 <__cxa_atexit@plt+0xde87c> │ │ │ │ @@ -227866,15 +227866,15 @@ │ │ │ │ ldr r3, [sp] │ │ │ │ str lr, [r8, #40] @ 0x28 │ │ │ │ add lr, r8, #28 │ │ │ │ str r0, [r8, #44] @ 0x2c │ │ │ │ str r2, [r8, #12] │ │ │ │ str r3, [r8, #20] │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -227925,17 +227925,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b ebb90 <__cxa_atexit@plt+0xde958> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-2716 @ 0xfffff564 │ │ │ │ + strbeq pc, [r4], #-2700 @ 0xfffff574 @ │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvnseq r7, #18176 @ 0x4700 │ │ │ │ + mvnseq r8, #-1073741823 @ 0xc0000001 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ebc40 <__cxa_atexit@plt+0xdea08> │ │ │ │ @@ -227965,15 +227965,15 @@ │ │ │ │ add lr, r8, #28 │ │ │ │ str r3, [r8, #16] │ │ │ │ ldr r3, [sp] │ │ │ │ str r0, [r8, #44] @ 0x2c │ │ │ │ str r1, [r8, #48] @ 0x30 │ │ │ │ str r3, [r8, #20] │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -228031,17 +228031,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b ebd38 <__cxa_atexit@plt+0xdeb00> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-2324 @ 0xfffff6ec │ │ │ │ + strbeq pc, [r4], #-2308 @ 0xfffff6fc @ │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - mvnseq r7, #651264 @ 0x9f000 │ │ │ │ + mvnseq r7, #380 @ 0x17c │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ebdf0 <__cxa_atexit@plt+0xdebb8> │ │ │ │ @@ -228073,15 +228073,15 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ str r3, [r8, #16] │ │ │ │ ldr r3, [sp] │ │ │ │ add lr, r8, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -228141,17 +228141,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b ebef0 <__cxa_atexit@plt+0xdecb8> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-1892 @ 0xfffff89c │ │ │ │ + strbeq pc, [r4], #-1876 @ 0xfffff8ac @ │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mvnseq r7, #248, 16 @ 0xf80000 │ │ │ │ + mvnseq r7, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ bcc ebfb4 <__cxa_atexit@plt+0xded7c> │ │ │ │ @@ -228186,15 +228186,15 @@ │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ str r5, [r8, #16] │ │ │ │ ldr r5, [sp] │ │ │ │ add lr, r8, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ str r5, [r8, #20] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -228256,17 +228256,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b ec0bc <__cxa_atexit@plt+0xdee84> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq pc, [r4], #-1424 @ 0xfffffa70 @ │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - mvnseq r7, #16515072 @ 0xfc0000 │ │ │ │ + mvnseq r7, #261120 @ 0x3fc00 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #64 @ 0x40 │ │ │ │ cmp r3, sl │ │ │ │ bcc ec19c <__cxa_atexit@plt+0xdef64> │ │ │ │ mov r8, r6 │ │ │ │ @@ -228308,15 +228308,15 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r8, #20] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r8, #28] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r8, #32] │ │ │ │ mov r6, sl │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -228386,17 +228386,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b ec2c4 <__cxa_atexit@plt+0xdf08c> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-948 @ 0xfffffc4c │ │ │ │ + strbeq pc, [r4], #-932 @ 0xfffffc5c @ │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvnseq r7, #427819008 @ 0x19800000 │ │ │ │ + mvnseq r7, #155648 @ 0x26000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #68 @ 0x44 │ │ │ │ cmp r3, ip │ │ │ │ bcc ec3b0 <__cxa_atexit@plt+0xdf178> │ │ │ │ mov r8, r6 │ │ │ │ @@ -228441,15 +228441,15 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r8, #28] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r8, #32] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r8, #36] @ 0x24 │ │ │ │ mov r6, ip │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -228522,17 +228522,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ b ec4e4 <__cxa_atexit@plt+0xdf2ac> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4], #-416 @ 0xfffffe60 │ │ │ │ + strbeq pc, [r4], #-400 @ 0xfffffe70 @ │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvnseq r7, #1207959553 @ 0x48000001 │ │ │ │ + mvnseq r7, #1179648 @ 0x120000 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #72 @ 0x48 │ │ │ │ cmp r3, ip │ │ │ │ bcc ec5e0 <__cxa_atexit@plt+0xdf3a8> │ │ │ │ mov r8, r6 │ │ │ │ @@ -228581,15 +228581,15 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r8, #28] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r8, #32] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r8, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -228655,15 +228655,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - mvnseq r7, #-2147483632 @ 0x80000010 │ │ │ │ + mvnseq r7, #2097152 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ec76c <__cxa_atexit@plt+0xdf534> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -228688,17 +228688,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4], #-3680 @ 0xfffff1a0 │ │ │ │ - strbeq sp, [r4], #-3884 @ 0xfffff0d4 │ │ │ │ - strbeq sp, [r4], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq lr, [r4], #-3664 @ 0xfffff1b0 │ │ │ │ + strbeq lr, [r4], #-3868 @ 0xfffff0e4 │ │ │ │ + strbeq lr, [r4], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -228721,16 +228721,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq sp, [r4], #-3764 @ 0xfffff14c │ │ │ │ - strbeq sp, [r4], #-3544 @ 0xfffff228 │ │ │ │ + strbeq lr, [r4], #-3748 @ 0xfffff15c │ │ │ │ + strbeq lr, [r4], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ add r6, r6, #332 @ 0x14c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -228921,15 +228921,15 @@ │ │ │ │ @ instruction: 0xffffe40c │ │ │ │ @ instruction: 0xffffe46c │ │ │ │ @ instruction: 0xffffe4cc │ │ │ │ @ instruction: 0xffffe52c │ │ │ │ @ instruction: 0xffffe58c │ │ │ │ @ instruction: 0xffffe5a8 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - ldreq r1, [r5], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r2, [r5], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ecb9c <__cxa_atexit@plt+0xdf964> │ │ │ │ ldr r3, [pc, #92] @ ecbac <__cxa_atexit@plt+0xdf974> │ │ │ │ @@ -228955,15 +228955,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ecbb4 <__cxa_atexit@plt+0xdf97c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r1, [r5], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq r2, [r5], #-2316 @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ ecbf8 <__cxa_atexit@plt+0xdf9c0> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst sl, #3 │ │ │ │ @@ -229029,15 +229029,15 @@ │ │ │ │ ldr r7, [pc, #20] @ eccdc <__cxa_atexit@plt+0xdfaa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldreq r1, [r5], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r2, [r5], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -229061,32 +229061,32 @@ │ │ │ │ ldr r7, [pc, #28] @ ecd64 <__cxa_atexit@plt+0xdfb2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq sp, [r4], #-2192 @ 0xfffff770 │ │ │ │ - strbeq sp, [r4], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq r1, [r5], #-1900 @ 0xfffff894 │ │ │ │ + strbeq lr, [r4], #-2176 @ 0xfffff780 │ │ │ │ + strbeq lr, [r4], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq r2, [r5], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ecd9c <__cxa_atexit@plt+0xdfb64> │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ ecda0 <__cxa_atexit@plt+0xdfb68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ b ec820 <__cxa_atexit@plt+0xdf5e8> │ │ │ │ - strbeq sp, [r4], #-2300 @ 0xfffff704 │ │ │ │ - strbeq sp, [r4], #-2084 @ 0xfffff7dc │ │ │ │ + strbeq lr, [r4], #-2284 @ 0xfffff714 │ │ │ │ + strbeq lr, [r4], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -229102,15 +229102,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ece00 <__cxa_atexit@plt+0xdfbc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldreq r1, [r5], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r2, [r5], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -229135,17 +229135,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ece8c <__cxa_atexit@plt+0xdfc54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq sp, [r4], #-1900 @ 0xfffff894 │ │ │ │ - strbeq sp, [r4], #-2092 @ 0xfffff7d4 │ │ │ │ - ldreq r1, [r5], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq lr, [r4], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq lr, [r4], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq r2, [r5], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b ecb3c <__cxa_atexit@plt+0xdf904> │ │ │ │ @@ -229184,16 +229184,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbeq sp, [r4], #-2544 @ 0xfffff610 │ │ │ │ - ldreq r1, [r5], #-1420 @ 0xfffffa74 │ │ │ │ + strbeq lr, [r4], #-2528 @ 0xfffff620 │ │ │ │ + ldreq r2, [r5], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ecf9c <__cxa_atexit@plt+0xdfd64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ ecfa4 <__cxa_atexit@plt+0xdfd6c> │ │ │ │ @@ -229204,26 +229204,26 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ ecfac <__cxa_atexit@plt+0xdfd74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401aa4 <__cxa_atexit@plt+0x3f486c> │ │ │ │ + b 401bac <__cxa_atexit@plt+0x3f4974> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4], #-1580 @ 0xfffff9d4 │ │ │ │ - strbeq sp, [r4], #-2756 @ 0xfffff53c │ │ │ │ - strbeq sp, [r4], #-1776 @ 0xfffff910 │ │ │ │ + strbeq lr, [r4], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq lr, [r4], #-2740 @ 0xfffff54c │ │ │ │ + strbeq lr, [r4], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r8, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ed0c8 <__cxa_atexit@plt+0xdfe90> │ │ │ │ @@ -229279,25 +229279,25 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r3, #24] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #28] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r3, #32] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ mov r6, r3 │ │ │ │ b ed0d8 <__cxa_atexit@plt+0xdfea0> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4], #-1432 @ 0xfffffa68 │ │ │ │ - strbeq sp, [r4], #-3008 @ 0xfffff440 │ │ │ │ - ldreq r1, [r5], #-1472 @ 0xfffffa40 │ │ │ │ + strbeq lr, [r4], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq lr, [r4], #-2992 @ 0xfffff450 │ │ │ │ + ldreq r2, [r5], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed130 <__cxa_atexit@plt+0xdfef8> │ │ │ │ ldr r2, [pc, #40] @ ed138 <__cxa_atexit@plt+0xdff00> │ │ │ │ @@ -229305,19 +229305,19 @@ │ │ │ │ ldr r0, [pc, #36] @ ed13c <__cxa_atexit@plt+0xdff04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r1, [r5], #-1348 @ 0xfffffabc │ │ │ │ + ldreq r2, [r5], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ed168 <__cxa_atexit@plt+0xdff30> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -229325,16 +229325,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ed17c <__cxa_atexit@plt+0xdff44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4], #-2276 @ 0xfffff71c │ │ │ │ - ldreq r1, [r5], #-1344 @ 0xfffffac0 │ │ │ │ + strbeq lr, [r4], #-2260 @ 0xfffff72c │ │ │ │ + ldreq r2, [r5], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, ip │ │ │ │ bhi ed298 <__cxa_atexit@plt+0xe0060> │ │ │ │ @@ -229395,39 +229395,39 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, ip │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b ed2a8 <__cxa_atexit@plt+0xe0070> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq sp, [r4], #-984 @ 0xfffffc28 │ │ │ │ + strbeq lr, [r4], #-968 @ 0xfffffc38 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r5], #-916 @ 0xfffffc6c │ │ │ │ + ldreq r2, [r5], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq r1, [r5], #-984 @ 0xfffffc28 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r2, [r5], #-984 @ 0xfffffc28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -229502,18 +229502,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbeq sp, [r4], #-1704 @ 0xfffff958 │ │ │ │ + strbeq lr, [r4], #-1688 @ 0xfffff968 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq r1, [r5], #-660 @ 0xfffffd6c │ │ │ │ + ldreq r2, [r5], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ed5a0 <__cxa_atexit@plt+0xe0368> │ │ │ │ @@ -229589,28 +229589,28 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ add sl, r6, #217 @ 0xd9 │ │ │ │ mov r6, lr │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b ed5b4 <__cxa_atexit@plt+0xe037c> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4], #-276 @ 0xfffffeec │ │ │ │ + strbeq lr, [r4], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r1, [r5], #-256 @ 0xffffff00 │ │ │ │ + ldreq r2, [r5], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - strbeq sp, [r4], #-228 @ 0xffffff1c │ │ │ │ + strbeq lr, [r4], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ed608 <__cxa_atexit@plt+0xe03d0> │ │ │ │ @@ -229619,16 +229619,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sp, [r4], #-1100 @ 0xfffffbb4 │ │ │ │ - ldreq r1, [r5], #-132 @ 0xffffff7c │ │ │ │ + strbeq lr, [r4], #-1084 @ 0xfffffbc4 │ │ │ │ + ldreq r2, [r5], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed65c <__cxa_atexit@plt+0xe0424> │ │ │ │ ldr r2, [pc, #40] @ ed664 <__cxa_atexit@plt+0xe042c> │ │ │ │ @@ -229636,19 +229636,19 @@ │ │ │ │ ldr r0, [pc, #36] @ ed668 <__cxa_atexit@plt+0xe0430> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r0, [r5], #-3788 @ 0xfffff134 │ │ │ │ + ldreq r1, [r5], #-3788 @ 0xfffff134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ed694 <__cxa_atexit@plt+0xe045c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -229656,16 +229656,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ed6a8 <__cxa_atexit@plt+0xe0470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4], #-952 @ 0xfffffc48 │ │ │ │ - ldreq r1, [r5], #-72 @ 0xffffffb8 │ │ │ │ + strbeq lr, [r4], #-936 @ 0xfffffc58 │ │ │ │ + ldreq r2, [r5], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, ip │ │ │ │ bhi ed7c4 <__cxa_atexit@plt+0xe058c> │ │ │ │ @@ -229726,39 +229726,39 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, ip │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b ed7d4 <__cxa_atexit@plt+0xe059c> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strbeq ip, [r4], #-3756 @ 0xfffff154 │ │ │ │ + strbeq sp, [r4], #-3740 @ 0xfffff164 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5], #-3688 @ 0xfffff198 │ │ │ │ + ldreq r1, [r5], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq r0, [r5], #-3792 @ 0xfffff130 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r1, [r5], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -229834,18 +229834,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbeq sp, [r4], #-380 @ 0xfffffe84 │ │ │ │ + strbeq lr, [r4], #-364 @ 0xfffffe94 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq r0, [r5], #-3464 @ 0xfffff278 │ │ │ │ + ldreq r1, [r5], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi edaa4 <__cxa_atexit@plt+0xe086c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -229910,27 +229910,27 @@ │ │ │ │ str r4, [r2, #32] │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #-16] │ │ │ │ ldr r5, [pc, #56] @ edad0 <__cxa_atexit@plt+0xe0898> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ ldm fp, {r4, r5, fp} │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-3048 @ 0xfffff418 │ │ │ │ + strbeq sp, [r4], #-3032 @ 0xfffff428 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r0, [r5], #-3040 @ 0xfffff420 │ │ │ │ + ldreq r1, [r5], #-3040 @ 0xfffff420 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strbeq ip, [r4], #-3024 @ 0xfffff430 │ │ │ │ + strbeq sp, [r4], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc edb08 <__cxa_atexit@plt+0xe08d0> │ │ │ │ @@ -229939,16 +229939,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [r4], #-3916 @ 0xfffff0b4 │ │ │ │ - ldreq r0, [r5], #-2948 @ 0xfffff47c │ │ │ │ + strbeq sp, [r4], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq r1, [r5], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi edb5c <__cxa_atexit@plt+0xe0924> │ │ │ │ ldr r2, [pc, #40] @ edb64 <__cxa_atexit@plt+0xe092c> │ │ │ │ @@ -229956,19 +229956,19 @@ │ │ │ │ ldr r0, [pc, #36] @ edb68 <__cxa_atexit@plt+0xe0930> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r0, [r5], #-2508 @ 0xfffff634 │ │ │ │ + ldreq r1, [r5], #-2508 @ 0xfffff634 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne edb94 <__cxa_atexit@plt+0xe095c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -229976,16 +229976,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ edba8 <__cxa_atexit@plt+0xe0970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-3768 @ 0xfffff148 │ │ │ │ - ldreq r0, [r5], #-2904 @ 0xfffff4a8 │ │ │ │ + strbeq sp, [r4], #-3752 @ 0xfffff158 │ │ │ │ + ldreq r1, [r5], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi edcc8 <__cxa_atexit@plt+0xe0a90> │ │ │ │ @@ -230047,39 +230047,39 @@ │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b edcd8 <__cxa_atexit@plt+0xe0aa0> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - strbeq ip, [r4], #-2472 @ 0xfffff658 │ │ │ │ + strbeq sp, [r4], #-2456 @ 0xfffff668 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5], #-2404 @ 0xfffff69c │ │ │ │ + ldreq r1, [r5], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq r0, [r5], #-2524 @ 0xfffff624 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r1, [r5], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ mov ip, r5 │ │ │ │ @@ -230153,18 +230153,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #96 @ 0x60 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq ip, [r4], #-3200 @ 0xfffff380 │ │ │ │ + strbeq sp, [r4], #-3184 @ 0xfffff390 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldreq r0, [r5], #-2204 @ 0xfffff764 │ │ │ │ + ldreq r1, [r5], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, r0 │ │ │ │ bhi edfb0 <__cxa_atexit@plt+0xe0d78> │ │ │ │ @@ -230233,27 +230233,27 @@ │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [pc, #64] @ edfdc <__cxa_atexit@plt+0xe0da4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ ldr r5, [sp] │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b edfc0 <__cxa_atexit@plt+0xe0d88> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-1768 @ 0xfffff918 │ │ │ │ + strbeq sp, [r4], #-1752 @ 0xfffff928 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r0, [r5], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r1, [r5], #-1732 @ 0xfffff93c │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - strbeq ip, [r4], #-1740 @ 0xfffff934 │ │ │ │ + strbeq sp, [r4], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee014 <__cxa_atexit@plt+0xe0ddc> │ │ │ │ @@ -230262,16 +230262,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [r4], #-2624 @ 0xfffff5c0 │ │ │ │ - ldreq r0, [r5], #-1656 @ 0xfffff988 │ │ │ │ + strbeq sp, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ + ldreq r1, [r5], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee068 <__cxa_atexit@plt+0xe0e30> │ │ │ │ ldr r2, [pc, #40] @ ee070 <__cxa_atexit@plt+0xe0e38> │ │ │ │ @@ -230279,19 +230279,19 @@ │ │ │ │ ldr r0, [pc, #36] @ ee074 <__cxa_atexit@plt+0xe0e3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r0, [r5], #-1216 @ 0xfffffb40 │ │ │ │ + ldreq r1, [r5], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ee0a0 <__cxa_atexit@plt+0xe0e68> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -230299,16 +230299,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ee0b4 <__cxa_atexit@plt+0xe0e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-2476 @ 0xfffff654 │ │ │ │ - ldreq r0, [r5], #-1628 @ 0xfffff9a4 │ │ │ │ + strbeq sp, [r4], #-2460 @ 0xfffff664 │ │ │ │ + ldreq r1, [r5], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, ip │ │ │ │ bhi ee1c4 <__cxa_atexit@plt+0xe0f8c> │ │ │ │ @@ -230366,39 +230366,39 @@ │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r3, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r3, #32] │ │ │ │ mov r5, ip │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b ee1d4 <__cxa_atexit@plt+0xe0f9c> │ │ │ │ mov r5, #76 @ 0x4c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq sp, [r4], #-1172 @ 0xfffffb6c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq r1, [r5], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq r0, [r5], #-1264 @ 0xfffffb10 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r1, [r5], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ mov ip, r5 │ │ │ │ @@ -230467,18 +230467,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #92 @ 0x5c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq ip, [r4], #-1936 @ 0xfffff870 │ │ │ │ + strbeq sp, [r4], #-1920 @ 0xfffff880 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq r0, [r5], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r1, [r5], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, ip │ │ │ │ bhi ee484 <__cxa_atexit@plt+0xe124c> │ │ │ │ @@ -230542,27 +230542,27 @@ │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [pc, #64] @ ee4b0 <__cxa_atexit@plt+0xe1278> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, ip │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b ee494 <__cxa_atexit@plt+0xe125c> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-508 @ 0xfffffe04 │ │ │ │ + strbeq sp, [r4], #-492 @ 0xfffffe14 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r0, [r5], #-476 @ 0xfffffe24 │ │ │ │ + ldreq r1, [r5], #-476 @ 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq ip, [r4], #-504 @ 0xfffffe08 │ │ │ │ + strbeq sp, [r4], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee4e8 <__cxa_atexit@plt+0xe12b0> │ │ │ │ @@ -230571,16 +230571,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [r4], #-1388 @ 0xfffffa94 │ │ │ │ - ldreq r0, [r5], #-420 @ 0xfffffe5c │ │ │ │ + strbeq sp, [r4], #-1372 @ 0xfffffaa4 │ │ │ │ + ldreq r1, [r5], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee53c <__cxa_atexit@plt+0xe1304> │ │ │ │ ldr r2, [pc, #40] @ ee544 <__cxa_atexit@plt+0xe130c> │ │ │ │ @@ -230588,19 +230588,19 @@ │ │ │ │ ldr r0, [pc, #36] @ ee548 <__cxa_atexit@plt+0xe1310> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [r4], #-4076 @ 0xfffff014 │ │ │ │ + ldreq r0, [r5], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ee574 <__cxa_atexit@plt+0xe133c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -230608,16 +230608,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ee588 <__cxa_atexit@plt+0xe1350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-1240 @ 0xfffffb28 │ │ │ │ - ldreq r0, [r5], #-408 @ 0xfffffe68 │ │ │ │ + strbeq sp, [r4], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq r1, [r5], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ee67c <__cxa_atexit@plt+0xe1444> │ │ │ │ @@ -230668,39 +230668,39 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ str lr, [r3, #64] @ 0x40 │ │ │ │ str r3, [r3, #68] @ 0x44 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b ee68c <__cxa_atexit@plt+0xe1454> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-4052 @ 0xfffff02c │ │ │ │ + strbeq ip, [r4], #-4036 @ 0xfffff03c │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r4], #-4016 @ 0xfffff050 │ │ │ │ + ldreq r0, [r5], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq r0, [r5], #-72 @ 0xffffffb8 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r1, [r5], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -230767,17 +230767,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq ip, [r4], #-712 @ 0xfffffd38 │ │ │ │ + strbeq sp, [r4], #-696 @ 0xfffffd48 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq pc, [r4], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq r0, [r5], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, ip │ │ │ │ bhi ee930 <__cxa_atexit@plt+0xe16f8> │ │ │ │ @@ -230841,27 +230841,27 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [pc, #60] @ ee95c <__cxa_atexit@plt+0xe1724> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, ip │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b ee940 <__cxa_atexit@plt+0xe1708> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq ip, [r4], #-3392 @ 0xfffff2c0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq r0, [r5], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq fp, [r4], #-3400 @ 0xfffff2b8 │ │ │ │ + strbeq ip, [r4], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ee994 <__cxa_atexit@plt+0xe175c> │ │ │ │ @@ -230870,16 +230870,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [r4], #-192 @ 0xffffff40 │ │ │ │ - ldreq pc, [r4], #-3320 @ 0xfffff308 │ │ │ │ + strbeq sp, [r4], #-176 @ 0xffffff50 │ │ │ │ + ldreq r0, [r5], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee9e8 <__cxa_atexit@plt+0xe17b0> │ │ │ │ ldr r2, [pc, #40] @ ee9f0 <__cxa_atexit@plt+0xe17b8> │ │ │ │ @@ -230887,19 +230887,19 @@ │ │ │ │ ldr r0, [pc, #36] @ ee9f4 <__cxa_atexit@plt+0xe17bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [r4], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r0, [r5], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne eea20 <__cxa_atexit@plt+0xe17e8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -230907,16 +230907,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ eea34 <__cxa_atexit@plt+0xe17fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4], #-44 @ 0xffffffd4 │ │ │ │ - ldreq pc, [r4], #-3324 @ 0xfffff304 │ │ │ │ + strbeq sp, [r4], #-28 @ 0xffffffe4 │ │ │ │ + ldreq r0, [r5], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eeb20 <__cxa_atexit@plt+0xe18e8> │ │ │ │ @@ -230965,39 +230965,39 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ stm lr, {r1, r8, r9, sl, ip} │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b eeb30 <__cxa_atexit@plt+0xe18f8> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq ip, [r4], #-2840 @ 0xfffff4e8 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r4], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r0, [r5], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq pc, [r4], #-2996 @ 0xfffff44c │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r0, [r5], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -231058,18 +231058,18 @@ │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq fp, [r4], #-3648 @ 0xfffff1c0 │ │ │ │ + strbeq ip, [r4], #-3632 @ 0xfffff1d0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq pc, [r4], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r0, [r5], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eedb8 <__cxa_atexit@plt+0xe1b80> │ │ │ │ @@ -231131,27 +231131,27 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #32] │ │ │ │ ldr r5, [pc, #60] @ eede4 <__cxa_atexit@plt+0xe1bac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b eedc8 <__cxa_atexit@plt+0xe1b90> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-2240 @ 0xfffff740 │ │ │ │ + strbeq ip, [r4], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq pc, [r4], #-2164 @ 0xfffff78c │ │ │ │ + ldreq r0, [r5], #-2164 @ 0xfffff78c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - strbeq fp, [r4], #-2240 @ 0xfffff740 │ │ │ │ + strbeq ip, [r4], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eee1c <__cxa_atexit@plt+0xe1be4> │ │ │ │ @@ -231160,16 +231160,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [r4], #-3128 @ 0xfffff3c8 │ │ │ │ - ldreq pc, [r4], #-2160 @ 0xfffff790 │ │ │ │ + strbeq ip, [r4], #-3112 @ 0xfffff3d8 │ │ │ │ + ldreq r0, [r5], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eee70 <__cxa_atexit@plt+0xe1c38> │ │ │ │ ldr r2, [pc, #40] @ eee78 <__cxa_atexit@plt+0xe1c40> │ │ │ │ @@ -231177,19 +231177,19 @@ │ │ │ │ ldr r0, [pc, #36] @ eee7c <__cxa_atexit@plt+0xe1c44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [r4], #-1720 @ 0xfffff948 │ │ │ │ + ldreq r0, [r5], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne eeea8 <__cxa_atexit@plt+0xe1c70> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -231197,16 +231197,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ eeebc <__cxa_atexit@plt+0xe1c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-2980 @ 0xfffff45c │ │ │ │ - ldreq pc, [r4], #-2180 @ 0xfffff77c │ │ │ │ + strbeq ip, [r4], #-2964 @ 0xfffff46c │ │ │ │ + ldreq r0, [r5], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eef90 <__cxa_atexit@plt+0xe1d58> │ │ │ │ @@ -231249,39 +231249,39 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ str lr, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b eefa0 <__cxa_atexit@plt+0xe1d68> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-1696 @ 0xfffff960 │ │ │ │ + strbeq ip, [r4], #-1680 @ 0xfffff970 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r4], #-1692 @ 0xfffff964 │ │ │ │ + ldreq r0, [r5], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq pc, [r4], #-1876 @ 0xfffff8ac │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r0, [r5], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ mov lr, r5 │ │ │ │ @@ -231340,18 +231340,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strbeq fp, [r4], #-2524 @ 0xfffff624 │ │ │ │ + strbeq ip, [r4], #-2508 @ 0xfffff634 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - ldreq pc, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ + ldreq r0, [r5], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ef1f8 <__cxa_atexit@plt+0xe1fc0> │ │ │ │ @@ -231403,27 +231403,27 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #28] │ │ │ │ ldr r5, [pc, #60] @ ef224 <__cxa_atexit@plt+0xe1fec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b ef208 <__cxa_atexit@plt+0xe1fd0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-1108 @ 0xfffffbac │ │ │ │ + strbeq ip, [r4], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq pc, [r4], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq r0, [r5], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq fp, [r4], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq ip, [r4], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef25c <__cxa_atexit@plt+0xe2024> │ │ │ │ @@ -231432,16 +231432,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [r4], #-2040 @ 0xfffff808 │ │ │ │ - ldreq pc, [r4], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq ip, [r4], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r0, [r5], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef2b0 <__cxa_atexit@plt+0xe2078> │ │ │ │ ldr r2, [pc, #40] @ ef2b8 <__cxa_atexit@plt+0xe2080> │ │ │ │ @@ -231449,19 +231449,19 @@ │ │ │ │ ldr r0, [pc, #36] @ ef2bc <__cxa_atexit@plt+0xe2084> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [r4], #-632 @ 0xfffffd88 │ │ │ │ + ldreq r0, [r5], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ef2e8 <__cxa_atexit@plt+0xe20b0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -231469,16 +231469,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ef2fc <__cxa_atexit@plt+0xe20c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-1892 @ 0xfffff89c │ │ │ │ - ldreq pc, [r4], #-1108 @ 0xfffffbac │ │ │ │ + strbeq ip, [r4], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq r0, [r5], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ef3c8 <__cxa_atexit@plt+0xe2190> │ │ │ │ @@ -231519,39 +231519,39 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stm lr, {r1, r8, r9, sl, ip} │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b ef3d8 <__cxa_atexit@plt+0xe21a0> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-608 @ 0xfffffda0 │ │ │ │ + strbeq ip, [r4], #-592 @ 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r4], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r0, [r5], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq pc, [r4], #-812 @ 0xfffffcd4 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r0, [r5], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -231605,16 +231605,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq fp, [r4], #-1368 @ 0xfffffaa8 │ │ │ │ - ldreq pc, [r4], #-580 @ 0xfffffdbc │ │ │ │ + strbeq ip, [r4], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq r0, [r5], #-580 @ 0xfffffdbc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ef5fc <__cxa_atexit@plt+0xe23c4> │ │ │ │ @@ -231660,27 +231660,27 @@ │ │ │ │ stm lr, {r4, r8, fp} │ │ │ │ ldr r5, [pc, #64] @ ef628 <__cxa_atexit@plt+0xe23f0> │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b ef60c <__cxa_atexit@plt+0xe23d4> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-64 @ 0xffffffc0 │ │ │ │ + strbeq ip, [r4], #-48 @ 0xffffffd0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq lr, [r4], #-4072 @ 0xfffff018 │ │ │ │ + ldreq pc, [r4], #-4072 @ 0xfffff018 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - strbeq fp, [r4], #-124 @ 0xffffff84 │ │ │ │ + strbeq ip, [r4], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef660 <__cxa_atexit@plt+0xe2428> │ │ │ │ @@ -231689,16 +231689,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [r4], #-1012 @ 0xfffffc0c │ │ │ │ - ldreq pc, [r4], #-44 @ 0xffffffd4 │ │ │ │ + strbeq ip, [r4], #-996 @ 0xfffffc1c │ │ │ │ + ldreq r0, [r5], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef6b4 <__cxa_atexit@plt+0xe247c> │ │ │ │ ldr r2, [pc, #40] @ ef6bc <__cxa_atexit@plt+0xe2484> │ │ │ │ @@ -231706,19 +231706,19 @@ │ │ │ │ ldr r0, [pc, #36] @ ef6c0 <__cxa_atexit@plt+0xe2488> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [r4], #-3700 @ 0xfffff18c │ │ │ │ + ldreq pc, [r4], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ef6ec <__cxa_atexit@plt+0xe24b4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -231726,16 +231726,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ef700 <__cxa_atexit@plt+0xe24c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4], #-864 @ 0xfffffca0 │ │ │ │ - ldreq pc, [r4], #-96 @ 0xffffffa0 │ │ │ │ + strbeq ip, [r4], #-848 @ 0xfffffcb0 │ │ │ │ + ldreq r0, [r5], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ef798 <__cxa_atexit@plt+0xe2560> │ │ │ │ @@ -231763,39 +231763,39 @@ │ │ │ │ stm r2, {r0, r1, r8, r9, sl, ip, lr} │ │ │ │ str fp, [r3, #40] @ 0x28 │ │ │ │ str r4, [r3, #44] @ 0x2c │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ sub r8, r6, #3 │ │ │ │ ldm sp, {r4, r5, fp} │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b ef7a8 <__cxa_atexit@plt+0xe2570> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq fp, [r4], #-3660 @ 0xfffff1b4 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r4], #-3732 @ 0xfffff16c │ │ │ │ + ldreq pc, [r4], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq lr, [r4], #-3948 @ 0xfffff094 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq pc, [r4], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -231843,16 +231843,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq fp, [r4], #-420 @ 0xfffffe5c │ │ │ │ - ldreq lr, [r4], #-3740 @ 0xfffff164 │ │ │ │ + strbeq ip, [r4], #-404 @ 0xfffffe6c │ │ │ │ + ldreq pc, [r4], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ef9a0 <__cxa_atexit@plt+0xe2768> │ │ │ │ @@ -231893,27 +231893,27 @@ │ │ │ │ ldr r5, [pc, #68] @ ef9cc <__cxa_atexit@plt+0xe2794> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ ldm sp, {r4, r5} │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b ef9b0 <__cxa_atexit@plt+0xe2778> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-3204 @ 0xfffff37c │ │ │ │ + strbeq fp, [r4], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq lr, [r4], #-3092 @ 0xfffff3ec │ │ │ │ + ldreq pc, [r4], #-3092 @ 0xfffff3ec │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strbeq sl, [r4], #-3288 @ 0xfffff328 │ │ │ │ + strbeq fp, [r4], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc efa04 <__cxa_atexit@plt+0xe27cc> │ │ │ │ @@ -231922,16 +231922,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq fp, [r4], #-80 @ 0xffffffb0 │ │ │ │ - ldreq lr, [r4], #-3208 @ 0xfffff378 │ │ │ │ + strbeq ip, [r4], #-64 @ 0xffffffc0 │ │ │ │ + ldreq pc, [r4], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi efa58 <__cxa_atexit@plt+0xe2820> │ │ │ │ ldr r2, [pc, #40] @ efa60 <__cxa_atexit@plt+0xe2828> │ │ │ │ @@ -231939,19 +231939,19 @@ │ │ │ │ ldr r0, [pc, #36] @ efa64 <__cxa_atexit@plt+0xe282c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [r4], #-2768 @ 0xfffff530 │ │ │ │ + ldreq pc, [r4], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne efa90 <__cxa_atexit@plt+0xe2858> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -231959,16 +231959,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ efaa4 <__cxa_atexit@plt+0xe286c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-4028 @ 0xfffff044 │ │ │ │ - ldreq lr, [r4], #-3276 @ 0xfffff334 │ │ │ │ + strbeq fp, [r4], #-4012 @ 0xfffff054 │ │ │ │ + ldreq pc, [r4], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi efb40 <__cxa_atexit@plt+0xe2908> │ │ │ │ @@ -231997,39 +231997,39 @@ │ │ │ │ add r0, r3, #36 @ 0x24 │ │ │ │ add lr, pc, lr │ │ │ │ stm r0, {r4, fp, lr} │ │ │ │ mov r4, r5 │ │ │ │ sub r8, r6, #3 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b efb50 <__cxa_atexit@plt+0xe2918> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-2744 @ 0xfffff548 │ │ │ │ + strbeq fp, [r4], #-2728 @ 0xfffff558 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r4], #-2796 @ 0xfffff514 │ │ │ │ + ldreq pc, [r4], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq lr, [r4], #-3028 @ 0xfffff42c │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq pc, [r4], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232074,16 +232074,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq sl, [r4], #-3592 @ 0xfffff1f8 │ │ │ │ - ldreq lr, [r4], #-2832 @ 0xfffff4f0 │ │ │ │ + strbeq fp, [r4], #-3576 @ 0xfffff208 │ │ │ │ + ldreq pc, [r4], #-2832 @ 0xfffff4f0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi efd34 <__cxa_atexit@plt+0xe2afc> │ │ │ │ @@ -232122,27 +232122,27 @@ │ │ │ │ ldr r5, [pc, #68] @ efd60 <__cxa_atexit@plt+0xe2b28> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ ldm sp, {r4, r5} │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ mov r6, r3 │ │ │ │ b efd44 <__cxa_atexit@plt+0xe2b0c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-2280 @ 0xfffff718 │ │ │ │ + strbeq fp, [r4], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq lr, [r4], #-2156 @ 0xfffff794 │ │ │ │ + ldreq pc, [r4], #-2156 @ 0xfffff794 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq sl, [r4], #-2372 @ 0xfffff6bc │ │ │ │ + strbeq fp, [r4], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc efd98 <__cxa_atexit@plt+0xe2b60> │ │ │ │ @@ -232151,16 +232151,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r4], #-3260 @ 0xfffff344 │ │ │ │ - ldreq lr, [r4], #-2292 @ 0xfffff70c │ │ │ │ + strbeq fp, [r4], #-3244 @ 0xfffff354 │ │ │ │ + ldreq pc, [r4], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi efdec <__cxa_atexit@plt+0xe2bb4> │ │ │ │ ldr r2, [pc, #40] @ efdf4 <__cxa_atexit@plt+0xe2bbc> │ │ │ │ @@ -232168,19 +232168,19 @@ │ │ │ │ ldr r0, [pc, #36] @ efdf8 <__cxa_atexit@plt+0xe2bc0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [r4], #-1852 @ 0xfffff8c4 │ │ │ │ + ldreq pc, [r4], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne efe24 <__cxa_atexit@plt+0xe2bec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -232188,16 +232188,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ efe38 <__cxa_atexit@plt+0xe2c00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-3112 @ 0xfffff3d8 │ │ │ │ - ldreq lr, [r4], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq fp, [r4], #-3096 @ 0xfffff3e8 │ │ │ │ + ldreq pc, [r4], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi efec4 <__cxa_atexit@plt+0xe2c8c> │ │ │ │ @@ -232222,39 +232222,39 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r8, r9, sl, ip} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b efed4 <__cxa_atexit@plt+0xe2c9c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq sl, [r4], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq fp, [r4], #-1804 @ 0xfffff8f4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r4], #-1896 @ 0xfffff898 │ │ │ │ + ldreq pc, [r4], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq lr, [r4], #-2144 @ 0xfffff7a0 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq pc, [r4], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232297,16 +232297,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq sl, [r4], #-2700 @ 0xfffff574 │ │ │ │ - ldreq lr, [r4], #-1956 @ 0xfffff85c │ │ │ │ + strbeq fp, [r4], #-2684 @ 0xfffff584 │ │ │ │ + ldreq pc, [r4], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f00a0 <__cxa_atexit@plt+0xe2e68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -232341,27 +232341,27 @@ │ │ │ │ ldr r5, [pc, #68] @ f00cc <__cxa_atexit@plt+0xe2e94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, r2 │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-1392 @ 0xfffffa90 │ │ │ │ + strbeq fp, [r4], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq lr, [r4], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq pc, [r4], #-1260 @ 0xfffffb14 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq sl, [r4], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq fp, [r4], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f0104 <__cxa_atexit@plt+0xe2ecc> │ │ │ │ @@ -232370,16 +232370,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r4], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq lr, [r4], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq fp, [r4], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq pc, [r4], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0158 <__cxa_atexit@plt+0xe2f20> │ │ │ │ ldr r2, [pc, #40] @ f0160 <__cxa_atexit@plt+0xe2f28> │ │ │ │ @@ -232387,19 +232387,19 @@ │ │ │ │ ldr r0, [pc, #36] @ f0164 <__cxa_atexit@plt+0xe2f2c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [r4], #-976 @ 0xfffffc30 │ │ │ │ + ldreq pc, [r4], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f0190 <__cxa_atexit@plt+0xe2f58> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -232407,16 +232407,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f01a4 <__cxa_atexit@plt+0xe2f6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-2236 @ 0xfffff744 │ │ │ │ - ldreq lr, [r4], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq fp, [r4], #-2220 @ 0xfffff754 │ │ │ │ + ldreq pc, [r4], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f021c <__cxa_atexit@plt+0xe2fe4> │ │ │ │ @@ -232436,39 +232436,39 @@ │ │ │ │ ldr lr, [pc, #60] @ f0240 <__cxa_atexit@plt+0xe3008> │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, r8, r9, sl, ip, lr} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b f022c <__cxa_atexit@plt+0xe2ff4> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq sl, [r4], #-944 @ 0xfffffc50 │ │ │ │ + strbeq fp, [r4], #-928 @ 0xfffffc60 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r4], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq pc, [r4], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq lr, [r4], #-1304 @ 0xfffffae8 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq pc, [r4], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov ip, r8 │ │ │ │ @@ -232509,16 +232509,16 @@ │ │ │ │ mov r8, ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq sl, [r4], #-1856 @ 0xfffff8c0 │ │ │ │ - ldreq lr, [r4], #-1124 @ 0xfffffb9c │ │ │ │ + strbeq fp, [r4], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq pc, [r4], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f03d8 <__cxa_atexit@plt+0xe31a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -232547,27 +232547,27 @@ │ │ │ │ add r5, r3, #12 │ │ │ │ stm r5, {r1, r2, sl, lr} │ │ │ │ ldr r5, [pc, #60] @ f0404 <__cxa_atexit@plt+0xe31cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-544 @ 0xfffffde0 │ │ │ │ + strbeq fp, [r4], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq lr, [r4], #-432 @ 0xfffffe50 │ │ │ │ + ldreq pc, [r4], #-432 @ 0xfffffe50 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strbeq sl, [r4], #-672 @ 0xfffffd60 │ │ │ │ + strbeq fp, [r4], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f043c <__cxa_atexit@plt+0xe3204> │ │ │ │ @@ -232576,16 +232576,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r4], #-1560 @ 0xfffff9e8 │ │ │ │ - ldreq lr, [r4], #-592 @ 0xfffffdb0 │ │ │ │ + strbeq fp, [r4], #-1544 @ 0xfffff9f8 │ │ │ │ + ldreq pc, [r4], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0490 <__cxa_atexit@plt+0xe3258> │ │ │ │ ldr r2, [pc, #40] @ f0498 <__cxa_atexit@plt+0xe3260> │ │ │ │ @@ -232593,19 +232593,19 @@ │ │ │ │ ldr r0, [pc, #36] @ f049c <__cxa_atexit@plt+0xe3264> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [r4], #-152 @ 0xffffff68 │ │ │ │ + ldreq pc, [r4], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f04c8 <__cxa_atexit@plt+0xe3290> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -232613,16 +232613,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f04dc <__cxa_atexit@plt+0xe32a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-1412 @ 0xfffffa7c │ │ │ │ - ldreq lr, [r4], #-708 @ 0xfffffd3c │ │ │ │ + strbeq fp, [r4], #-1396 @ 0xfffffa8c │ │ │ │ + ldreq pc, [r4], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f0554 <__cxa_atexit@plt+0xe331c> │ │ │ │ @@ -232642,39 +232642,39 @@ │ │ │ │ ldr lr, [pc, #60] @ f0578 <__cxa_atexit@plt+0xe3340> │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, r8, r9, sl, lr} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b f0564 <__cxa_atexit@plt+0xe332c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq sl, [r4], #-120 @ 0xffffff88 │ │ │ │ + strbeq fp, [r4], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r4], #-216 @ 0xffffff28 │ │ │ │ + ldreq pc, [r4], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq lr, [r4], #-496 @ 0xfffffe10 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq pc, [r4], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232709,17 +232709,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq sl, [r4], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq fp, [r4], #-1056 @ 0xfffffbe0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq lr, [r4], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq pc, [r4], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi f06f8 <__cxa_atexit@plt+0xe34c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -232747,27 +232747,27 @@ │ │ │ │ stmib r3, {r0, lr} │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ ldr r5, [pc, #56] @ f0724 <__cxa_atexit@plt+0xe34ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, ip │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4], #-3836 @ 0xfffff104 │ │ │ │ + strbeq sl, [r4], #-3820 @ 0xfffff114 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [r4], #-3704 @ 0xfffff188 │ │ │ │ + ldreq lr, [r4], #-3704 @ 0xfffff188 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r9, [r4], #-3964 @ 0xfffff084 │ │ │ │ + strbeq sl, [r4], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f075c <__cxa_atexit@plt+0xe3524> │ │ │ │ @@ -232776,16 +232776,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq sl, [r4], #-760 @ 0xfffffd08 │ │ │ │ - ldreq sp, [r4], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq fp, [r4], #-744 @ 0xfffffd18 │ │ │ │ + ldreq lr, [r4], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f07b0 <__cxa_atexit@plt+0xe3578> │ │ │ │ ldr r2, [pc, #40] @ f07b8 <__cxa_atexit@plt+0xe3580> │ │ │ │ @@ -232793,19 +232793,19 @@ │ │ │ │ ldr r0, [pc, #36] @ f07bc <__cxa_atexit@plt+0xe3584> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [r4], #-3448 @ 0xfffff288 │ │ │ │ + ldreq lr, [r4], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f07e8 <__cxa_atexit@plt+0xe35b0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -232813,16 +232813,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f07fc <__cxa_atexit@plt+0xe35c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4], #-612 @ 0xfffffd9c │ │ │ │ - ldreq sp, [r4], #-4020 @ 0xfffff04c │ │ │ │ + strbeq fp, [r4], #-596 @ 0xfffffdac │ │ │ │ + ldreq lr, [r4], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f0874 <__cxa_atexit@plt+0xe363c> │ │ │ │ @@ -232842,39 +232842,39 @@ │ │ │ │ ldr lr, [pc, #60] @ f0898 <__cxa_atexit@plt+0xe3660> │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, r8, r9, lr} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b f0884 <__cxa_atexit@plt+0xe364c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r9, [r4], #-3416 @ 0xfffff2a8 │ │ │ │ + strbeq sl, [r4], #-3400 @ 0xfffff2b8 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r4], #-3512 @ 0xfffff248 │ │ │ │ + ldreq lr, [r4], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq sp, [r4], #-3808 @ 0xfffff120 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq lr, [r4], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232907,17 +232907,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq sl, [r4], #-288 @ 0xfffffee0 │ │ │ │ + strbeq fp, [r4], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq sp, [r4], #-3656 @ 0xfffff1b8 │ │ │ │ + ldreq lr, [r4], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi f0a0c <__cxa_atexit@plt+0xe37d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -232944,27 +232944,27 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ ldr r5, [pc, #60] @ f0a38 <__cxa_atexit@plt+0xe3800> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, ip │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r9, [r4], #-3036 @ 0xfffff424 │ │ │ │ + strbeq sl, [r4], #-3020 @ 0xfffff434 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [r4], #-2876 @ 0xfffff4c4 │ │ │ │ - strbeq r9, [r4], #-3176 @ 0xfffff398 │ │ │ │ + ldreq lr, [r4], #-2876 @ 0xfffff4c4 │ │ │ │ + strbeq sl, [r4], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f0a70 <__cxa_atexit@plt+0xe3838> │ │ │ │ @@ -232973,16 +232973,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r4], #-4068 @ 0xfffff01c │ │ │ │ - ldreq sp, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ + strbeq sl, [r4], #-4052 @ 0xfffff02c │ │ │ │ + ldreq lr, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0ac4 <__cxa_atexit@plt+0xe388c> │ │ │ │ ldr r2, [pc, #40] @ f0acc <__cxa_atexit@plt+0xe3894> │ │ │ │ @@ -232990,19 +232990,19 @@ │ │ │ │ ldr r0, [pc, #36] @ f0ad0 <__cxa_atexit@plt+0xe3898> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [r4], #-2660 @ 0xfffff59c │ │ │ │ + ldreq lr, [r4], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f0afc <__cxa_atexit@plt+0xe38c4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -233010,16 +233010,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f0b10 <__cxa_atexit@plt+0xe38d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4], #-3920 @ 0xfffff0b0 │ │ │ │ - ldreq sp, [r4], #-3248 @ 0xfffff350 │ │ │ │ + strbeq sl, [r4], #-3904 @ 0xfffff0c0 │ │ │ │ + ldreq lr, [r4], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f0b88 <__cxa_atexit@plt+0xe3950> │ │ │ │ @@ -233039,39 +233039,39 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ add r9, pc, r9 │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b f0b98 <__cxa_atexit@plt+0xe3960> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq r9, [r4], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq sl, [r4], #-2612 @ 0xfffff5cc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r4], #-2724 @ 0xfffff55c │ │ │ │ + ldreq lr, [r4], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq sp, [r4], #-3036 @ 0xfffff424 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq lr, [r4], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -233105,16 +233105,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r9, [r4], #-3592 @ 0xfffff1f8 │ │ │ │ - ldreq sp, [r4], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq sl, [r4], #-3576 @ 0xfffff208 │ │ │ │ + ldreq lr, [r4], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, ip │ │ │ │ bhi f0d18 <__cxa_atexit@plt+0xe3ae0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -233139,27 +233139,27 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ ldr r5, [pc, #60] @ f0d44 <__cxa_atexit@plt+0xe3b0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, ip │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbeq r9, [r4], #-2244 @ 0xfffff73c │ │ │ │ + strbeq sl, [r4], #-2228 @ 0xfffff74c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq sp, [r4], #-2076 @ 0xfffff7e4 │ │ │ │ - strbeq r9, [r4], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq lr, [r4], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq sl, [r4], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f0d7c <__cxa_atexit@plt+0xe3b44> │ │ │ │ @@ -233168,16 +233168,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r4], #-3288 @ 0xfffff328 │ │ │ │ - ldreq sp, [r4], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq sl, [r4], #-3272 @ 0xfffff338 │ │ │ │ + ldreq lr, [r4], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0dd0 <__cxa_atexit@plt+0xe3b98> │ │ │ │ ldr r2, [pc, #40] @ f0dd8 <__cxa_atexit@plt+0xe3ba0> │ │ │ │ @@ -233185,19 +233185,19 @@ │ │ │ │ ldr r0, [pc, #36] @ f0ddc <__cxa_atexit@plt+0xe3ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [r4], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq lr, [r4], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f0e08 <__cxa_atexit@plt+0xe3bd0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -233205,16 +233205,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f0e1c <__cxa_atexit@plt+0xe3be4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4], #-3140 @ 0xfffff3bc │ │ │ │ - ldreq sp, [r4], #-2484 @ 0xfffff64c │ │ │ │ + strbeq sl, [r4], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq lr, [r4], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f0e94 <__cxa_atexit@plt+0xe3c5c> │ │ │ │ @@ -233234,39 +233234,39 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b f0ea4 <__cxa_atexit@plt+0xe3c6c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq r9, [r4], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq sl, [r4], #-1836 @ 0xfffff8d4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r4], #-1944 @ 0xfffff868 │ │ │ │ + ldreq lr, [r4], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq sp, [r4], #-2272 @ 0xfffff720 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq lr, [r4], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -233298,16 +233298,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r9, [r4], #-2808 @ 0xfffff508 │ │ │ │ - ldreq sp, [r4], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq sl, [r4], #-2792 @ 0xfffff518 │ │ │ │ + ldreq lr, [r4], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f101c <__cxa_atexit@plt+0xe3de4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -233332,27 +233332,27 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #60] @ f1048 <__cxa_atexit@plt+0xe3e10> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, r2 │ │ │ │ - b 40183c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + b 401924 <__cxa_atexit@plt+0x3f46ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [r4], #-1472 @ 0xfffffa40 │ │ │ │ - ldreq sp, [r4], #-1252 @ 0xfffffb1c │ │ │ │ - strbeq r9, [r4], #-1624 @ 0xfffff9a8 │ │ │ │ + strbeq sl, [r4], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq lr, [r4], #-1252 @ 0xfffffb1c │ │ │ │ + strbeq sl, [r4], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f1080 <__cxa_atexit@plt+0xe3e48> │ │ │ │ @@ -233361,16 +233361,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r4], #-2516 @ 0xfffff62c │ │ │ │ - ldreq sp, [r4], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq sl, [r4], #-2500 @ 0xfffff63c │ │ │ │ + ldreq lr, [r4], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f10d4 <__cxa_atexit@plt+0xe3e9c> │ │ │ │ ldr r2, [pc, #40] @ f10dc <__cxa_atexit@plt+0xe3ea4> │ │ │ │ @@ -233378,19 +233378,19 @@ │ │ │ │ ldr r0, [pc, #36] @ f10e0 <__cxa_atexit@plt+0xe3ea8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [r4], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq lr, [r4], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f110c <__cxa_atexit@plt+0xe3ed4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -233398,16 +233398,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f1120 <__cxa_atexit@plt+0xe3ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4], #-2368 @ 0xfffff6c0 │ │ │ │ - ldreq sp, [r4], #-1744 @ 0xfffff930 │ │ │ │ + strbeq sl, [r4], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq lr, [r4], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f1190 <__cxa_atexit@plt+0xe3f58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -233425,39 +233425,39 @@ │ │ │ │ ldr r1, [pc, #60] @ f11b4 <__cxa_atexit@plt+0xe3f7c> │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ str r5, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq r9, [r4], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq sl, [r4], #-1064 @ 0xfffffbd8 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r4], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq lr, [r4], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq sp, [r4], #-1168 @ 0xfffffb70 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq lr, [r4], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1230 <__cxa_atexit@plt+0xe3ff8> │ │ │ │ ldr r2, [pc, #40] @ f1238 <__cxa_atexit@plt+0xe4000> │ │ │ │ @@ -233465,31 +233465,31 @@ │ │ │ │ ldr r0, [pc, #36] @ f123c <__cxa_atexit@plt+0xe4004> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401824 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [r4], #-676 @ 0xfffffd5c │ │ │ │ + ldreq lr, [r4], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #4] │ │ │ │ ldrne r7, [pc, #12] @ f1268 <__cxa_atexit@plt+0xe4030> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addne r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4], #-2040 @ 0xfffff808 │ │ │ │ - ldreq sp, [r4], #-1432 @ 0xfffffa68 │ │ │ │ + strbeq sl, [r4], #-2024 @ 0xfffff818 │ │ │ │ + ldreq lr, [r4], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f1318 <__cxa_atexit@plt+0xe40e0> │ │ │ │ @@ -233523,42 +233523,42 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ - b 40182c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + b 401914 <__cxa_atexit@plt+0x3f46dc> │ │ │ │ mov r6, r3 │ │ │ │ b f1328 <__cxa_atexit@plt+0xe40f0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r9, [r4], #-744 @ 0xfffffd18 │ │ │ │ + strbeq sl, [r4], #-728 @ 0xfffffd28 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq r9, [r4], #-1880 @ 0xfffff8a8 │ │ │ │ + strbeq sl, [r4], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r4], #-776 @ 0xfffffcf8 │ │ │ │ + ldreq lr, [r4], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq sp, [r4], #-1152 @ 0xfffffb80 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq lr, [r4], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -233597,17 +233597,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r9, [r4], #-1644 @ 0xfffff994 │ │ │ │ - strbeq r9, [r4], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq sp, [r4], #-956 @ 0xfffffc44 │ │ │ │ + strbeq sl, [r4], #-1628 @ 0xfffff9a4 │ │ │ │ + strbeq sl, [r4], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq lr, [r4], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1518 <__cxa_atexit@plt+0xe42e0> │ │ │ │ ldr r2, [pc, #204] @ f1534 <__cxa_atexit@plt+0xe42fc> │ │ │ │ @@ -233663,17 +233663,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r9, [r4], #-1412 @ 0xfffffa7c │ │ │ │ - strbeq r9, [r4], #-1352 @ 0xfffffab8 │ │ │ │ - ldreq sp, [r4], #-696 @ 0xfffffd48 │ │ │ │ + strbeq sl, [r4], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq sl, [r4], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq lr, [r4], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldmib r2, {r7, r9} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -233716,31 +233716,31 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strbeq r9, [r4], #-1172 @ 0xfffffb6c │ │ │ │ - strbeq r9, [r4], #-1128 @ 0xfffffb98 │ │ │ │ - ldreq sp, [r4], #-68 @ 0xffffffbc │ │ │ │ + strbeq sl, [r4], #-1156 @ 0xfffffb7c │ │ │ │ + strbeq sl, [r4], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq lr, [r4], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f165c <__cxa_atexit@plt+0xe4424> │ │ │ │ ldr r3, [pc, #32] @ f1670 <__cxa_atexit@plt+0xe4438> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -233755,15 +233755,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r4], #-940 @ 0xfffffc54 │ │ │ │ + strbeq sl, [r4], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -233800,16 +233800,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb86c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xffffb8a0 │ │ │ │ - ldreq sp, [r4], #-208 @ 0xffffff30 │ │ │ │ - ldreq sp, [r4], #-168 @ 0xffffff58 │ │ │ │ + ldreq lr, [r4], #-208 @ 0xffffff30 │ │ │ │ + ldreq lr, [r4], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f1834 <__cxa_atexit@plt+0xe45fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -233850,35 +233850,35 @@ │ │ │ │ add r2, r6, #20 │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r3, #26 │ │ │ │ stm r2, {r0, r1, r9} │ │ │ │ - b 401aac <__cxa_atexit@plt+0x3f4874> │ │ │ │ + b 401bb4 <__cxa_atexit@plt+0x3f497c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ f1868 <__cxa_atexit@plt+0xe4630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-3588 @ 0xfffff1fc │ │ │ │ - strbeq r9, [r4], #-312 @ 0xfffffec8 │ │ │ │ - strbeq r9, [r4], #-688 @ 0xfffffd50 │ │ │ │ - ldreq ip, [r4], #-4040 @ 0xfffff038 │ │ │ │ + strbeq r9, [r4], #-3572 @ 0xfffff20c │ │ │ │ + strbeq sl, [r4], #-296 @ 0xfffffed8 │ │ │ │ + strbeq sl, [r4], #-672 @ 0xfffffd60 │ │ │ │ + ldreq sp, [r4], #-4040 @ 0xfffff038 │ │ │ │ @ instruction: 0xffffb76c │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xffffb7c0 │ │ │ │ - ldreq ip, [r4], #-3984 @ 0xfffff070 │ │ │ │ + ldreq sp, [r4], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -233888,25 +233888,25 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ f18e8 <__cxa_atexit@plt+0xe46b0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #24] @ f18ec <__cxa_atexit@plt+0xe46b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r9, [r4], #-408 @ 0xfffffe68 │ │ │ │ - ldreq ip, [r4], #-3920 @ 0xfffff0b0 │ │ │ │ - ldreq ip, [r4], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq sl, [r4], #-392 @ 0xfffffe78 │ │ │ │ + ldreq sp, [r4], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq sp, [r4], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -233943,38 +233943,38 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb630 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xffffb658 │ │ │ │ - ldreq ip, [r4], #-3732 @ 0xfffff16c │ │ │ │ + ldreq sp, [r4], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f19e0 <__cxa_atexit@plt+0xe47a8> │ │ │ │ ldr r2, [pc, #40] @ f19f8 <__cxa_atexit@plt+0xe47c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r7, [pc, #20] @ f19fc <__cxa_atexit@plt+0xe47c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldreq ip, [r4], #-3652 @ 0xfffff1bc │ │ │ │ - ldreq ip, [r4], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq sp, [r4], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq sp, [r4], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -234011,16 +234011,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb520 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xffffb548 │ │ │ │ - ldreq ip, [r4], #-3460 @ 0xfffff27c │ │ │ │ - ldreq ip, [r4], #-3444 @ 0xfffff28c │ │ │ │ + ldreq sp, [r4], #-3460 @ 0xfffff27c │ │ │ │ + ldreq sp, [r4], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1b3c <__cxa_atexit@plt+0xe4904> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -234044,28 +234044,28 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [pc, #64] @ f1b68 <__cxa_atexit@plt+0xe4930> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r8, #8] │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - strbeq r8, [r4], #-2724 @ 0xfffff55c │ │ │ │ - strbeq r8, [r4], #-3924 @ 0xfffff0ac │ │ │ │ - strbeq r8, [r4], #-3912 @ 0xfffff0b8 │ │ │ │ - strbeq r8, [r4], #-3504 @ 0xfffff250 │ │ │ │ - ldreq ip, [r4], #-3260 @ 0xfffff344 │ │ │ │ + strbeq r9, [r4], #-2708 @ 0xfffff56c │ │ │ │ + strbeq r9, [r4], #-3908 @ 0xfffff0bc │ │ │ │ + strbeq r9, [r4], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r9, [r4], #-3488 @ 0xfffff260 │ │ │ │ + ldreq sp, [r4], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -234074,25 +234074,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ f1bd0 <__cxa_atexit@plt+0xe4998> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #24] @ f1bd4 <__cxa_atexit@plt+0xe499c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r8, [r4], #-3760 @ 0xfffff150 │ │ │ │ - ldreq ip, [r4], #-3200 @ 0xfffff380 │ │ │ │ - ldreq ip, [r4], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq r9, [r4], #-3744 @ 0xfffff160 │ │ │ │ + ldreq sp, [r4], #-3200 @ 0xfffff380 │ │ │ │ + ldreq sp, [r4], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f1c30 <__cxa_atexit@plt+0xe49f8> │ │ │ │ @@ -234105,29 +234105,29 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc f1c40 <__cxa_atexit@plt+0xe4a08> │ │ │ │ ldr r2, [pc, #64] @ f1c60 <__cxa_atexit@plt+0xe4a28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f1c5c <__cxa_atexit@plt+0xe4a24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-2460 @ 0xfffff664 │ │ │ │ - ldreq ip, [r4], #-3044 @ 0xfffff41c │ │ │ │ + strbeq r9, [r4], #-2444 @ 0xfffff674 │ │ │ │ + ldreq sp, [r4], #-3044 @ 0xfffff41c │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - ldreq ip, [r4], #-2992 @ 0xfffff450 │ │ │ │ + ldreq sp, [r4], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f1d04 <__cxa_atexit@plt+0xe4acc> │ │ │ │ ldr r2, [pc, #164] @ f1d2c <__cxa_atexit@plt+0xe4af4> │ │ │ │ @@ -234158,33 +234158,33 @@ │ │ │ │ add r2, r6, #20 │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r3, #26 │ │ │ │ stm r2, {r0, r1, r9} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f1d30 <__cxa_atexit@plt+0xe4af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-2324 @ 0xfffff6ec │ │ │ │ - ldreq ip, [r4], #-2808 @ 0xfffff508 │ │ │ │ + strbeq r9, [r4], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq sp, [r4], #-2808 @ 0xfffff508 │ │ │ │ @ instruction: 0xffffb29c │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xffffb2f0 │ │ │ │ - ldreq ip, [r4], #-2804 @ 0xfffff50c │ │ │ │ + ldreq sp, [r4], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f1dac <__cxa_atexit@plt+0xe4b74> │ │ │ │ @@ -234200,30 +234200,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ f1de0 <__cxa_atexit@plt+0xe4ba8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f1dd8 <__cxa_atexit@plt+0xe4ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-2092 @ 0xfffff7d4 │ │ │ │ - ldreq ip, [r4], #-2680 @ 0xfffff588 │ │ │ │ + strbeq r9, [r4], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq sp, [r4], #-2680 @ 0xfffff588 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - strbeq r8, [r4], #-3256 @ 0xfffff348 │ │ │ │ - ldreq ip, [r4], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq r9, [r4], #-3240 @ 0xfffff358 │ │ │ │ + ldreq sp, [r4], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -234235,24 +234235,24 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ f1e54 <__cxa_atexit@plt+0xe4c1c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #24] @ f1e58 <__cxa_atexit@plt+0xe4c20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - strbeq r8, [r4], #-3116 @ 0xfffff3d4 │ │ │ │ - ldreq ip, [r4], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r9, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq sp, [r4], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -234291,16 +234291,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r8, [r4], #-3496 @ 0xfffff258 │ │ │ │ - ldreq ip, [r4], #-2384 @ 0xfffff6b0 │ │ │ │ + strbeq r9, [r4], #-3480 @ 0xfffff268 │ │ │ │ + ldreq sp, [r4], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #140 @ 0x8c │ │ │ │ cmp fp, r7 │ │ │ │ bhi f1f60 <__cxa_atexit@plt+0xe4d28> │ │ │ │ ldr r7, [pc, #52] @ f1f70 <__cxa_atexit@plt+0xe4d38> │ │ │ │ @@ -234315,15 +234315,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f1f74 <__cxa_atexit@plt+0xe4d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [r4], #-2292 @ 0xfffff70c │ │ │ │ + ldreq sp, [r4], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add lr, sp, #32 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr fp, [pc, #404] @ f2124 <__cxa_atexit@plt+0xe4eec> │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -234416,23 +234416,23 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5, #136] @ 0x88 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5, #28] │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - strbeq r8, [r4], #-2184 @ 0xfffff778 │ │ │ │ + strbeq r9, [r4], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r6, [r5, #64] @ 0x40 │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -234486,160 +234486,160 @@ │ │ │ │ str r6, [r5, #-4] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ str r6, [r5, #68] @ 0x44 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r8, [r4], #-1792 @ 0xfffff900 │ │ │ │ - mvnseq r1, #124, 12 @ 0x7c00000 │ │ │ │ + strbeq r9, [r4], #-1776 @ 0xfffff910 │ │ │ │ + mvnseq r1, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f226c <__cxa_atexit@plt+0xe5034> │ │ │ │ ldr r3, [pc, #60] @ f2284 <__cxa_atexit@plt+0xe504c> │ │ │ │ ldr r1, [r5, #124] @ 0x7c │ │ │ │ ldr r2, [r5, #116] @ 0x74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #36] @ f2288 <__cxa_atexit@plt+0xe5050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f2280 <__cxa_atexit@plt+0xe5048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-800 @ 0xfffffce0 │ │ │ │ + strbeq r9, [r4], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-1652 @ 0xfffff98c │ │ │ │ - mvnseq r1, #36, 12 @ 0x2400000 │ │ │ │ + strbeq r9, [r4], #-1636 @ 0xfffff99c │ │ │ │ + mvnseq r1, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f22c8 <__cxa_atexit@plt+0xe5090> │ │ │ │ ldr r3, [pc, #56] @ f22e0 <__cxa_atexit@plt+0xe50a8> │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #36] @ f22e4 <__cxa_atexit@plt+0xe50ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f22dc <__cxa_atexit@plt+0xe50a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-708 @ 0xfffffd3c │ │ │ │ + strbeq r9, [r4], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [r4], #-1560 @ 0xfffff9e8 │ │ │ │ - mvnseq r1, #208, 10 @ 0x34000000 │ │ │ │ + strbeq r9, [r4], #-1544 @ 0xfffff9f8 │ │ │ │ + mvnseq r1, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2328 <__cxa_atexit@plt+0xe50f0> │ │ │ │ ldr r3, [pc, #60] @ f2340 <__cxa_atexit@plt+0xe5108> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ sub lr, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #36] @ f2344 <__cxa_atexit@plt+0xe510c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f233c <__cxa_atexit@plt+0xe5104> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-612 @ 0xfffffd9c │ │ │ │ + strbeq r9, [r4], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-1464 @ 0xfffffa48 │ │ │ │ - mvnseq r1, #120, 10 @ 0x1e000000 │ │ │ │ + strbeq r9, [r4], #-1448 @ 0xfffffa58 │ │ │ │ + mvnseq r1, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2388 <__cxa_atexit@plt+0xe5150> │ │ │ │ ldr r3, [pc, #60] @ f23a0 <__cxa_atexit@plt+0xe5168> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ sub lr, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ ldr r3, [pc, #36] @ f23a4 <__cxa_atexit@plt+0xe516c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f239c <__cxa_atexit@plt+0xe5164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-516 @ 0xfffffdfc │ │ │ │ + strbeq r9, [r4], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-1368 @ 0xfffffaa8 │ │ │ │ - mvnseq r1, #32, 10 @ 0x8000000 │ │ │ │ + strbeq r9, [r4], #-1352 @ 0xfffffab8 │ │ │ │ + mvnseq r1, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f23e8 <__cxa_atexit@plt+0xe51b0> │ │ │ │ ldr r3, [pc, #60] @ f2400 <__cxa_atexit@plt+0xe51c8> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ sub lr, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #36] @ f2404 <__cxa_atexit@plt+0xe51cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f23fc <__cxa_atexit@plt+0xe51c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-420 @ 0xfffffe5c │ │ │ │ + strbeq r9, [r4], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-1272 @ 0xfffffb08 │ │ │ │ - mvnseq r1, #200, 8 @ 0xc8000000 │ │ │ │ + strbeq r9, [r4], #-1256 @ 0xfffffb18 │ │ │ │ + mvnseq r1, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2448 <__cxa_atexit@plt+0xe5210> │ │ │ │ ldr r3, [pc, #60] @ f2460 <__cxa_atexit@plt+0xe5228> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ sub lr, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #36] @ f2464 <__cxa_atexit@plt+0xe522c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f245c <__cxa_atexit@plt+0xe5224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-324 @ 0xfffffebc │ │ │ │ + strbeq r9, [r4], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-1176 @ 0xfffffb68 │ │ │ │ + strbeq r9, [r4], #-1160 @ 0xfffffb78 │ │ │ │ andge ip, pc, fp, lsl r0 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f24a8 <__cxa_atexit@plt+0xe5270> │ │ │ │ ldr r3, [pc, #60] @ f24c0 <__cxa_atexit@plt+0xe5288> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234647,23 +234647,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #36] @ f24c4 <__cxa_atexit@plt+0xe528c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f24bc <__cxa_atexit@plt+0xe5284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-228 @ 0xffffff1c │ │ │ │ + strbeq r9, [r4], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq r9, [r4], #-1064 @ 0xfffffbd8 │ │ │ │ andpl lr, pc, sl, lsl r0 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2508 <__cxa_atexit@plt+0xe52d0> │ │ │ │ ldr r3, [pc, #60] @ f2520 <__cxa_atexit@plt+0xe52e8> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234671,23 +234671,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #36] @ f2524 <__cxa_atexit@plt+0xe52ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f251c <__cxa_atexit@plt+0xe52e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #108]! @ 0x6c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-132 @ 0xffffff7c │ │ │ │ + strbeq r9, [r4], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-984 @ 0xfffffc28 │ │ │ │ + strbeq r9, [r4], #-968 @ 0xfffffc38 │ │ │ │ stmdacs pc, {r0, r3, r4, ip, sp, lr, pc} @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2568 <__cxa_atexit@plt+0xe5330> │ │ │ │ ldr r3, [pc, #60] @ f2580 <__cxa_atexit@plt+0xe5348> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234695,23 +234695,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #36] @ f2584 <__cxa_atexit@plt+0xe534c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f257c <__cxa_atexit@plt+0xe5344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #104]! @ 0x68 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-36 @ 0xffffffdc │ │ │ │ + strbeq r9, [r4], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-888 @ 0xfffffc88 │ │ │ │ + strbeq r9, [r4], #-872 @ 0xfffffc98 │ │ │ │ strne pc, [pc], #-2072 @ f2590 <__cxa_atexit@plt+0xe5358> │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f25c8 <__cxa_atexit@plt+0xe5390> │ │ │ │ ldr r3, [pc, #60] @ f25e0 <__cxa_atexit@plt+0xe53a8> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234719,23 +234719,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #36] @ f25e4 <__cxa_atexit@plt+0xe53ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f25dc <__cxa_atexit@plt+0xe53a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-4036 @ 0xfffff03c │ │ │ │ + strbeq r8, [r4], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r9, [r4], #-776 @ 0xfffffcf8 │ │ │ │ beq 4f164c <__cxa_atexit@plt+0x4e4414> │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2628 <__cxa_atexit@plt+0xe53f0> │ │ │ │ ldr r3, [pc, #60] @ f2640 <__cxa_atexit@plt+0xe5408> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234743,23 +234743,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #36] @ f2644 <__cxa_atexit@plt+0xe540c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f263c <__cxa_atexit@plt+0xe5404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-3940 @ 0xfffff09c │ │ │ │ + strbeq r8, [r4], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-696 @ 0xfffffd48 │ │ │ │ + strbeq r9, [r4], #-680 @ 0xfffffd58 │ │ │ │ streq pc, [pc, #-3606] @ f183a <__cxa_atexit@plt+0xe4602> │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2688 <__cxa_atexit@plt+0xe5450> │ │ │ │ ldr r3, [pc, #60] @ f26a0 <__cxa_atexit@plt+0xe5468> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234767,23 +234767,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #36] @ f26a4 <__cxa_atexit@plt+0xe546c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f269c <__cxa_atexit@plt+0xe5464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #92]! @ 0x5c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq r8, [r4], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-600 @ 0xfffffda8 │ │ │ │ + strbeq r9, [r4], #-584 @ 0xfffffdb8 │ │ │ │ addeq pc, pc, #21, 30 @ 0x54 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f26e8 <__cxa_atexit@plt+0xe54b0> │ │ │ │ ldr r3, [pc, #60] @ f2700 <__cxa_atexit@plt+0xe54c8> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234791,23 +234791,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ ldr r3, [pc, #36] @ f2704 <__cxa_atexit@plt+0xe54cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f26fc <__cxa_atexit@plt+0xe54c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-3748 @ 0xfffff15c │ │ │ │ + strbeq r8, [r4], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-504 @ 0xfffffe08 │ │ │ │ + strbeq r9, [r4], #-488 @ 0xfffffe18 │ │ │ │ @ instruction: 0x014fff94 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2748 <__cxa_atexit@plt+0xe5510> │ │ │ │ ldr r3, [pc, #60] @ f2760 <__cxa_atexit@plt+0xe5528> │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ @@ -234815,43 +234815,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #36] @ f2764 <__cxa_atexit@plt+0xe552c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f275c <__cxa_atexit@plt+0xe5524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #84]! @ 0x54 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r8, [r4], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r4], #-408 @ 0xfffffe68 │ │ │ │ + strbeq r9, [r4], #-392 @ 0xfffffe78 │ │ │ │ ldrdeq pc, [pc], r3 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f279c <__cxa_atexit@plt+0xe5564> │ │ │ │ ldr r3, [pc, #48] @ f27b4 <__cxa_atexit@plt+0xe557c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #68]! @ 0x44 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-64] @ 0xffffffc0 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 401a8c <__cxa_atexit@plt+0x3f4854> │ │ │ │ + b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ ldr r7, [pc, #12] @ f27b0 <__cxa_atexit@plt+0xe5578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-3568 @ 0xfffff210 │ │ │ │ - strbeq r8, [r4], #-340 @ 0xfffffeac │ │ │ │ + strbeq r8, [r4], #-3552 @ 0xfffff220 │ │ │ │ + strbeq r9, [r4], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2814 <__cxa_atexit@plt+0xe55dc> │ │ │ │ ldr r7, [pc, #96] @ f2838 <__cxa_atexit@plt+0xe5600> │ │ │ │ @@ -234878,31 +234878,31 @@ │ │ │ │ ldr r7, [pc, #20] @ f2840 <__cxa_atexit@plt+0xe5608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ - ldreq ip, [r4], #-44 @ 0xffffffd4 │ │ │ │ - ldreq ip, [r4], #-68 @ 0xffffffbc │ │ │ │ + ldreq sp, [r4], #-44 @ 0xffffffd4 │ │ │ │ + ldreq sp, [r4], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f287c <__cxa_atexit@plt+0xe5644> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ f2880 <__cxa_atexit@plt+0xe5648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-3380 @ 0xfffff2cc │ │ │ │ - strbeq r7, [r4], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq r8, [r4], #-3364 @ 0xfffff2dc │ │ │ │ + strbeq r8, [r4], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -234932,16 +234932,16 @@ │ │ │ │ ldr r7, [pc, #20] @ f2918 <__cxa_atexit@plt+0xe56e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ - ldreq fp, [r4], #-3924 @ 0xfffff0ac │ │ │ │ - ldreq fp, [r4], #-3948 @ 0xfffff094 │ │ │ │ + ldreq ip, [r4], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq ip, [r4], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #140 @ 0x8c │ │ │ │ @@ -234959,15 +234959,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f2984 <__cxa_atexit@plt+0xe574c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ - ldreq fp, [r4], #-3812 @ 0xfffff11c │ │ │ │ + ldreq ip, [r4], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -234992,34 +234992,34 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r8, [r4], #-656 @ 0xfffffd70 │ │ │ │ - ldreq fp, [r4], #-3696 @ 0xfffff190 │ │ │ │ + strbeq r9, [r4], #-640 @ 0xfffffd80 │ │ │ │ + ldreq ip, [r4], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f2a40 <__cxa_atexit@plt+0xe5808> │ │ │ │ ldr r5, [pc, #32] @ f2a50 <__cxa_atexit@plt+0xe5818> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ f2a54 <__cxa_atexit@plt+0xe581c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq fp, [r4], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq ip, [r4], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f2abc <__cxa_atexit@plt+0xe5884> │ │ │ │ ldr r3, [pc, #188] @ f2b30 <__cxa_atexit@plt+0xe58f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -235065,18 +235065,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r8, [r4], #-380 @ 0xfffffe84 │ │ │ │ + strbeq r9, [r4], #-364 @ 0xfffffe94 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r8, [r4], #-440 @ 0xfffffe48 │ │ │ │ - strbeq r8, [r4], #-352 @ 0xfffffea0 │ │ │ │ + strbeq r9, [r4], #-424 @ 0xfffffe58 │ │ │ │ + strbeq r9, [r4], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -235098,24 +235098,24 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r4], #-240 @ 0xffffff10 │ │ │ │ - strbeq r8, [r4], #-208 @ 0xffffff30 │ │ │ │ + strbeq r9, [r4], #-224 @ 0xffffff20 │ │ │ │ + strbeq r9, [r4], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ f2bd4 <__cxa_atexit@plt+0xe599c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4], #-144 @ 0xffffff70 │ │ │ │ + strbeq r9, [r4], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2c1c <__cxa_atexit@plt+0xe59e4> │ │ │ │ @@ -235131,15 +235131,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f2c34 <__cxa_atexit@plt+0xe59fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [r4], #-3152 @ 0xfffff3b0 │ │ │ │ + ldreq ip, [r4], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq f2c84 <__cxa_atexit@plt+0xe5a4c> │ │ │ │ cmp r3, #3 │ │ │ │ bne f2cc4 <__cxa_atexit@plt+0xe5a8c> │ │ │ │ @@ -235176,19 +235176,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq fp, [r4], #-2976 @ 0xfffff460 │ │ │ │ - strbeq r7, [r4], #-4028 @ 0xfffff044 │ │ │ │ - strbeq r7, [r4], #-4024 @ 0xfffff048 │ │ │ │ - strbeq r7, [r4], #-4076 @ 0xfffff014 │ │ │ │ - ldreq fp, [r4], #-2972 @ 0xfffff464 │ │ │ │ + ldreq ip, [r4], #-2976 @ 0xfffff460 │ │ │ │ + strbeq r8, [r4], #-4012 @ 0xfffff054 │ │ │ │ + strbeq r8, [r4], #-4008 @ 0xfffff058 │ │ │ │ + strbeq r8, [r4], #-4060 @ 0xfffff024 │ │ │ │ + ldreq ip, [r4], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f2d80 <__cxa_atexit@plt+0xe5b48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -235211,26 +235211,26 @@ │ │ │ │ ldr r0, [pc, #60] @ f2d9c <__cxa_atexit@plt+0xe5b64> │ │ │ │ add lr, pc, lr │ │ │ │ mov r5, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r9, lr │ │ │ │ add sl, r0, #1 │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r4], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq fp, [r4], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq fp, [r4], #-796 @ 0xfffffce4 │ │ │ │ - ldreq fp, [r4], #-800 @ 0xfffffce0 │ │ │ │ - strbeq r7, [r4], #-2116 @ 0xfffff7bc │ │ │ │ - strbeq r7, [r4], #-3840 @ 0xfffff100 │ │ │ │ - ldreq fp, [r4], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq ip, [r4], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq ip, [r4], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq ip, [r4], #-796 @ 0xfffffce4 │ │ │ │ + ldreq ip, [r4], #-800 @ 0xfffffce0 │ │ │ │ + strbeq r8, [r4], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq r8, [r4], #-3824 @ 0xfffff110 │ │ │ │ + ldreq ip, [r4], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f2de4 <__cxa_atexit@plt+0xe5bac> │ │ │ │ ldr r7, [pc, #48] @ f2df4 <__cxa_atexit@plt+0xe5bbc> │ │ │ │ @@ -235244,16 +235244,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f2df8 <__cxa_atexit@plt+0xe5bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [r4], #-2776 @ 0xfffff528 │ │ │ │ - ldreq fp, [r4], #-2740 @ 0xfffff54c │ │ │ │ + ldreq ip, [r4], #-2776 @ 0xfffff528 │ │ │ │ + ldreq ip, [r4], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq f2e68 <__cxa_atexit@plt+0xe5c30> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -235299,37 +235299,37 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ add r3, lr, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #92] @ f2f2c <__cxa_atexit@plt+0xe5cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r7, [pc, #32] @ f2f00 <__cxa_atexit@plt+0xe5cc8> │ │ │ │ ldr r0, [pc, #32] @ f2f04 <__cxa_atexit@plt+0xe5ccc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq fp, [r4], #-2496 @ 0xfffff640 │ │ │ │ - ldreq fp, [r4], #-2488 @ 0xfffff648 │ │ │ │ - ldreq fp, [r4], #-476 @ 0xfffffe24 │ │ │ │ - ldreq fp, [r4], #-496 @ 0xfffffe10 │ │ │ │ - strbeq r7, [r4], #-3532 @ 0xfffff234 │ │ │ │ - strbeq r7, [r4], #-3524 @ 0xfffff23c │ │ │ │ - ldreq fp, [r4], #-460 @ 0xfffffe34 │ │ │ │ - ldreq fp, [r4], #-548 @ 0xfffffddc │ │ │ │ - ldreq fp, [r4], #-568 @ 0xfffffdc8 │ │ │ │ - strbeq r7, [r4], #-3604 @ 0xfffff1ec │ │ │ │ - ldreq fp, [r4], #-540 @ 0xfffffde4 │ │ │ │ - strbeq r7, [r4], #-3484 @ 0xfffff264 │ │ │ │ + ldreq ip, [r4], #-2496 @ 0xfffff640 │ │ │ │ + ldreq ip, [r4], #-2488 @ 0xfffff648 │ │ │ │ + ldreq ip, [r4], #-476 @ 0xfffffe24 │ │ │ │ + ldreq ip, [r4], #-496 @ 0xfffffe10 │ │ │ │ + strbeq r8, [r4], #-3516 @ 0xfffff244 │ │ │ │ + strbeq r8, [r4], #-3508 @ 0xfffff24c │ │ │ │ + ldreq ip, [r4], #-460 @ 0xfffffe34 │ │ │ │ + ldreq ip, [r4], #-548 @ 0xfffffddc │ │ │ │ + ldreq ip, [r4], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq r8, [r4], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq ip, [r4], #-540 @ 0xfffffde4 │ │ │ │ + strbeq r8, [r4], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2f7c <__cxa_atexit@plt+0xe5d44> │ │ │ │ ldr r2, [pc, #72] @ f2f98 <__cxa_atexit@plt+0xe5d60> │ │ │ │ @@ -235340,24 +235340,24 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi f2f88 <__cxa_atexit@plt+0xe5d50> │ │ │ │ ldr r5, [pc, #52] @ f2fa0 <__cxa_atexit@plt+0xe5d68> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f2f9c <__cxa_atexit@plt+0xe5d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq fp, [r4], #-2264 @ 0xfffff728 │ │ │ │ + strbeq r8, [r4], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq ip, [r4], #-2264 @ 0xfffff728 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -235365,15 +235365,15 @@ │ │ │ │ bcc f2fe0 <__cxa_atexit@plt+0xe5da8> │ │ │ │ ldr r2, [pc, #36] @ f2ff0 <__cxa_atexit@plt+0xe5db8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -235402,30 +235402,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add lr, pc, lr │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ add sl, r0, #1 │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ mov r6, r2 │ │ │ │ b f3084 <__cxa_atexit@plt+0xe5e4c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f3094 <__cxa_atexit@plt+0xe5e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq ip, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldreq fp, [r4], #-56 @ 0xffffffc8 │ │ │ │ - ldreq fp, [r4], #-88 @ 0xffffffa8 │ │ │ │ - ldreq fp, [r4], #-68 @ 0xffffffbc │ │ │ │ - strbeq r7, [r4], #-3080 @ 0xfffff3f8 │ │ │ │ - ldreq fp, [r4], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq ip, [r4], #-56 @ 0xffffffc8 │ │ │ │ + ldreq ip, [r4], #-88 @ 0xffffffa8 │ │ │ │ + ldreq ip, [r4], #-68 @ 0xffffffbc │ │ │ │ + strbeq r8, [r4], #-3064 @ 0xfffff408 │ │ │ │ + ldreq ip, [r4], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3104 <__cxa_atexit@plt+0xe5ecc> │ │ │ │ ldr r3, [pc, #64] @ f310c <__cxa_atexit@plt+0xe5ed4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -235442,17 +235442,17 @@ │ │ │ │ b f348c <__cxa_atexit@plt+0xe6254> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [r4], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq r8, [r4], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq fp, [r4], #-1984 @ 0xfffff840 │ │ │ │ + ldreq ip, [r4], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f3138 <__cxa_atexit@plt+0xe5f00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f348c <__cxa_atexit@plt+0xe6254> │ │ │ │ @@ -235460,15 +235460,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f315c <__cxa_atexit@plt+0xe5f24> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -235481,16 +235481,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r4], #-2152 @ 0xfffff798 │ │ │ │ - ldreq fp, [r4], #-1792 @ 0xfffff900 │ │ │ │ + strbeq r8, [r4], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq ip, [r4], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3200 <__cxa_atexit@plt+0xe5fc8> │ │ │ │ ldr r2, [pc, #56] @ f3208 <__cxa_atexit@plt+0xe5fd0> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -235505,16 +235505,16 @@ │ │ │ │ b f321c <__cxa_atexit@plt+0xe5fe4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r7, [r4], #-952 @ 0xfffffc48 │ │ │ │ - ldreq fp, [r4], #-1696 @ 0xfffff960 │ │ │ │ + strbeq r8, [r4], #-936 @ 0xfffffc58 │ │ │ │ + ldreq ip, [r4], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq f3284 <__cxa_atexit@plt+0xe604c> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -235564,42 +235564,42 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ add r3, lr, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #112] @ f3364 <__cxa_atexit@plt+0xe612c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r6, [pc, #40] @ f332c <__cxa_atexit@plt+0xe60f4> │ │ │ │ ldr r7, [pc, #40] @ f3330 <__cxa_atexit@plt+0xe60f8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r0, [pc, #32] @ f3334 <__cxa_atexit@plt+0xe60fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq fp, [r4], #-1428 @ 0xfffffa6c │ │ │ │ - ldreq fp, [r4], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq ip, [r4], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq ip, [r4], #-1420 @ 0xfffffa74 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sl, [r4], #-3512 @ 0xfffff248 │ │ │ │ - ldreq sl, [r4], #-3524 @ 0xfffff23c │ │ │ │ - strbeq r7, [r4], #-2476 @ 0xfffff654 │ │ │ │ - strbeq r7, [r4], #-2464 @ 0xfffff660 │ │ │ │ - ldreq sl, [r4], #-3496 @ 0xfffff258 │ │ │ │ + ldreq fp, [r4], #-3512 @ 0xfffff248 │ │ │ │ + ldreq fp, [r4], #-3524 @ 0xfffff23c │ │ │ │ + strbeq r8, [r4], #-2460 @ 0xfffff664 │ │ │ │ + strbeq r8, [r4], #-2448 @ 0xfffff670 │ │ │ │ + ldreq fp, [r4], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldreq sl, [r4], #-3592 @ 0xfffff1f8 │ │ │ │ - ldreq sl, [r4], #-3600 @ 0xfffff1f0 │ │ │ │ - strbeq r7, [r4], #-2556 @ 0xfffff604 │ │ │ │ - ldreq sl, [r4], #-3588 @ 0xfffff1fc │ │ │ │ - strbeq r7, [r4], #-2424 @ 0xfffff688 │ │ │ │ + ldreq fp, [r4], #-3592 @ 0xfffff1f8 │ │ │ │ + ldreq fp, [r4], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq r8, [r4], #-2540 @ 0xfffff614 │ │ │ │ + ldreq fp, [r4], #-3588 @ 0xfffff1fc │ │ │ │ + strbeq r8, [r4], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -235624,29 +235624,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq f33ec <__cxa_atexit@plt+0xe61b4> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r7, [r4], #-468 @ 0xfffffe2c │ │ │ │ + strbeq r8, [r4], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -235655,21 +235655,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq fp, [r4], #-1072 @ 0xfffffbd0 │ │ │ │ + ldreq ip, [r4], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3538 <__cxa_atexit@plt+0xe6300> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -235721,22 +235721,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq fp, [r4], #-924 @ 0xfffffc64 │ │ │ │ - ldreq sl, [r4], #-3928 @ 0xfffff0a8 │ │ │ │ - strbeq r7, [r4], #-164 @ 0xffffff5c │ │ │ │ + ldreq ip, [r4], #-924 @ 0xfffffc64 │ │ │ │ + ldreq fp, [r4], #-3928 @ 0xfffff0a8 │ │ │ │ + strbeq r8, [r4], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - strbeq r7, [r4], #-168 @ 0xffffff58 │ │ │ │ - ldreq fp, [r4], #-848 @ 0xfffffcb0 │ │ │ │ + strbeq r8, [r4], #-152 @ 0xffffff68 │ │ │ │ + ldreq ip, [r4], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -235770,17 +235770,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - strbeq r6, [r4], #-4024 @ 0xfffff048 │ │ │ │ + strbeq r7, [r4], #-4008 @ 0xfffff058 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq fp, [r4], #-672 @ 0xfffffd60 │ │ │ │ + ldreq ip, [r4], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3698 <__cxa_atexit@plt+0xe6460> │ │ │ │ ldr r2, [pc, #72] @ f36a4 <__cxa_atexit@plt+0xe646c> │ │ │ │ @@ -235800,30 +235800,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r6, [r4], #-3892 @ 0xfffff0cc │ │ │ │ + strbeq r7, [r4], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq fp, [r4], #-552 @ 0xfffffdd8 │ │ │ │ + ldreq ip, [r4], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f36d0 <__cxa_atexit@plt+0xe6498> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f348c <__cxa_atexit@plt+0xe6254> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3748 <__cxa_atexit@plt+0xe6510> │ │ │ │ ldr r2, [pc, #76] @ f3754 <__cxa_atexit@plt+0xe651c> │ │ │ │ @@ -235837,31 +235837,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f3740 <__cxa_atexit@plt+0xe6508> │ │ │ │ ldr r3, [pc, #44] @ f375c <__cxa_atexit@plt+0xe6524> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r6, [r4], #-3720 @ 0xfffff178 │ │ │ │ + strbeq r7, [r4], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f3780 <__cxa_atexit@plt+0xe6548> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -235875,33 +235875,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f37dc <__cxa_atexit@plt+0xe65a4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r7, [r4], #-432 @ 0xfffffe50 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r8, [r4], #-416 @ 0xfffffe60 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3814 <__cxa_atexit@plt+0xe65dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f381c <__cxa_atexit@plt+0xe65e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r4], #-3480 @ 0xfffff268 │ │ │ │ + strbeq r7, [r4], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f392c <__cxa_atexit@plt+0xe66f4> │ │ │ │ @@ -235952,15 +235952,15 @@ │ │ │ │ ldr r1, [pc, #100] @ f3958 <__cxa_atexit@plt+0xe6720> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -235972,15 +235972,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r7, [r4], #-284 @ 0xfffffee4 │ │ │ │ + strbeq r8, [r4], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ f3a3c <__cxa_atexit@plt+0xe6804> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -236020,25 +236020,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r7, [r4], #-12 │ │ │ │ + strbeq r7, [r4], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f3adc <__cxa_atexit@plt+0xe68a4> │ │ │ │ @@ -236068,19 +236068,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r4], #-3908 @ 0xfffff0bc │ │ │ │ + strbeq r7, [r4], #-3892 @ 0xfffff0cc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3b40 <__cxa_atexit@plt+0xe6908> │ │ │ │ @@ -236162,26 +236162,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b f3c68 <__cxa_atexit@plt+0xe6a30> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r6, [r4], #-3724 @ 0xfffff174 │ │ │ │ - strbeq r6, [r4], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r7, [r4], #-3708 @ 0xfffff184 │ │ │ │ + strbeq r7, [r4], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f3d18 <__cxa_atexit@plt+0xe6ae0> │ │ │ │ @@ -236211,19 +236211,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r4], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq r7, [r4], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -236253,15 +236253,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq sl, [r4], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq fp, [r4], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -236287,16 +236287,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - ldreq sl, [r4], #-2744 @ 0xfffff548 │ │ │ │ - ldreq sl, [r4], #-2708 @ 0xfffff56c │ │ │ │ + ldreq fp, [r4], #-2744 @ 0xfffff548 │ │ │ │ + ldreq fp, [r4], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi f3ef8 <__cxa_atexit@plt+0xe6cc0> │ │ │ │ ldr r7, [pc, #208] @ f3f3c <__cxa_atexit@plt+0xe6d04> │ │ │ │ @@ -236353,18 +236353,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - ldreq sl, [r4], #-2508 @ 0xfffff634 │ │ │ │ - ldreq sl, [r4], #-2540 @ 0xfffff614 │ │ │ │ - strbeq r6, [r4], #-1780 @ 0xfffff90c │ │ │ │ - strbeq r6, [r4], #-2824 @ 0xfffff4f8 │ │ │ │ + ldreq fp, [r4], #-2508 @ 0xfffff634 │ │ │ │ + ldreq fp, [r4], #-2540 @ 0xfffff614 │ │ │ │ + strbeq r7, [r4], #-1764 @ 0xfffff91c │ │ │ │ + strbeq r7, [r4], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f3f9c <__cxa_atexit@plt+0xe6d64> │ │ │ │ @@ -236376,21 +236376,21 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ - strbeq r6, [r4], #-2660 @ 0xfffff59c │ │ │ │ + strbeq r7, [r4], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq r7, [r4], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -236405,15 +236405,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 114788 <__cxa_atexit@plt+0x107550> │ │ │ │ ldr r7, [pc, #12] @ f401c <__cxa_atexit@plt+0xe6de4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sl, [r4], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq fp, [r4], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f4060 <__cxa_atexit@plt+0xe6e28> │ │ │ │ @@ -236425,27 +236425,27 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r4], #-1420 @ 0xfffffa74 │ │ │ │ - strbeq r6, [r4], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r7, [r4], #-1404 @ 0xfffffa84 │ │ │ │ + strbeq r7, [r4], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ f4098 <__cxa_atexit@plt+0xe6e60> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r6, [r4], #-3040 @ 0xfffff420 │ │ │ │ - ldreq sl, [r4], #-2204 @ 0xfffff764 │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r7, [r4], #-3024 @ 0xfffff430 │ │ │ │ + ldreq fp, [r4], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f40f4 <__cxa_atexit@plt+0xe6ebc> │ │ │ │ ldr r3, [pc, #64] @ f40fc <__cxa_atexit@plt+0xe6ec4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -236462,17 +236462,17 @@ │ │ │ │ b f4360 <__cxa_atexit@plt+0xe7128> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [r4], #-1228 @ 0xfffffb34 │ │ │ │ + strbeq r7, [r4], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq sl, [r4], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq fp, [r4], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f4128 <__cxa_atexit@plt+0xe6ef0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f4360 <__cxa_atexit@plt+0xe7128> │ │ │ │ @@ -236480,15 +236480,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f414c <__cxa_atexit@plt+0xe6f14> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -236501,31 +236501,31 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r4], #-2168 @ 0xfffff788 │ │ │ │ - ldreq sl, [r4], #-1916 @ 0xfffff884 │ │ │ │ + strbeq r7, [r4], #-2152 @ 0xfffff798 │ │ │ │ + ldreq fp, [r4], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f41d4 <__cxa_atexit@plt+0xe6f9c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f41dc <__cxa_atexit@plt+0xe6fa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 114788 <__cxa_atexit@plt+0x107550> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r4], #-984 @ 0xfffffc28 │ │ │ │ + strbeq r7, [r4], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4238 <__cxa_atexit@plt+0xe7000> │ │ │ │ ldr r1, [pc, #68] @ f4240 <__cxa_atexit@plt+0xe7008> │ │ │ │ ldr r0, [pc, #68] @ f4244 <__cxa_atexit@plt+0xe700c> │ │ │ │ @@ -236535,29 +236535,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq f4228 <__cxa_atexit@plt+0xe6ff0> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r6, [r4], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r7, [r4], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -236566,21 +236566,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq sl, [r4], #-1636 @ 0xfffff99c │ │ │ │ + ldreq fp, [r4], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f4328 <__cxa_atexit@plt+0xe70f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -236599,26 +236599,26 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r5, [r3, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r6, [r4], #-680 @ 0xfffffd58 │ │ │ │ + strbeq r7, [r4], #-664 @ 0xfffffd68 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldreq sl, [r4], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq fp, [r4], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f43fc <__cxa_atexit@plt+0xe71c4> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -236667,21 +236667,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sl, [r4], #-1336 @ 0xfffffac8 │ │ │ │ - ldreq sl, [r4], #-148 @ 0xffffff6c │ │ │ │ - strbeq r6, [r4], #-480 @ 0xfffffe20 │ │ │ │ + ldreq fp, [r4], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq fp, [r4], #-148 @ 0xffffff6c │ │ │ │ + strbeq r7, [r4], #-464 @ 0xfffffe30 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r6, [r4], #-496 @ 0xfffffe10 │ │ │ │ - ldreq sl, [r4], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq r7, [r4], #-480 @ 0xfffffe20 │ │ │ │ + ldreq fp, [r4], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -236708,17 +236708,17 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strbeq r6, [r4], #-268 @ 0xfffffef4 │ │ │ │ + strbeq r7, [r4], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq sl, [r4], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq fp, [r4], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f4540 <__cxa_atexit@plt+0xe7308> │ │ │ │ ldr r2, [pc, #72] @ f454c <__cxa_atexit@plt+0xe7314> │ │ │ │ @@ -236738,30 +236738,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r6, [r4], #-140 @ 0xffffff74 │ │ │ │ + strbeq r7, [r4], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq sl, [r4], #-992 @ 0xfffffc20 │ │ │ │ + ldreq fp, [r4], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f4578 <__cxa_atexit@plt+0xe7340> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f4360 <__cxa_atexit@plt+0xe7128> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f45f0 <__cxa_atexit@plt+0xe73b8> │ │ │ │ ldr r2, [pc, #76] @ f45fc <__cxa_atexit@plt+0xe73c4> │ │ │ │ @@ -236775,31 +236775,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f45e8 <__cxa_atexit@plt+0xe73b0> │ │ │ │ ldr r3, [pc, #44] @ f4604 <__cxa_atexit@plt+0xe73cc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r5, [r4], #-4064 @ 0xfffff020 │ │ │ │ + strbeq r6, [r4], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f4628 <__cxa_atexit@plt+0xe73f0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -236813,33 +236813,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f4684 <__cxa_atexit@plt+0xe744c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r6, [r4], #-776 @ 0xfffffcf8 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r7, [r4], #-760 @ 0xfffffd08 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f46bc <__cxa_atexit@plt+0xe7484> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ f46c4 <__cxa_atexit@plt+0xe748c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4], #-3824 @ 0xfffff110 │ │ │ │ + strbeq r6, [r4], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f47d4 <__cxa_atexit@plt+0xe759c> │ │ │ │ @@ -236890,15 +236890,15 @@ │ │ │ │ ldr r1, [pc, #100] @ f4800 <__cxa_atexit@plt+0xe75c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -236910,15 +236910,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r6, [r4], #-628 @ 0xfffffd8c │ │ │ │ + strbeq r7, [r4], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ f48e4 <__cxa_atexit@plt+0xe76ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -236958,25 +236958,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r6, [r4], #-356 @ 0xfffffe9c │ │ │ │ + strbeq r7, [r4], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f4984 <__cxa_atexit@plt+0xe774c> │ │ │ │ @@ -237006,19 +237006,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r4], #-156 @ 0xffffff64 │ │ │ │ + strbeq r7, [r4], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f49e8 <__cxa_atexit@plt+0xe77b0> │ │ │ │ @@ -237100,26 +237100,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b f4b10 <__cxa_atexit@plt+0xe78d8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r5, [r4], #-4068 @ 0xfffff01c │ │ │ │ - strbeq r5, [r4], #-3880 @ 0xfffff0d8 │ │ │ │ + strbeq r6, [r4], #-4052 @ 0xfffff02c │ │ │ │ + strbeq r6, [r4], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f4bc0 <__cxa_atexit@plt+0xe7988> │ │ │ │ @@ -237149,19 +237149,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r4], #-3680 @ 0xfffff1a0 │ │ │ │ + strbeq r6, [r4], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237191,15 +237191,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq r9, [r4], #-3280 @ 0xfffff330 │ │ │ │ + ldreq sl, [r4], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -237225,16 +237225,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - ldreq r9, [r4], #-3184 @ 0xfffff390 │ │ │ │ - ldreq r9, [r4], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq sl, [r4], #-3184 @ 0xfffff390 │ │ │ │ + ldreq sl, [r4], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi f4da0 <__cxa_atexit@plt+0xe7b68> │ │ │ │ ldr r7, [pc, #208] @ f4de4 <__cxa_atexit@plt+0xe7bac> │ │ │ │ @@ -237291,18 +237291,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - ldreq r9, [r4], #-2948 @ 0xfffff47c │ │ │ │ - ldreq r9, [r4], #-2980 @ 0xfffff45c │ │ │ │ - strbeq r5, [r4], #-2124 @ 0xfffff7b4 │ │ │ │ - strbeq r5, [r4], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq sl, [r4], #-2948 @ 0xfffff47c │ │ │ │ + ldreq sl, [r4], #-2980 @ 0xfffff45c │ │ │ │ + strbeq r6, [r4], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r6, [r4], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f4e44 <__cxa_atexit@plt+0xe7c0c> │ │ │ │ @@ -237314,16 +237314,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r4], #-1960 @ 0xfffff858 │ │ │ │ - strbeq r5, [r4], #-3004 @ 0xfffff444 │ │ │ │ + strbeq r6, [r4], #-1944 @ 0xfffff868 │ │ │ │ + strbeq r6, [r4], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -237331,36 +237331,36 @@ │ │ │ │ ldr r2, [pc, #48] @ f4eb0 <__cxa_atexit@plt+0xe7c78> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ ldr r5, [pc, #40] @ f4eb4 <__cxa_atexit@plt+0xe7c7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ + b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ ldr r7, [pc, #24] @ f4eb8 <__cxa_atexit@plt+0xe7c80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r4], #-3560 @ 0xfffff218 │ │ │ │ - ldreq r9, [r4], #-2756 @ 0xfffff53c │ │ │ │ + strbeq r6, [r4], #-3544 @ 0xfffff228 │ │ │ │ + ldreq sl, [r4], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r4], #-2680 @ 0xfffff588 │ │ │ │ + ldreq sl, [r4], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -237368,76 +237368,76 @@ │ │ │ │ ldr r2, [pc, #48] @ f4f44 <__cxa_atexit@plt+0xe7d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ ldr r5, [pc, #40] @ f4f48 <__cxa_atexit@plt+0xe7d10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ + b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ ldr r7, [pc, #24] @ f4f4c <__cxa_atexit@plt+0xe7d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r4], #-3412 @ 0xfffff2ac │ │ │ │ - ldreq r9, [r4], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq r6, [r4], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq sl, [r4], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #8 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r4], #-2532 @ 0xfffff61c │ │ │ │ + ldreq sl, [r4], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f4fbc <__cxa_atexit@plt+0xe7d84> │ │ │ │ ldr r3, [pc, #44] @ f4fd4 <__cxa_atexit@plt+0xe7d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ f4fd8 <__cxa_atexit@plt+0xe7da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ + b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ ldr r7, [pc, #24] @ f4fdc <__cxa_atexit@plt+0xe7da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r5, [r4], #-3264 @ 0xfffff340 │ │ │ │ - ldreq r9, [r4], #-2484 @ 0xfffff64c │ │ │ │ + strbeq r6, [r4], #-3248 @ 0xfffff350 │ │ │ │ + ldreq sl, [r4], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f5014 <__cxa_atexit@plt+0xe7ddc> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ f5018 <__cxa_atexit@plt+0xe7de0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4], #-1436 @ 0xfffffa64 │ │ │ │ - strbeq r5, [r4], #-1432 @ 0xfffffa68 │ │ │ │ - ldreq r9, [r4], #-2372 @ 0xfffff6bc │ │ │ │ + strbeq r6, [r4], #-1420 @ 0xfffffa74 │ │ │ │ + strbeq r6, [r4], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq sl, [r4], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -237445,41 +237445,41 @@ │ │ │ │ bhi f5060 <__cxa_atexit@plt+0xe7e28> │ │ │ │ ldr r3, [pc, #48] @ f507c <__cxa_atexit@plt+0xe7e44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ f5080 <__cxa_atexit@plt+0xe7e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ + b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ ldr r7, [pc, #28] @ f5084 <__cxa_atexit@plt+0xe7e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq r9, [r4], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq r6, [r4], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq sl, [r4], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f50bc <__cxa_atexit@plt+0xe7e84> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ f50c0 <__cxa_atexit@plt+0xe7e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4], #-1272 @ 0xfffffb08 │ │ │ │ - strbeq r5, [r4], #-1260 @ 0xfffffb14 │ │ │ │ - ldreq r9, [r4], #-2204 @ 0xfffff764 │ │ │ │ + strbeq r6, [r4], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r6, [r4], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq sl, [r4], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ @@ -237487,539 +237487,539 @@ │ │ │ │ bhi f5108 <__cxa_atexit@plt+0xe7ed0> │ │ │ │ ldr r3, [pc, #48] @ f5124 <__cxa_atexit@plt+0xe7eec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ f5128 <__cxa_atexit@plt+0xe7ef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ + b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ ldr r7, [pc, #28] @ f512c <__cxa_atexit@plt+0xe7ef4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r4], #-2932 @ 0xfffff48c │ │ │ │ - ldreq r9, [r4], #-2168 @ 0xfffff788 │ │ │ │ + strbeq r6, [r4], #-2916 @ 0xfffff49c │ │ │ │ + ldreq sl, [r4], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f5164 <__cxa_atexit@plt+0xe7f2c> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ f5168 <__cxa_atexit@plt+0xe7f30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4], #-1100 @ 0xfffffbb4 │ │ │ │ - strbeq r5, [r4], #-1096 @ 0xfffffbb8 │ │ │ │ - ldreq r9, [r4], #-2036 @ 0xfffff80c │ │ │ │ + strbeq r6, [r4], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r6, [r4], #-1080 @ 0xfffffbc8 │ │ │ │ + ldreq sl, [r4], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f51ac <__cxa_atexit@plt+0xe7f74> │ │ │ │ ldr r3, [pc, #44] @ f51c4 <__cxa_atexit@plt+0xe7f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ f51c8 <__cxa_atexit@plt+0xe7f90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ + b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ ldr r7, [pc, #24] @ f51cc <__cxa_atexit@plt+0xe7f94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r5, [r4], #-2768 @ 0xfffff530 │ │ │ │ - ldreq r9, [r4], #-2012 @ 0xfffff824 │ │ │ │ + strbeq r6, [r4], #-2752 @ 0xfffff540 │ │ │ │ + ldreq sl, [r4], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f5204 <__cxa_atexit@plt+0xe7fcc> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ f5208 <__cxa_atexit@plt+0xe7fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4], #-944 @ 0xfffffc50 │ │ │ │ - strbeq r5, [r4], #-932 @ 0xfffffc5c │ │ │ │ - ldreq r9, [r4], #-1876 @ 0xfffff8ac │ │ │ │ + strbeq r6, [r4], #-928 @ 0xfffffc60 │ │ │ │ + strbeq r6, [r4], #-916 @ 0xfffffc6c │ │ │ │ + ldreq sl, [r4], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ f5234 <__cxa_atexit@plt+0xe7ffc> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401ab4 <__cxa_atexit@plt+0x3f487c> │ │ │ │ - strbeq r5, [r4], #-2632 @ 0xfffff5b8 │ │ │ │ + b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ + strbeq r6, [r4], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f527c <__cxa_atexit@plt+0xe8044> │ │ │ │ ldr r3, [pc, #52] @ f528c <__cxa_atexit@plt+0xe8054> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f526c <__cxa_atexit@plt+0xe8034> │ │ │ │ ldr r7, [r8, #63] @ 0x3f │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5290 <__cxa_atexit@plt+0xe8058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq sl, [r4], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f52ec <__cxa_atexit@plt+0xe80b4> │ │ │ │ ldr r3, [pc, #52] @ f52fc <__cxa_atexit@plt+0xe80c4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f52dc <__cxa_atexit@plt+0xe80a4> │ │ │ │ ldr r7, [r8, #59] @ 0x3b │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5300 <__cxa_atexit@plt+0xe80c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1756 @ 0xfffff924 │ │ │ │ + ldreq sl, [r4], #-1756 @ 0xfffff924 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f535c <__cxa_atexit@plt+0xe8124> │ │ │ │ ldr r3, [pc, #52] @ f536c <__cxa_atexit@plt+0xe8134> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f534c <__cxa_atexit@plt+0xe8114> │ │ │ │ ldr r7, [r8, #55] @ 0x37 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5370 <__cxa_atexit@plt+0xe8138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1648 @ 0xfffff990 │ │ │ │ + ldreq sl, [r4], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f53cc <__cxa_atexit@plt+0xe8194> │ │ │ │ ldr r3, [pc, #52] @ f53dc <__cxa_atexit@plt+0xe81a4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f53bc <__cxa_atexit@plt+0xe8184> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f53e0 <__cxa_atexit@plt+0xe81a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq sl, [r4], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f543c <__cxa_atexit@plt+0xe8204> │ │ │ │ ldr r3, [pc, #52] @ f544c <__cxa_atexit@plt+0xe8214> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f542c <__cxa_atexit@plt+0xe81f4> │ │ │ │ ldr r7, [r8, #47] @ 0x2f │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5450 <__cxa_atexit@plt+0xe8218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq sl, [r4], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f54ac <__cxa_atexit@plt+0xe8274> │ │ │ │ ldr r3, [pc, #52] @ f54bc <__cxa_atexit@plt+0xe8284> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f549c <__cxa_atexit@plt+0xe8264> │ │ │ │ ldr r7, [r8, #43] @ 0x2b │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f54c0 <__cxa_atexit@plt+0xe8288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1324 @ 0xfffffad4 │ │ │ │ + ldreq sl, [r4], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f551c <__cxa_atexit@plt+0xe82e4> │ │ │ │ ldr r3, [pc, #52] @ f552c <__cxa_atexit@plt+0xe82f4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f550c <__cxa_atexit@plt+0xe82d4> │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5530 <__cxa_atexit@plt+0xe82f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1216 @ 0xfffffb40 │ │ │ │ + ldreq sl, [r4], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f558c <__cxa_atexit@plt+0xe8354> │ │ │ │ ldr r3, [pc, #52] @ f559c <__cxa_atexit@plt+0xe8364> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f557c <__cxa_atexit@plt+0xe8344> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f55a0 <__cxa_atexit@plt+0xe8368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1108 @ 0xfffffbac │ │ │ │ + ldreq sl, [r4], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f55fc <__cxa_atexit@plt+0xe83c4> │ │ │ │ ldr r3, [pc, #52] @ f560c <__cxa_atexit@plt+0xe83d4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f55ec <__cxa_atexit@plt+0xe83b4> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5610 <__cxa_atexit@plt+0xe83d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq sl, [r4], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f566c <__cxa_atexit@plt+0xe8434> │ │ │ │ ldr r3, [pc, #52] @ f567c <__cxa_atexit@plt+0xe8444> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f565c <__cxa_atexit@plt+0xe8424> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5680 <__cxa_atexit@plt+0xe8448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-892 @ 0xfffffc84 │ │ │ │ + ldreq sl, [r4], #-892 @ 0xfffffc84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f56dc <__cxa_atexit@plt+0xe84a4> │ │ │ │ ldr r3, [pc, #52] @ f56ec <__cxa_atexit@plt+0xe84b4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f56cc <__cxa_atexit@plt+0xe8494> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f56f0 <__cxa_atexit@plt+0xe84b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq sl, [r4], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f574c <__cxa_atexit@plt+0xe8514> │ │ │ │ ldr r3, [pc, #52] @ f575c <__cxa_atexit@plt+0xe8524> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f573c <__cxa_atexit@plt+0xe8504> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5760 <__cxa_atexit@plt+0xe8528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-676 @ 0xfffffd5c │ │ │ │ + ldreq sl, [r4], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f57bc <__cxa_atexit@plt+0xe8584> │ │ │ │ ldr r3, [pc, #52] @ f57cc <__cxa_atexit@plt+0xe8594> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f57ac <__cxa_atexit@plt+0xe8574> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f57d0 <__cxa_atexit@plt+0xe8598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-568 @ 0xfffffdc8 │ │ │ │ + ldreq sl, [r4], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f582c <__cxa_atexit@plt+0xe85f4> │ │ │ │ ldr r3, [pc, #52] @ f583c <__cxa_atexit@plt+0xe8604> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f581c <__cxa_atexit@plt+0xe85e4> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5840 <__cxa_atexit@plt+0xe8608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-460 @ 0xfffffe34 │ │ │ │ + ldreq sl, [r4], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f589c <__cxa_atexit@plt+0xe8664> │ │ │ │ ldr r3, [pc, #52] @ f58ac <__cxa_atexit@plt+0xe8674> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f588c <__cxa_atexit@plt+0xe8654> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f58b0 <__cxa_atexit@plt+0xe8678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-352 @ 0xfffffea0 │ │ │ │ + ldreq sl, [r4], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f590c <__cxa_atexit@plt+0xe86d4> │ │ │ │ ldr r3, [pc, #52] @ f591c <__cxa_atexit@plt+0xe86e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq f58fc <__cxa_atexit@plt+0xe86c4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f5920 <__cxa_atexit@plt+0xe86e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r9, [r4], #-244 @ 0xffffff0c │ │ │ │ + ldreq sl, [r4], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f599c <__cxa_atexit@plt+0xe8764> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238036,24 +238036,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq r5, [r4], #-764 @ 0xfffffd04 │ │ │ │ + strbeq r5, [r4], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r6, [r4], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5a24 <__cxa_atexit@plt+0xe87ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238070,24 +238070,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2988 @ 0xfffff454 │ │ │ │ - strbeq r5, [r4], #-632 @ 0xfffffd88 │ │ │ │ + strbeq r5, [r4], #-2972 @ 0xfffff464 │ │ │ │ + strbeq r6, [r4], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5aac <__cxa_atexit@plt+0xe8874> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238104,24 +238104,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2852 @ 0xfffff4dc │ │ │ │ - strbeq r5, [r4], #-500 @ 0xfffffe0c │ │ │ │ + strbeq r5, [r4], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq r6, [r4], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5b34 <__cxa_atexit@plt+0xe88fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238138,24 +238138,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2716 @ 0xfffff564 │ │ │ │ - strbeq r5, [r4], #-368 @ 0xfffffe90 │ │ │ │ + strbeq r5, [r4], #-2700 @ 0xfffff574 │ │ │ │ + strbeq r6, [r4], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5bbc <__cxa_atexit@plt+0xe8984> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238172,24 +238172,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2580 @ 0xfffff5ec │ │ │ │ - strbeq r5, [r4], #-236 @ 0xffffff14 │ │ │ │ + strbeq r5, [r4], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq r6, [r4], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5c44 <__cxa_atexit@plt+0xe8a0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238206,24 +238206,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2444 @ 0xfffff674 │ │ │ │ - strbeq r5, [r4], #-104 @ 0xffffff98 │ │ │ │ + strbeq r5, [r4], #-2428 @ 0xfffff684 │ │ │ │ + strbeq r6, [r4], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5ccc <__cxa_atexit@plt+0xe8a94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238240,24 +238240,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2308 @ 0xfffff6fc │ │ │ │ - strbeq r4, [r4], #-4068 @ 0xfffff01c │ │ │ │ + strbeq r5, [r4], #-2292 @ 0xfffff70c │ │ │ │ + strbeq r5, [r4], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5d54 <__cxa_atexit@plt+0xe8b1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238274,24 +238274,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2172 @ 0xfffff784 │ │ │ │ - strbeq r4, [r4], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r5, [r4], #-2156 @ 0xfffff794 │ │ │ │ + strbeq r5, [r4], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5ddc <__cxa_atexit@plt+0xe8ba4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238308,24 +238308,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-2036 @ 0xfffff80c │ │ │ │ - strbeq r4, [r4], #-3804 @ 0xfffff124 │ │ │ │ + strbeq r5, [r4], #-2020 @ 0xfffff81c │ │ │ │ + strbeq r5, [r4], #-3788 @ 0xfffff134 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5e64 <__cxa_atexit@plt+0xe8c2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238342,24 +238342,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1900 @ 0xfffff894 │ │ │ │ - strbeq r4, [r4], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq r5, [r4], #-1884 @ 0xfffff8a4 │ │ │ │ + strbeq r5, [r4], #-3656 @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5eec <__cxa_atexit@plt+0xe8cb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238376,24 +238376,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1764 @ 0xfffff91c │ │ │ │ - strbeq r4, [r4], #-3540 @ 0xfffff22c │ │ │ │ + strbeq r5, [r4], #-1748 @ 0xfffff92c │ │ │ │ + strbeq r5, [r4], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5f74 <__cxa_atexit@plt+0xe8d3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238410,24 +238410,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1628 @ 0xfffff9a4 │ │ │ │ - strbeq r4, [r4], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq r5, [r4], #-1612 @ 0xfffff9b4 │ │ │ │ + strbeq r5, [r4], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5ffc <__cxa_atexit@plt+0xe8dc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238444,24 +238444,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1492 @ 0xfffffa2c │ │ │ │ - strbeq r4, [r4], #-1952 @ 0xfffff860 │ │ │ │ + strbeq r5, [r4], #-1476 @ 0xfffffa3c │ │ │ │ + strbeq r5, [r4], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6084 <__cxa_atexit@plt+0xe8e4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238478,24 +238478,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1356 @ 0xfffffab4 │ │ │ │ - strbeq r4, [r4], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r5, [r4], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r5, [r4], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f610c <__cxa_atexit@plt+0xe8ed4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238512,24 +238512,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1220 @ 0xfffffb3c │ │ │ │ - strbeq r4, [r4], #-1932 @ 0xfffff874 │ │ │ │ + strbeq r5, [r4], #-1204 @ 0xfffffb4c │ │ │ │ + strbeq r5, [r4], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6194 <__cxa_atexit@plt+0xe8f5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238546,24 +238546,24 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1084 @ 0xfffffbc4 │ │ │ │ - strbeq r4, [r4], #-1092 @ 0xfffffbbc │ │ │ │ + strbeq r5, [r4], #-1068 @ 0xfffffbd4 │ │ │ │ + strbeq r5, [r4], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #388 @ 0x184 │ │ │ │ cmp r3, ip │ │ │ │ bcc f63ac <__cxa_atexit@plt+0xe9174> │ │ │ │ @@ -238693,28 +238693,28 @@ │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - strbeq r4, [r4], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq r5, [r4], #-2600 @ 0xfffff5d8 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - ldreq r8, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq r8, [r4], #-1648 @ 0xfffff990 │ │ │ │ + ldreq r9, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ + ldreq r9, [r4], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f6470 <__cxa_atexit@plt+0xe9238> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -238727,23 +238727,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r4], #-1556 @ 0xfffff9ec │ │ │ │ - ldreq r8, [r4], #-1572 @ 0xfffff9dc │ │ │ │ - strbeq r4, [r4], #-312 @ 0xfffffec8 │ │ │ │ - ldreq r8, [r4], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r9, [r4], #-1556 @ 0xfffff9ec │ │ │ │ + ldreq r9, [r4], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r5, [r4], #-296 @ 0xfffffed8 │ │ │ │ + ldreq r9, [r4], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f64e4 <__cxa_atexit@plt+0xe92ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -238756,23 +238756,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r4], #-1552 @ 0xfffff9f0 │ │ │ │ - ldreq r8, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ - strbeq r4, [r4], #-196 @ 0xffffff3c │ │ │ │ - ldreq r8, [r4], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r9, [r4], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq r9, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq r5, [r4], #-180 @ 0xffffff4c │ │ │ │ + ldreq r9, [r4], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f6558 <__cxa_atexit@plt+0xe9320> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -238785,22 +238785,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r4], #-1548 @ 0xfffff9f4 │ │ │ │ - ldreq r8, [r4], #-1564 @ 0xfffff9e4 │ │ │ │ - strbeq r4, [r4], #-80 @ 0xffffffb0 │ │ │ │ + ldreq r9, [r4], #-1548 @ 0xfffff9f4 │ │ │ │ + ldreq r9, [r4], #-1564 @ 0xfffff9e4 │ │ │ │ + strbeq r5, [r4], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238815,17 +238815,17 @@ │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r7, [pc, #24] @ f65cc <__cxa_atexit@plt+0xe9394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r4], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq r4, [r4], #-20 @ 0xffffffec │ │ │ │ - ldreq r8, [r4], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq r9, [r4], #-1540 @ 0xfffff9fc │ │ │ │ + strbeq r5, [r4], #-4 │ │ │ │ + ldreq r9, [r4], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238840,17 +238840,17 @@ │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r7, [pc, #24] @ f6630 <__cxa_atexit@plt+0xe93f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r4], #-1440 @ 0xfffffa60 │ │ │ │ - strbeq r3, [r4], #-4016 @ 0xfffff050 │ │ │ │ - ldreq r8, [r4], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq r9, [r4], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq r4, [r4], #-4000 @ 0xfffff060 │ │ │ │ + ldreq r9, [r4], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #324 @ 0x144 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -239013,37 +239013,37 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ f6930 <__cxa_atexit@plt+0xe96f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #324 @ 0x144 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ - strbeq r3, [r4], #-3888 @ 0xfffff0d0 │ │ │ │ - strbeq r4, [r4], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq r3, [r4], #-3852 @ 0xfffff0f4 │ │ │ │ - strbeq r4, [r4], #-1516 @ 0xfffffa14 │ │ │ │ - strbeq r4, [r4], #-1476 @ 0xfffffa3c │ │ │ │ - strbeq r4, [r4], #-1436 @ 0xfffffa64 │ │ │ │ - strbeq r4, [r4], #-1396 @ 0xfffffa8c │ │ │ │ - strbeq r4, [r4], #-1356 @ 0xfffffab4 │ │ │ │ - strbeq r4, [r4], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq r4, [r4], #-1264 @ 0xfffffb10 │ │ │ │ - strbeq r3, [r4], #-3524 @ 0xfffff23c │ │ │ │ - strbeq r4, [r4], #-1208 @ 0xfffffb48 │ │ │ │ - strbeq r3, [r4], #-3472 @ 0xfffff270 │ │ │ │ - strbeq r4, [r4], #-64 @ 0xffffffc0 │ │ │ │ - strbeq r3, [r4], #-3884 @ 0xfffff0d4 │ │ │ │ - strbeq r3, [r4], #-3868 @ 0xfffff0e4 │ │ │ │ - strbeq r4, [r4], #-1072 @ 0xfffffbd0 │ │ │ │ - strbeq r4, [r4], #-1032 @ 0xfffffbf8 │ │ │ │ - strbeq r4, [r4], #-1008 @ 0xfffffc10 │ │ │ │ - strbeq r4, [r4], #-984 @ 0xfffffc28 │ │ │ │ - ldreq r8, [r4], #-732 @ 0xfffffd24 │ │ │ │ - ldreq r7, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ + strbeq r5, [r4], #-1552 @ 0xfffff9f0 │ │ │ │ + strbeq r4, [r4], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r5, [r4], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r4, [r4], #-3836 @ 0xfffff104 │ │ │ │ + strbeq r5, [r4], #-1500 @ 0xfffffa24 │ │ │ │ + strbeq r5, [r4], #-1460 @ 0xfffffa4c │ │ │ │ + strbeq r5, [r4], #-1420 @ 0xfffffa74 │ │ │ │ + strbeq r5, [r4], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r5, [r4], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r5, [r4], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r5, [r4], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq r4, [r4], #-3508 @ 0xfffff24c │ │ │ │ + strbeq r5, [r4], #-1192 @ 0xfffffb58 │ │ │ │ + strbeq r4, [r4], #-3456 @ 0xfffff280 │ │ │ │ + strbeq r5, [r4], #-48 @ 0xffffffd0 │ │ │ │ + strbeq r4, [r4], #-3868 @ 0xfffff0e4 │ │ │ │ + strbeq r4, [r4], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r5, [r4], #-1056 @ 0xfffffbe0 │ │ │ │ + strbeq r5, [r4], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r5, [r4], #-992 @ 0xfffffc20 │ │ │ │ + strbeq r5, [r4], #-968 @ 0xfffffc38 │ │ │ │ + ldreq r9, [r4], #-732 @ 0xfffffd24 │ │ │ │ + ldreq r8, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f6998 <__cxa_atexit@plt+0xe9760> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -239057,81 +239057,81 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ f69a8 <__cxa_atexit@plt+0xe9770> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r4], #-696 @ 0xfffffd48 │ │ │ │ - strbeq r3, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ - strbeq r3, [r4], #-3116 @ 0xfffff3d4 │ │ │ │ - ldreq r8, [r4], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq r9, [r4], #-696 @ 0xfffffd48 │ │ │ │ + strbeq r4, [r4], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq r4, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq r9, [r4], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f69dc <__cxa_atexit@plt+0xe97a4> │ │ │ │ ldr r5, [pc, #28] @ f69ec <__cxa_atexit@plt+0xe97b4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 6805fc <__cxa_atexit@plt+0x6733c4> │ │ │ │ + b 680704 <__cxa_atexit@plt+0x6734cc> │ │ │ │ ldr r7, [pc, #12] @ f69f0 <__cxa_atexit@plt+0xe97b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r8, [r4], #-980 @ 0xfffffc2c │ │ │ │ - ldreq r8, [r4], #-944 @ 0xfffffc50 │ │ │ │ + ldreq r9, [r4], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r9, [r4], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ f6a14 <__cxa_atexit@plt+0xe97dc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ - ldreq r8, [r4], #-908 @ 0xfffffc74 │ │ │ │ - ldreq r8, [r4], #-908 @ 0xfffffc74 │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ + ldreq r9, [r4], #-908 @ 0xfffffc74 │ │ │ │ + ldreq r9, [r4], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6a58 <__cxa_atexit@plt+0xe9820> │ │ │ │ ldr r2, [pc, #40] @ f6a60 <__cxa_atexit@plt+0xe9828> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ f6a64 <__cxa_atexit@plt+0xe982c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 6805fc <__cxa_atexit@plt+0x6733c4> │ │ │ │ + b 680704 <__cxa_atexit@plt+0x6734cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r3, [r4], #-2904 @ 0xfffff4a8 │ │ │ │ - ldreq r8, [r4], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq r4, [r4], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq r9, [r4], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ f6a90 <__cxa_atexit@plt+0xe9858> │ │ │ │ ldr r8, [pc, #20] @ f6a94 <__cxa_atexit@plt+0xe985c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r8, [r4], #-788 @ 0xfffffcec │ │ │ │ + ldreq r9, [r4], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f6acc <__cxa_atexit@plt+0xe9894> │ │ │ │ @@ -239140,15 +239140,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r3, [r4], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq r4, [r4], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6b28 <__cxa_atexit@plt+0xe98f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6b30 <__cxa_atexit@plt+0xe98f8> │ │ │ │ @@ -239159,20 +239159,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6b38 <__cxa_atexit@plt+0xe9900> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r3, [r4], #-3872 @ 0xfffff0e0 │ │ │ │ - strbeq r3, [r4], #-2916 @ 0xfffff49c │ │ │ │ + strbeq r4, [r4], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r4, [r4], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq r4, [r4], #-2900 @ 0xfffff4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6b88 <__cxa_atexit@plt+0xe9950> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6b90 <__cxa_atexit@plt+0xe9958> │ │ │ │ @@ -239183,20 +239183,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6b98 <__cxa_atexit@plt+0xe9960> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2624 @ 0xfffff5c0 │ │ │ │ - strbeq r3, [r4], #-3776 @ 0xfffff140 │ │ │ │ - strbeq r3, [r4], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq r4, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq r4, [r4], #-3760 @ 0xfffff150 │ │ │ │ + strbeq r4, [r4], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6be8 <__cxa_atexit@plt+0xe99b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6bf0 <__cxa_atexit@plt+0xe99b8> │ │ │ │ @@ -239207,20 +239207,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6bf8 <__cxa_atexit@plt+0xe99c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2528 @ 0xfffff620 │ │ │ │ - strbeq r3, [r4], #-3680 @ 0xfffff1a0 │ │ │ │ - strbeq r3, [r4], #-2724 @ 0xfffff55c │ │ │ │ + strbeq r4, [r4], #-2512 @ 0xfffff630 │ │ │ │ + strbeq r4, [r4], #-3664 @ 0xfffff1b0 │ │ │ │ + strbeq r4, [r4], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6c48 <__cxa_atexit@plt+0xe9a10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6c50 <__cxa_atexit@plt+0xe9a18> │ │ │ │ @@ -239231,20 +239231,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6c58 <__cxa_atexit@plt+0xe9a20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2432 @ 0xfffff680 │ │ │ │ - strbeq r3, [r4], #-3584 @ 0xfffff200 │ │ │ │ - strbeq r3, [r4], #-2628 @ 0xfffff5bc │ │ │ │ + strbeq r4, [r4], #-2416 @ 0xfffff690 │ │ │ │ + strbeq r4, [r4], #-3568 @ 0xfffff210 │ │ │ │ + strbeq r4, [r4], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6ca8 <__cxa_atexit@plt+0xe9a70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6cb0 <__cxa_atexit@plt+0xe9a78> │ │ │ │ @@ -239255,20 +239255,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6cb8 <__cxa_atexit@plt+0xe9a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2336 @ 0xfffff6e0 │ │ │ │ - strbeq r3, [r4], #-3488 @ 0xfffff260 │ │ │ │ - strbeq r3, [r4], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r4, [r4], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq r4, [r4], #-3472 @ 0xfffff270 │ │ │ │ + strbeq r4, [r4], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6d08 <__cxa_atexit@plt+0xe9ad0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6d10 <__cxa_atexit@plt+0xe9ad8> │ │ │ │ @@ -239279,20 +239279,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6d18 <__cxa_atexit@plt+0xe9ae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2240 @ 0xfffff740 │ │ │ │ - strbeq r3, [r4], #-3392 @ 0xfffff2c0 │ │ │ │ - strbeq r3, [r4], #-2436 @ 0xfffff67c │ │ │ │ + strbeq r4, [r4], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r4, [r4], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq r4, [r4], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6d68 <__cxa_atexit@plt+0xe9b30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6d70 <__cxa_atexit@plt+0xe9b38> │ │ │ │ @@ -239303,20 +239303,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6d78 <__cxa_atexit@plt+0xe9b40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2144 @ 0xfffff7a0 │ │ │ │ - strbeq r3, [r4], #-3296 @ 0xfffff320 │ │ │ │ - strbeq r3, [r4], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq r4, [r4], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq r4, [r4], #-3280 @ 0xfffff330 │ │ │ │ + strbeq r4, [r4], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6dc8 <__cxa_atexit@plt+0xe9b90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6dd0 <__cxa_atexit@plt+0xe9b98> │ │ │ │ @@ -239327,20 +239327,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6dd8 <__cxa_atexit@plt+0xe9ba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-2048 @ 0xfffff800 │ │ │ │ - strbeq r3, [r4], #-3200 @ 0xfffff380 │ │ │ │ - strbeq r3, [r4], #-2244 @ 0xfffff73c │ │ │ │ + strbeq r4, [r4], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r4, [r4], #-3184 @ 0xfffff390 │ │ │ │ + strbeq r4, [r4], #-2228 @ 0xfffff74c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6e28 <__cxa_atexit@plt+0xe9bf0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6e30 <__cxa_atexit@plt+0xe9bf8> │ │ │ │ @@ -239351,20 +239351,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6e38 <__cxa_atexit@plt+0xe9c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1952 @ 0xfffff860 │ │ │ │ - strbeq r3, [r4], #-3104 @ 0xfffff3e0 │ │ │ │ - strbeq r3, [r4], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r4, [r4], #-1936 @ 0xfffff870 │ │ │ │ + strbeq r4, [r4], #-3088 @ 0xfffff3f0 │ │ │ │ + strbeq r4, [r4], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6e88 <__cxa_atexit@plt+0xe9c50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6e90 <__cxa_atexit@plt+0xe9c58> │ │ │ │ @@ -239375,20 +239375,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6e98 <__cxa_atexit@plt+0xe9c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1856 @ 0xfffff8c0 │ │ │ │ - strbeq r3, [r4], #-3008 @ 0xfffff440 │ │ │ │ - strbeq r3, [r4], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq r4, [r4], #-1840 @ 0xfffff8d0 │ │ │ │ + strbeq r4, [r4], #-2992 @ 0xfffff450 │ │ │ │ + strbeq r4, [r4], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6ee8 <__cxa_atexit@plt+0xe9cb0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6ef0 <__cxa_atexit@plt+0xe9cb8> │ │ │ │ @@ -239399,20 +239399,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6ef8 <__cxa_atexit@plt+0xe9cc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1760 @ 0xfffff920 │ │ │ │ - strbeq r3, [r4], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq r3, [r4], #-1956 @ 0xfffff85c │ │ │ │ + strbeq r4, [r4], #-1744 @ 0xfffff930 │ │ │ │ + strbeq r4, [r4], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq r4, [r4], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6f48 <__cxa_atexit@plt+0xe9d10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6f50 <__cxa_atexit@plt+0xe9d18> │ │ │ │ @@ -239423,20 +239423,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6f58 <__cxa_atexit@plt+0xe9d20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1664 @ 0xfffff980 │ │ │ │ - strbeq r3, [r4], #-2816 @ 0xfffff500 │ │ │ │ - strbeq r3, [r4], #-1860 @ 0xfffff8bc │ │ │ │ + strbeq r4, [r4], #-1648 @ 0xfffff990 │ │ │ │ + strbeq r4, [r4], #-2800 @ 0xfffff510 │ │ │ │ + strbeq r4, [r4], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6fa8 <__cxa_atexit@plt+0xe9d70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f6fb0 <__cxa_atexit@plt+0xe9d78> │ │ │ │ @@ -239447,20 +239447,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f6fb8 <__cxa_atexit@plt+0xe9d80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ - strbeq r3, [r4], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r3, [r4], #-1764 @ 0xfffff91c │ │ │ │ + strbeq r4, [r4], #-1552 @ 0xfffff9f0 │ │ │ │ + strbeq r4, [r4], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r4, [r4], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7008 <__cxa_atexit@plt+0xe9dd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f7010 <__cxa_atexit@plt+0xe9dd8> │ │ │ │ @@ -239471,20 +239471,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f7018 <__cxa_atexit@plt+0xe9de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1472 @ 0xfffffa40 │ │ │ │ - strbeq r3, [r4], #-2624 @ 0xfffff5c0 │ │ │ │ - strbeq r3, [r4], #-1668 @ 0xfffff97c │ │ │ │ + strbeq r4, [r4], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r4, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq r4, [r4], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7068 <__cxa_atexit@plt+0xe9e30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f7070 <__cxa_atexit@plt+0xe9e38> │ │ │ │ @@ -239495,20 +239495,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f7078 <__cxa_atexit@plt+0xe9e40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1376 @ 0xfffffaa0 │ │ │ │ - strbeq r3, [r4], #-2528 @ 0xfffff620 │ │ │ │ - strbeq r3, [r4], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r4, [r4], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r4, [r4], #-2512 @ 0xfffff630 │ │ │ │ + strbeq r4, [r4], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f70c8 <__cxa_atexit@plt+0xe9e90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ f70d0 <__cxa_atexit@plt+0xe9e98> │ │ │ │ @@ -239519,21 +239519,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ f70d8 <__cxa_atexit@plt+0xe9ea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 68067c <__cxa_atexit@plt+0x673444> │ │ │ │ + b 680784 <__cxa_atexit@plt+0x67354c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1280 @ 0xfffffb00 │ │ │ │ - strbeq r3, [r4], #-2432 @ 0xfffff680 │ │ │ │ - strbeq r3, [r4], #-1476 @ 0xfffffa3c │ │ │ │ - ldreq r7, [r4], #-4 │ │ │ │ + strbeq r4, [r4], #-1264 @ 0xfffffb10 │ │ │ │ + strbeq r4, [r4], #-2416 @ 0xfffff690 │ │ │ │ + strbeq r4, [r4], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq r8, [r4], #-4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #408 @ 0x198 │ │ │ │ cmp r2, lr │ │ │ │ bcc f73a4 <__cxa_atexit@plt+0xea16c> │ │ │ │ @@ -239709,34 +239709,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ mov r0, #408 @ 0x198 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - ldreq r6, [r4], #-4040 @ 0xfffff038 │ │ │ │ + ldreq r7, [r4], #-4040 @ 0xfffff038 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r3, [r4], #-1120 @ 0xfffffba0 │ │ │ │ - strbeq r3, [r4], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r4, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r4, [r4], #-952 @ 0xfffffc48 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - strbeq r3, [r4], #-948 @ 0xfffffc4c │ │ │ │ + strbeq r4, [r4], #-932 @ 0xfffffc5c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ - ldreq r7, [r4], #-2492 @ 0xfffff644 │ │ │ │ + ldreq r8, [r4], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f74ac <__cxa_atexit@plt+0xea274> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -239768,37 +239768,37 @@ │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r9, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-2420 @ 0xfffff68c │ │ │ │ + ldreq r8, [r4], #-2420 @ 0xfffff68c │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldreq r6, [r4], #-3292 @ 0xfffff324 │ │ │ │ - strbeq r3, [r4], #-320 @ 0xfffffec0 │ │ │ │ - strbeq r3, [r4], #-1456 @ 0xfffffa50 │ │ │ │ - strbeq r3, [r4], #-416 @ 0xfffffe60 │ │ │ │ + ldreq r7, [r4], #-3292 @ 0xfffff324 │ │ │ │ + strbeq r4, [r4], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r4, [r4], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq r4, [r4], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-2240 @ 0xfffff740 │ │ │ │ + ldreq r8, [r4], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -239818,16 +239818,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldreq r7, [r4], #-2180 @ 0xfffff77c │ │ │ │ - ldreq r7, [r4], #-2152 @ 0xfffff798 │ │ │ │ + ldreq r8, [r4], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r8, [r4], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f75e8 <__cxa_atexit@plt+0xea3b0> │ │ │ │ ldr r2, [pc, #120] @ f7610 <__cxa_atexit@plt+0xea3d8> │ │ │ │ @@ -239847,28 +239847,28 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + b 401644 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ f7618 <__cxa_atexit@plt+0xea3e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4], #-1168 @ 0xfffffb70 │ │ │ │ - strbeq r3, [r4], #-216 @ 0xffffff28 │ │ │ │ - ldreq r7, [r4], #-2012 @ 0xfffff824 │ │ │ │ + strbeq r4, [r4], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq r4, [r4], #-200 @ 0xffffff38 │ │ │ │ + ldreq r8, [r4], #-2012 @ 0xfffff824 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -239876,24 +239876,24 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc f765c <__cxa_atexit@plt+0xea424> │ │ │ │ ldr r2, [pc, #40] @ f7674 <__cxa_atexit@plt+0xea43c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r7, [pc, #20] @ f7678 <__cxa_atexit@plt+0xea440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldreq r7, [r4], #-1920 @ 0xfffff880 │ │ │ │ - ldreq r7, [r4], #-1896 @ 0xfffff898 │ │ │ │ + ldreq r8, [r4], #-1920 @ 0xfffff880 │ │ │ │ + ldreq r8, [r4], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f76d4 <__cxa_atexit@plt+0xea49c> │ │ │ │ @@ -239906,29 +239906,29 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc f76e4 <__cxa_atexit@plt+0xea4ac> │ │ │ │ ldr r2, [pc, #64] @ f7704 <__cxa_atexit@plt+0xea4cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f7700 <__cxa_atexit@plt+0xea4c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4], #-3832 @ 0xfffff108 │ │ │ │ - ldreq r7, [r4], #-1784 @ 0xfffff908 │ │ │ │ + strbeq r3, [r4], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r8, [r4], #-1784 @ 0xfffff908 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - ldreq r7, [r4], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r8, [r4], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7770 <__cxa_atexit@plt+0xea538> │ │ │ │ ldr r2, [pc, #108] @ f7798 <__cxa_atexit@plt+0xea560> │ │ │ │ @@ -239945,30 +239945,30 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f779c <__cxa_atexit@plt+0xea564> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4], #-3696 @ 0xfffff190 │ │ │ │ - ldreq r7, [r4], #-1620 @ 0xfffff9ac │ │ │ │ + strbeq r3, [r4], #-3680 @ 0xfffff1a0 │ │ │ │ + ldreq r8, [r4], #-1620 @ 0xfffff9ac │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - ldreq r7, [r4], #-1548 @ 0xfffff9f4 │ │ │ │ + ldreq r8, [r4], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f77f4 <__cxa_atexit@plt+0xea5bc> │ │ │ │ ldr r2, [pc, #68] @ f7810 <__cxa_atexit@plt+0xea5d8> │ │ │ │ @@ -239978,24 +239978,24 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7800 <__cxa_atexit@plt+0xea5c8> │ │ │ │ ldr r5, [pc, #48] @ f7818 <__cxa_atexit@plt+0xea5e0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 6805fc <__cxa_atexit@plt+0x6733c4> │ │ │ │ + b 680704 <__cxa_atexit@plt+0x6734cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f7814 <__cxa_atexit@plt+0xea5dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4], #-3536 @ 0xfffff230 │ │ │ │ - ldreq r7, [r4], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r3, [r4], #-3520 @ 0xfffff240 │ │ │ │ + ldreq r8, [r4], #-1456 @ 0xfffffa50 │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -240029,17 +240029,17 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq r3, [r4], #-1136 @ 0xfffffb90 │ │ │ │ - ldreq r7, [r4], #-1364 @ 0xfffffaac │ │ │ │ - ldreq r7, [r4], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq r4, [r4], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq r8, [r4], #-1364 @ 0xfffffaac │ │ │ │ + ldreq r8, [r4], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f7924 <__cxa_atexit@plt+0xea6ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240052,23 +240052,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r4], #-2516 @ 0xfffff62c │ │ │ │ - ldreq r6, [r4], #-2236 @ 0xfffff744 │ │ │ │ - strbeq r2, [r4], #-3204 @ 0xfffff37c │ │ │ │ - ldreq r6, [r4], #-2120 @ 0xfffff7b8 │ │ │ │ + ldreq r7, [r4], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r7, [r4], #-2236 @ 0xfffff744 │ │ │ │ + strbeq r3, [r4], #-3188 @ 0xfffff38c │ │ │ │ + ldreq r7, [r4], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f79a0 <__cxa_atexit@plt+0xea768> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240089,17 +240089,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r6, [r4], #-2064 @ 0xfffff7f0 │ │ │ │ - strbeq r2, [r4], #-3092 @ 0xfffff3ec │ │ │ │ - ldreq r6, [r4], #-2036 @ 0xfffff80c │ │ │ │ + ldreq r7, [r4], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq r3, [r4], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r7, [r4], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f79ec <__cxa_atexit@plt+0xea7b4> │ │ │ │ @@ -240108,16 +240108,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r4], #-4080 @ 0xfffff010 │ │ │ │ - ldreq r7, [r4], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq r3, [r4], #-4064 @ 0xfffff020 │ │ │ │ + ldreq r8, [r4], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f7a74 <__cxa_atexit@plt+0xea83c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240136,36 +240136,36 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ f7a8c <__cxa_atexit@plt+0xea854> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-904 @ 0xfffffc78 │ │ │ │ - ldreq r7, [r4], #-1164 @ 0xfffffb74 │ │ │ │ - ldreq r7, [r4], #-1184 @ 0xfffffb60 │ │ │ │ - strbeq r2, [r4], #-2888 @ 0xfffff4b8 │ │ │ │ - strbeq r2, [r4], #-4044 @ 0xfffff034 │ │ │ │ - ldreq r7, [r4], #-1124 @ 0xfffffb9c │ │ │ │ + ldreq r8, [r4], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r8, [r4], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq r8, [r4], #-1184 @ 0xfffffb60 │ │ │ │ + strbeq r3, [r4], #-2872 @ 0xfffff4c8 │ │ │ │ + strbeq r3, [r4], #-4028 @ 0xfffff044 │ │ │ │ + ldreq r8, [r4], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ f7ab4 <__cxa_atexit@plt+0xea87c> │ │ │ │ ldr r0, [pc, #12] @ f7ab8 <__cxa_atexit@plt+0xea880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-1108 @ 0xfffffbac │ │ │ │ - ldreq r7, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ - ldreq r7, [r4], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r8, [r4], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r8, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq r8, [r4], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f7b10 <__cxa_atexit@plt+0xea8d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240175,22 +240175,22 @@ │ │ │ │ ldr r8, [pc, #40] @ f7b18 <__cxa_atexit@plt+0xea8e0> │ │ │ │ ldr r3, [pc, #40] @ f7b1c <__cxa_atexit@plt+0xea8e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-1036 @ 0xfffffbf4 │ │ │ │ - strbeq r2, [r4], #-2712 @ 0xfffff568 │ │ │ │ - ldreq r7, [r4], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r8, [r4], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq r3, [r4], #-2696 @ 0xfffff578 │ │ │ │ + ldreq r8, [r4], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f7b80 <__cxa_atexit@plt+0xea948> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240203,23 +240203,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r4], #-2156 @ 0xfffff794 │ │ │ │ - ldreq r6, [r4], #-2032 @ 0xfffff810 │ │ │ │ - strbeq r2, [r4], #-2600 @ 0xfffff5d8 │ │ │ │ - ldreq r6, [r4], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r7, [r4], #-2156 @ 0xfffff794 │ │ │ │ + ldreq r7, [r4], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r3, [r4], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r7, [r4], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f7bfc <__cxa_atexit@plt+0xea9c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240240,17 +240240,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r6, [r4], #-1860 @ 0xfffff8bc │ │ │ │ - strbeq r2, [r4], #-2488 @ 0xfffff648 │ │ │ │ - ldreq r6, [r4], #-1832 @ 0xfffff8d8 │ │ │ │ + ldreq r7, [r4], #-1860 @ 0xfffff8bc │ │ │ │ + strbeq r3, [r4], #-2472 @ 0xfffff658 │ │ │ │ + ldreq r7, [r4], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f7c48 <__cxa_atexit@plt+0xeaa10> │ │ │ │ @@ -240259,16 +240259,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r4], #-3476 @ 0xfffff26c │ │ │ │ - ldreq r7, [r4], #-880 @ 0xfffffc90 │ │ │ │ + strbeq r3, [r4], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r8, [r4], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f7cd0 <__cxa_atexit@plt+0xeaa98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240287,36 +240287,36 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ f7ce8 <__cxa_atexit@plt+0xeaab0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-300 @ 0xfffffed4 │ │ │ │ - ldreq r7, [r4], #-784 @ 0xfffffcf0 │ │ │ │ - ldreq r7, [r4], #-804 @ 0xfffffcdc │ │ │ │ - strbeq r2, [r4], #-2284 @ 0xfffff714 │ │ │ │ - strbeq r2, [r4], #-3440 @ 0xfffff290 │ │ │ │ - ldreq r7, [r4], #-744 @ 0xfffffd18 │ │ │ │ + ldreq r8, [r4], #-300 @ 0xfffffed4 │ │ │ │ + ldreq r8, [r4], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r8, [r4], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r3, [r4], #-2268 @ 0xfffff724 │ │ │ │ + strbeq r3, [r4], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq r8, [r4], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ f7d10 <__cxa_atexit@plt+0xeaad8> │ │ │ │ ldr r0, [pc, #12] @ f7d14 <__cxa_atexit@plt+0xeaadc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-728 @ 0xfffffd28 │ │ │ │ - ldreq r7, [r4], #-724 @ 0xfffffd2c │ │ │ │ - ldreq r7, [r4], #-728 @ 0xfffffd28 │ │ │ │ + ldreq r8, [r4], #-728 @ 0xfffffd28 │ │ │ │ + ldreq r8, [r4], #-724 @ 0xfffffd2c │ │ │ │ + ldreq r8, [r4], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f7d6c <__cxa_atexit@plt+0xeab34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240326,22 +240326,22 @@ │ │ │ │ ldr r8, [pc, #40] @ f7d74 <__cxa_atexit@plt+0xeab3c> │ │ │ │ ldr r3, [pc, #40] @ f7d78 <__cxa_atexit@plt+0xeab40> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r4], #-656 @ 0xfffffd70 │ │ │ │ - strbeq r2, [r4], #-2108 @ 0xfffff7c4 │ │ │ │ - ldreq r7, [r4], #-680 @ 0xfffffd58 │ │ │ │ + ldreq r8, [r4], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r3, [r4], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq r8, [r4], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f7dd0 <__cxa_atexit@plt+0xeab98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -240356,17 +240356,17 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 4011dc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, #152, 14 @ 0x2600000 │ │ │ │ - strbeq r2, [r4], #-2008 @ 0xfffff828 │ │ │ │ - ldreq r7, [r4], #-588 @ 0xfffffdb4 │ │ │ │ + mvnseq fp, #88, 24 @ 0x5800 │ │ │ │ + strbeq r3, [r4], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r8, [r4], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f7e28 <__cxa_atexit@plt+0xeabf0> │ │ │ │ ldr r7, [pc, #52] @ f7e38 <__cxa_atexit@plt+0xeac00> │ │ │ │ @@ -240381,16 +240381,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f7e3c <__cxa_atexit@plt+0xeac04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #-532 @ 0xfffffdec │ │ │ │ - ldreq r7, [r4], #-496 @ 0xfffffe10 │ │ │ │ + ldreq r8, [r4], #-532 @ 0xfffffdec │ │ │ │ + ldreq r8, [r4], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #108] @ f7ec4 <__cxa_atexit@plt+0xeac8c> │ │ │ │ and r2, r3, #3 │ │ │ │ sub r3, r2, #1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -240417,16 +240417,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r2, [r4], #-1764 @ 0xfffff91c │ │ │ │ - ldreq r7, [r4], #-352 @ 0xfffffea0 │ │ │ │ + strbeq r3, [r4], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r8, [r4], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne f7f0c <__cxa_atexit@plt+0xeacd4> │ │ │ │ @@ -240441,16 +240441,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [r4], #-1664 @ 0xfffff980 │ │ │ │ - ldreq r7, [r4], #-256 @ 0xffffff00 │ │ │ │ + strbeq r3, [r4], #-1648 @ 0xfffff990 │ │ │ │ + ldreq r8, [r4], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq f7f84 <__cxa_atexit@plt+0xead4c> │ │ │ │ @@ -240491,20 +240491,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ - strbeq r2, [r4], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq r3, [r4], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r7, [r4], #-100 @ 0xffffff9c │ │ │ │ - ldreq r7, [r4], #-96 @ 0xffffffa0 │ │ │ │ + ldreq r8, [r4], #-100 @ 0xffffff9c │ │ │ │ + ldreq r8, [r4], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r7, [r4], #-40 @ 0xffffffd8 │ │ │ │ + ldreq r8, [r4], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne f8030 <__cxa_atexit@plt+0xeadf8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ @@ -240512,17 +240512,17 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #16] @ f8048 <__cxa_atexit@plt+0xeae10> │ │ │ │ ldr r0, [pc, #16] @ f804c <__cxa_atexit@plt+0xeae14> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r4], #-4088 @ 0xfffff008 │ │ │ │ - ldreq r6, [r4], #-4084 @ 0xfffff00c │ │ │ │ - ldreq r6, [r4], #-4064 @ 0xfffff020 │ │ │ │ + ldreq r7, [r4], #-4088 @ 0xfffff008 │ │ │ │ + ldreq r7, [r4], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r7, [r4], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f8078 <__cxa_atexit@plt+0xeae40> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -240530,17 +240530,17 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #16] @ f8090 <__cxa_atexit@plt+0xeae58> │ │ │ │ ldr r0, [pc, #16] @ f8094 <__cxa_atexit@plt+0xeae5c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r4], #-4016 @ 0xfffff050 │ │ │ │ - ldreq r6, [r4], #-4012 @ 0xfffff054 │ │ │ │ - ldreq r6, [r4], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r7, [r4], #-4016 @ 0xfffff050 │ │ │ │ + ldreq r7, [r4], #-4012 @ 0xfffff054 │ │ │ │ + ldreq r7, [r4], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f80f8 <__cxa_atexit@plt+0xeaec0> │ │ │ │ ldr r7, [pc, #96] @ f811c <__cxa_atexit@plt+0xeaee4> │ │ │ │ @@ -240567,31 +240567,31 @@ │ │ │ │ ldr r7, [pc, #20] @ f8124 <__cxa_atexit@plt+0xeaeec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - ldreq r6, [r4], #-3888 @ 0xfffff0d0 │ │ │ │ - ldreq r6, [r4], #-3916 @ 0xfffff0b4 │ │ │ │ + ldreq r7, [r4], #-3888 @ 0xfffff0d0 │ │ │ │ + ldreq r7, [r4], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f8160 <__cxa_atexit@plt+0xeaf28> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ f8164 <__cxa_atexit@plt+0xeaf2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ - strbeq r2, [r4], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq r3, [r4], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq r3, [r4], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f81a8 <__cxa_atexit@plt+0xeaf70> │ │ │ │ ldr r7, [pc, #48] @ f81b8 <__cxa_atexit@plt+0xeaf80> │ │ │ │ @@ -240605,15 +240605,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f81bc <__cxa_atexit@plt+0xeaf84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r6, [r4], #-3764 @ 0xfffff14c │ │ │ │ + ldreq r7, [r4], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f8200 <__cxa_atexit@plt+0xeafc8> │ │ │ │ ldr r7, [pc, #48] @ f8210 <__cxa_atexit@plt+0xeafd8> │ │ │ │ @@ -240627,15 +240627,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f8214 <__cxa_atexit@plt+0xeafdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r6, [r4], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq r7, [r4], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f82b8 <__cxa_atexit@plt+0xeb080> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -240667,32 +240667,32 @@ │ │ │ │ add r1, r1, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r7, [pc, #40] @ f82e8 <__cxa_atexit@plt+0xeb0b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r2, [r4], #-752 @ 0xfffffd10 │ │ │ │ + strbeq r3, [r4], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r2, [r4], #-1984 @ 0xfffff840 │ │ │ │ - strbeq r2, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq r3, [r4], #-1968 @ 0xfffff850 │ │ │ │ + strbeq r3, [r4], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f836c <__cxa_atexit@plt+0xeb134> │ │ │ │ @@ -240712,22 +240712,22 @@ │ │ │ │ ldr lr, [pc, #48] @ f8384 <__cxa_atexit@plt+0xeb14c> │ │ │ │ add r1, r1, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r2, [r4], #-1800 @ 0xfffff8f8 │ │ │ │ - strbeq r2, [r4], #-2424 @ 0xfffff688 │ │ │ │ + strbeq r3, [r4], #-1784 @ 0xfffff908 │ │ │ │ + strbeq r3, [r4], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -240747,15 +240747,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f83f4 <__cxa_atexit@plt+0xeb1bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq r6, [r4], #-3196 @ 0xfffff384 │ │ │ │ + ldreq r7, [r4], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f846c <__cxa_atexit@plt+0xeb234> │ │ │ │ @@ -240776,28 +240776,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ sub r8, r6, #5 │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ mov r6, r3 │ │ │ │ b f847c <__cxa_atexit@plt+0xeb244> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f848c <__cxa_atexit@plt+0xeb254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r4], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r7, [r4], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [r4], #-1552 @ 0xfffff9f0 │ │ │ │ - strbeq r2, [r4], #-2176 @ 0xfffff780 │ │ │ │ + strbeq r3, [r4], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq r3, [r4], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -240839,15 +240839,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r6, #20] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b f8588 <__cxa_atexit@plt+0xeb350> │ │ │ │ mov r7, #24 │ │ │ │ @@ -240859,23 +240859,23 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4], #-160 @ 0xffffff60 │ │ │ │ - ldreq r6, [r4], #-2772 @ 0xfffff52c │ │ │ │ - strbeq r2, [r4], #-20 @ 0xffffffec │ │ │ │ + strbeq r3, [r4], #-144 @ 0xffffff70 │ │ │ │ + ldreq r7, [r4], #-2772 @ 0xfffff52c │ │ │ │ + strbeq r3, [r4], #-4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - strbeq r2, [r4], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq r2, [r4], #-112 @ 0xffffff90 │ │ │ │ - strbeq r2, [r4], #-1924 @ 0xfffff87c │ │ │ │ - ldreq r6, [r4], #-2748 @ 0xfffff544 │ │ │ │ + strbeq r3, [r4], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r3, [r4], #-96 @ 0xffffffa0 │ │ │ │ + strbeq r3, [r4], #-1908 @ 0xfffff88c │ │ │ │ + ldreq r7, [r4], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f86a8 <__cxa_atexit@plt+0xeb470> │ │ │ │ ldr r3, [pc, #192] @ f86b8 <__cxa_atexit@plt+0xeb480> │ │ │ │ @@ -240928,19 +240928,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - ldreq r6, [r4], #-2552 @ 0xfffff608 │ │ │ │ + ldreq r7, [r4], #-2552 @ 0xfffff608 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - ldreq r6, [r4], #-2544 @ 0xfffff610 │ │ │ │ - ldreq r6, [r4], #-2540 @ 0xfffff614 │ │ │ │ - ldreq r6, [r4], #-2492 @ 0xfffff644 │ │ │ │ + ldreq r7, [r4], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r7, [r4], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r7, [r4], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f873c <__cxa_atexit@plt+0xeb504> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -240976,17 +240976,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldreq r6, [r4], #-2332 @ 0xfffff6e4 │ │ │ │ - ldreq r6, [r4], #-2328 @ 0xfffff6e8 │ │ │ │ - ldreq r6, [r4], #-2292 @ 0xfffff70c │ │ │ │ + ldreq r7, [r4], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq r7, [r4], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq r7, [r4], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ f87e0 <__cxa_atexit@plt+0xeb5a8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -241000,25 +241000,25 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r6, [r4], #-2204 @ 0xfffff764 │ │ │ │ + ldreq r7, [r4], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f880c <__cxa_atexit@plt+0xeb5d4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r6, [r4], #-2152 @ 0xfffff798 │ │ │ │ + ldreq r7, [r4], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f8830 <__cxa_atexit@plt+0xeb5f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 11979c <__cxa_atexit@plt+0x10c564> │ │ │ │ @@ -241044,15 +241044,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f8898 <__cxa_atexit@plt+0xeb660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - ldreq r6, [r4], #-2012 @ 0xfffff824 │ │ │ │ + ldreq r7, [r4], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f88f4 <__cxa_atexit@plt+0xeb6bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -241076,17 +241076,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r4], #-344 @ 0xfffffea8 │ │ │ │ - strbeq r2, [r4], #-1020 @ 0xfffffc04 │ │ │ │ - strbeq r2, [r4], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r3, [r4], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r3, [r4], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq r3, [r4], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f897c <__cxa_atexit@plt+0xeb744> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -241110,18 +241110,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r4], #-208 @ 0xffffff30 │ │ │ │ - strbeq r2, [r4], #-884 @ 0xfffffc8c │ │ │ │ - strbeq r2, [r4], #-880 @ 0xfffffc90 │ │ │ │ - ldreq r6, [r4], #-1804 @ 0xfffff8f4 │ │ │ │ + strbeq r3, [r4], #-192 @ 0xffffff40 │ │ │ │ + strbeq r3, [r4], #-868 @ 0xfffffc9c │ │ │ │ + strbeq r3, [r4], #-864 @ 0xfffffca0 │ │ │ │ + ldreq r7, [r4], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8a08 <__cxa_atexit@plt+0xeb7d0> │ │ │ │ ldr r2, [pc, #88] @ f8a24 <__cxa_atexit@plt+0xeb7ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -241143,17 +241143,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f8a2c <__cxa_atexit@plt+0xeb7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4], #-3024 @ 0xfffff430 │ │ │ │ + strbeq r2, [r4], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ - ldreq r6, [r4], #-1696 @ 0xfffff960 │ │ │ │ + ldreq r7, [r4], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8a74 <__cxa_atexit@plt+0xeb83c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -241169,15 +241169,15 @@ │ │ │ │ b f8ac0 <__cxa_atexit@plt+0xeb888> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4], #-2888 @ 0xfffff4b8 │ │ │ │ + strbeq r2, [r4], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8ab8 <__cxa_atexit@plt+0xeb880> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -241291,16 +241291,16 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq r1, [r4], #-2428 @ 0xfffff684 │ │ │ │ - strbeq r1, [r4], #-2428 @ 0xfffff684 │ │ │ │ + strbeq r2, [r4], #-2412 @ 0xfffff694 │ │ │ │ + strbeq r2, [r4], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f8ca4 <__cxa_atexit@plt+0xeba6c> │ │ │ │ str r2, [r5, #16] │ │ │ │ @@ -241335,17 +241335,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - strbeq r1, [r4], #-2256 @ 0xfffff730 │ │ │ │ - strbeq r1, [r4], #-2256 @ 0xfffff730 │ │ │ │ - ldreq r6, [r4], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r2, [r4], #-2240 @ 0xfffff740 │ │ │ │ + strbeq r2, [r4], #-2240 @ 0xfffff740 │ │ │ │ + ldreq r7, [r4], #-892 @ 0xfffffc84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f8d70 <__cxa_atexit@plt+0xebb38> │ │ │ │ ldr r7, [pc, #48] @ f8d80 <__cxa_atexit@plt+0xebb48> │ │ │ │ @@ -241359,16 +241359,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f8d84 <__cxa_atexit@plt+0xebb4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r4], #-836 @ 0xfffffcbc │ │ │ │ - ldreq r6, [r4], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq r7, [r4], #-836 @ 0xfffffcbc │ │ │ │ + ldreq r7, [r4], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f8e2c <__cxa_atexit@plt+0xebbf4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -241400,35 +241400,35 @@ │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ ldr r6, [pc, #88] @ f8e74 <__cxa_atexit@plt+0xebc3c> │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r7, [pc, #48] @ f8e64 <__cxa_atexit@plt+0xebc2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r1, [r4], #-1916 @ 0xfffff884 │ │ │ │ + strbeq r2, [r4], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - ldreq r6, [r4], #-660 @ 0xfffffd6c │ │ │ │ - ldreq r6, [r4], #-576 @ 0xfffffdc0 │ │ │ │ + ldreq r7, [r4], #-660 @ 0xfffffd6c │ │ │ │ + ldreq r7, [r4], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f8ee4 <__cxa_atexit@plt+0xebcac> │ │ │ │ @@ -241446,22 +241446,22 @@ │ │ │ │ ldr r1, [pc, #44] @ f8ef8 <__cxa_atexit@plt+0xebcc0> │ │ │ │ ldr lr, [pc, #44] @ f8efc <__cxa_atexit@plt+0xebcc4> │ │ │ │ add r8, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ stm r8, {r0, r1, r2, r3} │ │ │ │ add r8, lr, #2 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - ldreq r6, [r4], #-476 @ 0xfffffe24 │ │ │ │ + ldreq r7, [r4], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8f28 <__cxa_atexit@plt+0xebcf0> │ │ │ │ @@ -241485,25 +241485,25 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ f8f9c <__cxa_atexit@plt+0xebd64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r7, [pc, #24] @ f8fa0 <__cxa_atexit@plt+0xebd68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r1, [r4], #-3444 @ 0xfffff28c │ │ │ │ - strbeq r1, [r4], #-2788 @ 0xfffff51c │ │ │ │ - ldreq r6, [r4], #-312 @ 0xfffffec8 │ │ │ │ - ldreq r6, [r4], #-276 @ 0xfffffeec │ │ │ │ + strbeq r2, [r4], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r2, [r4], #-2772 @ 0xfffff52c │ │ │ │ + ldreq r7, [r4], #-312 @ 0xfffffec8 │ │ │ │ + ldreq r7, [r4], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f8fe8 <__cxa_atexit@plt+0xebdb0> │ │ │ │ @@ -241511,21 +241511,21 @@ │ │ │ │ ldr r1, [pc, #40] @ f8ff8 <__cxa_atexit@plt+0xebdc0> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r1, [r4], #-2668 @ 0xfffff594 │ │ │ │ - ldreq r6, [r4], #-188 @ 0xffffff44 │ │ │ │ + strbeq r2, [r4], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r7, [r4], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f9040 <__cxa_atexit@plt+0xebe08> │ │ │ │ ldr r7, [pc, #52] @ f9054 <__cxa_atexit@plt+0xebe1c> │ │ │ │ @@ -241540,16 +241540,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f9058 <__cxa_atexit@plt+0xebe20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - ldreq r6, [r4], #-112 @ 0xffffff90 │ │ │ │ - ldreq r6, [r4], #-96 @ 0xffffffa0 │ │ │ │ + ldreq r7, [r4], #-112 @ 0xffffff90 │ │ │ │ + ldreq r7, [r4], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f90a8 <__cxa_atexit@plt+0xebe70> │ │ │ │ @@ -241559,27 +241559,27 @@ │ │ │ │ ldr r5, [pc, #56] @ f90c8 <__cxa_atexit@plt+0xebe90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ f90cc <__cxa_atexit@plt+0xebe94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401814 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ ldr r7, [pc, #32] @ f90d0 <__cxa_atexit@plt+0xebe98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r1, [r4], #-3148 @ 0xfffff3b4 │ │ │ │ - strbeq r1, [r4], #-2492 @ 0xfffff644 │ │ │ │ - ldreq r6, [r4], #-12 │ │ │ │ - ldreq r5, [r4], #-4072 @ 0xfffff018 │ │ │ │ + strbeq r2, [r4], #-3132 @ 0xfffff3c4 │ │ │ │ + strbeq r2, [r4], #-2476 @ 0xfffff654 │ │ │ │ + ldreq r7, [r4], #-12 │ │ │ │ + ldreq r6, [r4], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f9128 <__cxa_atexit@plt+0xebef0> │ │ │ │ @@ -241591,24 +241591,24 @@ │ │ │ │ ldr r1, [pc, #64] @ f9150 <__cxa_atexit@plt+0xebf18> │ │ │ │ add r5, pc, r5 │ │ │ │ stmib r3, {r5, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2] │ │ │ │ - b 401abc <__cxa_atexit@plt+0x3f4884> │ │ │ │ + b 401bc4 <__cxa_atexit@plt+0x3f498c> │ │ │ │ mov r6, r3 │ │ │ │ b f9138 <__cxa_atexit@plt+0xebf00> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f9148 <__cxa_atexit@plt+0xebf10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r4], #-3992 @ 0xfffff068 │ │ │ │ + ldreq r6, [r4], #-3992 @ 0xfffff068 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -241619,16 +241619,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r4], #-2252 @ 0xfffff734 │ │ │ │ - ldreq r5, [r4], #-3908 @ 0xfffff0bc │ │ │ │ + strbeq r2, [r4], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r6, [r4], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f921c <__cxa_atexit@plt+0xebfe4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -241650,56 +241650,56 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r4], #-3852 @ 0xfffff0f4 │ │ │ │ - strbeq r1, [r4], #-956 @ 0xfffffc44 │ │ │ │ - strbeq r1, [r4], #-2172 @ 0xfffff784 │ │ │ │ - strbeq r1, [r4], #-1152 @ 0xfffffb80 │ │ │ │ - strbeq r1, [r4], #-1764 @ 0xfffff91c │ │ │ │ - ldreq r5, [r4], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r6, [r4], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r2, [r4], #-940 @ 0xfffffc54 │ │ │ │ + strbeq r2, [r4], #-2156 @ 0xfffff794 │ │ │ │ + strbeq r2, [r4], #-1136 @ 0xfffffb90 │ │ │ │ + strbeq r2, [r4], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r6, [r4], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ f9258 <__cxa_atexit@plt+0xec020> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ - ldreq r5, [r4], #-3744 @ 0xfffff160 │ │ │ │ - ldreq r5, [r4], #-3740 @ 0xfffff164 │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + ldreq r6, [r4], #-3744 @ 0xfffff160 │ │ │ │ + ldreq r6, [r4], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9298 <__cxa_atexit@plt+0xec060> │ │ │ │ ldr r3, [pc, #40] @ f92ac <__cxa_atexit@plt+0xec074> │ │ │ │ ldr r2, [pc, #40] @ f92b0 <__cxa_atexit@plt+0xec078> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 401abc <__cxa_atexit@plt+0x3f4884> │ │ │ │ + b 401bc4 <__cxa_atexit@plt+0x3f498c> │ │ │ │ ldr r7, [pc, #20] @ f92b4 <__cxa_atexit@plt+0xec07c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r5, [r4], #-3704 @ 0xfffff188 │ │ │ │ - ldreq r5, [r4], #-3684 @ 0xfffff19c │ │ │ │ + ldreq r6, [r4], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r6, [r4], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f92ec <__cxa_atexit@plt+0xec0b4> │ │ │ │ @@ -241708,16 +241708,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r4], #-1896 @ 0xfffff898 │ │ │ │ - ldreq r5, [r4], #-3624 @ 0xfffff1d8 │ │ │ │ + strbeq r2, [r4], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq r6, [r4], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f9364 <__cxa_atexit@plt+0xec12c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -241734,26 +241734,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ f9388 <__cxa_atexit@plt+0xec150> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4], #-616 @ 0xfffffd98 │ │ │ │ - strbeq r1, [r4], #-792 @ 0xfffffce8 │ │ │ │ - strbeq r1, [r4], #-608 @ 0xfffffda0 │ │ │ │ - ldreq r5, [r4], #-3480 @ 0xfffff268 │ │ │ │ + strbeq r2, [r4], #-600 @ 0xfffffda8 │ │ │ │ + strbeq r2, [r4], #-776 @ 0xfffffcf8 │ │ │ │ + strbeq r2, [r4], #-592 @ 0xfffffdb0 │ │ │ │ + ldreq r6, [r4], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9410 <__cxa_atexit@plt+0xec1d8> │ │ │ │ @@ -241777,27 +241777,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b f9420 <__cxa_atexit@plt+0xec1e8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4], #-464 @ 0xfffffe30 │ │ │ │ - strbeq r1, [r4], #-632 @ 0xfffffd88 │ │ │ │ - strbeq r1, [r4], #-456 @ 0xfffffe38 │ │ │ │ - strbeq r1, [r4], #-640 @ 0xfffffd80 │ │ │ │ - ldreq r5, [r4], #-3304 @ 0xfffff318 │ │ │ │ + strbeq r2, [r4], #-448 @ 0xfffffe40 │ │ │ │ + strbeq r2, [r4], #-616 @ 0xfffffd98 │ │ │ │ + strbeq r2, [r4], #-440 @ 0xfffffe48 │ │ │ │ + strbeq r2, [r4], #-624 @ 0xfffffd90 │ │ │ │ + ldreq r6, [r4], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f94c4 <__cxa_atexit@plt+0xec28c> │ │ │ │ @@ -241831,19 +241831,19 @@ │ │ │ │ b f94d4 <__cxa_atexit@plt+0xec29c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r1, [r4], #-284 @ 0xfffffee4 │ │ │ │ - mvnseq sl, #168 @ 0xa8 │ │ │ │ - strbeq r1, [r4], #-440 @ 0xfffffe48 │ │ │ │ - strbeq r1, [r4], #-264 @ 0xfffffef8 │ │ │ │ - ldreq r5, [r4], #-3120 @ 0xfffff3d0 │ │ │ │ + strbeq r2, [r4], #-268 @ 0xfffffef4 │ │ │ │ + mvnseq sl, #104, 10 @ 0x1a000000 │ │ │ │ + strbeq r2, [r4], #-424 @ 0xfffffe58 │ │ │ │ + strbeq r2, [r4], #-248 @ 0xffffff08 │ │ │ │ + ldreq r6, [r4], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f955c <__cxa_atexit@plt+0xec324> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -241860,26 +241860,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ f9580 <__cxa_atexit@plt+0xec348> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4], #-112 @ 0xffffff90 │ │ │ │ - strbeq r1, [r4], #-288 @ 0xfffffee0 │ │ │ │ - strbeq r1, [r4], #-104 @ 0xffffff98 │ │ │ │ - ldreq r5, [r4], #-2976 @ 0xfffff460 │ │ │ │ + strbeq r2, [r4], #-96 @ 0xffffffa0 │ │ │ │ + strbeq r2, [r4], #-272 @ 0xfffffef0 │ │ │ │ + strbeq r2, [r4], #-88 @ 0xffffffa8 │ │ │ │ + ldreq r6, [r4], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9608 <__cxa_atexit@plt+0xec3d0> │ │ │ │ @@ -241903,27 +241903,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b f9618 <__cxa_atexit@plt+0xec3e0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r4], #-4056 @ 0xfffff028 │ │ │ │ - strbeq r1, [r4], #-128 @ 0xffffff80 │ │ │ │ - strbeq r0, [r4], #-4048 @ 0xfffff030 │ │ │ │ - strbeq r1, [r4], #-136 @ 0xffffff78 │ │ │ │ - ldreq r5, [r4], #-2800 @ 0xfffff510 │ │ │ │ + strbeq r1, [r4], #-4040 @ 0xfffff038 │ │ │ │ + strbeq r2, [r4], #-112 @ 0xffffff90 │ │ │ │ + strbeq r1, [r4], #-4032 @ 0xfffff040 │ │ │ │ + strbeq r2, [r4], #-120 @ 0xffffff88 │ │ │ │ + ldreq r6, [r4], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f96bc <__cxa_atexit@plt+0xec484> │ │ │ │ @@ -241957,19 +241957,19 @@ │ │ │ │ b f96cc <__cxa_atexit@plt+0xec494> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq r0, [r4], #-3876 @ 0xfffff0dc │ │ │ │ - mvnseq r9, #2656 @ 0xa60 │ │ │ │ - strbeq r0, [r4], #-4032 @ 0xfffff040 │ │ │ │ - strbeq r0, [r4], #-3856 @ 0xfffff0f0 │ │ │ │ - ldreq r5, [r4], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq r1, [r4], #-3860 @ 0xfffff0ec │ │ │ │ + mvnseq sl, #-1744830463 @ 0x98000001 │ │ │ │ + strbeq r1, [r4], #-4016 @ 0xfffff050 │ │ │ │ + strbeq r1, [r4], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r6, [r4], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9734 <__cxa_atexit@plt+0xec4fc> │ │ │ │ @@ -241985,16 +241985,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f974c <__cxa_atexit@plt+0xec514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [r4], #-2548 @ 0xfffff60c │ │ │ │ - ldreq r5, [r4], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r6, [r4], #-2548 @ 0xfffff60c │ │ │ │ + ldreq r6, [r4], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq f97cc <__cxa_atexit@plt+0xec594> │ │ │ │ @@ -242088,28 +242088,28 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - mvnseq r9, #924 @ 0x39c │ │ │ │ + mvnseq sl, #-1493172224 @ 0xa7000000 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - mvnseq r9, #164, 24 @ 0xa400 │ │ │ │ - strbeq r0, [r4], #-3504 @ 0xfffff250 │ │ │ │ - strbeq r0, [r4], #-3328 @ 0xfffff300 │ │ │ │ + mvnseq sl, #100, 2 │ │ │ │ + strbeq r1, [r4], #-3488 @ 0xfffff260 │ │ │ │ + strbeq r1, [r4], #-3312 @ 0xfffff310 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - strbeq r0, [r4], #-3668 @ 0xfffff1ac │ │ │ │ - strbeq r0, [r4], #-3460 @ 0xfffff27c │ │ │ │ + strbeq r1, [r4], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r1, [r4], #-3444 @ 0xfffff28c │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - mvnseq r9, #44544 @ 0xae00 │ │ │ │ + mvnseq sl, #-2147483621 @ 0x8000001b │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldreq r5, [r4], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r6, [r4], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -242151,21 +242151,21 @@ │ │ │ │ str sl, [r3, #4] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - strbeq r0, [r4], #-3336 @ 0xfffff2f8 │ │ │ │ - strbeq r0, [r4], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r1, [r4], #-3320 @ 0xfffff308 │ │ │ │ + strbeq r1, [r4], #-3112 @ 0xfffff3d8 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - mvnseq r9, #153600 @ 0x25800 │ │ │ │ - strbeq r0, [r4], #-3248 @ 0xfffff350 │ │ │ │ - strbeq r0, [r4], #-3072 @ 0xfffff400 │ │ │ │ - ldreq r5, [r4], #-1832 @ 0xfffff8d8 │ │ │ │ + mvnseq sl, #86 @ 0x56 │ │ │ │ + strbeq r1, [r4], #-3232 @ 0xfffff360 │ │ │ │ + strbeq r1, [r4], #-3056 @ 0xfffff410 │ │ │ │ + ldreq r6, [r4], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -242207,21 +242207,21 @@ │ │ │ │ str sl, [r3, #4] │ │ │ │ b 4011b4 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ - strbeq r0, [r4], #-3112 @ 0xfffff3d8 │ │ │ │ - strbeq r0, [r4], #-2904 @ 0xfffff4a8 │ │ │ │ + strbeq r1, [r4], #-3096 @ 0xfffff3e8 │ │ │ │ + strbeq r1, [r4], #-2888 @ 0xfffff4b8 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ - mvnseq r9, #192, 20 @ 0xc0000 │ │ │ │ - strbeq r0, [r4], #-3024 @ 0xfffff430 │ │ │ │ - strbeq r0, [r4], #-2848 @ 0xfffff4e0 │ │ │ │ - ldreq r5, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ + mvnseq r9, #128, 30 @ 0x200 │ │ │ │ + strbeq r1, [r4], #-3008 @ 0xfffff440 │ │ │ │ + strbeq r1, [r4], #-2832 @ 0xfffff4f0 │ │ │ │ + ldreq r6, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ @@ -242246,67 +242246,67 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - strbeq r0, [r4], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq r5, [r4], #-1520 @ 0xfffffa10 │ │ │ │ - strbeq r0, [r4], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq r5, [r4], #-1480 @ 0xfffffa38 │ │ │ │ + strbeq r1, [r4], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r6, [r4], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq r1, [r4], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r6, [r4], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ f9b94 <__cxa_atexit@plt+0xec95c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r5, [r4], #-1460 @ 0xfffffa4c │ │ │ │ - ldreq r5, [r4], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq r6, [r4], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq r6, [r4], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9bd4 <__cxa_atexit@plt+0xec99c> │ │ │ │ ldr r2, [pc, #36] @ f9bdc <__cxa_atexit@plt+0xec9a4> │ │ │ │ ldr r1, [pc, #36] @ f9be0 <__cxa_atexit@plt+0xec9a8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r4], #-1428 @ 0xfffffa6c │ │ │ │ - strbeq r0, [r4], #-2520 @ 0xfffff628 │ │ │ │ - ldreq r5, [r4], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq r6, [r4], #-1428 @ 0xfffffa6c │ │ │ │ + strbeq r1, [r4], #-2504 @ 0xfffff638 │ │ │ │ + ldreq r6, [r4], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9c20 <__cxa_atexit@plt+0xec9e8> │ │ │ │ ldr r2, [pc, #36] @ f9c28 <__cxa_atexit@plt+0xec9f0> │ │ │ │ ldr r1, [pc, #36] @ f9c2c <__cxa_atexit@plt+0xec9f4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r4], #-1352 @ 0xfffffab8 │ │ │ │ - strbeq r0, [r4], #-2444 @ 0xfffff674 │ │ │ │ - ldreq r5, [r4], #-1316 @ 0xfffffadc │ │ │ │ + ldreq r6, [r4], #-1352 @ 0xfffffab8 │ │ │ │ + strbeq r1, [r4], #-2428 @ 0xfffff684 │ │ │ │ + ldreq r6, [r4], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9c78 <__cxa_atexit@plt+0xeca40> │ │ │ │ @@ -242322,16 +242322,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f9c90 <__cxa_atexit@plt+0xeca58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [r4], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq r5, [r4], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq r6, [r4], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq r6, [r4], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq f9ce0 <__cxa_atexit@plt+0xecaa8> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -242374,41 +242374,41 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r4, [r4], #-1160 @ 0xfffffb78 │ │ │ │ - ldreq r4, [r4], #-1152 @ 0xfffffb80 │ │ │ │ + ldreq r5, [r4], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq r5, [r4], #-1152 @ 0xfffffb80 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvnseq r9, #64, 16 @ 0x400000 │ │ │ │ - strbeq r0, [r4], #-2368 @ 0xfffff6c0 │ │ │ │ - strbeq r0, [r4], #-2192 @ 0xfffff770 │ │ │ │ + mvnseq r9, #0, 26 │ │ │ │ + strbeq r1, [r4], #-2352 @ 0xfffff6d0 │ │ │ │ + strbeq r1, [r4], #-2176 @ 0xfffff780 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - mvnseq r9, #6160384 @ 0x5e0000 │ │ │ │ - ldreq r5, [r4], #-932 @ 0xfffffc5c │ │ │ │ + mvnseq r9, #1920 @ 0x780 │ │ │ │ + ldreq r6, [r4], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9dbc <__cxa_atexit@plt+0xecb84> │ │ │ │ ldr r2, [pc, #36] @ f9dc4 <__cxa_atexit@plt+0xecb8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ f9dc8 <__cxa_atexit@plt+0xecb90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r4], #-2044 @ 0xfffff804 │ │ │ │ - strbeq r0, [r4], #-3020 @ 0xfffff434 │ │ │ │ + strbeq r1, [r4], #-2028 @ 0xfffff814 │ │ │ │ + strbeq r1, [r4], #-3004 @ 0xfffff444 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -242441,37 +242441,37 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ f9e6c <__cxa_atexit@plt+0xecc34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r4], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r6, [r4], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - mvnseq r9, #786432 @ 0xc0000 │ │ │ │ - strbeq r0, [r4], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq r0, [r4], #-1916 @ 0xfffff884 │ │ │ │ - ldreq r5, [r4], #-832 @ 0xfffffcc0 │ │ │ │ + mvnseq r9, #199680 @ 0x30c00 │ │ │ │ + strbeq r1, [r4], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq r1, [r4], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r6, [r4], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f9ea8 <__cxa_atexit@plt+0xecc70> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ - ldreq r5, [r4], #-792 @ 0xfffffce8 │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + ldreq r6, [r4], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r4], #-800 @ 0xfffffce0 │ │ │ │ + ldreq r6, [r4], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f9f08 <__cxa_atexit@plt+0xeccd0> │ │ │ │ ldr r7, [pc, #48] @ f9f18 <__cxa_atexit@plt+0xecce0> │ │ │ │ @@ -242485,22 +242485,22 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f9f1c <__cxa_atexit@plt+0xecce4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r5, [r4], #-728 @ 0xfffffd28 │ │ │ │ - ldreq r4, [r4], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq r6, [r4], #-728 @ 0xfffffd28 │ │ │ │ + ldreq r5, [r4], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ - ldreq r4, [r4], #-1848 @ 0xfffff8c8 │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ + ldreq r5, [r4], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f9f7c <__cxa_atexit@plt+0xecd44> │ │ │ │ ldr r7, [pc, #48] @ f9f8c <__cxa_atexit@plt+0xecd54> │ │ │ │ @@ -242514,16 +242514,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f9f90 <__cxa_atexit@plt+0xecd58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r5, [r4], #-612 @ 0xfffffd9c │ │ │ │ - ldreq r5, [r4], #-592 @ 0xfffffdb0 │ │ │ │ + ldreq r6, [r4], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r6, [r4], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fa070 <__cxa_atexit@plt+0xece38> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -242569,36 +242569,36 @@ │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r7, [pc, #40] @ fa0a0 <__cxa_atexit@plt+0xece68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r0, [r4], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r1, [r4], #-1320 @ 0xfffffad8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r0, [r4], #-2592 @ 0xfffff5e0 │ │ │ │ - strbeq r0, [r4], #-2576 @ 0xfffff5f0 │ │ │ │ - strbeq r0, [r4], #-3200 @ 0xfffff380 │ │ │ │ - ldreq r5, [r4], #-292 @ 0xfffffedc │ │ │ │ + strbeq r1, [r4], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq r1, [r4], #-2560 @ 0xfffff600 │ │ │ │ + strbeq r1, [r4], #-3184 @ 0xfffff390 │ │ │ │ + ldreq r6, [r4], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fa16c <__cxa_atexit@plt+0xecf34> │ │ │ │ @@ -242632,38 +242632,38 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ sub r2, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #2 │ │ │ │ str ip, [r3, #8] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - strbeq r0, [r4], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq r1, [r4], #-2352 @ 0xfffff6d0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq r0, [r4], #-2976 @ 0xfffff460 │ │ │ │ - strbeq r0, [r4], #-2284 @ 0xfffff714 │ │ │ │ + strbeq r1, [r4], #-2960 @ 0xfffff470 │ │ │ │ + strbeq r1, [r4], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r4], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r6, [r4], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fa208 <__cxa_atexit@plt+0xecfd0> │ │ │ │ ldr r7, [pc, #48] @ fa218 <__cxa_atexit@plt+0xecfe0> │ │ │ │ @@ -242677,21 +242677,21 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fa21c <__cxa_atexit@plt+0xecfe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - ldreq r4, [r4], #-4056 @ 0xfffff028 │ │ │ │ - ldreq r4, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq r5, [r4], #-4056 @ 0xfffff028 │ │ │ │ + ldreq r5, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401834 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + b 40191c <__cxa_atexit@plt+0x3f46e4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -242727,39 +242727,39 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #-16] │ │ │ │ sub r8, r6, #2 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-12] │ │ │ │ str ip, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ mov r6, r3 │ │ │ │ b fa2f8 <__cxa_atexit@plt+0xed0c0> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ fa30c <__cxa_atexit@plt+0xed0d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r4], #-3820 @ 0xfffff114 │ │ │ │ + ldreq r5, [r4], #-3820 @ 0xfffff114 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbeq r0, [r4], #-1960 @ 0xfffff858 │ │ │ │ - strbeq r0, [r4], #-1940 @ 0xfffff86c │ │ │ │ - strbeq r0, [r4], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq r1, [r4], #-1944 @ 0xfffff868 │ │ │ │ + strbeq r1, [r4], #-1924 @ 0xfffff87c │ │ │ │ + strbeq r1, [r4], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r4, [r4], #-3752 @ 0xfffff158 │ │ │ │ + ldreq r5, [r4], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi fa43c <__cxa_atexit@plt+0xed204> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -242810,15 +242810,15 @@ │ │ │ │ str r5, [r6, #-4] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b fa454 <__cxa_atexit@plt+0xed21c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ @@ -242830,26 +242830,26 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r4], #-528 @ 0xfffffdf0 │ │ │ │ - ldreq r4, [r4], #-3472 @ 0xfffff270 │ │ │ │ - strbeq r0, [r4], #-328 @ 0xfffffeb8 │ │ │ │ + strbeq r1, [r4], #-512 @ 0xfffffe00 │ │ │ │ + ldreq r5, [r4], #-3472 @ 0xfffff270 │ │ │ │ + strbeq r1, [r4], #-312 @ 0xfffffec8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - strbeq r0, [r4], #-1648 @ 0xfffff990 │ │ │ │ - strbeq r0, [r4], #-464 @ 0xfffffe30 │ │ │ │ - strbeq r0, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ - strbeq r0, [r4], #-2240 @ 0xfffff740 │ │ │ │ - ldreq r4, [r4], #-3452 @ 0xfffff284 │ │ │ │ + strbeq r1, [r4], #-1632 @ 0xfffff9a0 │ │ │ │ + strbeq r1, [r4], #-448 @ 0xfffffe40 │ │ │ │ + strbeq r1, [r4], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq r1, [r4], #-2224 @ 0xfffff750 │ │ │ │ + ldreq r5, [r4], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fa580 <__cxa_atexit@plt+0xed348> │ │ │ │ ldr r3, [pc, #192] @ fa590 <__cxa_atexit@plt+0xed358> │ │ │ │ @@ -242902,19 +242902,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - ldreq r4, [r4], #-3256 @ 0xfffff348 │ │ │ │ + ldreq r5, [r4], #-3256 @ 0xfffff348 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - ldreq r4, [r4], #-3244 @ 0xfffff354 │ │ │ │ - ldreq r4, [r4], #-3240 @ 0xfffff358 │ │ │ │ - ldreq r4, [r4], #-3196 @ 0xfffff384 │ │ │ │ + ldreq r5, [r4], #-3244 @ 0xfffff354 │ │ │ │ + ldreq r5, [r4], #-3240 @ 0xfffff358 │ │ │ │ + ldreq r5, [r4], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fa614 <__cxa_atexit@plt+0xed3dc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -242950,17 +242950,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - ldreq r4, [r4], #-3032 @ 0xfffff428 │ │ │ │ - ldreq r4, [r4], #-3028 @ 0xfffff42c │ │ │ │ - ldreq r4, [r4], #-2996 @ 0xfffff44c │ │ │ │ + ldreq r5, [r4], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r5, [r4], #-3028 @ 0xfffff42c │ │ │ │ + ldreq r5, [r4], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ fa6b8 <__cxa_atexit@plt+0xed480> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242974,34 +242974,34 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r4, [r4], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq r5, [r4], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fa6e4 <__cxa_atexit@plt+0xed4ac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [r4], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r5, [r4], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fa708 <__cxa_atexit@plt+0xed4d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 11979c <__cxa_atexit@plt+0x10c564> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [r4], #-2776 @ 0xfffff528 │ │ │ │ + ldreq r5, [r4], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ fa76c <__cxa_atexit@plt+0xed534> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -243019,15 +243019,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fa774 <__cxa_atexit@plt+0xed53c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - ldreq r4, [r4], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r5, [r4], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fa7d0 <__cxa_atexit@plt+0xed598> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -243051,17 +243051,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r4], #-636 @ 0xfffffd84 │ │ │ │ - strbeq r0, [r4], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq r0, [r4], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq r1, [r4], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r1, [r4], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r1, [r4], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fa858 <__cxa_atexit@plt+0xed620> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -243085,50 +243085,50 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r4], #-500 @ 0xfffffe0c │ │ │ │ - strbeq r0, [r4], #-1176 @ 0xfffffb68 │ │ │ │ - strbeq r0, [r4], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq r1, [r4], #-484 @ 0xfffffe1c │ │ │ │ + strbeq r1, [r4], #-1160 @ 0xfffffb78 │ │ │ │ + strbeq r1, [r4], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa8c4 <__cxa_atexit@plt+0xed68c> │ │ │ │ ldr r3, [pc, #44] @ fa8d8 <__cxa_atexit@plt+0xed6a0> │ │ │ │ ldr r2, [pc, #44] @ fa8dc <__cxa_atexit@plt+0xed6a4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r8, r2, #2 │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r7, [pc, #20] @ fa8e0 <__cxa_atexit@plt+0xed6a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r4, [r4], #-2456 @ 0xfffff668 │ │ │ │ - ldreq r4, [r4], #-2436 @ 0xfffff67c │ │ │ │ - ldreq r4, [r4], #-2288 @ 0xfffff710 │ │ │ │ + ldreq r5, [r4], #-2456 @ 0xfffff668 │ │ │ │ + ldreq r5, [r4], #-2436 @ 0xfffff67c │ │ │ │ + ldreq r5, [r4], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fa904 <__cxa_atexit@plt+0xed6cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401ac4 <__cxa_atexit@plt+0x3f488c> │ │ │ │ + b 401bcc <__cxa_atexit@plt+0x3f4994> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r4, [r4], #-2252 @ 0xfffff734 │ │ │ │ + ldreq r5, [r4], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fa94c <__cxa_atexit@plt+0xed714> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -243182,22 +243182,22 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ faa00 <__cxa_atexit@plt+0xed7c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r4], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r5, [r4], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ - mvnseq r8, #154624 @ 0x25c00 │ │ │ │ - strbeq pc, [r3], #-3268 @ 0xfffff33c @ │ │ │ │ - strbeq pc, [r3], #-3092 @ 0xfffff3ec @ │ │ │ │ - ldreq r4, [r4], #-1976 @ 0xfffff848 │ │ │ │ + mvnseq r9, #87 @ 0x57 │ │ │ │ + strbeq r0, [r4], #-3252 @ 0xfffff34c │ │ │ │ + strbeq r0, [r4], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r5, [r4], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne faaa0 <__cxa_atexit@plt+0xed868> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ cmp fp, r5 │ │ │ │ @@ -243237,53 +243237,53 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ faadc <__cxa_atexit@plt+0xed8a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r4], #-1800 @ 0xfffff8f8 │ │ │ │ + ldreq r5, [r4], #-1800 @ 0xfffff8f8 │ │ │ │ @ instruction: 0xfffff42c │ │ │ │ @ instruction: 0xfffff324 │ │ │ │ - mvnseq r8, #716800 @ 0xaf000 │ │ │ │ - strbeq pc, [r3], #-3032 @ 0xfffff428 @ │ │ │ │ - strbeq pc, [r3], #-2856 @ 0xfffff4d8 @ │ │ │ │ - ldreq r4, [r4], #-1880 @ 0xfffff8a8 │ │ │ │ + mvnseq r8, #444 @ 0x1bc │ │ │ │ + strbeq r0, [r4], #-3016 @ 0xfffff438 │ │ │ │ + strbeq r0, [r4], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq r5, [r4], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fab34 <__cxa_atexit@plt+0xed8fc> │ │ │ │ ldr r3, [pc, #44] @ fab48 <__cxa_atexit@plt+0xed910> │ │ │ │ ldr r2, [pc, #44] @ fab4c <__cxa_atexit@plt+0xed914> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r8, r2, #2 │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r7, [pc, #20] @ fab50 <__cxa_atexit@plt+0xed918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r4, [r4], #-1832 @ 0xfffff8d8 │ │ │ │ - ldreq r4, [r4], #-1812 @ 0xfffff8ec │ │ │ │ + ldreq r5, [r4], #-1832 @ 0xfffff8d8 │ │ │ │ + ldreq r5, [r4], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ fab70 <__cxa_atexit@plt+0xed938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ - strbeq pc, [r3], #-2632 @ 0xfffff5b8 @ │ │ │ │ - ldreq r4, [r4], #-1792 @ 0xfffff900 │ │ │ │ + strbeq r0, [r4], #-2616 @ 0xfffff5c8 │ │ │ │ + ldreq r5, [r4], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fabc0 <__cxa_atexit@plt+0xed988> │ │ │ │ ldr r2, [pc, #52] @ fabc8 <__cxa_atexit@plt+0xed990> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -243297,27 +243297,27 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq pc, [r3], #-2556 @ 0xfffff604 @ │ │ │ │ - strbeq pc, [r3], #-2556 @ 0xfffff604 @ │ │ │ │ - ldreq r4, [r4], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r0, [r4], #-2540 @ 0xfffff614 │ │ │ │ + strbeq r0, [r4], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r5, [r4], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fabf8 <__cxa_atexit@plt+0xed9c0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq pc, [r3], #-3464 @ 0xfffff278 @ │ │ │ │ - ldreq r4, [r4], #-1652 @ 0xfffff98c │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r0, [r4], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r5, [r4], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -243340,18 +243340,18 @@ │ │ │ │ ldr r7, [pc, #28] @ fac80 <__cxa_atexit@plt+0xeda48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq pc, [r3], #-2600 @ 0xfffff5d8 @ │ │ │ │ - strbeq pc, [r3], #-2416 @ 0xfffff690 @ │ │ │ │ - ldreq r4, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ - ldreq r4, [r4], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq r0, [r4], #-2584 @ 0xfffff5e8 │ │ │ │ + strbeq r0, [r4], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq r5, [r4], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq r5, [r4], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi facc0 <__cxa_atexit@plt+0xeda88> │ │ │ │ ldr r3, [pc, #36] @ faccc <__cxa_atexit@plt+0xeda94> │ │ │ │ @@ -243362,26 +243362,26 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq pc, [r3], #-2296 @ 0xfffff708 @ │ │ │ │ - ldreq r4, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r0, [r4], #-2280 @ 0xfffff718 │ │ │ │ + ldreq r5, [r4], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ facf8 <__cxa_atexit@plt+0xedac0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq pc, [r3], #-3208 @ 0xfffff378 @ │ │ │ │ - ldreq r4, [r4], #-1396 @ 0xfffffa8c │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r0, [r4], #-3192 @ 0xfffff388 │ │ │ │ + ldreq r5, [r4], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -243390,25 +243390,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r2, [pc, #40] @ fad60 <__cxa_atexit@plt+0xedb28> │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #24] @ fad64 <__cxa_atexit@plt+0xedb2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strbeq pc, [r3], #-2332 @ 0xfffff6e4 @ │ │ │ │ - ldreq r4, [r4], #-1344 @ 0xfffffac0 │ │ │ │ - ldreq r4, [r4], #-1292 @ 0xfffffaf4 │ │ │ │ + strbeq r0, [r4], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq r5, [r4], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq r5, [r4], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fada4 <__cxa_atexit@plt+0xedb6c> │ │ │ │ ldr r3, [pc, #36] @ fadb0 <__cxa_atexit@plt+0xedb78> │ │ │ │ @@ -243419,26 +243419,26 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq pc, [r3], #-2068 @ 0xfffff7ec @ │ │ │ │ - ldreq r4, [r4], #-876 @ 0xfffffc94 │ │ │ │ + strbeq r0, [r4], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq r5, [r4], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ faddc <__cxa_atexit@plt+0xedba4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ - strbeq pc, [r3], #-2980 @ 0xfffff45c @ │ │ │ │ - ldreq r4, [r4], #-1168 @ 0xfffffb70 │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ + strbeq r0, [r4], #-2964 @ 0xfffff46c │ │ │ │ + ldreq r5, [r4], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -243447,36 +243447,36 @@ │ │ │ │ ldr r3, [pc, #52] @ fae44 <__cxa_atexit@plt+0xedc0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #40] @ fae48 <__cxa_atexit@plt+0xedc10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #28] @ fae4c <__cxa_atexit@plt+0xedc14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq pc, [r3], #-2104 @ 0xfffff7c8 @ │ │ │ │ - ldreq r4, [r4], #-1124 @ 0xfffffb9c │ │ │ │ - ldreq r4, [r4], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq r0, [r4], #-2088 @ 0xfffff7d8 │ │ │ │ + ldreq r5, [r4], #-1124 @ 0xfffffb9c │ │ │ │ + ldreq r5, [r4], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ fae78 <__cxa_atexit@plt+0xedc40> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r4, [r4], #-1068 @ 0xfffffbd4 │ │ │ │ + ldreq r5, [r4], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi faedc <__cxa_atexit@plt+0xedca4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -243500,17 +243500,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ faf00 <__cxa_atexit@plt+0xedcc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r3], #-1788 @ 0xfffff904 @ │ │ │ │ + strbeq r0, [r4], #-1772 @ 0xfffff914 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldreq r4, [r4], #-972 @ 0xfffffc34 │ │ │ │ + ldreq r5, [r4], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi faf64 <__cxa_atexit@plt+0xedd2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -243534,17 +243534,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ faf88 <__cxa_atexit@plt+0xedd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r3], #-1652 @ 0xfffff98c @ │ │ │ │ + strbeq r0, [r4], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r4, [r4], #-836 @ 0xfffffcbc │ │ │ │ + ldreq r5, [r4], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fafd4 <__cxa_atexit@plt+0xedd9c> │ │ │ │ @@ -243560,15 +243560,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fafe8 <__cxa_atexit@plt+0xeddb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r4, [r4], #-736 @ 0xfffffd20 │ │ │ │ + ldreq r5, [r4], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fb030 <__cxa_atexit@plt+0xeddf8> │ │ │ │ ldr r7, [pc, #52] @ fb040 <__cxa_atexit@plt+0xede08> │ │ │ │ @@ -243583,15 +243583,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fb044 <__cxa_atexit@plt+0xede0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r4, [r4], #-644 @ 0xfffffd7c │ │ │ │ + ldreq r5, [r4], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fb0b4 <__cxa_atexit@plt+0xede7c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -243610,15 +243610,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #136] @ fb134 <__cxa_atexit@plt+0xedefc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #124] @ fb138 <__cxa_atexit@plt+0xedf00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ @@ -243643,33 +243643,33 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbeq pc, [r3], #-3124 @ 0xfffff3cc @ │ │ │ │ - strbeq pc, [r3], #-1268 @ 0xfffffb0c @ │ │ │ │ + strbeq r0, [r4], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r0, [r4], #-1252 @ 0xfffffb1c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - strbeq pc, [r3], #-1204 @ 0xfffffb4c @ │ │ │ │ + strbeq r0, [r4], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fb180 <__cxa_atexit@plt+0xedf48> │ │ │ │ ldr r3, [pc, #120] @ fb1dc <__cxa_atexit@plt+0xedfa4> │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #104] @ fb1e0 <__cxa_atexit@plt+0xedfa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4012f4 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ + b 40131c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc fb1cc <__cxa_atexit@plt+0xedf94> │ │ │ │ ldr r2, [pc, #76] @ fb1e4 <__cxa_atexit@plt+0xedfac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243686,17 +243686,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq pc, [r3], #-2920 @ 0xfffff498 @ │ │ │ │ + strbeq r0, [r4], #-2904 @ 0xfffff4a8 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - strbeq pc, [r3], #-1032 @ 0xfffffbf8 @ │ │ │ │ + strbeq r0, [r4], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -243732,15 +243732,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strbeq pc, [r3], #-848 @ 0xfffffcb0 @ │ │ │ │ + strbeq r0, [r4], #-832 @ 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fb2e4 <__cxa_atexit@plt+0xee0ac> │ │ │ │ @@ -243756,15 +243756,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fb2f8 <__cxa_atexit@plt+0xee0c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldreq r3, [r4], #-4048 @ 0xfffff030 │ │ │ │ + ldreq r4, [r4], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fb340 <__cxa_atexit@plt+0xee108> │ │ │ │ ldr r7, [pc, #52] @ fb350 <__cxa_atexit@plt+0xee118> │ │ │ │ @@ -243779,15 +243779,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fb354 <__cxa_atexit@plt+0xee11c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - ldreq r3, [r4], #-3956 @ 0xfffff08c │ │ │ │ + ldreq r4, [r4], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb3e8 <__cxa_atexit@plt+0xee1b0> │ │ │ │ ldr lr, [pc, #144] @ fb408 <__cxa_atexit@plt+0xee1d0> │ │ │ │ @@ -243825,17 +243825,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fb414 <__cxa_atexit@plt+0xee1dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq pc, [r3], #-536 @ 0xfffffde8 @ │ │ │ │ + strbeq r0, [r4], #-520 @ 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - ldreq r3, [r4], #-3772 @ 0xfffff144 │ │ │ │ + ldreq r4, [r4], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #43] @ 0x2b │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fb458 <__cxa_atexit@plt+0xee220> │ │ │ │ ldr r7, [pc, #56] @ fb470 <__cxa_atexit@plt+0xee238> │ │ │ │ @@ -243851,15 +243851,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ fb474 <__cxa_atexit@plt+0xee23c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - ldreq r3, [r4], #-3668 @ 0xfffff1ac │ │ │ │ + ldreq r4, [r4], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb508 <__cxa_atexit@plt+0xee2d0> │ │ │ │ ldr lr, [pc, #144] @ fb528 <__cxa_atexit@plt+0xee2f0> │ │ │ │ @@ -243897,17 +243897,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fb534 <__cxa_atexit@plt+0xee2fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq pc, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + strbeq r0, [r4], #-232 @ 0xffffff18 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - ldreq r3, [r4], #-3484 @ 0xfffff264 │ │ │ │ + ldreq r4, [r4], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fb578 <__cxa_atexit@plt+0xee340> │ │ │ │ ldr r7, [pc, #56] @ fb590 <__cxa_atexit@plt+0xee358> │ │ │ │ @@ -243923,15 +243923,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ fb594 <__cxa_atexit@plt+0xee35c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - ldreq r3, [r4], #-3380 @ 0xfffff2cc │ │ │ │ + ldreq r4, [r4], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb5f8 <__cxa_atexit@plt+0xee3c0> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -243952,15 +243952,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq lr, [r3], #-4048 @ 0xfffff030 │ │ │ │ + strbeq pc, [r3], #-4032 @ 0xfffff040 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fb688 <__cxa_atexit@plt+0xee450> │ │ │ │ @@ -243992,17 +243992,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #20] @ fb6b0 <__cxa_atexit@plt+0xee478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-3964 @ 0xfffff084 │ │ │ │ + strbeq pc, [r3], #-3948 @ 0xfffff094 @ │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ - ldreq r3, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq r4, [r4], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb720 <__cxa_atexit@plt+0xee4e8> │ │ │ │ ldr lr, [pc, #88] @ fb72c <__cxa_atexit@plt+0xee4f4> │ │ │ │ @@ -244026,15 +244026,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [r3], #-3756 @ 0xfffff154 │ │ │ │ + strbeq pc, [r3], #-3740 @ 0xfffff164 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fb7c4 <__cxa_atexit@plt+0xee58c> │ │ │ │ @@ -244071,17 +244071,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #20] @ fb7ec <__cxa_atexit@plt+0xee5b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-3664 @ 0xfffff1b0 │ │ │ │ + strbeq pc, [r3], #-3648 @ 0xfffff1c0 @ │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ - ldreq r3, [r4], #-2784 @ 0xfffff520 │ │ │ │ + ldreq r4, [r4], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb880 <__cxa_atexit@plt+0xee648> │ │ │ │ ldr lr, [pc, #144] @ fb8a0 <__cxa_atexit@plt+0xee668> │ │ │ │ @@ -244119,17 +244119,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fb8ac <__cxa_atexit@plt+0xee674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq lr, [r3], #-3456 @ 0xfffff280 │ │ │ │ + strbeq pc, [r3], #-3440 @ 0xfffff290 @ │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - ldreq r3, [r4], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq r4, [r4], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #15] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fb8f0 <__cxa_atexit@plt+0xee6b8> │ │ │ │ ldr r7, [pc, #56] @ fb908 <__cxa_atexit@plt+0xee6d0> │ │ │ │ @@ -244145,30 +244145,30 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ fb90c <__cxa_atexit@plt+0xee6d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ - ldreq r3, [r4], #-2492 @ 0xfffff644 │ │ │ │ + ldreq r4, [r4], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb940 <__cxa_atexit@plt+0xee708> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ fb948 <__cxa_atexit@plt+0xee710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-3176 @ 0xfffff398 │ │ │ │ + strbeq pc, [r3], #-3160 @ 0xfffff3a8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb9b8 <__cxa_atexit@plt+0xee780> │ │ │ │ ldr lr, [pc, #88] @ fb9c4 <__cxa_atexit@plt+0xee78c> │ │ │ │ @@ -244192,15 +244192,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [r3], #-3092 @ 0xfffff3ec │ │ │ │ + strbeq pc, [r3], #-3076 @ 0xfffff3fc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fba4c <__cxa_atexit@plt+0xee814> │ │ │ │ @@ -244235,15 +244235,15 @@ │ │ │ │ ldr r7, [pc, #20] @ fba74 <__cxa_atexit@plt+0xee83c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - ldreq r3, [r4], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq r4, [r4], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -244285,44 +244285,44 @@ │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ stmib r3, {r4, sl, lr} │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r1, r4, ip} │ │ │ │ mov r4, r8 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, r3 │ │ │ │ b fbb50 <__cxa_atexit@plt+0xee918> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r8, #828] @ 0x33c │ │ │ │ ldr r0, [r8, #-12] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-2792 @ 0xfffff518 │ │ │ │ - strbeq pc, [r3], #-476 @ 0xfffffe24 @ │ │ │ │ - strbeq lr, [r3], #-2752 @ 0xfffff540 │ │ │ │ - strbeq lr, [r3], #-2740 @ 0xfffff54c │ │ │ │ - strbeq pc, [r3], #-436 @ 0xfffffe4c @ │ │ │ │ - strbeq lr, [r3], #-2708 @ 0xfffff56c │ │ │ │ + strbeq pc, [r3], #-2776 @ 0xfffff528 @ │ │ │ │ + strbeq r0, [r4], #-460 @ 0xfffffe34 │ │ │ │ + strbeq pc, [r3], #-2736 @ 0xfffff550 @ │ │ │ │ + strbeq pc, [r3], #-2724 @ 0xfffff55c @ │ │ │ │ + strbeq r0, [r4], #-420 @ 0xfffffe5c │ │ │ │ + strbeq pc, [r3], #-2692 @ 0xfffff57c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fbba8 <__cxa_atexit@plt+0xee970> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ fbbb0 <__cxa_atexit@plt+0xee978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-2560 @ 0xfffff600 │ │ │ │ + strbeq pc, [r3], #-2544 @ 0xfffff610 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fbc14 <__cxa_atexit@plt+0xee9dc> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -244343,15 +244343,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq lr, [r3], #-2484 @ 0xfffff64c │ │ │ │ + strbeq pc, [r3], #-2468 @ 0xfffff65c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fbca4 <__cxa_atexit@plt+0xeea6c> │ │ │ │ @@ -244385,15 +244385,15 @@ │ │ │ │ ldr r7, [pc, #20] @ fbccc <__cxa_atexit@plt+0xeea94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ - ldreq r3, [r4], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq r4, [r4], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fbd2c <__cxa_atexit@plt+0xeeaf4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -244416,16 +244416,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-2200 @ 0xfffff768 │ │ │ │ - strbeq lr, [r3], #-2200 @ 0xfffff768 │ │ │ │ + strbeq pc, [r3], #-2184 @ 0xfffff778 @ │ │ │ │ + strbeq pc, [r3], #-2184 @ 0xfffff778 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fbdb8 <__cxa_atexit@plt+0xeeb80> │ │ │ │ ldr lr, [pc, #84] @ fbdc4 <__cxa_atexit@plt+0xeeb8c> │ │ │ │ @@ -244448,15 +244448,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq lr, [r3], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq pc, [r3], #-2048 @ 0xfffff800 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fbe50 <__cxa_atexit@plt+0xeec18> │ │ │ │ @@ -244492,30 +244492,30 @@ │ │ │ │ ldr r7, [pc, #20] @ fbe78 <__cxa_atexit@plt+0xeec40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffff220 │ │ │ │ - ldreq r3, [r4], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r4, [r4], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fbeac <__cxa_atexit@plt+0xeec74> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ fbeb4 <__cxa_atexit@plt+0xeec7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-1788 @ 0xfffff904 │ │ │ │ + strbeq pc, [r3], #-1772 @ 0xfffff914 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fbf24 <__cxa_atexit@plt+0xeecec> │ │ │ │ ldr lr, [pc, #88] @ fbf30 <__cxa_atexit@plt+0xeecf8> │ │ │ │ @@ -244539,15 +244539,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [r3], #-1704 @ 0xfffff958 │ │ │ │ + strbeq pc, [r3], #-1688 @ 0xfffff968 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fbfb8 <__cxa_atexit@plt+0xeed80> │ │ │ │ @@ -244582,15 +244582,15 @@ │ │ │ │ ldr r7, [pc, #20] @ fbfe0 <__cxa_atexit@plt+0xeeda8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff0b8 │ │ │ │ - ldreq r3, [r4], #-748 @ 0xfffffd14 │ │ │ │ + ldreq r4, [r4], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc070 <__cxa_atexit@plt+0xeee38> │ │ │ │ @@ -244625,18 +244625,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b fc080 <__cxa_atexit@plt+0xeee48> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-1408 @ 0xfffffa80 │ │ │ │ - strbeq lr, [r3], #-1400 @ 0xfffffa88 │ │ │ │ - strbeq lr, [r3], #-3204 @ 0xfffff37c │ │ │ │ - strbeq lr, [r3], #-1372 @ 0xfffffaa4 │ │ │ │ + strbeq pc, [r3], #-1392 @ 0xfffffa90 @ │ │ │ │ + strbeq pc, [r3], #-1384 @ 0xfffffa98 @ │ │ │ │ + strbeq pc, [r3], #-3188 @ 0xfffff38c @ │ │ │ │ + strbeq pc, [r3], #-1356 @ 0xfffffab4 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc104 <__cxa_atexit@plt+0xeeecc> │ │ │ │ ldr lr, [pc, #84] @ fc110 <__cxa_atexit@plt+0xeeed8> │ │ │ │ @@ -244659,15 +244659,15 @@ │ │ │ │ b fc120 <__cxa_atexit@plt+0xeeee8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq lr, [r3], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq pc, [r3], #-1204 @ 0xfffffb4c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fc1a8 <__cxa_atexit@plt+0xeef70> │ │ │ │ @@ -244706,15 +244706,15 @@ │ │ │ │ ldr r7, [pc, #20] @ fc1d0 <__cxa_atexit@plt+0xeef98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xffffeec8 │ │ │ │ - ldreq r3, [r4], #-252 @ 0xffffff04 │ │ │ │ + ldreq r4, [r4], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fc230 <__cxa_atexit@plt+0xeeff8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -244737,16 +244737,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-916 @ 0xfffffc6c │ │ │ │ - strbeq lr, [r3], #-916 @ 0xfffffc6c │ │ │ │ + strbeq pc, [r3], #-900 @ 0xfffffc7c @ │ │ │ │ + strbeq pc, [r3], #-900 @ 0xfffffc7c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc2bc <__cxa_atexit@plt+0xef084> │ │ │ │ ldr lr, [pc, #84] @ fc2c8 <__cxa_atexit@plt+0xef090> │ │ │ │ @@ -244769,15 +244769,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq lr, [r3], #-780 @ 0xfffffcf4 │ │ │ │ + strbeq pc, [r3], #-764 @ 0xfffffd04 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fc354 <__cxa_atexit@plt+0xef11c> │ │ │ │ @@ -244813,30 +244813,30 @@ │ │ │ │ ldr r7, [pc, #20] @ fc37c <__cxa_atexit@plt+0xef144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffed1c │ │ │ │ - ldreq r2, [r4], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq r3, [r4], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc3b0 <__cxa_atexit@plt+0xef178> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ fc3b8 <__cxa_atexit@plt+0xef180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3], #-504 @ 0xfffffe08 │ │ │ │ + strbeq pc, [r3], #-488 @ 0xfffffe18 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc428 <__cxa_atexit@plt+0xef1f0> │ │ │ │ ldr lr, [pc, #88] @ fc434 <__cxa_atexit@plt+0xef1fc> │ │ │ │ @@ -244860,15 +244860,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [r3], #-420 @ 0xfffffe5c │ │ │ │ + strbeq pc, [r3], #-404 @ 0xfffffe6c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fc4bc <__cxa_atexit@plt+0xef284> │ │ │ │ @@ -244903,15 +244903,15 @@ │ │ │ │ ldr r7, [pc, #20] @ fc4e4 <__cxa_atexit@plt+0xef2ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffebb4 │ │ │ │ - ldreq r2, [r4], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r3, [r4], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc578 <__cxa_atexit@plt+0xef340> │ │ │ │ ldr lr, [pc, #144] @ fc598 <__cxa_atexit@plt+0xef360> │ │ │ │ @@ -244949,17 +244949,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fc5a4 <__cxa_atexit@plt+0xef36c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq lr, [r3], #-136 @ 0xffffff78 │ │ │ │ + strbeq pc, [r3], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0xffffeafc │ │ │ │ - ldreq r2, [r4], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r3, [r4], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #31] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fc5e8 <__cxa_atexit@plt+0xef3b0> │ │ │ │ ldr r7, [pc, #56] @ fc600 <__cxa_atexit@plt+0xef3c8> │ │ │ │ @@ -244975,30 +244975,30 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ fc604 <__cxa_atexit@plt+0xef3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea80 │ │ │ │ - ldreq r2, [r4], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r3, [r4], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc638 <__cxa_atexit@plt+0xef400> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ fc640 <__cxa_atexit@plt+0xef408> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r3], #-3952 @ 0xfffff090 │ │ │ │ + strbeq lr, [r3], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc6b0 <__cxa_atexit@plt+0xef478> │ │ │ │ ldr lr, [pc, #88] @ fc6bc <__cxa_atexit@plt+0xef484> │ │ │ │ @@ -245022,15 +245022,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [r3], #-3868 @ 0xfffff0e4 │ │ │ │ + strbeq lr, [r3], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc fc744 <__cxa_atexit@plt+0xef50c> │ │ │ │ @@ -245065,15 +245065,15 @@ │ │ │ │ ldr r7, [pc, #20] @ fc76c <__cxa_atexit@plt+0xef534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffe92c │ │ │ │ - ldreq r2, [r4], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r3, [r4], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc7d8 <__cxa_atexit@plt+0xef5a0> │ │ │ │ ldr lr, [pc, #84] @ fc7e4 <__cxa_atexit@plt+0xef5ac> │ │ │ │ @@ -245096,15 +245096,15 @@ │ │ │ │ b fc7f4 <__cxa_atexit@plt+0xef5bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq sp, [r3], #-3568 @ 0xfffff210 │ │ │ │ + strbeq lr, [r3], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc88c <__cxa_atexit@plt+0xef654> │ │ │ │ @@ -245145,17 +245145,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #20] @ fc8b4 <__cxa_atexit@plt+0xef67c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r3], #-3480 @ 0xfffff268 │ │ │ │ + strbeq lr, [r3], #-3464 @ 0xfffff278 │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ - ldreq r2, [r4], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r3, [r4], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc920 <__cxa_atexit@plt+0xef6e8> │ │ │ │ ldr lr, [pc, #84] @ fc92c <__cxa_atexit@plt+0xef6f4> │ │ │ │ @@ -245178,15 +245178,15 @@ │ │ │ │ b fc93c <__cxa_atexit@plt+0xef704> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq sp, [r3], #-3240 @ 0xfffff358 │ │ │ │ + strbeq lr, [r3], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc9d4 <__cxa_atexit@plt+0xef79c> │ │ │ │ @@ -245227,17 +245227,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #20] @ fc9fc <__cxa_atexit@plt+0xef7c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r3], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq lr, [r3], #-3136 @ 0xfffff3c0 │ │ │ │ @ instruction: 0xffffe69c │ │ │ │ - ldreq r2, [r4], #-2256 @ 0xfffff730 │ │ │ │ + ldreq r3, [r4], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #544 @ 0x220 │ │ │ │ mov sl, fp │ │ │ │ @@ -245460,41 +245460,41 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #544 @ 0x220 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe928 │ │ │ │ - strbeq lr, [r3], #-512 @ 0xfffffe00 │ │ │ │ - strbeq lr, [r3], #-600 @ 0xfffffda8 │ │ │ │ + strbeq pc, [r3], #-496 @ 0xfffffe10 @ │ │ │ │ + strbeq pc, [r3], #-584 @ 0xfffffdb8 @ │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - strbeq sp, [r3], #-2804 @ 0xfffff50c │ │ │ │ - strbeq sp, [r3], #-2784 @ 0xfffff520 │ │ │ │ - strbeq lr, [r3], #-440 @ 0xfffffe48 │ │ │ │ - strbeq lr, [r3], #-420 @ 0xfffffe5c │ │ │ │ - strbeq lr, [r3], #-388 @ 0xfffffe7c │ │ │ │ + strbeq lr, [r3], #-2788 @ 0xfffff51c │ │ │ │ + strbeq lr, [r3], #-2768 @ 0xfffff530 │ │ │ │ + strbeq pc, [r3], #-424 @ 0xfffffe58 @ │ │ │ │ + strbeq pc, [r3], #-404 @ 0xfffffe6c @ │ │ │ │ + strbeq pc, [r3], #-372 @ 0xfffffe8c @ │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - strbeq lr, [r3], #-324 @ 0xfffffebc │ │ │ │ + strbeq pc, [r3], #-308 @ 0xfffffecc @ │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ - strbeq sp, [r3], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq lr, [r3], #-2592 @ 0xfffff5e0 │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffff0e0 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ @ instruction: 0xffffe7cc │ │ │ │ @ instruction: 0xffffe890 │ │ │ │ @ instruction: 0xffffe9c4 │ │ │ │ @ instruction: 0xffffeaf4 │ │ │ │ @ instruction: 0xffffec28 │ │ │ │ - ldreq r2, [r4], #-1348 @ 0xfffffabc │ │ │ │ - ldreq r2, [r4], #-1252 @ 0xfffffb1c │ │ │ │ + ldreq r3, [r4], #-1348 @ 0xfffffabc │ │ │ │ + ldreq r3, [r4], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fceb8 <__cxa_atexit@plt+0xefc80> │ │ │ │ ldr r1, [pc, #160] @ fcec0 <__cxa_atexit@plt+0xefc88> │ │ │ │ mov r3, r5 │ │ │ │ @@ -245522,32 +245522,32 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq fceac <__cxa_atexit@plt+0xefc74> │ │ │ │ ldr r7, [pc, #76] @ fced0 <__cxa_atexit@plt+0xefc98> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r9 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq sp, [r3], #-1892 @ 0xfffff89c │ │ │ │ + strbeq lr, [r3], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldreq r2, [r4], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq r3, [r4], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ fcf4c <__cxa_atexit@plt+0xefd14> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -245561,26 +245561,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ beq fcf40 <__cxa_atexit@plt+0xefd08> │ │ │ │ ldr r3, [pc, #48] @ fcf54 <__cxa_atexit@plt+0xefd1c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r2, [r4], #-908 @ 0xfffffc74 │ │ │ │ + ldreq r3, [r4], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ fcfa8 <__cxa_atexit@plt+0xefd70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245589,30 +245589,30 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq fcfa0 <__cxa_atexit@plt+0xefd68> │ │ │ │ ldr r5, [pc, #28] @ fcfac <__cxa_atexit@plt+0xefd74> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r2, [r4], #-820 @ 0xfffffccc │ │ │ │ + ldreq r3, [r4], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fcfd4 <__cxa_atexit@plt+0xefd9c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 553c24 <__cxa_atexit@plt+0x5469ec> │ │ │ │ + b 553d2c <__cxa_atexit@plt+0x546af4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r4], #-752 @ 0xfffffd10 │ │ │ │ + ldreq r3, [r4], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ fd02c <__cxa_atexit@plt+0xefdf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ fd030 <__cxa_atexit@plt+0xefdf8> │ │ │ │ @@ -245624,21 +245624,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ fd038 <__cxa_atexit@plt+0xefe00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ fd03c <__cxa_atexit@plt+0xefe04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq sp, [r3], #-1476 @ 0xfffffa3c │ │ │ │ - strbeq sp, [r3], #-2484 @ 0xfffff64c │ │ │ │ - strbeq sp, [r3], #-2456 @ 0xfffff668 │ │ │ │ - strbeq sp, [r3], #-2448 @ 0xfffff670 │ │ │ │ - strbeq sp, [r3], #-2440 @ 0xfffff678 │ │ │ │ - ldreq r2, [r4], #-660 @ 0xfffffd6c │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq lr, [r3], #-1460 @ 0xfffffa4c │ │ │ │ + strbeq lr, [r3], #-2468 @ 0xfffff65c │ │ │ │ + strbeq lr, [r3], #-2440 @ 0xfffff678 │ │ │ │ + strbeq lr, [r3], #-2432 @ 0xfffff680 │ │ │ │ + strbeq lr, [r3], #-2424 @ 0xfffff688 │ │ │ │ + ldreq r3, [r4], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fd09c <__cxa_atexit@plt+0xefe64> │ │ │ │ ldr r2, [pc, #68] @ fd0a8 <__cxa_atexit@plt+0xefe70> │ │ │ │ @@ -245650,53 +245650,53 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ beq fd094 <__cxa_atexit@plt+0xefe5c> │ │ │ │ ldr r3, [pc, #40] @ fd0b0 <__cxa_atexit@plt+0xefe78> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq sp, [r3], #-1316 @ 0xfffffadc │ │ │ │ + strbeq lr, [r3], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r2, [r4], #-544 @ 0xfffffde0 │ │ │ │ + ldreq r3, [r4], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd0d4 <__cxa_atexit@plt+0xefe9c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r4], #-508 @ 0xfffffe04 │ │ │ │ + ldreq r3, [r4], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd0f8 <__cxa_atexit@plt+0xefec0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r4], #-460 @ 0xfffffe34 │ │ │ │ + ldreq r3, [r4], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fd124 <__cxa_atexit@plt+0xefeec> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r2, [r4], #-416 @ 0xfffffe60 │ │ │ │ + ldreq r3, [r4], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd1e4 <__cxa_atexit@plt+0xeffac> │ │ │ │ @@ -245734,28 +245734,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ fd20c <__cxa_atexit@plt+0xeffd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ fd210 <__cxa_atexit@plt+0xeffd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq sp, [r3], #-2264 @ 0xfffff728 │ │ │ │ - strbeq sp, [r3], #-2260 @ 0xfffff72c │ │ │ │ - strbeq sp, [r3], #-2248 @ 0xfffff738 │ │ │ │ - strbeq sp, [r3], #-2244 @ 0xfffff73c │ │ │ │ - strbeq sp, [r3], #-1076 @ 0xfffffbcc │ │ │ │ - strbeq sp, [r3], #-2044 @ 0xfffff804 │ │ │ │ - strbeq sp, [r3], #-2016 @ 0xfffff820 │ │ │ │ - strbeq sp, [r3], #-2008 @ 0xfffff828 │ │ │ │ - strbeq sp, [r3], #-2000 @ 0xfffff830 │ │ │ │ - ldreq r2, [r4], #-180 @ 0xffffff4c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq lr, [r3], #-2248 @ 0xfffff738 │ │ │ │ + strbeq lr, [r3], #-2244 @ 0xfffff73c │ │ │ │ + strbeq lr, [r3], #-2232 @ 0xfffff748 │ │ │ │ + strbeq lr, [r3], #-2228 @ 0xfffff74c │ │ │ │ + strbeq lr, [r3], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq lr, [r3], #-2028 @ 0xfffff814 │ │ │ │ + strbeq lr, [r3], #-2000 @ 0xfffff830 │ │ │ │ + strbeq lr, [r3], #-1992 @ 0xfffff838 │ │ │ │ + strbeq lr, [r3], #-1984 @ 0xfffff840 │ │ │ │ + ldreq r3, [r4], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fd270 <__cxa_atexit@plt+0xf0038> │ │ │ │ ldr r2, [pc, #68] @ fd27c <__cxa_atexit@plt+0xf0044> │ │ │ │ @@ -245767,73 +245767,73 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ beq fd268 <__cxa_atexit@plt+0xf0030> │ │ │ │ ldr r3, [pc, #40] @ fd284 <__cxa_atexit@plt+0xf004c> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 625f94 <__cxa_atexit@plt+0x618d5c> │ │ │ │ + b 62609c <__cxa_atexit@plt+0x618e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq sp, [r3], #-848 @ 0xfffffcb0 │ │ │ │ + strbeq lr, [r3], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r2, [r4], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r3, [r4], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd2a8 <__cxa_atexit@plt+0xf0070> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 625f94 <__cxa_atexit@plt+0x618d5c> │ │ │ │ + b 62609c <__cxa_atexit@plt+0x618e64> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r2, [r4], #-28 @ 0xffffffe4 │ │ │ │ + ldreq r3, [r4], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd2cc <__cxa_atexit@plt+0xf0094> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 626320 <__cxa_atexit@plt+0x6190e8> │ │ │ │ + b 626428 <__cxa_atexit@plt+0x6191f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r4], #-4088 @ 0xfffff008 │ │ │ │ + ldreq r2, [r4], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ fd2fc <__cxa_atexit@plt+0xf00c4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ fd300 <__cxa_atexit@plt+0xf00c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 401a04 <__cxa_atexit@plt+0x3f47cc> │ │ │ │ + b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [r3], #-2544 @ 0xfffff610 │ │ │ │ - ldreq r1, [r4], #-4036 @ 0xfffff03c │ │ │ │ + strbeq lr, [r3], #-2528 @ 0xfffff620 │ │ │ │ + ldreq r2, [r4], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd324 <__cxa_atexit@plt+0xf00ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401acc <__cxa_atexit@plt+0x3f4894> │ │ │ │ + b 401bd4 <__cxa_atexit@plt+0x3f499c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r4], #-4000 @ 0xfffff060 │ │ │ │ + ldreq r2, [r4], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd348 <__cxa_atexit@plt+0xf0110> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401ad4 <__cxa_atexit@plt+0x3f489c> │ │ │ │ + b 401bdc <__cxa_atexit@plt+0x3f49a4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r4], #-3964 @ 0xfffff084 │ │ │ │ + ldreq r2, [r4], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ fd3a0 <__cxa_atexit@plt+0xf0168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ fd3a4 <__cxa_atexit@plt+0xf016c> │ │ │ │ @@ -245845,21 +245845,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ fd3ac <__cxa_atexit@plt+0xf0174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ fd3b0 <__cxa_atexit@plt+0xf0178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq sp, [r3], #-592 @ 0xfffffdb0 │ │ │ │ - strbeq sp, [r3], #-1600 @ 0xfffff9c0 │ │ │ │ - strbeq sp, [r3], #-1572 @ 0xfffff9dc │ │ │ │ - strbeq sp, [r3], #-1564 @ 0xfffff9e4 │ │ │ │ - strbeq sp, [r3], #-1556 @ 0xfffff9ec │ │ │ │ - ldreq r1, [r4], #-3872 @ 0xfffff0e0 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq lr, [r3], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq lr, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq lr, [r3], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq lr, [r3], #-1548 @ 0xfffff9f4 │ │ │ │ + strbeq lr, [r3], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq r2, [r4], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fd430 <__cxa_atexit@plt+0xf01f8> │ │ │ │ ldr r2, [pc, #100] @ fd438 <__cxa_atexit@plt+0xf0200> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -245876,74 +245876,74 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ beq fd428 <__cxa_atexit@plt+0xf01f0> │ │ │ │ ldr r3, [pc, #52] @ fd444 <__cxa_atexit@plt+0xf020c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sp, [r3], #-436 @ 0xfffffe4c │ │ │ │ + strbeq lr, [r3], #-420 @ 0xfffffe5c │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r1, [r4], #-3724 @ 0xfffff174 │ │ │ │ + ldreq r2, [r4], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd488 <__cxa_atexit@plt+0xf0250> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq fd480 <__cxa_atexit@plt+0xf0248> │ │ │ │ ldr r3, [pc, #24] @ fd48c <__cxa_atexit@plt+0xf0254> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r1, [r4], #-3652 @ 0xfffff1bc │ │ │ │ + ldreq r2, [r4], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd4b0 <__cxa_atexit@plt+0xf0278> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401334 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ + b 401374 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r4], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq r2, [r4], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd4d4 <__cxa_atexit@plt+0xf029c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 67f934 <__cxa_atexit@plt+0x6726fc> │ │ │ │ + b 67fa3c <__cxa_atexit@plt+0x672804> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r4], #-3568 @ 0xfffff210 │ │ │ │ + ldreq r2, [r4], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fd500 <__cxa_atexit@plt+0xf02c8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r1, [r4], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r2, [r4], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd5c0 <__cxa_atexit@plt+0xf0388> │ │ │ │ @@ -245981,27 +245981,27 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ fd5e8 <__cxa_atexit@plt+0xf03b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ fd5ec <__cxa_atexit@plt+0xf03b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq sp, [r3], #-1276 @ 0xfffffb04 │ │ │ │ - strbeq sp, [r3], #-1272 @ 0xfffffb08 │ │ │ │ - strbeq sp, [r3], #-1260 @ 0xfffffb14 │ │ │ │ - strbeq sp, [r3], #-1256 @ 0xfffffb18 │ │ │ │ - strbeq sp, [r3], #-88 @ 0xffffffa8 │ │ │ │ - strbeq sp, [r3], #-1056 @ 0xfffffbe0 │ │ │ │ - strbeq sp, [r3], #-1028 @ 0xfffffbfc │ │ │ │ - strbeq sp, [r3], #-1020 @ 0xfffffc04 │ │ │ │ - strbeq sp, [r3], #-1012 @ 0xfffffc0c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq lr, [r3], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq lr, [r3], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq lr, [r3], #-1244 @ 0xfffffb24 │ │ │ │ + strbeq lr, [r3], #-1240 @ 0xfffffb28 │ │ │ │ + strbeq lr, [r3], #-72 @ 0xffffffb8 │ │ │ │ + strbeq lr, [r3], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq lr, [r3], #-1012 @ 0xfffffc0c │ │ │ │ + strbeq lr, [r3], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq lr, [r3], #-996 @ 0xfffffc1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #224 @ 0xe0 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -246113,24 +246113,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - strbeq ip, [r3], #-3960 @ 0xfffff088 │ │ │ │ - strbeq sp, [r3], #-1676 @ 0xfffff974 │ │ │ │ - strbeq sp, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ - strbeq sp, [r3], #-1588 @ 0xfffff9cc │ │ │ │ - strbeq sp, [r3], #-1548 @ 0xfffff9f4 │ │ │ │ - strbeq ip, [r3], #-3768 @ 0xfffff148 │ │ │ │ - strbeq ip, [r3], #-3752 @ 0xfffff158 │ │ │ │ - strbeq sp, [r3], #-1492 @ 0xfffffa2c │ │ │ │ - ldreq r1, [r4], #-2888 @ 0xfffff4b8 │ │ │ │ - ldreq r1, [r4], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq sp, [r3], #-3944 @ 0xfffff098 │ │ │ │ + strbeq lr, [r3], #-1660 @ 0xfffff984 │ │ │ │ + strbeq lr, [r3], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq lr, [r3], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq lr, [r3], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq sp, [r3], #-3752 @ 0xfffff158 │ │ │ │ + strbeq sp, [r3], #-3736 @ 0xfffff168 │ │ │ │ + strbeq lr, [r3], #-1476 @ 0xfffffa3c │ │ │ │ + ldreq r2, [r4], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq r2, [r4], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fd840 <__cxa_atexit@plt+0xf0608> │ │ │ │ ldr r2, [pc, #56] @ fd848 <__cxa_atexit@plt+0xf0610> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ @@ -246145,16 +246145,16 @@ │ │ │ │ b fd85c <__cxa_atexit@plt+0xf0624> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq ip, [r3], #-3448 @ 0xfffff288 │ │ │ │ - ldreq r1, [r4], #-2740 @ 0xfffff54c │ │ │ │ + strbeq sp, [r3], #-3432 @ 0xfffff298 │ │ │ │ + ldreq r2, [r4], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ fd8e4 <__cxa_atexit@plt+0xf06ac> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -246187,15 +246187,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq r1, [r4], #-2576 @ 0xfffff5f0 │ │ │ │ + ldreq r2, [r4], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #88] @ fd968 <__cxa_atexit@plt+0xf0730> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -246219,15 +246219,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r1, [r4], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r2, [r4], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ fd9c4 <__cxa_atexit@plt+0xf078c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -246241,25 +246241,25 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r4], #-2360 @ 0xfffff6c8 │ │ │ │ + ldreq r2, [r4], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fd9f0 <__cxa_atexit@plt+0xf07b8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r4], #-2260 @ 0xfffff72c │ │ │ │ + ldreq r2, [r4], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ fda48 <__cxa_atexit@plt+0xf0810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ fda4c <__cxa_atexit@plt+0xf0814> │ │ │ │ @@ -246271,21 +246271,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ fda54 <__cxa_atexit@plt+0xf081c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ fda58 <__cxa_atexit@plt+0xf0820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq ip, [r3], #-2984 @ 0xfffff458 │ │ │ │ - strbeq ip, [r3], #-3992 @ 0xfffff068 │ │ │ │ - strbeq ip, [r3], #-3964 @ 0xfffff084 │ │ │ │ - strbeq ip, [r3], #-3956 @ 0xfffff08c │ │ │ │ - strbeq ip, [r3], #-3948 @ 0xfffff094 │ │ │ │ - ldreq r1, [r4], #-2212 @ 0xfffff75c │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq sp, [r3], #-2968 @ 0xfffff468 │ │ │ │ + strbeq sp, [r3], #-3976 @ 0xfffff078 │ │ │ │ + strbeq sp, [r3], #-3948 @ 0xfffff094 │ │ │ │ + strbeq sp, [r3], #-3940 @ 0xfffff09c │ │ │ │ + strbeq sp, [r3], #-3932 @ 0xfffff0a4 │ │ │ │ + ldreq r2, [r4], #-2212 @ 0xfffff75c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -246324,20 +246324,20 @@ │ │ │ │ ldr r7, [pc, #40] @ fdb2c <__cxa_atexit@plt+0xf08f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strbeq ip, [r3], #-2844 @ 0xfffff4e4 │ │ │ │ - strbeq ip, [r3], #-2820 @ 0xfffff4fc │ │ │ │ - strbeq sp, [r3], #-568 @ 0xfffffdc8 │ │ │ │ - strbeq ip, [r3], #-2780 @ 0xfffff524 │ │ │ │ - strbeq sp, [r3], #-544 @ 0xfffffde0 │ │ │ │ - ldreq r1, [r4], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq sp, [r3], #-2828 @ 0xfffff4f4 │ │ │ │ + strbeq sp, [r3], #-2804 @ 0xfffff50c │ │ │ │ + strbeq lr, [r3], #-552 @ 0xfffffdd8 │ │ │ │ + strbeq sp, [r3], #-2764 @ 0xfffff534 │ │ │ │ + strbeq lr, [r3], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq r2, [r4], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fdbcc <__cxa_atexit@plt+0xf0994> │ │ │ │ ldr r1, [pc, #136] @ fdbd4 <__cxa_atexit@plt+0xf099c> │ │ │ │ ldr r2, [pc, #136] @ fdbd8 <__cxa_atexit@plt+0xf09a0> │ │ │ │ @@ -246368,21 +246368,21 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ fdbe0 <__cxa_atexit@plt+0xf09a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq ip, [r3], #-2632 @ 0xfffff5b8 │ │ │ │ + strbeq sp, [r3], #-2616 @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq ip, [r3], #-2540 @ 0xfffff614 │ │ │ │ + strbeq sp, [r3], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ fdc34 <__cxa_atexit@plt+0xf09fc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -246396,15 +246396,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fdc38 <__cxa_atexit@plt+0xf0a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq ip, [r3], #-2440 @ 0xfffff678 │ │ │ │ + strbeq sp, [r3], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fdc64 <__cxa_atexit@plt+0xf0a2c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -246412,15 +246412,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fdc78 <__cxa_atexit@plt+0xf0a40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r3], #-2372 @ 0xfffff6bc │ │ │ │ + strbeq sp, [r3], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fdd10 <__cxa_atexit@plt+0xf0ad8> │ │ │ │ ldr r2, [pc, #148] @ fdd2c <__cxa_atexit@plt+0xf0af4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -246458,17 +246458,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq ip, [r3], #-2220 @ 0xfffff754 │ │ │ │ - strbeq ip, [r3], #-2908 @ 0xfffff4a4 │ │ │ │ - strbeq ip, [r3], #-2260 @ 0xfffff72c │ │ │ │ + strbeq sp, [r3], #-2204 @ 0xfffff764 │ │ │ │ + strbeq sp, [r3], #-2892 @ 0xfffff4b4 │ │ │ │ + strbeq sp, [r3], #-2244 @ 0xfffff73c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fdd90 <__cxa_atexit@plt+0xf0b58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -246491,18 +246491,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [r3], #-2072 @ 0xfffff7e8 │ │ │ │ - strbeq ip, [r3], #-2748 @ 0xfffff544 │ │ │ │ - strbeq ip, [r3], #-2100 @ 0xfffff7cc │ │ │ │ - ldreq r1, [r4], #-1348 @ 0xfffffabc │ │ │ │ + strbeq sp, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq sp, [r3], #-2732 @ 0xfffff554 │ │ │ │ + strbeq sp, [r3], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq r2, [r4], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fde3c <__cxa_atexit@plt+0xf0c04> │ │ │ │ ldr r1, [pc, #100] @ fde44 <__cxa_atexit@plt+0xf0c0c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -246528,17 +246528,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq ip, [r3], #-1956 @ 0xfffff85c │ │ │ │ + strbeq sp, [r3], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r1, [r4], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq r2, [r4], #-1204 @ 0xfffffb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ fde8c <__cxa_atexit@plt+0xf0c54> │ │ │ │ tst r7, #3 │ │ │ │ @@ -246546,15 +246546,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq fde84 <__cxa_atexit@plt+0xf0c4c> │ │ │ │ b fde9c <__cxa_atexit@plt+0xf0c64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r1, [r4], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r2, [r4], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fdf30 <__cxa_atexit@plt+0xf0cf8> │ │ │ │ @@ -246593,15 +246593,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r1, [r4], #-952 @ 0xfffffc48 │ │ │ │ + ldreq r2, [r4], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ fdf9c <__cxa_atexit@plt+0xf0d64> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -246615,25 +246615,25 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r4], #-864 @ 0xfffffca0 │ │ │ │ + ldreq r2, [r4], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fdfc8 <__cxa_atexit@plt+0xf0d90> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 156840 <__cxa_atexit@plt+0x149608> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r1, [r4], #-764 @ 0xfffffd04 │ │ │ │ + ldreq r2, [r4], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ fe02c <__cxa_atexit@plt+0xf0df4> │ │ │ │ ldr r2, [pc, #76] @ fe030 <__cxa_atexit@plt+0xf0df8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -246648,28 +246648,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ fe03c <__cxa_atexit@plt+0xf0e04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ fe040 <__cxa_atexit@plt+0xf0e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq ip, [r3], #-1480 @ 0xfffffa38 │ │ │ │ - strbeq ip, [r3], #-2484 @ 0xfffff64c │ │ │ │ - strbeq ip, [r3], #-2456 @ 0xfffff668 │ │ │ │ - strbeq ip, [r3], #-2448 @ 0xfffff670 │ │ │ │ - strbeq ip, [r3], #-2440 @ 0xfffff678 │ │ │ │ + strbeq sp, [r3], #-1464 @ 0xfffffa48 │ │ │ │ + strbeq sp, [r3], #-2468 @ 0xfffff65c │ │ │ │ + strbeq sp, [r3], #-2440 @ 0xfffff678 │ │ │ │ + strbeq sp, [r3], #-2432 @ 0xfffff680 │ │ │ │ + strbeq sp, [r3], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [r4], #-712 @ 0xfffffd38 │ │ │ │ + ldreq r2, [r4], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi fe0e8 <__cxa_atexit@plt+0xf0eb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246704,19 +246704,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - strbeq ip, [r3], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq sp, [r3], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq ip, [r3], #-1896 @ 0xfffff898 │ │ │ │ - strbeq ip, [r3], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq r1, [r4], #-432 @ 0xfffffe50 │ │ │ │ + strbeq sp, [r3], #-1880 @ 0xfffff8a8 │ │ │ │ + strbeq sp, [r3], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq r2, [r4], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ fe178 <__cxa_atexit@plt+0xf0f40> │ │ │ │ ldr r2, [pc, #76] @ fe17c <__cxa_atexit@plt+0xf0f44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -246731,28 +246731,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ fe188 <__cxa_atexit@plt+0xf0f50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ fe18c <__cxa_atexit@plt+0xf0f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq ip, [r3], #-1148 @ 0xfffffb84 │ │ │ │ - strbeq ip, [r3], #-2152 @ 0xfffff798 │ │ │ │ - strbeq ip, [r3], #-2124 @ 0xfffff7b4 │ │ │ │ - strbeq ip, [r3], #-2116 @ 0xfffff7bc │ │ │ │ - strbeq ip, [r3], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq sp, [r3], #-1132 @ 0xfffffb94 │ │ │ │ + strbeq sp, [r3], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq sp, [r3], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq sp, [r3], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq sp, [r3], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [r4], #-396 @ 0xfffffe74 │ │ │ │ + ldreq r2, [r4], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi fe23c <__cxa_atexit@plt+0xf1004> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246789,19 +246789,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq ip, [r3], #-948 @ 0xfffffc4c │ │ │ │ - strbeq ip, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq sp, [r3], #-932 @ 0xfffffc5c │ │ │ │ + strbeq sp, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [r3], #-920 @ 0xfffffc68 │ │ │ │ - ldreq r1, [r4], #-92 @ 0xffffffa4 │ │ │ │ + strbeq sp, [r3], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r2, [r4], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ fe2cc <__cxa_atexit@plt+0xf1094> │ │ │ │ ldr r2, [pc, #76] @ fe2d0 <__cxa_atexit@plt+0xf1098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -246816,28 +246816,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ fe2dc <__cxa_atexit@plt+0xf10a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ fe2e0 <__cxa_atexit@plt+0xf10a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq ip, [r3], #-808 @ 0xfffffcd8 │ │ │ │ - strbeq ip, [r3], #-1812 @ 0xfffff8ec │ │ │ │ - strbeq ip, [r3], #-1784 @ 0xfffff908 │ │ │ │ - strbeq ip, [r3], #-1776 @ 0xfffff910 │ │ │ │ - strbeq ip, [r3], #-1768 @ 0xfffff918 │ │ │ │ + strbeq sp, [r3], #-792 @ 0xfffffce8 │ │ │ │ + strbeq sp, [r3], #-1796 @ 0xfffff8fc │ │ │ │ + strbeq sp, [r3], #-1768 @ 0xfffff918 │ │ │ │ + strbeq sp, [r3], #-1760 @ 0xfffff920 │ │ │ │ + strbeq sp, [r3], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [r4], #-52 @ 0xffffffcc │ │ │ │ + ldreq r2, [r4], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -246907,24 +246907,24 @@ │ │ │ │ ldr r7, [pc, #52] @ fe454 <__cxa_atexit@plt+0xf121c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - strbeq ip, [r3], #-624 @ 0xfffffd90 │ │ │ │ - strbeq ip, [r3], #-2484 @ 0xfffff64c │ │ │ │ - strbeq ip, [r3], #-596 @ 0xfffffdac │ │ │ │ - strbeq ip, [r3], #-556 @ 0xfffffdd4 │ │ │ │ - strbeq ip, [r3], #-2420 @ 0xfffff68c │ │ │ │ + strbeq sp, [r3], #-608 @ 0xfffffda0 │ │ │ │ + strbeq sp, [r3], #-2468 @ 0xfffff65c │ │ │ │ + strbeq sp, [r3], #-580 @ 0xfffffdbc │ │ │ │ + strbeq sp, [r3], #-540 @ 0xfffffde4 │ │ │ │ + strbeq sp, [r3], #-2404 @ 0xfffff69c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq ip, [r3], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq ip, [r3], #-428 @ 0xfffffe54 │ │ │ │ - ldreq r0, [r4], #-3876 @ 0xfffff0dc │ │ │ │ - ldreq r0, [r4], #-3816 @ 0xfffff118 │ │ │ │ + strbeq sp, [r3], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq sp, [r3], #-412 @ 0xfffffe64 │ │ │ │ + ldreq r1, [r4], #-3876 @ 0xfffff0dc │ │ │ │ + ldreq r1, [r4], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fe4a8 <__cxa_atexit@plt+0xf1270> │ │ │ │ ldr r3, [pc, #60] @ fe4b8 <__cxa_atexit@plt+0xf1280> │ │ │ │ @@ -246941,24 +246941,24 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fe4bc <__cxa_atexit@plt+0xf1284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r0, [r4], #-3744 @ 0xfffff160 │ │ │ │ - ldreq r0, [r4], #-3716 @ 0xfffff17c │ │ │ │ + ldreq r1, [r4], #-3744 @ 0xfffff160 │ │ │ │ + ldreq r1, [r4], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b fe30c <__cxa_atexit@plt+0xf10d4> │ │ │ │ - ldreq r0, [r4], #-3716 @ 0xfffff17c │ │ │ │ + ldreq r1, [r4], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fe518 <__cxa_atexit@plt+0xf12e0> │ │ │ │ ldr r3, [pc, #32] @ fe520 <__cxa_atexit@plt+0xf12e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -246967,16 +246967,16 @@ │ │ │ │ ldr r3, [pc, #20] @ fe524 <__cxa_atexit@plt+0xf12ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 25f70c <__cxa_atexit@plt+0x2524d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq ip, [r3], #-140 @ 0xffffff74 │ │ │ │ - ldreq r0, [r4], #-3488 @ 0xfffff260 │ │ │ │ + strbeq sp, [r3], #-124 @ 0xffffff84 │ │ │ │ + ldreq r1, [r4], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ fe57c <__cxa_atexit@plt+0xf1344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ fe580 <__cxa_atexit@plt+0xf1348> │ │ │ │ @@ -246988,21 +246988,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ fe588 <__cxa_atexit@plt+0xf1350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ fe58c <__cxa_atexit@plt+0xf1354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq ip, [r3], #-116 @ 0xffffff8c │ │ │ │ - strbeq ip, [r3], #-1124 @ 0xfffffb9c │ │ │ │ - strbeq ip, [r3], #-1096 @ 0xfffffbb8 │ │ │ │ - strbeq ip, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq ip, [r3], #-1080 @ 0xfffffbc8 │ │ │ │ - ldreq r0, [r4], #-3524 @ 0xfffff23c │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq sp, [r3], #-100 @ 0xffffff9c │ │ │ │ + strbeq sp, [r3], #-1108 @ 0xfffffbac │ │ │ │ + strbeq sp, [r3], #-1080 @ 0xfffffbc8 │ │ │ │ + strbeq sp, [r3], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq sp, [r3], #-1064 @ 0xfffffbd8 │ │ │ │ + ldreq r1, [r4], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fe5c8 <__cxa_atexit@plt+0xf1390> │ │ │ │ ldr r3, [pc, #32] @ fe5d0 <__cxa_atexit@plt+0xf1398> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -247011,16 +247011,16 @@ │ │ │ │ ldr r3, [pc, #20] @ fe5d4 <__cxa_atexit@plt+0xf139c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 259114 <__cxa_atexit@plt+0x24bedc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq fp, [r3], #-4060 @ 0xfffff024 │ │ │ │ - ldreq r0, [r4], #-3312 @ 0xfffff310 │ │ │ │ + strbeq ip, [r3], #-4044 @ 0xfffff034 │ │ │ │ + ldreq r1, [r4], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ fe62c <__cxa_atexit@plt+0xf13f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #52] @ fe630 <__cxa_atexit@plt+0xf13f8> │ │ │ │ @@ -247032,20 +247032,20 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ fe638 <__cxa_atexit@plt+0xf1400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ fe63c <__cxa_atexit@plt+0xf1404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4017a4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ - strbeq fp, [r3], #-4036 @ 0xfffff03c │ │ │ │ - strbeq ip, [r3], #-948 @ 0xfffffc4c │ │ │ │ - strbeq ip, [r3], #-920 @ 0xfffffc68 │ │ │ │ - strbeq ip, [r3], #-912 @ 0xfffffc70 │ │ │ │ - strbeq ip, [r3], #-904 @ 0xfffffc78 │ │ │ │ + b 40188c <__cxa_atexit@plt+0x3f4654> │ │ │ │ + strbeq ip, [r3], #-4020 @ 0xfffff04c │ │ │ │ + strbeq sp, [r3], #-932 @ 0xfffffc5c │ │ │ │ + strbeq sp, [r3], #-904 @ 0xfffffc78 │ │ │ │ + strbeq sp, [r3], #-896 @ 0xfffffc80 │ │ │ │ + strbeq sp, [r3], #-888 @ 0xfffffc88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ mov lr, fp │ │ │ │ @@ -247113,23 +247113,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, lr │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - strbeq fp, [r3], #-3888 @ 0xfffff0d0 │ │ │ │ - strbeq ip, [r3], #-1640 @ 0xfffff998 │ │ │ │ - strbeq fp, [r3], #-3832 @ 0xfffff108 │ │ │ │ - strbeq ip, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq ip, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq sp, [r3], #-1624 @ 0xfffff9a8 │ │ │ │ + strbeq ip, [r3], #-3816 @ 0xfffff118 │ │ │ │ + strbeq sp, [r3], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq ip, [r3], #-1536 @ 0xfffffa00 │ │ │ │ - strbeq fp, [r3], #-3736 @ 0xfffff168 │ │ │ │ - ldreq r0, [r4], #-3104 @ 0xfffff3e0 │ │ │ │ - ldreq r0, [r4], #-3044 @ 0xfffff41c │ │ │ │ + strbeq sp, [r3], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq ip, [r3], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r1, [r4], #-3104 @ 0xfffff3e0 │ │ │ │ + ldreq r1, [r4], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fe7d4 <__cxa_atexit@plt+0xf159c> │ │ │ │ @@ -247145,16 +247145,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fe7ec <__cxa_atexit@plt+0xf15b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r4], #-2984 @ 0xfffff458 │ │ │ │ - ldreq r0, [r4], #-2948 @ 0xfffff47c │ │ │ │ + ldreq r1, [r4], #-2984 @ 0xfffff458 │ │ │ │ + ldreq r1, [r4], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ @@ -247223,29 +247223,29 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, lr │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - strbeq fp, [r3], #-3444 @ 0xfffff28c │ │ │ │ - strbeq ip, [r3], #-1196 @ 0xfffffb54 │ │ │ │ - strbeq fp, [r3], #-3388 @ 0xfffff2c4 │ │ │ │ - strbeq ip, [r3], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq ip, [r3], #-3428 @ 0xfffff29c │ │ │ │ + strbeq sp, [r3], #-1180 @ 0xfffffb64 │ │ │ │ + strbeq ip, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ + strbeq sp, [r3], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - strbeq ip, [r3], #-1092 @ 0xfffffbbc │ │ │ │ - strbeq fp, [r3], #-3288 @ 0xfffff328 │ │ │ │ - ldreq r0, [r4], #-2664 @ 0xfffff598 │ │ │ │ - ldreq r0, [r4], #-2560 @ 0xfffff600 │ │ │ │ + strbeq sp, [r3], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq ip, [r3], #-3272 @ 0xfffff338 │ │ │ │ + ldreq r1, [r4], #-2664 @ 0xfffff598 │ │ │ │ + ldreq r1, [r4], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b fe30c <__cxa_atexit@plt+0xf10d4> │ │ │ │ - ldreq r0, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ + ldreq r1, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fe9a4 <__cxa_atexit@plt+0xf176c> │ │ │ │ ldr r2, [pc, #48] @ fe9b0 <__cxa_atexit@plt+0xf1778> │ │ │ │ @@ -247259,15 +247259,15 @@ │ │ │ │ b fe9c0 <__cxa_atexit@plt+0xf1788> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r0, [r4], #-2520 @ 0xfffff628 │ │ │ │ + ldreq r1, [r4], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ mov sl, fp │ │ │ │ cmp r1, r3 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -247359,30 +247359,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq r0, [r4], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r1, [r4], #-2132 @ 0xfffff7ac │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - strbeq fp, [r3], #-2936 @ 0xfffff488 │ │ │ │ - strbeq ip, [r3], #-688 @ 0xfffffd50 │ │ │ │ - strbeq fp, [r3], #-2892 @ 0xfffff4b4 │ │ │ │ - strbeq ip, [r3], #-660 @ 0xfffffd6c │ │ │ │ + strbeq ip, [r3], #-2920 @ 0xfffff498 │ │ │ │ + strbeq sp, [r3], #-672 @ 0xfffffd60 │ │ │ │ + strbeq ip, [r3], #-2876 @ 0xfffff4c4 │ │ │ │ + strbeq sp, [r3], #-644 @ 0xfffffd7c │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - strbeq ip, [r3], #-584 @ 0xfffffdb8 │ │ │ │ - strbeq fp, [r3], #-2788 @ 0xfffff51c │ │ │ │ + strbeq sp, [r3], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq ip, [r3], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r4], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq r1, [r4], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fec5c <__cxa_atexit@plt+0xf1a24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ @@ -247446,21 +247446,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - ldreq r0, [r4], #-1680 @ 0xfffff970 │ │ │ │ + ldreq r1, [r4], #-1680 @ 0xfffff970 │ │ │ │ @ instruction: 0xffffec08 │ │ │ │ - strbeq fp, [r3], #-2480 @ 0xfffff650 │ │ │ │ - strbeq fp, [r3], #-2472 @ 0xfffff658 │ │ │ │ - strbeq ip, [r3], #-224 @ 0xffffff20 │ │ │ │ - strbeq fp, [r3], #-2436 @ 0xfffff67c │ │ │ │ - strbeq ip, [r3], #-200 @ 0xffffff38 │ │ │ │ + strbeq ip, [r3], #-2464 @ 0xfffff660 │ │ │ │ + strbeq ip, [r3], #-2456 @ 0xfffff668 │ │ │ │ + strbeq sp, [r3], #-208 @ 0xffffff30 │ │ │ │ + strbeq ip, [r3], #-2420 @ 0xfffff68c │ │ │ │ + strbeq sp, [r3], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -247489,24 +247489,24 @@ │ │ │ │ b fed3c <__cxa_atexit@plt+0xf1b04> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ fed4c <__cxa_atexit@plt+0xf1b14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r4], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r1, [r4], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r0, [r4], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq r1, [r4], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi fedc8 <__cxa_atexit@plt+0xf1b90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -247517,22 +247517,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ fedd4 <__cxa_atexit@plt+0xf1b9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-2028 @ 0xfffff814 │ │ │ │ - strbeq fp, [r3], #-2184 @ 0xfffff778 │ │ │ │ - ldreq r0, [r4], #-1508 @ 0xfffffa1c │ │ │ │ + strbeq ip, [r3], #-2012 @ 0xfffff824 │ │ │ │ + strbeq ip, [r3], #-2168 @ 0xfffff788 │ │ │ │ + ldreq r1, [r4], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi fee40 <__cxa_atexit@plt+0xf1c08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -247553,25 +247553,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r0, [r4], #-1452 @ 0xfffffa54 │ │ │ │ - strbeq fp, [r3], #-1908 @ 0xfffff88c │ │ │ │ - ldreq r0, [r4], #-1424 @ 0xfffffa70 │ │ │ │ + ldreq r1, [r4], #-1452 @ 0xfffffa54 │ │ │ │ + strbeq ip, [r3], #-1892 @ 0xfffff89c │ │ │ │ + ldreq r1, [r4], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fee78 <__cxa_atexit@plt+0xf1c40> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -247583,16 +247583,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ feecc <__cxa_atexit@plt+0xf1c94> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq fp, [r3], #-2196 @ 0xfffff76c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq ip, [r3], #-2180 @ 0xfffff77c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fef5c <__cxa_atexit@plt+0xf1d24> │ │ │ │ @@ -247626,16 +247626,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fef74 <__cxa_atexit@plt+0xf1d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq fp, [r3], #-1660 @ 0xfffff984 │ │ │ │ - ldreq r0, [r4], #-1180 @ 0xfffffb64 │ │ │ │ + strbeq ip, [r3], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r1, [r4], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ bne fefc8 <__cxa_atexit@plt+0xf1d90> │ │ │ │ @@ -247658,16 +247658,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ - strbeq fp, [r3], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq r0, [r4], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq ip, [r3], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq r1, [r4], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi ff05c <__cxa_atexit@plt+0xf1e24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -247688,29 +247688,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r0, [r4], #-960 @ 0xfffffc40 │ │ │ │ - strbeq fp, [r3], #-1368 @ 0xfffffaa8 │ │ │ │ - ldreq r0, [r4], #-932 @ 0xfffffc5c │ │ │ │ + ldreq r1, [r4], #-960 @ 0xfffffc40 │ │ │ │ + strbeq ip, [r3], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq r1, [r4], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ ff09c <__cxa_atexit@plt+0xf1e64> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-1948 @ 0xfffff864 │ │ │ │ - ldreq r0, [r4], #-780 @ 0xfffffcf4 │ │ │ │ + strbeq ip, [r3], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r1, [r4], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ff120 <__cxa_atexit@plt+0xf1ee8> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -247746,108 +247746,108 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ ff154 <__cxa_atexit@plt+0xf1f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-1228 @ 0xfffffb34 │ │ │ │ - ldreq r0, [r4], #-616 @ 0xfffffd98 │ │ │ │ + strbeq ip, [r3], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq r1, [r4], #-616 @ 0xfffffd98 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff190 <__cxa_atexit@plt+0xf1f58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff198 <__cxa_atexit@plt+0xf1f60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq ip, [r3], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff1cc <__cxa_atexit@plt+0xf1f94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff1d4 <__cxa_atexit@plt+0xf1f9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-988 @ 0xfffffc24 │ │ │ │ + strbeq ip, [r3], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff208 <__cxa_atexit@plt+0xf1fd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff210 <__cxa_atexit@plt+0xf1fd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-928 @ 0xfffffc60 │ │ │ │ + strbeq ip, [r3], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff244 <__cxa_atexit@plt+0xf200c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff24c <__cxa_atexit@plt+0xf2014> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-868 @ 0xfffffc9c │ │ │ │ + strbeq ip, [r3], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff280 <__cxa_atexit@plt+0xf2048> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff288 <__cxa_atexit@plt+0xf2050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq ip, [r3], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff2bc <__cxa_atexit@plt+0xf2084> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff2c4 <__cxa_atexit@plt+0xf208c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-748 @ 0xfffffd14 │ │ │ │ + strbeq ip, [r3], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -247861,89 +247861,89 @@ │ │ │ │ ldr r7, [pc, #56] @ ff340 <__cxa_atexit@plt+0xf2108> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ ff344 <__cxa_atexit@plt+0xf210c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq fp, [r3], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq ip, [r3], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ff370 <__cxa_atexit@plt+0xf2138> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ff374 <__cxa_atexit@plt+0xf213c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [r3], #-1132 @ 0xfffffb94 │ │ │ │ + strbeq ip, [r3], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff3c0 <__cxa_atexit@plt+0xf2188> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff3c8 <__cxa_atexit@plt+0xf2190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-488 @ 0xfffffe18 │ │ │ │ + strbeq ip, [r3], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff3fc <__cxa_atexit@plt+0xf21c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff404 <__cxa_atexit@plt+0xf21cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-428 @ 0xfffffe54 │ │ │ │ + strbeq ip, [r3], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff438 <__cxa_atexit@plt+0xf2200> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ff440 <__cxa_atexit@plt+0xf2208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3], #-368 @ 0xfffffe90 │ │ │ │ - ldreq pc, [r3], #-4044 @ 0xfffff034 │ │ │ │ + strbeq ip, [r3], #-352 @ 0xfffffea0 │ │ │ │ + ldreq r0, [r4], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #36] @ ff488 <__cxa_atexit@plt+0xf2250> │ │ │ │ ldrls r1, [r7, #8] │ │ │ │ @@ -247953,17 +247953,17 @@ │ │ │ │ strls r1, [r5, #-4] │ │ │ │ ldrls r0, [pc, #20] @ ff490 <__cxa_atexit@plt+0xf2258> │ │ │ │ addls r7, pc, r7 │ │ │ │ movls r5, r3 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq pc, [r3], #-3980 @ 0xfffff074 │ │ │ │ - ldreq pc, [r3], #-3972 @ 0xfffff07c │ │ │ │ - ldreq pc, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r0, [r4], #-3980 @ 0xfffff074 │ │ │ │ + ldreq r0, [r4], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r0, [r4], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ff4c0 <__cxa_atexit@plt+0xf2288> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -247975,16 +247975,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ ff4e8 <__cxa_atexit@plt+0xf22b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [r3], #-3868 @ 0xfffff0e4 │ │ │ │ - ldreq pc, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq r0, [r4], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq r0, [r4], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ ff524 <__cxa_atexit@plt+0xf22ec> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -247998,15 +247998,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b feedc <__cxa_atexit@plt+0xf1ca4> │ │ │ │ - ldreq pc, [r3], #-3792 @ 0xfffff130 │ │ │ │ + ldreq r0, [r4], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #36] @ ff584 <__cxa_atexit@plt+0xf234c> │ │ │ │ ldrls r1, [r7, #8] │ │ │ │ @@ -248016,17 +248016,17 @@ │ │ │ │ strls r1, [r5, #-4] │ │ │ │ ldrls r0, [pc, #20] @ ff58c <__cxa_atexit@plt+0xf2354> │ │ │ │ addls r7, pc, r7 │ │ │ │ movls r5, r3 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq pc, [r3], #-3728 @ 0xfffff170 │ │ │ │ - ldreq pc, [r3], #-3720 @ 0xfffff178 │ │ │ │ - ldreq pc, [r3], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq r0, [r4], #-3728 @ 0xfffff170 │ │ │ │ + ldreq r0, [r4], #-3720 @ 0xfffff178 │ │ │ │ + ldreq r0, [r4], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ff5bc <__cxa_atexit@plt+0xf2384> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -248038,16 +248038,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ ff5e4 <__cxa_atexit@plt+0xf23ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ - ldreq pc, [r3], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r0, [r4], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq r0, [r4], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ ff620 <__cxa_atexit@plt+0xf23e8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -248061,15 +248061,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b feedc <__cxa_atexit@plt+0xf1ca4> │ │ │ │ - ldreq pc, [r3], #-3572 @ 0xfffff20c │ │ │ │ + ldreq r0, [r4], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff68c <__cxa_atexit@plt+0xf2454> │ │ │ │ @@ -248080,22 +248080,22 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ ldr r5, [pc, #32] @ ff6a0 <__cxa_atexit@plt+0xf2468> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r3], #-3408 @ 0xfffff2b0 │ │ │ │ - strbeq sl, [r3], #-3900 @ 0xfffff0c4 │ │ │ │ - ldreq pc, [r3], #-3452 @ 0xfffff284 │ │ │ │ + ldreq r0, [r4], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq fp, [r3], #-3884 @ 0xfffff0d4 │ │ │ │ + ldreq r0, [r4], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ff6e8 <__cxa_atexit@plt+0xf24b0> │ │ │ │ ldr r3, [pc, #56] @ ff6fc <__cxa_atexit@plt+0xf24c4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -248103,32 +248103,32 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq ff6f4 <__cxa_atexit@plt+0xf24bc> │ │ │ │ ldr r3, [pc, #36] @ ff700 <__cxa_atexit@plt+0xf24c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq pc, [r3], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq r0, [r4], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ff724 <__cxa_atexit@plt+0xf24ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ + b 401364 <__cxa_atexit@plt+0x3f412c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq pc, [r3], #-3320 @ 0xfffff308 │ │ │ │ + ldreq r0, [r4], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #140] @ ff7cc <__cxa_atexit@plt+0xf2594> │ │ │ │ ands r1, r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -248144,15 +248144,15 @@ │ │ │ │ ldr r1, [pc, #96] @ ff7d4 <__cxa_atexit@plt+0xf259c> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ff7c0 <__cxa_atexit@plt+0xf2588> │ │ │ │ ldr r2, [pc, #48] @ ff7d8 <__cxa_atexit@plt+0xf25a0> │ │ │ │ ldr r8, [pc, #48] @ ff7dc <__cxa_atexit@plt+0xf25a4> │ │ │ │ @@ -248165,16 +248165,16 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - ldreq pc, [r3], #-3116 @ 0xfffff3d4 │ │ │ │ - ldreq pc, [r3], #-3136 @ 0xfffff3c0 │ │ │ │ + ldreq r0, [r4], #-3116 @ 0xfffff3d4 │ │ │ │ + ldreq r0, [r4], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -248186,15 +248186,15 @@ │ │ │ │ ldr r1, [pc, #80] @ ff86c <__cxa_atexit@plt+0xf2634> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + b 40136c <__cxa_atexit@plt+0x3f4134> │ │ │ │ cmp r2, r6 │ │ │ │ bcc ff85c <__cxa_atexit@plt+0xf2624> │ │ │ │ ldr r2, [pc, #44] @ ff870 <__cxa_atexit@plt+0xf2638> │ │ │ │ ldr r8, [pc, #44] @ ff874 <__cxa_atexit@plt+0xf263c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ @@ -248203,15 +248203,15 @@ │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - ldreq pc, [r3], #-2960 @ 0xfffff470 │ │ │ │ + ldreq r0, [r4], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ @@ -248243,18 +248243,18 @@ │ │ │ │ b ff904 <__cxa_atexit@plt+0xf26cc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ff914 <__cxa_atexit@plt+0xf26dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r3], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r0, [r4], #-2916 @ 0xfffff49c │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq pc, [r3], #-2876 @ 0xfffff4c4 │ │ │ │ + ldreq r0, [r4], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #104] @ ff9a0 <__cxa_atexit@plt+0xf2768> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5], #-8 │ │ │ │ @@ -248280,18 +248280,18 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffeae34 │ │ │ │ - ldreq pc, [r3], #-2324 @ 0xfffff6ec │ │ │ │ - ldreq pc, [r3], #-2272 @ 0xfffff720 │ │ │ │ - ldreq lr, [r3], #-2812 @ 0xfffff504 │ │ │ │ - ldreq pc, [r3], #-2704 @ 0xfffff570 │ │ │ │ + ldreq r0, [r4], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq r0, [r4], #-2272 @ 0xfffff720 │ │ │ │ + ldreq pc, [r3], #-2812 @ 0xfffff504 │ │ │ │ + ldreq r0, [r4], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, sp, #20 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr fp, [pc, #212] @ ffaa4 <__cxa_atexit@plt+0xf286c> │ │ │ │ ldr r6, [r7, #3] │ │ │ │ add r2, r7, #55 @ 0x37 │ │ │ │ @@ -248344,15 +248344,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq pc, [r3], #-2460 @ 0xfffff664 │ │ │ │ + ldreq r0, [r4], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #60]! @ 0x3c │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ @@ -248573,37 +248573,37 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - ldreq lr, [r3], #-3984 @ 0xfffff070 │ │ │ │ + ldreq pc, [r3], #-3984 @ 0xfffff070 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ - strbeq fp, [r3], #-64 @ 0xffffffc0 │ │ │ │ + strbeq ip, [r3], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ - ldreq lr, [r3], #-3636 @ 0xfffff1cc │ │ │ │ - ldreq lr, [r3], #-3712 @ 0xfffff180 │ │ │ │ + ldreq pc, [r3], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq pc, [r3], #-3712 @ 0xfffff180 │ │ │ │ @ instruction: 0xfffeaac8 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - ldreq pc, [r3], #-4 │ │ │ │ + ldreq r0, [r4], #-4 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - strbeq fp, [r3], #-180 @ 0xffffff4c │ │ │ │ + strbeq ip, [r3], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - ldreq lr, [r3], #-1664 @ 0xfffff980 │ │ │ │ + ldreq pc, [r3], #-1664 @ 0xfffff980 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ - ldreq lr, [r3], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq pc, [r3], #-3588 @ 0xfffff1fc │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ - strbeq sl, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ - ldreq lr, [r3], #-3360 @ 0xfffff2e0 │ │ │ │ - ldreq lr, [r3], #-3436 @ 0xfffff294 │ │ │ │ - ldreq pc, [r3], #-980 @ 0xfffffc2c │ │ │ │ + strbeq fp, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq pc, [r3], #-3360 @ 0xfffff2e0 │ │ │ │ + ldreq pc, [r3], #-3436 @ 0xfffff294 │ │ │ │ + ldreq r0, [r4], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi ffef0 <__cxa_atexit@plt+0xf2cb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -248620,17 +248620,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3], #-1736 @ 0xfffff938 │ │ │ │ - strbeq sl, [r3], #-1752 @ 0xfffff928 │ │ │ │ - ldreq pc, [r3], #-872 @ 0xfffffc98 │ │ │ │ + strbeq fp, [r3], #-1720 @ 0xfffff948 │ │ │ │ + strbeq fp, [r3], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r0, [r4], #-872 @ 0xfffffc98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fff3c <__cxa_atexit@plt+0xf2d04> │ │ │ │ ldr r2, [pc, #36] @ fff44 <__cxa_atexit@plt+0xf2d0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -248639,17 +248639,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3], #-1660 @ 0xfffff984 │ │ │ │ - strbeq sl, [r3], #-1668 @ 0xfffff97c │ │ │ │ - ldreq pc, [r3], #-796 @ 0xfffffce4 │ │ │ │ + strbeq fp, [r3], #-1644 @ 0xfffff994 │ │ │ │ + strbeq fp, [r3], #-1652 @ 0xfffff98c │ │ │ │ + ldreq r0, [r4], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fff88 <__cxa_atexit@plt+0xf2d50> │ │ │ │ ldr r2, [pc, #36] @ fff90 <__cxa_atexit@plt+0xf2d58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -248658,17 +248658,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ - strbeq sl, [r3], #-1592 @ 0xfffff9c8 │ │ │ │ - ldreq pc, [r3], #-720 @ 0xfffffd30 │ │ │ │ + strbeq fp, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq fp, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq r0, [r4], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 100018 <__cxa_atexit@plt+0xf2de0> │ │ │ │ @@ -248699,19 +248699,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 100028 <__cxa_atexit@plt+0xf2df0> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3], #-1480 @ 0xfffffa38 │ │ │ │ - strbeq sl, [r3], #-1484 @ 0xfffffa34 │ │ │ │ - strbeq sl, [r3], #-3336 @ 0xfffff2f8 │ │ │ │ - strbeq sl, [r3], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq pc, [r3], #-548 @ 0xfffffddc │ │ │ │ + strbeq fp, [r3], #-1464 @ 0xfffffa48 │ │ │ │ + strbeq fp, [r3], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq fp, [r3], #-3320 @ 0xfffff308 │ │ │ │ + strbeq fp, [r3], #-1424 @ 0xfffffa70 │ │ │ │ + ldreq r0, [r4], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100080 <__cxa_atexit@plt+0xf2e48> │ │ │ │ ldr r2, [pc, #36] @ 100088 <__cxa_atexit@plt+0xf2e50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -248720,17 +248720,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq sl, [r3], #-1344 @ 0xfffffac0 │ │ │ │ - ldreq pc, [r3], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq fp, [r3], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq fp, [r3], #-1328 @ 0xfffffad0 │ │ │ │ + ldreq r0, [r4], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1000d4 <__cxa_atexit@plt+0xf2e9c> │ │ │ │ ldr r7, [pc, #48] @ 1000e4 <__cxa_atexit@plt+0xf2eac> │ │ │ │ @@ -248744,16 +248744,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1000e8 <__cxa_atexit@plt+0xf2eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [r3], #-976 @ 0xfffffc30 │ │ │ │ - ldreq pc, [r3], #-940 @ 0xfffffc54 │ │ │ │ + ldreq r0, [r4], #-976 @ 0xfffffc30 │ │ │ │ + ldreq r0, [r4], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 100154 <__cxa_atexit@plt+0xf2f1c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -248781,16 +248781,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [r3], #-1368 @ 0xfffffaa8 │ │ │ │ - ldreq pc, [r3], #-792 @ 0xfffffce8 │ │ │ │ + strbeq fp, [r3], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq r0, [r4], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1001b4 <__cxa_atexit@plt+0xf2f7c> │ │ │ │ ldr r3, [pc, #48] @ 1001d0 <__cxa_atexit@plt+0xf2f98> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -248803,16 +248803,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq sl, [r3], #-1272 @ 0xfffffb08 │ │ │ │ - ldreq pc, [r3], #-704 @ 0xfffffd40 │ │ │ │ + strbeq fp, [r3], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq r0, [r4], #-704 @ 0xfffffd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 10023c <__cxa_atexit@plt+0xf3004> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #128] @ 10027c <__cxa_atexit@plt+0xf3044> │ │ │ │ @@ -248847,17 +248847,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [r3], #-1136 @ 0xfffffb90 │ │ │ │ - ldreq pc, [r3], #-556 @ 0xfffffdd4 │ │ │ │ - ldreq pc, [r3], #-524 @ 0xfffffdf4 │ │ │ │ + strbeq fp, [r3], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq r0, [r4], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r0, [r4], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1002cc <__cxa_atexit@plt+0xf3094> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -248873,16 +248873,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [r3], #-444 @ 0xfffffe44 │ │ │ │ - ldreq lr, [r3], #-3960 @ 0xfffff088 │ │ │ │ + ldreq r0, [r4], #-444 @ 0xfffffe44 │ │ │ │ + ldreq pc, [r3], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10034c <__cxa_atexit@plt+0xf3114> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -248912,16 +248912,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - strbeq sl, [r3], #-1020 @ 0xfffffc04 │ │ │ │ - ldreq lr, [r3], #-3804 @ 0xfffff124 │ │ │ │ + strbeq fp, [r3], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq pc, [r3], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 100424 <__cxa_atexit@plt+0xf31ec> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -248995,20 +248995,20 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - strbeq sl, [r3], #-820 @ 0xfffffccc │ │ │ │ + strbeq fp, [r3], #-804 @ 0xfffffcdc │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ - strbeq sl, [r3], #-736 @ 0xfffffd20 │ │ │ │ + strbeq fp, [r3], #-720 @ 0xfffffd30 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - strbeq sl, [r3], #-668 @ 0xfffffd64 │ │ │ │ - ldreq lr, [r3], #-3456 @ 0xfffff280 │ │ │ │ + strbeq fp, [r3], #-652 @ 0xfffffd74 │ │ │ │ + ldreq pc, [r3], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 100584 <__cxa_atexit@plt+0xf334c> │ │ │ │ @@ -249043,17 +249043,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r3, #-4] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - strbeq sl, [r3], #-516 @ 0xfffffdfc │ │ │ │ + strbeq fp, [r3], #-500 @ 0xfffffe0c │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ - strbeq sl, [r3], #-448 @ 0xfffffe40 │ │ │ │ + strbeq fp, [r3], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1005ec <__cxa_atexit@plt+0xf33b4> │ │ │ │ ldr r2, [pc, #56] @ 1005f8 <__cxa_atexit@plt+0xf33c0> │ │ │ │ @@ -249069,15 +249069,15 @@ │ │ │ │ b 100608 <__cxa_atexit@plt+0xf33d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r9, [r3], #-4048 @ 0xfffff030 │ │ │ │ + strbeq sl, [r3], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1006e4 <__cxa_atexit@plt+0xf34ac> │ │ │ │ @@ -249130,17 +249130,17 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq lr, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq sl, [r3], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq lr, [r3], #-3252 @ 0xfffff34c │ │ │ │ + ldreq pc, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq fp, [r3], #-1424 @ 0xfffffa70 │ │ │ │ + ldreq pc, [r3], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 100778 <__cxa_atexit@plt+0xf3540> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -249176,16 +249176,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1007ac <__cxa_atexit@plt+0xf3574> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3], #-3700 @ 0xfffff18c │ │ │ │ - ldreq lr, [r3], #-3088 @ 0xfffff3f0 │ │ │ │ + strbeq sl, [r3], #-3684 @ 0xfffff19c │ │ │ │ + ldreq pc, [r3], #-3088 @ 0xfffff3f0 │ │ │ │ @ instruction: 0xffffe608 │ │ │ │ @ instruction: 0xffffe430 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -249214,18 +249214,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 100844 <__cxa_atexit@plt+0xf360c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3], #-3524 @ 0xfffff23c │ │ │ │ - ldreq lr, [r3], #-880 @ 0xfffffc90 │ │ │ │ - ldreq lr, [r3], #-924 @ 0xfffffc64 │ │ │ │ - strbeq r9, [r3], #-3500 @ 0xfffff254 │ │ │ │ + strbeq sl, [r3], #-3508 @ 0xfffff24c │ │ │ │ + ldreq pc, [r3], #-880 @ 0xfffffc90 │ │ │ │ + ldreq pc, [r3], #-924 @ 0xfffffc64 │ │ │ │ + strbeq sl, [r3], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1008b0 <__cxa_atexit@plt+0xf3678> │ │ │ │ ldr r2, [pc, #104] @ 1008d8 <__cxa_atexit@plt+0xf36a0> │ │ │ │ @@ -249252,18 +249252,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1008dc <__cxa_atexit@plt+0xf36a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ - ldreq lr, [r3], #-728 @ 0xfffffd28 │ │ │ │ - ldreq lr, [r3], #-772 @ 0xfffffcfc │ │ │ │ - strbeq r9, [r3], #-3348 @ 0xfffff2ec │ │ │ │ + strbeq sl, [r3], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq pc, [r3], #-728 @ 0xfffffd28 │ │ │ │ + ldreq pc, [r3], #-772 @ 0xfffffcfc │ │ │ │ + strbeq sl, [r3], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 100948 <__cxa_atexit@plt+0xf3710> │ │ │ │ ldr r2, [pc, #104] @ 100970 <__cxa_atexit@plt+0xf3738> │ │ │ │ @@ -249290,18 +249290,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 100974 <__cxa_atexit@plt+0xf373c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3], #-3220 @ 0xfffff36c │ │ │ │ - ldreq lr, [r3], #-576 @ 0xfffffdc0 │ │ │ │ - ldreq lr, [r3], #-620 @ 0xfffffd94 │ │ │ │ - strbeq r9, [r3], #-3196 @ 0xfffff384 │ │ │ │ + strbeq sl, [r3], #-3204 @ 0xfffff37c │ │ │ │ + ldreq pc, [r3], #-576 @ 0xfffffdc0 │ │ │ │ + ldreq pc, [r3], #-620 @ 0xfffffd94 │ │ │ │ + strbeq sl, [r3], #-3180 @ 0xfffff394 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -249331,16 +249331,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - ldreq lr, [r3], #-2796 @ 0xfffff514 │ │ │ │ - ldreq lr, [r3], #-2740 @ 0xfffff54c │ │ │ │ + ldreq pc, [r3], #-2796 @ 0xfffff514 │ │ │ │ + ldreq pc, [r3], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #116 @ 0x74 │ │ │ │ cmp r2, sl │ │ │ │ bcc 100bc4 <__cxa_atexit@plt+0xf398c> │ │ │ │ mov r3, r6 │ │ │ │ @@ -249454,25 +249454,25 @@ │ │ │ │ add r8, r6, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldreq sp, [r3], #-4060 @ 0xfffff024 │ │ │ │ - strbeq sl, [r3], #-380 @ 0xfffffe84 │ │ │ │ + ldreq lr, [r3], #-4060 @ 0xfffff024 │ │ │ │ + strbeq fp, [r3], #-364 @ 0xfffffe94 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - ldreq sp, [r3], #-4048 @ 0xfffff030 │ │ │ │ - ldreq lr, [r3], #-40 @ 0xffffffd8 │ │ │ │ + ldreq lr, [r3], #-4048 @ 0xfffff030 │ │ │ │ + ldreq pc, [r3], #-40 @ 0xffffffd8 │ │ │ │ @ instruction: 0xfffe9c08 │ │ │ │ - ldreq lr, [r3], #-2344 @ 0xfffff6d8 │ │ │ │ - ldreq lr, [r3], #-2252 @ 0xfffff734 │ │ │ │ - ldreq sp, [r3], #-2216 @ 0xfffff758 │ │ │ │ - ldreq lr, [r3], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq pc, [r3], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq pc, [r3], #-2252 @ 0xfffff734 │ │ │ │ + ldreq lr, [r3], #-2216 @ 0xfffff758 │ │ │ │ + ldreq pc, [r3], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 100c88 <__cxa_atexit@plt+0xf3a50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -249485,23 +249485,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r3], #-2228 @ 0xfffff74c │ │ │ │ - ldreq lr, [r3], #-2280 @ 0xfffff718 │ │ │ │ - strbeq r9, [r3], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq lr, [r3], #-2272 @ 0xfffff720 │ │ │ │ + ldreq pc, [r3], #-2228 @ 0xfffff74c │ │ │ │ + ldreq pc, [r3], #-2280 @ 0xfffff718 │ │ │ │ + strbeq sl, [r3], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq pc, [r3], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 100d0c <__cxa_atexit@plt+0xf3ad4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -249518,24 +249518,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 100d20 <__cxa_atexit@plt+0xf3ae8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq lr, [r3], #-2108 @ 0xfffff7c4 │ │ │ │ - strbeq r9, [r3], #-2220 @ 0xfffff754 │ │ │ │ - strbeq r9, [r3], #-2780 @ 0xfffff524 │ │ │ │ - ldreq lr, [r3], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq pc, [r3], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq sl, [r3], #-2204 @ 0xfffff764 │ │ │ │ + strbeq sl, [r3], #-2764 @ 0xfffff534 │ │ │ │ + ldreq pc, [r3], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 100d8c <__cxa_atexit@plt+0xf3b54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -249552,21 +249552,21 @@ │ │ │ │ ldr r3, [pc, #28] @ 100d90 <__cxa_atexit@plt+0xf3b58> │ │ │ │ ldr r8, [pc, #28] @ 100d94 <__cxa_atexit@plt+0xf3b5c> │ │ │ │ ldr r9, [pc, #28] @ 100d98 <__cxa_atexit@plt+0xf3b60> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq lr, [r3], #-1980 @ 0xfffff844 │ │ │ │ - ldreq lr, [r3], #-2032 @ 0xfffff810 │ │ │ │ - ldreq lr, [r3], #-1972 @ 0xfffff84c │ │ │ │ - ldreq lr, [r3], #-2012 @ 0xfffff824 │ │ │ │ + ldreq pc, [r3], #-1980 @ 0xfffff844 │ │ │ │ + ldreq pc, [r3], #-2032 @ 0xfffff810 │ │ │ │ + ldreq pc, [r3], #-1972 @ 0xfffff84c │ │ │ │ + ldreq pc, [r3], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 100dcc <__cxa_atexit@plt+0xf3b94> │ │ │ │ ldr r7, [pc, #56] @ 100df8 <__cxa_atexit@plt+0xf3bc0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -249576,29 +249576,29 @@ │ │ │ │ ldr r3, [pc, #24] @ 100dec <__cxa_atexit@plt+0xf3bb4> │ │ │ │ ldr r8, [pc, #24] @ 100df0 <__cxa_atexit@plt+0xf3bb8> │ │ │ │ ldr r9, [pc, #24] @ 100df4 <__cxa_atexit@plt+0xf3bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r3], #-1884 @ 0xfffff8a4 │ │ │ │ - ldreq lr, [r3], #-1936 @ 0xfffff870 │ │ │ │ - ldreq lr, [r3], #-1876 @ 0xfffff8ac │ │ │ │ - ldreq lr, [r3], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq pc, [r3], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq pc, [r3], #-1936 @ 0xfffff870 │ │ │ │ + ldreq pc, [r3], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq pc, [r3], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 100e1c <__cxa_atexit@plt+0xf3be4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq lr, [r3], #-1808 @ 0xfffff8f0 │ │ │ │ - ldreq lr, [r3], #-1924 @ 0xfffff87c │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq pc, [r3], #-1808 @ 0xfffff8f0 │ │ │ │ + ldreq pc, [r3], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 100e80 <__cxa_atexit@plt+0xf3c48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -249611,23 +249611,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r3], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq lr, [r3], #-1852 @ 0xfffff8c4 │ │ │ │ - strbeq r9, [r3], #-1832 @ 0xfffff8d8 │ │ │ │ - ldreq lr, [r3], #-1856 @ 0xfffff8c0 │ │ │ │ + ldreq pc, [r3], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq pc, [r3], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq sl, [r3], #-1816 @ 0xfffff8e8 │ │ │ │ + ldreq pc, [r3], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100ef0 <__cxa_atexit@plt+0xf3cb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -249639,23 +249639,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 100f00 <__cxa_atexit@plt+0xf3cc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 401ac4 <__cxa_atexit@plt+0x3f488c> │ │ │ │ + b 401bcc <__cxa_atexit@plt+0x3f4994> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [r3], #-1764 @ 0xfffff91c │ │ │ │ - strbeq r9, [r3], #-1716 @ 0xfffff94c │ │ │ │ - ldreq lr, [r3], #-1728 @ 0xfffff940 │ │ │ │ + ldreq pc, [r3], #-1764 @ 0xfffff91c │ │ │ │ + strbeq sl, [r3], #-1700 @ 0xfffff95c │ │ │ │ + ldreq pc, [r3], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 100f48 <__cxa_atexit@plt+0xf3d10> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -249711,24 +249711,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 101008 <__cxa_atexit@plt+0xf3dd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r3], #-484 @ 0xfffffe1c │ │ │ │ - ldreq lr, [r3], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq pc, [r3], #-484 @ 0xfffffe1c │ │ │ │ + ldreq pc, [r3], #-1440 @ 0xfffffa60 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffff8f1c │ │ │ │ @ instruction: 0xffff8e14 │ │ │ │ - ldreq lr, [r3], #-1556 @ 0xfffff9ec │ │ │ │ - mvnseq r2, #633339904 @ 0x25c00000 │ │ │ │ - strbeq r9, [r3], #-1732 @ 0xfffff93c │ │ │ │ - strbeq r9, [r3], #-1556 @ 0xfffff9ec │ │ │ │ - ldreq lr, [r3], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq pc, [r3], #-1556 @ 0xfffff9ec │ │ │ │ + mvnseq r2, #356352 @ 0x57000 │ │ │ │ + strbeq sl, [r3], #-1716 @ 0xfffff94c │ │ │ │ + strbeq sl, [r3], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq pc, [r3], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1010b0 <__cxa_atexit@plt+0xf3e78> │ │ │ │ add r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -249771,23 +249771,23 @@ │ │ │ │ ldr r8, [pc, #24] @ 1010f8 <__cxa_atexit@plt+0xf3ec0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r3], #-244 @ 0xffffff0c │ │ │ │ - ldreq lr, [r3], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq pc, [r3], #-244 @ 0xffffff0c │ │ │ │ + ldreq pc, [r3], #-1200 @ 0xfffffb50 │ │ │ │ @ instruction: 0xffff8e20 │ │ │ │ @ instruction: 0xffff8d18 │ │ │ │ - ldreq lr, [r3], #-1304 @ 0xfffffae8 │ │ │ │ - mvnseq r2, #-1761607680 @ 0x97000000 │ │ │ │ - strbeq r9, [r3], #-1480 @ 0xfffffa38 │ │ │ │ - strbeq r9, [r3], #-1300 @ 0xfffffaec │ │ │ │ - ldreq lr, [r3], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq pc, [r3], #-1304 @ 0xfffffae8 │ │ │ │ + mvnseq r2, #1425408 @ 0x15c000 │ │ │ │ + strbeq sl, [r3], #-1464 @ 0xfffffa48 │ │ │ │ + strbeq sl, [r3], #-1284 @ 0xfffffafc │ │ │ │ + ldreq pc, [r3], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 101184 <__cxa_atexit@plt+0xf3f4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -249804,24 +249804,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 101198 <__cxa_atexit@plt+0xf3f60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq lr, [r3], #-964 @ 0xfffffc3c │ │ │ │ - strbeq r9, [r3], #-1076 @ 0xfffffbcc │ │ │ │ - strbeq r9, [r3], #-1636 @ 0xfffff99c │ │ │ │ - ldreq lr, [r3], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq pc, [r3], #-964 @ 0xfffffc3c │ │ │ │ + strbeq sl, [r3], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq sl, [r3], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq pc, [r3], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 1011f0 <__cxa_atexit@plt+0xf3fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1011e8 <__cxa_atexit@plt+0xf3fb0> │ │ │ │ @@ -249835,17 +249835,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq lr, [r3], #-936 @ 0xfffffc58 │ │ │ │ - ldreq lr, [r3], #-824 @ 0xfffffcc8 │ │ │ │ - ldreq lr, [r3], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq pc, [r3], #-936 @ 0xfffffc58 │ │ │ │ + ldreq pc, [r3], #-824 @ 0xfffffcc8 │ │ │ │ + ldreq pc, [r3], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #44] @ 10123c <__cxa_atexit@plt+0xf4004> │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [pc, #40] @ 101240 <__cxa_atexit@plt+0xf4008> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -249853,17 +249853,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ moveq r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3] │ │ │ │ addeq r1, r2, #2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r3], #-860 @ 0xfffffca4 │ │ │ │ - ldreq lr, [r3], #-748 @ 0xfffffd14 │ │ │ │ - ldreq lr, [r3], #-976 @ 0xfffffc30 │ │ │ │ + ldreq pc, [r3], #-860 @ 0xfffffca4 │ │ │ │ + ldreq pc, [r3], #-748 @ 0xfffffd14 │ │ │ │ + ldreq pc, [r3], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1012a4 <__cxa_atexit@plt+0xf406c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -249876,23 +249876,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r3], #-4044 @ 0xfffff034 │ │ │ │ - ldreq lr, [r3], #-904 @ 0xfffffc78 │ │ │ │ - strbeq r9, [r3], #-772 @ 0xfffffcfc │ │ │ │ - ldreq lr, [r3], #-908 @ 0xfffffc74 │ │ │ │ + ldreq lr, [r3], #-4044 @ 0xfffff034 │ │ │ │ + ldreq pc, [r3], #-904 @ 0xfffffc78 │ │ │ │ + strbeq sl, [r3], #-756 @ 0xfffffd0c │ │ │ │ + ldreq pc, [r3], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 101314 <__cxa_atexit@plt+0xf40dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -249904,23 +249904,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 101324 <__cxa_atexit@plt+0xf40ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 401ac4 <__cxa_atexit@plt+0x3f488c> │ │ │ │ + b 401bcc <__cxa_atexit@plt+0x3f4994> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [r3], #-816 @ 0xfffffcd0 │ │ │ │ - strbeq r9, [r3], #-656 @ 0xfffffd70 │ │ │ │ - ldreq lr, [r3], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq pc, [r3], #-816 @ 0xfffffcd0 │ │ │ │ + strbeq sl, [r3], #-640 @ 0xfffffd80 │ │ │ │ + ldreq pc, [r3], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10136c <__cxa_atexit@plt+0xf4134> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -249976,24 +249976,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 10142c <__cxa_atexit@plt+0xf41f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r3], #-3520 @ 0xfffff240 │ │ │ │ - ldreq lr, [r3], #-492 @ 0xfffffe14 │ │ │ │ + ldreq lr, [r3], #-3520 @ 0xfffff240 │ │ │ │ + ldreq pc, [r3], #-492 @ 0xfffffe14 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffff8af8 │ │ │ │ @ instruction: 0xffff89f0 │ │ │ │ - ldreq lr, [r3], #-608 @ 0xfffffda0 │ │ │ │ - mvnseq r2, #-1073741796 @ 0xc000001c │ │ │ │ - strbeq r9, [r3], #-672 @ 0xfffffd60 │ │ │ │ - strbeq r9, [r3], #-496 @ 0xfffffe10 │ │ │ │ - ldreq lr, [r3], #-488 @ 0xfffffe18 │ │ │ │ + ldreq pc, [r3], #-608 @ 0xfffffda0 │ │ │ │ + mvnseq r2, #53477376 @ 0x3300000 │ │ │ │ + strbeq sl, [r3], #-656 @ 0xfffffd70 │ │ │ │ + strbeq sl, [r3], #-480 @ 0xfffffe20 │ │ │ │ + ldreq pc, [r3], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1014d4 <__cxa_atexit@plt+0xf429c> │ │ │ │ add r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -250036,23 +250036,23 @@ │ │ │ │ ldr r8, [pc, #24] @ 10151c <__cxa_atexit@plt+0xf42e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r3], #-3280 @ 0xfffff330 │ │ │ │ - ldreq lr, [r3], #-252 @ 0xffffff04 │ │ │ │ + ldreq lr, [r3], #-3280 @ 0xfffff330 │ │ │ │ + ldreq pc, [r3], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xffff89fc │ │ │ │ @ instruction: 0xffff88f4 │ │ │ │ - ldreq lr, [r3], #-356 @ 0xfffffe9c │ │ │ │ - mvnseq r2, #115 @ 0x73 │ │ │ │ - strbeq r9, [r3], #-420 @ 0xfffffe5c │ │ │ │ - strbeq r9, [r3], #-240 @ 0xffffff10 │ │ │ │ - ldreq lr, [r3], #-448 @ 0xfffffe40 │ │ │ │ + ldreq pc, [r3], #-356 @ 0xfffffe9c │ │ │ │ + mvnseq r2, #213909504 @ 0xcc00000 │ │ │ │ + strbeq sl, [r3], #-404 @ 0xfffffe6c │ │ │ │ + strbeq sl, [r3], #-224 @ 0xffffff20 │ │ │ │ + ldreq pc, [r3], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 101598 <__cxa_atexit@plt+0xf4360> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -250065,23 +250065,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r3], #-340 @ 0xfffffeac │ │ │ │ - ldreq lr, [r3], #-372 @ 0xfffffe8c │ │ │ │ - strbeq r9, [r3], #-16 │ │ │ │ - ldreq lr, [r3], #-416 @ 0xfffffe60 │ │ │ │ + ldreq pc, [r3], #-340 @ 0xfffffeac │ │ │ │ + ldreq pc, [r3], #-372 @ 0xfffffe8c │ │ │ │ + strbeq sl, [r3], #-0 │ │ │ │ + ldreq pc, [r3], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10166c <__cxa_atexit@plt+0xf4434> │ │ │ │ mov r0, r4 │ │ │ │ @@ -250115,32 +250115,32 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #17 │ │ │ │ add r8, r3, #1 │ │ │ │ addeq r9, sl, #2 │ │ │ │ moveq r2, lr │ │ │ │ str r2, [r5] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r8, [r3], #-4004 @ 0xfffff05c │ │ │ │ - strbeq r9, [r3], #-756 @ 0xfffffd0c │ │ │ │ + strbeq r9, [r3], #-3988 @ 0xfffff06c │ │ │ │ + strbeq sl, [r3], #-740 @ 0xfffffd1c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - ldreq lr, [r3], #-96 @ 0xffffffa0 │ │ │ │ - ldreq lr, [r3], #-156 @ 0xffffff64 │ │ │ │ - strbeq r9, [r3], #-416 @ 0xfffffe60 │ │ │ │ - ldreq lr, [r3], #-164 @ 0xffffff5c │ │ │ │ + ldreq pc, [r3], #-96 @ 0xffffffa0 │ │ │ │ + ldreq pc, [r3], #-156 @ 0xffffff64 │ │ │ │ + strbeq sl, [r3], #-400 @ 0xfffffe70 │ │ │ │ + ldreq pc, [r3], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r3, [pc, #68] @ 1016f4 <__cxa_atexit@plt+0xf44bc> │ │ │ │ ldr lr, [pc, #68] @ 1016f8 <__cxa_atexit@plt+0xf44c0> │ │ │ │ ldr r1, [pc, #68] @ 1016fc <__cxa_atexit@plt+0xf44c4> │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -250154,21 +250154,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #17 │ │ │ │ add r8, r2, #1 │ │ │ │ addeq r9, sl, #2 │ │ │ │ moveq r1, lr │ │ │ │ str r1, [r5] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ - ldreq sp, [r3], #-4036 @ 0xfffff03c │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + ldreq lr, [r3], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq lr, [r3], #-0 │ │ │ │ - strbeq r9, [r3], #-260 @ 0xfffffefc │ │ │ │ - ldreq lr, [r3], #-32 @ 0xffffffe0 │ │ │ │ + ldreq pc, [r3], #-0 │ │ │ │ + strbeq sl, [r3], #-244 @ 0xffffff0c │ │ │ │ + ldreq pc, [r3], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 101764 <__cxa_atexit@plt+0xf452c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 101748 <__cxa_atexit@plt+0xf4510> │ │ │ │ @@ -250182,20 +250182,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 10176c <__cxa_atexit@plt+0xf4534> │ │ │ │ ldr r9, [pc, #20] @ 101770 <__cxa_atexit@plt+0xf4538> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq sp, [r3], #-3976 @ 0xfffff078 │ │ │ │ - ldreq sp, [r3], #-3964 @ 0xfffff084 │ │ │ │ - ldreq sp, [r3], #-4016 @ 0xfffff050 │ │ │ │ - ldreq sp, [r3], #-4020 @ 0xfffff04c │ │ │ │ + ldreq lr, [r3], #-3976 @ 0xfffff078 │ │ │ │ + ldreq lr, [r3], #-3964 @ 0xfffff084 │ │ │ │ + ldreq lr, [r3], #-4016 @ 0xfffff050 │ │ │ │ + ldreq lr, [r3], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1017a4 <__cxa_atexit@plt+0xf456c> │ │ │ │ ldr r7, [pc, #40] @ 1017c0 <__cxa_atexit@plt+0xf4588> │ │ │ │ @@ -250203,19 +250203,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 1017b8 <__cxa_atexit@plt+0xf4580> │ │ │ │ ldr r9, [pc, #12] @ 1017bc <__cxa_atexit@plt+0xf4584> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq sp, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ - ldreq sp, [r3], #-3932 @ 0xfffff0a4 │ │ │ │ - ldreq sp, [r3], #-3884 @ 0xfffff0d4 │ │ │ │ - ldreq sp, [r3], #-3924 @ 0xfffff0ac │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq lr, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq lr, [r3], #-3932 @ 0xfffff0a4 │ │ │ │ + ldreq lr, [r3], #-3884 @ 0xfffff0d4 │ │ │ │ + ldreq lr, [r3], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 101824 <__cxa_atexit@plt+0xf45ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 101804 <__cxa_atexit@plt+0xf45cc> │ │ │ │ @@ -250230,20 +250230,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 10182c <__cxa_atexit@plt+0xf45f4> │ │ │ │ ldr r8, [pc, #24] @ 101830 <__cxa_atexit@plt+0xf45f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [r3], #-3724 @ 0xfffff174 │ │ │ │ - ldreq sp, [r3], #-3696 @ 0xfffff190 │ │ │ │ - ldreq sp, [r3], #-3708 @ 0xfffff184 │ │ │ │ - ldreq sp, [r3], #-3812 @ 0xfffff11c │ │ │ │ + ldreq lr, [r3], #-3724 @ 0xfffff174 │ │ │ │ + ldreq lr, [r3], #-3696 @ 0xfffff190 │ │ │ │ + ldreq lr, [r3], #-3708 @ 0xfffff184 │ │ │ │ + ldreq lr, [r3], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 101864 <__cxa_atexit@plt+0xf462c> │ │ │ │ ldr r7, [pc, #44] @ 101884 <__cxa_atexit@plt+0xf464c> │ │ │ │ @@ -250252,19 +250252,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 10187c <__cxa_atexit@plt+0xf4644> │ │ │ │ ldr r8, [pc, #16] @ 101880 <__cxa_atexit@plt+0xf4648> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq sp, [r3], #-3608 @ 0xfffff1e8 │ │ │ │ - ldreq sp, [r3], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq sp, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ - ldreq sp, [r3], #-3896 @ 0xfffff0c8 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq lr, [r3], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq lr, [r3], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq lr, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq lr, [r3], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1018f8 <__cxa_atexit@plt+0xf46c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -250281,24 +250281,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 10190c <__cxa_atexit@plt+0xf46d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq sp, [r3], #-3804 @ 0xfffff124 │ │ │ │ - strbeq r8, [r3], #-3264 @ 0xfffff340 │ │ │ │ - strbeq r8, [r3], #-3824 @ 0xfffff110 │ │ │ │ - ldreq sp, [r3], #-3760 @ 0xfffff150 │ │ │ │ + ldreq lr, [r3], #-3804 @ 0xfffff124 │ │ │ │ + strbeq r9, [r3], #-3248 @ 0xfffff350 │ │ │ │ + strbeq r9, [r3], #-3808 @ 0xfffff120 │ │ │ │ + ldreq lr, [r3], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 101970 <__cxa_atexit@plt+0xf4738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 101950 <__cxa_atexit@plt+0xf4718> │ │ │ │ @@ -250313,20 +250313,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 101978 <__cxa_atexit@plt+0xf4740> │ │ │ │ ldr r8, [pc, #24] @ 10197c <__cxa_atexit@plt+0xf4744> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [r3], #-3676 @ 0xfffff1a4 │ │ │ │ - ldreq sp, [r3], #-3648 @ 0xfffff1c0 │ │ │ │ - ldreq sp, [r3], #-3660 @ 0xfffff1b4 │ │ │ │ - ldreq sp, [r3], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq lr, [r3], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq lr, [r3], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq lr, [r3], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq lr, [r3], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1019b0 <__cxa_atexit@plt+0xf4778> │ │ │ │ ldr r7, [pc, #44] @ 1019d0 <__cxa_atexit@plt+0xf4798> │ │ │ │ @@ -250335,19 +250335,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1019c8 <__cxa_atexit@plt+0xf4790> │ │ │ │ ldr r8, [pc, #16] @ 1019cc <__cxa_atexit@plt+0xf4794> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq sp, [r3], #-3560 @ 0xfffff218 │ │ │ │ - ldreq sp, [r3], #-3572 @ 0xfffff20c │ │ │ │ - ldreq sp, [r3], #-3580 @ 0xfffff204 │ │ │ │ - ldreq sp, [r3], #-3688 @ 0xfffff198 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq lr, [r3], #-3560 @ 0xfffff218 │ │ │ │ + ldreq lr, [r3], #-3572 @ 0xfffff20c │ │ │ │ + ldreq lr, [r3], #-3580 @ 0xfffff204 │ │ │ │ + ldreq lr, [r3], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 101a88 <__cxa_atexit@plt+0xf4850> │ │ │ │ mov r0, r4 │ │ │ │ @@ -250378,31 +250378,31 @@ │ │ │ │ ldr r3, [pc, #76] @ 101aa8 <__cxa_atexit@plt+0xf4870> │ │ │ │ str r1, [r5] │ │ │ │ ldr r2, [pc, #72] @ 101aac <__cxa_atexit@plt+0xf4874> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r8, [r3], #-2940 @ 0xfffff484 │ │ │ │ - strbeq r8, [r3], #-3788 @ 0xfffff134 │ │ │ │ + strbeq r9, [r3], #-2924 @ 0xfffff494 │ │ │ │ + strbeq r9, [r3], #-3772 @ 0xfffff144 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - ldreq sp, [r3], #-3488 @ 0xfffff260 │ │ │ │ - strbeq r8, [r3], #-3432 @ 0xfffff298 │ │ │ │ - ldreq sp, [r3], #-3452 @ 0xfffff284 │ │ │ │ + ldreq lr, [r3], #-3488 @ 0xfffff260 │ │ │ │ + strbeq r9, [r3], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq lr, [r3], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 101b00 <__cxa_atexit@plt+0xf48c8> │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r1, [pc, #48] @ 101b04 <__cxa_atexit@plt+0xf48cc> │ │ │ │ @@ -250413,20 +250413,20 @@ │ │ │ │ ldr r3, [pc, #32] @ 101b08 <__cxa_atexit@plt+0xf48d0> │ │ │ │ str r1, [r5] │ │ │ │ ldr r2, [pc, #28] @ 101b0c <__cxa_atexit@plt+0xf48d4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq sp, [r3], #-3348 @ 0xfffff2ec │ │ │ │ - strbeq r8, [r3], #-3292 @ 0xfffff324 │ │ │ │ - ldreq sp, [r3], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq lr, [r3], #-3348 @ 0xfffff2ec │ │ │ │ + strbeq r9, [r3], #-3276 @ 0xfffff334 │ │ │ │ + ldreq lr, [r3], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 101b70 <__cxa_atexit@plt+0xf4938> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 101b50 <__cxa_atexit@plt+0xf4918> │ │ │ │ @@ -250441,20 +250441,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 101b78 <__cxa_atexit@plt+0xf4940> │ │ │ │ ldr r8, [pc, #24] @ 101b7c <__cxa_atexit@plt+0xf4944> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [r3], #-3260 @ 0xfffff344 │ │ │ │ - ldreq sp, [r3], #-3232 @ 0xfffff360 │ │ │ │ - ldreq sp, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq sp, [r3], #-3228 @ 0xfffff364 │ │ │ │ + ldreq lr, [r3], #-3260 @ 0xfffff344 │ │ │ │ + ldreq lr, [r3], #-3232 @ 0xfffff360 │ │ │ │ + ldreq lr, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq lr, [r3], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 101bb0 <__cxa_atexit@plt+0xf4978> │ │ │ │ ldr r7, [pc, #44] @ 101bd0 <__cxa_atexit@plt+0xf4998> │ │ │ │ @@ -250463,19 +250463,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 101bc8 <__cxa_atexit@plt+0xf4990> │ │ │ │ ldr r8, [pc, #16] @ 101bcc <__cxa_atexit@plt+0xf4994> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq sp, [r3], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq sp, [r3], #-3060 @ 0xfffff40c │ │ │ │ - ldreq sp, [r3], #-3164 @ 0xfffff3a4 │ │ │ │ - ldreq sp, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq lr, [r3], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq lr, [r3], #-3060 @ 0xfffff40c │ │ │ │ + ldreq lr, [r3], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq lr, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 101c34 <__cxa_atexit@plt+0xf49fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 101c14 <__cxa_atexit@plt+0xf49dc> │ │ │ │ @@ -250490,20 +250490,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 101c3c <__cxa_atexit@plt+0xf4a04> │ │ │ │ ldr r8, [pc, #24] @ 101c40 <__cxa_atexit@plt+0xf4a08> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [r3], #-3064 @ 0xfffff408 │ │ │ │ - ldreq sp, [r3], #-3036 @ 0xfffff424 │ │ │ │ - ldreq sp, [r3], #-2300 @ 0xfffff704 │ │ │ │ - ldreq sp, [r3], #-3016 @ 0xfffff438 │ │ │ │ + ldreq lr, [r3], #-3064 @ 0xfffff408 │ │ │ │ + ldreq lr, [r3], #-3036 @ 0xfffff424 │ │ │ │ + ldreq lr, [r3], #-2300 @ 0xfffff704 │ │ │ │ + ldreq lr, [r3], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 101c74 <__cxa_atexit@plt+0xf4a3c> │ │ │ │ ldr r7, [pc, #44] @ 101c94 <__cxa_atexit@plt+0xf4a5c> │ │ │ │ @@ -250512,19 +250512,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 101c8c <__cxa_atexit@plt+0xf4a54> │ │ │ │ ldr r8, [pc, #16] @ 101c90 <__cxa_atexit@plt+0xf4a58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq sp, [r3], #-2948 @ 0xfffff47c │ │ │ │ - ldreq sp, [r3], #-2212 @ 0xfffff75c │ │ │ │ - ldreq sp, [r3], #-2968 @ 0xfffff468 │ │ │ │ - ldreq sp, [r3], #-3048 @ 0xfffff418 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq lr, [r3], #-2948 @ 0xfffff47c │ │ │ │ + ldreq lr, [r3], #-2212 @ 0xfffff75c │ │ │ │ + ldreq lr, [r3], #-2968 @ 0xfffff468 │ │ │ │ + ldreq lr, [r3], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 101cf8 <__cxa_atexit@plt+0xf4ac0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -250537,23 +250537,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r3], #-2980 @ 0xfffff45c │ │ │ │ - ldreq sp, [r3], #-2168 @ 0xfffff788 │ │ │ │ - strbeq r8, [r3], #-2224 @ 0xfffff750 │ │ │ │ - ldreq sp, [r3], #-3064 @ 0xfffff408 │ │ │ │ + ldreq lr, [r3], #-2980 @ 0xfffff45c │ │ │ │ + ldreq lr, [r3], #-2168 @ 0xfffff788 │ │ │ │ + strbeq r9, [r3], #-2208 @ 0xfffff760 │ │ │ │ + ldreq lr, [r3], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 101dcc <__cxa_atexit@plt+0xf4b94> │ │ │ │ mov r0, r4 │ │ │ │ @@ -250587,32 +250587,32 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #17 │ │ │ │ add r8, r3, #1 │ │ │ │ addeq r9, sl, #2 │ │ │ │ moveq r2, lr │ │ │ │ str r2, [r5] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r8, [r3], #-2116 @ 0xfffff7bc │ │ │ │ - strbeq r8, [r3], #-2964 @ 0xfffff46c │ │ │ │ + strbeq r9, [r3], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq r9, [r3], #-2948 @ 0xfffff47c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - ldreq sp, [r3], #-2800 @ 0xfffff510 │ │ │ │ - ldreq sp, [r3], #-2872 @ 0xfffff4c8 │ │ │ │ - strbeq r8, [r3], #-2624 @ 0xfffff5c0 │ │ │ │ - ldreq sp, [r3], #-2812 @ 0xfffff504 │ │ │ │ + ldreq lr, [r3], #-2800 @ 0xfffff510 │ │ │ │ + ldreq lr, [r3], #-2872 @ 0xfffff4c8 │ │ │ │ + strbeq r9, [r3], #-2608 @ 0xfffff5d0 │ │ │ │ + ldreq lr, [r3], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r3, [pc, #68] @ 101e54 <__cxa_atexit@plt+0xf4c1c> │ │ │ │ ldr lr, [pc, #68] @ 101e58 <__cxa_atexit@plt+0xf4c20> │ │ │ │ ldr r1, [pc, #68] @ 101e5c <__cxa_atexit@plt+0xf4c24> │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -250626,21 +250626,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #17 │ │ │ │ add r8, r2, #1 │ │ │ │ addeq r9, sl, #2 │ │ │ │ moveq r1, lr │ │ │ │ str r1, [r5] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ - ldreq sp, [r3], #-2644 @ 0xfffff5ac │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + ldreq lr, [r3], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq sp, [r3], #-2716 @ 0xfffff564 │ │ │ │ - strbeq r8, [r3], #-2468 @ 0xfffff65c │ │ │ │ - ldreq sp, [r3], #-2684 @ 0xfffff584 │ │ │ │ + ldreq lr, [r3], #-2716 @ 0xfffff564 │ │ │ │ + strbeq r9, [r3], #-2452 @ 0xfffff66c │ │ │ │ + ldreq lr, [r3], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 101ec8 <__cxa_atexit@plt+0xf4c90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 101ea8 <__cxa_atexit@plt+0xf4c70> │ │ │ │ @@ -250655,20 +250655,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 101ed0 <__cxa_atexit@plt+0xf4c98> │ │ │ │ ldr r8, [pc, #24] @ 101ed4 <__cxa_atexit@plt+0xf4c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [r3], #-2596 @ 0xfffff5dc │ │ │ │ - ldreq sp, [r3], #-2568 @ 0xfffff5f8 │ │ │ │ - ldreq sp, [r3], #-2008 @ 0xfffff828 │ │ │ │ - ldreq sp, [r3], #-2572 @ 0xfffff5f4 │ │ │ │ + ldreq lr, [r3], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq lr, [r3], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq lr, [r3], #-2008 @ 0xfffff828 │ │ │ │ + ldreq lr, [r3], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 101f08 <__cxa_atexit@plt+0xf4cd0> │ │ │ │ ldr r7, [pc, #44] @ 101f28 <__cxa_atexit@plt+0xf4cf0> │ │ │ │ @@ -250677,19 +250677,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 101f20 <__cxa_atexit@plt+0xf4ce8> │ │ │ │ ldr r8, [pc, #16] @ 101f24 <__cxa_atexit@plt+0xf4cec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq sp, [r3], #-2480 @ 0xfffff650 │ │ │ │ - ldreq sp, [r3], #-1920 @ 0xfffff880 │ │ │ │ - ldreq sp, [r3], #-2500 @ 0xfffff63c │ │ │ │ - ldreq sp, [r3], #-2464 @ 0xfffff660 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq lr, [r3], #-2480 @ 0xfffff650 │ │ │ │ + ldreq lr, [r3], #-1920 @ 0xfffff880 │ │ │ │ + ldreq lr, [r3], #-2500 @ 0xfffff63c │ │ │ │ + ldreq lr, [r3], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 101f94 <__cxa_atexit@plt+0xf4d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -250706,21 +250706,21 @@ │ │ │ │ ldr r3, [pc, #28] @ 101f98 <__cxa_atexit@plt+0xf4d60> │ │ │ │ ldr r8, [pc, #28] @ 101f9c <__cxa_atexit@plt+0xf4d64> │ │ │ │ ldr r9, [pc, #28] @ 101fa0 <__cxa_atexit@plt+0xf4d68> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq sp, [r3], #-1460 @ 0xfffffa4c │ │ │ │ - ldreq sp, [r3], #-2316 @ 0xfffff6f4 │ │ │ │ - ldreq sp, [r3], #-2316 @ 0xfffff6f4 │ │ │ │ - ldreq sp, [r3], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq lr, [r3], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq lr, [r3], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq lr, [r3], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq lr, [r3], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 101fd4 <__cxa_atexit@plt+0xf4d9c> │ │ │ │ ldr r7, [pc, #56] @ 102000 <__cxa_atexit@plt+0xf4dc8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -250730,29 +250730,29 @@ │ │ │ │ ldr r3, [pc, #24] @ 101ff4 <__cxa_atexit@plt+0xf4dbc> │ │ │ │ ldr r8, [pc, #24] @ 101ff8 <__cxa_atexit@plt+0xf4dc0> │ │ │ │ ldr r9, [pc, #24] @ 101ffc <__cxa_atexit@plt+0xf4dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sp, [r3], #-1364 @ 0xfffffaac │ │ │ │ - ldreq sp, [r3], #-2220 @ 0xfffff754 │ │ │ │ - ldreq sp, [r3], #-2220 @ 0xfffff754 │ │ │ │ - ldreq sp, [r3], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq lr, [r3], #-1364 @ 0xfffffaac │ │ │ │ + ldreq lr, [r3], #-2220 @ 0xfffff754 │ │ │ │ + ldreq lr, [r3], #-2220 @ 0xfffff754 │ │ │ │ + ldreq lr, [r3], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 102024 <__cxa_atexit@plt+0xf4dec> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq sp, [r3], #-1288 @ 0xfffffaf8 │ │ │ │ - ldreq sp, [r3], #-2300 @ 0xfffff704 │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq lr, [r3], #-1288 @ 0xfffffaf8 │ │ │ │ + ldreq lr, [r3], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 102098 <__cxa_atexit@plt+0xf4e60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -250769,24 +250769,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 1020ac <__cxa_atexit@plt+0xf4e74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq sp, [r3], #-2064 @ 0xfffff7f0 │ │ │ │ - strbeq r8, [r3], #-1312 @ 0xfffffae0 │ │ │ │ - strbeq r8, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ - ldreq sp, [r3], #-2164 @ 0xfffff78c │ │ │ │ + ldreq lr, [r3], #-2064 @ 0xfffff7f0 │ │ │ │ + strbeq r9, [r3], #-1296 @ 0xfffffaf0 │ │ │ │ + strbeq r9, [r3], #-1856 @ 0xfffff8c0 │ │ │ │ + ldreq lr, [r3], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 102104 <__cxa_atexit@plt+0xf4ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1020fc <__cxa_atexit@plt+0xf4ec4> │ │ │ │ @@ -250800,17 +250800,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq sp, [r3], #-1976 @ 0xfffff848 │ │ │ │ - ldreq sp, [r3], #-1924 @ 0xfffff87c │ │ │ │ - ldreq sp, [r3], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq lr, [r3], #-1976 @ 0xfffff848 │ │ │ │ + ldreq lr, [r3], #-1924 @ 0xfffff87c │ │ │ │ + ldreq lr, [r3], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #44] @ 102150 <__cxa_atexit@plt+0xf4f18> │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [pc, #40] @ 102154 <__cxa_atexit@plt+0xf4f1c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -250818,17 +250818,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ moveq r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3] │ │ │ │ addeq r1, r2, #2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r3], #-1900 @ 0xfffff894 │ │ │ │ - ldreq sp, [r3], #-1848 @ 0xfffff8c8 │ │ │ │ - ldreq sp, [r3], #-2148 @ 0xfffff79c │ │ │ │ + ldreq lr, [r3], #-1900 @ 0xfffff894 │ │ │ │ + ldreq lr, [r3], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq lr, [r3], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 102248 <__cxa_atexit@plt+0xf5010> │ │ │ │ mov r0, r4 │ │ │ │ @@ -250873,36 +250873,36 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ 102268 <__cxa_atexit@plt+0xf5030> │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #64] @ 10226c <__cxa_atexit@plt+0xf5034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r7, [pc, #56] @ 102270 <__cxa_atexit@plt+0xf5038> │ │ │ │ ldr r0, [pc, #56] @ 102274 <__cxa_atexit@plt+0xf503c> │ │ │ │ mov r5, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r8, [r3], #-1016 @ 0xfffffc08 │ │ │ │ - strbeq r8, [r3], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq r9, [r3], #-1000 @ 0xfffffc18 │ │ │ │ + strbeq r9, [r3], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - ldreq sp, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ - strbeq r8, [r3], #-1460 @ 0xfffffa4c │ │ │ │ - strbeq r8, [r3], #-1736 @ 0xfffff938 │ │ │ │ - ldreq sp, [r3], #-1112 @ 0xfffffba8 │ │ │ │ - ldreq sp, [r3], #-1108 @ 0xfffffbac │ │ │ │ + ldreq lr, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ + strbeq r9, [r3], #-1444 @ 0xfffffa5c │ │ │ │ + strbeq r9, [r3], #-1720 @ 0xfffff948 │ │ │ │ + ldreq lr, [r3], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq lr, [r3], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq sp, [r3], #-1948 @ 0xfffff864 │ │ │ │ - ldreq sp, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq lr, [r3], #-1948 @ 0xfffff864 │ │ │ │ + ldreq lr, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1022f0 <__cxa_atexit@plt+0xf50b8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1022c8 <__cxa_atexit@plt+0xf5090> │ │ │ │ @@ -250921,29 +250921,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 102310 <__cxa_atexit@plt+0xf50d8> │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r7, [pc, #28] @ 102314 <__cxa_atexit@plt+0xf50dc> │ │ │ │ ldr r0, [pc, #28] @ 102318 <__cxa_atexit@plt+0xf50e0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq sp, [r3], #-1672 @ 0xfffff978 │ │ │ │ - strbeq r8, [r3], #-1260 @ 0xfffffb14 │ │ │ │ - ldreq sp, [r3], #-920 @ 0xfffffc68 │ │ │ │ - ldreq sp, [r3], #-916 @ 0xfffffc6c │ │ │ │ + ldreq lr, [r3], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r9, [r3], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq lr, [r3], #-920 @ 0xfffffc68 │ │ │ │ + ldreq lr, [r3], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [r3], #-1728 @ 0xfffff940 │ │ │ │ - ldreq sp, [r3], #-1656 @ 0xfffff988 │ │ │ │ + ldreq lr, [r3], #-1728 @ 0xfffff940 │ │ │ │ + ldreq lr, [r3], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 102384 <__cxa_atexit@plt+0xf514c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102364 <__cxa_atexit@plt+0xf512c> │ │ │ │ @@ -250958,20 +250958,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 10238c <__cxa_atexit@plt+0xf5154> │ │ │ │ ldr r8, [pc, #24] @ 102390 <__cxa_atexit@plt+0xf5158> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ - ldreq sp, [r3], #-1548 @ 0xfffff9f4 │ │ │ │ - ldreq sp, [r3], #-796 @ 0xfffffce4 │ │ │ │ - ldreq sp, [r3], #-1544 @ 0xfffff9f8 │ │ │ │ + ldreq lr, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq lr, [r3], #-1548 @ 0xfffff9f4 │ │ │ │ + ldreq lr, [r3], #-796 @ 0xfffffce4 │ │ │ │ + ldreq lr, [r3], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1023c4 <__cxa_atexit@plt+0xf518c> │ │ │ │ ldr r7, [pc, #44] @ 1023e4 <__cxa_atexit@plt+0xf51ac> │ │ │ │ @@ -250980,19 +250980,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1023dc <__cxa_atexit@plt+0xf51a4> │ │ │ │ ldr r8, [pc, #16] @ 1023e0 <__cxa_atexit@plt+0xf51a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq sp, [r3], #-1460 @ 0xfffffa4c │ │ │ │ - ldreq sp, [r3], #-708 @ 0xfffffd3c │ │ │ │ - ldreq sp, [r3], #-1480 @ 0xfffffa38 │ │ │ │ - ldreq sp, [r3], #-1444 @ 0xfffffa5c │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq lr, [r3], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq lr, [r3], #-708 @ 0xfffffd3c │ │ │ │ + ldreq lr, [r3], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq lr, [r3], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 102448 <__cxa_atexit@plt+0xf5210> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102428 <__cxa_atexit@plt+0xf51f0> │ │ │ │ @@ -251007,20 +251007,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 102450 <__cxa_atexit@plt+0xf5218> │ │ │ │ ldr r8, [pc, #24] @ 102454 <__cxa_atexit@plt+0xf521c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [r3], #-1344 @ 0xfffffac0 │ │ │ │ - ldreq sp, [r3], #-1316 @ 0xfffffadc │ │ │ │ - ldreq sp, [r3], #-600 @ 0xfffffda8 │ │ │ │ - ldreq sp, [r3], #-1332 @ 0xfffffacc │ │ │ │ + ldreq lr, [r3], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq lr, [r3], #-1316 @ 0xfffffadc │ │ │ │ + ldreq lr, [r3], #-600 @ 0xfffffda8 │ │ │ │ + ldreq lr, [r3], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102488 <__cxa_atexit@plt+0xf5250> │ │ │ │ ldr r7, [pc, #44] @ 1024a8 <__cxa_atexit@plt+0xf5270> │ │ │ │ @@ -251029,19 +251029,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1024a0 <__cxa_atexit@plt+0xf5268> │ │ │ │ ldr r8, [pc, #16] @ 1024a4 <__cxa_atexit@plt+0xf526c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq sp, [r3], #-1228 @ 0xfffffb34 │ │ │ │ - ldreq sp, [r3], #-512 @ 0xfffffe00 │ │ │ │ - ldreq sp, [r3], #-1248 @ 0xfffffb20 │ │ │ │ - ldreq sp, [r3], #-1412 @ 0xfffffa7c │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq lr, [r3], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq lr, [r3], #-512 @ 0xfffffe00 │ │ │ │ + ldreq lr, [r3], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq lr, [r3], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 10250c <__cxa_atexit@plt+0xf52d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251054,23 +251054,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r3], #-1304 @ 0xfffffae8 │ │ │ │ - ldreq sp, [r3], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq r8, [r3], #-156 @ 0xffffff64 │ │ │ │ - ldreq sp, [r3], #-1384 @ 0xfffffa98 │ │ │ │ + ldreq lr, [r3], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq lr, [r3], #-1336 @ 0xfffffac8 │ │ │ │ + strbeq r9, [r3], #-140 @ 0xffffff74 │ │ │ │ + ldreq lr, [r3], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 102580 <__cxa_atexit@plt+0xf5348> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251083,23 +251083,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r3], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq sp, [r3], #-1308 @ 0xfffffae4 │ │ │ │ - strbeq r8, [r3], #-40 @ 0xffffffd8 │ │ │ │ - ldreq sp, [r3], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq lr, [r3], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq lr, [r3], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq r9, [r3], #-24 @ 0xffffffe8 │ │ │ │ + ldreq lr, [r3], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 102654 <__cxa_atexit@plt+0xf541c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -251133,32 +251133,32 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #17 │ │ │ │ add r8, r3, #1 │ │ │ │ addeq r9, sl, #2 │ │ │ │ moveq r2, lr │ │ │ │ str r2, [r5] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r7, [r3], #-4028 @ 0xfffff044 │ │ │ │ - strbeq r8, [r3], #-780 @ 0xfffffcf4 │ │ │ │ + strbeq r8, [r3], #-4012 @ 0xfffff054 │ │ │ │ + strbeq r9, [r3], #-764 @ 0xfffffd04 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - ldreq sp, [r3], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq sp, [r3], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq r8, [r3], #-440 @ 0xfffffe48 │ │ │ │ - ldreq sp, [r3], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq lr, [r3], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq lr, [r3], #-1112 @ 0xfffffba8 │ │ │ │ + strbeq r9, [r3], #-424 @ 0xfffffe58 │ │ │ │ + ldreq lr, [r3], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r3, [pc, #68] @ 1026dc <__cxa_atexit@plt+0xf54a4> │ │ │ │ ldr lr, [pc, #68] @ 1026e0 <__cxa_atexit@plt+0xf54a8> │ │ │ │ ldr r1, [pc, #68] @ 1026e4 <__cxa_atexit@plt+0xf54ac> │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -251172,21 +251172,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #17 │ │ │ │ add r8, r2, #1 │ │ │ │ addeq r9, sl, #2 │ │ │ │ moveq r1, lr │ │ │ │ str r1, [r5] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ - ldreq sp, [r3], #-852 @ 0xfffffcac │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + ldreq lr, [r3], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [r3], #-956 @ 0xfffffc44 │ │ │ │ - strbeq r8, [r3], #-284 @ 0xfffffee4 │ │ │ │ - ldreq sp, [r3], #-972 @ 0xfffffc34 │ │ │ │ + ldreq lr, [r3], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r9, [r3], #-268 @ 0xfffffef4 │ │ │ │ + ldreq lr, [r3], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 10274c <__cxa_atexit@plt+0xf5514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102730 <__cxa_atexit@plt+0xf54f8> │ │ │ │ @@ -251200,20 +251200,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 102754 <__cxa_atexit@plt+0xf551c> │ │ │ │ ldr r9, [pc, #20] @ 102758 <__cxa_atexit@plt+0xf5520> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq sp, [r3], #-836 @ 0xfffffcbc │ │ │ │ - ldreq ip, [r3], #-3924 @ 0xfffff0ac │ │ │ │ - ldreq sp, [r3], #-856 @ 0xfffffca8 │ │ │ │ - ldreq sp, [r3], #-864 @ 0xfffffca0 │ │ │ │ + ldreq lr, [r3], #-836 @ 0xfffffcbc │ │ │ │ + ldreq sp, [r3], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq lr, [r3], #-856 @ 0xfffffca8 │ │ │ │ + ldreq lr, [r3], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10278c <__cxa_atexit@plt+0xf5554> │ │ │ │ ldr r7, [pc, #40] @ 1027a8 <__cxa_atexit@plt+0xf5570> │ │ │ │ @@ -251221,19 +251221,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 1027a0 <__cxa_atexit@plt+0xf5568> │ │ │ │ ldr r9, [pc, #12] @ 1027a4 <__cxa_atexit@plt+0xf556c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq ip, [r3], #-3840 @ 0xfffff100 │ │ │ │ - ldreq sp, [r3], #-772 @ 0xfffffcfc │ │ │ │ - ldreq sp, [r3], #-744 @ 0xfffffd18 │ │ │ │ - ldreq sp, [r3], #-764 @ 0xfffffd04 │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq sp, [r3], #-3840 @ 0xfffff100 │ │ │ │ + ldreq lr, [r3], #-772 @ 0xfffffcfc │ │ │ │ + ldreq lr, [r3], #-744 @ 0xfffffd18 │ │ │ │ + ldreq lr, [r3], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 102808 <__cxa_atexit@plt+0xf55d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1027ec <__cxa_atexit@plt+0xf55b4> │ │ │ │ @@ -251247,20 +251247,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 102810 <__cxa_atexit@plt+0xf55d8> │ │ │ │ ldr r9, [pc, #20] @ 102814 <__cxa_atexit@plt+0xf55dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq sp, [r3], #-540 @ 0xfffffde4 │ │ │ │ - ldreq sp, [r3], #-528 @ 0xfffffdf0 │ │ │ │ - ldreq sp, [r3], #-580 @ 0xfffffdbc │ │ │ │ - ldreq sp, [r3], #-656 @ 0xfffffd70 │ │ │ │ + ldreq lr, [r3], #-540 @ 0xfffffde4 │ │ │ │ + ldreq lr, [r3], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq lr, [r3], #-580 @ 0xfffffdbc │ │ │ │ + ldreq lr, [r3], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102848 <__cxa_atexit@plt+0xf5610> │ │ │ │ ldr r7, [pc, #40] @ 102864 <__cxa_atexit@plt+0xf562c> │ │ │ │ @@ -251268,19 +251268,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 10285c <__cxa_atexit@plt+0xf5624> │ │ │ │ ldr r9, [pc, #12] @ 102860 <__cxa_atexit@plt+0xf5628> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ - ldreq sp, [r3], #-444 @ 0xfffffe44 │ │ │ │ - ldreq sp, [r3], #-496 @ 0xfffffe10 │ │ │ │ - ldreq sp, [r3], #-448 @ 0xfffffe40 │ │ │ │ - ldreq sp, [r3], #-760 @ 0xfffffd08 │ │ │ │ + b 4014cc <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldreq lr, [r3], #-444 @ 0xfffffe44 │ │ │ │ + ldreq lr, [r3], #-496 @ 0xfffffe10 │ │ │ │ + ldreq lr, [r3], #-448 @ 0xfffffe40 │ │ │ │ + ldreq lr, [r3], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 102958 <__cxa_atexit@plt+0xf5720> │ │ │ │ mov r0, r4 │ │ │ │ @@ -251331,30 +251331,30 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #52] @ 102978 <__cxa_atexit@plt+0xf5740> │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #40] @ 10297c <__cxa_atexit@plt+0xf5744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r7, [r3], #-3304 @ 0xfffff318 │ │ │ │ - strbeq r8, [r3], #-56 @ 0xffffffc8 │ │ │ │ + strbeq r8, [r3], #-3288 @ 0xfffff328 │ │ │ │ + strbeq r9, [r3], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldreq sp, [r3], #-512 @ 0xfffffe00 │ │ │ │ - strbeq r7, [r3], #-3724 @ 0xfffff174 │ │ │ │ - strbeq r7, [r3], #-4000 @ 0xfffff060 │ │ │ │ + ldreq lr, [r3], #-512 @ 0xfffffe00 │ │ │ │ + strbeq r8, [r3], #-3708 @ 0xfffff184 │ │ │ │ + strbeq r8, [r3], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq ip, [r3], #-3040 @ 0xfffff420 │ │ │ │ - ldreq sp, [r3], #-280 @ 0xfffffee8 │ │ │ │ - ldreq sp, [r3], #-276 @ 0xfffffeec │ │ │ │ - ldreq sp, [r3], #-444 @ 0xfffffe44 │ │ │ │ + ldreq sp, [r3], #-3040 @ 0xfffff420 │ │ │ │ + ldreq lr, [r3], #-280 @ 0xfffffee8 │ │ │ │ + ldreq lr, [r3], #-276 @ 0xfffffeec │ │ │ │ + ldreq lr, [r3], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1029f0 <__cxa_atexit@plt+0xf57b8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1029dc <__cxa_atexit@plt+0xf57a4> │ │ │ │ @@ -251379,23 +251379,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 102a20 <__cxa_atexit@plt+0xf57e8> │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq sp, [r3], #-312 @ 0xfffffec8 │ │ │ │ - strbeq r7, [r3], #-3524 @ 0xfffff23c │ │ │ │ + ldreq lr, [r3], #-312 @ 0xfffffec8 │ │ │ │ + strbeq r8, [r3], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [r3], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq sp, [r3], #-60 @ 0xffffffc4 │ │ │ │ - ldreq sp, [r3], #-56 @ 0xffffffc8 │ │ │ │ - ldreq sp, [r3], #-264 @ 0xfffffef8 │ │ │ │ + ldreq sp, [r3], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq lr, [r3], #-60 @ 0xffffffc4 │ │ │ │ + ldreq lr, [r3], #-56 @ 0xffffffc8 │ │ │ │ + ldreq lr, [r3], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 102a94 <__cxa_atexit@plt+0xf585c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102a74 <__cxa_atexit@plt+0xf583c> │ │ │ │ @@ -251410,20 +251410,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 102a9c <__cxa_atexit@plt+0xf5864> │ │ │ │ ldr r8, [pc, #24] @ 102aa0 <__cxa_atexit@plt+0xf5868> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [r3], #-2732 @ 0xfffff554 │ │ │ │ - ldreq ip, [r3], #-2704 @ 0xfffff570 │ │ │ │ - ldreq ip, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ - ldreq sp, [r3], #-152 @ 0xffffff68 │ │ │ │ + ldreq sp, [r3], #-2732 @ 0xfffff554 │ │ │ │ + ldreq sp, [r3], #-2704 @ 0xfffff570 │ │ │ │ + ldreq sp, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq lr, [r3], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102ad4 <__cxa_atexit@plt+0xf589c> │ │ │ │ ldr r7, [pc, #44] @ 102af4 <__cxa_atexit@plt+0xf58bc> │ │ │ │ @@ -251432,19 +251432,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 102aec <__cxa_atexit@plt+0xf58b4> │ │ │ │ ldr r8, [pc, #16] @ 102af0 <__cxa_atexit@plt+0xf58b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq ip, [r3], #-2616 @ 0xfffff5c8 │ │ │ │ - ldreq ip, [r3], #-2996 @ 0xfffff44c │ │ │ │ - ldreq ip, [r3], #-2636 @ 0xfffff5b4 │ │ │ │ - ldreq sp, [r3], #-52 @ 0xffffffcc │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq sp, [r3], #-2616 @ 0xfffff5c8 │ │ │ │ + ldreq sp, [r3], #-2996 @ 0xfffff44c │ │ │ │ + ldreq sp, [r3], #-2636 @ 0xfffff5b4 │ │ │ │ + ldreq lr, [r3], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 102b58 <__cxa_atexit@plt+0xf5920> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102b38 <__cxa_atexit@plt+0xf5900> │ │ │ │ @@ -251459,20 +251459,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 102b60 <__cxa_atexit@plt+0xf5928> │ │ │ │ ldr r8, [pc, #24] @ 102b64 <__cxa_atexit@plt+0xf592c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [r3], #-4084 @ 0xfffff00c │ │ │ │ - ldreq ip, [r3], #-4056 @ 0xfffff028 │ │ │ │ - ldreq ip, [r3], #-2888 @ 0xfffff4b8 │ │ │ │ - ldreq ip, [r3], #-4036 @ 0xfffff03c │ │ │ │ + ldreq sp, [r3], #-4084 @ 0xfffff00c │ │ │ │ + ldreq sp, [r3], #-4056 @ 0xfffff028 │ │ │ │ + ldreq sp, [r3], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq sp, [r3], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102b98 <__cxa_atexit@plt+0xf5960> │ │ │ │ ldr r7, [pc, #44] @ 102bb8 <__cxa_atexit@plt+0xf5980> │ │ │ │ @@ -251481,19 +251481,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 102bb0 <__cxa_atexit@plt+0xf5978> │ │ │ │ ldr r8, [pc, #16] @ 102bb4 <__cxa_atexit@plt+0xf597c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq ip, [r3], #-3968 @ 0xfffff080 │ │ │ │ - ldreq ip, [r3], #-2800 @ 0xfffff510 │ │ │ │ - ldreq ip, [r3], #-3988 @ 0xfffff06c │ │ │ │ - ldreq sp, [r3], #-24 @ 0xffffffe8 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq sp, [r3], #-3968 @ 0xfffff080 │ │ │ │ + ldreq sp, [r3], #-2800 @ 0xfffff510 │ │ │ │ + ldreq sp, [r3], #-3988 @ 0xfffff06c │ │ │ │ + ldreq lr, [r3], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 102c2c <__cxa_atexit@plt+0xf59f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251510,24 +251510,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 102c40 <__cxa_atexit@plt+0xf5a08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq ip, [r3], #-4048 @ 0xfffff030 │ │ │ │ - strbeq r7, [r3], #-2444 @ 0xfffff674 │ │ │ │ - strbeq r7, [r3], #-3004 @ 0xfffff444 │ │ │ │ - ldreq ip, [r3], #-3984 @ 0xfffff070 │ │ │ │ + ldreq sp, [r3], #-4048 @ 0xfffff030 │ │ │ │ + strbeq r8, [r3], #-2428 @ 0xfffff684 │ │ │ │ + strbeq r8, [r3], #-2988 @ 0xfffff454 │ │ │ │ + ldreq sp, [r3], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 102ca4 <__cxa_atexit@plt+0xf5a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102c84 <__cxa_atexit@plt+0xf5a4c> │ │ │ │ @@ -251542,20 +251542,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 102cac <__cxa_atexit@plt+0xf5a74> │ │ │ │ ldr r8, [pc, #24] @ 102cb0 <__cxa_atexit@plt+0xf5a78> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [r3], #-3920 @ 0xfffff0b0 │ │ │ │ - ldreq ip, [r3], #-3892 @ 0xfffff0cc │ │ │ │ - ldreq ip, [r3], #-2556 @ 0xfffff604 │ │ │ │ - ldreq ip, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq sp, [r3], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq sp, [r3], #-3892 @ 0xfffff0cc │ │ │ │ + ldreq sp, [r3], #-2556 @ 0xfffff604 │ │ │ │ + ldreq sp, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102ce4 <__cxa_atexit@plt+0xf5aac> │ │ │ │ ldr r7, [pc, #44] @ 102d04 <__cxa_atexit@plt+0xf5acc> │ │ │ │ @@ -251564,19 +251564,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 102cfc <__cxa_atexit@plt+0xf5ac4> │ │ │ │ ldr r8, [pc, #16] @ 102d00 <__cxa_atexit@plt+0xf5ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq ip, [r3], #-3804 @ 0xfffff124 │ │ │ │ - ldreq ip, [r3], #-2468 @ 0xfffff65c │ │ │ │ - ldreq ip, [r3], #-3824 @ 0xfffff110 │ │ │ │ - ldreq ip, [r3], #-3944 @ 0xfffff098 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq sp, [r3], #-3804 @ 0xfffff124 │ │ │ │ + ldreq sp, [r3], #-2468 @ 0xfffff65c │ │ │ │ + ldreq sp, [r3], #-3824 @ 0xfffff110 │ │ │ │ + ldreq sp, [r3], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 102d78 <__cxa_atexit@plt+0xf5b40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251593,24 +251593,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 102d8c <__cxa_atexit@plt+0xf5b54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq ip, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ - strbeq r7, [r3], #-2112 @ 0xfffff7c0 │ │ │ │ - strbeq r7, [r3], #-2672 @ 0xfffff590 │ │ │ │ - ldreq ip, [r3], #-3808 @ 0xfffff120 │ │ │ │ + ldreq sp, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r8, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq r8, [r3], #-2656 @ 0xfffff5a0 │ │ │ │ + ldreq sp, [r3], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 102df0 <__cxa_atexit@plt+0xf5bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102dd0 <__cxa_atexit@plt+0xf5b98> │ │ │ │ @@ -251625,20 +251625,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 102df8 <__cxa_atexit@plt+0xf5bc0> │ │ │ │ ldr r8, [pc, #24] @ 102dfc <__cxa_atexit@plt+0xf5bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [r3], #-3744 @ 0xfffff160 │ │ │ │ - ldreq ip, [r3], #-3716 @ 0xfffff17c │ │ │ │ - ldreq ip, [r3], #-3664 @ 0xfffff1b0 │ │ │ │ - ldreq ip, [r3], #-3696 @ 0xfffff190 │ │ │ │ + ldreq sp, [r3], #-3744 @ 0xfffff160 │ │ │ │ + ldreq sp, [r3], #-3716 @ 0xfffff17c │ │ │ │ + ldreq sp, [r3], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq sp, [r3], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102e30 <__cxa_atexit@plt+0xf5bf8> │ │ │ │ ldr r7, [pc, #44] @ 102e50 <__cxa_atexit@plt+0xf5c18> │ │ │ │ @@ -251647,19 +251647,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 102e48 <__cxa_atexit@plt+0xf5c10> │ │ │ │ ldr r8, [pc, #16] @ 102e4c <__cxa_atexit@plt+0xf5c14> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq ip, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ - ldreq ip, [r3], #-3576 @ 0xfffff208 │ │ │ │ - ldreq ip, [r3], #-3648 @ 0xfffff1c0 │ │ │ │ - ldreq ip, [r3], #-3700 @ 0xfffff18c │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq sp, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ + ldreq sp, [r3], #-3576 @ 0xfffff208 │ │ │ │ + ldreq sp, [r3], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq sp, [r3], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 102ec4 <__cxa_atexit@plt+0xf5c8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251676,24 +251676,24 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 102ed8 <__cxa_atexit@plt+0xf5ca0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq ip, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq r7, [r3], #-1780 @ 0xfffff90c │ │ │ │ - strbeq r7, [r3], #-2340 @ 0xfffff6dc │ │ │ │ - ldreq ip, [r3], #-3564 @ 0xfffff214 │ │ │ │ + ldreq sp, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq r8, [r3], #-1764 @ 0xfffff91c │ │ │ │ + strbeq r8, [r3], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq sp, [r3], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 102f3c <__cxa_atexit@plt+0xf5d04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 102f1c <__cxa_atexit@plt+0xf5ce4> │ │ │ │ @@ -251708,20 +251708,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 102f44 <__cxa_atexit@plt+0xf5d0c> │ │ │ │ ldr r8, [pc, #24] @ 102f48 <__cxa_atexit@plt+0xf5d10> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [r3], #-3500 @ 0xfffff254 │ │ │ │ - ldreq ip, [r3], #-3472 @ 0xfffff270 │ │ │ │ - ldreq ip, [r3], #-1892 @ 0xfffff89c │ │ │ │ - ldreq ip, [r3], #-3452 @ 0xfffff284 │ │ │ │ + ldreq sp, [r3], #-3500 @ 0xfffff254 │ │ │ │ + ldreq sp, [r3], #-3472 @ 0xfffff270 │ │ │ │ + ldreq sp, [r3], #-1892 @ 0xfffff89c │ │ │ │ + ldreq sp, [r3], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102f7c <__cxa_atexit@plt+0xf5d44> │ │ │ │ ldr r7, [pc, #44] @ 102f9c <__cxa_atexit@plt+0xf5d64> │ │ │ │ @@ -251730,19 +251730,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 102f94 <__cxa_atexit@plt+0xf5d5c> │ │ │ │ ldr r8, [pc, #16] @ 102f98 <__cxa_atexit@plt+0xf5d60> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ - ldreq ip, [r3], #-3384 @ 0xfffff2c8 │ │ │ │ - ldreq ip, [r3], #-1804 @ 0xfffff8f4 │ │ │ │ - ldreq ip, [r3], #-3404 @ 0xfffff2b4 │ │ │ │ - ldreq ip, [r3], #-3400 @ 0xfffff2b8 │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldreq sp, [r3], #-3384 @ 0xfffff2c8 │ │ │ │ + ldreq sp, [r3], #-1804 @ 0xfffff8f4 │ │ │ │ + ldreq sp, [r3], #-3404 @ 0xfffff2b4 │ │ │ │ + ldreq sp, [r3], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 102ffc <__cxa_atexit@plt+0xf5dc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251754,23 +251754,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 10300c <__cxa_atexit@plt+0xf5dd4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r3], #-2612 @ 0xfffff5cc │ │ │ │ - ldreq ip, [r3], #-2984 @ 0xfffff458 │ │ │ │ - strbeq r7, [r3], #-1452 @ 0xfffffa54 │ │ │ │ - ldreq ip, [r3], #-3320 @ 0xfffff308 │ │ │ │ + ldreq sp, [r3], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq sp, [r3], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r8, [r3], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq sp, [r3], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 10306c <__cxa_atexit@plt+0xf5e34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251782,23 +251782,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 10307c <__cxa_atexit@plt+0xf5e44> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r3], #-2500 @ 0xfffff63c │ │ │ │ - ldreq ip, [r3], #-1280 @ 0xfffffb00 │ │ │ │ - strbeq r7, [r3], #-1340 @ 0xfffffac4 │ │ │ │ - ldreq ip, [r3], #-3240 @ 0xfffff358 │ │ │ │ + ldreq sp, [r3], #-2500 @ 0xfffff63c │ │ │ │ + ldreq sp, [r3], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq r8, [r3], #-1324 @ 0xfffffad4 │ │ │ │ + ldreq sp, [r3], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1030dc <__cxa_atexit@plt+0xf5ea4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -251810,23 +251810,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 1030ec <__cxa_atexit@plt+0xf5eb4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r3], #-1172 @ 0xfffffb6c │ │ │ │ - ldreq ip, [r3], #-2780 @ 0xfffff524 │ │ │ │ - strbeq r7, [r3], #-1228 @ 0xfffffb34 │ │ │ │ - ldreq ip, [r3], #-3248 @ 0xfffff350 │ │ │ │ + ldreq sp, [r3], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq sp, [r3], #-2780 @ 0xfffff524 │ │ │ │ + strbeq r8, [r3], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq sp, [r3], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 103178 <__cxa_atexit@plt+0xf5f40> │ │ │ │ ldr r2, [pc, #112] @ 103184 <__cxa_atexit@plt+0xf5f4c> │ │ │ │ @@ -251856,20 +251856,20 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r7, [r3], #-1148 @ 0xfffffb84 │ │ │ │ - ldreq ip, [r3], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq ip, [r3], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r8, [r3], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq sp, [r3], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq sp, [r3], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq ip, [r3], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq sp, [r3], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [pc, #56] @ 1031ec <__cxa_atexit@plt+0xf5fb4> │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r7, [pc, #52] @ 1031f0 <__cxa_atexit@plt+0xf5fb8> │ │ │ │ ldr r1, [pc, #52] @ 1031f4 <__cxa_atexit@plt+0xf5fbc> │ │ │ │ @@ -251881,32 +251881,32 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ moveq r0, r1 │ │ │ │ moveq r7, r3 │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r3], #-2504 @ 0xfffff638 │ │ │ │ - ldreq ip, [r3], #-900 @ 0xfffffc7c │ │ │ │ + ldreq sp, [r3], #-2504 @ 0xfffff638 │ │ │ │ + ldreq sp, [r3], #-900 @ 0xfffffc7c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq ip, [r3], #-2964 @ 0xfffff46c │ │ │ │ + ldreq sp, [r3], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 103228 <__cxa_atexit@plt+0xf5ff0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 10322c <__cxa_atexit@plt+0xf5ff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [r3], #-1460 @ 0xfffffa4c │ │ │ │ - ldreq ip, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ + strbeq r8, [r3], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq sp, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 10327c <__cxa_atexit@plt+0xf6044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 103274 <__cxa_atexit@plt+0xf603c> │ │ │ │ @@ -251918,46 +251918,46 @@ │ │ │ │ moveq r7, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq ip, [r3], #-2344 @ 0xfffff6d8 │ │ │ │ - ldreq ip, [r3], #-2716 @ 0xfffff564 │ │ │ │ - ldreq ip, [r3], #-2824 @ 0xfffff4f8 │ │ │ │ + ldreq sp, [r3], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq sp, [r3], #-2716 @ 0xfffff564 │ │ │ │ + ldreq sp, [r3], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1032c0 <__cxa_atexit@plt+0xf6088> │ │ │ │ ldr r3, [pc, #36] @ 1032c4 <__cxa_atexit@plt+0xf608c> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r3], #-2276 @ 0xfffff71c │ │ │ │ - ldreq ip, [r3], #-2648 @ 0xfffff5a8 │ │ │ │ - ldreq ip, [r3], #-2744 @ 0xfffff548 │ │ │ │ + ldreq sp, [r3], #-2276 @ 0xfffff71c │ │ │ │ + ldreq sp, [r3], #-2648 @ 0xfffff5a8 │ │ │ │ + ldreq sp, [r3], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1032f4 <__cxa_atexit@plt+0xf60bc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1032f8 <__cxa_atexit@plt+0xf60c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [r3], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq ip, [r3], #-2692 @ 0xfffff57c │ │ │ │ + strbeq r8, [r3], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq sp, [r3], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 103348 <__cxa_atexit@plt+0xf6110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 103340 <__cxa_atexit@plt+0xf6108> │ │ │ │ @@ -251969,33 +251969,33 @@ │ │ │ │ moveq r7, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq ip, [r3], #-548 @ 0xfffffddc │ │ │ │ - ldreq ip, [r3], #-2544 @ 0xfffff610 │ │ │ │ - ldreq ip, [r3], #-2604 @ 0xfffff5d4 │ │ │ │ + ldreq sp, [r3], #-548 @ 0xfffffddc │ │ │ │ + ldreq sp, [r3], #-2544 @ 0xfffff610 │ │ │ │ + ldreq sp, [r3], #-2604 @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 10338c <__cxa_atexit@plt+0xf6154> │ │ │ │ ldr r3, [pc, #36] @ 103390 <__cxa_atexit@plt+0xf6158> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r3], #-480 @ 0xfffffe20 │ │ │ │ - ldreq ip, [r3], #-2476 @ 0xfffff654 │ │ │ │ - ldreq ip, [r3], #-2524 @ 0xfffff624 │ │ │ │ + ldreq sp, [r3], #-480 @ 0xfffffe20 │ │ │ │ + ldreq sp, [r3], #-2476 @ 0xfffff654 │ │ │ │ + ldreq sp, [r3], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 103430 <__cxa_atexit@plt+0xf61f8> │ │ │ │ ldr r1, [pc, #132] @ 10343c <__cxa_atexit@plt+0xf6204> │ │ │ │ @@ -252030,21 +252030,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r7, [r3], #-476 @ 0xfffffe24 │ │ │ │ - ldreq ip, [r3], #-1932 @ 0xfffff874 │ │ │ │ - ldreq ip, [r3], #-1928 @ 0xfffff878 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldreq ip, [r3], #-1908 @ 0xfffff88c │ │ │ │ - ldreq ip, [r3], #-1904 @ 0xfffff890 │ │ │ │ - ldreq ip, [r3], #-2328 @ 0xfffff6e8 │ │ │ │ + strbeq r8, [r3], #-460 @ 0xfffffe34 │ │ │ │ + ldreq sp, [r3], #-1932 @ 0xfffff874 │ │ │ │ + ldreq sp, [r3], #-1928 @ 0xfffff878 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldreq sp, [r3], #-1908 @ 0xfffff88c │ │ │ │ + ldreq sp, [r3], #-1904 @ 0xfffff890 │ │ │ │ + ldreq sp, [r3], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #9 │ │ │ │ bne 103490 <__cxa_atexit@plt+0xf6258> │ │ │ │ @@ -252059,32 +252059,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ 1034b8 <__cxa_atexit@plt+0xf6280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq ip, [r3], #-1780 @ 0xfffff90c │ │ │ │ - ldreq ip, [r3], #-1776 @ 0xfffff910 │ │ │ │ - ldreq ip, [r3], #-1792 @ 0xfffff900 │ │ │ │ - ldreq ip, [r3], #-1788 @ 0xfffff904 │ │ │ │ - ldreq ip, [r3], #-2204 @ 0xfffff764 │ │ │ │ + ldreq sp, [r3], #-1780 @ 0xfffff90c │ │ │ │ + ldreq sp, [r3], #-1776 @ 0xfffff910 │ │ │ │ + ldreq sp, [r3], #-1792 @ 0xfffff900 │ │ │ │ + ldreq sp, [r3], #-1788 @ 0xfffff904 │ │ │ │ + ldreq sp, [r3], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1034f0 <__cxa_atexit@plt+0xf62b8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1034f4 <__cxa_atexit@plt+0xf62bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [r3], #-748 @ 0xfffffd14 │ │ │ │ - ldreq ip, [r3], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r8, [r3], #-732 @ 0xfffffd24 │ │ │ │ + ldreq sp, [r3], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 103544 <__cxa_atexit@plt+0xf630c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 10353c <__cxa_atexit@plt+0xf6304> │ │ │ │ @@ -252096,33 +252096,33 @@ │ │ │ │ moveq r7, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq ip, [r3], #-1652 @ 0xfffff98c │ │ │ │ - ldreq ip, [r3], #-2068 @ 0xfffff7ec │ │ │ │ - ldreq ip, [r3], #-2064 @ 0xfffff7f0 │ │ │ │ + ldreq sp, [r3], #-1652 @ 0xfffff98c │ │ │ │ + ldreq sp, [r3], #-2068 @ 0xfffff7ec │ │ │ │ + ldreq sp, [r3], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 103588 <__cxa_atexit@plt+0xf6350> │ │ │ │ ldr r3, [pc, #36] @ 10358c <__cxa_atexit@plt+0xf6354> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ - ldreq ip, [r3], #-2000 @ 0xfffff830 │ │ │ │ - ldreq ip, [r3], #-2080 @ 0xfffff7e0 │ │ │ │ + ldreq sp, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq sp, [r3], #-2000 @ 0xfffff830 │ │ │ │ + ldreq sp, [r3], #-2080 @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r4 │ │ │ │ sub r4, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r4 │ │ │ │ bhi 1036f4 <__cxa_atexit@plt+0xf64bc> │ │ │ │ @@ -252220,39 +252220,39 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - ldreq ip, [r3], #-396 @ 0xfffffe74 │ │ │ │ - strbeq r6, [r3], #-4032 @ 0xfffff040 │ │ │ │ - ldreq ip, [r3], #-380 @ 0xfffffe84 │ │ │ │ - ldreq ip, [r3], #-572 @ 0xfffffdc4 │ │ │ │ - ldreq ip, [r3], #-768 @ 0xfffffd00 │ │ │ │ - ldreq ip, [r3], #-928 @ 0xfffffc60 │ │ │ │ - ldreq ip, [r3], #-1228 @ 0xfffffb34 │ │ │ │ - ldreq ip, [r3], #-792 @ 0xfffffce8 │ │ │ │ - ldreq ip, [r3], #-1368 @ 0xfffffaa8 │ │ │ │ - ldreq ip, [r3], #-388 @ 0xfffffe7c │ │ │ │ + ldreq sp, [r3], #-396 @ 0xfffffe74 │ │ │ │ + strbeq r7, [r3], #-4016 @ 0xfffff050 │ │ │ │ + ldreq sp, [r3], #-380 @ 0xfffffe84 │ │ │ │ + ldreq sp, [r3], #-572 @ 0xfffffdc4 │ │ │ │ + ldreq sp, [r3], #-768 @ 0xfffffd00 │ │ │ │ + ldreq sp, [r3], #-928 @ 0xfffffc60 │ │ │ │ + ldreq sp, [r3], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq sp, [r3], #-792 @ 0xfffffce8 │ │ │ │ + ldreq sp, [r3], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq sp, [r3], #-388 @ 0xfffffe7c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - strbeq r7, [r3], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq ip, [r3], #-1376 @ 0xfffffaa0 │ │ │ │ - ldreq ip, [r3], #-884 @ 0xfffffc8c │ │ │ │ + strbeq r8, [r3], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq sp, [r3], #-1376 @ 0xfffffaa0 │ │ │ │ + ldreq sp, [r3], #-884 @ 0xfffffc8c │ │ │ │ @ instruction: 0xfffe70d0 │ │ │ │ - ldreq fp, [r3], #-2968 @ 0xfffff468 │ │ │ │ - ldreq fp, [r3], #-2872 @ 0xfffff4c8 │ │ │ │ - ldreq sl, [r3], #-3432 @ 0xfffff298 │ │ │ │ - ldreq ip, [r3], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq ip, [r3], #-2968 @ 0xfffff468 │ │ │ │ + ldreq ip, [r3], #-2872 @ 0xfffff4c8 │ │ │ │ + ldreq fp, [r3], #-3432 @ 0xfffff298 │ │ │ │ + ldreq sp, [r3], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1cc5f98 <__cxa_atexit@plt+0x1cb8d60> │ │ │ │ - ldreq ip, [r3], #-1452 @ 0xfffffa54 │ │ │ │ + b 401604 <__cxa_atexit@plt+0x3f43cc> │ │ │ │ + ldreq sp, [r3], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -252275,22 +252275,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 401464 <__cxa_atexit@plt+0x3f422c> │ │ │ │ + b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3], #-3520 @ 0xfffff240 │ │ │ │ - strbeq r6, [r3], #-3948 @ 0xfffff094 │ │ │ │ - strbeq r6, [r3], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r7, [r3], #-3504 @ 0xfffff250 │ │ │ │ + strbeq r7, [r3], #-3932 @ 0xfffff0a4 │ │ │ │ + strbeq r7, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1038a0 <__cxa_atexit@plt+0xf6668> │ │ │ │ @@ -252299,15 +252299,15 @@ │ │ │ │ cmp r7, #2 │ │ │ │ bne 103878 <__cxa_atexit@plt+0xf6640> │ │ │ │ ldr r7, [pc, #84] @ 1038bc <__cxa_atexit@plt+0xf6684> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ ldr r7, [pc, #76] @ 1038c0 <__cxa_atexit@plt+0xf6688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r7, [pc, #52] @ 1038b4 <__cxa_atexit@plt+0xf667c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ ldr r7, [pc, #44] @ 1038b8 <__cxa_atexit@plt+0xf6680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 103898 <__cxa_atexit@plt+0xf6660> │ │ │ │ @@ -252316,73 +252316,73 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1038c4 <__cxa_atexit@plt+0xf668c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - strbeq r7, [r3], #-104 @ 0xffffff98 │ │ │ │ + strbeq r8, [r3], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r7, [r3], #-1180 @ 0xfffffb64 │ │ │ │ - ldreq ip, [r3], #-1500 @ 0xfffffa24 │ │ │ │ - ldreq ip, [r3], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r8, [r3], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq sp, [r3], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq sp, [r3], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 103904 <__cxa_atexit@plt+0xf66cc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1038fc <__cxa_atexit@plt+0xf66c4> │ │ │ │ ldr r3, [pc, #24] @ 103908 <__cxa_atexit@plt+0xf66d0> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq ip, [r3], #-1348 @ 0xfffffabc │ │ │ │ + ldreq sp, [r3], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10392c <__cxa_atexit@plt+0xf66f4> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq ip, [r3], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq sp, [r3], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 103964 <__cxa_atexit@plt+0xf672c> │ │ │ │ ldr r9, [pc, #32] @ 103968 <__cxa_atexit@plt+0xf6730> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 10396c <__cxa_atexit@plt+0xf6734> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 401adc <__cxa_atexit@plt+0x3f48a4> │ │ │ │ + b 401be4 <__cxa_atexit@plt+0x3f49ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq ip, [r3], #-676 @ 0xfffffd5c │ │ │ │ - strbeq r7, [r3], #-952 @ 0xfffffc48 │ │ │ │ - ldreq ip, [r3], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq sp, [r3], #-676 @ 0xfffffd5c │ │ │ │ + strbeq r8, [r3], #-936 @ 0xfffffc58 │ │ │ │ + ldreq sp, [r3], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 10399c <__cxa_atexit@plt+0xf6764> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 103994 <__cxa_atexit@plt+0xf675c> │ │ │ │ b 1039ac <__cxa_atexit@plt+0xf6774> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq ip, [r3], #-1176 @ 0xfffffb68 │ │ │ │ + ldreq sp, [r3], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 103a38 <__cxa_atexit@plt+0xf6800> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -252434,23 +252434,23 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - strbeq r6, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ - ldreq fp, [r3], #-3236 @ 0xfffff35c │ │ │ │ - ldreq ip, [r3], #-744 @ 0xfffffd18 │ │ │ │ + strbeq r7, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq ip, [r3], #-3236 @ 0xfffff35c │ │ │ │ + ldreq sp, [r3], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq ip, [r3], #-448 @ 0xfffffe40 │ │ │ │ - strbeq r6, [r3], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq sp, [r3], #-448 @ 0xfffffe40 │ │ │ │ + strbeq r7, [r3], #-2884 @ 0xfffff4bc │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - ldreq ip, [r3], #-884 @ 0xfffffc8c │ │ │ │ + ldreq sp, [r3], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 103afc <__cxa_atexit@plt+0xf68c4> │ │ │ │ @@ -252460,54 +252460,54 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 103b10 <__cxa_atexit@plt+0xf68d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r6, [r3], #-3356 @ 0xfffff2e4 │ │ │ │ - ldreq ip, [r3], #-768 @ 0xfffffd00 │ │ │ │ + strbeq r7, [r3], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq sp, [r3], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 103b5c <__cxa_atexit@plt+0xf6924> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 103b54 <__cxa_atexit@plt+0xf691c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 103b60 <__cxa_atexit@plt+0xf6928> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq ip, [r3], #-688 @ 0xfffffd50 │ │ │ │ + ldreq sp, [r3], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 103b90 <__cxa_atexit@plt+0xf6958> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq ip, [r3], #-640 @ 0xfffffd80 │ │ │ │ + ldreq sp, [r3], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 103be8 <__cxa_atexit@plt+0xf69b0> │ │ │ │ @@ -252519,21 +252519,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [r3], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq sp, [r3], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #168] @ 103cb8 <__cxa_atexit@plt+0xf6a80> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -252573,20 +252573,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - strbeq r6, [r3], #-3280 @ 0xfffff330 │ │ │ │ - ldreq fp, [r3], #-2652 @ 0xfffff5a4 │ │ │ │ - ldreq ip, [r3], #-160 @ 0xffffff60 │ │ │ │ + strbeq r7, [r3], #-3264 @ 0xfffff340 │ │ │ │ + ldreq ip, [r3], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq sp, [r3], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - ldreq ip, [r3], #-408 @ 0xfffffe68 │ │ │ │ + ldreq sp, [r3], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 103d20 <__cxa_atexit@plt+0xf6ae8> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -252641,24 +252641,24 @@ │ │ │ │ ldr r5, [pc, #44] @ 103de4 <__cxa_atexit@plt+0xf6bac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq fp, [r3], #-3936 @ 0xfffff0a0 │ │ │ │ - ldreq fp, [r3], #-3964 @ 0xfffff084 │ │ │ │ + ldreq ip, [r3], #-3936 @ 0xfffff0a0 │ │ │ │ + ldreq ip, [r3], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r6, [r3], #-2992 @ 0xfffff450 │ │ │ │ - ldreq fp, [r3], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq fp, [r3], #-3968 @ 0xfffff080 │ │ │ │ + strbeq r7, [r3], #-2976 @ 0xfffff460 │ │ │ │ + ldreq ip, [r3], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq ip, [r3], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq fp, [r3], #-3860 @ 0xfffff0ec │ │ │ │ + ldreq ip, [r3], #-3860 @ 0xfffff0ec │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - ldreq ip, [r3], #-0 │ │ │ │ + ldreq sp, [r3], #-0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #104] @ 103e74 <__cxa_atexit@plt+0xf6c3c> │ │ │ │ ldr r7, [pc, #104] @ 103e78 <__cxa_atexit@plt+0xf6c40> │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -252683,19 +252683,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 103e80 <__cxa_atexit@plt+0xf6c48> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq fp, [r3], #-2176 @ 0xfffff780 │ │ │ │ - ldreq fp, [r3], #-3780 @ 0xfffff13c │ │ │ │ + ldreq ip, [r3], #-2176 @ 0xfffff780 │ │ │ │ + ldreq ip, [r3], #-3780 @ 0xfffff13c │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq fp, [r3], #-3884 @ 0xfffff0d4 │ │ │ │ + ldreq ip, [r3], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -252714,15 +252714,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq fp, [r3], #-3760 @ 0xfffff150 │ │ │ │ + ldreq ip, [r3], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 103f78 <__cxa_atexit@plt+0xf6d40> │ │ │ │ ldr r2, [pc, #112] @ 103f84 <__cxa_atexit@plt+0xf6d4c> │ │ │ │ @@ -252752,20 +252752,20 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r6, [r3], #-1660 @ 0xfffff984 │ │ │ │ - ldreq fp, [r3], #-3132 @ 0xfffff3c4 │ │ │ │ - ldreq fp, [r3], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq r7, [r3], #-1644 @ 0xfffff994 │ │ │ │ + ldreq ip, [r3], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq ip, [r3], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq fp, [r3], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq ip, [r3], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [pc, #56] @ 103fec <__cxa_atexit@plt+0xf6db4> │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r7, [pc, #52] @ 103ff0 <__cxa_atexit@plt+0xf6db8> │ │ │ │ ldr r1, [pc, #52] @ 103ff4 <__cxa_atexit@plt+0xf6dbc> │ │ │ │ @@ -252777,32 +252777,32 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ moveq r0, r1 │ │ │ │ moveq r7, r3 │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r3], #-3016 @ 0xfffff438 │ │ │ │ - ldreq fp, [r3], #-1412 @ 0xfffffa7c │ │ │ │ + ldreq ip, [r3], #-3016 @ 0xfffff438 │ │ │ │ + ldreq ip, [r3], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq fp, [r3], #-3476 @ 0xfffff26c │ │ │ │ + ldreq ip, [r3], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 104028 <__cxa_atexit@plt+0xf6df0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 10402c <__cxa_atexit@plt+0xf6df4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [r3], #-1972 @ 0xfffff84c │ │ │ │ - ldreq fp, [r3], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq r7, [r3], #-1956 @ 0xfffff85c │ │ │ │ + ldreq ip, [r3], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 10407c <__cxa_atexit@plt+0xf6e44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 104074 <__cxa_atexit@plt+0xf6e3c> │ │ │ │ @@ -252814,46 +252814,46 @@ │ │ │ │ moveq r7, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq fp, [r3], #-2856 @ 0xfffff4d8 │ │ │ │ - ldreq fp, [r3], #-3228 @ 0xfffff364 │ │ │ │ - ldreq fp, [r3], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq ip, [r3], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq ip, [r3], #-3228 @ 0xfffff364 │ │ │ │ + ldreq ip, [r3], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1040c0 <__cxa_atexit@plt+0xf6e88> │ │ │ │ ldr r3, [pc, #36] @ 1040c4 <__cxa_atexit@plt+0xf6e8c> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r3], #-2788 @ 0xfffff51c │ │ │ │ - ldreq fp, [r3], #-3160 @ 0xfffff3a8 │ │ │ │ - ldreq fp, [r3], #-3256 @ 0xfffff348 │ │ │ │ + ldreq ip, [r3], #-2788 @ 0xfffff51c │ │ │ │ + ldreq ip, [r3], #-3160 @ 0xfffff3a8 │ │ │ │ + ldreq ip, [r3], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1040f4 <__cxa_atexit@plt+0xf6ebc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1040f8 <__cxa_atexit@plt+0xf6ec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [r3], #-1768 @ 0xfffff918 │ │ │ │ - ldreq fp, [r3], #-3204 @ 0xfffff37c │ │ │ │ + strbeq r7, [r3], #-1752 @ 0xfffff928 │ │ │ │ + ldreq ip, [r3], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 104148 <__cxa_atexit@plt+0xf6f10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 104140 <__cxa_atexit@plt+0xf6f08> │ │ │ │ @@ -252865,33 +252865,33 @@ │ │ │ │ moveq r7, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq fp, [r3], #-1060 @ 0xfffffbdc │ │ │ │ - ldreq fp, [r3], #-3056 @ 0xfffff410 │ │ │ │ - ldreq fp, [r3], #-3116 @ 0xfffff3d4 │ │ │ │ + ldreq ip, [r3], #-1060 @ 0xfffffbdc │ │ │ │ + ldreq ip, [r3], #-3056 @ 0xfffff410 │ │ │ │ + ldreq ip, [r3], #-3116 @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 10418c <__cxa_atexit@plt+0xf6f54> │ │ │ │ ldr r3, [pc, #36] @ 104190 <__cxa_atexit@plt+0xf6f58> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r3], #-992 @ 0xfffffc20 │ │ │ │ - ldreq fp, [r3], #-2988 @ 0xfffff454 │ │ │ │ - ldreq fp, [r3], #-3036 @ 0xfffff424 │ │ │ │ + ldreq ip, [r3], #-992 @ 0xfffffc20 │ │ │ │ + ldreq ip, [r3], #-2988 @ 0xfffff454 │ │ │ │ + ldreq ip, [r3], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 104230 <__cxa_atexit@plt+0xf6ff8> │ │ │ │ ldr r1, [pc, #132] @ 10423c <__cxa_atexit@plt+0xf7004> │ │ │ │ @@ -252926,21 +252926,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r6, [r3], #-988 @ 0xfffffc24 │ │ │ │ - ldreq fp, [r3], #-2444 @ 0xfffff674 │ │ │ │ - ldreq fp, [r3], #-2440 @ 0xfffff678 │ │ │ │ + strbeq r7, [r3], #-972 @ 0xfffffc34 │ │ │ │ + ldreq ip, [r3], #-2444 @ 0xfffff674 │ │ │ │ + ldreq ip, [r3], #-2440 @ 0xfffff678 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [r3], #-2420 @ 0xfffff68c │ │ │ │ - ldreq fp, [r3], #-2416 @ 0xfffff690 │ │ │ │ - ldreq fp, [r3], #-2840 @ 0xfffff4e8 │ │ │ │ + ldreq ip, [r3], #-2420 @ 0xfffff68c │ │ │ │ + ldreq ip, [r3], #-2416 @ 0xfffff690 │ │ │ │ + ldreq ip, [r3], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #9 │ │ │ │ bne 104290 <__cxa_atexit@plt+0xf7058> │ │ │ │ @@ -252955,32 +252955,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ 1042b8 <__cxa_atexit@plt+0xf7080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq fp, [r3], #-2292 @ 0xfffff70c │ │ │ │ - ldreq fp, [r3], #-2288 @ 0xfffff710 │ │ │ │ - ldreq fp, [r3], #-2304 @ 0xfffff700 │ │ │ │ - ldreq fp, [r3], #-2300 @ 0xfffff704 │ │ │ │ - ldreq fp, [r3], #-2716 @ 0xfffff564 │ │ │ │ + ldreq ip, [r3], #-2292 @ 0xfffff70c │ │ │ │ + ldreq ip, [r3], #-2288 @ 0xfffff710 │ │ │ │ + ldreq ip, [r3], #-2304 @ 0xfffff700 │ │ │ │ + ldreq ip, [r3], #-2300 @ 0xfffff704 │ │ │ │ + ldreq ip, [r3], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1042f0 <__cxa_atexit@plt+0xf70b8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1042f4 <__cxa_atexit@plt+0xf70bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401274 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [r3], #-1260 @ 0xfffffb14 │ │ │ │ - ldreq fp, [r3], #-2664 @ 0xfffff598 │ │ │ │ + strbeq r7, [r3], #-1244 @ 0xfffffb24 │ │ │ │ + ldreq ip, [r3], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 104344 <__cxa_atexit@plt+0xf710c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 10433c <__cxa_atexit@plt+0xf7104> │ │ │ │ @@ -252992,33 +252992,33 @@ │ │ │ │ moveq r7, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq fp, [r3], #-2164 @ 0xfffff78c │ │ │ │ - ldreq fp, [r3], #-2580 @ 0xfffff5ec │ │ │ │ - ldreq fp, [r3], #-2576 @ 0xfffff5f0 │ │ │ │ + ldreq ip, [r3], #-2164 @ 0xfffff78c │ │ │ │ + ldreq ip, [r3], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq ip, [r3], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 104388 <__cxa_atexit@plt+0xf7150> │ │ │ │ ldr r3, [pc, #36] @ 10438c <__cxa_atexit@plt+0xf7154> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ - ldreq fp, [r3], #-2512 @ 0xfffff630 │ │ │ │ - ldreq fp, [r3], #-2592 @ 0xfffff5e0 │ │ │ │ + ldreq ip, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq ip, [r3], #-2512 @ 0xfffff630 │ │ │ │ + ldreq ip, [r3], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r4 │ │ │ │ sub r4, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r4 │ │ │ │ bhi 1044f4 <__cxa_atexit@plt+0xf72bc> │ │ │ │ @@ -253116,39 +253116,39 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - ldreq fp, [r3], #-908 @ 0xfffffc74 │ │ │ │ - strbeq r6, [r3], #-448 @ 0xfffffe40 │ │ │ │ - ldreq fp, [r3], #-892 @ 0xfffffc84 │ │ │ │ - ldreq fp, [r3], #-1084 @ 0xfffffbc4 │ │ │ │ - ldreq fp, [r3], #-1280 @ 0xfffffb00 │ │ │ │ - ldreq fp, [r3], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq fp, [r3], #-1740 @ 0xfffff934 │ │ │ │ - ldreq fp, [r3], #-1304 @ 0xfffffae8 │ │ │ │ - ldreq fp, [r3], #-1880 @ 0xfffff8a8 │ │ │ │ - ldreq fp, [r3], #-900 @ 0xfffffc7c │ │ │ │ + ldreq ip, [r3], #-908 @ 0xfffffc74 │ │ │ │ + strbeq r7, [r3], #-432 @ 0xfffffe50 │ │ │ │ + ldreq ip, [r3], #-892 @ 0xfffffc84 │ │ │ │ + ldreq ip, [r3], #-1084 @ 0xfffffbc4 │ │ │ │ + ldreq ip, [r3], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq ip, [r3], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq ip, [r3], #-1740 @ 0xfffff934 │ │ │ │ + ldreq ip, [r3], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq ip, [r3], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq ip, [r3], #-900 @ 0xfffffc7c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - strbeq r6, [r3], #-2008 @ 0xfffff828 │ │ │ │ - ldreq fp, [r3], #-1888 @ 0xfffff8a0 │ │ │ │ - ldreq fp, [r3], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq r7, [r3], #-1992 @ 0xfffff838 │ │ │ │ + ldreq ip, [r3], #-1888 @ 0xfffff8a0 │ │ │ │ + ldreq ip, [r3], #-1396 @ 0xfffffa8c │ │ │ │ @ instruction: 0xfffe62d0 │ │ │ │ - ldreq sl, [r3], #-3480 @ 0xfffff268 │ │ │ │ - ldreq sl, [r3], #-3384 @ 0xfffff2c8 │ │ │ │ - ldreq r9, [r3], #-3944 @ 0xfffff098 │ │ │ │ - ldreq fp, [r3], #-2000 @ 0xfffff830 │ │ │ │ + ldreq fp, [r3], #-3480 @ 0xfffff268 │ │ │ │ + ldreq fp, [r3], #-3384 @ 0xfffff2c8 │ │ │ │ + ldreq sl, [r3], #-3944 @ 0xfffff098 │ │ │ │ + ldreq ip, [r3], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1cc5f98 <__cxa_atexit@plt+0x1cb8d60> │ │ │ │ - ldreq fp, [r3], #-1964 @ 0xfffff854 │ │ │ │ + b 401604 <__cxa_atexit@plt+0x3f43cc> │ │ │ │ + ldreq ip, [r3], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -253171,23 +253171,23 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 401464 <__cxa_atexit@plt+0x3f422c> │ │ │ │ + b 4014c4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3], #-4032 @ 0xfffff040 │ │ │ │ - strbeq r6, [r3], #-364 @ 0xfffffe94 │ │ │ │ - strbeq r6, [r3], #-312 @ 0xfffffec8 │ │ │ │ - ldreq fp, [r3], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r6, [r3], #-4016 @ 0xfffff050 │ │ │ │ + strbeq r7, [r3], #-348 @ 0xfffffea4 │ │ │ │ + strbeq r7, [r3], #-296 @ 0xfffffed8 │ │ │ │ + ldreq ip, [r3], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 104684 <__cxa_atexit@plt+0xf744c> │ │ │ │ ldr r2, [pc, #56] @ 104690 <__cxa_atexit@plt+0xf7458> │ │ │ │ @@ -253203,16 +253203,16 @@ │ │ │ │ b 1046a4 <__cxa_atexit@plt+0xf746c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r3], #-3896 @ 0xfffff0c8 │ │ │ │ - ldreq fp, [r3], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r6, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq ip, [r3], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -253266,17 +253266,17 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ bx r0 │ │ │ │ mov r4, #68 @ 0x44 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq sl, [r3], #-3900 @ 0xfffff0c4 │ │ │ │ - ldreq sl, [r3], #-3772 @ 0xfffff144 │ │ │ │ - strbeq r6, [r3], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq fp, [r3], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq fp, [r3], #-3772 @ 0xfffff144 │ │ │ │ + strbeq r7, [r3], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 104884 <__cxa_atexit@plt+0xf764c> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -253304,15 +253304,15 @@ │ │ │ │ bne 10482c <__cxa_atexit@plt+0xf75f4> │ │ │ │ ldr r7, [pc, #160] @ 1048b8 <__cxa_atexit@plt+0xf7680> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ldr r7, [pc, #152] @ 1048bc <__cxa_atexit@plt+0xf7684> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r7, [pc, #124] @ 1048b0 <__cxa_atexit@plt+0xf7678> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ldr r7, [pc, #116] @ 1048b4 <__cxa_atexit@plt+0xf767c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 104878 <__cxa_atexit@plt+0xf7640> │ │ │ │ @@ -253339,24 +253339,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ - strbeq r6, [r3], #-180 @ 0xffffff4c │ │ │ │ + strbeq r7, [r3], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq r6, [r3], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r7, [r3], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ - strbeq r6, [r3], #-140 @ 0xffffff74 │ │ │ │ + strbeq r7, [r3], #-124 @ 0xffffff84 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ - ldreq fp, [r3], #-1512 @ 0xfffffa18 │ │ │ │ - ldreq fp, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ - ldreq fp, [r3], #-1472 @ 0xfffffa40 │ │ │ │ + ldreq ip, [r3], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq ip, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq ip, [r3], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 104914 <__cxa_atexit@plt+0xf76dc> │ │ │ │ @@ -253367,69 +253367,69 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - ldreq fp, [r3], #-1324 @ 0xfffffad4 │ │ │ │ + ldreq ip, [r3], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 104960 <__cxa_atexit@plt+0xf7728> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 104958 <__cxa_atexit@plt+0xf7720> │ │ │ │ ldr r3, [pc, #24] @ 104964 <__cxa_atexit@plt+0xf772c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq fp, [r3], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq ip, [r3], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 104988 <__cxa_atexit@plt+0xf7750> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [r3], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq ip, [r3], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1049c0 <__cxa_atexit@plt+0xf7788> │ │ │ │ ldr r9, [pc, #32] @ 1049c4 <__cxa_atexit@plt+0xf778c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 1049c8 <__cxa_atexit@plt+0xf7790> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 401adc <__cxa_atexit@plt+0x3f48a4> │ │ │ │ + b 401be4 <__cxa_atexit@plt+0x3f49ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq fp, [r3], #-584 @ 0xfffffdb8 │ │ │ │ - strbeq r6, [r3], #-860 @ 0xfffffca4 │ │ │ │ - ldreq fp, [r3], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq ip, [r3], #-584 @ 0xfffffdb8 │ │ │ │ + strbeq r7, [r3], #-844 @ 0xfffffcb4 │ │ │ │ + ldreq ip, [r3], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1049f8 <__cxa_atexit@plt+0xf77c0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1049f0 <__cxa_atexit@plt+0xf77b8> │ │ │ │ b 104a08 <__cxa_atexit@plt+0xf77d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq fp, [r3], #-1084 @ 0xfffffbc4 │ │ │ │ + ldreq ip, [r3], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 104a94 <__cxa_atexit@plt+0xf785c> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -253481,23 +253481,23 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - strbeq r5, [r3], #-3772 @ 0xfffff144 │ │ │ │ - ldreq sl, [r3], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq fp, [r3], #-652 @ 0xfffffd74 │ │ │ │ + strbeq r6, [r3], #-3756 @ 0xfffff154 │ │ │ │ + ldreq fp, [r3], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq ip, [r3], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq fp, [r3], #-356 @ 0xfffffe9c │ │ │ │ - strbeq r5, [r3], #-2808 @ 0xfffff508 │ │ │ │ + ldreq ip, [r3], #-356 @ 0xfffffe9c │ │ │ │ + strbeq r6, [r3], #-2792 @ 0xfffff518 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - ldreq fp, [r3], #-792 @ 0xfffffce8 │ │ │ │ + ldreq ip, [r3], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 104b58 <__cxa_atexit@plt+0xf7920> │ │ │ │ @@ -253507,54 +253507,54 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 104b6c <__cxa_atexit@plt+0xf7934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r5, [r3], #-3264 @ 0xfffff340 │ │ │ │ - ldreq fp, [r3], #-676 @ 0xfffffd5c │ │ │ │ + strbeq r6, [r3], #-3248 @ 0xfffff350 │ │ │ │ + ldreq ip, [r3], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 104bb8 <__cxa_atexit@plt+0xf7980> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 104bb0 <__cxa_atexit@plt+0xf7978> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 104bbc <__cxa_atexit@plt+0xf7984> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq fp, [r3], #-596 @ 0xfffffdac │ │ │ │ + ldreq ip, [r3], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 104bec <__cxa_atexit@plt+0xf79b4> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014a4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ + b 40151c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq fp, [r3], #-548 @ 0xfffffddc │ │ │ │ + ldreq ip, [r3], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 104c44 <__cxa_atexit@plt+0xf7a0c> │ │ │ │ @@ -253566,21 +253566,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4014ac <__cxa_atexit@plt+0x3f4274> │ │ │ │ + b 401524 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [r3], #-428 @ 0xfffffe54 │ │ │ │ + ldreq ip, [r3], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #168] @ 104d14 <__cxa_atexit@plt+0xf7adc> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -253620,20 +253620,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - strbeq r5, [r3], #-3188 @ 0xfffff38c │ │ │ │ - ldreq sl, [r3], #-2560 @ 0xfffff600 │ │ │ │ - ldreq fp, [r3], #-68 @ 0xffffffbc │ │ │ │ + strbeq r6, [r3], #-3172 @ 0xfffff39c │ │ │ │ + ldreq fp, [r3], #-2560 @ 0xfffff600 │ │ │ │ + ldreq ip, [r3], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - ldreq fp, [r3], #-316 @ 0xfffffec4 │ │ │ │ + ldreq ip, [r3], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 104d7c <__cxa_atexit@plt+0xf7b44> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -253688,24 +253688,24 @@ │ │ │ │ ldr r5, [pc, #44] @ 104e40 <__cxa_atexit@plt+0xf7c08> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq sl, [r3], #-3844 @ 0xfffff0fc │ │ │ │ - ldreq sl, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq fp, [r3], #-3844 @ 0xfffff0fc │ │ │ │ + ldreq fp, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r5, [r3], #-2900 @ 0xfffff4ac │ │ │ │ - ldreq sl, [r3], #-2272 @ 0xfffff720 │ │ │ │ - ldreq sl, [r3], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq r6, [r3], #-2884 @ 0xfffff4bc │ │ │ │ + ldreq fp, [r3], #-2272 @ 0xfffff720 │ │ │ │ + ldreq fp, [r3], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq sl, [r3], #-3768 @ 0xfffff148 │ │ │ │ + ldreq fp, [r3], #-3768 @ 0xfffff148 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ - ldreq sl, [r3], #-4004 @ 0xfffff05c │ │ │ │ + ldreq fp, [r3], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #104] @ 104ed0 <__cxa_atexit@plt+0xf7c98> │ │ │ │ ldr r7, [pc, #104] @ 104ed4 <__cxa_atexit@plt+0xf7c9c> │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -253730,19 +253730,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 104edc <__cxa_atexit@plt+0xf7ca4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq sl, [r3], #-2084 @ 0xfffff7dc │ │ │ │ - ldreq sl, [r3], #-3688 @ 0xfffff198 │ │ │ │ + ldreq fp, [r3], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq fp, [r3], #-3688 @ 0xfffff198 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq sl, [r3], #-3792 @ 0xfffff130 │ │ │ │ + ldreq fp, [r3], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -253761,15 +253761,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq sl, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq fp, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 104fbc <__cxa_atexit@plt+0xf7d84> │ │ │ │ ldr r3, [pc, #92] @ 104fcc <__cxa_atexit@plt+0xf7d94> │ │ │ │ @@ -253795,16 +253795,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 104fd4 <__cxa_atexit@plt+0xf7d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq sl, [r3], #-3832 @ 0xfffff108 │ │ │ │ - ldreq sl, [r3], #-3792 @ 0xfffff130 │ │ │ │ + ldreq fp, [r3], #-3832 @ 0xfffff108 │ │ │ │ + ldreq fp, [r3], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 105018 <__cxa_atexit@plt+0xf7de0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst sl, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -253813,22 +253813,22 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 1047a8 <__cxa_atexit@plt+0xf7570> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq sl, [r3], #-3724 @ 0xfffff174 │ │ │ │ + ldreq fp, [r3], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 1047a8 <__cxa_atexit@plt+0xf7570> │ │ │ │ - ldreq sl, [r3], #-3708 @ 0xfffff184 │ │ │ │ + ldreq fp, [r3], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1050a8 <__cxa_atexit@plt+0xf7e70> │ │ │ │ ldr r3, [pc, #92] @ 1050b8 <__cxa_atexit@plt+0xf7e80> │ │ │ │ @@ -253854,16 +253854,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1050c0 <__cxa_atexit@plt+0xf7e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq sl, [r3], #-3596 @ 0xfffff1f4 │ │ │ │ - ldreq sl, [r3], #-3516 @ 0xfffff244 │ │ │ │ + ldreq fp, [r3], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq fp, [r3], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 105158 <__cxa_atexit@plt+0xf7f20> │ │ │ │ @@ -253878,15 +253878,15 @@ │ │ │ │ cmp r7, #2 │ │ │ │ bne 105130 <__cxa_atexit@plt+0xf7ef8> │ │ │ │ ldr r7, [pc, #112] @ 105184 <__cxa_atexit@plt+0xf7f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #104] @ 105188 <__cxa_atexit@plt+0xf7f50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 10517c <__cxa_atexit@plt+0xf7f44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #60] @ 105180 <__cxa_atexit@plt+0xf7f48> │ │ │ │ @@ -253902,35 +253902,35 @@ │ │ │ │ ldr r7, [pc, #32] @ 10518c <__cxa_atexit@plt+0xf7f54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffeba0 │ │ │ │ - strbeq r5, [r3], #-1968 @ 0xfffff850 │ │ │ │ + strbeq r6, [r3], #-1952 @ 0xfffff860 │ │ │ │ @ instruction: 0xffffe7bc │ │ │ │ - strbeq r5, [r3], #-3056 @ 0xfffff410 │ │ │ │ - ldreq sl, [r3], #-3360 @ 0xfffff2e0 │ │ │ │ - ldreq sl, [r3], #-3440 @ 0xfffff290 │ │ │ │ - ldreq sl, [r3], #-3312 @ 0xfffff310 │ │ │ │ + strbeq r6, [r3], #-3040 @ 0xfffff420 │ │ │ │ + ldreq fp, [r3], #-3360 @ 0xfffff2e0 │ │ │ │ + ldreq fp, [r3], #-3440 @ 0xfffff290 │ │ │ │ + ldreq fp, [r3], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1051fc <__cxa_atexit@plt+0xf7fc4> │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1051d4 <__cxa_atexit@plt+0xf7f9c> │ │ │ │ ldr r7, [pc, #88] @ 10521c <__cxa_atexit@plt+0xf7fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #80] @ 105220 <__cxa_atexit@plt+0xf7fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r7, [pc, #56] @ 105214 <__cxa_atexit@plt+0xf7fdc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 105218 <__cxa_atexit@plt+0xf7fe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 1051f4 <__cxa_atexit@plt+0xf7fbc> │ │ │ │ @@ -253940,19 +253940,19 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #28] @ 105224 <__cxa_atexit@plt+0xf7fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeafc │ │ │ │ - strbeq r5, [r3], #-1804 @ 0xfffff8f4 │ │ │ │ + strbeq r6, [r3], #-1788 @ 0xfffff904 │ │ │ │ @ instruction: 0xffffe70c │ │ │ │ - strbeq r5, [r3], #-2880 @ 0xfffff4c0 │ │ │ │ - ldreq sl, [r3], #-3196 @ 0xfffff384 │ │ │ │ - ldreq sl, [r3], #-3228 @ 0xfffff364 │ │ │ │ + strbeq r6, [r3], #-2864 @ 0xfffff4d0 │ │ │ │ + ldreq fp, [r3], #-3196 @ 0xfffff384 │ │ │ │ + ldreq fp, [r3], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1050d4 <__cxa_atexit@plt+0xf7e9c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -253969,16 +253969,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 105290 <__cxa_atexit@plt+0xf8058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3], #-2556 @ 0xfffff604 │ │ │ │ - ldreq sl, [r3], #-3168 @ 0xfffff3a0 │ │ │ │ + strbeq r6, [r3], #-2540 @ 0xfffff614 │ │ │ │ + ldreq fp, [r3], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -253991,16 +253991,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1052e8 <__cxa_atexit@plt+0xf80b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3], #-2464 @ 0xfffff660 │ │ │ │ - ldreq sl, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq r6, [r3], #-2448 @ 0xfffff670 │ │ │ │ + ldreq fp, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1053b0 <__cxa_atexit@plt+0xf8178> │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r4, [r5, #28] │ │ │ │ @@ -254048,16 +254048,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1053cc <__cxa_atexit@plt+0xf8194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3], #-2308 @ 0xfffff6fc │ │ │ │ - ldreq sl, [r3], #-2860 @ 0xfffff4d4 │ │ │ │ + strbeq r6, [r3], #-2292 @ 0xfffff70c │ │ │ │ + ldreq fp, [r3], #-2860 @ 0xfffff4d4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -254114,41 +254114,41 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, ip │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3], #-2060 @ 0xfffff7f4 │ │ │ │ - ldreq sl, [r3], #-2608 @ 0xfffff5d0 │ │ │ │ - mvnseq lr, #252, 6 @ 0xf0000003 │ │ │ │ + strbeq r6, [r3], #-2044 @ 0xfffff804 │ │ │ │ + ldreq fp, [r3], #-2608 @ 0xfffff5d0 │ │ │ │ + mvnseq lr, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #637534208 @ 0x26000000 │ │ │ │ + mvnseq lr, #15073280 @ 0xe60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #76, 8 @ 0x4c000000 │ │ │ │ + mvnseq lr, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #116, 8 @ 0x74000000 │ │ │ │ + mvnseq lr, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-2500 @ 0xfffff63c │ │ │ │ + ldreq fp, [r3], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 105598 <__cxa_atexit@plt+0xf8360> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254161,23 +254161,23 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 1055a4 <__cxa_atexit@plt+0xf836c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [pc, #36] @ 1055a8 <__cxa_atexit@plt+0xf8370> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ + b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3], #-36 @ 0xffffffdc │ │ │ │ - strbeq r5, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq r5, [r3], #-1700 @ 0xfffff95c │ │ │ │ - ldreq sl, [r3], #-2416 @ 0xfffff690 │ │ │ │ + strbeq r6, [r3], #-20 @ 0xffffffec │ │ │ │ + strbeq r6, [r3], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq r6, [r3], #-1684 @ 0xfffff96c │ │ │ │ + ldreq fp, [r3], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 105630 <__cxa_atexit@plt+0xf83f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254196,40 +254196,40 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 105624 <__cxa_atexit@plt+0xf83ec> │ │ │ │ ldr r7, [pc, #56] @ 105644 <__cxa_atexit@plt+0xf840c> │ │ │ │ ldr r3, [pc, #56] @ 105648 <__cxa_atexit@plt+0xf8410> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r4, [r3], #-4008 @ 0xfffff058 │ │ │ │ - strbeq r5, [r3], #-1588 @ 0xfffff9cc │ │ │ │ - ldreq sl, [r3], #-2308 @ 0xfffff6fc │ │ │ │ - strbeq r4, [r3], #-3996 @ 0xfffff064 │ │ │ │ - ldreq sl, [r3], #-2240 @ 0xfffff740 │ │ │ │ + strbeq r5, [r3], #-3992 @ 0xfffff068 │ │ │ │ + strbeq r6, [r3], #-1572 @ 0xfffff9dc │ │ │ │ + ldreq fp, [r3], #-2308 @ 0xfffff6fc │ │ │ │ + strbeq r5, [r3], #-3980 @ 0xfffff074 │ │ │ │ + ldreq fp, [r3], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 105674 <__cxa_atexit@plt+0xf843c> │ │ │ │ ldr r3, [pc, #20] @ 105678 <__cxa_atexit@plt+0xf8440> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq sl, [r3], #-2220 @ 0xfffff754 │ │ │ │ - strbeq r4, [r3], #-3908 @ 0xfffff0bc │ │ │ │ - ldreq sl, [r3], #-2272 @ 0xfffff720 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq fp, [r3], #-2220 @ 0xfffff754 │ │ │ │ + strbeq r5, [r3], #-3892 @ 0xfffff0cc │ │ │ │ + ldreq fp, [r3], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1056e4 <__cxa_atexit@plt+0xf84ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254244,24 +254244,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [pc, #40] @ 1056f4 <__cxa_atexit@plt+0xf84bc> │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 1056f8 <__cxa_atexit@plt+0xf84c0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [r3], #-3800 @ 0xfffff128 │ │ │ │ - strbeq r5, [r3], #-1376 @ 0xfffffaa0 │ │ │ │ - strbeq r5, [r3], #-1372 @ 0xfffffaa4 │ │ │ │ - ldreq sl, [r3], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq r5, [r3], #-3784 @ 0xfffff138 │ │ │ │ + strbeq r6, [r3], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r6, [r3], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq fp, [r3], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105770 <__cxa_atexit@plt+0xf8538> │ │ │ │ @@ -254285,19 +254285,19 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq sl, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ - ldreq sl, [r3], #-2068 @ 0xfffff7ec │ │ │ │ - strbeq r5, [r3], #-656 @ 0xfffffd70 │ │ │ │ - strbeq r5, [r3], #-644 @ 0xfffffd7c │ │ │ │ - ldreq sl, [r3], #-2152 @ 0xfffff798 │ │ │ │ + ldreq fp, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq fp, [r3], #-2068 @ 0xfffff7ec │ │ │ │ + strbeq r6, [r3], #-640 @ 0xfffffd80 │ │ │ │ + strbeq r6, [r3], #-628 @ 0xfffffd8c │ │ │ │ + ldreq fp, [r3], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 105804 <__cxa_atexit@plt+0xf85cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254316,24 +254316,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-2076 @ 0xfffff7e4 │ │ │ │ - ldreq sl, [r3], #-2052 @ 0xfffff7fc │ │ │ │ - ldreq sl, [r3], #-2028 @ 0xfffff814 │ │ │ │ - strbeq r4, [r3], #-3512 @ 0xfffff248 │ │ │ │ - strbeq r5, [r3], #-472 @ 0xfffffe28 │ │ │ │ + ldreq fp, [r3], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq fp, [r3], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq fp, [r3], #-2028 @ 0xfffff814 │ │ │ │ + strbeq r5, [r3], #-3496 @ 0xfffff258 │ │ │ │ + strbeq r6, [r3], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #264 @ 0x108 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -254499,45 +254499,45 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #108] @ 105b30 <__cxa_atexit@plt+0xf88f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #264 @ 0x108 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-2740 @ 0xfffff54c │ │ │ │ - ldreq sl, [r3], #-2684 @ 0xfffff584 │ │ │ │ - ldreq sl, [r3], #-2360 @ 0xfffff6c8 │ │ │ │ - ldreq sl, [r3], #-2772 @ 0xfffff52c │ │ │ │ - strbeq r4, [r3], #-3408 @ 0xfffff2b0 │ │ │ │ - ldreq sl, [r3], #-2304 @ 0xfffff700 │ │ │ │ - ldreq sl, [r3], #-2252 @ 0xfffff734 │ │ │ │ - ldreq sl, [r3], #-2200 @ 0xfffff768 │ │ │ │ - ldreq sl, [r3], #-2148 @ 0xfffff79c │ │ │ │ - ldreq sl, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ - ldreq sl, [r3], #-2044 @ 0xfffff804 │ │ │ │ - ldreq sl, [r3], #-1992 @ 0xfffff838 │ │ │ │ - ldreq sl, [r3], #-1940 @ 0xfffff86c │ │ │ │ - ldreq sl, [r3], #-1892 @ 0xfffff89c │ │ │ │ - ldreq sl, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ - ldreq sl, [r3], #-1792 @ 0xfffff900 │ │ │ │ - ldreq sl, [r3], #-1740 @ 0xfffff934 │ │ │ │ - ldreq sl, [r3], #-1684 @ 0xfffff96c │ │ │ │ - ldreq sl, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ - ldreq sl, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ - ldreq sl, [r3], #-1528 @ 0xfffffa08 │ │ │ │ - ldreq sl, [r3], #-1480 @ 0xfffffa38 │ │ │ │ - ldreq sl, [r3], #-1432 @ 0xfffffa68 │ │ │ │ - ldreq sl, [r3], #-2164 @ 0xfffff78c │ │ │ │ - ldreq sl, [r3], #-2048 @ 0xfffff800 │ │ │ │ + ldreq fp, [r3], #-2740 @ 0xfffff54c │ │ │ │ + ldreq fp, [r3], #-2684 @ 0xfffff584 │ │ │ │ + ldreq fp, [r3], #-2360 @ 0xfffff6c8 │ │ │ │ + ldreq fp, [r3], #-2772 @ 0xfffff52c │ │ │ │ + strbeq r5, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq fp, [r3], #-2304 @ 0xfffff700 │ │ │ │ + ldreq fp, [r3], #-2252 @ 0xfffff734 │ │ │ │ + ldreq fp, [r3], #-2200 @ 0xfffff768 │ │ │ │ + ldreq fp, [r3], #-2148 @ 0xfffff79c │ │ │ │ + ldreq fp, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq fp, [r3], #-2044 @ 0xfffff804 │ │ │ │ + ldreq fp, [r3], #-1992 @ 0xfffff838 │ │ │ │ + ldreq fp, [r3], #-1940 @ 0xfffff86c │ │ │ │ + ldreq fp, [r3], #-1892 @ 0xfffff89c │ │ │ │ + ldreq fp, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ + ldreq fp, [r3], #-1792 @ 0xfffff900 │ │ │ │ + ldreq fp, [r3], #-1740 @ 0xfffff934 │ │ │ │ + ldreq fp, [r3], #-1684 @ 0xfffff96c │ │ │ │ + ldreq fp, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq fp, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq fp, [r3], #-1528 @ 0xfffffa08 │ │ │ │ + ldreq fp, [r3], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq fp, [r3], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq fp, [r3], #-2164 @ 0xfffff78c │ │ │ │ + ldreq fp, [r3], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r9 │ │ │ │ b 10582c <__cxa_atexit@plt+0xf85f4> │ │ │ │ - ldreq sl, [r3], #-2152 @ 0xfffff798 │ │ │ │ + ldreq fp, [r3], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 105bc4 <__cxa_atexit@plt+0xf898c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254556,25 +254556,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-2076 @ 0xfffff7e4 │ │ │ │ - ldreq sl, [r3], #-1092 @ 0xfffffbbc │ │ │ │ - ldreq sl, [r3], #-1068 @ 0xfffffbd4 │ │ │ │ - strbeq r4, [r3], #-2552 @ 0xfffff608 │ │ │ │ - strbeq r4, [r3], #-3608 @ 0xfffff1e8 │ │ │ │ - ldreq sl, [r3], #-2040 @ 0xfffff808 │ │ │ │ + ldreq fp, [r3], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq fp, [r3], #-1092 @ 0xfffffbbc │ │ │ │ + ldreq fp, [r3], #-1068 @ 0xfffffbd4 │ │ │ │ + strbeq r5, [r3], #-2536 @ 0xfffff618 │ │ │ │ + strbeq r5, [r3], #-3592 @ 0xfffff1f8 │ │ │ │ + ldreq fp, [r3], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 105c40 <__cxa_atexit@plt+0xf8a08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254587,23 +254587,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-1924 @ 0xfffff87c │ │ │ │ - ldreq sl, [r3], #-1968 @ 0xfffff850 │ │ │ │ - strbeq r4, [r3], #-2408 @ 0xfffff698 │ │ │ │ - ldreq sl, [r3], #-2040 @ 0xfffff808 │ │ │ │ + ldreq fp, [r3], #-1924 @ 0xfffff87c │ │ │ │ + ldreq fp, [r3], #-1968 @ 0xfffff850 │ │ │ │ + strbeq r5, [r3], #-2392 @ 0xfffff6a8 │ │ │ │ + ldreq fp, [r3], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 105cb8 <__cxa_atexit@plt+0xf8a80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254617,23 +254617,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 105cc8 <__cxa_atexit@plt+0xf8a90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-1952 @ 0xfffff860 │ │ │ │ - strbeq r4, [r3], #-2300 @ 0xfffff704 │ │ │ │ - strbeq r4, [r3], #-2316 @ 0xfffff6f4 │ │ │ │ - ldreq sl, [r3], #-1920 @ 0xfffff880 │ │ │ │ + ldreq fp, [r3], #-1952 @ 0xfffff860 │ │ │ │ + strbeq r5, [r3], #-2284 @ 0xfffff714 │ │ │ │ + strbeq r5, [r3], #-2300 @ 0xfffff704 │ │ │ │ + ldreq fp, [r3], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 105d30 <__cxa_atexit@plt+0xf8af8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254647,23 +254647,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 105d40 <__cxa_atexit@plt+0xf8b08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-1900 @ 0xfffff894 │ │ │ │ - strbeq r4, [r3], #-2180 @ 0xfffff77c │ │ │ │ - strbeq r4, [r3], #-2196 @ 0xfffff76c │ │ │ │ - ldreq sl, [r3], #-1868 @ 0xfffff8b4 │ │ │ │ + ldreq fp, [r3], #-1900 @ 0xfffff894 │ │ │ │ + strbeq r5, [r3], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r5, [r3], #-2180 @ 0xfffff77c │ │ │ │ + ldreq fp, [r3], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 105dac <__cxa_atexit@plt+0xf8b74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254684,17 +254684,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq sl, [r3], #-1812 @ 0xfffff8ec │ │ │ │ - strbeq r4, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ - ldreq sl, [r3], #-1784 @ 0xfffff908 │ │ │ │ + ldreq fp, [r3], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r5, [r3], #-2040 @ 0xfffff808 │ │ │ │ + ldreq fp, [r3], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105df8 <__cxa_atexit@plt+0xf8bc0> │ │ │ │ @@ -254703,16 +254703,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [r3], #-3044 @ 0xfffff41c │ │ │ │ - ldreq sl, [r3], #-1712 @ 0xfffff950 │ │ │ │ + strbeq r5, [r3], #-3028 @ 0xfffff42c │ │ │ │ + ldreq fp, [r3], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 105e80 <__cxa_atexit@plt+0xf8c48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254731,24 +254731,24 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ 105e98 <__cxa_atexit@plt+0xf8c60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-1648 @ 0xfffff990 │ │ │ │ - ldreq sl, [r3], #-1444 @ 0xfffffa5c │ │ │ │ - ldreq sl, [r3], #-1628 @ 0xfffff9a4 │ │ │ │ - strbeq r4, [r3], #-1852 @ 0xfffff8c4 │ │ │ │ - strbeq r4, [r3], #-3008 @ 0xfffff440 │ │ │ │ + ldreq fp, [r3], #-1648 @ 0xfffff990 │ │ │ │ + ldreq fp, [r3], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq fp, [r3], #-1628 @ 0xfffff9a4 │ │ │ │ + strbeq r5, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ + strbeq r5, [r3], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -254773,19 +254773,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 105f28 <__cxa_atexit@plt+0xf8cf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r3], #-1572 @ 0xfffff9dc │ │ │ │ - ldreq sl, [r3], #-224 @ 0xffffff20 │ │ │ │ - strbeq r4, [r3], #-1756 @ 0xfffff924 │ │ │ │ - ldreq sl, [r3], #-1516 @ 0xfffffa14 │ │ │ │ - ldreq sl, [r3], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq fp, [r3], #-1572 @ 0xfffff9dc │ │ │ │ + ldreq fp, [r3], #-224 @ 0xffffff20 │ │ │ │ + strbeq r5, [r3], #-1740 @ 0xfffff934 │ │ │ │ + ldreq fp, [r3], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq fp, [r3], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 105f80 <__cxa_atexit@plt+0xf8d48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -254800,17 +254800,17 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 4011dc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #23296 @ 0x5b00 │ │ │ │ - strbeq r4, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ - ldreq sl, [r3], #-1408 @ 0xfffffa80 │ │ │ │ + mvnseq lr, #-1073741818 @ 0xc0000006 │ │ │ │ + strbeq r5, [r3], #-1560 @ 0xfffff9e8 │ │ │ │ + ldreq fp, [r3], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 105fd8 <__cxa_atexit@plt+0xf8da0> │ │ │ │ ldr r7, [pc, #52] @ 105fe8 <__cxa_atexit@plt+0xf8db0> │ │ │ │ @@ -254825,16 +254825,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 105fec <__cxa_atexit@plt+0xf8db4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r3], #-1352 @ 0xfffffab8 │ │ │ │ - ldreq sl, [r3], #-1316 @ 0xfffffadc │ │ │ │ + ldreq fp, [r3], #-1352 @ 0xfffffab8 │ │ │ │ + ldreq fp, [r3], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #108] @ 106074 <__cxa_atexit@plt+0xf8e3c> │ │ │ │ and r2, r3, #3 │ │ │ │ sub r3, r2, #1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -254861,16 +254861,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r4, [r3], #-1332 @ 0xfffffacc │ │ │ │ - ldreq sl, [r3], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq r5, [r3], #-1316 @ 0xfffffadc │ │ │ │ + ldreq fp, [r3], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 1060bc <__cxa_atexit@plt+0xf8e84> │ │ │ │ @@ -254885,16 +254885,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r4, [r3], #-1232 @ 0xfffffb30 │ │ │ │ - ldreq sl, [r3], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r5, [r3], #-1216 @ 0xfffffb40 │ │ │ │ + ldreq fp, [r3], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -254922,18 +254922,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - ldreq sl, [r3], #-964 @ 0xfffffc3c │ │ │ │ - ldreq sl, [r3], #-960 @ 0xfffffc40 │ │ │ │ + ldreq fp, [r3], #-964 @ 0xfffffc3c │ │ │ │ + ldreq fp, [r3], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sl, [r3], #-920 @ 0xfffffc68 │ │ │ │ + ldreq fp, [r3], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1061f8 <__cxa_atexit@plt+0xf8fc0> │ │ │ │ ldr r2, [pc, #168] @ 106244 <__cxa_atexit@plt+0xf900c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -254977,17 +254977,17 @@ │ │ │ │ b 1061bc <__cxa_atexit@plt+0xf8f84> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1061dc <__cxa_atexit@plt+0xf8fa4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r4, [r3], #-1600 @ 0xfffff9c0 │ │ │ │ - ldreq sl, [r3], #-788 @ 0xfffffcec │ │ │ │ - ldreq sl, [r3], #-784 @ 0xfffffcf0 │ │ │ │ + strbeq r5, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ + ldreq fp, [r3], #-788 @ 0xfffffcec │ │ │ │ + ldreq fp, [r3], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1062bc <__cxa_atexit@plt+0xf9084> │ │ │ │ @@ -255014,15 +255014,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 106278 <__cxa_atexit@plt+0xf9040> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 106298 <__cxa_atexit@plt+0xf9060> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r4, [r3], #-1412 @ 0xfffffa7c │ │ │ │ + strbeq r5, [r3], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 10631c <__cxa_atexit@plt+0xf90e4> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -255033,16 +255033,16 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 106300 <__cxa_atexit@plt+0xf90c8> │ │ │ │ - strbeq r4, [r3], #-1308 @ 0xfffffae4 │ │ │ │ - ldreq sl, [r3], #-484 @ 0xfffffe1c │ │ │ │ + strbeq r5, [r3], #-1292 @ 0xfffffaf4 │ │ │ │ + ldreq fp, [r3], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 106360 <__cxa_atexit@plt+0xf9128> │ │ │ │ ldr r7, [pc, #32] @ 106370 <__cxa_atexit@plt+0xf9138> │ │ │ │ ldr r0, [pc, #32] @ 106374 <__cxa_atexit@plt+0xf913c> │ │ │ │ @@ -255050,17 +255050,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ - ldreq sl, [r3], #-452 @ 0xfffffe3c │ │ │ │ - ldreq sl, [r3], #-448 @ 0xfffffe40 │ │ │ │ - ldreq sl, [r3], #-408 @ 0xfffffe68 │ │ │ │ + ldreq fp, [r3], #-452 @ 0xfffffe3c │ │ │ │ + ldreq fp, [r3], #-448 @ 0xfffffe40 │ │ │ │ + ldreq fp, [r3], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1063c0 <__cxa_atexit@plt+0xf9188> │ │ │ │ ldr r7, [pc, #52] @ 1063d0 <__cxa_atexit@plt+0xf9198> │ │ │ │ @@ -255075,16 +255075,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1063d4 <__cxa_atexit@plt+0xf919c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r3], #-360 @ 0xfffffe98 │ │ │ │ - ldreq sl, [r3], #-316 @ 0xfffffec4 │ │ │ │ + ldreq fp, [r3], #-360 @ 0xfffffe98 │ │ │ │ + ldreq fp, [r3], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #108] @ 10645c <__cxa_atexit@plt+0xf9224> │ │ │ │ and r2, r3, #3 │ │ │ │ sub r3, r2, #1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -255111,16 +255111,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r4, [r3], #-336 @ 0xfffffeb0 │ │ │ │ - ldreq sl, [r3], #-172 @ 0xffffff54 │ │ │ │ + strbeq r5, [r3], #-320 @ 0xfffffec0 │ │ │ │ + ldreq fp, [r3], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 1064a4 <__cxa_atexit@plt+0xf926c> │ │ │ │ @@ -255135,16 +255135,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r4, [r3], #-236 @ 0xffffff14 │ │ │ │ - ldreq sl, [r3], #-76 @ 0xffffffb4 │ │ │ │ + strbeq r5, [r3], #-220 @ 0xffffff24 │ │ │ │ + ldreq fp, [r3], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -255177,19 +255177,19 @@ │ │ │ │ ldr r5, [pc, #32] @ 106578 <__cxa_atexit@plt+0xf9340> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - ldreq r9, [r3], #-4060 @ 0xfffff024 │ │ │ │ - ldreq r9, [r3], #-4056 @ 0xfffff028 │ │ │ │ + ldreq sl, [r3], #-4060 @ 0xfffff024 │ │ │ │ + ldreq sl, [r3], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - ldreq r9, [r3], #-3992 @ 0xfffff068 │ │ │ │ + ldreq sl, [r3], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 106600 <__cxa_atexit@plt+0xf93c8> │ │ │ │ ldr r2, [pc, #176] @ 10664c <__cxa_atexit@plt+0xf9414> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -255235,18 +255235,18 @@ │ │ │ │ b 1065bc <__cxa_atexit@plt+0xf9384> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 1065dc <__cxa_atexit@plt+0xf93a4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r3, [r3], #-4012 @ 0xfffff054 │ │ │ │ - strbeq r3, [r3], #-4008 @ 0xfffff058 │ │ │ │ - ldreq r9, [r3], #-3852 @ 0xfffff0f4 │ │ │ │ - ldreq r9, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ + strbeq r4, [r3], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r4, [r3], #-3992 @ 0xfffff068 │ │ │ │ + ldreq sl, [r3], #-3852 @ 0xfffff0f4 │ │ │ │ + ldreq sl, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1066d0 <__cxa_atexit@plt+0xf9498> │ │ │ │ @@ -255275,16 +255275,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 106684 <__cxa_atexit@plt+0xf944c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 1066a4 <__cxa_atexit@plt+0xf946c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [r3], #-3812 @ 0xfffff11c │ │ │ │ - strbeq r3, [r3], #-3808 @ 0xfffff120 │ │ │ │ + strbeq r4, [r3], #-3796 @ 0xfffff12c │ │ │ │ + strbeq r4, [r3], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 10673c <__cxa_atexit@plt+0xf9504> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -255297,17 +255297,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 106718 <__cxa_atexit@plt+0xf94e0> │ │ │ │ - strbeq r3, [r3], #-3696 @ 0xfffff190 │ │ │ │ - strbeq r3, [r3], #-3692 @ 0xfffff194 │ │ │ │ - ldreq r9, [r3], #-3520 @ 0xfffff240 │ │ │ │ + strbeq r4, [r3], #-3680 @ 0xfffff1a0 │ │ │ │ + strbeq r4, [r3], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq sl, [r3], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 106784 <__cxa_atexit@plt+0xf954c> │ │ │ │ ldr r7, [pc, #44] @ 1067a0 <__cxa_atexit@plt+0xf9568> │ │ │ │ ldr r0, [pc, #44] @ 1067a4 <__cxa_atexit@plt+0xf956c> │ │ │ │ @@ -255318,68 +255318,68 @@ │ │ │ │ ldr r3, [pc, #16] @ 10679c <__cxa_atexit@plt+0xf9564> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r9, [r3], #-3488 @ 0xfffff260 │ │ │ │ - ldreq r9, [r3], #-3484 @ 0xfffff264 │ │ │ │ + ldreq sl, [r3], #-3488 @ 0xfffff260 │ │ │ │ + ldreq sl, [r3], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1067dc <__cxa_atexit@plt+0xf95a4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 1067e0 <__cxa_atexit@plt+0xf95a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r3], #-3540 @ 0xfffff22c │ │ │ │ - strbeq r3, [r3], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r4, [r3], #-3524 @ 0xfffff23c │ │ │ │ + strbeq r4, [r3], #-3520 @ 0xfffff240 │ │ │ │ ldr r3, [pc, #20] @ 106800 <__cxa_atexit@plt+0xf95c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r4, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r5, [r3], #-1072 @ 0xfffffbd0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ 106838 <__cxa_atexit@plt+0xf9600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r4, [r3], #-1032 @ 0xfffffbf8 │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r5, [r3], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10686c <__cxa_atexit@plt+0xf9634> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 106874 <__cxa_atexit@plt+0xf963c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ + b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ + strbeq r4, [r3], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1068c4 <__cxa_atexit@plt+0xf968c> │ │ │ │ ldr lr, [pc, #56] @ 1068cc <__cxa_atexit@plt+0xf9694> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -255390,20 +255390,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 1068d4 <__cxa_atexit@plt+0xf969c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [r3], #-3320 @ 0xfffff308 │ │ │ │ - strbeq r3, [r3], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r4, [r3], #-3304 @ 0xfffff318 │ │ │ │ + strbeq r4, [r3], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -255413,18 +255413,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 106928 <__cxa_atexit@plt+0xf96f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r3], #-3212 @ 0xfffff374 │ │ │ │ + strbeq r4, [r3], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255433,15 +255433,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -255470,35 +255470,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 106a14 <__cxa_atexit@plt+0xf97dc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r3, [r3], #-3028 @ 0xfffff42c │ │ │ │ + strbeq r4, [r3], #-3012 @ 0xfffff43c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 106a54 <__cxa_atexit@plt+0xf981c> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255511,15 +255511,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -255536,16 +255536,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r3, [r3], #-2800 @ 0xfffff510 │ │ │ │ - strbeq r3, [r3], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq r4, [r3], #-2784 @ 0xfffff520 │ │ │ │ + strbeq r4, [r3], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 106bac <__cxa_atexit@plt+0xf9974> │ │ │ │ ldr r3, [pc, #172] @ 106bdc <__cxa_atexit@plt+0xf99a4> │ │ │ │ @@ -255591,17 +255591,17 @@ │ │ │ │ b 106b48 <__cxa_atexit@plt+0xf9910> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 106b68 <__cxa_atexit@plt+0xf9930> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r3, [r3], #-2592 @ 0xfffff5e0 │ │ │ │ - strbeq r3, [r3], #-2588 @ 0xfffff5e4 │ │ │ │ - ldreq r9, [r3], #-2472 @ 0xfffff658 │ │ │ │ + strbeq r4, [r3], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq r4, [r3], #-2572 @ 0xfffff5f4 │ │ │ │ + ldreq sl, [r3], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 106c5c <__cxa_atexit@plt+0xf9a24> │ │ │ │ @@ -255630,16 +255630,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 106c10 <__cxa_atexit@plt+0xf99d8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 106c30 <__cxa_atexit@plt+0xf99f8> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [r3], #-2392 @ 0xfffff6a8 │ │ │ │ - strbeq r3, [r3], #-2388 @ 0xfffff6ac │ │ │ │ + strbeq r4, [r3], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq r4, [r3], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 106cc8 <__cxa_atexit@plt+0xf9a90> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -255652,16 +255652,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 106ca4 <__cxa_atexit@plt+0xf9a6c> │ │ │ │ - strbeq r3, [r3], #-2276 @ 0xfffff71c │ │ │ │ - strbeq r3, [r3], #-2272 @ 0xfffff720 │ │ │ │ + strbeq r4, [r3], #-2260 @ 0xfffff72c │ │ │ │ + strbeq r4, [r3], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 106d74 <__cxa_atexit@plt+0xf9b3c> │ │ │ │ ldr r3, [pc, #164] @ 106da4 <__cxa_atexit@plt+0xf9b6c> │ │ │ │ @@ -255705,16 +255705,16 @@ │ │ │ │ b 106d18 <__cxa_atexit@plt+0xf9ae0> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 106d38 <__cxa_atexit@plt+0xf9b00> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r3, [r3], #-2788 @ 0xfffff51c │ │ │ │ - ldreq r9, [r3], #-2020 @ 0xfffff81c │ │ │ │ + strbeq r4, [r3], #-2772 @ 0xfffff52c │ │ │ │ + ldreq sl, [r3], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 106e18 <__cxa_atexit@plt+0xf9be0> │ │ │ │ @@ -255741,15 +255741,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 106dd4 <__cxa_atexit@plt+0xf9b9c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 106df4 <__cxa_atexit@plt+0xf9bbc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [r3], #-2600 @ 0xfffff5d8 │ │ │ │ + strbeq r4, [r3], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 106e78 <__cxa_atexit@plt+0xf9c40> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -255760,59 +255760,59 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 106e5c <__cxa_atexit@plt+0xf9c24> │ │ │ │ - strbeq r3, [r3], #-2496 @ 0xfffff640 │ │ │ │ + strbeq r4, [r3], #-2480 @ 0xfffff650 │ │ │ │ ldr r7, [pc, #20] @ 106ea8 <__cxa_atexit@plt+0xf9c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-3044 @ 0xfffff41c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-3028 @ 0xfffff42c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 106ee0 <__cxa_atexit@plt+0xf9ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2988 @ 0xfffff454 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2972 @ 0xfffff464 │ │ │ │ ldr r7, [pc, #20] @ 106f00 <__cxa_atexit@plt+0xf9cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2956 @ 0xfffff474 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2940 @ 0xfffff484 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 106f38 <__cxa_atexit@plt+0xf9d00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2900 @ 0xfffff4ac │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 106f7c <__cxa_atexit@plt+0xf9d44> │ │ │ │ @@ -255820,89 +255820,89 @@ │ │ │ │ ldr r1, [pc, #48] @ 106f94 <__cxa_atexit@plt+0xf9d5c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 106f98 <__cxa_atexit@plt+0xf9d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-1548 @ 0xfffff9f4 │ │ │ │ - ldreq r9, [r3], #-1556 @ 0xfffff9ec │ │ │ │ - ldreq r9, [r3], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq sl, [r3], #-1548 @ 0xfffff9f4 │ │ │ │ + ldreq sl, [r3], #-1556 @ 0xfffff9ec │ │ │ │ + ldreq sl, [r3], #-1524 @ 0xfffffa0c │ │ │ │ ldr r7, [pc, #20] @ 106fb8 <__cxa_atexit@plt+0xf9d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2772 @ 0xfffff52c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2756 @ 0xfffff53c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 106ff0 <__cxa_atexit@plt+0xf9db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2716 @ 0xfffff564 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2700 @ 0xfffff574 │ │ │ │ ldr r7, [pc, #20] @ 107010 <__cxa_atexit@plt+0xf9dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2684 @ 0xfffff584 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2668 @ 0xfffff594 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107048 <__cxa_atexit@plt+0xf9e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2628 @ 0xfffff5bc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2612 @ 0xfffff5cc │ │ │ │ ldr r7, [pc, #20] @ 107068 <__cxa_atexit@plt+0xf9e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2596 @ 0xfffff5dc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2580 @ 0xfffff5ec │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1070a0 <__cxa_atexit@plt+0xf9e68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2540 @ 0xfffff614 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1070e4 <__cxa_atexit@plt+0xf9eac> │ │ │ │ @@ -255910,23 +255910,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 1070fc <__cxa_atexit@plt+0xf9ec4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107100 <__cxa_atexit@plt+0xf9ec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-1204 @ 0xfffffb4c │ │ │ │ - ldreq r9, [r3], #-1212 @ 0xfffffb44 │ │ │ │ - ldreq r9, [r3], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq sl, [r3], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq sl, [r3], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq sl, [r3], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107144 <__cxa_atexit@plt+0xf9f0c> │ │ │ │ @@ -255934,23 +255934,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10715c <__cxa_atexit@plt+0xf9f24> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107160 <__cxa_atexit@plt+0xf9f28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-1104 @ 0xfffffbb0 │ │ │ │ - ldreq r9, [r3], #-1120 @ 0xfffffba0 │ │ │ │ - ldreq r9, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ + ldreq sl, [r3], #-1104 @ 0xfffffbb0 │ │ │ │ + ldreq sl, [r3], #-1120 @ 0xfffffba0 │ │ │ │ + ldreq sl, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1071a4 <__cxa_atexit@plt+0xf9f6c> │ │ │ │ @@ -255958,89 +255958,89 @@ │ │ │ │ ldr r1, [pc, #48] @ 1071bc <__cxa_atexit@plt+0xf9f84> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 1071c0 <__cxa_atexit@plt+0xf9f88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-1004 @ 0xfffffc14 │ │ │ │ - ldreq r9, [r3], #-1028 @ 0xfffffbfc │ │ │ │ - ldreq r9, [r3], #-996 @ 0xfffffc1c │ │ │ │ + ldreq sl, [r3], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq sl, [r3], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq sl, [r3], #-996 @ 0xfffffc1c │ │ │ │ ldr r7, [pc, #20] @ 1071e0 <__cxa_atexit@plt+0xf9fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2220 @ 0xfffff754 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2204 @ 0xfffff764 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107218 <__cxa_atexit@plt+0xf9fe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2164 @ 0xfffff78c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2148 @ 0xfffff79c │ │ │ │ ldr r7, [pc, #20] @ 107238 <__cxa_atexit@plt+0xfa000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2132 @ 0xfffff7ac │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2116 @ 0xfffff7bc │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107270 <__cxa_atexit@plt+0xfa038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2076 @ 0xfffff7e4 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2060 @ 0xfffff7f4 │ │ │ │ ldr r7, [pc, #20] @ 107290 <__cxa_atexit@plt+0xfa058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-2044 @ 0xfffff804 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-2028 @ 0xfffff814 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1072c8 <__cxa_atexit@plt+0xfa090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1988 @ 0xfffff83c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10730c <__cxa_atexit@plt+0xfa0d4> │ │ │ │ @@ -256048,23 +256048,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 107324 <__cxa_atexit@plt+0xfa0ec> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107328 <__cxa_atexit@plt+0xfa0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-676 @ 0xfffffd5c │ │ │ │ - ldreq r9, [r3], #-684 @ 0xfffffd54 │ │ │ │ - ldreq r9, [r3], #-652 @ 0xfffffd74 │ │ │ │ + ldreq sl, [r3], #-676 @ 0xfffffd5c │ │ │ │ + ldreq sl, [r3], #-684 @ 0xfffffd54 │ │ │ │ + ldreq sl, [r3], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10736c <__cxa_atexit@plt+0xfa134> │ │ │ │ @@ -256072,89 +256072,89 @@ │ │ │ │ ldr r1, [pc, #48] @ 107384 <__cxa_atexit@plt+0xfa14c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107388 <__cxa_atexit@plt+0xfa150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-576 @ 0xfffffdc0 │ │ │ │ - ldreq r9, [r3], #-592 @ 0xfffffdb0 │ │ │ │ - ldreq r9, [r3], #-560 @ 0xfffffdd0 │ │ │ │ + ldreq sl, [r3], #-576 @ 0xfffffdc0 │ │ │ │ + ldreq sl, [r3], #-592 @ 0xfffffdb0 │ │ │ │ + ldreq sl, [r3], #-560 @ 0xfffffdd0 │ │ │ │ ldr r7, [pc, #20] @ 1073a8 <__cxa_atexit@plt+0xfa170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1764 @ 0xfffff91c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1748 @ 0xfffff92c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1073e0 <__cxa_atexit@plt+0xfa1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1708 @ 0xfffff954 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1692 @ 0xfffff964 │ │ │ │ ldr r7, [pc, #20] @ 107400 <__cxa_atexit@plt+0xfa1c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1676 @ 0xfffff974 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1660 @ 0xfffff984 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107438 <__cxa_atexit@plt+0xfa200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1620 @ 0xfffff9ac │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1604 @ 0xfffff9bc │ │ │ │ ldr r7, [pc, #20] @ 107458 <__cxa_atexit@plt+0xfa220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1588 @ 0xfffff9cc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1572 @ 0xfffff9dc │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107490 <__cxa_atexit@plt+0xfa258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1532 @ 0xfffffa04 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1074d4 <__cxa_atexit@plt+0xfa29c> │ │ │ │ @@ -256162,23 +256162,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 1074ec <__cxa_atexit@plt+0xfa2b4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 1074f0 <__cxa_atexit@plt+0xfa2b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-240 @ 0xffffff10 │ │ │ │ - ldreq r9, [r3], #-248 @ 0xffffff08 │ │ │ │ - ldreq r9, [r3], #-216 @ 0xffffff28 │ │ │ │ + ldreq sl, [r3], #-240 @ 0xffffff10 │ │ │ │ + ldreq sl, [r3], #-248 @ 0xffffff08 │ │ │ │ + ldreq sl, [r3], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107534 <__cxa_atexit@plt+0xfa2fc> │ │ │ │ @@ -256186,23 +256186,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10754c <__cxa_atexit@plt+0xfa314> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107550 <__cxa_atexit@plt+0xfa318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-140 @ 0xffffff74 │ │ │ │ - ldreq r9, [r3], #-156 @ 0xffffff64 │ │ │ │ - ldreq r9, [r3], #-124 @ 0xffffff84 │ │ │ │ + ldreq sl, [r3], #-140 @ 0xffffff74 │ │ │ │ + ldreq sl, [r3], #-156 @ 0xffffff64 │ │ │ │ + ldreq sl, [r3], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107594 <__cxa_atexit@plt+0xfa35c> │ │ │ │ @@ -256210,23 +256210,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 1075ac <__cxa_atexit@plt+0xfa374> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 1075b0 <__cxa_atexit@plt+0xfa378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r3], #-40 @ 0xffffffd8 │ │ │ │ - ldreq r9, [r3], #-64 @ 0xffffffc0 │ │ │ │ - ldreq r9, [r3], #-32 @ 0xffffffe0 │ │ │ │ + ldreq sl, [r3], #-40 @ 0xffffffd8 │ │ │ │ + ldreq sl, [r3], #-64 @ 0xffffffc0 │ │ │ │ + ldreq sl, [r3], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1075f4 <__cxa_atexit@plt+0xfa3bc> │ │ │ │ @@ -256234,67 +256234,67 @@ │ │ │ │ ldr r1, [pc, #48] @ 10760c <__cxa_atexit@plt+0xfa3d4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107610 <__cxa_atexit@plt+0xfa3d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-4020 @ 0xfffff04c │ │ │ │ - ldreq r8, [r3], #-4068 @ 0xfffff01c │ │ │ │ - ldreq r8, [r3], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r9, [r3], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r9, [r3], #-4068 @ 0xfffff01c │ │ │ │ + ldreq r9, [r3], #-4036 @ 0xfffff03c │ │ │ │ ldr r7, [pc, #20] @ 107630 <__cxa_atexit@plt+0xfa3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1116 @ 0xfffffba4 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1100 @ 0xfffffbb4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107668 <__cxa_atexit@plt+0xfa430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1060 @ 0xfffffbdc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1044 @ 0xfffffbec │ │ │ │ ldr r7, [pc, #20] @ 107688 <__cxa_atexit@plt+0xfa450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-1028 @ 0xfffffbfc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-1012 @ 0xfffffc0c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1076c0 <__cxa_atexit@plt+0xfa488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-972 @ 0xfffffc34 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107704 <__cxa_atexit@plt+0xfa4cc> │ │ │ │ @@ -256302,89 +256302,89 @@ │ │ │ │ ldr r1, [pc, #48] @ 10771c <__cxa_atexit@plt+0xfa4e4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107720 <__cxa_atexit@plt+0xfa4e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-3800 @ 0xfffff128 │ │ │ │ - ldreq r8, [r3], #-3808 @ 0xfffff120 │ │ │ │ - ldreq r8, [r3], #-3776 @ 0xfffff140 │ │ │ │ + ldreq r9, [r3], #-3800 @ 0xfffff128 │ │ │ │ + ldreq r9, [r3], #-3808 @ 0xfffff120 │ │ │ │ + ldreq r9, [r3], #-3776 @ 0xfffff140 │ │ │ │ ldr r7, [pc, #20] @ 107740 <__cxa_atexit@plt+0xfa508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-844 @ 0xfffffcb4 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-828 @ 0xfffffcc4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107778 <__cxa_atexit@plt+0xfa540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-788 @ 0xfffffcec │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-772 @ 0xfffffcfc │ │ │ │ ldr r7, [pc, #20] @ 107798 <__cxa_atexit@plt+0xfa560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-756 @ 0xfffffd0c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-740 @ 0xfffffd1c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1077d0 <__cxa_atexit@plt+0xfa598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-700 @ 0xfffffd44 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-684 @ 0xfffffd54 │ │ │ │ ldr r7, [pc, #20] @ 1077f0 <__cxa_atexit@plt+0xfa5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-668 @ 0xfffffd64 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-652 @ 0xfffffd74 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107828 <__cxa_atexit@plt+0xfa5f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-612 @ 0xfffffd9c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10786c <__cxa_atexit@plt+0xfa634> │ │ │ │ @@ -256392,23 +256392,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 107884 <__cxa_atexit@plt+0xfa64c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107888 <__cxa_atexit@plt+0xfa650> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r8, [r3], #-3464 @ 0xfffff278 │ │ │ │ - ldreq r8, [r3], #-3432 @ 0xfffff298 │ │ │ │ + ldreq r9, [r3], #-3456 @ 0xfffff280 │ │ │ │ + ldreq r9, [r3], #-3464 @ 0xfffff278 │ │ │ │ + ldreq r9, [r3], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1078cc <__cxa_atexit@plt+0xfa694> │ │ │ │ @@ -256416,23 +256416,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 1078e4 <__cxa_atexit@plt+0xfa6ac> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 1078e8 <__cxa_atexit@plt+0xfa6b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-3356 @ 0xfffff2e4 │ │ │ │ - ldreq r8, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ - ldreq r8, [r3], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq r9, [r3], #-3356 @ 0xfffff2e4 │ │ │ │ + ldreq r9, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ + ldreq r9, [r3], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10792c <__cxa_atexit@plt+0xfa6f4> │ │ │ │ @@ -256440,89 +256440,89 @@ │ │ │ │ ldr r1, [pc, #48] @ 107944 <__cxa_atexit@plt+0xfa70c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107948 <__cxa_atexit@plt+0xfa710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-3256 @ 0xfffff348 │ │ │ │ - ldreq r8, [r3], #-3280 @ 0xfffff330 │ │ │ │ - ldreq r8, [r3], #-3248 @ 0xfffff350 │ │ │ │ + ldreq r9, [r3], #-3256 @ 0xfffff348 │ │ │ │ + ldreq r9, [r3], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r9, [r3], #-3248 @ 0xfffff350 │ │ │ │ ldr r7, [pc, #20] @ 107968 <__cxa_atexit@plt+0xfa730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-292 @ 0xfffffedc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-276 @ 0xfffffeec │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1079a0 <__cxa_atexit@plt+0xfa768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-236 @ 0xffffff14 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-220 @ 0xffffff24 │ │ │ │ ldr r7, [pc, #20] @ 1079c0 <__cxa_atexit@plt+0xfa788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-204 @ 0xffffff34 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-188 @ 0xffffff44 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 1079f8 <__cxa_atexit@plt+0xfa7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-148 @ 0xffffff6c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-132 @ 0xffffff7c │ │ │ │ ldr r7, [pc, #20] @ 107a18 <__cxa_atexit@plt+0xfa7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-116 @ 0xffffff8c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107a50 <__cxa_atexit@plt+0xfa818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r3, [r3], #-60 @ 0xffffffc4 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r4, [r3], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107a94 <__cxa_atexit@plt+0xfa85c> │ │ │ │ @@ -256530,23 +256530,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 107aac <__cxa_atexit@plt+0xfa874> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107ab0 <__cxa_atexit@plt+0xfa878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-2928 @ 0xfffff490 │ │ │ │ - ldreq r8, [r3], #-2936 @ 0xfffff488 │ │ │ │ - ldreq r8, [r3], #-2904 @ 0xfffff4a8 │ │ │ │ + ldreq r9, [r3], #-2928 @ 0xfffff490 │ │ │ │ + ldreq r9, [r3], #-2936 @ 0xfffff488 │ │ │ │ + ldreq r9, [r3], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107af4 <__cxa_atexit@plt+0xfa8bc> │ │ │ │ @@ -256554,89 +256554,89 @@ │ │ │ │ ldr r1, [pc, #48] @ 107b0c <__cxa_atexit@plt+0xfa8d4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107b10 <__cxa_atexit@plt+0xfa8d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-2828 @ 0xfffff4f4 │ │ │ │ - ldreq r8, [r3], #-2844 @ 0xfffff4e4 │ │ │ │ - ldreq r8, [r3], #-2812 @ 0xfffff504 │ │ │ │ + ldreq r9, [r3], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r9, [r3], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq r9, [r3], #-2812 @ 0xfffff504 │ │ │ │ ldr r7, [pc, #20] @ 107b30 <__cxa_atexit@plt+0xfa8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r2, [r3], #-3932 @ 0xfffff0a4 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r3, [r3], #-3916 @ 0xfffff0b4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107b68 <__cxa_atexit@plt+0xfa930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r2, [r3], #-3876 @ 0xfffff0dc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r3, [r3], #-3860 @ 0xfffff0ec │ │ │ │ ldr r7, [pc, #20] @ 107b88 <__cxa_atexit@plt+0xfa950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r2, [r3], #-3844 @ 0xfffff0fc │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r3, [r3], #-3828 @ 0xfffff10c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107bc0 <__cxa_atexit@plt+0xfa988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r2, [r3], #-3788 @ 0xfffff134 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r3, [r3], #-3772 @ 0xfffff144 │ │ │ │ ldr r7, [pc, #20] @ 107be0 <__cxa_atexit@plt+0xfa9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r2, [r3], #-3756 @ 0xfffff154 │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r3, [r3], #-3740 @ 0xfffff164 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 107c18 <__cxa_atexit@plt+0xfa9e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - strbeq r2, [r3], #-3700 @ 0xfffff18c │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r3, [r3], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107c5c <__cxa_atexit@plt+0xfaa24> │ │ │ │ @@ -256644,23 +256644,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 107c74 <__cxa_atexit@plt+0xfaa3c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107c78 <__cxa_atexit@plt+0xfaa40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-2492 @ 0xfffff644 │ │ │ │ - ldreq r8, [r3], #-2500 @ 0xfffff63c │ │ │ │ - ldreq r8, [r3], #-2468 @ 0xfffff65c │ │ │ │ + ldreq r9, [r3], #-2492 @ 0xfffff644 │ │ │ │ + ldreq r9, [r3], #-2500 @ 0xfffff63c │ │ │ │ + ldreq r9, [r3], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107cbc <__cxa_atexit@plt+0xfaa84> │ │ │ │ @@ -256668,23 +256668,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 107cd4 <__cxa_atexit@plt+0xfaa9c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107cd8 <__cxa_atexit@plt+0xfaaa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-2392 @ 0xfffff6a8 │ │ │ │ - ldreq r8, [r3], #-2408 @ 0xfffff698 │ │ │ │ - ldreq r8, [r3], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq r9, [r3], #-2392 @ 0xfffff6a8 │ │ │ │ + ldreq r9, [r3], #-2408 @ 0xfffff698 │ │ │ │ + ldreq r9, [r3], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107d1c <__cxa_atexit@plt+0xfaae4> │ │ │ │ @@ -256692,23 +256692,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 107d34 <__cxa_atexit@plt+0xfaafc> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107d38 <__cxa_atexit@plt+0xfab00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-2292 @ 0xfffff70c │ │ │ │ - ldreq r8, [r3], #-2316 @ 0xfffff6f4 │ │ │ │ - ldreq r8, [r3], #-2284 @ 0xfffff714 │ │ │ │ + ldreq r9, [r3], #-2292 @ 0xfffff70c │ │ │ │ + ldreq r9, [r3], #-2316 @ 0xfffff6f4 │ │ │ │ + ldreq r9, [r3], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107d7c <__cxa_atexit@plt+0xfab44> │ │ │ │ @@ -256716,23 +256716,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 107d94 <__cxa_atexit@plt+0xfab5c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 4018f4 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f47a4> │ │ │ │ ldr r7, [pc, #20] @ 107d98 <__cxa_atexit@plt+0xfab60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-2176 @ 0xfffff780 │ │ │ │ - ldreq r8, [r3], #-2224 @ 0xfffff750 │ │ │ │ - ldreq r8, [r3], #-2192 @ 0xfffff770 │ │ │ │ + ldreq r9, [r3], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r9, [r3], #-2224 @ 0xfffff750 │ │ │ │ + ldreq r9, [r3], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107de8 <__cxa_atexit@plt+0xfabb0> │ │ │ │ ldr lr, [pc, #56] @ 107df0 <__cxa_atexit@plt+0xfabb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -256743,20 +256743,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 107df8 <__cxa_atexit@plt+0xfabc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [r3], #-2004 @ 0xfffff82c │ │ │ │ - strbeq r2, [r3], #-2220 @ 0xfffff754 │ │ │ │ + strbeq r3, [r3], #-1988 @ 0xfffff83c │ │ │ │ + strbeq r3, [r3], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -256768,26 +256768,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 107e4c <__cxa_atexit@plt+0xfac14> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256795,15 +256795,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 107ec8 <__cxa_atexit@plt+0xfac90> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -256828,34 +256828,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 107f4c <__cxa_atexit@plt+0xfad14> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r2, [r3], #-1684 @ 0xfffff96c │ │ │ │ + strbeq r3, [r3], #-1668 @ 0xfffff97c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 107f88 <__cxa_atexit@plt+0xfad50> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256867,15 +256867,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -256892,16 +256892,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r3], #-1472 @ 0xfffffa40 │ │ │ │ - strbeq r2, [r3], #-2516 @ 0xfffff62c │ │ │ │ + strbeq r3, [r3], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r3, [r3], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10808c <__cxa_atexit@plt+0xfae54> │ │ │ │ ldr lr, [pc, #56] @ 108094 <__cxa_atexit@plt+0xfae5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -256912,20 +256912,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10809c <__cxa_atexit@plt+0xfae64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [r3], #-1328 @ 0xfffffad0 │ │ │ │ - strbeq r2, [r3], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r3, [r3], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r3, [r3], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -256937,26 +256937,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 1080f0 <__cxa_atexit@plt+0xfaeb8> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256964,15 +256964,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10816c <__cxa_atexit@plt+0xfaf34> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -256997,34 +256997,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 1081f0 <__cxa_atexit@plt+0xfafb8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r2, [r3], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r3, [r3], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10822c <__cxa_atexit@plt+0xfaff4> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257036,15 +257036,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -257061,16 +257061,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r3], #-796 @ 0xfffffce4 │ │ │ │ - strbeq r2, [r3], #-1840 @ 0xfffff8d0 │ │ │ │ + strbeq r3, [r3], #-780 @ 0xfffffcf4 │ │ │ │ + strbeq r3, [r3], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108330 <__cxa_atexit@plt+0xfb0f8> │ │ │ │ ldr lr, [pc, #56] @ 108338 <__cxa_atexit@plt+0xfb100> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -257081,20 +257081,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 108340 <__cxa_atexit@plt+0xfb108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [r3], #-652 @ 0xfffffd74 │ │ │ │ - strbeq r2, [r3], #-868 @ 0xfffffc9c │ │ │ │ + strbeq r3, [r3], #-636 @ 0xfffffd84 │ │ │ │ + strbeq r3, [r3], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -257106,26 +257106,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 108394 <__cxa_atexit@plt+0xfb15c> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257133,15 +257133,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 108410 <__cxa_atexit@plt+0xfb1d8> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -257166,34 +257166,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 108494 <__cxa_atexit@plt+0xfb25c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r2, [r3], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq r3, [r3], #-316 @ 0xfffffec4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 1084d0 <__cxa_atexit@plt+0xfb298> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257205,15 +257205,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -257230,16 +257230,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r2, [r3], #-120 @ 0xffffff88 │ │ │ │ - strbeq r2, [r3], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq r3, [r3], #-104 @ 0xffffff98 │ │ │ │ + strbeq r3, [r3], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1085c8 <__cxa_atexit@plt+0xfb390> │ │ │ │ @@ -257247,23 +257247,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 1085e0 <__cxa_atexit@plt+0xfb3a8> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 1085e4 <__cxa_atexit@plt+0xfb3ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r3], #-124 @ 0xffffff84 │ │ │ │ - ldreq r8, [r3], #-124 @ 0xffffff84 │ │ │ │ - ldreq r8, [r3], #-96 @ 0xffffffa0 │ │ │ │ + ldreq r9, [r3], #-124 @ 0xffffff84 │ │ │ │ + ldreq r9, [r3], #-124 @ 0xffffff84 │ │ │ │ + ldreq r9, [r3], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108634 <__cxa_atexit@plt+0xfb3fc> │ │ │ │ ldr lr, [pc, #56] @ 10863c <__cxa_atexit@plt+0xfb404> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -257274,20 +257274,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 108644 <__cxa_atexit@plt+0xfb40c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3], #-3976 @ 0xfffff078 │ │ │ │ - strbeq r2, [r3], #-96 @ 0xffffffa0 │ │ │ │ + strbeq r2, [r3], #-3960 @ 0xfffff088 │ │ │ │ + strbeq r3, [r3], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -257299,26 +257299,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 108698 <__cxa_atexit@plt+0xfb460> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257326,15 +257326,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 108714 <__cxa_atexit@plt+0xfb4dc> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -257359,34 +257359,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 108798 <__cxa_atexit@plt+0xfb560> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r1, [r3], #-3656 @ 0xfffff1b8 │ │ │ │ + strbeq r2, [r3], #-3640 @ 0xfffff1c8 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 1087d4 <__cxa_atexit@plt+0xfb59c> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257398,15 +257398,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -257423,16 +257423,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r3], #-3444 @ 0xfffff28c │ │ │ │ - strbeq r2, [r3], #-392 @ 0xfffffe78 │ │ │ │ + strbeq r2, [r3], #-3428 @ 0xfffff29c │ │ │ │ + strbeq r3, [r3], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1088cc <__cxa_atexit@plt+0xfb694> │ │ │ │ @@ -257440,23 +257440,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 1088e4 <__cxa_atexit@plt+0xfb6ac> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 1088e8 <__cxa_atexit@plt+0xfb6b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r3], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r7, [r3], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r7, [r3], #-3428 @ 0xfffff29c │ │ │ │ + ldreq r8, [r3], #-3456 @ 0xfffff280 │ │ │ │ + ldreq r8, [r3], #-3456 @ 0xfffff280 │ │ │ │ + ldreq r8, [r3], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108938 <__cxa_atexit@plt+0xfb700> │ │ │ │ ldr lr, [pc, #56] @ 108940 <__cxa_atexit@plt+0xfb708> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -257467,20 +257467,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 108948 <__cxa_atexit@plt+0xfb710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3], #-3204 @ 0xfffff37c │ │ │ │ - strbeq r1, [r3], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq r2, [r3], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r2, [r3], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -257492,26 +257492,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10899c <__cxa_atexit@plt+0xfb764> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257519,15 +257519,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 108a18 <__cxa_atexit@plt+0xfb7e0> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -257552,34 +257552,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 108a9c <__cxa_atexit@plt+0xfb864> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r1, [r3], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq r2, [r3], #-2868 @ 0xfffff4cc │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 108ad8 <__cxa_atexit@plt+0xfb8a0> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257591,15 +257591,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -257616,16 +257616,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r3], #-2672 @ 0xfffff590 │ │ │ │ - strbeq r1, [r3], #-3716 @ 0xfffff17c │ │ │ │ + strbeq r2, [r3], #-2656 @ 0xfffff5a0 │ │ │ │ + strbeq r2, [r3], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108bdc <__cxa_atexit@plt+0xfb9a4> │ │ │ │ ldr lr, [pc, #56] @ 108be4 <__cxa_atexit@plt+0xfb9ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -257636,20 +257636,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 108bec <__cxa_atexit@plt+0xfb9b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3], #-2528 @ 0xfffff620 │ │ │ │ - strbeq r1, [r3], #-2744 @ 0xfffff548 │ │ │ │ + strbeq r2, [r3], #-2512 @ 0xfffff630 │ │ │ │ + strbeq r2, [r3], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -257661,26 +257661,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 108c40 <__cxa_atexit@plt+0xfba08> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257688,15 +257688,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 108cbc <__cxa_atexit@plt+0xfba84> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -257721,34 +257721,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 108d40 <__cxa_atexit@plt+0xfbb08> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r1, [r3], #-2208 @ 0xfffff760 │ │ │ │ + strbeq r2, [r3], #-2192 @ 0xfffff770 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 108d7c <__cxa_atexit@plt+0xfbb44> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257760,15 +257760,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -257785,16 +257785,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r3], #-1996 @ 0xfffff834 │ │ │ │ - strbeq r1, [r3], #-3040 @ 0xfffff420 │ │ │ │ + strbeq r2, [r3], #-1980 @ 0xfffff844 │ │ │ │ + strbeq r2, [r3], #-3024 @ 0xfffff430 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 108e74 <__cxa_atexit@plt+0xfbc3c> │ │ │ │ @@ -257802,23 +257802,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 108e8c <__cxa_atexit@plt+0xfbc54> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 108e90 <__cxa_atexit@plt+0xfbc58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r3], #-2020 @ 0xfffff81c │ │ │ │ - ldreq r7, [r3], #-2020 @ 0xfffff81c │ │ │ │ - ldreq r7, [r3], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r8, [r3], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r8, [r3], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r8, [r3], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108ee0 <__cxa_atexit@plt+0xfbca8> │ │ │ │ ldr lr, [pc, #56] @ 108ee8 <__cxa_atexit@plt+0xfbcb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -257829,20 +257829,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 108ef0 <__cxa_atexit@plt+0xfbcb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3], #-1756 @ 0xfffff924 │ │ │ │ - strbeq r1, [r3], #-1972 @ 0xfffff84c │ │ │ │ + strbeq r2, [r3], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r2, [r3], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -257854,26 +257854,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 108f44 <__cxa_atexit@plt+0xfbd0c> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257881,15 +257881,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 108fc0 <__cxa_atexit@plt+0xfbd88> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -257914,34 +257914,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 109044 <__cxa_atexit@plt+0xfbe0c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r1, [r3], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq r2, [r3], #-1420 @ 0xfffffa74 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 109080 <__cxa_atexit@plt+0xfbe48> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257953,15 +257953,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -257978,16 +257978,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r3], #-1224 @ 0xfffffb38 │ │ │ │ - strbeq r1, [r3], #-2268 @ 0xfffff724 │ │ │ │ + strbeq r2, [r3], #-1208 @ 0xfffffb48 │ │ │ │ + strbeq r2, [r3], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109178 <__cxa_atexit@plt+0xfbf40> │ │ │ │ @@ -257995,23 +257995,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 109190 <__cxa_atexit@plt+0xfbf58> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 109194 <__cxa_atexit@plt+0xfbf5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r3], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq r7, [r3], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq r7, [r3], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq r8, [r3], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq r8, [r3], #-1256 @ 0xfffffb18 │ │ │ │ + ldreq r8, [r3], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1091d8 <__cxa_atexit@plt+0xfbfa0> │ │ │ │ @@ -258019,23 +258019,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 1091f0 <__cxa_atexit@plt+0xfbfb8> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 1091f4 <__cxa_atexit@plt+0xfbfbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r3], #-1164 @ 0xfffffb74 │ │ │ │ - ldreq r7, [r3], #-1148 @ 0xfffffb84 │ │ │ │ - ldreq r7, [r3], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq r8, [r3], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq r8, [r3], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r8, [r3], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109244 <__cxa_atexit@plt+0xfc00c> │ │ │ │ ldr lr, [pc, #56] @ 10924c <__cxa_atexit@plt+0xfc014> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -258046,20 +258046,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 109254 <__cxa_atexit@plt+0xfc01c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3], #-888 @ 0xfffffc88 │ │ │ │ - strbeq r1, [r3], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r2, [r3], #-872 @ 0xfffffc98 │ │ │ │ + strbeq r2, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -258071,26 +258071,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 1092a8 <__cxa_atexit@plt+0xfc070> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258098,15 +258098,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 109324 <__cxa_atexit@plt+0xfc0ec> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -258131,34 +258131,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 1093a8 <__cxa_atexit@plt+0xfc170> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r1, [r3], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq r2, [r3], #-552 @ 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 1093e4 <__cxa_atexit@plt+0xfc1ac> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258170,15 +258170,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -258195,16 +258195,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r3], #-356 @ 0xfffffe9c │ │ │ │ - strbeq r1, [r3], #-1400 @ 0xfffffa88 │ │ │ │ + strbeq r2, [r3], #-340 @ 0xfffffeac │ │ │ │ + strbeq r2, [r3], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1094e8 <__cxa_atexit@plt+0xfc2b0> │ │ │ │ ldr lr, [pc, #56] @ 1094f0 <__cxa_atexit@plt+0xfc2b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -258215,20 +258215,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 1094f8 <__cxa_atexit@plt+0xfc2c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3], #-212 @ 0xffffff2c │ │ │ │ - strbeq r1, [r3], #-428 @ 0xfffffe54 │ │ │ │ + strbeq r2, [r3], #-196 @ 0xffffff3c │ │ │ │ + strbeq r2, [r3], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -258240,26 +258240,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10954c <__cxa_atexit@plt+0xfc314> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258267,15 +258267,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1095c8 <__cxa_atexit@plt+0xfc390> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -258300,34 +258300,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10964c <__cxa_atexit@plt+0xfc414> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r0, [r3], #-3988 @ 0xfffff06c │ │ │ │ + strbeq r1, [r3], #-3972 @ 0xfffff07c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 109688 <__cxa_atexit@plt+0xfc450> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258339,15 +258339,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -258364,16 +258364,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r3], #-3776 @ 0xfffff140 │ │ │ │ - strbeq r1, [r3], #-724 @ 0xfffffd2c │ │ │ │ + strbeq r1, [r3], #-3760 @ 0xfffff150 │ │ │ │ + strbeq r2, [r3], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109780 <__cxa_atexit@plt+0xfc548> │ │ │ │ @@ -258381,23 +258381,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 109798 <__cxa_atexit@plt+0xfc560> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10979c <__cxa_atexit@plt+0xfc564> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r3], #-3824 @ 0xfffff110 │ │ │ │ - ldreq r6, [r3], #-3824 @ 0xfffff110 │ │ │ │ - ldreq r6, [r3], #-3796 @ 0xfffff12c │ │ │ │ + ldreq r7, [r3], #-3824 @ 0xfffff110 │ │ │ │ + ldreq r7, [r3], #-3824 @ 0xfffff110 │ │ │ │ + ldreq r7, [r3], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1097ec <__cxa_atexit@plt+0xfc5b4> │ │ │ │ ldr lr, [pc, #56] @ 1097f4 <__cxa_atexit@plt+0xfc5bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -258408,20 +258408,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 1097fc <__cxa_atexit@plt+0xfc5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r3], #-3536 @ 0xfffff230 │ │ │ │ - strbeq r0, [r3], #-3752 @ 0xfffff158 │ │ │ │ + strbeq r1, [r3], #-3520 @ 0xfffff240 │ │ │ │ + strbeq r1, [r3], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -258433,26 +258433,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 109850 <__cxa_atexit@plt+0xfc618> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258460,15 +258460,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1098cc <__cxa_atexit@plt+0xfc694> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -258493,34 +258493,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 109950 <__cxa_atexit@plt+0xfc718> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r0, [r3], #-3216 @ 0xfffff370 │ │ │ │ + strbeq r1, [r3], #-3200 @ 0xfffff380 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10998c <__cxa_atexit@plt+0xfc754> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258532,15 +258532,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -258557,16 +258557,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r3], #-3004 @ 0xfffff444 │ │ │ │ - strbeq r0, [r3], #-4048 @ 0xfffff030 │ │ │ │ + strbeq r1, [r3], #-2988 @ 0xfffff454 │ │ │ │ + strbeq r1, [r3], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109a84 <__cxa_atexit@plt+0xfc84c> │ │ │ │ @@ -258574,23 +258574,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 109a9c <__cxa_atexit@plt+0xfc864> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 109aa0 <__cxa_atexit@plt+0xfc868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r3], #-3060 @ 0xfffff40c │ │ │ │ - ldreq r6, [r3], #-3060 @ 0xfffff40c │ │ │ │ - ldreq r6, [r3], #-3032 @ 0xfffff428 │ │ │ │ + ldreq r7, [r3], #-3060 @ 0xfffff40c │ │ │ │ + ldreq r7, [r3], #-3060 @ 0xfffff40c │ │ │ │ + ldreq r7, [r3], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109af0 <__cxa_atexit@plt+0xfc8b8> │ │ │ │ ldr lr, [pc, #56] @ 109af8 <__cxa_atexit@plt+0xfc8c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -258601,20 +258601,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 109b00 <__cxa_atexit@plt+0xfc8c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r3], #-2764 @ 0xfffff534 │ │ │ │ - strbeq r0, [r3], #-2980 @ 0xfffff45c │ │ │ │ + strbeq r1, [r3], #-2748 @ 0xfffff544 │ │ │ │ + strbeq r1, [r3], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -258626,26 +258626,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 109b54 <__cxa_atexit@plt+0xfc91c> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258653,15 +258653,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 109bd0 <__cxa_atexit@plt+0xfc998> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -258686,34 +258686,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 109c54 <__cxa_atexit@plt+0xfca1c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r0, [r3], #-2444 @ 0xfffff674 │ │ │ │ + strbeq r1, [r3], #-2428 @ 0xfffff684 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 109c90 <__cxa_atexit@plt+0xfca58> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258725,15 +258725,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -258750,16 +258750,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r3], #-2232 @ 0xfffff748 │ │ │ │ - strbeq r0, [r3], #-3276 @ 0xfffff334 │ │ │ │ + strbeq r1, [r3], #-2216 @ 0xfffff758 │ │ │ │ + strbeq r1, [r3], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109d94 <__cxa_atexit@plt+0xfcb5c> │ │ │ │ ldr lr, [pc, #56] @ 109d9c <__cxa_atexit@plt+0xfcb64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -258770,20 +258770,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 109da4 <__cxa_atexit@plt+0xfcb6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r3], #-2088 @ 0xfffff7d8 │ │ │ │ - strbeq r0, [r3], #-2304 @ 0xfffff700 │ │ │ │ + strbeq r1, [r3], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r1, [r3], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -258795,26 +258795,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 109df8 <__cxa_atexit@plt+0xfcbc0> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258822,15 +258822,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 109e74 <__cxa_atexit@plt+0xfcc3c> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -258855,34 +258855,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 109ef8 <__cxa_atexit@plt+0xfccc0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r0, [r3], #-1768 @ 0xfffff918 │ │ │ │ + strbeq r1, [r3], #-1752 @ 0xfffff928 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 109f34 <__cxa_atexit@plt+0xfccfc> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258894,15 +258894,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -258919,16 +258919,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r3], #-1556 @ 0xfffff9ec │ │ │ │ - strbeq r0, [r3], #-2600 @ 0xfffff5d8 │ │ │ │ + strbeq r1, [r3], #-1540 @ 0xfffff9fc │ │ │ │ + strbeq r1, [r3], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a02c <__cxa_atexit@plt+0xfcdf4> │ │ │ │ @@ -258936,23 +258936,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10a044 <__cxa_atexit@plt+0xfce0c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10a048 <__cxa_atexit@plt+0xfce10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r3], #-1624 @ 0xfffff9a8 │ │ │ │ - ldreq r6, [r3], #-1624 @ 0xfffff9a8 │ │ │ │ - ldreq r6, [r3], #-1596 @ 0xfffff9c4 │ │ │ │ + ldreq r7, [r3], #-1624 @ 0xfffff9a8 │ │ │ │ + ldreq r7, [r3], #-1624 @ 0xfffff9a8 │ │ │ │ + ldreq r7, [r3], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a08c <__cxa_atexit@plt+0xfce54> │ │ │ │ @@ -258960,23 +258960,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10a0a4 <__cxa_atexit@plt+0xfce6c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10a0a8 <__cxa_atexit@plt+0xfce70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r3], #-1532 @ 0xfffffa04 │ │ │ │ - ldreq r6, [r3], #-1524 @ 0xfffffa0c │ │ │ │ - ldreq r6, [r3], #-1504 @ 0xfffffa20 │ │ │ │ + ldreq r7, [r3], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq r7, [r3], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq r7, [r3], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a0ec <__cxa_atexit@plt+0xfceb4> │ │ │ │ @@ -258984,23 +258984,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10a104 <__cxa_atexit@plt+0xfcecc> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10a108 <__cxa_atexit@plt+0xfced0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r3], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq r6, [r3], #-1408 @ 0xfffffa80 │ │ │ │ - ldreq r6, [r3], #-1412 @ 0xfffffa7c │ │ │ │ + ldreq r7, [r3], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq r7, [r3], #-1408 @ 0xfffffa80 │ │ │ │ + ldreq r7, [r3], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a158 <__cxa_atexit@plt+0xfcf20> │ │ │ │ ldr lr, [pc, #56] @ 10a160 <__cxa_atexit@plt+0xfcf28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -259011,20 +259011,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10a168 <__cxa_atexit@plt+0xfcf30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r3], #-1124 @ 0xfffffb9c │ │ │ │ - strbeq r0, [r3], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r1, [r3], #-1108 @ 0xfffffbac │ │ │ │ + strbeq r1, [r3], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259036,26 +259036,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10a1bc <__cxa_atexit@plt+0xfcf84> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259063,15 +259063,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10a238 <__cxa_atexit@plt+0xfd000> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -259096,34 +259096,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10a2bc <__cxa_atexit@plt+0xfd084> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r0, [r3], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r1, [r3], #-788 @ 0xfffffcec │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10a2f8 <__cxa_atexit@plt+0xfd0c0> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259135,15 +259135,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -259160,16 +259160,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r3], #-592 @ 0xfffffdb0 │ │ │ │ - strbeq r0, [r3], #-1636 @ 0xfffff99c │ │ │ │ + strbeq r1, [r3], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq r1, [r3], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a3fc <__cxa_atexit@plt+0xfd1c4> │ │ │ │ ldr lr, [pc, #56] @ 10a404 <__cxa_atexit@plt+0xfd1cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -259180,20 +259180,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10a40c <__cxa_atexit@plt+0xfd1d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r3], #-448 @ 0xfffffe40 │ │ │ │ - strbeq r0, [r3], #-664 @ 0xfffffd68 │ │ │ │ + strbeq r1, [r3], #-432 @ 0xfffffe50 │ │ │ │ + strbeq r1, [r3], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259205,26 +259205,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10a460 <__cxa_atexit@plt+0xfd228> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259232,15 +259232,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10a4dc <__cxa_atexit@plt+0xfd2a4> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -259265,34 +259265,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10a560 <__cxa_atexit@plt+0xfd328> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq r0, [r3], #-128 @ 0xffffff80 │ │ │ │ + strbeq r1, [r3], #-112 @ 0xffffff90 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10a59c <__cxa_atexit@plt+0xfd364> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259304,15 +259304,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -259329,16 +259329,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r2], #-4012 @ 0xfffff054 @ │ │ │ │ - strbeq r0, [r3], #-960 @ 0xfffffc40 │ │ │ │ + strbeq r0, [r3], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r1, [r3], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a694 <__cxa_atexit@plt+0xfd45c> │ │ │ │ @@ -259346,23 +259346,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10a6ac <__cxa_atexit@plt+0xfd474> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10a6b0 <__cxa_atexit@plt+0xfd478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r3], #-4 │ │ │ │ - ldreq r6, [r3], #-4 │ │ │ │ - ldreq r5, [r3], #-4072 @ 0xfffff018 │ │ │ │ + ldreq r7, [r3], #-4 │ │ │ │ + ldreq r7, [r3], #-4 │ │ │ │ + ldreq r6, [r3], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a700 <__cxa_atexit@plt+0xfd4c8> │ │ │ │ ldr lr, [pc, #56] @ 10a708 <__cxa_atexit@plt+0xfd4d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -259373,20 +259373,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10a710 <__cxa_atexit@plt+0xfd4d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r2], #-3772 @ 0xfffff144 @ │ │ │ │ - strbeq pc, [r2], #-3988 @ 0xfffff06c @ │ │ │ │ + strbeq r0, [r3], #-3756 @ 0xfffff154 │ │ │ │ + strbeq r0, [r3], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259398,26 +259398,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10a764 <__cxa_atexit@plt+0xfd52c> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259425,15 +259425,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10a7e0 <__cxa_atexit@plt+0xfd5a8> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -259458,34 +259458,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10a864 <__cxa_atexit@plt+0xfd62c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq pc, [r2], #-3452 @ 0xfffff284 @ │ │ │ │ + strbeq r0, [r3], #-3436 @ 0xfffff294 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10a8a0 <__cxa_atexit@plt+0xfd668> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259497,15 +259497,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -259522,16 +259522,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r2], #-3240 @ 0xfffff358 @ │ │ │ │ - strbeq r0, [r3], #-188 @ 0xffffff44 │ │ │ │ + strbeq r0, [r3], #-3224 @ 0xfffff368 │ │ │ │ + strbeq r1, [r3], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a998 <__cxa_atexit@plt+0xfd760> │ │ │ │ @@ -259539,23 +259539,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10a9b0 <__cxa_atexit@plt+0xfd778> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10a9b4 <__cxa_atexit@plt+0xfd77c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r3], #-3336 @ 0xfffff2f8 │ │ │ │ - ldreq r5, [r3], #-3336 @ 0xfffff2f8 │ │ │ │ - ldreq r5, [r3], #-3308 @ 0xfffff314 │ │ │ │ + ldreq r6, [r3], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r6, [r3], #-3336 @ 0xfffff2f8 │ │ │ │ + ldreq r6, [r3], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10aa04 <__cxa_atexit@plt+0xfd7cc> │ │ │ │ ldr lr, [pc, #56] @ 10aa0c <__cxa_atexit@plt+0xfd7d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -259566,20 +259566,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10aa14 <__cxa_atexit@plt+0xfd7dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r2], #-3000 @ 0xfffff448 @ │ │ │ │ - strbeq pc, [r2], #-3216 @ 0xfffff370 @ │ │ │ │ + strbeq r0, [r3], #-2984 @ 0xfffff458 │ │ │ │ + strbeq r0, [r3], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259591,26 +259591,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10aa68 <__cxa_atexit@plt+0xfd830> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259618,15 +259618,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10aae4 <__cxa_atexit@plt+0xfd8ac> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -259651,34 +259651,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10ab68 <__cxa_atexit@plt+0xfd930> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq pc, [r2], #-2680 @ 0xfffff588 @ │ │ │ │ + strbeq r0, [r3], #-2664 @ 0xfffff598 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10aba4 <__cxa_atexit@plt+0xfd96c> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259690,15 +259690,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -259715,16 +259715,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r2], #-2468 @ 0xfffff65c @ │ │ │ │ - strbeq pc, [r2], #-3512 @ 0xfffff248 @ │ │ │ │ + strbeq r0, [r3], #-2452 @ 0xfffff66c │ │ │ │ + strbeq r0, [r3], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10aca8 <__cxa_atexit@plt+0xfda70> │ │ │ │ ldr lr, [pc, #56] @ 10acb0 <__cxa_atexit@plt+0xfda78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -259735,20 +259735,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10acb8 <__cxa_atexit@plt+0xfda80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r2], #-2324 @ 0xfffff6ec @ │ │ │ │ - strbeq pc, [r2], #-2540 @ 0xfffff614 @ │ │ │ │ + strbeq r0, [r3], #-2308 @ 0xfffff6fc │ │ │ │ + strbeq r0, [r3], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259760,26 +259760,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10ad0c <__cxa_atexit@plt+0xfdad4> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259787,15 +259787,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10ad88 <__cxa_atexit@plt+0xfdb50> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -259820,34 +259820,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10ae0c <__cxa_atexit@plt+0xfdbd4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq pc, [r2], #-2004 @ 0xfffff82c @ │ │ │ │ + strbeq r0, [r3], #-1988 @ 0xfffff83c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10ae48 <__cxa_atexit@plt+0xfdc10> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259859,15 +259859,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -259884,16 +259884,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r2], #-1792 @ 0xfffff900 @ │ │ │ │ - strbeq pc, [r2], #-2836 @ 0xfffff4ec @ │ │ │ │ + strbeq r0, [r3], #-1776 @ 0xfffff910 │ │ │ │ + strbeq r0, [r3], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10af40 <__cxa_atexit@plt+0xfdd08> │ │ │ │ @@ -259901,23 +259901,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10af58 <__cxa_atexit@plt+0xfdd20> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10af5c <__cxa_atexit@plt+0xfdd24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r3], #-1900 @ 0xfffff894 │ │ │ │ - ldreq r5, [r3], #-1900 @ 0xfffff894 │ │ │ │ - ldreq r5, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ + ldreq r6, [r3], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r6, [r3], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r6, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10afac <__cxa_atexit@plt+0xfdd74> │ │ │ │ ldr lr, [pc, #56] @ 10afb4 <__cxa_atexit@plt+0xfdd7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -259928,20 +259928,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10afbc <__cxa_atexit@plt+0xfdd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r2], #-1552 @ 0xfffff9f0 @ │ │ │ │ - strbeq pc, [r2], #-1768 @ 0xfffff918 @ │ │ │ │ + strbeq r0, [r3], #-1536 @ 0xfffffa00 │ │ │ │ + strbeq r0, [r3], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -259953,26 +259953,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10b010 <__cxa_atexit@plt+0xfddd8> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259980,15 +259980,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10b08c <__cxa_atexit@plt+0xfde54> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -260013,34 +260013,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10b110 <__cxa_atexit@plt+0xfded8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq pc, [r2], #-1232 @ 0xfffffb30 @ │ │ │ │ + strbeq r0, [r3], #-1216 @ 0xfffffb40 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10b14c <__cxa_atexit@plt+0xfdf14> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260052,15 +260052,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -260077,16 +260077,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r2], #-1020 @ 0xfffffc04 @ │ │ │ │ - strbeq pc, [r2], #-2064 @ 0xfffff7f0 @ │ │ │ │ + strbeq r0, [r3], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq r0, [r3], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10b244 <__cxa_atexit@plt+0xfe00c> │ │ │ │ @@ -260094,23 +260094,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10b25c <__cxa_atexit@plt+0xfe024> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10b260 <__cxa_atexit@plt+0xfe028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r3], #-1136 @ 0xfffffb90 │ │ │ │ - ldreq r5, [r3], #-1136 @ 0xfffffb90 │ │ │ │ - ldreq r5, [r3], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r6, [r3], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq r6, [r3], #-1136 @ 0xfffffb90 │ │ │ │ + ldreq r6, [r3], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10b2a4 <__cxa_atexit@plt+0xfe06c> │ │ │ │ @@ -260118,23 +260118,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10b2bc <__cxa_atexit@plt+0xfe084> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10b2c0 <__cxa_atexit@plt+0xfe088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r3], #-1044 @ 0xfffffbec │ │ │ │ - ldreq r5, [r3], #-1028 @ 0xfffffbfc │ │ │ │ - ldreq r5, [r3], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq r6, [r3], #-1044 @ 0xfffffbec │ │ │ │ + ldreq r6, [r3], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq r6, [r3], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b310 <__cxa_atexit@plt+0xfe0d8> │ │ │ │ ldr lr, [pc, #56] @ 10b318 <__cxa_atexit@plt+0xfe0e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -260145,20 +260145,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10b320 <__cxa_atexit@plt+0xfe0e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r2], #-684 @ 0xfffffd54 @ │ │ │ │ - strbeq pc, [r2], #-900 @ 0xfffffc7c @ │ │ │ │ + strbeq r0, [r3], #-668 @ 0xfffffd64 │ │ │ │ + strbeq r0, [r3], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -260170,26 +260170,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10b374 <__cxa_atexit@plt+0xfe13c> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260197,15 +260197,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10b3f0 <__cxa_atexit@plt+0xfe1b8> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -260230,34 +260230,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10b474 <__cxa_atexit@plt+0xfe23c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq pc, [r2], #-364 @ 0xfffffe94 @ │ │ │ │ + strbeq r0, [r3], #-348 @ 0xfffffea4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10b4b0 <__cxa_atexit@plt+0xfe278> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260269,15 +260269,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -260294,16 +260294,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - strbeq pc, [r2], #-1196 @ 0xfffffb54 @ │ │ │ │ + strbeq r0, [r3], #-136 @ 0xffffff78 │ │ │ │ + strbeq r0, [r3], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b5b4 <__cxa_atexit@plt+0xfe37c> │ │ │ │ ldr lr, [pc, #56] @ 10b5bc <__cxa_atexit@plt+0xfe384> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -260314,20 +260314,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10b5c4 <__cxa_atexit@plt+0xfe38c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r2], #-8 @ │ │ │ │ - strbeq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + strbeq pc, [r2], #-4088 @ 0xfffff008 @ │ │ │ │ + strbeq r0, [r3], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -260339,26 +260339,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10b618 <__cxa_atexit@plt+0xfe3e0> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260366,15 +260366,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10b694 <__cxa_atexit@plt+0xfe45c> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -260399,34 +260399,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10b718 <__cxa_atexit@plt+0xfe4e0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq lr, [r2], #-3784 @ 0xfffff138 │ │ │ │ + strbeq pc, [r2], #-3768 @ 0xfffff148 @ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10b754 <__cxa_atexit@plt+0xfe51c> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260438,15 +260438,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -260463,16 +260463,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r2], #-3572 @ 0xfffff20c │ │ │ │ - strbeq pc, [r2], #-520 @ 0xfffffdf8 @ │ │ │ │ + strbeq pc, [r2], #-3556 @ 0xfffff21c @ │ │ │ │ + strbeq r0, [r3], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10b84c <__cxa_atexit@plt+0xfe614> │ │ │ │ @@ -260480,23 +260480,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10b864 <__cxa_atexit@plt+0xfe62c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10b868 <__cxa_atexit@plt+0xfe630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-3704 @ 0xfffff188 │ │ │ │ - ldreq r4, [r3], #-3704 @ 0xfffff188 │ │ │ │ - ldreq r4, [r3], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq r5, [r3], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r5, [r3], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r5, [r3], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b8b8 <__cxa_atexit@plt+0xfe680> │ │ │ │ ldr lr, [pc, #56] @ 10b8c0 <__cxa_atexit@plt+0xfe688> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -260507,20 +260507,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10b8c8 <__cxa_atexit@plt+0xfe690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [r2], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq lr, [r2], #-3548 @ 0xfffff224 │ │ │ │ + strbeq pc, [r2], #-3316 @ 0xfffff30c @ │ │ │ │ + strbeq pc, [r2], #-3532 @ 0xfffff234 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -260532,26 +260532,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10b91c <__cxa_atexit@plt+0xfe6e4> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260559,15 +260559,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10b998 <__cxa_atexit@plt+0xfe760> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -260592,34 +260592,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10ba1c <__cxa_atexit@plt+0xfe7e4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq lr, [r2], #-3012 @ 0xfffff43c │ │ │ │ + strbeq pc, [r2], #-2996 @ 0xfffff44c @ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10ba58 <__cxa_atexit@plt+0xfe820> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260631,15 +260631,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -260656,16 +260656,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r2], #-2800 @ 0xfffff510 │ │ │ │ - strbeq lr, [r2], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq pc, [r2], #-2784 @ 0xfffff520 @ │ │ │ │ + strbeq pc, [r2], #-3828 @ 0xfffff10c @ │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10bb50 <__cxa_atexit@plt+0xfe918> │ │ │ │ @@ -260673,23 +260673,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10bb68 <__cxa_atexit@plt+0xfe930> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10bb6c <__cxa_atexit@plt+0xfe934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-2940 @ 0xfffff484 │ │ │ │ - ldreq r4, [r3], #-2940 @ 0xfffff484 │ │ │ │ - ldreq r4, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r5, [r3], #-2940 @ 0xfffff484 │ │ │ │ + ldreq r5, [r3], #-2940 @ 0xfffff484 │ │ │ │ + ldreq r5, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10bbbc <__cxa_atexit@plt+0xfe984> │ │ │ │ ldr lr, [pc, #56] @ 10bbc4 <__cxa_atexit@plt+0xfe98c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -260700,20 +260700,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10bbcc <__cxa_atexit@plt+0xfe994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [r2], #-2560 @ 0xfffff600 │ │ │ │ - strbeq lr, [r2], #-2776 @ 0xfffff528 │ │ │ │ + strbeq pc, [r2], #-2544 @ 0xfffff610 @ │ │ │ │ + strbeq pc, [r2], #-2760 @ 0xfffff538 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -260725,26 +260725,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 10bc20 <__cxa_atexit@plt+0xfe9e8> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260752,15 +260752,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 10bc9c <__cxa_atexit@plt+0xfea64> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -260785,34 +260785,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 10bd20 <__cxa_atexit@plt+0xfeae8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq lr, [r2], #-2240 @ 0xfffff740 │ │ │ │ + strbeq pc, [r2], #-2224 @ 0xfffff750 @ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 10bd5c <__cxa_atexit@plt+0xfeb24> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260824,15 +260824,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -260849,16 +260849,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r2], #-2028 @ 0xfffff814 │ │ │ │ - strbeq lr, [r2], #-3072 @ 0xfffff400 │ │ │ │ + strbeq pc, [r2], #-2012 @ 0xfffff824 @ │ │ │ │ + strbeq pc, [r2], #-3056 @ 0xfffff410 @ │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10be54 <__cxa_atexit@plt+0xfec1c> │ │ │ │ @@ -260866,23 +260866,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10be6c <__cxa_atexit@plt+0xfec34> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10be70 <__cxa_atexit@plt+0xfec38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r4, [r3], #-2180 @ 0xfffff77c │ │ │ │ - ldreq r4, [r3], #-2148 @ 0xfffff79c │ │ │ │ + ldreq r5, [r3], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r5, [r3], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r5, [r3], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10beb4 <__cxa_atexit@plt+0xfec7c> │ │ │ │ @@ -260890,23 +260890,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10becc <__cxa_atexit@plt+0xfec94> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10bed0 <__cxa_atexit@plt+0xfec98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-2084 @ 0xfffff7dc │ │ │ │ - ldreq r4, [r3], #-2080 @ 0xfffff7e0 │ │ │ │ - ldreq r4, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r5, [r3], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq r5, [r3], #-2080 @ 0xfffff7e0 │ │ │ │ + ldreq r5, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10bf14 <__cxa_atexit@plt+0xfecdc> │ │ │ │ @@ -260914,23 +260914,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 10bf2c <__cxa_atexit@plt+0xfecf4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401904 <__cxa_atexit@plt+0x3f46cc> │ │ │ │ + b 4019ec <__cxa_atexit@plt+0x3f47b4> │ │ │ │ ldr r7, [pc, #20] @ 10bf30 <__cxa_atexit@plt+0xfecf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1992 @ 0xfffff838 │ │ │ │ - ldreq r4, [r3], #-1964 @ 0xfffff854 │ │ │ │ - ldreq r4, [r3], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r5, [r3], #-1992 @ 0xfffff838 │ │ │ │ + ldreq r5, [r3], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r5, [r3], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10c108 <__cxa_atexit@plt+0xfeed0> │ │ │ │ ldr r3, [pc, #452] @ 10c118 <__cxa_atexit@plt+0xfeee0> │ │ │ │ @@ -261045,37 +261045,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10c010 <__cxa_atexit@plt+0xfedd8> │ │ │ │ ldr r7, [pc, #100] @ 10c174 <__cxa_atexit@plt+0xfef3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - ldreq r4, [r3], #-1768 @ 0xfffff918 │ │ │ │ - ldreq r4, [r3], #-1968 @ 0xfffff850 │ │ │ │ - ldreq r4, [r3], #-1620 @ 0xfffff9ac │ │ │ │ - ldreq r4, [r3], #-1936 @ 0xfffff870 │ │ │ │ - ldreq r4, [r3], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq r4, [r3], #-1940 @ 0xfffff86c │ │ │ │ - ldreq r4, [r3], #-1976 @ 0xfffff848 │ │ │ │ - ldreq r4, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ - ldreq r4, [r3], #-2036 @ 0xfffff80c │ │ │ │ - ldreq r4, [r3], #-2072 @ 0xfffff7e8 │ │ │ │ - ldreq r4, [r3], #-2192 @ 0xfffff770 │ │ │ │ - ldreq r4, [r3], #-2144 @ 0xfffff7a0 │ │ │ │ - ldreq r4, [r3], #-2336 @ 0xfffff6e0 │ │ │ │ - ldreq r4, [r3], #-2252 @ 0xfffff734 │ │ │ │ - ldreq r4, [r3], #-2480 @ 0xfffff650 │ │ │ │ - ldreq r4, [r3], #-2516 @ 0xfffff62c │ │ │ │ - ldreq r4, [r3], #-2456 @ 0xfffff668 │ │ │ │ - ldreq r4, [r3], #-2660 @ 0xfffff59c │ │ │ │ - ldreq r4, [r3], #-2648 @ 0xfffff5a8 │ │ │ │ - ldreq r4, [r3], #-2780 @ 0xfffff524 │ │ │ │ - ldreq r4, [r3], #-2708 @ 0xfffff56c │ │ │ │ - ldreq r4, [r3], #-2720 @ 0xfffff560 │ │ │ │ - ldreq r4, [r3], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r5, [r3], #-1768 @ 0xfffff918 │ │ │ │ + ldreq r5, [r3], #-1968 @ 0xfffff850 │ │ │ │ + ldreq r5, [r3], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq r5, [r3], #-1936 @ 0xfffff870 │ │ │ │ + ldreq r5, [r3], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r5, [r3], #-1940 @ 0xfffff86c │ │ │ │ + ldreq r5, [r3], #-1976 @ 0xfffff848 │ │ │ │ + ldreq r5, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq r5, [r3], #-2036 @ 0xfffff80c │ │ │ │ + ldreq r5, [r3], #-2072 @ 0xfffff7e8 │ │ │ │ + ldreq r5, [r3], #-2192 @ 0xfffff770 │ │ │ │ + ldreq r5, [r3], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r5, [r3], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq r5, [r3], #-2252 @ 0xfffff734 │ │ │ │ + ldreq r5, [r3], #-2480 @ 0xfffff650 │ │ │ │ + ldreq r5, [r3], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r5, [r3], #-2456 @ 0xfffff668 │ │ │ │ + ldreq r5, [r3], #-2660 @ 0xfffff59c │ │ │ │ + ldreq r5, [r3], #-2648 @ 0xfffff5a8 │ │ │ │ + ldreq r5, [r3], #-2780 @ 0xfffff524 │ │ │ │ + ldreq r5, [r3], #-2708 @ 0xfffff56c │ │ │ │ + ldreq r5, [r3], #-2720 @ 0xfffff560 │ │ │ │ + ldreq r5, [r3], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10c210 <__cxa_atexit@plt+0xfefd8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10c21c <__cxa_atexit@plt+0xfefe4> │ │ │ │ @@ -261173,37 +261173,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10c324 <__cxa_atexit@plt+0xff0ec> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10c224 <__cxa_atexit@plt+0xfefec> │ │ │ │ - ldreq r4, [r3], #-1236 @ 0xfffffb2c │ │ │ │ - ldreq r4, [r3], #-1296 @ 0xfffffaf0 │ │ │ │ - ldreq r4, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ - ldreq r4, [r3], #-1416 @ 0xfffffa78 │ │ │ │ - ldreq r4, [r3], #-1312 @ 0xfffffae0 │ │ │ │ - ldreq r4, [r3], #-1408 @ 0xfffffa80 │ │ │ │ - ldreq r4, [r3], #-1444 @ 0xfffffa5c │ │ │ │ - ldreq r4, [r3], #-1564 @ 0xfffff9e4 │ │ │ │ - ldreq r4, [r3], #-1504 @ 0xfffffa20 │ │ │ │ - ldreq r4, [r3], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq r4, [r3], #-1660 @ 0xfffff984 │ │ │ │ - ldreq r4, [r3], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq r4, [r3], #-1804 @ 0xfffff8f4 │ │ │ │ - ldreq r4, [r3], #-1720 @ 0xfffff948 │ │ │ │ - ldreq r4, [r3], #-1948 @ 0xfffff864 │ │ │ │ - ldreq r4, [r3], #-1984 @ 0xfffff840 │ │ │ │ - ldreq r4, [r3], #-1924 @ 0xfffff87c │ │ │ │ - ldreq r4, [r3], #-2128 @ 0xfffff7b0 │ │ │ │ - ldreq r4, [r3], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq r4, [r3], #-2248 @ 0xfffff738 │ │ │ │ - ldreq r4, [r3], #-2176 @ 0xfffff780 │ │ │ │ - ldreq r4, [r3], #-2188 @ 0xfffff774 │ │ │ │ - ldreq r4, [r3], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq r5, [r3], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq r5, [r3], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq r5, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ + ldreq r5, [r3], #-1416 @ 0xfffffa78 │ │ │ │ + ldreq r5, [r3], #-1312 @ 0xfffffae0 │ │ │ │ + ldreq r5, [r3], #-1408 @ 0xfffffa80 │ │ │ │ + ldreq r5, [r3], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq r5, [r3], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq r5, [r3], #-1504 @ 0xfffffa20 │ │ │ │ + ldreq r5, [r3], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq r5, [r3], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r5, [r3], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r5, [r3], #-1804 @ 0xfffff8f4 │ │ │ │ + ldreq r5, [r3], #-1720 @ 0xfffff948 │ │ │ │ + ldreq r5, [r3], #-1948 @ 0xfffff864 │ │ │ │ + ldreq r5, [r3], #-1984 @ 0xfffff840 │ │ │ │ + ldreq r5, [r3], #-1924 @ 0xfffff87c │ │ │ │ + ldreq r5, [r3], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq r5, [r3], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r5, [r3], #-2248 @ 0xfffff738 │ │ │ │ + ldreq r5, [r3], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r5, [r3], #-2188 @ 0xfffff774 │ │ │ │ + ldreq r5, [r3], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c3f4 <__cxa_atexit@plt+0xff1bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261224,25 +261224,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-2036 @ 0xfffff80c │ │ │ │ - ldreq r4, [r3], #-612 @ 0xfffffd9c │ │ │ │ - ldreq r4, [r3], #-768 @ 0xfffffd00 │ │ │ │ - ldreq r4, [r3], #-704 @ 0xfffffd40 │ │ │ │ - strbeq lr, [r2], #-460 @ 0xfffffe34 │ │ │ │ - ldreq r4, [r3], #-1952 @ 0xfffff860 │ │ │ │ + ldreq r5, [r3], #-2036 @ 0xfffff80c │ │ │ │ + ldreq r5, [r3], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r5, [r3], #-768 @ 0xfffffd00 │ │ │ │ + ldreq r5, [r3], #-704 @ 0xfffffd40 │ │ │ │ + strbeq pc, [r2], #-444 @ 0xfffffe44 @ │ │ │ │ + ldreq r5, [r3], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c490 <__cxa_atexit@plt+0xff258> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261263,25 +261263,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1956 @ 0xfffff85c │ │ │ │ - ldreq r4, [r3], #-456 @ 0xfffffe38 │ │ │ │ - ldreq r4, [r3], #-612 @ 0xfffffd9c │ │ │ │ - ldreq r4, [r3], #-548 @ 0xfffffddc │ │ │ │ - strbeq lr, [r2], #-304 @ 0xfffffed0 │ │ │ │ - ldreq r4, [r3], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq r5, [r3], #-1956 @ 0xfffff85c │ │ │ │ + ldreq r5, [r3], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r5, [r3], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r5, [r3], #-548 @ 0xfffffddc │ │ │ │ + strbeq pc, [r2], #-288 @ 0xfffffee0 @ │ │ │ │ + ldreq r5, [r3], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c52c <__cxa_atexit@plt+0xff2f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261302,25 +261302,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1864 @ 0xfffff8b8 │ │ │ │ - ldreq r4, [r3], #-300 @ 0xfffffed4 │ │ │ │ - ldreq r4, [r3], #-456 @ 0xfffffe38 │ │ │ │ - ldreq r4, [r3], #-392 @ 0xfffffe78 │ │ │ │ - strbeq lr, [r2], #-148 @ 0xffffff6c │ │ │ │ - ldreq r4, [r3], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r5, [r3], #-1864 @ 0xfffff8b8 │ │ │ │ + ldreq r5, [r3], #-300 @ 0xfffffed4 │ │ │ │ + ldreq r5, [r3], #-456 @ 0xfffffe38 │ │ │ │ + ldreq r5, [r3], #-392 @ 0xfffffe78 │ │ │ │ + strbeq pc, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + ldreq r5, [r3], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c5c8 <__cxa_atexit@plt+0xff390> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261341,25 +261341,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1784 @ 0xfffff908 │ │ │ │ - ldreq r4, [r3], #-144 @ 0xffffff70 │ │ │ │ - ldreq r4, [r3], #-300 @ 0xfffffed4 │ │ │ │ - ldreq r4, [r3], #-236 @ 0xffffff14 │ │ │ │ - strbeq sp, [r2], #-4088 @ 0xfffff008 │ │ │ │ - ldreq r4, [r3], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r5, [r3], #-1784 @ 0xfffff908 │ │ │ │ + ldreq r5, [r3], #-144 @ 0xffffff70 │ │ │ │ + ldreq r5, [r3], #-300 @ 0xfffffed4 │ │ │ │ + ldreq r5, [r3], #-236 @ 0xffffff14 │ │ │ │ + strbeq lr, [r2], #-4072 @ 0xfffff018 │ │ │ │ + ldreq r5, [r3], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c664 <__cxa_atexit@plt+0xff42c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261380,25 +261380,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1704 @ 0xfffff958 │ │ │ │ - ldreq r3, [r3], #-4084 @ 0xfffff00c │ │ │ │ - ldreq r4, [r3], #-144 @ 0xffffff70 │ │ │ │ - ldreq r4, [r3], #-80 @ 0xffffffb0 │ │ │ │ - strbeq sp, [r2], #-3932 @ 0xfffff0a4 │ │ │ │ - ldreq r4, [r3], #-1328 @ 0xfffffad0 │ │ │ │ + ldreq r5, [r3], #-1704 @ 0xfffff958 │ │ │ │ + ldreq r4, [r3], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r5, [r3], #-144 @ 0xffffff70 │ │ │ │ + ldreq r5, [r3], #-80 @ 0xffffffb0 │ │ │ │ + strbeq lr, [r2], #-3916 @ 0xfffff0b4 │ │ │ │ + ldreq r5, [r3], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c700 <__cxa_atexit@plt+0xff4c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261419,25 +261419,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1612 @ 0xfffff9b4 │ │ │ │ - ldreq r3, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq r3, [r3], #-4084 @ 0xfffff00c │ │ │ │ - ldreq r3, [r3], #-4020 @ 0xfffff04c │ │ │ │ - strbeq sp, [r2], #-3776 @ 0xfffff140 │ │ │ │ - ldreq r4, [r3], #-1172 @ 0xfffffb6c │ │ │ │ + ldreq r5, [r3], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r4, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r4, [r3], #-4084 @ 0xfffff00c │ │ │ │ + ldreq r4, [r3], #-4020 @ 0xfffff04c │ │ │ │ + strbeq lr, [r2], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r5, [r3], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c79c <__cxa_atexit@plt+0xff564> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261458,25 +261458,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1532 @ 0xfffffa04 │ │ │ │ - ldreq r3, [r3], #-3772 @ 0xfffff144 │ │ │ │ - ldreq r3, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq r3, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ - strbeq sp, [r2], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq r4, [r3], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq r5, [r3], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq r4, [r3], #-3772 @ 0xfffff144 │ │ │ │ + ldreq r4, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r4, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq lr, [r2], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq r5, [r3], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c838 <__cxa_atexit@plt+0xff600> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261497,25 +261497,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1452 @ 0xfffffa54 │ │ │ │ - ldreq r3, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ - ldreq r3, [r3], #-3772 @ 0xfffff144 │ │ │ │ - ldreq r3, [r3], #-3708 @ 0xfffff184 │ │ │ │ - strbeq sp, [r2], #-3464 @ 0xfffff278 │ │ │ │ - ldreq r4, [r3], #-860 @ 0xfffffca4 │ │ │ │ + ldreq r5, [r3], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq r4, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq r4, [r3], #-3772 @ 0xfffff144 │ │ │ │ + ldreq r4, [r3], #-3708 @ 0xfffff184 │ │ │ │ + strbeq lr, [r2], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r5, [r3], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c8d4 <__cxa_atexit@plt+0xff69c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261536,25 +261536,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1360 @ 0xfffffab0 │ │ │ │ - ldreq r3, [r3], #-3460 @ 0xfffff27c │ │ │ │ - ldreq r3, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ - ldreq r3, [r3], #-3552 @ 0xfffff220 │ │ │ │ - strbeq sp, [r2], #-3308 @ 0xfffff314 │ │ │ │ - ldreq r4, [r3], #-704 @ 0xfffffd40 │ │ │ │ + ldreq r5, [r3], #-1360 @ 0xfffffab0 │ │ │ │ + ldreq r4, [r3], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r4, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq r4, [r3], #-3552 @ 0xfffff220 │ │ │ │ + strbeq lr, [r2], #-3292 @ 0xfffff324 │ │ │ │ + ldreq r5, [r3], #-704 @ 0xfffffd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c970 <__cxa_atexit@plt+0xff738> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261575,25 +261575,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1280 @ 0xfffffb00 │ │ │ │ - ldreq r3, [r3], #-3304 @ 0xfffff318 │ │ │ │ - ldreq r3, [r3], #-3460 @ 0xfffff27c │ │ │ │ - ldreq r3, [r3], #-3396 @ 0xfffff2bc │ │ │ │ - strbeq sp, [r2], #-3152 @ 0xfffff3b0 │ │ │ │ - ldreq r4, [r3], #-548 @ 0xfffffddc │ │ │ │ + ldreq r5, [r3], #-1280 @ 0xfffffb00 │ │ │ │ + ldreq r4, [r3], #-3304 @ 0xfffff318 │ │ │ │ + ldreq r4, [r3], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r4, [r3], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq lr, [r2], #-3136 @ 0xfffff3c0 │ │ │ │ + ldreq r5, [r3], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10ca0c <__cxa_atexit@plt+0xff7d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261614,25 +261614,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1200 @ 0xfffffb50 │ │ │ │ - ldreq r3, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq r3, [r3], #-3304 @ 0xfffff318 │ │ │ │ - ldreq r3, [r3], #-3240 @ 0xfffff358 │ │ │ │ - strbeq sp, [r2], #-2996 @ 0xfffff44c │ │ │ │ - ldreq r4, [r3], #-392 @ 0xfffffe78 │ │ │ │ + ldreq r5, [r3], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq r4, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r4, [r3], #-3304 @ 0xfffff318 │ │ │ │ + ldreq r4, [r3], #-3240 @ 0xfffff358 │ │ │ │ + strbeq lr, [r2], #-2980 @ 0xfffff45c │ │ │ │ + ldreq r5, [r3], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10caa8 <__cxa_atexit@plt+0xff870> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261653,25 +261653,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1108 @ 0xfffffbac │ │ │ │ - ldreq r3, [r3], #-2992 @ 0xfffff450 │ │ │ │ - ldreq r3, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ - ldreq r3, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ - strbeq sp, [r2], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq r4, [r3], #-236 @ 0xffffff14 │ │ │ │ + ldreq r5, [r3], #-1108 @ 0xfffffbac │ │ │ │ + ldreq r4, [r3], #-2992 @ 0xfffff450 │ │ │ │ + ldreq r4, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ + ldreq r4, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq lr, [r2], #-2824 @ 0xfffff4f8 │ │ │ │ + ldreq r5, [r3], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10cb44 <__cxa_atexit@plt+0xff90c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261692,25 +261692,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-1016 @ 0xfffffc08 │ │ │ │ - ldreq r3, [r3], #-2836 @ 0xfffff4ec │ │ │ │ - ldreq r3, [r3], #-2992 @ 0xfffff450 │ │ │ │ - ldreq r3, [r3], #-2928 @ 0xfffff490 │ │ │ │ - strbeq sp, [r2], #-2684 @ 0xfffff584 │ │ │ │ - ldreq r4, [r3], #-80 @ 0xffffffb0 │ │ │ │ + ldreq r5, [r3], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq r4, [r3], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r4, [r3], #-2992 @ 0xfffff450 │ │ │ │ + ldreq r4, [r3], #-2928 @ 0xfffff490 │ │ │ │ + strbeq lr, [r2], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r5, [r3], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10cbe0 <__cxa_atexit@plt+0xff9a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261731,25 +261731,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-924 @ 0xfffffc64 │ │ │ │ - ldreq r3, [r3], #-2680 @ 0xfffff588 │ │ │ │ - ldreq r3, [r3], #-2836 @ 0xfffff4ec │ │ │ │ - ldreq r3, [r3], #-2772 @ 0xfffff52c │ │ │ │ - strbeq sp, [r2], #-2528 @ 0xfffff620 │ │ │ │ - ldreq r3, [r3], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r5, [r3], #-924 @ 0xfffffc64 │ │ │ │ + ldreq r4, [r3], #-2680 @ 0xfffff588 │ │ │ │ + ldreq r4, [r3], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r4, [r3], #-2772 @ 0xfffff52c │ │ │ │ + strbeq lr, [r2], #-2512 @ 0xfffff630 │ │ │ │ + ldreq r4, [r3], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10cc7c <__cxa_atexit@plt+0xffa44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261770,25 +261770,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-844 @ 0xfffffcb4 │ │ │ │ - ldreq r3, [r3], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r3, [r3], #-2680 @ 0xfffff588 │ │ │ │ - ldreq r3, [r3], #-2616 @ 0xfffff5c8 │ │ │ │ - strbeq sp, [r2], #-2372 @ 0xfffff6bc │ │ │ │ - ldreq r3, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq r5, [r3], #-844 @ 0xfffffcb4 │ │ │ │ + ldreq r4, [r3], #-2524 @ 0xfffff624 │ │ │ │ + ldreq r4, [r3], #-2680 @ 0xfffff588 │ │ │ │ + ldreq r4, [r3], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq lr, [r2], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r4, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10cd18 <__cxa_atexit@plt+0xffae0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261809,25 +261809,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-764 @ 0xfffffd04 │ │ │ │ - ldreq r3, [r3], #-2368 @ 0xfffff6c0 │ │ │ │ - ldreq r3, [r3], #-2524 @ 0xfffff624 │ │ │ │ - ldreq r3, [r3], #-2460 @ 0xfffff664 │ │ │ │ - strbeq sp, [r2], #-2216 @ 0xfffff758 │ │ │ │ - ldreq r3, [r3], #-3708 @ 0xfffff184 │ │ │ │ + ldreq r5, [r3], #-764 @ 0xfffffd04 │ │ │ │ + ldreq r4, [r3], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq r4, [r3], #-2524 @ 0xfffff624 │ │ │ │ + ldreq r4, [r3], #-2460 @ 0xfffff664 │ │ │ │ + strbeq lr, [r2], #-2200 @ 0xfffff768 │ │ │ │ + ldreq r4, [r3], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10cdb4 <__cxa_atexit@plt+0xffb7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261848,25 +261848,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-672 @ 0xfffffd60 │ │ │ │ - ldreq r3, [r3], #-2212 @ 0xfffff75c │ │ │ │ - ldreq r3, [r3], #-2368 @ 0xfffff6c0 │ │ │ │ - ldreq r3, [r3], #-2304 @ 0xfffff700 │ │ │ │ - strbeq sp, [r2], #-2060 @ 0xfffff7f4 │ │ │ │ - ldreq r3, [r3], #-3552 @ 0xfffff220 │ │ │ │ + ldreq r5, [r3], #-672 @ 0xfffffd60 │ │ │ │ + ldreq r4, [r3], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r4, [r3], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq r4, [r3], #-2304 @ 0xfffff700 │ │ │ │ + strbeq lr, [r2], #-2044 @ 0xfffff804 │ │ │ │ + ldreq r4, [r3], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10ce50 <__cxa_atexit@plt+0xffc18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261887,25 +261887,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-592 @ 0xfffffdb0 │ │ │ │ - ldreq r3, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ - ldreq r3, [r3], #-2212 @ 0xfffff75c │ │ │ │ - ldreq r3, [r3], #-2148 @ 0xfffff79c │ │ │ │ - strbeq sp, [r2], #-1904 @ 0xfffff890 │ │ │ │ - ldreq r3, [r3], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq r5, [r3], #-592 @ 0xfffffdb0 │ │ │ │ + ldreq r4, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r4, [r3], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r4, [r3], #-2148 @ 0xfffff79c │ │ │ │ + strbeq lr, [r2], #-1888 @ 0xfffff8a0 │ │ │ │ + ldreq r4, [r3], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10ceec <__cxa_atexit@plt+0xffcb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261926,25 +261926,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-512 @ 0xfffffe00 │ │ │ │ - ldreq r3, [r3], #-1900 @ 0xfffff894 │ │ │ │ - ldreq r3, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ - ldreq r3, [r3], #-1992 @ 0xfffff838 │ │ │ │ - strbeq sp, [r2], #-1748 @ 0xfffff92c │ │ │ │ - ldreq r3, [r3], #-3240 @ 0xfffff358 │ │ │ │ + ldreq r5, [r3], #-512 @ 0xfffffe00 │ │ │ │ + ldreq r4, [r3], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r4, [r3], #-2056 @ 0xfffff7f8 │ │ │ │ + ldreq r4, [r3], #-1992 @ 0xfffff838 │ │ │ │ + strbeq lr, [r2], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r4, [r3], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10cf88 <__cxa_atexit@plt+0xffd50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -261965,25 +261965,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-420 @ 0xfffffe5c │ │ │ │ - ldreq r3, [r3], #-1744 @ 0xfffff930 │ │ │ │ - ldreq r3, [r3], #-1900 @ 0xfffff894 │ │ │ │ - ldreq r3, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq sp, [r2], #-1592 @ 0xfffff9c8 │ │ │ │ - ldreq r3, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq r5, [r3], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r4, [r3], #-1744 @ 0xfffff930 │ │ │ │ + ldreq r4, [r3], #-1900 @ 0xfffff894 │ │ │ │ + ldreq r4, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ + strbeq lr, [r2], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq r4, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10d024 <__cxa_atexit@plt+0xffdec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -262004,25 +262004,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-340 @ 0xfffffeac │ │ │ │ - ldreq r3, [r3], #-1588 @ 0xfffff9cc │ │ │ │ - ldreq r3, [r3], #-1744 @ 0xfffff930 │ │ │ │ - ldreq r3, [r3], #-1680 @ 0xfffff970 │ │ │ │ - strbeq sp, [r2], #-1436 @ 0xfffffa64 │ │ │ │ - ldreq r3, [r3], #-2928 @ 0xfffff490 │ │ │ │ + ldreq r5, [r3], #-340 @ 0xfffffeac │ │ │ │ + ldreq r4, [r3], #-1588 @ 0xfffff9cc │ │ │ │ + ldreq r4, [r3], #-1744 @ 0xfffff930 │ │ │ │ + ldreq r4, [r3], #-1680 @ 0xfffff970 │ │ │ │ + strbeq lr, [r2], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq r4, [r3], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10d0c0 <__cxa_atexit@plt+0xffe88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -262043,25 +262043,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r3], #-260 @ 0xfffffefc │ │ │ │ - ldreq r3, [r3], #-1432 @ 0xfffffa68 │ │ │ │ - ldreq r3, [r3], #-1588 @ 0xfffff9cc │ │ │ │ - ldreq r3, [r3], #-1524 @ 0xfffffa0c │ │ │ │ - strbeq sp, [r2], #-1280 @ 0xfffffb00 │ │ │ │ - ldreq r4, [r3], #-188 @ 0xffffff44 │ │ │ │ + ldreq r5, [r3], #-260 @ 0xfffffefc │ │ │ │ + ldreq r4, [r3], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq r4, [r3], #-1588 @ 0xfffff9cc │ │ │ │ + ldreq r4, [r3], #-1524 @ 0xfffffa0c │ │ │ │ + strbeq lr, [r2], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq r5, [r3], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d2fc <__cxa_atexit@plt+0x1000c4> │ │ │ │ ldr r2, [pc, #524] @ 10d30c <__cxa_atexit@plt+0x1000d4> │ │ │ │ @@ -262194,38 +262194,38 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ 10d368 <__cxa_atexit@plt+0x100130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - ldreq r3, [r3], #-2732 @ 0xfffff554 │ │ │ │ - ldreq r3, [r3], #-2752 @ 0xfffff540 │ │ │ │ - ldreq r3, [r3], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq r3, [r3], #-2764 @ 0xfffff534 │ │ │ │ - ldreq r3, [r3], #-2664 @ 0xfffff598 │ │ │ │ - ldreq r3, [r3], #-2792 @ 0xfffff518 │ │ │ │ - ldreq r3, [r3], #-2836 @ 0xfffff4ec │ │ │ │ - ldreq r3, [r3], #-2992 @ 0xfffff450 │ │ │ │ - ldreq r3, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ - ldreq r3, [r3], #-2956 @ 0xfffff474 │ │ │ │ - ldreq r3, [r3], #-3112 @ 0xfffff3d8 │ │ │ │ - ldreq r3, [r3], #-3048 @ 0xfffff418 │ │ │ │ - ldreq r3, [r3], #-3304 @ 0xfffff318 │ │ │ │ - ldreq r3, [r3], #-3192 @ 0xfffff388 │ │ │ │ - ldreq r3, [r3], #-3492 @ 0xfffff25c │ │ │ │ - ldreq r3, [r3], #-3536 @ 0xfffff230 │ │ │ │ - ldreq r3, [r3], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r3, [r3], #-3724 @ 0xfffff174 │ │ │ │ - ldreq r3, [r3], #-3704 @ 0xfffff188 │ │ │ │ - ldreq r3, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ - ldreq r3, [r3], #-3780 @ 0xfffff13c │ │ │ │ - ldreq r3, [r3], #-3792 @ 0xfffff130 │ │ │ │ - ldreq r3, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ - ldreq r3, [r3], #-3632 @ 0xfffff1d0 │ │ │ │ + ldreq r4, [r3], #-2732 @ 0xfffff554 │ │ │ │ + ldreq r4, [r3], #-2752 @ 0xfffff540 │ │ │ │ + ldreq r4, [r3], #-2384 @ 0xfffff6b0 │ │ │ │ + ldreq r4, [r3], #-2764 @ 0xfffff534 │ │ │ │ + ldreq r4, [r3], #-2664 @ 0xfffff598 │ │ │ │ + ldreq r4, [r3], #-2792 @ 0xfffff518 │ │ │ │ + ldreq r4, [r3], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r4, [r3], #-2992 @ 0xfffff450 │ │ │ │ + ldreq r4, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r4, [r3], #-2956 @ 0xfffff474 │ │ │ │ + ldreq r4, [r3], #-3112 @ 0xfffff3d8 │ │ │ │ + ldreq r4, [r3], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r4, [r3], #-3304 @ 0xfffff318 │ │ │ │ + ldreq r4, [r3], #-3192 @ 0xfffff388 │ │ │ │ + ldreq r4, [r3], #-3492 @ 0xfffff25c │ │ │ │ + ldreq r4, [r3], #-3536 @ 0xfffff230 │ │ │ │ + ldreq r4, [r3], #-3456 @ 0xfffff280 │ │ │ │ + ldreq r4, [r3], #-3724 @ 0xfffff174 │ │ │ │ + ldreq r4, [r3], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r4, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq r4, [r3], #-3780 @ 0xfffff13c │ │ │ │ + ldreq r4, [r3], #-3792 @ 0xfffff130 │ │ │ │ + ldreq r4, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ + ldreq r4, [r3], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 10d414 <__cxa_atexit@plt+0x1001dc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #380] @ 10d50c <__cxa_atexit@plt+0x1002d4> │ │ │ │ @@ -262321,37 +262321,37 @@ │ │ │ │ b 10d41c <__cxa_atexit@plt+0x1001e4> │ │ │ │ ldr r7, [pc, #60] @ 10d538 <__cxa_atexit@plt+0x100300> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10d41c <__cxa_atexit@plt+0x1001e4> │ │ │ │ ldr r7, [pc, #12] @ 10d514 <__cxa_atexit@plt+0x1002dc> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10d41c <__cxa_atexit@plt+0x1001e4> │ │ │ │ - ldreq r3, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ - ldreq r3, [r3], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r3, [r3], #-1852 @ 0xfffff8c4 │ │ │ │ - ldreq r3, [r3], #-2176 @ 0xfffff780 │ │ │ │ - ldreq r3, [r3], #-2100 @ 0xfffff7cc │ │ │ │ - ldreq r3, [r3], #-2212 @ 0xfffff75c │ │ │ │ - ldreq r3, [r3], #-2264 @ 0xfffff728 │ │ │ │ - ldreq r3, [r3], #-2400 @ 0xfffff6a0 │ │ │ │ - ldreq r3, [r3], #-2356 @ 0xfffff6cc │ │ │ │ - ldreq r3, [r3], #-2408 @ 0xfffff698 │ │ │ │ - ldreq r3, [r3], #-2544 @ 0xfffff610 │ │ │ │ - ldreq r3, [r3], #-2512 @ 0xfffff630 │ │ │ │ - ldreq r3, [r3], #-2720 @ 0xfffff560 │ │ │ │ - ldreq r3, [r3], #-2652 @ 0xfffff5a4 │ │ │ │ - ldreq r3, [r3], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq r3, [r3], #-2948 @ 0xfffff47c │ │ │ │ - ldreq r3, [r3], #-2904 @ 0xfffff4a8 │ │ │ │ - ldreq r3, [r3], #-3124 @ 0xfffff3cc │ │ │ │ - ldreq r3, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ - ldreq r3, [r3], #-3276 @ 0xfffff334 │ │ │ │ - ldreq r3, [r3], #-3220 @ 0xfffff36c │ │ │ │ - ldreq r3, [r3], #-3248 @ 0xfffff350 │ │ │ │ - ldreq r3, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r4, [r3], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq r4, [r3], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r4, [r3], #-1852 @ 0xfffff8c4 │ │ │ │ + ldreq r4, [r3], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r4, [r3], #-2100 @ 0xfffff7cc │ │ │ │ + ldreq r4, [r3], #-2212 @ 0xfffff75c │ │ │ │ + ldreq r4, [r3], #-2264 @ 0xfffff728 │ │ │ │ + ldreq r4, [r3], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq r4, [r3], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r4, [r3], #-2408 @ 0xfffff698 │ │ │ │ + ldreq r4, [r3], #-2544 @ 0xfffff610 │ │ │ │ + ldreq r4, [r3], #-2512 @ 0xfffff630 │ │ │ │ + ldreq r4, [r3], #-2720 @ 0xfffff560 │ │ │ │ + ldreq r4, [r3], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq r4, [r3], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq r4, [r3], #-2948 @ 0xfffff47c │ │ │ │ + ldreq r4, [r3], #-2904 @ 0xfffff4a8 │ │ │ │ + ldreq r4, [r3], #-3124 @ 0xfffff3cc │ │ │ │ + ldreq r4, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r4, [r3], #-3276 @ 0xfffff334 │ │ │ │ + ldreq r4, [r3], #-3220 @ 0xfffff36c │ │ │ │ + ldreq r4, [r3], #-3248 @ 0xfffff350 │ │ │ │ + ldreq r4, [r3], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10d7f0 <__cxa_atexit@plt+0x1005b8> │ │ │ │ ldr r2, [pc, #628] @ 10d7fc <__cxa_atexit@plt+0x1005c4> │ │ │ │ @@ -262510,60 +262510,60 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ b 10d668 <__cxa_atexit@plt+0x100430> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ - strbeq sp, [r2], #-8 │ │ │ │ - ldreq r3, [r3], #-1460 @ 0xfffffa4c │ │ │ │ + strbeq sp, [r2], #-4088 @ 0xfffff008 │ │ │ │ + ldreq r4, [r3], #-1460 @ 0xfffffa4c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r3, [r3], #-1376 @ 0xfffffaa0 │ │ │ │ + ldreq r4, [r3], #-1376 @ 0xfffffaa0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r3, [r3], #-1116 @ 0xfffffba4 │ │ │ │ + ldreq r4, [r3], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ - ldreq r3, [r3], #-1628 @ 0xfffff9a4 │ │ │ │ + ldreq r4, [r3], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - ldreq r3, [r3], #-1428 @ 0xfffffa6c │ │ │ │ + ldreq r4, [r3], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ - ldreq r3, [r3], #-1572 @ 0xfffff9dc │ │ │ │ + ldreq r4, [r3], #-1572 @ 0xfffff9dc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r3, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq r4, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ - ldreq r3, [r3], #-1784 @ 0xfffff908 │ │ │ │ + ldreq r4, [r3], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ - ldreq r3, [r3], #-1668 @ 0xfffff97c │ │ │ │ + ldreq r4, [r3], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ - ldreq r3, [r3], #-1704 @ 0xfffff958 │ │ │ │ + ldreq r4, [r3], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ - ldreq r3, [r3], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq r4, [r3], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - ldreq r3, [r3], #-1784 @ 0xfffff908 │ │ │ │ + ldreq r4, [r3], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - ldreq r3, [r3], #-2088 @ 0xfffff7d8 │ │ │ │ + ldreq r4, [r3], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - ldreq r3, [r3], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r4, [r3], #-1932 @ 0xfffff874 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - ldreq r3, [r3], #-2288 @ 0xfffff710 │ │ │ │ + ldreq r4, [r3], #-2288 @ 0xfffff710 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldreq r3, [r3], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq r4, [r3], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - ldreq r3, [r3], #-2208 @ 0xfffff760 │ │ │ │ + ldreq r4, [r3], #-2208 @ 0xfffff760 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - ldreq r3, [r3], #-2524 @ 0xfffff624 │ │ │ │ + ldreq r4, [r3], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ - ldreq r3, [r3], #-2480 @ 0xfffff650 │ │ │ │ + ldreq r4, [r3], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ - ldreq r3, [r3], #-2684 @ 0xfffff584 │ │ │ │ + ldreq r4, [r3], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - ldreq r3, [r3], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r4, [r3], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ - ldreq r3, [r3], #-2536 @ 0xfffff618 │ │ │ │ + ldreq r4, [r3], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ - ldreq r3, [r3], #-2280 @ 0xfffff718 │ │ │ │ + ldreq r4, [r3], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10d958 <__cxa_atexit@plt+0x100720> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10d96c <__cxa_atexit@plt+0x100734> │ │ │ │ @@ -262703,57 +262703,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b 10d97c <__cxa_atexit@plt+0x100744> │ │ │ │ ldr r7, [pc, #28] @ 10db14 <__cxa_atexit@plt+0x1008dc> │ │ │ │ ldr r3, [pc, #28] @ 10db18 <__cxa_atexit@plt+0x1008e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ b 10d97c <__cxa_atexit@plt+0x100744> │ │ │ │ - ldreq r3, [r3], #-672 @ 0xfffffd60 │ │ │ │ + ldreq r4, [r3], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - ldreq r3, [r3], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq r4, [r3], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - ldreq r3, [r3], #-328 @ 0xfffffeb8 │ │ │ │ + ldreq r4, [r3], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - ldreq r3, [r3], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r4, [r3], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ - ldreq r3, [r3], #-640 @ 0xfffffd80 │ │ │ │ + ldreq r4, [r3], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - ldreq r3, [r3], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r4, [r3], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - ldreq r3, [r3], #-820 @ 0xfffffccc │ │ │ │ + ldreq r4, [r3], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - ldreq r3, [r3], #-996 @ 0xfffffc1c │ │ │ │ + ldreq r4, [r3], #-996 @ 0xfffffc1c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r3, [r3], #-880 @ 0xfffffc90 │ │ │ │ + ldreq r4, [r3], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - ldreq r3, [r3], #-916 @ 0xfffffc6c │ │ │ │ + ldreq r4, [r3], #-916 @ 0xfffffc6c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq r3, [r3], #-1092 @ 0xfffffbbc │ │ │ │ + ldreq r4, [r3], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq r3, [r3], #-996 @ 0xfffffc1c │ │ │ │ + ldreq r4, [r3], #-996 @ 0xfffffc1c │ │ │ │ muleq r0, r4, r1 │ │ │ │ - ldreq r3, [r3], #-1300 @ 0xfffffaec │ │ │ │ + ldreq r4, [r3], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - ldreq r3, [r3], #-1144 @ 0xfffffb88 │ │ │ │ + ldreq r4, [r3], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldreq r3, [r3], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq r4, [r3], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - ldreq r3, [r3], #-1536 @ 0xfffffa00 │ │ │ │ + ldreq r4, [r3], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq r3, [r3], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq r4, [r3], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldreq r3, [r3], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r4, [r3], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - ldreq r3, [r3], #-1692 @ 0xfffff964 │ │ │ │ + ldreq r4, [r3], #-1692 @ 0xfffff964 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r3, [r3], #-1896 @ 0xfffff898 │ │ │ │ + ldreq r4, [r3], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq r3, [r3], #-1752 @ 0xfffff928 │ │ │ │ + ldreq r4, [r3], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldreq r3, [r3], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r4, [r3], #-1748 @ 0xfffff92c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -262875,20 +262875,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 10ddc8 <__cxa_atexit@plt+0x100b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq ip, [r2], #-2052 @ 0xfffff7fc │ │ │ │ - strbeq ip, [r2], #-2268 @ 0xfffff724 │ │ │ │ + strbeq sp, [r2], #-2036 @ 0xfffff80c │ │ │ │ + strbeq sp, [r2], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -262898,18 +262898,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 10de1c <__cxa_atexit@plt+0x100be4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-1944 @ 0xfffff868 │ │ │ │ + strbeq sp, [r2], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -262918,21 +262918,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldreq r3, [r3], #-800 @ 0xfffffce0 │ │ │ │ + ldreq r4, [r3], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -262960,27 +262960,27 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - ldreq r3, [r3], #-804 @ 0xfffffcdc │ │ │ │ - ldreq r3, [r3], #-768 @ 0xfffffd00 │ │ │ │ + ldreq r4, [r3], #-804 @ 0xfffffcdc │ │ │ │ + ldreq r4, [r3], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 10df34 <__cxa_atexit@plt+0x100cfc> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r3, [r3], #-728 @ 0xfffffd28 │ │ │ │ + ldreq r4, [r3], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #200] @ 10e01c <__cxa_atexit@plt+0x100de4> │ │ │ │ ldr sl, [r1, #8]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -263033,17 +263033,17 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - ldreq r3, [r3], #-540 @ 0xfffffde4 │ │ │ │ - strbeq ip, [r2], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq ip, [r2], #-2584 @ 0xfffff5e8 │ │ │ │ + ldreq r4, [r3], #-540 @ 0xfffffde4 │ │ │ │ + strbeq sp, [r2], #-1524 @ 0xfffffa0c │ │ │ │ + strbeq sp, [r2], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e078 <__cxa_atexit@plt+0x100e40> │ │ │ │ @@ -263055,34 +263055,34 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq ip, [r2], #-1396 @ 0xfffffa8c │ │ │ │ - strbeq ip, [r2], #-2440 @ 0xfffff678 │ │ │ │ + strbeq sp, [r2], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq sp, [r2], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10e0bc <__cxa_atexit@plt+0x100e84> │ │ │ │ ldr r5, [pc, #32] @ 10e0cc <__cxa_atexit@plt+0x100e94> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ 10e0d0 <__cxa_atexit@plt+0x100e98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [r3], #-352 @ 0xfffffea0 │ │ │ │ + ldreq r4, [r3], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e104 <__cxa_atexit@plt+0x100ecc> │ │ │ │ ldr r3, [pc, #60] @ 10e12c <__cxa_atexit@plt+0x100ef4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263189,20 +263189,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq ip, [r2], #-2744 @ 0xfffff548 │ │ │ │ + strbeq sp, [r2], #-2728 @ 0xfffff558 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq ip, [r2], #-2712 @ 0xfffff568 │ │ │ │ + strbeq sp, [r2], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq ip, [r2], #-2788 @ 0xfffff51c │ │ │ │ + strbeq sp, [r2], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e2ec <__cxa_atexit@plt+0x1010b4> │ │ │ │ ldr r3, [pc, #88] @ 10e328 <__cxa_atexit@plt+0x1010f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263223,41 +263223,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [r2], #-2576 @ 0xfffff5f0 │ │ │ │ + strbeq sp, [r2], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [r2], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq sp, [r2], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e34c <__cxa_atexit@plt+0x101114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-2528 @ 0xfffff620 │ │ │ │ + strbeq sp, [r2], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e36c <__cxa_atexit@plt+0x101134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-2492 @ 0xfffff644 │ │ │ │ + strbeq sp, [r2], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e38c <__cxa_atexit@plt+0x101154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-2456 @ 0xfffff668 │ │ │ │ + strbeq sp, [r2], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e3e8 <__cxa_atexit@plt+0x1011b0> │ │ │ │ ldr r3, [pc, #156] @ 10e448 <__cxa_atexit@plt+0x101210> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263295,20 +263295,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq ip, [r2], #-2296 @ 0xfffff708 │ │ │ │ + strbeq sp, [r2], #-2280 @ 0xfffff718 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq ip, [r2], #-2264 @ 0xfffff728 │ │ │ │ + strbeq sp, [r2], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq ip, [r2], #-2368 @ 0xfffff6c0 │ │ │ │ + strbeq sp, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e494 <__cxa_atexit@plt+0x10125c> │ │ │ │ ldr r3, [pc, #88] @ 10e4d0 <__cxa_atexit@plt+0x101298> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263329,41 +263329,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [r2], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq sp, [r2], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [r2], #-2196 @ 0xfffff76c │ │ │ │ + strbeq sp, [r2], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e4f4 <__cxa_atexit@plt+0x1012bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq sp, [r2], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e514 <__cxa_atexit@plt+0x1012dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-2044 @ 0xfffff804 │ │ │ │ + strbeq sp, [r2], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e534 <__cxa_atexit@plt+0x1012fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-2008 @ 0xfffff828 │ │ │ │ + strbeq sp, [r2], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e568 <__cxa_atexit@plt+0x101330> │ │ │ │ ldr r3, [pc, #160] @ 10e5f4 <__cxa_atexit@plt+0x1013bc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263400,17 +263400,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - strbeq ip, [r2], #-1832 @ 0xfffff8d8 │ │ │ │ + strbeq sp, [r2], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - strbeq ip, [r2], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq sp, [r2], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e650 <__cxa_atexit@plt+0x101418> │ │ │ │ ldr r3, [pc, #156] @ 10e6b0 <__cxa_atexit@plt+0x101478> │ │ │ │ @@ -263449,20 +263449,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq ip, [r2], #-1676 @ 0xfffff974 │ │ │ │ + strbeq sp, [r2], #-1660 @ 0xfffff984 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq ip, [r2], #-1652 @ 0xfffff98c │ │ │ │ + strbeq sp, [r2], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq ip, [r2], #-1728 @ 0xfffff940 │ │ │ │ + strbeq sp, [r2], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e6fc <__cxa_atexit@plt+0x1014c4> │ │ │ │ ldr r3, [pc, #88] @ 10e738 <__cxa_atexit@plt+0x101500> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263483,41 +263483,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [r2], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq sp, [r2], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [r2], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq sp, [r2], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e75c <__cxa_atexit@plt+0x101524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq sp, [r2], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e77c <__cxa_atexit@plt+0x101544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-1432 @ 0xfffffa68 │ │ │ │ + strbeq sp, [r2], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e79c <__cxa_atexit@plt+0x101564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq sp, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e7d8 <__cxa_atexit@plt+0x1015a0> │ │ │ │ ldr r3, [pc, #88] @ 10e814 <__cxa_atexit@plt+0x1015dc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263538,33 +263538,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [r2], #-1276 @ 0xfffffb04 │ │ │ │ + strbeq sp, [r2], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [r2], #-1308 @ 0xfffffae4 │ │ │ │ + strbeq sp, [r2], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e838 <__cxa_atexit@plt+0x101600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq sp, [r2], #-1204 @ 0xfffffb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10e858 <__cxa_atexit@plt+0x101620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-1192 @ 0xfffffb58 │ │ │ │ + strbeq sp, [r2], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e88c <__cxa_atexit@plt+0x101654> │ │ │ │ ldr r3, [pc, #60] @ 10e8b4 <__cxa_atexit@plt+0x10167c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263648,20 +263648,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq ip, [r2], #-828 @ 0xfffffcc4 │ │ │ │ + strbeq sp, [r2], #-812 @ 0xfffffcd4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq ip, [r2], #-824 @ 0xfffffcc8 │ │ │ │ + strbeq sp, [r2], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq ip, [r2], #-900 @ 0xfffffc7c │ │ │ │ + strbeq sp, [r2], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ea18 <__cxa_atexit@plt+0x1017e0> │ │ │ │ ldr r3, [pc, #88] @ 10ea54 <__cxa_atexit@plt+0x10181c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263682,41 +263682,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [r2], #-688 @ 0xfffffd50 │ │ │ │ + strbeq sp, [r2], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [r2], #-728 @ 0xfffffd28 │ │ │ │ + strbeq sp, [r2], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ea78 <__cxa_atexit@plt+0x101840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-640 @ 0xfffffd80 │ │ │ │ + strbeq sp, [r2], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ea98 <__cxa_atexit@plt+0x101860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-604 @ 0xfffffda4 │ │ │ │ + strbeq sp, [r2], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10eab8 <__cxa_atexit@plt+0x101880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-540 @ 0xfffffde4 │ │ │ │ + strbeq sp, [r2], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10eb14 <__cxa_atexit@plt+0x1018dc> │ │ │ │ ldr r3, [pc, #156] @ 10eb74 <__cxa_atexit@plt+0x10193c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263754,20 +263754,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq ip, [r2], #-392 @ 0xfffffe78 │ │ │ │ + strbeq sp, [r2], #-376 @ 0xfffffe88 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq ip, [r2], #-360 @ 0xfffffe98 │ │ │ │ + strbeq sp, [r2], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq ip, [r2], #-436 @ 0xfffffe4c │ │ │ │ + strbeq sp, [r2], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ebc0 <__cxa_atexit@plt+0x101988> │ │ │ │ ldr r3, [pc, #88] @ 10ebfc <__cxa_atexit@plt+0x1019c4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263788,41 +263788,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [r2], #-224 @ 0xffffff20 │ │ │ │ + strbeq sp, [r2], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq ip, [r2], #-264 @ 0xfffffef8 │ │ │ │ + strbeq sp, [r2], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ec20 <__cxa_atexit@plt+0x1019e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-176 @ 0xffffff50 │ │ │ │ + strbeq sp, [r2], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ec40 <__cxa_atexit@plt+0x101a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-140 @ 0xffffff74 │ │ │ │ + strbeq sp, [r2], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ec60 <__cxa_atexit@plt+0x101a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r2], #-104 @ 0xffffff98 │ │ │ │ + strbeq sp, [r2], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ec94 <__cxa_atexit@plt+0x101a5c> │ │ │ │ ldr r3, [pc, #168] @ 10ed28 <__cxa_atexit@plt+0x101af0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263861,17 +263861,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - strbeq fp, [r2], #-4008 @ 0xfffff058 │ │ │ │ + strbeq ip, [r2], #-3992 @ 0xfffff068 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - strbeq fp, [r2], #-4056 @ 0xfffff028 │ │ │ │ + strbeq ip, [r2], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ed84 <__cxa_atexit@plt+0x101b4c> │ │ │ │ ldr r3, [pc, #156] @ 10ede4 <__cxa_atexit@plt+0x101bac> │ │ │ │ @@ -263910,20 +263910,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq fp, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq ip, [r2], #-3836 @ 0xfffff104 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq fp, [r2], #-3820 @ 0xfffff114 │ │ │ │ + strbeq ip, [r2], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq fp, [r2], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq ip, [r2], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ee30 <__cxa_atexit@plt+0x101bf8> │ │ │ │ ldr r3, [pc, #88] @ 10ee6c <__cxa_atexit@plt+0x101c34> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -263944,41 +263944,41 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [r2], #-3684 @ 0xfffff19c │ │ │ │ + strbeq ip, [r2], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq fp, [r2], #-3724 @ 0xfffff174 │ │ │ │ + strbeq ip, [r2], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ee90 <__cxa_atexit@plt+0x101c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2], #-3636 @ 0xfffff1cc │ │ │ │ + strbeq ip, [r2], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10eeb0 <__cxa_atexit@plt+0x101c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq ip, [r2], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10eed0 <__cxa_atexit@plt+0x101c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2], #-3564 @ 0xfffff214 │ │ │ │ + strbeq ip, [r2], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ef14 <__cxa_atexit@plt+0x101cdc> │ │ │ │ ldr r3, [pc, #96] @ 10ef50 <__cxa_atexit@plt+0x101d18> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -264001,33 +264001,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [r2], #-3444 @ 0xfffff28c │ │ │ │ + strbeq ip, [r2], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq fp, [r2], #-3492 @ 0xfffff25c │ │ │ │ + strbeq ip, [r2], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ef74 <__cxa_atexit@plt+0x101d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq ip, [r2], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 10ef94 <__cxa_atexit@plt+0x101d5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2], #-3360 @ 0xfffff2e0 │ │ │ │ + strbeq ip, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10efec <__cxa_atexit@plt+0x101db4> │ │ │ │ ldr r2, [pc, #80] @ 10f004 <__cxa_atexit@plt+0x101dcc> │ │ │ │ ldr r1, [pc, #80] @ 10f008 <__cxa_atexit@plt+0x101dd0> │ │ │ │ @@ -264040,26 +264040,26 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r0, r6, #2 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ ldr r7, [pc, #32] @ 10f014 <__cxa_atexit@plt+0x101ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r1, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ - ldreq r1, [r3], #-1532 @ 0xfffffa04 │ │ │ │ - ldreq r1, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ - ldreq r2, [r3], #-560 @ 0xfffffdd0 │ │ │ │ + ldreq r2, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq r2, [r3], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq r2, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ + ldreq r3, [r3], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10f064 <__cxa_atexit@plt+0x101e2c> │ │ │ │ ldr r2, [pc, #72] @ 10f080 <__cxa_atexit@plt+0x101e48> │ │ │ │ @@ -264070,24 +264070,24 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10f070 <__cxa_atexit@plt+0x101e38> │ │ │ │ ldr r5, [pc, #52] @ 10f088 <__cxa_atexit@plt+0x101e50> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10f084 <__cxa_atexit@plt+0x101e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2], #-1380 @ 0xfffffa9c │ │ │ │ - ldreq r2, [r3], #-428 @ 0xfffffe54 │ │ │ │ + strbeq ip, [r2], #-1364 @ 0xfffffaac │ │ │ │ + ldreq r3, [r3], #-428 @ 0xfffffe54 │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -264095,15 +264095,15 @@ │ │ │ │ bcc 10f0c8 <__cxa_atexit@plt+0x101e90> │ │ │ │ ldr r2, [pc, #36] @ 10f0d8 <__cxa_atexit@plt+0x101ea0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -264127,29 +264127,29 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r0, r6, #2 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ ldr r7, [pc, #40] @ 10f178 <__cxa_atexit@plt+0x101f40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldreq r1, [r3], #-1284 @ 0xfffffafc │ │ │ │ - ldreq r1, [r3], #-1184 @ 0xfffffb60 │ │ │ │ - ldreq r1, [r3], #-1260 @ 0xfffffb14 │ │ │ │ - ldreq r2, [r3], #-212 @ 0xffffff2c │ │ │ │ - ldreq r2, [r3], #-616 @ 0xfffffd98 │ │ │ │ + ldreq r2, [r3], #-1284 @ 0xfffffafc │ │ │ │ + ldreq r2, [r3], #-1184 @ 0xfffffb60 │ │ │ │ + ldreq r2, [r3], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq r3, [r3], #-212 @ 0xffffff2c │ │ │ │ + ldreq r3, [r3], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f39c <__cxa_atexit@plt+0x102164> │ │ │ │ ldr r2, [pc, #524] @ 10f3ac <__cxa_atexit@plt+0x102174> │ │ │ │ @@ -264282,38 +264282,38 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ 10f408 <__cxa_atexit@plt+0x1021d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - ldreq r2, [r3], #-128 @ 0xffffff80 │ │ │ │ - ldreq r2, [r3], #-104 @ 0xffffff98 │ │ │ │ - ldreq r1, [r3], #-3788 @ 0xfffff134 │ │ │ │ - ldreq r2, [r3], #-16 │ │ │ │ - ldreq r1, [r3], #-3956 @ 0xfffff08c │ │ │ │ - ldreq r1, [r3], #-4040 @ 0xfffff038 │ │ │ │ - ldreq r1, [r3], #-4028 @ 0xfffff044 │ │ │ │ - ldreq r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - ldreq r1, [r3], #-4004 @ 0xfffff05c │ │ │ │ - ldreq r1, [r3], #-3992 @ 0xfffff068 │ │ │ │ - ldreq r1, [r3], #-4092 @ 0xfffff004 │ │ │ │ - ldreq r1, [r3], #-3984 @ 0xfffff070 │ │ │ │ - ldreq r2, [r3], #-100 @ 0xffffff9c │ │ │ │ - ldreq r1, [r3], #-4040 @ 0xfffff038 │ │ │ │ - ldreq r2, [r3], #-188 @ 0xffffff44 │ │ │ │ - ldreq r2, [r3], #-176 @ 0xffffff50 │ │ │ │ - ldreq r2, [r3], #-52 @ 0xffffffcc │ │ │ │ - ldreq r2, [r3], #-264 @ 0xfffffef8 │ │ │ │ - ldreq r2, [r3], #-188 @ 0xffffff44 │ │ │ │ - ldreq r2, [r3], #-320 @ 0xfffffec0 │ │ │ │ - ldreq r2, [r3], #-164 @ 0xffffff5c │ │ │ │ - ldreq r2, [r3], #-120 @ 0xffffff88 │ │ │ │ - ldreq r2, [r3], #-180 @ 0xffffff4c │ │ │ │ - ldreq r1, [r3], #-4060 @ 0xfffff024 │ │ │ │ + ldreq r3, [r3], #-128 @ 0xffffff80 │ │ │ │ + ldreq r3, [r3], #-104 @ 0xffffff98 │ │ │ │ + ldreq r2, [r3], #-3788 @ 0xfffff134 │ │ │ │ + ldreq r3, [r3], #-16 │ │ │ │ + ldreq r2, [r3], #-3956 @ 0xfffff08c │ │ │ │ + ldreq r2, [r3], #-4040 @ 0xfffff038 │ │ │ │ + ldreq r2, [r3], #-4028 @ 0xfffff044 │ │ │ │ + ldreq r3, [r3], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r2, [r3], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r2, [r3], #-3992 @ 0xfffff068 │ │ │ │ + ldreq r2, [r3], #-4092 @ 0xfffff004 │ │ │ │ + ldreq r2, [r3], #-3984 @ 0xfffff070 │ │ │ │ + ldreq r3, [r3], #-100 @ 0xffffff9c │ │ │ │ + ldreq r2, [r3], #-4040 @ 0xfffff038 │ │ │ │ + ldreq r3, [r3], #-188 @ 0xffffff44 │ │ │ │ + ldreq r3, [r3], #-176 @ 0xffffff50 │ │ │ │ + ldreq r3, [r3], #-52 @ 0xffffffcc │ │ │ │ + ldreq r3, [r3], #-264 @ 0xfffffef8 │ │ │ │ + ldreq r3, [r3], #-188 @ 0xffffff44 │ │ │ │ + ldreq r3, [r3], #-320 @ 0xfffffec0 │ │ │ │ + ldreq r3, [r3], #-164 @ 0xffffff5c │ │ │ │ + ldreq r3, [r3], #-120 @ 0xffffff88 │ │ │ │ + ldreq r3, [r3], #-180 @ 0xffffff4c │ │ │ │ + ldreq r2, [r3], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 10f4b4 <__cxa_atexit@plt+0x10227c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #380] @ 10f5ac <__cxa_atexit@plt+0x102374> │ │ │ │ @@ -264409,37 +264409,37 @@ │ │ │ │ b 10f4bc <__cxa_atexit@plt+0x102284> │ │ │ │ ldr r7, [pc, #60] @ 10f5d8 <__cxa_atexit@plt+0x1023a0> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10f4bc <__cxa_atexit@plt+0x102284> │ │ │ │ ldr r7, [pc, #12] @ 10f5b4 <__cxa_atexit@plt+0x10237c> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10f4bc <__cxa_atexit@plt+0x102284> │ │ │ │ - ldreq r1, [r3], #-3588 @ 0xfffff1fc │ │ │ │ - ldreq r1, [r3], #-3472 @ 0xfffff270 │ │ │ │ - ldreq r1, [r3], #-3256 @ 0xfffff348 │ │ │ │ - ldreq r1, [r3], #-3524 @ 0xfffff23c │ │ │ │ - ldreq r1, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ - ldreq r1, [r3], #-3460 @ 0xfffff27c │ │ │ │ - ldreq r1, [r3], #-3456 @ 0xfffff280 │ │ │ │ - ldreq r1, [r3], #-3536 @ 0xfffff230 │ │ │ │ - ldreq r1, [r3], #-3448 @ 0xfffff288 │ │ │ │ - ldreq r1, [r3], #-3444 @ 0xfffff28c │ │ │ │ - ldreq r1, [r3], #-3524 @ 0xfffff23c │ │ │ │ - ldreq r1, [r3], #-3448 @ 0xfffff288 │ │ │ │ - ldreq r1, [r3], #-3612 @ 0xfffff1e4 │ │ │ │ - ldreq r1, [r3], #-3500 @ 0xfffff254 │ │ │ │ - ldreq r1, [r3], #-3688 @ 0xfffff198 │ │ │ │ - ldreq r1, [r3], #-3684 @ 0xfffff19c │ │ │ │ - ldreq r1, [r3], #-3596 @ 0xfffff1f4 │ │ │ │ - ldreq r1, [r3], #-3760 @ 0xfffff150 │ │ │ │ - ldreq r1, [r3], #-3708 @ 0xfffff184 │ │ │ │ - ldreq r1, [r3], #-3812 @ 0xfffff11c │ │ │ │ - ldreq r1, [r3], #-3700 @ 0xfffff18c │ │ │ │ - ldreq r1, [r3], #-3672 @ 0xfffff1a8 │ │ │ │ - ldreq r1, [r3], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r2, [r3], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq r2, [r3], #-3472 @ 0xfffff270 │ │ │ │ + ldreq r2, [r3], #-3256 @ 0xfffff348 │ │ │ │ + ldreq r2, [r3], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r2, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq r2, [r3], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r2, [r3], #-3456 @ 0xfffff280 │ │ │ │ + ldreq r2, [r3], #-3536 @ 0xfffff230 │ │ │ │ + ldreq r2, [r3], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r2, [r3], #-3444 @ 0xfffff28c │ │ │ │ + ldreq r2, [r3], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r2, [r3], #-3448 @ 0xfffff288 │ │ │ │ + ldreq r2, [r3], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r2, [r3], #-3500 @ 0xfffff254 │ │ │ │ + ldreq r2, [r3], #-3688 @ 0xfffff198 │ │ │ │ + ldreq r2, [r3], #-3684 @ 0xfffff19c │ │ │ │ + ldreq r2, [r3], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq r2, [r3], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r2, [r3], #-3708 @ 0xfffff184 │ │ │ │ + ldreq r2, [r3], #-3812 @ 0xfffff11c │ │ │ │ + ldreq r2, [r3], #-3700 @ 0xfffff18c │ │ │ │ + ldreq r2, [r3], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq r2, [r3], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10f638 <__cxa_atexit@plt+0x102400> │ │ │ │ ldr r3, [pc, #32] @ 10f648 <__cxa_atexit@plt+0x102410> │ │ │ │ @@ -264449,22 +264449,22 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 10f18c <__cxa_atexit@plt+0x101f54> │ │ │ │ ldr r7, [pc, #12] @ 10f64c <__cxa_atexit@plt+0x102414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r1, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq r2, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [r3], #-3560 @ 0xfffff218 │ │ │ │ + ldreq r2, [r3], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10f698 <__cxa_atexit@plt+0x102460> │ │ │ │ ldr r3, [pc, #28] @ 10f6a8 <__cxa_atexit@plt+0x102470> │ │ │ │ @@ -264473,32 +264473,32 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 10f18c <__cxa_atexit@plt+0x101f54> │ │ │ │ ldr r7, [pc, #12] @ 10f6ac <__cxa_atexit@plt+0x102474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r1, [r3], #-3528 @ 0xfffff238 │ │ │ │ + ldreq r2, [r3], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ - ldreq r1, [r3], #-3480 @ 0xfffff268 │ │ │ │ + ldreq r2, [r3], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 10f6f0 <__cxa_atexit@plt+0x1024b8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r1, [r3], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r2, [r3], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10f780 <__cxa_atexit@plt+0x102548> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -264531,16 +264531,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 10f798 <__cxa_atexit@plt+0x102560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sl, [r2], #-3672 @ 0xfffff1a8 │ │ │ │ - ldreq r1, [r3], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq fp, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ + ldreq r2, [r3], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ bne 10f7ec <__cxa_atexit@plt+0x1025b4> │ │ │ │ @@ -264563,24 +264563,24 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ - strbeq sl, [r2], #-3516 @ 0xfffff244 │ │ │ │ + strbeq fp, [r2], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 10f838 <__cxa_atexit@plt+0x102600> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401ae4 <__cxa_atexit@plt+0x3f48ac> │ │ │ │ - strbeq sl, [r2], #-3456 @ 0xfffff280 │ │ │ │ + b 401bec <__cxa_atexit@plt+0x3f49b4> │ │ │ │ + strbeq fp, [r2], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f880 <__cxa_atexit@plt+0x102648> │ │ │ │ ldr r2, [pc, #48] @ 10f888 <__cxa_atexit@plt+0x102650> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -264589,19 +264589,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [r2], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq fp, [r2], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ blt 10f8c4 <__cxa_atexit@plt+0x10268c> │ │ │ │ ldr r3, [pc, #52] @ 10f8e0 <__cxa_atexit@plt+0x1026a8> │ │ │ │ tst r9, #3 │ │ │ │ @@ -264663,23 +264663,23 @@ │ │ │ │ stmdb r5, {r1, r3, r9, sl} │ │ │ │ ldr r5, [pc, #44] @ 10f9c0 <__cxa_atexit@plt+0x102788> │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r7, [pc, #20] @ 10f9c4 <__cxa_atexit@plt+0x10278c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sl, [r2], #-3104 @ 0xfffff3e0 │ │ │ │ - ldreq r1, [r3], #-2804 @ 0xfffff50c │ │ │ │ + strbeq fp, [r2], #-3088 @ 0xfffff3f0 │ │ │ │ + ldreq r2, [r3], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10fa68 <__cxa_atexit@plt+0x102830> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -264721,20 +264721,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r1, [r3], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq r2, [r3], #-2612 @ 0xfffff5cc │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq sl, [r2], #-2980 @ 0xfffff45c │ │ │ │ - strbeq sl, [r2], #-2944 @ 0xfffff480 │ │ │ │ - strbeq sl, [r2], #-2936 @ 0xfffff488 │ │ │ │ + strbeq fp, [r2], #-2964 @ 0xfffff46c │ │ │ │ + strbeq fp, [r2], #-2928 @ 0xfffff490 │ │ │ │ + strbeq fp, [r2], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fae8 <__cxa_atexit@plt+0x1028b0> │ │ │ │ ldr r2, [pc, #48] @ 10faf0 <__cxa_atexit@plt+0x1028b8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -264743,19 +264743,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [r2], #-2760 @ 0xfffff538 │ │ │ │ + strbeq fp, [r2], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ blt 10fb2c <__cxa_atexit@plt+0x1028f4> │ │ │ │ ldr r3, [pc, #52] @ 10fb48 <__cxa_atexit@plt+0x102910> │ │ │ │ tst r9, #3 │ │ │ │ @@ -264797,24 +264797,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 10fbe0 <__cxa_atexit@plt+0x1029a8> │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2], #-2564 @ 0xfffff5fc │ │ │ │ - strbeq sl, [r2], #-2948 @ 0xfffff47c │ │ │ │ + strbeq fp, [r2], #-2548 @ 0xfffff60c │ │ │ │ + strbeq fp, [r2], #-2932 @ 0xfffff48c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10fc84 <__cxa_atexit@plt+0x102a4c> │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -264857,15 +264857,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq sl, [r2], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq fp, [r2], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 10fd1c <__cxa_atexit@plt+0x102ae4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -264890,15 +264890,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strbeq sl, [r2], #-2232 @ 0xfffff748 │ │ │ │ + strbeq fp, [r2], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10fd74 <__cxa_atexit@plt+0x102b3c> │ │ │ │ @@ -264906,23 +264906,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r3, r9, sl} │ │ │ │ ldr r5, [pc, #40] @ 10fd8c <__cxa_atexit@plt+0x102b54> │ │ │ │ mov sl, r3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r7, [pc, #20] @ 10fd90 <__cxa_atexit@plt+0x102b58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r2], #-2132 @ 0xfffff7ac │ │ │ │ - ldreq r1, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ + strbeq fp, [r2], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq r2, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10fe44 <__cxa_atexit@plt+0x102c0c> │ │ │ │ @@ -264960,42 +264960,42 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - strbeq sl, [r2], #-1992 @ 0xfffff838 │ │ │ │ - strbeq sl, [r2], #-1956 @ 0xfffff85c │ │ │ │ - strbeq sl, [r2], #-1932 @ 0xfffff874 │ │ │ │ - ldreq r1, [r3], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq fp, [r2], #-1976 @ 0xfffff848 │ │ │ │ + strbeq fp, [r2], #-1940 @ 0xfffff86c │ │ │ │ + strbeq fp, [r2], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r2, [r3], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fea8 <__cxa_atexit@plt+0x102c70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 10feb0 <__cxa_atexit@plt+0x102c78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 10f18c <__cxa_atexit@plt+0x101f54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2], #-1796 @ 0xfffff8fc │ │ │ │ - ldreq r1, [r3], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq fp, [r2], #-1780 @ 0xfffff90c │ │ │ │ + ldreq r2, [r3], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10ff64 <__cxa_atexit@plt+0x102d2c> │ │ │ │ ldr r3, [pc, #180] @ 10ff8c <__cxa_atexit@plt+0x102d54> │ │ │ │ @@ -265042,19 +265042,19 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r1, [r3], #-1364 @ 0xfffffaac │ │ │ │ + ldreq r2, [r3], #-1364 @ 0xfffffaac │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq sl, [r2], #-2328 @ 0xfffff6e8 │ │ │ │ - strbeq sl, [r2], #-1676 @ 0xfffff974 │ │ │ │ - ldreq r1, [r3], #-1204 @ 0xfffffb4c │ │ │ │ + strbeq fp, [r2], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq fp, [r2], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r2, [r3], #-1204 @ 0xfffffb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110010 <__cxa_atexit@plt+0x102dd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -265084,22 +265084,22 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq sl, [r2], #-2124 @ 0xfffff7b4 │ │ │ │ - strbeq sl, [r2], #-1472 @ 0xfffffa40 │ │ │ │ - ldreq r1, [r3], #-1044 @ 0xfffffbec │ │ │ │ + strbeq fp, [r2], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq fp, [r2], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq r2, [r3], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 10f18c <__cxa_atexit@plt+0x101f54> │ │ │ │ - ldreq r1, [r3], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq r2, [r3], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1100f4 <__cxa_atexit@plt+0x102ebc> │ │ │ │ ldr r3, [pc, #164] @ 11011c <__cxa_atexit@plt+0x102ee4> │ │ │ │ @@ -265122,15 +265122,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #33 @ 0x21 │ │ │ │ add r8, r7, #256 @ 0x100 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r9, #3] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ @@ -265142,18 +265142,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r1, [r3], #-972 @ 0xfffffc34 │ │ │ │ + ldreq r2, [r3], #-972 @ 0xfffffc34 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq sl, [r2], #-1892 @ 0xfffff89c │ │ │ │ - ldreq r1, [r3], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq fp, [r2], #-1876 @ 0xfffff8ac │ │ │ │ + ldreq r2, [r3], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 110188 <__cxa_atexit@plt+0x102f50> │ │ │ │ @@ -265167,43 +265167,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #48] @ 1101ac <__cxa_atexit@plt+0x102f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #33 @ 0x21 │ │ │ │ add r8, r3, #256 @ 0x100 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r6, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, sl │ │ │ │ b 4011bc <__cxa_atexit@plt+0x3f3f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq sl, [r2], #-1704 @ 0xfffff958 │ │ │ │ - ldreq r1, [r3], #-796 @ 0xfffffce4 │ │ │ │ + strbeq fp, [r2], #-1688 @ 0xfffff968 │ │ │ │ + ldreq r2, [r3], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ - ldreq r1, [r3], #-772 @ 0xfffffcfc │ │ │ │ + ldreq r2, [r3], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 110204 <__cxa_atexit@plt+0x102fcc> │ │ │ │ - ldreq r1, [r3], #-628 @ 0xfffffd8c │ │ │ │ + ldreq r2, [r3], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 10f18c <__cxa_atexit@plt+0x101f54> │ │ │ │ - ldreq r1, [r3], #-604 @ 0xfffffda4 │ │ │ │ + ldreq r2, [r3], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11027c <__cxa_atexit@plt+0x103044> │ │ │ │ @@ -265236,16 +265236,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 110298 <__cxa_atexit@plt+0x103060> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r1, [r3], #-584 @ 0xfffffdb8 │ │ │ │ - ldreq r1, [r3], #-560 @ 0xfffffdd0 │ │ │ │ + ldreq r2, [r3], #-584 @ 0xfffffdb8 │ │ │ │ + ldreq r2, [r3], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1102dc <__cxa_atexit@plt+0x1030a4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -265259,15 +265259,15 @@ │ │ │ │ b 110300 <__cxa_atexit@plt+0x1030c8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r1, [r3], #-472 @ 0xfffffe28 │ │ │ │ + ldreq r2, [r3], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -265287,15 +265287,15 @@ │ │ │ │ ldr r0, [pc, #108] @ 1103bc <__cxa_atexit@plt+0x103184> │ │ │ │ add lr, pc, lr │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r9, #16]! │ │ │ │ add r0, r0, #33 @ 0x21 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ - b 401284 <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 401294 <__cxa_atexit@plt+0x3f405c> │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1103a4 <__cxa_atexit@plt+0x10316c> │ │ │ │ ldr r1, [pc, #52] @ 1103b0 <__cxa_atexit@plt+0x103178> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -265309,15 +265309,15 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbeq sl, [r2], #-1228 @ 0xfffffb34 │ │ │ │ + strbeq fp, [r2], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110424 <__cxa_atexit@plt+0x1031ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -265334,25 +265334,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r2, #12] │ │ │ │ stmib r2, {r0, r5} │ │ │ │ ldr r5, [pc, #48] @ 110448 <__cxa_atexit@plt+0x103210> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2], #-424 @ 0xfffffe58 │ │ │ │ - strbeq sl, [r2], #-428 @ 0xfffffe54 │ │ │ │ - strbeq sl, [r2], #-408 @ 0xfffffe68 │ │ │ │ + strbeq fp, [r2], #-408 @ 0xfffffe68 │ │ │ │ + strbeq fp, [r2], #-412 @ 0xfffffe64 │ │ │ │ + strbeq fp, [r2], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1104b0 <__cxa_atexit@plt+0x103278> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -265369,25 +265369,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r2, #12] │ │ │ │ stmib r2, {r0, r5} │ │ │ │ ldr r5, [pc, #48] @ 1104d4 <__cxa_atexit@plt+0x10329c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2], #-284 @ 0xfffffee4 │ │ │ │ - strbeq sl, [r2], #-288 @ 0xfffffee0 │ │ │ │ - strbeq sl, [r2], #-268 @ 0xfffffef4 │ │ │ │ + strbeq fp, [r2], #-268 @ 0xfffffef4 │ │ │ │ + strbeq fp, [r2], #-272 @ 0xfffffef0 │ │ │ │ + strbeq fp, [r2], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11053c <__cxa_atexit@plt+0x103304> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -265404,40 +265404,40 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r2, #12] │ │ │ │ stmib r2, {r0, r5} │ │ │ │ ldr r5, [pc, #48] @ 110560 <__cxa_atexit@plt+0x103328> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2], #-144 @ 0xffffff70 │ │ │ │ - strbeq sl, [r2], #-148 @ 0xffffff6c │ │ │ │ - strbeq sl, [r2], #-128 @ 0xffffff80 │ │ │ │ + strbeq fp, [r2], #-128 @ 0xffffff80 │ │ │ │ + strbeq fp, [r2], #-132 @ 0xffffff7c │ │ │ │ + strbeq fp, [r2], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11058c <__cxa_atexit@plt+0x103354> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 1105a0 <__cxa_atexit@plt+0x103368> │ │ │ │ ldr r7, [pc, #8] @ 11059c <__cxa_atexit@plt+0x103364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r3], #-3944 @ 0xfffff098 │ │ │ │ + ldreq r1, [r3], #-3944 @ 0xfffff098 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1105dc <__cxa_atexit@plt+0x1033a4> │ │ │ │ ldr r2, [pc, #208] @ 11068c <__cxa_atexit@plt+0x103454> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -265491,18 +265491,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strbeq r9, [r2], #-4000 @ 0xfffff060 │ │ │ │ - strbeq r9, [r2], #-3980 @ 0xfffff074 │ │ │ │ - strbeq r9, [r2], #-3964 @ 0xfffff084 │ │ │ │ - strbeq sl, [r2], #-1728 @ 0xfffff940 │ │ │ │ + strbeq sl, [r2], #-3984 @ 0xfffff070 │ │ │ │ + strbeq sl, [r2], #-3964 @ 0xfffff084 │ │ │ │ + strbeq sl, [r2], #-3948 @ 0xfffff094 │ │ │ │ + strbeq fp, [r2], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -265547,15 +265547,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - strbeq r9, [r2], #-3756 @ 0xfffff154 │ │ │ │ + strbeq sl, [r2], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1107bc <__cxa_atexit@plt+0x103584> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -265609,19 +265609,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - ldreq r0, [r3], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq r9, [r2], #-3516 @ 0xfffff244 │ │ │ │ - strbeq r9, [r2], #-3484 @ 0xfffff264 │ │ │ │ - strbeq r9, [r2], #-3468 @ 0xfffff274 │ │ │ │ - strbeq sl, [r2], #-1232 @ 0xfffffb30 │ │ │ │ + ldreq r1, [r3], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq sl, [r2], #-3500 @ 0xfffff254 │ │ │ │ + strbeq sl, [r2], #-3468 @ 0xfffff274 │ │ │ │ + strbeq sl, [r2], #-3452 @ 0xfffff284 │ │ │ │ + strbeq fp, [r2], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #60 @ 0x3c │ │ │ │ cmp r3, r1 │ │ │ │ bcc 1109a4 <__cxa_atexit@plt+0x10376c> │ │ │ │ ldr lr, [pc, #300] @ 1109cc <__cxa_atexit@plt+0x103794> │ │ │ │ @@ -265697,22 +265697,22 @@ │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldr r7, [pc, #24] @ 1109d4 <__cxa_atexit@plt+0x10379c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq sl, [r2], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq r0, [r3], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq r1, [r3], #-2880 @ 0xfffff4c0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - strbeq r9, [r2], #-3848 @ 0xfffff0f8 │ │ │ │ - strbeq r9, [r2], #-3184 @ 0xfffff390 │ │ │ │ - strbeq r9, [r2], #-3152 @ 0xfffff3b0 │ │ │ │ - strbeq sl, [r2], #-916 @ 0xfffffc6c │ │ │ │ + strbeq sl, [r2], #-3832 @ 0xfffff108 │ │ │ │ + strbeq sl, [r2], #-3168 @ 0xfffff3a0 │ │ │ │ + strbeq sl, [r2], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq fp, [r2], #-900 @ 0xfffffc7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -265725,15 +265725,15 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 110a3c <__cxa_atexit@plt+0x103804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r3], #-2768 @ 0xfffff530 │ │ │ │ + ldreq r1, [r3], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ @@ -265777,55 +265777,55 @@ │ │ │ │ ldr r3, [pc, #36] @ 110b1c <__cxa_atexit@plt+0x1038e4> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - strbeq r9, [r2], #-2836 @ 0xfffff4ec │ │ │ │ - strbeq r9, [r2], #-2808 @ 0xfffff508 │ │ │ │ - strbeq r9, [r2], #-2792 @ 0xfffff518 │ │ │ │ - strbeq sl, [r2], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq sl, [r2], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq sl, [r2], #-2792 @ 0xfffff518 │ │ │ │ + strbeq sl, [r2], #-2776 @ 0xfffff528 │ │ │ │ + strbeq fp, [r2], #-540 @ 0xfffffde4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110b58 <__cxa_atexit@plt+0x103920> │ │ │ │ ldr r2, [pc, #36] @ 110b60 <__cxa_atexit@plt+0x103928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 110b64 <__cxa_atexit@plt+0x10392c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2], #-2656 @ 0xfffff5a0 │ │ │ │ - strbeq r9, [r2], #-2664 @ 0xfffff598 │ │ │ │ + strbeq sl, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq sl, [r2], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110ba0 <__cxa_atexit@plt+0x103968> │ │ │ │ ldr r2, [pc, #36] @ 110ba8 <__cxa_atexit@plt+0x103970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 110bac <__cxa_atexit@plt+0x103974> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2], #-2584 @ 0xfffff5e8 │ │ │ │ - strbeq r9, [r2], #-2592 @ 0xfffff5e0 │ │ │ │ + strbeq sl, [r2], #-2568 @ 0xfffff5f8 │ │ │ │ + strbeq sl, [r2], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-12]! │ │ │ │ sub r3, r7, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -265834,15 +265834,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 110bf4 <__cxa_atexit@plt+0x1039bc> │ │ │ │ ldr r7, [pc, #8] @ 110bf0 <__cxa_atexit@plt+0x1039b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r3], #-2328 @ 0xfffff6e8 │ │ │ │ + ldreq r1, [r3], #-2328 @ 0xfffff6e8 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 110d14 <__cxa_atexit@plt+0x103adc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -265928,25 +265928,25 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r2], #-2888 @ 0xfffff4b8 │ │ │ │ - ldreq r0, [r3], #-1992 @ 0xfffff838 │ │ │ │ + strbeq sl, [r2], #-2872 @ 0xfffff4c8 │ │ │ │ + ldreq r1, [r3], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - ldreq r0, [r3], #-2016 @ 0xfffff820 │ │ │ │ - ldreq r0, [r3], #-2124 @ 0xfffff7b4 │ │ │ │ + ldreq r1, [r3], #-2016 @ 0xfffff820 │ │ │ │ + ldreq r1, [r3], #-2124 @ 0xfffff7b4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strbeq r9, [r2], #-2304 @ 0xfffff700 │ │ │ │ - strbeq r9, [r2], #-2276 @ 0xfffff71c │ │ │ │ - strbeq r9, [r2], #-2260 @ 0xfffff72c │ │ │ │ - strbeq sl, [r2], #-24 @ 0xffffffe8 │ │ │ │ + strbeq sl, [r2], #-2288 @ 0xfffff710 │ │ │ │ + strbeq sl, [r2], #-2260 @ 0xfffff72c │ │ │ │ + strbeq sl, [r2], #-2244 @ 0xfffff73c │ │ │ │ + strbeq fp, [r2], #-8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 110e84 <__cxa_atexit@plt+0x103c4c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -266005,19 +266005,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - strbeq r9, [r2], #-2596 @ 0xfffff5dc │ │ │ │ - strbeq r9, [r2], #-1932 @ 0xfffff874 │ │ │ │ - strbeq r9, [r2], #-1916 @ 0xfffff884 │ │ │ │ - strbeq r9, [r2], #-1892 @ 0xfffff89c │ │ │ │ - strbeq r9, [r2], #-3752 @ 0xfffff158 │ │ │ │ + strbeq sl, [r2], #-2580 @ 0xfffff5ec │ │ │ │ + strbeq sl, [r2], #-1916 @ 0xfffff884 │ │ │ │ + strbeq sl, [r2], #-1900 @ 0xfffff894 │ │ │ │ + strbeq sl, [r2], #-1876 @ 0xfffff8ac │ │ │ │ + strbeq sl, [r2], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 110bf4 <__cxa_atexit@plt+0x1039bc> │ │ │ │ @@ -266061,19 +266061,19 @@ │ │ │ │ ldr r3, [pc, #40] @ 110f90 <__cxa_atexit@plt+0x103d58> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - ldreq r0, [r3], #-1512 @ 0xfffffa18 │ │ │ │ - strbeq r9, [r2], #-1692 @ 0xfffff964 │ │ │ │ - strbeq r9, [r2], #-1672 @ 0xfffff978 │ │ │ │ - strbeq r9, [r2], #-1656 @ 0xfffff988 │ │ │ │ - strbeq r9, [r2], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r1, [r3], #-1512 @ 0xfffffa18 │ │ │ │ + strbeq sl, [r2], #-1676 @ 0xfffff974 │ │ │ │ + strbeq sl, [r2], #-1656 @ 0xfffff988 │ │ │ │ + strbeq sl, [r2], #-1640 @ 0xfffff998 │ │ │ │ + strbeq sl, [r2], #-3500 @ 0xfffff254 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 110fec <__cxa_atexit@plt+0x103db4> │ │ │ │ ldr r2, [pc, #88] @ 111008 <__cxa_atexit@plt+0x103dd0> │ │ │ │ @@ -266096,17 +266096,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 111010 <__cxa_atexit@plt+0x103dd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq sl, [r2], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r0, [r3], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq r1, [r3], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 111054 <__cxa_atexit@plt+0x103e1c> │ │ │ │ ldr r7, [pc, #48] @ 111064 <__cxa_atexit@plt+0x103e2c> │ │ │ │ @@ -266120,15 +266120,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 111068 <__cxa_atexit@plt+0x103e30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r0, [r3], #-1212 @ 0xfffffb44 │ │ │ │ + ldreq r1, [r3], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11111c <__cxa_atexit@plt+0x103ee4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -266179,19 +266179,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r9, [r2], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq sl, [r2], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strbeq r9, [r2], #-1236 @ 0xfffffb2c │ │ │ │ - strbeq r9, [r2], #-1220 @ 0xfffffb3c │ │ │ │ - strbeq r9, [r2], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq sl, [r2], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq sl, [r2], #-1204 @ 0xfffffb4c │ │ │ │ + strbeq sl, [r2], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1111e8 <__cxa_atexit@plt+0x103fb0> │ │ │ │ @@ -266220,17 +266220,17 @@ │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - strbeq r9, [r2], #-1028 @ 0xfffffbfc │ │ │ │ - strbeq r9, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - strbeq r9, [r2], #-2920 @ 0xfffff498 │ │ │ │ + strbeq sl, [r2], #-1012 @ 0xfffffc0c │ │ │ │ + strbeq sl, [r2], #-996 @ 0xfffffc1c │ │ │ │ + strbeq sl, [r2], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 111250 <__cxa_atexit@plt+0x104018> │ │ │ │ ldr r2, [pc, #72] @ 11126c <__cxa_atexit@plt+0x104034> │ │ │ │ @@ -266241,24 +266241,24 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11125c <__cxa_atexit@plt+0x104024> │ │ │ │ ldr r5, [pc, #52] @ 111274 <__cxa_atexit@plt+0x10403c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 111270 <__cxa_atexit@plt+0x104038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2], #-888 @ 0xfffffc88 │ │ │ │ - ldreq pc, [r2], #-4032 @ 0xfffff040 │ │ │ │ + strbeq sl, [r2], #-872 @ 0xfffffc98 │ │ │ │ + ldreq r0, [r3], #-4032 @ 0xfffff040 │ │ │ │ @ instruction: 0xffffce98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -266266,21 +266266,21 @@ │ │ │ │ bcc 1112b4 <__cxa_atexit@plt+0x10407c> │ │ │ │ ldr r2, [pc, #36] @ 1112c4 <__cxa_atexit@plt+0x10408c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq pc, [r2], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq r0, [r3], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 111340 <__cxa_atexit@plt+0x104108> │ │ │ │ @@ -266301,35 +266301,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ mov r6, r2 │ │ │ │ b 111350 <__cxa_atexit@plt+0x104118> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 111360 <__cxa_atexit@plt+0x104128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r3], #-500 @ 0xfffffe0c │ │ │ │ + ldreq r1, [r3], #-500 @ 0xfffffe0c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq pc, [r2], #-784 @ 0xfffffcf0 │ │ │ │ - ldreq pc, [r2], #-676 @ 0xfffffd5c │ │ │ │ - ldreq pc, [r2], #-772 @ 0xfffffcfc │ │ │ │ + ldreq r0, [r3], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r0, [r3], #-676 @ 0xfffffd5c │ │ │ │ + ldreq r0, [r3], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r0, [r3], #-456 @ 0xfffffe38 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq r1, [r3], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1113e4 <__cxa_atexit@plt+0x1041ac> │ │ │ │ ldr r3, [pc, #64] @ 1113ec <__cxa_atexit@plt+0x1041b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -266346,17 +266346,17 @@ │ │ │ │ b 111d80 <__cxa_atexit@plt+0x104b48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [r2], #-476 @ 0xfffffe24 │ │ │ │ + strbeq sl, [r2], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r0, [r3], #-348 @ 0xfffffea4 │ │ │ │ + ldreq r1, [r3], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 111418 <__cxa_atexit@plt+0x1041e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111d80 <__cxa_atexit@plt+0x104b48> │ │ │ │ @@ -266364,15 +266364,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11143c <__cxa_atexit@plt+0x104204> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -266385,16 +266385,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r9, [r2], #-1416 @ 0xfffffa78 │ │ │ │ - ldreq pc, [r2], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq sl, [r2], #-1400 @ 0xfffffa88 │ │ │ │ + ldreq r0, [r3], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11171c <__cxa_atexit@plt+0x1044e4> │ │ │ │ ldr r2, [pc, #628] @ 111728 <__cxa_atexit@plt+0x1044f0> │ │ │ │ @@ -266553,60 +266553,60 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ b 111594 <__cxa_atexit@plt+0x10435c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ - strbeq r9, [r2], #-220 @ 0xffffff24 │ │ │ │ - ldreq pc, [r2], #-1672 @ 0xfffff978 │ │ │ │ + strbeq sl, [r2], #-204 @ 0xffffff34 │ │ │ │ + ldreq r0, [r3], #-1672 @ 0xfffff978 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r2], #-1588 @ 0xfffff9cc │ │ │ │ + ldreq r0, [r3], #-1588 @ 0xfffff9cc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r2], #-1328 @ 0xfffffad0 │ │ │ │ + ldreq r0, [r3], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ - ldreq pc, [r2], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq r0, [r3], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - ldreq pc, [r2], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r0, [r3], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ - ldreq pc, [r2], #-1784 @ 0xfffff908 │ │ │ │ + ldreq r0, [r3], #-1784 @ 0xfffff908 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq pc, [r2], #-1820 @ 0xfffff8e4 │ │ │ │ + ldreq r0, [r3], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ - ldreq pc, [r2], #-1996 @ 0xfffff834 │ │ │ │ + ldreq r0, [r3], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ - ldreq pc, [r2], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq r0, [r3], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ - ldreq pc, [r2], #-1916 @ 0xfffff884 │ │ │ │ + ldreq r0, [r3], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ - ldreq pc, [r2], #-2092 @ 0xfffff7d4 │ │ │ │ + ldreq r0, [r3], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - ldreq pc, [r2], #-1996 @ 0xfffff834 │ │ │ │ + ldreq r0, [r3], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - ldreq pc, [r2], #-2300 @ 0xfffff704 │ │ │ │ + ldreq r0, [r3], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - ldreq pc, [r2], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r0, [r3], #-2144 @ 0xfffff7a0 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - ldreq pc, [r2], #-2500 @ 0xfffff63c │ │ │ │ + ldreq r0, [r3], #-2500 @ 0xfffff63c │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldreq pc, [r2], #-2536 @ 0xfffff618 │ │ │ │ + ldreq r0, [r3], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - ldreq pc, [r2], #-2420 @ 0xfffff68c │ │ │ │ + ldreq r0, [r3], #-2420 @ 0xfffff68c │ │ │ │ muleq r0, r4, r4 │ │ │ │ - ldreq pc, [r2], #-2736 @ 0xfffff550 │ │ │ │ + ldreq r0, [r3], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ - ldreq pc, [r2], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r0, [r3], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ - ldreq pc, [r2], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq r0, [r3], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - ldreq pc, [r2], #-2752 @ 0xfffff540 │ │ │ │ + ldreq r0, [r3], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ - ldreq pc, [r2], #-2748 @ 0xfffff544 │ │ │ │ + ldreq r0, [r3], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ - ldreq pc, [r2], #-2492 @ 0xfffff644 │ │ │ │ + ldreq r0, [r3], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 111884 <__cxa_atexit@plt+0x10464c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 111898 <__cxa_atexit@plt+0x104660> │ │ │ │ @@ -266746,57 +266746,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b 1118a8 <__cxa_atexit@plt+0x104670> │ │ │ │ ldr r7, [pc, #28] @ 111a40 <__cxa_atexit@plt+0x104808> │ │ │ │ ldr r3, [pc, #28] @ 111a44 <__cxa_atexit@plt+0x10480c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ b 1118a8 <__cxa_atexit@plt+0x104670> │ │ │ │ - ldreq pc, [r2], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r0, [r3], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - ldreq pc, [r2], #-800 @ 0xfffffce0 │ │ │ │ + ldreq r0, [r3], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - ldreq pc, [r2], #-540 @ 0xfffffde4 │ │ │ │ + ldreq r0, [r3], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - ldreq pc, [r2], #-1044 @ 0xfffffbec │ │ │ │ + ldreq r0, [r3], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ - ldreq pc, [r2], #-852 @ 0xfffffcac │ │ │ │ + ldreq r0, [r3], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - ldreq pc, [r2], #-996 @ 0xfffffc1c │ │ │ │ + ldreq r0, [r3], #-996 @ 0xfffffc1c │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - ldreq pc, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ + ldreq r0, [r3], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - ldreq pc, [r2], #-1208 @ 0xfffffb48 │ │ │ │ + ldreq r0, [r3], #-1208 @ 0xfffffb48 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq pc, [r2], #-1092 @ 0xfffffbbc │ │ │ │ + ldreq r0, [r3], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - ldreq pc, [r2], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq r0, [r3], #-1128 @ 0xfffffb98 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq pc, [r2], #-1304 @ 0xfffffae8 │ │ │ │ + ldreq r0, [r3], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq pc, [r2], #-1208 @ 0xfffffb48 │ │ │ │ + ldreq r0, [r3], #-1208 @ 0xfffffb48 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - ldreq pc, [r2], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq r0, [r3], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - ldreq pc, [r2], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq r0, [r3], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldreq pc, [r2], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r0, [r3], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - ldreq pc, [r2], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r0, [r3], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq pc, [r2], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq r0, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldreq pc, [r2], #-1948 @ 0xfffff864 │ │ │ │ + ldreq r0, [r3], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - ldreq pc, [r2], #-1904 @ 0xfffff890 │ │ │ │ + ldreq r0, [r3], #-1904 @ 0xfffff890 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq pc, [r2], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq r0, [r3], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq pc, [r2], #-1964 @ 0xfffff854 │ │ │ │ + ldreq r0, [r3], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldreq pc, [r2], #-1960 @ 0xfffff858 │ │ │ │ + ldreq r0, [r3], #-1960 @ 0xfffff858 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -266917,29 +266917,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 111ce0 <__cxa_atexit@plt+0x104aa8> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r8, [r2], #-2272 @ 0xfffff720 │ │ │ │ + strbeq r9, [r2], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -266948,21 +266948,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq pc, [r2], #-1064 @ 0xfffffbd8 │ │ │ │ + ldreq r0, [r3], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 111e2c <__cxa_atexit@plt+0x104bf4> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -267014,22 +267014,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq pc, [r2], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq pc, [r2], #-1856 @ 0xfffff8c0 │ │ │ │ - strbeq r8, [r2], #-1968 @ 0xfffff850 │ │ │ │ + ldreq r0, [r3], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r0, [r3], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq r9, [r2], #-1952 @ 0xfffff860 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ - strbeq r8, [r2], #-1972 @ 0xfffff84c │ │ │ │ - ldreq pc, [r2], #-1752 @ 0xfffff928 │ │ │ │ + strbeq r9, [r2], #-1956 @ 0xfffff85c │ │ │ │ + ldreq r0, [r3], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -267063,17 +267063,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - strbeq r8, [r2], #-1732 @ 0xfffff93c │ │ │ │ + strbeq r9, [r2], #-1716 @ 0xfffff94c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq pc, [r2], #-1576 @ 0xfffff9d8 │ │ │ │ + ldreq r0, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 111f8c <__cxa_atexit@plt+0x104d54> │ │ │ │ ldr r2, [pc, #72] @ 111f98 <__cxa_atexit@plt+0x104d60> │ │ │ │ @@ -267093,30 +267093,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r8, [r2], #-1600 @ 0xfffff9c0 │ │ │ │ + strbeq r9, [r2], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq pc, [r2], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq r0, [r3], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 111fc4 <__cxa_atexit@plt+0x104d8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 111d80 <__cxa_atexit@plt+0x104b48> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11203c <__cxa_atexit@plt+0x104e04> │ │ │ │ ldr r2, [pc, #76] @ 112048 <__cxa_atexit@plt+0x104e10> │ │ │ │ @@ -267130,31 +267130,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 112034 <__cxa_atexit@plt+0x104dfc> │ │ │ │ ldr r3, [pc, #44] @ 112050 <__cxa_atexit@plt+0x104e18> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r8, [r2], #-1428 @ 0xfffffa6c │ │ │ │ + strbeq r9, [r2], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 112074 <__cxa_atexit@plt+0x104e3c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -267168,33 +267168,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1120d0 <__cxa_atexit@plt+0x104e98> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r8, [r2], #-2236 @ 0xfffff744 │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r9, [r2], #-2220 @ 0xfffff754 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112108 <__cxa_atexit@plt+0x104ed0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 112110 <__cxa_atexit@plt+0x104ed8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r2], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq r9, [r2], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112220 <__cxa_atexit@plt+0x104fe8> │ │ │ │ @@ -267245,15 +267245,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 11224c <__cxa_atexit@plt+0x105014> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -267265,15 +267265,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r8, [r2], #-2088 @ 0xfffff7d8 │ │ │ │ + strbeq r9, [r2], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ 112330 <__cxa_atexit@plt+0x1050f8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -267313,25 +267313,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r8, [r2], #-1816 @ 0xfffff8e8 │ │ │ │ + strbeq r9, [r2], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1123d0 <__cxa_atexit@plt+0x105198> │ │ │ │ @@ -267361,19 +267361,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq r9, [r2], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 112434 <__cxa_atexit@plt+0x1051fc> │ │ │ │ @@ -267455,26 +267455,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 11255c <__cxa_atexit@plt+0x105324> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r8, [r2], #-1432 @ 0xfffffa68 │ │ │ │ - strbeq r8, [r2], #-1244 @ 0xfffffb24 │ │ │ │ + strbeq r9, [r2], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r9, [r2], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11260c <__cxa_atexit@plt+0x1053d4> │ │ │ │ @@ -267504,19 +267504,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r8, [r2], #-1044 @ 0xfffffbec │ │ │ │ + strbeq r9, [r2], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -267546,15 +267546,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq lr, [r2], #-3744 @ 0xfffff160 │ │ │ │ + ldreq pc, [r2], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -267580,16 +267580,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - ldreq lr, [r2], #-3648 @ 0xfffff1c0 │ │ │ │ - ldreq lr, [r2], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq pc, [r2], #-3648 @ 0xfffff1c0 │ │ │ │ + ldreq pc, [r2], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1127ec <__cxa_atexit@plt+0x1055b4> │ │ │ │ ldr r7, [pc, #208] @ 112830 <__cxa_atexit@plt+0x1055f8> │ │ │ │ @@ -267646,18 +267646,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - ldreq lr, [r2], #-3412 @ 0xfffff2ac │ │ │ │ - ldreq lr, [r2], #-3444 @ 0xfffff28c │ │ │ │ - strbeq r7, [r2], #-3584 @ 0xfffff200 │ │ │ │ - strbeq r8, [r2], #-532 @ 0xfffffdec │ │ │ │ + ldreq pc, [r2], #-3412 @ 0xfffff2ac │ │ │ │ + ldreq pc, [r2], #-3444 @ 0xfffff28c │ │ │ │ + strbeq r8, [r2], #-3568 @ 0xfffff210 │ │ │ │ + strbeq r9, [r2], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112890 <__cxa_atexit@plt+0x105658> │ │ │ │ @@ -267669,16 +267669,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ - strbeq r8, [r2], #-368 @ 0xfffffe90 │ │ │ │ + strbeq r8, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ + strbeq r9, [r2], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 112938 <__cxa_atexit@plt+0x105700> │ │ │ │ ldr r3, [pc, #164] @ 112968 <__cxa_atexit@plt+0x105730> │ │ │ │ @@ -267722,16 +267722,16 @@ │ │ │ │ b 1128dc <__cxa_atexit@plt+0x1056a4> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1128fc <__cxa_atexit@plt+0x1056c4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r7, [r2], #-3872 @ 0xfffff0e0 │ │ │ │ - ldreq lr, [r2], #-3140 @ 0xfffff3bc │ │ │ │ + strbeq r8, [r2], #-3856 @ 0xfffff0f0 │ │ │ │ + ldreq pc, [r2], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1129dc <__cxa_atexit@plt+0x1057a4> │ │ │ │ @@ -267758,15 +267758,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 112998 <__cxa_atexit@plt+0x105760> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1129b8 <__cxa_atexit@plt+0x105780> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r7, [r2], #-3684 @ 0xfffff19c │ │ │ │ + strbeq r8, [r2], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 112a3c <__cxa_atexit@plt+0x105804> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -267777,15 +267777,15 @@ │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 112a20 <__cxa_atexit@plt+0x1057e8> │ │ │ │ - strbeq r7, [r2], #-3580 @ 0xfffff204 │ │ │ │ + strbeq r8, [r2], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 112a94 <__cxa_atexit@plt+0x10585c> │ │ │ │ @@ -267801,15 +267801,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 112aac <__cxa_atexit@plt+0x105874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq lr, [r2], #-2792 @ 0xfffff518 │ │ │ │ + ldreq pc, [r2], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 112b14 <__cxa_atexit@plt+0x1058dc> │ │ │ │ @@ -267847,17 +267847,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 112b6c <__cxa_atexit@plt+0x105934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r7, [r2], #-3792 @ 0xfffff130 │ │ │ │ - strbeq r7, [r2], #-3868 @ 0xfffff0e4 │ │ │ │ - strbeq r7, [r2], #-3784 @ 0xfffff138 │ │ │ │ + strbeq r8, [r2], #-3776 @ 0xfffff140 │ │ │ │ + strbeq r8, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r8, [r2], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 112ba8 <__cxa_atexit@plt+0x105970> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -267879,17 +267879,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 112bec <__cxa_atexit@plt+0x1059b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r2], #-3660 @ 0xfffff1b4 │ │ │ │ - strbeq r7, [r2], #-3712 @ 0xfffff180 │ │ │ │ - strbeq r7, [r2], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r8, [r2], #-3644 @ 0xfffff1c4 │ │ │ │ + strbeq r8, [r2], #-3696 @ 0xfffff190 │ │ │ │ + strbeq r8, [r2], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 112c8c <__cxa_atexit@plt+0x105a54> │ │ │ │ ldr r3, [pc, #172] @ 112cbc <__cxa_atexit@plt+0x105a84> │ │ │ │ @@ -267935,17 +267935,17 @@ │ │ │ │ b 112c28 <__cxa_atexit@plt+0x1059f0> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 112c48 <__cxa_atexit@plt+0x105a10> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r7, [r2], #-2368 @ 0xfffff6c0 │ │ │ │ - strbeq r7, [r2], #-2364 @ 0xfffff6c4 │ │ │ │ - ldreq lr, [r2], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r8, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ + strbeq r8, [r2], #-2348 @ 0xfffff6d4 │ │ │ │ + ldreq pc, [r2], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 112d3c <__cxa_atexit@plt+0x105b04> │ │ │ │ @@ -267974,16 +267974,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 112cf0 <__cxa_atexit@plt+0x105ab8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 112d10 <__cxa_atexit@plt+0x105ad8> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r7, [r2], #-2168 @ 0xfffff788 │ │ │ │ - strbeq r7, [r2], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r8, [r2], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r8, [r2], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 112da8 <__cxa_atexit@plt+0x105b70> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -267996,16 +267996,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 112d84 <__cxa_atexit@plt+0x105b4c> │ │ │ │ - strbeq r7, [r2], #-2052 @ 0xfffff7fc │ │ │ │ - strbeq r7, [r2], #-2048 @ 0xfffff800 │ │ │ │ + strbeq r8, [r2], #-2036 @ 0xfffff80c │ │ │ │ + strbeq r8, [r2], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 112e58 <__cxa_atexit@plt+0x105c20> │ │ │ │ ldr r2, [pc, #168] @ 112e88 <__cxa_atexit@plt+0x105c50> │ │ │ │ @@ -268050,15 +268050,15 @@ │ │ │ │ b 112e00 <__cxa_atexit@plt+0x105bc8> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 112e44 <__cxa_atexit@plt+0x105c0c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq lr, [r2], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq pc, [r2], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 112f04 <__cxa_atexit@plt+0x105ccc> │ │ │ │ @@ -268159,17 +268159,17 @@ │ │ │ │ b 112fa8 <__cxa_atexit@plt+0x105d70> │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 112fc8 <__cxa_atexit@plt+0x105d90> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r7, [r2], #-1472 @ 0xfffffa40 │ │ │ │ - strbeq r7, [r2], #-1468 @ 0xfffffa44 │ │ │ │ - ldreq lr, [r2], #-1408 @ 0xfffffa80 │ │ │ │ + strbeq r8, [r2], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r8, [r2], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq pc, [r2], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1130bc <__cxa_atexit@plt+0x105e84> │ │ │ │ @@ -268198,16 +268198,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 113070 <__cxa_atexit@plt+0x105e38> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 113090 <__cxa_atexit@plt+0x105e58> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r7, [r2], #-1272 @ 0xfffffb08 │ │ │ │ - strbeq r7, [r2], #-1268 @ 0xfffffb0c │ │ │ │ + strbeq r8, [r2], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r8, [r2], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 113128 <__cxa_atexit@plt+0x105ef0> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -268220,16 +268220,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 113104 <__cxa_atexit@plt+0x105ecc> │ │ │ │ - strbeq r7, [r2], #-1156 @ 0xfffffb7c │ │ │ │ - strbeq r7, [r2], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq r8, [r2], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r8, [r2], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1131d4 <__cxa_atexit@plt+0x105f9c> │ │ │ │ ldr r3, [pc, #164] @ 113204 <__cxa_atexit@plt+0x105fcc> │ │ │ │ @@ -268273,16 +268273,16 @@ │ │ │ │ b 113178 <__cxa_atexit@plt+0x105f40> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 113198 <__cxa_atexit@plt+0x105f60> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r7, [r2], #-1668 @ 0xfffff97c │ │ │ │ - ldreq lr, [r2], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r8, [r2], #-1652 @ 0xfffff98c │ │ │ │ + ldreq pc, [r2], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 113278 <__cxa_atexit@plt+0x106040> │ │ │ │ @@ -268309,15 +268309,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 113234 <__cxa_atexit@plt+0x105ffc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 113254 <__cxa_atexit@plt+0x10601c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r7, [r2], #-1480 @ 0xfffffa38 │ │ │ │ + strbeq r8, [r2], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1132d8 <__cxa_atexit@plt+0x1060a0> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -268328,15 +268328,15 @@ │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1132bc <__cxa_atexit@plt+0x106084> │ │ │ │ - strbeq r7, [r2], #-1376 @ 0xfffffaa0 │ │ │ │ + strbeq r8, [r2], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 113384 <__cxa_atexit@plt+0x10614c> │ │ │ │ ldr r2, [pc, #168] @ 1133b4 <__cxa_atexit@plt+0x10617c> │ │ │ │ @@ -268381,15 +268381,15 @@ │ │ │ │ b 11332c <__cxa_atexit@plt+0x1060f4> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 113370 <__cxa_atexit@plt+0x106138> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq lr, [r2], #-528 @ 0xfffffdf0 │ │ │ │ + ldreq pc, [r2], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 113430 <__cxa_atexit@plt+0x1061f8> │ │ │ │ @@ -268448,21 +268448,21 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1134cc <__cxa_atexit@plt+0x106294> │ │ │ │ ldr r5, [pc, #32] @ 1134dc <__cxa_atexit@plt+0x1062a4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ 1134e0 <__cxa_atexit@plt+0x1062a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [r2], #-244 @ 0xffffff0c │ │ │ │ + ldreq pc, [r2], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -268484,16 +268484,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r2], #-2068 @ 0xfffff7ec │ │ │ │ - strbeq r7, [r2], #-1984 @ 0xfffff840 │ │ │ │ + strbeq r8, [r2], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq r8, [r2], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113604 <__cxa_atexit@plt+0x1063cc> │ │ │ │ ldr r7, [pc, #172] @ 11362c <__cxa_atexit@plt+0x1063f4> │ │ │ │ @@ -268538,17 +268538,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r7, [r2], #-1720 @ 0xfffff948 │ │ │ │ - ldreq sp, [r2], #-4032 @ 0xfffff040 │ │ │ │ - strbeq r7, [r2], #-1664 @ 0xfffff980 │ │ │ │ + strbeq r8, [r2], #-1704 @ 0xfffff958 │ │ │ │ + ldreq lr, [r2], #-4032 @ 0xfffff040 │ │ │ │ + strbeq r8, [r2], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -268570,17 +268570,17 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r2], #-1528 @ 0xfffffa08 │ │ │ │ - strbeq r7, [r2], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq sp, [r2], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r8, [r2], #-1512 @ 0xfffffa18 │ │ │ │ + strbeq r8, [r2], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq lr, [r2], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11378c <__cxa_atexit@plt+0x106554> │ │ │ │ @@ -268624,36 +268624,36 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ str sl, [r5] │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r7, [pc, #68] @ 1137d8 <__cxa_atexit@plt+0x1065a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq ip, [r2], #-3596 @ 0xfffff1f4 │ │ │ │ - ldreq sp, [r2], #-2764 @ 0xfffff534 │ │ │ │ - strbeq r7, [r2], #-1292 @ 0xfffffaf4 │ │ │ │ - strbeq r7, [r2], #-1280 @ 0xfffffb00 │ │ │ │ - ldreq ip, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ - ldreq sp, [r2], #-2824 @ 0xfffff4f8 │ │ │ │ - strbeq r7, [r2], #-1348 @ 0xfffffabc │ │ │ │ - ldreq sp, [r2], #-3672 @ 0xfffff1a8 │ │ │ │ - ldreq sp, [r2], #-3584 @ 0xfffff200 │ │ │ │ + ldreq sp, [r2], #-3596 @ 0xfffff1f4 │ │ │ │ + ldreq lr, [r2], #-2764 @ 0xfffff534 │ │ │ │ + strbeq r8, [r2], #-1276 @ 0xfffffb04 │ │ │ │ + strbeq r8, [r2], #-1264 @ 0xfffffb10 │ │ │ │ + ldreq sp, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ + ldreq lr, [r2], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq r8, [r2], #-1332 @ 0xfffffacc │ │ │ │ + ldreq lr, [r2], #-3672 @ 0xfffff1a8 │ │ │ │ + ldreq lr, [r2], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -268682,25 +268682,25 @@ │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ ldr r3, [pc, #36] @ 11388c <__cxa_atexit@plt+0x106654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ str sl, [r5, #-4]! │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq ip, [r2], #-3352 @ 0xfffff2e8 │ │ │ │ - ldreq sp, [r2], #-2520 @ 0xfffff628 │ │ │ │ - strbeq r7, [r2], #-1048 @ 0xfffffbe8 │ │ │ │ - strbeq r7, [r2], #-1028 @ 0xfffffbfc │ │ │ │ - ldreq ip, [r2], #-3396 @ 0xfffff2bc │ │ │ │ - ldreq sp, [r2], #-2564 @ 0xfffff5fc │ │ │ │ - strbeq r7, [r2], #-1088 @ 0xfffffbc0 │ │ │ │ + ldreq sp, [r2], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq lr, [r2], #-2520 @ 0xfffff628 │ │ │ │ + strbeq r8, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ + strbeq r8, [r2], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq sp, [r2], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq lr, [r2], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq r8, [r2], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1138e8 <__cxa_atexit@plt+0x1066b0> │ │ │ │ ldr r2, [pc, #72] @ 113904 <__cxa_atexit@plt+0x1066cc> │ │ │ │ @@ -268711,24 +268711,24 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1138f4 <__cxa_atexit@plt+0x1066bc> │ │ │ │ ldr r5, [pc, #52] @ 11390c <__cxa_atexit@plt+0x1066d4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 113908 <__cxa_atexit@plt+0x1066d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r2], #-3296 @ 0xfffff320 │ │ │ │ - ldreq sp, [r2], #-3276 @ 0xfffff334 │ │ │ │ + strbeq r7, [r2], #-3280 @ 0xfffff330 │ │ │ │ + ldreq lr, [r2], #-3276 @ 0xfffff334 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -268736,15 +268736,15 @@ │ │ │ │ bcc 11394c <__cxa_atexit@plt+0x106714> │ │ │ │ ldr r2, [pc, #36] @ 11395c <__cxa_atexit@plt+0x106724> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -268770,29 +268770,29 @@ │ │ │ │ sub r0, r6, #2 │ │ │ │ str r8, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ - b 4017ec <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ mov r6, r2 │ │ │ │ b 1139e4 <__cxa_atexit@plt+0x1067ac> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1139f4 <__cxa_atexit@plt+0x1067bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r2], #-3084 @ 0xfffff3f4 │ │ │ │ + ldreq lr, [r2], #-3084 @ 0xfffff3f4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq ip, [r2], #-2984 @ 0xfffff458 │ │ │ │ - ldreq sp, [r2], #-2180 @ 0xfffff77c │ │ │ │ - strbeq r7, [r2], #-704 @ 0xfffffd40 │ │ │ │ - ldreq sp, [r2], #-3068 @ 0xfffff404 │ │ │ │ + ldreq sp, [r2], #-2984 @ 0xfffff458 │ │ │ │ + ldreq lr, [r2], #-2180 @ 0xfffff77c │ │ │ │ + strbeq r8, [r2], #-688 @ 0xfffffd50 │ │ │ │ + ldreq lr, [r2], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113a60 <__cxa_atexit@plt+0x106828> │ │ │ │ ldr r3, [pc, #64] @ 113a68 <__cxa_atexit@plt+0x106830> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -268809,17 +268809,17 @@ │ │ │ │ b 113e48 <__cxa_atexit@plt+0x106c10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [r2], #-2912 @ 0xfffff4a0 │ │ │ │ + strbeq r7, [r2], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq sp, [r2], #-2960 @ 0xfffff470 │ │ │ │ + ldreq lr, [r2], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 113a94 <__cxa_atexit@plt+0x10685c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 113e48 <__cxa_atexit@plt+0x106c10> │ │ │ │ @@ -268827,15 +268827,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 113ab8 <__cxa_atexit@plt+0x106880> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -268848,16 +268848,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ - ldreq sp, [r2], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r7, [r2], #-3836 @ 0xfffff104 │ │ │ │ + ldreq lr, [r2], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 113c08 <__cxa_atexit@plt+0x1069d0> │ │ │ │ @@ -268911,37 +268911,37 @@ │ │ │ │ sub r0, lr, #3 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r6, lr │ │ │ │ str sl, [r1, #-20] @ 0xffffffec │ │ │ │ str r0, [r1, #-16] │ │ │ │ str ip, [r1, #-12] │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq r6, [r2], #-2644 @ 0xfffff5ac │ │ │ │ - ldreq ip, [r2], #-2448 @ 0xfffff670 │ │ │ │ - ldreq sp, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq r7, [r2], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq sp, [r2], #-2448 @ 0xfffff670 │ │ │ │ + ldreq lr, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbeq r7, [r2], #-144 @ 0xffffff70 │ │ │ │ - strbeq r7, [r2], #-136 @ 0xffffff78 │ │ │ │ - ldreq ip, [r2], #-2524 @ 0xfffff624 │ │ │ │ - ldreq sp, [r2], #-1692 @ 0xfffff964 │ │ │ │ + strbeq r8, [r2], #-128 @ 0xffffff80 │ │ │ │ + strbeq r8, [r2], #-120 @ 0xffffff88 │ │ │ │ + ldreq sp, [r2], #-2524 @ 0xfffff624 │ │ │ │ + ldreq lr, [r2], #-1692 @ 0xfffff964 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strbeq r7, [r2], #-216 @ 0xffffff28 │ │ │ │ - strbeq r7, [r2], #-212 @ 0xffffff2c │ │ │ │ - ldreq sp, [r2], #-2432 @ 0xfffff680 │ │ │ │ + strbeq r8, [r2], #-200 @ 0xffffff38 │ │ │ │ + strbeq r8, [r2], #-196 @ 0xffffff3c │ │ │ │ + ldreq lr, [r2], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -268975,27 +268975,27 @@ │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #40] @ 113d24 <__cxa_atexit@plt+0x106aec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ str sl, [r5, #-8]! │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq ip, [r2], #-2188 @ 0xfffff774 │ │ │ │ - ldreq sp, [r2], #-1356 @ 0xfffffab4 │ │ │ │ + ldreq sp, [r2], #-2188 @ 0xfffff774 │ │ │ │ + ldreq lr, [r2], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r6, [r2], #-3980 @ 0xfffff074 │ │ │ │ - strbeq r6, [r2], #-3952 @ 0xfffff090 │ │ │ │ - ldreq ip, [r2], #-2240 @ 0xfffff740 │ │ │ │ - ldreq sp, [r2], #-1408 @ 0xfffffa80 │ │ │ │ + strbeq r7, [r2], #-3964 @ 0xfffff084 │ │ │ │ + strbeq r7, [r2], #-3936 @ 0xfffff0a0 │ │ │ │ + ldreq sp, [r2], #-2240 @ 0xfffff740 │ │ │ │ + ldreq lr, [r2], #-1408 @ 0xfffffa80 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r6, [r2], #-4028 @ 0xfffff044 │ │ │ │ + strbeq r7, [r2], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -269015,29 +269015,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 113da8 <__cxa_atexit@plt+0x106b70> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r6, [r2], #-2072 @ 0xfffff7e8 │ │ │ │ + strbeq r7, [r2], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269046,21 +269046,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq sp, [r2], #-1952 @ 0xfffff860 │ │ │ │ + ldreq lr, [r2], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113ef4 <__cxa_atexit@plt+0x106cbc> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -269112,22 +269112,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sp, [r2], #-1804 @ 0xfffff8f4 │ │ │ │ - ldreq sp, [r2], #-1656 @ 0xfffff988 │ │ │ │ - strbeq r6, [r2], #-1768 @ 0xfffff918 │ │ │ │ + ldreq lr, [r2], #-1804 @ 0xfffff8f4 │ │ │ │ + ldreq lr, [r2], #-1656 @ 0xfffff988 │ │ │ │ + strbeq r7, [r2], #-1752 @ 0xfffff928 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - strbeq r6, [r2], #-1772 @ 0xfffff914 │ │ │ │ - ldreq sp, [r2], #-1728 @ 0xfffff940 │ │ │ │ + strbeq r7, [r2], #-1756 @ 0xfffff924 │ │ │ │ + ldreq lr, [r2], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -269161,17 +269161,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - strbeq r6, [r2], #-1532 @ 0xfffffa04 │ │ │ │ + strbeq r7, [r2], #-1516 @ 0xfffffa14 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq sp, [r2], #-1552 @ 0xfffff9f0 │ │ │ │ + ldreq lr, [r2], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 114054 <__cxa_atexit@plt+0x106e1c> │ │ │ │ ldr r2, [pc, #72] @ 114060 <__cxa_atexit@plt+0x106e28> │ │ │ │ @@ -269191,30 +269191,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r6, [r2], #-1400 @ 0xfffffa88 │ │ │ │ + strbeq r7, [r2], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq sp, [r2], #-1432 @ 0xfffffa68 │ │ │ │ + ldreq lr, [r2], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11408c <__cxa_atexit@plt+0x106e54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 113e48 <__cxa_atexit@plt+0x106c10> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 114104 <__cxa_atexit@plt+0x106ecc> │ │ │ │ ldr r2, [pc, #76] @ 114110 <__cxa_atexit@plt+0x106ed8> │ │ │ │ @@ -269228,31 +269228,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1140fc <__cxa_atexit@plt+0x106ec4> │ │ │ │ ldr r3, [pc, #44] @ 114118 <__cxa_atexit@plt+0x106ee0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r6, [r2], #-1228 @ 0xfffffb34 │ │ │ │ + strbeq r7, [r2], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11413c <__cxa_atexit@plt+0x106f04> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269266,33 +269266,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 114198 <__cxa_atexit@plt+0x106f60> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq r6, [r2], #-2036 @ 0xfffff80c │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r7, [r2], #-2020 @ 0xfffff81c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1141d0 <__cxa_atexit@plt+0x106f98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1141d8 <__cxa_atexit@plt+0x106fa0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r2], #-988 @ 0xfffffc24 │ │ │ │ + strbeq r7, [r2], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1142e8 <__cxa_atexit@plt+0x1070b0> │ │ │ │ @@ -269343,15 +269343,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 114314 <__cxa_atexit@plt+0x1070dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -269363,15 +269363,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r6, [r2], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq r7, [r2], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ 1143f8 <__cxa_atexit@plt+0x1071c0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -269411,25 +269411,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r6, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq r7, [r2], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114498 <__cxa_atexit@plt+0x107260> │ │ │ │ @@ -269459,19 +269459,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r2], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r7, [r2], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1144fc <__cxa_atexit@plt+0x1072c4> │ │ │ │ @@ -269553,26 +269553,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 114624 <__cxa_atexit@plt+0x1073ec> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r6, [r2], #-1232 @ 0xfffffb30 │ │ │ │ - strbeq r6, [r2], #-1044 @ 0xfffffbec │ │ │ │ + strbeq r7, [r2], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r7, [r2], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1146d4 <__cxa_atexit@plt+0x10749c> │ │ │ │ @@ -269602,19 +269602,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r6, [r2], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq r7, [r2], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269644,15 +269644,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - ldreq ip, [r2], #-3720 @ 0xfffff178 │ │ │ │ + ldreq sp, [r2], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -269678,16 +269678,16 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - ldreq ip, [r2], #-3624 @ 0xfffff1d8 │ │ │ │ - ldreq ip, [r2], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq sp, [r2], #-3624 @ 0xfffff1d8 │ │ │ │ + ldreq sp, [r2], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1148b4 <__cxa_atexit@plt+0x10767c> │ │ │ │ ldr r7, [pc, #208] @ 1148f8 <__cxa_atexit@plt+0x1076c0> │ │ │ │ @@ -269744,18 +269744,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - ldreq ip, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ - ldreq ip, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ - strbeq r5, [r2], #-3384 @ 0xfffff2c8 │ │ │ │ - strbeq r6, [r2], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq sp, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq sp, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq r6, [r2], #-3368 @ 0xfffff2d8 │ │ │ │ + strbeq r7, [r2], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114958 <__cxa_atexit@plt+0x107720> │ │ │ │ @@ -269767,16 +269767,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r2], #-3220 @ 0xfffff36c │ │ │ │ - strbeq r6, [r2], #-168 @ 0xffffff58 │ │ │ │ + strbeq r6, [r2], #-3204 @ 0xfffff37c │ │ │ │ + strbeq r7, [r2], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1149b0 <__cxa_atexit@plt+0x107778> │ │ │ │ @@ -269792,15 +269792,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1149c8 <__cxa_atexit@plt+0x107790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [r2], #-3192 @ 0xfffff388 │ │ │ │ + ldreq sp, [r2], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -269825,17 +269825,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401aec <__cxa_atexit@plt+0x3f48b4> │ │ │ │ + b 401bf4 <__cxa_atexit@plt+0x3f49bc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r5, [r2], #-2920 @ 0xfffff498 │ │ │ │ + strbeq r6, [r2], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 114ad4 <__cxa_atexit@plt+0x10789c> │ │ │ │ ldr r2, [pc, #164] @ 114b1c <__cxa_atexit@plt+0x1078e4> │ │ │ │ @@ -269879,16 +269879,16 @@ │ │ │ │ b 114a98 <__cxa_atexit@plt+0x107860> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 114ab8 <__cxa_atexit@plt+0x107880> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r5, [r2], #-3428 @ 0xfffff29c │ │ │ │ - strbeq r5, [r2], #-2744 @ 0xfffff548 │ │ │ │ + strbeq r6, [r2], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq r6, [r2], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 114b90 <__cxa_atexit@plt+0x107958> │ │ │ │ @@ -269915,15 +269915,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 114b4c <__cxa_atexit@plt+0x107914> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 114b6c <__cxa_atexit@plt+0x107934> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r5, [r2], #-3248 @ 0xfffff350 │ │ │ │ + strbeq r6, [r2], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 114bf0 <__cxa_atexit@plt+0x1079b8> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -269934,30 +269934,30 @@ │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 114bd4 <__cxa_atexit@plt+0x10799c> │ │ │ │ - strbeq r5, [r2], #-3144 @ 0xfffff3b8 │ │ │ │ + strbeq r6, [r2], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 114c2c <__cxa_atexit@plt+0x1079f4> │ │ │ │ ldr r7, [pc, #28] @ 114c3c <__cxa_atexit@plt+0x107a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401aec <__cxa_atexit@plt+0x3f48b4> │ │ │ │ - strbeq r5, [r2], #-2424 @ 0xfffff688 │ │ │ │ + b 401bf4 <__cxa_atexit@plt+0x3f49bc> │ │ │ │ + strbeq r6, [r2], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 114c84 <__cxa_atexit@plt+0x107a4c> │ │ │ │ @@ -269973,15 +269973,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 114c9c <__cxa_atexit@plt+0x107a64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [r2], #-2472 @ 0xfffff658 │ │ │ │ + ldreq sp, [r2], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -270022,29 +270022,29 @@ │ │ │ │ ldr r7, [pc, #76] @ 114d98 <__cxa_atexit@plt+0x107b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 114d94 <__cxa_atexit@plt+0x107b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r5, [r2], #-3308 @ 0xfffff314 │ │ │ │ + strbeq r6, [r2], #-3292 @ 0xfffff324 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffddbc │ │ │ │ - ldreq ip, [r2], #-2060 @ 0xfffff7f4 │ │ │ │ - strbeq r5, [r2], #-3284 @ 0xfffff32c │ │ │ │ + ldreq sp, [r2], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq r6, [r2], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 114ddc <__cxa_atexit@plt+0x107ba4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -270067,31 +270067,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 114e14 <__cxa_atexit@plt+0x107bdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdce8 │ │ │ │ - ldreq ip, [r2], #-1920 @ 0xfffff880 │ │ │ │ - strbeq r5, [r2], #-3132 @ 0xfffff3c4 │ │ │ │ + ldreq sp, [r2], #-1920 @ 0xfffff880 │ │ │ │ + strbeq r6, [r2], #-3116 @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 114e44 <__cxa_atexit@plt+0x107c0c> │ │ │ │ ldr r7, [pc, #28] @ 114e54 <__cxa_atexit@plt+0x107c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ - strbeq r5, [r2], #-3044 @ 0xfffff41c │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ + strbeq r6, [r2], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 114e9c <__cxa_atexit@plt+0x107c64> │ │ │ │ @@ -270107,15 +270107,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 114eb4 <__cxa_atexit@plt+0x107c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [r2], #-1940 @ 0xfffff86c │ │ │ │ + ldreq sp, [r2], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -270145,17 +270145,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #28] @ 114f5c <__cxa_atexit@plt+0x107d24> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - strbeq r5, [r2], #-1648 @ 0xfffff990 │ │ │ │ + strbeq r6, [r2], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 114fe0 <__cxa_atexit@plt+0x107da8> │ │ │ │ @@ -270202,17 +270202,17 @@ │ │ │ │ b 114f9c <__cxa_atexit@plt+0x107d64> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 114fbc <__cxa_atexit@plt+0x107d84> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbeq r5, [r2], #-1484 @ 0xfffffa34 │ │ │ │ - strbeq r5, [r2], #-1480 @ 0xfffffa38 │ │ │ │ - strbeq r5, [r2], #-1456 @ 0xfffffa50 │ │ │ │ + strbeq r6, [r2], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq r6, [r2], #-1464 @ 0xfffffa48 │ │ │ │ + strbeq r6, [r2], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1150a8 <__cxa_atexit@plt+0x107e70> │ │ │ │ @@ -270241,16 +270241,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 11505c <__cxa_atexit@plt+0x107e24> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 11507c <__cxa_atexit@plt+0x107e44> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [r2], #-1292 @ 0xfffffaf4 │ │ │ │ - strbeq r5, [r2], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq r6, [r2], #-1276 @ 0xfffffb04 │ │ │ │ + strbeq r6, [r2], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115114 <__cxa_atexit@plt+0x107edc> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -270263,16 +270263,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 1150f0 <__cxa_atexit@plt+0x107eb8> │ │ │ │ - strbeq r5, [r2], #-1176 @ 0xfffffb68 │ │ │ │ - strbeq r5, [r2], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq r6, [r2], #-1160 @ 0xfffffb78 │ │ │ │ + strbeq r6, [r2], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 115154 <__cxa_atexit@plt+0x107f1c> │ │ │ │ ldr r7, [pc, #40] @ 115170 <__cxa_atexit@plt+0x107f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -270280,32 +270280,32 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 11516c <__cxa_atexit@plt+0x107f34> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strbeq r5, [r2], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq r6, [r2], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1151a8 <__cxa_atexit@plt+0x107f70> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 1151ac <__cxa_atexit@plt+0x107f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ - strbeq r5, [r2], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq r6, [r2], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r6, [r2], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1151f4 <__cxa_atexit@plt+0x107fbc> │ │ │ │ ldr r7, [pc, #52] @ 115204 <__cxa_atexit@plt+0x107fcc> │ │ │ │ @@ -270320,15 +270320,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 115208 <__cxa_atexit@plt+0x107fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [r2], #-1092 @ 0xfffffbbc │ │ │ │ + ldreq sp, [r2], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -270358,15 +270358,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #20] @ 1152ac <__cxa_atexit@plt+0x108074> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r3, {r2, r7} │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -270473,15 +270473,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 115470 <__cxa_atexit@plt+0x108238> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldrne r7, [r5, #8] │ │ │ │ ldreq r7, [r5, #4] │ │ │ │ @@ -270507,15 +270507,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1154f4 <__cxa_atexit@plt+0x1082bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [r2], #-348 @ 0xfffffea4 │ │ │ │ + ldreq sp, [r2], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -270545,17 +270545,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #28] @ 11559c <__cxa_atexit@plt+0x108364> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - strbeq r5, [r2], #-48 @ 0xffffffd0 │ │ │ │ + strbeq r6, [r2], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 115620 <__cxa_atexit@plt+0x1083e8> │ │ │ │ @@ -270602,17 +270602,17 @@ │ │ │ │ b 1155dc <__cxa_atexit@plt+0x1083a4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 1155fc <__cxa_atexit@plt+0x1083c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbeq r4, [r2], #-3980 @ 0xfffff074 │ │ │ │ - strbeq r4, [r2], #-3976 @ 0xfffff078 │ │ │ │ - strbeq r4, [r2], #-3952 @ 0xfffff090 │ │ │ │ + strbeq r5, [r2], #-3964 @ 0xfffff084 │ │ │ │ + strbeq r5, [r2], #-3960 @ 0xfffff088 │ │ │ │ + strbeq r5, [r2], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1156e8 <__cxa_atexit@plt+0x1084b0> │ │ │ │ @@ -270641,16 +270641,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 11569c <__cxa_atexit@plt+0x108464> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 1156bc <__cxa_atexit@plt+0x108484> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r4, [r2], #-3788 @ 0xfffff134 │ │ │ │ - strbeq r4, [r2], #-3784 @ 0xfffff138 │ │ │ │ + strbeq r5, [r2], #-3772 @ 0xfffff144 │ │ │ │ + strbeq r5, [r2], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115754 <__cxa_atexit@plt+0x10851c> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -270663,16 +270663,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 115730 <__cxa_atexit@plt+0x1084f8> │ │ │ │ - strbeq r4, [r2], #-3672 @ 0xfffff1a8 │ │ │ │ - strbeq r4, [r2], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq r5, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ + strbeq r5, [r2], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 115794 <__cxa_atexit@plt+0x10855c> │ │ │ │ ldr r7, [pc, #40] @ 1157b0 <__cxa_atexit@plt+0x108578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -270680,32 +270680,32 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1157ac <__cxa_atexit@plt+0x108574> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strbeq r4, [r2], #-3596 @ 0xfffff1f4 │ │ │ │ + strbeq r5, [r2], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1157e8 <__cxa_atexit@plt+0x1085b0> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 1157ec <__cxa_atexit@plt+0x1085b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2], #-3528 @ 0xfffff238 │ │ │ │ - strbeq r4, [r2], #-3524 @ 0xfffff23c │ │ │ │ + strbeq r5, [r2], #-3512 @ 0xfffff248 │ │ │ │ + strbeq r5, [r2], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 115834 <__cxa_atexit@plt+0x1085fc> │ │ │ │ @@ -270724,15 +270724,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1b8 │ │ │ │ - ldreq fp, [r2], #-3564 @ 0xfffff214 │ │ │ │ + ldreq ip, [r2], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1158a0 <__cxa_atexit@plt+0x108668> │ │ │ │ ldr r7, [pc, #52] @ 1158b0 <__cxa_atexit@plt+0x108678> │ │ │ │ @@ -270747,15 +270747,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1158b4 <__cxa_atexit@plt+0x10867c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [r2], #-3492 @ 0xfffff25c │ │ │ │ + ldreq ip, [r2], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -270785,15 +270785,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #20] @ 115958 <__cxa_atexit@plt+0x108720> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r3, {r2, r7} │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -270903,37 +270903,37 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 115b28 <__cxa_atexit@plt+0x1088f0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 4013ac <__cxa_atexit@plt+0x3f4174> │ │ │ │ + b 4013fc <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r2], #-2420 @ 0xfffff68c │ │ │ │ + ldreq fp, [r2], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 115b74 <__cxa_atexit@plt+0x10893c> │ │ │ │ ldr r0, [pc, #12] @ 115b78 <__cxa_atexit@plt+0x108940> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r2], #-2404 @ 0xfffff69c │ │ │ │ - ldreq sl, [r2], #-2400 @ 0xfffff6a0 │ │ │ │ - ldreq fp, [r2], #-3936 @ 0xfffff0a0 │ │ │ │ + ldreq fp, [r2], #-2404 @ 0xfffff69c │ │ │ │ + ldreq fp, [r2], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq ip, [r2], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 115bd0 <__cxa_atexit@plt+0x108998> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -270943,22 +270943,22 @@ │ │ │ │ ldr r8, [pc, #40] @ 115bd8 <__cxa_atexit@plt+0x1089a0> │ │ │ │ ldr r3, [pc, #40] @ 115bdc <__cxa_atexit@plt+0x1089a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r2], #-2332 @ 0xfffff6e4 │ │ │ │ - strbeq r4, [r2], #-2520 @ 0xfffff628 │ │ │ │ - ldreq fp, [r2], #-4032 @ 0xfffff040 │ │ │ │ + ldreq fp, [r2], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r5, [r2], #-2504 @ 0xfffff638 │ │ │ │ + ldreq ip, [r2], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 115c40 <__cxa_atexit@plt+0x108a08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -270971,23 +270971,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r2], #-2276 @ 0xfffff71c │ │ │ │ - ldreq sl, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - strbeq r4, [r2], #-2408 @ 0xfffff698 │ │ │ │ - ldreq sl, [r2], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq fp, [r2], #-2276 @ 0xfffff71c │ │ │ │ + ldreq fp, [r2], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq r5, [r2], #-2392 @ 0xfffff6a8 │ │ │ │ + ldreq fp, [r2], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 115cbc <__cxa_atexit@plt+0x108a84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -271008,17 +271008,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq sl, [r2], #-1996 @ 0xfffff834 │ │ │ │ - strbeq r4, [r2], #-2296 @ 0xfffff708 │ │ │ │ - ldreq sl, [r2], #-1968 @ 0xfffff850 │ │ │ │ + ldreq fp, [r2], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r5, [r2], #-2280 @ 0xfffff718 │ │ │ │ + ldreq fp, [r2], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115d08 <__cxa_atexit@plt+0x108ad0> │ │ │ │ @@ -271027,16 +271027,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r4, [r2], #-3284 @ 0xfffff32c │ │ │ │ - ldreq fp, [r2], #-3772 @ 0xfffff144 │ │ │ │ + strbeq r5, [r2], #-3268 @ 0xfffff33c │ │ │ │ + ldreq ip, [r2], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 115d90 <__cxa_atexit@plt+0x108b58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -271055,36 +271055,36 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ 115da8 <__cxa_atexit@plt+0x108b70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r2], #-1888 @ 0xfffff8a0 │ │ │ │ - ldreq fp, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ - ldreq fp, [r2], #-3696 @ 0xfffff190 │ │ │ │ - strbeq r4, [r2], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq r4, [r2], #-3248 @ 0xfffff350 │ │ │ │ - ldreq fp, [r2], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq fp, [r2], #-1888 @ 0xfffff8a0 │ │ │ │ + ldreq ip, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq ip, [r2], #-3696 @ 0xfffff190 │ │ │ │ + strbeq r5, [r2], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq r5, [r2], #-3232 @ 0xfffff360 │ │ │ │ + ldreq ip, [r2], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 115dd0 <__cxa_atexit@plt+0x108b98> │ │ │ │ ldr r0, [pc, #12] @ 115dd4 <__cxa_atexit@plt+0x108b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r2], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq fp, [r2], #-3616 @ 0xfffff1e0 │ │ │ │ - ldreq fp, [r2], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq ip, [r2], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq ip, [r2], #-3616 @ 0xfffff1e0 │ │ │ │ + ldreq ip, [r2], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 115e2c <__cxa_atexit@plt+0x108bf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -271094,21 +271094,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 115e34 <__cxa_atexit@plt+0x108bfc> │ │ │ │ ldr r3, [pc, #40] @ 115e38 <__cxa_atexit@plt+0x108c00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r2], #-3548 @ 0xfffff224 │ │ │ │ - strbeq r4, [r2], #-1916 @ 0xfffff884 │ │ │ │ + ldreq ip, [r2], #-3548 @ 0xfffff224 │ │ │ │ + strbeq r5, [r2], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -271121,16 +271121,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 115e90 <__cxa_atexit@plt+0x108c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2], #-3732 @ 0xfffff16c │ │ │ │ - ldreq fp, [r2], #-3508 @ 0xfffff24c │ │ │ │ + strbeq r5, [r2], #-3716 @ 0xfffff17c │ │ │ │ + ldreq ip, [r2], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -271143,17 +271143,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 115ee8 <__cxa_atexit@plt+0x108cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2], #-3692 @ 0xfffff194 │ │ │ │ - ldreq fp, [r2], #-3424 @ 0xfffff2a0 │ │ │ │ - ldreq fp, [r2], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq r5, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq ip, [r2], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq ip, [r2], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 115f44 <__cxa_atexit@plt+0x108d0c> │ │ │ │ ldrls r2, [pc, #56] @ 115f48 <__cxa_atexit@plt+0x108d10> │ │ │ │ @@ -271168,17 +271168,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 115f50 <__cxa_atexit@plt+0x108d18> │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq fp, [r2], #-1216 @ 0xfffffb40 │ │ │ │ - strbeq r4, [r2], #-1660 @ 0xfffff984 │ │ │ │ - ldreq fp, [r2], #-1180 @ 0xfffffb64 │ │ │ │ + ldreq ip, [r2], #-1216 @ 0xfffffb40 │ │ │ │ + strbeq r5, [r2], #-1644 @ 0xfffff994 │ │ │ │ + ldreq ip, [r2], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 115fa8 <__cxa_atexit@plt+0x108d70> │ │ │ │ @@ -271191,31 +271191,31 @@ │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r5, [pc, #64] @ 115fd8 <__cxa_atexit@plt+0x108da0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r2, [pc, #44] @ 115fdc <__cxa_atexit@plt+0x108da4> │ │ │ │ ldr r7, [pc, #44] @ 115fe0 <__cxa_atexit@plt+0x108da8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r2, #3 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9a4c │ │ │ │ - ldreq fp, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ - strbeq r4, [r2], #-1572 @ 0xfffff9dc │ │ │ │ - ldreq fp, [r2], #-3292 @ 0xfffff324 │ │ │ │ - ldreq fp, [r2], #-1260 @ 0xfffffb14 │ │ │ │ - ldreq fp, [r2], #-3244 @ 0xfffff354 │ │ │ │ + ldreq ip, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq r5, [r2], #-1556 @ 0xfffff9ec │ │ │ │ + ldreq ip, [r2], #-3292 @ 0xfffff324 │ │ │ │ + ldreq ip, [r2], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq ip, [r2], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116064 <__cxa_atexit@plt+0x108e2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271248,17 +271248,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq fp, [r2], #-920 @ 0xfffffc68 │ │ │ │ - strbeq r4, [r2], #-1384 @ 0xfffffa98 │ │ │ │ - ldreq fp, [r2], #-872 @ 0xfffffc98 │ │ │ │ + ldreq ip, [r2], #-920 @ 0xfffffc68 │ │ │ │ + strbeq r5, [r2], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq ip, [r2], #-872 @ 0xfffffc98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271274,31 +271274,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116124 <__cxa_atexit@plt+0x108eec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116128 <__cxa_atexit@plt+0x108ef0> │ │ │ │ ldr r7, [pc, #44] @ 11612c <__cxa_atexit@plt+0x108ef4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9ccc │ │ │ │ - ldreq fp, [r2], #-3008 @ 0xfffff440 │ │ │ │ - strbeq r4, [r2], #-1240 @ 0xfffffb28 │ │ │ │ - ldreq fp, [r2], #-2956 @ 0xfffff474 │ │ │ │ - ldreq fp, [r2], #-928 @ 0xfffffc60 │ │ │ │ - ldreq fp, [r2], #-2928 @ 0xfffff490 │ │ │ │ + ldreq ip, [r2], #-3008 @ 0xfffff440 │ │ │ │ + strbeq r5, [r2], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq ip, [r2], #-2956 @ 0xfffff474 │ │ │ │ + ldreq ip, [r2], #-928 @ 0xfffffc60 │ │ │ │ + ldreq ip, [r2], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1161b0 <__cxa_atexit@plt+0x108f78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271331,17 +271331,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq fp, [r2], #-568 @ 0xfffffdc8 │ │ │ │ - strbeq r4, [r2], #-1052 @ 0xfffffbe4 │ │ │ │ - ldreq fp, [r2], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq ip, [r2], #-568 @ 0xfffffdc8 │ │ │ │ + strbeq r5, [r2], #-1036 @ 0xfffffbf4 │ │ │ │ + ldreq ip, [r2], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271357,31 +271357,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116270 <__cxa_atexit@plt+0x109038> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116274 <__cxa_atexit@plt+0x10903c> │ │ │ │ ldr r7, [pc, #44] @ 116278 <__cxa_atexit@plt+0x109040> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9b80 │ │ │ │ - ldreq fp, [r2], #-2672 @ 0xfffff590 │ │ │ │ - strbeq r4, [r2], #-908 @ 0xfffffc74 │ │ │ │ - ldreq fp, [r2], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq fp, [r2], #-596 @ 0xfffffdac │ │ │ │ - ldreq fp, [r2], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq ip, [r2], #-2672 @ 0xfffff590 │ │ │ │ + strbeq r5, [r2], #-892 @ 0xfffffc84 │ │ │ │ + ldreq ip, [r2], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq ip, [r2], #-596 @ 0xfffffdac │ │ │ │ + ldreq ip, [r2], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1162fc <__cxa_atexit@plt+0x1090c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271414,17 +271414,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq fp, [r2], #-216 @ 0xffffff28 │ │ │ │ - strbeq r4, [r2], #-720 @ 0xfffffd30 │ │ │ │ - ldreq fp, [r2], #-168 @ 0xffffff58 │ │ │ │ + ldreq ip, [r2], #-216 @ 0xffffff28 │ │ │ │ + strbeq r5, [r2], #-704 @ 0xfffffd40 │ │ │ │ + ldreq ip, [r2], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271440,31 +271440,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 1163bc <__cxa_atexit@plt+0x109184> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 1163c0 <__cxa_atexit@plt+0x109188> │ │ │ │ ldr r7, [pc, #44] @ 1163c4 <__cxa_atexit@plt+0x10918c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9a34 │ │ │ │ - ldreq fp, [r2], #-2336 @ 0xfffff6e0 │ │ │ │ - strbeq r4, [r2], #-576 @ 0xfffffdc0 │ │ │ │ - ldreq fp, [r2], #-2284 @ 0xfffff714 │ │ │ │ - ldreq fp, [r2], #-264 @ 0xfffffef8 │ │ │ │ - ldreq fp, [r2], #-2296 @ 0xfffff708 │ │ │ │ + ldreq ip, [r2], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq r5, [r2], #-560 @ 0xfffffdd0 │ │ │ │ + ldreq ip, [r2], #-2284 @ 0xfffff714 │ │ │ │ + ldreq ip, [r2], #-264 @ 0xfffffef8 │ │ │ │ + ldreq ip, [r2], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116448 <__cxa_atexit@plt+0x109210> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271497,17 +271497,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-3940 @ 0xfffff09c │ │ │ │ - strbeq r4, [r2], #-388 @ 0xfffffe7c │ │ │ │ - ldreq sl, [r2], #-3892 @ 0xfffff0cc │ │ │ │ + ldreq fp, [r2], #-3940 @ 0xfffff09c │ │ │ │ + strbeq r5, [r2], #-372 @ 0xfffffe8c │ │ │ │ + ldreq fp, [r2], #-3892 @ 0xfffff0cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271523,31 +271523,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116508 <__cxa_atexit@plt+0x1092d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 11650c <__cxa_atexit@plt+0x1092d4> │ │ │ │ ldr r7, [pc, #44] @ 116510 <__cxa_atexit@plt+0x1092d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff98e8 │ │ │ │ - ldreq fp, [r2], #-1996 @ 0xfffff834 │ │ │ │ - strbeq r4, [r2], #-244 @ 0xffffff0c │ │ │ │ - ldreq fp, [r2], #-1944 @ 0xfffff868 │ │ │ │ - ldreq sl, [r2], #-4028 @ 0xfffff044 │ │ │ │ - ldreq fp, [r2], #-1980 @ 0xfffff844 │ │ │ │ + ldreq ip, [r2], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r5, [r2], #-228 @ 0xffffff1c │ │ │ │ + ldreq ip, [r2], #-1944 @ 0xfffff868 │ │ │ │ + ldreq fp, [r2], #-4028 @ 0xfffff044 │ │ │ │ + ldreq ip, [r2], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116594 <__cxa_atexit@plt+0x10935c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271580,17 +271580,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq r4, [r2], #-56 @ 0xffffffc8 │ │ │ │ - ldreq sl, [r2], #-3580 @ 0xfffff204 │ │ │ │ + ldreq fp, [r2], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq r5, [r2], #-40 @ 0xffffffd8 │ │ │ │ + ldreq fp, [r2], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271606,31 +271606,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116654 <__cxa_atexit@plt+0x10941c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116658 <__cxa_atexit@plt+0x109420> │ │ │ │ ldr r7, [pc, #44] @ 11665c <__cxa_atexit@plt+0x109424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff979c │ │ │ │ - ldreq fp, [r2], #-1668 @ 0xfffff97c │ │ │ │ - strbeq r3, [r2], #-4008 @ 0xfffff058 │ │ │ │ - ldreq fp, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq sl, [r2], #-3696 @ 0xfffff190 │ │ │ │ - ldreq fp, [r2], #-1664 @ 0xfffff980 │ │ │ │ + ldreq ip, [r2], #-1668 @ 0xfffff97c │ │ │ │ + strbeq r4, [r2], #-3992 @ 0xfffff068 │ │ │ │ + ldreq ip, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ + ldreq fp, [r2], #-3696 @ 0xfffff190 │ │ │ │ + ldreq ip, [r2], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1166e0 <__cxa_atexit@plt+0x1094a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271663,17 +271663,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-3256 @ 0xfffff348 │ │ │ │ - strbeq r3, [r2], #-3820 @ 0xfffff114 │ │ │ │ - ldreq sl, [r2], #-3208 @ 0xfffff378 │ │ │ │ + ldreq fp, [r2], #-3256 @ 0xfffff348 │ │ │ │ + strbeq r4, [r2], #-3804 @ 0xfffff124 │ │ │ │ + ldreq fp, [r2], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271689,31 +271689,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 1167a0 <__cxa_atexit@plt+0x109568> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 1167a4 <__cxa_atexit@plt+0x10956c> │ │ │ │ ldr r7, [pc, #44] @ 1167a8 <__cxa_atexit@plt+0x109570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9650 │ │ │ │ - ldreq fp, [r2], #-1328 @ 0xfffffad0 │ │ │ │ - strbeq r3, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ - ldreq fp, [r2], #-1276 @ 0xfffffb04 │ │ │ │ - ldreq sl, [r2], #-3364 @ 0xfffff2dc │ │ │ │ - ldreq fp, [r2], #-1348 @ 0xfffffabc │ │ │ │ + ldreq ip, [r2], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq r4, [r2], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq ip, [r2], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq fp, [r2], #-3364 @ 0xfffff2dc │ │ │ │ + ldreq ip, [r2], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11682c <__cxa_atexit@plt+0x1095f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271746,17 +271746,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-2904 @ 0xfffff4a8 │ │ │ │ - strbeq r3, [r2], #-3488 @ 0xfffff260 │ │ │ │ - ldreq sl, [r2], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq fp, [r2], #-2904 @ 0xfffff4a8 │ │ │ │ + strbeq r4, [r2], #-3472 @ 0xfffff270 │ │ │ │ + ldreq fp, [r2], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271772,31 +271772,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 1168ec <__cxa_atexit@plt+0x1096b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 1168f0 <__cxa_atexit@plt+0x1096b8> │ │ │ │ ldr r7, [pc, #44] @ 1168f4 <__cxa_atexit@plt+0x1096bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9504 │ │ │ │ - ldreq fp, [r2], #-992 @ 0xfffffc20 │ │ │ │ - strbeq r3, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ - ldreq fp, [r2], #-940 @ 0xfffffc54 │ │ │ │ - ldreq sl, [r2], #-3032 @ 0xfffff428 │ │ │ │ - ldreq fp, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ + ldreq ip, [r2], #-992 @ 0xfffffc20 │ │ │ │ + strbeq r4, [r2], #-3328 @ 0xfffff300 │ │ │ │ + ldreq ip, [r2], #-940 @ 0xfffffc54 │ │ │ │ + ldreq fp, [r2], #-3032 @ 0xfffff428 │ │ │ │ + ldreq ip, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116978 <__cxa_atexit@plt+0x109740> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271829,17 +271829,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-2552 @ 0xfffff608 │ │ │ │ - strbeq r3, [r2], #-3156 @ 0xfffff3ac │ │ │ │ - ldreq sl, [r2], #-2504 @ 0xfffff638 │ │ │ │ + ldreq fp, [r2], #-2552 @ 0xfffff608 │ │ │ │ + strbeq r4, [r2], #-3140 @ 0xfffff3bc │ │ │ │ + ldreq fp, [r2], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271855,31 +271855,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116a38 <__cxa_atexit@plt+0x109800> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116a3c <__cxa_atexit@plt+0x109804> │ │ │ │ ldr r7, [pc, #44] @ 116a40 <__cxa_atexit@plt+0x109808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff93b8 │ │ │ │ - ldreq fp, [r2], #-656 @ 0xfffffd70 │ │ │ │ - strbeq r3, [r2], #-3012 @ 0xfffff43c │ │ │ │ - ldreq fp, [r2], #-604 @ 0xfffffda4 │ │ │ │ - ldreq sl, [r2], #-2700 @ 0xfffff574 │ │ │ │ - ldreq fp, [r2], #-716 @ 0xfffffd34 │ │ │ │ + ldreq ip, [r2], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r4, [r2], #-2996 @ 0xfffff44c │ │ │ │ + ldreq ip, [r2], #-604 @ 0xfffffda4 │ │ │ │ + ldreq fp, [r2], #-2700 @ 0xfffff574 │ │ │ │ + ldreq ip, [r2], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116ac4 <__cxa_atexit@plt+0x10988c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271912,17 +271912,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-2160 @ 0xfffff790 │ │ │ │ - strbeq r3, [r2], #-2824 @ 0xfffff4f8 │ │ │ │ - ldreq sl, [r2], #-2112 @ 0xfffff7c0 │ │ │ │ + ldreq fp, [r2], #-2160 @ 0xfffff790 │ │ │ │ + strbeq r4, [r2], #-2808 @ 0xfffff508 │ │ │ │ + ldreq fp, [r2], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -271938,31 +271938,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116b84 <__cxa_atexit@plt+0x10994c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116b88 <__cxa_atexit@plt+0x109950> │ │ │ │ ldr r7, [pc, #44] @ 116b8c <__cxa_atexit@plt+0x109954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff926c │ │ │ │ - ldreq fp, [r2], #-312 @ 0xfffffec8 │ │ │ │ - strbeq r3, [r2], #-2680 @ 0xfffff588 │ │ │ │ - ldreq fp, [r2], #-260 @ 0xfffffefc │ │ │ │ - ldreq sl, [r2], #-2368 @ 0xfffff6c0 │ │ │ │ - ldreq fp, [r2], #-400 @ 0xfffffe70 │ │ │ │ + ldreq ip, [r2], #-312 @ 0xfffffec8 │ │ │ │ + strbeq r4, [r2], #-2664 @ 0xfffff598 │ │ │ │ + ldreq ip, [r2], #-260 @ 0xfffffefc │ │ │ │ + ldreq fp, [r2], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq ip, [r2], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116c10 <__cxa_atexit@plt+0x1099d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271995,17 +271995,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-1808 @ 0xfffff8f0 │ │ │ │ - strbeq r3, [r2], #-2492 @ 0xfffff644 │ │ │ │ - ldreq sl, [r2], #-1760 @ 0xfffff920 │ │ │ │ + ldreq fp, [r2], #-1808 @ 0xfffff8f0 │ │ │ │ + strbeq r4, [r2], #-2476 @ 0xfffff654 │ │ │ │ + ldreq fp, [r2], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272021,31 +272021,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116cd0 <__cxa_atexit@plt+0x109a98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116cd4 <__cxa_atexit@plt+0x109a9c> │ │ │ │ ldr r7, [pc, #44] @ 116cd8 <__cxa_atexit@plt+0x109aa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9120 │ │ │ │ - ldreq sl, [r2], #-4072 @ 0xfffff018 │ │ │ │ - strbeq r3, [r2], #-2348 @ 0xfffff6d4 │ │ │ │ - ldreq sl, [r2], #-4020 @ 0xfffff04c │ │ │ │ - ldreq sl, [r2], #-2036 @ 0xfffff80c │ │ │ │ - ldreq fp, [r2], #-84 @ 0xffffffac │ │ │ │ + ldreq fp, [r2], #-4072 @ 0xfffff018 │ │ │ │ + strbeq r4, [r2], #-2332 @ 0xfffff6e4 │ │ │ │ + ldreq fp, [r2], #-4020 @ 0xfffff04c │ │ │ │ + ldreq fp, [r2], #-2036 @ 0xfffff80c │ │ │ │ + ldreq ip, [r2], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116d5c <__cxa_atexit@plt+0x109b24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272078,17 +272078,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-1900 @ 0xfffff894 │ │ │ │ - strbeq r3, [r2], #-2160 @ 0xfffff790 │ │ │ │ - ldreq sl, [r2], #-1852 @ 0xfffff8c4 │ │ │ │ + ldreq fp, [r2], #-1900 @ 0xfffff894 │ │ │ │ + strbeq r4, [r2], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq fp, [r2], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272104,31 +272104,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116e1c <__cxa_atexit@plt+0x109be4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116e20 <__cxa_atexit@plt+0x109be8> │ │ │ │ ldr r7, [pc, #44] @ 116e24 <__cxa_atexit@plt+0x109bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8fd4 │ │ │ │ - ldreq sl, [r2], #-3752 @ 0xfffff158 │ │ │ │ - strbeq r3, [r2], #-2016 @ 0xfffff820 │ │ │ │ - ldreq sl, [r2], #-3700 @ 0xfffff18c │ │ │ │ - ldreq sl, [r2], #-1704 @ 0xfffff958 │ │ │ │ - ldreq sl, [r2], #-3864 @ 0xfffff0e8 │ │ │ │ + ldreq fp, [r2], #-3752 @ 0xfffff158 │ │ │ │ + strbeq r4, [r2], #-2000 @ 0xfffff830 │ │ │ │ + ldreq fp, [r2], #-3700 @ 0xfffff18c │ │ │ │ + ldreq fp, [r2], #-1704 @ 0xfffff958 │ │ │ │ + ldreq fp, [r2], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116ea8 <__cxa_atexit@plt+0x109c70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272161,17 +272161,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-1204 @ 0xfffffb4c │ │ │ │ - strbeq r3, [r2], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq sl, [r2], #-1156 @ 0xfffffb7c │ │ │ │ + ldreq fp, [r2], #-1204 @ 0xfffffb4c │ │ │ │ + strbeq r4, [r2], #-1812 @ 0xfffff8ec │ │ │ │ + ldreq fp, [r2], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272187,31 +272187,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 116f68 <__cxa_atexit@plt+0x109d30> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 116f6c <__cxa_atexit@plt+0x109d34> │ │ │ │ ldr r7, [pc, #44] @ 116f70 <__cxa_atexit@plt+0x109d38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8e88 │ │ │ │ - ldreq sl, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ - strbeq r3, [r2], #-1684 @ 0xfffff96c │ │ │ │ - ldreq sl, [r2], #-3368 @ 0xfffff2d8 │ │ │ │ - ldreq sl, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ - ldreq sl, [r2], #-3548 @ 0xfffff224 │ │ │ │ + ldreq fp, [r2], #-3420 @ 0xfffff2a4 │ │ │ │ + strbeq r4, [r2], #-1668 @ 0xfffff97c │ │ │ │ + ldreq fp, [r2], #-3368 @ 0xfffff2d8 │ │ │ │ + ldreq fp, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ + ldreq fp, [r2], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 116ff4 <__cxa_atexit@plt+0x109dbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272244,17 +272244,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-852 @ 0xfffffcac │ │ │ │ - strbeq r3, [r2], #-1496 @ 0xfffffa28 │ │ │ │ - ldreq sl, [r2], #-804 @ 0xfffffcdc │ │ │ │ + ldreq fp, [r2], #-852 @ 0xfffffcac │ │ │ │ + strbeq r4, [r2], #-1480 @ 0xfffffa38 │ │ │ │ + ldreq fp, [r2], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272270,31 +272270,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 1170b4 <__cxa_atexit@plt+0x109e7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 1170b8 <__cxa_atexit@plt+0x109e80> │ │ │ │ ldr r7, [pc, #44] @ 1170bc <__cxa_atexit@plt+0x109e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8d3c │ │ │ │ - ldreq sl, [r2], #-3084 @ 0xfffff3f4 │ │ │ │ - strbeq r3, [r2], #-1352 @ 0xfffffab8 │ │ │ │ - ldreq sl, [r2], #-3032 @ 0xfffff428 │ │ │ │ - ldreq sl, [r2], #-1040 @ 0xfffffbf0 │ │ │ │ - ldreq sl, [r2], #-3232 @ 0xfffff360 │ │ │ │ + ldreq fp, [r2], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq r4, [r2], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq fp, [r2], #-3032 @ 0xfffff428 │ │ │ │ + ldreq fp, [r2], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq fp, [r2], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 117140 <__cxa_atexit@plt+0x109f08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272327,17 +272327,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-460 @ 0xfffffe34 │ │ │ │ - strbeq r3, [r2], #-1164 @ 0xfffffb74 │ │ │ │ - ldreq sl, [r2], #-412 @ 0xfffffe64 │ │ │ │ + ldreq fp, [r2], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r4, [r2], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq fp, [r2], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272353,31 +272353,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 117200 <__cxa_atexit@plt+0x109fc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 117204 <__cxa_atexit@plt+0x109fcc> │ │ │ │ ldr r7, [pc, #44] @ 117208 <__cxa_atexit@plt+0x109fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8bf0 │ │ │ │ - ldreq sl, [r2], #-2740 @ 0xfffff54c │ │ │ │ - strbeq r3, [r2], #-1020 @ 0xfffffc04 │ │ │ │ - ldreq sl, [r2], #-2688 @ 0xfffff580 │ │ │ │ - ldreq sl, [r2], #-708 @ 0xfffffd3c │ │ │ │ - ldreq sl, [r2], #-2916 @ 0xfffff49c │ │ │ │ + ldreq fp, [r2], #-2740 @ 0xfffff54c │ │ │ │ + strbeq r4, [r2], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq fp, [r2], #-2688 @ 0xfffff580 │ │ │ │ + ldreq fp, [r2], #-708 @ 0xfffffd3c │ │ │ │ + ldreq fp, [r2], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11728c <__cxa_atexit@plt+0x10a054> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272410,17 +272410,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sl, [r2], #-108 @ 0xffffff94 │ │ │ │ - strbeq r3, [r2], #-832 @ 0xfffffcc0 │ │ │ │ - ldreq sl, [r2], #-60 @ 0xffffffc4 │ │ │ │ + ldreq fp, [r2], #-108 @ 0xffffff94 │ │ │ │ + strbeq r4, [r2], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq fp, [r2], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272436,31 +272436,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 11734c <__cxa_atexit@plt+0x10a114> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 117350 <__cxa_atexit@plt+0x10a118> │ │ │ │ ldr r7, [pc, #44] @ 117354 <__cxa_atexit@plt+0x10a11c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8aa4 │ │ │ │ - ldreq sl, [r2], #-2404 @ 0xfffff69c │ │ │ │ - strbeq r3, [r2], #-688 @ 0xfffffd50 │ │ │ │ - ldreq sl, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ - ldreq sl, [r2], #-376 @ 0xfffffe88 │ │ │ │ - ldreq sl, [r2], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq fp, [r2], #-2404 @ 0xfffff69c │ │ │ │ + strbeq r4, [r2], #-672 @ 0xfffffd60 │ │ │ │ + ldreq fp, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ + ldreq fp, [r2], #-376 @ 0xfffffe88 │ │ │ │ + ldreq fp, [r2], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1173d8 <__cxa_atexit@plt+0x10a1a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272493,17 +272493,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r9, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ - strbeq r3, [r2], #-500 @ 0xfffffe0c │ │ │ │ - ldreq r9, [r2], #-3804 @ 0xfffff124 │ │ │ │ + ldreq sl, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r4, [r2], #-484 @ 0xfffffe1c │ │ │ │ + ldreq sl, [r2], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272519,31 +272519,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 117498 <__cxa_atexit@plt+0x10a260> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 11749c <__cxa_atexit@plt+0x10a264> │ │ │ │ ldr r7, [pc, #44] @ 1174a0 <__cxa_atexit@plt+0x10a268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8958 │ │ │ │ - ldreq sl, [r2], #-2068 @ 0xfffff7ec │ │ │ │ - strbeq r3, [r2], #-356 @ 0xfffffe9c │ │ │ │ - ldreq sl, [r2], #-2016 @ 0xfffff820 │ │ │ │ - ldreq sl, [r2], #-44 @ 0xffffffd4 │ │ │ │ - ldreq sl, [r2], #-2284 @ 0xfffff714 │ │ │ │ + ldreq fp, [r2], #-2068 @ 0xfffff7ec │ │ │ │ + strbeq r4, [r2], #-340 @ 0xfffffeac │ │ │ │ + ldreq fp, [r2], #-2016 @ 0xfffff820 │ │ │ │ + ldreq fp, [r2], #-44 @ 0xffffffd4 │ │ │ │ + ldreq fp, [r2], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 117524 <__cxa_atexit@plt+0x10a2ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272576,17 +272576,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r9, [r2], #-3500 @ 0xfffff254 │ │ │ │ - strbeq r3, [r2], #-168 @ 0xffffff58 │ │ │ │ - ldreq r9, [r2], #-3452 @ 0xfffff284 │ │ │ │ + ldreq sl, [r2], #-3500 @ 0xfffff254 │ │ │ │ + strbeq r4, [r2], #-152 @ 0xffffff68 │ │ │ │ + ldreq sl, [r2], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272602,31 +272602,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 1175e4 <__cxa_atexit@plt+0x10a3ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 1175e8 <__cxa_atexit@plt+0x10a3b0> │ │ │ │ ldr r7, [pc, #44] @ 1175ec <__cxa_atexit@plt+0x10a3b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff880c │ │ │ │ - ldreq sl, [r2], #-1732 @ 0xfffff93c │ │ │ │ - strbeq r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ - ldreq sl, [r2], #-1680 @ 0xfffff970 │ │ │ │ - ldreq r9, [r2], #-3808 @ 0xfffff120 │ │ │ │ - ldreq sl, [r2], #-1968 @ 0xfffff850 │ │ │ │ + ldreq fp, [r2], #-1732 @ 0xfffff93c │ │ │ │ + strbeq r4, [r2], #-8 │ │ │ │ + ldreq fp, [r2], #-1680 @ 0xfffff970 │ │ │ │ + ldreq sl, [r2], #-3808 @ 0xfffff120 │ │ │ │ + ldreq fp, [r2], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 117670 <__cxa_atexit@plt+0x10a438> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272659,17 +272659,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r9, [r2], #-3148 @ 0xfffff3b4 │ │ │ │ - strbeq r2, [r2], #-3932 @ 0xfffff0a4 │ │ │ │ - ldreq r9, [r2], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq sl, [r2], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq r3, [r2], #-3916 @ 0xfffff0b4 │ │ │ │ + ldreq sl, [r2], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272685,31 +272685,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 117730 <__cxa_atexit@plt+0x10a4f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 117734 <__cxa_atexit@plt+0x10a4fc> │ │ │ │ ldr r7, [pc, #44] @ 117738 <__cxa_atexit@plt+0x10a500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff86c0 │ │ │ │ - ldreq sl, [r2], #-1396 @ 0xfffffa8c │ │ │ │ - strbeq r2, [r2], #-3788 @ 0xfffff134 │ │ │ │ - ldreq sl, [r2], #-1344 @ 0xfffffac0 │ │ │ │ - ldreq r9, [r2], #-3476 @ 0xfffff26c │ │ │ │ - ldreq sl, [r2], #-1652 @ 0xfffff98c │ │ │ │ + ldreq fp, [r2], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq r3, [r2], #-3772 @ 0xfffff144 │ │ │ │ + ldreq fp, [r2], #-1344 @ 0xfffffac0 │ │ │ │ + ldreq sl, [r2], #-3476 @ 0xfffff26c │ │ │ │ + ldreq fp, [r2], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1177bc <__cxa_atexit@plt+0x10a584> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272742,17 +272742,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r9, [r2], #-2796 @ 0xfffff514 │ │ │ │ - strbeq r2, [r2], #-3600 @ 0xfffff1f0 │ │ │ │ - ldreq r9, [r2], #-2748 @ 0xfffff544 │ │ │ │ + ldreq sl, [r2], #-2796 @ 0xfffff514 │ │ │ │ + strbeq r3, [r2], #-3584 @ 0xfffff200 │ │ │ │ + ldreq sl, [r2], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272768,31 +272768,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 11787c <__cxa_atexit@plt+0x10a644> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 117880 <__cxa_atexit@plt+0x10a648> │ │ │ │ ldr r7, [pc, #44] @ 117884 <__cxa_atexit@plt+0x10a64c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8574 │ │ │ │ - ldreq sl, [r2], #-1060 @ 0xfffffbdc │ │ │ │ - strbeq r2, [r2], #-3456 @ 0xfffff280 │ │ │ │ - ldreq sl, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq r9, [r2], #-3144 @ 0xfffff3b8 │ │ │ │ - ldreq sl, [r2], #-1336 @ 0xfffffac8 │ │ │ │ + ldreq fp, [r2], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq r3, [r2], #-3440 @ 0xfffff290 │ │ │ │ + ldreq fp, [r2], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq sl, [r2], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq fp, [r2], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 117908 <__cxa_atexit@plt+0x10a6d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272825,17 +272825,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r9, [r2], #-2444 @ 0xfffff674 │ │ │ │ - strbeq r2, [r2], #-3268 @ 0xfffff33c │ │ │ │ - ldreq r9, [r2], #-2396 @ 0xfffff6a4 │ │ │ │ + ldreq sl, [r2], #-2444 @ 0xfffff674 │ │ │ │ + strbeq r3, [r2], #-3252 @ 0xfffff34c │ │ │ │ + ldreq sl, [r2], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272851,31 +272851,31 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 1179c8 <__cxa_atexit@plt+0x10a790> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 1179cc <__cxa_atexit@plt+0x10a794> │ │ │ │ ldr r7, [pc, #44] @ 1179d0 <__cxa_atexit@plt+0x10a798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8428 │ │ │ │ - ldreq sl, [r2], #-724 @ 0xfffffd2c │ │ │ │ - strbeq r2, [r2], #-3124 @ 0xfffff3cc │ │ │ │ - ldreq sl, [r2], #-672 @ 0xfffffd60 │ │ │ │ - ldreq r9, [r2], #-2812 @ 0xfffff504 │ │ │ │ - ldreq sl, [r2], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq fp, [r2], #-724 @ 0xfffffd2c │ │ │ │ + strbeq r3, [r2], #-3108 @ 0xfffff3dc │ │ │ │ + ldreq fp, [r2], #-672 @ 0xfffffd60 │ │ │ │ + ldreq sl, [r2], #-2812 @ 0xfffff504 │ │ │ │ + ldreq fp, [r2], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 117a54 <__cxa_atexit@plt+0x10a81c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272908,17 +272908,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r9, [r2], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq r2, [r2], #-2936 @ 0xfffff488 │ │ │ │ - ldreq r9, [r2], #-2044 @ 0xfffff804 │ │ │ │ + ldreq sl, [r2], #-2092 @ 0xfffff7d4 │ │ │ │ + strbeq r3, [r2], #-2920 @ 0xfffff498 │ │ │ │ + ldreq sl, [r2], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r3] │ │ │ │ @@ -272934,30 +272934,30 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #64] @ 117b14 <__cxa_atexit@plt+0x10a8dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r5, [pc, #44] @ 117b18 <__cxa_atexit@plt+0x10a8e0> │ │ │ │ ldr r7, [pc, #44] @ 117b1c <__cxa_atexit@plt+0x10a8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r5, #2 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff82dc │ │ │ │ - ldreq sl, [r2], #-388 @ 0xfffffe7c │ │ │ │ - strbeq r2, [r2], #-2792 @ 0xfffff518 │ │ │ │ - ldreq sl, [r2], #-336 @ 0xfffffeb0 │ │ │ │ - ldreq r9, [r2], #-2480 @ 0xfffff650 │ │ │ │ + ldreq fp, [r2], #-388 @ 0xfffffe7c │ │ │ │ + strbeq r3, [r2], #-2776 @ 0xfffff528 │ │ │ │ + ldreq fp, [r2], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq sl, [r2], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117b80 <__cxa_atexit@plt+0x10a948> │ │ │ │ @@ -272982,19 +272982,19 @@ │ │ │ │ b 117b90 <__cxa_atexit@plt+0x10a958> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 117ba0 <__cxa_atexit@plt+0x10a968> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r2], #-588 @ 0xfffffdb4 │ │ │ │ + ldreq fp, [r2], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - ldreq r9, [r2], #-1732 @ 0xfffff93c │ │ │ │ - ldreq r9, [r2], #-1724 @ 0xfffff944 │ │ │ │ + ldreq sl, [r2], #-1732 @ 0xfffff93c │ │ │ │ + ldreq sl, [r2], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #132] @ 117c4c <__cxa_atexit@plt+0x10aa14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [pc, #124] @ 117c50 <__cxa_atexit@plt+0x10aa18> │ │ │ │ @@ -273015,68 +273015,68 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #68] @ 117c5c <__cxa_atexit@plt+0x10aa24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 40123c <__cxa_atexit@plt+0x3f4004> │ │ │ │ + b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r3, [pc, #48] @ 117c60 <__cxa_atexit@plt+0x10aa28> │ │ │ │ ldr r7, [pc, #48] @ 117c64 <__cxa_atexit@plt+0x10aa2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r2, [r2], #-2724 @ 0xfffff55c │ │ │ │ + strbeq r3, [r2], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r3, [r2], #-2708 @ 0xfffff56c │ │ │ │ @ instruction: 0xffff819c │ │ │ │ - ldreq sl, [r2], #-64 @ 0xffffffc0 │ │ │ │ - strbeq r2, [r2], #-2468 @ 0xfffff65c │ │ │ │ - ldreq sl, [r2], #-8 │ │ │ │ - ldreq r9, [r2], #-2156 @ 0xfffff794 │ │ │ │ - ldreq r9, [r2], #-2200 @ 0xfffff768 │ │ │ │ + ldreq fp, [r2], #-64 @ 0xffffffc0 │ │ │ │ + strbeq r3, [r2], #-2452 @ 0xfffff66c │ │ │ │ + ldreq fp, [r2], #-8 │ │ │ │ + ldreq sl, [r2], #-2156 @ 0xfffff794 │ │ │ │ + ldreq sl, [r2], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117ca8 <__cxa_atexit@plt+0x10aa70> │ │ │ │ ldr r8, [pc, #40] @ 117cb0 <__cxa_atexit@plt+0x10aa78> │ │ │ │ ldr r2, [pc, #40] @ 117cb4 <__cxa_atexit@plt+0x10aa7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 117cb8 <__cxa_atexit@plt+0x10aa80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r2], #-2172 @ 0xfffff784 │ │ │ │ - strbeq r2, [r2], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq r2, [r2], #-2324 @ 0xfffff6ec │ │ │ │ - ldreq sl, [r2], #-304 @ 0xfffffed0 │ │ │ │ + ldreq sl, [r2], #-2172 @ 0xfffff784 │ │ │ │ + strbeq r3, [r2], #-2300 @ 0xfffff704 │ │ │ │ + strbeq r3, [r2], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq fp, [r2], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 117ce8 <__cxa_atexit@plt+0x10aab0> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 117cfc <__cxa_atexit@plt+0x10aac4> │ │ │ │ ldr r7, [pc, #8] @ 117cf8 <__cxa_atexit@plt+0x10aac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r2], #-276 @ 0xfffffeec │ │ │ │ + ldreq fp, [r2], #-276 @ 0xfffffeec │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov fp, r7 │ │ │ │ cmp r8, #36 @ 0x24 │ │ │ │ bne 117df0 <__cxa_atexit@plt+0x10abb8> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -273207,30 +273207,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - strbeq r2, [r2], #-1968 @ 0xfffff850 │ │ │ │ - ldreq r9, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq r3, [r2], #-1952 @ 0xfffff860 │ │ │ │ + ldreq sl, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ - ldreq r9, [r2], #-3856 @ 0xfffff0f0 │ │ │ │ - strbeq r2, [r2], #-1748 @ 0xfffff92c │ │ │ │ - ldreq r9, [r2], #-3804 @ 0xfffff124 │ │ │ │ + ldreq sl, [r2], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq r3, [r2], #-1732 @ 0xfffff93c │ │ │ │ + ldreq sl, [r2], #-3804 @ 0xfffff124 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - ldreq r9, [r2], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq sl, [r2], #-1140 @ 0xfffffb8c │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strbeq r2, [r2], #-2024 @ 0xfffff818 │ │ │ │ - ldreq r9, [r2], #-1100 @ 0xfffffbb4 │ │ │ │ + strbeq r3, [r2], #-2008 @ 0xfffff828 │ │ │ │ + ldreq sl, [r2], #-1100 @ 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - ldreq r9, [r2], #-944 @ 0xfffffc50 │ │ │ │ - ldreq r9, [r2], #-932 @ 0xfffffc5c │ │ │ │ - ldreq r9, [r2], #-3728 @ 0xfffff170 │ │ │ │ + ldreq sl, [r2], #-944 @ 0xfffffc50 │ │ │ │ + ldreq sl, [r2], #-932 @ 0xfffffc5c │ │ │ │ + ldreq sl, [r2], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ bne 117fac <__cxa_atexit@plt+0x10ad74> │ │ │ │ ldr r7, [pc, #200] @ 118048 <__cxa_atexit@plt+0x10ae10> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -273279,29 +273279,29 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 118044 <__cxa_atexit@plt+0x10ae0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r9, [r2], #-3500 @ 0xfffff254 │ │ │ │ + ldreq sl, [r2], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - ldreq r9, [r2], #-564 @ 0xfffffdcc │ │ │ │ - ldreq r9, [r2], #-552 @ 0xfffffdd8 │ │ │ │ - ldreq r9, [r2], #-3476 @ 0xfffff26c │ │ │ │ + ldreq sl, [r2], #-564 @ 0xfffffdcc │ │ │ │ + ldreq sl, [r2], #-552 @ 0xfffffdd8 │ │ │ │ + ldreq sl, [r2], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 117cfc <__cxa_atexit@plt+0x10aac4> │ │ │ │ - ldreq r9, [r2], #-1156 @ 0xfffffb7c │ │ │ │ + ldreq sl, [r2], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 1180dc <__cxa_atexit@plt+0x10aea4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -273319,16 +273319,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1180e4 <__cxa_atexit@plt+0x10aeac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff8fc0 │ │ │ │ - ldreq r9, [r2], #-1092 @ 0xfffffbbc │ │ │ │ - ldreq r9, [r2], #-1048 @ 0xfffffbe8 │ │ │ │ + ldreq sl, [r2], #-1092 @ 0xfffffbbc │ │ │ │ + ldreq sl, [r2], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 118108 <__cxa_atexit@plt+0x10aed0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -273349,32 +273349,32 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r9, [r2], #-972 @ 0xfffffc34 │ │ │ │ - ldreq r9, [r2], #-964 @ 0xfffffc3c │ │ │ │ - ldreq r9, [r2], #-924 @ 0xfffffc64 │ │ │ │ + ldreq sl, [r2], #-972 @ 0xfffffc34 │ │ │ │ + ldreq sl, [r2], #-964 @ 0xfffffc3c │ │ │ │ + ldreq sl, [r2], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 118198 <__cxa_atexit@plt+0x10af60> │ │ │ │ ldr r3, [pc, #32] @ 11819c <__cxa_atexit@plt+0x10af64> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 1181a0 <__cxa_atexit@plt+0x10af68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r9, [r2], #-892 @ 0xfffffc84 │ │ │ │ - ldreq r9, [r2], #-884 @ 0xfffffc8c │ │ │ │ + ldreq sl, [r2], #-892 @ 0xfffffc84 │ │ │ │ + ldreq sl, [r2], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -273384,16 +273384,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 110bf4 <__cxa_atexit@plt+0x1039bc> │ │ │ │ ldr r7, [pc, #12] @ 1181e8 <__cxa_atexit@plt+0x10afb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r2], #-800 @ 0xfffffce0 │ │ │ │ - ldreq r9, [r2], #-788 @ 0xfffffcec │ │ │ │ + ldreq sl, [r2], #-800 @ 0xfffffce0 │ │ │ │ + ldreq sl, [r2], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 11824c <__cxa_atexit@plt+0x10b014> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -273411,16 +273411,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 118254 <__cxa_atexit@plt+0x10b01c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff8e50 │ │ │ │ - ldreq r9, [r2], #-724 @ 0xfffffd2c │ │ │ │ - ldreq r9, [r2], #-680 @ 0xfffffd58 │ │ │ │ + ldreq sl, [r2], #-724 @ 0xfffffd2c │ │ │ │ + ldreq sl, [r2], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 118278 <__cxa_atexit@plt+0x10b040> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -273453,40 +273453,40 @@ │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - strbeq r2, [r2], #-788 @ 0xfffffcec │ │ │ │ - strbeq r2, [r2], #-764 @ 0xfffffd04 │ │ │ │ - strbeq r2, [r2], #-748 @ 0xfffffd14 │ │ │ │ - strbeq r2, [r2], #-2608 @ 0xfffff5d0 │ │ │ │ - ldreq r9, [r2], #-500 @ 0xfffffe0c │ │ │ │ + strbeq r3, [r2], #-772 @ 0xfffffcfc │ │ │ │ + strbeq r3, [r2], #-748 @ 0xfffffd14 │ │ │ │ + strbeq r3, [r2], #-732 @ 0xfffffd24 │ │ │ │ + strbeq r3, [r2], #-2592 @ 0xfffff5e0 │ │ │ │ + ldreq sl, [r2], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11834c <__cxa_atexit@plt+0x10b114> │ │ │ │ ldr r8, [pc, #40] @ 118354 <__cxa_atexit@plt+0x10b11c> │ │ │ │ ldr r2, [pc, #40] @ 118358 <__cxa_atexit@plt+0x10b120> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 11835c <__cxa_atexit@plt+0x10b124> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r2], #-472 @ 0xfffffe28 │ │ │ │ - strbeq r2, [r2], #-616 @ 0xfffffd98 │ │ │ │ - strbeq r2, [r2], #-624 @ 0xfffffd90 │ │ │ │ - ldreq r9, [r2], #-2724 @ 0xfffff55c │ │ │ │ + ldreq sl, [r2], #-472 @ 0xfffffe28 │ │ │ │ + strbeq r3, [r2], #-600 @ 0xfffffda8 │ │ │ │ + strbeq r3, [r2], #-608 @ 0xfffffda0 │ │ │ │ + ldreq sl, [r2], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1183c8 <__cxa_atexit@plt+0x10b190> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -273509,17 +273509,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1183dc <__cxa_atexit@plt+0x10b1a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r9, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ - strbeq r2, [r2], #-508 @ 0xfffffe04 │ │ │ │ - ldreq r9, [r2], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq sl, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq r3, [r2], #-492 @ 0xfffffe14 │ │ │ │ + ldreq sl, [r2], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ cmp r8, #36 @ 0x24 │ │ │ │ bne 118424 <__cxa_atexit@plt+0x10b1ec> │ │ │ │ @@ -273557,18 +273557,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1184a0 <__cxa_atexit@plt+0x10b268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - strbeq r2, [r2], #-360 @ 0xfffffe98 │ │ │ │ - ldreq r9, [r2], #-112 @ 0xffffff90 │ │ │ │ + strbeq r3, [r2], #-344 @ 0xfffffea8 │ │ │ │ + ldreq sl, [r2], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r9, [r2], #-2400 @ 0xfffff6a0 │ │ │ │ + ldreq sl, [r2], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1184e8 <__cxa_atexit@plt+0x10b2b0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -273620,23 +273620,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ - ldreq r9, [r2], #-2152 @ 0xfffff798 │ │ │ │ - strbeq r2, [r2], #-44 @ 0xffffffd4 │ │ │ │ + ldreq sl, [r2], #-2152 @ 0xfffff798 │ │ │ │ + strbeq r3, [r2], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff4b8 │ │ │ │ - ldreq r8, [r2], #-3340 @ 0xfffff2f4 │ │ │ │ + ldreq r9, [r2], #-3340 @ 0xfffff2f4 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - strbeq r2, [r2], #-128 @ 0xffffff80 │ │ │ │ - ldreq r8, [r2], #-3296 @ 0xfffff320 │ │ │ │ - ldreq r9, [r2], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq r3, [r2], #-112 @ 0xffffff90 │ │ │ │ + ldreq r9, [r2], #-3296 @ 0xfffff320 │ │ │ │ + ldreq sl, [r2], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ bne 118610 <__cxa_atexit@plt+0x10b3d8> │ │ │ │ ldr r3, [pc, #244] @ 1186cc <__cxa_atexit@plt+0x10b494> │ │ │ │ mov r7, r5 │ │ │ │ @@ -273696,22 +273696,22 @@ │ │ │ │ ldr r7, [pc, #28] @ 1186d0 <__cxa_atexit@plt+0x10b498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq r9, [r2], #-1856 @ 0xfffff8c0 │ │ │ │ + ldreq sl, [r2], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq r9, [r2], #-1868 @ 0xfffff8b4 │ │ │ │ + ldreq sl, [r2], #-1868 @ 0xfffff8b4 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - ldreq r8, [r2], #-3024 @ 0xfffff430 │ │ │ │ - ldreq r8, [r2], #-3012 @ 0xfffff43c │ │ │ │ - ldreq r9, [r2], #-1820 @ 0xfffff8e4 │ │ │ │ + ldreq r9, [r2], #-3024 @ 0xfffff430 │ │ │ │ + ldreq r9, [r2], #-3012 @ 0xfffff43c │ │ │ │ + ldreq sl, [r2], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 118714 <__cxa_atexit@plt+0x10b4dc> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ @@ -273721,16 +273721,16 @@ │ │ │ │ b 117cfc <__cxa_atexit@plt+0x10aac4> │ │ │ │ ldr r7, [pc, #16] @ 11872c <__cxa_atexit@plt+0x10b4f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r2], #-1764 @ 0xfffff91c │ │ │ │ - ldreq r8, [r2], #-3536 @ 0xfffff230 │ │ │ │ + ldreq sl, [r2], #-1764 @ 0xfffff91c │ │ │ │ + ldreq r9, [r2], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 118790 <__cxa_atexit@plt+0x10b558> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -273748,16 +273748,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 118798 <__cxa_atexit@plt+0x10b560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff890c │ │ │ │ - ldreq r8, [r2], #-3472 @ 0xfffff270 │ │ │ │ - ldreq r8, [r2], #-3428 @ 0xfffff29c │ │ │ │ + ldreq r9, [r2], #-3472 @ 0xfffff270 │ │ │ │ + ldreq r9, [r2], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1187bc <__cxa_atexit@plt+0x10b584> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -273778,32 +273778,32 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r8, [r2], #-3352 @ 0xfffff2e8 │ │ │ │ - ldreq r8, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ - ldreq r8, [r2], #-3304 @ 0xfffff318 │ │ │ │ + ldreq r9, [r2], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq r9, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ + ldreq r9, [r2], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 11884c <__cxa_atexit@plt+0x10b614> │ │ │ │ ldr r3, [pc, #32] @ 118850 <__cxa_atexit@plt+0x10b618> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #20] @ 118854 <__cxa_atexit@plt+0x10b61c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [r2], #-3272 @ 0xfffff338 │ │ │ │ - ldreq r8, [r2], #-3264 @ 0xfffff340 │ │ │ │ + ldreq r9, [r2], #-3272 @ 0xfffff338 │ │ │ │ + ldreq r9, [r2], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -273813,16 +273813,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 110bf4 <__cxa_atexit@plt+0x1039bc> │ │ │ │ ldr r7, [pc, #12] @ 11889c <__cxa_atexit@plt+0x10b664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r2], #-3180 @ 0xfffff394 │ │ │ │ - ldreq r8, [r2], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq r9, [r2], #-3180 @ 0xfffff394 │ │ │ │ + ldreq r9, [r2], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 118900 <__cxa_atexit@plt+0x10b6c8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -273840,16 +273840,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 118908 <__cxa_atexit@plt+0x10b6d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff879c │ │ │ │ - ldreq r8, [r2], #-3104 @ 0xfffff3e0 │ │ │ │ - ldreq r8, [r2], #-3060 @ 0xfffff40c │ │ │ │ + ldreq r9, [r2], #-3104 @ 0xfffff3e0 │ │ │ │ + ldreq r9, [r2], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11892c <__cxa_atexit@plt+0x10b6f4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -273882,18 +273882,18 @@ │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ - strbeq r1, [r2], #-3168 @ 0xfffff3a0 │ │ │ │ - strbeq r1, [r2], #-3144 @ 0xfffff3b8 │ │ │ │ - strbeq r1, [r2], #-3128 @ 0xfffff3c8 │ │ │ │ - strbeq r2, [r2], #-892 @ 0xfffffc84 │ │ │ │ + strbeq r2, [r2], #-3152 @ 0xfffff3b0 │ │ │ │ + strbeq r2, [r2], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r2, [r2], #-3112 @ 0xfffff3d8 │ │ │ │ + strbeq r3, [r2], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #64] @ 118a18 <__cxa_atexit@plt+0x10b7e0> │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -273908,17 +273908,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 110bf4 <__cxa_atexit@plt+0x1039bc> │ │ │ │ ldr r7, [pc, #16] @ 118a1c <__cxa_atexit@plt+0x10b7e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2], #-3024 @ 0xfffff430 │ │ │ │ - ldreq r8, [r2], #-2800 @ 0xfffff510 │ │ │ │ - ldreq r9, [r2], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r2, [r2], #-3008 @ 0xfffff440 │ │ │ │ + ldreq r9, [r2], #-2800 @ 0xfffff510 │ │ │ │ + ldreq sl, [r2], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 118ab4 <__cxa_atexit@plt+0x10b87c> │ │ │ │ ldr r3, [pc, #144] @ 118ad4 <__cxa_atexit@plt+0x10b89c> │ │ │ │ @@ -273957,18 +273957,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 118adc <__cxa_atexit@plt+0x10b8a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - ldreq r9, [r2], #-852 @ 0xfffffcac │ │ │ │ - ldreq r9, [r2], #-876 @ 0xfffffc94 │ │ │ │ - strbeq r1, [r2], #-2832 @ 0xfffff4f0 │ │ │ │ - ldreq r9, [r2], #-820 @ 0xfffffccc │ │ │ │ + ldreq sl, [r2], #-852 @ 0xfffffcac │ │ │ │ + ldreq sl, [r2], #-876 @ 0xfffffc94 │ │ │ │ + strbeq r2, [r2], #-2816 @ 0xfffff500 │ │ │ │ + ldreq sl, [r2], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ add r3, r5, #4 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 118b58 <__cxa_atexit@plt+0x10b920> │ │ │ │ @@ -273994,39 +273994,39 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 118b70 <__cxa_atexit@plt+0x10b938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - ldreq r9, [r2], #-700 @ 0xfffffd44 │ │ │ │ - strbeq r1, [r2], #-2668 @ 0xfffff594 │ │ │ │ - ldreq r9, [r2], #-680 @ 0xfffffd58 │ │ │ │ + ldreq sl, [r2], #-700 @ 0xfffffd44 │ │ │ │ + strbeq r2, [r2], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq sl, [r2], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 118bb4 <__cxa_atexit@plt+0x10b97c> │ │ │ │ ldr r3, [pc, #40] @ 118bc8 <__cxa_atexit@plt+0x10b990> │ │ │ │ ldr r2, [pc, #40] @ 118bcc <__cxa_atexit@plt+0x10b994> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 401abc <__cxa_atexit@plt+0x3f4884> │ │ │ │ + b 401bc4 <__cxa_atexit@plt+0x3f498c> │ │ │ │ ldr r7, [pc, #20] @ 118bd0 <__cxa_atexit@plt+0x10b998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [r2], #-644 @ 0xfffffd7c │ │ │ │ - ldreq r9, [r2], #-624 @ 0xfffffd90 │ │ │ │ + ldreq sl, [r2], #-644 @ 0xfffffd7c │ │ │ │ + ldreq sl, [r2], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 118c08 <__cxa_atexit@plt+0x10b9d0> │ │ │ │ @@ -274035,16 +274035,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r1, [r2], #-3660 @ 0xfffff1b4 │ │ │ │ - ldreq r9, [r2], #-512 @ 0xfffffe00 │ │ │ │ + strbeq r2, [r2], #-3644 @ 0xfffff1c4 │ │ │ │ + ldreq sl, [r2], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 118cac <__cxa_atexit@plt+0x10ba74> │ │ │ │ ldr r3, [pc, #148] @ 118cd0 <__cxa_atexit@plt+0x10ba98> │ │ │ │ @@ -274084,18 +274084,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 118cd8 <__cxa_atexit@plt+0x10baa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ - ldreq r9, [r2], #-344 @ 0xfffffea8 │ │ │ │ - ldreq r9, [r2], #-388 @ 0xfffffe7c │ │ │ │ - strbeq r1, [r2], #-2328 @ 0xfffff6e8 │ │ │ │ - ldreq r9, [r2], #-312 @ 0xfffffec8 │ │ │ │ + ldreq sl, [r2], #-344 @ 0xfffffea8 │ │ │ │ + ldreq sl, [r2], #-388 @ 0xfffffe7c │ │ │ │ + strbeq r2, [r2], #-2312 @ 0xfffff6f8 │ │ │ │ + ldreq sl, [r2], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ add r3, r5, #4 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 118d54 <__cxa_atexit@plt+0x10bb1c> │ │ │ │ @@ -274121,38 +274121,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 118d6c <__cxa_atexit@plt+0x10bb34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ - ldreq r9, [r2], #-192 @ 0xffffff40 │ │ │ │ - strbeq r1, [r2], #-2160 @ 0xfffff790 │ │ │ │ - ldreq r8, [r2], #-1932 @ 0xfffff874 │ │ │ │ + ldreq sl, [r2], #-192 @ 0xffffff40 │ │ │ │ + strbeq r2, [r2], #-2144 @ 0xfffff7a0 │ │ │ │ + ldreq r9, [r2], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118db4 <__cxa_atexit@plt+0x10bb7c> │ │ │ │ ldr r8, [pc, #40] @ 118dbc <__cxa_atexit@plt+0x10bb84> │ │ │ │ ldr r2, [pc, #40] @ 118dc0 <__cxa_atexit@plt+0x10bb88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 118dc4 <__cxa_atexit@plt+0x10bb8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ + b 40126c <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r2], #-1904 @ 0xfffff890 │ │ │ │ - strbeq r1, [r2], #-2048 @ 0xfffff800 │ │ │ │ - strbeq r1, [r2], #-2056 @ 0xfffff7f8 │ │ │ │ - ldreq r9, [r2], #-60 @ 0xffffffc4 │ │ │ │ + ldreq r9, [r2], #-1904 @ 0xfffff890 │ │ │ │ + strbeq r2, [r2], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r2, [r2], #-2040 @ 0xfffff808 │ │ │ │ + ldreq sl, [r2], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118ed4 <__cxa_atexit@plt+0x10bc9c> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ @@ -274232,27 +274232,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2], #-1920 @ 0xfffff880 │ │ │ │ - ldreq r8, [r2], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq r2, [r2], #-1904 @ 0xfffff890 │ │ │ │ + ldreq r9, [r2], #-1556 @ 0xfffff9ec │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r8, [r2], #-3796 @ 0xfffff12c │ │ │ │ - strbeq r1, [r2], #-1688 @ 0xfffff968 │ │ │ │ + ldreq r9, [r2], #-3796 @ 0xfffff12c │ │ │ │ + strbeq r2, [r2], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldreq r8, [r2], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r9, [r2], #-3940 @ 0xfffff09c │ │ │ │ @ instruction: 0xffffeb4c │ │ │ │ - ldreq r8, [r2], #-928 @ 0xfffffc60 │ │ │ │ + ldreq r9, [r2], #-928 @ 0xfffffc60 │ │ │ │ @ instruction: 0xffffed24 │ │ │ │ - strbeq r1, [r2], #-1812 @ 0xfffff8ec │ │ │ │ - ldreq r8, [r2], #-884 @ 0xfffffc8c │ │ │ │ - ldreq r8, [r2], #-3760 @ 0xfffff150 │ │ │ │ + strbeq r2, [r2], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq r9, [r2], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r9, [r2], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ bne 118fa8 <__cxa_atexit@plt+0x10bd70> │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [pc, #232] @ 119064 <__cxa_atexit@plt+0x10be2c> │ │ │ │ @@ -274310,22 +274310,22 @@ │ │ │ │ ldr r7, [pc, #28] @ 119068 <__cxa_atexit@plt+0x10be30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq r8, [r2], #-3496 @ 0xfffff258 │ │ │ │ + ldreq r9, [r2], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq r8, [r2], #-3508 @ 0xfffff24c │ │ │ │ + ldreq r9, [r2], #-3508 @ 0xfffff24c │ │ │ │ @ instruction: 0xffffebd0 │ │ │ │ @ instruction: 0xffffe9f0 │ │ │ │ - ldreq r8, [r2], #-568 @ 0xfffffdc8 │ │ │ │ - ldreq r8, [r2], #-556 @ 0xfffffdd4 │ │ │ │ - ldreq r8, [r2], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r9, [r2], #-568 @ 0xfffffdc8 │ │ │ │ + ldreq r9, [r2], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq r9, [r2], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1190ac <__cxa_atexit@plt+0x10be74> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ @@ -274335,16 +274335,16 @@ │ │ │ │ b 117cfc <__cxa_atexit@plt+0x10aac4> │ │ │ │ ldr r7, [pc, #16] @ 1190c4 <__cxa_atexit@plt+0x10be8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ - ldreq r8, [r2], #-1080 @ 0xfffffbc8 │ │ │ │ + ldreq r9, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ + ldreq r9, [r2], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 119128 <__cxa_atexit@plt+0x10bef0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -274362,16 +274362,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 119130 <__cxa_atexit@plt+0x10bef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff7f74 │ │ │ │ - ldreq r8, [r2], #-1016 @ 0xfffffc08 │ │ │ │ - ldreq r8, [r2], #-972 @ 0xfffffc34 │ │ │ │ + ldreq r9, [r2], #-1016 @ 0xfffffc08 │ │ │ │ + ldreq r9, [r2], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 119154 <__cxa_atexit@plt+0x10bf1c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -274389,32 +274389,32 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r8, [r2], #-900 @ 0xfffffc7c │ │ │ │ - ldreq r8, [r2], #-896 @ 0xfffffc80 │ │ │ │ - ldreq r8, [r2], #-860 @ 0xfffffca4 │ │ │ │ + ldreq r9, [r2], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r9, [r2], #-896 @ 0xfffffc80 │ │ │ │ + ldreq r9, [r2], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1191d8 <__cxa_atexit@plt+0x10bfa0> │ │ │ │ ldr r3, [pc, #32] @ 1191dc <__cxa_atexit@plt+0x10bfa4> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #20] @ 1191e0 <__cxa_atexit@plt+0x10bfa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [r2], #-828 @ 0xfffffcc4 │ │ │ │ - ldreq r8, [r2], #-820 @ 0xfffffccc │ │ │ │ + ldreq r9, [r2], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq r9, [r2], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ mov sl, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -274423,16 +274423,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 110bf4 <__cxa_atexit@plt+0x1039bc> │ │ │ │ ldr r7, [pc, #12] @ 119224 <__cxa_atexit@plt+0x10bfec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r2], #-740 @ 0xfffffd1c │ │ │ │ - ldreq r8, [r2], #-728 @ 0xfffffd28 │ │ │ │ + ldreq r9, [r2], #-740 @ 0xfffffd1c │ │ │ │ + ldreq r9, [r2], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 119288 <__cxa_atexit@plt+0x10c050> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -274450,16 +274450,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 119290 <__cxa_atexit@plt+0x10c058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff7e14 │ │ │ │ - ldreq r8, [r2], #-664 @ 0xfffffd68 │ │ │ │ - ldreq r8, [r2], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r9, [r2], #-664 @ 0xfffffd68 │ │ │ │ + ldreq r9, [r2], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1192b4 <__cxa_atexit@plt+0x10c07c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -274492,19 +274492,19 @@ │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - strbeq r1, [r2], #-728 @ 0xfffffd28 │ │ │ │ - strbeq r1, [r2], #-704 @ 0xfffffd40 │ │ │ │ - strbeq r1, [r2], #-688 @ 0xfffffd50 │ │ │ │ - strbeq r1, [r2], #-2548 @ 0xfffff60c │ │ │ │ - ldreq r8, [r2], #-2812 @ 0xfffff504 │ │ │ │ + strbeq r2, [r2], #-712 @ 0xfffffd38 │ │ │ │ + strbeq r2, [r2], #-688 @ 0xfffffd50 │ │ │ │ + strbeq r2, [r2], #-672 @ 0xfffffd60 │ │ │ │ + strbeq r2, [r2], #-2532 @ 0xfffff61c │ │ │ │ + ldreq r9, [r2], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1193a4 <__cxa_atexit@plt+0x10c16c> │ │ │ │ ldr r2, [pc, #88] @ 1193c0 <__cxa_atexit@plt+0x10c188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -274526,17 +274526,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1193c8 <__cxa_atexit@plt+0x10c190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2], #-564 @ 0xfffffdcc │ │ │ │ + strbeq r2, [r2], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ - ldreq r8, [r2], #-2704 @ 0xfffff570 │ │ │ │ + ldreq r9, [r2], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 119448 <__cxa_atexit@plt+0x10c210> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -274566,15 +274566,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2], #-424 @ 0xfffffe58 │ │ │ │ + strbeq r2, [r2], #-408 @ 0xfffffe68 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -274649,16 +274649,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - strbeq r1, [r2], #-116 @ 0xffffff8c │ │ │ │ - strbeq r1, [r2], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r2, [r2], #-100 @ 0xffffff9c │ │ │ │ + strbeq r2, [r2], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11963c <__cxa_atexit@plt+0x10c404> │ │ │ │ @@ -274689,16 +274689,16 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbeq r0, [r2], #-4048 @ 0xfffff030 │ │ │ │ - strbeq r0, [r2], #-4004 @ 0xfffff05c │ │ │ │ + strbeq r1, [r2], #-4032 @ 0xfffff040 │ │ │ │ + strbeq r1, [r2], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1196d0 <__cxa_atexit@plt+0x10c498> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -274728,15 +274728,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2], #-3872 @ 0xfffff0e0 │ │ │ │ + strbeq r1, [r2], #-3856 @ 0xfffff0f0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -274767,17 +274767,17 @@ │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r0, [r2], #-3704 @ 0xfffff188 │ │ │ │ - strbeq r0, [r2], #-3684 @ 0xfffff19c │ │ │ │ - ldreq r8, [r2], #-1708 @ 0xfffff954 │ │ │ │ + strbeq r1, [r2], #-3688 @ 0xfffff198 │ │ │ │ + strbeq r1, [r2], #-3668 @ 0xfffff1ac │ │ │ │ + ldreq r9, [r2], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1197d0 <__cxa_atexit@plt+0x10c598> │ │ │ │ ldr r7, [pc, #48] @ 1197e0 <__cxa_atexit@plt+0x10c5a8> │ │ │ │ @@ -274791,16 +274791,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1197e4 <__cxa_atexit@plt+0x10c5ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [r2], #-1648 @ 0xfffff990 │ │ │ │ - ldreq r8, [r2], #-1628 @ 0xfffff9a4 │ │ │ │ + ldreq r9, [r2], #-1648 @ 0xfffff990 │ │ │ │ + ldreq r9, [r2], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1198a0 <__cxa_atexit@plt+0x10c668> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -274859,16 +274859,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq r0, [r2], #-3336 @ 0xfffff2f8 │ │ │ │ - ldreq r8, [r2], #-1356 @ 0xfffffab4 │ │ │ │ + strbeq r1, [r2], #-3320 @ 0xfffff308 │ │ │ │ + ldreq r9, [r2], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119988 <__cxa_atexit@plt+0x10c750> │ │ │ │ @@ -274903,15 +274903,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r8, [r2], #-1184 @ 0xfffffb60 │ │ │ │ + ldreq r9, [r2], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 119a08 <__cxa_atexit@plt+0x10c7d0> │ │ │ │ ldr r3, [pc, #280] @ 119adc <__cxa_atexit@plt+0x10c8a4> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -274980,23 +274980,23 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r8 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2], #-2800 @ 0xfffff510 │ │ │ │ + strbeq r1, [r2], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - strbeq r0, [r2], #-2912 @ 0xfffff4a0 │ │ │ │ - strbeq r0, [r2], #-2908 @ 0xfffff4a4 │ │ │ │ - strbeq r0, [r2], #-2900 @ 0xfffff4ac │ │ │ │ - ldreq r8, [r2], #-844 @ 0xfffffcb4 │ │ │ │ + strbeq r1, [r2], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq r1, [r2], #-2892 @ 0xfffff4b4 │ │ │ │ + strbeq r1, [r2], #-2884 @ 0xfffff4bc │ │ │ │ + ldreq r9, [r2], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ 119b48 <__cxa_atexit@plt+0x10c910> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r9, #3 │ │ │ │ @@ -275010,25 +275010,25 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r8, [r2], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r9, [r2], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 119b74 <__cxa_atexit@plt+0x10c93c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r2], #-716 @ 0xfffffd34 │ │ │ │ + ldreq r9, [r2], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 119bd8 <__cxa_atexit@plt+0x10c9a0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ @@ -275046,15 +275046,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 119be0 <__cxa_atexit@plt+0x10c9a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - ldreq r8, [r2], #-632 @ 0xfffffd88 │ │ │ │ + ldreq r9, [r2], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -275072,15 +275072,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - ldreq r8, [r2], #-512 @ 0xfffffe00 │ │ │ │ + ldreq r9, [r2], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 119c8c <__cxa_atexit@plt+0x10ca54> │ │ │ │ ldr r7, [pc, #48] @ 119c9c <__cxa_atexit@plt+0x10ca64> │ │ │ │ @@ -275094,16 +275094,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 119ca0 <__cxa_atexit@plt+0x10ca68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [r2], #-460 @ 0xfffffe34 │ │ │ │ - ldreq r8, [r2], #-424 @ 0xfffffe58 │ │ │ │ + ldreq r9, [r2], #-460 @ 0xfffffe34 │ │ │ │ + ldreq r9, [r2], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 119d04 <__cxa_atexit@plt+0x10cacc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -275135,16 +275135,16 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r7, [r2], #-2080 @ 0xfffff7e0 │ │ │ │ - ldreq r8, [r2], #-260 @ 0xfffffefc │ │ │ │ + ldreq r8, [r2], #-2080 @ 0xfffff7e0 │ │ │ │ + ldreq r9, [r2], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #56] @ 119d98 <__cxa_atexit@plt+0x10cb60> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r9, #3 │ │ │ │ @@ -275158,25 +275158,25 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r8, [r2], #-172 @ 0xffffff54 │ │ │ │ + ldreq r9, [r2], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 119dc4 <__cxa_atexit@plt+0x10cb8c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 118dd8 <__cxa_atexit@plt+0x10bba0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r2], #-124 @ 0xffffff84 │ │ │ │ + ldreq r9, [r2], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 119e0c <__cxa_atexit@plt+0x10cbd4> │ │ │ │ ldr r7, [pc, #52] @ 119e20 <__cxa_atexit@plt+0x10cbe8> │ │ │ │ @@ -275191,38 +275191,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 119e24 <__cxa_atexit@plt+0x10cbec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - ldreq r8, [r2], #-48 @ 0xffffffd0 │ │ │ │ - ldreq r8, [r2], #-48 @ 0xffffffd0 │ │ │ │ + ldreq r9, [r2], #-48 @ 0xffffffd0 │ │ │ │ + ldreq r9, [r2], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 119e64 <__cxa_atexit@plt+0x10cc2c> │ │ │ │ ldr r3, [pc, #40] @ 119e78 <__cxa_atexit@plt+0x10cc40> │ │ │ │ ldr r2, [pc, #40] @ 119e7c <__cxa_atexit@plt+0x10cc44> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 401abc <__cxa_atexit@plt+0x3f4884> │ │ │ │ + b 401bc4 <__cxa_atexit@plt+0x3f498c> │ │ │ │ ldr r7, [pc, #20] @ 119e80 <__cxa_atexit@plt+0x10cc48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [r2], #-12 │ │ │ │ - ldreq r7, [r2], #-4088 @ 0xfffff008 │ │ │ │ + ldreq r9, [r2], #-12 │ │ │ │ + ldreq r8, [r2], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119eb8 <__cxa_atexit@plt+0x10cc80> │ │ │ │ @@ -275231,16 +275231,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r2], #-2972 @ 0xfffff464 │ │ │ │ - ldreq r7, [r2], #-3860 @ 0xfffff0ec │ │ │ │ + strbeq r1, [r2], #-2956 @ 0xfffff474 │ │ │ │ + ldreq r8, [r2], #-3860 @ 0xfffff0ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119f2c <__cxa_atexit@plt+0x10ccf4> │ │ │ │ @@ -275265,42 +275265,42 @@ │ │ │ │ b 119f3c <__cxa_atexit@plt+0x10cd04> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 119f4c <__cxa_atexit@plt+0x10cd14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r2], #-3744 @ 0xfffff160 │ │ │ │ + ldreq r8, [r2], #-3744 @ 0xfffff160 │ │ │ │ @ instruction: 0xffffdcb0 │ │ │ │ @ instruction: 0xffffdad0 │ │ │ │ - ldreq r7, [r2], #-792 @ 0xfffffce8 │ │ │ │ - ldreq r7, [r2], #-784 @ 0xfffffcf0 │ │ │ │ - ldreq r7, [r2], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq r8, [r2], #-792 @ 0xfffffce8 │ │ │ │ + ldreq r8, [r2], #-784 @ 0xfffffcf0 │ │ │ │ + ldreq r8, [r2], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 119f9c <__cxa_atexit@plt+0x10cd64> │ │ │ │ ldr r3, [pc, #40] @ 119fb0 <__cxa_atexit@plt+0x10cd78> │ │ │ │ ldr r2, [pc, #40] @ 119fb4 <__cxa_atexit@plt+0x10cd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 401abc <__cxa_atexit@plt+0x3f4884> │ │ │ │ + b 401bc4 <__cxa_atexit@plt+0x3f498c> │ │ │ │ ldr r7, [pc, #20] @ 119fb8 <__cxa_atexit@plt+0x10cd80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r7, [r2], #-3836 @ 0xfffff104 │ │ │ │ - ldreq r7, [r2], #-3816 @ 0xfffff118 │ │ │ │ + ldreq r8, [r2], #-3836 @ 0xfffff104 │ │ │ │ + ldreq r8, [r2], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119ff0 <__cxa_atexit@plt+0x10cdb8> │ │ │ │ @@ -275309,16 +275309,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r2], #-2660 @ 0xfffff59c │ │ │ │ - ldreq r7, [r2], #-3732 @ 0xfffff16c │ │ │ │ + strbeq r1, [r2], #-2644 @ 0xfffff5ac │ │ │ │ + ldreq r8, [r2], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11a084 <__cxa_atexit@plt+0x10ce4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -275340,56 +275340,56 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 401844 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + b 40192c <__cxa_atexit@plt+0x3f46f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ - strbeq r0, [r2], #-1364 @ 0xfffffaac │ │ │ │ - strbeq r0, [r2], #-2580 @ 0xfffff5ec │ │ │ │ - strbeq r0, [r2], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq r0, [r2], #-2172 @ 0xfffff784 │ │ │ │ - ldreq r7, [r2], #-3584 @ 0xfffff200 │ │ │ │ + ldreq r8, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ + strbeq r1, [r2], #-1348 @ 0xfffffabc │ │ │ │ + strbeq r1, [r2], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq r1, [r2], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r1, [r2], #-2156 @ 0xfffff794 │ │ │ │ + ldreq r8, [r2], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 11a0c0 <__cxa_atexit@plt+0x10ce88> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40184c <__cxa_atexit@plt+0x3f4614> │ │ │ │ - ldreq r7, [r2], #-3568 @ 0xfffff210 │ │ │ │ - ldreq r7, [r2], #-3564 @ 0xfffff214 │ │ │ │ + b 401934 <__cxa_atexit@plt+0x3f46fc> │ │ │ │ + ldreq r8, [r2], #-3568 @ 0xfffff210 │ │ │ │ + ldreq r8, [r2], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11a100 <__cxa_atexit@plt+0x10cec8> │ │ │ │ ldr r3, [pc, #40] @ 11a114 <__cxa_atexit@plt+0x10cedc> │ │ │ │ ldr r2, [pc, #40] @ 11a118 <__cxa_atexit@plt+0x10cee0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 401abc <__cxa_atexit@plt+0x3f4884> │ │ │ │ + b 401bc4 <__cxa_atexit@plt+0x3f498c> │ │ │ │ ldr r7, [pc, #20] @ 11a11c <__cxa_atexit@plt+0x10cee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r7, [r2], #-3528 @ 0xfffff238 │ │ │ │ - ldreq r7, [r2], #-3508 @ 0xfffff24c │ │ │ │ + ldreq r8, [r2], #-3528 @ 0xfffff238 │ │ │ │ + ldreq r8, [r2], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a154 <__cxa_atexit@plt+0x10cf1c> │ │ │ │ @@ -275398,16 +275398,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r0, [r2], #-2304 @ 0xfffff700 │ │ │ │ - ldreq r7, [r2], #-3192 @ 0xfffff388 │ │ │ │ + strbeq r1, [r2], #-2288 @ 0xfffff710 │ │ │ │ + ldreq r8, [r2], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a1c8 <__cxa_atexit@plt+0x10cf90> │ │ │ │ @@ -275433,164 +275433,164 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 11a1ec <__cxa_atexit@plt+0x10cfb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r2], #-3072 @ 0xfffff400 │ │ │ │ + ldreq r8, [r2], #-3072 @ 0xfffff400 │ │ │ │ @ instruction: 0xffffda14 │ │ │ │ @ instruction: 0xffffd834 │ │ │ │ - ldreq r7, [r2], #-124 @ 0xffffff84 │ │ │ │ - ldreq r7, [r2], #-116 @ 0xffffff8c │ │ │ │ - mvneq r9, #132096 @ 0x20400 │ │ │ │ + ldreq r8, [r2], #-124 @ 0xffffff84 │ │ │ │ + ldreq r8, [r2], #-116 @ 0xffffff8c │ │ │ │ + mvneq sl, #65 @ 0x41 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #182272 @ 0x2c800 │ │ │ │ + mvneq sl, #114 @ 0x72 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #232448 @ 0x38c00 │ │ │ │ + mvneq sl, #163 @ 0xa3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #5376 @ 0x1500 │ │ │ │ + mvneq sl, #213 @ 0xd5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #18176 @ 0x4700 │ │ │ │ + mvneq sl, #-1073741823 @ 0xc0000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #30976 @ 0x7900 │ │ │ │ + mvneq sl, #1073741838 @ 0x4000000e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #44544 @ 0xae00 │ │ │ │ + mvneq sl, #-2147483621 @ 0x8000001b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #58112 @ 0xe300 │ │ │ │ + mvneq sl, #-1073741784 @ 0xc0000028 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #1408 @ 0x580 │ │ │ │ + mvneq sl, #-2147483595 @ 0x80000035 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #76, 26 @ 0x1300 │ │ │ │ + mvneq sl, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #8064 @ 0x1f80 │ │ │ │ + mvneq sl, #-536870909 @ 0xe0000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #11328 @ 0x2c40 │ │ │ │ + mvneq sl, #268435463 @ 0x10000007 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r9, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #228, 26 @ 0x3900 │ │ │ │ + mvneq sl, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #352 @ 0x160 │ │ │ │ + mvneq sl, #1610612749 @ 0x6000000d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, fp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #1136 @ 0x470 │ │ │ │ + mvneq sl, #469762048 @ 0x1c000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, ip, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #1952 @ 0x7a0 │ │ │ │ + mvneq sl, #-402653184 @ 0xe8000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sp, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #2784 @ 0xae0 │ │ │ │ + mvneq sl, #-1207959551 @ 0xb8000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, lr, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #220, 28 @ 0xdc0 │ │ │ │ + mvneq sl, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #12, 30 @ 0x30 │ │ │ │ + mvneq sl, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #59, 30 @ 0xec │ │ │ │ + mvneq sl, #-335544317 @ 0xec000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #436 @ 0x1b4 │ │ │ │ + mvneq sl, #754974720 @ 0x2d000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #668 @ 0x29c │ │ │ │ + mvneq sl, #1728053248 @ 0x67000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #224, 30 @ 0x380 │ │ │ │ + mvneq sl, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, #27 │ │ │ │ + mvneq sl, #-620756992 @ 0xdb000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r2], #-2724 @ 0xfffff55c │ │ │ │ + ldreq r8, [r2], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11a4a0 <__cxa_atexit@plt+0x10d268> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -275603,23 +275603,23 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 11a4ac <__cxa_atexit@plt+0x10d274> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [pc, #36] @ 11a4b0 <__cxa_atexit@plt+0x10d278> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ + b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2], #-284 @ 0xfffffee4 │ │ │ │ - strbeq r0, [r2], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq r0, [r2], #-1948 @ 0xfffff864 │ │ │ │ - ldreq r7, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ + strbeq r1, [r2], #-268 @ 0xfffffef4 │ │ │ │ + strbeq r1, [r2], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r1, [r2], #-1932 @ 0xfffff874 │ │ │ │ + ldreq r8, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11a538 <__cxa_atexit@plt+0x10d300> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -275638,40 +275638,40 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11a52c <__cxa_atexit@plt+0x10d2f4> │ │ │ │ ldr r7, [pc, #56] @ 11a54c <__cxa_atexit@plt+0x10d314> │ │ │ │ ldr r3, [pc, #56] @ 11a550 <__cxa_atexit@plt+0x10d318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r0, [r2], #-160 @ 0xffffff60 │ │ │ │ - strbeq r0, [r2], #-1836 @ 0xfffff8d4 │ │ │ │ - ldreq r7, [r2], #-2532 @ 0xfffff61c │ │ │ │ - strbeq r0, [r2], #-148 @ 0xffffff6c │ │ │ │ - ldreq r7, [r2], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r1, [r2], #-144 @ 0xffffff70 │ │ │ │ + strbeq r1, [r2], #-1820 @ 0xfffff8e4 │ │ │ │ + ldreq r8, [r2], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r1, [r2], #-132 @ 0xffffff7c │ │ │ │ + ldreq r8, [r2], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 11a57c <__cxa_atexit@plt+0x10d344> │ │ │ │ ldr r3, [pc, #20] @ 11a580 <__cxa_atexit@plt+0x10d348> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r7, [r2], #-2444 @ 0xfffff674 │ │ │ │ - strbeq r0, [r2], #-60 @ 0xffffffc4 │ │ │ │ - ldreq r7, [r2], #-2496 @ 0xfffff640 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq r8, [r2], #-2444 @ 0xfffff674 │ │ │ │ + strbeq r1, [r2], #-44 @ 0xffffffd4 │ │ │ │ + ldreq r8, [r2], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11a5ec <__cxa_atexit@plt+0x10d3b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -275686,24 +275686,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [pc, #40] @ 11a5fc <__cxa_atexit@plt+0x10d3c4> │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 11a600 <__cxa_atexit@plt+0x10d3c8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq pc, [r1], #-4048 @ 0xfffff030 @ │ │ │ │ - strbeq r0, [r2], #-1624 @ 0xfffff9a8 │ │ │ │ - strbeq r0, [r2], #-1620 @ 0xfffff9ac │ │ │ │ - ldreq r7, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ + strbeq r0, [r2], #-4032 @ 0xfffff040 │ │ │ │ + strbeq r1, [r2], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq r1, [r2], #-1604 @ 0xfffff9bc │ │ │ │ + ldreq r8, [r2], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a678 <__cxa_atexit@plt+0x10d440> │ │ │ │ @@ -275727,19 +275727,19 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r7, [r2], #-2280 @ 0xfffff718 │ │ │ │ - ldreq r7, [r2], #-2292 @ 0xfffff70c │ │ │ │ - strbeq r0, [r2], #-904 @ 0xfffffc78 │ │ │ │ - strbeq r0, [r2], #-892 @ 0xfffffc84 │ │ │ │ - ldreq r7, [r2], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq r8, [r2], #-2280 @ 0xfffff718 │ │ │ │ + ldreq r8, [r2], #-2292 @ 0xfffff70c │ │ │ │ + strbeq r1, [r2], #-888 @ 0xfffffc88 │ │ │ │ + strbeq r1, [r2], #-876 @ 0xfffffc94 │ │ │ │ + ldreq r8, [r2], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -275755,18 +275755,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 11a6fc <__cxa_atexit@plt+0x10d4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r2], #-2300 @ 0xfffff704 │ │ │ │ - strbeq pc, [r1], #-3816 @ 0xfffff118 @ │ │ │ │ - ldreq r7, [r2], #-2276 @ 0xfffff71c │ │ │ │ - ldreq r7, [r2], #-2256 @ 0xfffff730 │ │ │ │ + ldreq r8, [r2], #-2300 @ 0xfffff704 │ │ │ │ + strbeq r0, [r2], #-3800 @ 0xfffff128 │ │ │ │ + ldreq r8, [r2], #-2276 @ 0xfffff71c │ │ │ │ + ldreq r8, [r2], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11a778 <__cxa_atexit@plt+0x10d540> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -275785,25 +275785,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r2], #-2156 @ 0xfffff794 │ │ │ │ - ldreq r7, [r2], #-2132 @ 0xfffff7ac │ │ │ │ - ldreq r7, [r2], #-2108 @ 0xfffff7c4 │ │ │ │ - strbeq pc, [r1], #-3652 @ 0xfffff1bc @ │ │ │ │ - strbeq r0, [r2], #-1252 @ 0xfffffb1c │ │ │ │ - ldreq r7, [r2], #-2224 @ 0xfffff750 │ │ │ │ + ldreq r8, [r2], #-2156 @ 0xfffff794 │ │ │ │ + ldreq r8, [r2], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r8, [r2], #-2108 @ 0xfffff7c4 │ │ │ │ + strbeq r0, [r2], #-3636 @ 0xfffff1cc │ │ │ │ + strbeq r1, [r2], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq r8, [r2], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11a7f8 <__cxa_atexit@plt+0x10d5c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -275817,27 +275817,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 11a808 <__cxa_atexit@plt+0x10d5d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r2], #-2136 @ 0xfffff7a8 │ │ │ │ - strbeq pc, [r1], #-3516 @ 0xfffff244 @ │ │ │ │ - strbeq pc, [r1], #-3532 @ 0xfffff234 @ │ │ │ │ + ldreq r8, [r2], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq r0, [r2], #-3500 @ 0xfffff254 │ │ │ │ + strbeq r0, [r2], #-3516 @ 0xfffff244 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ - b 401af4 <__cxa_atexit@plt+0x3f48bc> │ │ │ │ + b 401bfc <__cxa_atexit@plt+0x3f49c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -275846,15 +275846,15 @@ │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -275863,21 +275863,21 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a8a8 <__cxa_atexit@plt+0x10d670> │ │ │ │ ldr r5, [pc, #28] @ 11a8b8 <__cxa_atexit@plt+0x10d680> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ + b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ ldr r7, [pc, #12] @ 11a8bc <__cxa_atexit@plt+0x10d684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r2], #-2040 @ 0xfffff808 │ │ │ │ + ldreq r8, [r2], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a900 <__cxa_atexit@plt+0x10d6c8> │ │ │ │ @@ -275889,32 +275889,32 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r1], #-3308 @ 0xfffff314 @ │ │ │ │ - strbeq r0, [r2], #-256 @ 0xffffff00 │ │ │ │ + strbeq r0, [r2], #-3292 @ 0xfffff324 │ │ │ │ + strbeq r1, [r2], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 11a938 <__cxa_atexit@plt+0x10d700> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - strbeq r0, [r2], #-764 @ 0xfffffd04 │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r1, [r2], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a9a8 <__cxa_atexit@plt+0x10d770> │ │ │ │ ldr r3, [pc, #64] @ 11a9b0 <__cxa_atexit@plt+0x10d778> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -275931,15 +275931,15 @@ │ │ │ │ b 11ac04 <__cxa_atexit@plt+0x10d9cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq pc, [r1], #-3096 @ 0xfffff3e8 @ │ │ │ │ + strbeq r0, [r2], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11a9d8 <__cxa_atexit@plt+0x10d7a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -275948,15 +275948,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11a9fc <__cxa_atexit@plt+0x10d7c4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275969,30 +275969,30 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r1], #-4040 @ 0xfffff038 @ │ │ │ │ + strbeq r0, [r2], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11aa80 <__cxa_atexit@plt+0x10d848> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11aa88 <__cxa_atexit@plt+0x10d850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ + b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r1], #-2860 @ 0xfffff4d4 @ │ │ │ │ + strbeq r0, [r2], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11aae4 <__cxa_atexit@plt+0x10d8ac> │ │ │ │ ldr r1, [pc, #68] @ 11aaec <__cxa_atexit@plt+0x10d8b4> │ │ │ │ ldr r0, [pc, #68] @ 11aaf0 <__cxa_atexit@plt+0x10d8b8> │ │ │ │ @@ -276002,29 +276002,29 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 11aad4 <__cxa_atexit@plt+0x10d89c> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq pc, [r1], #-2796 @ 0xfffff514 @ │ │ │ │ + strbeq r0, [r2], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276033,15 +276033,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -276065,24 +276065,24 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r5, [r3, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq pc, [r1], #-2560 @ 0xfffff600 @ │ │ │ │ + strbeq r0, [r2], #-2544 @ 0xfffff610 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11aca0 <__cxa_atexit@plt+0x10da68> │ │ │ │ @@ -276132,20 +276132,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r7, [r2], #-1048 @ 0xfffffbe8 │ │ │ │ - ldreq r7, [r2], #-1076 @ 0xfffffbcc │ │ │ │ - strbeq pc, [r1], #-2364 @ 0xfffff6c4 @ │ │ │ │ + ldreq r8, [r2], #-1048 @ 0xfffffbe8 │ │ │ │ + ldreq r8, [r2], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r0, [r2], #-2348 @ 0xfffff6d4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq pc, [r1], #-2380 @ 0xfffff6b4 @ │ │ │ │ + strbeq r0, [r2], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -276172,15 +276172,15 @@ │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - strbeq pc, [r1], #-2156 @ 0xfffff794 @ │ │ │ │ + strbeq r0, [r2], #-2140 @ 0xfffff7a4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11addc <__cxa_atexit@plt+0x10dba4> │ │ │ │ @@ -276201,29 +276201,29 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq pc, [r1], #-2032 @ 0xfffff810 @ │ │ │ │ + strbeq r0, [r2], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11ae10 <__cxa_atexit@plt+0x10dbd8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 11ac04 <__cxa_atexit@plt+0x10d9cc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ae88 <__cxa_atexit@plt+0x10dc50> │ │ │ │ ldr r2, [pc, #76] @ 11ae94 <__cxa_atexit@plt+0x10dc5c> │ │ │ │ @@ -276237,31 +276237,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11ae80 <__cxa_atexit@plt+0x10dc48> │ │ │ │ ldr r3, [pc, #44] @ 11ae9c <__cxa_atexit@plt+0x10dc64> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq pc, [r1], #-1864 @ 0xfffff8b8 @ │ │ │ │ + strbeq r0, [r2], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11aec0 <__cxa_atexit@plt+0x10dc88> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4015dc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ + b 401684 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276275,33 +276275,33 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11af1c <__cxa_atexit@plt+0x10dce4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4013b4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - strbeq pc, [r1], #-2672 @ 0xfffff590 @ │ │ │ │ + b 401404 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r0, [r2], #-2656 @ 0xfffff5a0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11af54 <__cxa_atexit@plt+0x10dd1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 11af5c <__cxa_atexit@plt+0x10dd24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r1], #-1624 @ 0xfffff9a8 @ │ │ │ │ + strbeq r0, [r2], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b06c <__cxa_atexit@plt+0x10de34> │ │ │ │ @@ -276352,15 +276352,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 11b098 <__cxa_atexit@plt+0x10de60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -276372,15 +276372,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq pc, [r1], #-2524 @ 0xfffff624 @ │ │ │ │ + strbeq r0, [r2], #-2508 @ 0xfffff634 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [pc, #200] @ 11b17c <__cxa_atexit@plt+0x10df44> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -276420,25 +276420,25 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq pc, [r1], #-2252 @ 0xfffff734 @ │ │ │ │ + strbeq r0, [r2], #-2236 @ 0xfffff744 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11b21c <__cxa_atexit@plt+0x10dfe4> │ │ │ │ @@ -276468,19 +276468,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r1], #-2052 @ 0xfffff7fc @ │ │ │ │ + strbeq r0, [r2], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11b280 <__cxa_atexit@plt+0x10e048> │ │ │ │ @@ -276562,26 +276562,26 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 11b3a8 <__cxa_atexit@plt+0x10e170> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq pc, [r1], #-1868 @ 0xfffff8b4 @ │ │ │ │ - strbeq pc, [r1], #-1680 @ 0xfffff970 @ │ │ │ │ + strbeq r0, [r2], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq r0, [r2], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11b458 <__cxa_atexit@plt+0x10e220> │ │ │ │ @@ -276611,19 +276611,19 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq pc, [r1], #-1480 @ 0xfffffa38 @ │ │ │ │ + strbeq r0, [r2], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276686,15 +276686,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - ldreq r6, [r2], #-2908 @ 0xfffff4a4 │ │ │ │ + ldreq r7, [r2], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 11b630 <__cxa_atexit@plt+0x10e3f8> │ │ │ │ ldr r7, [pc, #208] @ 11b674 <__cxa_atexit@plt+0x10e43c> │ │ │ │ @@ -276751,18 +276751,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - ldreq r6, [r2], #-2676 @ 0xfffff58c │ │ │ │ - ldreq r6, [r2], #-2704 @ 0xfffff570 │ │ │ │ - strbeq lr, [r1], #-4028 @ 0xfffff044 │ │ │ │ - strbeq pc, [r1], #-976 @ 0xfffffc30 @ │ │ │ │ + ldreq r7, [r2], #-2676 @ 0xfffff58c │ │ │ │ + ldreq r7, [r2], #-2704 @ 0xfffff570 │ │ │ │ + strbeq pc, [r1], #-4012 @ 0xfffff054 @ │ │ │ │ + strbeq r0, [r2], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11b6d4 <__cxa_atexit@plt+0x10e49c> │ │ │ │ @@ -276774,17 +276774,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ - strbeq pc, [r1], #-812 @ 0xfffffcd4 @ │ │ │ │ - ldreq r6, [r2], #-2548 @ 0xfffff60c │ │ │ │ + strbeq pc, [r1], #-3848 @ 0xfffff0f8 @ │ │ │ │ + strbeq r0, [r2], #-796 @ 0xfffffce4 │ │ │ │ + ldreq r7, [r2], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11b750 <__cxa_atexit@plt+0x10e518> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -276801,26 +276801,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 11b774 <__cxa_atexit@plt+0x10e53c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1], #-3708 @ 0xfffff184 │ │ │ │ - strbeq lr, [r1], #-3884 @ 0xfffff0d4 │ │ │ │ - strbeq lr, [r1], #-3700 @ 0xfffff18c │ │ │ │ - ldreq r6, [r2], #-2404 @ 0xfffff69c │ │ │ │ + strbeq pc, [r1], #-3692 @ 0xfffff194 @ │ │ │ │ + strbeq pc, [r1], #-3868 @ 0xfffff0e4 @ │ │ │ │ + strbeq pc, [r1], #-3684 @ 0xfffff19c @ │ │ │ │ + ldreq r7, [r2], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11b7fc <__cxa_atexit@plt+0x10e5c4> │ │ │ │ @@ -276844,27 +276844,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ mov r6, r3 │ │ │ │ b 11b80c <__cxa_atexit@plt+0x10e5d4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1], #-3556 @ 0xfffff21c │ │ │ │ - strbeq lr, [r1], #-3724 @ 0xfffff174 │ │ │ │ - strbeq lr, [r1], #-3548 @ 0xfffff224 │ │ │ │ - strbeq lr, [r1], #-3732 @ 0xfffff16c │ │ │ │ - ldreq r6, [r2], #-2228 @ 0xfffff74c │ │ │ │ + strbeq pc, [r1], #-3540 @ 0xfffff22c @ │ │ │ │ + strbeq pc, [r1], #-3708 @ 0xfffff184 @ │ │ │ │ + strbeq pc, [r1], #-3532 @ 0xfffff234 @ │ │ │ │ + strbeq pc, [r1], #-3716 @ 0xfffff17c @ │ │ │ │ + ldreq r7, [r2], #-2228 @ 0xfffff74c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11b8b0 <__cxa_atexit@plt+0x10e678> │ │ │ │ @@ -276898,19 +276898,19 @@ │ │ │ │ b 11b8c0 <__cxa_atexit@plt+0x10e688> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq lr, [r1], #-3376 @ 0xfffff2d0 │ │ │ │ - mvneq r8, #23040 @ 0x5a00 │ │ │ │ - strbeq lr, [r1], #-3532 @ 0xfffff234 │ │ │ │ - strbeq lr, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ - ldreq r6, [r2], #-2040 @ 0xfffff808 │ │ │ │ + strbeq pc, [r1], #-3360 @ 0xfffff2e0 @ │ │ │ │ + mvneq r9, #-2147483642 @ 0x80000006 │ │ │ │ + strbeq pc, [r1], #-3516 @ 0xfffff244 @ │ │ │ │ + strbeq pc, [r1], #-3340 @ 0xfffff2f4 @ │ │ │ │ + ldreq r7, [r2], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -276955,22 +276955,22 @@ │ │ │ │ ldr r7, [pc, #28] @ 11b9bc <__cxa_atexit@plt+0x10e784> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq lr, [r1], #-3412 @ 0xfffff2ac │ │ │ │ - strbeq lr, [r1], #-3204 @ 0xfffff37c │ │ │ │ - ldreq r6, [r2], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq pc, [r1], #-3396 @ 0xfffff2bc @ │ │ │ │ + strbeq pc, [r1], #-3188 @ 0xfffff38c @ │ │ │ │ + ldreq r7, [r2], #-1864 @ 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - mvneq r8, #124928 @ 0x1e800 │ │ │ │ - strbeq lr, [r1], #-3308 @ 0xfffff314 │ │ │ │ - strbeq lr, [r1], #-3132 @ 0xfffff3c4 │ │ │ │ - ldreq r6, [r2], #-1812 @ 0xfffff8ec │ │ │ │ + mvneq r9, #58 @ 0x3a │ │ │ │ + strbeq pc, [r1], #-3292 @ 0xfffff324 @ │ │ │ │ + strbeq pc, [r1], #-3116 @ 0xfffff3d4 @ │ │ │ │ + ldreq r7, [r2], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11bac4 <__cxa_atexit@plt+0x10e88c> │ │ │ │ ldr r3, [pc, #256] @ 11baf4 <__cxa_atexit@plt+0x10e8bc> │ │ │ │ @@ -277037,23 +277037,23 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbeq lr, [r1], #-3140 @ 0xfffff3bc │ │ │ │ - strbeq lr, [r1], #-2932 @ 0xfffff48c │ │ │ │ - ldreq r6, [r2], #-1544 @ 0xfffff9f8 │ │ │ │ - ldreq r6, [r2], #-1576 @ 0xfffff9d8 │ │ │ │ + strbeq pc, [r1], #-3124 @ 0xfffff3cc @ │ │ │ │ + strbeq pc, [r1], #-2916 @ 0xfffff49c @ │ │ │ │ + ldreq r7, [r2], #-1544 @ 0xfffff9f8 │ │ │ │ + ldreq r7, [r2], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - mvneq r8, #352256 @ 0x56000 │ │ │ │ - strbeq lr, [r1], #-3016 @ 0xfffff438 │ │ │ │ - strbeq lr, [r1], #-2840 @ 0xfffff4e8 │ │ │ │ - ldreq r6, [r2], #-1484 @ 0xfffffa34 │ │ │ │ + mvneq r8, #22, 30 @ 0x58 │ │ │ │ + strbeq pc, [r1], #-3000 @ 0xfffff448 @ │ │ │ │ + strbeq pc, [r1], #-2824 @ 0xfffff4f8 @ │ │ │ │ + ldreq r7, [r2], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldmib r6, {r9, sl} │ │ │ │ @@ -277101,22 +277101,22 @@ │ │ │ │ ldr r7, [pc, #28] @ 11bc04 <__cxa_atexit@plt+0x10e9cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - strbeq lr, [r1], #-2828 @ 0xfffff4f4 │ │ │ │ - strbeq lr, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq r6, [r2], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq pc, [r1], #-2812 @ 0xfffff504 @ │ │ │ │ + strbeq pc, [r1], #-2604 @ 0xfffff5d4 @ │ │ │ │ + ldreq r7, [r2], #-1280 @ 0xfffffb00 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - mvneq r8, #819200 @ 0xc8000 │ │ │ │ - strbeq lr, [r1], #-2724 @ 0xfffff55c │ │ │ │ - strbeq lr, [r1], #-2548 @ 0xfffff60c │ │ │ │ - ldreq r6, [r2], #-1228 @ 0xfffffb34 │ │ │ │ + mvneq r8, #15488 @ 0x3c80 │ │ │ │ + strbeq pc, [r1], #-2708 @ 0xfffff56c @ │ │ │ │ + strbeq pc, [r1], #-2532 @ 0xfffff61c @ │ │ │ │ + ldreq r7, [r2], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -277143,49 +277143,49 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - mvneq r8, #8781824 @ 0x860000 │ │ │ │ - strbeq lr, [r1], #-2548 @ 0xfffff60c │ │ │ │ - strbeq lr, [r1], #-2372 @ 0xfffff6bc │ │ │ │ - ldreq r6, [r2], #-1116 @ 0xfffffba4 │ │ │ │ - ldreq r6, [r2], #-1088 @ 0xfffffbc0 │ │ │ │ + mvneq r8, #4480 @ 0x1180 │ │ │ │ + strbeq pc, [r1], #-2532 @ 0xfffff61c @ │ │ │ │ + strbeq pc, [r1], #-2356 @ 0xfffff6cc @ │ │ │ │ + ldreq r7, [r2], #-1116 @ 0xfffffba4 │ │ │ │ + ldreq r7, [r2], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 11bcdc <__cxa_atexit@plt+0x10eaa4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 4011cc <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - ldreq r6, [r2], #-1068 @ 0xfffffbd4 │ │ │ │ - ldreq r6, [r2], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq r7, [r2], #-1068 @ 0xfffffbd4 │ │ │ │ + ldreq r7, [r2], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bd1c <__cxa_atexit@plt+0x10eae4> │ │ │ │ ldr r2, [pc, #36] @ 11bd24 <__cxa_atexit@plt+0x10eaec> │ │ │ │ ldr r1, [pc, #36] @ 11bd28 <__cxa_atexit@plt+0x10eaf0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r2], #-1036 @ 0xfffffbf4 │ │ │ │ - strbeq lr, [r1], #-2192 @ 0xfffff770 │ │ │ │ - ldreq r6, [r2], #-940 @ 0xfffffc54 │ │ │ │ + ldreq r7, [r2], #-1036 @ 0xfffffbf4 │ │ │ │ + strbeq pc, [r1], #-2176 @ 0xfffff780 @ │ │ │ │ + ldreq r7, [r2], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277209,74 +277209,74 @@ │ │ │ │ ldr r7, [pc, #32] @ 11bdb8 <__cxa_atexit@plt+0x10eb80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r8, #30932992 @ 0x1d80000 │ │ │ │ - strbeq lr, [r1], #-2276 @ 0xfffff71c │ │ │ │ - strbeq lr, [r1], #-2100 @ 0xfffff7cc │ │ │ │ - ldreq r6, [r2], #-896 @ 0xfffffc80 │ │ │ │ + mvneq r8, #13824 @ 0x3600 │ │ │ │ + strbeq pc, [r1], #-2260 @ 0xfffff72c @ │ │ │ │ + strbeq pc, [r1], #-2084 @ 0xfffff7dc @ │ │ │ │ + ldreq r7, [r2], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11be00 <__cxa_atexit@plt+0x10ebc8> │ │ │ │ ldr r3, [pc, #52] @ 11be10 <__cxa_atexit@plt+0x10ebd8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11bdf0 <__cxa_atexit@plt+0x10ebb8> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11be14 <__cxa_atexit@plt+0x10ebdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-856 @ 0xfffffca8 │ │ │ │ + ldreq r7, [r2], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11be70 <__cxa_atexit@plt+0x10ec38> │ │ │ │ ldr r3, [pc, #52] @ 11be80 <__cxa_atexit@plt+0x10ec48> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11be60 <__cxa_atexit@plt+0x10ec28> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11be84 <__cxa_atexit@plt+0x10ec4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-748 @ 0xfffffd14 │ │ │ │ + ldreq r7, [r2], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11bee8 <__cxa_atexit@plt+0x10ecb0> │ │ │ │ ldr r3, [pc, #60] @ 11bef8 <__cxa_atexit@plt+0x10ecc0> │ │ │ │ @@ -277293,23 +277293,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11befc <__cxa_atexit@plt+0x10ecc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [r2], #-632 @ 0xfffffd88 │ │ │ │ + ldreq r7, [r2], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r2], #-1412 @ 0xfffffa7c │ │ │ │ + ldreq r7, [r2], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11bf7c <__cxa_atexit@plt+0x10ed44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -277322,23 +277322,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r2], #-120 @ 0xffffff88 │ │ │ │ - ldreq r6, [r2], #-144 @ 0xffffff70 │ │ │ │ - strbeq lr, [r1], #-1580 @ 0xfffff9d4 │ │ │ │ - ldreq r6, [r2], #-192 @ 0xffffff40 │ │ │ │ + ldreq r7, [r2], #-120 @ 0xffffff88 │ │ │ │ + ldreq r7, [r2], #-144 @ 0xffffff70 │ │ │ │ + strbeq pc, [r1], #-1564 @ 0xfffff9e4 @ │ │ │ │ + ldreq r7, [r2], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11bff8 <__cxa_atexit@plt+0x10edc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -277359,17 +277359,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r6, [r2], #-136 @ 0xffffff78 │ │ │ │ - strbeq lr, [r1], #-1468 @ 0xfffffa44 │ │ │ │ - ldreq r6, [r2], #-108 @ 0xffffff94 │ │ │ │ + ldreq r7, [r2], #-136 @ 0xffffff78 │ │ │ │ + strbeq pc, [r1], #-1452 @ 0xfffffa54 @ │ │ │ │ + ldreq r7, [r2], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11c044 <__cxa_atexit@plt+0x10ee0c> │ │ │ │ @@ -277378,16 +277378,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r1], #-2456 @ 0xfffff668 │ │ │ │ - ldreq r6, [r2], #-1160 @ 0xfffffb78 │ │ │ │ + strbeq pc, [r1], #-2440 @ 0xfffff678 @ │ │ │ │ + ldreq r7, [r2], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11c0cc <__cxa_atexit@plt+0x10ee94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -277406,36 +277406,36 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ 11c0e4 <__cxa_atexit@plt+0x10eeac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r2], #-1096 @ 0xfffffbb8 │ │ │ │ - ldreq r6, [r2], #-1056 @ 0xfffffbe0 │ │ │ │ - ldreq r6, [r2], #-1076 @ 0xfffffbcc │ │ │ │ - strbeq lr, [r1], #-1264 @ 0xfffffb10 │ │ │ │ - strbeq lr, [r1], #-2420 @ 0xfffff68c │ │ │ │ - ldreq r6, [r2], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq r7, [r2], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq r7, [r2], #-1056 @ 0xfffffbe0 │ │ │ │ + ldreq r7, [r2], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq pc, [r1], #-1248 @ 0xfffffb20 @ │ │ │ │ + strbeq pc, [r1], #-2404 @ 0xfffff69c @ │ │ │ │ + ldreq r7, [r2], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 11c10c <__cxa_atexit@plt+0x10eed4> │ │ │ │ ldr r0, [pc, #12] @ 11c110 <__cxa_atexit@plt+0x10eed8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - ldreq r6, [r2], #-1004 @ 0xfffffc14 │ │ │ │ - ldreq r6, [r2], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r7, [r2], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r7, [r2], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq r7, [r2], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11c168 <__cxa_atexit@plt+0x10ef30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -277445,21 +277445,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 11c170 <__cxa_atexit@plt+0x10ef38> │ │ │ │ ldr r3, [pc, #40] @ 11c174 <__cxa_atexit@plt+0x10ef3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 696dec <__cxa_atexit@plt+0x689bb4> │ │ │ │ + b 696ef4 <__cxa_atexit@plt+0x689cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r2], #-936 @ 0xfffffc58 │ │ │ │ - strbeq lr, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ + ldreq r7, [r2], #-936 @ 0xfffffc58 │ │ │ │ + strbeq pc, [r1], #-1072 @ 0xfffffbd0 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -277472,17 +277472,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c1cc <__cxa_atexit@plt+0x10ef94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1], #-2956 @ 0xfffff474 │ │ │ │ - ldreq r6, [r2], #-896 @ 0xfffffc80 │ │ │ │ - mvneq r8, #1409286145 @ 0x54000001 │ │ │ │ + strbeq pc, [r1], #-2940 @ 0xfffff484 @ │ │ │ │ + ldreq r7, [r2], #-896 @ 0xfffffc80 │ │ │ │ + mvneq r8, #1376256 @ 0x150000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -277504,15 +277504,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11c248 <__cxa_atexit@plt+0x10f010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [r2], #-772 @ 0xfffffcfc │ │ │ │ + ldreq r7, [r2], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -277524,170 +277524,170 @@ │ │ │ │ bhi 11c2ac <__cxa_atexit@plt+0x10f074> │ │ │ │ ldr r3, [pc, #52] @ 11c2bc <__cxa_atexit@plt+0x10f084> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c29c <__cxa_atexit@plt+0x10f064> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11c2c0 <__cxa_atexit@plt+0x10f088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-656 @ 0xfffffd70 │ │ │ │ + ldreq r7, [r2], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c31c <__cxa_atexit@plt+0x10f0e4> │ │ │ │ ldr r3, [pc, #52] @ 11c32c <__cxa_atexit@plt+0x10f0f4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c30c <__cxa_atexit@plt+0x10f0d4> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11c330 <__cxa_atexit@plt+0x10f0f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-548 @ 0xfffffddc │ │ │ │ + ldreq r7, [r2], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c38c <__cxa_atexit@plt+0x10f154> │ │ │ │ ldr r3, [pc, #52] @ 11c39c <__cxa_atexit@plt+0x10f164> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c37c <__cxa_atexit@plt+0x10f144> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11c3a0 <__cxa_atexit@plt+0x10f168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-440 @ 0xfffffe48 │ │ │ │ + ldreq r7, [r2], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c3fc <__cxa_atexit@plt+0x10f1c4> │ │ │ │ ldr r3, [pc, #52] @ 11c40c <__cxa_atexit@plt+0x10f1d4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c3ec <__cxa_atexit@plt+0x10f1b4> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11c410 <__cxa_atexit@plt+0x10f1d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-332 @ 0xfffffeb4 │ │ │ │ + ldreq r7, [r2], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c46c <__cxa_atexit@plt+0x10f234> │ │ │ │ ldr r3, [pc, #52] @ 11c47c <__cxa_atexit@plt+0x10f244> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c45c <__cxa_atexit@plt+0x10f224> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11c480 <__cxa_atexit@plt+0x10f248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-224 @ 0xffffff20 │ │ │ │ + ldreq r7, [r2], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c4dc <__cxa_atexit@plt+0x10f2a4> │ │ │ │ ldr r3, [pc, #52] @ 11c4ec <__cxa_atexit@plt+0x10f2b4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c4cc <__cxa_atexit@plt+0x10f294> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11c4f0 <__cxa_atexit@plt+0x10f2b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r2], #-116 @ 0xffffff8c │ │ │ │ + ldreq r7, [r2], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c57c <__cxa_atexit@plt+0x10f344> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -277704,30 +277704,30 @@ │ │ │ │ bhi 11c588 <__cxa_atexit@plt+0x10f350> │ │ │ │ ldr r3, [pc, #72] @ 11c5a0 <__cxa_atexit@plt+0x10f368> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c56c <__cxa_atexit@plt+0x10f334> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c5a4 <__cxa_atexit@plt+0x10f36c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1], #-108 @ 0xffffff94 │ │ │ │ - strbeq lr, [r1], #-324 @ 0xfffffebc │ │ │ │ + strbeq pc, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + strbeq pc, [r1], #-308 @ 0xfffffecc @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq r5, [r2], #-4040 @ 0xfffff038 │ │ │ │ + ldreq r6, [r2], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11c60c <__cxa_atexit@plt+0x10f3d4> │ │ │ │ @@ -277744,24 +277744,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-4036 @ 0xfffff03c │ │ │ │ - strbeq lr, [r1], #-140 @ 0xffffff74 │ │ │ │ + strbeq lr, [r1], #-4020 @ 0xfffff04c │ │ │ │ + strbeq pc, [r1], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c69c <__cxa_atexit@plt+0x10f464> │ │ │ │ @@ -277780,42 +277780,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq lr, [r1], #-608 @ 0xfffffda0 │ │ │ │ + strbeq pc, [r1], #-592 @ 0xfffffdb0 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c6f0 <__cxa_atexit@plt+0x10f4b8> │ │ │ │ ldr r2, [pc, #32] @ 11c700 <__cxa_atexit@plt+0x10f4c8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11c704 <__cxa_atexit@plt+0x10f4cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r2], #-3684 @ 0xfffff19c │ │ │ │ + ldreq r6, [r2], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11c760 <__cxa_atexit@plt+0x10f528> │ │ │ │ @@ -277859,30 +277859,30 @@ │ │ │ │ bhi 11c7f4 <__cxa_atexit@plt+0x10f5bc> │ │ │ │ ldr r3, [pc, #72] @ 11c80c <__cxa_atexit@plt+0x10f5d4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11c7d8 <__cxa_atexit@plt+0x10f5a0> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c810 <__cxa_atexit@plt+0x10f5d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-3584 @ 0xfffff200 │ │ │ │ - strbeq sp, [r1], #-3800 @ 0xfffff128 │ │ │ │ + strbeq lr, [r1], #-3568 @ 0xfffff210 │ │ │ │ + strbeq lr, [r1], #-3784 @ 0xfffff138 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - ldreq r5, [r2], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq r6, [r2], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11c878 <__cxa_atexit@plt+0x10f640> │ │ │ │ @@ -277899,24 +277899,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ - strbeq sp, [r1], #-3616 @ 0xfffff1e0 │ │ │ │ + strbeq lr, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ + strbeq lr, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c908 <__cxa_atexit@plt+0x10f6d0> │ │ │ │ @@ -277935,42 +277935,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq sp, [r1], #-4084 @ 0xfffff00c │ │ │ │ + strbeq lr, [r1], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c95c <__cxa_atexit@plt+0x10f724> │ │ │ │ ldr r2, [pc, #32] @ 11c96c <__cxa_atexit@plt+0x10f734> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11c970 <__cxa_atexit@plt+0x10f738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r2], #-3068 @ 0xfffff404 │ │ │ │ + ldreq r6, [r2], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11c9cc <__cxa_atexit@plt+0x10f794> │ │ │ │ @@ -278014,24 +278014,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-2956 @ 0xfffff474 │ │ │ │ - strbeq sp, [r1], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq lr, [r1], #-2940 @ 0xfffff484 │ │ │ │ + strbeq lr, [r1], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11cac8 <__cxa_atexit@plt+0x10f890> │ │ │ │ ldr r2, [pc, #92] @ 11cae4 <__cxa_atexit@plt+0x10f8ac> │ │ │ │ @@ -278043,47 +278043,47 @@ │ │ │ │ bhi 11cad4 <__cxa_atexit@plt+0x10f89c> │ │ │ │ ldr r3, [pc, #68] @ 11cae8 <__cxa_atexit@plt+0x10f8b0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11cab8 <__cxa_atexit@plt+0x10f880> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11caec <__cxa_atexit@plt+0x10f8b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq lr, [r1], #-2820 @ 0xfffff4fc │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - ldreq r5, [r2], #-2676 @ 0xfffff58c │ │ │ │ + ldreq r6, [r2], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cb20 <__cxa_atexit@plt+0x10f8e8> │ │ │ │ ldr r2, [pc, #32] @ 11cb30 <__cxa_atexit@plt+0x10f8f8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11cb34 <__cxa_atexit@plt+0x10f8fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r2], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq r6, [r2], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11cb9c <__cxa_atexit@plt+0x10f964> │ │ │ │ @@ -278100,21 +278100,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq sp, [r1], #-3432 @ 0xfffff298 │ │ │ │ + strbeq lr, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11cc28 <__cxa_atexit@plt+0x10f9f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -278131,30 +278131,30 @@ │ │ │ │ bhi 11cc34 <__cxa_atexit@plt+0x10f9fc> │ │ │ │ ldr r3, [pc, #72] @ 11cc4c <__cxa_atexit@plt+0x10fa14> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11cc18 <__cxa_atexit@plt+0x10f9e0> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11cc50 <__cxa_atexit@plt+0x10fa18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-2496 @ 0xfffff640 │ │ │ │ - strbeq sp, [r1], #-2712 @ 0xfffff568 │ │ │ │ + strbeq lr, [r1], #-2480 @ 0xfffff650 │ │ │ │ + strbeq lr, [r1], #-2696 @ 0xfffff578 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - ldreq r5, [r2], #-2320 @ 0xfffff6f0 │ │ │ │ + ldreq r6, [r2], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11ccb8 <__cxa_atexit@plt+0x10fa80> │ │ │ │ @@ -278171,24 +278171,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-2328 @ 0xfffff6e8 │ │ │ │ - strbeq sp, [r1], #-2528 @ 0xfffff620 │ │ │ │ + strbeq lr, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq lr, [r1], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cd48 <__cxa_atexit@plt+0x10fb10> │ │ │ │ @@ -278207,42 +278207,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq sp, [r1], #-2996 @ 0xfffff44c │ │ │ │ + strbeq lr, [r1], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cd9c <__cxa_atexit@plt+0x10fb64> │ │ │ │ ldr r2, [pc, #32] @ 11cdac <__cxa_atexit@plt+0x10fb74> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11cdb0 <__cxa_atexit@plt+0x10fb78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r2], #-1988 @ 0xfffff83c │ │ │ │ + ldreq r6, [r2], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ce0c <__cxa_atexit@plt+0x10fbd4> │ │ │ │ @@ -278286,30 +278286,30 @@ │ │ │ │ bhi 11cea0 <__cxa_atexit@plt+0x10fc68> │ │ │ │ ldr r3, [pc, #72] @ 11ceb8 <__cxa_atexit@plt+0x10fc80> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11ce84 <__cxa_atexit@plt+0x10fc4c> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11cebc <__cxa_atexit@plt+0x10fc84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-1876 @ 0xfffff8ac │ │ │ │ - strbeq sp, [r1], #-2092 @ 0xfffff7d4 │ │ │ │ + strbeq lr, [r1], #-1860 @ 0xfffff8bc │ │ │ │ + strbeq lr, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ - ldreq r5, [r2], #-1696 @ 0xfffff960 │ │ │ │ + ldreq r6, [r2], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11cf24 <__cxa_atexit@plt+0x10fcec> │ │ │ │ @@ -278326,24 +278326,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-1708 @ 0xfffff954 │ │ │ │ - strbeq sp, [r1], #-1908 @ 0xfffff88c │ │ │ │ + strbeq lr, [r1], #-1692 @ 0xfffff964 │ │ │ │ + strbeq lr, [r1], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cfb4 <__cxa_atexit@plt+0x10fd7c> │ │ │ │ @@ -278362,42 +278362,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq sp, [r1], #-2376 @ 0xfffff6b8 │ │ │ │ + strbeq lr, [r1], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d008 <__cxa_atexit@plt+0x10fdd0> │ │ │ │ ldr r2, [pc, #32] @ 11d018 <__cxa_atexit@plt+0x10fde0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d01c <__cxa_atexit@plt+0x10fde4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ + ldreq r6, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11d078 <__cxa_atexit@plt+0x10fe40> │ │ │ │ @@ -278441,30 +278441,30 @@ │ │ │ │ bhi 11d10c <__cxa_atexit@plt+0x10fed4> │ │ │ │ ldr r3, [pc, #72] @ 11d124 <__cxa_atexit@plt+0x10feec> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11d0f0 <__cxa_atexit@plt+0x10feb8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11d128 <__cxa_atexit@plt+0x10fef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-1256 @ 0xfffffb18 │ │ │ │ - strbeq sp, [r1], #-1472 @ 0xfffffa40 │ │ │ │ + strbeq lr, [r1], #-1240 @ 0xfffffb28 │ │ │ │ + strbeq lr, [r1], #-1456 @ 0xfffffa50 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - ldreq r5, [r2], #-1072 @ 0xfffffbd0 │ │ │ │ + ldreq r6, [r2], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11d190 <__cxa_atexit@plt+0x10ff58> │ │ │ │ @@ -278481,24 +278481,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq sp, [r1], #-1288 @ 0xfffffaf8 │ │ │ │ + strbeq lr, [r1], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq lr, [r1], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d220 <__cxa_atexit@plt+0x10ffe8> │ │ │ │ @@ -278517,42 +278517,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq sp, [r1], #-1756 @ 0xfffff924 │ │ │ │ + strbeq lr, [r1], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d274 <__cxa_atexit@plt+0x11003c> │ │ │ │ ldr r2, [pc, #32] @ 11d284 <__cxa_atexit@plt+0x11004c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d288 <__cxa_atexit@plt+0x110050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r2], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r6, [r2], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11d2e4 <__cxa_atexit@plt+0x1100ac> │ │ │ │ @@ -278609,16 +278609,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11d38c <__cxa_atexit@plt+0x110154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffef18 │ │ │ │ - ldreq r5, [r2], #-452 @ 0xfffffe3c │ │ │ │ - ldreq r5, [r2], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq r6, [r2], #-452 @ 0xfffffe3c │ │ │ │ + ldreq r6, [r2], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 136ba4 <__cxa_atexit@plt+0x12996c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -278631,126 +278631,126 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d3e8 <__cxa_atexit@plt+0x1101b0> │ │ │ │ ldr r2, [pc, #32] @ 11d3f8 <__cxa_atexit@plt+0x1101c0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d3fc <__cxa_atexit@plt+0x1101c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ - ldreq r5, [r2], #-364 @ 0xfffffe94 │ │ │ │ + ldreq r6, [r2], #-364 @ 0xfffffe94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d43c <__cxa_atexit@plt+0x110204> │ │ │ │ ldr r2, [pc, #32] @ 11d44c <__cxa_atexit@plt+0x110214> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d450 <__cxa_atexit@plt+0x110218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - ldreq r5, [r2], #-284 @ 0xfffffee4 │ │ │ │ + ldreq r6, [r2], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d490 <__cxa_atexit@plt+0x110258> │ │ │ │ ldr r2, [pc, #32] @ 11d4a0 <__cxa_atexit@plt+0x110268> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d4a4 <__cxa_atexit@plt+0x11026c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - ldreq r5, [r2], #-204 @ 0xffffff34 │ │ │ │ + ldreq r6, [r2], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d4e4 <__cxa_atexit@plt+0x1102ac> │ │ │ │ ldr r2, [pc, #32] @ 11d4f4 <__cxa_atexit@plt+0x1102bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d4f8 <__cxa_atexit@plt+0x1102c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - ldreq r5, [r2], #-124 @ 0xffffff84 │ │ │ │ + ldreq r6, [r2], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d538 <__cxa_atexit@plt+0x110300> │ │ │ │ ldr r2, [pc, #32] @ 11d548 <__cxa_atexit@plt+0x110310> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d54c <__cxa_atexit@plt+0x110314> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - ldreq r5, [r2], #-44 @ 0xffffffd4 │ │ │ │ + ldreq r6, [r2], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d58c <__cxa_atexit@plt+0x110354> │ │ │ │ ldr r2, [pc, #32] @ 11d59c <__cxa_atexit@plt+0x110364> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d5a0 <__cxa_atexit@plt+0x110368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq r4, [r2], #-4060 @ 0xfffff024 │ │ │ │ + ldreq r5, [r2], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11d62c <__cxa_atexit@plt+0x1103f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -278789,19 +278789,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11d668 <__cxa_atexit@plt+0x110430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-4048 @ 0xfffff030 │ │ │ │ + strbeq sp, [r1], #-4032 @ 0xfffff040 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ - ldreq r4, [r2], #-3820 @ 0xfffff114 │ │ │ │ - ldreq r4, [r2], #-3888 @ 0xfffff0d0 │ │ │ │ + ldreq r5, [r2], #-3820 @ 0xfffff114 │ │ │ │ + ldreq r5, [r2], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278865,16 +278865,16 @@ │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbeq sp, [r1], #-1524 @ 0xfffffa0c │ │ │ │ - ldreq r4, [r2], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq lr, [r1], #-1508 @ 0xfffffa1c │ │ │ │ + ldreq r5, [r2], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11d808 <__cxa_atexit@plt+0x1105d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -278891,30 +278891,30 @@ │ │ │ │ bhi 11d814 <__cxa_atexit@plt+0x1105dc> │ │ │ │ ldr r3, [pc, #72] @ 11d82c <__cxa_atexit@plt+0x1105f4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11d7f8 <__cxa_atexit@plt+0x1105c0> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11d830 <__cxa_atexit@plt+0x1105f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-3552 @ 0xfffff220 │ │ │ │ - strbeq ip, [r1], #-3768 @ 0xfffff148 │ │ │ │ + strbeq sp, [r1], #-3536 @ 0xfffff230 │ │ │ │ + strbeq sp, [r1], #-3752 @ 0xfffff158 │ │ │ │ @ instruction: 0xffffed10 │ │ │ │ - ldreq r4, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq r5, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11d898 <__cxa_atexit@plt+0x110660> │ │ │ │ @@ -278931,24 +278931,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-3384 @ 0xfffff2c8 │ │ │ │ - strbeq ip, [r1], #-3584 @ 0xfffff200 │ │ │ │ + strbeq sp, [r1], #-3368 @ 0xfffff2d8 │ │ │ │ + strbeq sp, [r1], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d928 <__cxa_atexit@plt+0x1106f0> │ │ │ │ @@ -278967,42 +278967,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq ip, [r1], #-4052 @ 0xfffff02c │ │ │ │ + strbeq sp, [r1], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d97c <__cxa_atexit@plt+0x110744> │ │ │ │ ldr r2, [pc, #32] @ 11d98c <__cxa_atexit@plt+0x110754> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11d990 <__cxa_atexit@plt+0x110758> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r2], #-3064 @ 0xfffff408 │ │ │ │ + ldreq r5, [r2], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11d9ec <__cxa_atexit@plt+0x1107b4> │ │ │ │ @@ -279046,30 +279046,30 @@ │ │ │ │ bhi 11da80 <__cxa_atexit@plt+0x110848> │ │ │ │ ldr r3, [pc, #72] @ 11da98 <__cxa_atexit@plt+0x110860> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11da64 <__cxa_atexit@plt+0x11082c> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11da9c <__cxa_atexit@plt+0x110864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-2932 @ 0xfffff48c │ │ │ │ - strbeq ip, [r1], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq sp, [r1], #-2916 @ 0xfffff49c │ │ │ │ + strbeq sp, [r1], #-3132 @ 0xfffff3c4 │ │ │ │ @ instruction: 0xffffea34 │ │ │ │ - ldreq r4, [r2], #-2764 @ 0xfffff534 │ │ │ │ + ldreq r5, [r2], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11db04 <__cxa_atexit@plt+0x1108cc> │ │ │ │ @@ -279086,24 +279086,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-2764 @ 0xfffff534 │ │ │ │ - strbeq ip, [r1], #-2964 @ 0xfffff46c │ │ │ │ + strbeq sp, [r1], #-2748 @ 0xfffff544 │ │ │ │ + strbeq sp, [r1], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11db94 <__cxa_atexit@plt+0x11095c> │ │ │ │ @@ -279122,42 +279122,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq ip, [r1], #-3432 @ 0xfffff298 │ │ │ │ + strbeq sp, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dbe8 <__cxa_atexit@plt+0x1109b0> │ │ │ │ ldr r2, [pc, #32] @ 11dbf8 <__cxa_atexit@plt+0x1109c0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11dbfc <__cxa_atexit@plt+0x1109c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r2], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r5, [r2], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11dc58 <__cxa_atexit@plt+0x110a20> │ │ │ │ @@ -279201,24 +279201,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-2304 @ 0xfffff700 │ │ │ │ - strbeq ip, [r1], #-2504 @ 0xfffff638 │ │ │ │ + strbeq sp, [r1], #-2288 @ 0xfffff710 │ │ │ │ + strbeq sp, [r1], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11dd54 <__cxa_atexit@plt+0x110b1c> │ │ │ │ ldr r2, [pc, #92] @ 11dd70 <__cxa_atexit@plt+0x110b38> │ │ │ │ @@ -279230,47 +279230,47 @@ │ │ │ │ bhi 11dd60 <__cxa_atexit@plt+0x110b28> │ │ │ │ ldr r3, [pc, #68] @ 11dd74 <__cxa_atexit@plt+0x110b3c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11dd44 <__cxa_atexit@plt+0x110b0c> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11dd78 <__cxa_atexit@plt+0x110b40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-2184 @ 0xfffff778 │ │ │ │ + strbeq sp, [r1], #-2168 @ 0xfffff788 │ │ │ │ @ instruction: 0xffffe6e4 │ │ │ │ - ldreq r4, [r2], #-2024 @ 0xfffff818 │ │ │ │ + ldreq r5, [r2], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ddac <__cxa_atexit@plt+0x110b74> │ │ │ │ ldr r2, [pc, #32] @ 11ddbc <__cxa_atexit@plt+0x110b84> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11ddc0 <__cxa_atexit@plt+0x110b88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r2], #-2000 @ 0xfffff830 │ │ │ │ + ldreq r5, [r2], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11de28 <__cxa_atexit@plt+0x110bf0> │ │ │ │ @@ -279287,21 +279287,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq ip, [r1], #-2780 @ 0xfffff524 │ │ │ │ + strbeq sp, [r1], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11deb4 <__cxa_atexit@plt+0x110c7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -279318,30 +279318,30 @@ │ │ │ │ bhi 11dec0 <__cxa_atexit@plt+0x110c88> │ │ │ │ ldr r3, [pc, #72] @ 11ded8 <__cxa_atexit@plt+0x110ca0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11dea4 <__cxa_atexit@plt+0x110c6c> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11dedc <__cxa_atexit@plt+0x110ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-1844 @ 0xfffff8cc │ │ │ │ - strbeq ip, [r1], #-2060 @ 0xfffff7f4 │ │ │ │ + strbeq sp, [r1], #-1828 @ 0xfffff8dc │ │ │ │ + strbeq sp, [r1], #-2044 @ 0xfffff804 │ │ │ │ @ instruction: 0xffffe514 │ │ │ │ - ldreq r4, [r2], #-1668 @ 0xfffff97c │ │ │ │ + ldreq r5, [r2], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11df44 <__cxa_atexit@plt+0x110d0c> │ │ │ │ @@ -279358,24 +279358,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-1676 @ 0xfffff974 │ │ │ │ - strbeq ip, [r1], #-1876 @ 0xfffff8ac │ │ │ │ + strbeq sp, [r1], #-1660 @ 0xfffff984 │ │ │ │ + strbeq sp, [r1], #-1860 @ 0xfffff8bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dfd4 <__cxa_atexit@plt+0x110d9c> │ │ │ │ @@ -279394,42 +279394,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq ip, [r1], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq sp, [r1], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e028 <__cxa_atexit@plt+0x110df0> │ │ │ │ ldr r2, [pc, #32] @ 11e038 <__cxa_atexit@plt+0x110e00> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e03c <__cxa_atexit@plt+0x110e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r2], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq r5, [r2], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11e098 <__cxa_atexit@plt+0x110e60> │ │ │ │ @@ -279473,30 +279473,30 @@ │ │ │ │ bhi 11e12c <__cxa_atexit@plt+0x110ef4> │ │ │ │ ldr r3, [pc, #72] @ 11e144 <__cxa_atexit@plt+0x110f0c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11e110 <__cxa_atexit@plt+0x110ed8> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11e148 <__cxa_atexit@plt+0x110f10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-1224 @ 0xfffffb38 │ │ │ │ - strbeq ip, [r1], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq sp, [r1], #-1208 @ 0xfffffb48 │ │ │ │ + strbeq sp, [r1], #-1424 @ 0xfffffa70 │ │ │ │ @ instruction: 0xffffe238 │ │ │ │ - ldreq r4, [r2], #-1044 @ 0xfffffbec │ │ │ │ + ldreq r5, [r2], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11e1b0 <__cxa_atexit@plt+0x110f78> │ │ │ │ @@ -279513,24 +279513,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ - strbeq ip, [r1], #-1256 @ 0xfffffb18 │ │ │ │ + strbeq sp, [r1], #-1040 @ 0xfffffbf0 │ │ │ │ + strbeq sp, [r1], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e240 <__cxa_atexit@plt+0x111008> │ │ │ │ @@ -279549,42 +279549,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq ip, [r1], #-1724 @ 0xfffff944 │ │ │ │ + strbeq sp, [r1], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e294 <__cxa_atexit@plt+0x11105c> │ │ │ │ ldr r2, [pc, #32] @ 11e2a4 <__cxa_atexit@plt+0x11106c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e2a8 <__cxa_atexit@plt+0x111070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r2], #-752 @ 0xfffffd10 │ │ │ │ + ldreq r5, [r2], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11e304 <__cxa_atexit@plt+0x1110cc> │ │ │ │ @@ -279628,30 +279628,30 @@ │ │ │ │ bhi 11e398 <__cxa_atexit@plt+0x111160> │ │ │ │ ldr r3, [pc, #72] @ 11e3b0 <__cxa_atexit@plt+0x111178> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11e37c <__cxa_atexit@plt+0x111144> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11e3b4 <__cxa_atexit@plt+0x11117c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-604 @ 0xfffffda4 │ │ │ │ - strbeq ip, [r1], #-820 @ 0xfffffccc │ │ │ │ + strbeq sp, [r1], #-588 @ 0xfffffdb4 │ │ │ │ + strbeq sp, [r1], #-804 @ 0xfffffcdc │ │ │ │ @ instruction: 0xffffdf5c │ │ │ │ - ldreq r4, [r2], #-420 @ 0xfffffe5c │ │ │ │ + ldreq r5, [r2], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11e41c <__cxa_atexit@plt+0x1111e4> │ │ │ │ @@ -279668,24 +279668,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #-436 @ 0xfffffe4c │ │ │ │ - strbeq ip, [r1], #-636 @ 0xfffffd84 │ │ │ │ + strbeq sp, [r1], #-420 @ 0xfffffe5c │ │ │ │ + strbeq sp, [r1], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e4ac <__cxa_atexit@plt+0x111274> │ │ │ │ @@ -279704,42 +279704,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq ip, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq sp, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e500 <__cxa_atexit@plt+0x1112c8> │ │ │ │ ldr r2, [pc, #32] @ 11e510 <__cxa_atexit@plt+0x1112d8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e514 <__cxa_atexit@plt+0x1112dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r4, [r2], #-136 @ 0xffffff78 │ │ │ │ + ldreq r5, [r2], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11e570 <__cxa_atexit@plt+0x111338> │ │ │ │ @@ -279796,16 +279796,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11e618 <__cxa_atexit@plt+0x1113e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffdc8c │ │ │ │ - ldreq r3, [r2], #-3896 @ 0xfffff0c8 │ │ │ │ - ldreq r3, [r2], #-3996 @ 0xfffff064 │ │ │ │ + ldreq r4, [r2], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq r4, [r2], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 136200 <__cxa_atexit@plt+0x128fc8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -279818,126 +279818,126 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e674 <__cxa_atexit@plt+0x11143c> │ │ │ │ ldr r2, [pc, #32] @ 11e684 <__cxa_atexit@plt+0x11144c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e688 <__cxa_atexit@plt+0x111450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ - ldreq r3, [r2], #-3840 @ 0xfffff100 │ │ │ │ + ldreq r4, [r2], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e6c8 <__cxa_atexit@plt+0x111490> │ │ │ │ ldr r2, [pc, #32] @ 11e6d8 <__cxa_atexit@plt+0x1114a0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e6dc <__cxa_atexit@plt+0x1114a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - ldreq r3, [r2], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r4, [r2], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e71c <__cxa_atexit@plt+0x1114e4> │ │ │ │ ldr r2, [pc, #32] @ 11e72c <__cxa_atexit@plt+0x1114f4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e730 <__cxa_atexit@plt+0x1114f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - ldreq r3, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ + ldreq r4, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e770 <__cxa_atexit@plt+0x111538> │ │ │ │ ldr r2, [pc, #32] @ 11e780 <__cxa_atexit@plt+0x111548> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e784 <__cxa_atexit@plt+0x11154c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - ldreq r3, [r2], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r4, [r2], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e7c4 <__cxa_atexit@plt+0x11158c> │ │ │ │ ldr r2, [pc, #32] @ 11e7d4 <__cxa_atexit@plt+0x11159c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e7d8 <__cxa_atexit@plt+0x1115a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - ldreq r3, [r2], #-3520 @ 0xfffff240 │ │ │ │ + ldreq r4, [r2], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e818 <__cxa_atexit@plt+0x1115e0> │ │ │ │ ldr r2, [pc, #32] @ 11e828 <__cxa_atexit@plt+0x1115f0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 11e82c <__cxa_atexit@plt+0x1115f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq r3, [r2], #-3440 @ 0xfffff290 │ │ │ │ + ldreq r4, [r2], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11e8b8 <__cxa_atexit@plt+0x111680> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -279976,19 +279976,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11e8f4 <__cxa_atexit@plt+0x1116bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq ip, [r1], #-3380 @ 0xfffff2cc │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffd9c0 │ │ │ │ - ldreq r3, [r2], #-3168 @ 0xfffff3a0 │ │ │ │ - ldreq r3, [r2], #-3268 @ 0xfffff33c │ │ │ │ + ldreq r4, [r2], #-3168 @ 0xfffff3a0 │ │ │ │ + ldreq r4, [r2], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280052,16 +280052,16 @@ │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbeq ip, [r1], #-872 @ 0xfffffc98 │ │ │ │ - ldreq r3, [r2], #-2984 @ 0xfffff458 │ │ │ │ + strbeq sp, [r1], #-856 @ 0xfffffca8 │ │ │ │ + ldreq r4, [r2], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ea94 <__cxa_atexit@plt+0x11185c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280078,35 +280078,35 @@ │ │ │ │ bhi 11eaa0 <__cxa_atexit@plt+0x111868> │ │ │ │ ldr r3, [pc, #72] @ 11eab8 <__cxa_atexit@plt+0x111880> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11ea84 <__cxa_atexit@plt+0x11184c> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11eabc <__cxa_atexit@plt+0x111884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-2900 @ 0xfffff4ac │ │ │ │ - strbeq fp, [r1], #-3116 @ 0xfffff3d4 │ │ │ │ + strbeq ip, [r1], #-2884 @ 0xfffff4bc │ │ │ │ + strbeq ip, [r1], #-3100 @ 0xfffff3e4 │ │ │ │ @ instruction: 0xffffda84 │ │ │ │ - ldreq r3, [r2], #-2736 @ 0xfffff550 │ │ │ │ + ldreq r4, [r2], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280127,15 +280127,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r3, [r2], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r4, [r2], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ebbc <__cxa_atexit@plt+0x111984> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280152,35 +280152,35 @@ │ │ │ │ bhi 11ebc8 <__cxa_atexit@plt+0x111990> │ │ │ │ ldr r3, [pc, #72] @ 11ebe0 <__cxa_atexit@plt+0x1119a8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11ebac <__cxa_atexit@plt+0x111974> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11ebe4 <__cxa_atexit@plt+0x1119ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-2604 @ 0xfffff5d4 │ │ │ │ - strbeq fp, [r1], #-2820 @ 0xfffff4fc │ │ │ │ + strbeq ip, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ + strbeq ip, [r1], #-2804 @ 0xfffff50c │ │ │ │ @ instruction: 0xffffd8ec │ │ │ │ - ldreq r3, [r2], #-2436 @ 0xfffff67c │ │ │ │ + ldreq r4, [r2], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280201,15 +280201,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r3, [r2], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq r4, [r2], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ece4 <__cxa_atexit@plt+0x111aac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280226,35 +280226,35 @@ │ │ │ │ bhi 11ecf0 <__cxa_atexit@plt+0x111ab8> │ │ │ │ ldr r3, [pc, #72] @ 11ed08 <__cxa_atexit@plt+0x111ad0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11ecd4 <__cxa_atexit@plt+0x111a9c> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11ed0c <__cxa_atexit@plt+0x111ad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-2308 @ 0xfffff6fc │ │ │ │ - strbeq fp, [r1], #-2524 @ 0xfffff624 │ │ │ │ + strbeq ip, [r1], #-2292 @ 0xfffff70c │ │ │ │ + strbeq ip, [r1], #-2508 @ 0xfffff634 │ │ │ │ @ instruction: 0xffffd6e4 │ │ │ │ - ldreq r3, [r2], #-2132 @ 0xfffff7ac │ │ │ │ + ldreq r4, [r2], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280275,15 +280275,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r3, [r2], #-2084 @ 0xfffff7dc │ │ │ │ + ldreq r4, [r2], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ee0c <__cxa_atexit@plt+0x111bd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280300,35 +280300,35 @@ │ │ │ │ bhi 11ee18 <__cxa_atexit@plt+0x111be0> │ │ │ │ ldr r3, [pc, #72] @ 11ee30 <__cxa_atexit@plt+0x111bf8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11edfc <__cxa_atexit@plt+0x111bc4> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11ee34 <__cxa_atexit@plt+0x111bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-2012 @ 0xfffff824 │ │ │ │ - strbeq fp, [r1], #-2228 @ 0xfffff74c │ │ │ │ + strbeq ip, [r1], #-1996 @ 0xfffff834 │ │ │ │ + strbeq ip, [r1], #-2212 @ 0xfffff75c │ │ │ │ @ instruction: 0xffffd54c │ │ │ │ - ldreq r3, [r2], #-1832 @ 0xfffff8d8 │ │ │ │ + ldreq r4, [r2], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280349,15 +280349,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r3, [r2], #-1792 @ 0xfffff900 │ │ │ │ + ldreq r4, [r2], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ef34 <__cxa_atexit@plt+0x111cfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280374,35 +280374,35 @@ │ │ │ │ bhi 11ef40 <__cxa_atexit@plt+0x111d08> │ │ │ │ ldr r3, [pc, #72] @ 11ef58 <__cxa_atexit@plt+0x111d20> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11ef24 <__cxa_atexit@plt+0x111cec> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11ef5c <__cxa_atexit@plt+0x111d24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-1716 @ 0xfffff94c │ │ │ │ - strbeq fp, [r1], #-1932 @ 0xfffff874 │ │ │ │ + strbeq ip, [r1], #-1700 @ 0xfffff95c │ │ │ │ + strbeq ip, [r1], #-1916 @ 0xfffff884 │ │ │ │ @ instruction: 0xffffd3b4 │ │ │ │ - ldreq r3, [r2], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq r4, [r2], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280423,15 +280423,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r3, [r2], #-1500 @ 0xfffffa24 │ │ │ │ + ldreq r4, [r2], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11f050 <__cxa_atexit@plt+0x111e18> │ │ │ │ @@ -280461,16 +280461,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11f07c <__cxa_atexit@plt+0x111e44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffd228 │ │ │ │ - ldreq r3, [r2], #-1236 @ 0xfffffb2c │ │ │ │ - ldreq r3, [r2], #-1364 @ 0xfffffaac │ │ │ │ + ldreq r4, [r2], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq r4, [r2], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1329a0 <__cxa_atexit@plt+0x125768> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -280488,29 +280488,29 @@ │ │ │ │ bhi 11f108 <__cxa_atexit@plt+0x111ed0> │ │ │ │ ldr r3, [pc, #68] @ 11f11c <__cxa_atexit@plt+0x111ee4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11f0ec <__cxa_atexit@plt+0x111eb4> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11f120 <__cxa_atexit@plt+0x111ee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-1248 @ 0xfffffb20 │ │ │ │ + strbeq ip, [r1], #-1232 @ 0xfffffb30 │ │ │ │ @ instruction: 0xffffd33c │ │ │ │ - ldreq r3, [r2], #-1088 @ 0xfffffbc0 │ │ │ │ + ldreq r4, [r2], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -280534,15 +280534,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - ldreq r3, [r2], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq r4, [r2], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -280566,20 +280566,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - ldreq r3, [r2], #-916 @ 0xfffffc6c │ │ │ │ + ldreq r4, [r2], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -280603,15 +280603,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - ldreq r3, [r2], #-772 @ 0xfffffcfc │ │ │ │ + ldreq r4, [r2], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -280635,15 +280635,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - ldreq r3, [r2], #-648 @ 0xfffffd78 │ │ │ │ + ldreq r4, [r2], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -280667,15 +280667,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - ldreq r3, [r2], #-524 @ 0xfffffdf4 │ │ │ │ + ldreq r4, [r2], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11f440 <__cxa_atexit@plt+0x112208> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280714,19 +280714,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11f47c <__cxa_atexit@plt+0x112244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r1], #-444 @ 0xfffffe44 │ │ │ │ + strbeq ip, [r1], #-428 @ 0xfffffe54 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xffffce38 │ │ │ │ - ldreq r3, [r2], #-216 @ 0xffffff28 │ │ │ │ - ldreq r3, [r2], #-344 @ 0xfffffea8 │ │ │ │ + ldreq r4, [r2], #-216 @ 0xffffff28 │ │ │ │ + ldreq r4, [r2], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280793,34 +280793,34 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq fp, [r1], #-2048 @ 0xfffff800 │ │ │ │ + strbeq ip, [r1], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r3, [r2], #-40 @ 0xffffffd8 │ │ │ │ + ldreq r4, [r2], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f5f0 <__cxa_atexit@plt+0x1123b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11f5f8 <__cxa_atexit@plt+0x1123c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-4028 @ 0xfffff044 │ │ │ │ + strbeq fp, [r1], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11f660 <__cxa_atexit@plt+0x112428> │ │ │ │ @@ -280837,24 +280837,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-3952 @ 0xfffff090 │ │ │ │ - strbeq fp, [r1], #-56 @ 0xffffffc8 │ │ │ │ + strbeq fp, [r1], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq ip, [r1], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11f6f8 <__cxa_atexit@plt+0x1124c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280871,30 +280871,30 @@ │ │ │ │ bhi 11f704 <__cxa_atexit@plt+0x1124cc> │ │ │ │ ldr r3, [pc, #72] @ 11f71c <__cxa_atexit@plt+0x1124e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11f6e8 <__cxa_atexit@plt+0x1124b0> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11f720 <__cxa_atexit@plt+0x1124e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-3824 @ 0xfffff110 │ │ │ │ - strbeq sl, [r1], #-4040 @ 0xfffff038 │ │ │ │ + strbeq fp, [r1], #-3808 @ 0xfffff120 │ │ │ │ + strbeq fp, [r1], #-4024 @ 0xfffff048 │ │ │ │ @ instruction: 0xffffce20 │ │ │ │ - ldreq r2, [r2], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r3, [r2], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11f778 <__cxa_atexit@plt+0x112540> │ │ │ │ @@ -280907,24 +280907,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 11f788 <__cxa_atexit@plt+0x112550> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11f798 <__cxa_atexit@plt+0x112560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r2], #-3624 @ 0xfffff1d8 │ │ │ │ + ldreq r3, [r2], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -280944,36 +280944,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq fp, [r1], #-252 @ 0xffffff04 │ │ │ │ + strbeq ip, [r1], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f854 <__cxa_atexit@plt+0x11261c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11f85c <__cxa_atexit@plt+0x112624> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ + strbeq fp, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11f8c4 <__cxa_atexit@plt+0x11268c> │ │ │ │ @@ -280990,24 +280990,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-3340 @ 0xfffff2f4 │ │ │ │ - strbeq sl, [r1], #-3540 @ 0xfffff22c │ │ │ │ + strbeq fp, [r1], #-3324 @ 0xfffff304 │ │ │ │ + strbeq fp, [r1], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11f95c <__cxa_atexit@plt+0x112724> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -281024,30 +281024,30 @@ │ │ │ │ bhi 11f968 <__cxa_atexit@plt+0x112730> │ │ │ │ ldr r3, [pc, #72] @ 11f980 <__cxa_atexit@plt+0x112748> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11f94c <__cxa_atexit@plt+0x112714> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11f984 <__cxa_atexit@plt+0x11274c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-3212 @ 0xfffff374 │ │ │ │ - strbeq sl, [r1], #-3428 @ 0xfffff29c │ │ │ │ + strbeq fp, [r1], #-3196 @ 0xfffff384 │ │ │ │ + strbeq fp, [r1], #-3412 @ 0xfffff2ac │ │ │ │ @ instruction: 0xffffcb4c │ │ │ │ - ldreq r2, [r2], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r3, [r2], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11f9dc <__cxa_atexit@plt+0x1127a4> │ │ │ │ @@ -281060,24 +281060,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 11f9ec <__cxa_atexit@plt+0x1127b4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11f9fc <__cxa_atexit@plt+0x1127c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r2], #-3016 @ 0xfffff438 │ │ │ │ + ldreq r3, [r2], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -281097,36 +281097,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq sl, [r1], #-3736 @ 0xfffff168 │ │ │ │ + strbeq fp, [r1], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11fab8 <__cxa_atexit@plt+0x112880> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11fac0 <__cxa_atexit@plt+0x112888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-2804 @ 0xfffff50c │ │ │ │ + strbeq fp, [r1], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11fb28 <__cxa_atexit@plt+0x1128f0> │ │ │ │ @@ -281143,24 +281143,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-2728 @ 0xfffff558 │ │ │ │ - strbeq sl, [r1], #-2928 @ 0xfffff490 │ │ │ │ + strbeq fp, [r1], #-2712 @ 0xfffff568 │ │ │ │ + strbeq fp, [r1], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11fbac <__cxa_atexit@plt+0x112974> │ │ │ │ ldr r2, [pc, #92] @ 11fbc8 <__cxa_atexit@plt+0x112990> │ │ │ │ @@ -281172,29 +281172,29 @@ │ │ │ │ bhi 11fbb8 <__cxa_atexit@plt+0x112980> │ │ │ │ ldr r3, [pc, #68] @ 11fbcc <__cxa_atexit@plt+0x112994> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11fb9c <__cxa_atexit@plt+0x112964> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11fbd0 <__cxa_atexit@plt+0x112998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-2608 @ 0xfffff5d0 │ │ │ │ + strbeq fp, [r1], #-2592 @ 0xfffff5e0 │ │ │ │ @ instruction: 0xffffc88c │ │ │ │ - ldreq r2, [r2], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r3, [r2], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11fc28 <__cxa_atexit@plt+0x1129f0> │ │ │ │ @@ -281207,24 +281207,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 11fc38 <__cxa_atexit@plt+0x112a00> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11fc48 <__cxa_atexit@plt+0x112a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r2], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r3, [r2], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -281243,36 +281243,36 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq sl, [r1], #-3148 @ 0xfffff3b4 │ │ │ │ + strbeq fp, [r1], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11fd00 <__cxa_atexit@plt+0x112ac8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11fd08 <__cxa_atexit@plt+0x112ad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-2220 @ 0xfffff754 │ │ │ │ + strbeq fp, [r1], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11fd70 <__cxa_atexit@plt+0x112b38> │ │ │ │ @@ -281289,24 +281289,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-2144 @ 0xfffff7a0 │ │ │ │ - strbeq sl, [r1], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq fp, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ + strbeq fp, [r1], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11fe08 <__cxa_atexit@plt+0x112bd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -281323,30 +281323,30 @@ │ │ │ │ bhi 11fe14 <__cxa_atexit@plt+0x112bdc> │ │ │ │ ldr r3, [pc, #72] @ 11fe2c <__cxa_atexit@plt+0x112bf4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 11fdf8 <__cxa_atexit@plt+0x112bc0> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11fe30 <__cxa_atexit@plt+0x112bf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-2016 @ 0xfffff820 │ │ │ │ - strbeq sl, [r1], #-2232 @ 0xfffff748 │ │ │ │ + strbeq fp, [r1], #-2000 @ 0xfffff830 │ │ │ │ + strbeq fp, [r1], #-2216 @ 0xfffff758 │ │ │ │ @ instruction: 0xffffc5c0 │ │ │ │ - ldreq r2, [r2], #-1840 @ 0xfffff8d0 │ │ │ │ + ldreq r3, [r2], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11fe88 <__cxa_atexit@plt+0x112c50> │ │ │ │ @@ -281359,24 +281359,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 11fe98 <__cxa_atexit@plt+0x112c60> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11fea8 <__cxa_atexit@plt+0x112c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r2], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r3, [r2], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -281396,36 +281396,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq sl, [r1], #-2540 @ 0xfffff614 │ │ │ │ + strbeq fp, [r1], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ff64 <__cxa_atexit@plt+0x112d2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11ff6c <__cxa_atexit@plt+0x112d34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq fp, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11ffd4 <__cxa_atexit@plt+0x112d9c> │ │ │ │ @@ -281442,24 +281442,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-1532 @ 0xfffffa04 │ │ │ │ - strbeq sl, [r1], #-1732 @ 0xfffff93c │ │ │ │ + strbeq fp, [r1], #-1516 @ 0xfffffa14 │ │ │ │ + strbeq fp, [r1], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12006c <__cxa_atexit@plt+0x112e34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -281476,30 +281476,30 @@ │ │ │ │ bhi 120078 <__cxa_atexit@plt+0x112e40> │ │ │ │ ldr r3, [pc, #72] @ 120090 <__cxa_atexit@plt+0x112e58> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12005c <__cxa_atexit@plt+0x112e24> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 120094 <__cxa_atexit@plt+0x112e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-1404 @ 0xfffffa84 │ │ │ │ - strbeq sl, [r1], #-1620 @ 0xfffff9ac │ │ │ │ + strbeq fp, [r1], #-1388 @ 0xfffffa94 │ │ │ │ + strbeq fp, [r1], #-1604 @ 0xfffff9bc │ │ │ │ @ instruction: 0xffffc2ec │ │ │ │ - ldreq r2, [r2], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq r3, [r2], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1200ec <__cxa_atexit@plt+0x112eb4> │ │ │ │ @@ -281512,24 +281512,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 1200fc <__cxa_atexit@plt+0x112ec4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12010c <__cxa_atexit@plt+0x112ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r2], #-1220 @ 0xfffffb3c │ │ │ │ + ldreq r3, [r2], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -281549,36 +281549,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq sl, [r1], #-1928 @ 0xfffff878 │ │ │ │ + strbeq fp, [r1], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1201c8 <__cxa_atexit@plt+0x112f90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1201d0 <__cxa_atexit@plt+0x112f98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-996 @ 0xfffffc1c │ │ │ │ + strbeq fp, [r1], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 120238 <__cxa_atexit@plt+0x113000> │ │ │ │ @@ -281595,24 +281595,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-920 @ 0xfffffc68 │ │ │ │ - strbeq sl, [r1], #-1120 @ 0xfffffba0 │ │ │ │ + strbeq fp, [r1], #-904 @ 0xfffffc78 │ │ │ │ + strbeq fp, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1202d0 <__cxa_atexit@plt+0x113098> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -281629,30 +281629,30 @@ │ │ │ │ bhi 1202dc <__cxa_atexit@plt+0x1130a4> │ │ │ │ ldr r3, [pc, #72] @ 1202f4 <__cxa_atexit@plt+0x1130bc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1202c0 <__cxa_atexit@plt+0x113088> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1202f8 <__cxa_atexit@plt+0x1130c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1], #-792 @ 0xfffffce8 │ │ │ │ - strbeq sl, [r1], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq fp, [r1], #-776 @ 0xfffffcf8 │ │ │ │ + strbeq fp, [r1], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xffffc018 │ │ │ │ - ldreq r2, [r2], #-608 @ 0xfffffda0 │ │ │ │ + ldreq r3, [r2], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 120350 <__cxa_atexit@plt+0x113118> │ │ │ │ @@ -281665,24 +281665,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 120360 <__cxa_atexit@plt+0x113128> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 120370 <__cxa_atexit@plt+0x113138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r2], #-612 @ 0xfffffd9c │ │ │ │ + ldreq r3, [r2], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -281702,21 +281702,21 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq sl, [r1], #-1316 @ 0xfffffadc │ │ │ │ + strbeq fp, [r1], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120464 <__cxa_atexit@plt+0x11322c> │ │ │ │ @@ -281746,16 +281746,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 120490 <__cxa_atexit@plt+0x113258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffbe14 │ │ │ │ - ldreq r2, [r2], #-192 @ 0xffffff40 │ │ │ │ - ldreq r2, [r2], #-352 @ 0xfffffea0 │ │ │ │ + ldreq r3, [r2], #-192 @ 0xffffff40 │ │ │ │ + ldreq r3, [r2], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 1357c0 <__cxa_atexit@plt+0x128588> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -281782,29 +281782,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 120540 <__cxa_atexit@plt+0x113308> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 120558 <__cxa_atexit@plt+0x113320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r2], #-108 @ 0xffffff94 │ │ │ │ + ldreq r3, [r2], #-108 @ 0xffffff94 │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -281827,29 +281827,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1205f4 <__cxa_atexit@plt+0x1133bc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 12060c <__cxa_atexit@plt+0x1133d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-4028 @ 0xfffff044 │ │ │ │ + ldreq r2, [r2], #-4028 @ 0xfffff044 │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12068c <__cxa_atexit@plt+0x113454> │ │ │ │ @@ -281872,29 +281872,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1206a4 <__cxa_atexit@plt+0x11346c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1206c0 <__cxa_atexit@plt+0x113488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq r1, [r2], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq sl, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq r2, [r2], #-3856 @ 0xfffff0f0 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -281917,29 +281917,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 12075c <__cxa_atexit@plt+0x113524> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 120774 <__cxa_atexit@plt+0x11353c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq r2, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -281962,29 +281962,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 120810 <__cxa_atexit@plt+0x1135d8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 120828 <__cxa_atexit@plt+0x1135f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-3500 @ 0xfffff254 │ │ │ │ + ldreq r2, [r2], #-3500 @ 0xfffff254 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -282007,29 +282007,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1208c4 <__cxa_atexit@plt+0x11368c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1208dc <__cxa_atexit@plt+0x1136a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-3324 @ 0xfffff304 │ │ │ │ + ldreq r2, [r2], #-3324 @ 0xfffff304 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -282070,19 +282070,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1209ac <__cxa_atexit@plt+0x113774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-3212 @ 0xfffff374 │ │ │ │ + strbeq sl, [r1], #-3196 @ 0xfffff384 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xffffb908 │ │ │ │ - ldreq r1, [r2], #-2984 @ 0xfffff458 │ │ │ │ - ldreq r1, [r2], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq r2, [r2], #-2984 @ 0xfffff458 │ │ │ │ + ldreq r2, [r2], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #152 @ 0x98 │ │ │ │ cmp r3, lr │ │ │ │ bcc 120aa4 <__cxa_atexit@plt+0x11386c> │ │ │ │ @@ -282148,32 +282148,32 @@ │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - strbeq sl, [r1], #-772 @ 0xfffffcfc │ │ │ │ + strbeq fp, [r1], #-756 @ 0xfffffd0c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldreq r1, [r2], #-2852 @ 0xfffff4dc │ │ │ │ + ldreq r2, [r2], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120b14 <__cxa_atexit@plt+0x1138dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 120b1c <__cxa_atexit@plt+0x1138e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-2712 @ 0xfffff568 │ │ │ │ + strbeq sl, [r1], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 120b84 <__cxa_atexit@plt+0x11394c> │ │ │ │ @@ -282190,24 +282190,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-2636 @ 0xfffff5b4 │ │ │ │ - strbeq r9, [r1], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq sl, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ + strbeq sl, [r1], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120c1c <__cxa_atexit@plt+0x1139e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -282224,30 +282224,30 @@ │ │ │ │ bhi 120c28 <__cxa_atexit@plt+0x1139f0> │ │ │ │ ldr r3, [pc, #72] @ 120c40 <__cxa_atexit@plt+0x113a08> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 120c0c <__cxa_atexit@plt+0x1139d4> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 120c44 <__cxa_atexit@plt+0x113a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-2508 @ 0xfffff634 │ │ │ │ - strbeq r9, [r1], #-2724 @ 0xfffff55c │ │ │ │ + strbeq sl, [r1], #-2492 @ 0xfffff644 │ │ │ │ + strbeq sl, [r1], #-2708 @ 0xfffff56c │ │ │ │ @ instruction: 0xffffb8fc │ │ │ │ - ldreq r1, [r2], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq r2, [r2], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 120c9c <__cxa_atexit@plt+0x113a64> │ │ │ │ @@ -282260,24 +282260,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 120cac <__cxa_atexit@plt+0x113a74> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 120cbc <__cxa_atexit@plt+0x113a84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq r2, [r2], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -282297,36 +282297,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r9, [r1], #-3032 @ 0xfffff428 │ │ │ │ + strbeq sl, [r1], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120d78 <__cxa_atexit@plt+0x113b40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 120d80 <__cxa_atexit@plt+0x113b48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq sl, [r1], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 120de8 <__cxa_atexit@plt+0x113bb0> │ │ │ │ @@ -282343,24 +282343,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-2024 @ 0xfffff818 │ │ │ │ - strbeq r9, [r1], #-2224 @ 0xfffff750 │ │ │ │ + strbeq sl, [r1], #-2008 @ 0xfffff828 │ │ │ │ + strbeq sl, [r1], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120e80 <__cxa_atexit@plt+0x113c48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -282377,30 +282377,30 @@ │ │ │ │ bhi 120e8c <__cxa_atexit@plt+0x113c54> │ │ │ │ ldr r3, [pc, #72] @ 120ea4 <__cxa_atexit@plt+0x113c6c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 120e70 <__cxa_atexit@plt+0x113c38> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 120ea8 <__cxa_atexit@plt+0x113c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-1896 @ 0xfffff898 │ │ │ │ - strbeq r9, [r1], #-2112 @ 0xfffff7c0 │ │ │ │ + strbeq sl, [r1], #-1880 @ 0xfffff8a8 │ │ │ │ + strbeq sl, [r1], #-2096 @ 0xfffff7d0 │ │ │ │ @ instruction: 0xffffb628 │ │ │ │ - ldreq r1, [r2], #-1728 @ 0xfffff940 │ │ │ │ + ldreq r2, [r2], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 120f00 <__cxa_atexit@plt+0x113cc8> │ │ │ │ @@ -282413,24 +282413,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 120f10 <__cxa_atexit@plt+0x113cd8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 120f20 <__cxa_atexit@plt+0x113ce8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-1732 @ 0xfffff93c │ │ │ │ + ldreq r2, [r2], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -282450,36 +282450,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r9, [r1], #-2420 @ 0xfffff68c │ │ │ │ + strbeq sl, [r1], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120fdc <__cxa_atexit@plt+0x113da4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 120fe4 <__cxa_atexit@plt+0x113dac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq sl, [r1], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12104c <__cxa_atexit@plt+0x113e14> │ │ │ │ @@ -282496,24 +282496,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-1412 @ 0xfffffa7c │ │ │ │ - strbeq r9, [r1], #-1612 @ 0xfffff9b4 │ │ │ │ + strbeq sl, [r1], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq sl, [r1], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1210d0 <__cxa_atexit@plt+0x113e98> │ │ │ │ ldr r2, [pc, #92] @ 1210ec <__cxa_atexit@plt+0x113eb4> │ │ │ │ @@ -282525,29 +282525,29 @@ │ │ │ │ bhi 1210dc <__cxa_atexit@plt+0x113ea4> │ │ │ │ ldr r3, [pc, #68] @ 1210f0 <__cxa_atexit@plt+0x113eb8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1210c0 <__cxa_atexit@plt+0x113e88> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1210f4 <__cxa_atexit@plt+0x113ebc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-1292 @ 0xfffffaf4 │ │ │ │ + strbeq sl, [r1], #-1276 @ 0xfffffb04 │ │ │ │ @ instruction: 0xffffb368 │ │ │ │ - ldreq r1, [r2], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r2, [r2], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12114c <__cxa_atexit@plt+0x113f14> │ │ │ │ @@ -282560,24 +282560,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12115c <__cxa_atexit@plt+0x113f24> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12116c <__cxa_atexit@plt+0x113f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-1148 @ 0xfffffb84 │ │ │ │ + ldreq r2, [r2], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -282596,36 +282596,36 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq r9, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ + strbeq sl, [r1], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121224 <__cxa_atexit@plt+0x113fec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12122c <__cxa_atexit@plt+0x113ff4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-904 @ 0xfffffc78 │ │ │ │ + strbeq sl, [r1], #-888 @ 0xfffffc88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 121294 <__cxa_atexit@plt+0x11405c> │ │ │ │ @@ -282642,24 +282642,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-828 @ 0xfffffcc4 │ │ │ │ - strbeq r9, [r1], #-1028 @ 0xfffffbfc │ │ │ │ + strbeq sl, [r1], #-812 @ 0xfffffcd4 │ │ │ │ + strbeq sl, [r1], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12132c <__cxa_atexit@plt+0x1140f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -282676,30 +282676,30 @@ │ │ │ │ bhi 121338 <__cxa_atexit@plt+0x114100> │ │ │ │ ldr r3, [pc, #72] @ 121350 <__cxa_atexit@plt+0x114118> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12131c <__cxa_atexit@plt+0x1140e4> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 121354 <__cxa_atexit@plt+0x11411c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-700 @ 0xfffffd44 │ │ │ │ - strbeq r9, [r1], #-916 @ 0xfffffc6c │ │ │ │ + strbeq sl, [r1], #-684 @ 0xfffffd54 │ │ │ │ + strbeq sl, [r1], #-900 @ 0xfffffc7c │ │ │ │ @ instruction: 0xffffb09c │ │ │ │ - ldreq r1, [r2], #-524 @ 0xfffffdf4 │ │ │ │ + ldreq r2, [r2], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1213ac <__cxa_atexit@plt+0x114174> │ │ │ │ @@ -282712,24 +282712,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 1213bc <__cxa_atexit@plt+0x114184> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1213cc <__cxa_atexit@plt+0x114194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #-544 @ 0xfffffde0 │ │ │ │ + ldreq r2, [r2], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -282749,36 +282749,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r9, [r1], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq sl, [r1], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121488 <__cxa_atexit@plt+0x114250> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 121490 <__cxa_atexit@plt+0x114258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-292 @ 0xfffffedc │ │ │ │ + strbeq sl, [r1], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1214f8 <__cxa_atexit@plt+0x1142c0> │ │ │ │ @@ -282795,24 +282795,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-216 @ 0xffffff28 │ │ │ │ - strbeq r9, [r1], #-416 @ 0xfffffe60 │ │ │ │ + strbeq sl, [r1], #-200 @ 0xffffff38 │ │ │ │ + strbeq sl, [r1], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 121590 <__cxa_atexit@plt+0x114358> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -282829,30 +282829,30 @@ │ │ │ │ bhi 12159c <__cxa_atexit@plt+0x114364> │ │ │ │ ldr r3, [pc, #72] @ 1215b4 <__cxa_atexit@plt+0x11437c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 121580 <__cxa_atexit@plt+0x114348> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1215b8 <__cxa_atexit@plt+0x114380> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1], #-88 @ 0xffffffa8 │ │ │ │ - strbeq r9, [r1], #-304 @ 0xfffffed0 │ │ │ │ + strbeq sl, [r1], #-72 @ 0xffffffb8 │ │ │ │ + strbeq sl, [r1], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xffffadc8 │ │ │ │ - ldreq r0, [r2], #-4004 @ 0xfffff05c │ │ │ │ + ldreq r1, [r2], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 121610 <__cxa_atexit@plt+0x1143d8> │ │ │ │ @@ -282865,24 +282865,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 121620 <__cxa_atexit@plt+0x1143e8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 121630 <__cxa_atexit@plt+0x1143f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-4032 @ 0xfffff040 │ │ │ │ + ldreq r1, [r2], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -282902,36 +282902,36 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r9, [r1], #-612 @ 0xfffffd9c │ │ │ │ + strbeq sl, [r1], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1216ec <__cxa_atexit@plt+0x1144b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1216f4 <__cxa_atexit@plt+0x1144bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-3776 @ 0xfffff140 │ │ │ │ + strbeq r9, [r1], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12175c <__cxa_atexit@plt+0x114524> │ │ │ │ @@ -282948,24 +282948,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-3700 @ 0xfffff18c │ │ │ │ - strbeq r8, [r1], #-3900 @ 0xfffff0c4 │ │ │ │ + strbeq r9, [r1], #-3684 @ 0xfffff19c │ │ │ │ + strbeq r9, [r1], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1217f4 <__cxa_atexit@plt+0x1145bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -282982,30 +282982,30 @@ │ │ │ │ bhi 121800 <__cxa_atexit@plt+0x1145c8> │ │ │ │ ldr r3, [pc, #72] @ 121818 <__cxa_atexit@plt+0x1145e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1217e4 <__cxa_atexit@plt+0x1145ac> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12181c <__cxa_atexit@plt+0x1145e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-3572 @ 0xfffff20c │ │ │ │ - strbeq r8, [r1], #-3788 @ 0xfffff134 │ │ │ │ + strbeq r9, [r1], #-3556 @ 0xfffff21c │ │ │ │ + strbeq r9, [r1], #-3772 @ 0xfffff144 │ │ │ │ @ instruction: 0xffffaaf4 │ │ │ │ - ldreq r0, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq r1, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 121874 <__cxa_atexit@plt+0x11463c> │ │ │ │ @@ -283018,24 +283018,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 121884 <__cxa_atexit@plt+0x11464c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 121894 <__cxa_atexit@plt+0x11465c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq r1, [r2], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -283055,21 +283055,21 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r9, [r1], #-0 │ │ │ │ + strbeq r9, [r1], #-4080 @ 0xfffff010 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 121988 <__cxa_atexit@plt+0x114750> │ │ │ │ @@ -283099,16 +283099,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1219b4 <__cxa_atexit@plt+0x11477c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffa8f0 │ │ │ │ - ldreq r0, [r2], #-2972 @ 0xfffff464 │ │ │ │ - ldreq r0, [r2], #-3164 @ 0xfffff3a4 │ │ │ │ + ldreq r1, [r2], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r1, [r2], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 134c5c <__cxa_atexit@plt+0x127a24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -283135,29 +283135,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 121a64 <__cxa_atexit@plt+0x11482c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 121a7c <__cxa_atexit@plt+0x114844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-2920 @ 0xfffff498 │ │ │ │ + ldreq r1, [r2], #-2920 @ 0xfffff498 │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -283180,29 +283180,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 121b18 <__cxa_atexit@plt+0x1148e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 121b30 <__cxa_atexit@plt+0x1148f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-2744 @ 0xfffff548 │ │ │ │ + ldreq r1, [r2], #-2744 @ 0xfffff548 │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121bb0 <__cxa_atexit@plt+0x114978> │ │ │ │ @@ -283225,29 +283225,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 121bc8 <__cxa_atexit@plt+0x114990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 121be4 <__cxa_atexit@plt+0x1149ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-2612 @ 0xfffff5cc │ │ │ │ - ldreq r0, [r2], #-2572 @ 0xfffff5f4 │ │ │ │ + strbeq r9, [r1], #-2596 @ 0xfffff5dc │ │ │ │ + ldreq r1, [r2], #-2572 @ 0xfffff5f4 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -283270,29 +283270,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 121c80 <__cxa_atexit@plt+0x114a48> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 121c98 <__cxa_atexit@plt+0x114a60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-2392 @ 0xfffff6a8 │ │ │ │ + ldreq r1, [r2], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -283315,29 +283315,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 121d34 <__cxa_atexit@plt+0x114afc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 121d4c <__cxa_atexit@plt+0x114b14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-2216 @ 0xfffff758 │ │ │ │ + ldreq r1, [r2], #-2216 @ 0xfffff758 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -283360,29 +283360,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 121de8 <__cxa_atexit@plt+0x114bb0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 121e00 <__cxa_atexit@plt+0x114bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-2040 @ 0xfffff808 │ │ │ │ + ldreq r1, [r2], #-2040 @ 0xfffff808 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -283423,19 +283423,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 121ed0 <__cxa_atexit@plt+0x114c98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-1896 @ 0xfffff898 │ │ │ │ + strbeq r9, [r1], #-1880 @ 0xfffff8a8 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xffffa3e4 │ │ │ │ - ldreq r0, [r2], #-1668 @ 0xfffff97c │ │ │ │ - ldreq r0, [r2], #-1860 @ 0xfffff8bc │ │ │ │ + ldreq r1, [r2], #-1668 @ 0xfffff97c │ │ │ │ + ldreq r1, [r2], #-1860 @ 0xfffff8bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #152 @ 0x98 │ │ │ │ cmp r3, lr │ │ │ │ bcc 121fc8 <__cxa_atexit@plt+0x114d90> │ │ │ │ @@ -283501,32 +283501,32 @@ │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - strbeq r8, [r1], #-3552 @ 0xfffff220 │ │ │ │ + strbeq r9, [r1], #-3536 @ 0xfffff230 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldreq r0, [r2], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq r1, [r2], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122038 <__cxa_atexit@plt+0x114e00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 122040 <__cxa_atexit@plt+0x114e08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq r9, [r1], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1220b8 <__cxa_atexit@plt+0x114e80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -283543,30 +283543,30 @@ │ │ │ │ bhi 1220c4 <__cxa_atexit@plt+0x114e8c> │ │ │ │ ldr r3, [pc, #72] @ 1220dc <__cxa_atexit@plt+0x114ea4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1220a8 <__cxa_atexit@plt+0x114e70> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1220e0 <__cxa_atexit@plt+0x114ea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-1328 @ 0xfffffad0 │ │ │ │ - strbeq r8, [r1], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r9, [r1], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r9, [r1], #-1528 @ 0xfffffa08 │ │ │ │ @ instruction: 0xffffa460 │ │ │ │ - ldreq r0, [r2], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq r1, [r2], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12214c <__cxa_atexit@plt+0x114f14> │ │ │ │ @@ -283584,24 +283584,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-2156 @ 0xfffff794 │ │ │ │ - strbeq r8, [r1], #-1360 @ 0xfffffab0 │ │ │ │ + strbeq r9, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ + strbeq r9, [r1], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1221dc <__cxa_atexit@plt+0x114fa4> │ │ │ │ @@ -283620,24 +283620,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r8, [r1], #-1824 @ 0xfffff8e0 │ │ │ │ + strbeq r9, [r1], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122254 <__cxa_atexit@plt+0x11501c> │ │ │ │ @@ -283650,24 +283650,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 122264 <__cxa_atexit@plt+0x11502c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 122274 <__cxa_atexit@plt+0x11503c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-908 @ 0xfffffc74 │ │ │ │ + ldreq r1, [r2], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -283702,18 +283702,18 @@ │ │ │ │ bhi 122324 <__cxa_atexit@plt+0x1150ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12232c <__cxa_atexit@plt+0x1150f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-648 @ 0xfffffd78 │ │ │ │ + strbeq r9, [r1], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1223a4 <__cxa_atexit@plt+0x11516c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -283730,30 +283730,30 @@ │ │ │ │ bhi 1223b0 <__cxa_atexit@plt+0x115178> │ │ │ │ ldr r3, [pc, #72] @ 1223c8 <__cxa_atexit@plt+0x115190> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 122394 <__cxa_atexit@plt+0x11515c> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1223cc <__cxa_atexit@plt+0x115194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-580 @ 0xfffffdbc │ │ │ │ - strbeq r8, [r1], #-796 @ 0xfffffce4 │ │ │ │ + strbeq r9, [r1], #-564 @ 0xfffffdcc │ │ │ │ + strbeq r9, [r1], #-780 @ 0xfffffcf4 │ │ │ │ @ instruction: 0xffffa104 │ │ │ │ - ldreq r0, [r2], #-412 @ 0xfffffe64 │ │ │ │ + ldreq r1, [r2], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122438 <__cxa_atexit@plt+0x115200> │ │ │ │ @@ -283771,24 +283771,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-1408 @ 0xfffffa80 │ │ │ │ - strbeq r8, [r1], #-612 @ 0xfffffd9c │ │ │ │ + strbeq r9, [r1], #-1392 @ 0xfffffa90 │ │ │ │ + strbeq r9, [r1], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1224c8 <__cxa_atexit@plt+0x115290> │ │ │ │ @@ -283807,24 +283807,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r8, [r1], #-1076 @ 0xfffffbcc │ │ │ │ + strbeq r9, [r1], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122540 <__cxa_atexit@plt+0x115308> │ │ │ │ @@ -283837,24 +283837,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 122550 <__cxa_atexit@plt+0x115318> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 122560 <__cxa_atexit@plt+0x115328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #-164 @ 0xffffff5c │ │ │ │ + ldreq r1, [r2], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -283889,18 +283889,18 @@ │ │ │ │ bhi 122610 <__cxa_atexit@plt+0x1153d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 122618 <__cxa_atexit@plt+0x1153e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r8, [r1], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122684 <__cxa_atexit@plt+0x11544c> │ │ │ │ @@ -283918,24 +283918,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-820 @ 0xfffffccc │ │ │ │ - strbeq r8, [r1], #-24 @ 0xffffffe8 │ │ │ │ + strbeq r9, [r1], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r9, [r1], #-8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 122708 <__cxa_atexit@plt+0x1154d0> │ │ │ │ ldr r2, [pc, #92] @ 122724 <__cxa_atexit@plt+0x1154ec> │ │ │ │ @@ -283947,29 +283947,29 @@ │ │ │ │ bhi 122714 <__cxa_atexit@plt+0x1154dc> │ │ │ │ ldr r3, [pc, #68] @ 122728 <__cxa_atexit@plt+0x1154f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1226f8 <__cxa_atexit@plt+0x1154c0> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12272c <__cxa_atexit@plt+0x1154f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-3796 @ 0xfffff12c │ │ │ │ + strbeq r8, [r1], #-3780 @ 0xfffff13c │ │ │ │ @ instruction: 0xffff9d30 │ │ │ │ - ldreq pc, [r1], #-3636 @ 0xfffff1cc │ │ │ │ + ldreq r0, [r2], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122788 <__cxa_atexit@plt+0x115550> │ │ │ │ @@ -283983,24 +283983,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 122798 <__cxa_atexit@plt+0x115560> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1227a8 <__cxa_atexit@plt+0x115570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-3680 @ 0xfffff1a0 │ │ │ │ + ldreq r0, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -284020,36 +284020,36 @@ │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ stmdb r3, {r0, r2, r7} │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq r8, [r1], #-236 @ 0xffffff14 │ │ │ │ + strbeq r9, [r1], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122864 <__cxa_atexit@plt+0x11562c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12286c <__cxa_atexit@plt+0x115634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ + strbeq r8, [r1], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1228e4 <__cxa_atexit@plt+0x1156ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -284066,30 +284066,30 @@ │ │ │ │ bhi 1228f0 <__cxa_atexit@plt+0x1156b8> │ │ │ │ ldr r3, [pc, #72] @ 122908 <__cxa_atexit@plt+0x1156d0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1228d4 <__cxa_atexit@plt+0x11569c> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12290c <__cxa_atexit@plt+0x1156d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-3332 @ 0xfffff2fc │ │ │ │ - strbeq r7, [r1], #-3548 @ 0xfffff224 │ │ │ │ + strbeq r8, [r1], #-3316 @ 0xfffff30c │ │ │ │ + strbeq r8, [r1], #-3532 @ 0xfffff234 │ │ │ │ @ instruction: 0xffff9ae4 │ │ │ │ - ldreq pc, [r1], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq r0, [r2], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122978 <__cxa_atexit@plt+0x115740> │ │ │ │ @@ -284107,24 +284107,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #-64 @ 0xffffffc0 │ │ │ │ - strbeq r7, [r1], #-3364 @ 0xfffff2dc │ │ │ │ + strbeq r9, [r1], #-48 @ 0xffffffd0 │ │ │ │ + strbeq r8, [r1], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122a08 <__cxa_atexit@plt+0x1157d0> │ │ │ │ @@ -284143,24 +284143,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r7, [r1], #-3828 @ 0xfffff10c │ │ │ │ + strbeq r8, [r1], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122a80 <__cxa_atexit@plt+0x115848> │ │ │ │ @@ -284173,24 +284173,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 122a90 <__cxa_atexit@plt+0x115858> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 122aa0 <__cxa_atexit@plt+0x115868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-2924 @ 0xfffff494 │ │ │ │ + ldreq r0, [r2], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -284225,18 +284225,18 @@ │ │ │ │ bhi 122b50 <__cxa_atexit@plt+0x115918> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 122b58 <__cxa_atexit@plt+0x115920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r8, [r1], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 122bd0 <__cxa_atexit@plt+0x115998> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -284253,30 +284253,30 @@ │ │ │ │ bhi 122bdc <__cxa_atexit@plt+0x1159a4> │ │ │ │ ldr r3, [pc, #72] @ 122bf4 <__cxa_atexit@plt+0x1159bc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 122bc0 <__cxa_atexit@plt+0x115988> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 122bf8 <__cxa_atexit@plt+0x1159c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-2584 @ 0xfffff5e8 │ │ │ │ - strbeq r7, [r1], #-2800 @ 0xfffff510 │ │ │ │ + strbeq r8, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ + strbeq r8, [r1], #-2784 @ 0xfffff520 │ │ │ │ @ instruction: 0xffff9788 │ │ │ │ - ldreq pc, [r1], #-2404 @ 0xfffff69c │ │ │ │ + ldreq r0, [r2], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122c64 <__cxa_atexit@plt+0x115a2c> │ │ │ │ @@ -284294,24 +284294,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-3412 @ 0xfffff2ac │ │ │ │ - strbeq r7, [r1], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq r8, [r1], #-3396 @ 0xfffff2bc │ │ │ │ + strbeq r8, [r1], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122cf4 <__cxa_atexit@plt+0x115abc> │ │ │ │ @@ -284330,24 +284330,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r7, [r1], #-3080 @ 0xfffff3f8 │ │ │ │ + strbeq r8, [r1], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122d6c <__cxa_atexit@plt+0x115b34> │ │ │ │ @@ -284360,24 +284360,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 122d7c <__cxa_atexit@plt+0x115b44> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 122d8c <__cxa_atexit@plt+0x115b54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r0, [r2], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -284412,18 +284412,18 @@ │ │ │ │ bhi 122e3c <__cxa_atexit@plt+0x115c04> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 122e44 <__cxa_atexit@plt+0x115c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-1904 @ 0xfffff890 │ │ │ │ + strbeq r8, [r1], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 122ebc <__cxa_atexit@plt+0x115c84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -284440,30 +284440,30 @@ │ │ │ │ bhi 122ec8 <__cxa_atexit@plt+0x115c90> │ │ │ │ ldr r3, [pc, #72] @ 122ee0 <__cxa_atexit@plt+0x115ca8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 122eac <__cxa_atexit@plt+0x115c74> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 122ee4 <__cxa_atexit@plt+0x115cac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-1836 @ 0xfffff8d4 │ │ │ │ - strbeq r7, [r1], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq r8, [r1], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r8, [r1], #-2036 @ 0xfffff80c │ │ │ │ @ instruction: 0xffff942c │ │ │ │ - ldreq pc, [r1], #-1652 @ 0xfffff98c │ │ │ │ + ldreq r0, [r2], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122f50 <__cxa_atexit@plt+0x115d18> │ │ │ │ @@ -284481,24 +284481,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-2664 @ 0xfffff598 │ │ │ │ - strbeq r7, [r1], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq r8, [r1], #-2648 @ 0xfffff5a8 │ │ │ │ + strbeq r8, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122fe0 <__cxa_atexit@plt+0x115da8> │ │ │ │ @@ -284517,24 +284517,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r7, [r1], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r8, [r1], #-2316 @ 0xfffff6f4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123058 <__cxa_atexit@plt+0x115e20> │ │ │ │ @@ -284547,24 +284547,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 123068 <__cxa_atexit@plt+0x115e30> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 123078 <__cxa_atexit@plt+0x115e40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-1436 @ 0xfffffa64 │ │ │ │ + ldreq r0, [r2], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -284625,16 +284625,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12318c <__cxa_atexit@plt+0x115f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff9118 │ │ │ │ - ldreq pc, [r1], #-964 @ 0xfffffc3c │ │ │ │ - ldreq pc, [r1], #-1188 @ 0xfffffb5c │ │ │ │ + ldreq r0, [r2], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r0, [r2], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 134184 <__cxa_atexit@plt+0x126f4c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -284661,29 +284661,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 12323c <__cxa_atexit@plt+0x116004> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 123254 <__cxa_atexit@plt+0x11601c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-944 @ 0xfffffc50 │ │ │ │ + ldreq r0, [r2], #-944 @ 0xfffffc50 │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ @ instruction: 0xffffee08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -284706,29 +284706,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1232f0 <__cxa_atexit@plt+0x1160b8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 123308 <__cxa_atexit@plt+0x1160d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-768 @ 0xfffffd00 │ │ │ │ + ldreq r0, [r2], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xfffff2bc │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ @@ -284753,30 +284753,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r6, [r5, #-8] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1233ac <__cxa_atexit@plt+0x116174> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1233c8 <__cxa_atexit@plt+0x116190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-584 @ 0xfffffdb8 │ │ │ │ + ldreq r0, [r2], #-584 @ 0xfffffdb8 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -284799,29 +284799,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 123464 <__cxa_atexit@plt+0x11622c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 12347c <__cxa_atexit@plt+0x116244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-404 @ 0xfffffe6c │ │ │ │ + ldreq r0, [r2], #-404 @ 0xfffffe6c │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -284844,29 +284844,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 123518 <__cxa_atexit@plt+0x1162e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 123530 <__cxa_atexit@plt+0x1162f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-228 @ 0xffffff1c │ │ │ │ + ldreq r0, [r2], #-228 @ 0xffffff1c │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -284889,29 +284889,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1235cc <__cxa_atexit@plt+0x116394> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1235e4 <__cxa_atexit@plt+0x1163ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r1], #-52 @ 0xffffffcc │ │ │ │ + ldreq r0, [r2], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -284952,19 +284952,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1236b4 <__cxa_atexit@plt+0x11647c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-3972 @ 0xfffff07c │ │ │ │ + strbeq r7, [r1], #-3956 @ 0xfffff08c │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xffff8c00 │ │ │ │ - ldreq lr, [r1], #-3744 @ 0xfffff160 │ │ │ │ - ldreq lr, [r1], #-3968 @ 0xfffff080 │ │ │ │ + ldreq pc, [r1], #-3744 @ 0xfffff160 │ │ │ │ + ldreq pc, [r1], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -285022,34 +285022,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - strbeq r7, [r1], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq r8, [r1], #-1512 @ 0xfffffa18 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - ldreq lr, [r1], #-3696 @ 0xfffff190 │ │ │ │ + ldreq pc, [r1], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123804 <__cxa_atexit@plt+0x1165cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12380c <__cxa_atexit@plt+0x1165d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-3496 @ 0xfffff258 │ │ │ │ + strbeq r7, [r1], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 123884 <__cxa_atexit@plt+0x11664c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -285066,30 +285066,30 @@ │ │ │ │ bhi 123890 <__cxa_atexit@plt+0x116658> │ │ │ │ ldr r3, [pc, #72] @ 1238a8 <__cxa_atexit@plt+0x116670> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 123874 <__cxa_atexit@plt+0x11663c> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1238ac <__cxa_atexit@plt+0x116674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-3428 @ 0xfffff29c │ │ │ │ - strbeq r6, [r1], #-3644 @ 0xfffff1c4 │ │ │ │ + strbeq r7, [r1], #-3412 @ 0xfffff2ac │ │ │ │ + strbeq r7, [r1], #-3628 @ 0xfffff1d4 │ │ │ │ @ instruction: 0xffff8c94 │ │ │ │ - ldreq lr, [r1], #-3264 @ 0xfffff340 │ │ │ │ + ldreq pc, [r1], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123918 <__cxa_atexit@plt+0x1166e0> │ │ │ │ @@ -285107,24 +285107,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1], #-160 @ 0xffffff60 │ │ │ │ - strbeq r6, [r1], #-3460 @ 0xfffff27c │ │ │ │ + strbeq r8, [r1], #-144 @ 0xffffff70 │ │ │ │ + strbeq r7, [r1], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1239a8 <__cxa_atexit@plt+0x116770> │ │ │ │ @@ -285143,24 +285143,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r6, [r1], #-3924 @ 0xfffff0ac │ │ │ │ + strbeq r7, [r1], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123a20 <__cxa_atexit@plt+0x1167e8> │ │ │ │ @@ -285173,24 +285173,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 123a30 <__cxa_atexit@plt+0x1167f8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 123a40 <__cxa_atexit@plt+0x116808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r1], #-3040 @ 0xfffff420 │ │ │ │ + ldreq pc, [r1], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -285225,18 +285225,18 @@ │ │ │ │ bhi 123af0 <__cxa_atexit@plt+0x1168b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 123af8 <__cxa_atexit@plt+0x1168c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-2748 @ 0xfffff544 │ │ │ │ + strbeq r7, [r1], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 123b70 <__cxa_atexit@plt+0x116938> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -285253,30 +285253,30 @@ │ │ │ │ bhi 123b7c <__cxa_atexit@plt+0x116944> │ │ │ │ ldr r3, [pc, #72] @ 123b94 <__cxa_atexit@plt+0x11695c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 123b60 <__cxa_atexit@plt+0x116928> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 123b98 <__cxa_atexit@plt+0x116960> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-2680 @ 0xfffff588 │ │ │ │ - strbeq r6, [r1], #-2896 @ 0xfffff4b0 │ │ │ │ + strbeq r7, [r1], #-2664 @ 0xfffff598 │ │ │ │ + strbeq r7, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ @ instruction: 0xffff8938 │ │ │ │ - ldreq lr, [r1], #-2512 @ 0xfffff630 │ │ │ │ + ldreq pc, [r1], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123c04 <__cxa_atexit@plt+0x1169cc> │ │ │ │ @@ -285294,24 +285294,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-3508 @ 0xfffff24c │ │ │ │ - strbeq r6, [r1], #-2712 @ 0xfffff568 │ │ │ │ + strbeq r7, [r1], #-3492 @ 0xfffff25c │ │ │ │ + strbeq r7, [r1], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123c94 <__cxa_atexit@plt+0x116a5c> │ │ │ │ @@ -285330,24 +285330,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r6, [r1], #-3176 @ 0xfffff398 │ │ │ │ + strbeq r7, [r1], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123d0c <__cxa_atexit@plt+0x116ad4> │ │ │ │ @@ -285360,24 +285360,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 123d1c <__cxa_atexit@plt+0x116ae4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 123d2c <__cxa_atexit@plt+0x116af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r1], #-2296 @ 0xfffff708 │ │ │ │ + ldreq pc, [r1], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -285412,18 +285412,18 @@ │ │ │ │ bhi 123ddc <__cxa_atexit@plt+0x116ba4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 123de4 <__cxa_atexit@plt+0x116bac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-2000 @ 0xfffff830 │ │ │ │ + strbeq r7, [r1], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123e50 <__cxa_atexit@plt+0x116c18> │ │ │ │ @@ -285441,24 +285441,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-2920 @ 0xfffff498 │ │ │ │ - strbeq r6, [r1], #-2124 @ 0xfffff7b4 │ │ │ │ + strbeq r7, [r1], #-2904 @ 0xfffff4a8 │ │ │ │ + strbeq r7, [r1], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 123ed4 <__cxa_atexit@plt+0x116c9c> │ │ │ │ ldr r2, [pc, #92] @ 123ef0 <__cxa_atexit@plt+0x116cb8> │ │ │ │ @@ -285470,29 +285470,29 @@ │ │ │ │ bhi 123ee0 <__cxa_atexit@plt+0x116ca8> │ │ │ │ ldr r3, [pc, #68] @ 123ef4 <__cxa_atexit@plt+0x116cbc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 123ec4 <__cxa_atexit@plt+0x116c8c> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 123ef8 <__cxa_atexit@plt+0x116cc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-1800 @ 0xfffff8f8 │ │ │ │ + strbeq r7, [r1], #-1784 @ 0xfffff908 │ │ │ │ @ instruction: 0xffff8564 │ │ │ │ - ldreq lr, [r1], #-1640 @ 0xfffff998 │ │ │ │ + ldreq pc, [r1], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 123f54 <__cxa_atexit@plt+0x116d1c> │ │ │ │ @@ -285506,24 +285506,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 123f64 <__cxa_atexit@plt+0x116d2c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 123f74 <__cxa_atexit@plt+0x116d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r1], #-1716 @ 0xfffff94c │ │ │ │ + ldreq pc, [r1], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -285543,36 +285543,36 @@ │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ stmdb r3, {r0, r2, r7} │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq r6, [r1], #-2336 @ 0xfffff6e0 │ │ │ │ + strbeq r7, [r1], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124030 <__cxa_atexit@plt+0x116df8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 124038 <__cxa_atexit@plt+0x116e00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-1404 @ 0xfffffa84 │ │ │ │ + strbeq r7, [r1], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1240b0 <__cxa_atexit@plt+0x116e78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -285589,30 +285589,30 @@ │ │ │ │ bhi 1240bc <__cxa_atexit@plt+0x116e84> │ │ │ │ ldr r3, [pc, #72] @ 1240d4 <__cxa_atexit@plt+0x116e9c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1240a0 <__cxa_atexit@plt+0x116e68> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1240d8 <__cxa_atexit@plt+0x116ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-1336 @ 0xfffffac8 │ │ │ │ - strbeq r6, [r1], #-1552 @ 0xfffff9f0 │ │ │ │ + strbeq r7, [r1], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq r7, [r1], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffff8318 │ │ │ │ - ldreq lr, [r1], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq pc, [r1], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 124144 <__cxa_atexit@plt+0x116f0c> │ │ │ │ @@ -285630,24 +285630,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-2164 @ 0xfffff78c │ │ │ │ - strbeq r6, [r1], #-1368 @ 0xfffffaa8 │ │ │ │ + strbeq r7, [r1], #-2148 @ 0xfffff79c │ │ │ │ + strbeq r7, [r1], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1241d4 <__cxa_atexit@plt+0x116f9c> │ │ │ │ @@ -285666,24 +285666,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r6, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ + strbeq r7, [r1], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12424c <__cxa_atexit@plt+0x117014> │ │ │ │ @@ -285696,24 +285696,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12425c <__cxa_atexit@plt+0x117024> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12426c <__cxa_atexit@plt+0x117034> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r1], #-960 @ 0xfffffc40 │ │ │ │ + ldreq pc, [r1], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -285748,18 +285748,18 @@ │ │ │ │ bhi 12431c <__cxa_atexit@plt+0x1170e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 124324 <__cxa_atexit@plt+0x1170ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r7, [r1], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12439c <__cxa_atexit@plt+0x117164> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -285776,30 +285776,30 @@ │ │ │ │ bhi 1243a8 <__cxa_atexit@plt+0x117170> │ │ │ │ ldr r3, [pc, #72] @ 1243c0 <__cxa_atexit@plt+0x117188> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12438c <__cxa_atexit@plt+0x117154> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1243c4 <__cxa_atexit@plt+0x11718c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-588 @ 0xfffffdb4 │ │ │ │ - strbeq r6, [r1], #-804 @ 0xfffffcdc │ │ │ │ + strbeq r7, [r1], #-572 @ 0xfffffdc4 │ │ │ │ + strbeq r7, [r1], #-788 @ 0xfffffcec │ │ │ │ @ instruction: 0xffff7fbc │ │ │ │ - ldreq lr, [r1], #-408 @ 0xfffffe68 │ │ │ │ + ldreq pc, [r1], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 124430 <__cxa_atexit@plt+0x1171f8> │ │ │ │ @@ -285817,24 +285817,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-1416 @ 0xfffffa78 │ │ │ │ - strbeq r6, [r1], #-620 @ 0xfffffd94 │ │ │ │ + strbeq r7, [r1], #-1400 @ 0xfffffa88 │ │ │ │ + strbeq r7, [r1], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1244c0 <__cxa_atexit@plt+0x117288> │ │ │ │ @@ -285853,24 +285853,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r6, [r1], #-1084 @ 0xfffffbc4 │ │ │ │ + strbeq r7, [r1], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 124538 <__cxa_atexit@plt+0x117300> │ │ │ │ @@ -285883,24 +285883,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 124548 <__cxa_atexit@plt+0x117310> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 124558 <__cxa_atexit@plt+0x117320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r1], #-216 @ 0xffffff28 │ │ │ │ + ldreq pc, [r1], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -285935,18 +285935,18 @@ │ │ │ │ bhi 124608 <__cxa_atexit@plt+0x1173d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 124610 <__cxa_atexit@plt+0x1173d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-4004 @ 0xfffff05c │ │ │ │ + strbeq r6, [r1], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 124688 <__cxa_atexit@plt+0x117450> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -285963,30 +285963,30 @@ │ │ │ │ bhi 124694 <__cxa_atexit@plt+0x11745c> │ │ │ │ ldr r3, [pc, #72] @ 1246ac <__cxa_atexit@plt+0x117474> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 124678 <__cxa_atexit@plt+0x117440> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1246b0 <__cxa_atexit@plt+0x117478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-3936 @ 0xfffff0a0 │ │ │ │ - strbeq r6, [r1], #-56 @ 0xffffffc8 │ │ │ │ + strbeq r6, [r1], #-3920 @ 0xfffff0b0 │ │ │ │ + strbeq r7, [r1], #-40 @ 0xffffffd8 │ │ │ │ @ instruction: 0xffff7c60 │ │ │ │ - ldreq sp, [r1], #-3752 @ 0xfffff158 │ │ │ │ + ldreq lr, [r1], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12471c <__cxa_atexit@plt+0x1174e4> │ │ │ │ @@ -286004,24 +286004,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #-668 @ 0xfffffd64 │ │ │ │ - strbeq r5, [r1], #-3968 @ 0xfffff080 │ │ │ │ + strbeq r7, [r1], #-652 @ 0xfffffd74 │ │ │ │ + strbeq r6, [r1], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1247ac <__cxa_atexit@plt+0x117574> │ │ │ │ @@ -286040,24 +286040,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r6, [r1], #-336 @ 0xfffffeb0 │ │ │ │ + strbeq r7, [r1], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 124824 <__cxa_atexit@plt+0x1175ec> │ │ │ │ @@ -286070,24 +286070,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 124834 <__cxa_atexit@plt+0x1175fc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 124844 <__cxa_atexit@plt+0x11760c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #-3568 @ 0xfffff210 │ │ │ │ + ldreq lr, [r1], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -286148,16 +286148,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 124958 <__cxa_atexit@plt+0x117720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff794c │ │ │ │ - ldreq sp, [r1], #-3064 @ 0xfffff408 │ │ │ │ - ldreq sp, [r1], #-3320 @ 0xfffff308 │ │ │ │ + ldreq lr, [r1], #-3064 @ 0xfffff408 │ │ │ │ + ldreq lr, [r1], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 133690 <__cxa_atexit@plt+0x126458> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -286184,29 +286184,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 124a08 <__cxa_atexit@plt+0x1177d0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 124a20 <__cxa_atexit@plt+0x1177e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq lr, [r1], #-3076 @ 0xfffff3fc │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ @ instruction: 0xffffee08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -286229,29 +286229,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 124abc <__cxa_atexit@plt+0x117884> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 124ad4 <__cxa_atexit@plt+0x11789c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #-2900 @ 0xfffff4ac │ │ │ │ + ldreq lr, [r1], #-2900 @ 0xfffff4ac │ │ │ │ @ instruction: 0xfffff2bc │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ @@ -286276,30 +286276,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r6, [r5, #-8] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 124b78 <__cxa_atexit@plt+0x117940> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 124b94 <__cxa_atexit@plt+0x11795c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #-2716 @ 0xfffff564 │ │ │ │ + ldreq lr, [r1], #-2716 @ 0xfffff564 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -286322,29 +286322,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 124c30 <__cxa_atexit@plt+0x1179f8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 124c48 <__cxa_atexit@plt+0x117a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #-2536 @ 0xfffff618 │ │ │ │ + ldreq lr, [r1], #-2536 @ 0xfffff618 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -286367,29 +286367,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 124ce4 <__cxa_atexit@plt+0x117aac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 124cfc <__cxa_atexit@plt+0x117ac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #-2360 @ 0xfffff6c8 │ │ │ │ + ldreq lr, [r1], #-2360 @ 0xfffff6c8 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -286412,29 +286412,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 124d98 <__cxa_atexit@plt+0x117b60> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 124db0 <__cxa_atexit@plt+0x117b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #-2184 @ 0xfffff778 │ │ │ │ + ldreq lr, [r1], #-2184 @ 0xfffff778 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -286475,19 +286475,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 124e80 <__cxa_atexit@plt+0x117c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-1976 @ 0xfffff848 │ │ │ │ + strbeq r6, [r1], #-1960 @ 0xfffff858 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xffff7434 │ │ │ │ - ldreq sp, [r1], #-1748 @ 0xfffff92c │ │ │ │ - ldreq sp, [r1], #-2004 @ 0xfffff82c │ │ │ │ + ldreq lr, [r1], #-1748 @ 0xfffff92c │ │ │ │ + ldreq lr, [r1], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -286545,37 +286545,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - strbeq r5, [r1], #-3628 @ 0xfffff1d4 │ │ │ │ + strbeq r6, [r1], #-3612 @ 0xfffff1e4 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - ldreq sp, [r1], #-1732 @ 0xfffff93c │ │ │ │ + ldreq lr, [r1], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124fd0 <__cxa_atexit@plt+0x117d98> │ │ │ │ ldr r2, [pc, #32] @ 124fe0 <__cxa_atexit@plt+0x117da8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 124fe4 <__cxa_atexit@plt+0x117dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [r1], #-1632 @ 0xfffff9a0 │ │ │ │ + ldreq lr, [r1], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 125054 <__cxa_atexit@plt+0x117e1c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286597,15 +286597,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12505c <__cxa_atexit@plt+0x117e24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffff7234 │ │ │ │ - ldreq sp, [r1], #-1268 @ 0xfffffb0c │ │ │ │ + ldreq lr, [r1], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 132228 <__cxa_atexit@plt+0x124ff0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -286624,29 +286624,29 @@ │ │ │ │ bhi 1250e8 <__cxa_atexit@plt+0x117eb0> │ │ │ │ ldr r3, [pc, #68] @ 1250fc <__cxa_atexit@plt+0x117ec4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1250cc <__cxa_atexit@plt+0x117e94> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 125100 <__cxa_atexit@plt+0x117ec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq r6, [r1], #-1488 @ 0xfffffa30 │ │ │ │ @ instruction: 0xffff743c │ │ │ │ - ldreq sp, [r1], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq lr, [r1], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125168 <__cxa_atexit@plt+0x117f30> │ │ │ │ @@ -286659,29 +286659,29 @@ │ │ │ │ bhi 125174 <__cxa_atexit@plt+0x117f3c> │ │ │ │ ldr r3, [pc, #68] @ 125188 <__cxa_atexit@plt+0x117f50> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 125158 <__cxa_atexit@plt+0x117f20> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12518c <__cxa_atexit@plt+0x117f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-1364 @ 0xfffffaac │ │ │ │ + strbeq r6, [r1], #-1348 @ 0xfffffabc │ │ │ │ @ instruction: 0xffff7340 │ │ │ │ - ldreq sp, [r1], #-984 @ 0xfffffc28 │ │ │ │ + ldreq lr, [r1], #-984 @ 0xfffffc28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1251f0 <__cxa_atexit@plt+0x117fb8> │ │ │ │ ldr r2, [pc, #92] @ 12520c <__cxa_atexit@plt+0x117fd4> │ │ │ │ @@ -286693,29 +286693,29 @@ │ │ │ │ bhi 1251fc <__cxa_atexit@plt+0x117fc4> │ │ │ │ ldr r3, [pc, #68] @ 125210 <__cxa_atexit@plt+0x117fd8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1251e0 <__cxa_atexit@plt+0x117fa8> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 125214 <__cxa_atexit@plt+0x117fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq r6, [r1], #-988 @ 0xfffffc24 │ │ │ │ @ instruction: 0xffff7248 │ │ │ │ - ldreq sp, [r1], #-844 @ 0xfffffcb4 │ │ │ │ + ldreq lr, [r1], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12527c <__cxa_atexit@plt+0x118044> │ │ │ │ @@ -286728,29 +286728,29 @@ │ │ │ │ bhi 125288 <__cxa_atexit@plt+0x118050> │ │ │ │ ldr r3, [pc, #68] @ 12529c <__cxa_atexit@plt+0x118064> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12526c <__cxa_atexit@plt+0x118034> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1252a0 <__cxa_atexit@plt+0x118068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq r6, [r1], #-1072 @ 0xfffffbd0 │ │ │ │ @ instruction: 0xffff714c │ │ │ │ - ldreq sp, [r1], #-700 @ 0xfffffd44 │ │ │ │ + ldreq lr, [r1], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125308 <__cxa_atexit@plt+0x1180d0> │ │ │ │ @@ -286763,29 +286763,29 @@ │ │ │ │ bhi 125314 <__cxa_atexit@plt+0x1180dc> │ │ │ │ ldr r3, [pc, #68] @ 125328 <__cxa_atexit@plt+0x1180f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1252f8 <__cxa_atexit@plt+0x1180c0> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12532c <__cxa_atexit@plt+0x1180f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-948 @ 0xfffffc4c │ │ │ │ + strbeq r6, [r1], #-932 @ 0xfffffc5c │ │ │ │ @ instruction: 0xffff7050 │ │ │ │ - ldreq sp, [r1], #-556 @ 0xfffffdd4 │ │ │ │ + ldreq lr, [r1], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125394 <__cxa_atexit@plt+0x11815c> │ │ │ │ @@ -286798,29 +286798,29 @@ │ │ │ │ bhi 1253a0 <__cxa_atexit@plt+0x118168> │ │ │ │ ldr r3, [pc, #68] @ 1253b4 <__cxa_atexit@plt+0x11817c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 125384 <__cxa_atexit@plt+0x11814c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1253b8 <__cxa_atexit@plt+0x118180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq r6, [r1], #-792 @ 0xfffffce8 │ │ │ │ @ instruction: 0xffff6f54 │ │ │ │ - ldreq sp, [r1], #-412 @ 0xfffffe64 │ │ │ │ + ldreq lr, [r1], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12540c <__cxa_atexit@plt+0x1181d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -286832,24 +286832,24 @@ │ │ │ │ bhi 125414 <__cxa_atexit@plt+0x1181dc> │ │ │ │ ldr r3, [pc, #56] @ 125430 <__cxa_atexit@plt+0x1181f8> │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12542c <__cxa_atexit@plt+0x1181f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1], #-444 @ 0xfffffe44 │ │ │ │ - ldreq sp, [r1], #-536 @ 0xfffffde8 │ │ │ │ + strbeq r6, [r1], #-428 @ 0xfffffe54 │ │ │ │ + ldreq lr, [r1], #-536 @ 0xfffffde8 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ @@ -286906,30 +286906,30 @@ │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbeq r5, [r1], #-2212 @ 0xfffff75c │ │ │ │ + strbeq r6, [r1], #-2196 @ 0xfffff76c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - ldreq sp, [r1], #-292 @ 0xfffffedc │ │ │ │ + ldreq lr, [r1], #-292 @ 0xfffffedc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 12557c <__cxa_atexit@plt+0x118344> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 401afc <__cxa_atexit@plt+0x3f48c4> │ │ │ │ + b 401c04 <__cxa_atexit@plt+0x3f49cc> │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, r7 │ │ │ │ - ldreq sp, [r1], #-204 @ 0xffffff34 │ │ │ │ + ldreq lr, [r1], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 125634 <__cxa_atexit@plt+0x1183fc> │ │ │ │ ldr r7, [pc, #212] @ 125664 <__cxa_atexit@plt+0x11842c> │ │ │ │ @@ -286961,15 +286961,15 @@ │ │ │ │ beq 125620 <__cxa_atexit@plt+0x1183e8> │ │ │ │ ldr r6, [r5] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov sl, r2 │ │ │ │ - b 401b04 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ + b 401c0c <__cxa_atexit@plt+0x3f49d4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ @@ -286986,16 +286986,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldreq sp, [r1], #-12 │ │ │ │ - ldreq ip, [r1], #-4040 @ 0xfffff038 │ │ │ │ + ldreq lr, [r1], #-12 │ │ │ │ + ldreq sp, [r1], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125700 <__cxa_atexit@plt+0x1184c8> │ │ │ │ @@ -287018,42 +287018,42 @@ │ │ │ │ str r9, [r5, #12] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ beq 1256f4 <__cxa_atexit@plt+0x1184bc> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 401b04 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ + b 401c0c <__cxa_atexit@plt+0x3f49d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq ip, [r1], #-3880 @ 0xfffff0d8 │ │ │ │ + ldreq sp, [r1], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 401b04 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ + b 401c0c <__cxa_atexit@plt+0x3f49d4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 12575c <__cxa_atexit@plt+0x118524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 131920 <__cxa_atexit@plt+0x1246e8> │ │ │ │ - strbeq r5, [r1], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq r6, [r1], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1257bc <__cxa_atexit@plt+0x118584> │ │ │ │ ldr r1, [pc, #72] @ 1257c4 <__cxa_atexit@plt+0x11858c> │ │ │ │ ldr r3, [pc, #72] @ 1257c8 <__cxa_atexit@plt+0x118590> │ │ │ │ @@ -287064,29 +287064,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq 1257ac <__cxa_atexit@plt+0x118574> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [r1], #-3608 @ 0xfffff1e8 │ │ │ │ + strbeq r5, [r1], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125880 <__cxa_atexit@plt+0x118648> │ │ │ │ @@ -287113,15 +287113,15 @@ │ │ │ │ bhi 12589c <__cxa_atexit@plt+0x118664> │ │ │ │ ldr r3, [pc, #92] @ 1258b8 <__cxa_atexit@plt+0x118680> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 125870 <__cxa_atexit@plt+0x118638> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 125890 <__cxa_atexit@plt+0x118658> │ │ │ │ mov r5, #12 │ │ │ │ @@ -287130,18 +287130,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1258bc <__cxa_atexit@plt+0x118684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r4, [r1], #-3448 @ 0xfffff288 │ │ │ │ - strbeq r4, [r1], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r5, [r1], #-3432 @ 0xfffff298 │ │ │ │ + strbeq r5, [r1], #-3636 @ 0xfffff1cc │ │ │ │ @ instruction: 0xffff6c28 │ │ │ │ - ldreq ip, [r1], #-3248 @ 0xfffff350 │ │ │ │ + ldreq sp, [r1], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -287187,50 +287187,50 @@ │ │ │ │ ldr r7, [pc, #20] @ 125994 <__cxa_atexit@plt+0x11875c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffff6924 │ │ │ │ - ldreq ip, [r1], #-3008 @ 0xfffff440 │ │ │ │ - ldreq ip, [r1], #-3316 @ 0xfffff30c │ │ │ │ + ldreq sp, [r1], #-3008 @ 0xfffff440 │ │ │ │ + ldreq sp, [r1], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1259b8 <__cxa_atexit@plt+0x118780> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 12c21c <__cxa_atexit@plt+0x11efe4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1259d8 <__cxa_atexit@plt+0x1187a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1259f8 <__cxa_atexit@plt+0x1187c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 125a20 <__cxa_atexit@plt+0x1187e8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ - strbeq r4, [r1], #-3776 @ 0xfffff140 │ │ │ │ + b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + strbeq r5, [r1], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 125a80 <__cxa_atexit@plt+0x118848> │ │ │ │ ldr r1, [pc, #72] @ 125a88 <__cxa_atexit@plt+0x118850> │ │ │ │ ldr r3, [pc, #72] @ 125a8c <__cxa_atexit@plt+0x118854> │ │ │ │ @@ -287241,57 +287241,57 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq 125a70 <__cxa_atexit@plt+0x118838> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [r1], #-2900 @ 0xfffff4ac │ │ │ │ + strbeq r5, [r1], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 40124c <__cxa_atexit@plt+0x3f4014> │ │ │ │ + b 40125c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125adc <__cxa_atexit@plt+0x1188a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 125ae4 <__cxa_atexit@plt+0x1188ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r5, [r1], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ - ldreq ip, [r1], #-2892 @ 0xfffff4b4 │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + ldreq sp, [r1], #-2892 @ 0xfffff4b4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 125bb8 <__cxa_atexit@plt+0x118980> │ │ │ │ @@ -287323,26 +287323,26 @@ │ │ │ │ str r5, [r2, #16] │ │ │ │ mov r5, r1 │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r2, #20] │ │ │ │ str r0, [r2, #24] │ │ │ │ str lr, [r2, #28] │ │ │ │ str r2, [r2, #32] │ │ │ │ - b 401b14 <__cxa_atexit@plt+0x3f48dc> │ │ │ │ + b 401c1c <__cxa_atexit@plt+0x3f49e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq ip, [r1], #-2688 @ 0xfffff580 │ │ │ │ + ldreq sp, [r1], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -287363,16 +287363,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq ip, [r1], #-2612 @ 0xfffff5cc │ │ │ │ - ldreq ip, [r1], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq sp, [r1], #-2612 @ 0xfffff5cc │ │ │ │ + ldreq sp, [r1], #-2580 @ 0xfffff5ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -287396,52 +287396,52 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - ldreq ip, [r1], #-2480 @ 0xfffff650 │ │ │ │ - ldreq ip, [r1], #-2436 @ 0xfffff67c │ │ │ │ + ldreq sp, [r1], #-2480 @ 0xfffff650 │ │ │ │ + ldreq sp, [r1], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 125d14 <__cxa_atexit@plt+0x118adc> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401b14 <__cxa_atexit@plt+0x3f48dc> │ │ │ │ + b 401c1c <__cxa_atexit@plt+0x3f49e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #-2408 @ 0xfffff698 │ │ │ │ + ldreq sp, [r1], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 125d5c <__cxa_atexit@plt+0x118b24> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401b1c <__cxa_atexit@plt+0x3f48e4> │ │ │ │ + b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #-2264 @ 0xfffff728 │ │ │ │ + ldreq sp, [r1], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -287451,51 +287451,51 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ b 12557c <__cxa_atexit@plt+0x118344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #-2252 @ 0xfffff734 │ │ │ │ + ldreq sp, [r1], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 125dec <__cxa_atexit@plt+0x118bb4> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401b24 <__cxa_atexit@plt+0x3f48ec> │ │ │ │ + b 401c2c <__cxa_atexit@plt+0x3f49f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #-2168 @ 0xfffff788 │ │ │ │ + ldreq sp, [r1], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 125e34 <__cxa_atexit@plt+0x118bfc> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 401b2c <__cxa_atexit@plt+0x3f48f4> │ │ │ │ + b 401c34 <__cxa_atexit@plt+0x3f49fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq sp, [r1], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125e80 <__cxa_atexit@plt+0x118c48> │ │ │ │ ldr r2, [pc, #36] @ 125e88 <__cxa_atexit@plt+0x118c50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -287504,16 +287504,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 131920 <__cxa_atexit@plt+0x1246e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1], #-1848 @ 0xfffff8c8 │ │ │ │ - strbeq r4, [r1], #-3780 @ 0xfffff13c │ │ │ │ + strbeq r5, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ + strbeq r5, [r1], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -287570,36 +287570,36 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbeq r4, [r1], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq r5, [r1], #-3636 @ 0xfffff1cc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldreq ip, [r1], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq ip, [r1], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq sp, [r1], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq sp, [r1], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125fd8 <__cxa_atexit@plt+0x118da0> │ │ │ │ ldr r2, [pc, #36] @ 125fe0 <__cxa_atexit@plt+0x118da8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 125fe4 <__cxa_atexit@plt+0x118dac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1], #-1504 @ 0xfffffa20 │ │ │ │ - strbeq r4, [r1], #-2480 @ 0xfffff650 │ │ │ │ + strbeq r5, [r1], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq r5, [r1], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 126048 <__cxa_atexit@plt+0x118e10> │ │ │ │ ldr r2, [pc, #92] @ 126064 <__cxa_atexit@plt+0x118e2c> │ │ │ │ @@ -287611,29 +287611,29 @@ │ │ │ │ bhi 126054 <__cxa_atexit@plt+0x118e1c> │ │ │ │ ldr r3, [pc, #68] @ 126068 <__cxa_atexit@plt+0x118e30> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 126038 <__cxa_atexit@plt+0x118e00> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12606c <__cxa_atexit@plt+0x118e34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1], #-1428 @ 0xfffffa6c │ │ │ │ + strbeq r5, [r1], #-1412 @ 0xfffffa7c │ │ │ │ @ instruction: 0xffff6310 │ │ │ │ - ldreq ip, [r1], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq sp, [r1], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1260bc <__cxa_atexit@plt+0x118e84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1260c4 <__cxa_atexit@plt+0x118e8c> │ │ │ │ @@ -287644,20 +287644,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1260cc <__cxa_atexit@plt+0x118e94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1], #-1292 @ 0xfffffaf4 │ │ │ │ - strbeq r4, [r1], #-1332 @ 0xfffffacc │ │ │ │ - strbeq r4, [r1], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq r5, [r1], #-1276 @ 0xfffffb04 │ │ │ │ + strbeq r5, [r1], #-1316 @ 0xfffffadc │ │ │ │ + strbeq r5, [r1], #-1472 @ 0xfffffa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126104 <__cxa_atexit@plt+0x118ecc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -287665,31 +287665,31 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 12615c <__cxa_atexit@plt+0x118f24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1], #-1192 @ 0xfffffb58 │ │ │ │ + strbeq r5, [r1], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126144 <__cxa_atexit@plt+0x118f0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12614c <__cxa_atexit@plt+0x118f14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1], #-1128 @ 0xfffffb98 │ │ │ │ + strbeq r5, [r1], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12621c <__cxa_atexit@plt+0x118fe4> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -287726,32 +287726,32 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #16]! │ │ │ │ stmdb r5, {r0, r6} │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ mov r8, lr │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r0 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbeq r4, [r1], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r5, [r1], #-1804 @ 0xfffff8f4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1262cc <__cxa_atexit@plt+0x119094> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -287776,25 +287776,25 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r6, sl │ │ │ │ str lr, [r1, #16]! │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq r4, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ + strbeq r5, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12637c <__cxa_atexit@plt+0x119144> │ │ │ │ @@ -287830,15 +287830,15 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbeq r4, [r1], #-612 @ 0xfffffd9c │ │ │ │ + strbeq r5, [r1], #-596 @ 0xfffffdac │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12641c <__cxa_atexit@plt+0x1191e4> │ │ │ │ @@ -287869,16 +287869,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - strbeq r4, [r1], #-436 @ 0xfffffe4c │ │ │ │ - strbeq r4, [r1], #-640 @ 0xfffffd80 │ │ │ │ + strbeq r5, [r1], #-420 @ 0xfffffe5c │ │ │ │ + strbeq r5, [r1], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12648c <__cxa_atexit@plt+0x119254> │ │ │ │ ldr r2, [pc, #52] @ 126494 <__cxa_atexit@plt+0x11925c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -287892,22 +287892,22 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, r8, lr} │ │ │ │ b 12c21c <__cxa_atexit@plt+0x11efe4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r4, [r1], #-296 @ 0xfffffed8 │ │ │ │ + strbeq r5, [r1], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1264b8 <__cxa_atexit@plt+0x119280> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287923,29 +287923,29 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 126548 <__cxa_atexit@plt+0x119310> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ - strbeq r4, [r1], #-920 @ 0xfffffc68 │ │ │ │ - ldreq ip, [r1], #-368 @ 0xfffffe90 │ │ │ │ + b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + strbeq r5, [r1], #-904 @ 0xfffffc78 │ │ │ │ + ldreq sp, [r1], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1265b8 <__cxa_atexit@plt+0x119380> │ │ │ │ @@ -287975,17 +287975,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1265e4 <__cxa_atexit@plt+0x1193ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff5cc0 │ │ │ │ - ldreq fp, [r1], #-3948 @ 0xfffff094 │ │ │ │ - ldreq ip, [r1], #-268 @ 0xfffffef4 │ │ │ │ - ldreq ip, [r1], #-212 @ 0xffffff2c │ │ │ │ + ldreq ip, [r1], #-3948 @ 0xfffff094 │ │ │ │ + ldreq sp, [r1], #-268 @ 0xfffffef4 │ │ │ │ + ldreq sp, [r1], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12667c <__cxa_atexit@plt+0x119444> │ │ │ │ @@ -288018,26 +288018,26 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - strbeq r4, [r1], #-692 @ 0xfffffd4c │ │ │ │ - strbeq r4, [r1], #-16 │ │ │ │ - strbeq r3, [r1], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r5, [r1], #-676 @ 0xfffffd5c │ │ │ │ + strbeq r5, [r1], #-0 │ │ │ │ + strbeq r4, [r1], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1266bc <__cxa_atexit@plt+0x119484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1], #-3816 @ 0xfffff118 │ │ │ │ + strbeq r4, [r1], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12672c <__cxa_atexit@plt+0x1194f4> │ │ │ │ @@ -288052,39 +288052,39 @@ │ │ │ │ bhi 126740 <__cxa_atexit@plt+0x119508> │ │ │ │ ldr r3, [pc, #80] @ 126758 <__cxa_atexit@plt+0x119520> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12671c <__cxa_atexit@plt+0x1194e4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 126760 <__cxa_atexit@plt+0x119528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12675c <__cxa_atexit@plt+0x119524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r1], #-4084 @ 0xfffff00c │ │ │ │ - strbeq r3, [r1], #-3980 @ 0xfffff074 │ │ │ │ + ldreq ip, [r1], #-4084 @ 0xfffff00c │ │ │ │ + strbeq r4, [r1], #-3964 @ 0xfffff084 │ │ │ │ @ instruction: 0xffff5bbc │ │ │ │ - ldreq fp, [r1], #-3580 @ 0xfffff204 │ │ │ │ - ldreq fp, [r1], #-4004 @ 0xfffff05c │ │ │ │ + ldreq ip, [r1], #-3580 @ 0xfffff204 │ │ │ │ + ldreq ip, [r1], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 401afc <__cxa_atexit@plt+0x3f48c4> │ │ │ │ + b 401c04 <__cxa_atexit@plt+0x3f49cc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -288105,15 +288105,15 @@ │ │ │ │ bhi 126824 <__cxa_atexit@plt+0x1195ec> │ │ │ │ ldr r3, [pc, #96] @ 12683c <__cxa_atexit@plt+0x119604> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1267f0 <__cxa_atexit@plt+0x1195b8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 126810 <__cxa_atexit@plt+0x1195d8> │ │ │ │ mov r7, #8 │ │ │ │ @@ -288124,19 +288124,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 126840 <__cxa_atexit@plt+0x119608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r3, [r1], #-3776 @ 0xfffff140 │ │ │ │ + strbeq r4, [r1], #-3760 @ 0xfffff150 │ │ │ │ @ instruction: 0xffff5ae8 │ │ │ │ - ldreq fp, [r1], #-3352 @ 0xfffff2e8 │ │ │ │ - ldreq fp, [r1], #-3780 @ 0xfffff13c │ │ │ │ - ldreq fp, [r1], #-3704 @ 0xfffff188 │ │ │ │ + ldreq ip, [r1], #-3352 @ 0xfffff2e8 │ │ │ │ + ldreq ip, [r1], #-3780 @ 0xfffff13c │ │ │ │ + ldreq ip, [r1], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1268b4 <__cxa_atexit@plt+0x11967c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288154,32 +288154,32 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r1, r5} │ │ │ │ ldr r5, [pc, #52] @ 1268dc <__cxa_atexit@plt+0x1196a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40137c <__cxa_atexit@plt+0x3f4144> │ │ │ │ + b 4013cc <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ - strbeq r3, [r1], #-3364 @ 0xfffff2dc │ │ │ │ - strbeq r3, [r1], #-3352 @ 0xfffff2e8 │ │ │ │ - strbeq r4, [r1], #-208 @ 0xffffff30 │ │ │ │ + strbeq r4, [r1], #-3340 @ 0xfffff2f4 │ │ │ │ + strbeq r4, [r1], #-3348 @ 0xfffff2ec │ │ │ │ + strbeq r4, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ + strbeq r5, [r1], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 401544 <__cxa_atexit@plt+0x3f430c> │ │ │ │ + b 4015e4 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 126998 <__cxa_atexit@plt+0x119760> │ │ │ │ @@ -288207,15 +288207,15 @@ │ │ │ │ bhi 1269b4 <__cxa_atexit@plt+0x11977c> │ │ │ │ ldr r3, [pc, #92] @ 1269d0 <__cxa_atexit@plt+0x119798> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 126988 <__cxa_atexit@plt+0x119750> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 1269a8 <__cxa_atexit@plt+0x119770> │ │ │ │ mov r5, #8 │ │ │ │ @@ -288224,19 +288224,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1269d4 <__cxa_atexit@plt+0x11979c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r3, [r1], #-3172 @ 0xfffff39c │ │ │ │ - strbeq r3, [r1], #-3368 @ 0xfffff2d8 │ │ │ │ + strbeq r4, [r1], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq r4, [r1], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0xffff5950 │ │ │ │ - ldreq fp, [r1], #-2952 @ 0xfffff478 │ │ │ │ - ldreq fp, [r1], #-3300 @ 0xfffff31c │ │ │ │ + ldreq ip, [r1], #-2952 @ 0xfffff478 │ │ │ │ + ldreq ip, [r1], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -288297,39 +288297,39 @@ │ │ │ │ ldr r7, [pc, #32] @ 126af8 <__cxa_atexit@plt+0x1198c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r3, [r1], #-3096 @ 0xfffff3e8 │ │ │ │ - strbeq r3, [r1], #-2920 @ 0xfffff498 │ │ │ │ + strbeq r4, [r1], #-3080 @ 0xfffff3f8 │ │ │ │ + strbeq r4, [r1], #-2904 @ 0xfffff4a8 │ │ │ │ @ instruction: 0xffff57cc │ │ │ │ - ldreq fp, [r1], #-2664 @ 0xfffff598 │ │ │ │ - ldreq fp, [r1], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq ip, [r1], #-2664 @ 0xfffff598 │ │ │ │ + ldreq ip, [r1], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 126b24 <__cxa_atexit@plt+0x1198ec> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - strbeq r3, [r1], #-3516 @ 0xfffff244 │ │ │ │ + strbeq r4, [r1], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 126b4c <__cxa_atexit@plt+0x119914> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401304 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ - strbeq r3, [r1], #-2684 @ 0xfffff584 │ │ │ │ + b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ + strbeq r4, [r1], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -288350,15 +288350,15 @@ │ │ │ │ bhi 126bf8 <__cxa_atexit@plt+0x1199c0> │ │ │ │ ldr r3, [pc, #96] @ 126c10 <__cxa_atexit@plt+0x1199d8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 126bc4 <__cxa_atexit@plt+0x11998c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 126be4 <__cxa_atexit@plt+0x1199ac> │ │ │ │ mov r7, #8 │ │ │ │ @@ -288369,18 +288369,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 126c14 <__cxa_atexit@plt+0x1199dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r3, [r1], #-2796 @ 0xfffff514 │ │ │ │ + strbeq r4, [r1], #-2780 @ 0xfffff524 │ │ │ │ @ instruction: 0xffff5714 │ │ │ │ - ldreq fp, [r1], #-2372 @ 0xfffff6bc │ │ │ │ - ldreq fp, [r1], #-2812 @ 0xfffff504 │ │ │ │ + ldreq ip, [r1], #-2372 @ 0xfffff6bc │ │ │ │ + ldreq ip, [r1], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -288388,36 +288388,36 @@ │ │ │ │ ldr r3, [pc, #40] @ 126c6c <__cxa_atexit@plt+0x119a34> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 126c70 <__cxa_atexit@plt+0x119a38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401304 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ + b 40132c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r3, [r1], #-2408 @ 0xfffff698 │ │ │ │ + strbeq r4, [r1], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 126ca8 <__cxa_atexit@plt+0x119a70> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 126cac <__cxa_atexit@plt+0x119a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ - strbeq r3, [r1], #-2308 @ 0xfffff6fc │ │ │ │ + strbeq r4, [r1], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r4, [r1], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -288438,15 +288438,15 @@ │ │ │ │ bhi 126d58 <__cxa_atexit@plt+0x119b20> │ │ │ │ ldr r3, [pc, #96] @ 126d70 <__cxa_atexit@plt+0x119b38> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 126d24 <__cxa_atexit@plt+0x119aec> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 126d44 <__cxa_atexit@plt+0x119b0c> │ │ │ │ mov r7, #8 │ │ │ │ @@ -288457,19 +288457,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 126d74 <__cxa_atexit@plt+0x119b3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r3, [r1], #-2444 @ 0xfffff674 │ │ │ │ + strbeq r4, [r1], #-2428 @ 0xfffff684 │ │ │ │ @ instruction: 0xffff55b4 │ │ │ │ - ldreq fp, [r1], #-2020 @ 0xfffff81c │ │ │ │ - ldreq fp, [r1], #-2464 @ 0xfffff660 │ │ │ │ - ldreq fp, [r1], #-2440 @ 0xfffff678 │ │ │ │ + ldreq ip, [r1], #-2020 @ 0xfffff81c │ │ │ │ + ldreq ip, [r1], #-2464 @ 0xfffff660 │ │ │ │ + ldreq ip, [r1], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 126df4 <__cxa_atexit@plt+0x119bbc> │ │ │ │ ldr r2, [pc, #112] @ 126e10 <__cxa_atexit@plt+0x119bd8> │ │ │ │ @@ -288486,31 +288486,31 @@ │ │ │ │ bhi 126e00 <__cxa_atexit@plt+0x119bc8> │ │ │ │ ldr r3, [pc, #76] @ 126e1c <__cxa_atexit@plt+0x119be4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 126de4 <__cxa_atexit@plt+0x119bac> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 126e20 <__cxa_atexit@plt+0x119be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1], #-2044 @ 0xfffff804 │ │ │ │ - strbeq r3, [r1], #-2072 @ 0xfffff7e8 │ │ │ │ - strbeq r3, [r1], #-2248 @ 0xfffff738 │ │ │ │ + strbeq r4, [r1], #-2028 @ 0xfffff814 │ │ │ │ + strbeq r4, [r1], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r4, [r1], #-2232 @ 0xfffff748 │ │ │ │ @ instruction: 0xffff54f4 │ │ │ │ - ldreq fp, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ + ldreq ip, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 126ea4 <__cxa_atexit@plt+0x119c6c> │ │ │ │ @@ -288546,30 +288546,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 126ed0 <__cxa_atexit@plt+0x119c98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff53e0 │ │ │ │ - ldreq fp, [r1], #-2136 @ 0xfffff7a8 │ │ │ │ - ldreq fp, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq ip, [r1], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq ip, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 126f04 <__cxa_atexit@plt+0x119ccc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 126f08 <__cxa_atexit@plt+0x119cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq fp, [r1], #-2056 @ 0xfffff7f8 │ │ │ │ - strbeq r3, [r1], #-2524 @ 0xfffff624 │ │ │ │ - ldreq fp, [r1], #-2040 @ 0xfffff808 │ │ │ │ + ldreq ip, [r1], #-2056 @ 0xfffff7f8 │ │ │ │ + strbeq r4, [r1], #-2508 @ 0xfffff634 │ │ │ │ + ldreq ip, [r1], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 126f84 <__cxa_atexit@plt+0x119d4c> │ │ │ │ ldr r2, [pc, #112] @ 126fa0 <__cxa_atexit@plt+0x119d68> │ │ │ │ @@ -288586,32 +288586,32 @@ │ │ │ │ bhi 126f90 <__cxa_atexit@plt+0x119d58> │ │ │ │ ldr r3, [pc, #76] @ 126fac <__cxa_atexit@plt+0x119d74> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 126f74 <__cxa_atexit@plt+0x119d3c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 126fb0 <__cxa_atexit@plt+0x119d78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1], #-1644 @ 0xfffff994 │ │ │ │ - strbeq r3, [r1], #-1672 @ 0xfffff978 │ │ │ │ - strbeq r3, [r1], #-1848 @ 0xfffff8c8 │ │ │ │ + strbeq r4, [r1], #-1628 @ 0xfffff9a4 │ │ │ │ + strbeq r4, [r1], #-1656 @ 0xfffff988 │ │ │ │ + strbeq r4, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ @ instruction: 0xffff5364 │ │ │ │ - ldreq fp, [r1], #-1452 @ 0xfffffa54 │ │ │ │ - ldreq fp, [r1], #-1884 @ 0xfffff8a4 │ │ │ │ + ldreq ip, [r1], #-1452 @ 0xfffffa54 │ │ │ │ + ldreq ip, [r1], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 127040 <__cxa_atexit@plt+0x119e08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288648,30 +288648,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff5254 │ │ │ │ - strbeq r3, [r1], #-1436 @ 0xfffffa64 │ │ │ │ - ldreq fp, [r1], #-1668 @ 0xfffff97c │ │ │ │ + strbeq r4, [r1], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq ip, [r1], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12709c <__cxa_atexit@plt+0x119e64> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 1270a0 <__cxa_atexit@plt+0x119e68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq fp, [r1], #-1648 @ 0xfffff990 │ │ │ │ - strbeq r3, [r1], #-2116 @ 0xfffff7bc │ │ │ │ - ldreq fp, [r1], #-1640 @ 0xfffff998 │ │ │ │ + ldreq ip, [r1], #-1648 @ 0xfffff990 │ │ │ │ + strbeq r4, [r1], #-2100 @ 0xfffff7cc │ │ │ │ + ldreq ip, [r1], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -288716,25 +288716,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 127178 <__cxa_atexit@plt+0x119f40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffff5140 │ │ │ │ - ldreq fp, [r1], #-988 @ 0xfffffc24 │ │ │ │ - ldreq fp, [r1], #-1488 @ 0xfffffa30 │ │ │ │ + ldreq ip, [r1], #-988 @ 0xfffffc24 │ │ │ │ + ldreq ip, [r1], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12719c <__cxa_atexit@plt+0x119f64> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ b 12c3ec <__cxa_atexit@plt+0x11f1b4> │ │ │ │ - strbeq r3, [r1], #-1256 @ 0xfffffb18 │ │ │ │ - ldreq fp, [r1], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r4, [r1], #-1240 @ 0xfffffb28 │ │ │ │ + ldreq ip, [r1], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127218 <__cxa_atexit@plt+0x119fe0> │ │ │ │ ldr r2, [pc, #112] @ 127234 <__cxa_atexit@plt+0x119ffc> │ │ │ │ @@ -288751,32 +288751,32 @@ │ │ │ │ bhi 127224 <__cxa_atexit@plt+0x119fec> │ │ │ │ ldr r3, [pc, #76] @ 127240 <__cxa_atexit@plt+0x11a008> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 127208 <__cxa_atexit@plt+0x119fd0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 127244 <__cxa_atexit@plt+0x11a00c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1], #-984 @ 0xfffffc28 │ │ │ │ - strbeq r3, [r1], #-1012 @ 0xfffffc0c │ │ │ │ - strbeq r3, [r1], #-1188 @ 0xfffffb5c │ │ │ │ + strbeq r4, [r1], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r4, [r1], #-996 @ 0xfffffc1c │ │ │ │ + strbeq r4, [r1], #-1172 @ 0xfffffb6c │ │ │ │ @ instruction: 0xffff50d0 │ │ │ │ - ldreq fp, [r1], #-792 @ 0xfffffce8 │ │ │ │ - ldreq fp, [r1], #-1224 @ 0xfffffb38 │ │ │ │ + ldreq ip, [r1], #-792 @ 0xfffffce8 │ │ │ │ + ldreq ip, [r1], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1272c0 <__cxa_atexit@plt+0x11a088> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288805,19 +288805,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r1], #-1140 @ 0xfffffb8c │ │ │ │ - strbeq r3, [r1], #-788 @ 0xfffffcec │ │ │ │ + ldreq ip, [r1], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r4, [r1], #-772 @ 0xfffffcfc │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq r3, [r1], #-1584 @ 0xfffff9d0 │ │ │ │ - ldreq fp, [r1], #-1060 @ 0xfffffbdc │ │ │ │ + strbeq r4, [r1], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq ip, [r1], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12735c <__cxa_atexit@plt+0x11a124> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288845,17 +288845,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq r3, [r1], #-624 @ 0xfffffd90 │ │ │ │ - strbeq r3, [r1], #-828 @ 0xfffffcc4 │ │ │ │ - ldreq fp, [r1], #-948 @ 0xfffffc4c │ │ │ │ + strbeq r4, [r1], #-608 @ 0xfffffda0 │ │ │ │ + strbeq r4, [r1], #-812 @ 0xfffffcd4 │ │ │ │ + ldreq ip, [r1], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1273e4 <__cxa_atexit@plt+0x11a1ac> │ │ │ │ ldr r3, [pc, #76] @ 1273f4 <__cxa_atexit@plt+0x11a1bc> │ │ │ │ @@ -288877,16 +288877,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1273fc <__cxa_atexit@plt+0x11a1c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff4e98 │ │ │ │ - ldreq fp, [r1], #-868 @ 0xfffffc9c │ │ │ │ - ldreq fp, [r1], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq ip, [r1], #-868 @ 0xfffffc9c │ │ │ │ + ldreq ip, [r1], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12745c <__cxa_atexit@plt+0x11a224> │ │ │ │ @@ -288904,17 +288904,17 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq fp, [r1], #-768 @ 0xfffffd00 │ │ │ │ + ldreq ip, [r1], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r3, [r1], #-1156 @ 0xfffffb7c │ │ │ │ + strbeq r4, [r1], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1274e8 <__cxa_atexit@plt+0x11a2b0> │ │ │ │ ldr r2, [pc, #112] @ 127504 <__cxa_atexit@plt+0x11a2cc> │ │ │ │ @@ -288931,32 +288931,32 @@ │ │ │ │ bhi 1274f4 <__cxa_atexit@plt+0x11a2bc> │ │ │ │ ldr r3, [pc, #76] @ 127510 <__cxa_atexit@plt+0x11a2d8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1274d8 <__cxa_atexit@plt+0x11a2a0> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 127514 <__cxa_atexit@plt+0x11a2dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1], #-264 @ 0xfffffef8 │ │ │ │ - strbeq r3, [r1], #-904 @ 0xfffffc78 │ │ │ │ - strbeq r3, [r1], #-468 @ 0xfffffe2c │ │ │ │ + strbeq r4, [r1], #-248 @ 0xffffff08 │ │ │ │ + strbeq r4, [r1], #-888 @ 0xfffffc88 │ │ │ │ + strbeq r4, [r1], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xffff4e70 │ │ │ │ - ldreq fp, [r1], #-76 @ 0xffffffb4 │ │ │ │ - ldreq fp, [r1], #-568 @ 0xfffffdc8 │ │ │ │ + ldreq ip, [r1], #-76 @ 0xffffffb4 │ │ │ │ + ldreq ip, [r1], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12759c <__cxa_atexit@plt+0x11a364> │ │ │ │ @@ -288992,29 +288992,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 1275c8 <__cxa_atexit@plt+0x11a390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff4ce8 │ │ │ │ - ldreq fp, [r1], #-440 @ 0xfffffe48 │ │ │ │ - ldreq fp, [r1], #-392 @ 0xfffffe78 │ │ │ │ + ldreq ip, [r1], #-440 @ 0xfffffe48 │ │ │ │ + ldreq ip, [r1], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1275fc <__cxa_atexit@plt+0x11a3c4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 127600 <__cxa_atexit@plt+0x11a3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq fp, [r1], #-372 @ 0xfffffe8c │ │ │ │ - strbeq r3, [r1], #-740 @ 0xfffffd1c │ │ │ │ + ldreq ip, [r1], #-372 @ 0xfffffe8c │ │ │ │ + strbeq r4, [r1], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127678 <__cxa_atexit@plt+0x11a440> │ │ │ │ ldr r2, [pc, #112] @ 127694 <__cxa_atexit@plt+0x11a45c> │ │ │ │ @@ -289031,32 +289031,32 @@ │ │ │ │ bhi 127684 <__cxa_atexit@plt+0x11a44c> │ │ │ │ ldr r3, [pc, #76] @ 1276a0 <__cxa_atexit@plt+0x11a468> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 127668 <__cxa_atexit@plt+0x11a430> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1276a4 <__cxa_atexit@plt+0x11a46c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-3960 @ 0xfffff088 │ │ │ │ - strbeq r3, [r1], #-504 @ 0xfffffe08 │ │ │ │ - strbeq r3, [r1], #-68 @ 0xffffffbc │ │ │ │ + strbeq r3, [r1], #-3944 @ 0xfffff098 │ │ │ │ + strbeq r4, [r1], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r4, [r1], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0xffff4ce0 │ │ │ │ - ldreq sl, [r1], #-3772 @ 0xfffff144 │ │ │ │ - ldreq fp, [r1], #-196 @ 0xffffff3c │ │ │ │ + ldreq fp, [r1], #-3772 @ 0xfffff144 │ │ │ │ + ldreq ip, [r1], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12772c <__cxa_atexit@plt+0x11a4f4> │ │ │ │ @@ -289092,30 +289092,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 127758 <__cxa_atexit@plt+0x11a520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff4b58 │ │ │ │ - ldreq fp, [r1], #-68 @ 0xffffffbc │ │ │ │ - ldreq fp, [r1], #-20 @ 0xffffffec │ │ │ │ + ldreq ip, [r1], #-68 @ 0xffffffbc │ │ │ │ + ldreq ip, [r1], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12778c <__cxa_atexit@plt+0x11a554> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 127790 <__cxa_atexit@plt+0x11a558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq fp, [r1], #-0 │ │ │ │ - strbeq r3, [r1], #-340 @ 0xfffffeac │ │ │ │ - ldreq fp, [r1], #-12 │ │ │ │ + ldreq ip, [r1], #-0 │ │ │ │ + strbeq r4, [r1], #-324 @ 0xfffffebc │ │ │ │ + ldreq ip, [r1], #-12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12780c <__cxa_atexit@plt+0x11a5d4> │ │ │ │ ldr r2, [pc, #112] @ 127828 <__cxa_atexit@plt+0x11a5f0> │ │ │ │ @@ -289132,31 +289132,31 @@ │ │ │ │ bhi 127818 <__cxa_atexit@plt+0x11a5e0> │ │ │ │ ldr r3, [pc, #76] @ 127834 <__cxa_atexit@plt+0x11a5fc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1277fc <__cxa_atexit@plt+0x11a5c4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 127838 <__cxa_atexit@plt+0x11a600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-3556 @ 0xfffff21c │ │ │ │ - strbeq r3, [r1], #-1400 @ 0xfffffa88 │ │ │ │ - strbeq r2, [r1], #-3760 @ 0xfffff150 │ │ │ │ + strbeq r3, [r1], #-3540 @ 0xfffff22c │ │ │ │ + strbeq r4, [r1], #-1384 @ 0xfffffa98 │ │ │ │ + strbeq r3, [r1], #-3744 @ 0xfffff160 │ │ │ │ @ instruction: 0xffff4adc │ │ │ │ - ldreq sl, [r1], #-3364 @ 0xfffff2dc │ │ │ │ + ldreq fp, [r1], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1278bc <__cxa_atexit@plt+0x11a684> │ │ │ │ @@ -289192,30 +289192,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 1278e8 <__cxa_atexit@plt+0x11a6b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff49c8 │ │ │ │ - ldreq sl, [r1], #-3804 @ 0xfffff124 │ │ │ │ - ldreq sl, [r1], #-3744 @ 0xfffff160 │ │ │ │ + ldreq fp, [r1], #-3804 @ 0xfffff124 │ │ │ │ + ldreq fp, [r1], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12791c <__cxa_atexit@plt+0x11a6e4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 127920 <__cxa_atexit@plt+0x11a6e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq sl, [r1], #-3724 @ 0xfffff174 │ │ │ │ - strbeq r2, [r1], #-4036 @ 0xfffff03c │ │ │ │ - ldreq sl, [r1], #-3756 @ 0xfffff154 │ │ │ │ + ldreq fp, [r1], #-3724 @ 0xfffff174 │ │ │ │ + strbeq r3, [r1], #-4020 @ 0xfffff04c │ │ │ │ + ldreq fp, [r1], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12799c <__cxa_atexit@plt+0x11a764> │ │ │ │ ldr r2, [pc, #112] @ 1279b8 <__cxa_atexit@plt+0x11a780> │ │ │ │ @@ -289232,31 +289232,31 @@ │ │ │ │ bhi 1279a8 <__cxa_atexit@plt+0x11a770> │ │ │ │ ldr r3, [pc, #76] @ 1279c4 <__cxa_atexit@plt+0x11a78c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12798c <__cxa_atexit@plt+0x11a754> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1279c8 <__cxa_atexit@plt+0x11a790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-3156 @ 0xfffff3ac │ │ │ │ - strbeq r3, [r1], #-1004 @ 0xfffffc14 │ │ │ │ - strbeq r2, [r1], #-3360 @ 0xfffff2e0 │ │ │ │ + strbeq r3, [r1], #-3140 @ 0xfffff3bc │ │ │ │ + strbeq r4, [r1], #-988 @ 0xfffffc24 │ │ │ │ + strbeq r3, [r1], #-3344 @ 0xfffff2f0 │ │ │ │ @ instruction: 0xffff494c │ │ │ │ - ldreq sl, [r1], #-2964 @ 0xfffff46c │ │ │ │ + ldreq fp, [r1], #-2964 @ 0xfffff46c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 127a4c <__cxa_atexit@plt+0x11a814> │ │ │ │ @@ -289292,30 +289292,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 127a78 <__cxa_atexit@plt+0x11a840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff4838 │ │ │ │ - ldreq sl, [r1], #-3452 @ 0xfffff284 │ │ │ │ - ldreq sl, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq fp, [r1], #-3452 @ 0xfffff284 │ │ │ │ + ldreq fp, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 127aac <__cxa_atexit@plt+0x11a874> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 127ab0 <__cxa_atexit@plt+0x11a878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq sl, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ - strbeq r2, [r1], #-3636 @ 0xfffff1cc │ │ │ │ - ldreq sl, [r1], #-3404 @ 0xfffff2b4 │ │ │ │ + ldreq fp, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ + strbeq r3, [r1], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq fp, [r1], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127b2c <__cxa_atexit@plt+0x11a8f4> │ │ │ │ ldr r2, [pc, #112] @ 127b48 <__cxa_atexit@plt+0x11a910> │ │ │ │ @@ -289332,31 +289332,31 @@ │ │ │ │ bhi 127b38 <__cxa_atexit@plt+0x11a900> │ │ │ │ ldr r3, [pc, #76] @ 127b54 <__cxa_atexit@plt+0x11a91c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 127b1c <__cxa_atexit@plt+0x11a8e4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 127b58 <__cxa_atexit@plt+0x11a920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-2756 @ 0xfffff53c │ │ │ │ - strbeq r3, [r1], #-608 @ 0xfffffda0 │ │ │ │ - strbeq r2, [r1], #-2960 @ 0xfffff470 │ │ │ │ + strbeq r3, [r1], #-2740 @ 0xfffff54c │ │ │ │ + strbeq r4, [r1], #-592 @ 0xfffffdb0 │ │ │ │ + strbeq r3, [r1], #-2944 @ 0xfffff480 │ │ │ │ @ instruction: 0xffff47bc │ │ │ │ - ldreq sl, [r1], #-2564 @ 0xfffff5fc │ │ │ │ + ldreq fp, [r1], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 127bdc <__cxa_atexit@plt+0x11a9a4> │ │ │ │ @@ -289392,30 +289392,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 127c08 <__cxa_atexit@plt+0x11a9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff46a8 │ │ │ │ - ldreq sl, [r1], #-3100 @ 0xfffff3e4 │ │ │ │ - ldreq sl, [r1], #-3040 @ 0xfffff420 │ │ │ │ + ldreq fp, [r1], #-3100 @ 0xfffff3e4 │ │ │ │ + ldreq fp, [r1], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 127c3c <__cxa_atexit@plt+0x11aa04> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 127c40 <__cxa_atexit@plt+0x11aa08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq sl, [r1], #-3020 @ 0xfffff434 │ │ │ │ - strbeq r2, [r1], #-3236 @ 0xfffff35c │ │ │ │ - ldreq sl, [r1], #-3052 @ 0xfffff414 │ │ │ │ + ldreq fp, [r1], #-3020 @ 0xfffff434 │ │ │ │ + strbeq r3, [r1], #-3220 @ 0xfffff36c │ │ │ │ + ldreq fp, [r1], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127cbc <__cxa_atexit@plt+0x11aa84> │ │ │ │ ldr r2, [pc, #112] @ 127cd8 <__cxa_atexit@plt+0x11aaa0> │ │ │ │ @@ -289432,31 +289432,31 @@ │ │ │ │ bhi 127cc8 <__cxa_atexit@plt+0x11aa90> │ │ │ │ ldr r3, [pc, #76] @ 127ce4 <__cxa_atexit@plt+0x11aaac> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 127cac <__cxa_atexit@plt+0x11aa74> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 127ce8 <__cxa_atexit@plt+0x11aab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-2356 @ 0xfffff6cc │ │ │ │ - strbeq r3, [r1], #-212 @ 0xffffff2c │ │ │ │ - strbeq r2, [r1], #-2560 @ 0xfffff600 │ │ │ │ + strbeq r3, [r1], #-2340 @ 0xfffff6dc │ │ │ │ + strbeq r4, [r1], #-196 @ 0xffffff3c │ │ │ │ + strbeq r3, [r1], #-2544 @ 0xfffff610 │ │ │ │ @ instruction: 0xffff462c │ │ │ │ - ldreq sl, [r1], #-2164 @ 0xfffff78c │ │ │ │ + ldreq fp, [r1], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 127d6c <__cxa_atexit@plt+0x11ab34> │ │ │ │ @@ -289492,29 +289492,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 127d98 <__cxa_atexit@plt+0x11ab60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff4518 │ │ │ │ - ldreq sl, [r1], #-2748 @ 0xfffff544 │ │ │ │ - ldreq sl, [r1], #-2688 @ 0xfffff580 │ │ │ │ + ldreq fp, [r1], #-2748 @ 0xfffff544 │ │ │ │ + ldreq fp, [r1], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 127dcc <__cxa_atexit@plt+0x11ab94> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 127dd0 <__cxa_atexit@plt+0x11ab98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq sl, [r1], #-2668 @ 0xfffff594 │ │ │ │ - strbeq r2, [r1], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq fp, [r1], #-2668 @ 0xfffff594 │ │ │ │ + strbeq r3, [r1], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127e48 <__cxa_atexit@plt+0x11ac10> │ │ │ │ ldr r2, [pc, #112] @ 127e64 <__cxa_atexit@plt+0x11ac2c> │ │ │ │ @@ -289531,32 +289531,32 @@ │ │ │ │ bhi 127e54 <__cxa_atexit@plt+0x11ac1c> │ │ │ │ ldr r3, [pc, #76] @ 127e70 <__cxa_atexit@plt+0x11ac38> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 127e38 <__cxa_atexit@plt+0x11ac00> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 127e74 <__cxa_atexit@plt+0x11ac3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-1960 @ 0xfffff858 │ │ │ │ - strbeq r2, [r1], #-3916 @ 0xfffff0b4 │ │ │ │ - strbeq r2, [r1], #-2164 @ 0xfffff78c │ │ │ │ + strbeq r3, [r1], #-1944 @ 0xfffff868 │ │ │ │ + strbeq r3, [r1], #-3900 @ 0xfffff0c4 │ │ │ │ + strbeq r3, [r1], #-2148 @ 0xfffff79c │ │ │ │ @ instruction: 0xffff44a0 │ │ │ │ - ldreq sl, [r1], #-1768 @ 0xfffff918 │ │ │ │ - ldreq sl, [r1], #-2512 @ 0xfffff630 │ │ │ │ + ldreq fp, [r1], #-1768 @ 0xfffff918 │ │ │ │ + ldreq fp, [r1], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 127efc <__cxa_atexit@plt+0x11acc4> │ │ │ │ @@ -289592,29 +289592,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 127f28 <__cxa_atexit@plt+0x11acf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff4388 │ │ │ │ - ldreq sl, [r1], #-2384 @ 0xfffff6b0 │ │ │ │ - ldreq sl, [r1], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq fp, [r1], #-2384 @ 0xfffff6b0 │ │ │ │ + ldreq fp, [r1], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 127f5c <__cxa_atexit@plt+0x11ad24> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 127f60 <__cxa_atexit@plt+0x11ad28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq sl, [r1], #-2316 @ 0xfffff6f4 │ │ │ │ - strbeq r2, [r1], #-2436 @ 0xfffff67c │ │ │ │ + ldreq fp, [r1], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq r3, [r1], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127fd8 <__cxa_atexit@plt+0x11ada0> │ │ │ │ ldr r2, [pc, #112] @ 127ff4 <__cxa_atexit@plt+0x11adbc> │ │ │ │ @@ -289631,32 +289631,32 @@ │ │ │ │ bhi 127fe4 <__cxa_atexit@plt+0x11adac> │ │ │ │ ldr r3, [pc, #76] @ 128000 <__cxa_atexit@plt+0x11adc8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 127fc8 <__cxa_atexit@plt+0x11ad90> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 128004 <__cxa_atexit@plt+0x11adcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ - strbeq r2, [r1], #-3520 @ 0xfffff240 │ │ │ │ - strbeq r2, [r1], #-1764 @ 0xfffff91c │ │ │ │ + strbeq r3, [r1], #-1544 @ 0xfffff9f8 │ │ │ │ + strbeq r3, [r1], #-3504 @ 0xfffff250 │ │ │ │ + strbeq r3, [r1], #-1748 @ 0xfffff92c │ │ │ │ @ instruction: 0xffff4310 │ │ │ │ - ldreq sl, [r1], #-1368 @ 0xfffffaa8 │ │ │ │ - ldreq sl, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq fp, [r1], #-1368 @ 0xfffffaa8 │ │ │ │ + ldreq fp, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12808c <__cxa_atexit@plt+0x11ae54> │ │ │ │ @@ -289692,29 +289692,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 1280b8 <__cxa_atexit@plt+0x11ae80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff41f8 │ │ │ │ - ldreq sl, [r1], #-2012 @ 0xfffff824 │ │ │ │ - ldreq sl, [r1], #-1964 @ 0xfffff854 │ │ │ │ + ldreq fp, [r1], #-2012 @ 0xfffff824 │ │ │ │ + ldreq fp, [r1], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1280ec <__cxa_atexit@plt+0x11aeb4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 1280f0 <__cxa_atexit@plt+0x11aeb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq sl, [r1], #-1944 @ 0xfffff868 │ │ │ │ - strbeq r2, [r1], #-2036 @ 0xfffff80c │ │ │ │ + ldreq fp, [r1], #-1944 @ 0xfffff868 │ │ │ │ + strbeq r3, [r1], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 128168 <__cxa_atexit@plt+0x11af30> │ │ │ │ ldr r2, [pc, #112] @ 128184 <__cxa_atexit@plt+0x11af4c> │ │ │ │ @@ -289731,32 +289731,32 @@ │ │ │ │ bhi 128174 <__cxa_atexit@plt+0x11af3c> │ │ │ │ ldr r3, [pc, #76] @ 128190 <__cxa_atexit@plt+0x11af58> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 128158 <__cxa_atexit@plt+0x11af20> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 128194 <__cxa_atexit@plt+0x11af5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-1160 @ 0xfffffb78 │ │ │ │ - strbeq r2, [r1], #-3124 @ 0xfffff3cc │ │ │ │ - strbeq r2, [r1], #-1364 @ 0xfffffaac │ │ │ │ + strbeq r3, [r1], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq r3, [r1], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq r3, [r1], #-1348 @ 0xfffffabc │ │ │ │ @ instruction: 0xffff4180 │ │ │ │ - ldreq sl, [r1], #-968 @ 0xfffffc38 │ │ │ │ - ldreq sl, [r1], #-1768 @ 0xfffff918 │ │ │ │ + ldreq fp, [r1], #-968 @ 0xfffffc38 │ │ │ │ + ldreq fp, [r1], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12821c <__cxa_atexit@plt+0x11afe4> │ │ │ │ @@ -289792,29 +289792,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 128248 <__cxa_atexit@plt+0x11b010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff4068 │ │ │ │ - ldreq sl, [r1], #-1640 @ 0xfffff998 │ │ │ │ - ldreq sl, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ + ldreq fp, [r1], #-1640 @ 0xfffff998 │ │ │ │ + ldreq fp, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12827c <__cxa_atexit@plt+0x11b044> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 128280 <__cxa_atexit@plt+0x11b048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ - ldreq sl, [r1], #-1572 @ 0xfffff9dc │ │ │ │ - strbeq r2, [r1], #-1636 @ 0xfffff99c │ │ │ │ + ldreq fp, [r1], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r3, [r1], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1282d8 <__cxa_atexit@plt+0x11b0a0> │ │ │ │ @@ -289867,16 +289867,16 @@ │ │ │ │ addls r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r2, [r1], #-1236 @ 0xfffffb2c │ │ │ │ - strbeq r2, [r1], #-628 @ 0xfffffd8c │ │ │ │ + strbeq r3, [r1], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq r3, [r1], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r3, r7 │ │ │ │ bcs 1283a8 <__cxa_atexit@plt+0x11b170> │ │ │ │ ldr r7, [pc, #84] @ 1283f0 <__cxa_atexit@plt+0x11b1b8> │ │ │ │ @@ -289897,28 +289897,28 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ addls r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r2, [r1], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq r2, [r1], #-504 @ 0xfffffe08 │ │ │ │ + strbeq r3, [r1], #-1096 @ 0xfffffbb8 │ │ │ │ + strbeq r3, [r1], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #16] @ 128420 <__cxa_atexit@plt+0x11b1e8> │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ addls r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r1], #-1044 @ 0xfffffbec │ │ │ │ + strbeq r3, [r1], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -289940,15 +289940,15 @@ │ │ │ │ bhi 1284d0 <__cxa_atexit@plt+0x11b298> │ │ │ │ ldr r3, [pc, #96] @ 1284e8 <__cxa_atexit@plt+0x11b2b0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12849c <__cxa_atexit@plt+0x11b264> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 1284bc <__cxa_atexit@plt+0x11b284> │ │ │ │ mov r7, #12 │ │ │ │ @@ -289959,19 +289959,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1284ec <__cxa_atexit@plt+0x11b2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq r2, [r1], #-536 @ 0xfffffde8 │ │ │ │ + strbeq r3, [r1], #-520 @ 0xfffffdf8 │ │ │ │ @ instruction: 0xffff3e3c │ │ │ │ - ldreq sl, [r1], #-108 @ 0xffffff94 │ │ │ │ - ldreq sl, [r1], #-988 @ 0xfffffc24 │ │ │ │ - ldreq sl, [r1], #-1124 @ 0xfffffb9c │ │ │ │ + ldreq fp, [r1], #-108 @ 0xffffff94 │ │ │ │ + ldreq fp, [r1], #-988 @ 0xfffffc24 │ │ │ │ + ldreq fp, [r1], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 128554 <__cxa_atexit@plt+0x11b31c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -289984,22 +289984,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 401214 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + b 401224 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-1032 @ 0xfffffbf8 │ │ │ │ - ldreq sl, [r1], #-1048 @ 0xfffffbe8 │ │ │ │ - strbeq r2, [r1], #-84 @ 0xffffffac │ │ │ │ + ldreq fp, [r1], #-1032 @ 0xfffffbf8 │ │ │ │ + ldreq fp, [r1], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq r3, [r1], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1285e0 <__cxa_atexit@plt+0x11b3a8> │ │ │ │ ldr r3, [pc, #104] @ 1285f0 <__cxa_atexit@plt+0x11b3b8> │ │ │ │ @@ -290027,17 +290027,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1285fc <__cxa_atexit@plt+0x11b3c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r1, [r1], #-4032 @ 0xfffff040 │ │ │ │ - strbeq r2, [r1], #-636 @ 0xfffffd84 │ │ │ │ - ldreq sl, [r1], #-992 @ 0xfffffc20 │ │ │ │ + strbeq r2, [r1], #-4016 @ 0xfffff050 │ │ │ │ + strbeq r3, [r1], #-620 @ 0xfffffd94 │ │ │ │ + ldreq fp, [r1], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #47 @ 0x2f │ │ │ │ bls 128630 <__cxa_atexit@plt+0x11b3f8> │ │ │ │ ldr r3, [pc, #44] @ 128648 <__cxa_atexit@plt+0x11b410> │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ @@ -290047,16 +290047,16 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 128644 <__cxa_atexit@plt+0x11b40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r1], #-3932 @ 0xfffff0a4 │ │ │ │ - strbeq r2, [r1], #-520 @ 0xfffffdf8 │ │ │ │ + strbeq r2, [r1], #-3916 @ 0xfffff0b4 │ │ │ │ + strbeq r3, [r1], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128698 <__cxa_atexit@plt+0x11b460> │ │ │ │ ldr r2, [pc, #56] @ 1286a0 <__cxa_atexit@plt+0x11b468> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290067,20 +290067,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1286a8 <__cxa_atexit@plt+0x11b470> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-580 @ 0xfffffdbc │ │ │ │ - strbeq r1, [r1], #-3876 @ 0xfffff0dc │ │ │ │ - strbeq r1, [r1], #-4088 @ 0xfffff008 │ │ │ │ + ldreq fp, [r1], #-580 @ 0xfffffdbc │ │ │ │ + strbeq r2, [r1], #-3860 @ 0xfffff0ec │ │ │ │ + strbeq r2, [r1], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1286f8 <__cxa_atexit@plt+0x11b4c0> │ │ │ │ ldr r2, [pc, #56] @ 128700 <__cxa_atexit@plt+0x11b4c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290091,20 +290091,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128708 <__cxa_atexit@plt+0x11b4d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-476 @ 0xfffffe24 │ │ │ │ - strbeq r1, [r1], #-3780 @ 0xfffff13c │ │ │ │ - strbeq r1, [r1], #-3992 @ 0xfffff068 │ │ │ │ + ldreq fp, [r1], #-476 @ 0xfffffe24 │ │ │ │ + strbeq r2, [r1], #-3764 @ 0xfffff14c │ │ │ │ + strbeq r2, [r1], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128758 <__cxa_atexit@plt+0x11b520> │ │ │ │ ldr r2, [pc, #56] @ 128760 <__cxa_atexit@plt+0x11b528> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290115,20 +290115,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128768 <__cxa_atexit@plt+0x11b530> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-596 @ 0xfffffdac │ │ │ │ - strbeq r1, [r1], #-3684 @ 0xfffff19c │ │ │ │ - strbeq r1, [r1], #-3896 @ 0xfffff0c8 │ │ │ │ + ldreq fp, [r1], #-596 @ 0xfffffdac │ │ │ │ + strbeq r2, [r1], #-3668 @ 0xfffff1ac │ │ │ │ + strbeq r2, [r1], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1287b8 <__cxa_atexit@plt+0x11b580> │ │ │ │ ldr r2, [pc, #56] @ 1287c0 <__cxa_atexit@plt+0x11b588> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290139,20 +290139,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1287c8 <__cxa_atexit@plt+0x11b590> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-508 @ 0xfffffe04 │ │ │ │ - strbeq r1, [r1], #-3588 @ 0xfffff1fc │ │ │ │ - strbeq r1, [r1], #-3800 @ 0xfffff128 │ │ │ │ + ldreq fp, [r1], #-508 @ 0xfffffe04 │ │ │ │ + strbeq r2, [r1], #-3572 @ 0xfffff20c │ │ │ │ + strbeq r2, [r1], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128818 <__cxa_atexit@plt+0x11b5e0> │ │ │ │ ldr r2, [pc, #56] @ 128820 <__cxa_atexit@plt+0x11b5e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290163,20 +290163,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128828 <__cxa_atexit@plt+0x11b5f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-420 @ 0xfffffe5c │ │ │ │ - strbeq r1, [r1], #-3492 @ 0xfffff25c │ │ │ │ - strbeq r1, [r1], #-3704 @ 0xfffff188 │ │ │ │ + ldreq fp, [r1], #-420 @ 0xfffffe5c │ │ │ │ + strbeq r2, [r1], #-3476 @ 0xfffff26c │ │ │ │ + strbeq r2, [r1], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128878 <__cxa_atexit@plt+0x11b640> │ │ │ │ ldr r2, [pc, #56] @ 128880 <__cxa_atexit@plt+0x11b648> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290187,20 +290187,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128888 <__cxa_atexit@plt+0x11b650> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-332 @ 0xfffffeb4 │ │ │ │ - strbeq r1, [r1], #-3396 @ 0xfffff2bc │ │ │ │ - strbeq r1, [r1], #-3608 @ 0xfffff1e8 │ │ │ │ + ldreq fp, [r1], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq r2, [r1], #-3380 @ 0xfffff2cc │ │ │ │ + strbeq r2, [r1], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1288d8 <__cxa_atexit@plt+0x11b6a0> │ │ │ │ ldr r2, [pc, #56] @ 1288e0 <__cxa_atexit@plt+0x11b6a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290211,20 +290211,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1288e8 <__cxa_atexit@plt+0x11b6b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-244 @ 0xffffff0c │ │ │ │ - strbeq r1, [r1], #-3300 @ 0xfffff31c │ │ │ │ - strbeq r1, [r1], #-3512 @ 0xfffff248 │ │ │ │ + ldreq fp, [r1], #-244 @ 0xffffff0c │ │ │ │ + strbeq r2, [r1], #-3284 @ 0xfffff32c │ │ │ │ + strbeq r2, [r1], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128938 <__cxa_atexit@plt+0x11b700> │ │ │ │ ldr r2, [pc, #56] @ 128940 <__cxa_atexit@plt+0x11b708> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290235,20 +290235,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128948 <__cxa_atexit@plt+0x11b710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-156 @ 0xffffff64 │ │ │ │ - strbeq r1, [r1], #-3204 @ 0xfffff37c │ │ │ │ - strbeq r1, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq fp, [r1], #-156 @ 0xffffff64 │ │ │ │ + strbeq r2, [r1], #-3188 @ 0xfffff38c │ │ │ │ + strbeq r2, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128998 <__cxa_atexit@plt+0x11b760> │ │ │ │ ldr r2, [pc, #56] @ 1289a0 <__cxa_atexit@plt+0x11b768> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290259,20 +290259,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1289a8 <__cxa_atexit@plt+0x11b770> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r1], #-68 @ 0xffffffbc │ │ │ │ - strbeq r1, [r1], #-3108 @ 0xfffff3dc │ │ │ │ - strbeq r1, [r1], #-3320 @ 0xfffff308 │ │ │ │ + ldreq fp, [r1], #-68 @ 0xffffffbc │ │ │ │ + strbeq r2, [r1], #-3092 @ 0xfffff3ec │ │ │ │ + strbeq r2, [r1], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1289f8 <__cxa_atexit@plt+0x11b7c0> │ │ │ │ ldr r2, [pc, #56] @ 128a00 <__cxa_atexit@plt+0x11b7c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290283,20 +290283,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128a08 <__cxa_atexit@plt+0x11b7d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-4076 @ 0xfffff014 │ │ │ │ - strbeq r1, [r1], #-3012 @ 0xfffff43c │ │ │ │ - strbeq r1, [r1], #-3224 @ 0xfffff368 │ │ │ │ + ldreq sl, [r1], #-4076 @ 0xfffff014 │ │ │ │ + strbeq r2, [r1], #-2996 @ 0xfffff44c │ │ │ │ + strbeq r2, [r1], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128a58 <__cxa_atexit@plt+0x11b820> │ │ │ │ ldr r2, [pc, #56] @ 128a60 <__cxa_atexit@plt+0x11b828> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290307,20 +290307,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128a68 <__cxa_atexit@plt+0x11b830> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-3988 @ 0xfffff06c │ │ │ │ - strbeq r1, [r1], #-2916 @ 0xfffff49c │ │ │ │ - strbeq r1, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq sl, [r1], #-3988 @ 0xfffff06c │ │ │ │ + strbeq r2, [r1], #-2900 @ 0xfffff4ac │ │ │ │ + strbeq r2, [r1], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 128aec <__cxa_atexit@plt+0x11b8b4> │ │ │ │ ldr r2, [pc, #124] @ 128b08 <__cxa_atexit@plt+0x11b8d0> │ │ │ │ @@ -290340,32 +290340,32 @@ │ │ │ │ bhi 128af8 <__cxa_atexit@plt+0x11b8c0> │ │ │ │ ldr r3, [pc, #76] @ 128b14 <__cxa_atexit@plt+0x11b8dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 128adc <__cxa_atexit@plt+0x11b8a4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 128b18 <__cxa_atexit@plt+0x11b8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-3896 @ 0xfffff0c8 │ │ │ │ - strbeq r1, [r1], #-2820 @ 0xfffff4fc │ │ │ │ - strbeq r1, [r1], #-3032 @ 0xfffff428 │ │ │ │ + ldreq sl, [r1], #-3896 @ 0xfffff0c8 │ │ │ │ + strbeq r2, [r1], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r2, [r1], #-3016 @ 0xfffff438 │ │ │ │ @ instruction: 0xffff37fc │ │ │ │ - ldreq r9, [r1], #-2628 @ 0xfffff5bc │ │ │ │ - ldreq r9, [r1], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq sl, [r1], #-2628 @ 0xfffff5bc │ │ │ │ + ldreq sl, [r1], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #44 @ 0x2c │ │ │ │ cmp fp, r9 │ │ │ │ bhi 128bd4 <__cxa_atexit@plt+0x11b99c> │ │ │ │ ldr lr, [pc, #156] @ 128bdc <__cxa_atexit@plt+0x11b9a4> │ │ │ │ @@ -290395,43 +290395,43 @@ │ │ │ │ beq 128bb8 <__cxa_atexit@plt+0x11b980> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 128bc8 <__cxa_atexit@plt+0x11b990> │ │ │ │ add r7, r9, r7, lsl #2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 128be0 <__cxa_atexit@plt+0x11b9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r9, [r1], #-3492 @ 0xfffff25c │ │ │ │ - ldreq r9, [r1], #-3464 @ 0xfffff278 │ │ │ │ + ldreq sl, [r1], #-3492 @ 0xfffff25c │ │ │ │ + ldreq sl, [r1], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 128c10 <__cxa_atexit@plt+0x11b9d8> │ │ │ │ add r7, r5, r7, lsl #2 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr r7, [r7, #4] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #8] @ 128c20 <__cxa_atexit@plt+0x11b9e8> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ - ldreq r9, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ - ldreq r9, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + ldreq sl, [r1], #-3416 @ 0xfffff2a8 │ │ │ │ + ldreq sl, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 128d9c <__cxa_atexit@plt+0x11bb64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #176 @ 0xb0 │ │ │ │ @@ -290516,37 +290516,37 @@ │ │ │ │ str r6, [r5, #-16] │ │ │ │ ldr r6, [pc, #100] @ 128dec <__cxa_atexit@plt+0x11bbb4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ mov r6, ip │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov ip, r6 │ │ │ │ b 128dac <__cxa_atexit@plt+0x11bb74> │ │ │ │ mov r6, #176 @ 0xb0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - strbeq r1, [r1], #-2360 @ 0xfffff6c8 │ │ │ │ + strbeq r2, [r1], #-2344 @ 0xfffff6d8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - strbeq r1, [r1], #-2896 @ 0xfffff4b0 │ │ │ │ - ldreq r9, [r1], #-2940 @ 0xfffff484 │ │ │ │ + strbeq r2, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ + ldreq sl, [r1], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 128e68 <__cxa_atexit@plt+0x11bc30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -290567,25 +290567,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ + b 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbeq r1, [r1], #-1896 @ 0xfffff898 │ │ │ │ - strbeq r1, [r1], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq r2, [r1], #-1880 @ 0xfffff8a8 │ │ │ │ + strbeq r2, [r1], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128edc <__cxa_atexit@plt+0x11bca4> │ │ │ │ ldr r2, [pc, #56] @ 128ee4 <__cxa_atexit@plt+0x11bcac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -290596,20 +290596,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 128eec <__cxa_atexit@plt+0x11bcb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-2552 @ 0xfffff608 │ │ │ │ - strbeq r1, [r1], #-1760 @ 0xfffff920 │ │ │ │ - strbeq r1, [r1], #-1972 @ 0xfffff84c │ │ │ │ + ldreq sl, [r1], #-2552 @ 0xfffff608 │ │ │ │ + strbeq r2, [r1], #-1744 @ 0xfffff930 │ │ │ │ + strbeq r2, [r1], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128f3c <__cxa_atexit@plt+0x11bd04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -290620,19 +290620,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ + b 401c4c <__cxa_atexit@plt+0x3f4a14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r1], #-1668 @ 0xfffff97c │ │ │ │ - strbeq r1, [r1], #-2488 @ 0xfffff648 │ │ │ │ + strbeq r2, [r1], #-1652 @ 0xfffff98c │ │ │ │ + strbeq r2, [r1], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128fbc <__cxa_atexit@plt+0x11bd84> │ │ │ │ ldr r2, [pc, #88] @ 128fc4 <__cxa_atexit@plt+0x11bd8c> │ │ │ │ @@ -290648,15 +290648,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ beq 128fac <__cxa_atexit@plt+0x11bd74> │ │ │ │ ldr r2, [pc, #44] @ 128fc8 <__cxa_atexit@plt+0x11bd90> │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -290665,15 +290665,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 128ff0 <__cxa_atexit@plt+0x11bdb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -290697,28 +290697,28 @@ │ │ │ │ str r0, [r2, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #56] @ 1290a0 <__cxa_atexit@plt+0x11be68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 129094 <__cxa_atexit@plt+0x11be5c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r1, [r1], #-2160 @ 0xfffff790 │ │ │ │ + strbeq r2, [r1], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -290737,24 +290737,24 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r5, #16] │ │ │ │ stm r0, {r3, sl, lr} │ │ │ │ ldr r3, [pc, #40] @ 129130 <__cxa_atexit@plt+0x11bef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r3, [pc, #28] @ 129134 <__cxa_atexit@plt+0x11befc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq r1, [r1], #-2000 @ 0xfffff830 │ │ │ │ + strbeq r2, [r1], #-1984 @ 0xfffff840 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #184] @ 129200 <__cxa_atexit@plt+0x11bfc8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -290785,15 +290785,15 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #76] @ 129210 <__cxa_atexit@plt+0x11bfd8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 129204 <__cxa_atexit@plt+0x11bfcc> │ │ │ │ mov r3, #20 │ │ │ │ @@ -290802,15 +290802,15 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - strbeq r1, [r1], #-1812 @ 0xfffff8ec │ │ │ │ + strbeq r2, [r1], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -290834,30 +290834,30 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #64] @ 1292c8 <__cxa_atexit@plt+0x11c090> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1292bc <__cxa_atexit@plt+0x11c084> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strbeq r1, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq r9, [r1], #-1696 @ 0xfffff960 │ │ │ │ + strbeq r2, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ + ldreq sl, [r1], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129314 <__cxa_atexit@plt+0x11c0dc> │ │ │ │ ldr r3, [pc, #48] @ 12931c <__cxa_atexit@plt+0x11c0e4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -290870,54 +290870,54 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ b 12c21c <__cxa_atexit@plt+0x11efe4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r1, [r1], #-660 @ 0xfffffd6c │ │ │ │ - ldreq r9, [r1], #-1608 @ 0xfffff9b8 │ │ │ │ + strbeq r2, [r1], #-644 @ 0xfffffd7c │ │ │ │ + ldreq sl, [r1], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 129348 <__cxa_atexit@plt+0x11c110> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [r1], #-1568 @ 0xfffff9e0 │ │ │ │ + ldreq sl, [r1], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12936c <__cxa_atexit@plt+0x11c134> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [r1], #-1532 @ 0xfffffa04 │ │ │ │ + ldreq sl, [r1], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 129394 <__cxa_atexit@plt+0x11c15c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ + b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [r1], #-1492 @ 0xfffffa2c │ │ │ │ + ldreq sl, [r1], #-1492 @ 0xfffffa2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1293b8 <__cxa_atexit@plt+0x11c180> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a4c <__cxa_atexit@plt+0x3f4814> │ │ │ │ + b 401b54 <__cxa_atexit@plt+0x3f491c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r9, [r1], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq sl, [r1], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12945c <__cxa_atexit@plt+0x11c224> │ │ │ │ @@ -290948,24 +290948,24 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str lr, [r3, #48] @ 0x30 │ │ │ │ str r7, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff25c │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - strbeq r1, [r1], #-1240 @ 0xfffffb28 │ │ │ │ + strbeq r2, [r1], #-1224 @ 0xfffffb38 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - ldreq r9, [r1], #-1372 @ 0xfffffaa4 │ │ │ │ + ldreq sl, [r1], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1294e8 <__cxa_atexit@plt+0x11c2b0> │ │ │ │ @@ -290995,17 +290995,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 129514 <__cxa_atexit@plt+0x11c2dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff2d90 │ │ │ │ - ldreq r9, [r1], #-60 @ 0xffffffc4 │ │ │ │ - ldreq r9, [r1], #-1276 @ 0xfffffb04 │ │ │ │ - ldreq r9, [r1], #-1216 @ 0xfffffb40 │ │ │ │ + ldreq sl, [r1], #-60 @ 0xffffffc4 │ │ │ │ + ldreq sl, [r1], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq sl, [r1], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129570 <__cxa_atexit@plt+0x11c338> │ │ │ │ @@ -291022,16 +291022,16 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ b 12c30c <__cxa_atexit@plt+0x11f0d4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldreq r9, [r1], #-1152 @ 0xfffffb80 │ │ │ │ - strbeq r1, [r1], #-900 @ 0xfffffc7c │ │ │ │ + ldreq sl, [r1], #-1152 @ 0xfffffb80 │ │ │ │ + strbeq r2, [r1], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1295d4 <__cxa_atexit@plt+0x11c39c> │ │ │ │ ldr r2, [pc, #56] @ 1295dc <__cxa_atexit@plt+0x11c3a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291042,20 +291042,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1295e4 <__cxa_atexit@plt+0x11c3ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-776 @ 0xfffffcf8 │ │ │ │ - strbeq r0, [r1], #-4072 @ 0xfffff018 │ │ │ │ - strbeq r1, [r1], #-188 @ 0xffffff44 │ │ │ │ + ldreq sl, [r1], #-776 @ 0xfffffcf8 │ │ │ │ + strbeq r1, [r1], #-4056 @ 0xfffff028 │ │ │ │ + strbeq r2, [r1], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129634 <__cxa_atexit@plt+0x11c3fc> │ │ │ │ ldr r2, [pc, #56] @ 12963c <__cxa_atexit@plt+0x11c404> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291066,20 +291066,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 129644 <__cxa_atexit@plt+0x11c40c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-672 @ 0xfffffd60 │ │ │ │ - strbeq r0, [r1], #-3976 @ 0xfffff078 │ │ │ │ - strbeq r1, [r1], #-92 @ 0xffffffa4 │ │ │ │ + ldreq sl, [r1], #-672 @ 0xfffffd60 │ │ │ │ + strbeq r1, [r1], #-3960 @ 0xfffff088 │ │ │ │ + strbeq r2, [r1], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129694 <__cxa_atexit@plt+0x11c45c> │ │ │ │ ldr r2, [pc, #56] @ 12969c <__cxa_atexit@plt+0x11c464> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291090,20 +291090,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1296a4 <__cxa_atexit@plt+0x11c46c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-792 @ 0xfffffce8 │ │ │ │ - strbeq r0, [r1], #-3880 @ 0xfffff0d8 │ │ │ │ - strbeq r0, [r1], #-4092 @ 0xfffff004 │ │ │ │ + ldreq sl, [r1], #-792 @ 0xfffffce8 │ │ │ │ + strbeq r1, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ + strbeq r1, [r1], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1296f4 <__cxa_atexit@plt+0x11c4bc> │ │ │ │ ldr r2, [pc, #56] @ 1296fc <__cxa_atexit@plt+0x11c4c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291114,20 +291114,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 129704 <__cxa_atexit@plt+0x11c4cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-704 @ 0xfffffd40 │ │ │ │ - strbeq r0, [r1], #-3784 @ 0xfffff138 │ │ │ │ - strbeq r0, [r1], #-3996 @ 0xfffff064 │ │ │ │ + ldreq sl, [r1], #-704 @ 0xfffffd40 │ │ │ │ + strbeq r1, [r1], #-3768 @ 0xfffff148 │ │ │ │ + strbeq r1, [r1], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129754 <__cxa_atexit@plt+0x11c51c> │ │ │ │ ldr r2, [pc, #56] @ 12975c <__cxa_atexit@plt+0x11c524> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291138,20 +291138,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 129764 <__cxa_atexit@plt+0x11c52c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-616 @ 0xfffffd98 │ │ │ │ - strbeq r0, [r1], #-3688 @ 0xfffff198 │ │ │ │ - strbeq r0, [r1], #-3900 @ 0xfffff0c4 │ │ │ │ + ldreq sl, [r1], #-616 @ 0xfffffd98 │ │ │ │ + strbeq r1, [r1], #-3672 @ 0xfffff1a8 │ │ │ │ + strbeq r1, [r1], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1297b4 <__cxa_atexit@plt+0x11c57c> │ │ │ │ ldr r2, [pc, #56] @ 1297bc <__cxa_atexit@plt+0x11c584> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291162,20 +291162,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1297c4 <__cxa_atexit@plt+0x11c58c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-528 @ 0xfffffdf0 │ │ │ │ - strbeq r0, [r1], #-3592 @ 0xfffff1f8 │ │ │ │ - strbeq r0, [r1], #-3804 @ 0xfffff124 │ │ │ │ + ldreq sl, [r1], #-528 @ 0xfffffdf0 │ │ │ │ + strbeq r1, [r1], #-3576 @ 0xfffff208 │ │ │ │ + strbeq r1, [r1], #-3788 @ 0xfffff134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129814 <__cxa_atexit@plt+0x11c5dc> │ │ │ │ ldr r2, [pc, #56] @ 12981c <__cxa_atexit@plt+0x11c5e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291186,20 +291186,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 129824 <__cxa_atexit@plt+0x11c5ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-440 @ 0xfffffe48 │ │ │ │ - strbeq r0, [r1], #-3496 @ 0xfffff258 │ │ │ │ - strbeq r0, [r1], #-3708 @ 0xfffff184 │ │ │ │ + ldreq sl, [r1], #-440 @ 0xfffffe48 │ │ │ │ + strbeq r1, [r1], #-3480 @ 0xfffff268 │ │ │ │ + strbeq r1, [r1], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129874 <__cxa_atexit@plt+0x11c63c> │ │ │ │ ldr r2, [pc, #56] @ 12987c <__cxa_atexit@plt+0x11c644> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291210,20 +291210,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 129884 <__cxa_atexit@plt+0x11c64c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-352 @ 0xfffffea0 │ │ │ │ - strbeq r0, [r1], #-3400 @ 0xfffff2b8 │ │ │ │ - strbeq r0, [r1], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq sl, [r1], #-352 @ 0xfffffea0 │ │ │ │ + strbeq r1, [r1], #-3384 @ 0xfffff2c8 │ │ │ │ + strbeq r1, [r1], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1298d4 <__cxa_atexit@plt+0x11c69c> │ │ │ │ ldr r2, [pc, #56] @ 1298dc <__cxa_atexit@plt+0x11c6a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291234,20 +291234,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1298e4 <__cxa_atexit@plt+0x11c6ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-264 @ 0xfffffef8 │ │ │ │ - strbeq r0, [r1], #-3304 @ 0xfffff318 │ │ │ │ - strbeq r0, [r1], #-3516 @ 0xfffff244 │ │ │ │ + ldreq sl, [r1], #-264 @ 0xfffffef8 │ │ │ │ + strbeq r1, [r1], #-3288 @ 0xfffff328 │ │ │ │ + strbeq r1, [r1], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129934 <__cxa_atexit@plt+0x11c6fc> │ │ │ │ ldr r2, [pc, #56] @ 12993c <__cxa_atexit@plt+0x11c704> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291258,20 +291258,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 129944 <__cxa_atexit@plt+0x11c70c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-176 @ 0xffffff50 │ │ │ │ - strbeq r0, [r1], #-3208 @ 0xfffff378 │ │ │ │ - strbeq r0, [r1], #-3420 @ 0xfffff2a4 │ │ │ │ + ldreq sl, [r1], #-176 @ 0xffffff50 │ │ │ │ + strbeq r1, [r1], #-3192 @ 0xfffff388 │ │ │ │ + strbeq r1, [r1], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129994 <__cxa_atexit@plt+0x11c75c> │ │ │ │ ldr r2, [pc, #56] @ 12999c <__cxa_atexit@plt+0x11c764> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291282,20 +291282,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1299a4 <__cxa_atexit@plt+0x11c76c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r1], #-88 @ 0xffffffa8 │ │ │ │ - strbeq r0, [r1], #-3112 @ 0xfffff3d8 │ │ │ │ - strbeq r0, [r1], #-3324 @ 0xfffff304 │ │ │ │ + ldreq sl, [r1], #-88 @ 0xffffffa8 │ │ │ │ + strbeq r1, [r1], #-3096 @ 0xfffff3e8 │ │ │ │ + strbeq r1, [r1], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 129a28 <__cxa_atexit@plt+0x11c7f0> │ │ │ │ ldr r2, [pc, #124] @ 129a44 <__cxa_atexit@plt+0x11c80c> │ │ │ │ @@ -291315,32 +291315,32 @@ │ │ │ │ bhi 129a34 <__cxa_atexit@plt+0x11c7fc> │ │ │ │ ldr r3, [pc, #76] @ 129a50 <__cxa_atexit@plt+0x11c818> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 129a18 <__cxa_atexit@plt+0x11c7e0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 129a54 <__cxa_atexit@plt+0x11c81c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-4092 @ 0xfffff004 │ │ │ │ - strbeq r0, [r1], #-3016 @ 0xfffff438 │ │ │ │ - strbeq r0, [r1], #-3228 @ 0xfffff364 │ │ │ │ + ldreq r9, [r1], #-4092 @ 0xfffff004 │ │ │ │ + strbeq r1, [r1], #-3000 @ 0xfffff448 │ │ │ │ + strbeq r1, [r1], #-3212 @ 0xfffff374 │ │ │ │ @ instruction: 0xffff28c0 │ │ │ │ - ldreq r8, [r1], #-2824 @ 0xfffff4f8 │ │ │ │ - ldreq r8, [r1], #-3856 @ 0xfffff0f0 │ │ │ │ + ldreq r9, [r1], #-2824 @ 0xfffff4f8 │ │ │ │ + ldreq r9, [r1], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #44 @ 0x2c │ │ │ │ cmp fp, r9 │ │ │ │ bhi 129b10 <__cxa_atexit@plt+0x11c8d8> │ │ │ │ ldr lr, [pc, #156] @ 129b18 <__cxa_atexit@plt+0x11c8e0> │ │ │ │ @@ -291370,43 +291370,43 @@ │ │ │ │ beq 129af4 <__cxa_atexit@plt+0x11c8bc> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 129b04 <__cxa_atexit@plt+0x11c8cc> │ │ │ │ add r7, r9, r7, lsl #2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 129b1c <__cxa_atexit@plt+0x11c8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r8, [r1], #-3688 @ 0xfffff198 │ │ │ │ - ldreq r8, [r1], #-3660 @ 0xfffff1b4 │ │ │ │ + ldreq r9, [r1], #-3688 @ 0xfffff198 │ │ │ │ + ldreq r9, [r1], #-3660 @ 0xfffff1b4 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 129b4c <__cxa_atexit@plt+0x11c914> │ │ │ │ add r7, r5, r7, lsl #2 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr r7, [r7, #4] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #8] @ 129b5c <__cxa_atexit@plt+0x11c924> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ - ldreq r8, [r1], #-3612 @ 0xfffff1e4 │ │ │ │ - ldreq r8, [r1], #-3596 @ 0xfffff1f4 │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + ldreq r9, [r1], #-3612 @ 0xfffff1e4 │ │ │ │ + ldreq r9, [r1], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 129cd8 <__cxa_atexit@plt+0x11caa0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #176 @ 0xb0 │ │ │ │ @@ -291491,37 +291491,37 @@ │ │ │ │ str r6, [r5, #-16] │ │ │ │ ldr r6, [pc, #100] @ 129d28 <__cxa_atexit@plt+0x11caf0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ mov r6, ip │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov ip, r6 │ │ │ │ b 129ce8 <__cxa_atexit@plt+0x11cab0> │ │ │ │ mov r6, #176 @ 0xb0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - strbeq r0, [r1], #-2556 @ 0xfffff604 │ │ │ │ + strbeq r1, [r1], #-2540 @ 0xfffff614 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - strbeq r0, [r1], #-3092 @ 0xfffff3ec │ │ │ │ - ldreq r8, [r1], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq r1, [r1], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq r9, [r1], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 129da4 <__cxa_atexit@plt+0x11cb6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291542,25 +291542,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ + b 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbeq r0, [r1], #-2092 @ 0xfffff7d4 │ │ │ │ - strbeq r0, [r1], #-2296 @ 0xfffff708 │ │ │ │ + strbeq r1, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq r1, [r1], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129e18 <__cxa_atexit@plt+0x11cbe0> │ │ │ │ ldr r2, [pc, #56] @ 129e20 <__cxa_atexit@plt+0x11cbe8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291571,20 +291571,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 129e28 <__cxa_atexit@plt+0x11cbf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-2748 @ 0xfffff544 │ │ │ │ - strbeq r0, [r1], #-1956 @ 0xfffff85c │ │ │ │ - strbeq r0, [r1], #-2168 @ 0xfffff788 │ │ │ │ + ldreq r9, [r1], #-2748 @ 0xfffff544 │ │ │ │ + strbeq r1, [r1], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r1, [r1], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129e78 <__cxa_atexit@plt+0x11cc40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -291595,19 +291595,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ + b 401c4c <__cxa_atexit@plt+0x3f4a14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r1], #-1864 @ 0xfffff8b8 │ │ │ │ - strbeq r0, [r1], #-2684 @ 0xfffff584 │ │ │ │ + strbeq r1, [r1], #-1848 @ 0xfffff8c8 │ │ │ │ + strbeq r1, [r1], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129ef8 <__cxa_atexit@plt+0x11ccc0> │ │ │ │ ldr r2, [pc, #88] @ 129f00 <__cxa_atexit@plt+0x11ccc8> │ │ │ │ @@ -291623,15 +291623,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ beq 129ee8 <__cxa_atexit@plt+0x11ccb0> │ │ │ │ ldr r2, [pc, #44] @ 129f04 <__cxa_atexit@plt+0x11cccc> │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -291640,15 +291640,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 129f2c <__cxa_atexit@plt+0x11ccf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -291672,28 +291672,28 @@ │ │ │ │ str r0, [r2, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #56] @ 129fdc <__cxa_atexit@plt+0x11cda4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 129fd0 <__cxa_atexit@plt+0x11cd98> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r0, [r1], #-2356 @ 0xfffff6cc │ │ │ │ + strbeq r1, [r1], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -291712,24 +291712,24 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r5, #16] │ │ │ │ stm r0, {r3, sl, lr} │ │ │ │ ldr r3, [pc, #40] @ 12a06c <__cxa_atexit@plt+0x11ce34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r3, [pc, #28] @ 12a070 <__cxa_atexit@plt+0x11ce38> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq r0, [r1], #-2196 @ 0xfffff76c │ │ │ │ + strbeq r1, [r1], #-2180 @ 0xfffff77c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #184] @ 12a13c <__cxa_atexit@plt+0x11cf04> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -291760,15 +291760,15 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #76] @ 12a14c <__cxa_atexit@plt+0x11cf14> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 12a140 <__cxa_atexit@plt+0x11cf08> │ │ │ │ mov r3, #20 │ │ │ │ @@ -291777,15 +291777,15 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - strbeq r0, [r1], #-2008 @ 0xfffff828 │ │ │ │ + strbeq r1, [r1], #-1992 @ 0xfffff838 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -291809,30 +291809,30 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #64] @ 12a204 <__cxa_atexit@plt+0x11cfcc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 12a1f8 <__cxa_atexit@plt+0x11cfc0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strbeq r0, [r1], #-1812 @ 0xfffff8ec │ │ │ │ - ldreq r8, [r1], #-1892 @ 0xfffff89c │ │ │ │ + strbeq r1, [r1], #-1796 @ 0xfffff8fc │ │ │ │ + ldreq r9, [r1], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a258 <__cxa_atexit@plt+0x11d020> │ │ │ │ ldr r2, [pc, #56] @ 12a260 <__cxa_atexit@plt+0x11d028> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -291843,48 +291843,48 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r0, [r1], #-864 @ 0xfffffca0 │ │ │ │ - ldreq r8, [r1], #-1796 @ 0xfffff8fc │ │ │ │ + strbeq r1, [r1], #-848 @ 0xfffffcb0 │ │ │ │ + ldreq r9, [r1], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12a288 <__cxa_atexit@plt+0x11d050> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r1], #-1760 @ 0xfffff920 │ │ │ │ + ldreq r9, [r1], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12a2b0 <__cxa_atexit@plt+0x11d078> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ + b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r1], #-1720 @ 0xfffff948 │ │ │ │ + ldreq r9, [r1], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12a2d4 <__cxa_atexit@plt+0x11d09c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a4c <__cxa_atexit@plt+0x3f4814> │ │ │ │ + b 401b54 <__cxa_atexit@plt+0x3f491c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r8, [r1], #-1684 @ 0xfffff96c │ │ │ │ + ldreq r9, [r1], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12a37c <__cxa_atexit@plt+0x11d144> │ │ │ │ @@ -291916,24 +291916,24 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str lr, [r3, #48] @ 0x30 │ │ │ │ str r7, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff27c │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - strbeq r0, [r1], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq r1, [r1], #-1452 @ 0xfffffa54 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - ldreq r8, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ + ldreq r9, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12a424 <__cxa_atexit@plt+0x11d1ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291966,18 +291966,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-1528 @ 0xfffffa08 │ │ │ │ - strbeq r0, [r1], #-448 @ 0xfffffe40 │ │ │ │ + ldreq r9, [r1], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq r1, [r1], #-432 @ 0xfffffe50 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq r0, [r1], #-1236 @ 0xfffffb2c │ │ │ │ + strbeq r1, [r1], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a49c <__cxa_atexit@plt+0x11d264> │ │ │ │ ldr r2, [pc, #56] @ 12a4a4 <__cxa_atexit@plt+0x11d26c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -291988,20 +291988,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a4ac <__cxa_atexit@plt+0x11d274> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ - strbeq r0, [r1], #-288 @ 0xfffffee0 │ │ │ │ - strbeq r0, [r1], #-500 @ 0xfffffe0c │ │ │ │ + ldreq r9, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ + strbeq r1, [r1], #-272 @ 0xfffffef0 │ │ │ │ + strbeq r1, [r1], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a4fc <__cxa_atexit@plt+0x11d2c4> │ │ │ │ ldr r2, [pc, #56] @ 12a504 <__cxa_atexit@plt+0x11d2cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292012,20 +292012,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a50c <__cxa_atexit@plt+0x11d2d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-984 @ 0xfffffc28 │ │ │ │ - strbeq r0, [r1], #-192 @ 0xffffff40 │ │ │ │ - strbeq r0, [r1], #-404 @ 0xfffffe6c │ │ │ │ + ldreq r9, [r1], #-984 @ 0xfffffc28 │ │ │ │ + strbeq r1, [r1], #-176 @ 0xffffff50 │ │ │ │ + strbeq r1, [r1], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a55c <__cxa_atexit@plt+0x11d324> │ │ │ │ ldr r2, [pc, #56] @ 12a564 <__cxa_atexit@plt+0x11d32c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292036,20 +292036,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a56c <__cxa_atexit@plt+0x11d334> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ - strbeq r0, [r1], #-96 @ 0xffffffa0 │ │ │ │ - strbeq r0, [r1], #-308 @ 0xfffffecc │ │ │ │ + ldreq r9, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r1, [r1], #-80 @ 0xffffffb0 │ │ │ │ + strbeq r1, [r1], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a5bc <__cxa_atexit@plt+0x11d384> │ │ │ │ ldr r2, [pc, #56] @ 12a5c4 <__cxa_atexit@plt+0x11d38c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292060,20 +292060,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a5cc <__cxa_atexit@plt+0x11d394> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-1016 @ 0xfffffc08 │ │ │ │ - strbeq r0, [r1], #-0 │ │ │ │ - strbeq r0, [r1], #-212 @ 0xffffff2c │ │ │ │ + ldreq r9, [r1], #-1016 @ 0xfffffc08 │ │ │ │ + strbeq r0, [r1], #-4080 @ 0xfffff010 │ │ │ │ + strbeq r1, [r1], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a61c <__cxa_atexit@plt+0x11d3e4> │ │ │ │ ldr r2, [pc, #56] @ 12a624 <__cxa_atexit@plt+0x11d3ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292084,20 +292084,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a62c <__cxa_atexit@plt+0x11d3f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-928 @ 0xfffffc60 │ │ │ │ - strbeq pc, [r0], #-4000 @ 0xfffff060 @ │ │ │ │ - strbeq r0, [r1], #-116 @ 0xffffff8c │ │ │ │ + ldreq r9, [r1], #-928 @ 0xfffffc60 │ │ │ │ + strbeq r0, [r1], #-3984 @ 0xfffff070 │ │ │ │ + strbeq r1, [r1], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a67c <__cxa_atexit@plt+0x11d444> │ │ │ │ ldr r2, [pc, #56] @ 12a684 <__cxa_atexit@plt+0x11d44c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292108,20 +292108,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a68c <__cxa_atexit@plt+0x11d454> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-840 @ 0xfffffcb8 │ │ │ │ - strbeq pc, [r0], #-3904 @ 0xfffff0c0 @ │ │ │ │ - strbeq r0, [r1], #-20 @ 0xffffffec │ │ │ │ + ldreq r9, [r1], #-840 @ 0xfffffcb8 │ │ │ │ + strbeq r0, [r1], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq r1, [r1], #-4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a6dc <__cxa_atexit@plt+0x11d4a4> │ │ │ │ ldr r2, [pc, #56] @ 12a6e4 <__cxa_atexit@plt+0x11d4ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292132,20 +292132,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a6ec <__cxa_atexit@plt+0x11d4b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-752 @ 0xfffffd10 │ │ │ │ - strbeq pc, [r0], #-3808 @ 0xfffff120 @ │ │ │ │ - strbeq pc, [r0], #-4020 @ 0xfffff04c @ │ │ │ │ + ldreq r9, [r1], #-752 @ 0xfffffd10 │ │ │ │ + strbeq r0, [r1], #-3792 @ 0xfffff130 │ │ │ │ + strbeq r0, [r1], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a73c <__cxa_atexit@plt+0x11d504> │ │ │ │ ldr r2, [pc, #56] @ 12a744 <__cxa_atexit@plt+0x11d50c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292156,20 +292156,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a74c <__cxa_atexit@plt+0x11d514> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-664 @ 0xfffffd68 │ │ │ │ - strbeq pc, [r0], #-3712 @ 0xfffff180 @ │ │ │ │ - strbeq pc, [r0], #-3924 @ 0xfffff0ac @ │ │ │ │ + ldreq r9, [r1], #-664 @ 0xfffffd68 │ │ │ │ + strbeq r0, [r1], #-3696 @ 0xfffff190 │ │ │ │ + strbeq r0, [r1], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a79c <__cxa_atexit@plt+0x11d564> │ │ │ │ ldr r2, [pc, #56] @ 12a7a4 <__cxa_atexit@plt+0x11d56c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292180,20 +292180,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a7ac <__cxa_atexit@plt+0x11d574> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-576 @ 0xfffffdc0 │ │ │ │ - strbeq pc, [r0], #-3616 @ 0xfffff1e0 @ │ │ │ │ - strbeq pc, [r0], #-3828 @ 0xfffff10c @ │ │ │ │ + ldreq r9, [r1], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq r0, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ + strbeq r0, [r1], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a7fc <__cxa_atexit@plt+0x11d5c4> │ │ │ │ ldr r2, [pc, #56] @ 12a804 <__cxa_atexit@plt+0x11d5cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292204,20 +292204,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a80c <__cxa_atexit@plt+0x11d5d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-488 @ 0xfffffe18 │ │ │ │ - strbeq pc, [r0], #-3520 @ 0xfffff240 @ │ │ │ │ - strbeq pc, [r0], #-3732 @ 0xfffff16c @ │ │ │ │ + ldreq r9, [r1], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r0, [r1], #-3504 @ 0xfffff250 │ │ │ │ + strbeq r0, [r1], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a85c <__cxa_atexit@plt+0x11d624> │ │ │ │ ldr r2, [pc, #56] @ 12a864 <__cxa_atexit@plt+0x11d62c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292228,20 +292228,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12a86c <__cxa_atexit@plt+0x11d634> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-400 @ 0xfffffe70 │ │ │ │ - strbeq pc, [r0], #-3424 @ 0xfffff2a0 @ │ │ │ │ - strbeq pc, [r0], #-3636 @ 0xfffff1cc @ │ │ │ │ + ldreq r9, [r1], #-400 @ 0xfffffe70 │ │ │ │ + strbeq r0, [r1], #-3408 @ 0xfffff2b0 │ │ │ │ + strbeq r0, [r1], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12a8f0 <__cxa_atexit@plt+0x11d6b8> │ │ │ │ ldr r2, [pc, #124] @ 12a90c <__cxa_atexit@plt+0x11d6d4> │ │ │ │ @@ -292261,32 +292261,32 @@ │ │ │ │ bhi 12a8fc <__cxa_atexit@plt+0x11d6c4> │ │ │ │ ldr r3, [pc, #76] @ 12a918 <__cxa_atexit@plt+0x11d6e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12a8e0 <__cxa_atexit@plt+0x11d6a8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12a91c <__cxa_atexit@plt+0x11d6e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r1], #-308 @ 0xfffffecc │ │ │ │ - strbeq pc, [r0], #-3328 @ 0xfffff300 @ │ │ │ │ - strbeq pc, [r0], #-3540 @ 0xfffff22c @ │ │ │ │ + ldreq r9, [r1], #-308 @ 0xfffffecc │ │ │ │ + strbeq r0, [r1], #-3312 @ 0xfffff310 │ │ │ │ + strbeq r0, [r1], #-3524 @ 0xfffff23c │ │ │ │ @ instruction: 0xffff19f8 │ │ │ │ - ldreq r7, [r1], #-3136 @ 0xfffff3c0 │ │ │ │ - ldreq r8, [r1], #-72 @ 0xffffffb8 │ │ │ │ + ldreq r8, [r1], #-3136 @ 0xfffff3c0 │ │ │ │ + ldreq r9, [r1], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #44 @ 0x2c │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12a9d8 <__cxa_atexit@plt+0x11d7a0> │ │ │ │ ldr lr, [pc, #156] @ 12a9e0 <__cxa_atexit@plt+0x11d7a8> │ │ │ │ @@ -292316,43 +292316,43 @@ │ │ │ │ beq 12a9bc <__cxa_atexit@plt+0x11d784> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 12a9cc <__cxa_atexit@plt+0x11d794> │ │ │ │ add r7, r9, r7, lsl #2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12a9e4 <__cxa_atexit@plt+0x11d7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r7, [r1], #-4000 @ 0xfffff060 │ │ │ │ - ldreq r7, [r1], #-3972 @ 0xfffff07c │ │ │ │ + ldreq r8, [r1], #-4000 @ 0xfffff060 │ │ │ │ + ldreq r8, [r1], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #9 │ │ │ │ bhi 12aa14 <__cxa_atexit@plt+0x11d7dc> │ │ │ │ add r7, r5, r7, lsl #2 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr r7, [r7, #4] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #8] @ 12aa24 <__cxa_atexit@plt+0x11d7ec> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ - ldreq r7, [r1], #-3924 @ 0xfffff0ac │ │ │ │ - ldreq r7, [r1], #-3908 @ 0xfffff0bc │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ + ldreq r8, [r1], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq r8, [r1], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12aba0 <__cxa_atexit@plt+0x11d968> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #176 @ 0xb0 │ │ │ │ @@ -292437,37 +292437,37 @@ │ │ │ │ str r6, [r5, #-16] │ │ │ │ ldr r6, [pc, #100] @ 12abf0 <__cxa_atexit@plt+0x11d9b8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ mov r6, ip │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov ip, r6 │ │ │ │ b 12abb0 <__cxa_atexit@plt+0x11d978> │ │ │ │ mov r6, #176 @ 0xb0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - strbeq pc, [r0], #-2868 @ 0xfffff4cc @ │ │ │ │ + strbeq r0, [r1], #-2852 @ 0xfffff4dc │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - strbeq pc, [r0], #-3404 @ 0xfffff2b4 @ │ │ │ │ - ldreq r7, [r1], #-3448 @ 0xfffff288 │ │ │ │ + strbeq r0, [r1], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq r8, [r1], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12ac6c <__cxa_atexit@plt+0x11da34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -292488,25 +292488,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ + b 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbeq pc, [r0], #-2404 @ 0xfffff69c @ │ │ │ │ - strbeq pc, [r0], #-2608 @ 0xfffff5d0 @ │ │ │ │ + strbeq r0, [r1], #-2388 @ 0xfffff6ac │ │ │ │ + strbeq r0, [r1], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ace0 <__cxa_atexit@plt+0x11daa8> │ │ │ │ ldr r2, [pc, #56] @ 12ace8 <__cxa_atexit@plt+0x11dab0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -292517,20 +292517,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 12acf0 <__cxa_atexit@plt+0x11dab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a54 <__cxa_atexit@plt+0x3f481c> │ │ │ │ + b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r1], #-3060 @ 0xfffff40c │ │ │ │ - strbeq pc, [r0], #-2268 @ 0xfffff724 @ │ │ │ │ - strbeq pc, [r0], #-2480 @ 0xfffff650 @ │ │ │ │ + ldreq r8, [r1], #-3060 @ 0xfffff40c │ │ │ │ + strbeq r0, [r1], #-2252 @ 0xfffff734 │ │ │ │ + strbeq r0, [r1], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ad40 <__cxa_atexit@plt+0x11db08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -292541,19 +292541,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b44 <__cxa_atexit@plt+0x3f490c> │ │ │ │ + b 401c4c <__cxa_atexit@plt+0x3f4a14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0], #-2176 @ 0xfffff780 @ │ │ │ │ - strbeq pc, [r0], #-2996 @ 0xfffff44c @ │ │ │ │ + strbeq r0, [r1], #-2160 @ 0xfffff790 │ │ │ │ + strbeq r0, [r1], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12adc0 <__cxa_atexit@plt+0x11db88> │ │ │ │ ldr r2, [pc, #88] @ 12adc8 <__cxa_atexit@plt+0x11db90> │ │ │ │ @@ -292569,15 +292569,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ beq 12adb0 <__cxa_atexit@plt+0x11db78> │ │ │ │ ldr r2, [pc, #44] @ 12adcc <__cxa_atexit@plt+0x11db94> │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -292586,15 +292586,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 12adf4 <__cxa_atexit@plt+0x11dbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -292618,28 +292618,28 @@ │ │ │ │ str r0, [r2, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #56] @ 12aea4 <__cxa_atexit@plt+0x11dc6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12ae98 <__cxa_atexit@plt+0x11dc60> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq pc, [r0], #-2668 @ 0xfffff594 @ │ │ │ │ + strbeq r0, [r1], #-2652 @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -292658,24 +292658,24 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r5, #16] │ │ │ │ stm r0, {r3, sl, lr} │ │ │ │ ldr r3, [pc, #40] @ 12af34 <__cxa_atexit@plt+0x11dcfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r3, [pc, #28] @ 12af38 <__cxa_atexit@plt+0x11dd00> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq pc, [r0], #-2508 @ 0xfffff634 @ │ │ │ │ + strbeq r0, [r1], #-2492 @ 0xfffff644 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #184] @ 12b004 <__cxa_atexit@plt+0x11ddcc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -292706,15 +292706,15 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #76] @ 12b014 <__cxa_atexit@plt+0x11dddc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 12b008 <__cxa_atexit@plt+0x11ddd0> │ │ │ │ mov r3, #20 │ │ │ │ @@ -292723,15 +292723,15 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - strbeq pc, [r0], #-2320 @ 0xfffff6f0 @ │ │ │ │ + strbeq r0, [r1], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -292755,30 +292755,30 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #64] @ 12b0cc <__cxa_atexit@plt+0x11de94> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 401b4c <__cxa_atexit@plt+0x3f4914> │ │ │ │ + b 401c54 <__cxa_atexit@plt+0x3f4a1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 12b0c0 <__cxa_atexit@plt+0x11de88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strbeq pc, [r0], #-2124 @ 0xfffff7b4 @ │ │ │ │ - ldreq r7, [r1], #-2204 @ 0xfffff764 │ │ │ │ + strbeq r0, [r1], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq r8, [r1], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b124 <__cxa_atexit@plt+0x11deec> │ │ │ │ add r8, r7, #12 │ │ │ │ ldr lr, [pc, #56] @ 12b12c <__cxa_atexit@plt+0x11def4> │ │ │ │ @@ -292790,39 +292790,39 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r0], #-1176 @ 0xfffffb68 @ │ │ │ │ - ldreq r7, [r1], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq r0, [r1], #-1160 @ 0xfffffb78 │ │ │ │ + ldreq r8, [r1], #-2104 @ 0xfffff7c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12b158 <__cxa_atexit@plt+0x11df20> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ + b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ + ldreq r8, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12b17c <__cxa_atexit@plt+0x11df44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a4c <__cxa_atexit@plt+0x3f4814> │ │ │ │ + b 401b54 <__cxa_atexit@plt+0x3f491c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [r1], #-2028 @ 0xfffff814 │ │ │ │ + ldreq r8, [r1], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12b224 <__cxa_atexit@plt+0x11dfec> │ │ │ │ @@ -292854,24 +292854,24 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str lr, [r3, #48] @ 0x30 │ │ │ │ str r7, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - strbeq pc, [r0], #-1812 @ 0xfffff8ec @ │ │ │ │ + strbeq r0, [r1], #-1796 @ 0xfffff8fc │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - ldreq r7, [r1], #-1944 @ 0xfffff868 │ │ │ │ + ldreq r8, [r1], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12b2cc <__cxa_atexit@plt+0x11e094> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -292904,17 +292904,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r1], #-1868 @ 0xfffff8b4 │ │ │ │ - strbeq pc, [r0], #-788 @ 0xfffffcec @ │ │ │ │ - strbeq pc, [r0], #-1588 @ 0xfffff9cc @ │ │ │ │ + ldreq r8, [r1], #-1868 @ 0xfffff8b4 │ │ │ │ + strbeq r0, [r1], #-772 @ 0xfffffcfc │ │ │ │ + strbeq r0, [r1], #-1572 @ 0xfffff9dc │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12b37c <__cxa_atexit@plt+0x11e144> │ │ │ │ @@ -292936,63 +292936,63 @@ │ │ │ │ bhi 12b388 <__cxa_atexit@plt+0x11e150> │ │ │ │ ldr r3, [pc, #76] @ 12b3a4 <__cxa_atexit@plt+0x11e16c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12b36c <__cxa_atexit@plt+0x11e134> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12b3a8 <__cxa_atexit@plt+0x11e170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0], #-640 @ 0xfffffd80 @ │ │ │ │ - strbeq pc, [r0], #-852 @ 0xfffffcac @ │ │ │ │ - strbeq pc, [r0], #-1264 @ 0xfffffb10 @ │ │ │ │ + strbeq r0, [r1], #-624 @ 0xfffffd90 │ │ │ │ + strbeq r0, [r1], #-836 @ 0xfffffcbc │ │ │ │ + strbeq r0, [r1], #-1248 @ 0xfffffb20 │ │ │ │ @ instruction: 0xffff0fdc │ │ │ │ - ldreq r7, [r1], #-440 @ 0xfffffe48 │ │ │ │ + ldreq r8, [r1], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b3e8 <__cxa_atexit@plt+0x11e1b0> │ │ │ │ ldr r2, [pc, #40] @ 12b3f0 <__cxa_atexit@plt+0x11e1b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 12b3f4 <__cxa_atexit@plt+0x11e1bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a6c <__cxa_atexit@plt+0x3f4834> │ │ │ │ + b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq pc, [r0], #-456 @ 0xfffffe38 @ │ │ │ │ + strbeq r0, [r1], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12b414 <__cxa_atexit@plt+0x11e1dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 401a4c <__cxa_atexit@plt+0x3f4814> │ │ │ │ + b 401b54 <__cxa_atexit@plt+0x3f491c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401b54 <__cxa_atexit@plt+0x3f491c> │ │ │ │ + b 401c5c <__cxa_atexit@plt+0x3f4a24> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12b4ac <__cxa_atexit@plt+0x11e274> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -293016,37 +293016,37 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12]! │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq pc, [r0], #-300 @ 0xfffffed4 @ │ │ │ │ + strbeq r0, [r1], #-284 @ 0xfffffee4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 12b4fc <__cxa_atexit@plt+0x11e2c4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ - strbeq pc, [r0], #-996 @ 0xfffffc1c @ │ │ │ │ - ldreq r7, [r1], #-1244 @ 0xfffffb24 │ │ │ │ + b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + strbeq r0, [r1], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r8, [r1], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b554 <__cxa_atexit@plt+0x11e31c> │ │ │ │ ldr lr, [pc, #60] @ 12b55c <__cxa_atexit@plt+0x11e324> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -293058,20 +293058,20 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #20 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq pc, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - ldreq r7, [r1], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq r0, [r1], #-84 @ 0xffffffac │ │ │ │ + ldreq r8, [r1], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12b5e4 <__cxa_atexit@plt+0x11e3ac> │ │ │ │ @@ -293094,22 +293094,22 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r0, #36] @ 0x24 │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq pc, [r0], #-824 @ 0xfffffcc8 @ │ │ │ │ - ldreq r7, [r1], #-988 @ 0xfffffc24 │ │ │ │ + strbeq r0, [r1], #-808 @ 0xfffffcd8 │ │ │ │ + ldreq r8, [r1], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12b65c <__cxa_atexit@plt+0x11e424> │ │ │ │ ldr r3, [pc, #76] @ 12b66c <__cxa_atexit@plt+0x11e434> │ │ │ │ @@ -293131,26 +293131,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12b674 <__cxa_atexit@plt+0x11e43c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff0c20 │ │ │ │ - ldreq r7, [r1], #-916 @ 0xfffffc6c │ │ │ │ - ldreq r7, [r1], #-868 @ 0xfffffc9c │ │ │ │ + ldreq r8, [r1], #-916 @ 0xfffffc6c │ │ │ │ + ldreq r8, [r1], #-868 @ 0xfffffc9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12b69c <__cxa_atexit@plt+0x11e464> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12c21c <__cxa_atexit@plt+0x11efe4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldreq r7, [r1], #-828 @ 0xfffffcc4 │ │ │ │ + ldreq r8, [r1], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12b720 <__cxa_atexit@plt+0x11e4e8> │ │ │ │ @@ -293173,21 +293173,21 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffecd0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq pc, [r0], #-508 @ 0xfffffe04 @ │ │ │ │ + strbeq r0, [r1], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12b7ac <__cxa_atexit@plt+0x11e574> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -293204,30 +293204,30 @@ │ │ │ │ bhi 12b7b8 <__cxa_atexit@plt+0x11e580> │ │ │ │ ldr r3, [pc, #72] @ 12b7d0 <__cxa_atexit@plt+0x11e598> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12b79c <__cxa_atexit@plt+0x11e564> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12b7d4 <__cxa_atexit@plt+0x11e59c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0], #-3644 @ 0xfffff1c4 │ │ │ │ - strbeq lr, [r0], #-3860 @ 0xfffff0ec │ │ │ │ + strbeq pc, [r0], #-3628 @ 0xfffff1d4 @ │ │ │ │ + strbeq pc, [r0], #-3844 @ 0xfffff0fc @ │ │ │ │ @ instruction: 0xffff0b3c │ │ │ │ - ldreq r6, [r1], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r7, [r1], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -293273,32 +293273,32 @@ │ │ │ │ ldr r7, [pc, #20] @ 12b8ac <__cxa_atexit@plt+0x11e674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffff0a0c │ │ │ │ - ldreq r6, [r1], #-3240 @ 0xfffff358 │ │ │ │ - ldreq r7, [r1], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r7, [r1], #-3240 @ 0xfffff358 │ │ │ │ + ldreq r8, [r1], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12b8d0 <__cxa_atexit@plt+0x11e698> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 12c21c <__cxa_atexit@plt+0x11efe4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12b8f0 <__cxa_atexit@plt+0x11e6b8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ - strbeq lr, [r0], #-3476 @ 0xfffff26c │ │ │ │ + b 40198c <__cxa_atexit@plt+0x3f4754> │ │ │ │ + strbeq pc, [r0], #-3460 @ 0xfffff27c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12b968 <__cxa_atexit@plt+0x11e730> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -293315,30 +293315,30 @@ │ │ │ │ bhi 12b974 <__cxa_atexit@plt+0x11e73c> │ │ │ │ ldr r3, [pc, #72] @ 12b98c <__cxa_atexit@plt+0x11e754> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12b958 <__cxa_atexit@plt+0x11e720> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12b990 <__cxa_atexit@plt+0x11e758> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0], #-3200 @ 0xfffff380 │ │ │ │ - strbeq lr, [r0], #-3416 @ 0xfffff2a8 │ │ │ │ + strbeq pc, [r0], #-3184 @ 0xfffff390 @ │ │ │ │ + strbeq pc, [r0], #-3400 @ 0xfffff2b8 @ │ │ │ │ @ instruction: 0xffff0980 │ │ │ │ - ldreq r6, [r1], #-3016 @ 0xfffff438 │ │ │ │ + ldreq r7, [r1], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -293384,32 +293384,32 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ba68 <__cxa_atexit@plt+0x11e830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffff0850 │ │ │ │ - ldreq r6, [r1], #-2796 @ 0xfffff514 │ │ │ │ - ldreq r6, [r1], #-4032 @ 0xfffff040 │ │ │ │ + ldreq r7, [r1], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r7, [r1], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12ba8c <__cxa_atexit@plt+0x11e854> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 12c21c <__cxa_atexit@plt+0x11efe4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12baac <__cxa_atexit@plt+0x11e874> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ - strbeq lr, [r0], #-3032 @ 0xfffff428 │ │ │ │ + b 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ + strbeq pc, [r0], #-3016 @ 0xfffff438 @ │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12bb00 <__cxa_atexit@plt+0x11e8c8> │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ @@ -293428,16 +293428,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #20] @ 12bb1c <__cxa_atexit@plt+0x11e8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0], #-592 @ 0xfffffdb0 @ │ │ │ │ - ldreq r7, [r1], #-228 @ 0xffffff1c │ │ │ │ + strbeq r0, [r1], #-576 @ 0xfffffdc0 │ │ │ │ + ldreq r8, [r1], #-228 @ 0xffffff1c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -293465,23 +293465,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0], #-460 @ 0xfffffe34 @ │ │ │ │ - ldreq r7, [r1], #-88 @ 0xffffffa8 │ │ │ │ - mvneq r8, #991232 @ 0xf2000 │ │ │ │ + strbeq r0, [r1], #-444 @ 0xfffffe44 │ │ │ │ + ldreq r8, [r1], #-88 @ 0xffffffa8 │ │ │ │ + mvneq r8, #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r1], #-32 @ 0xffffffe0 │ │ │ │ + ldreq r8, [r1], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12bc38 <__cxa_atexit@plt+0x11ea00> │ │ │ │ ldr r2, [pc, #88] @ 12bc48 <__cxa_atexit@plt+0x11ea10> │ │ │ │ @@ -293495,49 +293495,49 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12bc50 <__cxa_atexit@plt+0x11ea18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r6, [r1], #-4036 @ 0xfffff03c │ │ │ │ - ldreq r6, [r1], #-3996 @ 0xfffff064 │ │ │ │ + ldreq r7, [r1], #-4036 @ 0xfffff03c │ │ │ │ + ldreq r7, [r1], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 12bc7c <__cxa_atexit@plt+0x11ea44> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [r1], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r7, [r1], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 12bca8 <__cxa_atexit@plt+0x11ea70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 12bcac <__cxa_atexit@plt+0x11ea74> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq lr, [r0], #-2832 @ 0xfffff4f0 │ │ │ │ + strbeq pc, [r0], #-2816 @ 0xfffff500 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12bcf4 <__cxa_atexit@plt+0x11eabc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -293549,32 +293549,32 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r0], #-2292 @ 0xfffff70c │ │ │ │ + strbeq pc, [r0], #-2276 @ 0xfffff71c @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12bd44 <__cxa_atexit@plt+0x11eb0c> │ │ │ │ ldr r3, [pc, #24] @ 12bd50 <__cxa_atexit@plt+0x11eb18> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40141c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ + b 40146c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -293587,16 +293587,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq lr, [r0], #-2140 @ 0xfffff7a4 │ │ │ │ - ldreq r6, [r1], #-3684 @ 0xfffff19c │ │ │ │ + strbeq pc, [r0], #-2124 @ 0xfffff7b4 @ │ │ │ │ + ldreq r7, [r1], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -293604,25 +293604,25 @@ │ │ │ │ ldr r3, [pc, #48] @ 12bdf4 <__cxa_atexit@plt+0x11ebbc> │ │ │ │ ldr r2, [pc, #48] @ 12bdf8 <__cxa_atexit@plt+0x11ebc0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #24] @ 12bdfc <__cxa_atexit@plt+0x11ebc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r6, [r1], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq r6, [r1], #-3620 @ 0xfffff1dc │ │ │ │ - ldreq r6, [r1], #-3588 @ 0xfffff1fc │ │ │ │ + ldreq r7, [r1], #-3644 @ 0xfffff1c4 │ │ │ │ + ldreq r7, [r1], #-3620 @ 0xfffff1dc │ │ │ │ + ldreq r7, [r1], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -293630,25 +293630,25 @@ │ │ │ │ ldr r3, [pc, #48] @ 12be5c <__cxa_atexit@plt+0x11ec24> │ │ │ │ ldr r2, [pc, #48] @ 12be60 <__cxa_atexit@plt+0x11ec28> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #24] @ 12be64 <__cxa_atexit@plt+0x11ec2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - ldreq r6, [r1], #-3540 @ 0xfffff22c │ │ │ │ - ldreq r6, [r1], #-3516 @ 0xfffff244 │ │ │ │ - ldreq r6, [r1], #-3460 @ 0xfffff27c │ │ │ │ + ldreq r7, [r1], #-3540 @ 0xfffff22c │ │ │ │ + ldreq r7, [r1], #-3516 @ 0xfffff244 │ │ │ │ + ldreq r7, [r1], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bee0 <__cxa_atexit@plt+0x11eca8> │ │ │ │ ldr r2, [pc, #92] @ 12bee8 <__cxa_atexit@plt+0x11ecb0> │ │ │ │ @@ -293665,107 +293665,107 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r6, [r1], #-3328 @ 0xfffff300 │ │ │ │ + ldreq r7, [r1], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 12bf18 <__cxa_atexit@plt+0x11ece0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [r1], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r7, [r1], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 12bf44 <__cxa_atexit@plt+0x11ed0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 12bf48 <__cxa_atexit@plt+0x11ed10> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq lr, [r0], #-2164 @ 0xfffff78c │ │ │ │ + strbeq pc, [r0], #-2148 @ 0xfffff79c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 12bf70 <__cxa_atexit@plt+0x11ed38> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r6, [r1], #-3184 @ 0xfffff390 │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r7, [r1], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12bfbc <__cxa_atexit@plt+0x11ed84> │ │ │ │ ldr r3, [pc, #44] @ 12bfd4 <__cxa_atexit@plt+0x11ed9c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r3, r6, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 12bfd8 <__cxa_atexit@plt+0x11eda0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq r6, [r1], #-3156 @ 0xfffff3ac │ │ │ │ - ldreq r6, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ + ldreq r7, [r1], #-3156 @ 0xfffff3ac │ │ │ │ + ldreq r7, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12c01c <__cxa_atexit@plt+0x11ede4> │ │ │ │ ldr r3, [pc, #44] @ 12c034 <__cxa_atexit@plt+0x11edfc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r3, r6, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 12c038 <__cxa_atexit@plt+0x11ee00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq r6, [r1], #-3060 @ 0xfffff40c │ │ │ │ - ldreq r6, [r1], #-3048 @ 0xfffff418 │ │ │ │ + ldreq r7, [r1], #-3060 @ 0xfffff40c │ │ │ │ + ldreq r7, [r1], #-3048 @ 0xfffff418 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c0b4 <__cxa_atexit@plt+0x11ee7c> │ │ │ │ ldr r2, [pc, #92] @ 12c0bc <__cxa_atexit@plt+0x11ee84> │ │ │ │ @@ -293782,106 +293782,106 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r6, [r1], #-2916 @ 0xfffff49c │ │ │ │ + ldreq r7, [r1], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 12c0ec <__cxa_atexit@plt+0x11eeb4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4014f4 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + b 40158c <__cxa_atexit@plt+0x3f4354> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r6, [r1], #-2872 @ 0xfffff4c8 │ │ │ │ + ldreq r7, [r1], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 12c118 <__cxa_atexit@plt+0x11eee0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 12c11c <__cxa_atexit@plt+0x11eee4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4014fc <__cxa_atexit@plt+0x3f42c4> │ │ │ │ + b 401594 <__cxa_atexit@plt+0x3f435c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq lr, [r0], #-2112 @ 0xfffff7c0 │ │ │ │ + strbeq pc, [r0], #-2096 @ 0xfffff7d0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 12c144 <__cxa_atexit@plt+0x11ef0c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4012fc <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + b 401324 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401504 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ - ldreq r6, [r1], #-2772 @ 0xfffff52c │ │ │ │ + b 40159c <__cxa_atexit@plt+0x3f4364> │ │ │ │ + ldreq r7, [r1], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12c190 <__cxa_atexit@plt+0x11ef58> │ │ │ │ ldr r3, [pc, #44] @ 12c1a8 <__cxa_atexit@plt+0x11ef70> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r3, r6, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 12c1ac <__cxa_atexit@plt+0x11ef74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq r6, [r1], #-2720 @ 0xfffff560 │ │ │ │ - ldreq r6, [r1], #-2692 @ 0xfffff57c │ │ │ │ + ldreq r7, [r1], #-2720 @ 0xfffff560 │ │ │ │ + ldreq r7, [r1], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12c1f0 <__cxa_atexit@plt+0x11efb8> │ │ │ │ ldr r3, [pc, #44] @ 12c208 <__cxa_atexit@plt+0x11efd0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r9} │ │ │ │ sub r3, r6, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40152c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r7, [pc, #20] @ 12c20c <__cxa_atexit@plt+0x11efd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq r6, [r1], #-2624 @ 0xfffff5c0 │ │ │ │ + ldreq r7, [r1], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c25c <__cxa_atexit@plt+0x11f024> │ │ │ │ ldr r3, [pc, #60] @ 12c26c <__cxa_atexit@plt+0x11f034> │ │ │ │ @@ -293898,15 +293898,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c270 <__cxa_atexit@plt+0x11f038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r7, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -293918,198 +293918,198 @@ │ │ │ │ bhi 12c2d4 <__cxa_atexit@plt+0x11f09c> │ │ │ │ ldr r3, [pc, #52] @ 12c2e4 <__cxa_atexit@plt+0x11f0ac> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c2c4 <__cxa_atexit@plt+0x11f08c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c2e8 <__cxa_atexit@plt+0x11f0b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r1], #-2452 @ 0xfffff66c │ │ │ │ + ldreq r7, [r1], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c344 <__cxa_atexit@plt+0x11f10c> │ │ │ │ ldr r3, [pc, #52] @ 12c354 <__cxa_atexit@plt+0x11f11c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c334 <__cxa_atexit@plt+0x11f0fc> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c358 <__cxa_atexit@plt+0x11f120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r1], #-2344 @ 0xfffff6d8 │ │ │ │ + ldreq r7, [r1], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c3b4 <__cxa_atexit@plt+0x11f17c> │ │ │ │ ldr r3, [pc, #52] @ 12c3c4 <__cxa_atexit@plt+0x11f18c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c3a4 <__cxa_atexit@plt+0x11f16c> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c3c8 <__cxa_atexit@plt+0x11f190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r1], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r7, [r1], #-2236 @ 0xfffff744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c424 <__cxa_atexit@plt+0x11f1ec> │ │ │ │ ldr r3, [pc, #52] @ 12c434 <__cxa_atexit@plt+0x11f1fc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c414 <__cxa_atexit@plt+0x11f1dc> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c438 <__cxa_atexit@plt+0x11f200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ + ldreq r7, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c494 <__cxa_atexit@plt+0x11f25c> │ │ │ │ ldr r3, [pc, #52] @ 12c4a4 <__cxa_atexit@plt+0x11f26c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c484 <__cxa_atexit@plt+0x11f24c> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c4a8 <__cxa_atexit@plt+0x11f270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r1], #-2020 @ 0xfffff81c │ │ │ │ + ldreq r7, [r1], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c504 <__cxa_atexit@plt+0x11f2cc> │ │ │ │ ldr r3, [pc, #52] @ 12c514 <__cxa_atexit@plt+0x11f2dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c4f4 <__cxa_atexit@plt+0x11f2bc> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c518 <__cxa_atexit@plt+0x11f2e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r1], #-1912 @ 0xfffff888 │ │ │ │ + ldreq r7, [r1], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c574 <__cxa_atexit@plt+0x11f33c> │ │ │ │ ldr r3, [pc, #52] @ 12c584 <__cxa_atexit@plt+0x11f34c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c564 <__cxa_atexit@plt+0x11f32c> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c588 <__cxa_atexit@plt+0x11f350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [r1], #-1804 @ 0xfffff8f4 │ │ │ │ + ldreq r7, [r1], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12c61c <__cxa_atexit@plt+0x11f3e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294132,42 +294132,42 @@ │ │ │ │ ldr r0, [pc, #64] @ 12c644 <__cxa_atexit@plt+0x11f40c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-4036 @ 0xfffff03c │ │ │ │ - strbeq sp, [r0], #-4076 @ 0xfffff014 │ │ │ │ - strbeq sp, [r0], #-4020 @ 0xfffff04c │ │ │ │ - strbeq lr, [r0], #-120 @ 0xffffff88 │ │ │ │ + strbeq lr, [r0], #-4020 @ 0xfffff04c │ │ │ │ + strbeq lr, [r0], #-4060 @ 0xfffff024 │ │ │ │ + strbeq lr, [r0], #-4004 @ 0xfffff05c │ │ │ │ + strbeq pc, [r0], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c67c <__cxa_atexit@plt+0x11f444> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12c684 <__cxa_atexit@plt+0x11f44c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq lr, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c720 <__cxa_atexit@plt+0x11f4e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294207,45 +294207,45 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sp, [r0], #-3796 @ 0xfffff12c │ │ │ │ + strbeq lr, [r0], #-3780 @ 0xfffff13c │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12c768 <__cxa_atexit@plt+0x11f530> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12c788 <__cxa_atexit@plt+0x11f550> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12c7b8 <__cxa_atexit@plt+0x11f580> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12c7bc <__cxa_atexit@plt+0x11f584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq lr, [r0], #-416 @ 0xfffffe60 │ │ │ │ - strbeq lr, [r0], #-296 @ 0xfffffed8 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq pc, [r0], #-400 @ 0xfffffe70 @ │ │ │ │ + strbeq pc, [r0], #-280 @ 0xfffffee8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12c870 <__cxa_atexit@plt+0x11f638> │ │ │ │ @@ -294277,15 +294277,15 @@ │ │ │ │ bhi 12c88c <__cxa_atexit@plt+0x11f654> │ │ │ │ ldr r3, [pc, #92] @ 12c8a8 <__cxa_atexit@plt+0x11f670> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12c860 <__cxa_atexit@plt+0x11f628> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 12c880 <__cxa_atexit@plt+0x11f648> │ │ │ │ mov r5, #20 │ │ │ │ @@ -294294,36 +294294,36 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12c8ac <__cxa_atexit@plt+0x11f674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq sp, [r0], #-3484 @ 0xfffff264 │ │ │ │ - strbeq lr, [r0], #-188 @ 0xffffff44 │ │ │ │ + strbeq lr, [r0], #-3468 @ 0xfffff274 │ │ │ │ + strbeq pc, [r0], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - ldreq r6, [r1], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq r7, [r1], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c8e0 <__cxa_atexit@plt+0x11f6a8> │ │ │ │ ldr r2, [pc, #32] @ 12c8f0 <__cxa_atexit@plt+0x11f6b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 12c8f4 <__cxa_atexit@plt+0x11f6bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [r1], #-932 @ 0xfffffc5c │ │ │ │ + ldreq r7, [r1], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c970 <__cxa_atexit@plt+0x11f738> │ │ │ │ @@ -294345,21 +294345,21 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 401b64 <__cxa_atexit@plt+0x3f492c> │ │ │ │ + b 401c6c <__cxa_atexit@plt+0x3f4a34> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbeq sp, [r0], #-4008 @ 0xfffff058 │ │ │ │ + strbeq lr, [r0], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12c9ec <__cxa_atexit@plt+0x11f7b4> │ │ │ │ @@ -294376,24 +294376,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-3044 @ 0xfffff41c │ │ │ │ - strbeq sp, [r0], #-3244 @ 0xfffff354 │ │ │ │ + strbeq lr, [r0], #-3028 @ 0xfffff42c │ │ │ │ + strbeq lr, [r0], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12ca70 <__cxa_atexit@plt+0x11f838> │ │ │ │ ldr r2, [pc, #92] @ 12ca8c <__cxa_atexit@plt+0x11f854> │ │ │ │ @@ -294405,47 +294405,47 @@ │ │ │ │ bhi 12ca7c <__cxa_atexit@plt+0x11f844> │ │ │ │ ldr r3, [pc, #68] @ 12ca90 <__cxa_atexit@plt+0x11f858> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12ca60 <__cxa_atexit@plt+0x11f828> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12ca94 <__cxa_atexit@plt+0x11f85c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-2924 @ 0xfffff494 │ │ │ │ + strbeq lr, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - ldreq r6, [r1], #-512 @ 0xfffffe00 │ │ │ │ + ldreq r7, [r1], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cac8 <__cxa_atexit@plt+0x11f890> │ │ │ │ ldr r2, [pc, #32] @ 12cad8 <__cxa_atexit@plt+0x11f8a0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 12cadc <__cxa_atexit@plt+0x11f8a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [r1], #-448 @ 0xfffffe40 │ │ │ │ + ldreq r7, [r1], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cb44 <__cxa_atexit@plt+0x11f90c> │ │ │ │ @@ -294462,21 +294462,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq sp, [r0], #-3520 @ 0xfffff240 │ │ │ │ + strbeq lr, [r0], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12cbd0 <__cxa_atexit@plt+0x11f998> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -294493,30 +294493,30 @@ │ │ │ │ bhi 12cbdc <__cxa_atexit@plt+0x11f9a4> │ │ │ │ ldr r3, [pc, #72] @ 12cbf4 <__cxa_atexit@plt+0x11f9bc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12cbc0 <__cxa_atexit@plt+0x11f988> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12cbf8 <__cxa_atexit@plt+0x11f9c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ - strbeq sp, [r0], #-2800 @ 0xfffff510 │ │ │ │ + strbeq lr, [r0], #-2568 @ 0xfffff5f8 │ │ │ │ + strbeq lr, [r0], #-2784 @ 0xfffff520 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - ldreq r6, [r1], #-156 @ 0xffffff64 │ │ │ │ + ldreq r7, [r1], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12cc60 <__cxa_atexit@plt+0x11fa28> │ │ │ │ @@ -294533,24 +294533,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-2416 @ 0xfffff690 │ │ │ │ - strbeq sp, [r0], #-2616 @ 0xfffff5c8 │ │ │ │ + strbeq lr, [r0], #-2400 @ 0xfffff6a0 │ │ │ │ + strbeq lr, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ccf0 <__cxa_atexit@plt+0x11fab8> │ │ │ │ @@ -294569,42 +294569,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq sp, [r0], #-3084 @ 0xfffff3f4 │ │ │ │ + strbeq lr, [r0], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cd44 <__cxa_atexit@plt+0x11fb0c> │ │ │ │ ldr r2, [pc, #32] @ 12cd54 <__cxa_atexit@plt+0x11fb1c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 12cd58 <__cxa_atexit@plt+0x11fb20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq r6, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cdb4 <__cxa_atexit@plt+0x11fb7c> │ │ │ │ @@ -294636,18 +294636,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12ce04 <__cxa_atexit@plt+0x11fbcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-1968 @ 0xfffff850 │ │ │ │ + strbeq lr, [r0], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -294672,15 +294672,15 @@ │ │ │ │ bhi 12cec0 <__cxa_atexit@plt+0x11fc88> │ │ │ │ ldr r3, [pc, #96] @ 12ced8 <__cxa_atexit@plt+0x11fca0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12ce8c <__cxa_atexit@plt+0x11fc54> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 12ceac <__cxa_atexit@plt+0x11fc74> │ │ │ │ mov r7, #16 │ │ │ │ @@ -294691,34 +294691,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12cedc <__cxa_atexit@plt+0x11fca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq sp, [r0], #-2704 @ 0xfffff570 │ │ │ │ + strbeq lr, [r0], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ - ldreq r5, [r1], #-3500 @ 0xfffff254 │ │ │ │ - ldreq r5, [r1], #-3552 @ 0xfffff220 │ │ │ │ + ldreq r6, [r1], #-3500 @ 0xfffff254 │ │ │ │ + ldreq r6, [r1], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cf18 <__cxa_atexit@plt+0x11fce0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12cf20 <__cxa_atexit@plt+0x11fce8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-1684 @ 0xfffff96c │ │ │ │ + strbeq lr, [r0], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -294742,15 +294742,15 @@ │ │ │ │ bhi 12cfd8 <__cxa_atexit@plt+0x11fda0> │ │ │ │ ldr r3, [pc, #96] @ 12cff0 <__cxa_atexit@plt+0x11fdb8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12cfa4 <__cxa_atexit@plt+0x11fd6c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 12cfc4 <__cxa_atexit@plt+0x11fd8c> │ │ │ │ mov r7, #16 │ │ │ │ @@ -294761,18 +294761,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12cff4 <__cxa_atexit@plt+0x11fdbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq sp, [r0], #-1816 @ 0xfffff8e8 │ │ │ │ + strbeq lr, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ - ldreq r5, [r1], #-3216 @ 0xfffff370 │ │ │ │ - ldreq r5, [r1], #-3276 @ 0xfffff334 │ │ │ │ + ldreq r6, [r1], #-3216 @ 0xfffff370 │ │ │ │ + ldreq r6, [r1], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12d074 <__cxa_atexit@plt+0x11fe3c> │ │ │ │ ldr r2, [pc, #116] @ 12d090 <__cxa_atexit@plt+0x11fe58> │ │ │ │ @@ -294803,52 +294803,52 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12d09c <__cxa_atexit@plt+0x11fe64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq sp, [r0], #-1396 @ 0xfffffa8c │ │ │ │ + strbeq lr, [r0], #-1380 @ 0xfffffa9c │ │ │ │ @ instruction: 0xfffff22c │ │ │ │ - ldreq r5, [r1], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r6, [r1], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12d0bc <__cxa_atexit@plt+0x11fe84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d10c <__cxa_atexit@plt+0x11fed4> │ │ │ │ ldr r2, [pc, #40] @ 12d124 <__cxa_atexit@plt+0x11feec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401b6c <__cxa_atexit@plt+0x3f4934> │ │ │ │ + b 401c74 <__cxa_atexit@plt+0x3f4a3c> │ │ │ │ ldr r7, [pc, #20] @ 12d128 <__cxa_atexit@plt+0x11fef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq r5, [r1], #-2952 @ 0xfffff478 │ │ │ │ + ldreq r6, [r1], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12d1a8 <__cxa_atexit@plt+0x11ff70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294871,42 +294871,42 @@ │ │ │ │ ldr r0, [pc, #64] @ 12d1d0 <__cxa_atexit@plt+0x11ff98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ - strbeq sp, [r0], #-1120 @ 0xfffffba0 │ │ │ │ - strbeq sp, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ - strbeq sp, [r0], #-1260 @ 0xfffffb14 │ │ │ │ + strbeq lr, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ + strbeq lr, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq lr, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq lr, [r0], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d208 <__cxa_atexit@plt+0x11ffd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12d210 <__cxa_atexit@plt+0x11ffd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-932 @ 0xfffffc5c │ │ │ │ + strbeq lr, [r0], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d2ac <__cxa_atexit@plt+0x120074> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294946,45 +294946,45 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sp, [r0], #-840 @ 0xfffffcb8 │ │ │ │ + strbeq lr, [r0], #-824 @ 0xfffffcc8 │ │ │ │ @ instruction: 0xfffff004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12d2f4 <__cxa_atexit@plt+0x1200bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12d314 <__cxa_atexit@plt+0x1200dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12d344 <__cxa_atexit@plt+0x12010c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12d348 <__cxa_atexit@plt+0x120110> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq sp, [r0], #-1556 @ 0xfffff9ec │ │ │ │ - strbeq sp, [r0], #-1436 @ 0xfffffa64 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq lr, [r0], #-1540 @ 0xfffff9fc │ │ │ │ + strbeq lr, [r0], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12d3fc <__cxa_atexit@plt+0x1201c4> │ │ │ │ @@ -295016,15 +295016,15 @@ │ │ │ │ bhi 12d418 <__cxa_atexit@plt+0x1201e0> │ │ │ │ ldr r3, [pc, #92] @ 12d434 <__cxa_atexit@plt+0x1201fc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12d3ec <__cxa_atexit@plt+0x1201b4> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 12d40c <__cxa_atexit@plt+0x1201d4> │ │ │ │ mov r5, #20 │ │ │ │ @@ -295033,36 +295033,36 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12d438 <__cxa_atexit@plt+0x120200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq sp, [r0], #-528 @ 0xfffffdf0 │ │ │ │ - strbeq sp, [r0], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq lr, [r0], #-512 @ 0xfffffe00 │ │ │ │ + strbeq lr, [r0], #-1312 @ 0xfffffae0 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ - ldreq r5, [r1], #-2152 @ 0xfffff798 │ │ │ │ + ldreq r6, [r1], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d46c <__cxa_atexit@plt+0x120234> │ │ │ │ ldr r2, [pc, #32] @ 12d47c <__cxa_atexit@plt+0x120244> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 12d480 <__cxa_atexit@plt+0x120248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r1], #-2096 @ 0xfffff7d0 │ │ │ │ + ldreq r6, [r1], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d4fc <__cxa_atexit@plt+0x1202c4> │ │ │ │ @@ -295084,21 +295084,21 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 401b64 <__cxa_atexit@plt+0x3f492c> │ │ │ │ + b 401c6c <__cxa_atexit@plt+0x3f4a34> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbeq sp, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ + strbeq lr, [r0], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12d578 <__cxa_atexit@plt+0x120340> │ │ │ │ @@ -295115,24 +295115,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0], #-88 @ 0xffffffa8 │ │ │ │ - strbeq sp, [r0], #-288 @ 0xfffffee0 │ │ │ │ + strbeq lr, [r0], #-72 @ 0xffffffb8 │ │ │ │ + strbeq lr, [r0], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12d5fc <__cxa_atexit@plt+0x1203c4> │ │ │ │ ldr r2, [pc, #92] @ 12d618 <__cxa_atexit@plt+0x1203e0> │ │ │ │ @@ -295144,47 +295144,47 @@ │ │ │ │ bhi 12d608 <__cxa_atexit@plt+0x1203d0> │ │ │ │ ldr r3, [pc, #68] @ 12d61c <__cxa_atexit@plt+0x1203e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12d5ec <__cxa_atexit@plt+0x1203b4> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12d620 <__cxa_atexit@plt+0x1203e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-4064 @ 0xfffff020 │ │ │ │ + strbeq sp, [r0], #-4048 @ 0xfffff030 │ │ │ │ @ instruction: 0xffffef44 │ │ │ │ - ldreq r5, [r1], #-1652 @ 0xfffff98c │ │ │ │ + ldreq r6, [r1], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d654 <__cxa_atexit@plt+0x12041c> │ │ │ │ ldr r2, [pc, #32] @ 12d664 <__cxa_atexit@plt+0x12042c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 12d668 <__cxa_atexit@plt+0x120430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r1], #-1612 @ 0xfffff9b4 │ │ │ │ + ldreq r6, [r1], #-1612 @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d6d0 <__cxa_atexit@plt+0x120498> │ │ │ │ @@ -295201,21 +295201,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq sp, [r0], #-564 @ 0xfffffdcc │ │ │ │ + strbeq lr, [r0], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12d75c <__cxa_atexit@plt+0x120524> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -295232,30 +295232,30 @@ │ │ │ │ bhi 12d768 <__cxa_atexit@plt+0x120530> │ │ │ │ ldr r3, [pc, #72] @ 12d780 <__cxa_atexit@plt+0x120548> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12d74c <__cxa_atexit@plt+0x120514> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12d784 <__cxa_atexit@plt+0x12054c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-3724 @ 0xfffff174 │ │ │ │ - strbeq ip, [r0], #-3940 @ 0xfffff09c │ │ │ │ + strbeq sp, [r0], #-3708 @ 0xfffff184 │ │ │ │ + strbeq sp, [r0], #-3924 @ 0xfffff0ac │ │ │ │ @ instruction: 0xffffed74 │ │ │ │ - ldreq r5, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq r6, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12d7ec <__cxa_atexit@plt+0x1205b4> │ │ │ │ @@ -295272,24 +295272,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-3556 @ 0xfffff21c │ │ │ │ - strbeq ip, [r0], #-3756 @ 0xfffff154 │ │ │ │ + strbeq sp, [r0], #-3540 @ 0xfffff22c │ │ │ │ + strbeq sp, [r0], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d87c <__cxa_atexit@plt+0x120644> │ │ │ │ @@ -295308,42 +295308,42 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq sp, [r0], #-128 @ 0xffffff80 │ │ │ │ + strbeq lr, [r0], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d8d0 <__cxa_atexit@plt+0x120698> │ │ │ │ ldr r2, [pc, #32] @ 12d8e0 <__cxa_atexit@plt+0x1206a8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 12d8e4 <__cxa_atexit@plt+0x1206ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r5, [r1], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r6, [r1], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d940 <__cxa_atexit@plt+0x120708> │ │ │ │ @@ -295375,18 +295375,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12d990 <__cxa_atexit@plt+0x120758> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-3108 @ 0xfffff3dc │ │ │ │ + strbeq sp, [r0], #-3092 @ 0xfffff3ec │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -295411,15 +295411,15 @@ │ │ │ │ bhi 12da4c <__cxa_atexit@plt+0x120814> │ │ │ │ ldr r3, [pc, #96] @ 12da64 <__cxa_atexit@plt+0x12082c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12da18 <__cxa_atexit@plt+0x1207e0> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 12da38 <__cxa_atexit@plt+0x120800> │ │ │ │ mov r7, #16 │ │ │ │ @@ -295430,34 +295430,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12da68 <__cxa_atexit@plt+0x120830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq ip, [r0], #-3844 @ 0xfffff0fc │ │ │ │ + strbeq sp, [r0], #-3828 @ 0xfffff10c │ │ │ │ @ instruction: 0xffffe958 │ │ │ │ - ldreq r5, [r1], #-544 @ 0xfffffde0 │ │ │ │ - ldreq r5, [r1], #-620 @ 0xfffffd94 │ │ │ │ + ldreq r6, [r1], #-544 @ 0xfffffde0 │ │ │ │ + ldreq r6, [r1], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12daa4 <__cxa_atexit@plt+0x12086c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12daac <__cxa_atexit@plt+0x120874> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-2824 @ 0xfffff4f8 │ │ │ │ + strbeq sp, [r0], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -295481,15 +295481,15 @@ │ │ │ │ bhi 12db64 <__cxa_atexit@plt+0x12092c> │ │ │ │ ldr r3, [pc, #96] @ 12db7c <__cxa_atexit@plt+0x120944> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12db30 <__cxa_atexit@plt+0x1208f8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 12db50 <__cxa_atexit@plt+0x120918> │ │ │ │ mov r7, #16 │ │ │ │ @@ -295500,18 +295500,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12db80 <__cxa_atexit@plt+0x120948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq ip, [r0], #-2956 @ 0xfffff474 │ │ │ │ + strbeq sp, [r0], #-2940 @ 0xfffff484 │ │ │ │ @ instruction: 0xffffe7d0 │ │ │ │ - ldreq r5, [r1], #-260 @ 0xfffffefc │ │ │ │ - ldreq r5, [r1], #-344 @ 0xfffffea8 │ │ │ │ + ldreq r6, [r1], #-260 @ 0xfffffefc │ │ │ │ + ldreq r6, [r1], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12dc00 <__cxa_atexit@plt+0x1209c8> │ │ │ │ ldr r2, [pc, #116] @ 12dc1c <__cxa_atexit@plt+0x1209e4> │ │ │ │ @@ -295542,52 +295542,52 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12dc28 <__cxa_atexit@plt+0x1209f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq ip, [r0], #-2536 @ 0xfffff618 │ │ │ │ + strbeq sp, [r0], #-2520 @ 0xfffff628 │ │ │ │ @ instruction: 0xffffe6a0 │ │ │ │ - ldreq r5, [r1], #-88 @ 0xffffffa8 │ │ │ │ + ldreq r6, [r1], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12dc48 <__cxa_atexit@plt+0x120a10> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12dc98 <__cxa_atexit@plt+0x120a60> │ │ │ │ ldr r2, [pc, #40] @ 12dcb0 <__cxa_atexit@plt+0x120a78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ + b 401c7c <__cxa_atexit@plt+0x3f4a44> │ │ │ │ ldr r7, [pc, #20] @ 12dcb4 <__cxa_atexit@plt+0x120a7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq r5, [r1], #-20 @ 0xffffffec │ │ │ │ + ldreq r6, [r1], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12dd2c <__cxa_atexit@plt+0x120af4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -295604,46 +295604,46 @@ │ │ │ │ bhi 12dd38 <__cxa_atexit@plt+0x120b00> │ │ │ │ ldr r3, [pc, #72] @ 12dd50 <__cxa_atexit@plt+0x120b18> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12dd1c <__cxa_atexit@plt+0x120ae4> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12dd54 <__cxa_atexit@plt+0x120b1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-2236 @ 0xfffff744 │ │ │ │ - strbeq ip, [r0], #-2452 @ 0xfffff66c │ │ │ │ + strbeq sp, [r0], #-2220 @ 0xfffff754 │ │ │ │ + strbeq sp, [r0], #-2436 @ 0xfffff67c │ │ │ │ @ instruction: 0xffffe884 │ │ │ │ - ldreq r4, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ + ldreq r5, [r1], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12dd8c <__cxa_atexit@plt+0x120b54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12dd94 <__cxa_atexit@plt+0x120b5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ + strbeq sp, [r0], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295652,15 +295652,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -295689,15 +295689,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r4, [r1], #-3684 @ 0xfffff19c │ │ │ │ + ldreq r5, [r1], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12dee4 <__cxa_atexit@plt+0x120cac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -295714,35 +295714,35 @@ │ │ │ │ bhi 12def0 <__cxa_atexit@plt+0x120cb8> │ │ │ │ ldr r3, [pc, #72] @ 12df08 <__cxa_atexit@plt+0x120cd0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12ded4 <__cxa_atexit@plt+0x120c9c> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12df0c <__cxa_atexit@plt+0x120cd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-1796 @ 0xfffff8fc │ │ │ │ - strbeq ip, [r0], #-2012 @ 0xfffff824 │ │ │ │ + strbeq sp, [r0], #-1780 @ 0xfffff90c │ │ │ │ + strbeq sp, [r0], #-1996 @ 0xfffff834 │ │ │ │ @ instruction: 0xffffe5ec │ │ │ │ - ldreq r4, [r1], #-3464 @ 0xfffff278 │ │ │ │ + ldreq r5, [r1], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -295763,31 +295763,31 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r4, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ + ldreq r5, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12dfcc <__cxa_atexit@plt+0x120d94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12dfd4 <__cxa_atexit@plt+0x120d9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-1504 @ 0xfffffa20 │ │ │ │ + strbeq sp, [r0], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -295811,15 +295811,15 @@ │ │ │ │ bhi 12e08c <__cxa_atexit@plt+0x120e54> │ │ │ │ ldr r3, [pc, #96] @ 12e0a4 <__cxa_atexit@plt+0x120e6c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12e058 <__cxa_atexit@plt+0x120e20> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 12e078 <__cxa_atexit@plt+0x120e40> │ │ │ │ mov r7, #16 │ │ │ │ @@ -295830,34 +295830,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12e0a8 <__cxa_atexit@plt+0x120e70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq ip, [r0], #-1636 @ 0xfffff99c │ │ │ │ + strbeq sp, [r0], #-1620 @ 0xfffff9ac │ │ │ │ @ instruction: 0xffffe388 │ │ │ │ - ldreq r4, [r1], #-3044 @ 0xfffff41c │ │ │ │ - ldreq r4, [r1], #-3136 @ 0xfffff3c0 │ │ │ │ + ldreq r5, [r1], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r5, [r1], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e0e4 <__cxa_atexit@plt+0x120eac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12e0ec <__cxa_atexit@plt+0x120eb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-1224 @ 0xfffffb38 │ │ │ │ + strbeq sp, [r0], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -295882,15 +295882,15 @@ │ │ │ │ bhi 12e1a8 <__cxa_atexit@plt+0x120f70> │ │ │ │ ldr r3, [pc, #96] @ 12e1c0 <__cxa_atexit@plt+0x120f88> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12e174 <__cxa_atexit@plt+0x120f3c> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 12e194 <__cxa_atexit@plt+0x120f5c> │ │ │ │ mov r7, #16 │ │ │ │ @@ -295901,34 +295901,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12e1c4 <__cxa_atexit@plt+0x120f8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq ip, [r0], #-1960 @ 0xfffff858 │ │ │ │ + strbeq sp, [r0], #-1944 @ 0xfffff868 │ │ │ │ @ instruction: 0xffffe1fc │ │ │ │ - ldreq r4, [r1], #-2756 @ 0xfffff53c │ │ │ │ - ldreq r4, [r1], #-2856 @ 0xfffff4d8 │ │ │ │ + ldreq r5, [r1], #-2756 @ 0xfffff53c │ │ │ │ + ldreq r5, [r1], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e200 <__cxa_atexit@plt+0x120fc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 12e208 <__cxa_atexit@plt+0x120fd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-940 @ 0xfffffc54 │ │ │ │ + strbeq sp, [r0], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -295952,15 +295952,15 @@ │ │ │ │ bhi 12e2c0 <__cxa_atexit@plt+0x121088> │ │ │ │ ldr r3, [pc, #96] @ 12e2d8 <__cxa_atexit@plt+0x1210a0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12e28c <__cxa_atexit@plt+0x121054> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 12e2ac <__cxa_atexit@plt+0x121074> │ │ │ │ mov r7, #16 │ │ │ │ @@ -295971,18 +295971,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12e2dc <__cxa_atexit@plt+0x1210a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq ip, [r0], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq sp, [r0], #-1056 @ 0xfffffbe0 │ │ │ │ @ instruction: 0xffffe074 │ │ │ │ - ldreq r4, [r1], #-2472 @ 0xfffff658 │ │ │ │ - ldreq r4, [r1], #-2580 @ 0xfffff5ec │ │ │ │ + ldreq r5, [r1], #-2472 @ 0xfffff658 │ │ │ │ + ldreq r5, [r1], #-2580 @ 0xfffff5ec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12e34c <__cxa_atexit@plt+0x121114> │ │ │ │ @@ -296012,36 +296012,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12e378 <__cxa_atexit@plt+0x121140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffdf54 │ │ │ │ - ldreq r4, [r1], #-2308 @ 0xfffff6fc │ │ │ │ - ldreq r4, [r1], #-2424 @ 0xfffff688 │ │ │ │ + ldreq r5, [r1], #-2308 @ 0xfffff6fc │ │ │ │ + ldreq r5, [r1], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401b7c <__cxa_atexit@plt+0x3f4944> │ │ │ │ + b 401c84 <__cxa_atexit@plt+0x3f4a4c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e3c4 <__cxa_atexit@plt+0x12118c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12e3cc <__cxa_atexit@plt+0x121194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-488 @ 0xfffffe18 │ │ │ │ + strbeq sp, [r0], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12e434 <__cxa_atexit@plt+0x1211fc> │ │ │ │ @@ -296058,24 +296058,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0], #-412 @ 0xfffffe64 │ │ │ │ - strbeq ip, [r0], #-612 @ 0xfffffd9c │ │ │ │ + strbeq sp, [r0], #-396 @ 0xfffffe74 │ │ │ │ + strbeq sp, [r0], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e4c0 <__cxa_atexit@plt+0x121288> │ │ │ │ ldr r1, [pc, #84] @ 12e4c8 <__cxa_atexit@plt+0x121290> │ │ │ │ ldr lr, [pc, #84] @ 12e4cc <__cxa_atexit@plt+0x121294> │ │ │ │ @@ -296098,44 +296098,44 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffddec │ │ │ │ - strbeq ip, [r0], #-264 @ 0xfffffef8 │ │ │ │ + strbeq sp, [r0], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12e4f0 <__cxa_atexit@plt+0x1212b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12e510 <__cxa_atexit@plt+0x1212d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12e540 <__cxa_atexit@plt+0x121308> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12e544 <__cxa_atexit@plt+0x12130c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq ip, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ - strbeq ip, [r0], #-928 @ 0xfffffc60 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq sp, [r0], #-1032 @ 0xfffffbf8 │ │ │ │ + strbeq sp, [r0], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12e5f0 <__cxa_atexit@plt+0x1213b8> │ │ │ │ @@ -296165,15 +296165,15 @@ │ │ │ │ bhi 12e60c <__cxa_atexit@plt+0x1213d4> │ │ │ │ ldr r3, [pc, #92] @ 12e628 <__cxa_atexit@plt+0x1213f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12e5e0 <__cxa_atexit@plt+0x1213a8> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 12e600 <__cxa_atexit@plt+0x1213c8> │ │ │ │ mov r5, #16 │ │ │ │ @@ -296182,18 +296182,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12e62c <__cxa_atexit@plt+0x1213f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq ip, [r0], #-20 @ 0xffffffec │ │ │ │ - strbeq ip, [r0], #-824 @ 0xfffffcc8 │ │ │ │ + strbeq sp, [r0], #-4 │ │ │ │ + strbeq sp, [r0], #-808 @ 0xfffffcd8 │ │ │ │ @ instruction: 0xffffdfc0 │ │ │ │ - ldreq r4, [r1], #-1652 @ 0xfffff98c │ │ │ │ + ldreq r5, [r1], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12e684 <__cxa_atexit@plt+0x12144c> │ │ │ │ @@ -296206,24 +296206,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12e694 <__cxa_atexit@plt+0x12145c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12e6a4 <__cxa_atexit@plt+0x12146c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ + ldreq r5, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -296245,36 +296245,36 @@ │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #27 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - strbeq ip, [r0], #-496 @ 0xfffffe10 │ │ │ │ + strbeq sp, [r0], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e768 <__cxa_atexit@plt+0x121530> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12e770 <__cxa_atexit@plt+0x121538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-3652 @ 0xfffff1bc │ │ │ │ + strbeq ip, [r0], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12e7d8 <__cxa_atexit@plt+0x1215a0> │ │ │ │ @@ -296291,24 +296291,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-3576 @ 0xfffff208 │ │ │ │ - strbeq fp, [r0], #-3776 @ 0xfffff140 │ │ │ │ + strbeq ip, [r0], #-3560 @ 0xfffff218 │ │ │ │ + strbeq ip, [r0], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12e85c <__cxa_atexit@plt+0x121624> │ │ │ │ ldr r2, [pc, #92] @ 12e878 <__cxa_atexit@plt+0x121640> │ │ │ │ @@ -296320,29 +296320,29 @@ │ │ │ │ bhi 12e868 <__cxa_atexit@plt+0x121630> │ │ │ │ ldr r3, [pc, #68] @ 12e87c <__cxa_atexit@plt+0x121644> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12e84c <__cxa_atexit@plt+0x121614> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12e880 <__cxa_atexit@plt+0x121648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-3456 @ 0xfffff280 │ │ │ │ + strbeq ip, [r0], #-3440 @ 0xfffff290 │ │ │ │ @ instruction: 0xffffdce4 │ │ │ │ - ldreq r4, [r1], #-1044 @ 0xfffffbec │ │ │ │ + ldreq r5, [r1], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12e8d8 <__cxa_atexit@plt+0x1216a0> │ │ │ │ @@ -296355,24 +296355,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12e8e8 <__cxa_atexit@plt+0x1216b0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12e8f8 <__cxa_atexit@plt+0x1216c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r1], #-1000 @ 0xfffffc18 │ │ │ │ + ldreq r5, [r1], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -296391,36 +296391,36 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq fp, [r0], #-3996 @ 0xfffff064 │ │ │ │ + strbeq ip, [r0], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e9b0 <__cxa_atexit@plt+0x121778> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12e9b8 <__cxa_atexit@plt+0x121780> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-3068 @ 0xfffff404 │ │ │ │ + strbeq ip, [r0], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12ea20 <__cxa_atexit@plt+0x1217e8> │ │ │ │ @@ -296437,24 +296437,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-2992 @ 0xfffff450 │ │ │ │ - strbeq fp, [r0], #-3192 @ 0xfffff388 │ │ │ │ + strbeq ip, [r0], #-2976 @ 0xfffff460 │ │ │ │ + strbeq ip, [r0], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12eab8 <__cxa_atexit@plt+0x121880> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -296471,30 +296471,30 @@ │ │ │ │ bhi 12eac4 <__cxa_atexit@plt+0x12188c> │ │ │ │ ldr r3, [pc, #72] @ 12eadc <__cxa_atexit@plt+0x1218a4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12eaa8 <__cxa_atexit@plt+0x121870> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12eae0 <__cxa_atexit@plt+0x1218a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ - strbeq fp, [r0], #-3080 @ 0xfffff3f8 │ │ │ │ + strbeq ip, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq ip, [r0], #-3064 @ 0xfffff408 │ │ │ │ @ instruction: 0xffffda18 │ │ │ │ - ldreq r4, [r1], #-436 @ 0xfffffe4c │ │ │ │ + ldreq r5, [r1], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12eb38 <__cxa_atexit@plt+0x121900> │ │ │ │ @@ -296507,24 +296507,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12eb48 <__cxa_atexit@plt+0x121910> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12eb58 <__cxa_atexit@plt+0x121920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r1], #-396 @ 0xfffffe74 │ │ │ │ + ldreq r5, [r1], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -296544,21 +296544,21 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq fp, [r0], #-3388 @ 0xfffff2c4 │ │ │ │ + strbeq ip, [r0], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12ec44 <__cxa_atexit@plt+0x121a0c> │ │ │ │ @@ -296570,32 +296570,32 @@ │ │ │ │ bhi 12ec58 <__cxa_atexit@plt+0x121a20> │ │ │ │ ldr r3, [pc, #76] @ 12ec6c <__cxa_atexit@plt+0x121a34> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12ec34 <__cxa_atexit@plt+0x1219fc> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 12ec74 <__cxa_atexit@plt+0x121a3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12ec70 <__cxa_atexit@plt+0x121a38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-3280 @ 0xfffff330 │ │ │ │ + strbeq ip, [r0], #-3264 @ 0xfffff340 │ │ │ │ @ instruction: 0xffffd73c │ │ │ │ - ldreq r4, [r1], #-20 @ 0xffffffec │ │ │ │ - ldreq r4, [r1], #-144 @ 0xffffff70 │ │ │ │ + ldreq r5, [r1], #-20 @ 0xffffffec │ │ │ │ + ldreq r5, [r1], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12ecd8 <__cxa_atexit@plt+0x121aa0> │ │ │ │ @@ -296607,32 +296607,32 @@ │ │ │ │ bhi 12ecec <__cxa_atexit@plt+0x121ab4> │ │ │ │ ldr r3, [pc, #76] @ 12ed00 <__cxa_atexit@plt+0x121ac8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12ecc8 <__cxa_atexit@plt+0x121a90> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 12ed08 <__cxa_atexit@plt+0x121ad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12ed04 <__cxa_atexit@plt+0x121acc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-2528 @ 0xfffff620 │ │ │ │ + strbeq ip, [r0], #-2512 @ 0xfffff630 │ │ │ │ @ instruction: 0xffffd638 │ │ │ │ - ldreq r3, [r1], #-3964 @ 0xfffff084 │ │ │ │ - ldreq r4, [r1], #-0 │ │ │ │ + ldreq r4, [r1], #-3964 @ 0xfffff084 │ │ │ │ + ldreq r5, [r1], #-0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12ed74 <__cxa_atexit@plt+0x121b3c> │ │ │ │ @@ -296662,37 +296662,37 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12eda0 <__cxa_atexit@plt+0x121b68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffd52c │ │ │ │ - ldreq r3, [r1], #-3804 @ 0xfffff124 │ │ │ │ - ldreq r3, [r1], #-3944 @ 0xfffff098 │ │ │ │ + ldreq r4, [r1], #-3804 @ 0xfffff124 │ │ │ │ + ldreq r4, [r1], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 401b84 <__cxa_atexit@plt+0x3f494c> │ │ │ │ + b 401c8c <__cxa_atexit@plt+0x3f4a54> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12edf0 <__cxa_atexit@plt+0x121bb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12edf8 <__cxa_atexit@plt+0x121bc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-1980 @ 0xfffff844 │ │ │ │ + strbeq ip, [r0], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12ee60 <__cxa_atexit@plt+0x121c28> │ │ │ │ @@ -296709,24 +296709,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-1904 @ 0xfffff890 │ │ │ │ - strbeq fp, [r0], #-2104 @ 0xfffff7c8 │ │ │ │ + strbeq ip, [r0], #-1888 @ 0xfffff8a0 │ │ │ │ + strbeq ip, [r0], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12eeec <__cxa_atexit@plt+0x121cb4> │ │ │ │ ldr r1, [pc, #84] @ 12eef4 <__cxa_atexit@plt+0x121cbc> │ │ │ │ ldr lr, [pc, #84] @ 12eef8 <__cxa_atexit@plt+0x121cc0> │ │ │ │ @@ -296749,44 +296749,44 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffd3c0 │ │ │ │ - strbeq fp, [r0], #-1756 @ 0xfffff924 │ │ │ │ + strbeq ip, [r0], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12ef1c <__cxa_atexit@plt+0x121ce4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12ef3c <__cxa_atexit@plt+0x121d04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12ef6c <__cxa_atexit@plt+0x121d34> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12ef70 <__cxa_atexit@plt+0x121d38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq fp, [r0], #-2540 @ 0xfffff614 │ │ │ │ - strbeq fp, [r0], #-2420 @ 0xfffff68c │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq ip, [r0], #-2524 @ 0xfffff624 │ │ │ │ + strbeq ip, [r0], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f01c <__cxa_atexit@plt+0x121de4> │ │ │ │ @@ -296816,15 +296816,15 @@ │ │ │ │ bhi 12f038 <__cxa_atexit@plt+0x121e00> │ │ │ │ ldr r3, [pc, #92] @ 12f054 <__cxa_atexit@plt+0x121e1c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12f00c <__cxa_atexit@plt+0x121dd4> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 12f02c <__cxa_atexit@plt+0x121df4> │ │ │ │ mov r5, #16 │ │ │ │ @@ -296833,18 +296833,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12f058 <__cxa_atexit@plt+0x121e20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq fp, [r0], #-1512 @ 0xfffffa18 │ │ │ │ - strbeq fp, [r0], #-2316 @ 0xfffff6f4 │ │ │ │ + strbeq ip, [r0], #-1496 @ 0xfffffa28 │ │ │ │ + strbeq ip, [r0], #-2300 @ 0xfffff704 │ │ │ │ @ instruction: 0xffffd594 │ │ │ │ - ldreq r3, [r1], #-3144 @ 0xfffff3b8 │ │ │ │ + ldreq r4, [r1], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12f0b0 <__cxa_atexit@plt+0x121e78> │ │ │ │ @@ -296857,24 +296857,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12f0c0 <__cxa_atexit@plt+0x121e88> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12f0d0 <__cxa_atexit@plt+0x121e98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r1], #-3108 @ 0xfffff3dc │ │ │ │ + ldreq r4, [r1], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -296896,36 +296896,36 @@ │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #27 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - strbeq fp, [r0], #-1988 @ 0xfffff83c │ │ │ │ + strbeq ip, [r0], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f194 <__cxa_atexit@plt+0x121f5c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12f19c <__cxa_atexit@plt+0x121f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ + strbeq ip, [r0], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12f204 <__cxa_atexit@plt+0x121fcc> │ │ │ │ @@ -296942,24 +296942,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-972 @ 0xfffffc34 │ │ │ │ - strbeq fp, [r0], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq ip, [r0], #-956 @ 0xfffffc44 │ │ │ │ + strbeq ip, [r0], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f288 <__cxa_atexit@plt+0x122050> │ │ │ │ ldr r2, [pc, #92] @ 12f2a4 <__cxa_atexit@plt+0x12206c> │ │ │ │ @@ -296971,29 +296971,29 @@ │ │ │ │ bhi 12f294 <__cxa_atexit@plt+0x12205c> │ │ │ │ ldr r3, [pc, #68] @ 12f2a8 <__cxa_atexit@plt+0x122070> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12f278 <__cxa_atexit@plt+0x122040> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12f2ac <__cxa_atexit@plt+0x122074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-852 @ 0xfffffcac │ │ │ │ + strbeq ip, [r0], #-836 @ 0xfffffcbc │ │ │ │ @ instruction: 0xffffd2b8 │ │ │ │ - ldreq r3, [r1], #-2536 @ 0xfffff618 │ │ │ │ + ldreq r4, [r1], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12f304 <__cxa_atexit@plt+0x1220cc> │ │ │ │ @@ -297006,24 +297006,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12f314 <__cxa_atexit@plt+0x1220dc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12f324 <__cxa_atexit@plt+0x1220ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r1], #-2516 @ 0xfffff62c │ │ │ │ + ldreq r4, [r1], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -297042,36 +297042,36 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq fp, [r0], #-1392 @ 0xfffffa90 │ │ │ │ + strbeq ip, [r0], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f3dc <__cxa_atexit@plt+0x1221a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12f3e4 <__cxa_atexit@plt+0x1221ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-464 @ 0xfffffe30 │ │ │ │ + strbeq ip, [r0], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12f44c <__cxa_atexit@plt+0x122214> │ │ │ │ @@ -297088,24 +297088,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-388 @ 0xfffffe7c │ │ │ │ - strbeq fp, [r0], #-588 @ 0xfffffdb4 │ │ │ │ + strbeq ip, [r0], #-372 @ 0xfffffe8c │ │ │ │ + strbeq ip, [r0], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f4e4 <__cxa_atexit@plt+0x1222ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -297122,30 +297122,30 @@ │ │ │ │ bhi 12f4f0 <__cxa_atexit@plt+0x1222b8> │ │ │ │ ldr r3, [pc, #72] @ 12f508 <__cxa_atexit@plt+0x1222d0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12f4d4 <__cxa_atexit@plt+0x12229c> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12f50c <__cxa_atexit@plt+0x1222d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-260 @ 0xfffffefc │ │ │ │ - strbeq fp, [r0], #-476 @ 0xfffffe24 │ │ │ │ + strbeq ip, [r0], #-244 @ 0xffffff0c │ │ │ │ + strbeq ip, [r0], #-460 @ 0xfffffe34 │ │ │ │ @ instruction: 0xffffcfec │ │ │ │ - ldreq r3, [r1], #-1928 @ 0xfffff878 │ │ │ │ + ldreq r4, [r1], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12f564 <__cxa_atexit@plt+0x12232c> │ │ │ │ @@ -297158,24 +297158,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12f574 <__cxa_atexit@plt+0x12233c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12f584 <__cxa_atexit@plt+0x12234c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r1], #-1912 @ 0xfffff888 │ │ │ │ + ldreq r4, [r1], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -297195,21 +297195,21 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq fp, [r0], #-784 @ 0xfffffcf0 │ │ │ │ + strbeq ip, [r0], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f670 <__cxa_atexit@plt+0x122438> │ │ │ │ @@ -297221,32 +297221,32 @@ │ │ │ │ bhi 12f684 <__cxa_atexit@plt+0x12244c> │ │ │ │ ldr r3, [pc, #76] @ 12f698 <__cxa_atexit@plt+0x122460> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12f660 <__cxa_atexit@plt+0x122428> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 12f6a0 <__cxa_atexit@plt+0x122468> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12f69c <__cxa_atexit@plt+0x122464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-676 @ 0xfffffd5c │ │ │ │ + strbeq ip, [r0], #-660 @ 0xfffffd6c │ │ │ │ @ instruction: 0xffffcd10 │ │ │ │ - ldreq r3, [r1], #-1512 @ 0xfffffa18 │ │ │ │ - ldreq r3, [r1], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r4, [r1], #-1512 @ 0xfffffa18 │ │ │ │ + ldreq r4, [r1], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f704 <__cxa_atexit@plt+0x1224cc> │ │ │ │ @@ -297258,32 +297258,32 @@ │ │ │ │ bhi 12f718 <__cxa_atexit@plt+0x1224e0> │ │ │ │ ldr r3, [pc, #76] @ 12f72c <__cxa_atexit@plt+0x1224f4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12f6f4 <__cxa_atexit@plt+0x1224bc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 12f734 <__cxa_atexit@plt+0x1224fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12f730 <__cxa_atexit@plt+0x1224f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-4020 @ 0xfffff04c │ │ │ │ + strbeq fp, [r0], #-4004 @ 0xfffff05c │ │ │ │ @ instruction: 0xffffcc0c │ │ │ │ - ldreq r3, [r1], #-1360 @ 0xfffffab0 │ │ │ │ - ldreq r3, [r1], #-1516 @ 0xfffffa14 │ │ │ │ + ldreq r4, [r1], #-1360 @ 0xfffffab0 │ │ │ │ + ldreq r4, [r1], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f7a0 <__cxa_atexit@plt+0x122568> │ │ │ │ @@ -297313,50 +297313,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12f7cc <__cxa_atexit@plt+0x122594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffcb00 │ │ │ │ - ldreq r3, [r1], #-1200 @ 0xfffffb50 │ │ │ │ - ldreq r3, [r1], #-1364 @ 0xfffffaac │ │ │ │ + ldreq r4, [r1], #-1200 @ 0xfffffb50 │ │ │ │ + ldreq r4, [r1], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 401b8c <__cxa_atexit@plt+0x3f4954> │ │ │ │ + b 401c94 <__cxa_atexit@plt+0x3f4a5c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12f830 <__cxa_atexit@plt+0x1225f8> │ │ │ │ ldr r3, [pc, #52] @ 12f840 <__cxa_atexit@plt+0x122608> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12f820 <__cxa_atexit@plt+0x1225e8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12f844 <__cxa_atexit@plt+0x12260c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r3, [r1], #-1228 @ 0xfffffb34 │ │ │ │ + ldreq r4, [r1], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f8a8 <__cxa_atexit@plt+0x122670> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f8b0 <__cxa_atexit@plt+0x122678> │ │ │ │ @@ -297367,41 +297367,41 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12f8b8 <__cxa_atexit@plt+0x122680> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12f8c8 <__cxa_atexit@plt+0x122690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r1], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq r4, [r1], #-1096 @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f904 <__cxa_atexit@plt+0x1226cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12f90c <__cxa_atexit@plt+0x1226d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-3240 @ 0xfffff358 │ │ │ │ + strbeq fp, [r0], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12f978 <__cxa_atexit@plt+0x122740> │ │ │ │ @@ -297419,41 +297419,41 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #-64 @ 0xffffffc0 │ │ │ │ - strbeq sl, [r0], #-3364 @ 0xfffff2dc │ │ │ │ + strbeq ip, [r0], #-48 @ 0xffffffd0 │ │ │ │ + strbeq fp, [r0], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f9d4 <__cxa_atexit@plt+0x12279c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 12f9dc <__cxa_atexit@plt+0x1227a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-3032 @ 0xfffff428 │ │ │ │ + strbeq fp, [r0], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 12fa78 <__cxa_atexit@plt+0x122840> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -297492,46 +297492,46 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq sl, [r0], #-2948 @ 0xfffff47c │ │ │ │ + strbeq fp, [r0], #-2932 @ 0xfffff48c │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffc838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12fac0 <__cxa_atexit@plt+0x122888> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12fae0 <__cxa_atexit@plt+0x1228a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12fb10 <__cxa_atexit@plt+0x1228d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12fb14 <__cxa_atexit@plt+0x1228dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq r3, [r1], #-528 @ 0xfffffdf0 │ │ │ │ - strbeq sl, [r0], #-3536 @ 0xfffff230 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq r4, [r1], #-528 @ 0xfffffdf0 │ │ │ │ + strbeq fp, [r0], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12fbd0 <__cxa_atexit@plt+0x122998> │ │ │ │ @@ -297565,15 +297565,15 @@ │ │ │ │ bhi 12fbec <__cxa_atexit@plt+0x1229b4> │ │ │ │ ldr r3, [pc, #92] @ 12fc08 <__cxa_atexit@plt+0x1229d0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12fbc0 <__cxa_atexit@plt+0x122988> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 12fbe0 <__cxa_atexit@plt+0x1229a8> │ │ │ │ mov r5, #24 │ │ │ │ @@ -297582,18 +297582,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12fc0c <__cxa_atexit@plt+0x1229d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq sl, [r0], #-2628 @ 0xfffff5bc │ │ │ │ - strbeq sl, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ + strbeq fp, [r0], #-2612 @ 0xfffff5cc │ │ │ │ + strbeq fp, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ @ instruction: 0xffffc9e0 │ │ │ │ - ldreq r3, [r1], #-148 @ 0xffffff6c │ │ │ │ + ldreq r4, [r1], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -297609,25 +297609,25 @@ │ │ │ │ ldr r0, [pc, #68] @ 12fc9c <__cxa_atexit@plt+0x122a64> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ stmdb r3, {r1, r2, r8} │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r2, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r2 │ │ │ │ b 12fc80 <__cxa_atexit@plt+0x122a48> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 12fc94 <__cxa_atexit@plt+0x122a5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r1], #-124 @ 0xffffff84 │ │ │ │ + ldreq r4, [r1], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -297653,36 +297653,36 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - strbeq sl, [r0], #-3072 @ 0xfffff400 │ │ │ │ + strbeq fp, [r0], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12fd68 <__cxa_atexit@plt+0x122b30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12fd70 <__cxa_atexit@plt+0x122b38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-2116 @ 0xfffff7bc │ │ │ │ + strbeq fp, [r0], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12fddc <__cxa_atexit@plt+0x122ba4> │ │ │ │ @@ -297700,24 +297700,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-3036 @ 0xfffff424 │ │ │ │ - strbeq sl, [r0], #-2240 @ 0xfffff740 │ │ │ │ + strbeq fp, [r0], #-3020 @ 0xfffff434 │ │ │ │ + strbeq fp, [r0], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12fe60 <__cxa_atexit@plt+0x122c28> │ │ │ │ ldr r2, [pc, #92] @ 12fe7c <__cxa_atexit@plt+0x122c44> │ │ │ │ @@ -297729,29 +297729,29 @@ │ │ │ │ bhi 12fe6c <__cxa_atexit@plt+0x122c34> │ │ │ │ ldr r3, [pc, #68] @ 12fe80 <__cxa_atexit@plt+0x122c48> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 12fe50 <__cxa_atexit@plt+0x122c18> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12fe84 <__cxa_atexit@plt+0x122c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-1916 @ 0xfffff884 │ │ │ │ + strbeq fp, [r0], #-1900 @ 0xfffff894 │ │ │ │ @ instruction: 0xffffc6e0 │ │ │ │ - ldreq r2, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r3, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12fee0 <__cxa_atexit@plt+0x122ca8> │ │ │ │ @@ -297765,24 +297765,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 12fef0 <__cxa_atexit@plt+0x122cb8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 12ff00 <__cxa_atexit@plt+0x122cc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r1], #-3604 @ 0xfffff1ec │ │ │ │ + ldreq r3, [r1], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -297802,36 +297802,36 @@ │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ stmdb r3, {r0, r2, r7} │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq sl, [r0], #-2452 @ 0xfffff66c │ │ │ │ + strbeq fp, [r0], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ffbc <__cxa_atexit@plt+0x122d84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12ffc4 <__cxa_atexit@plt+0x122d8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-1520 @ 0xfffffa10 │ │ │ │ + strbeq fp, [r0], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13003c <__cxa_atexit@plt+0x122e04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -297848,30 +297848,30 @@ │ │ │ │ bhi 130048 <__cxa_atexit@plt+0x122e10> │ │ │ │ ldr r3, [pc, #72] @ 130060 <__cxa_atexit@plt+0x122e28> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 13002c <__cxa_atexit@plt+0x122df4> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 130064 <__cxa_atexit@plt+0x122e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-1452 @ 0xfffffa54 │ │ │ │ - strbeq sl, [r0], #-1668 @ 0xfffff97c │ │ │ │ + strbeq fp, [r0], #-1436 @ 0xfffffa64 │ │ │ │ + strbeq fp, [r0], #-1652 @ 0xfffff98c │ │ │ │ @ instruction: 0xffffc494 │ │ │ │ - ldreq r2, [r1], #-3120 @ 0xfffff3d0 │ │ │ │ + ldreq r3, [r1], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1300d0 <__cxa_atexit@plt+0x122e98> │ │ │ │ @@ -297889,24 +297889,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-2280 @ 0xfffff718 │ │ │ │ - strbeq sl, [r0], #-1484 @ 0xfffffa34 │ │ │ │ + strbeq fp, [r0], #-2264 @ 0xfffff728 │ │ │ │ + strbeq fp, [r0], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130160 <__cxa_atexit@plt+0x122f28> │ │ │ │ @@ -297925,24 +297925,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq sl, [r0], #-1948 @ 0xfffff864 │ │ │ │ + strbeq fp, [r0], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1301d8 <__cxa_atexit@plt+0x122fa0> │ │ │ │ @@ -297955,24 +297955,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 1301e8 <__cxa_atexit@plt+0x122fb0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1301f8 <__cxa_atexit@plt+0x122fc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r1], #-2848 @ 0xfffff4e0 │ │ │ │ + ldreq r3, [r1], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -298011,18 +298011,18 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 1302c0 <__cxa_atexit@plt+0x123088> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-756 @ 0xfffffd0c │ │ │ │ + strbeq fp, [r0], #-740 @ 0xfffffd1c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -298051,15 +298051,15 @@ │ │ │ │ ldr r7, [pc, #96] @ 1303a0 <__cxa_atexit@plt+0x123168> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 130358 <__cxa_atexit@plt+0x123120> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ mov r5, r2 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 1303a8 <__cxa_atexit@plt+0x123170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -298069,35 +298069,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1303a4 <__cxa_atexit@plt+0x12316c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq sl, [r0], #-1468 @ 0xfffffa44 │ │ │ │ + strbeq fp, [r0], #-1452 @ 0xfffffa54 │ │ │ │ @ instruction: 0xffffc01c │ │ │ │ - ldreq r2, [r1], #-2276 @ 0xfffff71c │ │ │ │ - ldreq r2, [r1], #-2468 @ 0xfffff65c │ │ │ │ + ldreq r3, [r1], #-2276 @ 0xfffff71c │ │ │ │ + ldreq r3, [r1], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1303e4 <__cxa_atexit@plt+0x1231ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 1303ec <__cxa_atexit@plt+0x1231b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-456 @ 0xfffffe38 │ │ │ │ + strbeq fp, [r0], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -298120,15 +298120,15 @@ │ │ │ │ ldr r7, [pc, #88] @ 1304ac <__cxa_atexit@plt+0x123274> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 13046c <__cxa_atexit@plt+0x123234> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 1304b4 <__cxa_atexit@plt+0x12327c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -298136,18 +298136,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1304b0 <__cxa_atexit@plt+0x123278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq sl, [r0], #-596 @ 0xfffffdac │ │ │ │ + strbeq fp, [r0], #-580 @ 0xfffffdbc │ │ │ │ @ instruction: 0xffffbe98 │ │ │ │ - ldreq r2, [r1], #-2004 @ 0xfffff82c │ │ │ │ - ldreq r2, [r1], #-2196 @ 0xfffff76c │ │ │ │ + ldreq r3, [r1], #-2004 @ 0xfffff82c │ │ │ │ + ldreq r3, [r1], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 130530 <__cxa_atexit@plt+0x1232f8> │ │ │ │ ldr r2, [pc, #116] @ 13054c <__cxa_atexit@plt+0x123314> │ │ │ │ @@ -298178,30 +298178,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 130558 <__cxa_atexit@plt+0x123320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq sl, [r0], #-184 @ 0xffffff48 │ │ │ │ + strbeq fp, [r0], #-168 @ 0xffffff58 │ │ │ │ @ instruction: 0xffffbd70 │ │ │ │ - ldreq r2, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ + ldreq r3, [r1], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 130578 <__cxa_atexit@plt+0x123340> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -298209,24 +298209,24 @@ │ │ │ │ bcc 1305d0 <__cxa_atexit@plt+0x123398> │ │ │ │ ldr r2, [pc, #48] @ 1305ec <__cxa_atexit@plt+0x1233b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ + b 401c9c <__cxa_atexit@plt+0x3f4a64> │ │ │ │ ldr r7, [pc, #24] @ 1305f0 <__cxa_atexit@plt+0x1233b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r2, [r1], #-1856 @ 0xfffff8c0 │ │ │ │ + ldreq r3, [r1], #-1856 @ 0xfffff8c0 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 130640 <__cxa_atexit@plt+0x123408> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 130648 <__cxa_atexit@plt+0x123410> │ │ │ │ @@ -298237,41 +298237,41 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 130650 <__cxa_atexit@plt+0x123418> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 130660 <__cxa_atexit@plt+0x123428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r1], #-1736 @ 0xfffff938 │ │ │ │ + ldreq r3, [r1], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13069c <__cxa_atexit@plt+0x123464> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1306a4 <__cxa_atexit@plt+0x12346c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-3856 @ 0xfffff0f0 │ │ │ │ + strbeq sl, [r0], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 130710 <__cxa_atexit@plt+0x1234d8> │ │ │ │ @@ -298289,41 +298289,41 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0], #-680 @ 0xfffffd58 │ │ │ │ - strbeq r9, [r0], #-3980 @ 0xfffff074 │ │ │ │ + strbeq fp, [r0], #-664 @ 0xfffffd68 │ │ │ │ + strbeq sl, [r0], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13076c <__cxa_atexit@plt+0x123534> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 130774 <__cxa_atexit@plt+0x12353c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-3648 @ 0xfffff1c0 │ │ │ │ + strbeq sl, [r0], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 130810 <__cxa_atexit@plt+0x1235d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -298362,46 +298362,46 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [r0], #-3564 @ 0xfffff214 │ │ │ │ + strbeq sl, [r0], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffbaa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 130858 <__cxa_atexit@plt+0x123620> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 130878 <__cxa_atexit@plt+0x123640> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1308a8 <__cxa_atexit@plt+0x123670> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1308ac <__cxa_atexit@plt+0x123674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq r2, [r1], #-1144 @ 0xfffffb88 │ │ │ │ - strbeq sl, [r0], #-56 @ 0xffffffc8 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq r3, [r1], #-1144 @ 0xfffffb88 │ │ │ │ + strbeq fp, [r0], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 130968 <__cxa_atexit@plt+0x123730> │ │ │ │ @@ -298435,15 +298435,15 @@ │ │ │ │ bhi 130984 <__cxa_atexit@plt+0x12374c> │ │ │ │ ldr r3, [pc, #92] @ 1309a0 <__cxa_atexit@plt+0x123768> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 130958 <__cxa_atexit@plt+0x123720> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 130978 <__cxa_atexit@plt+0x123740> │ │ │ │ mov r5, #24 │ │ │ │ @@ -298452,18 +298452,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1309a4 <__cxa_atexit@plt+0x12376c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq r9, [r0], #-3244 @ 0xfffff354 │ │ │ │ - strbeq r9, [r0], #-4040 @ 0xfffff038 │ │ │ │ + strbeq sl, [r0], #-3228 @ 0xfffff364 │ │ │ │ + strbeq sl, [r0], #-4024 @ 0xfffff048 │ │ │ │ @ instruction: 0xffffbc48 │ │ │ │ - ldreq r2, [r1], #-764 @ 0xfffffd04 │ │ │ │ + ldreq r3, [r1], #-764 @ 0xfffffd04 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -298479,25 +298479,25 @@ │ │ │ │ ldr r0, [pc, #68] @ 130a34 <__cxa_atexit@plt+0x1237fc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ stmdb r3, {r1, r2, r8} │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r2, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r2 │ │ │ │ b 130a18 <__cxa_atexit@plt+0x1237e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 130a2c <__cxa_atexit@plt+0x1237f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r1], #-764 @ 0xfffffd04 │ │ │ │ + ldreq r3, [r1], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -298523,36 +298523,36 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - strbeq r9, [r0], #-3688 @ 0xfffff198 │ │ │ │ + strbeq sl, [r0], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130b00 <__cxa_atexit@plt+0x1238c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 130b08 <__cxa_atexit@plt+0x1238d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-2732 @ 0xfffff554 │ │ │ │ + strbeq sl, [r0], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 130b74 <__cxa_atexit@plt+0x12393c> │ │ │ │ @@ -298570,24 +298570,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-3652 @ 0xfffff1bc │ │ │ │ - strbeq r9, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ + strbeq sl, [r0], #-3636 @ 0xfffff1cc │ │ │ │ + strbeq sl, [r0], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 130bf8 <__cxa_atexit@plt+0x1239c0> │ │ │ │ ldr r2, [pc, #92] @ 130c14 <__cxa_atexit@plt+0x1239dc> │ │ │ │ @@ -298599,29 +298599,29 @@ │ │ │ │ bhi 130c04 <__cxa_atexit@plt+0x1239cc> │ │ │ │ ldr r3, [pc, #68] @ 130c18 <__cxa_atexit@plt+0x1239e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 130be8 <__cxa_atexit@plt+0x1239b0> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 130c1c <__cxa_atexit@plt+0x1239e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-2532 @ 0xfffff61c │ │ │ │ + strbeq sl, [r0], #-2516 @ 0xfffff62c │ │ │ │ @ instruction: 0xffffb948 │ │ │ │ - ldreq r2, [r1], #-120 @ 0xffffff88 │ │ │ │ + ldreq r3, [r1], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 130c78 <__cxa_atexit@plt+0x123a40> │ │ │ │ @@ -298635,24 +298635,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 130c88 <__cxa_atexit@plt+0x123a50> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 130c98 <__cxa_atexit@plt+0x123a60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r1], #-148 @ 0xffffff6c │ │ │ │ + ldreq r3, [r1], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -298672,36 +298672,36 @@ │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ stmdb r3, {r0, r2, r7} │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq r9, [r0], #-3068 @ 0xfffff404 │ │ │ │ + strbeq sl, [r0], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130d54 <__cxa_atexit@plt+0x123b1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 130d5c <__cxa_atexit@plt+0x123b24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a94 <__cxa_atexit@plt+0x3f485c> │ │ │ │ + b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-2136 @ 0xfffff7a8 │ │ │ │ + strbeq sl, [r0], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 130dd4 <__cxa_atexit@plt+0x123b9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -298718,30 +298718,30 @@ │ │ │ │ bhi 130de0 <__cxa_atexit@plt+0x123ba8> │ │ │ │ ldr r3, [pc, #72] @ 130df8 <__cxa_atexit@plt+0x123bc0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 130dc4 <__cxa_atexit@plt+0x123b8c> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 130dfc <__cxa_atexit@plt+0x123bc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-2068 @ 0xfffff7ec │ │ │ │ - strbeq r9, [r0], #-2284 @ 0xfffff714 │ │ │ │ + strbeq sl, [r0], #-2052 @ 0xfffff7fc │ │ │ │ + strbeq sl, [r0], #-2268 @ 0xfffff724 │ │ │ │ @ instruction: 0xffffb6fc │ │ │ │ - ldreq r1, [r1], #-3736 @ 0xfffff168 │ │ │ │ + ldreq r2, [r1], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 130e68 <__cxa_atexit@plt+0x123c30> │ │ │ │ @@ -298759,24 +298759,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ + b 401984 <__cxa_atexit@plt+0x3f474c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-2896 @ 0xfffff4b0 │ │ │ │ - strbeq r9, [r0], #-2100 @ 0xfffff7cc │ │ │ │ + strbeq sl, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ + strbeq sl, [r0], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 130ef8 <__cxa_atexit@plt+0x123cc0> │ │ │ │ @@ -298795,24 +298795,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r9, [r0], #-2564 @ 0xfffff5fc │ │ │ │ + strbeq sl, [r0], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 130f70 <__cxa_atexit@plt+0x123d38> │ │ │ │ @@ -298825,24 +298825,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r6, r3 │ │ │ │ b 130f80 <__cxa_atexit@plt+0x123d48> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 130f90 <__cxa_atexit@plt+0x123d58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r1], #-3488 @ 0xfffff260 │ │ │ │ + ldreq r2, [r1], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -298881,18 +298881,18 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 131058 <__cxa_atexit@plt+0x123e20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-1372 @ 0xfffffaa4 │ │ │ │ + strbeq sl, [r0], #-1356 @ 0xfffffab4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -298921,15 +298921,15 @@ │ │ │ │ ldr r7, [pc, #96] @ 131138 <__cxa_atexit@plt+0x123f00> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 1310f0 <__cxa_atexit@plt+0x123eb8> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ mov r5, r2 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 131140 <__cxa_atexit@plt+0x123f08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -298939,35 +298939,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13113c <__cxa_atexit@plt+0x123f04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r9, [r0], #-2084 @ 0xfffff7dc │ │ │ │ + strbeq sl, [r0], #-2068 @ 0xfffff7ec │ │ │ │ @ instruction: 0xffffb284 │ │ │ │ - ldreq r1, [r1], #-2892 @ 0xfffff4b4 │ │ │ │ - ldreq r1, [r1], #-3108 @ 0xfffff3dc │ │ │ │ + ldreq r2, [r1], #-2892 @ 0xfffff4b4 │ │ │ │ + ldreq r2, [r1], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13117c <__cxa_atexit@plt+0x123f44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 131184 <__cxa_atexit@plt+0x123f4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq sl, [r0], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -298990,15 +298990,15 @@ │ │ │ │ ldr r7, [pc, #88] @ 131244 <__cxa_atexit@plt+0x12400c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 131204 <__cxa_atexit@plt+0x123fcc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 13124c <__cxa_atexit@plt+0x124014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -299006,18 +299006,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 131248 <__cxa_atexit@plt+0x124010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r9, [r0], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq sl, [r0], #-1196 @ 0xfffffb54 │ │ │ │ @ instruction: 0xffffb100 │ │ │ │ - ldreq r1, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ - ldreq r1, [r1], #-2836 @ 0xfffff4ec │ │ │ │ + ldreq r2, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq r2, [r1], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1312c8 <__cxa_atexit@plt+0x124090> │ │ │ │ ldr r2, [pc, #116] @ 1312e4 <__cxa_atexit@plt+0x1240ac> │ │ │ │ @@ -299048,30 +299048,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1312f0 <__cxa_atexit@plt+0x1240b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r9, [r0], #-800 @ 0xfffffce0 │ │ │ │ + strbeq sl, [r0], #-784 @ 0xfffffcf0 │ │ │ │ @ instruction: 0xffffafd8 │ │ │ │ - ldreq r1, [r1], #-2448 @ 0xfffff670 │ │ │ │ + ldreq r2, [r1], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 131310 <__cxa_atexit@plt+0x1240d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -299079,24 +299079,24 @@ │ │ │ │ bcc 131368 <__cxa_atexit@plt+0x124130> │ │ │ │ ldr r2, [pc, #48] @ 131384 <__cxa_atexit@plt+0x12414c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ + b 401ca4 <__cxa_atexit@plt+0x3f4a6c> │ │ │ │ ldr r7, [pc, #24] @ 131388 <__cxa_atexit@plt+0x124150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r1, [r1], #-2496 @ 0xfffff640 │ │ │ │ + ldreq r2, [r1], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1313ec <__cxa_atexit@plt+0x1241b4> │ │ │ │ @@ -299108,32 +299108,32 @@ │ │ │ │ bhi 131400 <__cxa_atexit@plt+0x1241c8> │ │ │ │ ldr r3, [pc, #76] @ 131414 <__cxa_atexit@plt+0x1241dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 1313dc <__cxa_atexit@plt+0x1241a4> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 13141c <__cxa_atexit@plt+0x1241e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 131418 <__cxa_atexit@plt+0x1241e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-1320 @ 0xfffffad8 │ │ │ │ + strbeq sl, [r0], #-1304 @ 0xfffffae8 │ │ │ │ @ instruction: 0xffffb1c4 │ │ │ │ - ldreq r1, [r1], #-2176 @ 0xfffff780 │ │ │ │ - ldreq r1, [r1], #-2368 @ 0xfffff6c0 │ │ │ │ + ldreq r2, [r1], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r2, [r1], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 131480 <__cxa_atexit@plt+0x124248> │ │ │ │ @@ -299145,32 +299145,32 @@ │ │ │ │ bhi 131494 <__cxa_atexit@plt+0x12425c> │ │ │ │ ldr r3, [pc, #76] @ 1314a8 <__cxa_atexit@plt+0x124270> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 131470 <__cxa_atexit@plt+0x124238> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 1314b0 <__cxa_atexit@plt+0x124278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1314ac <__cxa_atexit@plt+0x124274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-1172 @ 0xfffffb6c │ │ │ │ + strbeq sl, [r0], #-1156 @ 0xfffffb7c │ │ │ │ @ instruction: 0xffffaf00 │ │ │ │ - ldreq r1, [r1], #-2008 @ 0xfffff828 │ │ │ │ - ldreq r1, [r1], #-2224 @ 0xfffff750 │ │ │ │ + ldreq r2, [r1], #-2008 @ 0xfffff828 │ │ │ │ + ldreq r2, [r1], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13151c <__cxa_atexit@plt+0x1242e4> │ │ │ │ @@ -299200,36 +299200,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 131548 <__cxa_atexit@plt+0x124310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffad84 │ │ │ │ - ldreq r1, [r1], #-1844 @ 0xfffff8cc │ │ │ │ - ldreq r1, [r1], #-2072 @ 0xfffff7e8 │ │ │ │ + ldreq r2, [r1], #-1844 @ 0xfffff8cc │ │ │ │ + ldreq r2, [r1], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401ba4 <__cxa_atexit@plt+0x3f496c> │ │ │ │ + b 401cac <__cxa_atexit@plt+0x3f4a74> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 131594 <__cxa_atexit@plt+0x12435c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13159c <__cxa_atexit@plt+0x124364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401bac <__cxa_atexit@plt+0x3f4974> │ │ │ │ + b 401cb4 <__cxa_atexit@plt+0x3f4a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r0], #-24 @ 0xffffffe8 │ │ │ │ + strbeq sl, [r0], #-8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13165c <__cxa_atexit@plt+0x124424> │ │ │ │ ldr lr, [pc, #188] @ 13167c <__cxa_atexit@plt+0x124444> │ │ │ │ @@ -299265,32 +299265,32 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r8, [r0], #-4052 @ 0xfffff02c │ │ │ │ + strbeq r9, [r0], #-4036 @ 0xfffff03c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strbeq r9, [r0], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq r8, [r0], #-3988 @ 0xfffff06c │ │ │ │ - strbeq r8, [r0], #-3980 @ 0xfffff074 │ │ │ │ + strbeq sl, [r0], #-1096 @ 0xfffffbb8 │ │ │ │ + strbeq r9, [r0], #-3972 @ 0xfffff07c │ │ │ │ + strbeq r9, [r0], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13170c <__cxa_atexit@plt+0x1244d4> │ │ │ │ @@ -299317,17 +299317,17 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq r9, [r0], #-920 @ 0xfffffc68 │ │ │ │ - strbeq r8, [r0], #-3796 @ 0xfffff12c │ │ │ │ - strbeq r8, [r0], #-3788 @ 0xfffff134 │ │ │ │ + strbeq sl, [r0], #-904 @ 0xfffffc78 │ │ │ │ + strbeq r9, [r0], #-3780 @ 0xfffff13c │ │ │ │ + strbeq r9, [r0], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -299336,49 +299336,49 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #20] @ 131788 <__cxa_atexit@plt+0x124550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldreq r1, [r1], #-1484 @ 0xfffffa34 │ │ │ │ - ldreq r1, [r1], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq r2, [r1], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r2, [r1], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1317c0 <__cxa_atexit@plt+0x124588> │ │ │ │ ldr r3, [pc, #32] @ 1317d0 <__cxa_atexit@plt+0x124598> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ 1317d4 <__cxa_atexit@plt+0x12459c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r1, [r1], #-1420 @ 0xfffffa74 │ │ │ │ - ldreq r1, [r1], #-1388 @ 0xfffffa94 │ │ │ │ + ldreq r2, [r1], #-1420 @ 0xfffffa74 │ │ │ │ + ldreq r2, [r1], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 401bb4 <__cxa_atexit@plt+0x3f497c> │ │ │ │ + b 401cbc <__cxa_atexit@plt+0x3f4a84> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 131814 <__cxa_atexit@plt+0x1245dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -299394,60 +299394,60 @@ │ │ │ │ beq 131854 <__cxa_atexit@plt+0x12461c> │ │ │ │ ldr r3, [pc, #64] @ 131880 <__cxa_atexit@plt+0x124648> │ │ │ │ str r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 131884 <__cxa_atexit@plt+0x12464c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r1, [r1], #-1260 @ 0xfffffb14 │ │ │ │ + ldreq r2, [r1], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1318ac <__cxa_atexit@plt+0x124674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 401bbc <__cxa_atexit@plt+0x3f4984> │ │ │ │ - ldreq r1, [r1], #-1164 @ 0xfffffb74 │ │ │ │ + b 401cc4 <__cxa_atexit@plt+0x3f4a8c> │ │ │ │ + ldreq r2, [r1], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 131908 <__cxa_atexit@plt+0x1246d0> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 401bc4 <__cxa_atexit@plt+0x3f498c> │ │ │ │ + b 401ccc <__cxa_atexit@plt+0x3f4a94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -299490,23 +299490,23 @@ │ │ │ │ ldr r7, [pc, #52] @ 1319f0 <__cxa_atexit@plt+0x1247b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldreq r1, [r1], #-1040 @ 0xfffffbf0 │ │ │ │ - ldreq r1, [r1], #-1012 @ 0xfffffc0c │ │ │ │ - ldreq r1, [r1], #-1008 @ 0xfffffc10 │ │ │ │ - strbeq r9, [r0], #-1000 @ 0xfffffc18 │ │ │ │ - strbeq r9, [r0], #-996 @ 0xfffffc1c │ │ │ │ - strbeq r9, [r0], #-992 @ 0xfffffc20 │ │ │ │ - strbeq r9, [r0], #-988 @ 0xfffffc24 │ │ │ │ - strbeq r9, [r0], #-980 @ 0xfffffc2c │ │ │ │ - ldreq r1, [r1], #-940 @ 0xfffffc54 │ │ │ │ + ldreq r2, [r1], #-1040 @ 0xfffffbf0 │ │ │ │ + ldreq r2, [r1], #-1012 @ 0xfffffc0c │ │ │ │ + ldreq r2, [r1], #-1008 @ 0xfffffc10 │ │ │ │ + strbeq sl, [r0], #-984 @ 0xfffffc28 │ │ │ │ + strbeq sl, [r0], #-980 @ 0xfffffc2c │ │ │ │ + strbeq sl, [r0], #-976 @ 0xfffffc30 │ │ │ │ + strbeq sl, [r0], #-972 @ 0xfffffc34 │ │ │ │ + strbeq sl, [r0], #-964 @ 0xfffffc3c │ │ │ │ + ldreq r2, [r1], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 131a68 <__cxa_atexit@plt+0x124830> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -299523,30 +299523,30 @@ │ │ │ │ bhi 131a74 <__cxa_atexit@plt+0x12483c> │ │ │ │ ldr r3, [pc, #72] @ 131a8c <__cxa_atexit@plt+0x124854> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 131a58 <__cxa_atexit@plt+0x124820> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 131a90 <__cxa_atexit@plt+0x124858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-2944 @ 0xfffff480 │ │ │ │ - strbeq r8, [r0], #-3160 @ 0xfffff3a8 │ │ │ │ + strbeq r9, [r0], #-2928 @ 0xfffff490 │ │ │ │ + strbeq r9, [r0], #-3144 @ 0xfffff3b8 │ │ │ │ @ instruction: 0xffffa988 │ │ │ │ - ldreq r1, [r1], #-508 @ 0xfffffe04 │ │ │ │ + ldreq r2, [r1], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -299592,34 +299592,34 @@ │ │ │ │ ldr r7, [pc, #20] @ 131b68 <__cxa_atexit@plt+0x124930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffa778 │ │ │ │ - ldreq r1, [r1], #-280 @ 0xfffffee8 │ │ │ │ - ldreq r1, [r1], #-572 @ 0xfffffdc4 │ │ │ │ + ldreq r2, [r1], #-280 @ 0xfffffee8 │ │ │ │ + ldreq r2, [r1], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 131b8c <__cxa_atexit@plt+0x124954> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 131bb4 <__cxa_atexit@plt+0x12497c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ - strbeq r8, [r0], #-3372 @ 0xfffff2d4 │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ + strbeq r9, [r0], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 131c2c <__cxa_atexit@plt+0x1249f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -299636,30 +299636,30 @@ │ │ │ │ bhi 131c38 <__cxa_atexit@plt+0x124a00> │ │ │ │ ldr r3, [pc, #72] @ 131c50 <__cxa_atexit@plt+0x124a18> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 131c1c <__cxa_atexit@plt+0x1249e4> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 131c54 <__cxa_atexit@plt+0x124a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-2492 @ 0xfffff644 │ │ │ │ - strbeq r8, [r0], #-2708 @ 0xfffff56c │ │ │ │ + strbeq r9, [r0], #-2476 @ 0xfffff654 │ │ │ │ + strbeq r9, [r0], #-2692 @ 0xfffff57c │ │ │ │ @ instruction: 0xffffa7c4 │ │ │ │ - ldreq r1, [r1], #-56 @ 0xffffffc8 │ │ │ │ + ldreq r2, [r1], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -299705,34 +299705,34 @@ │ │ │ │ ldr r7, [pc, #20] @ 131d2c <__cxa_atexit@plt+0x124af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffa5b4 │ │ │ │ - ldreq r0, [r1], #-3924 @ 0xfffff0ac │ │ │ │ - ldreq r1, [r1], #-124 @ 0xffffff84 │ │ │ │ + ldreq r1, [r1], #-3924 @ 0xfffff0ac │ │ │ │ + ldreq r2, [r1], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 131d50 <__cxa_atexit@plt+0x124b18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 131d78 <__cxa_atexit@plt+0x124b40> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ - strbeq r8, [r0], #-2920 @ 0xfffff498 │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ + strbeq r9, [r0], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -299752,15 +299752,15 @@ │ │ │ │ bhi 131e24 <__cxa_atexit@plt+0x124bec> │ │ │ │ ldr r3, [pc, #96] @ 131e38 <__cxa_atexit@plt+0x124c00> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 131dec <__cxa_atexit@plt+0x124bb4> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ @@ -299771,18 +299771,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 131e3c <__cxa_atexit@plt+0x124c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-2844 @ 0xfffff4e4 │ │ │ │ + strbeq r9, [r0], #-2828 @ 0xfffff4f4 │ │ │ │ @ instruction: 0xffffa7b4 │ │ │ │ - ldreq r0, [r1], #-3676 @ 0xfffff1a4 │ │ │ │ - ldreq r0, [r1], #-3872 @ 0xfffff0e0 │ │ │ │ + ldreq r1, [r1], #-3676 @ 0xfffff1a4 │ │ │ │ + ldreq r1, [r1], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 131ea4 <__cxa_atexit@plt+0x124c6c> │ │ │ │ ldr r2, [pc, #92] @ 131ec0 <__cxa_atexit@plt+0x124c88> │ │ │ │ @@ -299794,29 +299794,29 @@ │ │ │ │ bhi 131eb0 <__cxa_atexit@plt+0x124c78> │ │ │ │ ldr r3, [pc, #68] @ 131ec4 <__cxa_atexit@plt+0x124c8c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 131e94 <__cxa_atexit@plt+0x124c5c> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 131ec8 <__cxa_atexit@plt+0x124c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ + strbeq r9, [r0], #-1832 @ 0xfffff8d8 │ │ │ │ @ instruction: 0xffffa69c │ │ │ │ - ldreq r0, [r1], #-3532 @ 0xfffff234 │ │ │ │ + ldreq r1, [r1], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 131f30 <__cxa_atexit@plt+0x124cf8> │ │ │ │ @@ -299829,29 +299829,29 @@ │ │ │ │ bhi 131f3c <__cxa_atexit@plt+0x124d04> │ │ │ │ ldr r3, [pc, #68] @ 131f50 <__cxa_atexit@plt+0x124d18> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 131f20 <__cxa_atexit@plt+0x124ce8> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 131f54 <__cxa_atexit@plt+0x124d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-1932 @ 0xfffff874 │ │ │ │ + strbeq r9, [r0], #-1916 @ 0xfffff884 │ │ │ │ @ instruction: 0xffffa5a0 │ │ │ │ - ldreq r0, [r1], #-3388 @ 0xfffff2c4 │ │ │ │ + ldreq r1, [r1], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 131c64 <__cxa_atexit@plt+0x124a2c> │ │ │ │ @@ -299871,29 +299871,29 @@ │ │ │ │ bhi 131fe4 <__cxa_atexit@plt+0x124dac> │ │ │ │ ldr r3, [pc, #68] @ 131ff8 <__cxa_atexit@plt+0x124dc0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 131fc8 <__cxa_atexit@plt+0x124d90> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 131ffc <__cxa_atexit@plt+0x124dc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-1764 @ 0xfffff91c │ │ │ │ + strbeq r9, [r0], #-1748 @ 0xfffff92c │ │ │ │ @ instruction: 0xffffa418 │ │ │ │ - ldreq r0, [r1], #-3212 @ 0xfffff374 │ │ │ │ + ldreq r1, [r1], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ mov r2, r5 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -299913,15 +299913,15 @@ │ │ │ │ bhi 1320a8 <__cxa_atexit@plt+0x124e70> │ │ │ │ ldr r3, [pc, #96] @ 1320bc <__cxa_atexit@plt+0x124e84> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 132070 <__cxa_atexit@plt+0x124e38> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ @@ -299932,18 +299932,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1320c0 <__cxa_atexit@plt+0x124e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-2200 @ 0xfffff768 │ │ │ │ + strbeq r9, [r0], #-2184 @ 0xfffff778 │ │ │ │ @ instruction: 0xffffa300 │ │ │ │ - ldreq r0, [r1], #-3012 @ 0xfffff43c │ │ │ │ - ldreq r0, [r1], #-3232 @ 0xfffff360 │ │ │ │ + ldreq r1, [r1], #-3012 @ 0xfffff43c │ │ │ │ + ldreq r1, [r1], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13212c <__cxa_atexit@plt+0x124ef4> │ │ │ │ @@ -299956,29 +299956,29 @@ │ │ │ │ bhi 132138 <__cxa_atexit@plt+0x124f00> │ │ │ │ ldr r3, [pc, #68] @ 13214c <__cxa_atexit@plt+0x124f14> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 13211c <__cxa_atexit@plt+0x124ee4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 132150 <__cxa_atexit@plt+0x124f18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-1424 @ 0xfffffa70 │ │ │ │ + strbeq r9, [r0], #-1408 @ 0xfffffa80 │ │ │ │ @ instruction: 0xffffa1e4 │ │ │ │ - ldreq r0, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ + ldreq r1, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1321d8 <__cxa_atexit@plt+0x124fa0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -300016,19 +300016,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 132214 <__cxa_atexit@plt+0x124fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-1056 @ 0xfffffbe0 │ │ │ │ + strbeq r9, [r0], #-1040 @ 0xfffffbf0 │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ @ instruction: 0xffffa0c8 │ │ │ │ - ldreq r0, [r1], #-2668 @ 0xfffff594 │ │ │ │ - ldreq r0, [r1], #-2896 @ 0xfffff4b0 │ │ │ │ + ldreq r1, [r1], #-2668 @ 0xfffff594 │ │ │ │ + ldreq r1, [r1], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -300098,32 +300098,32 @@ │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - strbeq r8, [r0], #-2676 @ 0xfffff58c │ │ │ │ - ldreq r0, [r1], #-2660 @ 0xfffff59c │ │ │ │ + strbeq r9, [r0], #-2660 @ 0xfffff59c │ │ │ │ + ldreq r1, [r1], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13238c <__cxa_atexit@plt+0x125154> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 132394 <__cxa_atexit@plt+0x12515c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-544 @ 0xfffffde0 │ │ │ │ + strbeq r9, [r0], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 132438 <__cxa_atexit@plt+0x125200> │ │ │ │ @@ -300151,15 +300151,15 @@ │ │ │ │ bhi 132454 <__cxa_atexit@plt+0x12521c> │ │ │ │ ldr r3, [pc, #92] @ 132470 <__cxa_atexit@plt+0x125238> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 132428 <__cxa_atexit@plt+0x1251f0> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 132448 <__cxa_atexit@plt+0x125210> │ │ │ │ mov r5, #16 │ │ │ │ @@ -300168,34 +300168,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 132474 <__cxa_atexit@plt+0x12523c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r8, [r0], #-448 @ 0xfffffe40 │ │ │ │ - strbeq r8, [r0], #-656 @ 0xfffffd70 │ │ │ │ + strbeq r9, [r0], #-432 @ 0xfffffe50 │ │ │ │ + strbeq r9, [r0], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xffff9fb8 │ │ │ │ - ldreq r0, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ + ldreq r1, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1324ac <__cxa_atexit@plt+0x125274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 1324b4 <__cxa_atexit@plt+0x12527c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0], #-256 @ 0xffffff00 │ │ │ │ + strbeq r9, [r0], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -300250,32 +300250,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffff9d34 │ │ │ │ - ldreq r0, [r1], #-1748 @ 0xfffff92c │ │ │ │ - ldreq r0, [r1], #-2052 @ 0xfffff7fc │ │ │ │ + ldreq r1, [r1], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r1, [r1], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1325d4 <__cxa_atexit@plt+0x12539c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1325f4 <__cxa_atexit@plt+0x1253bc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ - strbeq r8, [r0], #-748 @ 0xfffffd14 │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ + strbeq r9, [r0], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 132658 <__cxa_atexit@plt+0x125420> │ │ │ │ ldr r2, [pc, #92] @ 132674 <__cxa_atexit@plt+0x12543c> │ │ │ │ @@ -300287,29 +300287,29 @@ │ │ │ │ bhi 132664 <__cxa_atexit@plt+0x12542c> │ │ │ │ ldr r3, [pc, #68] @ 132678 <__cxa_atexit@plt+0x125440> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 132648 <__cxa_atexit@plt+0x125410> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13267c <__cxa_atexit@plt+0x125444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r0], #-3972 @ 0xfffff07c │ │ │ │ + strbeq r8, [r0], #-3956 @ 0xfffff08c │ │ │ │ @ instruction: 0xffff9ee8 │ │ │ │ - ldreq r0, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ + ldreq r1, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1326ec <__cxa_atexit@plt+0x1254b4> │ │ │ │ @@ -300341,22 +300341,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r1], #-1456 @ 0xfffffa50 │ │ │ │ + ldreq r1, [r1], #-1456 @ 0xfffffa50 │ │ │ │ @ instruction: 0xffffb5f8 │ │ │ │ @ instruction: 0xffffb6d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -300380,15 +300380,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb700 │ │ │ │ @ instruction: 0xffffb798 │ │ │ │ - ldreq r0, [r1], #-1308 @ 0xfffffae4 │ │ │ │ + ldreq r1, [r1], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -300494,19 +300494,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13298c <__cxa_atexit@plt+0x125754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r0], #-3240 @ 0xfffff358 │ │ │ │ + strbeq r8, [r0], #-3224 @ 0xfffff368 │ │ │ │ @ instruction: 0xffffba78 │ │ │ │ @ instruction: 0xffff9950 │ │ │ │ - ldreq r0, [r1], #-756 @ 0xfffffd0c │ │ │ │ - ldreq r0, [r1], #-872 @ 0xfffffc98 │ │ │ │ + ldreq r1, [r1], #-756 @ 0xfffffd0c │ │ │ │ + ldreq r1, [r1], #-872 @ 0xfffffc98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -300578,20 +300578,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq r8, [r0], #-840 @ 0xfffffcb8 │ │ │ │ + strbeq r9, [r0], #-824 @ 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - ldreq r0, [r1], #-736 @ 0xfffffd20 │ │ │ │ + ldreq r1, [r1], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132b28 <__cxa_atexit@plt+0x1258f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -300599,19 +300599,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 132b34 <__cxa_atexit@plt+0x1258fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ + b 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r0], #-2704 @ 0xfffff570 │ │ │ │ - strbeq r7, [r0], #-2920 @ 0xfffff498 │ │ │ │ + strbeq r8, [r0], #-2688 @ 0xfffff580 │ │ │ │ + strbeq r8, [r0], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 132b94 <__cxa_atexit@plt+0x12595c> │ │ │ │ ldr r3, [pc, #76] @ 132ba4 <__cxa_atexit@plt+0x12596c> │ │ │ │ @@ -300633,15 +300633,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 132bac <__cxa_atexit@plt+0x125974> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffff9710 │ │ │ │ - ldreq r0, [r1], #-504 @ 0xfffffe08 │ │ │ │ + ldreq r1, [r1], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132bf8 <__cxa_atexit@plt+0x1259c0> │ │ │ │ @@ -300651,41 +300651,41 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 132c28 <__cxa_atexit@plt+0x1259f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 132c58 <__cxa_atexit@plt+0x125a20> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 132c5c <__cxa_atexit@plt+0x125a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ - strbeq r7, [r0], #-2448 @ 0xfffff670 │ │ │ │ - strbeq r7, [r0], #-3208 @ 0xfffff378 │ │ │ │ + b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + strbeq r8, [r0], #-2432 @ 0xfffff680 │ │ │ │ + strbeq r8, [r0], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 132ce4 <__cxa_atexit@plt+0x125aac> │ │ │ │ ldr r3, [pc, #140] @ 132d0c <__cxa_atexit@plt+0x125ad4> │ │ │ │ @@ -300722,17 +300722,17 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r0, [r1], #-172 @ 0xffffff54 │ │ │ │ - strbeq r7, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ - strbeq r7, [r0], #-3284 @ 0xfffff32c │ │ │ │ + ldreq r1, [r1], #-172 @ 0xffffff54 │ │ │ │ + strbeq r8, [r0], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r8, [r0], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132d6c <__cxa_atexit@plt+0x125b34> │ │ │ │ @@ -300748,16 +300748,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r7, [r0], #-2192 @ 0xfffff770 │ │ │ │ - strbeq r7, [r0], #-3128 @ 0xfffff3c8 │ │ │ │ + strbeq r8, [r0], #-2176 @ 0xfffff780 │ │ │ │ + strbeq r8, [r0], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132dcc <__cxa_atexit@plt+0x125b94> │ │ │ │ add sl, r7, #8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -300768,18 +300768,18 @@ │ │ │ │ ldr r0, [r7, #28] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401bcc <__cxa_atexit@plt+0x3f4994> │ │ │ │ + b 401cd4 <__cxa_atexit@plt+0x3f4a9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r0], #-2032 @ 0xfffff810 │ │ │ │ + strbeq r8, [r0], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 132e40 <__cxa_atexit@plt+0x125c08> │ │ │ │ @@ -300809,31 +300809,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 132e6c <__cxa_atexit@plt+0x125c34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff9460 │ │ │ │ - ldreq pc, [r0], #-3600 @ 0xfffff1f0 │ │ │ │ - ldreq pc, [r0], #-3920 @ 0xfffff0b0 │ │ │ │ + ldreq r0, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ + ldreq r0, [r1], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 132e90 <__cxa_atexit@plt+0x125c58> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 132eb0 <__cxa_atexit@plt+0x125c78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300855,21 +300855,21 @@ │ │ │ │ add r2, lr, #1 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ mov r8, r7 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r7, [r3, #12] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldreq pc, [r0], #-3764 @ 0xfffff14c │ │ │ │ - strbeq r7, [r0], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r0, [r1], #-3764 @ 0xfffff14c │ │ │ │ + strbeq r8, [r0], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132f8c <__cxa_atexit@plt+0x125d54> │ │ │ │ add sl, r7, #8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -300880,18 +300880,18 @@ │ │ │ │ ldr r0, [r7, #28] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401bcc <__cxa_atexit@plt+0x3f4994> │ │ │ │ + b 401cd4 <__cxa_atexit@plt+0x3f4a9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ + strbeq r8, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 133024 <__cxa_atexit@plt+0x125dec> │ │ │ │ @@ -300918,25 +300918,25 @@ │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r8, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ add lr, r3, #12 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq pc, [r0], #-3500 @ 0xfffff254 │ │ │ │ - strbeq r7, [r0], #-2272 @ 0xfffff720 │ │ │ │ + ldreq r0, [r1], #-3500 @ 0xfffff254 │ │ │ │ + strbeq r8, [r0], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1330a8 <__cxa_atexit@plt+0x125e70> │ │ │ │ ldr r3, [pc, #76] @ 1330b8 <__cxa_atexit@plt+0x125e80> │ │ │ │ @@ -300958,30 +300958,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1330c0 <__cxa_atexit@plt+0x125e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffff91fc │ │ │ │ - ldreq pc, [r0], #-3312 @ 0xfffff310 │ │ │ │ + ldreq r0, [r1], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1330e0 <__cxa_atexit@plt+0x125ea8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 133100 <__cxa_atexit@plt+0x125ec8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300997,29 +300997,29 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ add r2, r3, #8 │ │ │ │ str r9, [r3, #4] │ │ │ │ stm r2, {r0, r7, r8} │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 401bd4 <__cxa_atexit@plt+0x3f499c> │ │ │ │ + b 401cdc <__cxa_atexit@plt+0x3f4aa4> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13320c <__cxa_atexit@plt+0x125fd4> │ │ │ │ @@ -301040,15 +301040,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r0, r5, #24 │ │ │ │ stm r0, {r1, r6, ip} │ │ │ │ str lr, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 133228 <__cxa_atexit@plt+0x125ff0> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -301057,15 +301057,15 @@ │ │ │ │ str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r0], #-2796 @ 0xfffff514 │ │ │ │ + ldreq r0, [r1], #-2796 @ 0xfffff514 │ │ │ │ @ instruction: 0xffffd850 │ │ │ │ @ instruction: 0xffffd480 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ @@ -301090,30 +301090,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r6, [r5, #-8] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1332f0 <__cxa_atexit@plt+0x1260b8> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 13330c <__cxa_atexit@plt+0x1260d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r0, [r1], #-2600 @ 0xfffff5d8 │ │ │ │ @ instruction: 0xffffd9f8 │ │ │ │ @ instruction: 0xffffd820 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -301136,29 +301136,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1333a8 <__cxa_atexit@plt+0x126170> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1333c0 <__cxa_atexit@plt+0x126188> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r0], #-2420 @ 0xfffff68c │ │ │ │ + ldreq r0, [r1], #-2420 @ 0xfffff68c │ │ │ │ @ instruction: 0xffffdc34 │ │ │ │ @ instruction: 0xffffd9b8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r1, r5, #12 │ │ │ │ mov r2, r9 │ │ │ │ @@ -301200,15 +301200,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xffff8e54 │ │ │ │ - ldreq pc, [r0], #-2356 @ 0xfffff6cc │ │ │ │ + ldreq r0, [r1], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 133510 <__cxa_atexit@plt+0x1262d8> │ │ │ │ @@ -301252,16 +301252,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 133558 <__cxa_atexit@plt+0x126320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xffff8d90 │ │ │ │ - ldreq pc, [r0], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq pc, [r0], #-2164 @ 0xfffff78c │ │ │ │ + ldreq r0, [r1], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq r0, [r1], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13359c <__cxa_atexit@plt+0x126364> │ │ │ │ ldr r2, [r7, #4] │ │ │ │ @@ -301309,31 +301309,31 @@ │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 133650 <__cxa_atexit@plt+0x126418> │ │ │ │ ldr r2, [pc, #76] @ 133680 <__cxa_atexit@plt+0x126448> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 401b9c <__cxa_atexit@plt+0x3f4964> │ │ │ │ + b 401ca4 <__cxa_atexit@plt+0x3f4a6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 13367c <__cxa_atexit@plt+0x126444> │ │ │ │ mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r2, r8 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-3984 @ 0xfffff070 │ │ │ │ - ldreq pc, [r0], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r7, [r0], #-3968 @ 0xfffff080 │ │ │ │ + ldreq r0, [r1], #-1740 @ 0xfffff934 │ │ │ │ @ instruction: 0xffffdc20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #168 @ 0xa8 │ │ │ │ cmp r3, ip │ │ │ │ @@ -301406,19 +301406,19 @@ │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - strbeq r7, [r0], #-1644 @ 0xfffff994 │ │ │ │ + strbeq r8, [r0], #-1628 @ 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - ldreq pc, [r0], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq r0, [r1], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -301446,19 +301446,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 133870 <__cxa_atexit@plt+0x126638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-3964 @ 0xfffff084 │ │ │ │ - strbeq r6, [r0], #-3524 @ 0xfffff23c │ │ │ │ - strbeq r7, [r0], #-372 @ 0xfffffe8c │ │ │ │ - strbeq r7, [r0], #-80 @ 0xffffffb0 │ │ │ │ - ldreq pc, [r0], #-1364 @ 0xfffffaac │ │ │ │ + strbeq r7, [r0], #-3948 @ 0xfffff094 │ │ │ │ + strbeq r7, [r0], #-3508 @ 0xfffff24c │ │ │ │ + strbeq r8, [r0], #-356 @ 0xfffffe9c │ │ │ │ + strbeq r8, [r0], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r0, [r1], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1338c0 <__cxa_atexit@plt+0x126688> │ │ │ │ add sl, r7, #8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -301469,18 +301469,18 @@ │ │ │ │ ldr r0, [r7, #28] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401bdc <__cxa_atexit@plt+0x3f49a4> │ │ │ │ + b 401ce4 <__cxa_atexit@plt+0x3f4aac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-3324 @ 0xfffff304 │ │ │ │ + strbeq r7, [r0], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 133934 <__cxa_atexit@plt+0x1266fc> │ │ │ │ @@ -301510,31 +301510,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 133960 <__cxa_atexit@plt+0x126728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff896c │ │ │ │ - ldreq pc, [r0], #-796 @ 0xfffffce4 │ │ │ │ - ldreq pc, [r0], #-1132 @ 0xfffffb94 │ │ │ │ + ldreq r0, [r1], #-796 @ 0xfffffce4 │ │ │ │ + ldreq r0, [r1], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 133984 <__cxa_atexit@plt+0x12674c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1339a4 <__cxa_atexit@plt+0x12676c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301556,21 +301556,21 @@ │ │ │ │ add r2, lr, #1 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ mov r8, r7 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r7, [r3, #12] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldreq pc, [r0], #-976 @ 0xfffffc30 │ │ │ │ - strbeq r6, [r0], #-3832 @ 0xfffff108 │ │ │ │ + ldreq r0, [r1], #-976 @ 0xfffffc30 │ │ │ │ + strbeq r7, [r0], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133a80 <__cxa_atexit@plt+0x126848> │ │ │ │ add sl, r7, #8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -301581,18 +301581,18 @@ │ │ │ │ ldr r0, [r7, #28] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401bdc <__cxa_atexit@plt+0x3f49a4> │ │ │ │ + b 401ce4 <__cxa_atexit@plt+0x3f4aac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-2876 @ 0xfffff4c4 │ │ │ │ + strbeq r7, [r0], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 133b18 <__cxa_atexit@plt+0x1268e0> │ │ │ │ @@ -301619,25 +301619,25 @@ │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r8, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ add lr, r3, #12 │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq pc, [r0], #-712 @ 0xfffffd38 │ │ │ │ - strbeq r6, [r0], #-3564 @ 0xfffff214 │ │ │ │ + ldreq r0, [r1], #-712 @ 0xfffffd38 │ │ │ │ + strbeq r7, [r0], #-3548 @ 0xfffff224 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 133b9c <__cxa_atexit@plt+0x126964> │ │ │ │ ldr r3, [pc, #76] @ 133bac <__cxa_atexit@plt+0x126974> │ │ │ │ @@ -301659,30 +301659,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 133bb4 <__cxa_atexit@plt+0x12697c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffff8708 │ │ │ │ - ldreq pc, [r0], #-524 @ 0xfffffdf4 │ │ │ │ + ldreq r0, [r1], #-524 @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 133bd4 <__cxa_atexit@plt+0x12699c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 133bf4 <__cxa_atexit@plt+0x1269bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301698,29 +301698,29 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ add r2, r3, #8 │ │ │ │ str r9, [r3, #4] │ │ │ │ stm r2, {r0, r7, r8} │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 401be4 <__cxa_atexit@plt+0x3f49ac> │ │ │ │ + b 401cec <__cxa_atexit@plt+0x3f4ab4> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 133d00 <__cxa_atexit@plt+0x126ac8> │ │ │ │ @@ -301741,15 +301741,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r0, r5, #24 │ │ │ │ stm r0, {r1, r6, ip} │ │ │ │ str lr, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 133d1c <__cxa_atexit@plt+0x126ae4> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -301758,15 +301758,15 @@ │ │ │ │ str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r0], #-4064 @ 0xfffff020 │ │ │ │ + ldreq pc, [r0], #-4064 @ 0xfffff020 │ │ │ │ @ instruction: 0xffffbfc4 │ │ │ │ @ instruction: 0xffffbbf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ @@ -301791,30 +301791,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r6, [r5, #-8] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 133de4 <__cxa_atexit@plt+0x126bac> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 133e00 <__cxa_atexit@plt+0x126bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r0], #-3868 @ 0xfffff0e4 │ │ │ │ + ldreq pc, [r0], #-3868 @ 0xfffff0e4 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffbf94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -301837,29 +301837,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 133e9c <__cxa_atexit@plt+0x126c64> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 133eb4 <__cxa_atexit@plt+0x126c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r0], #-3688 @ 0xfffff198 │ │ │ │ + ldreq pc, [r0], #-3688 @ 0xfffff198 │ │ │ │ @ instruction: 0xffffc3a8 │ │ │ │ @ instruction: 0xffffc12c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r1, r5, #12 │ │ │ │ mov r2, r9 │ │ │ │ @@ -301901,15 +301901,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xffff8360 │ │ │ │ - ldreq lr, [r0], #-3664 @ 0xfffff1b0 │ │ │ │ + ldreq pc, [r0], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 134004 <__cxa_atexit@plt+0x126dcc> │ │ │ │ @@ -301953,16 +301953,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 13404c <__cxa_atexit@plt+0x126e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xffff829c │ │ │ │ - ldreq lr, [r0], #-3120 @ 0xfffff3d0 │ │ │ │ - ldreq lr, [r0], #-3472 @ 0xfffff270 │ │ │ │ + ldreq pc, [r0], #-3120 @ 0xfffff3d0 │ │ │ │ + ldreq pc, [r0], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134090 <__cxa_atexit@plt+0x126e58> │ │ │ │ ldr r2, [r7, #4] │ │ │ │ @@ -302010,31 +302010,31 @@ │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 134144 <__cxa_atexit@plt+0x126f0c> │ │ │ │ ldr r2, [pc, #76] @ 134174 <__cxa_atexit@plt+0x126f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 401b94 <__cxa_atexit@plt+0x3f495c> │ │ │ │ + b 401c9c <__cxa_atexit@plt+0x3f4a64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 134170 <__cxa_atexit@plt+0x126f38> │ │ │ │ mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r2, r8 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-1180 @ 0xfffffb64 │ │ │ │ - ldreq lr, [r0], #-3008 @ 0xfffff440 │ │ │ │ + strbeq r7, [r0], #-1164 @ 0xfffffb74 │ │ │ │ + ldreq pc, [r0], #-3008 @ 0xfffff440 │ │ │ │ @ instruction: 0xffffc394 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #168 @ 0xa8 │ │ │ │ cmp r3, ip │ │ │ │ @@ -302107,19 +302107,19 @@ │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - strbeq r6, [r0], #-2936 @ 0xfffff488 │ │ │ │ + strbeq r7, [r0], #-2920 @ 0xfffff498 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - ldreq lr, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ + ldreq pc, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -302140,33 +302140,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 134344 <__cxa_atexit@plt+0x12710c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-1416 @ 0xfffffa78 │ │ │ │ - strbeq r6, [r0], #-720 @ 0xfffffd30 │ │ │ │ - strbeq r6, [r0], #-668 @ 0xfffffd64 │ │ │ │ - ldreq lr, [r0], #-2700 @ 0xfffff574 │ │ │ │ + strbeq r7, [r0], #-1400 @ 0xfffffa88 │ │ │ │ + strbeq r7, [r0], #-704 @ 0xfffffd40 │ │ │ │ + strbeq r7, [r0], #-652 @ 0xfffffd74 │ │ │ │ + ldreq pc, [r0], #-2700 @ 0xfffff574 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134378 <__cxa_atexit@plt+0x127140> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 134380 <__cxa_atexit@plt+0x127148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401bec <__cxa_atexit@plt+0x3f49b4> │ │ │ │ + b 401cf4 <__cxa_atexit@plt+0x3f4abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-560 @ 0xfffffdd0 │ │ │ │ + strbeq r7, [r0], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1343ec <__cxa_atexit@plt+0x1271b4> │ │ │ │ @@ -302196,16 +302196,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 134418 <__cxa_atexit@plt+0x1271e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff7eb4 │ │ │ │ - ldreq lr, [r0], #-2148 @ 0xfffff79c │ │ │ │ - ldreq lr, [r0], #-2500 @ 0xfffff63c │ │ │ │ + ldreq pc, [r0], #-2148 @ 0xfffff79c │ │ │ │ + ldreq pc, [r0], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 134474 <__cxa_atexit@plt+0x12723c> │ │ │ │ @@ -302218,41 +302218,41 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r3, #4]! │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1344a4 <__cxa_atexit@plt+0x12726c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1344d4 <__cxa_atexit@plt+0x12729c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1344d8 <__cxa_atexit@plt+0x1272a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq lr, [r0], #-2304 @ 0xfffff700 │ │ │ │ - strbeq r6, [r0], #-1036 @ 0xfffffbf4 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq pc, [r0], #-2304 @ 0xfffff700 │ │ │ │ + strbeq r7, [r0], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13456c <__cxa_atexit@plt+0x127334> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -302293,19 +302293,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1345a8 <__cxa_atexit@plt+0x127370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r0], #-148 @ 0xffffff6c │ │ │ │ + strbeq r7, [r0], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffff7d34 │ │ │ │ - ldreq lr, [r0], #-1752 @ 0xfffff928 │ │ │ │ - ldreq lr, [r0], #-2104 @ 0xfffff7c8 │ │ │ │ + ldreq pc, [r0], #-1752 @ 0xfffff928 │ │ │ │ + ldreq pc, [r0], #-2104 @ 0xfffff7c8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -302353,31 +302353,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 13468c <__cxa_atexit@plt+0x127454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffff7c54 │ │ │ │ - ldreq lr, [r0], #-1524 @ 0xfffffa0c │ │ │ │ - ldreq lr, [r0], #-1880 @ 0xfffff8a8 │ │ │ │ + ldreq pc, [r0], #-1524 @ 0xfffffa0c │ │ │ │ + ldreq pc, [r0], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1346b0 <__cxa_atexit@plt+0x127478> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ mov r9, r7 │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r3, [r5] │ │ │ │ - b 401bf4 <__cxa_atexit@plt+0x3f49bc> │ │ │ │ + b 401cfc <__cxa_atexit@plt+0x3f4ac4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134748 <__cxa_atexit@plt+0x127510> │ │ │ │ @@ -302399,30 +302399,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ sub r3, r5, #20 │ │ │ │ stm r3, {r1, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 134764 <__cxa_atexit@plt+0x12752c> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 134780 <__cxa_atexit@plt+0x127548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r0], #-1404 @ 0xfffffa84 │ │ │ │ + ldreq pc, [r0], #-1404 @ 0xfffffa84 │ │ │ │ @ instruction: 0xffffa9bc │ │ │ │ @ instruction: 0xffffa69c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134800 <__cxa_atexit@plt+0x1275c8> │ │ │ │ @@ -302445,29 +302445,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 134818 <__cxa_atexit@plt+0x1275e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 134834 <__cxa_atexit@plt+0x1275fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-3556 @ 0xfffff21c │ │ │ │ - ldreq lr, [r0], #-1228 @ 0xfffffb34 │ │ │ │ + strbeq r6, [r0], #-3540 @ 0xfffff22c │ │ │ │ + ldreq pc, [r0], #-1228 @ 0xfffffb34 │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ @ instruction: 0xffffa984 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -302490,29 +302490,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1348d0 <__cxa_atexit@plt+0x127698> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1348e8 <__cxa_atexit@plt+0x1276b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ + ldreq pc, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ @ instruction: 0xffffad00 │ │ │ │ @ instruction: 0xffffab18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -302571,16 +302571,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1349f4 <__cxa_atexit@plt+0x1277bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xffff78ec │ │ │ │ - ldreq lr, [r0], #-648 @ 0xfffffd78 │ │ │ │ - ldreq lr, [r0], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq pc, [r0], #-648 @ 0xfffffd78 │ │ │ │ + ldreq pc, [r0], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 134a78 <__cxa_atexit@plt+0x127840> │ │ │ │ @@ -302599,15 +302599,15 @@ │ │ │ │ bhi 134aa0 <__cxa_atexit@plt+0x127868> │ │ │ │ ldr r2, [pc, #100] @ 134ab8 <__cxa_atexit@plt+0x127880> │ │ │ │ tst r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ beq 134a68 <__cxa_atexit@plt+0x127830> │ │ │ │ ldr r7, [r3, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -302619,18 +302619,18 @@ │ │ │ │ mov r9, r0 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #20] @ 134abc <__cxa_atexit@plt+0x127884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-3740 @ 0xfffff164 │ │ │ │ + strbeq r6, [r0], #-3724 @ 0xfffff174 │ │ │ │ @ instruction: 0xffff7908 │ │ │ │ - ldreq lr, [r0], #-456 @ 0xfffffe38 │ │ │ │ - ldreq lr, [r0], #-616 @ 0xfffffd98 │ │ │ │ + ldreq pc, [r0], #-456 @ 0xfffffe38 │ │ │ │ + ldreq pc, [r0], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 134b3c <__cxa_atexit@plt+0x127904> │ │ │ │ @@ -302648,15 +302648,15 @@ │ │ │ │ bhi 134b60 <__cxa_atexit@plt+0x127928> │ │ │ │ ldr r2, [pc, #96] @ 134b78 <__cxa_atexit@plt+0x127940> │ │ │ │ tst r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ beq 134b2c <__cxa_atexit@plt+0x1278f4> │ │ │ │ ldr r7, [r3, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -302667,18 +302667,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 134b7c <__cxa_atexit@plt+0x127944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-2940 @ 0xfffff484 │ │ │ │ + strbeq r6, [r0], #-2924 @ 0xfffff494 │ │ │ │ @ instruction: 0xffff77d4 │ │ │ │ - ldreq lr, [r0], #-260 @ 0xfffffefc │ │ │ │ - ldreq lr, [r0], #-424 @ 0xfffffe58 │ │ │ │ + ldreq pc, [r0], #-260 @ 0xfffffefc │ │ │ │ + ldreq pc, [r0], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 134c0c <__cxa_atexit@plt+0x1279d4> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -302717,19 +302717,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 134c48 <__cxa_atexit@plt+0x127a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-2544 @ 0xfffff610 │ │ │ │ + strbeq r6, [r0], #-2528 @ 0xfffff620 │ │ │ │ @ instruction: 0xffffac10 │ │ │ │ @ instruction: 0xffff7694 │ │ │ │ - ldreq lr, [r0], #-56 @ 0xffffffc8 │ │ │ │ - ldreq lr, [r0], #-220 @ 0xffffff24 │ │ │ │ + ldreq pc, [r0], #-56 @ 0xffffffc8 │ │ │ │ + ldreq pc, [r0], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #172 @ 0xac │ │ │ │ cmp r3, ip │ │ │ │ bcc 134d5c <__cxa_atexit@plt+0x127b24> │ │ │ │ @@ -302801,19 +302801,19 @@ │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - strbeq r6, [r0], #-152 @ 0xffffff68 │ │ │ │ + strbeq r7, [r0], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - ldreq lr, [r0], #-88 @ 0xffffffa8 │ │ │ │ + ldreq pc, [r0], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 134e1c <__cxa_atexit@plt+0x127be4> │ │ │ │ ldr r3, [pc, #132] @ 134e44 <__cxa_atexit@plt+0x127c0c> │ │ │ │ @@ -302848,17 +302848,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq sp, [r0], #-4004 @ 0xfffff05c │ │ │ │ - strbeq r5, [r0], #-2028 @ 0xfffff814 │ │ │ │ - strbeq r5, [r0], #-1972 @ 0xfffff84c │ │ │ │ + ldreq lr, [r0], #-4004 @ 0xfffff05c │ │ │ │ + strbeq r6, [r0], #-2012 @ 0xfffff824 │ │ │ │ + strbeq r6, [r0], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 134e98 <__cxa_atexit@plt+0x127c60> │ │ │ │ @@ -302871,31 +302871,31 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - strbeq r5, [r0], #-1880 @ 0xfffff8a8 │ │ │ │ - strbeq r5, [r0], #-1824 @ 0xfffff8e0 │ │ │ │ + strbeq r6, [r0], #-1864 @ 0xfffff8b8 │ │ │ │ + strbeq r6, [r0], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 134edc <__cxa_atexit@plt+0x127ca4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 134ee4 <__cxa_atexit@plt+0x127cac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401bfc <__cxa_atexit@plt+0x3f49c4> │ │ │ │ + b 401d04 <__cxa_atexit@plt+0x3f4acc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r6, [r0], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 134f50 <__cxa_atexit@plt+0x127d18> │ │ │ │ @@ -302925,16 +302925,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 134f7c <__cxa_atexit@plt+0x127d44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff7350 │ │ │ │ - ldreq sp, [r0], #-3328 @ 0xfffff300 │ │ │ │ - ldreq sp, [r0], #-3696 @ 0xfffff190 │ │ │ │ + ldreq lr, [r0], #-3328 @ 0xfffff300 │ │ │ │ + ldreq lr, [r0], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 134fd8 <__cxa_atexit@plt+0x127da0> │ │ │ │ @@ -302947,41 +302947,41 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r3, #4]! │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135008 <__cxa_atexit@plt+0x127dd0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 135038 <__cxa_atexit@plt+0x127e00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 13503c <__cxa_atexit@plt+0x127e04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq sp, [r0], #-3500 @ 0xfffff254 │ │ │ │ - strbeq r5, [r0], #-2216 @ 0xfffff758 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq lr, [r0], #-3500 @ 0xfffff254 │ │ │ │ + strbeq r6, [r0], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1350d0 <__cxa_atexit@plt+0x127e98> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -303022,19 +303022,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13510c <__cxa_atexit@plt+0x127ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-1328 @ 0xfffffad0 │ │ │ │ + strbeq r6, [r0], #-1312 @ 0xfffffae0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffff71d0 │ │ │ │ - ldreq sp, [r0], #-2932 @ 0xfffff48c │ │ │ │ - ldreq sp, [r0], #-3300 @ 0xfffff31c │ │ │ │ + ldreq lr, [r0], #-2932 @ 0xfffff48c │ │ │ │ + ldreq lr, [r0], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -303082,31 +303082,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 1351f0 <__cxa_atexit@plt+0x127fb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffff70f0 │ │ │ │ - ldreq sp, [r0], #-2704 @ 0xfffff570 │ │ │ │ - ldreq sp, [r0], #-3076 @ 0xfffff3fc │ │ │ │ + ldreq lr, [r0], #-2704 @ 0xfffff570 │ │ │ │ + ldreq lr, [r0], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135214 <__cxa_atexit@plt+0x127fdc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ mov r9, r7 │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r3, [r5] │ │ │ │ - b 401c04 <__cxa_atexit@plt+0x3f49cc> │ │ │ │ + b 401d0c <__cxa_atexit@plt+0x3f4ad4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1352ac <__cxa_atexit@plt+0x128074> │ │ │ │ @@ -303128,30 +303128,30 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ sub r3, r5, #20 │ │ │ │ stm r3, {r1, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 1352c8 <__cxa_atexit@plt+0x128090> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1352e4 <__cxa_atexit@plt+0x1280ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r0], #-2560 @ 0xfffff600 │ │ │ │ + ldreq lr, [r0], #-2560 @ 0xfffff600 │ │ │ │ @ instruction: 0xffff942c │ │ │ │ @ instruction: 0xffff910c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135364 <__cxa_atexit@plt+0x12812c> │ │ │ │ @@ -303174,29 +303174,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 13537c <__cxa_atexit@plt+0x128144> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 135398 <__cxa_atexit@plt+0x128160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-640 @ 0xfffffd80 │ │ │ │ - ldreq sp, [r0], #-2384 @ 0xfffff6b0 │ │ │ │ + strbeq r6, [r0], #-624 @ 0xfffffd90 │ │ │ │ + ldreq lr, [r0], #-2384 @ 0xfffff6b0 │ │ │ │ @ instruction: 0xffff95c4 │ │ │ │ @ instruction: 0xffff93f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -303219,29 +303219,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ stm lr, {r3, r6, r8} │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 135434 <__cxa_atexit@plt+0x1281fc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 13544c <__cxa_atexit@plt+0x128214> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r0], #-2204 @ 0xfffff764 │ │ │ │ + ldreq lr, [r0], #-2204 @ 0xfffff764 │ │ │ │ @ instruction: 0xffff9770 │ │ │ │ @ instruction: 0xffff9588 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -303300,16 +303300,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 135558 <__cxa_atexit@plt+0x128320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xffff6d88 │ │ │ │ - ldreq sp, [r0], #-1828 @ 0xfffff8dc │ │ │ │ - ldreq sp, [r0], #-2204 @ 0xfffff764 │ │ │ │ + ldreq lr, [r0], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq lr, [r0], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1355dc <__cxa_atexit@plt+0x1283a4> │ │ │ │ @@ -303328,15 +303328,15 @@ │ │ │ │ bhi 135604 <__cxa_atexit@plt+0x1283cc> │ │ │ │ ldr r2, [pc, #100] @ 13561c <__cxa_atexit@plt+0x1283e4> │ │ │ │ tst r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ beq 1355cc <__cxa_atexit@plt+0x128394> │ │ │ │ ldr r7, [r3, #11] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -303348,18 +303348,18 @@ │ │ │ │ mov r9, r0 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #20] @ 135620 <__cxa_atexit@plt+0x1283e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-824 @ 0xfffffcc8 │ │ │ │ + strbeq r6, [r0], #-808 @ 0xfffffcd8 │ │ │ │ @ instruction: 0xffff6da4 │ │ │ │ - ldreq sp, [r0], #-1636 @ 0xfffff99c │ │ │ │ - ldreq sp, [r0], #-1772 @ 0xfffff914 │ │ │ │ + ldreq lr, [r0], #-1636 @ 0xfffff99c │ │ │ │ + ldreq lr, [r0], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1356a0 <__cxa_atexit@plt+0x128468> │ │ │ │ @@ -303377,15 +303377,15 @@ │ │ │ │ bhi 1356c4 <__cxa_atexit@plt+0x12848c> │ │ │ │ ldr r2, [pc, #96] @ 1356dc <__cxa_atexit@plt+0x1284a4> │ │ │ │ tst r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ beq 135690 <__cxa_atexit@plt+0x128458> │ │ │ │ ldr r7, [r3, #7] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -303396,18 +303396,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1356e0 <__cxa_atexit@plt+0x1284a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0], #-24 @ 0xffffffe8 │ │ │ │ + strbeq r6, [r0], #-8 │ │ │ │ @ instruction: 0xffff6c70 │ │ │ │ - ldreq sp, [r0], #-1440 @ 0xfffffa60 │ │ │ │ - ldreq sp, [r0], #-1580 @ 0xfffff9d4 │ │ │ │ + ldreq lr, [r0], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq lr, [r0], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 135770 <__cxa_atexit@plt+0x128538> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -303446,19 +303446,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1357ac <__cxa_atexit@plt+0x128574> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0], #-3724 @ 0xfffff174 │ │ │ │ + strbeq r5, [r0], #-3708 @ 0xfffff184 │ │ │ │ @ instruction: 0xffff9680 │ │ │ │ @ instruction: 0xffff6b30 │ │ │ │ - ldreq sp, [r0], #-1236 @ 0xfffffb2c │ │ │ │ - ldreq sp, [r0], #-1376 @ 0xfffffaa0 │ │ │ │ + ldreq lr, [r0], #-1236 @ 0xfffffb2c │ │ │ │ + ldreq lr, [r0], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #172 @ 0xac │ │ │ │ cmp r3, ip │ │ │ │ bcc 1358c0 <__cxa_atexit@plt+0x128688> │ │ │ │ @@ -303530,36 +303530,36 @@ │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - strbeq r5, [r0], #-1332 @ 0xfffffacc │ │ │ │ + strbeq r6, [r0], #-1316 @ 0xfffffadc │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - ldreq sp, [r0], #-1284 @ 0xfffffafc │ │ │ │ + ldreq lr, [r0], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13593c <__cxa_atexit@plt+0x128704> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #24] @ 135944 <__cxa_atexit@plt+0x12870c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401c0c <__cxa_atexit@plt+0x3f49d4> │ │ │ │ + b 401d14 <__cxa_atexit@plt+0x3f4adc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0], #-3184 @ 0xfffff390 │ │ │ │ + strbeq r5, [r0], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1359b0 <__cxa_atexit@plt+0x128778> │ │ │ │ @@ -303589,31 +303589,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1359dc <__cxa_atexit@plt+0x1287a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff68f0 │ │ │ │ - ldreq sp, [r0], #-672 @ 0xfffffd60 │ │ │ │ - ldreq sp, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ + ldreq lr, [r0], #-672 @ 0xfffffd60 │ │ │ │ + ldreq lr, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135a00 <__cxa_atexit@plt+0x1287c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135a20 <__cxa_atexit@plt+0x1287e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303632,38 +303632,38 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r2, lr, #1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldreq sp, [r0], #-884 @ 0xfffffc8c │ │ │ │ - strbeq r4, [r0], #-3708 @ 0xfffff184 │ │ │ │ + ldreq lr, [r0], #-884 @ 0xfffffc8c │ │ │ │ + strbeq r5, [r0], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135adc <__cxa_atexit@plt+0x1288a4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #24] @ 135ae4 <__cxa_atexit@plt+0x1288ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401c0c <__cxa_atexit@plt+0x3f49d4> │ │ │ │ + b 401d14 <__cxa_atexit@plt+0x3f4adc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0], #-2768 @ 0xfffff530 │ │ │ │ + strbeq r5, [r0], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 135ba0 <__cxa_atexit@plt+0x128968> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -303697,31 +303697,31 @@ │ │ │ │ str r6, [r5, #-4] │ │ │ │ str r3, [r6, #8] │ │ │ │ stm r0, {r1, r7, ip} │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq sp, [r0], #-636 @ 0xfffffd84 │ │ │ │ + ldreq lr, [r0], #-636 @ 0xfffffd84 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq r4, [r0], #-3456 @ 0xfffff280 │ │ │ │ + strbeq r5, [r0], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 135c38 <__cxa_atexit@plt+0x128a00> │ │ │ │ @@ -303739,37 +303739,37 @@ │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldreq sp, [r0], #-456 @ 0xfffffe38 │ │ │ │ - strbeq r4, [r0], #-3276 @ 0xfffff334 │ │ │ │ + ldreq lr, [r0], #-456 @ 0xfffffe38 │ │ │ │ + strbeq r5, [r0], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135c84 <__cxa_atexit@plt+0x128a4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 135c8c <__cxa_atexit@plt+0x128a54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0], #-2344 @ 0xfffff6d8 │ │ │ │ + strbeq r5, [r0], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 135cf8 <__cxa_atexit@plt+0x128ac0> │ │ │ │ @@ -303799,31 +303799,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 135d24 <__cxa_atexit@plt+0x128aec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff65a8 │ │ │ │ - ldreq ip, [r0], #-3928 @ 0xfffff0a8 │ │ │ │ - ldreq sp, [r0], #-216 @ 0xffffff28 │ │ │ │ + ldreq sp, [r0], #-3928 @ 0xfffff0a8 │ │ │ │ + ldreq lr, [r0], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135d48 <__cxa_atexit@plt+0x128b10> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135d68 <__cxa_atexit@plt+0x128b30> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303844,29 +303844,29 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135e10 <__cxa_atexit@plt+0x128bd8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ - strbeq r4, [r0], #-2768 @ 0xfffff530 │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ + strbeq r5, [r0], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 135e60 <__cxa_atexit@plt+0x128c28> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -303877,26 +303877,26 @@ │ │ │ │ bhi 135e68 <__cxa_atexit@plt+0x128c30> │ │ │ │ ldr r1, [pc, #64] @ 135e8c <__cxa_atexit@plt+0x128c54> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 135e88 <__cxa_atexit@plt+0x128c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r0], #-3632 @ 0xfffff1d0 │ │ │ │ + ldreq sp, [r0], #-3632 @ 0xfffff1d0 │ │ │ │ @ instruction: 0xffff7634 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -303904,42 +303904,42 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135ecc <__cxa_atexit@plt+0x128c94> │ │ │ │ ldr r2, [pc, #32] @ 135edc <__cxa_atexit@plt+0x128ca4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 135ee0 <__cxa_atexit@plt+0x128ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff77b4 │ │ │ │ - ldreq ip, [r0], #-3540 @ 0xfffff22c │ │ │ │ + ldreq sp, [r0], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135f20 <__cxa_atexit@plt+0x128ce8> │ │ │ │ ldr r2, [pc, #32] @ 135f30 <__cxa_atexit@plt+0x128cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 135f34 <__cxa_atexit@plt+0x128cfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff79dc │ │ │ │ - ldreq ip, [r0], #-3460 @ 0xfffff27c │ │ │ │ + ldreq sp, [r0], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -303983,16 +303983,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 136004 <__cxa_atexit@plt+0x128dcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffff62dc │ │ │ │ - ldreq ip, [r0], #-3192 @ 0xfffff388 │ │ │ │ - ldreq ip, [r0], #-3580 @ 0xfffff204 │ │ │ │ + ldreq sp, [r0], #-3192 @ 0xfffff388 │ │ │ │ + ldreq sp, [r0], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -304036,16 +304036,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1360d8 <__cxa_atexit@plt+0x128ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ @ instruction: 0xffff6208 │ │ │ │ - ldreq ip, [r0], #-2980 @ 0xfffff45c │ │ │ │ - ldreq ip, [r0], #-3364 @ 0xfffff2dc │ │ │ │ + ldreq sp, [r0], #-2980 @ 0xfffff45c │ │ │ │ + ldreq sp, [r0], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 136118 <__cxa_atexit@plt+0x128ee0> │ │ │ │ @@ -304093,27 +304093,27 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1361d0 <__cxa_atexit@plt+0x128f98> │ │ │ │ ldr r2, [pc, #64] @ 1361f0 <__cxa_atexit@plt+0x128fb8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401b74 <__cxa_atexit@plt+0x3f493c> │ │ │ │ + b 401c7c <__cxa_atexit@plt+0x3f4a44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1361ec <__cxa_atexit@plt+0x128fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0], #-1040 @ 0xfffffbf0 │ │ │ │ - ldreq ip, [r0], #-2780 @ 0xfffff524 │ │ │ │ + strbeq r5, [r0], #-1024 @ 0xfffffc00 │ │ │ │ + ldreq sp, [r0], #-2780 @ 0xfffff524 │ │ │ │ @ instruction: 0xffff79dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ @@ -304180,36 +304180,36 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - strbeq r4, [r0], #-2792 @ 0xfffff518 │ │ │ │ + strbeq r5, [r0], #-2776 @ 0xfffff528 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - ldreq ip, [r0], #-2792 @ 0xfffff518 │ │ │ │ + ldreq sp, [r0], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136364 <__cxa_atexit@plt+0x12912c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #24] @ 13636c <__cxa_atexit@plt+0x129134> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + b 401d1c <__cxa_atexit@plt+0x3f4ae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0], #-584 @ 0xfffffdb8 │ │ │ │ + strbeq r5, [r0], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1363d8 <__cxa_atexit@plt+0x1291a0> │ │ │ │ @@ -304239,31 +304239,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 136404 <__cxa_atexit@plt+0x1291cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff5ec8 │ │ │ │ - ldreq ip, [r0], #-2168 @ 0xfffff788 │ │ │ │ - ldreq ip, [r0], #-2560 @ 0xfffff600 │ │ │ │ + ldreq sp, [r0], #-2168 @ 0xfffff788 │ │ │ │ + ldreq sp, [r0], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136428 <__cxa_atexit@plt+0x1291f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136448 <__cxa_atexit@plt+0x129210> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -304282,21 +304282,21 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r2, lr, #1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldreq ip, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ - strbeq r4, [r0], #-1108 @ 0xfffffbac │ │ │ │ + ldreq sp, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ + strbeq r5, [r0], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13652c <__cxa_atexit@plt+0x1292f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -304312,24 +304312,24 @@ │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [pc, #52] @ 13654c <__cxa_atexit@plt+0x129314> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + b 401d1c <__cxa_atexit@plt+0x3f4ae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0], #-152 @ 0xffffff68 │ │ │ │ - strbeq r4, [r0], #-864 @ 0xfffffca0 │ │ │ │ + strbeq r5, [r0], #-136 @ 0xffffff78 │ │ │ │ + strbeq r5, [r0], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1365cc <__cxa_atexit@plt+0x129394> │ │ │ │ @@ -304352,41 +304352,41 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldreq ip, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ - strbeq r4, [r0], #-820 @ 0xfffffccc │ │ │ │ + ldreq sp, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ + strbeq r5, [r0], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136628 <__cxa_atexit@plt+0x1293f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 136630 <__cxa_atexit@plt+0x1293f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-3972 @ 0xfffff07c │ │ │ │ + strbeq r4, [r0], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13669c <__cxa_atexit@plt+0x129464> │ │ │ │ @@ -304416,31 +304416,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1366c8 <__cxa_atexit@plt+0x129490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff5c04 │ │ │ │ - ldreq ip, [r0], #-1460 @ 0xfffffa4c │ │ │ │ - ldreq ip, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ + ldreq sp, [r0], #-1460 @ 0xfffffa4c │ │ │ │ + ldreq sp, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1366ec <__cxa_atexit@plt+0x1294b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 13670c <__cxa_atexit@plt+0x1294d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -304461,29 +304461,29 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1367b4 <__cxa_atexit@plt+0x12957c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018ac <__cxa_atexit@plt+0x3f4674> │ │ │ │ - strbeq r4, [r0], #-300 @ 0xfffffed4 │ │ │ │ + b 401994 <__cxa_atexit@plt+0x3f475c> │ │ │ │ + strbeq r5, [r0], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 136804 <__cxa_atexit@plt+0x1295cc> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -304494,26 +304494,26 @@ │ │ │ │ bhi 13680c <__cxa_atexit@plt+0x1295d4> │ │ │ │ ldr r1, [pc, #64] @ 136830 <__cxa_atexit@plt+0x1295f8> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13682c <__cxa_atexit@plt+0x1295f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r0], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq sp, [r0], #-1140 @ 0xfffffb8c │ │ │ │ @ instruction: 0xffff6104 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -304521,42 +304521,42 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136870 <__cxa_atexit@plt+0x129638> │ │ │ │ ldr r2, [pc, #32] @ 136880 <__cxa_atexit@plt+0x129648> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 136884 <__cxa_atexit@plt+0x12964c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6284 │ │ │ │ - ldreq ip, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ + ldreq sp, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1368c4 <__cxa_atexit@plt+0x12968c> │ │ │ │ ldr r2, [pc, #32] @ 1368d4 <__cxa_atexit@plt+0x12969c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4018dc <__cxa_atexit@plt+0x3f46a4> │ │ │ │ + b 4019c4 <__cxa_atexit@plt+0x3f478c> │ │ │ │ ldr r7, [pc, #12] @ 1368d8 <__cxa_atexit@plt+0x1296a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff64ac │ │ │ │ - ldreq ip, [r0], #-968 @ 0xfffffc38 │ │ │ │ + ldreq sp, [r0], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -304600,16 +304600,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1369a8 <__cxa_atexit@plt+0x129770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffff5938 │ │ │ │ - ldreq ip, [r0], #-724 @ 0xfffffd2c │ │ │ │ - ldreq ip, [r0], #-1124 @ 0xfffffb9c │ │ │ │ + ldreq sp, [r0], #-724 @ 0xfffffd2c │ │ │ │ + ldreq sp, [r0], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -304653,16 +304653,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 136a7c <__cxa_atexit@plt+0x129844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xffff5864 │ │ │ │ - ldreq ip, [r0], #-512 @ 0xfffffe00 │ │ │ │ - ldreq ip, [r0], #-908 @ 0xfffffc74 │ │ │ │ + ldreq sp, [r0], #-512 @ 0xfffffe00 │ │ │ │ + ldreq sp, [r0], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 136abc <__cxa_atexit@plt+0x129884> │ │ │ │ @@ -304710,27 +304710,27 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136b74 <__cxa_atexit@plt+0x12993c> │ │ │ │ ldr r2, [pc, #64] @ 136b94 <__cxa_atexit@plt+0x12995c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401b6c <__cxa_atexit@plt+0x3f4934> │ │ │ │ + b 401c74 <__cxa_atexit@plt+0x3f4a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 136b90 <__cxa_atexit@plt+0x129958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-2668 @ 0xfffff594 │ │ │ │ - ldreq ip, [r0], #-288 @ 0xfffffee0 │ │ │ │ + strbeq r4, [r0], #-2652 @ 0xfffff5a4 │ │ │ │ + ldreq sp, [r0], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xffff64ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ @@ -304797,49 +304797,49 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - strbeq r4, [r0], #-324 @ 0xfffffebc │ │ │ │ + strbeq r5, [r0], #-308 @ 0xfffffecc │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - ldreq ip, [r0], #-336 @ 0xfffffeb0 │ │ │ │ + ldreq sp, [r0], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136d00 <__cxa_atexit@plt+0x129ac8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 136d08 <__cxa_atexit@plt+0x129ad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-2220 @ 0xfffff754 │ │ │ │ + strbeq r4, [r0], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136d3c <__cxa_atexit@plt+0x129b04> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 136d44 <__cxa_atexit@plt+0x129b0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401c1c <__cxa_atexit@plt+0x3f49e4> │ │ │ │ + b 401d24 <__cxa_atexit@plt+0x3f4aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-2160 @ 0xfffff790 │ │ │ │ + strbeq r4, [r0], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136d7c <__cxa_atexit@plt+0x129b44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -304847,15 +304847,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 136d94 <__cxa_atexit@plt+0x129b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-2096 @ 0xfffff7d0 │ │ │ │ + strbeq r4, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 136e28 <__cxa_atexit@plt+0x129bf0> │ │ │ │ @@ -304879,23 +304879,23 @@ │ │ │ │ ldr r0, [r8, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r8, r2 │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r9, #8] │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r1 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -304918,19 +304918,19 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -304961,15 +304961,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - ldreq fp, [r0], #-3772 @ 0xfffff144 │ │ │ │ + ldreq ip, [r0], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136f90 <__cxa_atexit@plt+0x129d58> │ │ │ │ ldr r2, [pc, #44] @ 136f98 <__cxa_atexit@plt+0x129d60> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -304977,27 +304977,27 @@ │ │ │ │ ldr r0, [pc, #36] @ 136f9c <__cxa_atexit@plt+0x129d64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r3, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ + strbeq r4, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136fbc <__cxa_atexit@plt+0x129d84> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ - strbeq r3, [r0], #-1736 @ 0xfffff938 │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ + strbeq r4, [r0], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13701c <__cxa_atexit@plt+0x129de4> │ │ │ │ @@ -305012,26 +305012,26 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r6, r3 │ │ │ │ b 13702c <__cxa_atexit@plt+0x129df4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13703c <__cxa_atexit@plt+0x129e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r0], #-3520 @ 0xfffff240 │ │ │ │ + ldreq ip, [r0], #-3520 @ 0xfffff240 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r3, [r0], #-2268 @ 0xfffff724 │ │ │ │ + strbeq r4, [r0], #-2252 @ 0xfffff734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137094 <__cxa_atexit@plt+0x129e5c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 13709c <__cxa_atexit@plt+0x129e64> │ │ │ │ @@ -305042,68 +305042,68 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1370a4 <__cxa_atexit@plt+0x129e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-1332 @ 0xfffffacc │ │ │ │ - strbeq r3, [r0], #-1372 @ 0xfffffaa4 │ │ │ │ - strbeq r3, [r0], #-1528 @ 0xfffffa08 │ │ │ │ + strbeq r4, [r0], #-1316 @ 0xfffffadc │ │ │ │ + strbeq r4, [r0], #-1356 @ 0xfffffab4 │ │ │ │ + strbeq r4, [r0], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1370e0 <__cxa_atexit@plt+0x129ea8> │ │ │ │ ldr r3, [pc, #36] @ 1370e8 <__cxa_atexit@plt+0x129eb0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 1370ec <__cxa_atexit@plt+0x129eb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r3, [r0], #-1220 @ 0xfffffb3c │ │ │ │ + strbeq r4, [r0], #-1204 @ 0xfffffb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13711c <__cxa_atexit@plt+0x129ee4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 137120 <__cxa_atexit@plt+0x129ee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ - strbeq r3, [r0], #-1228 @ 0xfffffb34 │ │ │ │ - strbeq r3, [r0], #-1988 @ 0xfffff83c │ │ │ │ + b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + strbeq r4, [r0], #-1212 @ 0xfffffb44 │ │ │ │ + strbeq r4, [r0], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137150 <__cxa_atexit@plt+0x129f18> │ │ │ │ ldr r2, [pc, #28] @ 137160 <__cxa_atexit@plt+0x129f28> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r7, [pc, #12] @ 137164 <__cxa_atexit@plt+0x129f2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [r0], #-3232 @ 0xfffff360 │ │ │ │ + ldreq ip, [r0], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1371c4 <__cxa_atexit@plt+0x129f8c> │ │ │ │ @@ -305118,21 +305118,21 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r7, [r3, #8] │ │ │ │ str lr, [r1, #12]! │ │ │ │ str r2, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r3, [r0], #-1852 @ 0xfffff8c4 │ │ │ │ + strbeq r4, [r0], #-1836 @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137228 <__cxa_atexit@plt+0x129ff0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -305143,19 +305143,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-920 @ 0xfffffc68 │ │ │ │ - strbeq r3, [r0], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r4, [r0], #-904 @ 0xfffffc78 │ │ │ │ + strbeq r4, [r0], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13729c <__cxa_atexit@plt+0x12a064> │ │ │ │ @@ -305172,26 +305172,26 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ str sl, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ + b 4019a4 <__cxa_atexit@plt+0x3f476c> │ │ │ │ mov r6, r3 │ │ │ │ b 1372ac <__cxa_atexit@plt+0x12a074> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1372bc <__cxa_atexit@plt+0x12a084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ + ldreq ip, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r3, [r0], #-1636 @ 0xfffff99c │ │ │ │ + strbeq r4, [r0], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -305204,16 +305204,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13731c <__cxa_atexit@plt+0x12a0e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-2536 @ 0xfffff618 │ │ │ │ - ldreq fp, [r0], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r4, [r0], #-2520 @ 0xfffff628 │ │ │ │ + ldreq ip, [r0], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13736c <__cxa_atexit@plt+0x12a134> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -305224,19 +305224,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-596 @ 0xfffffdac │ │ │ │ - strbeq r3, [r0], #-1416 @ 0xfffffa78 │ │ │ │ + strbeq r4, [r0], #-580 @ 0xfffffdbc │ │ │ │ + strbeq r4, [r0], #-1400 @ 0xfffffa88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1373f0 <__cxa_atexit@plt+0x12a1b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -305257,73 +305257,73 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ + b 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbeq r3, [r0], #-480 @ 0xfffffe20 │ │ │ │ - strbeq r3, [r0], #-684 @ 0xfffffd54 │ │ │ │ + strbeq r4, [r0], #-464 @ 0xfffffe30 │ │ │ │ + strbeq r4, [r0], #-668 @ 0xfffffd64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137450 <__cxa_atexit@plt+0x12a218> │ │ │ │ ldr r3, [pc, #36] @ 137458 <__cxa_atexit@plt+0x12a220> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 13745c <__cxa_atexit@plt+0x12a224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r3, [r0], #-340 @ 0xfffffeac │ │ │ │ + strbeq r4, [r0], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13748c <__cxa_atexit@plt+0x12a254> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 137490 <__cxa_atexit@plt+0x12a258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq fp, [r0], #-2448 @ 0xfffff670 │ │ │ │ - strbeq r3, [r0], #-1108 @ 0xfffffbac │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq ip, [r0], #-2448 @ 0xfffff670 │ │ │ │ + strbeq r4, [r0], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1374c0 <__cxa_atexit@plt+0x12a288> │ │ │ │ ldr r2, [pc, #28] @ 1374d0 <__cxa_atexit@plt+0x12a298> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r7, [pc, #12] @ 1374d4 <__cxa_atexit@plt+0x12a29c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ + ldreq ip, [r0], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 137548 <__cxa_atexit@plt+0x12a310> │ │ │ │ @@ -305343,21 +305343,21 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r2, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq r3, [r0], #-968 @ 0xfffffc38 │ │ │ │ + strbeq r4, [r0], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1375ac <__cxa_atexit@plt+0x12a374> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1375b4 <__cxa_atexit@plt+0x12a37c> │ │ │ │ @@ -305368,20 +305368,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1375bc <__cxa_atexit@plt+0x12a384> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0], #-28 @ 0xffffffe4 │ │ │ │ - strbeq r3, [r0], #-36 @ 0xffffffdc │ │ │ │ - strbeq r3, [r0], #-224 @ 0xffffff20 │ │ │ │ + strbeq r4, [r0], #-12 │ │ │ │ + strbeq r4, [r0], #-20 @ 0xffffffec │ │ │ │ + strbeq r4, [r0], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13760c <__cxa_atexit@plt+0x12a3d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -305392,19 +305392,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-4020 @ 0xfffff04c │ │ │ │ - strbeq r3, [r0], #-744 @ 0xfffffd18 │ │ │ │ + strbeq r3, [r0], #-4004 @ 0xfffff05c │ │ │ │ + strbeq r4, [r0], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 137690 <__cxa_atexit@plt+0x12a458> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -305425,56 +305425,56 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ + b 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbeq r2, [r0], #-3904 @ 0xfffff0c0 │ │ │ │ - strbeq r3, [r0], #-12 │ │ │ │ + strbeq r3, [r0], #-3888 @ 0xfffff0d0 │ │ │ │ + strbeq r3, [r0], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1376f0 <__cxa_atexit@plt+0x12a4b8> │ │ │ │ ldr r3, [pc, #36] @ 1376f8 <__cxa_atexit@plt+0x12a4c0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 1376fc <__cxa_atexit@plt+0x12a4c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r2, [r0], #-3764 @ 0xfffff14c │ │ │ │ + strbeq r3, [r0], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13772c <__cxa_atexit@plt+0x12a4f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 137730 <__cxa_atexit@plt+0x12a4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq fp, [r0], #-1776 @ 0xfffff910 │ │ │ │ - strbeq r3, [r0], #-436 @ 0xfffffe4c │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq ip, [r0], #-1776 @ 0xfffff910 │ │ │ │ + strbeq r4, [r0], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1377c8 <__cxa_atexit@plt+0x12a590> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -305503,25 +305503,25 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r2, [r3, #24]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r2, [r0], #-3628 @ 0xfffff1d4 │ │ │ │ - strbeq r3, [r0], #-332 @ 0xfffffeb4 │ │ │ │ + strbeq r3, [r0], #-3612 @ 0xfffff1e4 │ │ │ │ + strbeq r4, [r0], #-316 @ 0xfffffec4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 137868 <__cxa_atexit@plt+0x12a630> │ │ │ │ @@ -305543,55 +305543,55 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16]! │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq r2, [r0], #-3440 @ 0xfffff290 │ │ │ │ + strbeq r3, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1378bc <__cxa_atexit@plt+0x12a684> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1378c0 <__cxa_atexit@plt+0x12a688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq r3, [r0], #-1220 @ 0xfffffb3c │ │ │ │ - strbeq r3, [r0], #-36 @ 0xffffffdc │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq r4, [r0], #-1204 @ 0xfffffb4c │ │ │ │ + strbeq r4, [r0], #-20 @ 0xffffffec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1378f0 <__cxa_atexit@plt+0x12a6b8> │ │ │ │ ldr r2, [pc, #28] @ 137900 <__cxa_atexit@plt+0x12a6c8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r7, [pc, #12] @ 137904 <__cxa_atexit@plt+0x12a6cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [r0], #-1296 @ 0xfffffaf0 │ │ │ │ + ldreq ip, [r0], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 137974 <__cxa_atexit@plt+0x12a73c> │ │ │ │ @@ -305610,21 +305610,21 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r2, [r0], #-3992 @ 0xfffff068 │ │ │ │ + strbeq r3, [r0], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1379d8 <__cxa_atexit@plt+0x12a7a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1379e0 <__cxa_atexit@plt+0x12a7a8> │ │ │ │ @@ -305635,20 +305635,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1379e8 <__cxa_atexit@plt+0x12a7b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-3056 @ 0xfffff410 │ │ │ │ - strbeq r2, [r0], #-3064 @ 0xfffff408 │ │ │ │ - strbeq r2, [r0], #-3252 @ 0xfffff34c │ │ │ │ + strbeq r3, [r0], #-3040 @ 0xfffff420 │ │ │ │ + strbeq r3, [r0], #-3048 @ 0xfffff418 │ │ │ │ + strbeq r3, [r0], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137a38 <__cxa_atexit@plt+0x12a800> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 137a40 <__cxa_atexit@plt+0x12a808> │ │ │ │ @@ -305659,20 +305659,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 137a48 <__cxa_atexit@plt+0x12a810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-2960 @ 0xfffff470 │ │ │ │ - strbeq r2, [r0], #-2968 @ 0xfffff468 │ │ │ │ - strbeq r2, [r0], #-3156 @ 0xfffff3ac │ │ │ │ + strbeq r3, [r0], #-2944 @ 0xfffff480 │ │ │ │ + strbeq r3, [r0], #-2952 @ 0xfffff478 │ │ │ │ + strbeq r3, [r0], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137a98 <__cxa_atexit@plt+0x12a860> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -305683,24 +305683,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 137aa0 <__cxa_atexit@plt+0x12a868> │ │ │ │ ldr r3, [pc, #52] @ 137abc <__cxa_atexit@plt+0x12a884> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 137ab8 <__cxa_atexit@plt+0x12a880> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-2860 @ 0xfffff4d4 │ │ │ │ - ldreq fp, [r0], #-864 @ 0xfffffca0 │ │ │ │ + strbeq r3, [r0], #-2844 @ 0xfffff4e4 │ │ │ │ + ldreq ip, [r0], #-864 @ 0xfffffca0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 137b2c <__cxa_atexit@plt+0x12a8f4> │ │ │ │ @@ -305720,38 +305720,38 @@ │ │ │ │ ldr lr, [pc, #60] @ 137b50 <__cxa_atexit@plt+0x12a918> │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16]! │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r2, [r0], #-2720 @ 0xfffff560 │ │ │ │ + strbeq r3, [r0], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 137b80 <__cxa_atexit@plt+0x12a948> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 137b84 <__cxa_atexit@plt+0x12a94c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq r3, [r0], #-512 @ 0xfffffe00 │ │ │ │ - strbeq r2, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq r4, [r0], #-496 @ 0xfffffe10 │ │ │ │ + strbeq r3, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 137c18 <__cxa_atexit@plt+0x12a9e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -305779,25 +305779,25 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq r2, [r0], #-2520 @ 0xfffff628 │ │ │ │ - strbeq r2, [r0], #-3320 @ 0xfffff308 │ │ │ │ + strbeq r3, [r0], #-2504 @ 0xfffff638 │ │ │ │ + strbeq r3, [r0], #-3304 @ 0xfffff318 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 137cbc <__cxa_atexit@plt+0x12aa84> │ │ │ │ @@ -305820,25 +305820,25 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add lr, r3, #12 │ │ │ │ str sl, [r3, #8] │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ - b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq r2, [r0], #-2328 @ 0xfffff6e8 │ │ │ │ - strbeq r2, [r0], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq r3, [r0], #-2312 @ 0xfffff6f8 │ │ │ │ + strbeq r3, [r0], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 137d74 <__cxa_atexit@plt+0x12ab3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -305866,74 +305866,74 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - strbeq r2, [r0], #-2172 @ 0xfffff784 │ │ │ │ - strbeq r2, [r0], #-2972 @ 0xfffff464 │ │ │ │ + strbeq r3, [r0], #-2156 @ 0xfffff794 │ │ │ │ + strbeq r3, [r0], #-2956 @ 0xfffff474 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137dd8 <__cxa_atexit@plt+0x12aba0> │ │ │ │ ldr r3, [pc, #36] @ 137de0 <__cxa_atexit@plt+0x12aba8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 137de4 <__cxa_atexit@plt+0x12abac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r2, [r0], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r3, [r0], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 137e14 <__cxa_atexit@plt+0x12abdc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 137e18 <__cxa_atexit@plt+0x12abe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq fp, [r0], #-8 │ │ │ │ - strbeq r2, [r0], #-2764 @ 0xfffff534 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq ip, [r0], #-8 │ │ │ │ + strbeq r3, [r0], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137e48 <__cxa_atexit@plt+0x12ac10> │ │ │ │ ldr r2, [pc, #28] @ 137e58 <__cxa_atexit@plt+0x12ac20> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r7, [pc, #12] @ 137e5c <__cxa_atexit@plt+0x12ac24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sl, [r0], #-4028 @ 0xfffff044 │ │ │ │ + ldreq fp, [r0], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 137ed4 <__cxa_atexit@plt+0x12ac9c> │ │ │ │ @@ -305954,21 +305954,21 @@ │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq r2, [r0], #-2624 @ 0xfffff5c0 │ │ │ │ + strbeq r3, [r0], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137f38 <__cxa_atexit@plt+0x12ad00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 137f40 <__cxa_atexit@plt+0x12ad08> │ │ │ │ @@ -305979,20 +305979,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 137f48 <__cxa_atexit@plt+0x12ad10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-1680 @ 0xfffff970 │ │ │ │ - strbeq r2, [r0], #-1688 @ 0xfffff968 │ │ │ │ - strbeq r2, [r0], #-1876 @ 0xfffff8ac │ │ │ │ + strbeq r3, [r0], #-1664 @ 0xfffff980 │ │ │ │ + strbeq r3, [r0], #-1672 @ 0xfffff978 │ │ │ │ + strbeq r3, [r0], #-1860 @ 0xfffff8bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137f98 <__cxa_atexit@plt+0x12ad60> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -306003,24 +306003,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 137fa0 <__cxa_atexit@plt+0x12ad68> │ │ │ │ ldr r3, [pc, #52] @ 137fbc <__cxa_atexit@plt+0x12ad84> │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 137fb8 <__cxa_atexit@plt+0x12ad80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-1580 @ 0xfffff9d4 │ │ │ │ - ldreq sl, [r0], #-3680 @ 0xfffff1a0 │ │ │ │ + strbeq r3, [r0], #-1564 @ 0xfffff9e4 │ │ │ │ + ldreq fp, [r0], #-3680 @ 0xfffff1a0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 13802c <__cxa_atexit@plt+0x12adf4> │ │ │ │ @@ -306040,55 +306040,55 @@ │ │ │ │ ldr lr, [pc, #60] @ 138050 <__cxa_atexit@plt+0x12ae18> │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16]! │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r2, [r0], #-1440 @ 0xfffffa60 │ │ │ │ + strbeq r3, [r0], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 138080 <__cxa_atexit@plt+0x12ae48> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 138084 <__cxa_atexit@plt+0x12ae4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq r2, [r0], #-3328 @ 0xfffff300 │ │ │ │ - strbeq r2, [r0], #-2144 @ 0xfffff7a0 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq r3, [r0], #-3312 @ 0xfffff310 │ │ │ │ + strbeq r3, [r0], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1380b4 <__cxa_atexit@plt+0x12ae7c> │ │ │ │ ldr r2, [pc, #28] @ 1380c4 <__cxa_atexit@plt+0x12ae8c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r7, [pc, #12] @ 1380c8 <__cxa_atexit@plt+0x12ae90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sl, [r0], #-3412 @ 0xfffff2ac │ │ │ │ + ldreq fp, [r0], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 138138 <__cxa_atexit@plt+0x12af00> │ │ │ │ @@ -306107,21 +306107,21 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r2, [r0], #-2004 @ 0xfffff82c │ │ │ │ + strbeq r3, [r0], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138194 <__cxa_atexit@plt+0x12af5c> │ │ │ │ ldr lr, [pc, #48] @ 13819c <__cxa_atexit@plt+0x12af64> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -306130,27 +306130,27 @@ │ │ │ │ ldr r2, [pc, #36] @ 1381a0 <__cxa_atexit@plt+0x12af68> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r2, [r0], #-1052 @ 0xfffffbe4 │ │ │ │ + strbeq r3, [r0], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1381c0 <__cxa_atexit@plt+0x12af88> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ - strbeq r2, [r0], #-1824 @ 0xfffff8e0 │ │ │ │ + b 4019a4 <__cxa_atexit@plt+0x3f476c> │ │ │ │ + strbeq r3, [r0], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138204 <__cxa_atexit@plt+0x12afcc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -306158,19 +306158,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 138210 <__cxa_atexit@plt+0x12afd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ + b 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-948 @ 0xfffffc4c │ │ │ │ - strbeq r2, [r0], #-1164 @ 0xfffffb74 │ │ │ │ + strbeq r3, [r0], #-932 @ 0xfffffc5c │ │ │ │ + strbeq r3, [r0], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 138288 <__cxa_atexit@plt+0x12b050> │ │ │ │ @@ -306191,40 +306191,40 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ mov r6, r3 │ │ │ │ b 138298 <__cxa_atexit@plt+0x12b060> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1382a8 <__cxa_atexit@plt+0x12b070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r0], #-2932 @ 0xfffff48c │ │ │ │ + ldreq fp, [r0], #-2932 @ 0xfffff48c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1382e4 <__cxa_atexit@plt+0x12b0ac> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1382e8 <__cxa_atexit@plt+0x12b0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ - strbeq r2, [r0], #-2720 @ 0xfffff560 │ │ │ │ - strbeq r2, [r0], #-844 @ 0xfffffcb4 │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ + strbeq r3, [r0], #-2704 @ 0xfffff570 │ │ │ │ + strbeq r3, [r0], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138330 <__cxa_atexit@plt+0x12b0f8> │ │ │ │ ldr lr, [pc, #48] @ 138338 <__cxa_atexit@plt+0x12b100> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -306233,27 +306233,27 @@ │ │ │ │ ldr r2, [pc, #36] @ 13833c <__cxa_atexit@plt+0x12b104> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r2, [r0], #-640 @ 0xfffffd80 │ │ │ │ + strbeq r3, [r0], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 13835c <__cxa_atexit@plt+0x12b124> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4018bc <__cxa_atexit@plt+0x3f4684> │ │ │ │ - strbeq r2, [r0], #-1412 @ 0xfffffa7c │ │ │ │ + b 4019a4 <__cxa_atexit@plt+0x3f476c> │ │ │ │ + strbeq r3, [r0], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1383b8 <__cxa_atexit@plt+0x12b180> │ │ │ │ @@ -306267,26 +306267,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - b 4018c4 <__cxa_atexit@plt+0x3f468c> │ │ │ │ + b 4019ac <__cxa_atexit@plt+0x3f4774> │ │ │ │ mov r6, r3 │ │ │ │ b 1383c8 <__cxa_atexit@plt+0x12b190> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1383d8 <__cxa_atexit@plt+0x12b1a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r0], #-2632 @ 0xfffff5b8 │ │ │ │ + ldreq fp, [r0], #-2632 @ 0xfffff5b8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r2, [r0], #-736 @ 0xfffffd20 │ │ │ │ + strbeq r3, [r0], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -306299,16 +306299,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 138438 <__cxa_atexit@plt+0x12b200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-424 @ 0xfffffe58 │ │ │ │ - ldreq sl, [r0], #-2548 @ 0xfffff60c │ │ │ │ + strbeq r3, [r0], #-408 @ 0xfffffe68 │ │ │ │ + ldreq fp, [r0], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138488 <__cxa_atexit@plt+0x12b250> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 138490 <__cxa_atexit@plt+0x12b258> │ │ │ │ @@ -306319,20 +306319,20 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 138498 <__cxa_atexit@plt+0x12b260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-320 @ 0xfffffec0 │ │ │ │ - strbeq r2, [r0], #-328 @ 0xfffffeb8 │ │ │ │ - strbeq r2, [r0], #-516 @ 0xfffffdfc │ │ │ │ + strbeq r3, [r0], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r3, [r0], #-312 @ 0xfffffec8 │ │ │ │ + strbeq r3, [r0], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 138518 <__cxa_atexit@plt+0x12b2e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -306355,26 +306355,26 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ + ldreq fp, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq r2, [r0], #-184 @ 0xffffff48 │ │ │ │ - strbeq r2, [r0], #-300 @ 0xfffffed4 │ │ │ │ + strbeq r3, [r0], #-168 @ 0xffffff58 │ │ │ │ + strbeq r3, [r0], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1385f4 <__cxa_atexit@plt+0x12b3bc> │ │ │ │ ldr r1, [r2, #12] │ │ │ │ @@ -306390,15 +306390,15 @@ │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 138608 <__cxa_atexit@plt+0x12b3d0> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1385a4 <__cxa_atexit@plt+0x12b36c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r9, [pc, #120] @ 138624 <__cxa_atexit@plt+0x12b3ec> │ │ │ │ ldr lr, [pc, #120] @ 138628 <__cxa_atexit@plt+0x12b3f0> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr sl, [pc, #112] @ 13862c <__cxa_atexit@plt+0x12b3f4> │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -306410,30 +306410,30 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 138610 <__cxa_atexit@plt+0x12b3d8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r0], #-36 @ 0xffffffdc │ │ │ │ + strbeq r3, [r0], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldreq sl, [r0], #-2144 @ 0xfffff7a0 │ │ │ │ - strbeq r2, [r0], #-96 @ 0xffffffa0 │ │ │ │ + ldreq fp, [r0], #-2144 @ 0xfffff7a0 │ │ │ │ + strbeq r3, [r0], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1386b8 <__cxa_atexit@plt+0x12b480> │ │ │ │ @@ -306441,15 +306441,15 @@ │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1386c4 <__cxa_atexit@plt+0x12b48c> │ │ │ │ cmp r8, #1 │ │ │ │ bne 138670 <__cxa_atexit@plt+0x12b438> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r6, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r9, [pc, #92] @ 1386d4 <__cxa_atexit@plt+0x12b49c> │ │ │ │ ldr lr, [pc, #92] @ 1386d8 <__cxa_atexit@plt+0x12b4a0> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr sl, [pc, #84] @ 1386dc <__cxa_atexit@plt+0x12b4a4> │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -306459,25 +306459,25 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, ip │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq sl, [r0], #-1940 @ 0xfffff86c │ │ │ │ - strbeq r1, [r0], #-3988 @ 0xfffff06c │ │ │ │ + ldreq fp, [r0], #-1940 @ 0xfffff86c │ │ │ │ + strbeq r2, [r0], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 138724 <__cxa_atexit@plt+0x12b4ec> │ │ │ │ @@ -306493,15 +306493,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13873c <__cxa_atexit@plt+0x12b504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sl, [r0], #-1776 @ 0xfffff910 │ │ │ │ + ldreq fp, [r0], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #32 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 138844 <__cxa_atexit@plt+0x12b60c> │ │ │ │ mov r1, r5 │ │ │ │ @@ -306531,24 +306531,24 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bcc 13885c <__cxa_atexit@plt+0x12b624> │ │ │ │ cmp r8, #1 │ │ │ │ bne 1387fc <__cxa_atexit@plt+0x12b5c4> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r0 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r3, [pc, #156] @ 13887c <__cxa_atexit@plt+0x12b644> │ │ │ │ mov r8, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [pc, #148] @ 138880 <__cxa_atexit@plt+0x12b648> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ mov r5, r1 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r3, [pc, #128] @ 138884 <__cxa_atexit@plt+0x12b64c> │ │ │ │ ldr r0, [pc, #128] @ 138888 <__cxa_atexit@plt+0x12b650> │ │ │ │ ldr lr, [pc, #128] @ 13888c <__cxa_atexit@plt+0x12b654> │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #36]! @ 0x24 │ │ │ │ @@ -306558,51 +306558,51 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #8] │ │ │ │ stm r5, {r0, r3, r6} │ │ │ │ str lr, [r5, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ mov r2, r9 │ │ │ │ b 138864 <__cxa_atexit@plt+0x12b62c> │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r1, [r0], #-3532 @ 0xfffff234 │ │ │ │ - strbeq r1, [r0], #-3724 @ 0xfffff174 │ │ │ │ - ldreq sl, [r0], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq r2, [r0], #-3516 @ 0xfffff244 │ │ │ │ + strbeq r2, [r0], #-3708 @ 0xfffff184 │ │ │ │ + ldreq fp, [r0], #-1556 @ 0xfffff9ec │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - strbeq r1, [r0], #-3604 @ 0xfffff1ec │ │ │ │ + strbeq r2, [r0], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1388c8 <__cxa_atexit@plt+0x12b690> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 1388d0 <__cxa_atexit@plt+0x12b698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r0], #-3300 @ 0xfffff31c │ │ │ │ + strbeq r2, [r0], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -306612,23 +306612,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, sl │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r7, [pc, #20] @ 138938 <__cxa_atexit@plt+0x12b700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldreq sl, [r0], #-1276 @ 0xfffffb04 │ │ │ │ + ldreq fp, [r0], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138988 <__cxa_atexit@plt+0x12b750> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 138990 <__cxa_atexit@plt+0x12b758> │ │ │ │ @@ -306639,50 +306639,50 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 138998 <__cxa_atexit@plt+0x12b760> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r0], #-3136 @ 0xfffff3c0 │ │ │ │ - strbeq r1, [r0], #-3892 @ 0xfffff0cc │ │ │ │ - strbeq r1, [r0], #-3332 @ 0xfffff2fc │ │ │ │ + strbeq r2, [r0], #-3120 @ 0xfffff3d0 │ │ │ │ + strbeq r2, [r0], #-3876 @ 0xfffff0dc │ │ │ │ + strbeq r2, [r0], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1389d4 <__cxa_atexit@plt+0x12b79c> │ │ │ │ ldr r3, [pc, #36] @ 1389dc <__cxa_atexit@plt+0x12b7a4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 1389e0 <__cxa_atexit@plt+0x12b7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r1, [r0], #-3024 @ 0xfffff430 │ │ │ │ + strbeq r2, [r0], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 138a0c <__cxa_atexit@plt+0x12b7d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 138a10 <__cxa_atexit@plt+0x12b7d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq sl, [r0], #-1072 @ 0xfffffbd0 │ │ │ │ - strbeq r1, [r0], #-3796 @ 0xfffff12c │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq fp, [r0], #-1072 @ 0xfffffbd0 │ │ │ │ + strbeq r2, [r0], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 138a88 <__cxa_atexit@plt+0x12b850> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -306703,25 +306703,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq r1, [r0], #-2892 @ 0xfffff4b4 │ │ │ │ - strbeq r1, [r0], #-3696 @ 0xfffff190 │ │ │ │ + strbeq r2, [r0], #-2876 @ 0xfffff4c4 │ │ │ │ + strbeq r2, [r0], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 138b2c <__cxa_atexit@plt+0x12b8f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -306744,25 +306744,25 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq r1, [r0], #-2736 @ 0xfffff550 │ │ │ │ - strbeq r1, [r0], #-3536 @ 0xfffff230 │ │ │ │ + strbeq r2, [r0], #-2720 @ 0xfffff560 │ │ │ │ + strbeq r2, [r0], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 138bdc <__cxa_atexit@plt+0x12b9a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -306788,43 +306788,43 @@ │ │ │ │ str sl, [r3, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq r1, [r0], #-2568 @ 0xfffff5f8 │ │ │ │ - strbeq r1, [r0], #-3376 @ 0xfffff2d0 │ │ │ │ + strbeq r2, [r0], #-2552 @ 0xfffff608 │ │ │ │ + strbeq r2, [r0], #-3360 @ 0xfffff2e0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138c34 <__cxa_atexit@plt+0x12b9fc> │ │ │ │ ldr r2, [pc, #28] @ 138c44 <__cxa_atexit@plt+0x12ba0c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r7, [pc, #12] @ 138c48 <__cxa_atexit@plt+0x12ba10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sl, [r0], #-492 @ 0xfffffe14 │ │ │ │ + ldreq fp, [r0], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 138cb8 <__cxa_atexit@plt+0x12ba80> │ │ │ │ @@ -306843,21 +306843,21 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r1, [r0], #-2480 @ 0xfffff650 │ │ │ │ - strbeq r2, [r0], #-236 @ 0xffffff14 │ │ │ │ + strbeq r2, [r0], #-2464 @ 0xfffff660 │ │ │ │ + strbeq r3, [r0], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138d10 <__cxa_atexit@plt+0x12bad8> │ │ │ │ ldr r2, [pc, #44] @ 138d18 <__cxa_atexit@plt+0x12bae0> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -306865,27 +306865,27 @@ │ │ │ │ ldr r0, [pc, #36] @ 138d1c <__cxa_atexit@plt+0x12bae4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r1, [r0], #-2208 @ 0xfffff760 │ │ │ │ + strbeq r2, [r0], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 138d3c <__cxa_atexit@plt+0x12bb04> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ - strbeq r1, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ + strbeq r2, [r0], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138d8c <__cxa_atexit@plt+0x12bb54> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 138d94 <__cxa_atexit@plt+0x12bb5c> │ │ │ │ @@ -306896,50 +306896,50 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 138d9c <__cxa_atexit@plt+0x12bb64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r0], #-2108 @ 0xfffff7c4 │ │ │ │ - strbeq r1, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ - strbeq r1, [r0], #-2304 @ 0xfffff700 │ │ │ │ + strbeq r2, [r0], #-2092 @ 0xfffff7d4 │ │ │ │ + strbeq r2, [r0], #-2848 @ 0xfffff4e0 │ │ │ │ + strbeq r2, [r0], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 138dd8 <__cxa_atexit@plt+0x12bba0> │ │ │ │ ldr r3, [pc, #36] @ 138de0 <__cxa_atexit@plt+0x12bba8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 138de4 <__cxa_atexit@plt+0x12bbac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r1, [r0], #-1996 @ 0xfffff834 │ │ │ │ + strbeq r2, [r0], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 138e10 <__cxa_atexit@plt+0x12bbd8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 138e14 <__cxa_atexit@plt+0x12bbdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - ldreq sl, [r0], #-44 @ 0xffffffd4 │ │ │ │ - strbeq r1, [r0], #-2768 @ 0xfffff530 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + ldreq fp, [r0], #-44 @ 0xffffffd4 │ │ │ │ + strbeq r2, [r0], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 138e8c <__cxa_atexit@plt+0x12bc54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -306960,25 +306960,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq r1, [r0], #-1864 @ 0xfffff8b8 │ │ │ │ - strbeq r1, [r0], #-2668 @ 0xfffff594 │ │ │ │ + strbeq r2, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ + strbeq r2, [r0], #-2652 @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 138f30 <__cxa_atexit@plt+0x12bcf8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307001,25 +307001,25 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq r1, [r0], #-1708 @ 0xfffff954 │ │ │ │ - strbeq r1, [r0], #-2508 @ 0xfffff634 │ │ │ │ + strbeq r2, [r0], #-1692 @ 0xfffff964 │ │ │ │ + strbeq r2, [r0], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 138fe0 <__cxa_atexit@plt+0x12bda8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307045,25 +307045,25 @@ │ │ │ │ str sl, [r3, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq r1, [r0], #-1540 @ 0xfffff9fc │ │ │ │ - strbeq r1, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ + strbeq r2, [r0], #-1524 @ 0xfffffa0c │ │ │ │ + strbeq r2, [r0], #-2332 @ 0xfffff6e4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139058 <__cxa_atexit@plt+0x12be20> │ │ │ │ ldr r2, [pc, #56] @ 139060 <__cxa_atexit@plt+0x12be28> │ │ │ │ @@ -307075,19 +307075,19 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r5, #16 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [r0], #-1376 @ 0xfffffaa0 │ │ │ │ + strbeq r2, [r0], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1390d4 <__cxa_atexit@plt+0x12be9c> │ │ │ │ @@ -307106,21 +307106,21 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq r1, [r0], #-1428 @ 0xfffffa6c │ │ │ │ - strbeq r1, [r0], #-3280 @ 0xfffff330 │ │ │ │ + strbeq r2, [r0], #-1412 @ 0xfffffa7c │ │ │ │ + strbeq r2, [r0], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 139164 <__cxa_atexit@plt+0x12bf2c> │ │ │ │ @@ -307142,27 +307142,27 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r6, r3 │ │ │ │ b 139174 <__cxa_atexit@plt+0x12bf3c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 139184 <__cxa_atexit@plt+0x12bf4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r0], #-3248 @ 0xfffff350 │ │ │ │ + ldreq sl, [r0], #-3248 @ 0xfffff350 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - strbeq r1, [r0], #-1960 @ 0xfffff858 │ │ │ │ + strbeq r2, [r0], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1391e0 <__cxa_atexit@plt+0x12bfa8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1391e8 <__cxa_atexit@plt+0x12bfb0> │ │ │ │ @@ -307173,51 +307173,51 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1391f0 <__cxa_atexit@plt+0x12bfb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r0], #-1000 @ 0xfffffc18 │ │ │ │ - strbeq r1, [r0], #-1756 @ 0xfffff924 │ │ │ │ - strbeq r1, [r0], #-1196 @ 0xfffffb54 │ │ │ │ + strbeq r2, [r0], #-984 @ 0xfffffc28 │ │ │ │ + strbeq r2, [r0], #-1740 @ 0xfffff934 │ │ │ │ + strbeq r2, [r0], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13922c <__cxa_atexit@plt+0x12bff4> │ │ │ │ ldr r3, [pc, #36] @ 139234 <__cxa_atexit@plt+0x12bffc> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 139238 <__cxa_atexit@plt+0x12c000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r1, [r0], #-888 @ 0xfffffc88 │ │ │ │ + strbeq r2, [r0], #-872 @ 0xfffffc98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 139268 <__cxa_atexit@plt+0x12c030> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 13926c <__cxa_atexit@plt+0x12c034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq r1, [r0], #-2852 @ 0xfffff4dc │ │ │ │ - strbeq r1, [r0], #-1656 @ 0xfffff988 │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq r2, [r0], #-2836 @ 0xfffff4ec │ │ │ │ + strbeq r2, [r0], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1392e4 <__cxa_atexit@plt+0x12c0ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307238,25 +307238,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r1, [r0], #-752 @ 0xfffffd10 │ │ │ │ - strbeq r1, [r0], #-1556 @ 0xfffff9ec │ │ │ │ + strbeq r2, [r0], #-736 @ 0xfffffd20 │ │ │ │ + strbeq r2, [r0], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 139394 <__cxa_atexit@plt+0x12c15c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307282,25 +307282,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq r1, [r0], #-592 @ 0xfffffdb0 │ │ │ │ - strbeq r1, [r0], #-1400 @ 0xfffffa88 │ │ │ │ + strbeq r2, [r0], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq r2, [r0], #-1384 @ 0xfffffa98 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13940c <__cxa_atexit@plt+0x12c1d4> │ │ │ │ ldr r2, [pc, #56] @ 139414 <__cxa_atexit@plt+0x12c1dc> │ │ │ │ @@ -307312,19 +307312,19 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r5, #20 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, r7, lr} │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [r0], #-428 @ 0xfffffe54 │ │ │ │ + strbeq r2, [r0], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 139484 <__cxa_atexit@plt+0x12c24c> │ │ │ │ @@ -307342,44 +307342,44 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ stm lr, {r2, r7, sl} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r1, [r0], #-476 @ 0xfffffe24 │ │ │ │ - strbeq r1, [r0], #-2320 @ 0xfffff6f0 │ │ │ │ + strbeq r2, [r0], #-460 @ 0xfffffe34 │ │ │ │ + strbeq r2, [r0], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1394d8 <__cxa_atexit@plt+0x12c2a0> │ │ │ │ ldr r3, [pc, #44] @ 1394f0 <__cxa_atexit@plt+0x12c2b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ str sl, [r7, #8] │ │ │ │ str r8, [r7, #12] │ │ │ │ str r9, [r7, #16] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #20] @ 1394f4 <__cxa_atexit@plt+0x12c2bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r9, [r0], #-2380 @ 0xfffff6b4 │ │ │ │ + ldreq sl, [r0], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139538 <__cxa_atexit@plt+0x12c300> │ │ │ │ ldr r2, [pc, #44] @ 139540 <__cxa_atexit@plt+0x12c308> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -307387,27 +307387,27 @@ │ │ │ │ ldr r0, [pc, #36] @ 139544 <__cxa_atexit@plt+0x12c30c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r1, [r0], #-120 @ 0xffffff88 │ │ │ │ + strbeq r2, [r0], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 139564 <__cxa_atexit@plt+0x12c32c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ - strbeq r1, [r0], #-288 @ 0xfffffee0 │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ + strbeq r2, [r0], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1395b4 <__cxa_atexit@plt+0x12c37c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1395bc <__cxa_atexit@plt+0x12c384> │ │ │ │ @@ -307418,51 +307418,51 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 1395c4 <__cxa_atexit@plt+0x12c38c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ + b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r0], #-20 @ 0xffffffec │ │ │ │ - strbeq r1, [r0], #-776 @ 0xfffffcf8 │ │ │ │ - strbeq r1, [r0], #-216 @ 0xffffff28 │ │ │ │ + strbeq r2, [r0], #-4 │ │ │ │ + strbeq r2, [r0], #-760 @ 0xfffffd08 │ │ │ │ + strbeq r2, [r0], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139600 <__cxa_atexit@plt+0x12c3c8> │ │ │ │ ldr r3, [pc, #36] @ 139608 <__cxa_atexit@plt+0x12c3d0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 13960c <__cxa_atexit@plt+0x12c3d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r0, [r0], #-4004 @ 0xfffff05c │ │ │ │ + strbeq r1, [r0], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13963c <__cxa_atexit@plt+0x12c404> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 139640 <__cxa_atexit@plt+0x12c408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ - strbeq r1, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ - strbeq r1, [r0], #-676 @ 0xfffffd5c │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ + strbeq r2, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ + strbeq r2, [r0], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1396b8 <__cxa_atexit@plt+0x12c480> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307483,25 +307483,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r0, [r0], #-3868 @ 0xfffff0e4 │ │ │ │ - strbeq r1, [r0], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq r1, [r0], #-3852 @ 0xfffff0f4 │ │ │ │ + strbeq r2, [r0], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 139768 <__cxa_atexit@plt+0x12c530> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307527,25 +307527,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq r0, [r0], #-3708 @ 0xfffff184 │ │ │ │ - strbeq r1, [r0], #-420 @ 0xfffffe5c │ │ │ │ + strbeq r1, [r0], #-3692 @ 0xfffff194 │ │ │ │ + strbeq r2, [r0], #-404 @ 0xfffffe6c │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1397e0 <__cxa_atexit@plt+0x12c5a8> │ │ │ │ ldr r2, [pc, #56] @ 1397e8 <__cxa_atexit@plt+0x12c5b0> │ │ │ │ @@ -307557,19 +307557,19 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r5, #20 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, r7, lr} │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r0, [r0], #-3544 @ 0xfffff228 │ │ │ │ + strbeq r1, [r0], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 139858 <__cxa_atexit@plt+0x12c620> │ │ │ │ @@ -307587,21 +307587,21 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ stm lr, {r2, r7, sl} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 401c24 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ + b 401d2c <__cxa_atexit@plt+0x3f4af4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r0, [r0], #-3592 @ 0xfffff1f8 │ │ │ │ - strbeq r1, [r0], #-1340 @ 0xfffffac4 │ │ │ │ + strbeq r1, [r0], #-3576 @ 0xfffff208 │ │ │ │ + strbeq r2, [r0], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1398d4 <__cxa_atexit@plt+0x12c69c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307618,24 +307618,24 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r5, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r0, [r0], #-3316 @ 0xfffff30c │ │ │ │ + strbeq r1, [r0], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 139970 <__cxa_atexit@plt+0x12c738> │ │ │ │ @@ -307657,27 +307657,27 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r6, r3 │ │ │ │ b 139980 <__cxa_atexit@plt+0x12c748> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 139990 <__cxa_atexit@plt+0x12c758> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r0], #-1196 @ 0xfffffb54 │ │ │ │ + ldreq sl, [r0], #-1196 @ 0xfffffb54 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - strbeq r0, [r0], #-3996 @ 0xfffff064 │ │ │ │ + strbeq r1, [r0], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1399f4 <__cxa_atexit@plt+0x12c7bc> │ │ │ │ ldr r2, [pc, #64] @ 1399fc <__cxa_atexit@plt+0x12c7c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -307690,20 +307690,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4018cc <__cxa_atexit@plt+0x3f4694> │ │ │ │ + b 4019b4 <__cxa_atexit@plt+0x3f477c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r0], #-1112 @ 0xfffffba8 │ │ │ │ - strbeq r0, [r0], #-3020 @ 0xfffff434 │ │ │ │ - strbeq r0, [r0], #-3840 @ 0xfffff100 │ │ │ │ + ldreq sl, [r0], #-1112 @ 0xfffffba8 │ │ │ │ + strbeq r1, [r0], #-3004 @ 0xfffff444 │ │ │ │ + strbeq r1, [r0], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 139a80 <__cxa_atexit@plt+0x12c848> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -307725,25 +307725,25 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 401b5c <__cxa_atexit@plt+0x3f4924> │ │ │ │ + b 401c64 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strbeq r0, [r0], #-2904 @ 0xfffff4a8 │ │ │ │ - strbeq r0, [r0], #-3704 @ 0xfffff188 │ │ │ │ + strbeq r1, [r0], #-2888 @ 0xfffff4b8 │ │ │ │ + strbeq r1, [r0], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139af8 <__cxa_atexit@plt+0x12c8c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -307755,20 +307755,20 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 401b0c <__cxa_atexit@plt+0x3f48d4> │ │ │ │ + b 401c14 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r0], #-2768 @ 0xfffff530 │ │ │ │ - strbeq r0, [r0], #-2780 @ 0xfffff524 │ │ │ │ - strbeq r0, [r0], #-3576 @ 0xfffff208 │ │ │ │ + strbeq r1, [r0], #-2752 @ 0xfffff540 │ │ │ │ + strbeq r1, [r0], #-2764 @ 0xfffff534 │ │ │ │ + strbeq r1, [r0], #-3560 @ 0xfffff218 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 139b5c <__cxa_atexit@plt+0x12c924> │ │ │ │ ldr r3, [pc, #60] @ 139b64 <__cxa_atexit@plt+0x12c92c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -307780,27 +307780,27 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 4018b4 <__cxa_atexit@plt+0x3f467c> │ │ │ │ + b 40199c <__cxa_atexit@plt+0x3f4764> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r0, [r0], #-2652 @ 0xfffff5a4 │ │ │ │ + strbeq r1, [r0], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 139b8c <__cxa_atexit@plt+0x12c954> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4018d4 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + b 4019bc <__cxa_atexit@plt+0x3f4784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -307821,44 +307821,44 @@ │ │ │ │ add lr, r0, #8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stm lr, {r1, r2, r7, r9} │ │ │ │ str r7, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ - b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ + b 4019d4 <__cxa_atexit@plt+0x3f479c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq r0, [r0], #-3344 @ 0xfffff2f0 │ │ │ │ + strbeq r1, [r0], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 139c54 <__cxa_atexit@plt+0x12ca1c> │ │ │ │ ldr r3, [pc, #44] @ 139c6c <__cxa_atexit@plt+0x12ca34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r9, [r7, #8] │ │ │ │ str r8, [r7, #12] │ │ │ │ str sl, [r7, #16] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #20] @ 139c70 <__cxa_atexit@plt+0x12ca38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldreq r9, [r0], #-472 @ 0xfffffe28 │ │ │ │ + ldreq sl, [r0], #-472 @ 0xfffffe28 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 139ccc <__cxa_atexit@plt+0x12ca94> │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -307879,16 +307879,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 139ce8 <__cxa_atexit@plt+0x12cab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r0], #-188 @ 0xffffff44 │ │ │ │ - ldreq r9, [r0], #-452 @ 0xfffffe3c │ │ │ │ + strbeq r2, [r0], #-172 @ 0xffffff54 │ │ │ │ + ldreq sl, [r0], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -307925,23 +307925,23 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r1 │ │ │ │ - strbeq r1, [r0], #-28 @ 0xffffffe4 │ │ │ │ - ldreq r9, [r0], #-280 @ 0xfffffee8 │ │ │ │ - mvneq sl, #204, 18 @ 0x330000 │ │ │ │ + strbeq r2, [r0], #-12 │ │ │ │ + ldreq sl, [r0], #-280 @ 0xfffffee8 │ │ │ │ + mvneq sl, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r0], #-224 @ 0xffffff20 │ │ │ │ + ldreq sl, [r0], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 139e10 <__cxa_atexit@plt+0x12cbd8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -307956,17 +307956,17 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 4011dc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, #10432 @ 0x28c0 │ │ │ │ - strbeq r0, [r0], #-1944 @ 0xfffff868 │ │ │ │ - ldreq r9, [r0], #-132 @ 0xffffff7c │ │ │ │ + mvneq fp, #805306374 @ 0x30000006 │ │ │ │ + strbeq r1, [r0], #-1928 @ 0xfffff878 │ │ │ │ + ldreq sl, [r0], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 139e68 <__cxa_atexit@plt+0x12cc30> │ │ │ │ ldr r7, [pc, #52] @ 139e78 <__cxa_atexit@plt+0x12cc40> │ │ │ │ @@ -307981,16 +307981,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 139e7c <__cxa_atexit@plt+0x12cc44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [r0], #-76 @ 0xffffffb4 │ │ │ │ - ldreq r9, [r0], #-40 @ 0xffffffd8 │ │ │ │ + ldreq sl, [r0], #-76 @ 0xffffffb4 │ │ │ │ + ldreq sl, [r0], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 139f04 <__cxa_atexit@plt+0x12cccc> │ │ │ │ @@ -308031,16 +308031,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 139f44 <__cxa_atexit@plt+0x12cd0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [r0], #-1636 @ 0xfffff99c │ │ │ │ - ldreq r8, [r0], #-3936 @ 0xfffff0a0 │ │ │ │ + strbeq r1, [r0], #-1620 @ 0xfffff9ac │ │ │ │ + ldreq r9, [r0], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ and r0, r2, #3 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -308065,16 +308065,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 139fcc <__cxa_atexit@plt+0x12cd94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r0, [r0], #-1500 @ 0xfffffa24 │ │ │ │ - ldreq r8, [r0], #-3800 @ 0xfffff128 │ │ │ │ + strbeq r1, [r0], #-1484 @ 0xfffffa34 │ │ │ │ + ldreq r9, [r0], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -308116,20 +308116,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 13a098 <__cxa_atexit@plt+0x12ce60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r0], #-1300 @ 0xfffffaec │ │ │ │ + strbeq r1, [r0], #-1284 @ 0xfffffafc │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r8, [r0], #-3644 @ 0xfffff1c4 │ │ │ │ - ldreq r8, [r0], #-3640 @ 0xfffff1c8 │ │ │ │ - ldreq r8, [r0], #-3580 @ 0xfffff204 │ │ │ │ + ldreq r9, [r0], #-3644 @ 0xfffff1c4 │ │ │ │ + ldreq r9, [r0], #-3640 @ 0xfffff1c8 │ │ │ │ + ldreq r9, [r0], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #13 │ │ │ │ bne 13a0dc <__cxa_atexit@plt+0x12cea4> │ │ │ │ @@ -308139,17 +308139,17 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #16] @ 13a0f4 <__cxa_atexit@plt+0x12cebc> │ │ │ │ ldr r0, [pc, #16] @ 13a0f8 <__cxa_atexit@plt+0x12cec0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-3524 @ 0xfffff23c │ │ │ │ - ldreq r8, [r0], #-3520 @ 0xfffff240 │ │ │ │ - ldreq r8, [r0], #-3500 @ 0xfffff254 │ │ │ │ + ldreq r9, [r0], #-3524 @ 0xfffff23c │ │ │ │ + ldreq r9, [r0], #-3520 @ 0xfffff240 │ │ │ │ + ldreq r9, [r0], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #12 │ │ │ │ bne 13a12c <__cxa_atexit@plt+0x12cef4> │ │ │ │ @@ -308159,17 +308159,17 @@ │ │ │ │ b 4011e4 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #16] @ 13a144 <__cxa_atexit@plt+0x12cf0c> │ │ │ │ ldr r0, [pc, #16] @ 13a148 <__cxa_atexit@plt+0x12cf10> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-3444 @ 0xfffff28c │ │ │ │ - ldreq r8, [r0], #-3440 @ 0xfffff290 │ │ │ │ - ldreq r8, [r0], #-3452 @ 0xfffff284 │ │ │ │ + ldreq r9, [r0], #-3444 @ 0xfffff28c │ │ │ │ + ldreq r9, [r0], #-3440 @ 0xfffff290 │ │ │ │ + ldreq r9, [r0], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13a194 <__cxa_atexit@plt+0x12cf5c> │ │ │ │ ldr r7, [pc, #52] @ 13a1a4 <__cxa_atexit@plt+0x12cf6c> │ │ │ │ @@ -308184,16 +308184,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13a1a8 <__cxa_atexit@plt+0x12cf70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r0], #-3396 @ 0xfffff2bc │ │ │ │ - ldreq r8, [r0], #-3360 @ 0xfffff2e0 │ │ │ │ + ldreq r9, [r0], #-3396 @ 0xfffff2bc │ │ │ │ + ldreq r9, [r0], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [pc, #136] @ 13a250 <__cxa_atexit@plt+0x12d018> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -308229,16 +308229,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - ldreq r8, [r0], #-3188 @ 0xfffff38c │ │ │ │ - ldreq r8, [r0], #-3180 @ 0xfffff394 │ │ │ │ + ldreq r9, [r0], #-3188 @ 0xfffff38c │ │ │ │ + ldreq r9, [r0], #-3180 @ 0xfffff394 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 13a2d0 <__cxa_atexit@plt+0x12d098> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308260,31 +308260,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13a2d8 <__cxa_atexit@plt+0x12d0a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldreq r8, [r0], #-3060 @ 0xfffff40c │ │ │ │ - ldreq r8, [r0], #-3044 @ 0xfffff41c │ │ │ │ + ldreq r9, [r0], #-3060 @ 0xfffff40c │ │ │ │ + ldreq r9, [r0], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13a300 <__cxa_atexit@plt+0x12d0c8> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 61b6b8 <__cxa_atexit@plt+0x60e480> │ │ │ │ + b 61b7c0 <__cxa_atexit@plt+0x60e588> │ │ │ │ ldr r7, [pc, #12] @ 13a314 <__cxa_atexit@plt+0x12d0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r0], #-652 @ 0xfffffd74 │ │ │ │ - ldreq r8, [r0], #-3028 @ 0xfffff42c │ │ │ │ + strbeq r1, [r0], #-636 @ 0xfffffd84 │ │ │ │ + ldreq r9, [r0], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13a360 <__cxa_atexit@plt+0x12d128> │ │ │ │ ldr r7, [pc, #52] @ 13a370 <__cxa_atexit@plt+0x12d138> │ │ │ │ @@ -308299,16 +308299,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 13a374 <__cxa_atexit@plt+0x12d13c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r0], #-2972 @ 0xfffff464 │ │ │ │ - ldreq r8, [r0], #-2936 @ 0xfffff488 │ │ │ │ + ldreq r9, [r0], #-2972 @ 0xfffff464 │ │ │ │ + ldreq r9, [r0], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [pc, #136] @ 13a41c <__cxa_atexit@plt+0x12d1e4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -308344,16 +308344,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - ldreq r8, [r0], #-2728 @ 0xfffff558 │ │ │ │ - ldreq r8, [r0], #-2756 @ 0xfffff53c │ │ │ │ + ldreq r9, [r0], #-2728 @ 0xfffff558 │ │ │ │ + ldreq r9, [r0], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 13a49c <__cxa_atexit@plt+0x12d264> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308375,16 +308375,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13a4a4 <__cxa_atexit@plt+0x12d26c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - ldreq r8, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ - ldreq r8, [r0], #-2620 @ 0xfffff5c4 │ │ │ │ + ldreq r9, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ + ldreq r9, [r0], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 13a4dc <__cxa_atexit@plt+0x12d2a4> │ │ │ │ ldr r3, [pc, #48] @ 13a4f8 <__cxa_atexit@plt+0x12d2c0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -308397,16 +308397,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r0], #-180 @ 0xffffff4c │ │ │ │ - ldreq r8, [r0], #-2532 @ 0xfffff61c │ │ │ │ + strbeq r1, [r0], #-164 @ 0xffffff5c │ │ │ │ + ldreq r9, [r0], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #108] @ 13a584 <__cxa_atexit@plt+0x12d34c> │ │ │ │ and r2, r3, #3 │ │ │ │ sub r3, r2, #1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -308433,16 +308433,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r0, [r0], #-40 @ 0xffffffd8 │ │ │ │ - ldreq r8, [r0], #-2388 @ 0xfffff6ac │ │ │ │ + strbeq r1, [r0], #-24 @ 0xffffffe8 │ │ │ │ + ldreq r9, [r0], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 13a5cc <__cxa_atexit@plt+0x12d394> │ │ │ │ @@ -308457,16 +308457,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq pc, [pc], #-4036 @ 13a5f4 <__cxa_atexit@plt+0x12d3bc> @ │ │ │ │ - ldreq r8, [r0], #-2292 @ 0xfffff70c │ │ │ │ + strbeq r0, [r0], #-4020 @ 0xfffff04c │ │ │ │ + ldreq r9, [r0], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ sub r2, r3, #8 │ │ │ │ and r0, r1, #3 │ │ │ │ @@ -308486,15 +308486,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bne 13a6d0 <__cxa_atexit@plt+0x12d498> │ │ │ │ ldr r5, [pc, #172] @ 13a700 <__cxa_atexit@plt+0x12d4c8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 401c2c <__cxa_atexit@plt+0x3f49f4> │ │ │ │ + b 401d34 <__cxa_atexit@plt+0x3f4afc> │ │ │ │ ldr r3, [pc, #136] @ 13a6f4 <__cxa_atexit@plt+0x12d4bc> │ │ │ │ ldrd r8, [r1, #3] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 13a69c <__cxa_atexit@plt+0x12d464> │ │ │ │ @@ -308524,21 +308524,21 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13a704 <__cxa_atexit@plt+0x12d4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - ldrteq pc, [pc], #-3788 @ 13a700 <__cxa_atexit@plt+0x12d4c8> @ │ │ │ │ + strbeq r0, [r0], #-3772 @ 0xfffff144 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldrteq pc, [pc], #-3756 @ 13a70c <__cxa_atexit@plt+0x12d4d4> @ │ │ │ │ - strbeq r0, [r0], #-1764 @ 0xfffff91c │ │ │ │ - ldrteq pc, [pc], #-3776 @ 13a714 <__cxa_atexit@plt+0x12d4dc> @ │ │ │ │ - ldreq r8, [r0], #-2004 @ 0xfffff82c │ │ │ │ + strbeq r0, [r0], #-3740 @ 0xfffff164 │ │ │ │ + strbeq r1, [r0], #-1748 @ 0xfffff92c │ │ │ │ + strbeq r0, [r0], #-3760 @ 0xfffff150 │ │ │ │ + ldreq r9, [r0], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13a758 <__cxa_atexit@plt+0x12d520> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -308547,44 +308547,44 @@ │ │ │ │ bne 13a76c <__cxa_atexit@plt+0x12d534> │ │ │ │ ldr r2, [pc, #60] @ 13a780 <__cxa_atexit@plt+0x12d548> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401c2c <__cxa_atexit@plt+0x3f49f4> │ │ │ │ + b 401d34 <__cxa_atexit@plt+0x3f4afc> │ │ │ │ ldr r7, [pc, #36] @ 13a784 <__cxa_atexit@plt+0x12d54c> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13a788 <__cxa_atexit@plt+0x12d550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r0, [r0], #-1556 @ 0xfffff9ec │ │ │ │ - ldrteq pc, [pc], #-3620 @ 13a790 <__cxa_atexit@plt+0x12d558> @ │ │ │ │ + strbeq r1, [r0], #-1540 @ 0xfffff9fc │ │ │ │ + strbeq r0, [r0], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 13a7c0 <__cxa_atexit@plt+0x12d588> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 13a7c4 <__cxa_atexit@plt+0x12d58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-3568 @ 13a7c8 <__cxa_atexit@plt+0x12d590> @ │ │ │ │ - ldrteq pc, [pc], #-3564 @ 13a7cc <__cxa_atexit@plt+0x12d594> @ │ │ │ │ - ldreq r8, [r0], #-1820 @ 0xfffff8e4 │ │ │ │ + strbeq r0, [r0], #-3552 @ 0xfffff220 │ │ │ │ + strbeq r0, [r0], #-3548 @ 0xfffff224 │ │ │ │ + ldreq r9, [r0], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13a7f4 <__cxa_atexit@plt+0x12d5bc> │ │ │ │ ldr r7, [pc, #76] @ 13a834 <__cxa_atexit@plt+0x12d5fc> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -308602,18 +308602,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13a838 <__cxa_atexit@plt+0x12d600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-3452 @ 13a838 <__cxa_atexit@plt+0x12d600> @ │ │ │ │ - strbeq r0, [r0], #-1420 @ 0xfffffa74 │ │ │ │ - ldrteq pc, [pc], #-3440 @ 13a840 <__cxa_atexit@plt+0x12d608> @ │ │ │ │ - ldreq r8, [r0], #-1656 @ 0xfffff988 │ │ │ │ + strbeq r0, [r0], #-3436 @ 0xfffff294 │ │ │ │ + strbeq r1, [r0], #-1404 @ 0xfffffa84 │ │ │ │ + strbeq r0, [r0], #-3424 @ 0xfffff2a0 │ │ │ │ + ldreq r9, [r0], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a89c <__cxa_atexit@plt+0x12d664> │ │ │ │ ldr r7, [pc, #96] @ 13a8c0 <__cxa_atexit@plt+0x12d688> │ │ │ │ @@ -308640,32 +308640,32 @@ │ │ │ │ ldr r7, [pc, #20] @ 13a8c8 <__cxa_atexit@plt+0x12d690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ - ldreq r8, [r0], #-1540 @ 0xfffff9fc │ │ │ │ - ldreq r8, [r0], #-1656 @ 0xfffff988 │ │ │ │ + ldreq r9, [r0], #-1540 @ 0xfffff9fc │ │ │ │ + ldreq r9, [r0], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 13a904 <__cxa_atexit@plt+0x12d6cc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 13a908 <__cxa_atexit@plt+0x12d6d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-3244 @ 13a90c <__cxa_atexit@plt+0x12d6d4> @ │ │ │ │ - ldrteq pc, [pc], #-3240 @ 13a910 <__cxa_atexit@plt+0x12d6d8> @ │ │ │ │ - ldreq r8, [r0], #-1572 @ 0xfffff9dc │ │ │ │ + strbeq r0, [r0], #-3228 @ 0xfffff364 │ │ │ │ + strbeq r0, [r0], #-3224 @ 0xfffff368 │ │ │ │ + ldreq r9, [r0], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13a96c <__cxa_atexit@plt+0x12d734> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -308678,23 +308678,23 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 13a978 <__cxa_atexit@plt+0x12d740> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [pc, #36] @ 13a97c <__cxa_atexit@plt+0x12d744> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4017bc <__cxa_atexit@plt+0x3f4584> │ │ │ │ + b 4018a4 <__cxa_atexit@plt+0x3f466c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-3152 @ 13a97c <__cxa_atexit@plt+0x12d744> @ │ │ │ │ - strbeq r0, [r0], #-108 @ 0xffffff94 │ │ │ │ - strbeq r0, [r0], #-720 @ 0xfffffd30 │ │ │ │ - ldreq r8, [r0], #-1488 @ 0xfffffa30 │ │ │ │ + strbeq r0, [r0], #-3136 @ 0xfffff3c0 │ │ │ │ + strbeq r1, [r0], #-92 @ 0xffffffa4 │ │ │ │ + strbeq r1, [r0], #-704 @ 0xfffffd40 │ │ │ │ + ldreq r9, [r0], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13aa04 <__cxa_atexit@plt+0x12d7cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -308713,40 +308713,40 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 13a9f8 <__cxa_atexit@plt+0x12d7c0> │ │ │ │ ldr r7, [pc, #56] @ 13aa18 <__cxa_atexit@plt+0x12d7e0> │ │ │ │ ldr r3, [pc, #56] @ 13aa1c <__cxa_atexit@plt+0x12d7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrteq pc, [pc], #-3028 @ 13aa18 <__cxa_atexit@plt+0x12d7e0> @ │ │ │ │ - strbeq r0, [r0], #-608 @ 0xfffffda0 │ │ │ │ - ldreq r8, [r0], #-1380 @ 0xfffffa9c │ │ │ │ - ldrteq pc, [pc], #-3016 @ 13aa24 <__cxa_atexit@plt+0x12d7ec> @ │ │ │ │ - ldreq r8, [r0], #-1312 @ 0xfffffae0 │ │ │ │ + strbeq r0, [r0], #-3012 @ 0xfffff43c │ │ │ │ + strbeq r1, [r0], #-592 @ 0xfffffdb0 │ │ │ │ + ldreq r9, [r0], #-1380 @ 0xfffffa9c │ │ │ │ + strbeq r0, [r0], #-3000 @ 0xfffff448 │ │ │ │ + ldreq r9, [r0], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 13aa48 <__cxa_atexit@plt+0x12d810> │ │ │ │ ldr r3, [pc, #20] @ 13aa4c <__cxa_atexit@plt+0x12d814> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ - ldreq r8, [r0], #-1292 @ 0xfffffaf4 │ │ │ │ - ldrteq pc, [pc], #-2928 @ 13aa54 <__cxa_atexit@plt+0x12d81c> @ │ │ │ │ - ldreq r8, [r0], #-1344 @ 0xfffffac0 │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ + ldreq r9, [r0], #-1292 @ 0xfffffaf4 │ │ │ │ + strbeq r0, [r0], #-2912 @ 0xfffff4a0 │ │ │ │ + ldreq r9, [r0], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13aab8 <__cxa_atexit@plt+0x12d880> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -308761,24 +308761,24 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [pc, #40] @ 13aac8 <__cxa_atexit@plt+0x12d890> │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 13aacc <__cxa_atexit@plt+0x12d894> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40163c <__cxa_atexit@plt+0x3f4404> │ │ │ │ + b 4016e4 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq pc, [pc], #-2820 @ 13aacc <__cxa_atexit@plt+0x12d894> @ │ │ │ │ - strbeq r0, [r0], #-396 @ 0xfffffe74 │ │ │ │ - strbeq r0, [r0], #-392 @ 0xfffffe78 │ │ │ │ - ldreq r8, [r0], #-1200 @ 0xfffffb50 │ │ │ │ + strbeq r0, [r0], #-2804 @ 0xfffff50c │ │ │ │ + strbeq r1, [r0], #-380 @ 0xfffffe84 │ │ │ │ + strbeq r1, [r0], #-376 @ 0xfffffe88 │ │ │ │ + ldreq r9, [r0], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ab44 <__cxa_atexit@plt+0x12d90c> │ │ │ │ @@ -308802,18 +308802,18 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r8, [r0], #-1128 @ 0xfffffb98 │ │ │ │ - ldreq r8, [r0], #-1140 @ 0xfffffb8c │ │ │ │ - ldrteq pc, [pc], #-3772 @ 13ab60 <__cxa_atexit@plt+0x12d928> @ │ │ │ │ - ldrteq pc, [pc], #-3760 @ 13ab64 <__cxa_atexit@plt+0x12d92c> @ │ │ │ │ + ldreq r9, [r0], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq r9, [r0], #-1140 @ 0xfffffb8c │ │ │ │ + strbeq r0, [r0], #-3756 @ 0xfffff154 │ │ │ │ + strbeq r0, [r0], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -308838,19 +308838,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 13abec <__cxa_atexit@plt+0x12d9b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-1184 @ 0xfffffb60 │ │ │ │ - ldreq r8, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ - ldrteq pc, [pc], #-2584 @ 13abf0 <__cxa_atexit@plt+0x12d9b8> @ │ │ │ │ - ldreq r8, [r0], #-1128 @ 0xfffffb98 │ │ │ │ - ldreq r8, [r0], #-1112 @ 0xfffffba8 │ │ │ │ + ldreq r9, [r0], #-1184 @ 0xfffffb60 │ │ │ │ + ldreq r9, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ + strbeq r0, [r0], #-2568 @ 0xfffff5f8 │ │ │ │ + ldreq r9, [r0], #-1128 @ 0xfffffb98 │ │ │ │ + ldreq r9, [r0], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13ac68 <__cxa_atexit@plt+0x12da30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -308869,25 +308869,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-1004 @ 0xfffffc14 │ │ │ │ - ldreq r8, [r0], #-980 @ 0xfffffc2c │ │ │ │ - ldreq r8, [r0], #-956 @ 0xfffffc44 │ │ │ │ - ldrteq pc, [pc], #-2388 @ 13ac84 <__cxa_atexit@plt+0x12da4c> @ │ │ │ │ - ldrteq pc, [pc], #-3444 @ 13ac88 <__cxa_atexit@plt+0x12da50> @ │ │ │ │ - ldreq r8, [r0], #-1028 @ 0xfffffbfc │ │ │ │ + ldreq r9, [r0], #-1004 @ 0xfffffc14 │ │ │ │ + ldreq r9, [r0], #-980 @ 0xfffffc2c │ │ │ │ + ldreq r9, [r0], #-956 @ 0xfffffc44 │ │ │ │ + strbeq r0, [r0], #-2372 @ 0xfffff6bc │ │ │ │ + strbeq r0, [r0], #-3428 @ 0xfffff29c │ │ │ │ + ldreq r9, [r0], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13acfc <__cxa_atexit@plt+0x12dac4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -308906,25 +308906,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-952 @ 0xfffffc48 │ │ │ │ - ldreq r8, [r0], #-832 @ 0xfffffcc0 │ │ │ │ - ldreq r8, [r0], #-808 @ 0xfffffcd8 │ │ │ │ - ldrteq pc, [pc], #-2240 @ 13ad18 <__cxa_atexit@plt+0x12dae0> @ │ │ │ │ - ldrteq pc, [pc], #-3296 @ 13ad1c <__cxa_atexit@plt+0x12dae4> @ │ │ │ │ - ldreq r8, [r0], #-960 @ 0xfffffc40 │ │ │ │ + ldreq r9, [r0], #-952 @ 0xfffffc48 │ │ │ │ + ldreq r9, [r0], #-832 @ 0xfffffcc0 │ │ │ │ + ldreq r9, [r0], #-808 @ 0xfffffcd8 │ │ │ │ + strbeq r0, [r0], #-2224 @ 0xfffff750 │ │ │ │ + strbeq r0, [r0], #-3280 @ 0xfffff330 │ │ │ │ + ldreq r9, [r0], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13ad90 <__cxa_atexit@plt+0x12db58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -308943,24 +308943,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-884 @ 0xfffffc8c │ │ │ │ - ldreq r8, [r0], #-684 @ 0xfffffd54 │ │ │ │ - ldreq r8, [r0], #-660 @ 0xfffffd6c │ │ │ │ - ldrteq pc, [pc], #-2092 @ 13adac <__cxa_atexit@plt+0x12db74> @ │ │ │ │ - ldrteq pc, [pc], #-3148 @ 13adb0 <__cxa_atexit@plt+0x12db78> @ │ │ │ │ + ldreq r9, [r0], #-884 @ 0xfffffc8c │ │ │ │ + ldreq r9, [r0], #-684 @ 0xfffffd54 │ │ │ │ + ldreq r9, [r0], #-660 @ 0xfffffd6c │ │ │ │ + strbeq r0, [r0], #-2076 @ 0xfffff7e4 │ │ │ │ + strbeq r0, [r0], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #168 @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -309069,37 +309069,37 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 13afb8 <__cxa_atexit@plt+0x12dd80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #168 @ 0xa8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-1248 @ 0xfffffb20 │ │ │ │ - ldreq r8, [r0], #-1204 @ 0xfffffb4c │ │ │ │ - ldreq r8, [r0], #-968 @ 0xfffffc38 │ │ │ │ - ldreq r8, [r0], #-920 @ 0xfffffc68 │ │ │ │ - ldreq r8, [r0], #-1280 @ 0xfffffb00 │ │ │ │ - ldrteq pc, [pc], #-1984 @ 13af98 <__cxa_atexit@plt+0x12dd60> @ │ │ │ │ - ldreq r8, [r0], #-864 @ 0xfffffca0 │ │ │ │ - ldreq r8, [r0], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq r8, [r0], #-760 @ 0xfffffd08 │ │ │ │ - ldreq r8, [r0], #-700 @ 0xfffffd44 │ │ │ │ - ldreq r8, [r0], #-652 @ 0xfffffd74 │ │ │ │ - ldreq r8, [r0], #-604 @ 0xfffffda4 │ │ │ │ - ldreq r8, [r0], #-564 @ 0xfffffdcc │ │ │ │ - ldreq r8, [r0], #-504 @ 0xfffffe08 │ │ │ │ - ldreq r8, [r0], #-480 @ 0xfffffe20 │ │ │ │ - ldreq r8, [r0], #-904 @ 0xfffffc78 │ │ │ │ - ldreq r8, [r0], #-820 @ 0xfffffccc │ │ │ │ + ldreq r9, [r0], #-1248 @ 0xfffffb20 │ │ │ │ + ldreq r9, [r0], #-1204 @ 0xfffffb4c │ │ │ │ + ldreq r9, [r0], #-968 @ 0xfffffc38 │ │ │ │ + ldreq r9, [r0], #-920 @ 0xfffffc68 │ │ │ │ + ldreq r9, [r0], #-1280 @ 0xfffffb00 │ │ │ │ + strbeq r0, [r0], #-1968 @ 0xfffff850 │ │ │ │ + ldreq r9, [r0], #-864 @ 0xfffffca0 │ │ │ │ + ldreq r9, [r0], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq r9, [r0], #-760 @ 0xfffffd08 │ │ │ │ + ldreq r9, [r0], #-700 @ 0xfffffd44 │ │ │ │ + ldreq r9, [r0], #-652 @ 0xfffffd74 │ │ │ │ + ldreq r9, [r0], #-604 @ 0xfffffda4 │ │ │ │ + ldreq r9, [r0], #-564 @ 0xfffffdcc │ │ │ │ + ldreq r9, [r0], #-504 @ 0xfffffe08 │ │ │ │ + ldreq r9, [r0], #-480 @ 0xfffffe20 │ │ │ │ + ldreq r9, [r0], #-904 @ 0xfffffc78 │ │ │ │ + ldreq r9, [r0], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r9 │ │ │ │ b 13adb8 <__cxa_atexit@plt+0x12db80> │ │ │ │ - ldreq r8, [r0], #-892 @ 0xfffffc84 │ │ │ │ + ldreq r9, [r0], #-892 @ 0xfffffc84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13b04c <__cxa_atexit@plt+0x12de14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309118,25 +309118,25 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4017b4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ + b 40189c <__cxa_atexit@plt+0x3f4664> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-816 @ 0xfffffcd0 │ │ │ │ - ldreq r7, [r0], #-4080 @ 0xfffff010 │ │ │ │ - ldreq r7, [r0], #-4056 @ 0xfffff028 │ │ │ │ - ldrteq pc, [pc], #-1392 @ 13b068 <__cxa_atexit@plt+0x12de30> @ │ │ │ │ - ldrteq pc, [pc], #-2448 @ 13b06c <__cxa_atexit@plt+0x12de34> @ │ │ │ │ - ldreq r8, [r0], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq r9, [r0], #-816 @ 0xfffffcd0 │ │ │ │ + ldreq r8, [r0], #-4080 @ 0xfffff010 │ │ │ │ + ldreq r8, [r0], #-4056 @ 0xfffff028 │ │ │ │ + strbeq r0, [r0], #-1376 @ 0xfffffaa0 │ │ │ │ + strbeq r0, [r0], #-2432 @ 0xfffff680 │ │ │ │ + ldreq r9, [r0], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13b0c8 <__cxa_atexit@plt+0x12de90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309149,23 +309149,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 68904c <__cxa_atexit@plt+0x67be14> │ │ │ │ + b 689154 <__cxa_atexit@plt+0x67bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-664 @ 0xfffffd68 │ │ │ │ - ldreq r8, [r0], #-708 @ 0xfffffd3c │ │ │ │ - ldrteq pc, [pc], #-1248 @ 13b0e0 <__cxa_atexit@plt+0x12dea8> @ │ │ │ │ - ldreq r8, [r0], #-780 @ 0xfffffcf4 │ │ │ │ + ldreq r9, [r0], #-664 @ 0xfffffd68 │ │ │ │ + ldreq r9, [r0], #-708 @ 0xfffffd3c │ │ │ │ + strbeq r0, [r0], #-1232 @ 0xfffffb30 │ │ │ │ + ldreq r9, [r0], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13b140 <__cxa_atexit@plt+0x12df08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309179,23 +309179,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 13b150 <__cxa_atexit@plt+0x12df18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-692 @ 0xfffffd4c │ │ │ │ - ldrteq pc, [pc], #-1140 @ 13b154 <__cxa_atexit@plt+0x12df1c> @ │ │ │ │ - ldrteq pc, [pc], #-1156 @ 13b158 <__cxa_atexit@plt+0x12df20> @ │ │ │ │ - ldreq r8, [r0], #-660 @ 0xfffffd6c │ │ │ │ + ldreq r9, [r0], #-692 @ 0xfffffd4c │ │ │ │ + strbeq r0, [r0], #-1124 @ 0xfffffb9c │ │ │ │ + strbeq r0, [r0], #-1140 @ 0xfffffb8c │ │ │ │ + ldreq r9, [r0], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13b1b8 <__cxa_atexit@plt+0x12df80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309209,23 +309209,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 13b1c8 <__cxa_atexit@plt+0x12df90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-640 @ 0xfffffd80 │ │ │ │ - ldrteq pc, [pc], #-1020 @ 13b1cc <__cxa_atexit@plt+0x12df94> @ │ │ │ │ - ldrteq pc, [pc], #-1036 @ 13b1d0 <__cxa_atexit@plt+0x12df98> @ │ │ │ │ - ldreq r8, [r0], #-540 @ 0xfffffde4 │ │ │ │ + ldreq r9, [r0], #-640 @ 0xfffffd80 │ │ │ │ + strbeq r0, [r0], #-1004 @ 0xfffffc14 │ │ │ │ + strbeq r0, [r0], #-1020 @ 0xfffffc04 │ │ │ │ + ldreq r9, [r0], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13b230 <__cxa_atexit@plt+0x12dff8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309239,23 +309239,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 13b240 <__cxa_atexit@plt+0x12e008> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401634 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ + b 4016dc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-576 @ 0xfffffdc0 │ │ │ │ - ldrteq pc, [pc], #-900 @ 13b244 <__cxa_atexit@plt+0x12e00c> @ │ │ │ │ - ldrteq pc, [pc], #-916 @ 13b248 <__cxa_atexit@plt+0x12e010> @ │ │ │ │ - ldreq r8, [r0], #-544 @ 0xfffffde0 │ │ │ │ + ldreq r9, [r0], #-576 @ 0xfffffdc0 │ │ │ │ + strbeq r0, [r0], #-884 @ 0xfffffc8c │ │ │ │ + strbeq r0, [r0], #-900 @ 0xfffffc7c │ │ │ │ + ldreq r9, [r0], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13b2ac <__cxa_atexit@plt+0x12e074> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309276,17 +309276,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r8, [r0], #-488 @ 0xfffffe18 │ │ │ │ - ldrteq pc, [pc], #-776 @ 13b2c4 <__cxa_atexit@plt+0x12e08c> @ │ │ │ │ - ldreq r8, [r0], #-460 @ 0xfffffe34 │ │ │ │ + ldreq r9, [r0], #-488 @ 0xfffffe18 │ │ │ │ + strbeq r0, [r0], #-760 @ 0xfffffd08 │ │ │ │ + ldreq r9, [r0], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13b2f8 <__cxa_atexit@plt+0x12e0c0> │ │ │ │ @@ -309295,16 +309295,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrteq pc, [pc], #-1764 @ 13b30c <__cxa_atexit@plt+0x12e0d4> @ │ │ │ │ - ldreq r8, [r0], #-388 @ 0xfffffe7c │ │ │ │ + strbeq r0, [r0], #-1748 @ 0xfffff92c │ │ │ │ + ldreq r9, [r0], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13b380 <__cxa_atexit@plt+0x12e148> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309323,25 +309323,25 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #48] @ 13b398 <__cxa_atexit@plt+0x12e160> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401804 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + b 4018ec <__cxa_atexit@plt+0x3f46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-324 @ 0xfffffebc │ │ │ │ - ldreq r8, [r0], #-64 @ 0xffffffc0 │ │ │ │ - ldreq r8, [r0], #-304 @ 0xfffffed0 │ │ │ │ - ldrteq pc, [pc], #-572 @ 13b39c <__cxa_atexit@plt+0x12e164> @ │ │ │ │ - ldrteq pc, [pc], #-1728 @ 13b3a0 <__cxa_atexit@plt+0x12e168> @ │ │ │ │ - ldreq r8, [r0], #-284 @ 0xfffffee4 │ │ │ │ + ldreq r9, [r0], #-324 @ 0xfffffebc │ │ │ │ + ldreq r9, [r0], #-64 @ 0xffffffc0 │ │ │ │ + ldreq r9, [r0], #-304 @ 0xfffffed0 │ │ │ │ + strbeq r0, [r0], #-556 @ 0xfffffdd4 │ │ │ │ + strbeq r0, [r0], #-1712 @ 0xfffff950 │ │ │ │ + ldreq r9, [r0], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -309357,18 +309357,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13b404 <__cxa_atexit@plt+0x12e1cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r0], #-248 @ 0xffffff08 │ │ │ │ - ldrteq pc, [pc], #-480 @ 13b408 <__cxa_atexit@plt+0x12e1d0> @ │ │ │ │ - ldreq r8, [r0], #-224 @ 0xffffff20 │ │ │ │ - ldreq r8, [r0], #-204 @ 0xffffff34 │ │ │ │ + ldreq r9, [r0], #-248 @ 0xffffff08 │ │ │ │ + strbeq r0, [r0], #-464 @ 0xfffffe30 │ │ │ │ + ldreq r9, [r0], #-224 @ 0xffffff20 │ │ │ │ + ldreq r9, [r0], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13b460 <__cxa_atexit@plt+0x12e228> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309379,22 +309379,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 13b46c <__cxa_atexit@plt+0x12e234> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 401c34 <__cxa_atexit@plt+0x3f49fc> │ │ │ │ + b 401d3c <__cxa_atexit@plt+0x3f4b04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-340 @ 13b470 <__cxa_atexit@plt+0x12e238> @ │ │ │ │ - ldrteq pc, [pc], #-2352 @ 13b474 <__cxa_atexit@plt+0x12e23c> @ │ │ │ │ - ldreq r8, [r0], #-132 @ 0xffffff7c │ │ │ │ + strbeq r0, [r0], #-324 @ 0xfffffebc │ │ │ │ + strbeq r0, [r0], #-2336 @ 0xfffff6e0 │ │ │ │ + ldreq r9, [r0], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13b4c8 <__cxa_atexit@plt+0x12e290> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309405,22 +309405,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 13b4d4 <__cxa_atexit@plt+0x12e29c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 401c34 <__cxa_atexit@plt+0x3f49fc> │ │ │ │ + b 401d3c <__cxa_atexit@plt+0x3f4b04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-236 @ 13b4d8 <__cxa_atexit@plt+0x12e2a0> @ │ │ │ │ - ldrteq pc, [pc], #-2252 @ 13b4dc <__cxa_atexit@plt+0x12e2a4> @ │ │ │ │ - ldreq r8, [r0], #-60 @ 0xffffffc4 │ │ │ │ + strbeq r0, [r0], #-220 @ 0xffffff24 │ │ │ │ + strbeq r0, [r0], #-2236 @ 0xfffff744 │ │ │ │ + ldreq r9, [r0], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13b530 <__cxa_atexit@plt+0x12e2f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309431,22 +309431,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 13b53c <__cxa_atexit@plt+0x12e304> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ + b 401d44 <__cxa_atexit@plt+0x3f4b0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-132 @ 13b540 <__cxa_atexit@plt+0x12e308> @ │ │ │ │ - ldrteq pc, [pc], #-2152 @ 13b544 <__cxa_atexit@plt+0x12e30c> @ │ │ │ │ - ldreq r7, [r0], #-4080 @ 0xfffff010 │ │ │ │ + strbeq r0, [r0], #-116 @ 0xffffff8c │ │ │ │ + strbeq r0, [r0], #-2136 @ 0xfffff7a8 │ │ │ │ + ldreq r8, [r0], #-4080 @ 0xfffff010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13b598 <__cxa_atexit@plt+0x12e360> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309457,65 +309457,65 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 13b5a4 <__cxa_atexit@plt+0x12e36c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 401c3c <__cxa_atexit@plt+0x3f4a04> │ │ │ │ + b 401d44 <__cxa_atexit@plt+0x3f4b0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #-28 @ 13b5a8 <__cxa_atexit@plt+0x12e370> @ │ │ │ │ - ldrteq pc, [pc], #-2052 @ 13b5ac <__cxa_atexit@plt+0x12e374> @ │ │ │ │ + strbeq r0, [r0], #-12 │ │ │ │ + strbeq r0, [r0], #-2036 @ 0xfffff80c │ │ │ │ ldr r7, [pc, #20] @ 13b5c4 <__cxa_atexit@plt+0x12e38c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - ldrteq pc, [pc], #-1224 @ 13b5cc <__cxa_atexit@plt+0x12e394> @ │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r0, [r0], #-1208 @ 0xfffffb48 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 13b5fc <__cxa_atexit@plt+0x12e3c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401584 <__cxa_atexit@plt+0x3f434c> │ │ │ │ - ldrteq pc, [pc], #-1168 @ 13b604 <__cxa_atexit@plt+0x12e3cc> @ │ │ │ │ + b 40162c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ + strbeq r0, [r0], #-1152 @ 0xfffffb80 │ │ │ │ ldr r3, [pc, #20] @ 13b61c <__cxa_atexit@plt+0x12e3e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - ldrteq pc, [pc], #-1572 @ 13b624 <__cxa_atexit@plt+0x12e3ec> @ │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r0, [r0], #-1556 @ 0xfffff9ec │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ 13b654 <__cxa_atexit@plt+0x12e41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 401a34 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ - ldrteq pc, [pc], #-1516 @ 13b65c <__cxa_atexit@plt+0x12e424> @ │ │ │ │ + b 401b3c <__cxa_atexit@plt+0x3f4904> │ │ │ │ + strbeq r0, [r0], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b6a4 <__cxa_atexit@plt+0x12e46c> │ │ │ │ ldr lr, [pc, #56] @ 13b6ac <__cxa_atexit@plt+0x12e474> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -309526,20 +309526,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 13b6b4 <__cxa_atexit@plt+0x12e47c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq lr, [pc], #-3864 @ 13b6b8 <__cxa_atexit@plt+0x12e480> │ │ │ │ - ldrteq lr, [pc], #-4080 @ 13b6bc <__cxa_atexit@plt+0x12e484> │ │ │ │ + ldrteq pc, [pc], #-3848 @ 13b6b8 <__cxa_atexit@plt+0x12e480> @ │ │ │ │ + ldrteq pc, [pc], #-4064 @ 13b6bc <__cxa_atexit@plt+0x12e484> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -309551,26 +309551,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 13b708 <__cxa_atexit@plt+0x12e4d0> │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309578,15 +309578,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 13b784 <__cxa_atexit@plt+0x12e54c> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -309611,34 +309611,34 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 13b808 <__cxa_atexit@plt+0x12e5d0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldrteq lr, [pc], #-3544 @ 13b820 <__cxa_atexit@plt+0x12e5e8> │ │ │ │ + ldrteq pc, [pc], #-3528 @ 13b820 <__cxa_atexit@plt+0x12e5e8> @ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 13b844 <__cxa_atexit@plt+0x12e60c> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309650,15 +309650,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -309675,31 +309675,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrteq lr, [pc], #-3332 @ 13b8fc <__cxa_atexit@plt+0x12e6c4> │ │ │ │ - ldrteq pc, [pc], #-280 @ 13b900 <__cxa_atexit@plt+0x12e6c8> @ │ │ │ │ + ldrteq pc, [pc], #-3316 @ 13b8fc <__cxa_atexit@plt+0x12e6c4> @ │ │ │ │ + strbeq r0, [r0], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b92c <__cxa_atexit@plt+0x12e6f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13b934 <__cxa_atexit@plt+0x12e6fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401a2c <__cxa_atexit@plt+0x3f47f4> │ │ │ │ + b 401b34 <__cxa_atexit@plt+0x3f48fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [pc], #-3200 @ 13b93c <__cxa_atexit@plt+0x12e704> │ │ │ │ + ldrteq pc, [pc], #-3184 @ 13b93c <__cxa_atexit@plt+0x12e704> @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b984 <__cxa_atexit@plt+0x12e74c> │ │ │ │ ldr lr, [pc, #56] @ 13b98c <__cxa_atexit@plt+0x12e754> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -309710,20 +309710,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 13b994 <__cxa_atexit@plt+0x12e75c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4018fc <__cxa_atexit@plt+0x3f46c4> │ │ │ │ + b 4019e4 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq lr, [pc], #-3128 @ 13b998 <__cxa_atexit@plt+0x12e760> │ │ │ │ - ldrteq lr, [pc], #-3344 @ 13b99c <__cxa_atexit@plt+0x12e764> │ │ │ │ + ldrteq pc, [pc], #-3112 @ 13b998 <__cxa_atexit@plt+0x12e760> @ │ │ │ │ + ldrteq pc, [pc], #-3328 @ 13b99c <__cxa_atexit@plt+0x12e764> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -309733,18 +309733,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13b9e8 <__cxa_atexit@plt+0x12e7b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [pc], #-3020 @ 13b9f0 <__cxa_atexit@plt+0x12e7b8> │ │ │ │ + ldrteq pc, [pc], #-3004 @ 13b9f0 <__cxa_atexit@plt+0x12e7b8> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309753,15 +309753,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -309790,35 +309790,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 4014ec <__cxa_atexit@plt+0x3f42b4> │ │ │ │ + b 401574 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 13bad4 <__cxa_atexit@plt+0x12e89c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldrteq lr, [pc], #-2836 @ 13baf0 <__cxa_atexit@plt+0x12e8b8> │ │ │ │ + ldrteq pc, [pc], #-2820 @ 13baf0 <__cxa_atexit@plt+0x12e8b8> @ │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 13bb14 <__cxa_atexit@plt+0x12e8dc> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309831,15 +309831,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -309856,16 +309856,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrteq lr, [pc], #-2608 @ 13bbd0 <__cxa_atexit@plt+0x12e998> │ │ │ │ - ldrteq lr, [pc], #-3652 @ 13bbd4 <__cxa_atexit@plt+0x12e99c> │ │ │ │ + ldrteq pc, [pc], #-2592 @ 13bbd0 <__cxa_atexit@plt+0x12e998> @ │ │ │ │ + ldrteq pc, [pc], #-3636 @ 13bbd4 <__cxa_atexit@plt+0x12e99c> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13bc5c <__cxa_atexit@plt+0x12ea24> │ │ │ │ ldr r3, [pc, #148] @ 13bc84 <__cxa_atexit@plt+0x12ea4c> │ │ │ │ @@ -309904,17 +309904,17 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r7, [r0], #-2324 @ 0xfffff6ec │ │ │ │ - ldreq r7, [r0], #-2332 @ 0xfffff6e4 │ │ │ │ - ldrteq pc, [pc], #-72 @ 13bc98 <__cxa_atexit@plt+0x12ea60> @ │ │ │ │ + ldreq r8, [r0], #-2324 @ 0xfffff6ec │ │ │ │ + ldreq r8, [r0], #-2332 @ 0xfffff6e4 │ │ │ │ + strbeq r0, [r0], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13bcd8 <__cxa_atexit@plt+0x12eaa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -309933,17 +309933,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r7, [r0], #-2188 @ 0xfffff774 │ │ │ │ - ldrteq lr, [pc], #-4004 @ 13bd08 <__cxa_atexit@plt+0x12ead0> │ │ │ │ - ldreq r7, [r0], #-2176 @ 0xfffff780 │ │ │ │ + ldreq r8, [r0], #-2188 @ 0xfffff774 │ │ │ │ + ldrteq pc, [pc], #-3988 @ 13bd08 <__cxa_atexit@plt+0x12ead0> @ │ │ │ │ + ldreq r8, [r0], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13bd84 <__cxa_atexit@plt+0x12eb4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -309964,25 +309964,25 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add sl, r3, #1 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r0], #-2108 @ 0xfffff7c4 │ │ │ │ - ldreq r7, [r0], #-2064 @ 0xfffff7f0 │ │ │ │ - ldreq r7, [r0], #-2084 @ 0xfffff7dc │ │ │ │ - ldrteq lr, [pc], #-2112 @ 13bda0 <__cxa_atexit@plt+0x12eb68> │ │ │ │ - ldrteq lr, [pc], #-3856 @ 13bda4 <__cxa_atexit@plt+0x12eb6c> │ │ │ │ - ldreq r7, [r0], #-2044 @ 0xfffff804 │ │ │ │ + ldreq r8, [r0], #-2108 @ 0xfffff7c4 │ │ │ │ + ldreq r8, [r0], #-2064 @ 0xfffff7f0 │ │ │ │ + ldreq r8, [r0], #-2084 @ 0xfffff7dc │ │ │ │ + ldrteq pc, [pc], #-2096 @ 13bda0 <__cxa_atexit@plt+0x12eb68> @ │ │ │ │ + ldrteq pc, [pc], #-3840 @ 13bda4 <__cxa_atexit@plt+0x12eb6c> @ │ │ │ │ + ldreq r8, [r0], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13be64 <__cxa_atexit@plt+0x12ec2c> │ │ │ │ @@ -310012,15 +310012,15 @@ │ │ │ │ mov r8, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add sl, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 13be98 <__cxa_atexit@plt+0x12ec60> │ │ │ │ ldr r0, [pc, #68] @ 13be9c <__cxa_atexit@plt+0x12ec64> │ │ │ │ mov r5, r3 │ │ │ │ @@ -310035,22 +310035,22 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r7, [r0], #-1860 @ 0xfffff8bc │ │ │ │ - ldreq r7, [r0], #-1852 @ 0xfffff8c4 │ │ │ │ - ldreq r7, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ - ldreq r7, [r0], #-1892 @ 0xfffff89c │ │ │ │ - ldreq r7, [r0], #-1892 @ 0xfffff89c │ │ │ │ - ldrteq lr, [pc], #-3672 @ 13beb0 <__cxa_atexit@plt+0x12ec78> │ │ │ │ - ldrteq lr, [pc], #-3656 @ 13beb4 <__cxa_atexit@plt+0x12ec7c> │ │ │ │ - ldreq r7, [r0], #-1776 @ 0xfffff910 │ │ │ │ + ldreq r8, [r0], #-1860 @ 0xfffff8bc │ │ │ │ + ldreq r8, [r0], #-1852 @ 0xfffff8c4 │ │ │ │ + ldreq r8, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ + ldreq r8, [r0], #-1892 @ 0xfffff89c │ │ │ │ + ldreq r8, [r0], #-1892 @ 0xfffff89c │ │ │ │ + ldrteq pc, [pc], #-3656 @ 13beb0 <__cxa_atexit@plt+0x12ec78> @ │ │ │ │ + ldrteq pc, [pc], #-3640 @ 13beb4 <__cxa_atexit@plt+0x12ec7c> @ │ │ │ │ + ldreq r8, [r0], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13bf1c <__cxa_atexit@plt+0x12ece4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -310068,31 +310068,31 @@ │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r6, [pc, #76] @ 13bf58 <__cxa_atexit@plt+0x12ed20> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ str sl, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 40190c <__cxa_atexit@plt+0x3f46d4> │ │ │ │ + b 4019f4 <__cxa_atexit@plt+0x3f47bc> │ │ │ │ ldr r7, [pc, #32] @ 13bf44 <__cxa_atexit@plt+0x12ed0c> │ │ │ │ ldr r0, [pc, #32] @ 13bf48 <__cxa_atexit@plt+0x12ed10> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldreq r7, [r0], #-1644 @ 0xfffff994 │ │ │ │ - ldreq r7, [r0], #-1640 @ 0xfffff998 │ │ │ │ - ldreq r7, [r0], #-1660 @ 0xfffff984 │ │ │ │ - ldreq r7, [r0], #-1660 @ 0xfffff984 │ │ │ │ - ldrteq lr, [pc], #-3440 @ 13bf5c <__cxa_atexit@plt+0x12ed24> │ │ │ │ - ldrteq lr, [pc], #-3424 @ 13bf60 <__cxa_atexit@plt+0x12ed28> │ │ │ │ + ldreq r8, [r0], #-1644 @ 0xfffff994 │ │ │ │ + ldreq r8, [r0], #-1640 @ 0xfffff998 │ │ │ │ + ldreq r8, [r0], #-1660 @ 0xfffff984 │ │ │ │ + ldreq r8, [r0], #-1660 @ 0xfffff984 │ │ │ │ + ldrteq pc, [pc], #-3424 @ 13bf5c <__cxa_atexit@plt+0x12ed24> @ │ │ │ │ + ldrteq pc, [pc], #-3408 @ 13bf60 <__cxa_atexit@plt+0x12ed28> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13bfd4 <__cxa_atexit@plt+0x12ed9c> │ │ │ │ ldr r3, [pc, #128] @ 13bffc <__cxa_atexit@plt+0x12edc4> │ │ │ │ @@ -310126,16 +310126,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r7, [r0], #-1504 @ 0xfffffa20 │ │ │ │ - ldrteq lr, [pc], #-2616 @ 13c00c <__cxa_atexit@plt+0x12edd4> │ │ │ │ + ldreq r8, [r0], #-1504 @ 0xfffffa20 │ │ │ │ + ldrteq pc, [pc], #-2600 @ 13c00c <__cxa_atexit@plt+0x12edd4> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c04c <__cxa_atexit@plt+0x12ee14> │ │ │ │ @@ -310148,33 +310148,33 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrteq lr, [pc], #-2476 @ 13c060 <__cxa_atexit@plt+0x12ee28> │ │ │ │ + ldrteq pc, [pc], #-2460 @ 13c060 <__cxa_atexit@plt+0x12ee28> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13c08c <__cxa_atexit@plt+0x12ee54> │ │ │ │ ldr r5, [pc, #32] @ 13c09c <__cxa_atexit@plt+0x12ee64> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4012b4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ + b 4012cc <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r7, [pc, #12] @ 13c0a0 <__cxa_atexit@plt+0x12ee68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r7, [r0], #-1324 @ 0xfffffad4 │ │ │ │ + ldreq r8, [r0], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c0e8 <__cxa_atexit@plt+0x12eeb0> │ │ │ │ @@ -310187,47 +310187,47 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrteq lr, [pc], #-3268 @ 13c0fc <__cxa_atexit@plt+0x12eec4> │ │ │ │ + ldrteq pc, [pc], #-3252 @ 13c0fc <__cxa_atexit@plt+0x12eec4> @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c12c <__cxa_atexit@plt+0x12eef4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13c134 <__cxa_atexit@plt+0x12eefc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [pc], #-1152 @ 13c13c <__cxa_atexit@plt+0x12ef04> │ │ │ │ + ldrteq pc, [pc], #-1136 @ 13c13c <__cxa_atexit@plt+0x12ef04> @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c16c <__cxa_atexit@plt+0x12ef34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 13c174 <__cxa_atexit@plt+0x12ef3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 40139c <__cxa_atexit@plt+0x3f4164> │ │ │ │ + b 4013ec <__cxa_atexit@plt+0x3f41b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [pc], #-1088 @ 13c17c <__cxa_atexit@plt+0x12ef44> │ │ │ │ + ldrteq pc, [pc], #-1072 @ 13c17c <__cxa_atexit@plt+0x12ef44> @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c218 <__cxa_atexit@plt+0x12efe0> │ │ │ │ ldr r7, [pc, #168] @ 13c240 <__cxa_atexit@plt+0x12f008> │ │ │ │ @@ -310271,18 +310271,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r7, [r0], #-944 @ 0xfffffc50 │ │ │ │ + ldreq r8, [r0], #-944 @ 0xfffffc50 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - ldrteq lr, [pc], #-3012 @ 13c258 <__cxa_atexit@plt+0x12f020> │ │ │ │ + ldrteq pc, [pc], #-2996 @ 13c258 <__cxa_atexit@plt+0x12f020> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c2c4 <__cxa_atexit@plt+0x12f08c> │ │ │ │ @@ -310308,15 +310308,15 @@ │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldrteq lr, [pc], #-2800 @ 13c2e0 <__cxa_atexit@plt+0x12f0a8> │ │ │ │ + ldrteq pc, [pc], #-2784 @ 13c2e0 <__cxa_atexit@plt+0x12f0a8> @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13c348 <__cxa_atexit@plt+0x12f110> │ │ │ │ ldr r3, [pc, #116] @ 13c370 <__cxa_atexit@plt+0x12f138> │ │ │ │ @@ -310347,16 +310347,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r7, [r0], #-644 @ 0xfffffd7c │ │ │ │ - ldrteq lr, [pc], #-2672 @ 13c380 <__cxa_atexit@plt+0x12f148> │ │ │ │ + ldreq r8, [r0], #-644 @ 0xfffffd7c │ │ │ │ + ldrteq pc, [pc], #-2656 @ 13c380 <__cxa_atexit@plt+0x12f148> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c3b8 <__cxa_atexit@plt+0x12f180> │ │ │ │ @@ -310367,15 +310367,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 4011c4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ - ldrteq lr, [pc], #-2536 @ 13c3cc <__cxa_atexit@plt+0x12f194> │ │ │ │ + ldrteq pc, [pc], #-2520 @ 13c3cc <__cxa_atexit@plt+0x12f194> @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13c434 <__cxa_atexit@plt+0x12f1fc> │ │ │ │ ldr r2, [pc, #92] @ 13c444 <__cxa_atexit@plt+0x12f20c> │ │ │ │ @@ -310390,38 +310390,38 @@ │ │ │ │ ldr r1, [pc, #60] @ 13c448 <__cxa_atexit@plt+0x12f210> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ + b 401d4c <__cxa_atexit@plt+0x3f4b14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 13c44c <__cxa_atexit@plt+0x12f214> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrteq lr, [pc], #-1228 @ 13c450 <__cxa_atexit@plt+0x12f218> │ │ │ │ - ldreq r7, [r0], #-428 @ 0xfffffe54 │ │ │ │ + ldrteq pc, [pc], #-1212 @ 13c450 <__cxa_atexit@plt+0x12f218> @ │ │ │ │ + ldreq r8, [r0], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 13c47c <__cxa_atexit@plt+0x12f244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 401c44 <__cxa_atexit@plt+0x3f4a0c> │ │ │ │ - ldrteq lr, [pc], #-1124 @ 13c484 <__cxa_atexit@plt+0x12f24c> │ │ │ │ + b 401d4c <__cxa_atexit@plt+0x3f4b14> │ │ │ │ + ldrteq pc, [pc], #-1108 @ 13c484 <__cxa_atexit@plt+0x12f24c> @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13c4fc <__cxa_atexit@plt+0x12f2c4> │ │ │ │ ldr r2, [pc, #108] @ 13c50c <__cxa_atexit@plt+0x12f2d4> │ │ │ │ @@ -310440,52 +310440,52 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r7 │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes